WO2021261919A1 - 디스플레이의 리프레쉬 레이트를 동적으로 조정하는 전자 장치 - Google Patents

디스플레이의 리프레쉬 레이트를 동적으로 조정하는 전자 장치 Download PDF

Info

Publication number
WO2021261919A1
WO2021261919A1 PCT/KR2021/007898 KR2021007898W WO2021261919A1 WO 2021261919 A1 WO2021261919 A1 WO 2021261919A1 KR 2021007898 W KR2021007898 W KR 2021007898W WO 2021261919 A1 WO2021261919 A1 WO 2021261919A1
Authority
WO
WIPO (PCT)
Prior art keywords
timing signal
processor
image frame
display
ddi
Prior art date
Application number
PCT/KR2021/007898
Other languages
English (en)
French (fr)
Inventor
이서영
이민우
이주석
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Publication of WO2021261919A1 publication Critical patent/WO2021261919A1/ko
Priority to US18/086,007 priority Critical patent/US11842670B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Definitions

  • Various embodiments of the present disclosure relate to an electronic device that dynamically adjusts a refresh rate of a display.
  • An electronic device may display various screens such as images and texts through a display panel.
  • MIPI DSI mobile industry processor interface, display serial interface
  • MIPI DSI mobile industry processor interface, display serial interface
  • MIPI is a display standard and may include a video mode and a command mode.
  • a host eg a processor
  • the start of image frame transmission may be controlled by a tearing effect (TE) signal output from the display driver IC.
  • the host eg, processor
  • Portable electronic devices are being developed to support high-speed frequency driving (eg, 60 Hz to 120 Hz) with an increasing resolution of display panels. Accordingly, an operation of rendering an image frame in a host (eg, a processor) may be delayed, and the delay may generate motion judder in the display panel.
  • a host eg, a processor
  • Various embodiments of the present disclosure provide an electronic device capable of preventing image degradation by dynamically adjusting a refresh rate of a display based on detecting an image frame transmission delay of a host (eg, a processor) can do.
  • a host eg, a processor
  • An electronic device includes a memory for storing an application, a display driver IC, a display, and a processor, wherein the processor executes the application and an image frame corresponding to an execution screen of the application generate, transmit the image frame to the display driver IC in response to a timing signal output from the display driver IC, and control the display driver IC to drive the display based on the image frame, the driver IC outputs a first timing signal with a first designated frame period, and when reception of the image frame from the processor is delayed, outputs a second timing signal with a designated second frame period that is longer than the first frame period, and If the image frame is not received from the processor for a specified reference time from the time at which the second timing signal is output, a third timing signal is output with a specified third frame period that is longer than the first frame period and shorter than the second frame period can
  • a method of driving an electronic device including a display driver IC and a processor includes generating, by the processor, an image frame corresponding to an execution screen of an application, the processor outputting from the display driver IC transmitting the image frame to the display driver IC in response to a received timing signal, and the display driver IC driving the display based on the image frame, wherein the display driver IC receives the timing signal
  • the outputting operation may include outputting a first timing signal with a specified first frame period, and outputting a second timing signal with a specified second frame period longer than the first frame period when reception of the image frame from the processor is delayed and, when the image frame is not received from the processor for a specified reference time from the time at which the second timing signal is output, a third timing signal with a specified third frame period longer than the first frame period and shorter than the second frame period It may include an action to output .
  • the electronic device may prevent image degradation by dynamically adjusting a refresh rate of a display based on detecting an image frame transmission delay of a host (eg, a processor). .
  • a host eg, a processor
  • FIG. 1 is a block diagram of an electronic device in a network environment, according to various embodiments.
  • FIG. 2 is a block diagram of a display device according to various embodiments of the present disclosure.
  • FIG. 3 is a block diagram of an electronic device according to an embodiment of the present invention.
  • FIG 4 is an operation flowchart of an electronic device according to an embodiment of the present invention.
  • FIG. 5 is a graph illustrating an output frequency of a timing signal according to an exemplary embodiment.
  • FIG. 6 is a graph illustrating an operation timing of an electronic device according to an embodiment of the present invention.
  • FIG 7 is an operation flowchart of an electronic device according to another embodiment of the present invention.
  • FIG. 8 is a graph illustrating adjustment of a length of an enable section of a timing signal according to an exemplary embodiment.
  • FIG. 9 is a graph illustrating an operation timing of an electronic device according to another embodiment of the present invention.
  • FIG. 1 is a block diagram of an electronic device 101 in a network environment 100 according to various embodiments.
  • an electronic device 101 communicates with an electronic device 102 through a first network 198 (eg, a short-range wireless communication network) or a second network 199 . It may communicate with the electronic device 104 or the server 108 through (eg, a long-distance wireless communication network). According to an embodiment, the electronic device 101 may communicate with the electronic device 104 through the server 108 .
  • a first network 198 eg, a short-range wireless communication network
  • a second network 199 e.g., a second network 199
  • the electronic device 101 may communicate with the electronic device 104 through the server 108 .
  • the electronic device 101 includes a processor 120 , a memory 130 , an input device 150 , a sound output device 155 , a display device 160 , an audio module 170 , and a sensor module ( 176), interface 177, connection terminal 178, haptic module 179, camera module 180, power management module 188, battery 189, communication module 190, subscriber identification module 196 , or an antenna module 197 may be included.
  • at least one of these components eg, the display device 160 or the camera module 180
  • some of these components may be implemented as one integrated circuit.
  • the sensor module 176 eg, a fingerprint sensor, an iris sensor, or an illuminance sensor
  • the display device 160 eg, a display.
  • the processor 120 for example, executes software (eg, a program 140) to execute at least one other component (eg, a hardware or software component) of the electronic device 101 connected to the processor 120 . It can control and perform various data processing or operations. According to one embodiment, as at least part of data processing or operation, the processor 120 converts commands or data received from other components (eg, the sensor module 176 or the communication module 190 ) to the volatile memory 132 . may be loaded into the volatile memory 132 , and may process commands or data stored in the volatile memory 132 , and store the resulting data in the non-volatile memory 134 .
  • software eg, a program 140
  • the processor 120 converts commands or data received from other components (eg, the sensor module 176 or the communication module 190 ) to the volatile memory 132 .
  • the processor 120 includes a main processor 121 (eg, a central processing unit or an application processor), and a secondary processor 123 (eg, a graphic processing unit, an image signal processor) that can operate independently or together with the main processor 121 . , a sensor hub processor, or a communication processor). Additionally or alternatively, the auxiliary processor 123 may be configured to use less power than the main processor 121 or to be specialized for a designated function. The auxiliary processor 123 may be implemented separately from or as a part of the main processor 121 .
  • a main processor 121 eg, a central processing unit or an application processor
  • a secondary processor 123 eg, a graphic processing unit, an image signal processor
  • the auxiliary processor 123 may be configured to use less power than the main processor 121 or to be specialized for a designated function.
  • the auxiliary processor 123 may be implemented separately from or as a part of the main processor 121 .
  • the auxiliary processor 123 is, for example, on behalf of the main processor 121 while the main processor 121 is in an inactive (eg, sleep) state, or the main processor 121 is active (eg, executing an application). ), together with the main processor 121, at least one of the components of the electronic device 101 (eg, the display device 160, the sensor module 176, or the communication module 190) It is possible to control at least some of the related functions or states.
  • the co-processor 123 eg, an image signal processor or a communication processor
  • may be implemented as part of another functionally related component eg, the camera module 180 or the communication module 190. have.
  • the memory 130 may store various data used by at least one component of the electronic device 101 (eg, the processor 120 or the sensor module 176 ).
  • the data may include, for example, input data or output data for software (eg, the program 140 ) and instructions related thereto.
  • the memory 130 may include a volatile memory 132 or a non-volatile memory 134 .
  • the program 140 may be stored as software in the memory 130 , and may include, for example, an operating system 142 , middleware 144 , or an application 146 .
  • the input device 150 may receive a command or data to be used in a component (eg, the processor 120 ) of the electronic device 101 from the outside (eg, a user) of the electronic device 101 .
  • the input device 150 may include, for example, a microphone, a mouse, a keyboard, or a digital pen (eg, a stylus pen).
  • the sound output device 155 may output a sound signal to the outside of the electronic device 101 .
  • the sound output device 155 may include, for example, a speaker or a receiver.
  • the speaker can be used for general purposes such as multimedia playback or recording playback, and the receiver can be used to receive an incoming call. According to one embodiment, the receiver may be implemented separately from or as part of the speaker.
  • the display device 160 may visually provide information to the outside of the electronic device 101 (eg, a user).
  • the display device 160 may include, for example, a display, a hologram device, or a projector and a control circuit for controlling the corresponding device.
  • the display device 160 may include a touch circuitry configured to sense a touch or a sensor circuit (eg, a pressure sensor) configured to measure the intensity of a force generated by the touch. have.
  • the audio module 170 may convert a sound into an electric signal or, conversely, convert an electric signal into a sound. According to an embodiment, the audio module 170 acquires a sound through the input device 150 , or an external electronic device (eg, a sound output device 155 ) directly or wirelessly connected to the electronic device 101 . The sound may be output through the electronic device 102 (eg, a speaker or headphones).
  • an external electronic device eg, a sound output device 155
  • the sound may be output through the electronic device 102 (eg, a speaker or headphones).
  • the sensor module 176 detects an operating state (eg, power or temperature) of the electronic device 101 or an external environmental state (eg, user state), and generates an electrical signal or data value corresponding to the sensed state. can do.
  • the sensor module 176 may include, for example, a gesture sensor, a gyro sensor, a barometric pressure sensor, a magnetic sensor, an acceleration sensor, a grip sensor, a proximity sensor, a color sensor, an IR (infrared) sensor, a biometric sensor, It may include a temperature sensor, a humidity sensor, or an illuminance sensor.
  • the interface 177 may support one or more designated protocols that may be used by the electronic device 101 to directly or wirelessly connect with an external electronic device (eg, the electronic device 102 ).
  • the interface 177 may include, for example, a high definition multimedia interface (HDMI), a universal serial bus (USB) interface, an SD card interface, or an audio interface.
  • HDMI high definition multimedia interface
  • USB universal serial bus
  • SD card interface Secure Digital Card
  • the connection terminal 178 may include a connector through which the electronic device 101 can be physically connected to an external electronic device (eg, the electronic device 102 ).
  • the connection terminal 178 may include, for example, an HDMI connector, a USB connector, an SD card connector, or an audio connector (eg, a headphone connector).
  • the haptic module 179 may convert an electrical signal into a mechanical stimulus (eg, vibration or movement) or an electrical stimulus that the user can perceive through tactile or kinesthetic sense.
  • the haptic module 179 may include, for example, a motor, a piezoelectric element, or an electrical stimulation device.
  • the camera module 180 may capture still images and moving images. According to an embodiment, the camera module 180 may include one or more lenses, image sensors, image signal processors, or flashes.
  • the power management module 188 may manage power supplied to the electronic device 101 .
  • the power management module 188 may be implemented as, for example, at least a part of a power management integrated circuit (PMIC).
  • PMIC power management integrated circuit
  • the battery 189 may supply power to at least one component of the electronic device 101 .
  • battery 189 may include, for example, a non-rechargeable primary cell, a rechargeable secondary cell, or a fuel cell.
  • the communication module 190 is a direct (eg, wired) communication channel or a wireless communication channel between the electronic device 101 and an external electronic device (eg, the electronic device 102, the electronic device 104, or the server 108). It can support establishment and communication performance through the established communication channel.
  • the communication module 190 may include one or more communication processors that operate independently of the processor 120 (eg, an application processor) and support direct (eg, wired) communication or wireless communication.
  • the communication module 190 is a wireless communication module 192 (eg, a cellular communication module, a short-range communication module, or a global navigation satellite system (GNSS) communication module) or a wired communication module 194 (eg, : It may include a LAN (local area network) communication module, or a power line communication module).
  • GNSS global navigation satellite system
  • a corresponding communication module is a first network 198 (eg, a short-range communication network such as Bluetooth, WiFi direct, or IrDA (infrared data association)) or a second network 199 (eg, a cellular network, the Internet, or It can communicate with an external electronic device through a computer network (eg, a telecommunication network such as a LAN or WAN).
  • a computer network eg, a telecommunication network such as a LAN or WAN.
  • These various types of communication modules may be integrated into one component (eg, a single chip) or may be implemented as a plurality of components (eg, multiple chips) separate from each other.
  • the wireless communication module 192 uses the subscriber information (eg, International Mobile Subscriber Identifier (IMSI)) stored in the subscriber identification module 196 within a communication network such as the first network 198 or the second network 199 .
  • the electronic device 101 may be identified and authenticated.
  • the antenna module 197 may transmit or receive a signal or power to the outside (eg, an external electronic device).
  • the antenna module may include one antenna including a radiator formed of a conductor or a conductive pattern formed on a substrate (eg, a PCB).
  • the antenna module 197 may include a plurality of antennas. In this case, at least one antenna suitable for a communication method used in a communication network such as the first network 198 or the second network 199 is connected from the plurality of antennas by, for example, the communication module 190 . can be selected. A signal or power may be transmitted or received between the communication module 190 and an external electronic device through the selected at least one antenna.
  • other components eg, RFIC
  • other than the radiator may be additionally formed as a part of the antenna module 197 .
  • peripheral devices eg, a bus, general purpose input and output (GPIO), serial peripheral interface (SPI), or mobile industry processor interface (MIPI)
  • GPIO general purpose input and output
  • SPI serial peripheral interface
  • MIPI mobile industry processor interface
  • the command or data may be transmitted or received between the electronic device 101 and the external electronic device 104 through the server 108 connected to the second network 199 .
  • Each of the electronic devices 102 and 104 may be the same or a different type of device from the electronic device 101 .
  • all or a part of operations executed in the electronic device 101 may be executed in one or more of the external electronic devices 102 , 104 , or 108 .
  • the electronic device 101 may perform the function or service itself instead of executing the function or service itself.
  • one or more external electronic devices may be requested to perform at least a part of the function or the service.
  • One or more external electronic devices that have received the request may execute at least a part of the requested function or service, or an additional function or service related to the request, and transmit a result of the execution to the electronic device 101 .
  • the electronic device 101 may process the result as it is or additionally and provide it as at least a part of a response to the request.
  • cloud computing, distributed computing, or client-server computing technology may be used.
  • the electronic device may have various types of devices.
  • the electronic device may include, for example, a portable communication device (eg, a smart phone), a computer device, a portable multimedia device, a portable medical device, a camera, a wearable device, or a home appliance device.
  • a portable communication device eg, a smart phone
  • a computer device e.g., a smart phone
  • a portable multimedia device e.g., a portable medical device
  • a camera e.g., a portable medical device
  • a camera e.g., a portable medical device
  • a camera e.g., a portable medical device
  • a wearable device e.g., a smart bracelet
  • a home appliance device e.g., a home appliance
  • first, second, or first or second may be used simply to distinguish the element from other elements in question, and may refer to elements in other aspects (e.g., importance or order) is not limited. that one (eg first) component is “coupled” or “connected” to another (eg, second) component, with or without the terms “functionally” or “communicatively” When referenced, it means that one component can be connected to the other component directly (eg by wire), wirelessly, or through a third component.
  • module may include a unit implemented in hardware, software, or firmware, and may be used interchangeably with terms such as, for example, logic, logic block, component, or circuit.
  • a module may be an integrally formed part or a minimum unit or a part of the part that performs one or more functions.
  • the module may be implemented in the form of an application-specific integrated circuit (ASIC).
  • ASIC application-specific integrated circuit
  • one or more instructions stored in a storage medium may be implemented as software (eg, the program 140) including
  • a processor eg, processor 120
  • a device eg, electronic device 101
  • the one or more instructions may include code generated by a compiler or code executable by an interpreter.
  • the device-readable storage medium may be provided in the form of a non-transitory storage medium.
  • 'non-transitory' only means that the storage medium is a tangible device and does not contain a signal (eg, electromagnetic wave), and this term is used in cases where data is semi-permanently stored in the storage medium and It does not distinguish between temporary storage cases.
  • a signal eg, electromagnetic wave
  • the method according to various embodiments disclosed in this document may be included in a computer program product (computer program product) and provided.
  • Computer program products may be traded between sellers and buyers as commodities.
  • the computer program product is distributed in the form of a machine-readable storage medium (eg compact disc read only memory (CD-ROM)), or via an application store (eg Play Store TM ) or on two user devices ( It can be distributed online (eg download or upload), directly between smartphones (eg smartphones).
  • a part of the computer program product may be temporarily stored or temporarily generated in a machine-readable storage medium such as a memory of a server of a manufacturer, a server of an application store, or a relay server.
  • each component eg, a module or a program of the above-described components may include a singular or a plurality of entities.
  • one or more components or operations among the above-described corresponding components may be omitted, or one or more other components or operations may be added.
  • a plurality of components eg, a module or a program
  • the integrated component may perform one or more functions of each component of the plurality of components identically or similarly to those performed by the corresponding component among the plurality of components prior to the integration. .
  • operations performed by a module, program, or other component are executed sequentially, in parallel, repeatedly, or heuristically, or one or more of the operations are executed in a different order, or omitted. or one or more other operations may be added.
  • the display device 160 may include a display 210 and a display driver IC (DDI) 230 for controlling the display 210 .
  • the DDI 230 may include an interface module 231 , a memory 233 (eg, a buffer memory), an image processing module 235 , or a mapping module 237 .
  • the DDI 230 may store a previously received image frame in the memory 233 (eg, a buffer memory).
  • the DDI 230 transmits, for example, image data (or an image frame) or image information (eg, an image frame) including an image control signal corresponding to a command for controlling the image data to the interface module 231 .
  • the image information includes the processor 120 (eg, the main processor 121 (eg, an application processor) or the auxiliary processor 123 (eg, a graphic processing unit) operated independently of the function of the main processor 121 ).
  • the DDI 230 may communicate with the touch circuit 250 or the sensor module 176 through the interface module 231.
  • the DDI 230 may communicate with at least one of the received image information.
  • a portion may be stored in the memory 233, for example, in units of frames, and the image processing module 235 may store, for example, at least a portion of the image data as characteristics of the image data or characteristics of the display 210 .
  • the generation of the voltage value or current value may be, for example, a property of the pixels of the display 210 (eg, an arrangement of pixels (RGB stripe or pentile structure)).
  • Corresponding visual information eg, text, image, or icon may be displayed through the display 210 .
  • the display device 160 may further include a touch circuit 250 .
  • the touch circuit 250 may include a touch sensor 251 and a touch sensor IC 253 for controlling the touch sensor 251 .
  • the touch sensor IC 253 may control the touch sensor 251 to sense a touch input or a hovering input for a specific position of the display 210 , for example.
  • the touch sensor IC 253 may detect a touch input or a hovering input by measuring a change in a signal (eg, voltage, light amount, resistance, or electric charge amount) for a specific position of the display 210 .
  • the touch sensor IC 253 may provide information (eg, location, area, pressure, or time) regarding the sensed touch input or hovering input to the processor 120 .
  • At least a portion of the touch circuit 250 may be a part of the DDI 230 , the display 210 , or another device disposed outside the display device 160 . It may be included as a part of a component (eg, the coprocessor 123 ).
  • the display device 160 may further include at least one sensor (eg, a fingerprint sensor, an iris sensor, a pressure sensor, or an illuminance sensor) of the sensor module 176 or a control circuit therefor.
  • the at least one sensor or a control circuit therefor may be embedded in a part of the display device 160 (eg, the display 210 or the DDI 230 ) or a part of the touch circuit 250 .
  • the sensor module 176 embedded in the display device 160 includes a biometric sensor (eg, a fingerprint sensor)
  • the biometric sensor provides biometric information related to a touch input through a partial area of the display 210 . (eg fingerprint image) can be acquired.
  • the pressure sensor may acquire pressure information related to a touch input through a part or the entire area of the display 210 .
  • the touch sensor 251 or the sensor module 176 may be disposed between pixels of the pixel layer of the display 210 , or above or below the pixel layer.
  • FIG. 3 is a block diagram of an electronic device 300 according to an embodiment of the present invention. At least one of the components of the electronic device 300 shown in FIG. 3 is at least partially similar to, or different from, the electronic device 101 shown in FIG. 1 and/or the display device 160 of FIG. 2 . Examples may be further included.
  • an electronic device 300 includes a processor 120 (eg, the processor 120 of FIG. 1 ), a display driver IC (hereinafter, DDI) 230 (eg, the processor 120 of FIG. 2 ). It may include the DDI 230 ) or the display 210 (eg, the display device 160 of Fig. 1 ).
  • the electronic device 300 operates in a command mode, which is a display standard provided by MIPI.
  • the electronic device 300 may include a processor 120 and a DDI 230 , and the processor 120 may serve as a host.
  • the processor 120 may transmit the image frame IMG to the DDI 230 based on a timing signal TE (eg, a tearing effect (TE) signal) output from the DDI 230 .
  • a timing signal TE eg, a tearing effect (TE) signal
  • a driving frequency eg, a refresh rate
  • timing signal TE e.g, a refresh rate
  • the processor 120 may execute an application and sequentially render a plurality of image frames IMG corresponding to an execution screen of the executed application. For example, the processor 120 may sequentially render image frames IMG (eg, IMG0, IMG1, and IMG2 of FIG. 6 ) corresponding to the execution screen.
  • image frames IMG eg, IMG0, IMG1, and IMG2 of FIG. 6
  • the processor 120 may transmit the rendered image frames IMG to the DDI 230 in response to the timing signal TE. For example, the processor 120 may sequentially transmit image frames IMG (eg, IMG0, IMG1, and IMG2 of FIG. 6 ) corresponding to the execution screen.
  • image frames IMG eg, IMG0, IMG1, and IMG2 of FIG. 6
  • the DDI 230 may drive the display 210 (eg, a display panel) based on the received image frame IMG.
  • the DDI 230 may drive the display 210 to display the image frame IMG received from the processor 120 .
  • the DDI 230 aligns the received image frame IMG to a characteristic (eg, resolution) of the display panel, and/or aligns the image frame IMG to the characteristic of the display 210 based on the characteristic of the display 210 .
  • Converted image frames (RGB) can be generated by pre- or post-processing (eg, resizing, brightness, or resizing).
  • the DDI 230 may drive the display 210 to display the converted image frame RGB.
  • the DDI 230 may determine the timing at which the processor 120 transmits the image frame IMG by outputting the timing signal TE.
  • the timing signal TE is a signal from the DDI 230 informing the host (eg, the processor 120 ) the timing of transmission of the image frame IMG.
  • the processor 120 as the host may transmit the image frame IMG to the DDI 230 in response to the timing signal TE output from the DDI 230 .
  • the DDI 230 may control the output period and/or length of the timing signal TE when transmission of the image frame IMG from the processor 120 is delayed. For example, the DDI 230 may increase the timing at which the processor 120 transmits the image frame IMG to the DDI 230 by increasing the output period and/or length of the timing signal TE. . Accordingly, the DDI 230 may receive a new image frame IMG more quickly, and the electronic device 300 according to an embodiment may reduce an image deterioration phenomenon (eg, flicker).
  • an image deterioration phenomenon eg, flicker
  • the processor 120 and/or the DDI 230 may control various interfaces.
  • the interface may include MIPI, a mobile display digital interface (MDDI), or a compact display port (CDP).
  • the DDI 230 may include a graphic memory (hereinafter, 'GRAM').
  • the DDI 230 may use the GRAM to reduce current consumption and reduce the load on the processor 120 .
  • the GRAM may write data (eg, a converted image frame (RGB)) from the processor 120 and output the written data through a scan operation.
  • the GRAM may be implemented as a dual-port DRAM.
  • the display 210 may display the converted image frame RGB in frame units based on the control of the DDI 230 .
  • the display 210 includes an organic light emitting display panel (OLED), a liquid crystal display panel (LCD), a plasma display panel (PDP), and an electrophoretic display panel. (electrophoretic display panel) and/or may include at least one of an electrowetting display panel (electrowetting display panel).
  • the electronic device (eg, the electronic device 300 of FIG. 3 ) according to various embodiments of the present disclosure includes a memory for storing an application (eg, the memory 130 of FIG. 1 ) and a display driver IC (eg, FIG. 3 ). of a display driver IC 230), a display (eg, display 210 in FIG. 3), and a processor (eg, processor 120 in FIG.
  • the processor 120 executes the application and , generating an image frame corresponding to the execution screen of the application, and transmitting the image frame to the display driver IC 230 in response to a timing signal output from the display driver IC 230 , and the display driver IC 230 controls the display 210 to be driven based on the image frame, and the display driver IC 230 generates a first timing signal (eg, the first timing signal TE1 in FIG. 6 ) at a specified first frame period. )), and when reception of the image frame from the processor 120 is delayed, a second timing signal (eg, the second timing signal TE2 of FIG.
  • a first timing signal eg, the first timing signal TE1 in FIG. 6
  • a second timing signal eg, the second timing signal TE2 of FIG.
  • a third timing signal (eg, the third timing signal TE3 of FIG. 6 ) may be output with a short designated third frame period.
  • the second A timing signal TE2 may be output.
  • the first frame period 1 when the image frame is received from the processor 120 while the display driver IC 230 outputs the second timing signal TE2, the first frame period 1
  • the timing signal TE1 can be output.
  • the display driver IC 230 when the image frame is received from the processor 120 while the display driver IC 230 outputs the third timing signal TE3, the first frame period 1
  • the timing signal TE1 can be output.
  • the display driver IC 230 includes a buffer memory for storing a previously received image frame, and the display driver IC 230 receives the image frame from the processor 120 . If the reception of ' is delayed, the display 210 may be driven to display the previously received image frame.
  • the processor 120 and the display driver IC 230 are connected to a MIPI DSI (mobile industry processor interface, display serial interface), and the timing signal is a tearing effect (TE) signal.
  • MIPI DSI mobile industry processor interface, display serial interface
  • TE tearing effect
  • the second frame period may be a threshold value at which a flicker is not recognized while the display 210 displays a moving picture.
  • the third frame period may be a threshold value at which a flicker is not recognized while the display 210 displays a still image.
  • the enable period of the first timing signal TE1 has a first length EN1
  • the enable period of the second timing signal TE2 has a first length EN1
  • the enable section of the third timing signal TE3 may have a third length EN3 longer than the first length EN1 and shorter than the second length EN2. have.
  • the second length EN2 may be a threshold value at which a flicker is not recognized while the display 210 displays a moving picture.
  • the third length EN3 may be a threshold value at which a flicker is not recognized while the display 210 displays a still image.
  • the electronic device 300 includes a memory for storing an application, a display driver IC 230 , a display 210 , and a processor 120 , and the processor 120 includes the Execute an application, generate an image frame corresponding to the execution screen of the application, and transmit the image frame to the display driver IC 230 in response to a timing signal output from the display driver IC 230, and
  • the display driver IC 230 controls the display 210 to be driven based on the image frame, and the display driver IC 230 provides a first timing signal having an enable period of a specified first length EN1 . (eg, the first timing signal TE1 of FIG.
  • the processor 120 outputs a second timing signal (eg, the second timing signal TE2 of FIG. 9 ) having an enable period, and for a specified reference time from the time at which the second timing signal TE2 is output. If the image frame is not received from a third timing signal (eg, in FIG. 9 ) having an enable period of a specified third length EN3 longer than the first length EN1 and shorter than the second length EN2 A third timing signal TE3) may be output.
  • a second timing signal eg, the second timing signal TE2 of FIG. 9
  • a third timing signal TE3 may be output.
  • the display driver IC 230 receives the image frame from the processor 120 while outputting the second timing signal TE2 or the third timing signal TE3 . Then, the first timing signal TE1 may be output.
  • the second length EN2 may be a threshold value at which a flicker is not recognized while the display 210 displays a moving picture.
  • the third length EN3 may be a threshold value at which a flicker is not recognized while the display 210 displays a still image.
  • the first timing signal TE1 is output with a specified first frame period
  • the second timing signal TE2 is output with a specified second frame period longer than the first frame period
  • the third timing signal TE3 may be output with a specified third frame period that is longer than the first frame period and shorter than the second frame period.
  • the second frame period may be a threshold value at which a flicker is not recognized while the display 210 displays a moving picture.
  • the third frame period may be a threshold value at which a flicker is not recognized while the display 210 displays a still image.
  • the processor 120 In the method of driving the electronic device 300 including the display driver IC 230 and the processor 120 according to various embodiments of the present disclosure, the processor 120 generates an image frame corresponding to an execution screen of an application. operation, the processor 120 transmitting the image frame to the display driver IC 230 in response to the timing signal output from the display driver IC 230, and the display driver IC 230 and driving the display 210 based on an image frame, and outputting the timing signal by the display driver IC 230 is outputting the first timing signal TE1 at a specified first frame period , when reception of the image frame from the processor 120 is delayed, outputting a second timing signal TE2 with a designated second frame period longer than the first frame period, and generating the second timing signal TE2 If the image frame is not received from the processor 120 for a specified reference time from the output time, a third timing signal TE3 is outputted with a third frame period that is longer than the first frame period and shorter than the second frame period It may include actions to
  • the processor 120 In the method of driving the electronic device 300 including the display driver IC 230 and the processor 120 according to various embodiments of the present disclosure, the processor 120 generates an image frame corresponding to an execution screen of an application. operation, the processor 120 transmitting the image frame to the display driver IC 230 in response to the timing signal output from the display driver IC 230, and the display driver IC 230
  • the operation of driving the display 210 based on an image frame, and the operation of the display driver IC 230 outputting the timing signal is a first timing having an enable period of a specified first length EN1
  • a second timing signal having an enable period of a specified second length EN2 longer than the first length EN1 If the image frame is not received from the processor 120 during an operation of outputting TE2 and outputting the second timing signal TE2 for a specified reference time, it is longer than the first length EN1 and the The method may include outputting the third timing signal TE3 having an enable period of a specified third
  • the DDI 230 controls the output period and/or length of the timing signal TE when the transmission of the image frame IMG from the processor 120 is delayed (eg : to increase) will be described in detail how to reduce image deterioration (eg, flicker).
  • FIG. 4 is a flowchart 400 of an operation of the electronic device 300 according to an embodiment of the present invention.
  • FIG. 4 may be an operation flowchart 400 of the DDI 230 according to an embodiment of the present invention.
  • 5 is a graph illustrating an output frequency of a timing signal TE according to an exemplary embodiment.
  • a horizontal axis may indicate time
  • a vertical axis may indicate a frequency of the timing signal TE.
  • the DDI (eg, the DDI 230 of FIG. 3 ) according to an embodiment transmits the first timing signal TE1 to the processor (eg, 60Hz) in a specified first frame period (eg, 60Hz).
  • the first frame period may be a period corresponding to a normal state in which there is no transmission delay of the image frame IMG from the processor 120 .
  • a state in which there is no transmission delay may be defined as the normal state.
  • the DDI 230 when the image frame IMG is received from the processor 120 at a specified timing (eg, the next first frame period), the DDI 230 regards it as a normal state,
  • the timing signal TE1 may be transmitted.
  • the DDI 230 when in the normal state, the DDI 230 may transmit the first timing signal TE1 at a first frequency H1 corresponding to the first frame period.
  • the DDI 230 receives the first image frame (eg, the first image frame IMG1 of FIG. 6 ) and the second image frame (eg, the second image frame IMG1 of FIG. 6 ) after the next first frame period.
  • the second image frame IMG2 When the second image frame IMG2) is received, it is regarded as a normal state and the first timing signal TE1 may be transmitted.
  • the second image frame (eg, the second image frame IMG2 of FIG. 6 ) may be an image frame subsequent to the first image frame (eg, the first image frame IMG1 of FIG. 6 ).
  • the processor 120 renders the first image frame (eg, the first image frame IMG1 of FIG. 6 )
  • the second image frame eg, the second image frame IMG2 of FIG.
  • the processor 120 transmits the first image frame (eg, the first image frame IMG1 of FIG. 6 ) and the second image frame (eg, the second image frame IMG2 of FIG. 6 ) to the DDI 230 in the rendered order. ) can be transmitted.
  • the DDI 230 may receive an image frame IMG from the processor 120 in a first frame period.
  • the processor 120 may be configured to render (or generate) the image frame IMG in the first frame cycle.
  • the processor 120 may transmit the rendered image frame IMG to the DDI 230 in response to the first timing signal TE1 . Since the DDI 230 outputs the first timing signal TE1 in the first frame period, the processor 120 may transmit the image frame IMG in the first frame period.
  • the DDI 230 may drive a display (eg, the display 210 of FIG. 3 ) (eg, a display panel) based on the received image frame IMG.
  • the DDI 230 may drive the display 210 to display the image frame IMG received from the processor 120 .
  • the DDI 230 aligns the received image frame (IMG) to a characteristic (eg, resolution) of the display panel, and/or pre-processes or post-processes the image frame based on the characteristic of the display 210 .
  • a converted image frame eg, the converted image frame (RGB) of FIG. 3
  • the DDI 230 may drive the display 210 to display the converted image frame (eg, the converted image frame (RGB) of FIG. 3 ).
  • Operations 401 to 405 may be operations of the DDI 230 corresponding to a normal state in which there is no transmission delay of the image frame IMG from the processor 120 .
  • the DDI 230 may determine whether reception of the image frame IMG is delayed. For example, if a new image frame IMG is not received at a timing specified by the processor 120 , the DDI 230 may determine that reception of the image frame IMG is delayed. The DDI 230 does not receive the second image frame IMG2 at a time corresponding to the next first frame period from the time when the first image frame IMG1 is received, the second image frame IMG2 is designated, For example, it may be determined that reception of the image frame IMG is delayed if it is not received during a specified frame period.
  • the DDI 230 may perform operation 401 when reception of the image frame IMG is not delayed (eg, the result of operation 407 is 'No').
  • the DDI 230 varies the period of the timing signal TE when it is determined that reception of the image frame IMG is delayed (eg, the result of operation 407 is 'Yes').
  • the second timing signal TE2 may be output.
  • the DDI 230 may output the second timing signal TE2 at a designated second frame period (eg, 40 Hz).
  • the second frame period may be longer than the first frame period.
  • the DDI 230 transmits the second timing signal TE2 to the designated second frequency H2 corresponding to the second frame period. ) can be transmitted.
  • the second frequency H2 may be a lower frequency than the first frequency H1 corresponding to the normal state.
  • the timing signal TE indicates that the DDI 230 informs the host (eg, the processor 120 ) the timing of transmission of the image frame IMG. It could be a signal.
  • the processor 120 as the host may transmit the image frame IMG to the DDI 230 in response to the timing signal TE output from the DDI 230 .
  • the processor 120 increases the output period of the timing signal to provide the DDI 230 with the image frame IMG. It is possible to increase the timing for transmitting
  • the second frame period may be a threshold value at which a flicker is not recognized while the display 210 displays a moving picture.
  • the DDI 230 adjusts the refresh rate to the second frame period by outputting the timing signal TE in the second frame period, but the adjusted refresh rate is determined by the display 210 to display the moving picture.
  • the flicker When the flicker is not recognized, it may be set to a range.
  • the DDI 230 may increase the length of the enable period of the timing signal TE.
  • the DDI 230 may adjust the pulse width of the timing signal TE.
  • the processor 120 may transmit the image frame IMG to the DDI 230 while the timing signal TE is in the enable period. Accordingly, when the DDI 230 increases the length of the enable section of the timing signal TE, the timing at which the processor 120 transmits the image frame IMG to the DDI 230 may be increased.
  • the first timing signal TE1 output from the DDI 230 may have an enable period of a first length (eg, the first length m1 of FIG. 9 ).
  • the DDI 230 has a second length (eg, the second length m1 of FIG. 9 ) longer than the first length (eg, the second length m1 of FIG. 9 ).
  • the second timing signal TE2 having an enable section having a length (m1+m2)) may be output.
  • the second length at which the second timing signal TE2 is enabled does not show flicker while the display 210 displays a moving picture.
  • It may be a threshold value that does not
  • the period in which the timing signal TE is enabled may be a period in which the processor 120 transmits the image frame IMG to the DDI 230 , and in a vertical blanking period between frames. It is possible to indicate a display status (display status) for the. For example, when the period during which the timing signal TE is enabled increases, the vertical blank period increases, and when the vertical blank period increases by more than a threshold value, flicker may be recognized.
  • the second length eg, the second length (m1+m2) of FIG. 9
  • the DDI 230 may check whether the image frame IMG is not received while the second timing signal TE2 is output.
  • the DDI 230 may perform operation 401 .
  • the DDI 230 branches to operation 401 when the image frame IMG is received after increasing the period and/or length of the timing signal TE. Accordingly, the period and/or length of the timing signal TE may be restored to a value corresponding to the normal state (eg, the first frequency H1 of FIG. 5 ).
  • the DDI 230 when the image frame IMG is not received while outputting the second timing signal TE2 (eg, the result of operation 411 is 'Yes'), the DDI 230 according to an embodiment performs a specified reference time ( Example: It can be checked whether the reference time (RT) of FIG. 5) has elapsed.
  • the reference time RT may be a designated frame.
  • the DDI 230 may count an elapsed time from the time at which the second timing signal TE2 is first output, and may determine whether the elapsed time reaches the reference time RT.
  • the DDI 230 may perform operation 409 when the reference time RT has not elapsed (eg, the result of operation 413 is 'No').
  • the DDI 230 varies the period of the timing signal TE when the reference time RT has elapsed (eg, the result of operation 413 is 'Yes') to change the period of the third timing signal ( TE3) can be output.
  • the DDI 230 may output the third timing signal TE3 at a specified third frame period (eg, 50 Hz).
  • the third frame period may be longer than the first frame period and shorter than the second timing signal TE2 .
  • the DDI 230 transmits the third timing signal TE3 at the third frequency H3 specified corresponding to the third frame period.
  • the third frequency H3 may be lower than the first frequency H1 corresponding to the normal state and higher than the second frequency.
  • the third frame period may be a threshold value at which a flicker is not recognized while the display 210 displays a still image.
  • the DDI 230 adjusts the refresh rate to the third frame period by outputting the timing signal TE in the third frame period, but the adjusted refresh rate is flicker when the display 210 displays a still image It may be set to a range that is not visually recognized.
  • the DDI 230 may adjust the length of the enable section of the timing signal TE when the reference time RT has elapsed.
  • the DDI 230 may adjust the pulse width of the timing signal TE.
  • the DDI 230 has a third length (eg, m1 in FIG. 9 ) that is longer than the first length (eg, m1+m2 in FIG. 9 ) and shorter than the second length (eg, m1+m3 in FIG. 9 ).
  • the third timing signal TE3 having an enable period of +m3) may be output.
  • the third length at which the third timing signal TE3 is enabled is such that flicker is not recognized while the display 210 displays a still image. It may be a threshold.
  • a period in which the timing signal TE is enabled is a period in which the processor 120 transmits the image frame IMG to the DDI 230 , and a display for a vertical blanking period between frames You can indicate the status (display status).
  • the third length (eg, m1+m3 in FIG. 9 ) may be set to a threshold value designated so that the flicker does not occur when the display 210 displays a still image.
  • the DDI 230 may perform operation 401 when the image frame IMG is received from the processor 120 while outputting the third timing signal TE3 .
  • the DDI 230 outputs the third timing signal TE3 in which the period and/or length of the timing signal TE are adjusted, and then the image frame
  • the IMG branches to operation 401 to restore the period and/or length of the timing signal TE to a value corresponding to the normal state (eg, the first frequency H1 of FIG. 5 ).
  • the DDI 230 may output the third timing signal TE3 until the image frame IMG is received.
  • the graph 601 of FIG. 6 may show a state in which the processor (eg, the processor 120 of FIG. 3 ) renders the image frame IMG.
  • the graph 602 may be a graph showing the timing of the timing signal TE output from the DDI (eg, the DDI 230 of FIG. 3 ).
  • Graph 603 may be a graph illustrating timing at which the processor 120 transmits the rendered image frame IMG to the DDI 230 through the MIPI DSI.
  • a section in the “high state (H)” may be a section in which the processor 120 is rendering an image.
  • the processor 120 determines the second image frame It could mean that there is a delay in rendering (IMG2).
  • a section in the “high state (H)” may mean a section in which the timing signal TE is output from the DDI 230 .
  • a section in the “high state (H)” may mean a section in which the timing signal TE is enabled.
  • the processor 120 may transmit the rendered image frame IMG to the DDI 230 in a section in which the timing signal TE is enabled.
  • a section in the “high state (H)” indicates a section in which the processor 120 transmits the rendered image frame IMG to the DDI 230 in response to the timing signal TE.
  • a period of “low state L” may mean a delay state in which the processor 120 cannot transmit the rendered image frame IMG in response to the timing signal TE.
  • the processor 120 may execute an application and sequentially render a plurality of image frames IMG corresponding to an execution screen of the executed application.
  • the processor 120 may include image frames IMGs corresponding to the execution screen IMG0, IMG1, IMG2, ... IMGn can be rendered sequentially.
  • the processor 120 may transmit the rendered image frames IMG to the DDI 230 in response to the timing signal TE.
  • the processor 120 may generate image frames (IMG) corresponding to the execution screen IMG0, IMG1, IMG2 ... IMGN may be transmitted sequentially.
  • the processor 120 has a delay in rendering the second image frame IMG2 , and at a time point 611 , the processor 120 transmits the first image frame IMG1 and then the second image The frame IMG2 may not be transmitted.
  • the DDI 230 receives the first image frame (IMG1) after a time (eg, 1/60 second) corresponding to the first frame period (eg, 60 Hz) from the time of receiving the second image frame ( It can be confirmed that IMG2) is not received.
  • the DDI 230 if the second image frame IMG2 is not received for a specified time (eg, a specified k frame), the second image frame IMG2 is an image frame ( IMG) may be determined to be delayed. If the DDI 230 determines that reception of the image frame IMG is delayed, the DDI 230 may output the timing signal TE at a designated second frame period (eg, 40 Hz) longer than the first frame period. For example, the period of the first timing signal TE1 output by the DDI 230 in a normal state may be equal to “n1” illustrated in FIG. 6 . The period of the second timing signal TE2 output by the DDI 230 in a state in which transmission of the image frame IMG from the processor 120 is delayed may be equal to “n1+n2” illustrated in FIG. 6 .
  • a designated second frame period eg, 40 Hz
  • the DDI 230 counts the elapsed time from a time point at which the second timing signal TE2 is first output (eg, time t2 of FIG. 5 ), and the elapsed time is a reference time (eg, FIG. 5 ) It can be checked whether the reference time (RT)) of As shown in 613 of FIG. 6 , when the reference time RT has elapsed, the DDI 230 may vary the timing signal TE to output the third timing signal TE3 . For example, the DDI 230 may output the third timing signal TE3 at a specified third frame period (eg, 50 Hz). In an embodiment, the third frame period may be longer than the first frame period and shorter than the second timing signal TE2 .
  • a specified third frame period eg, 50 Hz
  • the period of the third timing signal TE3 output by the DDI 230 in a state in which transmission of the image frame IMG from the processor 120 is continuously delayed is illustrated in FIG. 6 . It may be the same as “n1+n3” shown in . Here, “n1+n3” may be smaller than “n1+n2”.
  • FIG. 7 is a flowchart 700 of an operation of the electronic device 300 according to another embodiment of the present invention.
  • FIG. 7 may be an operation flowchart 700 of the DDI 230 according to another embodiment of the present invention.
  • 8 is a graph illustrating adjustment of a length of an enable section of a timing signal TE according to an exemplary embodiment.
  • operations 701 to 707 may be the same as or similar to operations 401 to 407 illustrated in FIG. 4 .
  • operation 701 may be the same as or similar to operation 401 illustrated in FIG. 4 .
  • Operation 703 may be the same as or similar to operation 403 illustrated in FIG. 4 .
  • Operation 705 may be the same as or similar to operation 405 illustrated in FIG. 4 .
  • Operation 707 may be the same as or similar to operation 407 illustrated in FIG. 4 .
  • FIG. 7 Only the operations of FIG. 7 that are different from that of FIG. 4 will be described.
  • a timing signal By varying the length of TE, the second timing signal TE2 may be output.
  • the DDI 230 may increase the length of the enable period of the timing signal TE when transmission of the image frame IMG from the processor (eg, the processor 120 of FIG. 3 ) is delayed.
  • the DDI 230 may adjust the pulse width of the timing signal TE when transmission of the image frame IMG from the processor 120 is delayed.
  • the timing at which the processor 120 transmits the image frame IMG to the DDI 230 may be increased.
  • the first timing signal TE1 output from the DDI 230 includes an enable section of a first length (eg, the first length EN1 of FIG. 8 ).
  • the DDI 230 has a second length (eg, the second length of FIG. 8 ) longer than the first length EN1 when the transmission of the image frame IMG from the processor 120 is delayed as in time t2 of FIG. 8 .
  • the second timing signal TE2 having an enable period of (EN2)) may be output.
  • the second length EN2 at which the second timing signal TE2 is enabled may be a threshold value at which a flicker is not recognized while the display 210 displays a moving picture.
  • the DDI 230 may additionally vary the period of the timing signal TE.
  • the DDI 230 may output the second timing signal TE2 at a designated second frame period (eg, 40 Hz).
  • the second frame period may be longer than the first frame period.
  • the DDI 230 transmits the second timing signal TE2 to the designated second frequency H2 corresponding to the second frame period.
  • the second frame period may be a threshold value at which a flicker is not recognized while the display 210 displays a moving picture.
  • the DDI 230 may check whether the image frame IMG is not received while the second timing signal TE2 is output.
  • the DDI 230 may perform operation 701 .
  • the DDI 230 branches to operation 701 to the timing signal ( TE) may be restored to a value corresponding to the normal state (eg, the first length EN1 of FIG. 8 ).
  • the DDI 230 when the image frame IMG is not received (eg, the result of operation 711 is 'Yes') while outputting the second timing signal TE2 , the DDI 230 according to an embodiment performs a specified reference time ( RT) can be checked.
  • the reference time RT may be a designated frame.
  • the DDI 230 may count an elapsed time from the time at which the second timing signal TE2 is first output, and may determine whether the elapsed time reaches the reference time RT.
  • the DDI 230 may perform operation 709 when the reference time RT has not elapsed (eg, the result of operation 713 is 'No'). In operation 713, when the reference time RT has elapsed (eg, the result of operation 713 is 'Yes'), operation 715 may be performed.
  • the DDI 230 may output the signal TE3 when the reference time RT has elapsed (eg, the signal TE3 ).
  • the DDI ( 230) is a second enable section having a third length longer than the first length EN1 and shorter than the second length EN2 (eg, the third length EN3 in FIG. 8) when the reference time RT has elapsed. 3
  • the timing signal TE3 may be output.
  • the third length EN3 at which the third timing signal TE3 is enabled may be a threshold value at which a flicker is not recognized while the display 210 displays a still image.
  • the DDI 230 may additionally vary the period of the timing signal TE.
  • the DDI 230 may output the third timing signal TE3 at a specified third frame period (eg, 50 Hz).
  • the third frame period may be longer than the first frame period and shorter than the second timing signal TE2 .
  • the DDI 230 transmits the third timing signal TE3 at the third frequency H3 specified corresponding to the third frame period.
  • the third frame period may be a threshold value at which a flicker is not recognized while the display 210 displays a still image.
  • the DDI 230 may perform operation 701 .
  • the DDI 230 outputs the third timing signal TE3 obtained by adjusting the length of the timing signal TE, and then the image frame IMG is displayed. If received, it branches to operation 701 to restore the length of the timing signal TE to a value corresponding to the normal state (eg, the first length EN1 of FIG. 8 ).
  • graph 901 of FIG. 9 may show a state in which the processor 120 renders the image frame IMG.
  • the graph 902 may be a graph showing the timing of the timing signal TE output from the DDI 230 .
  • Graph 903 may be a graph illustrating timing at which the processor 120 transmits the rendered image frame IMG to the DDI 230 through the MIPI DSI.
  • a section in the “high state (H)” may be a section in which the processor 120 is rendering an image.
  • the processor 120 determines the second image frame (IMG) may mean there is a delay in rendering.
  • a section in the “high state (H)” may mean a section in which the timing signal TE is output from the DDI 230 .
  • a section in the “high state (H)” may mean a section in which the timing signal TE is enabled.
  • the processor 120 may transmit the rendered image frame IMG to the DDI 230 in a section in which the timing signal TE is enabled.
  • a section in the “high state (H)” indicates a section in which the processor 120 transmits the rendered image frame IMG to the DDI 230 in response to the timing signal TE.
  • a period of “low state L” may mean a delay state in which the processor 120 cannot transmit the rendered image frame IMG in response to the timing signal TE.
  • the processor may execute an application and sequentially render a plurality of image frames IMG corresponding to an execution screen of the executed application.
  • the processor 120 may generate image frames (IMG) corresponding to the execution screen IMG0, IMG1, IMG2 ... IMGn can be rendered sequentially.
  • the processor 120 may transmit the rendered image frames IMG to the DDI (eg, the DDI 230 of FIG. 3 ) in response to the timing signal TE.
  • the processor 120 may generate image frames (IMG) corresponding to the execution screen IMG0, IMG1, IMG2 ... IMGN may be transmitted sequentially.
  • the processor 120 has a delay in rendering the second image frame IMG2. Accordingly, at a time 911, the processor 120 transmits the first image frame IMG1 and then the second image frame IMG1. 2 The image frame IMG2 may not be transmitted.
  • the DDI 230 receives the first image frame (IMG1) after a time (eg, 1/60 second) corresponding to the first frame period (eg, 60 Hz) from the time of receiving the second image frame ( It can be confirmed that IMG2) is not received.
  • the DDI 230 indicates that, as indicated by the reference numeral 912 , if the second image frame IMG2 is not received for a designated time period for the second image frame IMG2, for example, for the designated k frames, the reception of the image frame IMG is delayed. can decide
  • the DDI 230 may output the second timing signal TE2 by varying the length (eg, pulse width) of the timing signal TE. have. For example, the DDI 230 outputs a first timing signal TE1 having an enable period of a first length m1 while the image frame IMG is normally received, and the image frame IMG is not received.
  • the second timing signal TE2 having an enable section having a second length (m1+m2) longer than the first length (m1) may be output.
  • the first length may be “m1”
  • the second length may be “m1+m2”.
  • the DDI 230 counts the elapsed time from a time point at which the second timing signal TE2 is first output (eg, a time point t2 in FIG. 9 ), and the elapsed time is a reference time (eg, FIG. 9 ) It can be checked whether the reference time (RT)) of The DDI 230 may output the third timing signal TE3 by varying the length of the timing signal TE when the reference time RT has elapsed as shown in 913 of FIG. 9 .
  • the DDI 230 may output the third timing signal TE3 having a third length m1+m3 that is longer than the first length m1 and shorter than the second length m1+m2.
  • the length of the third timing signal TE3 output by the DDI 230 in a state in which transmission of the image frame IMG from the processor 120 is continuously delayed is shown in FIG. 9 . As shown in , it may be equal to “m1+m3”. Here, “m1+m2” may be smaller than “m1+m3”.
  • the DDI 230 of the electronic device 300 When transmission of the image frame IMG from the processor 120 is delayed, the DDI 230 of the electronic device 300 according to various embodiments increases the output period and/or length of the timing signal TE. The timing at which the 120 transmits the image frame IMG to the DDI 230 may be increased. The DDI 230 can receive a new image frame IMG more quickly, and thus, various embodiments of the present invention can reduce flicker.
  • the display 210 displays the video by displaying the output period and/or length of the timing signal TE. It can be adjusted to a first threshold value that prevents the flicker from being generated when doing so.
  • the DDI 230 performs timing when the transmission of the image frame IMG is delayed until the reference time RT elapses even after adjusting the output period and/or length of the timing signal TE to the first threshold value.
  • the output period and/or length of the signal TE may be adjusted to a second threshold value that prevents the flicker from occurring when the display 210 displays a still image.
  • various embodiments of the present invention provide a frame drop (or more than the limit of the display panel) by adjusting the timing signal TE for controlling the refresh rate of the display 210 to a first threshold value or a second threshold value. It is possible to reduce image quality defects (eg, motion judder) caused by frame drop).
  • the DDI 230 of the electronic device 300 is an output period and/or length of the timing signal TE, so that an image deterioration phenomenon does not occur when the display 210 displays a moving picture; It may include a plurality of threshold values.
  • the DDI 230 adjusts the timing signal TE for controlling the refresh rate of the display 210 to at least one of a plurality of threshold values, based on the transmission delay of the image frame IMG, so that the display The image deterioration phenomenon of 210 can be reduced.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

본 발명의 다양한 실시예들은 디스플레이의 리프레쉬 레이트(refresh rate)를 동적으로 조정하는 전자 장치에 관한 것으로, 메모리, DDI(display driver integrated circuit), 디스플레이, 및 프로세서를 포함하고, 상기 프로세서는 어플리케이션의 실행 화면에 대응하는 이미지 프레임을 생성하고, 상기 DDI로부터 출력된 타이밍 신호에 응답하여 상기 이미지 프레임을 상기 DDI에게 전송하고, 및 상기 DDI가 상기 이미지 프레임에 기반하여 상기 디스플레이를 구동하도록 제어하고, 상기 DDI는 지정된 제 1 프레임 주기로 제 1 타이밍 신호를 출력하고, 상기 프로세서로부터 상기 이미지 프레임의 수신이 지연되면, 상기 제 1 프레임 주기보다 긴 지정된 제 2 프레임 주기로 제 2 타이밍 신호를 출력하고, 및 상기 제 2 타이밍 신호를 출력한 시점으로부터 지정된 기준 시간 동안 상기 프로세서로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 1 프레임 주기보다 길고 상기 제 2 프레임 주기보다 짧은 지정된 제 3 프레임 주기로 제 3 타이밍 신호를 출력할 수 있다. 본 발명은 그 밖에 다양한 실시예들을 더 포함할 수 있다.

Description

디스플레이의 리프레쉬 레이트를 동적으로 조정하는 전자 장치
본 발명의 다양한 실시예들은 디스플레이의 리프레쉬 레이트(refresh rate)를 동적으로 조정하는 전자 장치에 관한 것이다.
전자 장치(electronic device)는 디스플레이 패널(display panel)을 통해 이미지, 텍스트 등과 같은 다양한 화면을 표시할 수 있다.
MIPI DSI(mobile industry processor interface, display serial interface)는 스마트폰(smartphone), 태블릿 PC(tablet personal computer), 또는 스마트 워치(smart watch) 등과 같은 휴대용 전자 장치를 위한 디스플레이 표준이다.
MIPI는 디스플레이 표준으로서, 비디오 모드(video mode)와 커맨드 모드(command mode)를 포함할 수 있다.
비디오 모드에서, 호스트(예: 프로세서)는 실시간으로 이미지 프레임을 디스플레이 드라이버 IC로 전송할 수 있다. 예를 들면, 상기 비디오 모드에서, 호스트는 디스플레이 패널에서 표시될 영상이 정지 영상인 경우에도 상기 정지 영상에 대응하는 동일한 이미지 프레임을 반복하여 상기 디스플레이 드라이버 IC로 전송할 수 있다.
커맨드 모드에서 이미지 프레임의 전송 시작은 상기 디스플레이 드라이버 IC로부터 출력된 TE(tearing effect) 신호에 의해 제어될 수 있다. 호스트(예: 프로세서)는 상기 디스플레이 드라이버 IC로부터 출력된 타이밍 신호(예: TE 신호)에 기반하여 상기 디스플레이 드라이버 IC로 전송하는 이미지 프레임의 전송 타이밍(예: 리프레쉬 레이트(refresh rate))을 제어할 수 있다.
휴대용 전자 장치는 디스플레이 패널의 해상도가 점점 증가하고, 고속 주파수 구동(예: 60Hz~120Hz)을 지원하도록 개발되고 있다. 따라서, 호스트(예: 프로세서)에서 이미지 프레임을 렌더링하는 연산이 지연될 수 있고, 상기 지연은 상기 디스플레이 패널에서 동작 떨림(motion judder))을 발생시킬 수 있다.
본 발명의 다양한 실시예들은 호스트(예: 프로세서)의 이미지 프레임 전송 지연을 검출하는 것에 기반하여, 디스플레이의 리프레쉬 레이트(refresh rate)를 동적으로 조정함으로써 이미지 저해 현상을 방지할 수 있는 전자 장치를 제공할 수 있다.
본 개시에서 이루고자 하는 기술적 과제는 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 발명의 다양한 실시예들에 따른 전자 장치는, 어플리케이션을 저장하는 메모리, 디스플레이 드라이버 IC, 디스플레이, 및 프로세서를 포함하고, 상기 프로세서는 상기 어플리케이션을 실행하고, 상기 어플리케이션의 실행 화면에 대응하는 이미지 프레임을 생성하고, 상기 디스플레이 드라이버 IC로부터 출력된 타이밍 신호에 응답하여 상기 이미지 프레임을 상기 디스플레이 드라이버 IC에게 전송하고, 및 상기 디스플레이 드라이버 IC가 상기 이미지 프레임에 기반하여 상기 디스플레이를 구동하도록 제어하고, 상기 디스플레이 드라이버 IC는 지정된 제 1 프레임 주기로 제 1 타이밍 신호를 출력하고, 상기 프로세서로부터 상기 이미지 프레임의 수신이 지연되면, 상기 제 1 프레임 주기보다 긴 지정된 제 2 프레임 주기로 제 2 타이밍 신호를 출력하고, 및 상기 제 2 타이밍 신호를 출력한 시점으로부터 지정된 기준 시간 동안 상기 프로세서로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 1 프레임 주기보다 길고 상기 제 2 프레임 주기보다 짧은 지정된 제 3 프레임 주기로 제 3 타이밍 신호를 출력할 수 있다.
본 발명의 다양한 실시예들에 따른 디스플레이 드라이버 IC 및 프로세서를 포함하는 전자 장치의 구동 방법은, 상기 프로세서가 어플리케이션의 실행 화면에 대응하는 이미지 프레임을 생성하는 동작, 상기 프로세서가 상기 디스플레이 드라이버 IC로부터 출력된 타이밍 신호에 응답하여 상기 이미지 프레임을 상기 디스플레이 드라이버 IC에게 전송하는 동작, 및 상기 디스플레이 드라이버 IC가 상기 이미지 프레임에 기반하여 상기 디스플레이를 구동하는 동작을 포함하고, 상기 디스플레이 드라이버 IC가 상기 타이밍 신호를 출력하는 동작은 지정된 제 1 프레임 주기로 제 1 타이밍 신호를 출력하는 동작, 상기 프로세서로부터 상기 이미지 프레임의 수신이 지연되면, 상기 제 1 프레임 주기보다 긴 지정된 제 2 프레임 주기로 제 2 타이밍 신호를 출력하는 동작, 및 상기 제 2 타이밍 신호를 출력한 시점으로부터 지정된 기준 시간 동안 상기 프로세서로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 1 프레임 주기보다 길고 상기 제 2 프레임 주기보다 짧은 지정된 제 3 프레임 주기로 제 3 타이밍 신호를 출력하는 동작을 포함 할 수 있다.
본 발명의 다양한 실시예들에 따른 전자 장치는 호스트(예: 프로세서)의 이미지 프레임 전송 지연을 검출하는 것에 기반하여 디스플레이의 리프레쉬 레이트(refresh rate)를 동적으로 조정함으로써 이미지 저해 현상을 방지할 수 있다.
본 개시에서 얻을 수 있는 효과는 이상에서 언급한 효과들로 제한되지 않으며, 언급하지 않은 또 다른 효과들은 아래의 기재로부터 본 개시가 속하는 기술 분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
도 1은, 다양한 실시예들에 따른, 네트워크 환경 내의 전자 장치의 블록도이다
도 2는 다양한 실시예들에 따른, 표시 장치의 블록도이다.
도 3은 본 발명의 일 실시예에 따른 전자 장치의 블록도이다.
도 4는 본 발명의 일 실시예에 따른 전자 장치의 동작 흐름도이다.
도 5는 일 실시예에 따른 타이밍 신호의 출력 주파수를 나타낸 그래프이다.
도 6은 본 발명의 일 실시예에 따른 전자 장치의 동작 타이밍을 나타낸 그래프이다.
도 7은 본 발명의 다른 실시예에 따른 전자 장치의 동작 흐름도이다.
도 8은 일 실시예에 따른 타이밍 신호의 인에이블 구간의 길이 조정을 나타낸 그래프이다.
도 9는 본 발명의 다른 실시예에 따른 전자 장치의 동작 타이밍을 나타낸 그래프이다.
도 1은, 다양한 실시예들에 따른, 네트워크 환경(100) 내의 전자 장치(101)의 블록도이다. 도 1을 참조하면, 네트워크 환경(100)에서 전자 장치(101)는 제 1 네트워크(198)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(102)와 통신하거나, 또는 제 2 네트워크(199)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(104) 또는 서버(108)와 통신할 수 있다. 일 실시예에 따르면, 전자 장치(101)는 서버(108)를 통하여 전자 장치(104)와 통신할 수 있다. 일 실시예에 따르면, 전자 장치(101)는 프로세서(120), 메모리(130), 입력 장치(150), 음향 출력 장치(155), 표시 장치(160), 오디오 모듈(170), 센서 모듈(176), 인터페이스(177), 연결 단자(178), 햅틱 모듈(179), 카메라 모듈(180), 전력 관리 모듈(188), 배터리(189), 통신 모듈(190), 가입자 식별 모듈(196), 또는 안테나 모듈(197)을 포함할 수 있다. 어떤 실시예에서는, 전자 장치(101)에는, 이 구성요소들 중 적어도 하나(예: 표시 장치(160) 또는 카메라 모듈(180))가 생략되거나, 하나 이상의 다른 구성 요소가 추가될 수 있다. 어떤 실시예에서는, 이 구성요소들 중 일부들은 하나의 통합된 회로로 구현될 수 있다. 예를 들면, 센서 모듈(176)(예: 지문 센서, 홍채 센서, 또는 조도 센서)은 표시 장치(160)(예: 디스플레이)에 임베디드된 채 구현될 수 있다.
프로세서(120)는, 예를 들면, 소프트웨어(예: 프로그램(140))를 실행하여 프로세서(120)에 연결된 전자 장치(101)의 적어도 하나의 다른 구성요소(예: 하드웨어 또는 소프트웨어 구성요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일 실시예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(120)는 다른 구성요소(예: 센서 모듈(176) 또는 통신 모듈(190))로부터 수신된 명령 또는 데이터를 휘발성 메모리(132)에 로드하고, 휘발성 메모리(132)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(134)에 저장할 수 있다. 일 실시예에 따르면, 프로세서(120)는 메인 프로세서(121)(예: 중앙 처리 장치 또는 어플리케이션 프로세서), 및 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(123)(예: 그래픽 처리 장치, 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 추가적으로 또는 대체적으로, 보조 프로세서(123)는 메인 프로세서(121)보다 저전력을 사용하거나, 또는 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(123)는 메인 프로세서(121)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(123)는, 예를 들면, 메인 프로세서(121)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(121)를 대신하여, 또는 메인 프로세서(121)가 액티브(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(121)와 함께, 전자 장치(101)의 구성요소들 중 적어도 하나의 구성요소(예: 표시 장치(160), 센서 모듈(176), 또는 통신 모듈(190))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일 실시예에 따르면, 보조 프로세서(123)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성 요소(예: 카메라 모듈(180) 또는 통신 모듈(190))의 일부로서 구현될 수 있다.
메모리(130)는, 전자 장치(101)의 적어도 하나의 구성요소(예: 프로세서(120) 또는 센서모듈(176))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(140)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(130)는, 휘발성 메모리(132) 또는 비휘발성 메모리(134)를 포함할 수 있다.
프로그램(140)은 메모리(130)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(142), 미들 웨어(144) 또는 어플리케이션(146)을 포함할 수 있다.
입력 장치(150)는, 전자 장치(101)의 구성요소(예: 프로세서(120))에 사용될 명령 또는 데이터를 전자 장치(101)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 장치(150)는, 예를 들면, 마이크, 마우스, 키보드, 또는 디지털 펜(예: 스타일러스 펜)을 포함할 수 있다.
음향 출력 장치(155)는 음향 신호를 전자 장치(101)의 외부로 출력할 수 있다. 음향 출력 장치(155)는, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있고, 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일 실시예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
표시 장치(160)는 전자 장치(101)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 표시 장치(160)은, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일 실시예에 따르면, 표시 장치(160)는 터치를 감지하도록 설정된 터치 회로(touch circuitry), 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 센서 회로(예: 압력 센서)를 포함할 수 있다.
오디오 모듈(170)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일 실시예에 따르면, 오디오 모듈(170)은, 입력 장치(150)를 통해 소리를 획득하거나, 음향 출력 장치(155), 또는 전자 장치(101)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(102)) (예: 스피커 또는 헤드폰))를 통해 소리를 출력할 수 있다.
센서 모듈(176)은 전자 장치(101)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일 실시예에 따르면, 센서 모듈(176)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(177)는 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜들을 지원할 수 있다. 일 실시예에 따르면, 인터페이스(177)는, 예를 들면, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(178)는, 그를 통해서 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일 실시예에 따르면, 연결 단자(178)은, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(179)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일 실시예에 따르면, 햅틱 모듈(179)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(180)은 정지 영상 및 동영상을 촬영할 수 있다. 일 실시예에 따르면, 카메라 모듈(180)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(188)은 전자 장치(101)에 공급되는 전력을 관리할 수 있다. 일 실시예에 따르면, 전력 관리 모듈(188)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(189)는 전자 장치(101)의 적어도 하나의 구성 요소에 전력을 공급할 수 있다. 일 실시예에 따르면, 배터리(189)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(190)은 전자 장치(101)와 외부 전자 장치(예: 전자 장치(102), 전자 장치(104), 또는 서버(108))간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(190)은 프로세서(120)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일 실시예에 따르면, 통신 모듈(190)은 무선 통신 모듈(192)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(194)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제 1 네트워크(198)(예: 블루투스, WiFi direct 또는 IrDA(infrared data association) 같은 근거리 통신 네트워크) 또는 제 2 네트워크(199)(예: 셀룰러 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부 전자 장치와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성 요소(예: 단일 칩)으로 통합되거나, 또는 서로 별도의 복수의 구성 요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(192)은 가입자 식별 모듈(196)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI))를 이용하여 제 1 네트워크(198) 또는 제 2 네트워크(199)와 같은 통신 네트워크 내에서 전자 장치(101)를 확인 및 인증할 수 있다.
안테나 모듈(197)은 신호 또는 전력을 외부(예: 외부 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일 실시예에 따르면, 안테나 모듈은 서브스트레이트(예: PCB) 위에 형성된 도전체 또는 도전성 패턴으로 이루어진 방사체를 포함하는 하나의 안테나를 포함할 수 있다. 일 실시예에 따르면, 안테나 모듈(197)은 복수의 안테나들을 포함할 수 있다. 이런 경우, 제 1 네트워크(198) 또는 제 2 네트워크(199)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(190)에 의하여 상기 복수의 안테나들로부터 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(190)과 외부 전자 장치 간에 송신되거나 수신될 수 있다. 어떤 실시예에 따르면, 방사체 이외에 다른 부품(예: RFIC)이 추가로 안테나 모듈(197)의 일부로 형성될 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))를 통해 서로 연결되고 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일 실시예에 따르면, 명령 또는 데이터는 제 2 네트워크(199)에 연결된 서버(108)를 통해서 전자 장치(101)와 외부의 전자 장치(104)간에 송신 또는 수신될 수 있다. 전자 장치(102, 104) 각각은 전자 장치(101)와 동일한 또는 다른 종류의 장치일 수 있다. 일 실시예에 따르면, 전자 장치(101)에서 실행되는 동작들의 전부 또는 일부는 외부 전자 장치들(102, 104, 또는 108) 중 하나 이상의 외부 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(101)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(101)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부 전자 장치들에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(101)로 전달할 수 있다. 전자 장치(101)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다.
본 문서에 개시된 다양한 실시예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치 (예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시예들로 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", “A 또는 B 중 적어도 하나”, "A, B 또는 C", "A, B 및 C 중 적어도 하나” 및 “B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에, “기능적으로” 또는 “통신적으로”라는 용어와 함께 또는 이런 용어 없이, “커플드” 또는 “커넥티드”라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
본 문서에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로 등의 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일 실시예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시예들은 기기(machine)(예: 전자 장치(101)) 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(136) 또는 외장 메모리(138))에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램(140))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(101))의 프로세서(예: 프로세서(120))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장매체는, 비일시적(non-transitory) 저장매체의 형태로 제공될 수 있다. 여기서, ‘비일시적’은 저장매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일 실시예에 따르면, 본 문서에 개시된 다양한 실시예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory (CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어TM)를 통해 또는 두개의 사용자 장치들(예: 스마트폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있다. 다양한 실시예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.
도 2는 다양한 실시예들에 따른, 표시 장치(160)의 블록도(200)이다. 도 2를 참조하면, 표시 장치(160)는 디스플레이(210), 및 이를 제어하기 위한 디스플레이 드라이버 IC(DDI)(230)를 포함할 수 있다. DDI(230)는 인터페이스 모듈(231), 메모리(233)(예: 버퍼 메모리), 이미지 처리 모듈(235), 또는 맵핑 모듈(237)을 포함할 수 있다. DDI(230)은 이전에 수신된 이미지 프레임을 메모리(233)(예: 버퍼 메모리)에 저장할 수 있다. DDI(230)은, 예를 들면, 영상 데이터(또는 이미지 프레임), 또는 상기 영상 데이터를 제어하기 위한 명령에 대응하는 영상 제어 신호를 포함하는 영상 정보(예: 이미지 프레임)를 인터페이스 모듈(231)을 통해 전자 장치(예: 도 1의 전자 장치(101))의 다른 구성요소로부터 수신할 수 있다. 예를 들면, 영상 정보는 프로세서(120)(예: 메인 프로세서(121)(예: 어플리케이션 프로세서) 또는 메인 프로세서(121)의 기능과 독립적으로 운영되는 보조 프로세서(123)(예: 그래픽 처리 장치)로부터 수신될 수 있다. DDI(230)는 터치 회로(250) 또는 센서 모듈(176) 등과 상기 인터페이스 모듈(231)을 통하여 커뮤니케이션할 수 있다. 또한, DDI(230)는 상기 수신된 영상 정보 중 적어도 일부를 메모리(233)에, 예를 들면, 프레임 단위로 저장할 수 있다. 이미지 처리 모듈(235)은, 예를 들면, 상기 영상 데이터의 적어도 일부를 상기 영상 데이터의 특성 또는 디스플레이(210)의 특성에 적어도 기반하여 전처리 또는 후처리(예: 해상도, 밝기, 또는 크기 조정)를 수행할 수 있다. 맵핑 모듈(237)은 이미지 처리 모듈(135)를 통해 전처리 또는 후처리된 상기 영상 데이터에 대응하는 전압 값 또는 전류 값을 생성할 수 있다. 일 실시예에 따르면, 전압 값 또는 전류 값의 생성은 예를 들면, 디스플레이(210)의 픽셀들의 속성(예: 픽셀들의 배열(RGB stripe 또는 pentile 구조), 또는 서브 픽셀들 각각의 크기)에 적어도 일부 기반하여 수행될 수 있다. 디스플레이(210)의 적어도 일부 픽셀들은, 예를 들면, 상기 전압 값 또는 전류 값에 적어도 일부 기반하여 구동됨으로써 상기 영상 데이터에 대응하는 시각적 정보(예: 텍스트, 이미지, 또는 아이콘)가 디스플레이(210)를 통해 표시될 수 있다.
일 실시예에 따르면, 표시 장치(160)는 터치 회로(250)를 더 포함할 수 있다. 터치 회로(250)는 터치 센서(251) 및 이를 제어하기 위한 터치 센서 IC(253)를 포함할 수 있다. 터치 센서 IC(253)는, 예를 들면, 디스플레이(210)의 특정 위치에 대한 터치 입력 또는 호버링 입력을 감지하기 위해 터치 센서(251)를 제어할 수 있다. 예를 들면, 터치 센서 IC(253)는 디스플레이(210)의 특정 위치에 대한 신호(예: 전압, 광량, 저항, 또는 전하량)의 변화를 측정함으로써 터치 입력 또는 호버링 입력을 감지할 수 있다. 터치 센서 IC(253)는 감지된 터치 입력 또는 호버링 입력에 관한 정보(예: 위치, 면적, 압력, 또는 시간)를 프로세서(120) 에 제공할 수 있다. 일 실시예에 따르면, 터치 회로(250)의 적어도 일부(예: 터치 센서 IC(253))는 DDI(230), 또는 디스플레이(210)의 일부로, 또는 표시 장치(160)의 외부에 배치된 다른 구성요소(예: 보조 프로세서(123))의 일부로 포함될 수 있다.
일 실시예에 따르면, 표시 장치(160)는 센서 모듈(176)의 적어도 하나의 센서(예: 지문 센서, 홍채 센서, 압력 센서 또는 조도 센서), 또는 이에 대한 제어 회로를 더 포함할 수 있다. 이 경우, 상기 적어도 하나의 센서 또는 이에 대한 제어 회로는 표시 장치(160)의 일부(예: 디스플레이(210) 또는 DDI(230)) 또는 터치 회로(250)의 일부에 임베디드될 수 있다. 예를 들면, 표시 장치(160)에 임베디드된 센서 모듈(176)이 생체 센서(예: 지문 센서)를 포함할 경우, 상기 생체 센서는 디스플레이(210)의 일부 영역을 통해 터치 입력과 연관된 생체 정보(예: 지문 이미지)를 획득할 수 있다. 다른 예를 들면, 표시 장치(160)에 임베디드된 센서 모듈(176)이 압력 센서를 포함할 경우, 상기 압력 센서는 디스플레이(210)의 일부 또는 전체 영역을 통해 터치 입력과 연관된 압력 정보를 획득할 수 있다. 일 실시예에 따르면, 터치 센서(251) 또는 센서 모듈(176)은 디스플레이(210)의 픽셀 레이어의 픽셀들 사이에, 또는 상기 픽셀 레이어의 위에 또는 아래에 배치될 수 있다.
도 3은 본 발명의 일 실시예에 따른 전자 장치(300)의 블록도이다. 도 3에 도시된 전자 장치(300)의 구성 요소들 중 적어도 하나는, 도 1에 도시된 전자 장치(101), 및/또는 도 2의 표시 장치(160)와 적어도 일부가 유사하거나, 또는 다른 실시예를 더 포함할 수 있다.
도 3을 참조하면, 일 실시예에 따른 전자 장치(300)는 프로세서(120)(예: 도 1의 프로세서(120)), 디스플레이 드라이버 IC(이하, DDI)(230)(예: 도 2의 DDI(230)), 또는 디스플레이(210)(예: 도 1의 표시 장치(160)를 포함할 수 있다. 일 실시예에 따른 전자 장치(300)는, MIPI에서 제공되는 디스플레이 표준인 커맨드 모드에 기반하여 동작할 수 있다. 예를 들면, 전자 장치(300)는 프로세서(120)와, DDI(230)를 포함할 수 있고, 프로세서(120)는 호스트의 역할을 수행할 수 있다.
일 실시예에서, 프로세서(120)는 DDI(230)로부터 출력된 타이밍 신호(TE)(예: TE(tearing effect) 신호)에 기반하여 이미지 프레임(IMG)을 DDI(230)로 전송할 수 있다. 예를 들면, 전자 장치(300)가 디스플레이(210)를 구동하는 구동 주파수(예: 리프레쉬 레이트(refresh rate))는 DDI(230)로부터 출력되는 타이밍 신호(TE)에 기반하여 제어될 수 있다. 본 문서에서 사용된 용어 “타이밍 신호(TE)”는 MIPI 표준에서 사용되는TE(tearing effect) 신호를 의미할 수 있다.
일 실시예에서, 프로세서(120)는 어플리케이션을 실행하고, 실행된 어플리케이션의 실행 화면에 대응하는 복수의 이미지 프레임들(IMG)을 순차적으로 렌더링할 수 있다. 예를 들면, 프로세서(120)는 상기 실행 화면에 대응하는 이미지 프레임들(IMG)(예: 도 6의 IMG0, IMG1, IMG2)을 순차적으로 렌더링할 수 있다.
일 실시예에서, 프로세서(120)는 렌더링이 완료된 이미지 프레임들(IMG)을 타이밍 신호(TE)에 응답하여 DDI(230)로 전송할 수 있다. 예를 들면, 프로세서(120)는 상기 실행 화면에 대응하는 이미지 프레임들(IMG)(예: 도 6의 IMG0, IMG1, IMG2)을 순차적으로 전송할 수 있다.
일 실시예에서, DDI(230)는 수신된 이미지 프레임(IMG)에 기반하여 디스플레이(210)(예: 디스플레이 패널)를 구동할 수 있다. 예를 들면, DDI(230)는 디스플레이(210)가 프로세서(120)로부터 수신된 이미지 프레임(IMG)을 표시하도록 구동할 수 있다. 일 실시예에서, DDI(230)는 수신된 이미지 프레임(IMG)을 디스플레이 패널의 특성(예: 해상도)에 맞게 정렬하고, 및/또는 이미지 프레임(IMG)을 디스플레이(210)의 특성에 기반하여 전처리 또는 후처리(예: 해상도, 밝기, 또는 크기 조정)하여 변환된 이미지 프레임(RGB)을 생성할 수 있다. DDI(230)는 디스플레이(210)가 변환된 이미지 프레임(RGB)을 표시하도록 구동할 수 있다.
일 실시예에서, DDI(230)는 타이밍 신호(TE)를 출력함으로써 프로세서(120)가 이미지 프레임(IMG)을 전송하는 타이밍을 결정할 수 있다. 예를 들면, MIPI의 커맨드 모드로 동작하는 전자 장치(300)에서, 타이밍 신호(TE)는 DDI(230)가 호스트(예: 프로세서(120))에게 이미지 프레임(IMG)의 전송 타이밍을 알리는 신호일 수 있다. 일 실시예에서, 호스트인 프로세서(120)는 DDI(230)가 출력한 타이밍 신호(TE)에 응답하여 이미지 프레임(IMG)을 DDI(230)에게 전송할 수 있다.
일 실시예에 따른 DDI(230)는 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 지연되는 경우, 타이밍 신호(TE)의 출력 주기 및/또는 길이를 제어할 수 있다. 예를 들면, DDI(230)는 타이밍 신호(TE)의 출력 주기 및/또는 길이를 증가시킴으로써, 프로세서(120)가 DDI(230)에게 이미지 프레임(IMG)을 전송할 수 있는 타이밍을 증가시킬 수 있다. 따라서, DDI(230)는 보다 빠르게 새로운 이미지 프레임(IMG)을 수신할 수 있고, 일 실시예에 따른 전자 장치(300)는 이미지 저해 현상(예: 플리커)을 저감할 수 있다.
일 실시예에 따르면, 프로세서(120) 및/또는 DDI(230)는 다양한 인터페이스를 제어할 수 있다. 예를 들면, 인터페이스는 MIPI, MDDI(mobile display digital interface), 또는 CDP(compact display port)를 포함할 수 있다. 일 실시예에 따르면, DDI(230)는 그래픽 메모리(graphic memory; 이하 ‘GRAM’)를 포함할 수 있다. 일 실시예에 따르면, DDI(230)는 GRAM을 이용하여, 소비 전류를 감소시키고, 프로세서(120)의 부하를 감소시킬 수 있다. GRAM은 프로세서(120)로부터 데이터(예: 변환된 이미지 프레임(RGB))를 쓰고(write), 쓰여진 데이터를 스캔 동작(scan operation)을 통하여 출력할 수 있다. 일 실시 예에 있어서, GRAM은 듀얼 포트 DRAM으로 구현될 수 있다.
일 실시예에 따르면, 디스플레이(210)는 DDI(230)의 제어에 기반하여 변환된 이미지 프레임(RGB)을 프레임 단위로 표시할 수 있다. 예를 들어, 디스플레이(210)는 유기 발광 표시 패널(OLED, organic light emitting display panel), 액정 표시 패널(LCD, liquid crystal display panel), 플라즈마 표시 패널(PDP, plasma display panel), 전기영동 표시 패널(electrophoretic display panel), 및/또는 일렉트로웨팅 표시 패널(electrowetting display panel) 중 적어도 하나를 포함할 수 있다.
본 발명의 다양한 실시예들에 따른 전자 장치(예: 도 3의 전자 장치(300))는, 어플리케이션을 저장하는 메모리(예: 도 1의 메모리(130)), 디스플레이 드라이버 IC(예: 도 3의 디스플레이 드라이버 IC(230)), 디스플레이(예: 도 3의 디스플레이(210)), 및 프로세서(예: 도 1의 프로세서(120))를 포함하고, 상기 프로세서(120)는 상기 어플리케이션을 실행하고, 상기 어플리케이션의 실행 화면에 대응하는 이미지 프레임을 생성하고, 상기 디스플레이 드라이버 IC(230)로부터 출력된 타이밍 신호에 응답하여 상기 이미지 프레임을 상기 디스플레이 드라이버 IC(230)에게 전송하고, 및 상기 디스플레이 드라이버 IC(230)가 상기 이미지 프레임에 기반하여 상기 디스플레이(210)를 구동하도록 제어하고, 상기 디스플레이 드라이버 IC(230)는 지정된 제 1 프레임 주기로 제 1 타이밍 신호(예: 도 6의 제 1 타이밍 신호(TE1))를 출력하고, 상기 프로세서(120)로부터 상기 이미지 프레임의 수신이 지연되면, 상기 제 1 프레임 주기보다 긴 지정된 제 2 프레임 주기로 제 2 타이밍 신호(예: 도 6의 제 2 타이밍 신호(TE2))를 출력하고, 및 상기 제 2 타이밍 신호(TE2)를 출력한 시점으로부터 지정된 기준 시간 동안 상기 프로세서(120)로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 1 프레임 주기보다 길고 상기 제 2 프레임 주기보다 짧은 지정된 제 3 프레임 주기로 제 3 타이밍 신호(예: 도 6의 제 3 타이밍 신호(TE3))를 출력할 수 있다.
본 발명의 다양한 실시예들에 따른 상기 디스플레이 드라이버 IC(230)는 상기 제 1 타이밍 신호(TE1)를 출력한 시점으로부터 지정된 시간 동안 상기 프로세서(120)로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 2 타이밍 신호(TE2)를 출력할 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 디스플레이 드라이버 IC(230)는 상기 제 2 타이밍 신호(TE2)를 출력하는 동안 상기 프로세서(120)로부터 상기 이미지 프레임이 수신되면, 상기 제 1 프레임 주기로 상기 제 1 타이밍 신호(TE1)를 출력 할 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 디스플레이 드라이버 IC(230)는 상기 제 3 타이밍 신호(TE3)를 출력하는 동안 상기 프로세서(120)로부터 상기 이미지 프레임이 수신되면, 상기 제 1 프레임 주기로 상기 제 1 타이밍 신호(TE1)를 출력 할 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 디스플레이 드라이버 IC(230)는 이전에 수신된 이미지 프레임을 저장하는 버퍼 메모리를 포함하고, 상기 디스플레이 드라이버 IC(230)는 상기 프로세서(120)로부터 상기 이미지 프레임의 수신이 지연되면, 상기 디스플레이(210)가 상기 이전에 수신된 이미지 프레임을 표시하도록 구동 할 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 프로세서(120) 및 상기 디스플레이 드라이버 IC(230)는 MIPI DSI(mobile industry processor interface, display serial interface)로 연결되고, 상기 타이밍 신호는 TE(tearing effect) 신호일 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 제 2 프레임 주기는 상기 디스플레이(210)가 동영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값일 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 제 3 프레임 주기는 상기 디스플레이(210)가 정지 영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값 일 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 제 1 타이밍 신호(TE1)의 인에이블 구간은 제 1 길이(EN1)를 갖고, 상기 제 2 타이밍 신호(TE2)의 인에이블 구간은 제 1 길이(EN1)보다 긴 제 2 길이(EN2)를 갖고, 상기 제 3 타이밍 신호(TE3)의 인에이블 구간은 제 1 길이(EN1)보다 길고 제 2 길이(EN2)보다 짧은 제 3 길이(EN3)를 가질 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 제 2 길이(EN2)는 상기 디스플레이(210)가 동영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값 일 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 제 3 길이(EN3)는 상기 디스플레이(210)가 정지 영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값 일 수 있다.
본 발명의 다양한 실시예들에 따른 전자 장치(300)는, 어플리케이션을 저장하는 메모리, 디스플레이 드라이버 IC(230), 디스플레이(210), 및 프로세서(120)를 포함하고, 상기 프로세서(120)는 상기 어플리케이션을 실행하고, 상기 어플리케이션의 실행 화면에 대응하는 이미지 프레임을 생성하고, 상기 디스플레이 드라이버 IC(230)로부터 출력된 타이밍 신호에 응답하여 상기 이미지 프레임을 상기 디스플레이 드라이버 IC(230)에게 전송하고, 및 상기 디스플레이 드라이버 IC(230)가 상기 이미지 프레임에 기반하여 상기 디스플레이(210)를 구동하도록 제어하고, 상기 디스플레이 드라이버 IC(230)는 지정된 제 1 길이(EN1)의 인에이블 구간을 갖는 제 1 타이밍 신호(예: 도 9의 제 1 타이밍 신호(TE1))를 출력하고, 상기 프로세서(120)로부터 상기 이미지 프레임의 수신이 지연되면, 상기 제 1 길이(EN1)보다 긴 지정된 제 2 길이(EN2)의 인에이블 구간을 갖는 제 2 타이밍 신호(예: 도 9의 제 2 타이밍 신호(TE2))를 출력하고, 및 상기 제 2 타이밍 신호(TE2)를 출력한 시점으로부터 지정된 기준 시간 동안 상기 프로세서(120)로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 1 길이(EN1)보다 길고 상기 제 2 길이(EN2)보다 짧은 지정된 제 3 길이(EN3)의 인에이블 구간을 갖는 제 3 타이밍 신호(예: 도 9의 제 3 타이밍 신호(TE3))를 출력 할 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 디스플레이 드라이버 IC(230)는 상기 제 2 타이밍 신호(TE2) 또는 상기 제 3 타이밍 신호(TE3)를 출력하는 동안 상기 프로세서(120)로부터 상기 이미지 프레임이 수신되면, 상기 제 1 타이밍 신호(TE1)를 출력 할 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 제 2 길이(EN2)는 상기 디스플레이(210)가 동영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값 일 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 제 3 길이(EN3)는 상기 디스플레이(210)가 정지 영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값 일 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 제 1 타이밍 신호(TE1)는 지정된 제 1 프레임 주기로 출력되고, 상기 제 2 타이밍 신호(TE2)는 상기 제 1 프레임 주기보다 긴 지정된 제 2 프레임 주기로 출력되고, 상기 제 3 타이밍 신호(TE3)는 상기 제 1 프레임 주기보다 길고 상기 제 2 프레임 주기보다 짧은 지정된 제 3 프레임 주기로 출력될 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 제 2 프레임 주기는 상기 디스플레이(210)가 동영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값 일 수 있다.
본 발명의 다양한 실시예들에 따르면, 상기 제 3 프레임 주기는 상기 디스플레이(210)가 정지 영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값 일 수 있다.
본 발명의 다양한 실시예들에 따른 디스플레이 드라이버 IC(230) 및 프로세서(120)를 포함하는 전자 장치(300)의 구동 방법은, 상기 프로세서(120)가 어플리케이션의 실행 화면에 대응하는 이미지 프레임을 생성하는 동작, 상기 프로세서(120)가 상기 디스플레이 드라이버 IC(230)로부터 출력된 타이밍 신호에 응답하여 상기 이미지 프레임을 상기 디스플레이 드라이버 IC(230)에게 전송하는 동작, 및 상기 디스플레이 드라이버 IC(230)가 상기 이미지 프레임에 기반하여 상기 디스플레이(210)를 구동하는 동작을 포함하고, 상기 디스플레이 드라이버 IC(230)가 상기 타이밍 신호를 출력하는 동작은 지정된 제 1 프레임 주기로 제 1 타이밍 신호(TE1)를 출력하는 동작, 상기 프로세서(120)로부터 상기 이미지 프레임의 수신이 지연되면, 상기 제 1 프레임 주기보다 긴 지정된 제 2 프레임 주기로 제 2 타이밍 신호(TE2)를 출력하는 동작, 및 상기 제 2 타이밍 신호(TE2)를 출력한 시점으로부터 지정된 기준 시간 동안 상기 프로세서(120)로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 1 프레임 주기보다 길고 상기 제 2 프레임 주기보다 짧은 지정된 제 3 프레임 주기로 제 3 타이밍 신호(TE3)를 출력하는 동작을 포함 할 수 있다.
본 발명의 다양한 실시예들에 따른 디스플레이 드라이버 IC(230) 및 프로세서(120)를 포함하는 전자 장치(300)의 구동 방법은, 상기 프로세서(120)가 어플리케이션의 실행 화면에 대응하는 이미지 프레임을 생성하는 동작, 상기 프로세서(120)가 상기 디스플레이 드라이버 IC(230)로부터 출력된 타이밍 신호에 응답하여 상기 이미지 프레임을 상기 디스플레이 드라이버 IC(230)에게 전송하는 동작, 및 상기 디스플레이 드라이버 IC(230)가 상기 이미지 프레임에 기반하여 상기 디스플레이(210)를 구동하는 동작을 포함하고, 상기 디스플레이 드라이버 IC(230)가 상기 타이밍 신호를 출력하는 동작은 지정된 제 1 길이(EN1)의 인에이블 구간을 갖는 제 1 타이밍 신호(TE1)를 출력하는 동작, 상기 프로세서(120)로부터 상기 이미지 프레임의 수신이 지연되면, 상기 제 1 길이(EN1)보다 긴 지정된 제 2 길이(EN2)의 인에이블 구간을 갖는 제 2 타이밍 신호(TE2)를 출력하는 동작, 및 상기 제 2 타이밍 신호(TE2)를 출력한 시점으로부터 지정된 기준 시간 동안 상기 프로세서(120)로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 1 길이(EN1)보다 길고 상기 제 2 길이(EN2)보다 짧은 지정된 제 3 길이(EN3)의 인에이블 구간을 갖는 제 3 타이밍 신호(TE3)를 출력하는 동작을 포함 할 수 있다.
이하, 도 4 내지 도 9를 결부하여, DDI(230)가 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 지연되는 경우, 타이밍 신호(TE)의 출력 주기 및/또는 길이를 제어함(예: 증가시킴)으로써 이미지 저해 현상(예: 플리커)을 저감하는 방법을 구체적으로 설명한다.
도 4는 본 발명의 일 실시예에 따른 전자 장치(300)의 동작 흐름도(400)이다. 예를 들면, 도 4는 본 발명의 일 실시예에 따른 DDI(230)의 동작 흐름도(400)일 수 있다. 도 5는 일 실시예에 따른 타이밍 신호(TE)의 출력 주파수를 나타낸 그래프이다. 예를 들면, 도 5의 그래프에서, 가로축은 시간을 의미하고, 세로축은 타이밍 신호(TE)의 주파수를 의미할 수 있다.
도 4를 참조하면, 동작 401에서, 일 실시예에 따른 DDI(예: 도 3의 DDI(230))는, 지정된 제 1 프레임 주기(예: 60Hz)로 제 1 타이밍 신호(TE1)를 프로세서(예: 도 3의 프로세서(120))에게 전송할 수 있다. 예를 들면, 제 1 프레임 주기는 프로세서(120)로부터 이미지 프레임(IMG)의 전송 지연이 없는 노말(normal) 상태에 대응하는 주기일 수 있다. 예를 들면, 프로세서(120)가 이미지 프레임(IMG)을 DDI(230)에게 전송함에 있어서, 상기 전송의 지연이 없는 상태를 상기 노말 상태로 정의할 수 있다.
일 실시예에서, DDI(230)는 지정된 타이밍(예: 다음 제 1 프레임 주기)에 프로세서(120)로부터 상기 이미지 프레임(IMG)이 수신되는 경우, 노말 상태로 간주하여, 제 1 프레임 주기로 제 1 타이밍 신호(TE1)를 전송할 수 있다. 예를 들어, 도 5의 시점 t1을 참조하면, DDI(230)는 노말 상태인 경우 제 1 프레임 주기에 대응하는 지정된 제 1 주파수(H1)로 제 1 타이밍 신호(TE1)를 전송할 수 있다.
일 실시예에서, DDI(230)는 제 1 이미지 프레임(예: 도 6의 제 1 이미지 프레임(IMG1))을 수신한 시점으로부터 다음 제 1 프레임 주기 이후에 제 2 이미지 프레임(예: 도 6의 제 2 이미지 프레임(IMG2))이 수신되면, 노말 상태로 간주하여, 제 1 타이밍 신호(TE1)를 전송할 수 있다. 제 2 이미지 프레임(예: 도 6의 제 2 이미지 프레임(IMG2))은 제 1 이미지 프레임(예: 도 6의 제 1 이미지 프레임(IMG1))의 후속된 이미지 프레임일 수 있다. 예를 들면, 프로세서(120)는 제 1 이미지 프레임(예: 도 6의 제 1 이미지 프레임(IMG1))을 렌더링 한 이후에 제 2 이미지 프레임(예: 도 6의 제 2 이미지 프레임(IMG2))을 렌더링할 수 있다. 프로세서(120)는 렌더링한 순서대로 제 1 이미지 프레임(예: 도 6의 제 1 이미지 프레임(IMG1)) 및 제 2 이미지 프레임(예: 도 6의 제 2 이미지 프레임(IMG2))을 DDI(230)로 전송할 수 있다.
동작 403에서, 일 실시예에 따른 DDI(230)는, 프로세서(120)로부터 제 1 프레임 주기로 이미지 프레임(IMG)을 수신할 수 있다. 예를 들면, 프로세서(120)는 제 1 프레임 주기로 이미지 프레임(IMG)을 렌더링(또는 생성)하도록 설정될 수 있다. 프로세서(120)는 제 1 타이밍 신호(TE1)에 응답하여 렌더링된 이미지 프레임(IMG)을 DDI(230)로 전송할 수 있다. DDI(230)는 제 1 타이밍 신호(TE1)를 제 1 프레임 주기로 출력하므로, 프로세서(120)는 이미지 프레임(IMG)을 제 1 프레임 주기로 전송할 수 있다.
동작 405에서, 일 실시예에 따른 DDI(230)는, 수신된 이미지 프레임(IMG)에 기반하여 디스플레이(예: 도 3의 디스플레이(210))(예: 디스플레이 패널)를 구동할 수 있다. 예를 들면, DDI(230)는 디스플레이(210)가 프로세서(120)로부터 수신된 이미지 프레임(IMG)을 표시하도록 구동할 수 있다. 일 실시예에서, DDI(230)는 수신된 이미지 프레임(IMG)을 디스플레이 패널의 특성(예: 해상도)에 맞게 정렬하고, 및/또는 이미지 프레임을 디스플레이(210)의 특성에 기반하여 전처리 또는 후처리(예: 해상도, 밝기, 또는 크기 조정)하여 변환된 이미지 프레임(예: 도 3의 변환된 이미지 프레임(RGB))을 생성할 수 있다. DDI(230)는 디스플레이(210)가 변환된 이미지 프레임(예: 도 3의 변환된 이미지 프레임(RGB))을 표시하도록 구동할 수 있다.
상기 동작 401 내지 동작 405는, 프로세서(120)로부터 이미지 프레임(IMG)의 전송 지연이 없는 노말 상태에 대응하는 DDI(230)의 동작들일 수 있다.
동작 407에서, 일 실시예에 따른 DDI(230)는, 이미지 프레임(IMG)의 수신이 지연되는지 결정할 수 있다. 예를 들면, DDI(230)는 프로세서(120)로부터 지정된 타이밍에 새로운 이미지 프레임(IMG)이 수신되지 않으면, 이미지 프레임(IMG)의 수신이 지연되는 것으로 결정할 수 있다. DDI(230)는 제 1 이미지 프레임(IMG1)을 수신한 시점으로부터 다음 제 1 프레임 주기에 대응하는 시간에 제 2 이미지 프레임(IMG2)이 수신되지 않고, 제 2 이미지 프레임(IMG2)이 지정된 시간, 예컨대, 지정된 프레임 주기 동안 수신되지 않으면 이미지 프레임(IMG)의 수신이 지연되는 것으로 결정할 수 있다.
DDI(230)는 이미지 프레임(IMG)의 수신이 지연되지 않으면(예: 동작 407의 결과가 '아니오') 동작 401를 수행할 수 있다.
동작 409에서, 일 실시예에 따른 DDI(230)는, 이미지 프레임(IMG)의 수신이 지연되는 것으로 결정되는 경우(예: 동작 407의 결과가 '예') 타이밍 신호(TE)의 주기를 가변하여 제 2 타이밍 신호(TE2)를 출력할 수 있다. 예를 들어, DDI(230)는 지정된 제 2 프레임 주기(예: 40 Hz)로 제 2 타이밍 신호(TE2)를 출력할 수 있다. 일 실시예에서, 제 2 프레임 주기는 제 1 프레임 주기보다 길 수 있다. 예를 들어, 도 5의 시점 t2을 참조하면, DDI(230)는 이미지 프레임(IMG)의 수신이 지연되면, 제 2 프레임 주기에 대응하는 지정된 제 2 주파수(H2)로 제 2 타이밍 신호(TE2)를 전송할 수 있다. 제 2 주파수(H2)는 노말 상태에 대응하는 제 1 주파수(H1)보다 낮은 주파수일 수 있다.
일 실시예에서, MIPI의 커맨드 모드로 동작하는 전자 장치(300)에서, 타이밍 신호(TE)는 DDI(230)가 호스트(예: 프로세서(120))에게 이미지 프레임(IMG)의 전송 타이밍을 알리는 신호일 수 있다. 예를 들면, 호스트인 프로세서(120)는 DDI(230)가 출력한 타이밍 신호(TE)에 응답하여 이미지 프레임(IMG)을 DDI(230)에게 전송할 수 있다. 일 실시예에 따른 DDI(230)는 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 지연되는 경우, 타이밍 신호의 출력 주기를 증가시킴으로써 프로세서(120)가 DDI(230)에게 이미지 프레임(IMG)을 전송할 수 있는 타이밍을 증가시킬 수 있다.
일 실시예에서, 제 2 프레임 주기는 디스플레이(210)가 동영상)을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값일 수 있다. 예를 들면, DDI(230)는 타이밍 신호(TE)를 제 2 프레임 주기로 출력함으로써 리프레쉬 레이트(refresh rate)를 제 2 프레임 주기로 조정하되, 상기 조정되는 리프레쉬 레이트는 디스플레이(210)가 동영상을 표시할 때 플리커가 시인되지 않는 범위로 설정될 수 있다.
어떤 실시예에 따르면, DDI(230)는 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 지연되는 경우, 타이밍 신호(TE)의 인에이블 구간이 갖는 길이를 증가시킬 수 있다. 예를 들면, DDI(230)는 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 지연되는 경우, 타이밍 신호(TE)의 펄스 폭을 조정할 수 있다. 예를 들면, 프로세서(120)는 타이밍 신호(TE)가 인에이블 구간인 동안에 이미지 프레임(IMG)을 DDI(230)에게 전송할 수 있다. 따라서, DDI(230)가 타이밍 신호(TE)의 인에이블 구간이 갖는 길이를 증가시키면 프로세서(120)가 DDI(230)에게 이미지 프레임(IMG)을 전송할 수 있는 타이밍을 증가시킬 수 있다. 예를 들면, 노말 상태에서, DDI(230)가 출력하는 제 1 타이밍 신호(TE1)는 제 1 길이(예: 도 9의 제 1 길이(m1))의 인에이블 구간을 가질 수 있다. DDI(230)는 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 지연되는 경우 제 1 길이(예: 도 9의 제 1 길이(m1))보다 긴 제 2 길이(예: 도 9의 제 2 길이(m1+m2))의 인에이블 구간을 갖는 제 2 타이밍 신호(TE2)를 출력할 수 있다.
상기 어떤 실시예에서, 제 2 타이밍 신호(TE2)가 인에이블되는 제 2 길이(예: 도 9의 제 2 길이(m1+m2))는 디스플레이(210)가 동영상을 표시하는 동안 플리커가 시인되지 않는 임계값일 수 있다. 예를 들면, 타이밍 신호(TE)가 인에이블되는 구간은 프로세서(120)가 DDI(230)에게 이미지 프레임(IMG)을 전송하는 구간일 수 있고, 프레임들 사이의 수직 블랭크(vertical blanking)기간에 대한 디스플레이 상태(display status)를 지시할 수 있다. 예를 들면, 타이밍 신호(TE)가 인에이블되는 구간이 증가되면 수직 블랭크 기간이 증가되고, 수직 블랭크 기간이 임계값 이상으로 증가하면 플리커가 시인될 수 있다. 일 실시예에서, 제 2 길이(예: 도 9의 제 2 길이(m1+m2))는 디스플레이(210)가 동영상을 표시할 때 상기 플리커가 발생되지 않도록 지정된 임계값으로 설정될 수 있다.
동작 411에서, 일 실시예에 따른 DDI(230)는, 제 2 타이밍 신호(TE2)를 출력하는 동안에 이미지 프레임(IMG)이 미수신 되는지 확인할 수 있다. DDI(230)는 이미지 프레임(IMG)이 수신되면(예: 동작 411의 결과가 '아니오') 동작 401를 수행할 수 있다. 예를 들어, 도 5의 시점 t3에 대응하는 그래프 501과 같이, DDI(230)는 타이밍 신호(TE)의 주기 및/또는 길이를 증가시킨 이후에 이미지 프레임(IMG)이 수신되면 동작 401로 분기하여 타이밍 신호(TE)의 주기 및/또는 길이를 노말 상태에 대응하는 값(예: 도 5의 제 1 주파수(H1))으로 복원할 수 있다.
동작 413에서, 일 실시예에 따른 DDI(230)는, 제 2 타이밍 신호(TE2)를 출력하는 동안에 이미지 프레임(IMG)이 미수신되면(예: 동작 411의 결과가 '예') 지정된 기준 시간(예: 도 5의 기준 시간(RT))이 경과되는지 확인할 수 있다. 예를 들면, 기준 시간(RT)은 지정된 프레임일 수 있다. DDI(230)는 제 2 타이밍 신호(TE2)를 처음으로 출력한 시점으로부터 경과 시간을 카운팅하고, 상기 경과 시간이 기준 시간(RT)에 도달하는지 확인할 수 있다.
일 실시예에 따른 DDI(230)는, 기준 시간(RT)이 경과되지 않으면(예: 동작 413의 결과가 '아니오') 동작 409를 수행할 수 있다.
동작 415에서, 일 실시예에 따른 DDI(230)는, 기준 시간(RT)이 경과되면(예: 동작 413의 결과가 '예') 타이밍 신호(TE)의 주기를 가변하여 제 3 타이밍 신호(TE3)를 출력할 수 있다. 예를 들면, DDI(230)는 지정된 제 3 프레임 주기(예: 50 Hz)로 제 3 타이밍 신호(TE3)를 출력할 수 있다. 일 실시예에서, 제 3 프레임 주기는 제 1 프레임 주기보다 길고 제 2 타이밍 신호(TE2)보다 짧을 수 있다. 예를 들어, 도 5의 시점 t4을 참조하면, DDI(230)는 기준 시간(RT)이 경과되면 제 3 프레임 주기에 대응하는 지정된 제 3 주파수(H3)로 제 3 타이밍 신호(TE3)를 전송할 수 있다. 제 3 주파수(H3)는 노말 상태에 대응하는 제 1 주파수(H1)보다 낮고, 제 2 주파수보다 높은 주파수일 수 있다.
일 실시예에서, 제 3 프레임 주기는 디스플레이(210)가 정지 영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값일 수 있다. 예를 들면, DDI(230)는 타이밍 신호(TE)를 제 3 프레임 주기로 출력함으로써 리프레쉬 레이트를 제 3 프레임 주기로 조정하되, 상기 조정되는 리프레쉬 레이트는 디스플레이(210)가 정지 영상을 표시할 때 플리커가 시인되지 않는 범위로 설정될 수 있다.
어떤 실시예에 따르면, DDI(230)는 기준 시간(RT)이 경과되면 타이밍 신호(TE)의 인에이블 구간이 갖는 길이를 조정할 수 있다. 예를 들면, DDI(230)는 타이밍 신호(TE)의 펄스 폭을 조정할 수 있다. 예를 들면, DDI(230)는 제 1 길이(예: 도 9의 m1+m2)보다 길고 제 2 길이(예: 도 9의 m1+m3)보다 짧은 제 3 길이((예: 도 9의 m1+m3)의 인에이블 구간을 갖는 제 3 타이밍 신호(TE3)를 출력할 수 있다.
상기 어떤 실시예에서, 제 3 타이밍 신호(TE3)가 인에이블되는 제 3 길이(예: 도 9의 m1+m3)는 디스플레이(210)가 정지 영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값일 수 있다. 예를 들면, 타이밍 신호(TE)가 인에이블되는 구간은 프로세서(120)가 DDI(230)에게 이미지 프레임(IMG)을 전송하는 구간이고, 프레임들 사이의 수직 블랭크(vertical blanking)기간에 대한 디스플레이 상태 (display status)를 지시할 수 있다. 일 실시예에서, 제 3 길이(예: 도 9의 m1+m3)는 디스플레이(210)가 정지 영상을 표시할 때 상기 플리커가 발생되지 않도록 지정된 임계값으로 설정될 수 있다.
동작 417에서, 일 실시예에 따른 DDI(230)는 제 3 타이밍 신호(TE3)를 출력하는 동안 프로세서(120)로부터 이미지 프레임(IMG)이 수신되면 동작 401를 수행할 수 있다. 예를 들면, 도 5의 시점 t5에 대응하는 그래프 502과 같이, DDI(230)는 타이밍 신호(TE)의 주기 및/또는 길이를 조정한 제 3 타이밍 신호(TE3)를 출력한 이후에 이미지 프레임(IMG)이 수신되면 동작 401로 분기하여 타이밍 신호(TE)의 주기 및/또는 길이를 노말 상태에 대응하는 값(예: 도 5의 제 1 주파수(H1))으로 복원할 수 있다.
일 실시예에서, DDI(230)는 이미지 프레임(IMG)이 수신될 때까지 제 3 타이밍 신호(TE3)를 출력할 수 있다.
도 6은 본 발명의 일 실시예에 따른 전자 장치(300)의 동작 타이밍을 나타낸 그래프이다. 예를 들면, 도 6의 그래프 601은 프로세서(예: 도 3의 프로세서(120))가 이미지 프레임(IMG)을 렌더링하는 상태를 도시한 것일 수 있다. 그래프 602는DDI(예: 도 3의 DDI(230))로부터 출력되는 타이밍 신호(TE)의 타이밍을 나타낸 그래프일 수 있다. 그래프 603은 프로세서(120)가, MIPI DSI를 통해, 렌더링된 이미지 프레임(IMG)을 DDI(230)로 전송하는 타이밍을 나타낸 그래프일 수 있다.
도 6에 도시된 그래프 601에 있어서, “하이 상태(H)”인 구간은 프로세서(120)가 이미지를 렌더링하고 있는 구간일 수 있다. 예를 들면, 도시된 예에서, 제 1 이미지 프레임(IMG1)을 렌더링하는 구간의 길이보다 제 2 이미지 프레임(IMG2)을 렌더링하는 구간의 길이가 더 긴 것은, 프로세서(120)가 제 2 이미지 프레임(IMG2)을 렌더링하는데 지연되고 있음을 의미할 수 있다.
도 6에 도시된 그래프 602에 있어서, “하이 상태(H)”인 구간은 DDI(230)로부터 타이밍 신호(TE)가 출력되는 구간을 의미할 수 있다. 예를 들면, 그래프 602에서, “하이 상태(H)”인 구간은 타이밍 신호(TE)가 인에이블 상태인 구간을 의미할 수 있다. 그래프 603을 참조하면, 프로세서(120)는 타이밍 신호(TE)가 인에이블 상태인 구간에 렌더링된 이미지 프레임(IMG)을 DDI(230)로 전송할 수 있다.
도 6에 도시된 그래프 603에 있어서, “하이 상태(H)”인 구간은 프로세서(120)가 타이밍 신호(TE)에 응답하여 렌더링된 이미지 프레임(IMG)을 DDI(230)로 전송하는 구간을 의미할 수 있다. 그래프 603에서, “로우 상태(L)”인 구간은 프로세서(120)가 타이밍 신호(TE)에 응답하여 렌더링된 이미지 프레임(IMG)을 전송하지 못하는 지연 상태임을 의미할 수 있다.
도 6을 참조하면, 프로세서(120)는 어플리케이션이 실행하고, 실행된 어플리케이션의 실행 화면에 대응하는 복수의 이미지 프레임(IMG)들을 순차적으로 렌더링할 수 있다. 예를 들면, 프로세서(120)는 상기 실행 화면에 대응하는 이미지 프레임(IMG)들인 IMG0, IMG1, IMG2, … IMGn을 순차적으로 렌더링할 수 있다.
일 실시예에서, 프로세서(120)는 렌더링이 완료된 이미지 프레임(IMG)들을 타이밍 신호(TE)에 응답하여 DDI(230)로 전송할 수 있다. 예를 들면, 프로세서(120)는 상기 실행 화면에 대응하는 이미지 프레임(IMG)들인 IMG0, IMG1, IMG2 … IMGn을 순차적으로 전송할 수 있다.
도시된 예에 따르면, 프로세서(120)는 제 2 이미지 프레임(IMG2)을 렌더링하는데 지연이 발생하였고, 시점 611에서, 프로세서(120)는 제 1 이미지 프레임(IMG1)을 전송한 이후에 제 2 이미지 프레임(IMG2)을 전송하지 못하였을 수 있다. 일 실시예에서, DDI(230)는 제 1 이미지 프레임(IMG1)을 수신한 시점으로부터 제 1 프레임 주기(예: 60Hz)에 대응하는 시간(예: 1/60 초) 이후에 제 2 이미지 프레임(IMG2)가 수신되지 않음을 확인할 수 있다. 일 실시에에 따르면, DDI(230)는, 지시부호 612와 같이, 제 2 이미지 프레임(IMG2)가 지정된 시간(예: 지정된 k 프레임) 동안 제 2 이미지 프레임(IMG2)가 수신되지 않으면 이미지 프레임(IMG)의 수신이 지연되는 것으로 결정할 수 있다. DDI(230)는, 이미지 프레임(IMG)의 수신이 지연되는 것으로 결정하면, 제 1 프레임 주기보다 긴 지정된 제 2 프레임 주기(예: 40 Hz)로 타이밍 신호(TE)를 출력할 수 있다. 예를 들면, DDI(230)가 노말 상태에서 출력하는 제 1 타이밍 신호(TE1)의 주기는 도 6에 도시된 “n1”과 같을 수 있다. DDI(230)가 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 지연된 상태에서 출력하는 제 2 타이밍 신호(TE2)의 주기는 도 6에 도시된 “n1+n2”와 같을 수 있다.
일 실시예에서, DDI(230)는 제 2 타이밍 신호(TE2)를 처음으로 출력한 시점 (예: 도 5의 시점 t2)로부터 경과 시간을 카운팅하고, 상기 경과 시간이 기준 시간(예: 도 5의 기준 시간(RT))에 도달하는지 확인할 수 있다. DDI(230)는 도 6의 613과 같이 기준 시간(RT)이 경과되면 타이밍 신호(TE)를 가변하여 제 3 타이밍 신호(TE3)를 출력할 수 있다. 예를 들면, DDI(230)는 지정된 제 3 프레임 주기(예: 50 Hz)로 제 3 타이밍 신호(TE3)를 출력할 수 있다. 일 실시예에서, 제 3 프레임 주기는 제 1 프레임 주기보다 길고 제 2 타이밍 신호(TE2)보다 짧을 수 있다. DDI(230)가 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 계속하여 지연된 상태(예: 기준 시간(RT)이 경과한 상태)에서 출력하는 제 3 타이밍 신호(TE3)의 주기는 도 6에 도시된 “n1+n3”와 같을 수 있다. 여기서, “n1+n3”는 “n1+n2”보다 작을 수 있다.
도 7은 본 발명의 다른 실시예에 따른 전자 장치(300)의 동작 흐름도(700)이다. 예를 들면, 도 7은 본 발명의 다른 실시예에 따른 DDI(230) 의 동작 흐름도(700)일 수 있다. 도 8은 일 실시예에 따른 타이밍 신호(TE)의 인에이블 구간의 길이 조정을 나타낸 그래프이다.
도 7를 참조하면, 동작 701 내지 동작 707는 도 4에 도시된 동작 401 내지 동작 407과 동일 또는 유사할 수 있다. 예를 들면, 동작 701은 도 4에 도시된 동작 401과 동일 또는 유사할 수 있다. 동작 703는 도 4에 도시된 동작 403과 동일 또는 유사할 수 있다. 동작 705는 도 4에 도시된 동작 405과 동일 또는 유사할 수 있다. 동작 707은 도 4에 도시된 동작 407과 동일 또는 유사할 수 있다. 이하에서는 도 4와 비교할 때 달라진 도 7의 동작들만 설명하기로 한다.
동작 709에서, 일 실시예에 따른 DDI(예: 도 3의 DDI(230))는, 이미지 프레임(IMG)의 수신이 지연되는 것으로 결정하면(예: 동작 707의 결과가 '예') 타이밍 신호(TE)를 길이를 가변하여 제 2 타이밍 신호(TE2)를 출력할 수 있다. DDI(230)는 프로세서(예: 도 3의 프로세서(120))로부터 이미지 프레임(IMG)의 전송이 지연되는 경우 타이밍 신호(TE)의 인에이블 구간이 갖는 길이를 증가시킬 수 있다. 예를 들면, DDI(230)는 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 지연되는 경우 타이밍 신호(TE)의 펄스 폭을 조정할 수 있다. DDI(230)가 타이밍 신호(TE)의 인에이블 구간이 갖는 길이를 증가시키면 프로세서(120)가 DDI(230)에게 이미지 프레임(IMG)을 전송할 수 있는 타이밍을 증가시킬 수 있다. 예를 들면, 도 8을 참조하면, 노말 상태에서, DDI(230)가 출력하는 제 1 타이밍 신호(TE1)는 제 1 길이(예: 도 8의 제 1 길이(EN1))의 인에이블 구간을 가질 수 있다. DDI(230)는, 도 8의 시점 t2과 같이, 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 지연되는 경우 제 1 길이(EN1)보다 긴 제 2 길이(예: 도 8의 제 2 길이(EN2))의 인에이블 구간을 갖는 제 2 타이밍 신호(TE2)를 출력할 수 있다.
일 실시예에서, 제 2 타이밍 신호(TE2)가 인에이블되는 제 2 길이(EN2)는 디스플레이(210)가 동영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값일 수 있다.
어떤 실시예에서, DDI(230)는 추가적으로 타이밍 신호(TE)의 주기를 가변할 수 있다. 예를 들어, DDI(230)는 지정된 제 2 프레임 주기(예: 40 Hz)로 제 2 타이밍 신호(TE2)를 출력할 수 있다. 일 실시예에서, 제 2 프레임 주기는 제 1 프레임 주기보다 길 수 있다. 예를 들어, 도 5의 시점 t2을 참조하면, DDI(230)는 이미지 프레임(IMG)의 수신이 지연되면, 제 2 프레임 주기에 대응하는 지정된 제 2 주파수(H2)로 제 2 타이밍 신호(TE2)를 전송할 수 있다. 일 실시예에서, 제 2 프레임 주기는 디스플레이(210)가 동영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값일 수 있다.
동작 711에서, 일 실시예에 따른 DDI(230)는, 제 2 타이밍 신호(TE2)를 출력하는 동안에 이미지 프레임(IMG)이 미수신 되는지 확인할 수 있다. DDI(230)는 이미지 프레임(IMG)이 수신되면(예: 동작 711의 결과가 '아니오') 동작 701를 수행할 수 있다. 예를 들어, 도 8의 시점 t3에 대응하는 그래프 801과 같이, DDI(230)는 타이밍 신호(TE)의 길이를 증가시킨 이후에 이미지 프레임(IMG)이 수신되면 동작 701로 분기하여 타이밍 신호(TE)의 길이를 노말 상태에 대응하는 값(예: 도 8의 제 1 길이(EN1))으로 복원할 수 있다.
동작 713에서, 일 실시예에 따른 DDI(230)는, 제 2 타이밍 신호(TE2)를 출력하는 동안에 이미지 프레임(IMG)이 미수신되면(예: 동작 711의 결과가 '예') 지정된 기준 시간(RT)이 경과되는지 확인할 수 있다. 예를 들면, 기준 시간(RT)은 지정된 프레임일 수 있다. DDI(230)는 제 2 타이밍 신호(TE2)를 처음으로 출력한 시점으로부터 경과 시간을 카운팅하고, 상기 경과 시간이 기준 시간(RT)에 도달하는지 확인할 수 있다.
일 실시예에 따른 DDI(230)는, 기준 시간(RT)이 경과되지 않으면(예: 동작 713의 결과가 '아니오') 동작 709를 수행할 수 있다. 동작 713에서, 기준 시간(RT)이 경과되는 경우, (예: 동작 713의 결과가 '예') 동작 715를 수행할 수 있다.
동작 715에서, 일 실시예에 따른 DDI(230)는, 기준 시간(RT)이 경과되면(예: 신호(TE3)를 출력할 수 있다. 예를 들면, 도 8의 시점 t4와 같이, DDI(230)는 기준 시간(RT)이 경과되면 제 1 길이(EN1)보다 길고 제 2 길이(EN2)보다 짧은 제 3 길이(예: 도 8의 제 3 길이(EN3))의 인에이블 구간을 갖는 제 3 타이밍 신호(TE3)를 출력할 수 있다.
일 실시예에서, 제 3 타이밍 신호(TE3)가 인에이블되는 제 3 길이(EN3)는 디스플레이(210)가 정지 영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값일 수 있다.
어떤 실시예에서, DDI(230)는 추가적으로 타이밍 신호(TE)의 주기를 가변할 수 있다. 예를 들면, DDI(230)는 지정된 제 3 프레임 주기(예: 50 Hz)로 제 3 타이밍 신호(TE3)를 출력할 수 있다. 일 실시예에서, 제 3 프레임 주기는 제 1 프레임 주기보다 길고 제 2 타이밍 신호(TE2)보다 짧을 수 있다. 예를 들어, 도 5의 시점 t4을 참조하면, DDI(230)는 기준 시간(RT)이 경과되면 제 3 프레임 주기에 대응하는 지정된 제 3 주파수(H3)로 제 3 타이밍 신호(TE3)를 전송할 수 있다.
일 실시예에서, 제 3 프레임 주기는 디스플레이(210)가 정지 영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값일 수 있다.
동작 717에서, 일 실시예에 따른 DDI(230)는 제 3 타이밍 신호(TE3)를 출력하는 동안 프로세서(120)로부터 이미지 프레임(IMG)이 수신되면 동작 701를 수행할 수 있다. 예를 들면, 도 8의 시점 t5에 대응하는 그래프 802과 같이, DDI(230)는 타이밍 신호(TE)의 길이를 조정한 제 3 타이밍 신호(TE3)를 출력한 이후에 이미지 프레임(IMG)이 수신되면 동작 701로 분기하여 타이밍 신호(TE)의 길이를 노말 상태에 대응하는 값(예: 도 8의 제 1 길이(EN1))으로 복원할 수 있다.
도 9는 본 발명의 다른 실시예에 따른 전자 장치(300)의 동작 타이밍을 나타낸 그래프이다. 예를 들면, 도 9의 그래프 901은 프로세서(120)가 이미지 프레임(IMG)을 렌더링하는 상태를 도시한 것일 수 있다. 그래프 902는DDI(230)로부터 출력되는 타이밍 신호(TE)의 타이밍을 나타낸 그래프일 수 있다. 그래프 903은 프로세서(120)가 MIPI DSI를 통해 렌더링된 이미지 프레임(IMG)을 DDI(230)로 전송하는 타이밍을 나타낸 그래프일 수 있다.
도 9에 도시된 그래프 901에 있어서, “하이 상태(H)”인 구간은 프로세서(120)가 이미지를 렌더링하고 있는 구간일 수 있다. 예를 들면, 도시된 예에서, 제 1 이미지 프레임(IMG1)을 렌더링하는 구간의 길이보다 제 2 이미지 프레임(IMG)을 렌더링하는 구간의 길이가 더 긴 것은, 프로세서(120)가 제 2 이미지 프레임(IMG)을 렌더링하는데 지연되고 있음을 의미할 수 있다.
도 9에 도시된 그래프 902에 있어서, “하이 상태(H)”인 구간은 DDI(230)로부터 타이밍 신호(TE)가 출력되는 구간을 의미할 수 있다. 예를 들면, 그래프 602에서, “하이 상태(H)”인 구간은 타이밍 신호(TE)가 인에이블 상태인 구간을 의미할 수 있다. 그래프 603을 참조하면, 프로세서(120)는 타이밍 신호(TE)가 인에이블 상태인 구간에 렌더링된 이미지 프레임(IMG)을 DDI(230)로 전송할 수 있다.
도 9에 도시된 그래프 903에 있어서, “하이 상태(H)”인 구간은 프로세서(120)가 타이밍 신호(TE)에 응답하여 렌더링된 이미지 프레임(IMG)을 DDI(230)로 전송하는 구간을 의미할 수 있다. 그래프 903에서, “로우 상태(L)”인 구간은 프로세서(120)가 타이밍 신호(TE)에 응답하여 렌더링된 이미지 프레임(IMG)을 전송하지 못하는 지연 상태임을 의미할 수 있다.
도 9를 참조하면, 프로세서(예: 도 3의 프로세서(120))는 어플리케이션이 실행하고, 실행된 어플리케이션의 실행 화면에 대응하는 복수의 이미지 프레임(IMG)들을 순차적으로 렌더링할 수 있다. 예를 들면, 프로세서(120)는 상기 실행 화면에 대응하는 이미지 프레임(IMG)들인 IMG0, IMG1, IMG2 … IMGn을 순차적으로 렌더링할 수 있다.
일 실시예에서, 프로세서(120)는 렌더링이 완료된 이미지 프레임(IMG)들을 타이밍 신호(TE)에 응답하여 DDI(예: 도 3의 DDI(230))로 전송할 수 있다. 예를 들면, 프로세서(120)는 상기 실행 화면에 대응하는 이미지 프레임(IMG)들인 IMG0, IMG1, IMG2 …IMGn을 순차적으로 전송할 수 있다.
도시된 예에 따르면, 프로세서(120)는 제 2 이미지 프레임(IMG2)을 렌더링하는데 지연이 발생하였고, 이에 따라 시점 911에서, 프로세서(120)는 제 1 이미지 프레임(IMG1)을 전송한 이후에 제 2 이미지 프레임(IMG2)을 전송하지 못하였을 수 있다. 일 실시예에서, DDI(230)는 제 1 이미지 프레임(IMG1)을 수신한 시점으로부터 제 1 프레임 주기(예: 60Hz)에 대응하는 시간(예: 1/60 초) 이후에 제 2 이미지 프레임(IMG2)가 수신되지 않음을 확인할 수 있다. 그리고 DDI(230)는, 지시부호 912와 같이, 제 2 이미지 프레임(IMG2)가 지정된 시간 예컨대 지정된 k 프레임 동안 제 2 이미지 프레임(IMG2)가 수신되지 않으면 이미지 프레임(IMG)의 수신이 지연되는 것으로 결정할 수 있다.
일 실시예에서, DDI(230)는 이미지 프레임(IMG)의 수신이 지연되는 것으로 결정하면 타이밍 신호(TE)의 길이(예: 펄스 폭)를 가변하여 제 2 타이밍 신호(TE2)를 출력할 수 있다. 예를 들면, DDI(230)는 정상적으로 이미지 프레임(IMG)이 수신되는 동안에는 제 1 길이(m1)의 인에이블 구간을 갖는 제 1 타이밍 신호(TE1)를 출력하고, 이미지 프레임(IMG)의 수신이 지연되는 것으로 결정하면 제 1 길이(m1)보다 긴 제 2 길이(m1+m2)의 인에이블 구간을 갖는 제 2 타이밍 신호(TE2)를 출력할 수 있다. 예를 들면, 제 1 길이는, 도 9에 도시된 바와 같이, “m1”일 수 있고, 제 2 길이는 “m1+m2”일 수 있다.
일 실시예에서, DDI(230)는 제 2 타이밍 신호(TE2)를 처음으로 출력한 시점(예: 도 9의 시점 t2)로부터 경과 시간을 카운팅하고, 상기 경과 시간이 기준 시간(예: 도 9의 기준 시간(RT))에 도달하는지 확인할 수 있다. DDI(230)는 도 9의 913과 같이 기준 시간(RT)이 경과되면 타이밍 신호(TE)의 길이를 가변하여 제 3 타이밍 신호(TE3)를 출력할 수 있다. 예를 들면, DDI(230)는 제 1 길이(m1)보다 길고 제 2 길이(m1+m2)보다 짧은 제 3 길이(m1+m3)를 갖는 제 3 타이밍 신호(TE3)를 출력할 수 있다. DDI(230)가 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 계속하여 지연된 상태(즉, 기준 시간(RT)이 경과한 상태)에서 출력하는 제 3 타이밍 신호(TE3)의 길이는 도 9에 도시된 바와 같이, “m1+m3”와 같을 수 있다. 여기서, “m1+m2”는 “m1+m3”보다 작을 수 있다.
다양한 실시예들에 따른 전자 장치(300)의 DDI(230)는 프로세서(120)로부터 이미지 프레임(IMG)의 전송이 지연되는 경우, 타이밍 신호(TE)의 출력 주기 및/또는 길이를 증가시킴으로써 프로세서(120)가 DDI(230)에게 이미지 프레임(IMG)을 전송할 수 있는 타이밍을 증가시킬 수 있다. DDI(230)는 보다 빠르게 새로운 이미지 프레임(IMG)을 수신할 수 있게 되고, 이에 따라, 본 발명의 다양한 실시예들은 플리커를 저감할 수 있다.
다양한 실시예들에 따른 전자 장치(300)의 DDI(230)는, 이미지 프레임(IMG)을 전송이 지연되면, 타이밍 신호(TE)의 출력 주기 및/또는 길이를 디스플레이(210)가 동영상을 표시할 때 상기 플리커가 발생되지 않도록 하는 제 1 임계값으로 조정할 수 있다. 그리고 상기 DDI(230)는 타이밍 신호(TE)의 출력 주기 및/또는 길이를 상기 제 1 임계값으로 조정한 이후에도 이미지 프레임(IMG)의 전송이 기준 시간(RT)이 경과할 때까지 지연되면 타이밍 신호(TE)의 출력 주기 및/또는 길이를 디스플레이(210)가 정지 영상을 표시할 때 상기 플리커가 발생되지 않도록 하는 제 2 임계값으로 조정할 수 있다. 이와 같이, 본 발명의 다양한 실시예들은 디스플레이(210)의 리프레쉬 레이트(refresh rate)를 제어하는 타이밍 신호(TE)를 제 1 임계값 또는 제 2 임계값으로 조정함으로써 디스플레이 패널의 한계 이상의 프레임 드롭(frame drop)으로 인한 화질 불량(예: Motion Judder)을 저감할 수 있다.
다양한 실시예들에 따른 전자 장치(300)의 DDI(230)는, 타이밍 신호(TE)의 출력 주기 및/또는 길이로, 디스플레이(210)가 동영상을 표시할 때 이미지 저해 현상이 발생하지 않도록, 복수 개의 임계값들을 포함할 수 있다. 예를 들면, DDI(230)는, 이미지 프레임(IMG)의 전송 지연에 기반하여, 디스플레이(210)의 리프레쉬 레이트를 제어하는 타이밍 신호(TE)를 복수 개의 임계값들 중 적어도 하나로 조정함으로써, 디스플레이(210)의 이미지 저해 현상을 저감할 수 있다.

Claims (15)

  1. 어플리케이션을 저장하는 메모리;
    디스플레이 드라이버 IC;
    디스플레이; 및
    프로세서를 포함하고,
    상기 프로세서는
    상기 어플리케이션을 실행하고,
    상기 어플리케이션의 실행 화면에 대응하는 이미지 프레임을 생성하고,
    상기 디스플레이 드라이버 IC로부터 출력된 타이밍 신호에 응답하여 상기 이미지 프레임을 상기 디스플레이 드라이버 IC에게 전송하고, 및
    상기 디스플레이 드라이버 IC가 상기 이미지 프레임에 기반하여 상기 디스플레이를 구동하도록 제어하고,
    상기 디스플레이 드라이버 IC는
    지정된 제 1 프레임 주기로 제 1 타이밍 신호를 출력하고,
    상기 프로세서로부터 상기 이미지 프레임의 수신이 지연되면, 상기 제 1 프레임 주기보다 긴 지정된 제 2 프레임 주기로 제 2 타이밍 신호를 출력하고, 및
    상기 제 2 타이밍 신호를 출력한 시점으로부터 지정된 기준 시간 동안 상기 프로세서로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 1 프레임 주기보다 길고 상기 제 2 프레임 주기보다 짧은 지정된 제 3 프레임 주기로 제 3 타이밍 신호를 출력하는, 전자 장치.
  2. 제 1 항에 있어서,
    상기 디스플레이 드라이버 IC는
    상기 제 1 타이밍 신호를 출력한 시점으로부터 지정된 시간 동안 상기 프로세서로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 2 타이밍 신호를 출력하는, 전자 장치.
  3. 제 1 항에 있어서,
    상기 디스플레이 드라이버 IC는
    상기 제 2 타이밍 신호를 출력하는 동안 상기 프로세서로부터 상기 이미지 프레임이 수신되면, 상기 제 1 프레임 주기로 상기 제 1 타이밍 신호를 출력하는, 전자 장치.
  4. 제 1 항에 있어서,
    상기 디스플레이 드라이버 IC는
    상기 제 3 타이밍 신호를 출력하는 동안 상기 프로세서로부터 상기 이미지 프레임이 수신되면, 상기 제 1 프레임 주기로 상기 제 1 타이밍 신호를 출력하는, 전자 장치.
  5. 제 1 항에 있어서,
    상기 디스플레이 드라이버 IC는 이전에 수신된 이미지 프레임을 저장하는 버퍼 메모리를 포함하고,
    상기 디스플레이 드라이버 IC는 상기 프로세서로부터 상기 이미지 프레임의 수신이 지연되면, 상기 디스플레이가 상기 이전에 수신된 이미지 프레임을 표시하도록 구동하는, 전자 장치.
  6. 제 1 항에 있어서,
    상기 프로세서 및 상기 디스플레이 드라이버 IC는 MIPI DSI(mobile industry processor interface, display serial interface)로 연결되고,
    상기 타이밍 신호는 TE(tearing effect) 신호인, 전자 장치.
  7. 제 1 항에 있어서,
    상기 제 2 프레임 주기는 상기 디스플레이가 동영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값인, 전자 장치.
  8. 제 1 항에 있어서,
    상기 제 3 프레임 주기는 상기 디스플레이가 정지 영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값인, 전자 장치.
  9. 제 1 항에 있어서,
    상기 제 1 타이밍 신호의 인에이블 구간은 제 1 길이를 갖고,
    상기 제 2 타이밍 신호의 인에이블 구간은 제 1 길이보다 긴 제 2 길이를 갖고,
    상기 제 3 타이밍 신호의 인에이블 구간은 제 1 길이보다 길고 제 2 길이보다 짧은 제 3 길이를 갖는, 전자 장치.
  10. 제 9 항에 있어서,
    상기 제 2 길이는 상기 디스플레이가 동영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값인, 전자 장치.
  11. 제 9 항에 있어서,
    상기 제 3 길이는 상기 디스플레이가 정지 영상을 표시하는 동안 플리커(flicker)가 시인되지 않는 임계값인, 전자 장치.
  12. 디스플레이 드라이버 IC 및 프로세서를 포함하는 전자 장치의 구동 방법에 있어서,
    상기 프로세서가 어플리케이션의 실행 화면에 대응하는 이미지 프레임을 생성하는 동작;
    상기 프로세서가 상기 디스플레이 드라이버 IC로부터 출력된 타이밍 신호에 응답하여 상기 이미지 프레임을 상기 디스플레이 드라이버 IC에게 전송하는 동작; 및
    상기 디스플레이 드라이버 IC가 상기 이미지 프레임에 기반하여 상기 디스플레이를 구동하는 동작을 포함하고,
    상기 디스플레이 드라이버 IC가 상기 타이밍 신호를 출력하는 동작은
    지정된 제 1 프레임 주기로 제 1 타이밍 신호를 출력하는 동작;
    상기 프로세서로부터 상기 이미지 프레임의 수신이 지연되면, 상기 제 1 프레임 주기보다 긴 지정된 제 2 프레임 주기로 제 2 타이밍 신호를 출력하는 동작, 및
    상기 제 2 타이밍 신호를 출력한 시점으로부터 지정된 기준 시간 동안 상기 프로세서로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 1 프레임 주기보다 길고 상기 제 2 프레임 주기보다 짧은 지정된 제 3 프레임 주기로 제 3 타이밍 신호를 출력하는 동작을 포함하는, 방법.
  13. 제 12 항에 있어서,
    상기 디스플레이 드라이버 IC가, 상기 제 1 타이밍 신호를 출력한 시점으로부터 지정된 시간 동안 상기 프로세서로부터 상기 이미지 프레임이 수신되지 않으면, 상기 제 2 타이밍 신호를 출력하는 동작을 더 포함하는, 방법.
  14. 제 12 항에 있어서,
    상기 디스플레이 드라이버 IC가, 상기 제 2 타이밍 신호를 출력하는 동안 상기 프로세서로부터 상기 이미지 프레임이 수신되면, 상기 제 1 프레임 주기로 상기 제 1 타이밍 신호를 출력하는 동작을 더 포함하는, 방법.
  15. 제 12 항에 있어서,
    상기 디스플레이 드라이버 IC가, 상기 제 3 타이밍 신호를 출력하는 동안 상기 프로세서로부터 상기 이미지 프레임이 수신되면, 상기 제 1 프레임 주기로 상기 제 1 타이밍 신호를 출력하는 동작을 더 포함하는, 방법.
PCT/KR2021/007898 2020-06-23 2021-06-23 디스플레이의 리프레쉬 레이트를 동적으로 조정하는 전자 장치 WO2021261919A1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US18/086,007 US11842670B2 (en) 2020-06-23 2022-12-21 Electronic device for dynamically adjusting refresh rate of display

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2020-0076470 2020-06-23
KR1020200076470A KR20210158110A (ko) 2020-06-23 2020-06-23 디스플레이의 리프레쉬 레이트를 동적으로 조정하는 전자 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US18/086,007 Continuation US11842670B2 (en) 2020-06-23 2022-12-21 Electronic device for dynamically adjusting refresh rate of display

Publications (1)

Publication Number Publication Date
WO2021261919A1 true WO2021261919A1 (ko) 2021-12-30

Family

ID=79178596

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2021/007898 WO2021261919A1 (ko) 2020-06-23 2021-06-23 디스플레이의 리프레쉬 레이트를 동적으로 조정하는 전자 장치

Country Status (3)

Country Link
US (1) US11842670B2 (ko)
KR (1) KR20210158110A (ko)
WO (1) WO2021261919A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024072058A1 (ko) * 2022-09-30 2024-04-04 삼성전자주식회사 이미지의 적응적 스캔을 위한 전자 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050060033A (ko) * 2002-05-27 2005-06-21 센도 인터내셔널 리미티드 디스플레이의 리프레시 레이트를 제어할 수 있는 이미지또는 비디오 디스플레이 장치 및 방법
US20150130824A1 (en) * 2013-11-13 2015-05-14 Jae Chul Lee Timing controller to perform panel self-refresh using compressed data, method of operating the same, and data processing system including the same
KR20150134772A (ko) * 2014-05-23 2015-12-02 엘지전자 주식회사 이동 단말기 및 그의 동적 프레임 조절 방법
KR20160146972A (ko) * 2014-06-27 2016-12-21 인텔 코포레이션 동적 프레임 레이트 지원을 이용한 전력 최적화 기법
KR20190128031A (ko) * 2018-05-04 2019-11-14 삼성디스플레이 주식회사 표시 시스템 및 이를 위한 프레임 구동 타이밍 동기 방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2434757B1 (en) * 2009-05-22 2016-11-23 MegaChips Corporation Video playback system and video playback method
KR101885331B1 (ko) 2011-10-04 2018-08-07 삼성전자 주식회사 디스플레이 드라이버의 동작 방법과 상기 디스플레이 드라이버를 포함하는 시스템
US9013386B2 (en) * 2012-01-09 2015-04-21 Himax Technologies Limited Liquid crystal display and method for operating the same
KR20150057404A (ko) 2013-11-19 2015-05-28 삼성전자주식회사 디스플레이 드라이버 ic와 이를 포함하는 시스템의 동작 방법
US9984664B2 (en) 2015-03-18 2018-05-29 Ati Technologies Ulc Method and apparatus for compensating for variable refresh rate display range limitations
JP2017069713A (ja) 2015-09-29 2017-04-06 シャープ株式会社 表示制御装置、表示制御装置の制御方法、及び表示制御プログラム
KR102416885B1 (ko) 2015-12-31 2022-07-04 엘지디스플레이 주식회사 타이밍 컨트롤러 및 그 구동 방법과, 그를 이용한 표시 장치
US10019968B2 (en) 2015-12-31 2018-07-10 Apple Inc. Variable refresh rate display synchronization
JP6598726B2 (ja) 2016-04-18 2019-10-30 三菱電機株式会社 表示端末装置、表示装置、データ処理方法及びデータ処理プログラム
JP6772914B2 (ja) * 2017-03-16 2020-10-21 セイコーエプソン株式会社 画像処理装置、表示装置および画像処理方法
WO2018207298A1 (ja) * 2017-05-11 2018-11-15 マクセル株式会社 映像表示装置、映像表示システム、及び映像表示方法
CN116153228A (zh) * 2020-01-17 2023-05-23 华为技术有限公司 显示驱动器及控制方法、显示控制电路系统、电子设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050060033A (ko) * 2002-05-27 2005-06-21 센도 인터내셔널 리미티드 디스플레이의 리프레시 레이트를 제어할 수 있는 이미지또는 비디오 디스플레이 장치 및 방법
US20150130824A1 (en) * 2013-11-13 2015-05-14 Jae Chul Lee Timing controller to perform panel self-refresh using compressed data, method of operating the same, and data processing system including the same
KR20150134772A (ko) * 2014-05-23 2015-12-02 엘지전자 주식회사 이동 단말기 및 그의 동적 프레임 조절 방법
KR20160146972A (ko) * 2014-06-27 2016-12-21 인텔 코포레이션 동적 프레임 레이트 지원을 이용한 전력 최적화 기법
KR20190128031A (ko) * 2018-05-04 2019-11-14 삼성디스플레이 주식회사 표시 시스템 및 이를 위한 프레임 구동 타이밍 동기 방법

Also Published As

Publication number Publication date
KR20210158110A (ko) 2021-12-30
US20230123776A1 (en) 2023-04-20
US11842670B2 (en) 2023-12-12

Similar Documents

Publication Publication Date Title
WO2021158074A1 (ko) 디스플레이를 포함하는 전자 장치
WO2020256460A1 (en) Apparatus and method for driving display based on frequency operation cycle set differently according to frequency
WO2019124908A1 (ko) 영상 동기 신호에 기반하여 터치 센서 컨트롤러를 제어하기 위한 전자 장치 및 방법
WO2019226027A1 (en) Display device including scan driver for driving display panel in which empty area enclosed by display area is formed
WO2021162436A1 (en) Electronic device including display and method for operating the same
WO2021230524A1 (ko) 플리커 현상을 경감하는 디스플레이 장치 및 그것을 포함하는 전자 장치
WO2020209506A1 (ko) 터치 센서를 포함하는 전자 장치 및 전자 장치에 포함되는 터치 센서의 구동 방법
WO2022030795A1 (ko) 디스플레이 화면 제어 방법 및 이를 지원하는 전자 장치
WO2020190028A1 (ko) 변형가능한 디스플레이 패널 내의 화면의 표시를 위한 전자 장치, 방법, 및 컴퓨터 판독가능 매체
WO2020111576A1 (ko) 어플리케이션의 실행 화면에 기반하여 열화를 보상하는 방법 및 이를 구현한 전자 장치
WO2022030996A1 (ko) 디스플레이를 포함하는 전자 장치 및 그의 동작 방법
WO2021261919A1 (ko) 디스플레이의 리프레쉬 레이트를 동적으로 조정하는 전자 장치
WO2021066517A1 (ko) 센서의 발광으로 인한 누설 전류에 따른 화소의 구동 변화를 보상하는 방법 및 그 방법을 적용한 전자 장치
WO2021158055A1 (en) Electronic device including touch sensor ic and operation method thereof
WO2020091530A1 (ko) 디스플레이의 동작 모드에 기반하여 터치 데이터의 보상을 결정하는 방법 및 장치
WO2019143207A1 (ko) 누설 전류를 감소시키기 위한 디스플레이 및 전자 장치
WO2019083283A1 (en) ELECTRONIC IMAGE DISPLAY DEVICE AND ITS CONTROL METHOD
WO2022030998A1 (ko) 디스플레이를 포함하는 전자 장치 및 그의 동작 방법
WO2022169092A1 (ko) 전자 장치 및 그 제어 방법
WO2020091491A1 (ko) 이미지의 컨텐츠의 변경에 기반하여 이미지의 표시 위치 또는 면적을 제어하는 전자 장치
WO2020060229A1 (ko) 수평 동기화 신호에 기반하여 업 스케일링을 수행하는 시간 구간을 확장하기 위한 전자 장치 및 방법
WO2023287057A1 (ko) 주변 장치로부터 입력을 수신하였을 때 화면을 빠르게 업데이트하는 전자 장치
WO2024072099A1 (ko) 프로세서에게 신호를 제공하는 디스플레이를 포함하는 전자 장치
WO2022169124A1 (ko) 복수의 디스플레이를 포함하는 디스플레이 시스템 및 그 영상 출력 방법
WO2022215824A1 (ko) 디스플레이의 스케일링 제어 방법 및 이를 지원하는 회로와 전자 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21828127

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 21828127

Country of ref document: EP

Kind code of ref document: A1