WO2023105602A1 - 電力変換装置及びプログラム - Google Patents
電力変換装置及びプログラム Download PDFInfo
- Publication number
- WO2023105602A1 WO2023105602A1 PCT/JP2021/044831 JP2021044831W WO2023105602A1 WO 2023105602 A1 WO2023105602 A1 WO 2023105602A1 JP 2021044831 W JP2021044831 W JP 2021044831W WO 2023105602 A1 WO2023105602 A1 WO 2023105602A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- unit
- output
- value
- amplitude
- output voltage
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 title claims abstract description 50
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 42
- 238000000034 method Methods 0.000 claims abstract description 15
- 230000008569 process Effects 0.000 claims abstract description 15
- 230000010354 integration Effects 0.000 claims description 9
- 230000010365 information processing Effects 0.000 claims description 2
- 230000004069 differentiation Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 20
- 238000001914 filtration Methods 0.000 description 13
- 230000009467 reduction Effects 0.000 description 6
- 230000008859 change Effects 0.000 description 5
- 230000006870 function Effects 0.000 description 3
- 230000002123 temporal effect Effects 0.000 description 3
- 241001125929 Trisopterus luscus Species 0.000 description 2
- 244000145845 chattering Species 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000033228 biological regulation Effects 0.000 description 1
- 230000004043 responsiveness Effects 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J3/00—Circuit arrangements for ac mains or ac distribution networks
- H02J3/38—Arrangements for parallely feeding a single network by two or more generators, converters or transformers
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
- H02M7/42—Conversion of dc power input into ac power output without possibility of reversal
- H02M7/44—Conversion of dc power input into ac power output without possibility of reversal by static converters
- H02M7/48—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
Definitions
- the embodiment of the present invention relates to a power converter and a program.
- Grid Formation In an inverter power supply that converts DC power output from power sources such as generators and storage batteries using renewable energy into AC power and outputs it, grid formation (GFM) that maintains predetermined set values for the amplitude and phase of the output voltage : Grid Forming) type control is used. In such a power conversion device, it is necessary to take measures to suppress overcurrent (that is, the state in which the output current exceeds the threshold).
- the problem to be solved by the embodiments of the present invention is to provide a system-forming power conversion device and a program capable of effectively suppressing overcurrent.
- the power conversion device of the embodiment includes a conversion section, a voltage control section, a phase control section, a modulation section, and a limit section.
- the conversion unit converts DC power output from the power supply into AC power and outputs the AC power.
- the voltage control unit changes the amplitude of the output voltage by performing first system formation control for maintaining the amplitude of the output voltage from the conversion unit at a predetermined value based on the feedback signal of the output from the conversion unit. Generate directives.
- the phase control unit generates a phase command for changing the phase of the output voltage by performing second system formation control for maintaining the phase of the output voltage at a predetermined value based on the feedback signal.
- the modulation section changes the amplitude of the output voltage based on the amplitude command, and changes the amplitude and phase of the output voltage based on the phase command.
- the limiter performs a process of stopping the first system formation control and a process of reducing the amplitude of the output voltage when the output current from the converter is greater than the first threshold.
- FIG. 1 is a block diagram showing an example of the configuration of a power system according to the first embodiment.
- FIG. 2 is a block diagram showing an example of the hardware configuration of the power converter according to the first embodiment.
- FIG. 3 is a block diagram showing an example of the functional configuration of the power converter according to the first embodiment.
- FIG. 4 is a control block diagram showing an example of processing in the voltage controller, phase controller, modulator, and limiter of the first embodiment.
- FIG. 5 is a block diagram showing an example of the configuration of a limiting unit according to the first embodiment;
- FIG. 6 is a block diagram showing an example of the configuration of a PI control unit according to the first embodiment;
- FIG. 7 is a flowchart illustrating an example of processing in the hysteresis control unit of the first embodiment
- FIG. 8 is a block diagram showing an example of the configuration of a limiting unit according to the second embodiment.
- FIG. 9 is a block diagram showing an example of the configuration of a restriction unit according to the third embodiment;
- FIG. 10 is a block diagram showing an example of the configuration of the PID controller of the third embodiment.
- FIG. 11 is a block diagram showing an example of the configuration of a restriction unit according to the fourth embodiment;
- FIG. 12 is a flow chart showing an example of processing in the first comparator, second comparator, and OR circuit of the fourth embodiment.
- FIG. 1 is a block diagram showing an example of the configuration of a power system 1 according to the first embodiment.
- the power system 1 includes an inverter power supply 11 , a transformer 12 and a power system 13 .
- the power system 1 may be, for example, a so-called microgrid system or the like that configures an independent power system 13 using distributed power sources including a plurality of power sources such as the inverter power source 11 .
- the inverter power supply 11 includes a power supply 20 and a power conversion device 21 .
- the power supply 20 is a unit that outputs direct current power, and may be, for example, a power generator using renewable energy (for example, sunlight, wind power, etc.), a storage battery, or the like.
- the power conversion device 21 is a device that converts the DC power output from the power supply 20 into AC power and outputs the AC power.
- the power conversion device 21 of the present embodiment performs system formation type control that maintains predetermined set values for the amplitude and phase of the output voltage.
- a plurality of power sources 20 may be connected to one power conversion device 21 .
- the AC power output from the inverter power supply 11 (power conversion device 21 ) is stepped up by the transformer 12 and then output to the power system 13 .
- the transformer 12 may not be required.
- FIG. 2 is a block diagram showing an example of the hardware configuration of the power conversion device 21 of the first embodiment.
- the power conversion device 21 illustrated here includes a power conversion circuit 31, a high frequency filter circuit 32, and a control device 33 (an example of an information processing device).
- the power conversion circuit 31 is a circuit that converts the DC power output from the power supply 20 into AC power, and can be configured using, for example, a converter circuit, a PWM (Pulse Width Modulation) circuit, or the like.
- the high-frequency filter circuit 32 is a circuit that performs high-frequency filter (low-pass filter) processing on the output of the power conversion circuit 31 .
- the control device 33 is an integrated circuit that includes a CPU (Central Processing Unit), memory, etc., and executes predetermined arithmetic processing and control processing according to a program stored in the memory.
- the control device 33 may be configured using an ASIC (Application Specific Integrated Circuit), an FPGA (Field Programmable Gate Array), or the like.
- the power conversion circuit 31 changes the amplitude and phase of the output voltage based on the modulation command output from the control device 33 .
- the control device 33 performs system formation control based on the feedback signal of the output from the power conversion circuit 31, and the amplitude and phase of the output power P out (output voltage V S ) from the power conversion device 21 reach predetermined set values. Generate modulation commands to maintain.
- the control device 33 calculates active power and reactive power based on the output current I S from the high frequency filter circuit 32 and the output voltage V S from the high frequency filter circuit 32 .
- control device 33 of the present embodiment has a function of reducing the output current IS when an overcurrent is detected, that is, when the output current Is exceeds a preset threshold value.
- FIG. 3 is a block diagram showing an example of the functional configuration of the power conversion device 21 of the first embodiment.
- the power conversion device 21 of this embodiment includes a conversion section 101 , a voltage control section 102 , a phase control section 103 , a modulation section 104 and a limit section 105 .
- These functional components 101 to 105 can be configured by, for example, cooperation of hardware elements as illustrated in FIG. 2 and software elements such as programs for controlling the control device 33 .
- the conversion unit 101 outputs output power (effective output power) Pout obtained by converting the DC power output from the power supply 20 into AC power. At this time, the converter 101 outputs the output voltage VS whose amplitude and phase are adjusted according to the modulation command.
- Voltage control section 102 generates an amplitude command for changing the amplitude of output voltage VS from conversion section 101 .
- the voltage control unit 102 of the present embodiment performs first system formation control for maintaining the amplitude of the output voltage VS at a predetermined set value based on the feedback signal of the output from the conversion unit 101, whereby the output voltage is An amplitude command is generated so that the amplitude of VS is maintained at the set value.
- Phase control section 103 generates a phase command for changing the phase of output voltage VS from conversion section 101 .
- the phase control unit 103 of the present embodiment performs second system formation control for maintaining the phase of the output voltage VS at a predetermined set value based on the feedback signal of the output from the conversion unit 101, so that the output voltage A phase command is generated so that the phase of VS is maintained at the set value.
- Modulation section 104 generates a modulation command (output voltage instantaneous command) for changing the amplitude and phase of output voltage VS based on the amplitude command generated by voltage control section 102 and the phase command generated by phase control section 103. Generate.
- Limiting unit 105 stops the first system formation control in voltage control unit 102 when overcurrent is detected, that is, when output current IS from conversion unit 101 exceeds a preset threshold value. and a process of reducing the amplitude of the output voltage VS. Specifically, when an overcurrent is detected, the limiting unit 105 outputs a GFM switching signal for switching operation/stop of the first system formation control in the voltage control unit 102, Outputs a limit signal V LIM that adjusts the amplitude command to reduce the amplitude.
- FIG. 4 is a control block diagram showing an example of processing in the voltage controller 102, phase controller 103, modulator 104, and limiter 105 of the first embodiment.
- Voltage control unit 102 calculates a voltage command offset value V offset by QV droop control for a value obtained by subtracting reactive power output value Q out from reactive power command value Q ref .
- a first voltage setting value V1 is calculated by adding the reference voltage setting value Vset and the voltage command offset value Voffset .
- a second voltage set value V2 is calculated by automatic voltage regulation processing (AVR: Automatic Voltage Regulator) for a value obtained by subtracting the d-axis system voltage Vsd from the first voltage set value V1 .
- AVR Automatic Voltage Regulator
- the phase control unit 103 the value ⁇ 1 calculated by Pf droop control or VSG (Virtual Synchronous Generator) control for the value obtained by subtracting the active power output value Pout from the active power command value Pref , and the reference frequency ⁇ 0 . , the deviation ⁇ m of the inverter output voltage frequency from the reference frequency ⁇ 0 is calculated.
- the inverter output voltage phase ⁇ GFM as the phase command is calculated.
- Modulating section 104 calculates inverter output voltage command value V ref_GFM as a modulation command based on inverter output d-axis voltage command value V dref , inverter output q-axis voltage command value V qref , and inverter output voltage phase ⁇ GFM . , to the PWM circuit of the conversion unit 101 .
- Limiting section 105 outputs a GFM switching signal and a limiting signal VLIM to voltage control section 102 based on output current IS from conversion section 101 .
- FIG. 5 is a block diagram showing an example of the configuration of the restriction unit 105 of the first embodiment.
- the limiting unit 105 of this embodiment includes a PI control unit 201 and a hysteresis control unit 202 (an example of a switching control unit).
- the PI control unit 201 generates the limiting signal V LIM based on the difference value ⁇ I between the output current I S and the first threshold I TH .
- ⁇ I I TH -I S. Therefore, in a state in which the output current IS is greater than the first threshold value ITH (a state in which an overcurrent occurs), the difference value ⁇ I becomes a negative value.
- the limit signal V LIM is added to the inverter output d-axis voltage command value V dref as the amplitude command generated by the voltage control section 102 . At this time, the value of the limit signal V LIM output from the PI control unit 201 always becomes a negative value due to the filtering process.
- the Rukoto The Rukoto.
- FIG. 6 is a block diagram showing an example of the configuration of the PI control section 201 of the first embodiment.
- the PI control section 201 includes a proportional processing section 211 and an integral processing section 212 .
- the proportional processing unit 211 calculates a gain value by multiplying the difference value ⁇ I by the gain through proportional control on the difference value ⁇ I. At this time, filter processing is performed so that only the negative difference value ⁇ I is input to the proportional processing unit 211 in the preceding stage of the proportional processing unit 211 .
- Integral processing unit 212 calculates an integral value of the change over time of difference value ⁇ I by performing integral control on difference value ⁇ I. At this time, filter processing is performed so that only negative integrated values are output.
- the limit signal V LIM is generated.
- the value ⁇ 1.0e6 indicating the lower limit of filtering is illustrated as a value representing a negative infinite value.
- the lower limit value is not limited to this, and may be, for example, a value set based on the amount of voltage reduction allowed by the system to which it is connected (for example, the power system 13).
- the hysteresis control unit 202 Based on the difference value ⁇ I, the hysteresis control unit 202 (see FIG. 5) generates a GFM switching signal for switching the operation/stop of the first system formation control in the voltage control unit 102 and a PI signal for switching the operation/stop of the PI control unit 201 . output a switching signal.
- the hysteresis control unit 202 of the present embodiment stops the first system formation control in the voltage control unit 102 when the output current I S becomes larger than the first threshold value I TH (for example, 1.0 pu) ( ⁇ I ⁇ 0). Together, it operates to operate the PI control unit 201 .
- hysteresis control section 202 controls the first system in voltage control section 102 when output current I S becomes equal to or lower than a second threshold (for example, 0.9 pu) smaller than first threshold I TH ( ⁇ I ⁇ 0.1). It operates to operate formation control and to stop the PI control unit 201 . As a result, chattering and hunting can be suppressed even when the output current IS fluctuates finely around the first threshold value ITH .
- a second threshold for example, 0.9 pu
- first threshold I TH ⁇ I ⁇ 0.1
- FIG. 7 is a flow chart showing an example of processing in the hysteresis control unit 202 of the first embodiment.
- the hysteresis control unit 202 determines whether ⁇ I ⁇ 0 (whether the output current IS is greater than the first threshold 1.0 pu) (S101). If not ⁇ I ⁇ 0 (S101: No), it can be determined that an overcurrent has not occurred. After the PI switching signal is turned OFF (the PI control unit 201 is stopped) (S104), step S101 is executed again.
- step S101 If ⁇ I ⁇ 0 (S101: Yes), it can be determined that an overcurrent has occurred, so the hysteresis control unit 202 turns off the GFM switching signal (stops the first system formation control in the voltage control unit 102). , the PI switching signal is turned ON (the PI control unit 201 is activated) (S102). After that, the hysteresis control unit 202 determines whether ⁇ I ⁇ 0.1 (whether the output current IS is equal to or less than the second threshold 0.9 pu) (S103). If ⁇ I ⁇ 0.1 (S103: No), step S102 is executed again. If ⁇ I ⁇ 0.1 (S103: Yes), the GFM switching signal is turned ON and the PI switching signal is turned OFF (S104), and then step S101 is executed again.
- the voltage control unit 102 stops the first system formation control and outputs the limit signal V LIM that reduces the amplitude of the output voltage VS. .
- the limit signal V LIM that reduces the amplitude of the output voltage VS.
- FIG. 8 is a block diagram showing an example of the configuration of the restriction unit 301 of the second embodiment.
- the limiting section 301 of this embodiment includes a PI control section 201 , a hysteresis control section 202 , a first-order lag filter 311 (an example of a filter section), a gain section 312 and an addition section 313 .
- the first-order lag filter 311 performs first-order lag filter processing with a predetermined time constant (for example, several ms to several tens of ms) on the difference value ⁇ I.
- the proportional processing unit 211 (see FIG. 6) of the PI control unit 201 of this embodiment computes a first gain value by multiplying the output from the first-order lag filter 311 by proportional processing.
- the integration processing unit 212 (see FIG. 6) of the PI control unit 201 of the present embodiment performs integration processing on the output from the first-order lag filter 311 to calculate an integral value of temporal change of the output. Then, the first signal VA1 is generated by adding the first gain value and the integral value.
- the value ⁇ 1.0e6 indicating the lower limit value of the filtering process is exemplified as a value representing a negative infinite value, and is not limited to this.
- the lower limit value may be, for example, a value that is set based on the amount of voltage reduction allowed by the system to which it is connected (for example, the power system 13).
- a gain unit 312 calculates a second gain value VA2 by multiplying the difference value ⁇ I by the gain by performing proportional processing on the difference value ⁇ I. At this time, filtering is performed so that only the negative difference value ⁇ I is input to gain section 312 .
- the value ⁇ 1.0e6 indicating the lower limit value of the filtering process is exemplified as a value representing a negative infinite value, and is not limited to this.
- the lower limit value may be, for example, a value that is set based on the amount of voltage reduction allowed by the system to which it is connected (for example, the power system 13).
- the addition unit 313 adds the first signal VA1 generated by the PI control unit 201 and the second gain value VA2 generated by the gain unit 312 to generate the limit signal VLIM . At this time, the limit signal V LIM always exhibits a negative value.
- the addition of the first-order lag filter 311 absorbs sudden fluctuations in the output current IS caused by an accident or the like, so that the operation of the PI control section 201 can be stabilized. Further, by adding the gain section 312 and calculating the gain by a route different from the gain in the PI control section 201, it is possible to interpolate the delay element that may occur in the PI control section 201. FIG. Thereby, stability and responsiveness can be improved.
- FIG. 9 is a block diagram showing an example of the configuration of the restriction unit 401 of the third embodiment.
- the limiting section 401 of this embodiment includes a PID control section 411 and a hysteresis control section 202 .
- FIG. 10 is a block diagram showing an example of the configuration of the PID controller 411 of the third embodiment.
- the PID controller 411 includes a proportional processor 211 , an integral processor 212 , a first-order lag filter 421 , a deadband processor 422 and a differential processor 423 .
- the first-order lag filter 421 performs first-order lag filter processing with a predetermined time constant (for example, several ms to several tens of ms) on the difference value ⁇ I.
- the proportional processing unit 211 calculates a gain value by multiplying the output from the first-order lag filter 421 by the gain by performing proportional processing on the output.
- the integration processing unit 212 performs integration processing on the output from the first-order lag filter 421 to calculate the integrated value of the temporal change of the output. At this time, filter processing is performed so that only negative values are output from the integral processing unit 212 .
- the dead band processor 422 allows only negative values of the difference value ⁇ I to pass.
- Differential processing section 423 performs differential processing on the output of dead band processing section 422 to calculate a differential value of the change over time of the output. At this time, the differential processing unit 423 operates only when the output current I S is greater than the first threshold I TH by a predetermined amount or more and tends to increase.
- filtering is performed so that only negative values are output from the differential processing unit 423 .
- the limit signal V LIM is generated by adding the first gain value, the integral value, and the differential value, and the limit signal V LIM is output from the PID control section 411 .
- filtering is performed so that only negative values are output from the PID control unit 411 .
- the value ⁇ 1.0e6 indicating the lower limit of filtering processing is exemplified as a value representing a negative infinite value, and is not limited to this.
- the lower limit value may be, for example, a value that is set based on the amount of voltage reduction allowed by the system to which it is connected (for example, the power system 13).
- the hysteresis control unit 202 (see FIG. 9) of the present embodiment operates/stops the first system formation control in the voltage control unit 102 and operates/stops the PID control unit 411 based on the difference value ⁇ I.
- a PID switching signal for switching stop is output.
- the hysteresis control unit 202 of the present embodiment controls the voltage control unit 102 to It operates to stop the first system formation control and to operate the PID control unit 411 .
- hysteresis control section 202 controls the first system in voltage control section 102 when output current I S becomes equal to or lower than a second threshold (for example, 0.9 pu) smaller than first threshold I TH ( ⁇ I ⁇ 0.1). It operates to operate formation control and to stop the PID control unit 411 .
- a second threshold for example, 0.9 pu
- the addition of the differential processing unit 423 increases the amount of reduction by the limit signal V LIM when the output current I S tends to increase, thereby improving the current suppression effect when an overcurrent occurs.
- FIG. 11 is a block diagram showing an example of the configuration of the restriction unit 501 of the fourth embodiment.
- the limiting unit 501 of this embodiment includes a PI control unit 201, a first-order lag filter 311, a gain unit 312, an adding unit 313, a first comparator 511, a second comparator 512, and an OR circuit 513 (an example of a switching control unit).
- PI control unit 201 a PI control unit 201
- a first-order lag filter 311 a gain unit 312, an adding unit 313, a first comparator 511, a second comparator 512, and an OR circuit 513 (an example of a switching control unit).
- the first-order lag filter 311 performs first-order lag filter processing with a predetermined time constant (for example, several ms to several tens of ms) on the difference value ⁇ I.
- the proportional processing unit 211 (see FIG. 6) of the PI control unit 201 of this embodiment computes a first gain value by multiplying the output from the first-order lag filter 311 by proportional processing.
- the integration processing unit 212 (see FIG. 6) of the PI control unit 201 of the present embodiment performs integration processing on the output from the first-order lag filter 311 to calculate an integral value of temporal change of the output. Then, the first signal VA1 is generated by adding the first gain value and the integral value.
- a gain unit 312 calculates a second gain value VA2 by multiplying the difference value ⁇ I by the gain by performing proportional processing on the difference value ⁇ I. At this time, filtering is performed so that only negative values are input to gain section 312 .
- the addition unit 313 adds the first signal VA1 generated by the PI control unit 201 and the second gain value VA2 generated by the gain unit 312 to generate the limit signal VLIM .
- the value ⁇ 1.0e6 indicating the lower limit value of the filtering process is exemplified as a value representing a negative infinite value, and is not limited to this.
- the lower limit value may be, for example, a value that is set based on the amount of voltage reduction allowed by the system to which it is connected (for example, the power system 13).
- the first comparator 511 outputs an ON signal when the output current I S is greater than the first threshold I TH , that is, when the difference value ⁇ I is a negative value.
- the second comparator 512 outputs an ON signal when the first signal VA1 has a negative value.
- the OR circuit 513 turns off the GFM switching signal (stops the first system formation control in the voltage control unit 102), The PI switching signal is turned ON (the PI control unit 201 is activated).
- the OR circuit 513 turns on the GFM switching signal (activates the first system formation control in the voltage control unit) when neither the first comparator 511 nor the second comparator 512 outputs an ON signal, The PI switching signal is turned OFF (the PI control unit 201 is stopped).
- FIG. 12 is a flow chart showing an example of processing in the first comparator 511, the second comparator 512, and the OR circuit 513 of the fourth embodiment.
- the first comparator 511 determines whether ⁇ I ⁇ 0 (whether the output current IS is greater than the first threshold 1.0 pu) (S201). If ⁇ I ⁇ 0 (S201: Yes), the first comparator 511 outputs an ON signal (S202), and the OR circuit 513 turns off the GFM switching signal (stops the first system formation control in the voltage control unit 102). Then, the PI switching signal is turned ON (the PI control unit 201 is activated) (S203). After that, step S201 is executed again.
- the second comparator 512 determines whether the first signal VA1 generated by the PI control section 201 is a negative value (S204). If the first signal VA1 is a negative value (S204: Yes), step S203 is executed. When the first signal VA1 is not a negative value (S204: No), the OR circuit 513 turns on the GFM switching signal (activates the first system formation control in the voltage control unit 102) and turns off the PI switching signal (PI control (S206). After that, step S201 is executed again.
- the limit control by the PI control unit 201 is activated, and then the value of the first signal V A1 generated by the PI control unit 201 becomes 0 or more. limit control is stopped. At this time, chattering and hunting can be suppressed by providing a predetermined (for example, about 20 ms) off-delay between the first comparator 511 and the second comparator 512 and the OR circuit 513 .
- the first system formation control is restored until the output current IS becomes equal to or lower than the second threshold value (for example, 0.9 pu). not.
- the second threshold value for example, 0.9 pu.
- the first system formation control is restored. As a result, the first system formation control can be quickly restored when the cause of the overcurrent is eliminated, and the stability of the output of the inverter power supply 11 can be improved.
- the program for realizing the functions of the power conversion device 21 of the above-described embodiment is mainly provided by being pre-installed in the storage device provided in the power conversion device 21, but not limited to this, the installable format Alternatively, it may be configured to be provided by recording it in a computer-readable recording medium such as a CD-ROM, flexible disk (FD), CD-R, DVD (Digital Versatile Disc), etc. in an executable format file.
- a computer-readable recording medium such as a CD-ROM, flexible disk (FD), CD-R, DVD (Digital Versatile Disc), etc.
- the storage medium is not limited to a medium independent of a computer or an embedded system, but also includes a storage medium in which programs transmitted via LAN, Internet, etc. are downloaded and stored or temporarily stored.
- the program may be stored on a computer connected to a network such as the Internet, and may be provided by being downloaded via the network, or may be configured to be provided or distributed via a network such as the Internet. may
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Inverter Devices (AREA)
Abstract
電力変換装置は変換部と電圧制御部と位相制御部と変調部と制限部とを備える。変換部は電源から出力された直流電力を交流電力に変換して出力する。電圧制御部は変換部からの出力のフィードバック信号に基づいて変換部からの出力電圧の振幅を所定の値に維持するための系統形成制御を行うことにより出力電圧の振幅を変化させる振幅指令を生成する。位相制御部はフィードバック信号に基づいて出力電圧の位相を所定の値に維持するための系統形成制御を行うことにより出力電圧の位相を変化させる位相指令を生成する。変調部は振幅指令及び位相指令に基づいて出力電圧の振幅及び位相を変化させる。制限部は変換部からの出力電流が第1閾値より大きい場合に、電圧制御部における系統形成制御を停止させる処理と、出力電圧の振幅を低減させる処理とを行う。
Description
本発明の実施形態は、電力変換装置及びプログラムに関する。
再生可能エネルギーを利用した発電機、蓄電池等の電源から出力される直流電力を交流電力に変換して出力するインバータ電源において、出力電圧の振幅及び位相を所定の設定値を維持する系統形成(GFM:Grid Forming)型の制御を行う電力変換装置が利用されている。このような電力変換装置においては、過電流(すなわち、出力電流が閾値を超えた状態)を抑制するための対策が必要となる。
本発明の実施形態が解決しようとする課題は、過電流を効果的に抑制可能な系統形成型の電力変換装置及びプログラムを提供することにある。
実施形態の電力変換装置は、変換部と、電圧制御部と、位相制御部と、変調部と、制限部とを備える。変換部は、電源から出力された直流電力を交流電力に変換して出力する。電圧制御部は、変換部からの出力のフィードバック信号に基づいて変換部からの出力電圧の振幅を所定の値に維持するための第1系統形成制御を行うことにより出力電圧の振幅を変化させる振幅指令を生成する。位相制御部は、フィードバック信号に基づいて出力電圧の位相を所定の値に維持するための第2系統形成制御を行うことにより出力電圧の位相を変化させる位相指令を生成する。変調部は、振幅指令に基づいて出力電圧の振幅を変化させ、位相指令に基づいて出力電圧の振幅及び位相を変化させる。制限部は、変換部からの出力電流が第1閾値より大きい場合に、第1系統形成制御を停止させる処理と、出力電圧の振幅を低減させる処理とを行う。
以下、図面を参照しながら実施形態について説明する。
(第1実施形態)
図1は、第1実施形態の電力システム1の構成の一例を示すブロック図である。電力システム1は、インバータ電源11、変圧器12、及び電力系統13を含む。電力システム1は、例えば、インバータ電源11等の複数の電源を含む分散電源を利用して自立した電力系統13を構成する、いわゆるマイクログリッドシステム等であり得る。
図1は、第1実施形態の電力システム1の構成の一例を示すブロック図である。電力システム1は、インバータ電源11、変圧器12、及び電力系統13を含む。電力システム1は、例えば、インバータ電源11等の複数の電源を含む分散電源を利用して自立した電力系統13を構成する、いわゆるマイクログリッドシステム等であり得る。
インバータ電源11は、電源20及び電力変換装置21を含む。電源20は、直流電力を出力するユニットであり、例えば、再生可能エネルギー(例えば太陽光、風力等)を利用した発電機、蓄電池等であり得る。電力変換装置21は、電源20から出力される直流電力を交流電力に変換して出力する装置である。本実施形態の電力変換装置21は、出力電圧の振幅及び位相を所定の設定値を維持する系統形成型の制御を行う。なお、1つの電力変換装置21に複数の電源20が接続されてもよい。
インバータ電源11(電力変換装置21)から出力された交流電力は、変圧器12により昇圧された後、電力系統13に出力される。なお、インバータ電源11や電力系統13の特性によっては変圧器12が不要となる場合がある。
図2は、第1実施形態の電力変換装置21のハードウェア構成の一例を示すブロック図である。ここで例示する電力変換装置21は、電力変換回路31、高周波フィルタ回路32、及び制御装置33(情報処理装置の一例)を備える。
電力変換回路31は、電源20から出力された直流電力を交流電力に変換する回路であり、例えば、コンバータ回路、PWM(Pulse Width Modulation)回路等を利用して構成され得る。高周波フィルタ回路32は、電力変換回路31の出力に対して高周波フィルタ(ローパスフィルタ)処理を行う回路である。制御装置33は、CPU(Central Processing Unit)、メモリ等を含み、メモリに記憶されたプログラムに従って所定の演算処理や制御処理を実行する集積回路である。制御装置33は、ASIC(Application Specific Integrated Circuit)、FPGA(Field Programmable Gate Array)等を利用して構成されてもよい。
電力変換回路31は、制御装置33から出力される変調指令に基づいて出力電圧の振幅及び位相を変化させる。制御装置33は、電力変換回路31からの出力のフィードバック信号に基づいて系統形成制御を行い、電力変換装置21からの出力電力Pout(出力電圧VS)の振幅及び位相が所定の設定値に維持されるように変調指令を生成する。ここで例示する構成においては、制御装置33は、高周波フィルタ回路32からの出力電流IS及び高周波フィルタ回路32からの出力電圧VSに基づいて有効電力及び無効電力を算出する。
また、本実施形態の制御装置33は、過電流が検出された場合、すなわち出力電流Isが予め設定された閾値を超えた場合に、出力電流ISを低減させる機能を有する。
図3は、第1実施形態の電力変換装置21の機能構成の一例を示すブロック図である。本実施形態の電力変換装置21は、変換部101、電圧制御部102、位相制御部103、変調部104、及び制限部105を備える。これらの機能的構成要素101~105は、例えば、図2に例示したようなハードウェア要素と、制御装置33を制御するプログラム等のソフトウェア要素との協働により構成され得る。
変換部101は、電源20から出力された直流電力を交流電力に変換した出力電力(有効出力電力)Poutを出力する。このとき、変換部101は、変調指令に応じて振幅及び位相が調整された出力電圧VSを出力する。
電圧制御部102は、変換部101からの出力電圧VSの振幅を変化させる振幅指令を生成する。本実施形態の電圧制御部102は、変換部101からの出力のフィードバック信号に基づいて出力電圧VSの振幅を所定の設定値に維持するための第1系統形成制御を行うことにより、出力電圧VSの振幅が設定値に維持されるように振幅指令を生成する。
位相制御部103は、変換部101からの出力電圧VSの位相を変化させる位相指令を生成する。本実施形態の位相制御部103は、変換部101からの出力のフィードバック信号に基づいて出力電圧VSの位相を所定の設定値に維持するための第2系統形成制御を行うことにより、出力電圧VSの位相が設定値に維持されるように位相指令を生成する。
変調部104は、電圧制御部102により生成された振幅指令と位相制御部103により生成された位相指令とに基づいて出力電圧VSの振幅及び位相を変化させる変調指令(出力電圧瞬時指令)を生成する。
制限部105は、過電流が検出された場合、すなわち変換部101からの出力電流ISが予め設定された閾値より大きくなった場合に、電圧制御部102における第1系統形成制御を停止させる処理と、出力電圧VSの振幅を低減させる処理とを行う。具体的には、過電流が検出された場合に、制限部105は、電圧制御部102における第1系統形成制御の稼働/停止を切り替えるためのGFM切替信号を出力すると共に、出力電圧VSの振幅が低減するように振幅指令を調整する制限信号VLIMを出力する。
図4は、第1実施形態の電圧制御部102、位相制御部103、変調部104、及び制限部105における処理の一例を示す制御ブロック図である。電圧制御部102において、無効電力指令値Qrefから無効電力出力値Qoutを減算した値に対するQ-Vドループ制御により、電圧指令オフセット値Voffsetを演算する。基準電圧設定値Vsetと電圧指令オフセット値Voffsetとを加算した第1電圧設定値V1を演算する。第1電圧設定値V1からd軸系統電圧Vsdを減算した値に対する自動電圧調整処理(AVR:Automatic Voltage Regulator)により第2電圧設定値V2を演算する。第1電圧設定値V1と第2電圧設定値V2とを加算することにより、振幅指令としてのインバータ出力d軸電圧指令値Vdrefを演算する。
位相制御部103において、有効電力指令値Prefから有効電力出力値Poutを減算した値に対するP-fドループ制御又はVSG(Virtual Synchronous Generator)制御により演算された値ω1と基準周波数ω0とから、インバータ出力電圧周波数の基準周波数ω0からの偏差Δωmを演算する。偏差Δωmと基準周波数ω0とを加算したインバータ出力電圧周波数ωmを積分要素の伝達関数1/Sで積分することにより、位相指令としてのインバータ出力電圧位相θGFMを演算する。ここで、sはラプラス演算子である。
変調部104において、インバータ出力d軸電圧指令値Vdref、インバータ出力q軸電圧指令値Vqref、及びインバータ出力電圧位相θGFMに基づいて、変調指令としてのインバータ出力電圧指令値Vref_GFMを演算し、変換部101のPWM回路に出力する。
制限部105は、変換部101からの出力電流ISに基づいてGFM切替信号及び制限信号VLIMを電圧制御部102に対して出力する。
図5は、第1実施形態の制限部105の構成の一例を示すブロック図である。本実施形態の制限部105は、PI制御部201及びヒステリシス制御部202(切替制御部の一例)を備える。
PI制御部201は、出力電流ISと第1閾値ITHとの差分値ΔIに基づいて制限信号VLIMを生成する。ここでは、ΔI=ITH-ISであるものとする。従って、出力電流ISが第1閾値ITHより大きい状態(過電流が発生している状態)においては、差分値ΔIは負の値となる。制限信号VLIMは、電圧制御部102により生成された振幅指令としてのインバータ出力d軸電圧指令値Vdrefに加算される。このとき、PI制御部201から出力される制限信号VLIMの値はフィルタ処理により必ず負の値となるため、PI制御部201の稼働時においてはインバータ出力d軸電圧指令値Vdrefが低減されることとなる。
図6は、第1実施形態のPI制御部201の構成の一例を示すブロック図である。PI制御部201は、比例処理部211及び積分処理部212を備える。比例処理部211は、差分値ΔIに対する比例制御により差分値ΔIにゲインを積算したゲイン値を演算する。このとき、比例処理部211の前段において比例処理部211に負の値の差分値ΔIのみが入力されるようにフィルタ処理が施される。積分処理部212は、差分値ΔIに対する積分制御により差分値ΔIの経時変化の積分値を演算する。このとき、負の値の積分値のみが出力されるようにフィルタ処理が施される。そして、比例処理部211により演算されたゲイン値と積分処理部212により演算された積分値とを加算することにより制限信号VLIMが生成される。なお、図6において、フィルタ処理の下限値を示す値-1.0e6は、負の無限値を表す値として例示されたものである。当該下限値はこれに限定されるものではなく、例えば、接続先の系統(例えば電力系統13)が許容する電圧低減量に基づいて設定される値等であってもよい。
ヒステリシス制御部202(図5参照)は、差分値ΔIに基づいて、電圧制御部102における第1系統形成制御の稼働/停止を切り替えるGFM切替信号と、PI制御部201の稼働/停止を切り替えるPI切替信号とを出力する。本実施形態のヒステリシス制御部202は、出力電流ISが第1閾値ITH(例えば1.0pu)より大きくなったとき(ΔI<0)、電圧制御部102における第1系統形成制御を停止させると共にPI制御部201を稼働させるように動作する。また、ヒステリシス制御部202は、出力電流ISが第1閾値ITHより小さい第2閾値(例えば0.9pu)以下となったとき(ΔI≧0.1)、電圧制御部102における第1系統形成制御を稼働させると共にPI制御部201を停止させるように動作する。これにより、出力電流ISが第1閾値ITH付近で細かく変動する場合であってもチャタリングやハンチングを抑制できる。
図7は、第1実施形態のヒステリシス制御部202における処理の一例を示すフローチャートである。電力変換装置21の稼働中において、ヒステリシス制御部202は、ΔI<0であるか否か(出力電流ISが第1閾値1.0puより大きいか否か)を判定する(S101)。ΔI<0でない場合(S101:No)、過電流は発生していないと判断できるため、ヒステリシス制御部202は、GFM切替信号をON(電圧制御部102における第1系統形成制御を稼働)とし、PI切替信号をOFF(PI制御部201を停止)とした後(S104)、ステップS101が再度実行される。
ΔI<0である場合(S101:Yes)、過電流が発生していると判断できるため、ヒステリシス制御部202は、GFM切替信号をOFF(電圧制御部102における第1系統形成制御を停止)とし、PI切替信号をON(PI制御部201を稼働)とする(S102)。その後、ヒステリシス制御部202は、ΔI≧0.1であるか否か(出力電流ISが第2閾値0.9pu以下か否か)を判定する(S103)。ΔI≧0.1でない場合(S103:No)、ステップS102が再度実行される。ΔI≧0.1である場合(S103:Yes)、GFM切替信号をONとし、PI切替信号をOFFとした後(S104)、ステップS101が再度実行される。
上記実施形態によれば、過電流の発生が検知された場合に、電圧制御部102における第1系統形成制御を停止させると共に、出力電圧VSの振幅を低減させる制限信号VLIMが出力される。これにより、系統形成型の電力変換装置21における過電流を効果的に抑制できる。
以下に他の実施形態について図面を参照して説明するが、第1実施形態と同一又は同様の箇所については同一の符号を付してその説明を省略する。
(第2実施形態)
図8は、第2実施形態の制限部301の構成の一例を示すブロック図である。本実施形態の制限部301は、PI制御部201、ヒステリシス制御部202、一次遅れフィルタ311(フィルタ部の一例)、ゲイン部312、及び加算部313を備える。
図8は、第2実施形態の制限部301の構成の一例を示すブロック図である。本実施形態の制限部301は、PI制御部201、ヒステリシス制御部202、一次遅れフィルタ311(フィルタ部の一例)、ゲイン部312、及び加算部313を備える。
一次遅れフィルタ311は、差分値ΔIに対して所定の時定数(例えば数ms~数10ms)の一次遅れフィルタ処理を行う。本実施形態のPI制御部201の比例処理部211(図6参照)は、一次遅れフィルタ311からの出力に対する比例処理により当該出力にゲインを積算した第1ゲイン値を演算する。また、本実施形態のPI制御部201の積分処理部212(図6参照)は、一次遅れフィルタ311からの出力に対する積分処理により当該出力の経時変化の積分値を演算する。そして、当該第1ゲイン値と当該積分値とを加算することにより第1信号VA1が生成される。このとき、PI制御部201から負の値の第1信号VA1のみが出力されるようにフィルタ処理が施される。なお、当該フィルタ処理の下限値を示す値-1.0e6は、負の無限値を表す値として例示されたものであり、これに限定されるものではない。当該下限値は、例えば、接続先の系統(例えば電力系統13)が許容する電圧低減量に基づいて設定される値等であってもよい。
ゲイン部312は、差分値ΔIに対する比例処理により差分値ΔIにゲインを積算した第2ゲイン値VA2を演算する。このとき、負の差分値ΔIのみがゲイン部312に入力されるようにフィルタ処理が施される。なお、当該フィルタ処理の下限値を示す値-1.0e6は、負の無限値を表す値として例示されたものであり、これに限定されるものではない。当該下限値は、例えば、接続先の系統(例えば電力系統13)が許容する電圧低減量に基づいて設定される値等であってもよい。
加算部313は、PI制御部201により生成された第1信号VA1とゲイン部312により生成された第2ゲイン値VA2とを加算することにより制限信号VLIMを生成する。このとき、制限信号VLIMは必ず負の値を示すものとなる。
上記のように、一次遅れフィルタ311を追加することにより、事故等による出力電流ISの急激な変動が吸収されるため、PI制御部201の動作を安定させることができる。また、ゲイン部312を追加してPI制御部201におけるゲインとは別のルートでゲインを演算することにより、PI制御部201において発生する可能性がある遅れ要素を補間できる。これにより、安定性及び応答性を向上させることができる。
(第3実施形態)
図9は、第3実施形態の制限部401の構成の一例を示すブロック図である。本実施形態の制限部401は、PID制御部411及びヒステリシス制御部202を備える。
図9は、第3実施形態の制限部401の構成の一例を示すブロック図である。本実施形態の制限部401は、PID制御部411及びヒステリシス制御部202を備える。
図10は、第3実施形態のPID制御部411の構成の一例を示すブロック図である。PID制御部411は、比例処理部211、積分処理部212、一次遅れフィルタ421、デッドバンド処理部422、及び微分処理部423を備える。一次遅れフィルタ421は、差分値ΔIに対して所定の時定数(例えば数ms~数10ms)の一次遅れフィルタ処理を行う。比例処理部211は、一次遅れフィルタ421からの出力に対する比例処理により当該出力にゲインを積算したゲイン値を演算する。このとき、負の値のみが比例処理部211に入力されるようにフィルタ処理が施される。積分処理部212は、一次遅れフィルタ421からの出力に対する積分処理により当該出力の経時変化の積分値を演算する。このとき、積分処理部212から負の値のみが出力されるようにフィルタ処理が施される。デッドバンド処理部422は、差分値ΔIの負の値のみを通過させる。微分処理部423は、デッドバンド処理部422の出力に対する微分処理により当該出力の経時変化の微分値を演算する。このとき、微分処理部423は、出力電流ISが第1閾値ITHより所定以上大きく且つ増加傾向にある場合にのみ動作する。また、微分処理部423から負の値のみが出力されるようにフィルタ処理が施される。そして、当該第1ゲイン値と当該積分値と当該微分値とを加算することにより制限信号VLIMが生成され、PID制御部411から制限信号VLIMが出力される。このとき、図9に示されるように、PID制御部411から負の値のみが出力されるようにフィルタ処理が施される。なお、図9及び図10において、フィルタ処理の下限値を示す値-1.0e6は、負の無限値を表す値として例示されたものであり、これに限定されるものではない。当該下限値は、例えば、接続先の系統(例えば電力系統13)が許容する電圧低減量に基づいて設定される値等であってもよい。
本実施形態のヒステリシス制御部202(図9参照)は、差分値ΔIに基づいて、電圧制御部102における第1系統形成制御の稼働/停止を切り替えるGFM切替信号と、PID制御部411の稼働/停止を切り替えるPID切替信号とを出力する。本実施形態のヒステリシス制御部202は、第1実施形態と同様に、出力電流ISが第1閾値ITH(例えば1.0pu)より大きくなったとき(ΔI<0)、電圧制御部102における第1系統形成制御を停止させると共にPID制御部411を稼働させるように動作する。また、ヒステリシス制御部202は、出力電流ISが第1閾値ITHより小さい第2閾値(例えば0.9pu)以下となったとき(ΔI≧0.1)、電圧制御部102における第1系統形成制御を稼働させると共にPID制御部411を停止させるように動作する。
上記のように、微分処理部423を追加することにより、出力電流ISが増加傾向にある場合に制限信号VLIMによる低減量が大きくなるため、過電流発生時における電流抑制効果が向上する。
(第4実施形態)
図11は、第4実施形態の制限部501の構成の一例を示すブロック図である。本実施形態の制限部501は、PI制御部201、一次遅れフィルタ311、ゲイン部312、加算部313、第1比較器511、第2比較器512、及びOR回路513(切替制御部の一例)を備える。
図11は、第4実施形態の制限部501の構成の一例を示すブロック図である。本実施形態の制限部501は、PI制御部201、一次遅れフィルタ311、ゲイン部312、加算部313、第1比較器511、第2比較器512、及びOR回路513(切替制御部の一例)を備える。
一次遅れフィルタ311は、差分値ΔIに対して所定の時定数(例えば数ms~数10ms)の一次遅れフィルタ処理を行う。本実施形態のPI制御部201の比例処理部211(図6参照)は、一次遅れフィルタ311からの出力に対する比例処理により当該出力にゲインを積算した第1ゲイン値を演算する。また、本実施形態のPI制御部201の積分処理部212(図6参照)は、一次遅れフィルタ311からの出力に対する積分処理により当該出力の経時変化の積分値を演算する。そして、当該第1ゲイン値と当該積分値とを加算することにより第1信号VA1が生成される。このとき、PI制御部201から負の値のみが出力されるようにフィルタ処理が施される。ゲイン部312は、差分値ΔIに対する比例処理により差分値ΔIにゲインを積算した第2ゲイン値VA2を演算する。このとき、負の値のみがゲイン部312に入力されるようにフィルタ処理が施される。加算部313は、PI制御部201により生成された第1信号VA1とゲイン部312により生成された第2ゲイン値VA2とを加算することにより制限信号VLIMを生成する。なお、図11において、フィルタ処理の下限値を示す値-1.0e6は、負の無限値を表す値として例示されたものであり、これに限定されるものではない。当該下限値は、例えば、接続先の系統(例えば電力系統13)が許容する電圧低減量に基づいて設定される値等であってもよい。
第1比較器511は、出力電流ISが第1閾値ITHより大きい場合、すなわち差分値ΔIが負の値である場合にON信号を出力する。第2比較器512は、第1信号VA1が負の値である場合にON信号を出力する。OR回路513は、第1比較器511及び第2比較器512の少なくとも一方からON信号が出力された場合に、GFM切替信号をOFF(電圧制御部102における第1系統形成制御を停止)とし、PI切替信号をON(PI制御部201を稼働)とする。また、OR回路513は、第1比較器511及び第2比較器512のいずれからもON信号が出力されない場合に、GFM切替信号をON(電圧制御部における第1系統形成制御を稼働)とし、PI切替信号をOFF(PI制御部201を停止)とする。
図12は、第4実施形態の第1比較器511、第2比較器512、及びOR回路513における処理の一例を示すフローチャートである。電力変換装置21の稼働中において、第1比較器511は、ΔI<0であるか否か(出力電流ISが第1閾値1.0puより大きいか否か)を判定する(S201)。ΔI<0である場合(S201:Yes)、第1比較器511はON信号を出力し(S202)、OR回路513はGFM切替信号をOFF(電圧制御部102における第1系統形成制御を停止)とし、PI切替信号をON(PI制御部201を稼働)とする(S203)。その後ステップS201が再度実行される。
ΔI<0でない場合(S201:No)、第2比較器512は、PI制御部201により生成された第1信号VA1が負の値であるか否かを判定する(S204)。第1信号VA1が負の値である場合(S204:Yes)、ステップS203が実行される。第1信号VA1が負の値でない場合(S204:No)、OR回路513はGFM切替信号をON(電圧制御部102における第1系統形成制御を稼働)とし、PI切替信号をOFF(PI制御部201を停止)とする(S206)。その後ステップS201が再度実行される。
上記構成によれば、出力電流ISが第1閾値ITHを超えるとPI制御部201による制限制御が稼働し、その後PI制御部201により生成される第1信号VA1の値が0以上になると制限制御が停止される。このとき、第1比較器511及び第2比較器512とOR回路513との間に所定(例えば20ms程度)のオフディレイを設けることにより、チャタリングやハンチングを抑制できる。
第1実施形態においては、出力電流ISが一度第1閾値ITH(例えば1pu)超えると、出力電流ISが第2閾値(例えば0.9pu)以下になるまで第1系統形成制御が復帰されない。これに対し、本実施形態によれば、出力電流ISが第1閾値ITH超えた後、第1閾値と第2閾値との間の範囲内(例えば0.9pu<IS<1)に留まっている場合であっても、PI制御部201により生成される第1信号VA1の値が0以上になった場合には、第1系統形成制御が復帰される。これにより、過電流の要因が解消された際に迅速に第1系統形成制御を復帰させることができ、インバータ電源11の出力の安定性を向上させることができる。
上述した実施形態の電力変換装置21の機能を実現するためのプログラムは、主に電力変換装置21が備える記憶装置に予め組み込んで提供されるものであるが、これに限らず、インストール可能な形式又は実行可能な形式のファイルでCD-ROM、フレキシブルディスク(FD)、CD-R、DVD(Digital Versatile Disc)等のコンピュータで読み取り可能な記録媒体に記録して提供するように構成されてもよい。また、記憶媒体は、コンピュータ又は組み込みシステムと独立した媒体に限らず、LAN、インターネット等により伝達されたプログラムをダウンロードして記憶又は一時記憶した記憶媒体も含まれる。
また、上記プログラムをインターネット等のネットワークに接続されたコンピュータ上に格納し、ネットワーク経由でダウンロードさせることにより提供するように構成してもよく、インターネット等のネットワーク経由で提供又は配布するように構成してもよい。
本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、請求の範囲に記載された発明とその均等の範囲に含まれる。
1…電力システム、11…インバータ電源、12…変圧器、13…電力系統、20…電源、21…電力変換装置、31…電力変換回路、32…高周波フィルタ回路、33…制御装置、101…変換部、102…電圧制御部、103…位相制御部、104…変調部、105,301,401,501…制限部、201…PI制御部、202…ヒステリシス制御部、211…比例処理部、212…積分処理部、311,421…一次遅れフィルタ、312…ゲイン部、313…加算部、411…PID制御部、422…デッドバンド処理部、423…微分処理部、511…第1比較器、512…第2比較器、513…OR回路
Claims (6)
- 電源から出力された直流電力を交流電力に変換して出力する変換部と、
前記変換部からの出力のフィードバック信号に基づいて前記変換部からの出力電圧の振幅を所定の値に維持するための第1系統形成制御を行うことにより前記出力電圧の振幅を変化させる振幅指令を生成する電圧制御部と、
前記フィードバック信号に基づいて前記出力電圧の位相を所定の値に維持するための第2系統形成制御を行うことにより前記出力電圧の位相を変化させる位相指令を生成する位相制御部と、
前記振幅指令に基づいて前記出力電圧の振幅を変化させ、前記位相指令に基づいて前記出力電圧の位相を変化させる変調部と、
前記変換部からの出力電流が第1閾値より大きい場合に、前記第1系統形成制御を停止させる処理と、前記出力電圧の振幅を低減させる処理とを行う制限部と、
を備える電力変換装置。 - 前記制限部は、
前記出力電流と前記第1閾値との差分値に対する比例処理によりゲイン値を演算する比例処理部と、前記差分値に対する積分処理により積分値を演算する積分処理部とを含み、前記ゲイン値と前記積分値とに基づいて前記出力電圧の振幅を低減させる制限信号を生成するPI制御部と、
前記出力電流が前記第1閾値より大きい場合に前記第1系統形成制御を停止させると共に前記PI制御部を稼働させ、前記出力電流が前記第1閾値より小さい第2閾値以下である場合に前記第1系統形成制御を稼働させると共に前記PI制御部を停止させる切替制御部と、
を含む、
請求項1に記載の電力変換装置。 - 前記制限部は、
前記出力電流と前記第1閾値との差分値に対して一次遅れフィルタ処理を行うフィルタ部と、
前記フィルタ部からの出力に対する比例処理により第1ゲイン値を演算する比例処理部と、前記フィルタ部からの出力に対する積分処理により積分値を演算する積分処理部とを含み、前記第1ゲイン値と前記積分値とに基づいて第1信号を生成するPI制御部と、
前記差分値に対する比例処理により第2ゲイン値を演算するゲイン部と、
前記第1信号と前記第2ゲイン値とに基づいて前記出力電圧の振幅を低減させる制限信号を生成する加算部と、
前記出力電流が前記第1閾値より大きい場合に前記第1系統形成制御を停止させると共に前記PI制御部を稼働させ、前記出力電流が前記第1閾値より小さい第2閾値以下である場合に前記第1系統形成制御を稼働させると共に前記PI制御部を停止させる切替制御部と、
を含む、
請求項1に記載の電力変換装置。 - 前記制限部は、
前記出力電流と前記第1閾値との差分値に対して一次遅れフィルタ処理を行うフィルタ部と、前記フィルタ部からの出力に対する比例処理によりゲイン値を演算する比例処理部と、前記フィルタ部からの出力に対する積分処理により積分値を演算する積分処理部と、前記差分値に対する微分処理により微分値を演算する微分処理部とを含み、前記ゲイン値と前記積分値と前記微分値とに基づいて前記出力電圧の振幅を低減させる制限信号を生成するPID制御部と、
前記出力電流が前記第1閾値より大きい場合に前記第1系統形成制御を停止させると共に前記PID制御部を稼働させ、前記出力電流が前記第1閾値より小さい第2閾値以下である場合に前記第1系統形成制御を稼働させると共に前記PID制御部を停止させる切替制御部と、
を含む、
請求項1に記載の電力変換装置。 - 前記制限部は、
前記出力電流と前記第1閾値との差分値に対して一次遅れフィルタ処理を行うフィルタ部と、
前記フィルタ部からの出力に対する比例処理により第1ゲイン値を演算する比例処理部と、前記フィルタ部からの出力に対する積分処理により積分値を演算する積分処理部とを含み、前記第1ゲイン値と前記積分値とに基づいて第1信号を生成するPI制御部と、
前記差分値に対する比例処理により第2ゲイン値を演算するゲイン部と、
前記第1信号と前記第2ゲイン値とに基づいて前記出力電圧の振幅を低減させる制限信号を生成する加算部と、
前記出力電流が前記第1閾値より大きい場合にON信号を出力する第1比較器と、
前記第1信号が負の値である場合にON信号を出力する第2比較器と、
前記第1比較器及び前記第2比較器の少なくとも一方からON信号が出力された場合に、前記第1系統形成制御を停止させると共に前記PI制御部を稼働させ、前記第1比較器及び前記第2比較器のいずれからもON信号が出力されない場合に、前記第1系統形成制御を稼働させると共に前記PI制御部を停止させる切替制御部と、
を含む、
請求項1に記載の電力変換装置。 - 電源から出力された直流電力を交流電力に変換して出力する変換部を制御する情報処理装置に、
前記変換部からの出力のフィードバック信号に基づいて前記変換部からの出力電圧の振幅を所定の値に維持するための第1系統形成制御を行うことにより前記出力電圧の振幅を変化させる振幅指令を生成する処理と、
前記フィードバック信号に基づいて前記出力電圧の位相を所定の値に維持するための第2系統形成制御を行うことにより前記出力電圧の位相を変化させる位相指令を生成する処理と、
前記振幅指令に基づいて前記出力電圧の振幅を変化させ、前記位相指令に基づいて前記出力電圧の振幅及び位相を変化させる処理と、
前記変換部からの出力電流が第1閾値より大きい場合に、前記第1系統形成制御を停止させると共に前記出力電圧の振幅を低減させる処理と、
を実行させるプログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2021/044831 WO2023105602A1 (ja) | 2021-12-07 | 2021-12-07 | 電力変換装置及びプログラム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2021/044831 WO2023105602A1 (ja) | 2021-12-07 | 2021-12-07 | 電力変換装置及びプログラム |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2023105602A1 true WO2023105602A1 (ja) | 2023-06-15 |
Family
ID=86729779
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2021/044831 WO2023105602A1 (ja) | 2021-12-07 | 2021-12-07 | 電力変換装置及びプログラム |
Country Status (1)
Country | Link |
---|---|
WO (1) | WO2023105602A1 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012161163A (ja) * | 2011-01-31 | 2012-08-23 | Tohoku Electric Power Co Inc | 直流送電システム |
JP6949286B1 (ja) * | 2021-03-19 | 2021-10-13 | 三菱電機株式会社 | 制御装置、および電力変換装置 |
WO2021205701A1 (ja) * | 2020-04-10 | 2021-10-14 | 株式会社 東芝 | 電力変換装置 |
-
2021
- 2021-12-07 WO PCT/JP2021/044831 patent/WO2023105602A1/ja unknown
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012161163A (ja) * | 2011-01-31 | 2012-08-23 | Tohoku Electric Power Co Inc | 直流送電システム |
WO2021205701A1 (ja) * | 2020-04-10 | 2021-10-14 | 株式会社 東芝 | 電力変換装置 |
JP6949286B1 (ja) * | 2021-03-19 | 2021-10-13 | 三菱電機株式会社 | 制御装置、および電力変換装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10873273B2 (en) | Renewable energy resources integrating power conversion apparatus | |
US9660452B2 (en) | Method and apparatus for controlling electric grid in islanding mode | |
JP5822732B2 (ja) | 3レベル電力変換装置 | |
JP4706361B2 (ja) | 系統安定化装置 | |
US20210257839A1 (en) | Grid system, control device, control method for grid system, and power conversion device | |
Li et al. | An input power factor control strategy for high-power current-source induction motor drive with active front-end | |
US7872441B2 (en) | Systems and methods for operating Z-source inverter inductors in a continuous current mode | |
US20080224651A1 (en) | Method and system for controlling permanent magnet ac machines | |
US20150088326A1 (en) | Wind farm with fast local reactive power control | |
US8934270B2 (en) | Control circuit and method for converters of wind turbines | |
US20180375452A1 (en) | Variable-speed pumped storage power generation apparatus | |
CN108474349B (zh) | 调整风力涡轮机取力器的方法 | |
KR102518186B1 (ko) | Pfc 제어기 및 제어방법 | |
JP5991008B2 (ja) | 風車の過速抑制制御装置 | |
JP5134691B2 (ja) | 自励式無効電力補償装置 | |
WO2019208007A1 (ja) | モータ駆動装置、コントローラ、電動車両システム | |
WO2023105602A1 (ja) | 電力変換装置及びプログラム | |
JP5776308B2 (ja) | 系統連系電力変換装置 | |
JP7452671B2 (ja) | 電動機の制御方法及び電動機システム | |
JP7392885B1 (ja) | 電力変換装置 | |
JP2011036033A (ja) | 自励式無効電力補償装置 | |
WO2023112234A1 (ja) | 電力変換装置及びプログラム | |
WO2023112231A1 (ja) | 電力変換装置及びプログラム | |
JP2001136664A (ja) | 分散形発電システム | |
JP2015109781A (ja) | 系統連系電力変換装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 21967108 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |