WO2022059558A1 - 電子デバイス - Google Patents

電子デバイス Download PDF

Info

Publication number
WO2022059558A1
WO2022059558A1 PCT/JP2021/032820 JP2021032820W WO2022059558A1 WO 2022059558 A1 WO2022059558 A1 WO 2022059558A1 JP 2021032820 W JP2021032820 W JP 2021032820W WO 2022059558 A1 WO2022059558 A1 WO 2022059558A1
Authority
WO
WIPO (PCT)
Prior art keywords
frame
substrate
recess
electronic component
electronic device
Prior art date
Application number
PCT/JP2021/032820
Other languages
English (en)
French (fr)
Inventor
良春 末守
Original Assignee
株式会社村田製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社村田製作所 filed Critical 株式会社村田製作所
Priority to CN202190000684.9U priority Critical patent/CN219591375U/zh
Publication of WO2022059558A1 publication Critical patent/WO2022059558A1/ja
Priority to US18/108,075 priority patent/US20230188113A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/058Holders; Supports for surface acoustic wave devices
    • H03H9/059Holders; Supports for surface acoustic wave devices consisting of mounting pads or bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/10Mounting in enclosures
    • H03H9/1064Mounting in enclosures for surface acoustic wave [SAW] devices
    • H03H9/1085Mounting in enclosures for surface acoustic wave [SAW] devices the enclosure being defined by a non-uniform sealing mass covering the non-active sides of the BAW device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • This disclosure relates to an electronic device in which an electronic component is mounted on a board.
  • surface acoustic wave devices that transmit and receive signals by converting electrical signals and surface acoustic waves (SAW) are widely used.
  • the surface acoustic wave element is face-down mounted on the substrate, and a frame is formed by a photosensitive resin or the like on the substrate surrounding the surface acoustic wave element.
  • the surface acoustic wave element is integrally fixed by a sealing material such as a sealing resin from the surface opposite to the element forming surface (Patent Document 1).
  • the sealing material is prevented from entering between the surface acoustic wave element (an electronic component having a functional element on one main surface) mounted face-down and the substrate. Is provided with a frame surrounding the surface acoustic wave element. However, before sealing the surface acoustic wave element with the encapsulant, between the surface acoustic wave element and the substrate in order to remove dirt (for example, flux) remaining at the joint between the surface acoustic wave element and the substrate. When cleaning with a cleaning liquid, it is difficult for the cleaning liquid to enter between the surface acoustic wave element and the substrate due to the provision of the frame, and it is difficult for the contained cleaning liquid to come out.
  • an object of the present disclosure is to provide an electronic device in which a cleaning liquid easily enters between an electronic component and a substrate, and the contained cleaning liquid easily exits.
  • the electronic device includes an electronic component in which a functional element and a bump are formed on one main surface, a substrate in which the electronic component in which the bump is formed is mounted with the bump as a joint, and a substrate.
  • the electronic component is viewed in a plan view, it is provided with a frame arranged on the substrate around the electronic component and a sealing material for sealing the electronic component and sealing the gap between the frame and the electronic component.
  • the frame has at least one recess on the side of the electronic component.
  • the frame since the frame has a recessed portion at at least one place on the side of the electronic component, the cleaning liquid easily enters between the electronic component and the substrate, and the contained cleaning liquid easily exits.
  • FIG. 1 is a plan view of the electronic device according to the embodiment.
  • FIG. 2 is a cross-sectional view of the electronic device according to the embodiment.
  • the cross-sectional view of FIG. 2 is a cross-sectional view taken along the plane II-II shown in FIG.
  • an elastic surface wave device in which an elastic surface wave element is mounted as an electronic component on a substrate will be described as an example.
  • the electronic device according to the present disclosure is not limited to the surface acoustic wave device, and when an electronic component having a functional element and a bump formed on one of the main surfaces is mounted on the substrate, the space between the electronic component and the substrate is used.
  • Any electronic device may be used as long as it is an electronic device that needs to be hollow to ensure the operation of the functional element.
  • it may be an electronic device such as a thin film bulk elastic wave device or a sensor device having a membrane structure.
  • the surface acoustic wave device 10 shown in FIGS. 1 and 2 includes a surface acoustic wave device 1 formed of a glass epoxy resin or the like, and a surface acoustic wave element 2 face-down mounted on the substrate 1.
  • a frame 3 is arranged around the surface acoustic wave element 2.
  • the surface acoustic wave device 10 seals the surface acoustic wave element 2 mounted on the substrate 1 with the sealing material 4. In addition, in FIG. 1, it is shown through the sealing material 4.
  • the substrate 1 is not limited to the glass epoxy resin, but is a package substrate made of alumina or the like, a silicon substrate, a piezoelectric substrate (lithium niobate (LN), lithium tantalate (LT)), and a substrate with built-in components (polyimide, epoxy resin). , Laminated products such as metal wiring).
  • a plurality of comb-shaped electrodes (IDT electrodes) (not shown), which are functional elements, and a plurality of bumps 21 are formed on one main surface of the piezoelectric substrate 20.
  • the piezoelectric substrate 20 for example, an LTCC substrate is used.
  • the LTCC substrate is formed of a piezoelectric single crystal material such as lithium tantalate (LT), lithium niobate (LN), alumina (Al 2 O 3 ), and sapphire, or a piezoelectric laminated material made of silicon (Si).
  • LT lithium tantalate
  • LN lithium niobate
  • Al 2 O 3 alumina
  • Si silicon
  • the IDT electrode is formed by using an electrode material such as a simple substance metal consisting of at least one of aluminum, copper, silver, gold, titanium, tungsten, platinum, chromium, nickel and molybdenum, or an alloy containing these as a main component. ..
  • the surface acoustic wave element 2 forms an elastic surface wave resonator by the piezoelectric substrate 20 and the IDT electrode.
  • the bump 21 is a connection terminal for making an electrical connection between the surface acoustic wave element 2 and the substrate 1.
  • solder will be described as an example, but a material such as gold, silver, or copper may be used.
  • the frame 3 is formed of a photosensitive material such as polyimide, and is arranged on the substrate 1 in order to prevent the sealing material 4 from penetrating between the surface acoustic wave element 2 and the substrate 1. That is, the elastic surface wave device 10 can keep the space between the elastic surface wave element 2 and the substrate 1 hollow even after being sealed with the sealing material 4 by providing the frame 3 on the substrate 1.
  • a photosensitive material such as polyimide
  • the sealing material 4 In order to remove (for example, flux), the space between the surface acoustic wave element 2 and the substrate 1 is cleaned with a cleaning liquid.
  • the frame 3 dams the sealing material 4 from entering between the surface acoustic wave element 2 and the substrate 1, it is difficult for the cleaning liquid to enter between the surface acoustic wave element 2 and the substrate 1. In addition, it becomes difficult for the contained cleaning liquid to come out.
  • At least one recessed portion 5 is provided in the frame 3 on the side of the surface acoustic wave element 2.
  • the frame 3 prevents the sealing material 4 from entering between the surface acoustic wave element 2 and the substrate 1, and the cleaning liquid is taken in and out from the recessed portion 5 provided in the frame 3 to allow the surface acoustic wave element 2 and the substrate 1 to flow in and out.
  • the cleaning liquid can easily enter between 1 and 1, and the contained cleaning liquid can easily come out.
  • one recess 5 is provided on each side of the frame 3, and a total of four recesses are provided, but at least one recess may be provided on the frame 3. Further, by providing the recessed portion 5 on the side of the surface acoustic wave element 2 of the frame 3 and providing a portion where the gap between the frame 3 and the surface acoustic wave element 2 is widened, the space between the surface acoustic wave element 2 and the substrate 1 is provided. It is easy for the cleaning liquid to enter and the cleaning liquid that has entered is easy to come out.
  • a plurality of recessed portions 5 in the frame 3 it becomes easier for the cleaning liquid to enter between the surface acoustic wave element 2 and the substrate 1, and the cleaning liquid contained therein can be more easily discharged.
  • a plurality of recessed portions 5 are provided on the sides of the frame 3 facing each other via the surface acoustic wave element 2. For example, one place is provided so as to face each of the short sides of the frame 3. Alternatively, one place is provided so as to face each of the long sides of the frame 3.
  • the recessed portion 5 reaches the surface of the substrate 1 as can be seen from FIG. Therefore, the sealing material 4 is provided along the recessed portion 5 and is in contact with the surface of the substrate 1.
  • the sealing material 4 that has penetrated along the recessed portion 5 comes into contact with the surface of the substrate 1, thereby increasing the bonding strength between the sealing material 4 and the substrate 1.
  • the surface acoustic wave element 2 mounted on the substrate 1 is viewed in a plan view, it is not necessary that all the regions of the recessed portion 5 reach the surface of the substrate 1, and at least a part of the recessed portion 5 is the substrate 1. It suffices to reach the surface of.
  • the encapsulant 4 is an epoxy resin used for molding general electronic parts, and contains fillers such as silica and alumina. Therefore, the sealing material 4 has a higher viscosity than the cleaning liquid. Specifically, the encapsulant 4 contains 30% by weight to 85% by weight of a filler having an average diameter of 0.4 ⁇ m to 50 ⁇ m in the epoxy resin.
  • the epoxy resin and the curing agent are not particularly limited.
  • FIG. 3 is a diagram for explaining the size of the recessed portion 5 formed in the frame 3 of the electronic device according to the embodiment.
  • FIG. 3A is a plan view of the surface acoustic wave element 2 mounted on the substrate 1 in a plan view, and is shown through the encapsulant 4.
  • FIG. 3B is a cross-sectional view of the frame 3 provided with the recessed portion 5.
  • the length in the direction along the side of the frame 3 is defined as the length of the recess 5, and is orthogonal to the direction along the side of the frame 3 to the end of the surface acoustic wave element 2.
  • the length of be the width of the recessed portion 5.
  • the length from the deepest portion of the recessed portion 5 to one main surface of the surface acoustic wave element 2 in the direction perpendicular to the surface of the substrate 1 is the depth of the recessed portion 5. Let's say. When the recessed portion 5 reaches the surface of the substrate 1, the deepest portion of the recessed portion 5 is the surface of the substrate 1.
  • the size of the recessed portion 5 is defined as described above, it is preferable that at least one of the length, width, and depth of the recessed portion 5 formed in the frame 3 is less than 30 ⁇ m.
  • the sealing material 4 which has a higher viscosity than the cleaning liquid, to pass through the recess 5, and surface acoustic waves. It becomes more difficult to penetrate between the element 2 and the substrate 1.
  • the width of the recessed portion 5 is not only the length of the recessed portion 5 formed in the frame 3 but also the length to the end of the surface acoustic wave element 2. Therefore, when the width of the recess 5 is 30 ⁇ m and the gap between the frame 3 and the surface acoustic wave element 2 is 10 ⁇ m, the length of the recess 5 formed in the frame 3 may be only 20 ⁇ m.
  • the depth of the recessed portion 5 is the length from the deepest portion of the recessed portion 5 to one main surface of the surface acoustic wave element 2, and is the length from the deepest portion of the recessed portion 5 to the uppermost surface of the frame 3. do not have. That is, the height of the frame 3 does not necessarily have to be higher than the height to one main surface of the surface acoustic wave element 2, and may be lower than the height of one main surface of the surface acoustic wave element 2.
  • the width of the recessed portion 5 is not determined only by the size of the recessed portion 5 formed in the frame 3, but varies depending on the gap between the frame 3 and the surface acoustic wave element 2.
  • the gap between the frame 3 and the surface acoustic wave element 2 depends on the accuracy of mounting the surface acoustic wave element 2 on the substrate 1. Even if the surface acoustic wave element 2 can be mounted on the substrate 1 by self-alignment by the bump 21 (solder bump) using solder, an error occurs in the width of the recess 5 due to the variation in mounting.
  • the depth of the recessed portion 5 is not determined only by the size of the recessed portion 5 formed in the frame 3, but varies depending on the height to one main surface of the surface acoustic wave element 2.
  • the height to one main surface of the surface acoustic wave element 2 depends on the accuracy of mounting the surface acoustic wave element 2 on the substrate 1. Even if the diameters of the bumps 21 are the same, an error occurs in the depth of the recessed portion 5 due to the variation when the surface acoustic wave element 2 is mounted on the substrate 1.
  • the length of the recess 5 is determined only by the size of the recess 5 formed in the frame 3. Therefore, the length of the recessed portion 5 is less likely to be affected by variations during mounting, and errors are less likely to occur. Therefore, it is preferable that the recessed portion 5 formed in the frame 3 has a length of less than 30 ⁇ m. By setting the length of the recessed portion 5 to less than 30 ⁇ m, the portion of the size of the recessed portion 5 having a length of less than 30 ⁇ m is less likely to be affected by variations when the surface acoustic wave element 2 is mounted on the substrate 1.
  • FIG. 4 is a diagram for explaining an installation area of the recessed portion 5 formed in the frame 3 of the electronic device according to the embodiment.
  • the installation area is the area of the frame 3 excluding the portion facing the portion where the bump 21 is formed. That is, as shown in FIG. 4, a perpendicular line is drawn with respect to the frame 3 from both ends (corresponding to the diameter of the bump 21) of the portion where the bump 21 is formed, and the area excluding the area between the perpendicular lines is the installation area. It is supposed to be.
  • the installation area shown in FIG. 4 does not show all the installation areas of the frame 3, and the installation areas are shown for one of the long sides of the frame 3 and one of the short sides of the frame 3.
  • FIG. 5 is a diagram for explaining an arrangement example of a recessed portion formed in the frame of the electronic device according to the embodiment.
  • the figures shown in FIG. 5 are plan views when the surface acoustic wave element 2 mounted on the substrate 1 is viewed in a plan view, and are shown through the sealing material 4.
  • one recessed portion 5 is formed on each of the short sides of the frame 3, and no recessed portion 5 is formed on the long side of the frame 3.
  • one recess 5 is formed on each of the short sides of the frame 3
  • one recess 5 is formed on each of the long sides of the frame 3. It has been.
  • two recesses 5 are formed on one long side of the frame 3 and one recess 5 is formed on the other long side, and the recesses 5 are formed on the short side of the frame 3. 5 is not formed.
  • the arrangement example of the recessed portion 5 shown in FIGS. 5 (a) to 5 (c) is an example, and may be another arrangement.
  • FIG. 6 is a diagram showing a modified example of a frame composed of a plurality of parts.
  • the frame shown in FIG. 6 is composed of four parts when the frame 3 is viewed in a plan view, and the frames 3a to 3d surround the surface acoustic wave element 2.
  • the frame shown in FIG. 6 is an example, and the frame may be composed of two parts, or the frame may be composed of five or more parts.
  • FIG. 7 is a diagram showing a modified example of a frame composed of a plurality of layers.
  • the frame shown in FIG. 7 is composed of two layers, and is composed of two layers of a metal wiring frame 3e and a photosensitive material frame 3f.
  • the frame shown in FIG. 7 is an example, and the frame may be composed of three or more layers.
  • the electronic device (elastic surface wave device 10) according to the present embodiment has an electronic component (elastic surface wave element 2) in which a functional element and a bump 21 are formed on one main surface, and a bump 21.
  • a substrate 1 in which an electronic component in which a component is formed is mounted with a bump 21 as a joint, a frame 3 arranged on the substrate 1 around the electronic component when the electronic component mounted on the substrate 1 is viewed in a plan view, and an electron.
  • a sealing material 4 for sealing a component and sealing a gap between a frame and an electronic component is provided.
  • the frame 3 has a recess 5 at at least one position on the side of the electronic component.
  • the cleaning liquid can be easily entered between the electronic component and the substrate 1 by using the recessed portion 5, and the contained cleaning liquid can be easily discharged.
  • the frame 3 it is possible to prevent the electronic components from being displaced with respect to the substrate 1 when the electronic components are mounted on the substrate 1. Further, by providing the recessed portion 5 in the frame 3, the continuity of the frame is lowered, so that the shape change of the frame (for example, the occurrence of warpage) can be suppressed.
  • the recessed portion 5 reaches the surface of the substrate 1, and the sealing material 4 is provided along the recessed portion 5 and comes into contact with the surface of the substrate 1. As a result, the bonding strength between the sealing material 4 and the substrate 1 is increased.
  • the frame 3 preferably has a plurality of recesses 5.
  • the plurality of recessed portions 5 are provided on the sides of the frames 3 facing each other via the electronic components.
  • the area of the frame 3 excluding the portion facing the portion where the bump 21 is formed is set as the installation area of the recess portion 5.
  • the recessed portion 5 can be arranged at a position that is not affected by the bump 21.
  • the length along the side of the frame 3 is the length of the recess 5, and the length perpendicular to the direction along the side of the frame 3 to the end of the electronic component is the width of the recess 5 and the substrate 1.
  • the recessed portion 5 has at least the length, width, and depth.
  • One is preferably less than 30 ⁇ m.
  • the length along the side of the frame 3 is the length of the recess 5, and the length perpendicular to the direction along the side of the frame 3 to the end of the electronic component is the width of the recess 5 and the substrate 1.
  • the length of the recessed portion 5 is less than 30 ⁇ m. Is preferable. As a result, the portion of the recessed portion 5 having a size of less than 30 ⁇ m is less likely to be affected by variations when the electronic components are mounted on the substrate 1.
  • the frame 3 is composed of a plurality of parts when the frame 3 is viewed in a plan view. As a result, by forming the frame 3 with a plurality of portions, the continuity of the frame is further lowered, so that the shape change of the frame (for example, the occurrence of warpage) can be suppressed.
  • the frame 3 is composed of a plurality of layers. This increases the degree of freedom in manufacturing the frame 3.
  • the bump 21 is preferably a solder bump. This facilitates face-down mounting of electronic components on the substrate 1.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Acoustics & Sound (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Surface Acoustic Wave Elements And Circuit Networks Thereof (AREA)

Abstract

本実施の形態に係る弾性表面波装置(10)は、一方の主面に、機能素子およびバンプ(21)が形成された弾性表面波素子(2)と、バンプ(21)が形成された弾性表面波素子(2)がバンプ(21)を接合部として実装される基板(1)と、基板(1)に実装した弾性表面波素子(2)を平面視した場合に、弾性表面波素子(2)の周囲の基板(1)に配置される枠(3)と、弾性表面波素子(2)を封止するとともに、枠と電子部品との隙間を封止する封止材(4)と、を備える。枠(3)は、弾性表面波素子(2)の側の少なくとも1か所に窪み部(5)を有する。

Description

電子デバイス
 本開示は、電子部品を基板に実装する電子デバイスに関する。
 携帯電話などの移動体通信の分野では、電気信号と弾性表面波(SAW)との変換を行って信号を送受信する弾性表面波デバイスが広く用いられる。弾性表面波デバイスでは、弾性表面波素子が基板にフェイスダウン実装され、当該弾性表面波素子を囲む基板上に感光性樹脂などにより枠が形成されている。さらに、弾性表面波デバイスでは、弾性表面波素子の素子形成面と反対側の面から封止樹脂などの封止材により一体的に固定されている(特許文献1)。
特開2003-168942号公報
 特許文献1の弾性表面波デバイスのような電子デバイスでは、フェイスダウン実装された弾性表面波素子(一方の主面に機能素子を有する電子部品)と基板との間に封止材が侵入しないように弾性表面波素子を囲む枠が設けられる。しかし、封止材で弾性表面波素子を封止する前に、弾性表面波素子と基板との接合部に残った汚れ(例えばフラックスなど)を除去するために弾性表面波素子と基板との間を洗浄液で洗浄する場合、当該枠が設けられていることで、弾性表面波素子と基板との間に洗浄液が入りにくく、また入った洗浄液が出にくい。
 そこで、本開示の目的は、電子部品と基板との間に洗浄液が入りやすく、また入った洗浄液が出やすい電子デバイスを提供することである。
 本開示の一形態に係る電子デバイスは、一方の主面に機能素子およびバンプが形成された電子部品と、バンプが形成された電子部品がバンプを接合部として実装される基板と、基板に実装した電子部品を平面視した場合に、電子部品の周囲の基板に配置される枠と、電子部品を封止するとともに、枠と電子部品との隙間を封止する封止材と、を備え、枠は、電子部品の側の少なくとも1か所に窪み部を有する。
 本開示の一形態によれば、電子部品の側の少なくとも1か所に窪み部を枠が有するので、電子部品と基板との間に洗浄液が入りやすく、また入った洗浄液が出やすい。
実施の形態に係る電子デバイスの平面図である。 実施の形態に係る電子デバイスの断面図である。 実施の形態に係る電子デバイスの枠に形成する窪み部のサイズを説明するための図である。 実施の形態に係る電子デバイスの枠に形成する窪み部の設置エリアを説明するための図である。 実施の形態に係る電子デバイスの枠に形成する窪み部の配置例を説明するための図である。 複数の部分で構成されている枠の変形例を示す図である。 複数の層で構成されている枠の変形例を示す図である。
 以下、実施の形態に係る電子デバイスについて図面に基づいて説明する。以下の説明では、同一の部品には同一の符号を付してある。それらの名称および機能も同じである。したがって、それらについての詳細な説明は繰り返さない。
 (実施の形態)
 図1は、実施の形態に係る電子デバイスの平面図である。図2は、実施の形態に係る電子デバイスの断面図である。図2の断面図は、図1に示すII-II面での断面図である。実施の形態に係る電子デバイスは、基板に電子部品として弾性表面波素子を実装した弾性表面波装置を一例に説明する。なお、本開示に係る電子デバイスは、弾性表面波装置に限定されず、一方の主面に、機能素子およびバンプが形成された電子部品を基板に実装した場合に、電子部品と基板との間を中空にして機能素子の動作を確保する必要がある電子デバイスであれば何れの電子デバイスであってもよい。例えば、薄膜バルク弾性波装置や、メンブレン構造を有するセンサ装置などの電子デバイスであってもよい。
 図1および図2に示す弾性表面波装置10は、ガラスエポキシ樹脂などで形成される基板1と、当該基板1上にフェイスダウン実装された弾性表面波素子2と、を備える。基板1には、実装した弾性表面波素子2を平面視した場合(図1)に、弾性表面波素子2の周囲に枠3が配置してある。さらに、弾性表面波装置10は、基板1に実装した弾性表面波素子2を封止材4で封止してある。なお、図1では、封止材4を透過して図示してある。
 基板1には、弾性表面波素子2と電気的に接続するための電極(図示せず)が形成してあり、当該電極が弾性表面波装置10の一方の主面に設けたバンプ21と接続される。基板1は、ガラスエポキシ樹脂に限定されず、アルミナなどで形成されるパッケージ基板、シリコン基板、圧電基板(ニオブ酸リチウム(LN)、タンタル酸リチウム(LT))、部品内蔵基板(ポリイミド、エポキシ樹脂、金属配線などの積層品)などであってもよい。
 弾性表面波素子2は、圧電基板20の一方の主面に、機能素子である複数の櫛歯状電極(IDT電極)(図示せず)と、複数のバンプ21とが形成されている。
 圧電基板20としては、例えば、LTCC基板が用いられる。LTCC基板は、タンタル酸リチウム(LT)、ニオブ酸リチウム(LN)、アルミナ(Al)、およびサファイアのような圧電単結晶材料、あるいは、シリコン(Si)からなる圧電積層材料により形成される。
 IDT電極は、たとえばアルミニウム、銅、銀、金、チタン、タングステン、白金、クロム、ニッケル、モリブデンの少なくとも一種からなる単体金属、またはこれらを主成分とする合金などの電極材を用いて形成される。弾性表面波素子2は、圧電基板20とIDT電極とによって弾性表面波共振子を形成する。
 バンプ21は、弾性表面波素子2と基板1との間の電気的接続を行なうための接続端子である。バンプ21の材料としては、はんだを一例に説明するが、金、銀、銅などの材料でもよい。
 枠3は、ポリイミドなどの感光性材料で形成され、封止材4が弾性表面波素子2と基板1との間に侵入しないようにせき止めるために基板1に配置されている。つまり、弾性表面波装置10は、基板1に枠3を設けることで、封止材4で封止後も、弾性表面波素子2と基板1との間を中空に保つことができる。
 ここで、封止材4で弾性表面波素子2を封止する前に、弾性表面波素子2と基板1との接合部に残った汚れ(はんだを用いたバンプ21(はんだバンプ)の場合、例えばフラックスなど)を除去するために弾性表面波素子2と基板1との間を洗浄液で洗浄することが行われる。しかし、枠3は、弾性表面波素子2と基板1との間に封止材4が侵入しないようにせき止めていることから、洗浄液も弾性表面波素子2と基板1との間に入りにくく、また入った洗浄液が出にくくなる。
 そこで、本実施の形態に係る弾性表面波装置10で、弾性表面波素子2の側の枠3に窪み部5を少なくとも1か所設ける。枠3で弾性表面波素子2と基板1との間への封止材4の侵入を防止しつつ、枠3に設けた窪み部5から洗浄液を出し入れすることで、弾性表面波素子2と基板1との間に洗浄液が入りやすく、また入った洗浄液が出やすくできる。
 図1では、窪み部5を枠3の辺の各々に1か所ずつ設け、計4か所設けているが、少なくとも枠3に1か所設ければよい。また、窪み部5を枠3の弾性表面波素子2の側に設け、枠3と弾性表面波素子2との隙間が広がった部分を設けることで弾性表面波素子2と基板1との間に洗浄液が入りやすく、また入った洗浄液が出やすくなる。
 また、窪み部5は、枠3に複数設けることで、弾性表面波素子2と基板1との間に洗浄液がより入りやすく、また入った洗浄液がより出やすくなる。特に、図1で示したように、複数の窪み部5が、弾性表面波素子2を介して対向する枠3の辺にそれぞれ設けられることが好ましい。例えば、枠3の短辺の各々に、対向するように1か所ずつ設ける。または、枠3の長辺の各々に、対向するように1か所ずつ設ける。
 さらに、窪み部5は、図2から分かるように基板1の表面まで到達している。そのため、封止材4は、窪み部5に沿って設けられ、基板1の表面と接触している。窪み部5に沿って侵入した封止材4が基板1の表面と接触することで、封止材4と基板1との接合強度を強くする。なお、基板1に実装した弾性表面波素子2を平面視した場合に、窪み部5のすべての領域が基板1の表面まで到達している必要はなく、窪み部5の少なくとも一部が基板1の表面まで到達していればよい。
 封止材4は、一般的な電子部品のモールドに用いられるエポキシ樹脂で、シリカ、アルミナなどのフィラーを含んでいる。そのため、封止材4は、洗浄液に比べて粘性が高い。具体的に、封止材4は、エポキシ樹脂に平均径が0.4μm~50μmのフィラーを30重量%~85重量%含む。なお、エポキシ樹脂、硬化剤については、特に限定されない。
 上記で説明したように、枠3に対して窪み部5が設けられている部分が小さく、封止材4は洗浄液に比べて粘性が高いので、枠3に窪み部5に設けても弾性表面波素子2と基板1との間に侵入しにくい。しかし、窪み部5のサイズをさらに制限することで封止材4が弾性表面波素子2と基板1との間により侵入しにくくできる。ここで、窪み部5のサイズについて説明する。図3は、実施の形態に係る電子デバイスの枠3に形成する窪み部5のサイズを説明するための図である。図3(a)は、基板1に実装した弾性表面波素子2を平面視した場合の平面図で、封止材4を透過して図示してある。図3(b)は、窪み部5を設けた枠3の断面図である。
 図3(a)に示すように、枠3の辺に沿った方向の長さを窪み部5の長さとし、枠3の辺に沿った方向に対して直交し弾性表面波素子2の端までの長さを窪み部5の幅とする。さらに、図3(b)に示すように、基板1の表面に対して垂直な方向において窪み部5の最深部から弾性表面波素子2の一方の主面までの長さを窪み部5の深さとする。なお、窪み部5が基板1の表面まで到達している場合、窪み部5の最深部は基板1の表面となる。
 窪み部5のサイズを上記のように定義した場合、枠3に形成する窪み部5は、長さ、幅、および深さのうち少なくとも一つが30μm未満であることが好ましい。窪み部5の長さ、幅、および深さのうち少なくとも一つを30μm未満とすることで、洗浄液に比べて粘性が高い封止材4が窪み部5をより通過しにくくなり、弾性表面波素子2と基板1との間により侵入しにくくなる。
 窪み部5の幅は、枠3に形成された窪み部5の部分の長さだけでなく、弾性表面波素子2の端までの長さである。そのため、窪み部5の幅を30μmとする場合、枠3と弾性表面波素子2との隙間が10μmであれば、枠3に形成される窪み部5の部分の長さは20μmのみでよい。
 窪み部5の深さは、窪み部5の最深部から弾性表面波素子2の一方の主面までの長さであって、窪み部5の最深部から枠3の最上面までの長さではない。つまり、枠3の高さは、必ずしも弾性表面波素子2の一方の主面までの高さより高くする必要がなく、弾性表面波素子2の一方の主面より低くてもよい。
 窪み部5の幅は、枠3に形成した窪み部5のサイズのみで決まらず、枠3と弾性表面波素子2との隙間により変動する。枠3と弾性表面波素子2との隙間は、基板1に弾性表面波素子2を実装する精度に依存する。たとえ、弾性表面波素子2がはんだを用いたバンプ21(はんだバンプ)により基板1に対してセルフアライメントで実装できるとしても、実装のバラツキにより窪み部5の幅に誤差が生じる。
 また、窪み部5の深さは、枠3に形成した窪み部5のサイズのみで決まらず、弾性表面波素子2の一方の主面までの高さにより変動する。弾性表面波素子2の一方の主面までの高さは、基板1に弾性表面波素子2を実装する精度に依存する。たとえ、バンプ21の径を揃えても、弾性表面波素子2を基板1に実装する際のバラツキにより、窪み部5の深さに誤差が生じる。
 一方、窪み部5の長さは、枠3に形成した窪み部5のサイズのみで決まる。そのため、窪み部5の長さは、実装する際のバラツキの影響を受けにくく、誤差が生じにくい。そこで、枠3に形成する窪み部5は、長さが30μm未満であることが好ましい。窪み部5の長さを30μm未満とすることで、窪み部5のサイズのうち30μm未満とする部分が、弾性表面波素子2を基板1に実装する際のバラツキの影響を受けにくくなる。
 次に、枠3に窪み部5を形成する場合に、好ましい枠3の設置エリアについて説明する。図4は、実施の形態に係る電子デバイスの枠3に形成する窪み部5の設置エリアを説明するための図である。枠3に窪み部5を形成する場合、バンプ21の近傍を避けて設けることが好ましい。そのため、設置エリアは、バンプ21が形成されている部分と対向する部分を除いた枠3のエリアとする。つまり、図4に示すように、バンプ21が形成されている部分の両端(バンプ21の直径に相当)から枠3に対して垂線を引き、当該垂線の間のエリアを除いたエリアを設置エリアとしている。
 窪み部5を枠3の設置エリア内に設けることで、弾性表面波素子2と基板1との間に洗浄液を入れたり出したりする際に、バンプ21の影響を回避することができる。なお、図4に示す設置エリアは、枠3のすべての設置エリアを図示しておらず、枠3の長辺の1つと枠3の短辺の1つについて設置エリアが図示されている。
 設置エリア内であれば、枠3に窪み部5を設けることができる。以下に、枠3に形成する窪み部5の配置例を説明する。図5は、実施の形態に係る電子デバイスの枠に形成する窪み部の配置例を説明するための図である。図5に示す図は、いずれも基板1に実装した弾性表面波素子2を平面視した場合の平面図で、封止材4を透過して図示してある。
 図5(a)に示す弾性表面波装置10aでは、枠3の短辺の各々に1か所ずつ窪み部5が形成され、枠3の長辺には窪み部5が形成されていない。図5(b)に示す弾性表面波装置10bでは、枠3の短辺の各々に1か所ずつ窪み部5が形成され、枠3の長辺の各々に1か所ずつ窪み部5が形成れている。図5(c)に示す弾性表面波装置10cでは、枠3の一方の長辺に2か所、他方の長辺に1か所窪み部5が形成され、枠3の短辺には窪み部5が形成されていない。なお、図5(a)~図5(c)に示す窪み部5の配置例は一例であり、他の配置であってもよい。
 上記で説明した枠3では、弾性表面波素子2の周囲に一体として形成された枠を例に説明したが、一体として形成された枠に限定されない。図6は、複数の部分で構成されている枠の変形例を示す図である。図6に示す枠は、枠3を平面視した場合に4つの部分で構成され、枠3a~枠3dで弾性表面波素子2の周囲を取り囲んでいる。図6に示す枠は一例であり、枠が2つの部分で構成されたり、枠が5つ以上の部分で構成されたりしてもよい。
 また、上記で説明した枠3では、感光性材料の1層で形成された枠を例に説明したが、1層で形成された枠に限定されない。図7は、複数の層で構成されている枠の変形例を示す図である。図7に示す枠は、2層で構成され、金属配線の枠3eと感光性材料の枠3fとの2層で構成されている。図7に示す枠は一例であり、枠が3層以上で構成されていてもよい。
 以上のように、本実施の形態に係る電子デバイス(弾性表面波装置10)は、一方の主面に、機能素子およびバンプ21が形成された電子部品(弾性表面波素子2)と、バンプ21が形成された電子部品がバンプ21を接合部として実装される基板1と、基板1に実装した電子部品を平面視した場合に、電子部品の周囲の基板1に配置される枠3と、電子部品を封止するとともに、枠と電子部品との隙間を封止する封止材4と、を備える。枠3は、電子部品の側の少なくとも1か所に窪み部5を有する。
 これにより、本実施の形態に係る電子デバイスは、窪み部5を用いて電子部品と基板1との間に洗浄液が入りやすく、また入った洗浄液が出やすくできる。さらに、枠3を設けることで基板1に電子部品を実装する際に、基板1に対する電子部品のズレを防止できる。また、枠3に窪み部5を設けることで、枠の連続性が低下するので枠の形状変化(例えば、そりの発生)を抑えることができる。
 窪み部5の少なくとも一部は、基板1の表面まで到達し、封止材4は、窪み部5に沿って設けられ、基板1の表面と接触することが好ましい。これにより、封止材4と基板1との接合強度を強くする。
 枠3は、複数の窪み部5を有することが好ましい。特に、複数の窪み部5は、電子部品を介して対向する枠3の辺にそれぞれ設けられることが好ましい。これにより、電子部品と基板1との間に洗浄液がさらに入りやすく、また入った洗浄液がさらに出やすくできる。
 バンプ21が形成されている部分と対向する部分を除いた枠3のエリアを窪み部5の設置エリアと設定する。これにより、バンプ21の影響を受けない位置に窪み部5を配置できる。
 枠3の辺に沿った方向の長さを窪み部5の長さ、枠3の辺に沿った方向に対して直交し電子部品の端までの長さを窪み部5の幅、および基板1の表面に対して垂直な方向において最深部から電子部品の一方の主面までの長さを窪み部5の深さとした場合に、窪み部5は、長さ、幅、および深さのうち少なくとも一つが30μm未満であることが好ましい。これにより、電子部品と基板1との間への封止材4の侵入をさらに防ぐことができる。
 枠3の辺に沿った方向の長さを窪み部5の長さ、枠3の辺に沿った方向に対して直交し電子部品の端までの長さを窪み部5の幅、および基板1の表面に対して垂直な方向において窪み部5の最深部から電子部品の一方の主面までの長さを窪み部5の深さとした場合に、窪み部5は、長さが30μm未満であることが好ましい。これにより、窪み部5のサイズのうち30μm未満とする部分が、電子部品を基板1に実装する際のバラツキの影響を受けにくくなる。
 枠3は、枠3を平面視した場合に複数の部分で構成されていることが好ましい。これにより、枠3を複数の部分で構成することで、枠の連続性がより低下するので枠の形状変化(例えば、そりの発生)を抑えることができる。
 枠3は、複数の層で構成されていることが好ましい。これにより、枠3を製造する自由度が高くなる。
 バンプ21は、はんだバンプであることが好ましい。これにより、電子部品を基板1にフェイスダウン実装しやすくなる。
 今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は、上記した説明ではなく、請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
 1 基板、2 弾性表面波素子、3,3a~3f 枠、4 封止材、5 窪み部、10,10a~10c 弾性表面波装置、20 圧電基板、21 バンプ。

Claims (11)

  1.  一方の主面に、機能素子およびバンプが形成された電子部品と、
     前記バンプが形成された前記電子部品が前記バンプを接合部として実装される基板と、
     前記基板に実装した前記電子部品を平面視した場合に、前記電子部品の周囲の前記基板に配置される枠と、
     前記電子部品を封止するとともに、前記枠と前記電子部品との隙間を封止する封止材と、を備え、
     前記枠は、前記電子部品の側の少なくとも1か所に窪み部を有する、電子デバイス。
  2.  前記窪み部の少なくとも一部は、前記基板の表面まで到達し、
     前記封止材は、前記窪み部に沿って設けられ、前記基板の表面と接触する、請求項1に記載の電子デバイス。
  3.  前記枠は、複数の前記窪み部を有する、請求項1または請求項2に記載の電子デバイス。
  4.  複数の前記窪み部は、前記電子部品を介して対向する前記枠の辺にそれぞれ設けられる、請求項3に記載の電子デバイス。
  5.  前記バンプが形成されている部分と対向する部分を除いた前記枠のエリアを前記窪み部の設置エリアと設定する、請求項1~請求項4のいずれか1項に記載の電子デバイス。
  6.  前記枠の辺に沿った方向の長さを前記窪み部の長さ、前記枠の辺に沿った方向に対して直交し前記電子部品の端までの長さを前記窪み部の幅、および基板の表面に対して垂直な方向において最深部から前記電子部品の前記一方の主面までの長さを前記窪み部の深さとした場合に、
     前記窪み部は、長さ、幅、および深さのうち少なくとも一つが30μm未満である、請求項1~請求項5のいずれか1項に記載の電子デバイス。
  7.  前記枠の辺に沿った方向の長さを前記窪み部の長さ、前記枠の辺に沿った方向に対して直交し前記電子部品の端までの長さを前記窪み部の幅、および基板の表面に対して垂直な方向において前記窪み部の最深部から前記電子部品の前記一方の主面までの長さを前記窪み部の深さとした場合に、
     前記窪み部は、長さが30μm未満である、請求項1~請求項5のいずれか1項に記載の電子デバイス。
  8.  前記枠は、前記枠を平面視した場合に複数の部分で構成されている、請求項1~請求項7のいずれか1項に記載の電子デバイス。
  9.  前記枠は、複数の層で構成されている、請求項1~請求項8のいずれか1項に記載の電子デバイス。
  10.  前記バンプは、はんだバンプである、請求項1~請求項9のいずれか1項に記載の電子デバイス。
  11.  前記電子部品は、弾性表面波素子である、請求項1~請求項10のいずれか1項に記載の電子デバイス。
PCT/JP2021/032820 2020-09-18 2021-09-07 電子デバイス WO2022059558A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202190000684.9U CN219591375U (zh) 2020-09-18 2021-09-07 电子器件
US18/108,075 US20230188113A1 (en) 2020-09-18 2023-02-10 Electronic device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-157432 2020-09-18
JP2020157432 2020-09-18

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US18/108,075 Continuation US20230188113A1 (en) 2020-09-18 2023-02-10 Electronic device

Publications (1)

Publication Number Publication Date
WO2022059558A1 true WO2022059558A1 (ja) 2022-03-24

Family

ID=80776181

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2021/032820 WO2022059558A1 (ja) 2020-09-18 2021-09-07 電子デバイス

Country Status (3)

Country Link
US (1) US20230188113A1 (ja)
CN (1) CN219591375U (ja)
WO (1) WO2022059558A1 (ja)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004039945A (ja) * 2002-07-05 2004-02-05 Murata Mfg Co Ltd 電子デバイスおよびその製造方法
JP2005086615A (ja) * 2003-09-10 2005-03-31 Tdk Corp 弾性表面波フィルタを備えた高周波モジュール
JP2005286917A (ja) * 2004-03-30 2005-10-13 Toyo Commun Equip Co Ltd 弾性表面波デバイスとその製造方法
JP2006120981A (ja) * 2004-10-25 2006-05-11 Alps Electric Co Ltd 電子部品及びその製造方法
JP2008072617A (ja) * 2006-09-15 2008-03-27 Epson Toyocom Corp 弾性表面波デバイスおよびその製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004039945A (ja) * 2002-07-05 2004-02-05 Murata Mfg Co Ltd 電子デバイスおよびその製造方法
JP2005086615A (ja) * 2003-09-10 2005-03-31 Tdk Corp 弾性表面波フィルタを備えた高周波モジュール
JP2005286917A (ja) * 2004-03-30 2005-10-13 Toyo Commun Equip Co Ltd 弾性表面波デバイスとその製造方法
JP2006120981A (ja) * 2004-10-25 2006-05-11 Alps Electric Co Ltd 電子部品及びその製造方法
JP2008072617A (ja) * 2006-09-15 2008-03-27 Epson Toyocom Corp 弾性表面波デバイスおよびその製造方法

Also Published As

Publication number Publication date
US20230188113A1 (en) 2023-06-15
CN219591375U (zh) 2023-08-25

Similar Documents

Publication Publication Date Title
JP5532685B2 (ja) 弾性波装置
JP4645233B2 (ja) 弾性表面波装置
JP5106633B2 (ja) 弾性波装置
JP6743830B2 (ja) 弾性波装置
US7034434B2 (en) Surface acoustic wave device
JP6315650B2 (ja) 電子デバイス
US10586778B2 (en) Elastic wave element and elastic wave apparatus
JP2012151698A (ja) 弾性波デバイス
JP2004129224A (ja) 圧電部品およびその製造方法
JP5046770B2 (ja) 圧電部品
US20210184650A1 (en) Electronic device and module including the same
WO2022059558A1 (ja) 電子デバイス
JP7072394B2 (ja) 弾性波装置、分波器および通信装置
JP2004129193A (ja) 弾性表面波装置
JP2008011125A (ja) 弾性表面波デバイス
JP2008199664A (ja) 表面弾性波装置
JP2004207674A (ja) 電子部品装置の製造方法
JP2006295548A (ja) 表面弾性波デバイス
US12009801B2 (en) Resonator device
US20220173715A1 (en) Resonator Device
JP5699787B2 (ja) 電子部品パッケージ用封止部材、電子部品パッケージ、及び電子部品
WO2021100506A1 (ja) 電子部品
JP4384443B2 (ja) 電子部品装置
JP2011101213A (ja) 振動デバイス
JP2002324864A (ja) 電子部品装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21869245

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 202190000684.9

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 21869245

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP