WO2021260926A1 - 分布型増幅器 - Google Patents

分布型増幅器 Download PDF

Info

Publication number
WO2021260926A1
WO2021260926A1 PCT/JP2020/025273 JP2020025273W WO2021260926A1 WO 2021260926 A1 WO2021260926 A1 WO 2021260926A1 JP 2020025273 W JP2020025273 W JP 2020025273W WO 2021260926 A1 WO2021260926 A1 WO 2021260926A1
Authority
WO
WIPO (PCT)
Prior art keywords
transmission line
amplifier block
amplifier
input
output
Prior art date
Application number
PCT/JP2020/025273
Other languages
English (en)
French (fr)
Inventor
照男 徐
宗彦 長谷
秀之 野坂
Original Assignee
日本電信電話株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電信電話株式会社 filed Critical 日本電信電話株式会社
Priority to US18/002,939 priority Critical patent/US20230253929A1/en
Priority to JP2022532211A priority patent/JP7491378B2/ja
Priority to PCT/JP2020/025273 priority patent/WO2021260926A1/ja
Publication of WO2021260926A1 publication Critical patent/WO2021260926A1/ja
Priority to JP2024003862A priority patent/JP2024028484A/ja
Priority to JP2024003861A priority patent/JP2024038377A/ja

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • H03F3/245Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/42Modifications of amplifiers to extend the bandwidth
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/08Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements
    • H03F1/22Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/60Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
    • H03F3/605Distributed amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/36Indexing scheme relating to amplifiers the amplifier comprising means for increasing the bandwidth
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier

Definitions

  • the present invention relates to a distributed circuit, and particularly to a distributed amplifier.
  • FIG. 13 is a circuit diagram showing the configuration of a conventional distributed amplifier.
  • the distributed amplifier has an input transmission line CPW10 whose input end is connected to the signal input terminal 1, an output transmission line CPW20 whose termination is connected to the signal output terminal 2, and one end to the transmission line CPW10.
  • An input terminating resistor Ri1 whose other end is connected to the bias voltage Vb_1, an output terminating resistor Ro2 that connects the input end of the transmission line CPW20 to the ground, and an input terminal arranged along the transmission lines CPW10 and CPW20.
  • a is connected to the transmission line CPW10
  • the output terminal b is composed of a plurality of unit cells 3 connected to the transmission line CPW20.
  • the transmission line CPW10 has a configuration in which a plurality of transmission lines CPW1i, CPW1, CPW1o are connected in series.
  • the transmission line CPW20 has a configuration in which a plurality of transmission lines CPW2i, CPW2, and CPW2o are connected in series.
  • the base terminal is connected to the transmission line CPW10, the emitter terminal is connected to the power supply voltage VEE, and the base terminal is connected to the bias voltage Vcas1.
  • the terminal is connected to the transmission line CPW20, and the emitter terminal is composed of an output transistor Q31 connected to the collector terminal of the input transistor Q30.
  • the parasitic capacitance of the transistors Q30 and Q31 is incorporated into the input / output transmission lines CPW10 and CPW20 to achieve impedance matching. Further, by matching the propagation constants of the input / output transmission lines CPW10 and CPW20, wideband signal amplification is possible. In order to improve the gain of the distributed amplifier, a method of increasing the number of stages (the number of parallel units of the unit cell 3) is generally adopted as shown in FIG.
  • FIG. 16 is a diagram showing simulation results of S-parameters S21 of 6-stage and 12-stage distributed amplifiers.
  • S21_6 is the S-parameter S21 of the 6-stage distributed amplifier
  • S21_12 is the S-parameter S21 of the 12-stage distributed amplifier.
  • the present invention has been made to solve the above problems, and an object of the present invention is to provide a distributed amplifier capable of improving the gain without deteriorating the band.
  • the distributed amplifier of the present invention includes N amplifier blocks (N is an integer of 2 or more), and each amplifier block has a first transmission line configured so that a signal is input to an input end and an output.
  • a second transmission line configured to output a signal from one end, a first termination resistor one end connected to the end of the first transmission line, and one end an input end of the second transmission line.
  • the second termination resistor connected to the first and second transmission lines, the input terminal is connected to the first transmission line, and the output terminal is connected to the second transmission line.
  • Each amplifier block is longitudinally connected so that the end of the second transmission line is connected to the input end of the first transmission line of the subsequent amplifier block.
  • the other end of the first termination resistor of the block is connected to the first bias voltage, and the other end of the second termination resistor of the amplifier block excluding the final stage is connected to the first power supply voltage.
  • the other end of the second termination resistor of the amplifier block is connected to the ground, the characteristic impedance of all transmission lines and the values of all the first and second termination resistors are 50 ⁇ , and the (n + 1) th stage (n + 1) stage (n). Is an integer of 1 to N-1), the first bias voltage of the amplifier block is Vb_ (n + 1), the number of the unit cells of each amplifier block is Nopt, and the current flowing between the input terminal and the output terminal of the unit cell. Is Iopt, the first power supply voltage of the nth-stage amplifier block is set to Vb_ (n + 1) + Iopt ⁇ Nopt ⁇ 50.
  • the distributed amplifier of the present invention includes N amplifier blocks (N is an integer of 2 or more), and each amplifier block has a first transmission line configured so that a signal is input to an input end.
  • a second transmission line configured to output a signal from the output end, a first termination resistor having one end connected to the end of the first transmission line, and one end of the second transmission line.
  • a second termination resistor connected to the input end and arranged along the first and second transmission lines, the input terminal is connected to the first transmission line, and the output terminal is the second transmission line.
  • Each amplifier block is longitudinally connected so that the end of the second transmission line is connected to the input end of the first transmission line of the subsequent amplifier block.
  • the other end of the first termination resistor of each amplifier block is connected to the first bias voltage
  • the other end of the second termination resistor of each amplifier block is connected to ground
  • the first of the first stage amplifier blocks The value of the characteristic impedance of the first transmission line of the transmission line and the amplifier block of the first stage, the characteristic impedance of the second transmission line of the amplifier block of the final stage, and the second termination resistance of the amplifier block of the final stage is 50 ⁇ .
  • the first bias voltage of the amplifier block in the (n + 1) th stage (n is an integer of 1 to N-1) is Vb_ (n + 1), the number of the unit cells in each amplifier block is Nopt, and the input of the unit cells is When the current flowing between the terminals and the output terminal is Iopt, the characteristic impedance of the second transmission line of the nth stage amplifier block, the second termination resistance of the nth stage amplifier block, and the (n + 1) stage.
  • the characteristic impedance of the first transmission line of the amplifier block of No. 1 and the first termination resistance of the amplifier block of the (n + 1) th stage are set to be ⁇ Vb_ (n + 1) / (Opt ⁇ Nopt). It is characterized by that.
  • the distributed amplifier of the present invention includes N amplifier blocks (N is an integer of 2 or more), and each amplifier block has a first transmission line configured so that a signal is input to an input end. , A second transmission line configured to output a signal from the output end, a first termination resistor one end connected to the end of the first transmission line, and one end of the second transmission line. A second termination resistor connected to the input end and arranged along the first and second transmission lines, the input terminal is connected to the first transmission line, and the output terminal is the second transmission line.
  • Each amplifier block is longitudinally connected so that the end of the second transmission line is connected to the input end of the first transmission line of the subsequent amplifier block.
  • the other end of the first termination resistor of each amplifier block is connected to the first bias voltage
  • the other end of the second termination resistor of each amplifier block is connected to ground
  • the characteristic impedance of all transmission lines The values of all the first and second termination resistors are 50 ⁇
  • the first bias voltage of the amplifier block in the (n + 1) th stage (n is an integer of 1 to N-1) is Vb_ (n + 1), n.
  • Nopt_n When the number of the unit cells in the amplifier block of the first stage is Nopt_n, a transistor having an optimum current of -Vb_ (n + 1) / (Nopt_n ⁇ 50) is used as a transistor used in each unit cell of the amplifier block of the nth stage. It is characterized by being used.
  • the other end of the first terminating resistor of each amplifier block is connected to the first bias voltage
  • the other end of the second terminating resistor of the amplifier block excluding the final stage is connected to the first power supply voltage.
  • the other end of the first terminating resistor of each amplifier block is connected to the first bias voltage
  • the other end of the second terminating resistor of each amplifier block is connected to the ground
  • the first stage amplifier block is connected.
  • the values of the characteristic impedance of the first transmission line of the first transmission line, the first termination resistor of the amplifier block of the first stage, the characteristic impedance of the second transmission line of the amplifier block of the final stage, and the second termination resistance of the amplifier block of the final stage are set to 50 ⁇ .
  • the other end of the first terminating resistor of each amplifier block is connected to the first bias voltage
  • the other end of the second terminating resistor of each amplifier block is connected to the ground
  • all transmission lines are connected.
  • the characteristic impedance and the values of all the first and second terminating resistors are set to 50 ⁇ , and the optimum current is -Vb_ (n + 1) / (Nopt_n ⁇ 50) as a transistor used in each unit cell of the nth stage amplifier block.
  • FIG. 1 is a circuit diagram showing a configuration of a distributed amplifier according to a first embodiment of the present invention.
  • FIG. 2 is a circuit diagram showing a configuration of a distributed amplifier according to a second embodiment of the present invention.
  • FIG. 3 is a circuit diagram showing a configuration of a unit cell of a distributed amplifier according to a second embodiment of the present invention.
  • FIG. 4 is a circuit diagram showing a configuration of a unit cell of a distributed amplifier according to a second embodiment of the present invention.
  • FIG. 5 is a diagram showing simulation results of S-parameters of a conventional distributed amplifier and a distributed amplifier according to a second embodiment of the present invention.
  • FIG. 6 is a circuit diagram showing another configuration of the distributed amplifier according to the second embodiment of the present invention.
  • FIG. 1 is a circuit diagram showing a configuration of a distributed amplifier according to a first embodiment of the present invention.
  • FIG. 2 is a circuit diagram showing a configuration of a distributed amplifier according to a second embodiment of the present invention
  • FIG. 7 is a circuit diagram showing a configuration of a unit cell of a distributed amplifier according to a second embodiment of the present invention.
  • FIG. 8 is a circuit diagram showing a configuration of a distributed amplifier according to a third embodiment of the present invention.
  • FIG. 9 is a circuit diagram showing a configuration of a distributed amplifier according to a fourth embodiment of the present invention.
  • FIG. 10 is a circuit diagram showing a configuration of a unit cell of a distributed amplifier according to a fourth embodiment of the present invention.
  • FIG. 11 is a circuit diagram showing another configuration of the distributed amplifier according to the fourth embodiment of the present invention.
  • FIG. 12 is a circuit diagram showing a configuration of a unit cell of a distributed amplifier according to a fourth embodiment of the present invention.
  • FIG. 13 is a circuit diagram showing the configuration of a conventional distributed amplifier.
  • FIG. 14 is a circuit diagram showing a configuration of a unit cell of a conventional distributed amplifier.
  • FIG. 15 is a circuit diagram showing a configuration of a distributed amplifier in which the number of stages is increased in order to increase the gain.
  • FIG. 16 is a diagram showing a simulation result of S-parameters of a conventional distributed amplifier.
  • FIG. 1 is a circuit diagram showing a configuration of a distributed amplifier according to a first embodiment of the present invention.
  • the amplifier block 100 having the optimum number of stages Nopt and the amplifier block 200 having the optimum number of stages Nopt are connected in cascade.
  • the amplifier block 100 has an input transmission line CPW10_1 whose input end is connected to the signal input terminal 1, an output transmission line CPW20_1, one end connected to the termination of the transmission line CPW10_1, and the other end to a bias voltage Vb_1.
  • the connected input terminating resistor Ri1 and the output terminating resistor Ro1 having one end connected to the input end of the transmission line CPW20_1 and the other end connected to the ground are arranged along the transmission lines CPW10_1 and CPW20_1, and the input terminal a1 is provided. It is composed of a plurality of unit cells 3_1 connected to the transmission line CPW10_1 and the output terminal b1 connected to the transmission line CPW20_1.
  • the input terminating resistor Ri1 is 50 ⁇ .
  • the output terminating resistor Ro1 will be described later.
  • the transmission line CPW10_1 has a configuration in which a plurality of transmission lines CPW1i_1, CPW1_1, and CPW1o_1 are connected in series.
  • the characteristic impedance is different between the transmission line CPW1_1 between the unit cells and the transmission line CPW1i_1 on the input side.
  • the reason is that in the case of the transmission line CPW1i_1, it is necessary for the transmission line CPW1i_1 to absorb the influence of the parasitic capacitance of the circuit in the previous stage of the signal input terminal 1.
  • the transmission lines CPW1_1 and CPW1o_1 have different characteristic impedances. The reason is that in the case of the transmission line CPW1o_1, it is necessary for the transmission line CPW1o_1 to absorb the influence of the parasitic capacitance of the input terminating resistor Ri1.
  • the transmission line CPW20_1 has a configuration in which a plurality of transmission lines CPW2i_1, CPW2_1, and CPW12 are connected in series.
  • the characteristic impedance is different between the transmission line CPW2 between the unit cells and the transmission line CPW2i_1 on the input side. The reason is that in the case of the transmission line CPW2i_1, it is necessary for the transmission line CPW2i_1 to absorb the influence of the parasitic capacitance of the output terminating resistor Ro1.
  • the transmission lines CPW2_1 and CPW12 have different characteristic impedances. The reason is that in the case of the transmission line CPW12, it is necessary for the transmission line CPW12 to absorb the influence of the parasitic capacitance of the amplifier block 200 in the subsequent stage of the transmission line CPW20_1.
  • the amplifier block 200 has an input transmission line CPW10_2 whose input end is connected to the end of the transmission line CPW20_1 of the amplifier block 100, and an output transmission line CPW20_1 whose end is connected to the signal output terminal 2.
  • An input terminating resistor Ri2 connected to the end of the line CPW10_2 and the other end connected to the bias voltage Vb_2, and an output terminating resistor Ro2 having one end connected to the input end of the transmission line CPW20_2 and the other end connected to the ground.
  • the input terminal a2 is connected to the transmission line CPW10_2, and the output terminal b2 is composed of a plurality of unit cells 3_2 connected to the transmission line CPW20_2.
  • the output terminating resistor Ro2 is 50 ⁇ .
  • the input terminating resistor Ri2 will be described later.
  • the transmission line CPW10_2 has a configuration in which a plurality of transmission lines CPW12, CPW1_2, and CPW1o_2 are connected in series.
  • the characteristic impedance of the transmission line CPW1_2 between the unit cells and the transmission line CPW12 on the input side are different. The reason is that in the case of the transmission line CPW12, it is necessary for the transmission line CPW12 to absorb the influence of the parasitic capacitance of the amplifier block 100 in the previous stage of the transmission line CPW10_2.
  • the transmission lines CPW1_2 and CPW1o_2 have different characteristic impedances. The reason is that in the case of the transmission line CPW1o_2, it is necessary for the transmission line CPW1o_2 to absorb the influence of the parasitic capacitance of the input terminating resistor Ri2.
  • the transmission line CPW20_1 for the output of the amplifier block 100 and the transmission line CPW10_2 for the input of the amplifier block 200 share the transmission line CPW12.
  • the transmission line CPW20_2 has a configuration in which a plurality of transmission lines CPW2_2 and CPW2o_2 are connected in series.
  • the characteristic impedances of the transmission lines CPW2_2 and CPW2o_2 between the unit cells are different. The reason is that in the case of the transmission line CPW2o_2, it is necessary for the transmission line CPW2o_2 to absorb the influence of the parasitic capacitance of the circuit or the like in the subsequent stage of the signal output terminal 2.
  • the configuration of the unit cells 3_1 and 3_2 will be described in the second embodiment.
  • Iopt is the current flowing between the input terminal and the output terminal of each unit cell 3_1, 3_2.
  • the bias voltages Vb_1 and Vb_2 are negative voltages.
  • the amplifier block 100 and the amplifier block 200 are DC-coupled by setting the characteristic impedance Z0 of the transmission lines CPW20_1 and CPW10_2, the output terminating resistor Ro1 and the input terminating resistor Ri2 as in the equation (1). This makes it possible to amplify signals from DC to high frequencies while further improving the gain.
  • FIG. 2 is a circuit diagram showing a configuration of a distributed amplifier according to a second embodiment of the present invention.
  • the amplifier block 100a has an input transmission line CPW10a_1, an output transmission line CPW20a_1, an input terminating resistor Ri1, one end connected to the input end of the transmission line CPW20a_1, and the other end connected to the power supply voltage VCC_1. It is composed of a terminating resistor Ro1 and a plurality of unit cells 3_1 arranged along the transmission lines CPW10a_1 and CPW20a_1, the input terminal a1 is connected to the transmission line CPW10a_1, and the output terminal b1 is connected to the transmission line CPW20a_1.
  • the input terminating resistor Ri1 and the output terminating resistor Ro1 are 50 ⁇ .
  • the transmission line CPW10a_1 has the same configuration as the transmission line CPW10_1 of the first embodiment.
  • the transmission line CPW20a_1 has the same configuration as the transmission line CPW20_1 of the first embodiment, but has a characteristic impedance Z0 of 50 ⁇ .
  • the amplifier block 200a has an input transmission line CPW10a_2, an output transmission line CPW20a_2, an input termination resistor Ri2 having one end connected to the end of the transmission line CPW10a_2 and the other end connected to the bias voltage Vb_2, and an output termination. It is composed of a resistor Ro2 and a plurality of unit cells 3_2 arranged along the transmission line CPW10a_2 and CPW20a_2, the input terminal a2 is connected to the transmission line CPW10a_2, and the output terminal b2 is connected to the transmission line CPW20a_2.
  • the output terminating resistor Ro2 and the input terminating resistor Ri2 are 50 ⁇ .
  • the transmission line CPW10a_2 has the same configuration as the transmission line CPW10_2 of the first embodiment, but has a characteristic impedance Z0 of 50 ⁇ .
  • the transmission line CPW20a_2 has the same configuration as the transmission line CPW20_2 of the first embodiment.
  • FIG. 3 is a circuit diagram showing the configuration of the unit cell 3_1 of the amplifier block 100a
  • FIG. 4 is a circuit diagram showing the configuration of the unit cell 3_1 of the amplifier block 200a.
  • the base terminal is connected to the transmission line CPW10a_1
  • the emitter terminal is connected to the power supply voltage VEE1
  • the base terminal is connected to the bias voltage Vcas1.
  • It is composed of an output transistor Q33 connected to the transmission line CPW20a_1 and having an emitter terminal connected to a collector terminal of the input transistor Q32.
  • the base terminal is connected to the transmission line CPW10a_2, the emitter terminal is connected to the power supply voltage VEE2, the input transistor Q34 is connected, the base terminal is connected to the bias voltage Vcas2, and the collector terminal is connected. It is composed of an output transistor Q35 connected to the transmission line CPW20a_2 and having an emitter terminal connected to a collector terminal of the input transistor Q34.
  • the unit cell 3_1 and the unit cell 3_2 have the same circuit configuration, but the applied voltage is different.
  • VCS_1 and VEE1 are given as the power supply voltage
  • Vb_1 and Vcas1 are given as the bias voltage
  • ground (0V) and VEE2 are given as power supply voltages
  • Vb_2 and Vcas2 are given as bias voltages.
  • Voltages VCS_1, VEE1, Vb_1, Vcas1, VEE2, Vb_2, Vcas2 are basically negative voltages with reference to the ground.
  • An amplifier used in optical communication or the like needs to amplify a signal from the vicinity of DC to a high frequency.
  • VCC_1 Vb_2 + Iopt x Nopt x 50 ...
  • Iopt is the current flowing between the input terminal and the output terminal of each unit cell 3_1,3_2, and is the optimum current in which the transistor of each unit cell 3_1,3_2 operates.
  • a method of inserting a DC cut capacitor between the amplifier blocks without directly connecting the amplifier blocks is also conceivable.
  • the value of the capacitor that can be realized on-chip is small, it is difficult to amplify the signal near DC in the configuration in which the DC cut capacitor is inserted between the amplifier blocks.
  • FIG. 5 is a diagram showing simulation results of S-parameters of the conventional distributed amplifier and the distributed amplifier of this embodiment.
  • S21_6 is the S-parameter S21 of the conventional 6-stage distributed amplifier
  • S21_12 is the S-parameter S21 of the conventional 12-stage distributed amplifier
  • S21_e is the S-parameter S21 of the distributed amplifier of this embodiment.
  • the gain can be improved without deteriorating the band as compared with the conventional 12-stage distributed amplifier.
  • the case where the number of amplifier blocks is two is shown, but three or more may be used.
  • the configuration when there are three amplifier blocks is shown in FIG.
  • an amplifier block 100b having an optimum number of stages Nopt 6
  • an amplifier block 200b having an optimum number of stages Nopt 6
  • the amplifier block 100b is composed of a transmission line CPW10b_1 for input, a transmission line CPW20b_1 for output, an input terminating resistor Ri1, an output terminating resistor Ro1, and a unit cell 3_1.
  • the configuration of the amplifier block 100b is the same as that of the amplifier block 100a.
  • the amplifier block 200b is composed of an input transmission line CPW10b_2, an output transmission line CPW20b_2, an input terminating resistor Ri2, an output terminating resistor Ro2, and a unit cell 3_2.
  • the configuration of the amplifier block 200b is the same as that of the amplifier block 200a, but is different from the configuration of FIG. 2 in that the other end of the output terminating resistor Ro2 is connected to the power supply voltage VCC_2 instead of the ground.
  • the setting of the power supply voltage VCC_2 will be described later.
  • the amplifier block 300b has an input transmission line CPW10b_3 whose input end is connected to the end of the transmission line CPW20b_2 of the amplifier block 200b, and an output transmission line CPW20b_3 whose end is connected to the signal output terminal 2.
  • An input terminating resistor Ri3 connected to the end of the line CPW10b_3 and the other end connected to the bias voltage Vb_3, and an output terminating resistor Ro3 having one end connected to the input end of the transmission line CPW20b_3 and the other end connected to the ground.
  • the input terminal a3 is connected to the transmission line CPW10b_3, and the output terminal b3 is composed of a plurality of unit cells 3_3 connected to the transmission line CPW20b_3.
  • the output terminating resistor Ro3 and the input terminating resistor Ri3 are 50 ⁇ .
  • the transmission line CPW10b_3 has a configuration in which a plurality of transmission lines CPW23, CPW1_3, and CPW1o_3 are connected in series.
  • the characteristic impedance of the transmission line CPW1_3 between the unit cells and the transmission line CPW23 on the input side are different. The reason is that in the case of the transmission line CPW23, it is necessary for the transmission line CPW23 to absorb the influence of the parasitic capacitance of the amplifier block 200b in the previous stage of the transmission line CPW10b_3.
  • the transmission lines CPW1_3 and CPW1o_3 have different characteristic impedances. The reason is that in the case of the transmission line CPW1o_3, it is necessary for the transmission line CPW1o_3 to absorb the influence of the parasitic capacitance of the input terminating resistor Ri3.
  • the transmission line CPW20b_2 for the output of the amplifier block 200b and the transmission line CPW10b_3 for the input of the amplifier block 300b share the transmission line CPW23.
  • the transmission line CPW20b_3 has a configuration in which a plurality of transmission lines CPW2_3 and CPW2o_3 are connected in series.
  • the characteristic impedances of the transmission lines CPW2_3 and CPW2o_3 between the unit cells are different. The reason is that in the case of the transmission line CPW2o_3, it is necessary for the transmission line CPW2o_3 to absorb the influence of the parasitic capacitance of the circuit or the like in the subsequent stage of the signal output terminal 2.
  • FIG. 7 is a circuit diagram showing the configuration of the unit cell 3_3 of the amplifier block 300b.
  • the base terminal is connected to the transmission line CPW10b_3
  • the emitter terminal is connected to the input transistor Q36 connected to the power supply voltage VEE3
  • the base terminal is connected to the bias voltage Vcas3
  • the collector terminal is connected to the transmission line CPW20b_3.
  • the emitter terminal is composed of an output transistor Q37 connected to a collector terminal of the input transistor Q36.
  • VCS_1, VEE1, Vb_1, Vcas1, VCS-2, VEE2, Vb_2, Vcas2, VEE3, Vb_3, and Vcas3 are negative voltages.
  • the output common voltage of the amplifier block 200b and the input common voltage of the amplifier block 300b can be adjusted to the same voltage, and each transistor can be adjusted to the same voltage. It enables amplification of signals from DC to high frequencies without disturbing the operating point.
  • VCS_2 Vb_3 + Iopt x Nopt x 50 ... (3)
  • the same configuration as in this embodiment may be used. That is, when the number of amplifier blocks connected in cascade is N (N is an integer of 2 or more), the other ends of the input terminating resistors Ri1 to RiN are connected to the bias voltages Vb_1 to Vb_N, and the output terminating resistors Ro1 to Ro excluding the final stage are connected.
  • the other end of (N-1) is connected to the power supply voltages VCS_1 to VCS_ (N-1), and the other end of the final stage output terminating resistor RoN is connected to the ground, and the characteristic impedance and terminating resistance of all transmission lines are connected.
  • the value is 50 ⁇ .
  • VCS_n Vb_ (n + 1) + Iopt x Nopt x 50 ... (4)
  • the characteristic impedance Z0 of the transmission line CPW20_1 for the output of the amplifier block 100, the output termination resistor Ro1, the characteristic impedance Z0 of the transmission line CPW10_2 for the input of the amplifier block 200, and the input termination resistor Ri2 are set as in the equation (1). ..
  • the output terminating resistor Ro1 and the input terminating resistor Ri2 will be 100 ⁇ .
  • the output impedance of the amplifier block 100 can be made 50 ⁇ or more, so that there is also an effect that the gain of the amplifier is improved.
  • the case where the number of amplifier blocks is two is shown, but the number may be three or more.
  • the configuration when there are three amplifier blocks is shown in FIG.
  • an amplifier block 100c having an optimum number of stages Nopt 6
  • an amplifier block 200c having an optimum number of stages Nopt 6
  • the amplifier block 100c is composed of a transmission line CPW10c_1 for input, a transmission line CPW20c_1 for output, an input terminating resistor Ri1, an output terminating resistor Ro1, and a unit cell 3_1.
  • the configuration of the amplifier block 100c is the same as that of the amplifier block 100.
  • the amplifier block 200c is composed of a transmission line CPW10c_2 for input, a transmission line CPW20c_2 for output, an input terminating resistor Ri2, an output terminating resistor Ro2, and a unit cell 3_2.
  • the configuration of the amplifier block 200c is the same as that of the amplifier block 200, but the value of the output terminating resistor Ro2 is larger than 50 ⁇ , which is different from the first embodiment.
  • the amplifier block 300c is composed of a transmission line CPW10c_3 for input, a transmission line CPW20c_3 for output, an input terminating resistor Ri3, an output terminating resistor Ro3, and a unit cell 3_3.
  • the configuration of the amplifier block 300c is the same as that of the amplifier block 300b, but the value of the input terminating resistor Ri3 is larger than 50 ⁇ , which is different from the second embodiment.
  • the same configuration as in this embodiment may be used. That is, when the number of amplifier blocks connected in cascade is N (N is an integer of 2 or more), the other ends of the input terminating resistors Ri1 to RiN are connected to the bias voltages Vb_1 to Vb_N, and the other ends of the output terminating resistors Ro1 to RoN are connected. Connected to the ground, the characteristic impedance and the output terminating resistor RoN of the transmission line CPW10c_1 for the input of the first stage, the input terminating resistor Ri1 and the transmission line CPW20c_N for the output of the final stage are set to 50 ⁇ .
  • the characteristic impedance Z0 of the transmission line for the output of the nth stage (n is an integer of 1 to N-1) excluding the final stage, the output terminating resistance Ron, and the input of the (n + 1) stage amplifier block.
  • the characteristic impedance Z0 of the transmission line and the input terminating resistance Ri (n + 1) may be set as follows.
  • FIG. 9 is a circuit diagram showing a configuration of a distributed amplifier according to a fourth embodiment of the present invention.
  • the amplifier block 100d is arranged along a transmission line CPW10d_1 for input, a transmission line CPW20d_1 for output, an input terminating resistor Ri1, an output terminating resistor Ro1, and a transmission line CPW10d_11, CPW20d_1, and the input terminal a1 is a transmission line. It is composed of a plurality of unit cells 3d_1 connected to CPW10d_1 and having an output terminal b1 connected to a transmission line CPW20d_1.
  • the configuration of the amplifier block 100d is the same as that of the amplifier block 100a, except that the other end of the output terminating resistor Ro1 is connected to the ground instead of the power supply voltage VCS_1, and the unit cell 3d_1 is different.
  • the configuration of the amplifier block 200a is as described in the second embodiment.
  • FIG. 10 is a circuit diagram showing the configuration of the unit cell 3d_1 of the amplifier block 100d.
  • the base terminal is connected to the transmission line CPW10d_1
  • the emitter terminal is connected to the power supply voltage VEE1
  • the base terminal is connected to the bias voltage Vcas1.
  • It is composed of an output transistor Q41 connected to the transmission line CPW20d_1 and having an emitter terminal connected to a collector terminal of the input transistor Q40.
  • the characteristic impedance of the transmission line may be higher than 50 ⁇ (for example, as high as about 100 ⁇ ).
  • the characteristic impedance and the terminating resistance of all the transmission lines are set to 50 ⁇ , and the optimum current Iopt_1 is as follows in the unit cell 3d_1 of the amplifier block 100d.
  • the output of the amplifier block 100d and the input of the amplifier block 200d can be coupled at the same DC potential.
  • Iopt_1 -Vb_2 / (Nopt_1 ⁇ 50) ... (7)
  • the number of stages Nopt_1 of the amplifier block 100d is the optimum number of stages when the unit cell 3d_1 is configured by a transistor having an optimum current of Ipot1, and may be different from the number of stages Nopt_1 of the amplifier block 200a.
  • a bipolar transistor there is an optimum collector current density at which the current gain cutoff frequency fT or the maximum oscillation frequency fmax is the highest (that is, the transistor operates fastest).
  • the optimum current of a bipolar transistor having a certain emitter area is defined by the optimum collector current density ⁇ emitter area. Therefore, the longer the emitter length or the larger the number of fingers, the larger the optimum current.
  • the optimum current can be adjusted by adjusting the emitter length or the number of fingers.
  • the optimum current Iopt_1 of each transistor of the unit cell 3d_1 of the amplifier block 100d is larger than the optimum current Iopt_1 of each transistor of the unit cell 3_2 of the amplifier block 200a.
  • the emitter length of each transistor used in the amplifier block 100d is larger than the emitter length of each transistor used in the amplifier block 200a.
  • the number of fingers of each transistor used in the amplifier block 100d is larger than the number of fingers of each transistor used in the amplifier block 200a.
  • FIG. 11 shows a configuration when there are three amplifier blocks.
  • the amplifier block 200d is arranged along a transmission line CPW10d_2 for input, a transmission line CPW20d_2 for output, an input terminating resistor Ri2, an output terminating resistor Ro2, and a transmission line CPW10d_2, CPW20d_2, and the input terminal a2 is a transmission line. It is composed of a plurality of unit cells 3d_2 connected to the CPW10d_2 and the output terminal b2 connected to the transmission line CPW20d_2.
  • the configuration of the amplifier block 200d is the same as that of the amplifier block 200b, except that the other end of the output terminating resistor Ro2 is connected to the ground instead of the power supply voltage VCS_2, and the unit cell 3d_2 is different.
  • the configuration of the amplifier block 300b is as described in the second embodiment.
  • FIG. 12 is a circuit diagram showing the configuration of the unit cell 3d_2 of the amplifier block 200d.
  • the base terminal is connected to the transmission line CPW10d_2
  • the emitter terminal is connected to the input transistor Q42 connected to the power supply voltage VEE2
  • the base terminal is connected to the bias voltage Vcas2
  • the collector terminal is connected to the transmission line CPW20d_2.
  • the emitter terminal is composed of an output transistor Q43 connected to a collector terminal of the input transistor Q42.
  • Iopt_2 -Vb_3 / (Nopt_2 ⁇ 50) ... (8)
  • amplifier blocks having the same number of stages are used.
  • the number of stages Nopt_2 of the amplifier block 200d is the optimum number of stages when the unit cell 3d_2 is configured by the transistor having the optimum current of Ipot2, and is different from the number of stages Nopt_1 and Nopt_3 of the amplifier blocks 100d and 300b. May be good.
  • the same configuration as in this embodiment may be used. That is, when the number of amplifier blocks connected in cascade is N (N is an integer of 2 or more), the other ends of the input terminating resistors Ri1 to RiN are connected to the bias voltages Vb_1 to Vb_N, and the other ends of the output terminating resistors Ro1 to RoN are connected. Connect to the ground and set the characteristic impedance and terminating resistance of all transmission lines to 50 ⁇ .
  • Iopt_n -Vb_ (n + 1) / (Nopt_n ⁇ 50) ... (9)
  • the first to fourth embodiments show an example in which a bipolar transistor is used for the unit cell
  • a MOS transistor may be used.
  • the base terminal may be replaced with a gate terminal
  • the collector terminal may be replaced with a drain terminal
  • the emitter terminal may be replaced with a source terminal.
  • CPW coplanar waveguide
  • the present invention can be applied to a distributed amplifier that requires amplification of signals from DC to high frequencies.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microwave Amplifiers (AREA)
  • Amplifiers (AREA)

Abstract

入力終端抵抗(Ri1,Ri2)の他端をバイアス電圧(Vb_1,Vb_2)に接続し、出力終端抵抗(Ro1)の他端を電源電圧(VCC_1)に接続し、出力終端抵抗(Ro2)の他端をグラウンドに接続する。伝送線路(CPW10a-1,CPW10a-2,CPW20a-1,CPW20a-2)の特性インピーダンスと全ての終端抵抗の値を50Ωとする。増幅器ブロック(100a,200a)のユニットセル(3-1,3-2)の数をNopt、ユニットセル(3-1,3-2)の電流をIoptとしたとき、増幅器ブロック(100a)の電源電圧(VCC_1)がVb_2+Iopt×Nopt×50となるように設定される。

Description

分布型増幅器
 本発明は、分布型回路に係り、特に分布型増幅器に関するものである。
 広帯域な増幅器は、高速通信や高分解能レーダー等の様々なシステムで望まれている。増幅器を広帯域化する技術として分布型増幅器が従来提案されている(特許文献1参照)。図13は従来の分布型増幅器の構成を示す回路図である。分布型増幅器は、入力端が信号入力端子1に接続された入力用の伝送線路CPW10と、終端が信号出力端子2に接続された出力用の伝送線路CPW20と、一端が伝送線路CPW10の終端に接続され、他端がバイアス電圧Vb_1に接続された入力終端抵抗Ri1と、伝送線路CPW20の入力端とグラウンドとを接続する出力終端抵抗Ro2と、伝送線路CPW10,CPW20に沿って配置され、入力端子aが伝送線路CPW10に接続され、出力端子bが伝送線路CPW20に接続された複数のユニットセル3とから構成される。
 伝送線路CPW10は、複数の伝送線路CPW1i,CPW1,CPW1oを直列に接続した構成からなる。同様に、伝送線路CPW20は、複数の伝送線路CPW2i,CPW2,CPW2oを直列に接続した構成からなる。
 図14に示すように、各ユニットセル3は、それぞれベース端子が伝送線路CPW10に接続され、エミッタ端子が電源電圧VEEに接続された入力トランジスタQ30と、ベース端子がバイアス電圧Vcas1に接続され、コレクタ端子が伝送線路CPW20に接続され、エミッタ端子が入力トランジスタQ30のコレクタ端子に接続された出力トランジスタQ31とから構成される。
 分布型増幅器では、トランジスタQ30,Q31の寄生容量を入出力の伝送線路CPW10,CPW20に組み込み、インピーダンス整合をとる。さらに、入出力の伝送線路CPW10,CPW20の伝搬定数を合わせることで、広帯域な信号増幅を可能にする。
 分布型増幅器の利得を向上させるために一般的には、図15のように段数(ユニットセル3の並列数)を増加させる方法が採用される。
 しかしながら、従来の分布型増幅器では、段数増加に伴って帯域が劣化するという課題があった。図16は6段と12段の分布型増幅器のSパラメータS21のシミュレーション結果を示す図である。図16のS21_6は6段の分布型増幅器のSパラメータS21、S21_12は12段の分布型増幅器のSパラメータS21である。
 図16によれば、6段から12段にすることでDC(直流)利得は向上したが、帯域が大きく劣化していることが確認できる。この帯域劣化は、入出力伝送線路での信号減衰に起因する。一般的に帯域と最適段数Nopt(すなわち最大利得)の関係は、特許文献2によって明らかになっている。そのため、従来の分布型増幅器では、帯域を劣化させることなく、利得を向上させることは困難であった。
Klas Eriksson,Izzat Darwazeh,and Herbert Zirath,"InP DHBT distributed amplifiers with up to 235-GHz bandwidth",IEEE Transactions on Microwave Theory and Techniques,VOL.63,NO. 4,PP.1334-1341,2015 James B.Beyer,et al.,"MESFET distributed amplifier design guidelines",IEEE Transactions on Microwave Theory and Techniques,VOL.32,NO.3,PP.268-275,1984
 本発明は、上記課題を解決するためになされたもので、帯域を劣化させることなく、利得を向上させることができる分布型増幅器を提供することを目的とする。
 本発明の分布型増幅器は、N個(Nは2以上の整数)の増幅器ブロックを備え、各増幅器ブロックは、入力端に信号が入力されるように構成された第1の伝送線路と、出力端から信号を出力するように構成された第2の伝送線路と、一端が前記第1の伝送線路の終端に接続された第1の終端抵抗と、一端が前記第2の伝送線路の入力端に接続された第2の終端抵抗と、前記第1、第2の伝送線路に沿って配置され、入力端子が前記第1の伝送線路に接続され、出力端子が前記第2の伝送線路に接続された複数のユニットセルとを備え、各増幅器ブロックは、前記第2の伝送線路の終端が後段の増幅器ブロックの前記第1の伝送線路の入力端と接続されるように縦続接続され、各増幅器ブロックの前記第1の終端抵抗の他端が第1のバイアス電圧に接続され、終段を除く増幅器ブロックの前記第2の終端抵抗の他端が第1の電源電圧に接続され、終段の増幅器ブロックの前記第2の終端抵抗の他端がグラウンドに接続され、全ての伝送線路の特性インピーダンスと全ての第1、第2の終端抵抗の値が50Ωであり、(n+1)段目(nは1~N-1の整数)の増幅器ブロックの前記第1のバイアス電圧をVb_(n+1)、各増幅器ブロックの前記ユニットセルの数をNopt、前記ユニットセルの入力端子と出力端子間を流れる電流をIoptとしたとき、n段目の増幅器ブロックの前記第1の電源電圧がVb_(n+1)+Iopt×Nopt×50となるように設定されることを特徴とするものである。
 また、本発明の分布型増幅器は、N個(Nは2以上の整数)の増幅器ブロックを備え、各増幅器ブロックは、入力端に信号が入力されるように構成された第1の伝送線路と、出力端から信号を出力するように構成された第2の伝送線路と、一端が前記第1の伝送線路の終端に接続された第1の終端抵抗と、一端が前記第2の伝送線路の入力端に接続された第2の終端抵抗と、前記第1、第2の伝送線路に沿って配置され、入力端子が前記第1の伝送線路に接続され、出力端子が前記第2の伝送線路に接続された複数のユニットセルとを備え、各増幅器ブロックは、前記第2の伝送線路の終端が後段の増幅器ブロックの前記第1の伝送線路の入力端と接続されるように縦続接続され、各増幅器ブロックの前記第1の終端抵抗の他端が第1のバイアス電圧に接続され、各増幅器ブロックの前記第2の終端抵抗の他端がグラウンドに接続され、初段の増幅器ブロックの前記第1の伝送線路と初段の増幅器ブロックの前記第1の終端抵抗と終段の増幅器ブロックの前記第2の伝送線路の特性インピーダンスと終段の増幅器ブロックの前記第2の終端抵抗の値が50Ωであり、(n+1)段目(nは1~N-1の整数)の増幅器ブロックの前記第1のバイアス電圧をVb_(n+1)、各増幅器ブロックの前記ユニットセルの数をNopt、前記ユニットセルの入力端子と出力端子間を流れる電流をIoptとしたとき、n段目の増幅器ブロックの前記第2の伝送線路の特性インピーダンスとn段目の増幅器ブロックの前記第2の終端抵抗と(n+1)段目の増幅器ブロックの前記第1の伝送線路の特性インピーダンスと(n+1)段目の増幅器ブロックの前記第1の終端抵抗とが、-Vb_(n+1)/(Iopt×Nopt)となるように設定されることを特徴とするものである。
 また、本発明の分布型増幅器は、N個(Nは2以上の整数)の増幅器ブロックを備え、各増幅器ブロックは、入力端に信号が入力されるように構成された第1の伝送線路と、出力端から信号を出力するように構成された第2の伝送線路と、一端が前記第1の伝送線路の終端に接続された第1の終端抵抗と、一端が前記第2の伝送線路の入力端に接続された第2の終端抵抗と、前記第1、第2の伝送線路に沿って配置され、入力端子が前記第1の伝送線路に接続され、出力端子が前記第2の伝送線路に接続された複数のユニットセルとを備え、各増幅器ブロックは、前記第2の伝送線路の終端が後段の増幅器ブロックの前記第1の伝送線路の入力端と接続されるように縦続接続され、各増幅器ブロックの前記第1の終端抵抗の他端が第1のバイアス電圧に接続され、各増幅器ブロックの前記第2の終端抵抗の他端がグラウンドに接続され、全ての伝送線路の特性インピーダンスと全ての第1、第2の終端抵抗の値が50Ωであり、(n+1)段目(nは1~N-1の整数)の増幅器ブロックの前記第1のバイアス電圧をVb_(n+1)、n段目の増幅器ブロックの前記ユニットセルの数をNopt_nとしたとき、n段目の増幅器ブロックの各ユニットセルで用いるトランジスタとして、最適電流が-Vb_(n+1)/(Nopt_n×50)となるトランジスタを用いることを特徴とするものである。
 本発明によれば、各増幅器ブロックの第1の終端抵抗の他端を第1のバイアス電圧に接続し、終段を除く増幅器ブロックの第2の終端抵抗の他端を第1の電源電圧に接続し、終段の増幅器ブロックの第2の終端抵抗の他端をグラウンドに接続し、全ての伝送線路の特性インピーダンスと全ての第1、第2の終端抵抗の値を50Ωとし、n段目の増幅器ブロックの第1の電源電圧をVb_(n+1)+Iopt×Nopt×50となるように設定することにより、帯域を劣化させることなく、利得を向上させることができる。
 また、本発明では、各増幅器ブロックの第1の終端抵抗の他端を第1のバイアス電圧に接続し、各増幅器ブロックの第2の終端抵抗の他端をグラウンドに接続し、初段の増幅器ブロックの第1の伝送線路と初段の増幅器ブロックの第1の終端抵抗と終段の増幅器ブロックの第2の伝送線路の特性インピーダンスと終段の増幅器ブロックの第2の終端抵抗の値を50Ωとし、n段目の増幅器ブロックの第2の伝送線路の特性インピーダンスとn段目の増幅器ブロックの第2の終端抵抗と(n+1)段目の増幅器ブロックの第1の伝送線路の特性インピーダンスと(n+1)段目の増幅器ブロックの第1の終端抵抗とを-Vb_(n+1)/(Iopt×Nopt)となるように設定することにより、帯域を劣化させることなく、利得を向上させることができる。
 また、本発明では、各増幅器ブロックの第1の終端抵抗の他端を第1のバイアス電圧に接続し、各増幅器ブロックの第2の終端抵抗の他端をグラウンドに接続し、全ての伝送線路の特性インピーダンスと全ての第1、第2の終端抵抗の値を50Ωとし、n段目の増幅器ブロックの各ユニットセルで用いるトランジスタとして、最適電流が-Vb_(n+1)/(Nopt_n×50)となるトランジスタを用いることにより、帯域を劣化させることなく、利得を向上させることができる。
図1は、本発明の第1の実施例に係る分布型増幅器の構成を示す回路図である。 図2は、本発明の第2の実施例に係る分布型増幅器の構成を示す回路図である。 図3は、本発明の第2の実施例に係る分布型増幅器のユニットセルの構成を示す回路図である。 図4は、本発明の第2の実施例に係る分布型増幅器のユニットセルの構成を示す回路図である。 図5は、従来の分布型増幅器および本発明の第2の実施例に係る分布型増幅器のSパラメータのシミュレーション結果を示す図である。 図6は、本発明の第2の実施例に係る分布型増幅器の別の構成を示す回路図である。 図7は、本発明の第2の実施例に係る分布型増幅器のユニットセルの構成を示す回路図である。 図8は、本発明の第3の実施例に係る分布型増幅器の構成を示す回路図である。 図9は、本発明の第4の実施例に係る分布型増幅器の構成を示す回路図である。 図10は、本発明の第4の実施例に係る分布型増幅器のユニットセルの構成を示す回路図である。 図11は、本発明の第4の実施例に係る分布型増幅器の別の構成を示す回路図である。 図12は、本発明の第4の実施例に係る分布型増幅器のユニットセルの構成を示す回路図である。 図13は、従来の分布型増幅器の構成を示す回路図である。 図14は、従来の分布型増幅器のユニットセルの構成を示す回路図である。 図15は、利得増加のために段数を増加させた分布型増幅器の構成を示す回路図である。 図16は、従来の分布型増幅器のSパラメータのシミュレーション結果を示す図である。
[第1の実施例]
 以下、本発明の実施例について図面を参照して説明する。図1は本発明の第1の実施例に係る分布型増幅器の構成を示す回路図である。本実施例の分布型増幅器は、最適段数Noptの増幅器ブロック100と最適段数Noptの増幅器ブロック200とを縦続接続したものである。ここで、最適段数Noptとは、増幅器ブロックの所望の周波数応答が得られる段数(ユニットセルの並列数)のことを言う。図1の例では、Nopt=6である。
 増幅器ブロック100は、入力端が信号入力端子1に接続された入力用の伝送線路CPW10_1と、出力用の伝送線路CPW20_1と、一端が伝送線路CPW10_1の終端に接続され、他端がバイアス電圧Vb_1に接続された入力終端抵抗Ri1と、一端が伝送線路CPW20_1の入力端に接続され、他端がグラウンドに接続された出力終端抵抗Ro1と、伝送線路CPW10_1,CPW20_1に沿って配置され、入力端子a1が伝送線路CPW10_1に接続され、出力端子b1が伝送線路CPW20_1に接続された複数のユニットセル3_1とから構成される。入力終端抵抗Ri1は50Ωである。出力終端抵抗Ro1については後述する。
 伝送線路CPW10_1は、複数の伝送線路CPW1i_1,CPW1_1,CPW1o_1を直列に接続した構成からなる。ユニットセル間の伝送線路CPW1_1と入力側の伝送線路CPW1i_1とは、特性インピーダンスが異なる。その理由は、伝送線路CPW1i_1の場合、信号入力端子1の前段の回路等の寄生容量の影響を伝送線路CPW1i_1で吸収する必要があるからである。同様に、伝送線路CPW1_1とCPW1o_1とは、特性インピーダンスが異なる。その理由は、伝送線路CPW1o_1の場合、入力終端抵抗Ri1の寄生容量の影響を伝送線路CPW1o_1で吸収する必要があるからである。
 伝送線路CPW20_1は、複数の伝送線路CPW2i_1,CPW2_1,CPW12を直列に接続した構成からなる。ユニットセル間の伝送線路CPW2と入力側の伝送線路CPW2i_1とは、特性インピーダンスが異なる。その理由は、伝送線路CPW2i_1の場合、出力終端抵抗Ro1の寄生容量の影響を伝送線路CPW2i_1で吸収する必要があるからである。同様に、伝送線路CPW2_1とCPW12とは、特性インピーダンスが異なる。その理由は、伝送線路CPW12の場合、伝送線路CPW20_1の後段の増幅器ブロック200の寄生容量の影響を伝送線路CPW12で吸収する必要があるからである。
 増幅器ブロック200は、入力端が増幅器ブロック100の伝送線路CPW20_1の終端に接続された入力用の伝送線路CPW10_2と、終端が信号出力端子2に接続された出力用の伝送線路CPW20_2と、一端が伝送線路CPW10_2の終端に接続され、他端がバイアス電圧Vb_2に接続された入力終端抵抗Ri2と、一端が伝送線路CPW20_2の入力端に接続され、他端がグラウンドに接続された出力終端抵抗Ro2と、伝送線路CPW10_2,CPW20_2に沿って配置され、入力端子a2が伝送線路CPW10_2に接続され、出力端子b2が伝送線路CPW20_2に接続された複数のユニットセル3_2とから構成される。出力終端抵抗Ro2は50Ωである。入力終端抵抗Ri2については後述する。
 伝送線路CPW10_2は、複数の伝送線路CPW12,CPW1_2,CPW1o_2を直列に接続した構成からなる。ユニットセル間の伝送線路CPW1_2と入力側の伝送線路CPW12とは、特性インピーダンスが異なる。その理由は、伝送線路CPW12の場合、伝送線路CPW10_2の前段の増幅器ブロック100の寄生容量の影響を伝送線路CPW12で吸収する必要があるからである。同様に、伝送線路CPW1_2とCPW1o_2とは、特性インピーダンスが異なる。その理由は、伝送線路CPW1o_2の場合、入力終端抵抗Ri2の寄生容量の影響を伝送線路CPW1o_2で吸収する必要があるからである。
 なお、本実施例では、増幅器ブロック100の出力用の伝送線路CPW20_1と増幅器ブロック200の入力用の伝送線路CPW10_2とが伝送線路CPW12を共用している。
 伝送線路CPW20_2は、複数の伝送線路CPW2_2,CPW2o_2を直列に接続した構成からなる。ユニットセル間の伝送線路CPW2_2とCPW2o_2とは、特性インピーダンスが異なる。その理由は、伝送線路CPW2o_2の場合、信号出力端子2の後段の回路等の寄生容量の影響を伝送線路CPW2o_2で吸収する必要があるからである。ユニットセル3_1,3_2の構成については第2の実施例で説明する。
 本実施例では、最適段数Noptの増幅器ブロック100と最適段数Noptの増幅器ブロック200とを縦続接続することで、帯域を劣化させることなく利得を向上させることが可能になる。
 また、本実施例では、増幅器ブロック100の出力用の伝送線路CPW20_1の特性インピーダンスZ0と出力終端抵抗Ro1と増幅器ブロック200の入力用の伝送線路CPW10_2の特性インピーダンスZ0と入力終端抵抗Ri2とが、50Ωより大きく、次式のようになる。
Z0=Ro1=Ri2=-Vb_2/(Iopt×Nopt)・・・(1)
 式(1)において、Ioptは各ユニットセル3_1,3_2の入力端子と出力端子間を流れる電流である。バイアス電圧Vb_1,Vb_2は負電圧である。
 本実施例では、伝送線路CPW20_1,CPW10_2の特性インピーダンスZ0と出力終端抵抗Ro1と入力終端抵抗Ri2とを式(1)のように設定することにより、増幅器ブロック100と増幅器ブロック200とをDC結合することができ、DCから高周波までの信号を増幅可能にしながら、利得をさらに向上させることが可能となる。
[第2の実施例]
 次に、本発明の第2の実施例について説明する。図2は本発明の第2の実施例に係る分布型増幅器の構成を示す回路図である。本実施例の分布型増幅器は、最適段数Nopt=6の増幅器ブロック100aと最適段数Nopt=6の増幅器ブロック200aとを縦続接続したものである。
 増幅器ブロック100aは、入力用の伝送線路CPW10a_1と、出力用の伝送線路CPW20a_1と、入力終端抵抗Ri1と、一端が伝送線路CPW20a_1の入力端に接続され、他端が電源電圧VCC_1に接続された出力終端抵抗Ro1と、伝送線路CPW10a_1,CPW20a_1に沿って配置され、入力端子a1が伝送線路CPW10a_1に接続され、出力端子b1が伝送線路CPW20a_1に接続された複数のユニットセル3_1とから構成される。入力終端抵抗Ri1、出力終端抵抗Ro1は50Ωである。
 伝送線路CPW10a_1は、第1の実施例の伝送線路CPW10_1と同一の構成を有する。伝送線路CPW20a_1は、第1の実施例の伝送線路CPW20_1と同様の構成を有するが、特性インピーダンスZ0が50Ωとなっている。
 増幅器ブロック200aは、入力用の伝送線路CPW10a_2と、出力用の伝送線路CPW20a_2と、一端が伝送線路CPW10a_2の終端に接続され、他端がバイアス電圧Vb_2に接続された入力終端抵抗Ri2と、出力終端抵抗Ro2と、伝送線路CPW10a_2,CPW20a_2に沿って配置され、入力端子a2が伝送線路CPW10a_2に接続され、出力端子b2が伝送線路CPW20a_2に接続された複数のユニットセル3_2とから構成される。出力終端抵抗Ro2、入力終端抵抗Ri2は50Ωである。
 伝送線路CPW10a_2は、第1の実施例の伝送線路CPW10_2と同様の構成を有するが、特性インピーダンスZ0が50Ωとなっている。伝送線路CPW20a_2は、第1の実施例の伝送線路CPW20_2と同一の構成を有する。
 図3は増幅器ブロック100aのユニットセル3_1の構成を示す回路図、図4は増幅器ブロック200aのユニットセル3_2の構成を示す回路図である。図3に示すように、ユニットセル3_1は、ベース端子が伝送線路CPW10a_1に接続され、エミッタ端子が電源電圧VEE1に接続された入力トランジスタQ32と、ベース端子がバイアス電圧Vcas1に接続され、コレクタ端子が伝送線路CPW20a_1に接続され、エミッタ端子が入力トランジスタQ32のコレクタ端子に接続された出力トランジスタQ33とから構成される。
 図4に示すように、ユニットセル3_2は、ベース端子が伝送線路CPW10a_2に接続され、エミッタ端子が電源電圧VEE2に接続された入力トランジスタQ34と、ベース端子がバイアス電圧Vcas2に接続され、コレクタ端子が伝送線路CPW20a_2に接続され、エミッタ端子が入力トランジスタQ34のコレクタ端子に接続された出力トランジスタQ35とから構成される。
 ユニットセル3_1とユニットセル3_2とは、同様の回路構成を有するが、印加される電圧が異なる。増幅器ブロック100aでは、電源電圧としてVCC_1とVEE1が与えられ、バイアス電圧としてVb_1とVcas1が与えられる。増幅器ブロック200aでは、電源電圧としてグラウンド(0V)とVEE2が与えられ、バイアス電圧としてVb_2とVcas2が与えられる。電圧VCC_1,VEE1,Vb_1,Vcas1,VEE2,Vb_2,Vcas2は基本的にはグラウンドを基準とする負電圧である。
 光通信等で使用される増幅器は、DC付近から高周波までの信号を増幅する必要がある。本実施例では、電源電圧VCC_1の値を次式のように設定することにより、増幅器ブロック100aの出力コモン電圧と増幅器ブロック200aの入力コモン電圧とを同電圧に合わせることができ、各トランジスタの動作点を乱すことなく、DCから高周波までの信号を増幅可能にする。
VCC_1=Vb_2+Iopt×Nopt×50    ・・・(2)
 第1の実施例で説明したとおり、Ioptは各ユニットセル3_1,3_2の入力端子と出力端子間を流れる電流であり、各ユニットセル3_1,3_2のトランジスタが動作する最適な電流である。
 増幅器ブロックを直結せずに、増幅器ブロック間にDCカットキャパシタを挿入する方法も考えられる。しかしながら、オンチップで実現できるキャパシタの値が小さいため、増幅器ブロック間にDCカットキャパシタを挿入する構成では、DC付近の信号を増幅することは困難である。
 図5は従来の分布型増幅器および本実施例の分布型増幅器のSパラメータのシミュレーション結果を示す図である。図5のS21_6は従来の6段の分布型増幅器のSパラメータS21、S21_12は従来の12段の分布型増幅器のSパラメータS21、S21_eは本実施例の分布型増幅器のSパラメータS21である。本実施例では、従来の12段の分布型増幅器と比べて帯域を劣化させることなく、利得を向上できていることを確認できる。
 本実施例では、増幅器ブロックが2個の場合を示したが、3個以上でもよい。例として増幅器ブロックが3個の場合の構成を図6に示す。図6の分布型増幅器は、最適段数Nopt=6の増幅器ブロック100bと最適段数Nopt=6の増幅器ブロック200bと最適段数Nopt=6の増幅器ブロック300bとを縦続接続したものである。
 増幅器ブロック100bは、入力用の伝送線路CPW10b_1と、出力用の伝送線路CPW20b_1と、入力終端抵抗Ri1と、出力終端抵抗Ro1と、ユニットセル3_1とから構成される。増幅器ブロック100bの構成は、増幅器ブロック100aと同じである。
 増幅器ブロック200bは、入力用の伝送線路CPW10b_2と、出力用の伝送線路CPW20b_2と、入力終端抵抗Ri2と、出力終端抵抗Ro2と、ユニットセル3_2とから構成される。増幅器ブロック200bの構成は、増幅器ブロック200aと同様であるが、出力終端抵抗Ro2の他端がグラウンドではなく、電源電圧VCC_2に接続されている点が図2の構成と異なる。電源電圧VCC_2の設定については後述する。
 増幅器ブロック300bは、入力端が増幅器ブロック200bの伝送線路CPW20b_2の終端に接続された入力用の伝送線路CPW10b_3と、終端が信号出力端子2に接続された出力用の伝送線路CPW20b_3と、一端が伝送線路CPW10b_3の終端に接続され、他端がバイアス電圧Vb_3に接続された入力終端抵抗Ri3と、一端が伝送線路CPW20b_3の入力端に接続され、他端がグラウンドに接続された出力終端抵抗Ro3と、伝送線路CPW10b_3,CPW20b_3に沿って配置され、入力端子a3が伝送線路CPW10b_3に接続され、出力端子b3が伝送線路CPW20b_3に接続された複数のユニットセル3_3とから構成される。出力終端抵抗Ro3、入力終端抵抗Ri3は50Ωである。
 伝送線路CPW10b_3は、複数の伝送線路CPW23,CPW1_3,CPW1o_3を直列に接続した構成からなる。ユニットセル間の伝送線路CPW1_3と入力側の伝送線路CPW23とは、特性インピーダンスが異なる。その理由は、伝送線路CPW23の場合、伝送線路CPW10b_3の前段の増幅器ブロック200bの寄生容量の影響を伝送線路CPW23で吸収する必要があるからである。同様に、伝送線路CPW1_3とCPW1o_3とは、特性インピーダンスが異なる。その理由は、伝送線路CPW1o_3の場合、入力終端抵抗Ri3の寄生容量の影響を伝送線路CPW1o_3で吸収する必要があるからである。
 なお、図6の構成では、増幅器ブロック200bの出力用の伝送線路CPW20b_2と増幅器ブロック300bの入力用の伝送線路CPW10b_3とが伝送線路CPW23を共用している。
 伝送線路CPW20b_3は、複数の伝送線路CPW2_3,CPW2o_3を直列に接続した構成からなる。ユニットセル間の伝送線路CPW2_3とCPW2o_3とは、特性インピーダンスが異なる。その理由は、伝送線路CPW2o_3の場合、信号出力端子2の後段の回路等の寄生容量の影響を伝送線路CPW2o_3で吸収する必要があるからである。
 図7は増幅器ブロック300bのユニットセル3_3の構成を示す回路図である。ユニットセル3_3は、ベース端子が伝送線路CPW10b_3に接続され、エミッタ端子が電源電圧VEE3に接続された入力トランジスタQ36と、ベース端子がバイアス電圧Vcas3に接続され、コレクタ端子が伝送線路CPW20b_3に接続され、エミッタ端子が入力トランジスタQ36のコレクタ端子に接続された出力トランジスタQ37とから構成される。
 VCC_1,VEE1,Vb_1,Vcas1,VCC_2,VEE2,Vb_2,Vcas2,VEE3,Vb_3,Vcas3は負電圧である。
 図6の構成では、電源電圧VCC_2の値を次式のように設定することにより、増幅器ブロック200bの出力コモン電圧と増幅器ブロック300bの入力コモン電圧とを同電圧に合わせることができ、各トランジスタの動作点を乱すことなく、DCから高周波までの信号を増幅可能にする。
VCC_2=Vb_3+Iopt×Nopt×50    ・・・(3)
 増幅器ブロックが4個以上場合でも本実施例と同様の構成にすればよい。すなわち、縦続接続する増幅器ブロックがN個(Nは2以上の整数)の場合、入力終端抵抗Ri1~RiNの他端をバイアス電圧Vb_1~Vb_Nに接続し、終段を除く出力終端抵抗Ro1~Ro(N-1)の他端を電源電圧VCC_1~VCC_(N-1)に接続し、終段の出力終端抵抗RoNの他端をグラウンドに接続し、全ての伝送線路の特性インピーダンスと終端抵抗の値を50Ωとする。さらに、電源電圧VCC_n(nは1~N-1の整数)を次式のように設定すればよい。
VCC_n=Vb_(n+1)+Iopt×Nopt×50・・・(4)
[第3の実施例]
 次に、本発明の第3の実施例について説明する。本実施例は、第1の実施例の具体例であるので、図1の符号を用いて説明する。第2の実施例では、最終段を除く増幅器ブロックの出力終端抵抗の他端を電源電圧VCCに接続しているが、配線の電流容量設計や配線のレイアウトのし易さ、また良好な反射特性のために、第1の実施例に示したように出力終端抵抗の他端をグラウンドに接続することが望ましい。
 本実施例では、各増幅器ブロック100,200の出力終端抵抗Ro1,Ro2の他端をグラウンドに接続し、かつ増幅器ブロック100の出力と増幅器ブロック200の入力とを同じ直流電位で結合するために、増幅器ブロック100の出力用の伝送線路CPW20_1の特性インピーダンスZ0と出力終端抵抗Ro1と増幅器ブロック200の入力用の伝送線路CPW10_2の特性インピーダンスZ0と入力終端抵抗Ri2とを式(1)のように設定する。
 例としてVb_2=_3V、Iopt=5mA、Nopt=6とすると、出力終端抵抗Ro1と入力終端抵抗Ri2は100Ωとなる。本実施例の構成にすることにより、増幅器ブロック100の出力インピーダンスを50Ω以上にすることが可能なため、増幅器の利得が向上するという効果もある。
 第1の実施例および本実施例では、増幅器ブロックが2個の場合を示したが、3個以上でもよい。例として増幅器ブロックが3個の場合の構成を図8に示す。図8の分布型増幅器は、最適段数Nopt=6の増幅器ブロック100cと最適段数Nopt=6の増幅器ブロック200cと最適段数Nopt=6の増幅器ブロック300cとを縦続接続したものである。
 増幅器ブロック100cは、入力用の伝送線路CPW10c_1と、出力用の伝送線路CPW20c_1と、入力終端抵抗Ri1と、出力終端抵抗Ro1と、ユニットセル3_1とから構成される。増幅器ブロック100cの構成は、増幅器ブロック100と同じである。
 増幅器ブロック200cは、入力用の伝送線路CPW10c_2と、出力用の伝送線路CPW20c_2と、入力終端抵抗Ri2と、出力終端抵抗Ro2と、ユニットセル3_2とから構成される。増幅器ブロック200cの構成は、増幅器ブロック200と同様であるが、出力終端抵抗Ro2の値が50Ωより大きいことが第1の実施例と異なる。
 増幅器ブロック300cは、入力用の伝送線路CPW10c_3と、出力用の伝送線路CPW20c_3と、入力終端抵抗Ri3と、出力終端抵抗Ro3と、ユニットセル3_3とから構成される。増幅器ブロック300cの構成は、増幅器ブロック300bと同様であるが、入力終端抵抗Ri3の値が50Ωより大きいことが第2の実施例と異なる。
 図8の構成では、増幅器ブロック200cの出力用の伝送線路CPW20c_2の特性インピーダンスZ0と出力終端抵抗Ro2と増幅器ブロック300cの入力用の伝送線路CPW10c_3の特性インピーダンスZ0と入力終端抵抗Ri3とが、50Ωより大きく、次式のようになる。
Z0=Ro2=Ri3=-Vb_3/(Iopt×Nopt)・・・(5)
 増幅器ブロックが4個以上場合でも本実施例と同様の構成にすればよい。すなわち、縦続接続する増幅器ブロックがN個(Nは2以上の整数)の場合、入力終端抵抗Ri1~RiNの他端をバイアス電圧Vb_1~Vb_Nに接続し、出力終端抵抗Ro1~RoNの他端をグラウンドに接続し、初段の入力用の伝送線路CPW10c_1と入力終端抵抗Ri1と終段の出力用の伝送線路CPW20c_Nの特性インピーダンスと出力終端抵抗RoNとを50Ωとする。
 さらに、終段を除くn段目(nは1~N-1の整数)の増幅器ブロックの出力用の伝送線路の特性インピーダンスZ0と出力終端抵抗Ronと(n+1)段目の増幅器ブロックの入力用の伝送線路の特性インピーダンスZ0と入力終端抵抗Ri(n+1)とを次式のように設定すればよい。
Z0=Ron=Ri(n+1)=-Vb_(n+1)/(Iopt×Nopt)    ・・・(6)
[第4の実施例]
 次に、本発明の第4の実施例について説明する。図9は本発明の第4の実施例に係る分布型増幅器の構成を示す回路図である。本実施例の分布型増幅器は、最適段数Nopt_1=6の増幅器ブロック100dと最適段数Nopt_2=6の増幅器ブロック200dとを縦続接続したものである。
 増幅器ブロック100dは、入力用の伝送線路CPW10d_1と、出力用の伝送線路CPW20d_1と、入力終端抵抗Ri1と、出力終端抵抗Ro1と、伝送線路CPW10d_1,CPW20d_1に沿って配置され、入力端子a1が伝送線路CPW10d_1に接続され、出力端子b1が伝送線路CPW20d_1に接続された複数のユニットセル3d_1とから構成される。
 増幅器ブロック100dの構成は、増幅器ブロック100aと同様であるが、出力終端抵抗Ro1の他端を電源電圧VCC_1ではなく、グラウンドに接続している点が異なり、またユニットセル3d_1が異なる。
 増幅器ブロック200aの構成は第2の実施例で説明したとおりである。
 図10は増幅器ブロック100dのユニットセル3d_1の構成を示す回路図である。図10に示すように、ユニットセル3d_1は、ベース端子が伝送線路CPW10d_1に接続され、エミッタ端子が電源電圧VEE1に接続された入力トランジスタQ40と、ベース端子がバイアス電圧Vcas1に接続され、コレクタ端子が伝送線路CPW20d_1に接続され、エミッタ端子が入力トランジスタQ40のコレクタ端子に接続された出力トランジスタQ41とから構成される。
 第3の実施例では、伝送線路の特性インピーダンスを50Ωより高く(例えば100Ω程度まで高く)設計することが困難な場合が存在する。そのような場合には、第2の実施例のように全ての伝送線路の特性インピーダンスと終端抵抗の値を50Ωとし、増幅器ブロック100dのユニットセル3d_1において最適電流Iopt_1が次式のようになるトランジスタQ40,Q41を用いることで、増幅器ブロック100dの出力と増幅器ブロック200dの入力を同じ直流電位で結合することができる。
Iopt_1=-Vb_2/(Nopt_1×50)    ・・・(7)
 第1~第3の実施例では、段数(ユニットセルの並列数)が同一の増幅器ブロックを用いている。一方、本実施例では、増幅器ブロック100dの段数Nopt_1は、最適電流がIpot1であるトランジスタでユニットセル3d_1を構成する場合の最適段数であり、増幅器ブロック200aの段数Nopt_2と異なっていてもよい。
 一般的にバイポーラトランジスタにおいて電流利得遮断周波数fTもしくは最大発振周波数fmaxが最も高くなる(つまりトランジスタが最も速く動作する)最適コレクタ電流密度が存在する。あるエミッタ面積(エミッタ長×エミッタ幅)を持ったバイポーラトランジスタの最適電流は、最適コレクタ電流密度×エミッタ面積で定義される。そのため、エミッタ長が長いほど、もしくはフィンガー数が多いほど最適電流は大きい。回路内で使われるバイポーラトランジスタを最適電流で動作させることで、最も帯域を広くすることができる。このように、バイポーラトランジスタを用いる場合、最適電流は、エミッタ長もしくはフィンガー数を調整することで調整可能である。
 通常、増幅器ブロック100dのユニットセル3d_1の各トランジスタの最適電流Iopt_1は、増幅器ブロック200aのユニットセル3_2の各トランジスタの最適電流Iopt_2よりも大きい値となる。
 このため、増幅器ブロック100dで用いる各トランジスタのエミッタ長は、増幅器ブロック200aで用いる各トランジスタのエミッタ長よりも大きくなる。あるいは、増幅器ブロック100dで用いる各トランジスタのフィンガー数は、増幅器ブロック200aで用いる各トランジスタのフィンガー数よりも大きくなる。
 本実施例では、増幅器ブロックが2個の場合を示したが、3個以上でもよい。例として増幅器ブロックが3個の場合の構成を図11に示す。図11の分布型増幅器は、最適段数Nopt_1=6の増幅器ブロック100dと最適段数Nopt_2=6の増幅器ブロック200dと最適段数Nopt_3=6の増幅器ブロック300bとを縦続接続したものである。
 増幅器ブロック200dは、入力用の伝送線路CPW10d_2と、出力用の伝送線路CPW20d_2と、入力終端抵抗Ri2と、出力終端抵抗Ro2と、伝送線路CPW10d_2,CPW20d_2に沿って配置され、入力端子a2が伝送線路CPW10d_2に接続され、出力端子b2が伝送線路CPW20d_2に接続された複数のユニットセル3d_2とから構成される。
 増幅器ブロック200dの構成は、増幅器ブロック200bと同様であるが、出力終端抵抗Ro2の他端を電源電圧VCC_2ではなく、グラウンドに接続している点が異なり、またユニットセル3d_2が異なる。
 増幅器ブロック300bの構成は第2の実施例で説明したとおりである。
 図12は増幅器ブロック200dのユニットセル3d_2の構成を示す回路図である。ユニットセル3d_2は、ベース端子が伝送線路CPW10d_2に接続され、エミッタ端子が電源電圧VEE2に接続された入力トランジスタQ42と、ベース端子がバイアス電圧Vcas2に接続され、コレクタ端子が伝送線路CPW20d_2に接続され、エミッタ端子が入力トランジスタQ42のコレクタ端子に接続された出力トランジスタQ43とから構成される。
 増幅器ブロック200dのユニットセル3d_2において最適電流Iopt_2が次式のようになるトランジスタQ42,Q43を用いることで、増幅器ブロック200dの出力と増幅器ブロック300bの入力を同じ直流電位で結合することができる。
Iopt_2=-Vb_3/(Nopt_2×50)    ・・・(8)
 第1~第3の実施例では、段数(ユニットセルの並列数)が同一の増幅器ブロックを用いている。一方、本実施例では、増幅器ブロック200dの段数Nopt_2は、最適電流がIpot2であるトランジスタでユニットセル3d_2を構成する場合の最適段数であり、増幅器ブロック100d,300bの段数Nopt_1,Nopt_3と異なっていてもよい。
 増幅器ブロックが4個以上場合でも本実施例と同様の構成にすればよい。すなわち、縦続接続する増幅器ブロックがN個(Nは2以上の整数)の場合、入力終端抵抗Ri1~RiNの他端をバイアス電圧Vb_1~Vb_Nに接続し、出力終端抵抗Ro1~RoNの他端をグラウンドに接続し、全ての伝送線路の特性インピーダンスと終端抵抗の値を50Ωとする。
 さらに、終段を除くn段目(nは1~N-1の整数)の増幅器ブロックの各ユニットセル3d_nで用いるトランジスタとして、最適電流Iopt_nが次式のようになるトランジスタを用いるようにすればよい。
Iopt_n=-Vb_(n+1)/(Nopt_n×50)・・・(9)
 第1~第4の実施例では、ユニットセルにバイポーラトランジスタを使用した例を示しているが、MOSトランジスタを使用してもよい。MOSトランジスタを使用する場合には、上記の説明において、ベース端子をゲート端子に置き換え、コレクタ端子をドレイン端子に置き換え、エミッタ端子をソース端子に置き換えるようにすればよい。
 また、第1~第4の実施例では、伝送線路としてCPW(coplanar waveguide)を用いた場合を示しているが、伝送線路であればCPWに限らず、マイクロストップライン等の他の伝送線路であってもよい。
 本発明は、DCから高周波までの信号の増幅が必要な分布型増幅器に適用することができる。
 1…信号入力端子、2…信号出力端子、3,3d…ユニットセル、100,100a~100d,200,200a~200d,300b,300c…増幅器ブロック、CPW1,CPW1i,CPW1o,CPW2,CPW2i,CPW2o,CPW10,CPW10a~CPW10d,CPW20,CPW20a~CPW20d…伝送線路、Q40~Q43…トランジスタ、Ri1~Ri3,Ro1~Ro3…抵抗。

Claims (4)

  1.  N個(Nは2以上の整数)の増幅器ブロックを備え、
     各増幅器ブロックは、
     入力端に信号が入力されるように構成された第1の伝送線路と、
     出力端から信号を出力するように構成された第2の伝送線路と、
     一端が前記第1の伝送線路の終端に接続された第1の終端抵抗と、
     一端が前記第2の伝送線路の入力端に接続された第2の終端抵抗と、
     前記第1、第2の伝送線路に沿って配置され、入力端子が前記第1の伝送線路に接続され、出力端子が前記第2の伝送線路に接続された複数のユニットセルとを備え、
     各増幅器ブロックは、前記第2の伝送線路の終端が後段の増幅器ブロックの前記第1の伝送線路の入力端と接続されるように縦続接続され、
     各増幅器ブロックの前記第1の終端抵抗の他端が第1のバイアス電圧に接続され、終段を除く増幅器ブロックの前記第2の終端抵抗の他端が第1の電源電圧に接続され、終段の増幅器ブロックの前記第2の終端抵抗の他端がグラウンドに接続され、
     全ての伝送線路の特性インピーダンスと全ての第1、第2の終端抵抗の値が50Ωであり、
     (n+1)段目(nは1~N-1の整数)の増幅器ブロックの前記第1のバイアス電圧をVb_(n+1)、各増幅器ブロックの前記ユニットセルの数をNopt、前記ユニットセルの入力端子と出力端子間を流れる電流をIoptとしたとき、n段目の増幅器ブロックの前記第1の電源電圧がVb_(n+1)+Iopt×Nopt×50となるように設定されることを特徴とする分布型増幅器。
  2.  N個(Nは2以上の整数)の増幅器ブロックを備え、
     各増幅器ブロックは、
     入力端に信号が入力されるように構成された第1の伝送線路と、
     出力端から信号を出力するように構成された第2の伝送線路と、
     一端が前記第1の伝送線路の終端に接続された第1の終端抵抗と、
     一端が前記第2の伝送線路の入力端に接続された第2の終端抵抗と、
     前記第1、第2の伝送線路に沿って配置され、入力端子が前記第1の伝送線路に接続され、出力端子が前記第2の伝送線路に接続された複数のユニットセルとを備え、
     各増幅器ブロックは、前記第2の伝送線路の終端が後段の増幅器ブロックの前記第1の伝送線路の入力端と接続されるように縦続接続され、
     各増幅器ブロックの前記第1の終端抵抗の他端が第1のバイアス電圧に接続され、各増幅器ブロックの前記第2の終端抵抗の他端がグラウンドに接続され、
     初段の増幅器ブロックの前記第1の伝送線路と初段の増幅器ブロックの前記第1の終端抵抗と終段の増幅器ブロックの前記第2の伝送線路の特性インピーダンスと終段の増幅器ブロックの前記第2の終端抵抗の値が50Ωであり、
     (n+1)段目(nは1~N-1の整数)の増幅器ブロックの前記第1のバイアス電圧をVb_(n+1)、各増幅器ブロックの前記ユニットセルの数をNopt、前記ユニットセルの入力端子と出力端子間を流れる電流をIoptとしたとき、n段目の増幅器ブロックの前記第2の伝送線路の特性インピーダンスとn段目の増幅器ブロックの前記第2の終端抵抗と(n+1)段目の増幅器ブロックの前記第1の伝送線路の特性インピーダンスと(n+1)段目の増幅器ブロックの前記第1の終端抵抗とが、-Vb_(n+1)/(Iopt×Nopt)となるように設定されることを特徴とする分布型増幅器。
  3.  N個(Nは2以上の整数)の増幅器ブロックを備え、
     各増幅器ブロックは、
     入力端に信号が入力されるように構成された第1の伝送線路と、
     出力端から信号を出力するように構成された第2の伝送線路と、
     一端が前記第1の伝送線路の終端に接続された第1の終端抵抗と、
     一端が前記第2の伝送線路の入力端に接続された第2の終端抵抗と、
     前記第1、第2の伝送線路に沿って配置され、入力端子が前記第1の伝送線路に接続され、出力端子が前記第2の伝送線路に接続された複数のユニットセルとを備え、
     各増幅器ブロックは、前記第2の伝送線路の終端が後段の増幅器ブロックの前記第1の伝送線路の入力端と接続されるように縦続接続され、
     各増幅器ブロックの前記第1の終端抵抗の他端が第1のバイアス電圧に接続され、各増幅器ブロックの前記第2の終端抵抗の他端がグラウンドに接続され、
     全ての伝送線路の特性インピーダンスと全ての第1、第2の終端抵抗の値が50Ωであり、
     (n+1)段目(nは1~N-1の整数)の増幅器ブロックの前記第1のバイアス電圧をVb_(n+1)、n段目の増幅器ブロックの前記ユニットセルの数をNopt_nとしたとき、n段目の増幅器ブロックの各ユニットセルで用いるトランジスタとして、最適電流が-Vb_(n+1)/(Nopt_n×50)となるトランジスタを用いることを特徴とする分布型増幅器。
  4.  請求項1乃至3のいずれか1項に記載の分布型増幅器において、
     各ユニットセルは、
     ベース端子が前記第1の伝送線路に接続され、エミッタ端子が第2の電源電圧に接続された第1のトランジスタと、
     ベース端子が第2のバイアス電圧に接続され、コレクタ端子が前記第2の伝送線路に接続され、エミッタ端子が前記第1のトランジスタのコレクタ端子に接続された第2のトランジスタとから構成されることを特徴とする分布型増幅器。
PCT/JP2020/025273 2020-06-26 2020-06-26 分布型増幅器 WO2021260926A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
US18/002,939 US20230253929A1 (en) 2020-06-26 2020-06-26 Distributed amplifier
JP2022532211A JP7491378B2 (ja) 2020-06-26 2020-06-26 分布型増幅器
PCT/JP2020/025273 WO2021260926A1 (ja) 2020-06-26 2020-06-26 分布型増幅器
JP2024003862A JP2024028484A (ja) 2020-06-26 2024-01-15 分布型増幅器
JP2024003861A JP2024038377A (ja) 2020-06-26 2024-01-15 分布型増幅器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2020/025273 WO2021260926A1 (ja) 2020-06-26 2020-06-26 分布型増幅器

Publications (1)

Publication Number Publication Date
WO2021260926A1 true WO2021260926A1 (ja) 2021-12-30

Family

ID=79282132

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2020/025273 WO2021260926A1 (ja) 2020-06-26 2020-06-26 分布型増幅器

Country Status (3)

Country Link
US (1) US20230253929A1 (ja)
JP (3) JP7491378B2 (ja)
WO (1) WO2021260926A1 (ja)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01166608A (ja) * 1987-12-22 1989-06-30 Fujitsu Ltd 分布型増幅器
JPH09252228A (ja) * 1996-03-14 1997-09-22 Nippon Telegr & Teleph Corp <Ntt> 分布増幅器
JPH11195939A (ja) * 1997-10-21 1999-07-21 Trw Inc Hemt−hbtカスコ−ド分布増幅器
JP2004147059A (ja) * 2002-10-24 2004-05-20 Fujitsu Ltd 増幅器
US20090309659A1 (en) * 2004-11-23 2009-12-17 Lender Jr Robert J Solid-state ultra-wideband microwave power amplifier employing modular non-uniform distributed amplifier elements

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002033627A (ja) 2000-07-19 2002-01-31 Fujitsu Ltd 分布増幅器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01166608A (ja) * 1987-12-22 1989-06-30 Fujitsu Ltd 分布型増幅器
JPH09252228A (ja) * 1996-03-14 1997-09-22 Nippon Telegr & Teleph Corp <Ntt> 分布増幅器
JPH11195939A (ja) * 1997-10-21 1999-07-21 Trw Inc Hemt−hbtカスコ−ド分布増幅器
JP2004147059A (ja) * 2002-10-24 2004-05-20 Fujitsu Ltd 増幅器
US20090309659A1 (en) * 2004-11-23 2009-12-17 Lender Jr Robert J Solid-state ultra-wideband microwave power amplifier employing modular non-uniform distributed amplifier elements

Also Published As

Publication number Publication date
JP7491378B2 (ja) 2024-05-28
US20230253929A1 (en) 2023-08-10
JP2024038377A (ja) 2024-03-19
JPWO2021260926A1 (ja) 2021-12-30
JP2024028484A (ja) 2024-03-04

Similar Documents

Publication Publication Date Title
US20140320211A1 (en) Distributed amplifier with improved stabilization
US8823455B2 (en) Matrix distributed power amplifier
EP1276230A2 (en) Cascode distributed amplifier
JPH03190301A (ja) Fetのソース‐ドレイン伝導路を使用した非線形性発生器
US6094099A (en) High dynamic range variable gain distributed amplifier
US7782140B2 (en) Analog circuit
WO2021260926A1 (ja) 分布型増幅器
US7525385B2 (en) Common drain driven cascode enhancement mode traveling wave amplifier
JP6102198B2 (ja) 増幅回路
JP4202088B2 (ja) 増幅器
JP7336448B2 (ja) 分布型増幅器
US6801098B2 (en) Group delay equalizer integrated with a wideband distributed amplifier monolithic microwave integrated circuit
JP2010288007A (ja) 可変ゲイン回路
KR0176094B1 (ko) 병렬 궤환 트랜지스터를 이용한 광대역 증폭기 구조
JP3137232B2 (ja) 分布増幅器
JP3056933B2 (ja) 分布型バラン
KR101513464B1 (ko) 광대역 가변 시간 지연 장치
JP2021077970A (ja) 駆動回路
WO2021260927A1 (ja) 合波器
JP7487796B2 (ja) 分布型アンプ
JP7497316B2 (ja) 周波数特性可変差動リニアアンプ
JP4305618B2 (ja) 負性抵抗回路、及びアクティブフィルタ
JP2009267703A (ja) 分布型増幅器
JP2022077288A (ja) 利得可変差動増幅回路および半導体集積回路
KR100378676B1 (ko) 파이형 출력 전송선 구조를 갖는 진행파 증폭기

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20942271

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2022532211

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20942271

Country of ref document: EP

Kind code of ref document: A1