WO2021131771A1 - 固体撮像素子、および、撮像装置 - Google Patents

固体撮像素子、および、撮像装置 Download PDF

Info

Publication number
WO2021131771A1
WO2021131771A1 PCT/JP2020/046211 JP2020046211W WO2021131771A1 WO 2021131771 A1 WO2021131771 A1 WO 2021131771A1 JP 2020046211 W JP2020046211 W JP 2020046211W WO 2021131771 A1 WO2021131771 A1 WO 2021131771A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit
photoelectric conversion
transistors
conversion elements
pixel
Prior art date
Application number
PCT/JP2020/046211
Other languages
English (en)
French (fr)
Inventor
智裕 山崎
村松 良徳
Original Assignee
ソニーセミコンダクタソリューションズ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニーセミコンダクタソリューションズ株式会社 filed Critical ソニーセミコンダクタソリューションズ株式会社
Priority to KR1020227020184A priority Critical patent/KR20220122624A/ko
Priority to US17/780,189 priority patent/US20220417463A1/en
Priority to JP2021567224A priority patent/JPWO2021131771A1/ja
Priority to CN202080085698.5A priority patent/CN114830631A/zh
Publication of WO2021131771A1 publication Critical patent/WO2021131771A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/79Arrangements of circuitry being divided between different or multiple substrates, chips or circuit boards, e.g. stacked image sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/768Addressed sensors, e.g. MOS or CMOS sensors for time delay and integration [TDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/50Control of the SSIS exposure
    • H04N25/53Control of the integration time
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/616Noise processing, e.g. detecting, correcting, reducing or removing noise involving a correlated sampling function, e.g. correlated double sampling [CDS] or triple sampling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/772Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/778Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself

Definitions

  • This technology relates to a solid-state image sensor. More specifically, the present invention relates to a solid-state image sensor and an image pickup device that integrate digital signals.
  • TDI time delay integration
  • FA Vectory Automation
  • aerial photography a time delay integration (TDI) sensor
  • TDI sensor is a sensor that performs TDI processing that integrates the amount of electric charge while shifting the time according to the moving speed of the subject.
  • a solid-state imaging device has been proposed in which two adjacent lines share a floating diffusion layer for one line, and the charges of the two lines are transferred to the floating diffusion layer at different times (for example, Patent Document). See 1.).
  • TDI processing is realized by this charge transfer.
  • a photoelectric conversion element and a plurality of transistors such as transfer transistors are arranged in each of the pixels in the line.
  • This technology was created in view of such a situation, and aims to improve the sensitivity of pixels in a solid-state image sensor that performs time-delayed integration.
  • the first side surface thereof is arranged at a predetermined interval along a predetermined direction, and the size of each of the predetermined directions is the predetermined interval.
  • a plurality of photoelectric conversion elements that do not exceed the above, and a predetermined number of transistors that are arranged between the plurality of photoelectric conversion elements and generate a signal according to the amount of charge generated by any of the plurality of photoelectric conversion elements. It is a solid-state image sensor provided. This has the effect of increasing the light receiving area of the photoelectric conversion element as compared with the case where there is no space between them.
  • any of the plurality of photoelectric conversion elements is arranged in a pixel circuit that generates a pixel signal, and the predetermined number of transistors are the pixel circuit and an amplifier circuit that amplifies the pixel signal. It may be arranged in and. This has the effect of amplifying the pixel signal.
  • the predetermined number of transistors includes a pair of differential transistors that differentially amplify the predetermined reference signal and the pixel signal, and the amplifier circuit is connected in series with the power supply. It comprises a pair of transistors and a capacitance, one gate of the pair of transistors is connected to a floating diffusion layer, and the capacitance is the connection point of the pair of transistors and one gate of the pair of differential transistors. It may be inserted in between. This has the effect of relaxing the coupling between the gate-source capacitance and the floating diffusion layer.
  • the floating diffusion layer arranged between the plurality of photoelectric conversion elements and the transfer transistor for transferring charges from any of the plurality of photoelectric conversion elements to the floating diffusion layer are further added.
  • the predetermined number of transistors include discharge transistors that discharge charges from the floating diffusion layer, and any of the plurality of photoelectric conversion elements, the floating diffusion layer, the transfer transistor, and the discharge transistor are included in the pixel circuit. It may be placed inside. This has the effect of generating a pixel signal.
  • the predetermined number of transistors may include a gain control transistor for controlling an analog gain with respect to the voltage of the floating diffusion layer, and the gain control transistor may be arranged in the pixel circuit. .. This has the effect of controlling the analog gain.
  • the predetermined number of transistors may include a reset transistor that initializes the floating diffusion layer, and the reset transistor may be arranged in the pixel circuit. This has the effect of initializing the floating diffusion layer.
  • an analog-to-digital conversion unit that converts a pixel signal corresponding to the amount of light received by each of the plurality of photoelectric conversion elements into a digital signal. This has the effect of generating a digital signal.
  • a time delay integration circuit that performs a time delay integration process on the digital signal can be further provided.
  • the time-delayed integration process improves the brightness and reduces noise.
  • the plurality of photoelectric conversion elements and the predetermined number of transistors may be arranged on a predetermined light receiving chip, and the analog-digital conversion unit may be arranged on a predetermined circuit chip. This has the effect of facilitating the miniaturization of pixels due to the laminated structure.
  • the second aspect of the present technology includes a plurality of photoelectric conversion elements arranged at predetermined intervals along a predetermined direction, and the size of each of the predetermined directions does not exceed the predetermined interval, and the plurality of photoelectric conversion elements.
  • a predetermined number of transistors arranged between the elements and generating a signal corresponding to the amount of charge generated by any of the plurality of photoelectric conversion elements, and digital according to the amount of light received by each of the plurality of photoelectric conversion elements.
  • pixel AD Analog to Digital
  • ADC Analog to Digital Converter
  • Embodiment Example of arranging a plurality of photoelectric conversion elements at intervals
  • Second embodiment example of arranging a plurality of photoelectric conversion elements at intervals to reduce reset transistors
  • Third Embodiment Example in which a plurality of pixels share a floating diffusion layer
  • FIG. 1 is a block diagram showing a configuration example of the image pickup apparatus 100 according to the first embodiment of the present technology.
  • the image pickup device 100 is a device for capturing image data, and includes an optical unit 110, a solid-state image sensor 200, a storage unit 120, a control unit 130, and a communication unit 140.
  • the optical unit 110 collects the incident light and guides it to the solid-state image sensor 200.
  • the solid-state image sensor 200 captures image data.
  • the solid-state image sensor 200 supplies image data to the storage unit 120 via a signal line 209.
  • the storage unit 120 stores image data.
  • the control unit 130 controls the solid-state image sensor 200 to capture image data.
  • the control unit 130 supplies the solid-state image sensor 200 with a vertical synchronization signal VSYNC indicating the image pickup timing, for example, via the signal line 208.
  • the communication unit 140 reads the image data from the storage unit 120 and transmits it to the outside.
  • FIG. 2 is a diagram for explaining a usage example of the image pickup apparatus 100 in the first embodiment of the present technology. As illustrated in the figure, the image pickup apparatus 100 is used in a factory or the like where a belt conveyor 510 is provided.
  • the belt conveyor 510 moves the subject 511 in a predetermined direction at a constant speed.
  • the image pickup apparatus 100 is fixed in the vicinity of the belt conveyor 510, and images the subject 511 to generate image data.
  • the image data is used, for example, for inspection of the presence or absence of defects. As a result, FA is realized.
  • the image pickup device 100 captures a subject 511 moving at a constant speed, but the present invention is not limited to this configuration.
  • the image pickup device 100 may move at a constant speed to take an image of the subject, such as in aerial photography.
  • FIG. 3 is a diagram showing an example of a laminated structure of the solid-state image sensor 200 according to the first embodiment of the present technology.
  • the solid-state image sensor 200 includes a circuit chip 202 and a light receiving chip 201 laminated on the circuit chip 202. These chips are electrically connected via a connection such as a via. In addition to vias, it can also be connected by Cu-Cu bonding or bumps.
  • FIG. 4 is a block diagram showing a configuration example of the light receiving chip 201 according to the first embodiment of the present technology.
  • the light receiving chip 201 is provided with a pixel array unit 210 and a peripheral circuit 212.
  • a plurality of pixel circuits 220 are arranged in a two-dimensional grid pattern in the pixel array unit 210. Further, the pixel array unit 210 is divided into a plurality of pixel blocks 211. In each of these pixel blocks 211, for example, a pixel circuit 220 having 4 rows ⁇ 2 columns is arranged. Further, for each pixel circuit 220, a plurality of transistors are further arranged outside the pixel circuit 220, but these transistors are omitted in the figure for convenience of description.
  • a circuit that supplies a DC (Direct Current) voltage is arranged in the peripheral circuit 212.
  • FIG. 5 is a block diagram showing a configuration example of the circuit chip 202 according to the first embodiment of the present technology.
  • a DAC Digital to Analog Converter
  • a pixel drive circuit 252 a time code generation unit 253, a pixel AD conversion unit 254, and a vertical scanning circuit 255 are arranged on the circuit chip 202.
  • a control circuit 256, a signal processing circuit 400, an image processing circuit 260, and an output circuit 257 are arranged on the circuit chip 202.
  • the DAC 251 generates a reference signal by DA (Digital to Analog) conversion within a predetermined AD conversion period. For example, a saw blade-shaped lamp signal is used as a reference signal.
  • the DAC 251 supplies the reference signal to the pixel AD conversion unit 254.
  • the time code generation unit 253 generates a time code indicating the time within the AD conversion period.
  • the time code generation unit 253 is realized by, for example, a counter. As the counter, for example, a Gray code counter is used.
  • the time code generation unit 253 supplies the time code to the pixel AD conversion unit 254.
  • the pixel drive circuit 252 drives each of the pixel circuits 220 to generate an analog pixel signal.
  • the pixel AD conversion unit 254 performs AD conversion that converts each analog signal (that is, a pixel signal) of the pixel circuit 220 into a digital signal.
  • the pixel AD conversion unit 254 is divided by a plurality of clusters 300.
  • the cluster 300 is provided for each pixel block 211 and converts the analog signal in the corresponding pixel block 211 into a digital signal.
  • the pixel AD conversion unit 254 generates image data in which digital signals are arranged by AD conversion as a frame and supplies the image data to the signal processing circuit 400.
  • the vertical scanning circuit 255 drives the pixel AD conversion unit 254 to execute AD conversion.
  • the signal processing circuit 400 performs predetermined signal processing on the frame. As signal processing, various processes including CDS (Correlated Double Sampling) processing and TDI processing are executed. The signal processing circuit 400 supplies the processed frame to the image processing circuit 260.
  • CDS Correlated Double Sampling
  • TDI Time Division Multiplexing
  • the image processing circuit 260 executes predetermined image processing on the frame from the signal processing circuit 400. As image processing, image recognition processing, black level correction processing, image correction processing, demosaic processing, and the like are executed. The image processing circuit 260 supplies the processed frame to the output circuit 257.
  • the output circuit 257 outputs the frame after image processing to the outside.
  • the control circuit 256 controls the operation timings of the DAC 251 and the pixel drive circuit 252, the vertical scanning circuit 255, the signal processing circuit 400, the image processing circuit 260, and the output circuit 257 in synchronization with the vertical synchronization signal VSYNC.
  • FIG. 6 is a diagram showing a configuration example of the pixel AD conversion unit 254 according to the first embodiment of the present technology.
  • a plurality of ADCs 310 are arranged in a two-dimensional grid pattern in the pixel AD conversion unit 254.
  • the ADC 310 is arranged for each pixel circuit 220.
  • N is an integer
  • M is an integer
  • each of the clusters 300 the same number of ADC 310s as the number of pixel circuits 220 in the pixel block 211 are arranged.
  • the ADC 310 having 4 rows ⁇ 2 columns is also arranged in the cluster 300.
  • the ADC 310 performs AD conversion on an analog pixel signal generated by the corresponding pixel circuit 220.
  • the ADC 310 compares the pixel signal and the reference signal in the AD conversion, and holds the time code when the comparison result is inverted. Then, the ADC 310 outputs the held time code as a digital signal after AD conversion.
  • a repeater unit 360 is arranged for each row of the cluster 300.
  • M / 2 repeater units 360 are arranged.
  • the repeater unit 360 transfers the time code.
  • the repeater unit 360 transfers the time code from the time code generation unit 253 to the ADC 310.
  • the repeater unit 360 transfers a digital signal from the ADC 310 to the signal processing circuit 400. This transfer of digital signals is also referred to as "reading" the digital signals.
  • the numbers in parentheses indicate an example of the reading order of the digital signals of the ADC 310.
  • the odd-numbered column digital signal in the first row is read first, and the even-numbered column digital signal in the first row is read second.
  • the odd-numbered column digital signal in the second row is read out third, and the even-numbered column digital signal in the second row is read out third.
  • the odd-numbered columns and even-numbered columns of the digital signals in each row are read out in order.
  • ADC 310 is arranged for each pixel circuit 220, the configuration is not limited to this.
  • a plurality of pixel circuits 220 may be configured to share one ADC 310.
  • FIG. 7 is a block diagram showing a configuration example of the ADC 310 according to the first embodiment of the present technology.
  • the ADC 310 includes a differential input circuit 320, a positive feedback circuit 330, a latch control circuit 340, and a plurality of latch circuits 350.
  • an amplifier circuit 230 is arranged between the pixel circuit 220 and the ADC 310.
  • the amplifier circuit 230 amplifies the pixel signal from the pixel circuit 220 and supplies it to the ADC 310.
  • the circuit including the pixel circuit 220 and the amplifier circuit 230 functions as one pixel.
  • the pixel circuit 220, the amplifier circuit 230, and a part of the differential input circuit 320 are arranged on the light receiving chip 201, and the rest of the differential input circuit 320 and the circuit in the subsequent stage are arranged on the circuit chip 202. To.
  • the differential input circuit 320 compares the pixel signal from the amplifier circuit 230 with the reference signal from the DAC 251.
  • the differential input circuit 320 supplies a comparison result signal indicating the comparison result to the positive feedback circuit 330.
  • the positive feedback circuit 330 adds a part of the output to the input (comparison result signal) and supplies it to the latch control circuit 340 as an output signal VCO.
  • the latch control circuit 340 causes a plurality of latch circuits 350 to hold the time code when the output signal VCO is inverted according to the control signal xWORD from the vertical scanning circuit 255.
  • the latch circuit 350 holds the time code from the repeater unit 360 according to the control of the latch control circuit 340.
  • the latch circuit 350 is provided for the number of bits of the time code. For example, when the time code is 15 bits, 15 latch circuits 350 are arranged in the ADC 310. Further, the held time code is read out by the repeater unit 360 as a digital signal after AD conversion.
  • the ADC 310 converts the pixel signal from the amplifier circuit 230 into a digital signal.
  • FIG. 8 is a circuit diagram showing a configuration example of a pixel circuit 220, a differential input circuit 320, and a positive feedback circuit 330 according to the first embodiment of the present technology.
  • the differential input circuit 320 includes pMOS (p-channel Metal Oxide Semiconductor) transistors 321 324 and 326. Further, the differential input circuit 320 includes nMOS (n-channel MOS) transistors 322, 323, 325, 327 and 328. Of these, the nMOS transistors 322, 323, 325 and 328 are arranged on the light receiving chip 201, and the rest are arranged on the circuit chip 202.
  • the nMOS transistors 322 and 325 form a differential pair, and the source of these transistors is commonly connected to the drain of the nMOS transistor 323. Further, the drain of the nMOS transistor 322 is connected to the drain of the pMOS transistor 321 and the gate of the pMOS transistors 321 and 324. The drain of the nMOS transistor 325 is connected to the drain of the pMOS transistor 324 and the gate of the pMOS transistor 326. Further, a reference signal REF from the DAC 251 is input to the gate of the nMOS transistor 322.
  • a predetermined bias voltage Vb is applied to the gate of the nMOS transistor 323, and a predetermined ground voltage is applied to the source of the nMOS transistor 323.
  • a pixel signal SIG from the amplifier circuit 230 is input to the gate of the nMOS transistor 325.
  • the pMOS transistors 321, 324 and 326 form a current mirror circuit.
  • a power supply voltage VDDH is applied to the sources of the pMOS transistors 321, 324 and 326. This power supply voltage VDDH is higher than the power supply voltage VDDL described later.
  • a power supply voltage VDDL is applied to the gate of the nMOS transistor 327. Further, the drain of the nMOS transistor 327 is connected to the drain of the pMOS transistor 326, and the source is connected to the positive feedback circuit 330.
  • the nMOS transistor 328 short-circuits the gate and drain of the nMOS transistor 325 according to the auto-zero signal AZ from the pixel drive circuit 252.
  • the positive feedback circuit 330 includes pMOS transistors 331, 332, 334 and 335, and nMOS transistors 333, 336 and 337.
  • the pMOS transistors 331 and 332 and the nMOS transistor 333 are connected in series with the power supply voltage VDDL. Further, a drive signal INI2 from the vertical scanning circuit 255 is input to the gate of the pMOS transistor 331.
  • the connection points of the pMOS transistor 332 and the nMOS transistor 333 are connected to the source of the nMOS transistor 327.
  • a ground voltage is applied to the source of the nMOS transistor 333, and a drive signal INI1 from the vertical scanning circuit 255 is input to the gate.
  • the pMOS transistors 334 and 335 are connected in series with the power supply voltage VDDL. Further, the drain of the pMOS transistor 335 is connected to the gate of the pMOS transistor 332 and the drain of the nMOS transistors 336 and 337. A control signal TESTVCO from the vertical scanning circuit 255 is input to the gates of the pMOS transistor 335 and the nMOS transistor 337. Further, the gates of the pMOS transistor 334 and the nMOS transistor 336 are connected to the connection points of the pMOS transistor 332 and the nMOS transistor 333.
  • An output signal VCO is output from the connection point of the pMOS transistor 335 and the nMOS transistor 337. Further, a ground voltage is applied to the sources of the nMOS transistors 336 and 337.
  • each of the differential input circuit 320 and the positive feedback circuit 330 is not limited to the circuit illustrated in FIG. 8 as long as it has the functions described in FIG. 7.
  • FIG. 9 is a circuit diagram showing a configuration example of the pixel circuit 220 and the amplifier circuit 230 according to the first embodiment of the present technology.
  • the pixel circuit 220 includes an emission transistor 221, a photoelectric conversion element 222, a transfer transistor 223, a reset transistor 224, a capacitance 225, a gain control transistor 226, and a floating diffusion layer 227.
  • an nMOS transistor is used as the emission transistor 221 and the transfer transistor 223, the reset transistor 224, and the gain control transistor 226, for example.
  • the discharge transistor 221 discharges the electric charge accumulated in the photoelectric conversion element 222 according to the drive signal OFG from the pixel drive circuit 252.
  • the photoelectric conversion element 222 generates an electric charge by photoelectric conversion.
  • the transfer transistor 223 transfers an electric charge from the photoelectric conversion element 222 to the floating diffusion layer 227 according to the transfer signal TG from the pixel drive circuit 252.
  • the reset transistor 224 initializes the floating diffusion layer 227 according to the reset signal RST from the pixel drive circuit 252.
  • the capacitance 225 is inserted between the connection node of the reset transistor 224 and the gain control transistor 226 and the ground terminal.
  • the gain control transistor 226 controls the analog gain with respect to the voltage of the floating diffusion layer 227 according to the control signal FDG from the pixel drive circuit 252. By reducing the voltage of the floating diffusion layer 227 by analog gain and outputting it, the amount of signals handled by the pixel circuit 220, that is, the amount of saturation signals can be increased.
  • the floating diffusion layer 227 accumulates the transferred electric charge and generates a voltage according to the amount of electric charge.
  • the amplifier circuit 230 includes nMOS transistors 231 and 232 and a capacitance 233.
  • the nMOS transistors 231 and 232 are connected in series between the power supply and the ground terminal.
  • the gate of the nMOS transistor 231 on the power supply side is connected to the floating diffusion layer 227.
  • a predetermined bias voltage VB2 is applied to the gate of the nMOS transistor 232 on the ground side.
  • connection nodes of the nMOS transistors 231 and 232 are connected to the differential input circuit 320 via the capacitance 233.
  • the capacitance value of the capacitance 233 is considerably larger than the gate-source capacitance Cgs. Set. If the floating diffusion layer 227 and the gate of the nMOS transistor 325 are directly connected, the fluctuation of the floating diffusion layer 227 becomes large due to the coupling between the gate-source capacitance Cgs and the floating diffusion layer 227, and the AD conversion period becomes longer. It may take a long time. However, the effect of this coupling can be mitigated by adding capacity 233.
  • each of the pixel circuit 220 and the amplifier circuit 230 is not limited to the circuit illustrated in FIG. 9 as long as it has the functions described in FIG. 7.
  • FIG. 10 is a plan view showing an example of the layout of the elements in the pixels according to the first embodiment of the present technology.
  • the optical axis of the incident light is the Z axis
  • the predetermined axis perpendicular to the Z axis is the X axis
  • the Z axis and the axis perpendicular to the X axis are the Y axes.
  • a plurality of photoelectric conversion elements 222 in rows N and columns M are arranged in a two-dimensional lattice pattern.
  • the size of these photoelectric conversion elements 222 in the Y-axis direction is defined as Y1.
  • the M photoelectric conversion elements 222 are arranged adjacent to each other along the X-axis direction without any gap.
  • the set of M photoelectric conversion elements 222 arranged in the X-axis direction and the set of digital signals corresponding to them are hereinafter referred to as "lines”.
  • the N photoelectric conversion elements 222 are arranged with an interval of Y2.
  • the N lines are arranged at intervals of Y2.
  • the interval Y2 is the same value as the size Y1. As illustrated in Equation 1, the interval Y2 can be made larger than the size Y1. When the interval Y2 is larger than the size Y1, the interval Y2 is set to an integral multiple of Y1. As the interval Y2 is increased, the size of the lower ADC 310 in the Y-axis direction can be increased. Therefore, the size of the ADC 310 in the X-axis direction can be reduced and the pixels in the X-axis direction can be miniaturized. it can.
  • a transistor arrangement region 241 is provided in the gap region 240 between each of the N photoelectric conversion elements 222.
  • a predetermined number of transistors, a floating diffusion layer 227, and capacitances 233 and 225 are arranged in the transistor arrangement region 241.
  • a predetermined number of transistors include discharge transistors 221 and reset transistors 224 and gain control transistors 226, and nMOS transistors 231, 232, 322, 323 and 325.
  • the transistor in the differential input circuit 320 illustrated in FIG. 8 and the transistor in the pixel circuit 220 and the amplifier circuit 230 illustrated in FIG. 9 are arranged. As described with reference to FIG.
  • these transistors generate a signal (a pixel signal or a signal obtained by amplifying the pixel signal) according to the amount of electric charge generated by any one of the plurality of photoelectric conversion elements 222.
  • a transfer transistor 223 is arranged between the transistor arrangement region 241 and the photoelectric conversion element 222.
  • the N-row and M-column photoelectric conversion elements 222 are arranged without gaps along the X-axis direction and the Y-axis direction, and various transistors such as the discharge transistor 221 and the stray diffusion layer 227 are arranged in the photoelectric conversion element 222.
  • various transistors such as the discharge transistor 221 and the stray diffusion layer 227 are arranged in the photoelectric conversion element 222.
  • transistors and the like can be arranged in the gap area 240.
  • the light receiving area can be made wider than that of the comparative example. By expanding the light receiving area, the sensitivity of the pixel can be improved. Further, since more transistors can be arranged than in the comparative example, additional circuits such as an amplifier circuit 230 can be further arranged in addition to the pixel circuit 220.
  • FIG. 11 is a block diagram showing a configuration example of the signal processing circuit 400 according to the first embodiment of the present technology.
  • the signal processing circuit 400 includes a plurality of selectors 405, a plurality of arithmetic circuits 410, a CDS frame memory 440, and a TDI frame memory 450.
  • the selector 405 is arranged for each column of the cluster 300, in other words, for each repeater unit 360. When two rows of ADC 310s are arranged in the cluster 300, a selector 405 is arranged in every two rows. Further, the arithmetic circuit 410 is arranged for each row of the ADC 310. When the ADC 310 has M columns, M / 2 selectors 405 and M arithmetic circuits 410 are arranged.
  • the repeater unit 360 outputs an odd-numbered row of digital signals and an even-numbered row of digital signals in order.
  • the selector 405 selects the output destination of the digital signal according to the control of the control circuit 256.
  • the selector 405 When an odd-numbered sequence is output by the repeater unit 360, the selector 405 outputs a digital signal to the arithmetic circuit 410 corresponding to the odd-numbered sequence.
  • the selector 405 When an even-numbered sequence is output, the selector 405 outputs a digital signal to the arithmetic circuit 410 corresponding to the even-numbered sequence.
  • the arithmetic circuit 410 performs CDS processing and TDI processing on the digital signal from the selector 405.
  • the digital signal includes a P-phase level and a D-phase level.
  • the P-phase level indicates the level when the pixel circuit 220 is initialized by the reset signal RST.
  • the D-phase level indicates a level according to the exposure amount when the electric charge is transferred by the transfer signal TG.
  • the P-phase level is also called the reset level, and the D-phase level is also called the signal level.
  • the M arithmetic circuits 410 hold the P-phase frames in which the P-phase levels are arranged in the CDS frame memory 440. Then, the M arithmetic circuits 410 obtain the difference between the P-phase level and the D-phase level for each pixel, and generate a CDS frame in which the difference data is arranged.
  • the M arithmetic circuits 410 hold the frames after the CDS processing in the TDI frame memory 450, and update the TDI frame memory 450 with the integrated data.
  • the M arithmetic circuits 410 supply the CDS frame and the TDI frame after the TDI processing to the image processing circuit 260.
  • FIG. 12 is a circuit diagram showing a configuration example of the arithmetic circuit 410 according to the first embodiment of the present technology.
  • the arithmetic circuit 410 includes a TDI circuit 420 and a CDS circuit 430.
  • the TDI circuit 420 includes a buffer 421, a selector 422, an adder 423 and a switch 424.
  • the CDS circuit 430 includes a selector 431, a buffer 432, a selector 433, a subtractor 434 and a switch 435.
  • the operation of the selectors 422, 431 and 433 and the switches 424 and 425, respectively, is controlled by, for example, the control circuit 256.
  • the selector 431 selects either a digital signal from the selector 405 or a digital signal from the TDI frame memory 450 and outputs it to the buffer 421.
  • the buffer 421 delays and outputs the signal from the selector 431.
  • the buffer 421 is an example of the second buffer described in the claims.
  • the selector 422 selects either a digital signal from the buffer 421 or a digital signal having a value of "0" in decimal and outputs it to the adder 423.
  • the adder 423 adds the digital signal from the selector 422 and the digital signal from the buffer 432.
  • the adder 423 supplies a digital signal indicating the added value to the switch 424 as integrated data.
  • the switch 424 opens and closes the path between the adder 423 and the TDI frame memory 450.
  • the buffer 432 delays and outputs the signal from the CDS frame memory 440.
  • the buffer 432 is an example of the first buffer described in the claims.
  • the selector 433 selects either a digital signal from the buffer 432 or a digital signal having a value of "0" in decimal and outputs it to the subtractor 434.
  • the subtractor 434 calculates the difference between the digital signal from the buffer 421 and the digital signal from the selector 433.
  • the subtractor 434 supplies a digital signal indicating the difference to the switch 435 as the difference data.
  • the switch 435 opens and closes the path between the subtractor 434 and the CDS frame memory 440.
  • the CDS circuit 430 can perform CDS processing. Further, the TDI circuit 420 can perform TDI processing.
  • FIG. 13 is a diagram showing an example of TDI processing in the first embodiment of the present technology.
  • the CDS frame memory 440 and the TDI frame memory 450 are initialized, the frame F1 is first imaged, and then the frames F2, F3, F4, F5, F6, F7 and F8 are imaged in order.
  • frames F5 and later are omitted.
  • the arrows in the figure indicate the moving direction of the subject.
  • the subject moves one line at a time in the direction in which the row address increases along the Y-axis direction.
  • the gray part between the lines in the figure shows the gap area between the lines.
  • the gap area is for one line.
  • the signal processing circuit 400 integrates the line L1 of the frame F1 after the CDS processing, the line L2 of the frame F3, the line L3 of the frame F5, and the line L4 of the frame F7. As described above, since the subject moves one line at a time and the gap area is one line, the pattern of each line to be integrated is the same.
  • the signal processing circuit 400 outputs the integrated line as the last line of the TDI frame.
  • the signal processing circuit 400 integrates the line L1 of the frame F2 after the CDS processing, the line L2 of the frame F4, the line L3 of the frame F6, and the line L4 of the frame F8.
  • the signal processing circuit 400 outputs the integrated line as the penultimate line of the TDI frame.
  • the other lines are generated by integrating the four lines after the frame F3.
  • the moving speed of the subject is fast, it is necessary to shorten the exposure time in order to prevent blurring. If the exposure time is shortened, the image may become dark, but by performing the TDI process, it is possible to integrate a plurality of lines of the same pattern to improve the brightness. Further, as the number of integrated lines increases, noise is reduced due to the smoothing effect. By improving the brightness and reducing the noise, the image quality of the frame (that is, the image data) can be improved as compared with the case where the TDI processing is not performed.
  • the signal processing circuit 400 integrates four lines, but the number of integrated lines is not limited to four as long as it is two or more. Further, the signal processing circuit 400 integrates four lines from the first line for the first eight frames, but the present invention is not limited to this configuration. For example, when the moving direction of the subject is opposite, the signal processing circuit 400 may integrate 4 lines from the last line for the first 8 frames.
  • lines of the same pattern are integrated by setting every other frame to be integrated, such as frames F1, F3, F5 and F7. be able to.
  • the gap area between the lines is set to 2 lines or 3 lines
  • the frames to be integrated may be set to every 2 or 3 frames.
  • FIG. 14 is an example of a flowchart showing an example of the operation of the solid-state image sensor 200 according to the first embodiment of the present technology. This operation is started, for example, when a predetermined application for imaging a frame is executed.
  • the pixel drive circuit 252 in the solid-state image sensor 200 drives all the pixels and starts exposure at the same time (step S901). Such control of exposing all pixels at the same time is called a global shutter method.
  • the ADC 310 AD-converts the P-phase level (step S902). Then, at the end of the exposure, the ADC 310 AD-converts the D-phase level, and the arithmetic circuit 410 performs the CDS process (step S903).
  • the image processing circuit 260 performs predetermined image processing on the frame after the CDS processing (step S904), and the arithmetic circuit 410 performs TDI processing (step S905).
  • the image processing circuit 260 performs predetermined image processing on the frame after the TDI processing (step S906), and the output circuit 257 outputs the processing result (step S907).
  • the solid-state image sensor 200 ends the process of imaging one frame. When two or more frames are continuously imaged, steps S901 to S907 are repeatedly executed in synchronization with the vertical synchronization signal VSYNC.
  • a plurality of photoelectric conversion elements 222 are arranged at regular intervals along the Y-axis direction, and transistors are arranged between them.
  • the light receiving area of the photoelectric conversion element 222 can be made wider than that in the case where the light receiving area is not opened. Thereby, the sensitivity of the pixel can be improved.
  • the reset transistor 224 is arranged in the pixel circuit 220 to initialize the floating diffusion layer 227, but in this configuration, the circuit on the light receiving chip 201 side increases as the number of pixels increases. The scale will increase.
  • the pixel circuit 220 of the second embodiment is different from the first embodiment in that the reset transistor 224 is reduced.
  • FIG. 15 is a circuit diagram showing a configuration example of a pixel circuit 220 and an amplifier circuit 230 according to a second embodiment of the present technology.
  • the pixel circuit 220 of the second embodiment is different from the first embodiment in that the reset transistor 224 is not arranged.
  • the floating diffusion layer 227 is initialized, for example, by the pixel drive circuit 252 turning on the discharge transistor 221 and the transfer transistor 223. By reducing the number of reset transistors 224, the circuit scale of the light receiving chip 201 can be reduced.
  • the pixel drive circuit 252 initializes the floating diffusion layer 227 by turning on the discharge transistor 221 and the transfer transistor 223, so that the reset transistor 224 is reduced. can do. As a result, the circuit scale of the light receiving chip 201 can be reduced.
  • FIG. 16 is a circuit diagram showing a configuration example of the differential input circuit 320, the positive feedback circuit 330, and the FD shared block 235 according to the third embodiment of the present technology.
  • a plurality of pixels sharing one floating diffusion layer 227 are arranged in the FD sharing block 235.
  • the FD shared block 235 is connected one-to-one with an ADC 310 including a differential input circuit 320 and a positive feedback circuit 330. That is, the ADC 310 is also shared by a plurality of pixels.
  • FIG. 17 is a circuit diagram showing a configuration example of the FD shared block 235 according to the third embodiment of the present technology.
  • the FD shared block 235 includes discharge transistors 221 and 236, photoelectric conversion elements 222 and 237, transfer transistors 223 and 238, and a floating diffusion layer 227.
  • connection configuration of the discharge transistor 221 and the photoelectric conversion element 222, the transfer transistor 223, and the floating diffusion layer 227 is the same as that of the first embodiment.
  • the transfer signal TG1 is input to the transfer transistor 223, and the drive signal OFG1 is input to the discharge transistor 221.
  • the discharge transistor 236 discharges the electric charge accumulated in the photoelectric conversion element 227 according to the drive signal OFG2 from the pixel drive circuit 252.
  • the photoelectric conversion element 237 generates an electric charge by photoelectric conversion.
  • the transfer transistor 238 transfers the electric charge from the photoelectric conversion element 237 to the floating diffusion layer 227 according to the transfer signal TG2 from the pixel drive circuit 252.
  • the circuit including the discharge transistor 221, the photoelectric conversion element 222, the transfer transistor 223, and the floating diffusion layer 227 functions as one pixel. Further, a circuit including an emission transistor 236, a photoelectric conversion element 237, a transfer transistor 238, and a floating diffusion layer 227 also functions as one pixel. That is, the floating diffusion layer 227 is shared by the two pixels. By sharing the floating diffusion layer 227 with a plurality of pixels, the circuit scale per pixel of the light receiving chip 201 can be reduced.
  • the number of pixels sharing the floating diffusion layer 227 can be 3 or more.
  • FIG. 18 is a plan view showing an example of the layout of the elements in the pixels according to the third embodiment of the present technology.
  • the lines in which the N photoelectric conversion elements 222 are arranged in the X-axis direction are arranged with an interval of one line in the Y-axis direction.
  • a line in which N floating diffusion layers 227 are arranged is arranged between the lines composed of the photoelectric conversion element 222.
  • a transistor arrangement region 241 is provided between the photoelectric conversion elements 222 and 237, and elements such as the discharge transistor 221 and the floating diffusion layer 227 are arranged in the transistor arrangement region 241. Further, transfer transistors 223 and 238 are arranged between the transistor arrangement region 241 and the photoelectric conversion elements 222 and 237, respectively.
  • the interval between the lines composed of the photoelectric conversion element 222 may be 2 or more.
  • the size of the lower ADC 310 in the Y direction can be increased, so that the pixels in the X-axis direction can be easily miniaturized.
  • the circuit sharing the floating diffusion layer 227 is arranged between the lines composed of the floating diffusion layer 227, the light receiving chip is compared with the case where the floating diffusion layer 227 is not shared.
  • the circuit scale per pixel of 201 can be reduced.
  • the present technology can have the following configurations.
  • (1) A plurality of photoelectric conversion elements arranged along a predetermined direction at predetermined intervals, and the size of each of the predetermined directions does not exceed the predetermined interval.
  • a solid-state image pickup device including a predetermined number of transistors arranged between the plurality of photoelectric conversion elements and generating a signal corresponding to an amount of electric charge generated by any of the plurality of photoelectric conversion elements.
  • (2) Any one of the plurality of photoelectric conversion elements is arranged in a pixel circuit that generates a pixel signal.
  • the solid-state image sensor according to (1) wherein the predetermined number of transistors are arranged in the pixel circuit and an amplifier circuit that amplifies the pixel signal.
  • the predetermined number of transistors includes a pair of differential transistors that differentially amplify a predetermined reference signal and the pixel signal.
  • the amplifier circuit includes a pair of transistors connected in series with a power supply and a capacitance. One gate of the pair of transistors is connected to the floating diffusion layer, and the capacitance is inserted between the connection point of the pair of transistors and one gate of the pair of differential transistors (2).
  • a floating diffusion layer arranged between the plurality of photoelectric conversion elements, A transfer transistor that transfers charges from any of the plurality of photoelectric conversion elements to the floating diffusion layer is further provided.
  • the predetermined number of transistors Includes a discharge transistor that discharges charge from the floating diffusion layer.
  • the solid-state imaging device according to (2) or (3), wherein any of the plurality of photoelectric conversion elements, the floating diffusion layer, the transfer transistor, and the emission transistor are arranged in the pixel circuit.
  • the predetermined number of transistors include a gain control transistor that controls an analog gain with respect to the voltage of the stray diffusion layer.
  • the solid-state imaging device according to any one of (2) to (4), wherein the gain control transistor is arranged in the pixel circuit.
  • the predetermined number of transistors include a reset transistor that initializes the floating diffusion layer.
  • the solid-state imaging device according to (5) above, wherein the reset transistor is arranged in the pixel circuit.
  • the solid-state image pickup device according to any one of (1) to (6) above, further comprising an analog-to-digital conversion unit that converts a pixel signal corresponding to the amount of light received by each of the plurality of photoelectric conversion elements into a digital signal. .. (8) The solid-state imaging device according to (7) above, further comprising a time delay integration circuit that performs a time delay integration process on the digital signal. (9) The plurality of photoelectric conversion elements and the predetermined number of transistors are arranged on a predetermined light receiving chip. The solid-state imaging device according to (7) or (8), wherein the analog-to-digital conversion unit is arranged on a predetermined circuit chip.
  • a plurality of photoelectric conversion elements arranged along a predetermined direction at predetermined intervals, and the size of each of the predetermined directions does not exceed the predetermined interval.
  • a predetermined number of transistors arranged between the plurality of photoelectric conversion elements and generating a signal corresponding to the amount of electric charge generated by any of the plurality of photoelectric conversion elements.
  • An imaging device including a signal processing circuit that processes a digital signal according to the amount of light received by each of the plurality of photoelectric conversion elements.

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)

Abstract

時間遅延積分を行う固体撮像素子において、画素の感度を向上させる。 固体撮像素子は、複数の光電変換素子と、所定数のトランジスタとを具備する。この固体撮像素子において、複数の光電変換素子は、所定方向に沿って所定間隔を空けて配列される。所定間隔を空けて配列された複数の光電変換素子のそれぞれの所定方向のサイズは、その所定間隔を超えない。また、固体撮像素子において、所定数のトランジスタは、複数の光電変換素子の間に配置され、それらのトランジスタは、複数の光電変換素子のいずれかにより生成された電荷量に応じた信号を生成する。

Description

固体撮像素子、および、撮像装置
 本技術は、固体撮像素子に関する。詳しくは、デジタル信号を積分する固体撮像素子および撮像装置に関する。
 従来より、FA(Factory Automation)や空撮の分野において、時間遅延積分(TDI:Time Delay Integration)センサが用いられている。このTDIセンサは、被写体の移動速度に合わせて時間をずらしながら、電荷量を積分するTDI処理を行うセンサである。例えば、隣接する2ラインで1ライン分の浮遊拡散層を共有し、2ラインのそれぞれの電荷を、その浮遊拡散層に時間をずらして転送する固体撮像素子が提案されている(例えば、特許文献1参照。)。この電荷転送によりTDI処理が実現される。ライン内の画素のそれぞれには、光電変換素子と転送トランジスタなどの複数のトランジスタとが配置される。
特表2014-510447号公報
 上述の従来技術では、TDI処理により、明るさの向上やノイズ低減を図っている。しかしながら、上述の固体撮像素子では、画素の感度を向上させるために浮遊拡散層の面積やトランジスタ数を削減することにより、光電変換素子の受光面積を広くしても、固体撮像素子の性能が低下するおそれがある。
 本技術はこのような状況に鑑みて生み出されたものであり、時間遅延積分を行う固体撮像素子において、画素の感度を向上させることを目的とする。
 本技術は、上述の問題点を解消するためになされたものであり、その第1の側面は、所定方向に沿って所定間隔を空けて配列され、それぞれの上記所定方向のサイズが上記所定間隔を超えない複数の光電変換素子と、上記複数の光電変換素子の間に配置され、上記複数の光電変換素子のいずれかにより生成された電荷量に応じた信号を生成する所定数のトランジスタとを具備する固体撮像素子である。これにより、間隔を空けない場合と比較して、光電変換素子の受光面積が広くなるという作用をもたらす。
 また、この第1の側面において、上記複数の光電変換素子のいずれかは、画素信号を生成する画素回路に配置され、上記所定数のトランジスタは、上記画素回路と上記画素信号を増幅する増幅回路とに配置されてもよい。これにより、画素信号が増幅されるという作用をもたらす。
 また、この第1の側面において、上記所定数のトランジスタは、所定の参照信号と上記画素信号とを差動増幅する一対の差動トランジスタを含み、上記増幅回路は、電源に直列に接続された一対のトランジスタと容量とを備え、上記一対のトランジスタの一方のゲートは、浮遊拡散層に接続され、上記容量は、上記一対のトランジスタの接続点と上記一対の差動トランジスタの一方のゲートとの間に挿入されてもよい。これにより、ゲート-ソース間容量と浮遊拡散層との間のカップリングが緩和されるという作用をもたらす。
 また、この第1の側面において、上記複数の光電変換素子の間に配置された浮遊拡散層と、上記複数の光電変換素子のいずれかから上記浮遊拡散層へ電荷を転送する転送トランジスタとをさらに具備し、上記所定数のトランジスタは、上記浮遊拡散層から電荷を排出する排出トランジスタを含み、上記複数の光電変換素子のいずれかと上記浮遊拡散層と上記転送トランジスタと上記排出トランジスタとが上記画素回路内に配置されてもよい。これにより画素信号が生成されるという作用をもたらす。
 また、この第1の側面において、上記所定数のトランジスタは、上記浮遊拡散層の電圧に対するアナログゲインを制御するゲイン制御トランジスタを含み、上記ゲイン制御トランジスタは、上記画素回路内に配置されてもよい。これにより、アナログゲインが制御されるという作用をもたらす。
 また、この第1の側面において、上記所定数のトランジスタは、上記浮遊拡散層を初期化するリセットトランジスタを含み、上記リセットトランジスタは、上記画素回路内に配置されてもよい。これにより、浮遊拡散層が初期化されるという作用をもたらす。
 また、この第1の側面において、上記複数の光電変換素子のそれぞれの受光量に応じた画素信号をデジタル信号に変換するアナログデジタル変換部をさらに具備することもできる。これにより、デジタル信号が生成されるという作用をもたらす。
 また、この第1の側面において、上記デジタル信号に対して時間遅延積分処理を行う時間遅延積分回路をさらに具備することもできる。これにより、時間遅延積分処理によって明るさが向上し、ノイズが低減されるとい作用をもたらす。
 また、この第1の側面において、上記複数の光電変換素子と上記所定数のトランジスタとは、所定の受光チップに配置され、上記アナログデジタル変換部は、所定の回路チップに配置されてもよい。これにより、積層構造によって画素の微細化が容易になるという作用をもたらす。
 また、本技術の第2の側面は、所定方向に沿って所定間隔を空けて配列され、それぞれの上記所定方向のサイズが上記所定間隔を超えない複数の光電変換素子と、上記複数の光電変換素子の間に配置され、上記複数の光電変換素子のいずれかにより生成された電荷量に応じた信号を生成する所定数のトランジスタと、上記複数の光電変換素子のそれぞれの受光量に応じたデジタル信号を処理する信号処理回路とを具備する撮像装置である。これにより、感度の向上した画素のデジタル信号が処理されるという作用をもたらす。
本技術の第1の実施の形態における撮像装置の一構成例を示すブロック図である。 本技術の第1の実施の形態における撮像システムの利用例を説明するための図である。 本技術の第1の実施の形態における固体撮像素子の積層構造の一例を示す図である。 本技術の第1の実施の形態における受光チップの一構成例を示すブロック図である。 本技術の第1の実施の形態における回路チップの一構成例を示すブロック図である。 本技術の第1の実施の形態における画素AD(Analog to Digital)変換部の一構成例を示す図である。 本技術の第1の実施の形態におけるADC(Analog to Digital Converter)の一構成例を示すブロック図である。 本技術の第1の実施の形態における差動入力回路および正帰還回路の一構成例を示す回路図である。 本技術の第1の実施の形態における画素回路および増幅回路の一構成例を示す回路図である。 本技術の第1の実施の形態における画素内の素子のレイアウトの一例を示す平面図である。 本技術の第1の実施の形態における信号処理回路の一構成例を示すブロック図である。 本技術の第1の実施の形態における演算回路の一構成例を示す回路図である。 本技術の第1の実施の形態におけるTDI処理の一例を示す図である。 本技術の第1の実施の形態における撮像システムの動作の一例を示すフローチャートの一例である。 本技術の第2の実施の形態における画素回路および増幅回路の一構成例を示す回路図である。 本技術の第3の実施の形態における差動入力回路、正帰還回路およびFD共有ブロックの一構成例を示す回路図である。 本技術の第3の実施の形態におけるFD共有ブロックの一構成例を示す回路図である。 本技術の第3の実施の形態における画素内の素子のレイアウトの一例を示す平面図である。
 以下、本技術を実施するための形態(以下、実施の形態と称する)について説明する。説明は以下の順序により行う。
 1.第1の実施の形態(複数の光電変換素子を間隔を空けて配列する例)
 2.第2の実施の形態(複数の光電変換素子を間隔を空けて配列し、リセットトランジスタを削減する例)
 3.第3の実施の形態(複数の画素が浮遊拡散層を共有する例)
 <1.第1の実施の形態>
 [撮像装置の構成例]
 図1は、本技術の第1の実施の形態における撮像装置100の一構成例を示すブロック図である。この撮像装置100は、画像データを撮像する装置であり、光学部110、固体撮像素子200、記憶部120、制御部130および通信部140を備える。
 光学部110は、入射光を集光して固体撮像素子200に導くものである。固体撮像素子200は、画像データを撮像するものである。この固体撮像素子200は、画像データを記憶部120に信号線209を介して供給する。
 記憶部120は、画像データを記憶するものである。制御部130は、固体撮像素子200を制御して画像データを撮像させるものである。この制御部130は、例えば、信号線208を介して、撮像タイミングを示す垂直同期信号VSYNCを固体撮像素子200に供給する。
 通信部140は、画像データを記憶部120から読み出して外部に送信するものである。
 図2は、本技術の第1の実施の形態における撮像装置100の利用例を説明するための図である。同図に例示するように、撮像装置100は、ベルトコンベア510が設けられた工場などで用いられる。
 ベルトコンベア510は、一定の速度で、被写体511を所定の方向に移動させるものである。撮像装置100は、ベルトコンベア510の近傍に固定され、この被写体511を撮像して画像データを生成する。画像データは、例えば、欠陥の有無などの検査に用いられる。これにより、FAが実現される。
 なお、撮像装置100は、一定速度で移動する被写体511を撮像しているが、この構成に限定されない。空撮など、被写体に対して撮像装置100が一定速度で移動して撮像する構成であってもよい。
 [固体撮像素子の構成例]
 図3は、本技術の第1の実施の形態における固体撮像素子200の積層構造の一例を示す図である。この固体撮像素子200は、回路チップ202と、その回路チップ202に積層された受光チップ201とを備える。これらのチップは、ビアなどの接続部を介して電気的に接続される。なお、ビアの他、Cu-Cu接合やバンプにより接続することもできる。
 図4は、本技術の第1の実施の形態における受光チップ201の一構成例を示すブロック図である。受光チップ201には、画素アレイ部210および周辺回路212が設けられる。
 画素アレイ部210には、複数の画素回路220が二次元格子状に配列される。また、画素アレイ部210は、複数の画素ブロック211に分割される。これらの画素ブロック211のそれぞれには、例えば、4行×2列の画素回路220が配列される。また、画素回路220ごとに、その画素回路220の外部に複数のトランジスタがさらに配置されているが、それらのトランジスタは、記載の便宜上、同図において省略されている。
 周辺回路212には、例えば、DC(Direct Current)電圧を供給する回路などが配置される。
 図5は、本技術の第1の実施の形態における回路チップ202の一構成例を示すブロック図である。この回路チップ202には、DAC(Digital to Analog Converter)251、画素駆動回路252、時刻コード生成部253、画素AD変換部254および垂直走査回路255が配置される。さらに回路チップ202には、制御回路256、信号処理回路400、画像処理回路260、出力回路257が配置される。
 DAC251は、所定のAD変換期間内に亘って参照信号をDA(Digital to Analog)変換により生成するものである。例えば、のこぎり刃状のランプ信号が参照信号として用いられる。DAC251は、参照信号を画素AD変換部254に供給する。
 時刻コード生成部253は、AD変換期間内の時刻を示す時刻コードを生成するものである。時刻コード生成部253は、例えば、カウンタにより実現される。カウンタとして、例えば、グレイコードカウンタが用いられる。時刻コード生成部253は、時刻コードを画素AD変換部254へ供給する。
 画素駆動回路252は、画素回路220のそれぞれを駆動してアナログの画素信号を生成させるものである。
 画素AD変換部254は、画素回路220のそれぞれのアナログ信号(すなわち、画素信号)をデジタル信号に変換するAD変換を行うものである。この画素AD変換部254は、複数のクラスタ300により分割される。クラスタ300は、画素ブロック211ごとに設けられ、対応する画素ブロック211内のアナログ信号をデジタル信号に変換する。
 画素AD変換部254は、AD変換によりデジタル信号を配列した画像データをフレームとして生成し、信号処理回路400に供給する。
 垂直走査回路255は、画素AD変換部254を駆動してAD変換を実行させるものである。
 信号処理回路400は、フレームに対して所定の信号処理を行うものである。信号処理として、CDS(Correlated Double Sampling)処理およびTDI処理を含む各種の処理が実行される。この信号処理回路400は、処理後のフレームを画像処理回路260に供給する。
 画像処理回路260は、信号処理回路400からのフレームに対して、所定の画像処理を実行するものである。画像処理として、画像認識処理、黒レベル補正処理、画像補正処理やデモザイク処理などが実行される。この画像処理回路260は、処理後のフレームを出力回路257に供給する。
 出力回路257は、画像処理後のフレームを外部に出力するものである。
 制御回路256は、DAC251、画素駆動回路252、垂直走査回路255、信号処理回路400、画像処理回路260および出力回路257のそれぞれの動作タイミングを垂直同期信号VSYNCに同期して制御するものである。
 [画素AD変換部の構成例]
 図6は、本技術の第1の実施の形態における画素AD変換部254の一構成例を示す図である。この画素AD変換部254には、複数のADC310が二次元格子状に配列される。ADC310は、画素回路220ごとに配置される。画素回路220の行数および列数がN行(Nは、整数)およびM列(Mは、整数)である場合、N×M個のADC310が配置される。
 クラスタ300のそれぞれには、画素ブロック211内の画素回路220の個数と同じ個数のADC310が配置される。画素ブロック211内に4行×2列の画素回路220が配列される場合、クラスタ300内にも4行×2列のADC310が配列される。
 ADC310は、対応する画素回路220により生成されたアナログの画素信号に対してAD変換を行うものである。このADC310は、AD変換において、画素信号と参照信号とを比較し、その比較結果が反転したときの時刻コードを保持する。そして、ADC310は、保持した時刻コードをAD変換後のデジタル信号として出力する。
 また、クラスタ300の列ごとにリピータ部360が配置される。クラスタ300の列数がM/2である場合、M/2個のリピータ部360が配置される。リピータ部360は、時刻コードを転送するものである。リピータ部360は、時刻コード生成部253からADC310へ時刻コードを転送する。また、リピータ部360は、ADC310から信号処理回路400へデジタル信号を転送する。このデジタル信号の転送は、デジタル信号の「読出し」とも呼ばれる。
 また、同図において、かっこ内の数字は、ADC310のデジタル信号の読出し順序の一例を示す。例えば、1行目の奇数列のデジタル信号が1番目に読み出され、1行目の偶数列のデジタル信号が2番目に読み出される。2行目の奇数列のデジタル信号が3番目に読み出され、2行目の偶数列のデジタル信号が3番目に読み出される。以下、同様に、各行の奇数列、偶数列のデジタル信号が順に読み出される。
 なお、画素回路220ごとに、ADC310を配置しているが、この構成に限定されない。複数の画素回路220が1つのADC310を共有する構成であってもよい。
 [ADCの構成例]
 図7は、本技術の第1の実施の形態におけるADC310の一構成例を示すブロック図である。このADC310は、差動入力回路320と、正帰還回路330と、ラッチ制御回路340と、複数のラッチ回路350とを備える。
 また、画素回路220とADC310との間には、増幅回路230が配置される。この増幅回路230は、画素回路220からの画素信号を増幅してADC310に供給するものである。これらの画素回路220および増幅回路230からなる回路は、1つの画素として機能する。
 また、画素回路220および増幅回路230と差動入力回路320の一部とは、受光チップ201に配置され、差動入力回路320の残りと、その後段の回路とは、回路チップ202に配置される。
 差動入力回路320は、増幅回路230からの画素信号と、DAC251からの参照信号とを比較するものである。この差動入力回路320は、比較結果を示す比較結果信号を正帰還回路330に供給する。
 正帰還回路330は、出力の一部を入力(比較結果信号)に加算し、出力信号VCOとしてラッチ制御回路340に供給するものである。
 ラッチ制御回路340は、垂直走査回路255からの制御信号xWORDに従って、出力信号VCOが反転したときの時刻コードを複数のラッチ回路350に保持させるものである。
 ラッチ回路350は、ラッチ制御回路340の制御に従って、リピータ部360からの時刻コードを保持するものである。ラッチ回路350は、時刻コードのビット数の分、設けられる。例えば、時刻コードが15ビットの場合、ADC310内に、15個のラッチ回路350が配置される。また、保持された時刻コードは、AD変換後のデジタル信号としてリピータ部360により読み出される。
 同図に例示した構成により、ADC310は、増幅回路230からの画素信号をデジタル信号に変換する。
 [差動入力回路および正帰還回路の構成例]
 図8は、本技術の第1の実施の形態における画素回路220、差動入力回路320および正帰還回路330の一構成例を示す回路図である。
 差動入力回路320は、pMOS(p-channel Metal Oxide Semiconductor)トランジスタ321、324および326を備える。また、差動入力回路320はnMOS(n-channel MOS)トランジスタ322、323、325、327および328を備える。これらのうちnMOSトランジスタ322、323、325および328は、受光チップ201に配置され、残りは回路チップ202に配置される。
 nMOSトランジスタ322および325は、差動対を構成し、これらのトランジスタのソースは、nMOSトランジスタ323のドレインに共通に接続される。また、nMOSトランジスタ322のドレインは、pMOSトランジスタ321のドレインとpMOSトランジスタ321および324のゲートとに接続される。nMOSトランジスタ325のドレインは、pMOSトランジスタ324のドレインとpMOSトランジスタ326のゲートとに接続される。また、nMOSトランジスタ322のゲートには、DAC251からの参照信号REFが入力される。
 nMOSトランジスタ323のゲートには、所定のバイアス電圧Vbが印加され、nMOSトランジスタ323のソースには、所定の接地電圧が印加される。
 nMOSトランジスタ325のゲートには、増幅回路230からの画素信号SIGが入力される。
 pMOSトランジスタ321、324および326は、カレントミラー回路を構成する。pMOSトランジスタ321、324および326のソースには、電源電圧VDDHが印加される。この電源電圧VDDHは、後述する電源電圧VDDLよりも高い。
 nMOSトランジスタ327のゲートには電源電圧VDDLが印加される。また、nMOSトランジスタ327のドレインは、pMOSトランジスタ326のドレインに接続され、ソースは、正帰還回路330に接続される。
 nMOSトランジスタ328は、画素駆動回路252からのオートゼロ信号AZに従って、nMOSトランジスタ325のゲートおよびドレインを短絡するものである。
 正帰還回路330はpMOSトランジスタ331、332、334および335と、nMOSトランジスタ333、336および337とを備える。pMOSトランジスタ331および332とnMOSトランジスタ333とは、電源電圧VDDLに直列に接続される。また、pMOSトランジスタ331のゲートには、垂直走査回路255からの駆動信号INI2が入力される。pMOSトランジスタ332およびnMOSトランジスタ333の接続点は、nMOSトランジスタ327のソースに接続される。
 nMOSトランジスタ333のソースには接地電圧が印加され、ゲートには、垂直走査回路255からの駆動信号INI1が入力される。
 pMOSトランジスタ334および335は、電源電圧VDDLに直列に接続される。また、pMOSトランジスタ335のドレインは、pMOSトランジスタ332のゲートと、nMOSトランジスタ336および337のドレインとに接続される。pMOSトランジスタ335およびnMOSトランジスタ337のゲートには、垂直走査回路255からの制御信号TESTVCOが入力される。また、pMOSトランジスタ334およびnMOSトランジスタ336のゲートは、pMOSトランジスタ332およびnMOSトランジスタ333の接続点に接続される。
 pMOSトランジスタ335およびnMOSトランジスタ337の接続点からは、出力信号VCOが出力される。また、nMOSトランジスタ336および337のソースには、接地電圧が印加される。
 なお、差動入力回路320および正帰還回路330のそれぞれは、図7で説明した機能を持つのであれば、図8に例示した回路に限定されない。
 [増幅回路および画素回路の構成例]
 図9は、本技術の第1の実施の形態における画素回路220および増幅回路230の一構成例を示す回路図である。
 画素回路220は、排出トランジスタ221、光電変換素子222、転送トランジスタ223、リセットトランジスタ224、容量225、ゲイン制御トランジスタ226および浮遊拡散層227を備える。排出トランジスタ221、転送トランジスタ223、リセットトランジスタ224およびゲイン制御トランジスタ226として、例えば、nMOSトランジスタが用いられる。
 排出トランジスタ221は、画素駆動回路252からの駆動信号OFGに従って光電変換素子222に蓄積された電荷を排出させるものである。光電変換素子222は、光電変換により電荷を生成するものである。
 転送トランジスタ223は、画素駆動回路252からの転送信号TGに従って、光電変換素子222から浮遊拡散層227へ電荷を転送するものである。
 リセットトランジスタ224は、画素駆動回路252からのリセット信号RSTに従って、浮遊拡散層227を初期化するものである。
 容量225は、リセットトランジスタ224およびゲイン制御トランジスタ226の接続ノードと接地端子との間に挿入される。
 ゲイン制御トランジスタ226は、画素駆動回路252からの制御信号FDGに従って、浮遊拡散層227の電圧に対するアナログゲインを制御するものである。浮遊拡散層227の電圧をアナログゲインにより低減して出力することにより、画素回路220の取扱い信号量、すなわち飽和信号量を拡大することができる。
 浮遊拡散層227は、転送された電荷を蓄積して、電荷量に応じた電圧を生成するものである。
 また、増幅回路230は、nMOSトランジスタ231および232と、容量233とを備える。nMOSトランジスタ231および232は、電源と接地端子との間において直列に接続される。電源側のnMOSトランジスタ231のゲートは、浮遊拡散層227に接続される。接地側のnMOSトランジスタ232のゲートには、所定のバイアス電圧VB2が印加される。
 また、nMOSトランジスタ231および232の接続ノードは、容量233を介して差動入力回路320に接続される。差動入力回路320内の差動対のうち画素信号側のnMOSトランジスタ325のゲート-ソース間容量をCgsとすると、容量233の容量値は、ゲート-ソース間容量Cgsよりも、かなり大きな値に設定される。仮に浮遊拡散層227とnMOSトランジスタ325のゲートとを直接接続すると、ゲート-ソース間容量Cgsと浮遊拡散層227との間のカップリングにより、浮遊拡散層227の揺らぎが大きくなり、AD変換期間が長期化するおそれがある。しかし、容量233を追加することにより、このカップリングによる影響を緩和することができる。
 なお、画素回路220および増幅回路230のそれぞれは、図7で説明した機能を持つのであれば、図9に例示した回路に限定されない。
 図10は、本技術の第1の実施の形態における画素内の素子のレイアウトの一例を示す平面図である。入射光の光軸をZ軸とし、Z軸に垂直な所定の軸をX軸とし、Z軸およびX軸に垂直な軸をY軸とする。
 受光面、すなわちXY平面において、N行およびM列の複数の光電変換素子222が二次元格子状に配列される。これらの光電変換素子222のY軸方向のサイズをY1とする。このXY平面においてM個の光電変換素子222は、X軸方向に沿って、隙間なく隣接して配列される。X軸方向に配列されたM個の光電変換素子222の集合と、それらに対応するデジタル信号の集合とを以下、「ライン」と称する。一方、Y軸方向に沿って、N個の光電変換素子222は、Y2の間隔を空けて配列される。言い換えれば、N個のラインは、Y2の間隔を空けて配列される。ここで、サイズY1と間隔Y2との間には、次の関係が成立するものとする。
  Y1≦Y2                    ・・・式1
 同図においては、間隔Y2は、サイズY1と同じ値である。なお、式1に例示するように、間隔Y2をサイズY1より大きくすることもできる。間隔Y2をサイズY1より大きくする場合、間隔Y2は、Y1の整数倍に設定される。間隔Y2を大きくするほど、下側のADC310のY軸方向のサイズを大きくすることができるため、その分、ADC310のX軸方向のサイズを小さくしてX軸方向の画素を微細化することができる。
 また、Y軸方向において、N個の光電変換素子222のそれぞれの間の隙間領域240には、トランジスタ配置領域241が設けられる。このトランジスタ配置領域241内には、所定数のトランジスタと、浮遊拡散層227と、容量233および225とが配置される。所定数のトランジスタは、排出トランジスタ221、リセットトランジスタ224およびゲイン制御トランジスタ226と、nMOSトランジスタ231、232、322、323および325とを含む。言い換えれば、トランジスタ配置領域241には、図8に例示した差動入力回路320内のトランジスタと、図9に例示した画素回路220および増幅回路230内のトランジスタとが配置される。これらのトランジスタは、図9を参照して説明したように、複数の光電変換素子222のいずれかにより生成された電荷量に応じた信号(画素信号や、その画素信号を増幅した信号)を生成する。また、トランジスタ配置領域241と光電変換素子222との間には、転送トランジスタ223が配置される。
 ここで、X軸方向およびY軸方向に沿って、N行、M列の光電変換素子222を隙間なく配列して、排出トランジスタ221などの各種のトランジスタや浮遊拡散層227を光電変換素子222の周囲に配置する比較例を想定する。この比較例では、光電変換素子222の受光面積は、トランジスタ数が多くなるほど狭くなってしまう。
 これに対して、同図に例示したように、Y軸方向において、N個の光電変換素子222を所定の間隔を空けて配列する構成では、トランジスタ等を隙間領域240に配置することができるため、比較例よりも受光面積を広くすることができる。受光面積の拡大により、画素の感度を向上させることができる。また、比較例よりもトランジスタを多く配置することができるため、画素回路220に加えて、増幅回路230などの追加の回路をさらに配置することができる。
 [信号処理回路の構成例]
 図11は、本技術の第1の実施の形態における信号処理回路400の一構成例を示すブロック図である。この信号処理回路400は、複数のセレクタ405と、複数の演算回路410と、CDSフレームメモリ440と、TDIフレームメモリ450とを備える。
 セレクタ405は、クラスタ300の列ごと、言い換えれば、リピータ部360ごとに配置される。クラスタ300に2列のADC310が配列される場合、2列ごとにセレクタ405が配置される。また、演算回路410は、ADC310の列ごとに配置される。ADC310がM列である場合、M/2個のセレクタ405と、M個の演算回路410とが配置される。
 前述したようにリピータ部360は、奇数列のデジタル信号と偶数列のデジタル信号とを順に出力する。
 セレクタ405は、制御回路256の制御に従って、デジタル信号の出力先を選択するものである。リピータ部360により奇数列が出力された場合にセレクタ405は、その奇数列に対応する演算回路410にデジタル信号を出力する。一方、偶数列が出力された場合にセレクタ405は、その偶数列に対応する演算回路410にデジタル信号を出力する。
 演算回路410は、セレクタ405からのデジタル信号に対してCDS処理とTDI処理とを行うものである。
 ここで、デジタル信号は、P相レベルとD相レベルとを含む。P相レベルは、画素回路220がリセット信号RSTにより初期化されたときのレベルを示す。一方、D相レベルは、転送信号TGにより電荷が転送されたときの露光量に応じたレベルを示す。P相レベルは、リセットレベルとも呼ばれ、D相レベルは、信号レベルとも呼ばれる。
 CDS処理において、M個の演算回路410は、P相レベルを配列したP相フレームをCDSフレームメモリ440に保持させる。そして、M個の演算回路410は、画素毎にP相レベルと、D相レベルとの差分を求め、差分データを配列したCDSフレームを生成する。一方、TDI処理において、M個の演算回路410は、CDS処理後のフレームをTDIフレームメモリ450に保持させ、積算したデータによりTDIフレームメモリ450を更新する。
 また、M個の演算回路410は、CDSフレームと、TDI処理後のTDIフレームとを画像処理回路260に供給する。
 [演算回路の構成例]
 図12は、本技術の第1の実施の形態における演算回路410の一構成例を示す回路図である。この演算回路410は、TDI回路420およびCDS回路430を備える。TDI回路420は、バッファ421、セレクタ422、加算器423およびスイッチ424を備える。CDS回路430は、セレクタ431、バッファ432、セレクタ433、減算器434およびスイッチ435を備える。セレクタ422、431および433と、スイッチ424および425とのそれぞれの動作は、例えば、制御回路256により制御される。
 セレクタ431は、セレクタ405からのデジタル信号とTDIフレームメモリ450からのデジタル信号とのいずれかを選択してバッファ421に出力するものである。
 バッファ421は、セレクタ431からの信号を遅延させて出力するものである。なお、バッファ421は、特許請求の範囲に記載の第2のバッファの一例である。
 セレクタ422は、バッファ421からのデジタル信号と、10進数で「0」の値のデジタル信号とのいずれかを選択して加算器423に出力するものである。
 加算器423は、セレクタ422からのデジタル信号とバッファ432からのデジタル信号とを加算するものである。この加算器423は、加算値を示すデジタル信号を積算データとしてスイッチ424に供給する。
 スイッチ424は、加算器423とTDIフレームメモリ450との間の経路を開閉するものである。
 バッファ432は、CDSフレームメモリ440からの信号を遅延させて出力するものである。なお、バッファ432は、特許請求の範囲に記載の第1のバッファの一例である。
 セレクタ433は、バッファ432からのデジタル信号と、10進数で「0」の値のデジタル信号とのいずれかを選択して減算器434に出力するものである。
 減算器434は、バッファ421からのデジタル信号とセレクタ433からのデジタル信号との差分を演算するものである。この減算器434は、差分を示すデジタル信号を差分データとしてスイッチ435に供給する。
 スイッチ435は、減算器434とCDSフレームメモリ440との間の経路を開閉するものである。
 同図に例示した構成により、CDS回路430は、CDS処理を行うことができる。また、TDI回路420は、TDI処理を行うことができる。
 図13は、本技術の第1の実施の形態におけるTDI処理の一例を示す図である。例えば、CDSフレームメモリ440およびTDIフレームメモリ450が初期化され、最初にフレームF1が撮像され、続いてフレームF2、F3、F4、F5、F6、F7およびF8が順に撮像されたものとする。同図において、フレームF5以降は、省略されている。また、同図における矢印は、被写体の移動方向を示す。同図に例示するように、この被写体は、Y軸方向に沿って、行アドレスが大きくなる方向に1ラインずつ移動するものとする。同図におけるライン間の灰色の部分は、ライン間の隙間領域を示す。隙間領域は、1ライン分とする。
 信号処理回路400は、TDI処理において、CDS処理後のフレームF1のラインL1と、フレームF3のラインL2と、フレームF5のラインL3と、フレームF7のラインL4とを積算する。前述したように、被写体は1ラインずつ移動し、隙間領域が1ライン分であるため、積算対象の各ラインのパターンは、同一となる。信号処理回路400は、積算したラインをTDIフレームの最後のラインとして出力する。
 また、信号処理回路400は、TDI処理において、CDS処理後のフレームF2のラインL1と、フレームF4のラインL2と、フレームF6のラインL3と、フレームF8のラインL4とを積算する。信号処理回路400は、積算したラインをTDIフレームの最後から2番目のラインとして出力する。他のラインについても同様に、フレームF3以降の4ラインの積算により生成される。
 被写体の移動速度が速い場合には、ブレを防止するために、露光時間を短くする必要がある。露光時間を短くすると、画像が暗くなるおそれがあるが、TDI処理を行うことにより、同じパターンの複数のラインを積算して明るさを向上させることができる。また、積算するライン数が多いほど、平滑化効果によりノイズが低減する。これらの明るさの向上とノイズ低減とにより、TDI処理を行わない場合と比較して、フレーム(すなわち、画像データ)の画質を向上させることができる。
 なお、信号処理回路400は、4つのラインを積算しているが、積算するライン数は、2以上であれば、4つに限定されない。また、信号処理回路400は、最初の8フレームについて先頭のラインから4ラインを積分しているが、この構成に限定されない。例えば、被写体の移動方向が逆の場合、信号処理回路400は、最初の8フレームについて最後のラインから4ラインを積分すればよい。
 また、ライン間には1ライン分の隙間領域が存在するが、フレームF1、F3、F5およびF7のように、積算対象のフレームを1つ置きにすることにより、同一のパターンのラインを積算することができる。なお、ライン間の隙間領域を2ライン分や3ライン分にする場合、積算対象のフレームを2つ置きや、3つ置きにすればよい。
 [固体撮像素子の動作例]
 図14は、本技術の第1の実施の形態における固体撮像素子200の動作の一例を示すフローチャートの一例である。この動作は、例えば、フレームの撮像を行うための所定のアプリケーションが実行されたときに開始される。
 固体撮像素子200内の画素駆動回路252は、全画素を駆動し、同時に露光を開始させる(ステップS901)。このように、全画素を同時に露光させる制御は、グローバルシャッター方式と呼ばれる。
 露光終了の直前にADC310は、P相レベルをAD変換する(ステップS902)。そして、露光終了時にADC310は、D相レベルをAD変換し、演算回路410は、CDS処理を行う(ステップS903)。
 画像処理回路260は、CDS処理後のフレームに対して所定の画像処理を行い(ステップS904)、演算回路410は、TDI処理を行う(ステップS905)。画像処理回路260は、TDI処理後のフレームに対して所定の画像処理を行い(ステップS906)、出力回路257は、処理結果を出力する(ステップS907)。ステップS907の後に固体撮像素子200は、1フレームを撮像する処理を終了する。2フレーム以上を連続して撮像する際には、ステップS901乃至S907が垂直同期信号VSYNCに同期して繰り返し実行される。
 このように、本技術の第1の実施の形態によれば、Y軸方向に沿って、一定の間隔を空けて複数の光電変換素子222を配列し、それらの間にトランジスタを配置したため、間隔を空けない場合よりも光電変換素子222の受光面積を広くすることができる。これにより、画素の感度を向上させることができる。
 <2.第2の実施の形態>
 上述の第1の実施の形態では、画素回路220内にリセットトランジスタ224を配置して浮遊拡散層227を初期化していたが、この構成では、画素数の増大に伴って受光チップ201側の回路規模が増大する。この第2の実施の形態の画素回路220は、リセットトランジスタ224を削減した点において第1の実施の形態と異なる。
 図15は、本技術の第2の実施の形態における画素回路220および増幅回路230の一構成例を示す回路図である。この第2の実施の形態の画素回路220は、リセットトランジスタ224が配置されない点において第1の実施の形態と異なる。この第2の実施の形態において、浮遊拡散層227は、例えば、画素駆動回路252が、排出トランジスタ221および転送トランジスタ223をオン状態にすることにより、初期化される。リセットトランジスタ224の削減により、受光チップ201の回路規模を削減することができる。
 このように、本技術の第2の実施の形態によれば、画素駆動回路252が、排出トランジスタ221および転送トランジスタ223をオン状態にして浮遊拡散層227を初期化するため、リセットトランジスタ224を削減することができる。これにより、受光チップ201の回路規模を削減することができる。
 <3.第3の実施の形態>
 上述の第1の実施の形態では、ライン間の隙間領域に、増幅回路230などの回路を追加していたが、この構成では、画素数の増大に伴って受光チップ201側の回路規模が増大するおそれがある。この第2の実施の形態の画素回路220は、浮遊拡散層227を複数の画素が共有する点において第1の実施の形態と異なる。
 図16は、本技術の第3の実施の形態における差動入力回路320、正帰還回路330およびFD共有ブロック235の一構成例を示す回路図である。FD共有ブロック235には、1つの浮遊拡散層227を共有する複数の画素が配置される。このFD共有ブロック235は、差動入力回路320および正帰還回路330を含むADC310と1対1で接続される。すなわち、ADC310も複数の画素により共有される。
 図17は、本技術の第3の実施の形態におけるFD共有ブロック235の一構成例を示す回路図である。このFD共有ブロック235は、排出トランジスタ221および236と、光電変換素子222および237と、転送トランジスタ223および238と、浮遊拡散層227とを備える。
 排出トランジスタ221、光電変換素子222、転送トランジスタ223および浮遊拡散層227との接続構成は、第1の実施の形態と同様である。ただし、転送トランジスタ223には、転送信号TG1が入力され、排出トランジスタ221には、駆動信号OFG1が入力される。
 排出トランジスタ236は、画素駆動回路252からの駆動信号OFG2に従って光電変換素子227に蓄積された電荷を排出させるものである。光電変換素子237は、光電変換により電荷を生成するものである。
 転送トランジスタ238は、画素駆動回路252からの転送信号TG2に従って、光電変換素子237から浮遊拡散層227へ電荷を転送するものである。
 排出トランジスタ221と、光電変換素子222、転送トランジスタ223および浮遊拡散層227からなる回路は1つの画素として機能する。また、排出トランジスタ236と、光電変換素子237、転送トランジスタ238および浮遊拡散層227からなる回路も1つの画素として機能する。すなわち、浮遊拡散層227は、2つの画素に共有される。浮遊拡散層227を複数の画素が共有することにより、受光チップ201の画素当たりの回路規模を削減することができる。
 なお、2画素で1つの浮遊拡散層227を共有しているが、浮遊拡散層227を共有する画素数を3画素以上とすることもできる。
 図18は、本技術の第3の実施の形態における画素内の素子のレイアウトの一例を示す平面図である。N個の光電変換素子222をX軸方向に配列したラインは、Y軸方向において1ライン分の間隔を空けて配列される。光電変換素子222からなるラインの間には、N個の浮遊拡散層227を配列したラインが配置される。そして、光電変換素子222および237の間には、トランジスタ配置領域241が設けられ、そのトランジスタ配置領域241内には排出トランジスタ221や浮遊拡散層227などの素子が配置される。また、トランジスタ配置領域241と光電変換素子222および237のそれぞれとの間には、転送トランジスタ223および238が配置される。
 なお、浮遊拡散層227を共有する画素数を3画素以上とする場合、光電変換素子222からなるラインの間の間隔を2ライン以上とすればよい。光電変換素子222からなるラインの間の間隔を大きくするほど、下側のADC310のY方向のサイズを大きくすることができるため、X軸方向の画素の微細化が容易になる。
 このように、本技術の第3の実施の形態によれば、浮遊拡散層227からなるラインの間に、浮遊拡散層227を共有する回路を配置したため、共有しない場合と比較して、受光チップ201の画素当たりの回路規模を削減することができる。
 なお、上述の実施の形態は本技術を具現化するための一例を示したものであり、実施の形態における事項と、特許請求の範囲における発明特定事項とはそれぞれ対応関係を有する。同様に、特許請求の範囲における発明特定事項と、これと同一名称を付した本技術の実施の形態における事項とはそれぞれ対応関係を有する。ただし、本技術は実施の形態に限定されるものではなく、その要旨を逸脱しない範囲において実施の形態に種々の変形を施すことにより具現化することができる。
 なお、本明細書に記載された効果はあくまで例示であって、限定されるものではなく、また、他の効果があってもよい。
 なお、本技術は以下のような構成もとることができる。
(1)所定方向に沿って所定間隔を空けて配列され、それぞれの前記所定方向のサイズが前記所定間隔を超えない複数の光電変換素子と、
 前記複数の光電変換素子の間に配置され、前記複数の光電変換素子のいずれかにより生成された電荷量に応じた信号を生成する所定数のトランジスタと
を具備する固体撮像素子。
(2)前記複数の光電変換素子のいずれかは、画素信号を生成する画素回路に配置され、
 前記所定数のトランジスタは、前記画素回路と前記画素信号を増幅する増幅回路とに配置される
前記(1)記載の固体撮像素子。
(3)前記所定数のトランジスタは、所定の参照信号と前記画素信号とを差動増幅する一対の差動トランジスタを含み、
 前記増幅回路は、電源に直列に接続された一対のトランジスタと容量とを備え、
 前記一対のトランジスタの一方のゲートは、浮遊拡散層に接続され、前記容量は、前記一対のトランジスタの接続点と前記一対の差動トランジスタの一方のゲートとの間に挿入される
前記(2)記載の固体撮像素子。
(4)前記複数の光電変換素子の間に配置された浮遊拡散層と、
 前記複数の光電変換素子のいずれかから前記浮遊拡散層へ電荷を転送する転送トランジスタと
をさらに具備し、
 前記所定数のトランジスタは、
 前記浮遊拡散層から電荷を排出する排出トランジスタを含み、
 前記複数の光電変換素子のいずれかと前記浮遊拡散層と前記転送トランジスタと前記排出トランジスタとが前記画素回路内に配置される
前記(2)または(3)に記載の固体撮像素子。
(5)前記所定数のトランジスタは、前記浮遊拡散層の電圧に対するアナログゲインを制御するゲイン制御トランジスタを含み、
 前記ゲイン制御トランジスタは、前記画素回路内に配置される
前記(2)から(4)のいずれかに記載の固体撮像素子。
(6)前記所定数のトランジスタは、前記浮遊拡散層を初期化するリセットトランジスタを含み、
 前記リセットトランジスタは、前記画素回路内に配置される
前記(5)記載の固体撮像素子。
(7)前記複数の光電変換素子のそれぞれの受光量に応じた画素信号をデジタル信号に変換するアナログデジタル変換部をさらに具備する
前記(1)から(6)のいずれかに記載の固体撮像素子。
(8)前記デジタル信号に対して時間遅延積分処理を行う時間遅延積分回路をさらに具備する
前記(7)記載の固体撮像素子。
(9)前記複数の光電変換素子と前記所定数のトランジスタとは、所定の受光チップに配置され、
 前記アナログデジタル変換部は、所定の回路チップに配置される
前記(7)または(8)に記載の固体撮像素子。
(10)所定方向に沿って所定間隔を空けて配列され、それぞれの前記所定方向のサイズが前記所定間隔を超えない複数の光電変換素子と、
 前記複数の光電変換素子の間に配置され、前記複数の光電変換素子のいずれかにより生成された電荷量に応じた信号を生成する所定数のトランジスタと、
 前記複数の光電変換素子のそれぞれの受光量に応じたデジタル信号を処理する信号処理回路と
を具備する撮像装置。
 100 撮像装置
 110 光学部
 120 記憶部
 130 制御部
 140 通信部
 200 固体撮像素子
 201 受光チップ
 202 回路チップ
 210 画素アレイ部
 211 画素ブロック
 212 周辺回路
 220 画素回路
 221、236 排出トランジスタ
 222、237 光電変換素子
 223、238 転送トランジスタ
 224 リセットトランジスタ
 225、233 容量
 226 ゲイン制御トランジスタ
 227 浮遊拡散層
 230 増幅回路
 231、232、322、323、325、327、328、333、336、337 nMOSトランジスタ
 235 FD共有ブロック
 240 隙間領域
 241 トランジスタ配置領域
 251 DAC
 252 画素駆動回路
 253 時刻コード生成部
 254 画素AD変換部
 255 垂直走査回路
 256 制御回路
 257 出力回路
 260 画像処理回路
 300 クラスタ
 310 ADC
 320 差動入力回路
 321、324、326、331、332、334、335 pMOSトランジスタ
 330 正帰還回路
 340 ラッチ制御回路
 350 ラッチ回路
 360 リピータ部
 400 信号処理回路
 405、422、431、433 セレクタ
 410 演算回路
 420 TDI回路
 421、432 バッファ
 423 加算器
 424、435 スイッチ
 430 CDS回路
 434 減算器
 440 CDSフレームメモリ
 450 TDIフレームメモリ
 510 ベルトコンベヤ
 511 被写体

Claims (10)

  1.  所定方向に沿って所定間隔を空けて配列され、それぞれの前記所定方向のサイズが前記所定間隔を超えない複数の光電変換素子と、
     前記複数の光電変換素子の間に配置され、前記複数の光電変換素子のいずれかにより生成された電荷量に応じた信号を生成する所定数のトランジスタと
    を具備する固体撮像素子。
  2.  前記複数の光電変換素子のいずれかは、画素信号を生成する画素回路に配置され、
     前記所定数のトランジスタは、前記画素回路と前記画素信号を増幅する増幅回路とに配置される
    請求項1記載の固体撮像素子。
  3.  前記所定数のトランジスタは、所定の参照信号と前記画素信号とを差動増幅する一対の差動トランジスタを含み、
     前記増幅回路は、電源に直列に接続された一対のトランジスタと容量とを備え、
     前記一対のトランジスタの一方のゲートは、浮遊拡散層に接続され、前記容量は、前記一対のトランジスタの接続点と前記一対の差動トランジスタの一方のゲートとの間に挿入される
    請求項2記載の固体撮像素子。
  4.  前記複数の光電変換素子の間に配置された浮遊拡散層と、
     前記複数の光電変換素子のいずれかから前記浮遊拡散層へ電荷を転送する転送トランジスタと
    をさらに具備し、
     前記所定数のトランジスタは、
     前記浮遊拡散層から電荷を排出する排出トランジスタを含み、
     前記複数の光電変換素子のいずれかと前記浮遊拡散層と前記転送トランジスタと前記排出トランジスタとが前記画素回路内に配置される
    請求項2記載の固体撮像素子。
  5.  前記所定数のトランジスタは、前記浮遊拡散層の電圧に対するアナログゲインを制御するゲイン制御トランジスタを含み、
     前記ゲイン制御トランジスタは、前記画素回路内に配置される
    請求項2記載の固体撮像素子。
  6.  前記所定数のトランジスタは、前記浮遊拡散層を初期化するリセットトランジスタを含み、
     前記リセットトランジスタは、前記画素回路内に配置される
    請求項5記載の固体撮像素子。
  7.  前記複数の光電変換素子のそれぞれの受光量に応じた画素信号をデジタル信号に変換するアナログデジタル変換部をさらに具備する
    請求項1記載の固体撮像素子。
  8.  前記デジタル信号に対して時間遅延積分処理を行う時間遅延積分回路をさらに具備する
    請求項7記載の固体撮像素子。
  9.  前記複数の光電変換素子と前記所定数のトランジスタとは、所定の受光チップに配置され、
     前記アナログデジタル変換部は、所定の回路チップに配置される
    請求項7記載の固体撮像素子。
  10.  所定方向に沿って所定間隔を空けて配列され、それぞれの前記所定方向のサイズが前記所定間隔を超えない複数の光電変換素子と、
     前記複数の光電変換素子の間に配置され、前記複数の光電変換素子のいずれかにより生成された電荷量に応じた信号を生成する所定数のトランジスタと、
     前記複数の光電変換素子のそれぞれの受光量に応じたデジタル信号を処理する信号処理回路と
    を具備する撮像装置。
PCT/JP2020/046211 2019-12-26 2020-12-11 固体撮像素子、および、撮像装置 WO2021131771A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020227020184A KR20220122624A (ko) 2019-12-26 2020-12-11 고체 촬상 소자, 및, 촬상 장치
US17/780,189 US20220417463A1 (en) 2019-12-26 2020-12-11 Solid-state imaging element and imaging apparatus
JP2021567224A JPWO2021131771A1 (ja) 2019-12-26 2020-12-11
CN202080085698.5A CN114830631A (zh) 2019-12-26 2020-12-11 固体摄像元件和摄像装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019-236962 2019-12-26
JP2019236962 2019-12-26

Publications (1)

Publication Number Publication Date
WO2021131771A1 true WO2021131771A1 (ja) 2021-07-01

Family

ID=76575893

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2020/046211 WO2021131771A1 (ja) 2019-12-26 2020-12-11 固体撮像素子、および、撮像装置

Country Status (5)

Country Link
US (1) US20220417463A1 (ja)
JP (1) JPWO2021131771A1 (ja)
KR (1) KR20220122624A (ja)
CN (1) CN114830631A (ja)
WO (1) WO2021131771A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022107117A1 (en) * 2020-11-19 2022-05-27 Orbotech Ltd. Resampling with tdi sensors

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011142082A1 (ja) * 2010-05-13 2011-11-17 コニカミノルタビジネステクノロジーズ株式会社 固体撮像装置、撮像装置、及び駆動方法
JP2018186478A (ja) * 2017-04-25 2018-11-22 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子、撮像装置、および、固体撮像素子の制御方法
JP2019216379A (ja) * 2018-06-14 2019-12-19 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子、撮像装置、および、固体撮像素子の制御方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2971621B1 (fr) 2011-02-10 2013-02-08 E2V Semiconductors Capteur d'image lineaire a deux lignes et a pixels partages

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011142082A1 (ja) * 2010-05-13 2011-11-17 コニカミノルタビジネステクノロジーズ株式会社 固体撮像装置、撮像装置、及び駆動方法
JP2018186478A (ja) * 2017-04-25 2018-11-22 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子、撮像装置、および、固体撮像素子の制御方法
JP2019216379A (ja) * 2018-06-14 2019-12-19 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子、撮像装置、および、固体撮像素子の制御方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022107117A1 (en) * 2020-11-19 2022-05-27 Orbotech Ltd. Resampling with tdi sensors

Also Published As

Publication number Publication date
US20220417463A1 (en) 2022-12-29
CN114830631A (zh) 2022-07-29
KR20220122624A (ko) 2022-09-02
JPWO2021131771A1 (ja) 2021-07-01

Similar Documents

Publication Publication Date Title
KR101177140B1 (ko) 고체 촬상 장치, 고체 촬상 장치의 구동 방법 및 촬상 장치
JP4380439B2 (ja) データ処理方法およびデータ処理装置並びに物理量分布検知の半導体装置および電子機器
TWI394448B (zh) 固態成像裝置,成像裝置及固態成像裝置之驅動方法
JP5605377B2 (ja) Ad変換方法およびad変換装置
CN111556263B (zh) 固态成像元件和成像装置
JP2016201649A (ja) 撮像装置、撮像システム、および撮像装置の駆動方法
US10791293B2 (en) Solid-state imaging device, method for driving solid-state imaging device, and electronic apparatus
US11778342B2 (en) Solid-state image pickup element, image pickup apparatus, and method of controlling solid-state image pickup element
CN109983583B (zh) 成像元件和电子设备
US20200221045A1 (en) Imaging device and endoscope device
WO2021131771A1 (ja) 固体撮像素子、および、撮像装置
JP4661212B2 (ja) 物理情報取得方法および物理情報取得装置並びに半導体装置
WO2021044737A1 (ja) 固体撮像素子、および、撮像装置
KR20140107212A (ko) 고체 촬상 소자 및 그 구동 방법, 카메라 시스템
WO2021106370A1 (ja) 固体撮像素子、撮像システム、および、固体撮像素子の制御方法
WO2022153808A1 (ja) 撮像装置及び電子機器
JP5177198B2 (ja) 物理情報取得方法および物理情報取得装置
JP6809526B2 (ja) 撮像素子および撮像装置
US20120292484A1 (en) Image sensor
WO2023074168A1 (ja) 撮像装置および電子機器
WO2015111370A1 (ja) 固体撮像装置及び撮像装置
JP2019009820A (ja) 固体撮像素子
JP2018152649A (ja) 固体撮像装置及び固体撮像装置の駆動方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20908414

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2021567224

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20908414

Country of ref document: EP

Kind code of ref document: A1