WO2021106190A1 - 電界効果型トランジスタおよびその製造方法 - Google Patents
電界効果型トランジスタおよびその製造方法 Download PDFInfo
- Publication number
- WO2021106190A1 WO2021106190A1 PCT/JP2019/046766 JP2019046766W WO2021106190A1 WO 2021106190 A1 WO2021106190 A1 WO 2021106190A1 JP 2019046766 W JP2019046766 W JP 2019046766W WO 2021106190 A1 WO2021106190 A1 WO 2021106190A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- layer
- gate electrode
- insulating layer
- opening
- effect transistor
- Prior art date
Links
- 230000005669 field effect Effects 0.000 title claims description 45
- 238000004519 manufacturing process Methods 0.000 title claims description 33
- 230000004888 barrier function Effects 0.000 claims abstract description 68
- 239000004020 conductor Substances 0.000 claims abstract description 48
- 239000007772 electrode material Substances 0.000 claims abstract description 34
- 238000000034 method Methods 0.000 claims description 67
- 239000004065 semiconductor Substances 0.000 claims description 18
- 239000000758 substrate Substances 0.000 claims description 13
- 229910052751 metal Inorganic materials 0.000 claims description 9
- 239000002184 metal Substances 0.000 claims description 9
- 238000000151 deposition Methods 0.000 claims description 7
- 238000004544 sputter deposition Methods 0.000 claims description 4
- 238000007740 vapor deposition Methods 0.000 claims description 4
- 238000009792 diffusion process Methods 0.000 abstract description 7
- 230000000903 blocking effect Effects 0.000 abstract description 3
- 239000010410 layer Substances 0.000 description 249
- 238000005530 etching Methods 0.000 description 23
- 230000002500 effect on skin Effects 0.000 description 9
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 9
- 239000003870 refractory metal Substances 0.000 description 8
- KRKNYBCHXYNGOX-UHFFFAOYSA-N citric acid Chemical compound OC(=O)CC(O)(C(O)=O)CC(O)=O KRKNYBCHXYNGOX-UHFFFAOYSA-N 0.000 description 6
- 230000005685 electric field effect Effects 0.000 description 6
- 239000010931 gold Substances 0.000 description 6
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 5
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 5
- 229910052737 gold Inorganic materials 0.000 description 5
- 239000000463 material Substances 0.000 description 5
- 229910052750 molybdenum Inorganic materials 0.000 description 5
- 239000011733 molybdenum Substances 0.000 description 5
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- 229910052697 platinum Inorganic materials 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- 238000000231 atomic layer deposition Methods 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 239000007789 gas Substances 0.000 description 3
- 239000012535 impurity Substances 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- 238000001039 wet etching Methods 0.000 description 3
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 2
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000000609 electron-beam lithography Methods 0.000 description 2
- 239000011737 fluorine Substances 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 150000002739 metals Chemical class 0.000 description 2
- 239000003960 organic solvent Substances 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- WQJQOUPTWCFRMM-UHFFFAOYSA-N tungsten disilicide Chemical compound [Si]#[W]#[Si] WQJQOUPTWCFRMM-UHFFFAOYSA-N 0.000 description 2
- 229910021342 tungsten silicide Inorganic materials 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 229910010413 TiO 2 Inorganic materials 0.000 description 1
- 238000010521 absorption reaction Methods 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 238000007385 chemical modification Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000001066 destructive effect Effects 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000001451 molecular beam epitaxy Methods 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000000704 physical effect Effects 0.000 description 1
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 1
- 239000011241 protective layer Substances 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 230000003685 thermal hair damage Effects 0.000 description 1
- 230000005533 two-dimensional electron gas Effects 0.000 description 1
- 238000001771 vacuum deposition Methods 0.000 description 1
- 238000001947 vapour-phase growth Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/778—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
- H01L29/7782—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET
- H01L29/7783—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET using III-V semiconductor material
- H01L29/7784—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET using III-V semiconductor material with delta or planar doped donor layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66848—Unipolar field-effect transistors with a Schottky gate, i.e. MESFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28264—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being a III-V compound
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42372—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
- H01L29/42376—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the length or the sectional shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66446—Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
- H01L29/66462—Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/80—Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
- H01L29/812—Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42356—Disposition, e.g. buried gate electrode
- H01L29/4236—Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/47—Schottky barrier electrodes
- H01L29/475—Schottky barrier electrodes on AIII-BV compounds
Definitions
- the present invention relates to a field effect transistor and a method for manufacturing the same.
- terahertz waves which are in the electromagnetic wave frequency band of 0.3 to 3.0 THz, include high-speed wireless communication exceeding several tens of Gb / s, non-destructive internal inspection by three-dimensional imaging, and component analysis using electromagnetic wave absorption. It has the potential to create new applications that have never been seen before.
- the field-effect transistor described above includes a semiconductor substrate, a semiconductor laminated structure formed on the semiconductor substrate, a gate electrode formed on the surface of the semiconductor laminated structure, and a source electrode formed on both sides of the gate electrode. It consists of a drain electrode.
- a high electron mobility transistor having excellent high frequency characteristics is configured by sequentially laminating a buffer layer, a channel layer, a barrier layer, a stopper layer, a cap layer, and a passivation layer from the semiconductor substrate side. Further, the carrier supply layer is formed on the barrier layer side with respect to the channel layer or on the buffer layer side with respect to the channel layer. In this configuration, the position of the carrier supply layer and the doping amount of impurities are designed according to the design of the device characteristics.
- the channel layer and the carrier supply layer on which the conduction channel through which the electrons (carriers) move (run) are spatially separated, and scattering due to impurities in the carrier supply layer is suppressed. Therefore, in the above-mentioned field effect transistor, the electron mobility can be improved and high frequency operation can be realized.
- the above-mentioned application of the field-effect transistor to a high-frequency circuit includes the good high-frequency characteristics of the transistor alone. From a practical point of view, long-term reliability of field-effect transistors is also required.
- it is effective to reduce the gate length, reduce the parasitic capacitance, and reduce the gate resistance during high frequency operation.
- the portion is composed of a conductive material containing a metal that does not easily diffuse into a semiconductor.
- metals include refractory metals such as tungsten and molybdenum. Further, the nitrides of these metals are used as the above-mentioned conductive material.
- this type of conductive material is less likely to diffuse into semiconductors, but its conductivity is not very high (high resistivity).
- the so-called skin effect that the applied signal propagates only on the surface of the gate electrode becomes a problem. Since the skin effect becomes remarkable especially at high frequencies, the characteristics of the high frequency circuit are significantly impaired.
- the gate electrode in addition to the layer of the conductive material used for preventing diffusion, a layer such as gold having high conductivity is laminated to form the gate electrode.
- the side of the barrier layer is made of tungsten silicide, and a layer made of a highly conductive metal material containing platinum or gold is formed on the tungsten silicide layer to form a gate electrode.
- the portion of the conductive material composed of the refractory metal such as tungsten or molybdenum is not eliminated from the gate electrode. Therefore, in the portion of the conductive material, the skin as described above is used. The effect increases the gate resistance and impairs the high frequency characteristics.
- the present invention has been made to solve the above problems, and an object of the present invention is to suppress the skin effect in a gate electrode using a conductive material composed of a refractory metal.
- the method for manufacturing an electric field effect type transistor according to the present invention includes a first step in which a buffer layer, a channel layer, a barrier layer, a carrier supply layer, and a cap layer are formed on a semiconductor substrate, and a cap layer.
- a second step of forming the source electrode and the drain electrode separately from each other and the third step of forming the first insulating layer and the second insulating layer on the cap layer between the source electrode and the drain electrode in this order.
- the recess region is obtained by etching the cap layer using the second insulating layer having the second opening as a mask and removing a part of the cap layer from the first opening in the direction of the source electrode and the direction of the drain electrode in a plan view.
- the fifth step of forming the cap layer under one opening, the conductive material that prevents the gate electrode material from diffusing into the barrier layer, and the gate electrode material are deposited in this order from above the second insulating layer. Then, it is arranged on the first insulating layer, a part of which is fitted into the recess region from the first opening, and is arranged between the main part composed of the gate electrode material and the main part and the barrier layer, and is conductive.
- the electric field effect type transistor according to the present invention is formed on the buffer layer, the channel layer, the barrier layer, the carrier supply layer, the cap layer, and the cap layer formed on the semiconductor substrate, and separated from each other.
- a cap layer including an insulating layer formed on the cap layer between the source electrode and the drain electrode and the source electrode and the drain electrode and having an opening, and a gate electrode arranged between the source electrode and the drain electrode.
- a recess region is formed in which a part of the cap layer is removed from the opening in the direction of the source electrode and the direction of the drain electrode in a plan view, and the gate electrode is arranged on the insulating layer and a part is opened.
- the surface of the main portion of the region above the insulating layer faces the periphery without forming a conductive material.
- the gate electrode includes a main portion made of the gate electrode material and a barrier layer made of a conductive material for preventing the gate electrode material from diffusing into the barrier layer. Since the surface of the main part of the region above the insulating layer faces the periphery without forming the conductive material, the skin effect in the gate electrode using the conductive material composed of the refractory metal is exhibited. Can be suppressed.
- FIG. 1A is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to the first embodiment of the present invention.
- FIG. 1B is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to the first embodiment of the present invention.
- FIG. 1C is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to the first embodiment of the present invention.
- FIG. 1D is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to the first embodiment of the present invention.
- FIG. 1A is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to the first embodiment of the present invention.
- FIG. 1B is a cross-sectional view showing
- FIG. 1E is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to the first embodiment of the present invention.
- FIG. 1F is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to the first embodiment of the present invention.
- FIG. 1G is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to the first embodiment of the present invention.
- FIG. 1H is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to the first embodiment of the present invention.
- FIG. 1I is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to the first embodiment of the present invention.
- FIG. 2A is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to a second embodiment of the present invention.
- FIG. 2B is a cross-sectional view showing a cross section of an element in an intermediate process for explaining the method for manufacturing a field effect transistor according to the second embodiment of the present invention.
- FIG. 2C is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to the second embodiment of the present invention.
- FIG. 2A is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method for manufacturing a field effect transistor according to a second embodiment of the present invention.
- FIG. 2B is a cross-sectional view showing
- FIG. 2D is a cross-sectional view showing a cross section of an element in an intermediate process for explaining a method of manufacturing a field effect transistor according to the second embodiment of the present invention.
- FIG. 2E is a cross-sectional view showing a cross section of an element in an intermediate process for explaining the method for manufacturing a field effect transistor according to the second embodiment of the present invention.
- FIGS. 1A to 1I show cross sections parallel to the gate length direction.
- a buffer layer 102, a channel layer 103, a barrier layer 104, a carrier supply layer 105, and a cap layer 106 are formed on a semiconductor substrate 101 composed of, for example, a semi-insulating InP. First step).
- a buffer layer 102 having a layer thickness of 100 to 300 nm made of InAlAs, a channel layer 103 having a layer thickness of 5 to 20 nm made of InGaAs, a barrier layer 104 having a layer thickness of 5 to 20 nm made of InAlAs, and Si are formed on the semiconductor substrate 101.
- the cap layer 106 made of InGaAs doped in 1 ⁇ 10 19 to 2 ⁇ 10 19 cm -3 is sequentially laminated by crystal growth by an organic metal vapor phase growth method, a molecular beam epitaxy method, or the like.
- the barrier layer 104 is formed with a carrier supply layer 105 in which Si is 1 ⁇ 10 19 cm -3 doped as an impurity by a well-known sheet doping. Further, in the first embodiment, a stopper layer 121 made of InP and having a layer thickness of 2 to 5 nm is formed between the carrier supply layer 105 and the cap layer 106.
- the mesa region 131 is formed by patterning by wet etching or dry etching for separation between elements.
- the source electrode 107 and the drain electrode 108 are formed on the cap layer 106 so as to be separated from each other (second step).
- the source electrode 107 and the drain electrode 108 are formed with the recess forming region 132 forming the recess region interposed therebetween.
- Ti / Pt / Au is deposited on the cap layer 106 to form a metal film, and the metal film is patterned by a known photolithography technique and etching technique to obtain the source electrode 107 and the drain electrode 108.
- the source electrode 107 and the drain electrode 108 are ohmic-bonded to the cap layer 106.
- the first insulating layer 109a and the second insulating layer 109b are formed in this order on the cap layer 106 between the source electrode 107 and the drain electrode 108 (third step).
- the source electrode 107 and the drain electrode 108 are also covered to form the first insulating layer 109a and the second insulating layer 109b.
- the first insulating layer 109a is formed by depositing silicon oxide (SiO 2 )
- the second insulating layer 109b is formed by depositing silicon nitride (SiN x). To do.
- the first insulating layer 109a is formed, for example, to have a thickness of 10 to 100 nm.
- the second insulating layer 109b is formed to have a thickness of 10 to 100 nm.
- the first opening 110a is formed in the first insulating layer 109a, and the second opening 110b following the first opening 110a is formed in the second insulating layer 109b (the first). 4 steps).
- the opening width of the second opening 110b in the gate length direction is larger than the opening width of the first opening 110a in the gate length direction.
- the opening width of the second opening 110b in the gate width direction is the same as or larger than the opening width of the first opening 110a in the gate width direction.
- the first opening 110a is called a gate opening for forming a so-called recess gate structure.
- the first insulating layer 109a is formed, and then the second insulating layer 109b is formed by a known electron beam lithography technique and an etching technique.
- the first mask pattern 111 is formed, and the second mask pattern 112 is formed on the first mask pattern 111.
- the first mask pattern 111 includes a first mask opening 111a
- the second mask pattern 112 includes a second mask opening 112a.
- the second mask opening 112a has the same shape (for example, a rectangle) as the shape of the upper part of the gate electrode 114 to be formed in a plan view. In other words, the second mask opening 112a defines the formation region of the gate electrode 114 in plan view.
- the first mask opening 111a has a larger area than the second mask opening 112a in a plan view. These can be formed by a known photolithography technique or electron beam lithography technique.
- the recess region 113 is formed as shown in FIG. 1F.
- Form (fifth step) the etchant is selectively acted on the cap layer 106 via the first opening 110a and the second opening 110b, and a part of the cap layer 106 is viewed from the first opening 110a in the direction of the source electrode 107. And remove in the direction of the drain electrode 108.
- the recess region 113 is formed in the cap layer 106 under the first opening 110a.
- the etching solution such as citric acid as an etchant
- the etching solution is allowed to penetrate through the first opening 110a and the second opening 110b, and the cap layer 106 is isotropically etched.
- the etching solution erodes the cap layer 106 from the first opening 110a and the second opening 110b, and forms a recess region 113 which is one connected space by the lateral spread of the etching.
- the stopper layer 121 made of InP is formed, the InP is hardly etched by the citric acid-based etching solution, so that it becomes an etching stop layer (stopper layer) and prevents the barrier layer 104 from being etched. Can be done.
- the source electrode 107 and the drain electrode 108 may be formed after the recess region 113 is formed, and the order of manufacturing these is within the scope of studying the transistor manufacturing process.
- the gate electrode 114 is arranged on the first insulating layer 109a (second insulating layer 109b), and a part of the gate electrode 114 is fitted into the recess region 113 from the first opening 110a (. 6th step).
- the gate electrode 114 is made of a conductive material that is arranged between the main portion 114b made of the gate electrode material and the main portion 114b and the barrier layer 104 to prevent the gate electrode material from diffusing into the barrier layer 104. It includes a configured barrier layer 114a.
- the gate electrode 114 has a structure in which the gate electrode 114 is Schottky connected to the barrier layer 104.
- the first mask pattern 111 and the second mask pattern 112 are used as masks, and the conductive material and the gate electrode material are deposited in this order from above the second insulating layer 109b.
- the gate electrode 114 including the barrier layer 114a made of the conductive material below the first insulating layer 109a and the main portion 114b made of the gate electrode material above the first insulating layer 109a is formed. ..
- the conductive material can be composed of a refractory metal such as molybdenum or tantalum.
- the gate electrode material can be composed of platinum or gold.
- titanium, molybdenum, platinum, and gold are deposited in this order by a vacuum deposition method. Each material to be vapor-deposited penetrates to the side of the cap layer 106 from the second mask opening 112a of the second mask pattern 112, and is deposited in a range that can be expected from the second mask opening 112a from the upper part.
- titanium and the conductive material are deposited on the surface of the second insulating layer 109b and the side surface of the second opening 110b in the range that can be expected from the second mask opening 112a from the upper part. Further, it is deposited on the surface of the first insulating layer 109a which can be seen from above through the second opening 110b and on the side surface of the first opening 110a. As a result, a conductive layer (layer of conductive material) 114c is formed. Further, the titanium and the conductive material are deposited on the stopper layer 121 (barrier layer 104) which can be expected from above through the first opening 110a. By this deposition, the barrier layer 114a is formed.
- the thickness of the barrier layer 114a is formed as thin as possible to prevent the diffusion of the gate electrode material.
- the metal (conductive material) that has been deposited and entered the recess region 113 from the first opening 110a penetrates the ultra-thin stopper layer 121 and can be seen (expected) from the first opening 110a.
- a shot key is connected to the barrier layer 104.
- platinum and gold vapor-deposited following the conductive material are deposited on the second insulating layer 109b in the range that can be expected from the second mask opening 112a from the upper part and on the side surface of the second opening 110b. Further, it is deposited on the first insulating layer 109a that can be seen from above through the second opening 110b and on the side surface of the first opening 110a. In addition, it is deposited on the stopper layer 121 (barrier layer 104) (on the barrier layer 114a) that can be seen from above through the first opening 110a. As a result, the main portion 114b is formed.
- the second mask pattern 112 and the first mask pattern 111 which are made of a resist material, are carried out as conditions within a range that does not cause burning due to radiant heat.
- the conductive material is preferably composed of molybdenum.
- the deposition of each material described above is not limited to the vacuum vapor deposition method, and a sputtering method can also be used.
- the thermal damage to the second mask pattern 112 and the first mask pattern 111 resist is relatively low, and the applicable metal species There are many types of.
- the second mask opening 112a may be blocked by deposits in the sputtering method.
- the vacuum vapor deposition method even if the size of the second mask opening 112a is fine, the deposit can reach the recess region 113 without blocking the second mask opening 112a, and from the viewpoint of miniaturization. It is advantageous.
- first mask pattern 111 and the second mask pattern 112 are removed (FIG. 1H).
- these can be removed by dissolving the first mask pattern 111 and the second mask pattern 112 in the organic solvent using an organic solvent.
- the series of processes from the first mask pattern 111 and the second mask pattern 112 described above are generally well known as the lift-off method.
- the opening pattern can be easily formed into a nanometer-sized fine shape, and the opening width of the first opening 110a in the gate length direction is a nanometer-sized fine dimension. Can be. Therefore, the gate electrode 114 having a fine dimension in the gate length direction of the Schottky connection can be realized, and good high frequency characteristics can be realized.
- the gate length is typically 10-100 nm.
- the potential applied to the gate electrode 114 forming the Schottky connection with the barrier layer 104 modulates the channel directly below the Schottky connection.
- the barrier layer 114a is formed to prevent the gate electrode material from diffusing toward the barrier layer 104, and the high reliability of the field effect transistor is ensured.
- the conductive layer 114c is formed on a part of the side surface of the main portion 114b.
- the conductive layer 114c has a higher resistivity than the main portion 114b. Therefore, in the state where the conductive layer 114c is formed, the skin effect when a high frequency is applied causes deterioration of the high frequency characteristics. Therefore, the second insulating layer 109b is removed (7th step), and the conductive layer 114c formed on the surface of the main portion 114b in the region above the 1st insulating layer 109a is removed (8th step). As a result, as shown in FIG. 1I, the conductive layer 114c can be made not formed on the surface of the main portion 114b except for the inside of the first opening 110a of the first insulating layer 109a.
- the removal of the conductive layer 114c described above can be performed by, for example, plasma etching using a fluorine-based gas such as SF 6 , CF 4 , or C 2 F 6. According to this etching process, the second insulating layer 109b can be removed as well as the conductive layer 114c. By removing both at the same time in this way, the throughput (process) can be shortened.
- a fluorine-based gas such as SF 6 , CF 4 , or C 2 F 6.
- the etching rate of silicon nitride is about 2 to 5 times faster than that of silicon oxide. Therefore, the second insulating layer 109b made of silicon nitride is selectively removed, and the first insulating layer 109a made of silicon oxide remains without being removed. Further, the first insulating layer 109a can also be used as a protective layer of a layer below this. Further, since silicon nitride having a high relative permittivity is removed, the parasitic capacitance between the gate electrode and the source / drain electrode can be reduced, and the high frequency characteristics can be further improved.
- An electric field effect transistor having a so-called recess gate structure, which includes a gate electrode 114 arranged between the electrode 107 and the drain electrode 108, can be obtained.
- the cap layer 106 is formed with a recess region 113 in which a part of the cap layer 106 is removed from the opening in the direction of the source electrode 107 and the direction of the drain electrode 108 in a plan view.
- the gate electrode 114 is arranged on the first insulating layer 109a, and a part of the gate electrode 114 is fitted into the recess region 113 from the first opening 110a and is shot key connected to the barrier layer 104.
- the gate electrode 114 is composed of a main portion 114b made of a gate electrode material, and a conductive material arranged between the main portion 114b and the barrier layer 104 to prevent the gate electrode material from diffusing into the barrier layer 104.
- the barrier layer 114a is provided. Further, the surface of the main portion 114b in the region above the first insulating layer 109a faces the periphery without forming a layer of the conductive material.
- the barrier layer can be thinned to a thickness within a range in which diffusion of the gate electrode material can be prevented, and almost the entire gate electrode can be a main portion composed of the gate electrode material. Further, according to the first embodiment, the conductive material layer is not formed in most of the surface of the main part. As a result, according to the first embodiment, the skin effect of the gate electrode using the conductive material composed of the refractory metal can be suppressed.
- FIGS. 1A to 1E and FIGS. 2A to 2E show cross sections parallel to the gate length direction.
- the buffer layer 102, the channel layer 103, the barrier layer 104, the carrier supply layer 105, and the cap are placed on the semiconductor substrate 101 in the same manner as in the first embodiment described above.
- the layer 106 is formed, the mesa region 131 is formed, the source electrode 107 and the drain electrode 108 are formed, the first insulating layer 109a and the second insulating layer 109b are formed, and the first opening 110a and the second opening 110b are formed.
- the first mask pattern 111 and the second mask pattern 112 are formed.
- a recess 201 is formed in the stopper layer 121.
- the recess 201 is formed in the central portion of the region where the first opening 110a is formed in a plan view.
- the recess 201 is formed halfway in the thickness direction of the stopper layer 121.
- the recess 201 may be a through hole that penetrates the stopper layer 121 and reaches the barrier layer 104.
- the recess 201 can be formed by an atomic layer etching method, a wet etching method, or the like.
- etching is performed in atomic layer units by alternately repeating a chemical modification step that acts only on the surface atomic layer of the layer to be etched and an etching step that removes only the chemically modified portion. It is a technology.
- the distance between the gate and the channel can be shortened, the short channel effect can be suppressed, and the high frequency performance can be significantly improved. For example, if the distance between gates and channels is shortened to about 1/4 or less of the miniaturized gate length, good high frequency characteristics can be achieved.
- the insulating film 202 is formed.
- the insulating film 202 is formed thinner than the depth of the recess 201.
- the insulating film 202 becomes the gate insulating layer 203 described later.
- the insulating film 202 can be formed by depositing a highly dielectric material such as HfO 2 , Al 2 O 3 , or TiO 2 by a well-known atomic layer deposition method.
- a highly dielectric material such as HfO 2 , Al 2 O 3 , or TiO 2
- atomic layer deposition method By using the atomic layer deposition method, an insulating film 202 having few pinholes and interface states can be formed.
- the plasma-assisted atomic layer deposition method it is possible to deposit at a low temperature while reducing damage to the first mask pattern 111 and the second mask pattern 112.
- the gate electrode 114 is arranged on the first insulating layer 109a (second insulating layer 109b), and a part of the gate electrode 114 is fitted into the recess region 113 from the first opening 110a (. 6th step). Similar to the first embodiment described above, the gate electrode 114 is arranged between the main portion 114b made of the gate electrode material, the main portion 114b, and the barrier layer 104, and is attached to the barrier layer 104 of the gate electrode material. A barrier layer 114a made of a conductive material that prevents diffusion is provided.
- the first mask pattern 111 and the second mask pattern 112 are removed (FIG. 2D). With the removal of the first mask pattern 111 and the second mask pattern 112, the insulating film 202 formed on the surfaces thereof is removed.
- the conductive layer 114c is formed on a part of the side surface of the main portion 114b together with the formation of the barrier layer 114a.
- the second insulating layer 109b is removed (7th step)
- the conductive layer 114c formed on the surface of the main portion 114b in the region above the 1st insulating layer 109a is removed (8th step).
- the conductive layer 114c can be removed by, for example, plasma etching using a fluorine-based gas such as SF 6 , CF 4 , or C 2 F 6. According to this etching treatment, the second insulating layer 109b and the insulating film 202 in the region above the first insulating layer 109a can be removed together with the removal of the conductive layer 114c. As a result, as shown in FIG. 2E, the conductive layer 114c is not formed on the surface of the main portion 114b except for the inside of the first opening 110a of the first insulating layer 109a. Further, the gate insulating layer 203 is formed in a part of the area above the stopper layer 121 including the recess 201.
- a fluorine-based gas such as SF 6 , CF 4 , or C 2 F 6.
- the gate electrode 114 is formed on the barrier layer 104 via the gate insulating layer. It is also possible to remove a part of the insulating film 202 and the conductive layer 114c in different steps using different etching gases and etching conditions.
- An electric field effect transistor having a so-called recess gate structure, which includes a gate electrode 114 arranged between the electrode 107 and the drain electrode 108, can be obtained.
- the cap layer 106 has a recess region 113 in which a part of the cap layer 106 is removed from the opening in the direction of the source electrode 107 and the drain electrode 108 in a plan view. .. Further, the gate electrode 114 is arranged on the first insulating layer 109a, and a part of the gate electrode 114 is fitted into the recess region 113 from the first opening 110a and is connected to the barrier layer 104 via the gate insulating layer 203. Further, the gate electrode 114 is composed of a main portion 114b made of a gate electrode material, and a conductive material arranged between the main portion 114b and the barrier layer 104 to prevent the gate electrode material from diffusing into the barrier layer 104. The barrier layer 114a is provided. Further, the surface of the main portion 114b in the region above the first insulating layer 109a faces the periphery without forming a layer of the conductive material.
- the barrier layer can be thinned to a thickness within a range in which diffusion of the gate electrode material can be prevented, and almost the entire gate electrode can be a main portion composed of the gate electrode material. Further, also in the second embodiment, the layer of the conductive material is not formed in most of the surface of the main part. As a result, even in the second embodiment, the skin effect of the gate electrode using the conductive material composed of the refractory metal can be suppressed.
- the gate electrode has a main portion made of a gate electrode material and a barrier layer made of a conductive material for preventing the gate electrode material from diffusing into the barrier layer. Since the surface of the main part of the region above the insulating layer faces the surroundings without forming the conductive material, the skin effect in the gate electrode using the conductive material composed of the refractory metal. Can be realized, and a highly reliable field-effect transistor with excellent high-frequency characteristics can be realized.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Junction Field-Effect Transistors (AREA)
Abstract
ゲート電極(114)は、ゲート電極材料から構成された主部(114b)と、主部(114b)と障壁層(104)との間に配置され、ゲート電極材料の障壁層(104)への拡散を防止する導電材料から構成されたバリア層(114a)とを備える。第1絶縁層(109a)より上の領域の主部(114b)の表面は、導電材料の層が形成されることなく周囲に面している。
Description
本発明は、電界効果型トランジスタおよびその製造方法に関する。
0.3~3.0THzの電磁波周波数帯であるテラヘルツ波の性質には、数10Gb/sを超える高速無線通信や、3次元イメージングによる非破壊内部検査、電磁波吸収を利用した成分分析など、これまでにはない新たなアプリケーション創出の可能性が秘められている。
テラヘルツ波によるアプリケーションを実現する場合には、これを構成する電子デバイスにもより良好な高周波特性が必要とされる。一般的に、良好な高周波特性を有する電子デバイスとして、物性的に特に高い電子移動度を有する化合物半導体を材料とした電界効果型トランジスタが用いられる。
上述した電界効果型トランジスタは、半導体基板と、半導体基板の上に形成される半導体積層構造と、半導体積層構造の表面に形成されるゲート電極、およびゲート電極の両脇に形成されるソース電極、ドレイン電極から構成される。特に、高周波特性に優れる高電子移動度トランジスタは、半導体基板の側から、バッファ層、チャネル層、障壁層、ストッパ層、キャップ層、パッシベーション層が順次に積層されて構成されている。また、キャリア供給層が、チャネル層に対して障壁層側もしくはチャネル層に対してバッファ層側に形成される。この構成において、素子特性の設計に応じて、キャリア供給層の位置や不純物のドープ量が設計される。
この種の電界効果型トランジスタでは、ゲート電極に対して電位を印加すると、印加した電位の強度に応じ、キャリア供給層からチャネル層に対してキャリアが供給されて形成される2次元電子ガスの濃度が変調され、ソース電極、ドレイン電極間に形成された伝導チャネルを通じて電子が移動する。この電子(キャリア)が移動(走行)する伝導チャネルが形成されるチャネル層とキャリア供給層とは、空間的に分離され、キャリア供給層における不純物による散乱が抑制される。このため、上述した電界効果型トランジスタでは、電子移動度を向上させることができ、高周波動作を実現することができる。
上述した電界効果型トランジスタの高周波回路への応用には,トランジスタ単体の良好な高周波特性が挙げられる。また実用の観点では、電界効果型トランジスタの長期信頼性も求められる。電界効果型トランジスタの高周波特性を向上させるためには、ゲート長の微細化、寄生容量の低減、および高周波動作時におけるゲート抵抗低減が有効である。特に、高周波動作時におけるゲート抵抗を低減するためには、ゲート電極に導電率の高い材料を適用することが肝要である。
一方、電界効果型トランジスタの信頼性を向上させるためには、常に電圧が印加されるゲート電極と障壁層との間で、相互の拡散が生じないようにするため、ゲート電極の障壁層に接する部分を、半導体への拡散が起きにくい金属を含む導電材料から構成している。このような金属として、例えば、タングステンやモリブデンなどの高融点金属がある。また、これら金属の窒化物などを上述した、導電材料として用いている。
しかしながら、この種の導電材料は、半導体への拡散が起きにくいが、導電率があまり高くない(抵抗率が高い)。特に高周波動作時においては、この種の導電材料が用いられているゲート電極では、印加された信号が、ゲート電極の表面のみを伝搬する、いわゆる表皮効果が問題となる。表皮効果は特に高い周波数で顕著となるため、高周波回路の特性を著しく損なってしまう。
このため、この種の導電材料をゲート電極に用いる場合、拡散防止に用いた導電材料の層に加え、導電率の高い金などの層を積層してゲート電極としている。例えば、障壁層の側はタングステンシリサイドから構成し、タングステンシリサイドの層の上に、白金や金を含む高い導電率の金属材料からなる層を形成してゲート電極としている。
T. Suemitsu et al., "Improved Recessed-Gate Structure for Sub-0.1-μm-Gate InP-Based High Electron Mobility Transistors", Japanese Journal of Applied Physics, Vol. 37, Part 1, no. 3B, pp. 1365-1372, 1998.
しかしながら、上述した従来の技術では、ゲート電極からタングステンやモリブデンなどの高融点金属を含んで構成されている導電材料の部分が無くなるわけではないので、導電材料の部分においては、前述したような表皮効果によってゲート抵抗が増加し、高周波特性を損なうことになる。
本発明は、以上のような問題点を解消するためになされたものであり、高融点金属を含んで構成されている導電材料を用いるゲート電極における表皮効果の抑制を目的とする。
本発明に係る電界効果型トランジスタの製造方法は、半導体基板の上に、バッファ層、チャネル層、障壁層、キャリア供給層、キャップ層が形成された状態とする第1工程と、キャップ層の上に、互いに離間してソース電極およびドレイン電極を形成する第2工程と、ソース電極およびドレイン電極の間のキャップ層の上に、第1絶縁層および第2絶縁層をこれらの順に形成する第3工程と、第1絶縁層に第1開口を形成し、第2絶縁層に、厚さ方向に第1開口に続く第2開口を形成する第4工程と、第1開口を有する第1絶縁層、および第2開口を有する第2絶縁層をマスクとしてキャップ層をエッチングし、キャップ層の一部を平面視で第1開口からソース電極の方向およびドレイン電極の方向へ除去したリセス領域を、第1開口の下のキャップ層に形成する第5工程と、第2絶縁層の上より、ゲート電極材料の障壁層への拡散を防止する導電材料、およびゲート電極材料を、これらの順に堆積することで、第1絶縁層の上に配置されて、一部が第1開口よりリセス領域に嵌入し、ゲート電極材料から構成された主部と、主部と障壁層との間に配置され、導電材料から構成されたバリア層とを備えるゲート電極を形成する第6工程と、第2絶縁層を除去する第7工程と、第1絶縁層より上の領域の主部の表面に形成されている導電材料の層を除去する第8工程とを備える。
また、本発明に係る電界効果型トランジスタは、半導体基板の上に形成されたバッファ層、チャネル層、障壁層、キャリア供給層、キャップ層と、キャップ層の上に、互いに離間して形成されたソース電極およびドレイン電極と、ソース電極およびドレイン電極の間のキャップ層の上に形成され、開口を有する絶縁層と、ソース電極とドレイン電極との間に配置されたゲート電極とを備え、キャップ層は、キャップ層の一部が、平面視で開口からソース電極の方向およびドレイン電極の方向へ除去されたリセス領域が形成され、ゲート電極は、絶縁層の上に配置されて、一部が開口よりリセス領域に嵌入し、ゲート電極材料から構成された主部と、主部と障壁層との間に配置され、ゲート電極材料の障壁層への拡散を防止する導電材料から構成されたバリア層とを備え、絶縁層より上の領域の主部の表面は、導電材料が形成されることなく周囲に面している。
以上説明したように、本発明によれば、ゲート電極が、ゲート電極材料から構成された主部と、ゲート電極材料の障壁層への拡散を防止する導電材料から構成されたバリア層とを備え、絶縁層より上の領域の主部の表面は、導電材料が形成されることなく周囲に面しているので、高融点金属を含んで構成されている導電材料を用いるゲート電極における表皮効果が抑制できる。
以下、本発明の実施の形態に係る電界効果型トランジスタおよびその製造方法について説明する。
[実施の形態1]
はじめに、本発明の実施の形態1に係る電界効果型トランジスタの製造方法について、図1A~図1Iを参照して説明する。なお、図1A~図1Iは、ゲート長方向に平行な断面を示している。
はじめに、本発明の実施の形態1に係る電界効果型トランジスタの製造方法について、図1A~図1Iを参照して説明する。なお、図1A~図1Iは、ゲート長方向に平行な断面を示している。
まず、図1Aに示すように、例えば半絶縁性のInPから構成された半導体基板101の上に、バッファ層102、チャネル層103、障壁層104、キャリア供給層105、キャップ層106を形成する(第1工程)。
例えば、半導体基板101の上に、InAlAsからなる層厚100~300nmのバッファ層102,InGaAsからなる層厚5~20nmのチャネル層103,InAlAsからなる層厚5~20nmの障壁層104,Siが1×1019~2×1019cm-3にドープされたInGaAsからなるキャップ層106を有機金属気相成長法や分子線エピタキシー法などにより結晶成長することで順次積層する。また、障壁層104には、よく知られたシートドープにより、不純物としてSiが1×1019cm-3ドープされたキャリア供給層105を形成する。また、実施の形態1では、キャリア供給層105とキャップ層106との間に、InPからなる層厚2~5nmのストッパ層121を形成する。
次に、図1Bに示すように、素子間分離のために、ウエットエッチングまたはドライエッチングによるパターニングで、メサ領域131を形成する。引き続いて、キャップ層106の上に、互いに離間してソース電極107およびドレイン電極108を形成する(第2工程)。ソース電極107およびドレイン電極108は、リセス領域を形成するリセス形成領域132を挟んで形成する。例えば、キャップ層106上に、Ti/Pt/Auを堆積して金属膜を形成し、この金属膜を公知のフォトリソグラフィ技術とエッチング技術とによりパターニングすることで、ソース電極107およびドレイン電極108を形成する。また、公知のリフトオフ法により、ソース電極107およびドレイン電極108を形成することも可能である。ソース電極107,ドレイン電極108は、キャップ層106にオーミック接合する。
次に、図1Cに示すように、ソース電極107およびドレイン電極108の間のキャップ層106の上に、第1絶縁層109aおよび第2絶縁層109bをこれらの順に形成する(第3工程)。ここでは、ソース電極107およびドレイン電極108の上も覆って第1絶縁層109aおよび第2絶縁層109bを形成する。例えば、よく知られたプラズマCVD法などにより、酸化シリコン(SiO2)を堆積することで第1絶縁層109aを形成し、窒化シリコン(SiNx)を堆積することで第2絶縁層109bを形成する。第1絶縁層109aは、例えば、厚さ10~100nmに形成する。また、第2絶縁層109bは、厚さ10~100nmに形成する。
次に、図1Dに示すように、第1絶縁層109aに第1開口110aを形成し、第2絶縁層109bに、厚さ方向に第1開口110aに続く第2開口110bを形成する(第4工程)。ここで、第2開口110bのゲート長方向の開口幅は、第1開口110aのゲート長方向の開口幅より大きい。また、第2開口110bのゲート幅方向の開口幅は、第1開口110aのゲート幅方向の開口幅と同じ、もしくは大きい。第1開口110aは、いわゆるリセスゲート構造を形成するためのゲート開口と呼ばれている。
例えば、公知の電子線リソグラフィ技術とエッチング技術とにより、第1絶縁層109aを形成し、次いで第2絶縁層109bを形成する。
次に、図1Eに示すように、第1マスクパターン111を形成し、第1マスクパターン111の上に第2マスクパターン112を形成する。第1マスクパターン111は、第1マスク開口111aを備え、第2マスクパターン112は、第2マスク開口112aを備える。第2マスク開口112aは、平面視で、形成しようとするゲート電極114の上部の平面視の形状と同じ形状(例えば矩形)とする。言い換えると、第2マスク開口112aにより、平面視で、ゲート電極114の形成領域が規定される。また、第1マスク開口111aは、平面視で、第2マスク開口112aより広い面積とする。これらは、公知のフォトリソグラフィ技術や電子線リソグラフィ技術により形成することができる。
次に、第1開口110aを有する第1絶縁層109a、および第2開口110bを有する第2絶縁層109bをマスクとしてキャップ層106をエッチングすることで、図1Fに示すように、リセス領域113を形成する(第5工程)。このエッチング処理では、エッチャントを、第1開口110a,第2開口110bを介してキャップ層106に選択的に作用させ、キャップ層106の一部を平面視で第1開口110aからソース電極107の方向およびドレイン電極108の方向へ除去する。このエッチング処理により、リセス領域113は、第1開口110aの下のキャップ層106に形成される。
例えば、クエン酸などのエッチング液をエッチャントとして用いたウエットエッチングにより、第1開口110a,第2開口110bよりエッチング液を侵入させ、キャップ層106を等方的にエッチングする。このエッチングで、エッチング液は、第1開口110a,第2開口110bよりキャップ層106を浸食し、エッチングの横方向の広がりによって1つのつながった空間であるリセス領域113を形成する。また、InPからなるストッパ層121を形成しておけば、InPはクエン酸系のエッチング液ではほとんどエッチングされないので、エッチングの停止層(ストッパ層)となり、障壁層104がエッチングされることを防ぐことができる。なお、ソース電極107およびドレイン電極108は、リセス領域113を形成した後に形成してもよく、これらの作製の順序は、トランジスタ作製工程検討の範囲内である。
次に、図1Gに示すように、第1絶縁層109a(第2絶縁層109b)の上に配置されて、一部が第1開口110aよりリセス領域113に嵌入するゲート電極114を形成する(第6工程)。ここで、ゲート電極114は、ゲート電極材料から構成された主部114bと、主部114bと障壁層104との間に配置され、ゲート電極材料の障壁層104への拡散を防止する導電材料から構成されたバリア層114aとを備える。実施の形態1では、ゲート電極114が、障壁層104にショットキー接続する構造である。
この工程では、第1マスクパターン111、第2マスクパターン112をマスクとし、第2絶縁層109bの上より、導電材料およびゲート電極材料をこれらの順に堆積する。これにより、第1絶縁層109aより下側の導電材料から構成されたバリア層114aと、第1絶縁層109aより上側のゲート電極材料から構成された主部114bとを備えるゲート電極114を形成する。
例えば、導電材料は、モリブデンやタンタルなどの高融点金属から構成することができる。ゲート電極材料は、白金や金から構成することができる。例えば、真空蒸着法により、チタン、モリブデン、白金、金の順に堆積する。蒸着される各材料は、第2マスクパターン112の第2マスク開口112aより、キャップ層106の側に浸入し、上部より第2マスク開口112aから見込める範囲に堆積する。
まず、チタン、導電材料が、上部より第2マスク開口112aから見込める範囲の第2絶縁層109bの表面、および第2開口110bの側面に堆積する。また、第2開口110bを介して上部から見込める第1絶縁層109aの表面、および第1開口110aの側面に堆積する。これらにより、導電層(導電材料の層)114cが形成される。また、チタン、導電材料は、第1開口110aを介して上部から見込めるストッパ層121(障壁層104)の上に堆積する。この堆積により、バリア層114aが形成される。導電材料の堆積量を適宜に制御することで、バリア層114aの厚さを、ゲート電極材料の拡散が防止できる範囲で薄く形成する。なお、図面では省略して示しているが、堆積されて第1開口110aよりリセス領域113に入り込んだ金属(導電材料)は、極薄いストッパ層121を貫通し、第1開口110aより望める(見込める)障壁層104にショットキー接続する。
また、導電材料に続いて蒸着される白金および金が、上部より第2マスク開口112aから見込める範囲の第2絶縁層109bの上、および第2開口110bの側面に堆積する。また、第2開口110bを介して上部から見込める第1絶縁層109aの上、および第1開口110aの側面に堆積する。加えて、第1開口110aを介して上部から見込めるストッパ層121(障壁層104)の上(バリア層114aの上)に堆積する。これにより、主部114bが形成される。
ここで、真空蒸着法を用いる場合、レジスト材料から構成されている第2マスクパターン112,第1マスクパターン111を、輻射熱により焼損させない範囲の条件として実施する。このような観点より、導電材料は、モリブデンから構成することが好適である。なお、上述した各材料の堆積は、真空蒸着法に限らず、スパッタ法を用いることもできる。
スパッタ法では、ターゲットに対して物理的にラジカルを衝突させることによって堆積を実施するため、第2マスクパターン112,第1マスクパターン111レジストに対する熱的ダメージは比較的低く、かつ適用可能な金属種の種類も多いという特徴がある。ただし、第2マスク開口112aの寸法が微細な場合、スパッタ法では、堆積物で第2マスク開口112aを閉塞する場合もある。一方、真空蒸着法は、第2マスク開口112aの寸法が微細であっても、第2マスク開口112aを閉塞することなく、リセス領域113に堆積物を到達させることができ、微細化という観点では有利である。
次に、第1マスクパターン111および第2マスクパターン112を除去する(図1H)。例えば、有機溶剤を用い、第1マスクパターン111および第2マスクパターン112を有機溶剤に溶解することで、これらが除去できる。上述した、第1マスクパターン111および第2マスクパターン112からの一連のプロセスは、一般にリフトオフ法としてよく知られている。
ここで、よく知られているように、開口パターンは、ナノメータサイズの微細な形状に形成することが容易であり、第1開口110aの、ゲート長方向の開口幅は、ナノメータサイズの微細な寸法とすることができる。このため、ショットキー接続のゲート長方向の寸法が微細なゲート電極114が実現でき、良好な高周波特性を実現することができる。ゲート長は、典型的には10~100nmである。
障壁層104とショットキー接続を形成しているゲート電極114に印加される電位によって、ショットキー接続の直下のチャネルを変調する。上述したように、実施の形態1では、バリア層114aを形成し、ゲート電極材料が障壁層104の側へ拡散することを防止し、電界効果型トランジスタの高信頼性を確保している。
一方で、バリア層114aの形成ともに、主部114bの一部の側面に導電層114cが形成される。導電層114cは、主部114bよりも抵抗率が高い。このため、導電層114cが形成されている状態では、高周波印加時の表皮効果によって高周波特性が劣化する原因となる。従って、第2絶縁層109bを除去し(第7工程)、第1絶縁層109aより上の領域の主部114bの表面に形成されている導電層114cを除去する(第8工程)。この結果、図1Iに示すように、第1絶縁層109aの第1開口110aの内部以外は、主部114bの表面に、導電層114cが形成されていない状態とすることができる。
上述した導電層114cの除去は、例えば、SF6、CF4、C2F6などのフッ素系ガスを用いたプラズマエッチングなどによって実施できる。このエッチング処理によれば、導電層114cの除去とともに、第2絶縁層109bも除去できる。このように、両者を同時に除去することで、スループット(工程)の短縮が実現される。
このエッチング処理では、窒化シリコンが酸化シリコンに比べエッチングレートが2~5倍程度早い。このため、窒化シリコンからなる第2絶縁層109bが選択的に除去され、酸化シリコンからなる第1絶縁層109aは除去されずに残る。また、第1絶縁層109aは、これより下の層の保護層として利用することもできる。また、比誘電率の高い窒化シリコンが除去されるので、ゲート電極とソースドレイン電極との間の寄生容量が低減し、より高周波特性を高めることもできる。
以上に説明した電界効果型トランジスタの製造方法により、半導体基板101の上に形成されたバッファ層102、チャネル層103、障壁層104、キャリア供給層105、キャップ層106と、キャップ層106の上に、互いに離間して形成されたソース電極107およびドレイン電極108と、ソース電極107およびドレイン電極108の間のキャップ層106の上に形成され、第1開口110aを有する第1絶縁層109aと、ソース電極107とドレイン電極108との間に配置されたゲート電極114とを備える、いわゆるリセスゲート構造を有する電界効果型トランジスタが得られる。
この電界効果型トランジスタにおいて、キャップ層106は、キャップ層106の一部が、平面視で開口からソース電極107の方向およびドレイン電極108の方向へ除去されたリセス領域113が形成されている。また、ゲート電極114は、第1絶縁層109aの上に配置されて、一部が第1開口110aよりリセス領域113に嵌入し、障壁層104にショットキー接続している。また、ゲート電極114は、ゲート電極材料から構成された主部114bと、主部114bと障壁層104との間に配置され、ゲート電極材料の障壁層104への拡散を防止する導電材料から構成されたバリア層114aとを備える。また、第1絶縁層109aより上の領域の主部114bの表面は、導電材料の層が形成されることなく周囲に面している。
上述した実施の形態1において、バリア層は、ゲート電極材料の拡散が防止できる範囲の厚さに薄くでき、ゲート電極のほぼ全体をゲート電極材料から構成された主部とすることができる。また、実施の形態1によれば、主部の表面のほとんどの領域において、導電材料の層が形成されていない状態である。この結果、実施の形態1によれば、高融点金属を含んで構成されている導電材料を用いるゲート電極における表皮効果が抑制できるようになる。
[実施の形態2]
次に、本発明の実施の形態2に係る電界効果型トランジスタの製造方法について、図1A~図1E,図2A~図2Eを参照して説明する。なお、図2A~図2Eは、ゲート長方向に平行な断面を示している。
次に、本発明の実施の形態2に係る電界効果型トランジスタの製造方法について、図1A~図1E,図2A~図2Eを参照して説明する。なお、図2A~図2Eは、ゲート長方向に平行な断面を示している。
まず、図1A~図1Eに示すように、前述した実施の形態1と同様にすることで、半導体基板101の上に、バッファ層102、チャネル層103、障壁層104、キャリア供給層105、キャップ層106を形成し、メサ領域131を形成し、ソース電極107およびドレイン電極108を形成し、第1絶縁層109aおよび第2絶縁層109bを形成し、第1開口110aおよび第2開口110bを形成し、第1マスクパターン111および第2マスクパターン112を形成する。
次に、図2Aに示すように、ストッパ層121に凹部201を形成する。凹部201は、平面視で、第1開口110aが形成されている領域の中央部に形成する。凹部201は、ストッパ層121の厚さ方向の途中まで形成されている。また、凹部201は、ストッパ層121を貫通して障壁層104に到達する貫通孔とすることもできる。例えば、原子層エッチング法やウエットエッチング法などにより凹部201が形成できる。なお、原子層エッチング法は、エッチング対象の層の表面原子層にのみ作用する化学修飾工程と、化学修飾された部分のみを除去するエッチング工程とを交互に繰り返すことによって、原子層単位でエッチングする技術である。
凹部201を形成することで、ゲート・チャネル間距離をより短くすることが可能となり、短チャネル効果が抑止でき、高周波性能を大幅に高めることができる。例えばゲート・チャネル間距離を、微細化したゲート長の1/4程度以下まで短縮すれば、良好な高周波特性を達成することができる。
次に、図2Bに示すように、絶縁膜202を形成する。絶縁膜202は、凹部201の深さより薄く形成する。絶縁膜202が、後述するゲート絶縁層203となる。例えば、よく知られた原子層堆積法により、HfO2、Al2O3、TiO2などの高誘電材料を堆積することで、絶縁膜202が形成できる。原子層堆積法を用いることで、ピンホールや界面準位の少ない絶縁膜202が形成できる。特にプラズマアシスト原子層堆積法を用いれば、第1マスクパターン111や第2マスクパターン112へのダメージを低減しながら低温で堆積することができる。
次に、図2Cに示すように、第1絶縁層109a(第2絶縁層109b)の上に配置されて、一部が第1開口110aよりリセス領域113に嵌入するゲート電極114を形成する(第6工程)。前述した実施の形態1と同様に、ゲート電極114は、ゲート電極材料から構成された主部114bと、主部114bと障壁層104との間に配置され、ゲート電極材料の障壁層104への拡散を防止する導電材料から構成されたバリア層114aとを備える。
次に、第1マスクパターン111および第2マスクパターン112を除去する(図2D)。第1マスクパターン111および第2マスクパターン112の除去にともない、これら表面に形成されていた絶縁膜202が除去される。
ここで、実施の形態2においても、前述した実施の形態1と同様に、バリア層114aの形成ともに、主部114bの一部の側面に導電層114cが形成される。導電層114cが形成されている状態では、高周波印加時の表皮効果によって高周波特性が劣化する原因となる。従って、第2絶縁層109bを除去し(第7工程)、第1絶縁層109aより上の領域の主部114bの表面に形成されている導電層114cを除去する(第8工程)。
導電層114cの除去は、例えば、SF6、CF4、C2F6などのフッ素系ガスを用いたプラズマエッチングなどによって実施できる。このエッチング処理によれば、導電層114cの除去とともに、第2絶縁層109bおよび、第1絶縁層109aより上部領域の絶縁膜202も除去できる。この結果、図2Eに示すように、第1絶縁層109aの第1開口110aの内部以外は、主部114bの表面に、導電層114cが形成されていない状態とすることができる。また、凹部201を含むストッパ層121の上の一部領域に、ゲート絶縁層203が形成される。実施の形態2では、障壁層104の上に、ゲート絶縁層を介してゲート電極114が形成されるものとなる。なお、一部の絶縁膜202の除去と、導電層114cの除去とを、各々異なる工程で、各々異なるエッチングガス、エッチング条件を用いて実施することもできる。
以上に説明した電界効果型トランジスタの製造方法により、半導体基板101の上に形成されたバッファ層102、チャネル層103、障壁層104、キャリア供給層105、キャップ層106と、キャップ層106の上に、互いに離間して形成されたソース電極107およびドレイン電極108と、ソース電極107およびドレイン電極108の間のキャップ層106の上に形成され、第1開口110aを有する第1絶縁層109aと、ソース電極107とドレイン電極108との間に配置されたゲート電極114とを備える、いわゆるリセスゲート構造を有する電界効果型トランジスタが得られる。
なお、この電界効果型トランジスタにおいて、キャップ層106は、キャップ層106の一部が、平面視で開口からソース電極107の方向およびドレイン電極108の方向へ除去されたリセス領域113が形成されている。また、ゲート電極114は、第1絶縁層109aの上に配置されて、一部が第1開口110aよりリセス領域113に嵌入し、障壁層104にゲート絶縁層203を介して接続している。また、ゲート電極114は、ゲート電極材料から構成された主部114bと、主部114bと障壁層104との間に配置され、ゲート電極材料の障壁層104への拡散を防止する導電材料から構成されたバリア層114aとを備える。また、第1絶縁層109aより上の領域の主部114bの表面は、導電材料の層が形成されることなく周囲に面している。
上述した実施の形態2においても、バリア層は、ゲート電極材料の拡散が防止できる範囲の厚さに薄くでき、ゲート電極のほぼ全体をゲート電極材料から構成された主部とすることができる。また、実施の形態2においても、主部の表面のほとんどの領域において、導電材料の層が形成されていない状態である。この結果、実施の形態2おいても、高融点金属を含んで構成されている導電材料を用いるゲート電極における表皮効果が抑制できるようになる。
以上に説明したように、本発明によれば、ゲート電極が、ゲート電極材料から構成された主部と、ゲート電極材料の障壁層への拡散を防止する導電材料から構成されたバリア層とを備え、絶縁層より上の領域の主部の表面は、導電材料が形成されることなく周囲に面しているので、高融点金属を含んで構成されている導電材料を用いるゲート電極における表皮効果が抑制され、高周波特性に優れ、高信頼な電界効果型トランジスタが実現できる。
なお、本発明は以上に説明した実施の形態に限定されるものではなく、本発明の技術的思想内で、当分野において通常の知識を有する者により、多くの変形および組み合わせが実施可能であることは明白である。
101…半導体基板、102…バッファ層、103…チャネル層、104…障壁層、105…キャリア供給層、106…キャップ層、107…ソース電極、108…ドレイン電極、109a…第1絶縁層、109b…第2絶縁層、110a…第1開口、110b…第2開口、111…第1マスクパターン、111a…第1マスク開口、112a…第2マスク開口、112…第2マスクパターン、113…リセス領域、114…ゲート電極、114a…バリア層、114b…主部、114c…導電層(導電材料の層)、121…ストッパ層、131…メサ領域、132…リセス形成領域。
Claims (8)
- 半導体基板の上に、バッファ層、チャネル層、障壁層、キャリア供給層、キャップ層が形成された状態とする第1工程と、
前記キャップ層の上に、互いに離間してソース電極およびドレイン電極を形成する第2工程と、
前記ソース電極および前記ドレイン電極の間の前記キャップ層の上に、第1絶縁層および第2絶縁層をこれらの順に形成する第3工程と、
前記第1絶縁層に第1開口を形成し、前記第2絶縁層に、厚さ方向に前記第1開口に続く第2開口を形成する第4工程と、
前記第1開口を有する前記第1絶縁層、および前記第2開口を有する前記第2絶縁層をマスクとして前記キャップ層をエッチングし、前記キャップ層の一部を平面視で前記第1開口から前記ソース電極の方向および前記ドレイン電極の方向へ除去したリセス領域を、前記第1開口の下の前記キャップ層に形成する第5工程と、
前記第2絶縁層の上より、ゲート電極材料の前記障壁層への拡散を防止する導電材料、および前記ゲート電極材料を、これらの順に堆積することで、前記第1絶縁層の上に配置されて、一部が前記第1開口より前記リセス領域に嵌入し、前記ゲート電極材料から構成された主部と、前記主部と前記障壁層との間に配置され、前記導電材料から構成されたバリア層とを備えるゲート電極を形成する第6工程と、
前記第2絶縁層を除去する第7工程と、
前記第1絶縁層より上の領域の前記主部の表面に形成されている前記導電材料の層を除去する第8工程と
を備える電界効果型トランジスタの製造方法。 - 請求項1記載の電界効果型トランジスタの製造方法において、
前記第6工程は、ショットキー接続による前記ゲート電極を形成することを特徴とする電界効果型トランジスタの製造方法。 - 請求項1記載の電界効果型トランジスタの製造方法において、
前記ゲート電極を形成する前に、前記障壁層の上にゲート絶縁層を形成する第9工程をさらに備え、
前記ゲート電極は、前記ゲート絶縁層の上に形成することを特徴とする電界効果型トランジスタの製造方法。 - 請求項1~3のいずれか1項に記載の電界効果型トランジスタの製造方法において、
前記第7工程および前記第8工程は、同時に実施することを特徴とする電界効果型トランジスタの製造方法。 - 請求項1~4のいずれか1項に記載の電界効果型トランジスタの製造方法において、
前記第6工程は、真空蒸着法またはスパッタ法により、前記導電材料および前記ゲート電極材料を堆積する
ことを特徴とする電界効果型トランジスタの製造方法。 - 半導体基板の上に形成されたバッファ層、チャネル層、障壁層、キャリア供給層、キャップ層と、
前記キャップ層の上に、互いに離間して形成されたソース電極およびドレイン電極と、
前記ソース電極および前記ドレイン電極の間の前記キャップ層の上に形成され、開口を有する絶縁層と、
前記ソース電極と前記ドレイン電極との間に配置されたゲート電極と
を備え、
前記キャップ層は、前記キャップ層の一部が、平面視で前記開口から前記ソース電極の方向および前記ドレイン電極の方向へ除去されたリセス領域が形成され、
前記ゲート電極は、
前記絶縁層の上に配置されて、一部が前記開口より前記リセス領域に嵌入し、
ゲート電極材料から構成された主部と、前記主部と前記障壁層との間に配置され、ゲート電極材料の前記障壁層への拡散を防止する導電材料から構成されたバリア層とを備え、
前記絶縁層より上の領域の前記主部の表面は、前記導電材料が形成されることなく周囲に面している
ことを特徴とする電界効果型トランジスタ。 - 請求項6記載の電界効果型トランジスタにおいて、
前記ゲート電極は、ショットキー接続構造とされていることを特徴とする電界効果型トランジスタ。 - 請求項6記載の電界効果型トランジスタにおいて、
前記障壁層の上に形成されたゲート絶縁層をさらに備え、
前記ゲート電極は、前記ゲート絶縁層の上に形成されていることを特徴とする電界効果型トランジスタ。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2019/046766 WO2021106190A1 (ja) | 2019-11-29 | 2019-11-29 | 電界効果型トランジスタおよびその製造方法 |
US17/779,838 US20230006053A1 (en) | 2019-11-29 | 2019-11-29 | Field-Effect Transistor and Method for Manufacturing the Same |
JP2021561102A JP7456449B2 (ja) | 2019-11-29 | 2019-11-29 | 電界効果型トランジスタの製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2019/046766 WO2021106190A1 (ja) | 2019-11-29 | 2019-11-29 | 電界効果型トランジスタおよびその製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2021106190A1 true WO2021106190A1 (ja) | 2021-06-03 |
Family
ID=76129408
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2019/046766 WO2021106190A1 (ja) | 2019-11-29 | 2019-11-29 | 電界効果型トランジスタおよびその製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20230006053A1 (ja) |
JP (1) | JP7456449B2 (ja) |
WO (1) | WO2021106190A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024204062A1 (ja) * | 2023-03-30 | 2024-10-03 | ヌヴォトンテクノロジージャパン株式会社 | 半導体装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0496337A (ja) * | 1990-08-14 | 1992-03-27 | Toshiba Corp | 半導体装置の製造方法 |
JP2000183077A (ja) * | 1998-12-17 | 2000-06-30 | Nec Corp | 電界効果トランジスタ及びその製造方法 |
JP2013131650A (ja) * | 2011-12-21 | 2013-07-04 | Fujitsu Ltd | 半導体装置及びその製造方法 |
JP2014003231A (ja) * | 2012-06-20 | 2014-01-09 | Toshiba Corp | 半導体装置及びその製造方法 |
JP2014199864A (ja) * | 2013-03-29 | 2014-10-23 | 住友電工デバイス・イノベーション株式会社 | 半導体装置及びその製造方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2588170B2 (ja) * | 1986-03-14 | 1997-03-05 | 株式会社日立製作所 | 半導体装置の製造方法 |
JP3416532B2 (ja) * | 1998-06-15 | 2003-06-16 | 富士通カンタムデバイス株式会社 | 化合物半導体装置及びその製造方法 |
US20060148182A1 (en) * | 2005-01-03 | 2006-07-06 | Suman Datta | Quantum well transistor using high dielectric constant dielectric layer |
EP2080228B1 (en) | 2006-10-04 | 2020-12-02 | LEONARDO S.p.A. | Single voltage supply pseudomorphic high electron mobility transistor (phemt) power device and process for manufacturing the same |
JP5462161B2 (ja) | 2007-07-20 | 2014-04-02 | アイメック | Iii−v族mesfetでのダマシンコンタクト製造方法 |
US9070758B2 (en) | 2011-06-20 | 2015-06-30 | Imec | CMOS compatible method for manufacturing a HEMT device and the HEMT device thereof |
-
2019
- 2019-11-29 US US17/779,838 patent/US20230006053A1/en active Pending
- 2019-11-29 JP JP2021561102A patent/JP7456449B2/ja active Active
- 2019-11-29 WO PCT/JP2019/046766 patent/WO2021106190A1/ja active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0496337A (ja) * | 1990-08-14 | 1992-03-27 | Toshiba Corp | 半導体装置の製造方法 |
JP2000183077A (ja) * | 1998-12-17 | 2000-06-30 | Nec Corp | 電界効果トランジスタ及びその製造方法 |
JP2013131650A (ja) * | 2011-12-21 | 2013-07-04 | Fujitsu Ltd | 半導体装置及びその製造方法 |
JP2014003231A (ja) * | 2012-06-20 | 2014-01-09 | Toshiba Corp | 半導体装置及びその製造方法 |
JP2014199864A (ja) * | 2013-03-29 | 2014-10-23 | 住友電工デバイス・イノベーション株式会社 | 半導体装置及びその製造方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024204062A1 (ja) * | 2023-03-30 | 2024-10-03 | ヌヴォトンテクノロジージャパン株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
JPWO2021106190A1 (ja) | 2021-06-03 |
JP7456449B2 (ja) | 2024-03-27 |
US20230006053A1 (en) | 2023-01-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7800132B2 (en) | High electron mobility transistor semiconductor device having field mitigating plate and fabrication method thereof | |
US7750370B2 (en) | High electron mobility transistor having self-aligned miniature field mitigating plate on a protective dielectric layer | |
US7632726B2 (en) | Method for fabricating a nitride FET including passivation layers | |
JPS5950567A (ja) | 電界効果トランジスタの製造方法 | |
WO2006080109A1 (ja) | Mis構造を有する半導体装置及びその製造方法 | |
US20140017885A1 (en) | Method of manufacturing field effect type compound semiconductor device | |
US7973368B2 (en) | Semiconductor device with T-gate electrode | |
US20090146224A1 (en) | Composite Passivation Process for Nitride FET | |
US6329230B1 (en) | High-speed compound semiconductor device having an improved gate structure | |
KR101226955B1 (ko) | 전계 효과 트랜지스터의 제조방법 | |
US4839310A (en) | High mobility transistor with opposed-gates | |
WO2014154120A1 (zh) | 一种采用先栅工艺的高电子迁移率器件及其制造方法 | |
US20130341640A1 (en) | Semiconductor device and method for manufacturing same | |
US5336626A (en) | Method of manufacturing a MESFET with an epitaxial void | |
JP2002057167A (ja) | 半導体素子及びその製造方法 | |
WO2021106190A1 (ja) | 電界効果型トランジスタおよびその製造方法 | |
JP2019050344A (ja) | 高電子移動度トランジスタの製造方法 | |
JP3923400B2 (ja) | 電界効果トランジスタおよびその製造方法 | |
JPH05326563A (ja) | 半導体装置 | |
US20060223293A1 (en) | Semiconductor devices having improved field plates | |
JP6810014B2 (ja) | 電界効果型トランジスタおよびその製造方法 | |
US11888053B2 (en) | Field-effect transistor and manufacturing method therefor | |
JP7197005B2 (ja) | 電界効果型トランジスタおよびその製造方法 | |
WO2022208592A1 (ja) | 電界効果型トランジスタおよびその製造方法 | |
JP2003059944A (ja) | 電界効果トランジスタおよびこの製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 19953861 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2021561102 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 19953861 Country of ref document: EP Kind code of ref document: A1 |