WO2021085316A1 - スイッチシステム - Google Patents
スイッチシステム Download PDFInfo
- Publication number
- WO2021085316A1 WO2021085316A1 PCT/JP2020/039822 JP2020039822W WO2021085316A1 WO 2021085316 A1 WO2021085316 A1 WO 2021085316A1 JP 2020039822 W JP2020039822 W JP 2020039822W WO 2021085316 A1 WO2021085316 A1 WO 2021085316A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- gate
- switch
- source
- bidirectional switch
- same set
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/26—Testing of individual semiconductor devices
- G01R31/2607—Circuits therefor
- G01R31/2621—Circuits therefor for testing field effect transistors, i.e. FET's
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2832—Specific tests of electronic circuits not provided for elsewhere
- G01R31/2836—Fault-finding or characterising
- G01R31/2843—In-circuit-testing
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/327—Testing of circuit interrupters, switches or circuit-breakers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/18—Modifications for indicating state of switch
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K2017/6878—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors using multi-gate field-effect transistors
Definitions
- the present disclosure relates to a switch system, and more particularly to a switch system including a bidirectional switch.
- Patent Document 1 includes a first transistor and a second transistor inserted in series on an energization path between a power supply and a load, and a diagnostic circuit for diagnosing the first transistor and the second transistor.
- the semiconductor device is disclosed.
- the diagnostic circuit includes a voltage application circuit and a voltage determination circuit.
- the voltage application circuit applies a diagnostic potential to the common connection node of the first transistor and the second transistor while both the first transistor and the second transistor are controlled to be off.
- the voltage determination circuit determines the presence or absence of a short-circuit failure of the first transistor and the second transistor by detecting a change in the diagnostic potential applied to the common connection node.
- the diagnostic circuit provided in the semiconductor device disclosed in Patent Document 1 applies a diagnostic voltage to the common connection node for diagnosis, for example, in the case of a bidirectional switch without a common connection node such as a dual gate bidirectional switch. Cannot be diagnosed. Therefore, as a diagnostic method for the bidirectional switch, a method using a node other than the common connection node may be desired.
- the purpose of the present disclosure is to provide a switch system capable of detecting the state of a bidirectional switch.
- One aspect of the switch system includes a bidirectional switch, a first gate drive circuit, a second gate drive circuit, a control unit, a first determination unit, and a second determination unit.
- the bidirectional switch is located on the first source side between the first source, the second source, the first source, and the second source, and the first gate corresponding to the first source and the said gate. It has a second gate located on the second source side between the first source and the second source and corresponding to the second source.
- the first gate drive circuit is connected to the first gate.
- the second gate drive circuit is connected to the second gate.
- the control unit controls the first gate drive circuit and the second gate drive circuit.
- the first determination unit is based on the voltage of the first gate and the first threshold voltage during the first period in which a signal for turning off the first gate is output from the control unit to the first gate drive circuit. To determine the state of the first gate.
- the second determination unit is based on the voltage of the second gate and the second threshold voltage during the second period in which the control unit outputs a signal to turn off the second gate to the second gate drive circuit. To determine the state of the second gate.
- the switch system includes a bidirectional switch, a first gate drive circuit, a second gate drive circuit, a control unit, and a detection unit.
- the bidirectional switch is located on the first source side between the first source, the second source, the first source, and the second source, and the first gate corresponding to the first source and the said gate. It has a second gate located on the first source side between the first source and the second source and corresponding to the second source.
- the first gate drive circuit is connected to the first gate.
- the second gate drive circuit is connected to the second gate.
- the control unit controls the first gate drive circuit and the second gate drive circuit.
- the detection unit is connected to the bidirectional switch.
- the switch system includes a plurality of sets of the bidirectional switch, the first gate drive circuit, the second gate drive circuit, the control unit, and the detection unit.
- the plurality of bidirectional switches are connected in parallel.
- Each of the plurality of detection units is in the first state and the first state when at least one bidirectional switch other than the bidirectional switch included in the same set as the detection unit among the plurality of bidirectional switches is in the conductive state.
- the state of the bidirectional switch included in the same set as the detection unit is detected.
- the control unit included in the same set as the detection unit outputs a signal for turning off the first gate of the bidirectional switch included in the same set as the detection unit, and outputs a signal for turning on the second gate.
- control unit included in the same set as the detection unit outputs a signal for turning off the second gate of the bidirectional switch included in the same set as the detection unit, and outputs a signal for turning on the first gate. It is in the output state.
- FIG. 1 is a circuit diagram of a switch system according to the first embodiment.
- FIG. 2 is a cross-sectional view of a dual gate bidirectional switch which is a bidirectional switch provided in the same switch system.
- FIG. 3 is a timing chart for explaining the operation of the switch system of the above.
- FIG. 4 is a circuit diagram of a first gate drive circuit and a second gate drive circuit included in the switch system of the same.
- FIG. 5 is a timing chart for explaining the operation of the switch system of the above.
- FIG. 6 is a circuit diagram of the switch system according to the second embodiment.
- FIG. 7 is a timing chart for explaining the operation of the switch system of the above.
- FIG. 8 is a timing chart for explaining the operation of the switch system according to the modified example of the second embodiment.
- FIG. 1 is a circuit diagram of a switch system according to the first embodiment.
- FIG. 2 is a cross-sectional view of a dual gate bidirectional switch which is a bidirectional switch provided in the same
- FIG. 9 is a circuit diagram of the switch system according to the third embodiment.
- FIG. 10 is a circuit diagram of the switch system according to the fourth embodiment.
- FIG. 11 is a circuit diagram of the same switch system.
- FIG. 12 is a circuit diagram of the same switch system.
- FIG. 13 is a circuit diagram of the same switch system.
- FIG. 14 is a circuit diagram of the switch system according to the fifth embodiment.
- FIG. 15 is a circuit diagram of the switch system according to the sixth embodiment.
- FIG. 16 is a circuit diagram of the switch system according to the seventh embodiment.
- FIG. 17 is a circuit diagram of the switch system according to the eighth embodiment.
- FIG. 18 is a gate voltage-gate current characteristic diagram of a dual gate bidirectional switch provided in the same switch system.
- FIG. 18 is a gate voltage-gate current characteristic diagram of a dual gate bidirectional switch provided in the same switch system.
- FIG. 19 is a block diagram of the switch system (blocking device) according to the ninth embodiment.
- FIG. 20 is a circuit configuration diagram in which a part of the switch system of the above is omitted.
- FIG. 21 is a timing chart for explaining the operation of the switch system of the above.
- FIG. 22 is a circuit configuration diagram in which a part of the switch system according to the modified example of the ninth embodiment is omitted.
- FIG. 23 is a time chart for explaining the operation of the switch system of the same.
- FIG. 24 is a block diagram of a switch system according to a reference example.
- the switch system 20 includes a bidirectional switch 1.
- the bidirectional switch 1 has a first source S1, a second source S2, a first gate G1 corresponding to the first source S1, and a second gate G2 corresponding to the second source S2.
- the switch system 20 includes a first external connection terminal Tm1 and a second external connection terminal Tm2.
- the first external connection terminal Tm1 is connected to the first source S1.
- the second external connection terminal Tm2 is connected to the second source S2.
- a load circuit including a series circuit of the load and the power supply is connected between the first external connection terminal Tm1 and the second external connection terminal Tm2. Therefore, in the switch system 20, for example, a load circuit including a series circuit of the load and the power supply is connected between the first source S1 and the second source S2 of the bidirectional switch 1.
- the power source is, for example, an AC power source.
- the switch system 20 includes a control system 10 in addition to the bidirectional switch 1.
- the control system 10 includes a first gate drive circuit 11, a second gate drive circuit 12, and a control unit 13.
- the first gate drive circuit 11 is connected to the first gate G1.
- the second gate drive circuit 12 is connected to the second gate G2.
- the control unit 13 controls the first gate drive circuit 11 and the second gate drive circuit 12.
- control system 10 further includes a first determination unit 21 and a second determination unit 22.
- the first determination unit 21 determines the state of the first gate G1 of the bidirectional switch 1.
- the second determination unit 22 determines the state of the second gate G2 of the bidirectional switch 1.
- the bidirectional switch 1 is, for example, a dual gate bidirectional switch.
- the dual gate bidirectional switch is a one-chip semiconductor switch element.
- the bidirectional switch 1 includes, for example, a substrate 102, a first nitride semiconductor layer 104, a second nitride semiconductor layer 105, a first source electrode 171 and a first gate electrode 181.
- a second gate electrode 182, a second source electrode 172, a first p-type layer 191 and a second p-type layer 192 are provided.
- the first gate G1 in the bidirectional switch 1 includes a first gate electrode 181 and a first p-type layer 191. Further, the second gate G2 in the bidirectional switch 1 includes a second gate electrode 182 and a second p-type layer 192.
- the bidirectional switch 1 is a dual gate type GaN-based GIT (Gate Injection Transistor).
- the first nitride semiconductor layer 104 is, for example, a GaN layer.
- the second nitride semiconductor layer 105 is, for example, an AlGaN layer.
- the first p-type layer 191 is, for example, a p-type AlGaN layer.
- the second p-type layer 192 is, for example, a p-type AlGaN layer.
- the first nitride semiconductor layer 104 is formed on the substrate 102.
- the second nitride semiconductor layer 105 is formed on the first nitride semiconductor layer 104.
- the bandgap of the second nitride semiconductor layer 105 is larger than the bandgap of the first nitride semiconductor layer 104.
- the first source electrode 171 is formed on the second nitride semiconductor layer 105.
- the first gate electrode 181 is formed on the second nitride semiconductor layer 105 and is separated from the first source electrode 171.
- the second gate electrode 182 is formed on the second nitride semiconductor layer 105, and is separated from the first gate electrode 181 on the side opposite to the first source electrode 171 when viewed from the first gate electrode 181.
- the second source electrode 172 is formed on the second nitride semiconductor layer 105, and is separated from the second gate electrode 182 on the side opposite to the first gate electrode 181 when viewed from the second gate electrode 182.
- the first p-type layer 191 is interposed between the first gate electrode 181 and the second nitride semiconductor layer 105.
- the second p-type layer 192 is interposed between the second gate electrode 182 and the second nitride semiconductor layer 105.
- a laminate 110 including a first nitride semiconductor layer 104, a second nitride semiconductor layer 105, a first p-type layer 191 and a second p-type layer 192 is formed on the substrate 102.
- the substrate 102 is, for example, a silicon substrate.
- the substrate 102 has a first main surface 121 and a second main surface 122 on the opposite side of the first main surface 121.
- the laminated body 110 is formed on the first main surface 121 of the substrate 102.
- the first nitride semiconductor layer 104 is formed on the substrate 102 via the buffer layer 103.
- the above-mentioned laminated body 110 includes a buffer layer 103.
- the buffer layer 103, the first nitride semiconductor layer 104, and the second nitride semiconductor layer 105 are arranged in this order from the substrate 102 side.
- the laminate 110 includes a first p-type layer 191 and a second p-type layer 192 formed on the second nitride semiconductor layer 105.
- the buffer layer 103 is, for example, an undoped GaN layer.
- the GaN layer constituting the first nitride semiconductor layer 104 is, for example, an undoped GaN layer.
- the AlGaN layer constituting the second nitride semiconductor layer 105 is, for example, an undoped AlGaN layer.
- Each of the buffer layer 103, the first nitride semiconductor layer 104, and the second nitride semiconductor layer 105 is inevitably mixed with Mg, H, Si, C, O during growth by MOVPE (Metal Organic Vapor Phase Epitaxy) or the like. Impurities such as may be present.
- the first p-type layer 191 and the second p-type layer 192 cover only a part of the surface 115 of the second nitride semiconductor layer 105. Therefore, the surface 115 of the second nitride semiconductor layer 105 is a region covered by the first p-type layer 191 and the second p-type layer 192 and a region not covered by the first p-type layer 191 and the second p-type layer 192. And, including.
- the first p-type layer 191 and the second p-type layer 192 are separated from each other.
- the second nitride semiconductor layer 105 and the first nitride semiconductor layer 104 form a heterojunction HJ1.
- two-dimensional electron gas Two-Dimensional Electron Gas
- the region containing the two-dimensional electron gas (hereinafter, also referred to as “two-dimensional electron gas layer”) can function as an n-channel layer (electron conduction layer).
- the first p-type layer 191, the second nitride semiconductor layer 105, and the n-channel layer form a first diode structure (first pin diode structure).
- the second p-type layer 192, the second nitride semiconductor layer 105, and the n-channel layer form a second diode structure (second pin diode structure).
- the first source electrode 171 and the second source electrode 172 are formed on the surface 115 of the second nitride semiconductor layer 105 in a region not covered by the first p-type layer 191 and the second p-type layer 192.
- the first source electrode 171 and the second source electrode 172 are separated from each other.
- the first source electrode 171 and the second source electrode 172 are electrically connected to the heterojunction HJ1.
- electrically connected means that they are in ohmic contact.
- Each of the first source electrode 171 and the second source electrode 172 contains, for example, Ti and Al.
- the first gate electrode 181 is formed on the second nitride semiconductor layer 105 via the first p-type layer 191. Further, the second gate electrode 182 is formed on the second nitride semiconductor layer 105 via the second p-type layer 192. The distance between the first gate electrode 181 and the second gate electrode 182 is longer than the distance between the first p-type layer 191 and the second p-type layer 192. Each of the first gate electrode 181 and the second gate electrode 182 is separated from the corresponding first source electrode 171 and the second source electrode 172 in the direction along the surface 115 of the second nitride semiconductor layer 105.
- the first gate electrode 181 and the second gate electrode 182 are in ohmic contact with, for example, the first p-type layer 191 and the second p-type layer 192, respectively.
- Each of the first gate electrode 181 and the second gate electrode 182 contains, for example, Pd and Au.
- the first source electrode 171 and the first gate electrode 181 and the second gate electrode 182 and the second source electrode 172 are arranged in this order in one direction along the surface 115 of the second nitride semiconductor layer 105. They are lined up. The first source electrode 171, the first gate electrode 181 and the second gate electrode 182 and the second source electrode 172 are separated from each other in the above one direction.
- a state in which a voltage lower than the first threshold voltage Vth1 (see FIG. 3) is applied between the first gate G1 and the first source S1 with reference to the first source S1 is described as the first state. It is also called the gate G1 is off. Further, a state in which a voltage equal to or higher than the first threshold voltage Vth1 is applied between the first gate G1 and the first source S1 with the first source S1 as a reference is also referred to as an on state of the first gate G1. Further, when a voltage lower than the second threshold voltage Vth2 (see FIG. 3) is applied between the second gate G2 and the second source S2 with reference to the second source S, the second gate G2 is in the off state. Also called. Further, a state in which a voltage equal to or higher than the second threshold voltage Vth2 is applied between the second gate G2 and the second source S2 with the second source S2 as a reference is also referred to as an on state of the second gate G2.
- the bidirectional switch 1 is a normal-off type JFET (Junction Field Effect Transistor), but is not limited to this, and may be a normal-on type JFET.
- JFET Junction Field Effect Transistor
- the bidirectional switch 1 depends on the combination of the first gate voltage (voltage of the first gate G1) and the second gate voltage (voltage of the second gate G2) given to the first gate G1 and the second gate G2, respectively. It is possible to switch between a bidirectional on state, a bidirectional off state, a first diode state, and a second diode state.
- the first gate voltage is a voltage applied between the first gate G1 and the first source S1.
- the second gate voltage is a voltage applied between the second gate G2 and the second source S2.
- the bidirectional on state is a state in which a current in both directions (the first direction A1 and the second direction A2 opposite to the first direction A1) is passed.
- the bidirectional off state is a state in which bidirectional current is blocked.
- the first diode state is a state in which a current in the first direction A1 is passed.
- the second diode state is a state in which a current in the second direction A2 is passed.
- the current in the first direction A1 is a current from the first source S1 to the second source S2.
- the current in the second direction A2 is a current from the second source S2 to the first source S1.
- the bidirectional switch 1 is in the bidirectional on state when the first gate G1 is in the on state and the second gate G2 is in the on state.
- the bidirectional switch 1 is in the bidirectional off state when the first gate G1 is in the off state and the second gate G2 is in the off state.
- the first diode state is set.
- the second diode state is set.
- control system 10 includes a first gate drive circuit 11, a second gate drive circuit 12, and a control unit 13.
- the first gate drive circuit 11 is connected to the first gate G1 of the bidirectional switch 1.
- the first gate drive circuit 11 includes, for example, a first gate resistor Rg1 (see FIG. 4) connected to the first gate G1.
- the first gate drive circuit 11 is connected between the first gate G1 and the first source S1, and is located between the first gate G1 and the first source S1 with the first source S1 as the reference potential side.
- a first gate voltage is applied with the 1 gate G1 on the high potential side.
- the second gate drive circuit 12 is connected to the second gate G2 of the bidirectional switch 1.
- the second gate drive circuit 12 includes, for example, a second gate resistor Rg2 (see FIG. 4) connected to the second gate G1.
- the second gate drive circuit 12 is connected between the second gate G2 and the second source S2, and is connected between the second gate G2 and the second source S2 with the second source S2 as the reference potential side.
- a second gate voltage is applied with the two gates G2 on the high potential side.
- Control unit 13 controls the first gate drive circuit 11 and the second gate drive circuit 12.
- the control unit 13 has a normal mode, a first determination mode, and a second determination mode as operation modes. In the normal mode, the control unit 13 outputs a signal for turning on the first gate G1 to the first gate drive circuit 11 and outputs a signal for turning on the second gate G2 to the second gate drive circuit 12.
- the signal for turning on the first gate G1 is a voltage signal having a voltage level that makes the first gate voltage given to the first gate G1 from the first gate drive circuit 11 larger than the first threshold voltage Vth1.
- the signal for turning on the second gate G2 is a voltage signal having a voltage level that makes the second gate voltage given to the second gate G2 from the second gate drive circuit 12 larger than the second threshold voltage Vth2.
- the control unit 13 In the first determination mode, the control unit 13 outputs a signal for turning off the first gate G1 to the first gate drive circuit 11 only during the first period T1.
- the signal for turning off the first gate G1 is a voltage signal having a voltage level such that the first gate voltage given from the first gate drive circuit 11 to the first gate G1 is less than the first threshold voltage Vth1. For example, a voltage signal of 0 V. Is.
- the state of the first gate G1 includes, for example, a state without an abnormality in which the first gate G1 can be normally turned off and a state with an abnormality in which the first gate G1 cannot be normally turned off. In the switch system 20, when the state of the first gate G1 is abnormal, the bidirectional switch 1 is out of order or the first gate drive circuit 11 is out of order.
- the control unit 13 outputs a signal for turning off the second gate G2 to the second gate drive circuit 12 only during the second period T2.
- the signal for turning off the second gate G2 is a voltage signal having a voltage level such that the second gate voltage given from the second gate drive circuit 12 to the second gate G2 is less than the second threshold voltage Vth2. For example, a voltage signal of 0 V. Is.
- the state of the second gate G2 includes, for example, a state without an abnormality in which the second gate G2 can be normally turned off and a state with an abnormality in which the second gate G2 cannot be normally turned off. In the switch system 20, when the state of the second gate G2 is abnormal, the bidirectional switch 1 is out of order or the second gate drive circuit 12 is out of order.
- control unit 13 has a first gate drive circuit 11 so that the timings of the first period T1 and the second period T2 are different so that the first period T1 and the second period T2 do not overlap. And the second gate drive circuit 12 is controlled.
- the control unit 13 includes a computer system.
- the computer system has one or more computers.
- a computer system mainly consists of a processor and a memory as hardware.
- the processor executes the program recorded in the memory of the computer system, at least a part of the functions of the control unit 13 in the present disclosure is realized.
- the program may be pre-recorded in the memory of the computer system, may be provided through a telecommunications line, or may be non-temporary, such as a memory card, optical disk, or hard disk drive (magnetic disk) readable by the computer system. It may be recorded and provided on a target recording medium.
- a processor in a computer system is composed of one or more electronic circuits including a semiconductor integrated circuit (IC) or a large scale integrated circuit (LSI).
- IC semiconductor integrated circuit
- LSI large scale integrated circuit
- a plurality of electronic circuits may be integrated on one chip, or may be distributed on a plurality of chips. The plurality of chips may be integrated in one device, or
- the control unit 13 includes, but is not limited to, a first power supply connected to the first gate drive circuit 11 and a second power supply connected to the second gate drive circuit 12.
- the control unit 13 is a first gate drive circuit so that the timing of the first period T1 and the timing of the second period T2 are aligned so that the first period T1 and the second period T2 overlap.
- 11 and the second gate drive circuit 12 may be controlled.
- the control unit 13 may control the first gate drive circuit 11 and the second gate drive circuit 12 so that at least a part of the first period T1 and the second period T2 overlap.
- the length of the first period T1 and the length of the second period T2 are the same, but are not limited to this, and may be different from each other.
- the 1st determination unit 21 outputs a signal for turning off the 1st gate G1 from the control unit 13 to the 1st gate drive circuit 11 during the first period T1 (see FIG. 3). ),
- the state of the first gate G1 is determined based on the first gate voltage (see FIG. 3) and the first threshold voltage Vth1 (see FIG. 3), which are the voltages of the first gate G1.
- the first gate voltage is the first threshold voltage during the first period T1 (see the first stage from the top of FIG. 3).
- Vth1 If it is less than Vth1, it is determined that there is no abnormality in the state of the first gate G1, and the first gate voltage is equal to or higher than the first threshold voltage Vth1 in the first period T1 as illustrated in the third stage from the top of FIG. In this case, it is determined that there is an abnormality in the state of the first gate G1.
- the first determination unit 21 includes, for example, a first comparator that compares the first gate voltage with the first reference voltage corresponding to the first threshold voltage Vth1.
- the first determination unit 21 is configured such that, for example, the first reference voltage is input to the inverting terminal of the first comparator and the first gate voltage is input to the non-inverting terminal of the first comparator.
- the output signal of the first comparator becomes H level when the first gate voltage is equal to or higher than the first reference voltage, and the output signal of the first comparator when the first gate voltage is less than the first reference voltage. Is the L level.
- the switch system 20 may be configured so that, for example, the determination result of the first determination unit 21 is input to the control unit 13.
- Second determination unit 22 outputs a signal for turning off the second gate G2 from the control unit 13 to the second gate drive circuit 12 during the second period T2 (see FIG. 3). ), The state of the second gate G2 is determined based on the second gate voltage (see FIG. 3) and the second threshold voltage Vth2 (see FIG. 3), which are the voltages of the second gate G2. In the second determination unit 22, for example, as illustrated in the fifth stage from the top of FIG. 3, the second gate voltage is the second threshold voltage during the second period T2 (see the fourth stage from the top of FIG. 3).
- Vth2 If it is less than Vth2, it is determined that there is no abnormality in the state of the second gate G2, and the second gate voltage is equal to or higher than the second threshold voltage Vth2 in the second period T2 as illustrated in the sixth stage from the top of FIG. In this case, it is determined that there is an abnormality in the state of the second gate G2.
- the second determination unit 22 includes, for example, a second comparator that compares the second gate voltage with the second reference voltage corresponding to the second threshold voltage Vth2.
- the second determination unit 22 is configured such that, for example, the second reference voltage is input to the inverting terminal of the second comparator and the second gate voltage is input to the non-inverting terminal of the second comparator.
- the output signal of the second comparator becomes H level, and when the second gate voltage is less than the second reference voltage, the output signal of the second comparator is output. Is the L level.
- the second determination unit 22 means that it is determined that there is an abnormality in the state of the second gate G1, and the second determination unit 22 is in the second period T2.
- the output signal of the comparator is L level, it means that it is determined that there is no abnormality regarding the state of the second gate G2.
- the switch system 20 may be configured so that, for example, the determination result of the second determination unit 22 is input to the control unit 13.
- the switch system 20 includes a bidirectional switch 1, a first gate drive circuit 11, a second gate drive circuit 12, a control unit 13, a first determination unit 21, and a second.
- a determination unit 22 is provided.
- the bidirectional switch 1 is located on the first source S1 side between the first source S1, the second source S2, the first source S1 and the second source S2, and is the first gate G1 corresponding to the first source S1.
- a second gate G2 located on the second source S2 side between the first source S1 and the second source S2 and corresponding to the second source S2.
- the first gate drive circuit 11 is connected to the first gate G1.
- the second gate drive circuit 12 is connected to the second gate G2.
- the control unit 13 controls the first gate drive circuit 11 and the second gate drive circuit 12.
- the first determination unit 21 sets the voltage of the first gate G1 and the first threshold voltage Vth1 during the first period T1 when a signal for turning off the first gate G1 is output from the control unit 13 to the first gate drive circuit 11.
- the state of the first gate G1 is determined based on.
- the second determination unit 22 sets the voltage of the second gate G2 and the second threshold voltage Vth2 during the second period T2 when the control unit 13 outputs a signal to turn off the second gate G2 to the second gate drive circuit 12.
- the state of the second gate G2 is determined based on.
- the switch system 20 according to the first embodiment can detect the state (presence or absence of failure) of the bidirectional switch 1. For example, in the switch system 20 according to the first embodiment, when the first determination unit 21 determines that the state of the first gate G1 is "abnormal", the second determination unit 22 determines that the state of the second gate G2 is "abnormal". In any case of "Yes”, it is possible to determine that the bidirectional switch 1 is out of order (that is, the state of the bidirectional switch 1 can be detected). Further, in the switch system 20 according to the first embodiment, the first determination unit 21 determines that the state of the first gate G1 is "no abnormality", and the second determination unit 22 determines that the state of the second gate G2 is "abnormal". When it is determined as "none”, it can be determined that the bidirectional switch 1 has not failed (that is, the state of the bidirectional switch 1 can be detected).
- the switch system 20a according to the second embodiment includes a control system 10a instead of the control system 10 in the switch system 20 according to the first embodiment.
- the first gate G1 includes the first p-type layer 191 and the first gate electrode 181
- the second gate G2 includes the second p-type layer 192 and the second gate electrode 182. It is a normally-off type JFET containing.
- the circuit configurations of the first gate drive circuit 11a and the second gate drive circuit 12a are different from those of the first gate drive circuit 11 and the second gate drive circuit 12 in the control system 10.
- the control system 10a includes a control unit 13a instead of the control unit 13 in the control system 10.
- the first gate drive circuit 11a has a first gate resistor R1, a first switch SW1, and a second gate resistor R2.
- the first gate resistor R1 is connected to the first gate G1.
- the first switch SW1 is connected in series to the first gate resistor R1 and is controlled by the control unit 13.
- the second gate resistor R2 has a larger resistance value than the first gate resistor R1.
- the second gate resistor R2 is connected in parallel to the series circuit of the first gate resistor R1 and the first switch SW1.
- the resistance value of the second gate resistor R2 is determined so that only a gate current such that the first gate voltage of the first gate G1 of the normally-off type JFET which is the bidirectional switch 1 is lower than the first threshold voltage Vth1 can be supplied.
- the second gate drive circuit 12a has a third gate resistor R3, a second switch SW2, and a fourth gate resistor R4.
- the third gate resistor R3 is connected to the second gate G2.
- the second switch SW2 is connected in series to the third gate resistor R3 and is controlled by the control unit 13.
- the fourth gate resistor R4 has a larger resistance value than the third gate resistor R3.
- the fourth gate resistor R4 is connected in parallel to the series circuit of the third gate resistor R3 and the second switch SW2.
- the resistance value of the fourth gate resistor R4 is determined so that only the gate current such that the second gate voltage of the second gate G2 of the normally-off type JFET which is the bidirectional switch 1 is lower than the second threshold voltage Vth2 can be supplied.
- the control unit 13a controls the first switch SW1 of the first gate drive circuit 11a and the second switch SW2 of the second gate drive circuit 12a.
- Each of the first switch SW1 and the second switch SW2 is, for example, a normally-off type semiconductor switch.
- control unit 13a has a normal mode, a first determination mode, and a second determination mode as operation modes, and further includes a third determination mode. , And a fourth determination mode.
- the control unit 13a outputs a signal for turning on the first gate G1 and a signal for turning on the first switch SW1 to the first gate drive circuit 11a, and outputs a signal for turning on the first switch SW1 and the second gate G2 to the second gate drive circuit 12a.
- a signal to turn on and a signal to turn on the second switch SW2 are output.
- the signal for turning on the first gate G1 is a voltage signal having a voltage level that makes the first gate voltage given to the first gate G1 from the first gate drive circuit 11a larger than the first threshold voltage Vth1.
- the signal for turning on the second gate G2 is a voltage signal having a voltage level that makes the second gate voltage given to the second gate G2 from the second gate drive circuit 12a larger than the second threshold voltage Vth2.
- the control unit 13a In the first determination mode, the control unit 13a outputs a signal for turning off the first gate G1 to the first gate drive circuit 11a only during the first period T1 and outputs a signal for turning on the first switch SW1.
- the signal for turning off the first gate G1 is a voltage signal having a voltage level at which the first gate voltage given from the first gate drive circuit 11a to the first gate G1 is less than the first threshold voltage Vth1, for example, a voltage signal of 0 V. Is.
- the state of the first gate G1 includes, for example, a state without an abnormality in which the first gate G1 can be normally turned off and a state with an abnormality in which the first gate G1 cannot be normally turned off. In the switch system 20a, when the state of the first gate G1 is abnormal, the bidirectional switch 1 is out of order or the first gate drive circuit 11a is out of order.
- the control unit 13a outputs a signal for turning off the second gate G2 to the second gate drive circuit 12a only during the second period T2 and outputs a signal for turning on the second switch SW2. .
- the signal for turning off the second gate G2 is a voltage signal having a voltage level such that the second gate voltage given from the second gate drive circuit 12a to the second gate G2 is less than the second threshold voltage Vth2. For example, a voltage signal of 0 V. Is.
- the state of the second gate G2 includes, for example, a state without an abnormality in which the second gate G2 can be normally turned off and a state with an abnormality in which the second gate G2 cannot be normally turned off. In the switch system 20a, when the state of the second gate G2 is abnormal, the bidirectional switch 1 is out of order or the second gate drive circuit 12a is out of order.
- control unit 13a In the third determination mode, the control unit 13a outputs a signal for turning on the first gate G1 and a signal for turning off the first switch SW1 in the third period T3 (see FIG. 7).
- control unit 13a In the fourth determination mode, the control unit 13a outputs a signal for turning on the second gate G2 and a signal for turning off the second switch SW2 in the fourth period T4 (see FIG. 7).
- the first determination unit 21 In the first determination mode of the control unit 13a, the first determination unit 21 outputs a signal for turning on the first switch SW1 to the first gate drive circuit 11a from the control unit 13a and outputs a signal for turning off the first gate G1.
- the first gate G1 is based on the first gate voltage (see FIG. 3) and the first threshold voltage Vth1 (see FIG. 3), which are the voltages of the first gate G1.
- the first gate voltage is the first threshold voltage during the first period T1 (see the first stage from the top of FIG. 3).
- Vth1 If it is less than Vth1, it is determined that there is no abnormality in the state of the first gate G1, and the first gate voltage is equal to or higher than the first threshold voltage Vth1 in the first period T1 as illustrated in the third stage from the top of FIG. In this case, it is determined that there is an abnormality in the state of the first gate G1.
- the second determination unit 22 In the second determination mode of the control unit 13a, the second determination unit 22 outputs a signal for turning on the second switch SW2 to the second gate drive circuit 12a from the control unit 13a and outputs a signal for turning off the second gate G2.
- the first gate G1 is based on the first gate voltage (see FIG. 3) and the first threshold voltage Vth1 (see FIG. 3), which are the voltages of the first gate G1.
- the first gate voltage is the first threshold voltage during the second period T2 (see the fourth stage from the top of FIG. 3).
- Vth1 If it is less than Vth1, it is determined that there is no abnormality in the state of the first gate G1, and the second gate voltage is equal to or higher than the second threshold voltage Vth2 in the second period T2 as illustrated in the sixth stage from the top of FIG. In this case, it is determined that there is an abnormality in the state of the second gate G2.
- the first determination unit 21 outputs a signal for turning on the first gate G1 and a signal for turning off the first switch SW1 from the control unit 13a (third period T3). ), It is determined that there is no abnormality when the voltage of the first gate G1 is lower than the first threshold voltage Vth1 as in the third stage from the top of FIG. 7, and the first is as shown in the fourth stage from the top of FIG. When the voltage of the gate G1 exceeds the first threshold voltage Vth1, it is determined that there is an abnormality (abnormality).
- the second determination unit 22 In the fourth determination mode of the control unit 13a, the second determination unit 22 outputs a signal for turning on the second gate G2 and a signal for turning off the second switch SW2 from the control unit 13a (fourth period T4). ), It is determined that there is no abnormality when the voltage of the second gate G2 is lower than the second threshold voltage Vth2 as in the sixth stage from the top of FIG. 7, and the second is as shown in the eighth stage from the top of FIG. When the voltage of the gate G2 exceeds the second threshold voltage Vth2, it is determined that there is an abnormality (abnormality).
- the switch system 20a can determine the state (presence or absence of failure) of the bidirectional switch 1 in the first determination mode and the second determination mode of the control unit 13a.
- the first gate G1 when the first determination unit 21 determines that there is an abnormality in the third determination mode of the control unit 13a, the first gate G1 is in the open state (bidirectional switch 1). Is in a short-circuited state).
- the second gate G2 when the second determination unit 22 determines that there is an abnormality in the fourth determination mode of the control unit 13a, the second gate G2 is in the open state (bidirectional switch 1). Is in a short-circuited state).
- control unit 13a causes the first determination unit 21 to perform the determination operation in the normal mode, and causes the second determination unit 22 to perform the determination operation in the normal mode. It is different from the switch system 20a according to the second embodiment.
- the first determination unit 21 outputs a signal for turning on the first gate G1 and a signal for turning on the first switch SW1 from the control unit 13a.
- the voltage of the first gate G1 is lower than the first threshold voltage Vth1 (see the fifth stage from the top of FIG. 8) when the control unit 13a is operating in the normal mode.
- the state of the gate G1 is determined to be abnormal (abnormal).
- the abnormality in this case is a short-circuit defect of the first gate G1 (a defect in which the first pin diode structure is short-circuited and the resistance value is small), and the bidirectional switch 1 is an open defect.
- the second determination unit 22 outputs a signal for turning on the second gate G2 and a signal for turning on the second switch SW2 from the control unit 13a.
- the voltage of the second gate G2 is lower than the second threshold voltage Vth2 (see the tenth stage from the top of FIG. 8) when the control unit 13a is operating in the normal mode.
- the state of the gate G2 is determined to be abnormal (abnormal).
- the abnormality in this case is a short-circuit defect of the second gate G2 (a defect in which the second pin diode structure is short-circuited and the resistance value is small), and the bidirectional switch 1 is an open defect.
- the first determination unit 21 outputs a signal for turning on the first gate G1 and a signal for turning off the first switch SW1 from the control unit 13a.
- the state of the first gate G1 is abnormal (abnormal). Yes).
- the abnormality in this case is an open failure of the first gate G1 and a short failure in the bidirectional switch 1.
- the second determination unit 22 outputs a signal for turning on the second gate G2 and a signal for turning off the second switch SW2 from the control unit 13a.
- the voltage of the second gate G2 exceeds the second threshold voltage Vth2 (see the ninth stage from the top of FIG. 8)
- the state of the second gate G2 is abnormal (abnormal). Yes) is judged.
- the abnormality in this case is an open failure of the second gate G2 and a short failure in the bidirectional switch 1.
- the first determination unit 21 can determine the short circuit defect of the first gate G1. Therefore, when the state of the first gate G1 is a short circuit defect, for example, the control unit 13a It becomes possible to know that the first gate G1 cannot be changed from the off state to the on state.
- the second determination unit 22 can determine a short-circuit defect of the second gate G2. Therefore, when the state of the second gate G2 is a short-circuit defect, for example, the control unit 13a In, it becomes possible to know that the second gate G2 cannot be changed from the off state to the on state.
- the switch system 20b includes a plurality of bidirectional switches 1 (three in the illustrated example), a plurality of first determination units 21 (three in the illustrated example), and a plurality of second determination units 22 (in the illustrated example, three). 3) Prepare. Further, the switch system 20b includes a plurality of control units 13 (three in the illustrated example). The switch system 20b includes a plurality of control systems 10.
- a plurality of bidirectional switches 1 are connected in parallel.
- the switch system 20b further includes one first external connection terminal Tm11 and one second external connection terminal Tm12.
- the first source S1 of the plurality of bidirectional switches 1 is connected to the first external connection terminal Tm11
- the second source S2 of the plurality of bidirectional switches 1 is connected to the second external connection terminal Tm12. ing.
- the plurality of first determination units 21 and the plurality of second determination units 22 have a one-to-one correspondence with the plurality of bidirectional switches 1.
- the plurality of control systems 10 have a one-to-one correspondence with the plurality of bidirectional switches 1.
- the switch system 20b further includes a controller 8 that controls a plurality of control units 13.
- the switch system 20b normally controls a plurality of bidirectional switches 1 to the same state (on state or off state), but when performing a failure diagnosis of the plurality of bidirectional switches 1, the following operations are performed.
- At least one (for example, one or two) bidirectional switches 1 out of a plurality of (for example, three) bidirectional switches 1 are designated as non-detection target bidirectional switches 1 for both non-detection targets. While a current is being applied between the first source S1 and the second source S2 of the direction switch 1, the state and the first gate G1 of the bidirectional switch 1 to be detected among the plurality of bidirectional switches 1 are present. The state of the two gates G2 is determined by each of the first determination unit 21 and the second determination unit 22.
- the switch system 20b detects the state of the first gate G1 of the bidirectional switch 1 to be detected without interrupting the current flowing between the first external connection terminal Tm11 and the second external connection terminal Tm12.
- the first determination unit 21 corresponding to the target bidirectional switch 1 can make a determination
- the state of the second gate G2 of the detection target bidirectional switch 1 corresponds to the detection target bidirectional switch 1.
- the second determination unit 22 makes it possible to make a determination. Therefore, when the switch system 20b is applied as a current circuit breaker, for example, a failure diagnosis can be performed without interrupting the current for the failure diagnosis.
- the number of the plurality of bidirectional switches 1 is three or more, the number of the bidirectional switches 1 to be detected is one from the viewpoint of suppressing the current concentration on the non-detection target bidirectional switch 1. Is preferable.
- the bidirectional switch 1 to be detected is only one bidirectional switch 1, and all the bidirectional switches 1 other than the bidirectional switch 1 to be detected are non-detection targets.
- the controller 8 determines the non-detection target bidirectional switch 1 and the detection target bidirectional switch 1 among the plurality of bidirectional switches 1, and corresponds to the plurality of bidirectional switches 1 on a one-to-one basis. It controls a plurality of control units 13, but is not limited to this.
- each of the plurality of control systems 10 controls the bidirectional switch 1 corresponding to the control system 10 as the bidirectional switch 1 to be detected, or the corresponding bidirectional switch 1 is not set according to a predetermined time schedule. You may decide whether to control as the bidirectional switch 1 to be detected.
- the switch system 20c includes a bidirectional switch 1, a first gate drive circuit 11, a second gate drive circuit 12, a control unit 13, and a detection unit 14.
- the detection unit 14 is connected to the bidirectional switch 1.
- the detection unit 14 is connected to the first source S1 of the bidirectional switch 1 and detects the current flowing between the first source S1 and the second source S2.
- the detection unit 14 includes, for example, as shown in FIG. 12, a current detection resistor 16 connected in series with the bidirectional switch 1.
- the resistor 16 has a first end 16A and a second end 16B.
- the first end 16A of the resistor 16 is connected to the first source S1 of the bidirectional switch 1.
- the second end 16B of the resistor 16 is connected to the first external connection terminal Tm11.
- the detection unit 14 can convert the current flowing through the resistor 16 into the voltage of the resistor 16 and detect it.
- the detection unit 14 further includes the determination unit 15.
- the determination unit 15 determines whether or not the current flowing through the bidirectional switch 1 is less than a predetermined value.
- the determination unit 15 includes a conversion circuit 151 that converts the voltage across the resistor 16 into an absolute value, a comparison circuit 152 that compares the absolute value output from the conversion circuit 151 with a predetermined voltage, and the like. including.
- the comparison circuit 152 is, for example, a comparator.
- the predetermined voltage corresponds to the current value (for example, 1 nA or less) of the leakage current that may flow through the bidirectional switch 1 in the off state of the bidirectional switch 1.
- the determination unit 15 determines whether or not the current flowing through the bidirectional switch 1 is less than the predetermined value by comparing the absolute value of the voltage across the resistor 16 with the predetermined voltage. As a result, the current flowing through the bidirectional switch 1 regardless of whether the direction of the current flowing through the bidirectional switch 1 is the first direction A1 (see FIG. 1) or the second direction A2 (see FIG. 1). Can be determined whether or not is less than a predetermined value.
- the switch system 20c according to the fourth embodiment includes the above-mentioned detection unit 14 instead of the first determination unit 21 and the second determination unit 22 in the switch system 20b according to the third embodiment.
- the switch system 20c includes a plurality of sets (three in the illustrated example) of the bidirectional switch 1, the first gate drive circuit 11, the second gate drive circuit 12, the control unit 13, and the detection unit 14.
- the switch system 20c includes a controller 8 that controls a plurality of (three in the illustrated example) control units 13.
- each of the plurality of (three in the illustrated example) detection units 14 at least one bidirectional switch 1 other than the bidirectional switch 1 included in the same set as the detection unit 14 among the plurality of bidirectional switches 1 is conductive.
- the state of the bidirectional switch 1 included in the same set as the detection unit 14 is detected in each of the first state and the second state of the control unit 13 included in the same set as the detection unit 14. ..
- the control unit 13 included in the same set as the detection unit 14 outputs a signal for turning off the first gate G1 of the bidirectional switch 1 included in the same set as the detection unit 14, and the second gate G2 Is being output as a signal to turn on.
- the second state is a state in which the control unit 13 included in the same set as the detection unit 14 outputs a signal for turning off the second gate G2 of the bidirectional switch 1 included in the same set as the detection unit 14. ..
- the switch system 20c includes a bidirectional switch 1, a first gate drive circuit 11, a second gate drive circuit 12, a control unit 13, and a detection unit 14.
- the bidirectional switch 1 has a first source S1, a second source S2, a first gate G1 corresponding to the first source S1, and a second gate G2 corresponding to the second source S2.
- the first gate drive circuit 11 is connected to the first gate G1.
- the second gate drive circuit 12 is connected to the second gate G2.
- the control unit 13 controls the first gate drive circuit 11 and the second gate drive circuit 12.
- the detection unit 14 is connected to the bidirectional switch 1.
- the switch system 20c includes a plurality of sets of a bidirectional switch 1, a first gate drive circuit 11, a second gate drive circuit 12, a control unit 13, and a detection unit 14.
- a plurality of bidirectional switches 1 are connected in parallel.
- Each of the plurality of detection units 14 performs the first operation when at least one bidirectional switch 1 other than the bidirectional switch 1 included in the same set as the detection unit 14 among the plurality of bidirectional switches 1 is in a conductive state.
- the state of the bidirectional switch 1 included in the same set as the detection unit 14 is detected.
- the control unit 13 included in the same set as the detection unit 14 In the state of the first operation mode, the control unit 13 included in the same set as the detection unit 14 outputs a signal for turning off the first gate G1 of the bidirectional switch 1 included in the same set as the detection unit 14, and the second operation mode is performed. A signal for turning on the 2-gate G2 is output. In the second operation mode, the control unit 13 included in the same set as the detection unit 14 outputs a signal for turning off the second gate G2 of the bidirectional switch 1 included in the same set as the detection unit 14, and the second operation mode is performed. A signal for turning on the 1-gate G1 is output.
- the switch system 20c can detect the states of a plurality of bidirectional switches 1.
- the state of the first gate G1 and the state of the second gate G2 of the plurality of bidirectional switches 1 are determined.
- the switch system 20c according to the fourth embodiment it is possible to detect whether or not the current can be cut off for each of the plurality of bidirectional switches 1.
- the control unit 13 detects the current flowing through the first source S1 of the bidirectional switch 1 in the detection unit 14 in each of the first state and the second state for each of the plurality of bidirectional switches 1. By doing so, the presence or absence of energization of the bidirectional switch 1 is detected.
- energization means that the current detected by the detection unit 14 is equal to or more than the first predetermined value, and no energization means that the current detected by the detection unit 14 is less than the second predetermined value. Is.
- the second predetermined value is smaller than the first predetermined value.
- the second predetermined value is, for example, 1 nA.
- each of the plurality of control units 13 applies a first off voltage for state detection to the first gate G1 of the bidirectional switch 1 included in the same set as the control unit 13, and is in the second state.
- a second off voltage for state detection is applied to the second gate G2 of the bidirectional switch 1 included in the same set as the control unit 13.
- the voltage level of the first off voltage is different from the voltage level of the voltage when the first gate G1 is turned off when the control unit 13 is in normal operation.
- the voltage level of the second off voltage is different from the voltage level of the voltage when the second gate G2 is turned off when the control unit 13 is in normal operation.
- the difference between the first threshold voltage and the first off voltage is larger than the voltage difference of the bidirectional switch 1.
- the difference between the second threshold voltage and the second off voltage is larger than the voltage difference of the bidirectional switch 1.
- each of the plurality of determination units 15 is not limited to the configuration shown in FIG.
- each of the plurality of determination units 15 compares the potential of the first end 16A and the potential of the second end 16B with reference to the potential of the second end 16B of the resistor 16.
- the configuration may include a circuit 17A and a second comparison circuit 17B that compares the potential of the second end 16B and the potential of the first end 16A with reference to the potential of the first end 16A of the resistor 16.
- the first comparison circuit 17A includes a first comparator.
- the first end 16A of the resistor 16 is connected to the non-inverting terminal of the first comparator, and the second end 16B of the resistor 16 is connected to the inverting terminal of the first comparator.
- the second comparison circuit 17B includes a second comparator.
- the second end 16B of the resistor 16 is connected to the non-inverting terminal of the second comparator, and the first end 16A of the resistor 16 is connected to the inverting terminal of the second comparator.
- the potential of the first external connection terminal Tm11 may be referred to as Vs1
- the potential of the second external connection terminal Tm12 may be referred to as Vs2.
- the control unit 13 when Vs2> Vs1, the control unit 13 outputs a signal for turning on the first gate G1 and outputs a signal for turning on the second gate G2.
- the second state changes to output a signal to turn off the second gate G2 and output a signal to turn on the first gate G1
- the second gate G2 which is the high potential side gate, will move. If it is determined to be abnormal and the source current (current from the second source S2 to the first source S1) is not energized, the second gate G2 can be determined to be normal.
- the control unit 13 when Vs2> Vs1, the control unit 13 outputs a signal for turning on the first gate G1 and outputs a signal for turning on the second gate G2. Therefore, when the first state is changed to output a signal to turn off the first gate G1 and output a signal to turn on the second gate G2, if the source current is energized, the first gate which is the low potential side gate. G1 can be determined to be abnormal, and the first gate G1 can be determined to be normal if the source current is not energized.
- the switch system 20c can block the current in both directions by detecting the presence or absence of energization (whether or not the source current has flowed) according to each state of Vs2> Vs1 and Vs2 ⁇ Vs1. It is preferable to confirm.
- Vs2> Vs1 it can be determined whether or not the bidirectional switch 1 can turn off the source current (the source current becomes smaller than a predetermined value) by turning off the first gate G1 which is the low potential side gate (the source current becomes smaller than the predetermined value). Whether or not the source current can be turned off can be directly determined), but for the second gate G2, it is an indirect determination from the diode mode (whether or not to shift to the diode mode is determined). Therefore, when Vs2 ⁇ Vs1, it is better to determine whether or not the bidirectional switch 1 can turn off the source current by turning off the second gate G2. In short, in each of the cases where Vs2> Vs1 and Vs2 ⁇ Vs1, it is determined whether or not the source current becomes smaller than the predetermined value by turning off the low potential side gate. It is preferable to judge the set.
- each of the plurality of detection units 14 has two resistors 16.
- the two resistors 16 are a first resistor 161 connected to the first source S1 of the bidirectional switch 1 included in the same set as the detection unit 14, and a bidirectional switch 1 included in the same set as the determination unit 15. Includes a second resistor 162, which is connected to the second source S2 of the.
- each of the plurality of detection units 14 includes a first determination circuit 18A and a second determination circuit 18B.
- the first determination circuit 18A determines that an abnormality occurs when the voltage across the first resistor 161 exceeds the first reference voltage when the control unit 13 included in the same set as the detection unit 14 is in the first state.
- the second determination circuit 18B determines that an abnormality occurs when the voltage across the second resistor 162 exceeds the second reference voltage when the control unit 13 included in the same set as the detection unit 14 is in the second state.
- the control unit 13 included in the same set as the detection unit 14 outputs a signal for turning off the first gate G1 of the bidirectional switch 1 included in the same set as the detection unit 14, and the second gate G2 Is being output as a signal to turn on.
- the control unit 13 included in the same set as the detection unit 14 outputs a signal for turning off the second gate G2 of the bidirectional switch 1 included in the same set as the detection unit 14, and the first gate G1 Is being output as a signal to turn on.
- the first determination circuit 18A includes, for example, a comparator that compares the voltage across the first resistor 161 with the first reference voltage. As a result, when the control unit 13 outputs a signal for turning off the first gate G1 of the bidirectional switch 1 and a signal for turning on the second gate G2, the first determination circuit 18A of the bidirectional switch 1 It can be determined whether or not a current has flowed in the direction from the second source S2 to the first source S1.
- the second determination circuit 18B includes, for example, a comparator that compares the voltage across the second resistor 162 with the second reference voltage. As a result, when the control unit 13 outputs a signal for turning off the second gate G2 of the bidirectional switch 1 and a signal for turning on the first gate G1, the second determination circuit 18B of the bidirectional switch 1 It can be determined whether or not a current has flowed in the direction from the first source S1 to the second source S2.
- each of the plurality of detection units 14 includes a first comparator CP1, a second comparator CP2, a first light emitting diode 141, and a second light emitting diode 142.
- the non-inverting terminal of the first comparator CP1 is connected to the first end of the first resistor 161 on the first source S1 side.
- the inverting terminal of the first comparator CP1 is connected to the second end of the first resistor 161 opposite to the first end.
- the non-inverting terminal of the second comparator CP2 is connected to the first end of the second resistor 162 on the second source S2 side.
- the inverting terminal of the second comparator CP2 is connected to the second end of the second resistor 162 opposite to the first end.
- the anode of the first light emitting diode 141 is connected to the output terminal of the first comparator CP1.
- the cathode of the first light emitting diode 141 is connected to the second end of the first resistor 161.
- the anode of the second light emitting diode 142 is connected to the output terminal of the second comparator CP2.
- the cathode of the second light emitting diode 142 is connected to the second end of the second resistor 162.
- the switch system 20e according to the sixth embodiment when a current flowing from the second source S2 of the bidirectional switch 1 to the first source S1, the first light emitting diode 141 emits light and the first source of the bidirectional switch 1 emits light. When a current flowing from S1 to the second source S2 is flowing, the second light emitting diode 142 emits light. In the switch system 20e according to the sixth embodiment, when no current flows through the bidirectional switch 1, both the first light emitting diode 141 and the second light emitting diode 142 are turned off.
- each of the plurality of detection units 14 includes a temperature detection unit 19 that detects the temperature of the bidirectional switch 1 included in the same set as the detection unit 14.
- each of the plurality of detection units 14 is referred to as the detection unit 14.
- the bidirectional switch 1 included in the same set is determined to be abnormal.
- the first state is a state in which a signal for turning off the first gate G1 of the bidirectional switch 1 included in the same set as the detection unit 14 is output, and a signal for turning on the second gate G2 is output. If the first gate G1 of the bidirectional switch 1 is turned off in the first state of the control unit 13, the amount of heat generated by the bidirectional switch 1 decreases.
- each of the plurality of detection units 14 is referred to as the detection unit 14.
- the bidirectional switch 1 included in the same set is determined to be abnormal.
- each of the plurality of detection units 14 turns on the first gate G1 of the bidirectional switch 1 in which the control unit 13 included in the same set as the detection unit 14 is included in the same set as the detection unit 14. This is a state in which a signal is output and a signal for turning off the second gate G2 is being output. If the second gate G2 of the bidirectional switch 1 is turned off in the second state of the control unit 13, the amount of heat generated by the bidirectional switch 1 decreases.
- the switch system 20f according to the seventh embodiment can determine the presence or absence of an abnormality related to the current of the bidirectional switch 1 by the temperature change of the bidirectional switch 1.
- each of the plurality of bidirectional switches 1 has a first gate G1 including a first p-type layer 191 and a first gate electrode 181 as shown in FIG.
- This is a normally-off type JFET in which the two-gate G2 includes a second p-type layer 192 and a second gate electrode 182.
- each of the plurality of detection units 14 includes a first detection unit 14A and a second detection unit 14B.
- the first detection unit 14A is a bidirectional switch included in the same set as the detection unit 14 based on the voltage of the first gate G1 when the control unit 13 included in the same set as the detection unit 14 is in the second state.
- the energized state between the first source S1 and the second source S2 of 1 is detected.
- the control unit 13 included in the same set as the detection unit 14 outputs a signal for turning off the second gate G2 of the bidirectional switch 1 included in the same set as the detection unit 14, and the first gate G1 Is being output as a signal to turn on.
- the second detection unit 14B is a bidirectional switch included in the same set as the detection unit 14 based on the voltage of the second gate G2 when the control unit 13 included in the same set as the detection unit 14 is in the first state.
- the energized state between the first source S1 and the second source S2 of 1 is detected.
- the control unit 13 included in the same set as the detection unit 14 outputs a signal for turning off the first gate G1 of the bidirectional switch 1 included in the same set as the detection unit 14, and the second gate G2 Is being output as a signal to turn on.
- each of the plurality of first gate drive circuits 11 has a first gate resistor Rg1 (1st gate resistor Rg1) connected to the first gate G1 of the bidirectional switch 1 included in the same set as the first gate drive circuit 11. (See FIG. 4). Further, each of the plurality of second gate drive circuits 12 is connected to the second gate G2 of the bidirectional switch 1 included in the same set as the second gate drive circuit 12 (see FIG. 4). )including.
- the voltage across the first gate resistor Rg1 connected to the bidirectional switch 1 included in the same set as the first detection unit 14A is the first predetermined voltage (for example, a predetermined voltage). When it exceeds Vth), the bidirectional switch 1 included in the same set as the first detection unit 14A is determined to be abnormal.
- the voltage across the second gate resistor Rg2 connected to the bidirectional switch 1 included in the same set as the second detection unit 14B is a second predetermined voltage (for example, a predetermined voltage).
- a second predetermined voltage for example, a predetermined voltage
- the gate voltage applied between the gate (for example, the first gate G1) and the source (for example, the first source S1) is Vg.
- the gate current flowing through the gate is Ig, it has a voltage-current characteristic as shown in FIG.
- the solid line B2 shows the voltage-current characteristic when the temperature is lower than that of the solid line B1.
- the resistance load line L1 is indicated by a chain line.
- the predetermined voltage Vth is a voltage between the gate voltage corresponding to the intersection of the solid line B1 and the load resistance line L1 and the gate voltage corresponding to the intersection of the solid line B2 and the load resistance line L1.
- the switch system 20h includes a bidirectional switch 1, which is a semiconductor switch, a first gate drive circuit 11, a second gate drive circuit 12, and a diagnostic device 3.
- the switch system 20h is a shutoff device configured to open and close the power supply path 80 from the power supply 7 to the load 9 by the bidirectional switch 1.
- the power source 7 is, for example, a DC power source such as a solar cell or a storage battery.
- the power source 7 may be a power conversion device or the like that converts AC power supplied from a commercial AC power source into DC power.
- the load 9 is preferably, for example, an electric motor, a drive device for driving the electric motor, or a power conditioner that converts DC power supplied from a solar cell into AC power.
- the bidirectional switch 1 which is a semiconductor switch cuts off the current individually in two directions, the first direction A1 and the second direction A2. Is preferably possible.
- the semiconductor switch in the ninth embodiment is a dual gate type bidirectional switch 1 having two sets of gate and source combinations.
- the bidirectional switch 1 is a dual gate type GaN-based GIT (GIT: Gate Injection Transistor).
- the bidirectional switch 1 is a normalion type JFET having the above-mentioned first p-type layer 191 and second p-type layer 192.
- the first threshold voltage Vth1 is, for example, ⁇ 8V
- the second threshold voltage Vth2 is, for example, ⁇ 8V.
- the bidirectional switch 1 does not include the first p-type layer 191 and the second p-type layer 192, and the first gate G1 and the second gate G2 are formed on the second nitride semiconductor layer 105 composed of, for example, an undoped AlGaN layer.
- a structure in which the first gate electrode 181 and the second gate electrode 182 are Schottky-bonded may be adopted.
- bidirectional switch 1 is a normalion type JFET
- first gate G1 and the second gate G2 are reverse-biased, that is, the potential Vs1 of the first source S1
- the potential of the first gate G1 is reverse-biased to be less than the first threshold voltage Vth1 and the potential of the second gate G2 is less than the second threshold voltage Vth2 with respect to the potential of the second source S2. Turns off when reverse biased to.
- a state in which a voltage equal to or higher than the first threshold voltage Vth1 is applied between the first source S1 and the first gate G1 with reference to the first source S1 (the first gate G1 is reverse-biased).
- the state in which the first gate G1 is not turned on is also referred to as an on state.
- a state in which a voltage less than the first threshold voltage Vth1 is applied between the first source S1 and the first gate G1 with the first source S1 as a reference (a state in which the first gate G1 is reverse-biased). , Also referred to as the off state of the first gate G1.
- a state in which a voltage equal to or higher than the second threshold voltage Vth2 is applied between the second source S2 and the second gate G2 with reference to the second source S2 (a state in which the second gate G2 is not reverse-biased).
- the on state of the second gate G2 a state in which a voltage less than the second threshold voltage Vth2 is applied between the second source S2 and the second gate G2 with reference to the second source S2 (a state in which the second gate G2 is reverse-biased).
- the bidirectional switch 1 When the first gate G1 is in the ON state and the second gate G2 is in the ON state (in the case of the bidirectional ON state), the bidirectional switch 1 is the first between the first source S1 and the second source S2. A current can flow in both directions of the one direction A1 and the second direction A2. More specifically, when the bidirectional switch 1 is in the bidirectional on state, a current flows in the first direction A1 when the first source S1 has a higher potential than the second source S2. Further, when the bidirectional switch 1 is in the bidirectional on state, a current flows in the second direction A2 when the second source S2 has a higher potential than the first source S1.
- the bidirectional switch 1 has a first gate between the first source S1 and the second source S2 when the first gate G1 is in the off state and the second gate G2 is in the off state (in the bidirectional off state). It is not possible to pass a current in both directions of the one direction A1 and the second direction A2. More specifically, when the bidirectional switch 1 is in the bidirectional off state, the current flowing in the first direction A1 is cut off when the first source S1 has a higher potential than the second source S2. Further, when the second source S2 has a higher potential than the first source S1, the current flowing in the second direction A2 is cut off.
- the bidirectional switch 1 functions as a diode when the first gate G1 is in the on state and the second gate G2 is in the off state (in the case of the second diode state). More specifically, in the bidirectional switch 1, in the case of the second diode state, when the second source S2 has a higher potential than the first source S1, a current flows in the second direction A2, and the first source S1 When the potential is higher than that of the second source S2, the current flowing in the first direction A1 is cut off.
- the bidirectional switch 1 functions as a diode when the first gate G1 is in the off state and the second gate G2 is in the on state (in the case of the first diode state). More specifically, in the bidirectional switch 1, in the case of the first diode state, when the first source S1 has a higher potential than the second source S2, a current flows in the first direction A1 and the second source S2 When the potential is higher than that of the first source S1, the current flowing in the second direction A2 is cut off.
- the first threshold voltage and the second threshold voltage may or may not be equal.
- the cutoff device can cut off the current flowing from the power source 7 to the load 9 (first direction A1) when an abnormality occurs in the load 9.
- the semiconductor switch connected between the power source 7 and the load 9 is the bidirectional switch 1, for example, when an abnormality occurs in the power source 7, the load 9 to the power source 7 (second direction). The current flowing back to A2) can be cut off.
- the switch system 20h includes two gate drive circuits, that is, a first gate drive circuit 11 and a second gate drive circuit 12 (see FIG. 19).
- the first gate drive circuit 11 is composed of an integrated circuit having a power supply terminal T11, an output terminal T12, a ground terminal T13, a signal input terminal T14, and the like.
- This integrated circuit is, for example, an insulated gate driver IC (Integrated Circuit).
- the voltage (Vs1-Vee) of the difference between the potential Vs1 of the first source S1 and the power supply voltage Vee of the negative power supply 4 is input to the ground terminal T13 of the first gate drive circuit 11.
- the power supply terminal T11 of the first gate drive circuit 11 is electrically connected to the first source S1 of the bidirectional switch 1 (see FIGS. 19 and 20).
- the power supply voltage Vee of the negative power supply 4 is input to the power supply terminal T11 of the first gate drive circuit 11 with reference to the potential (Vs1-Vee) of the ground terminal T13 (see FIG. 20).
- the output terminal T12 of the first gate drive circuit 11 is electrically connected to the first gate G1 via the switching element Q1.
- a control signal is input from the control circuit 32, which will be described later, to the signal input terminal T14 of the first gate drive circuit 11.
- the negative power supply 4 is a DC power supply, and the negative electrode is connected to the ground terminal T13 of the first gate drive circuit 11, and the positive electrode is connected to the first source S1.
- the first gate drive circuit 11 has a negative bias voltage between the first gate G1 and the first source S1 of the bidirectional switch 1 with the first gate G1 as the low potential side with the first source S1 as a reference.
- a negative voltage smaller than the first threshold voltage Vth1) can be applied.
- the switching element Q1 is an enhancement type n-channel MOSFET (Metal Oxide Semiconductor Field Effect Transistor).
- the source of the switching element Q1 is electrically connected to the output terminal T12 of the first gate drive circuit 11.
- the drain of the switching element Q1 is electrically connected to the first gate G1.
- the gate of the switching element Q1 is electrically connected to the control circuit 32.
- the switching element Q1 is turned on / off (switching) by the control circuit 32. That is, when the switching element Q1 is in the ON state, the output terminal T12 of the first gate drive circuit 11 conducts with the first gate G1 via the switching element Q1. On the other hand, when the switching element Q1 is in the off state, the output terminal T12 of the first gate drive circuit 11 is blocked from conducting with the first gate G1 by the switching element Q1 and does not conduct with the first gate G1.
- the first gate drive circuit 11 is controlled by the control circuit 32, and the voltage (output voltage) of the output terminal T12 is set to a voltage having an absolute value larger than the first threshold voltage Vth1 (for example, -10V) and the first threshold voltage.
- the voltage is selectively switched to a voltage having an absolute value smaller than the voltage Vth1 (for example, 0V). That is, when the first gate drive circuit 11 switches the output voltage of the output terminal T12 to a voltage having an absolute value smaller than the first threshold voltage Vth1, the first gate G1 of the bidirectional switch 1 is turned on. On the other hand, when the first gate drive circuit 11 outputs a voltage having an absolute value larger than the first threshold voltage Vth1 from the output terminal T12, the first gate G1 of the bidirectional switch 1 is turned off.
- the second gate drive circuit 12 has a circuit configuration common to that of the first gate drive circuit 11. That is, the second gate drive circuit 12 is configured to be controlled by the control circuit 32 to selectively switch the second gate G2 between the on state and the off state, similarly to the first gate drive circuit 11.
- the diagnostic device 3 is a diagnostic device 3A for diagnosing a failure of the set of the first gate G1 and the first source S1 and a diagnostic device 3B for diagnosing the failure of the set of the second gate G2 and the second source S2. (See FIG. 19). However, since these two diagnostic devices 3A and 3B have a common configuration, the diagnostic device 3 (3A) for diagnosing the failure of the set of the first gate G1 and the first source S1 will be described below.
- the diagnostic device 3 includes a voltage application circuit 30, a determination circuit 31, and a control circuit 32 (see FIG. 20).
- the control circuit 32 may be shared by the two diagnostic devices 3A and 3B.
- the control circuit 32 constitutes a control unit that controls the first gate drive circuit 11 and the second gate drive circuit 12.
- the voltage application circuit 30 includes an integrated circuit 300 and a resistor Rg as a gate resistor. As shown in FIG. 20, the integrated circuit 300 has a power supply terminal T21, an output terminal T22, a ground terminal T23, a signal input terminal T24, and the like.
- the integrated circuit 300 is preferably composed of, for example, an insulated gate driver IC.
- the ground terminal T23 of the integrated circuit 300 is electrically connected to the first source S1 (see FIG. 20). That is, the potential Vs1 of the first source S1 is input to the ground terminal T23 of the integrated circuit 300.
- the power supply terminal T21 of the integrated circuit 300 is electrically connected to the first source S1 of the bidirectional switch 1 via the positive power supply 5 (see FIG. 20). That is, the power supply voltage Vcc of the positive power supply 5 is input to the power supply terminal T21 of the integrated circuit 300 with the potential of the ground terminal T23 as a reference (0V) (see FIG. 20).
- the output terminal T22 of the integrated circuit 300 is electrically connected to the first gate G1 via a resistor Rg.
- a control signal is input from the control circuit 32 to the signal input terminal T24 of the integrated circuit 300.
- the voltage application circuit 30 is controlled by the control circuit 32 and applies a test voltage Vx to the first gate G1 (see FIG. 20).
- a test current Ix a constant current
- the test voltage Vx is determined by the magnitude (current value) of the test current Ix output from the output terminal T22 of the integrated circuit 300 and the resistance value of the resistor Rg.
- the test voltage Vx is not lower than the forward voltage of the first diode structure (diode) composed of the first p-type layer 191 of the first gate G1, the second nitride semiconductor layer 105, and the n-channel layer. It is preferably a voltage (a voltage larger than the forward voltage).
- the test voltage Vx is, for example, 3 to 4 V.
- the control circuit 32 has a microcontroller as a main component.
- the determination circuit 31 shares a microcontroller with the control circuit 32.
- the determination circuit 31 has a comparator mounted on the microcontroller as a main component.
- the determination circuit 31 is based on the voltage of the first gate G1 (gate voltage Vgx) with respect to the first source S1 when the test voltage Vx is applied to the first gate G1 of the bidirectional switch 1. Judge the failure of. Specifically, the determination circuit 31 determines whether or not the bidirectional switch 1 has a failure by comparing the gate voltage Vgx with the determination threshold voltage.
- the gate voltage Vgx may be input to the determination circuit 31 as it is as an analog voltage, or may be AD-converted from an analog voltage to a digital value by an AD converter mounted on the microcontroller and input to the determination circuit 31. You may. In the following description, the gate voltage Vgx input to the determination circuit 31 is a digital value.
- the gate voltage Vgx input to the determination circuit 31 is a diode having a first diode structure including the first p-type layer 191 of the first gate G1 (in other words, a diode formed between the first gate G1 and the first source S1). ), The voltage becomes almost equal to the forward voltage when the test current Ix flows.
- the gate voltage Vgx is almost the same. It becomes 0V. Further, when the pn junction of the first gate G1 has an open failure (in the case of an open failure), the gate voltage Vgx is indefinite.
- the determination circuit 31 is smaller (lower) than the forward voltage when the test current Ix flows through the first diode structure including the first p-type layer 191 of the first gate G1, and is larger (higher) than 0V. ) Compare the threshold with the gate voltage Vgx.
- the diagnosis period is a period in which the gate voltage Vgx is equal to or higher than the threshold value (the number of digital values of the gate voltage Vgx that is equal to or higher than the threshold value) in a predetermined diagnosis period (for example, several tens of milliseconds to several hundred milliseconds). If it is 90 to 95% or more of the above, it is preferable that the bidirectional switch 1 is determined to be normal.
- the determination circuit 31 is a bidirectional switch if the period during which the gate voltage Vgx is less than the threshold value (the number of digital values of the gate voltage Vgx above the threshold value) is 90 to 95% or more of the diagnosis period during the diagnosis period. It is preferable to determine that 1 is short-circuited. Further, the determination circuit 31 is bidirectional if the period during which the gate voltage Vgx is equal to or higher than the threshold value is 90 to less than 95% and the period during which the gate voltage Vgx is lower than the threshold value is less than 90 to 95% in the diagnosis period. It is preferable to determine that the switch 1 has an open failure. However, the numerical value (90 to 95%, etc.) used for determining whether or not the determination circuit 31 is a failure (short-circuit failure and open failure) is an example, and is not limited to the illustrated numerical value.
- the control circuit 32 controls the first gate drive circuit 11, the voltage application circuit 30, and the determination circuit 31 separately.
- the control circuit 32 outputs the control signal CS1 to the signal input terminal T14 of the first gate drive circuit 11 (see FIG. 20).
- the control circuit 32 turns on the first gate G1 in the first gate drive circuit 11 by outputting the control signal CS1 (the control signal CS1 is set to H level), and does not output the control signal CS1 (control signal CS1 is L).
- the level is set) to turn off the first gate G1 in the first gate drive circuit 11 (see FIG. 21).
- the control circuit 32 turns on the first gate G1 by turning on the switching element Q1 with the control signal CS1 as the H level and the control signal CS3 as the H level.
- control circuit 32 outputs the control signal CS2 to the signal input terminal T24 of the voltage application circuit 30 (see FIG. 20).
- the control circuit 32 outputs the control signal CS2 (the control signal CS2 is set to the H level) to apply the test voltage Vx from the voltage application circuit 30 to the first gate G1 and does not output the control signal CS2 (control signal CS2). Is set to L level) so that the test voltage Vx is not applied to the voltage application circuits 30 to the first gate G1 (see FIG. 21).
- control circuit 32 outputs the control signal CS3 to the gate of the switching element Q1 (see FIG. 20).
- the control circuit 32 turns on the switching element Q1 by outputting the control signal CS3 (setting the control signal CS3 to the H level), and does not output the control signal CS3 (sets the control signal CS3 to the L level) to turn on the switching element. Turn off Q1 (see FIG. 21).
- the operation of the diagnostic device 3 (3A) will be described in more detail with reference to the timing chart of FIG.
- the uppermost stage in FIG. 21 shows the states (on state and off state) of the bidirectional switch 1.
- the on state of the bidirectional switch 1 means that the operation mode of the bidirectional switch 1 is the bidirectional on state
- the off state of the bidirectional switch 1 means that the operation mode of the bidirectional switch 1 is the bidirectional off state.
- the resistance of the bidirectional switch 1 becomes smaller than the resistance of the bidirectional switch 1 in the bidirectional off state.
- the voltage of is almost 0V.
- the second stage from the top in FIG. 21 shows the control signal CS1
- the third stage from the top shows the control signal CS2
- the fourth stage from the top shows the control signal CS3.
- the bottom row in FIG. 21 shows the gate voltage Vgx.
- the control circuit 32 stops the output of the control signal CS3 while outputting the control signals CS1 and CS2, and turns off the switching element Q1.
- the switching element Q1 is turned off, a part of the test current Ix output from the voltage application circuit 30 does not flow to the first gate drive circuit 11. If the bidirectional switch 1 is normal, the gate voltage Vgx suddenly rises to the test voltage Vx immediately after the switching element Q1 is turned off. Then, the control circuit 32 operates the determination circuit 31 after stopping the output of the control signal CS3.
- the control circuit 32 preferably displays the result of the failure diagnosis received from the determination circuit 31 on a display device such as a liquid crystal display. Alternatively, the control circuit 32 may report the result of the failure diagnosis to the system that controls the operation of the load 9.
- the control circuit 32 reopens the output of the control signal CS1 in response to an instruction from the load control system, so that the first gate is connected to the first gate drive circuit 11.
- the control circuit 32 operates one of the diagnostic devices 3A to diagnose a failure of the pair of the first gate G1 and the first source S1, and then operates the other diagnostic device 3B to operate the second gate G2 and the second. It is preferable to diagnose the failure of the set of sources S2. Further, it is preferable that the control circuit 32 periodically performs the above-mentioned failure diagnosis.
- the diagnostic device 3 has a gate (first gate G1, second source S2) with respect to the source (first source S1, second source S2).
- the test voltage Vx is applied to the gate from the voltage application circuit 30 in a state where the second gate G2) is not reverse biased.
- the diagnostic apparatus 3 determines the failure of the bidirectional switch 1 by the determination circuit 31 based on the gate voltage (gate voltage Vgx) with respect to the source when the test voltage Vx is applied. That is, the switch system 20h constituting the cutoff device can diagnose the failure of the bidirectional switch 1 in a state where the bidirectional switch 1 is turned on and the power supply from the power source 7 to the load 9 is continued. Therefore, in the switch system 20h including the bidirectional switch 1, it is not necessary to stop the power supply from the power source 7 to the load 9 in order to diagnose the failure of the bidirectional switch 1.
- the diagnostic device 3 (3A) prevents the test current Ix from leaking toward the first gate drive circuit 11 by turning off the switching element Q1. As a result, fluctuations in the gate voltage Vgx taken into the determination circuit 31 can be suppressed, the time required for failure diagnosis can be shortened, and the accuracy of failure diagnosis can be improved.
- the determination circuit 31 included in the diagnostic device 3A outputs a signal for turning off the first gate G1 to the first gate drive circuit 11 from the control unit during the first period T1, the voltage of the first gate G1.
- a first determination unit that determines the state of the first gate G1 based on the first threshold voltage Vth1 and the first threshold voltage Vth1 may be configured.
- the determination circuit 31 included in the diagnostic device 3B outputs a signal for turning off the second gate G2 to the second gate drive circuit 12 from the control unit during the second period T1, the voltage of the second gate G2.
- a second determination unit that determines the state of the second gate G2 based on the second threshold voltage Vth2 and the second threshold voltage Vth2 may be configured.
- the diagnostic device 3 of the modified example is a switch system according to the ninth embodiment in that the ground terminal T23 of the integrated circuit 300 is electrically connected to the negative electrode of the negative power supply 4 together with the ground terminal T13 of the first gate drive circuit 11. It is different from the diagnostic device 3 for 20 hours. Further, the diagnostic device 3 of the modified example is a switch system according to the ninth embodiment in that a diode 301 is connected in the forward direction between the output terminal T22 of the integrated circuit 300 and the resistor (first resistor) Rg11.
- the diagnostic device 3 of the modified example has an embodiment in which a second resistor Rg12 is inserted between the first resistor Rg11 and the output terminal T12 of the first gate drive circuit 11 instead of the switching element Q1. This is different from the diagnostic device 3 of the switch system 20h according to 9. Except for these differences, the diagnostic device 3 of the modified example has the same configuration as the diagnostic device 3 of the switch system 20h according to the ninth embodiment. Therefore, the same components as those of the diagnostic device 3 of the switch system 20h according to the ninth embodiment are designated by the same reference numerals, and illustration and description thereof will be omitted as appropriate.
- FIG. 23 shows the states (on state and off state) of the bidirectional switch 1. Further, the second stage from the top in FIG. 23 shows the control signal CS1, and the third stage from the top shows the control signal CS2. The bottom row in FIG. 23 shows the gate voltage Vgx.
- the bidirectional switch 1 is turned on while maintaining the voltage at about 0V. Further, the control circuit 32 controls the voltage application circuit 30 in the stopped state by not outputting the control signal CS2.
- the diagnostic device 3 of the modified example when the first gate G1 is off, the potential of the output terminal T22 of the integrated circuit 300 is equal to the potential ( ⁇ Vee) of the output terminal T12 of the first gate drive circuit 11. Become. Therefore, there is a possibility that a leakage current will flow from the first gate G1 to the voltage application circuit 30. Therefore, in the diagnostic device 3 of the modified example, the diode 301 is inserted between the output terminal T22 of the integrated circuit 300 and the first resistor Rg11 in the direction of connecting the anode to the output terminal T22, thereby forming the voltage application circuit 30. It blocks the leakage current that flows.
- the control circuit 32 operates one of the diagnostic devices 3A to diagnose a failure of the pair of the first gate G1 and the first source S1, and then operates the other diagnostic device 3B to operate the second gate G2 and the second. It is preferable to diagnose the failure of the set of sources S2. Further, it is preferable that the control circuit 32 periodically performs the above-mentioned failure diagnosis.
- the diagnostic device 3 of the modified example has a simplified circuit configuration as compared with the diagnostic device 3 of the switch system 200h according to the ninth embodiment by not using the switching element Q1. Etc. can be planned.
- the switch system 20r of the reference example includes a bidirectional switch 1, a gate drive circuit (first gate drive circuit 11, second gate drive circuit 12) for driving the bidirectional switch 1, and a diagnostic device 6 of the reference example. ..
- the switch system 20r of the reference example is configured to open and close the power supply path 80 from the power supply 7 to the load 9 by the bidirectional switch 1 as in the switch system 20h according to the ninth embodiment. Since the bidirectional switch 1, the power source 7 and the load 9 are the same as the bidirectional switch 1, the power source 7 and the load 9 in the ninth embodiment, the description thereof will be omitted.
- the potential of the second source S2 is used as a reference.
- the potential of the first source S1 (potential difference between the potential of the first source S1 and the potential of the second source S2) is approximately 0 V.
- the potential difference between the potential of the second source S2 and the potential of the first source S1 is the first gate. The value corresponds to the forward voltage of the first diode structure between G1 and the first source S1.
- the diagnostic device 6 of the reference example controls the first gate drive circuit 11 to turn off the first gate G1 of the bidirectional switch 1, and sets the potential of the second source S2 and the potential of the first source S1. Compare the potential difference of. Then, the diagnostic device 6 of the reference example determines that the bidirectional switch 1 is normal if the potential difference between the potential of the second source S2 and the potential of the first source S1 is equal to or greater than the threshold value. Further, in the diagnostic device 6 of the reference example, if the potential difference between the potential of the second source S2 and the potential of the first source S1 is less than the threshold value, the bidirectional switch 1 (the first gate G1) has a short-circuit failure. Is determined.
- the diagnostic device 6 of the reference example directly establishes a diode structure (first diode structure) between the gate on the high potential side of the bidirectional switch 1 and the source (first gate G1 and first source S1). By diagnosing the above, the failure of the bidirectional switch 1 can be diagnosed more accurately.
- the bidirectional switch 1 may have a recess structure directly below each of the first gate G1 and the second gate G2 on the surface 115 of the second nitride semiconductor layer 105.
- each of the first p-type layer 191 and the second p-type layer 192 in the bidirectional switch 1 is not limited to the p-type AlGaN layer, but may be, for example, a p-type GaN layer or a p-type metal oxide semiconductor layer. It may be.
- the p-type metal oxide semiconductor layer is, for example, a NiO layer.
- the NiO layer may contain, for example, at least one alkali metal selected from the group of lithium, sodium, potassium, rubidium and cesium as an impurity. Further, the NiO layer may contain, for example, a transition metal such as silver or copper which becomes monovalent when added as an impurity.
- Each of the bidirectional switches 1 may include one or more nitride semiconductor layers between the buffer layer 103 and the first nitride semiconductor layer 104.
- the buffer layer 103 is not limited to a single layer structure, and may have, for example, a superlattice structure.
- the substrate 102 in the bidirectional switch 1 is not limited to a silicon substrate, and may be, for example, a GaN substrate, a SiC substrate, a sapphire substrate, or the like.
- the bidirectional switch 1 is not limited to the dual gate type bidirectional switch, and may be, for example, a common drain type bidirectional switch in which the drains of two FETs are connected to each other.
- the switch system (20; 20a; 20b; 20h) includes a bidirectional switch (1), a first gate drive circuit (11; 11a), and a second gate drive circuit (12; 12a). , A control unit (13; 13a), a first determination unit (21), and a second determination unit (22).
- the bidirectional switch (1) is on the first source (S1) side between the first source (S1), the second source (S2), and the first source (S1) and the second source (S2).
- It is on the second source (S2) side between the first gate (G1) corresponding to the first source (S1) and the first source (S1) and the second source (S2), and is on the second source (S2) side.
- the first gate drive circuit (11; 11a) is connected to the first gate (G1).
- the second gate drive circuit (12; 12a) is connected to the second gate (G2).
- the control unit (13; 13a) controls the first gate drive circuit (11; 11a) and the second gate drive circuit (12; 12a).
- the first determination unit (21) is in the first period (T1) when a signal for turning off the first gate (G1) is output from the control unit (13; 13a) to the first gate drive circuit (11; 11a).
- the state of the first gate (G1) is determined based on the voltage of the first gate (G1) and the first threshold voltage (Vth1).
- the second determination unit (22) is subjected to a second period (T2) during a second period (T2) in which a signal for turning off the second gate (G2) is output from the control unit (13) to the second gate drive circuit (12; 12a).
- the state of the second gate (G2) is determined based on the voltage of the second gate (G2) and the second threshold voltage (Vth2).
- the switch system (20; 20a; 20b; 20h) according to the first aspect can detect the state of the bidirectional switch (1).
- the first gate (G1) is the first p-type layer (191) and the first gate electrode (181).
- the second gate (G2) includes a second p-type layer (192) and a second gate electrode (182), which is a normally-off type JFET.
- the first gate drive circuit (11a) has a first gate resistor (R1), a first switch (SW1), and a second gate resistor (R2).
- the first gate resistor (R1) is connected to the first gate (G1).
- the first switch (SW1) is connected in series to the first gate resistor (R1) and is controlled by the control unit (13).
- the second gate resistor (R2) has a larger resistance value than the first gate resistor (R1).
- the second gate resistor (R2) is connected in parallel to the series circuit of the first gate resistor (R1) and the first switch (SW1).
- the second gate drive circuit (12a) has a third gate resistor (R3), a second switch (SW2), and a fourth resistor (R4).
- the third gate resistor (R3) is connected to the second gate (G2).
- the second switch (SW2) is connected in series to the third gate resistor (R3) and is controlled by the control unit (13).
- the fourth gate resistor (R4) has a larger resistance value than the third gate resistor (R3).
- the fourth gate resistor (R4) is connected in parallel to the series circuit of the third gate resistor (R3) and the second switch (SW2).
- the first determination unit (21) is a signal for turning on the first gate (G1) from the control unit (13a) and the first switch.
- the voltage of the first gate (G1) is lower than the first threshold voltage (Vth1) when the signal for turning on (SW1) is output, it is determined as abnormal.
- the first determination unit (21) is the first gate (G1) when the control unit (13) outputs a signal for turning on the first gate (G1) and a signal for turning off the first switch (SW1). ) Exceeds the first threshold voltage (Vth1), it is determined to be abnormal.
- the second determination unit (22) receives a signal for turning on the second gate (G2) and a signal for turning on the second switch (SW2) from the control unit (13a) when the second gate (G2) is output. ) Is lower than the second threshold voltage (Vth2), it is determined to be abnormal.
- the second determination unit (22) receives a signal for turning on the second gate (G2) and a signal for turning off the second switch (SW2) from the control unit (13), and the second gate (G2) ) Exceeds the second threshold voltage (Vth2), it is determined to be abnormal.
- the first gate (G1) cannot be changed from the off state to the on state, and the second gate (G2) is turned on from the off state. It is possible to know the occurrence of an abnormality that cannot be changed to the state.
- the switch system (20; 20a; 20b) according to the fourth aspect at least a part of the first period (T1) and the second period (T2) overlaps in any one of the first to third aspects. doing.
- the switch system (20; 20a; 20b) according to the fourth aspect has a bidirectional switch (1) as compared with a case where at least a part of the first period (T1) and the second period (T2) does not overlap. It is possible to shorten the time required to detect the state.
- the timing of the first period (T1) and the second period (T2) is different in any one of the first to third aspects.
- the switch system (20b) includes a plurality of bidirectional switches (1), a plurality of first determination units (21), and a second determination in any one of the first to fifth aspects.
- a plurality of units (22) are provided.
- a plurality of bidirectional switches (1) are connected in parallel.
- the plurality of first determination units (21) and the plurality of second determination units (22) have a one-to-one correspondence with the plurality of bidirectional switches (1).
- At least one bidirectional switch (1) among the plurality of bidirectional switches (1) is designated as the non-detection target bidirectional switch (1), and the non-detection target bidirectional switch (1) th While a current is being applied between the 1 source (S1) and the 2nd source (S2), the 1st gate (G1) of the bidirectional switch (1) to be detected among the plurality of bidirectional switches (1). ) And the state of the second gate (G2) are determined by the first determination unit (21) and the second determination unit (22), respectively.
- At least one bidirectional switch (1) among the plurality of bidirectional switches (1) is designated as a non-detection target bidirectional switch (1).
- the first gate (G1) of the bidirectional switch (1) In a state where a current is applied between the first source (S1) and the second source (S2) of the bidirectional switch (1), the first gate (G1) of the bidirectional switch (1) to be detected
- the state and the state of the second gate (G2) can be determined by the first determination unit (21) and the second determination unit (22), respectively.
- the switch system (20b) uses both of the bidirectional switches (1) to be detected among the plurality of bidirectional switches (1). Only the direction switch (1) is used, and all of the bidirectional switches (1) other than the bidirectional switch (1) to be detected are the bidirectional switches (1) to be non-detected.
- the switch system (20b) according to the seventh aspect can extend the life of each of the plurality of bidirectional switches (1).
- the switch system (20c) includes a bidirectional switch (1), a first gate drive circuit (11), a second gate drive circuit (12), a control unit (13), and a detection unit. (14) and.
- the bidirectional switch (1) is on the first source (S1) side between the first source (S1), the second source (S2), and the first source (S1) and the second source (S2). , It is on the second source (S2) side between the first gate (G1) corresponding to the first source (S1) and the first source (S1) and the second source (S2), and is on the second source (S2) side.
- the first gate drive circuit (11) is connected to the first gate (G1).
- the second gate drive circuit (12) is connected to the second gate (G2).
- the control unit (13) controls the first gate drive circuit (11) and the second gate drive circuit (12).
- the detection unit (14) is connected to the bidirectional switch (1).
- the switch system (20c) includes a plurality of sets of a bidirectional switch (1), a first gate drive circuit (11), a second gate drive circuit (12), a control unit (13), and a detection unit (14). In the switch system (20c), a plurality of bidirectional switches (1) are connected in parallel.
- Each of the plurality of detection units (14) is at least one bidirectional switch (1) other than the bidirectional switch (1) included in the same set as the detection unit (14) among the plurality of bidirectional switches (1).
- the control unit (13) included in the same set as the detection unit (14) turns off the first gate (G1) of the bidirectional switch (1) included in the same set as the detection unit (14). It is in a state of outputting a signal to turn on the second gate (G2) and outputting a signal to turn on the second gate (G2).
- the control unit (13) included in the same set as the detection unit (14) turns off the second gate (G2) of the bidirectional switch (1) included in the same set as the detection unit (14). It is in a state of outputting a signal to turn on the first gate (G1) and outputting a signal to turn on the first gate (G1).
- the switch system (20c) according to the eighth aspect can detect the state of the bidirectional switch (1).
- each of the plurality of control units (13) is a bidirectional switch included in the same set as the control unit (13) in the first state.
- a first off voltage for state detection is applied to the first gate (G1) of (1), and in the second state, the second gate of the bidirectional switch (1) included in the same set as the control unit (13).
- a second off voltage for state detection is applied to (G2).
- the difference between the first threshold voltage (Vth1) and the first off voltage is larger than the voltage difference of the bidirectional switch (1).
- the difference between the second threshold voltage (Vth2) and the second off voltage is larger than the voltage difference of the bidirectional switch (1).
- each of the plurality of detection units (14) is a second bidirectional switch (1) included in the same set as the detection unit (14). Judgment to determine the state of the bidirectional switch (1) included in the same set as the detection unit (14) based on the current flowing between the first source (S1) and the second source (S2) and a predetermined value. It has a part (15).
- each of the plurality of detection units (14) has a determination unit (15).
- Each of the plurality of determination units (15) is the first of the bidirectional switches (1) in which the control unit (13) included in the same set as the determination unit (15) is included in the same set as the determination unit (15).
- the first of the bidirectional switches (1) included in the same set as the determination unit (15) Based on the current flowing between the source (S1) and the second source (S2) and the first predetermined value, it is determined whether or not there is an abnormality in the bidirectional switch (1) included in the same set as the determination unit (15).
- Each of the plurality of determination units (15) is the first of the bidirectional switches (1) in which the control unit (13) included in the same set as the determination unit (15) is included in the same set as the determination unit (15).
- the current flowing between the first source (S1) and the second source (S2) of the bidirectional switch (1) included in the same set as the determination unit (15) and the second predetermined value are used. It is determined whether or not there is an abnormality in the bidirectional switch (1) included in the same set as the determination unit (15).
- each of the plurality of detection units (14) is connected in series with the bidirectional switch (1) included in the same set as the detection unit (14). Includes a resistor (16) connected to.
- the switch system (20c) can detect the current flowing through the bidirectional switch (1) by the voltage across the resistor (16).
- each of the plurality of determination units sets the voltage across the resistor (16) included in the determination unit (15) as an absolute value. It includes a conversion circuit (151) for conversion and a comparison circuit (152) for comparing an absolute value with a predetermined threshold voltage.
- the switch system (20c) determines whether or not the current flowing through the bidirectional switch (1) is less than a predetermined value regardless of the direction of the current flowing through the bidirectional switch (1). It becomes possible to do.
- each of the plurality of resistors (16) is connected to a bidirectional switch (1) included in the same set as the resistor (16). It has a first end (16A) and a second end (16B) opposite to the first end (16A).
- Each of the plurality of determination units (15) compares the potential of the first end (16A) with the potential of the second end (16B) with reference to the potential of the second end (16B) of the resistor (16).
- the second comparison circuit (17B) that compares the potential of the second end (16B) and the potential of the first end (16A) with reference to the potential of the comparison circuit (17A) and the first end (16A) of the resistor (16).
- the switch system (20c) can determine whether or not a current is flowing regardless of the direction of the current flowing through the bidirectional switch (1).
- each resistor (16) of the plurality of detection units (14) is a bidirectional switch included in the same set as the detection unit (14). Connected to the first resistor (161) connected to the first source (S1) of (1) and the second source (S2) of the bidirectional switch (1) included in the same set as the detection unit (14). Includes a second resistor (162) that has been made. In each of the plurality of detection units (14), the voltage across the first resistor (161) sets the first reference voltage when the control unit (13) included in the same set as the detection unit (14) is in the first state.
- the voltage across the second resistor (162) when the first determination circuit (18A), which determines that the voltage exceeds the limit, and the control unit (13) included in the same set as the detection unit (14) are in the second state.
- a second determination circuit (18B) which determines that an abnormality occurs when the voltage exceeds the second reference voltage.
- the control unit (13) outputs a signal for turning off the first gate (G1) of the bidirectional switch (1) and a signal for turning on the second gate (G2).
- the first determination circuit (18A) it is possible to determine whether or not a current has flowed in the direction from the second source (S2) to the first source (S1) of the bidirectional switch (1). it can.
- the control unit (13) has a signal for turning off the second gate (G2) of the bidirectional switch (1) and a signal for turning on the first gate (G1). Is output, in the second determination circuit (18B), it is determined whether or not a current has flowed in the direction from the first source (S1) to the second source (S2) of the bidirectional switch (1). be able to.
- each of the plurality of detection units (14) is the temperature of the bidirectional switch (1) included in the same set as the detection unit (14).
- the temperature detection unit (19) for detecting the above is included.
- the temperature detected by the temperature detection unit (19) exceeded the threshold temperature when the control unit (13) included in the same set as the detection unit (14) was in the first state.
- the bidirectional switch (1) included in the same set as the detection unit (14) is determined to be abnormal.
- the temperature detected by the temperature detection unit (19) exceeded the threshold temperature when the control unit (13) included in the same set as the detection unit (14) was in the second state. In this case, the bidirectional switch (1) included in the same set as the detection unit (14) is determined to be abnormal.
- the switch system (20f) can determine the presence or absence of an abnormality related to the current of the bidirectional switch (1) by the temperature change of the bidirectional switch (1).
- the first gate (G1) is the first p-type layer (191) and the first gate electrode. It is a normally-off type JFET including (181) and a second gate (G2) including a second p-type layer (192) and a second gate electrode (182).
- Each of the plurality of detection units (14) includes a first detection unit (14A) and a second detection unit (14B).
- the first detection unit (14A) is the second gate (1) of the bidirectional switch (1) in which the control unit (13) included in the same set as the detection unit (14) is included in the same set as the detection unit (14).
- the second detection unit (14B) is the first gate (1) of the bidirectional switch (1) in which the control unit (13) included in the same set as the detection unit (14) is included in the same set as the detection unit (14).
- the control unit (13) included in the same set as the detection unit (14) is included in the same set as the detection unit (14).
- a signal for turning off G1 is output and a signal for turning on the second gate (G2) is being output, it is included in the same set as the detection unit (14) based on the voltage of the second gate (G2).
- the energized state between the first source (S1) and the second source (S2) of the bidirectional switch (1) is detected.
- each of the plurality of first gate drive circuits (11) is included in the same set as the first gate drive circuit (11).
- the first gate resistor (Rg1) connected to the first gate (G1) of the switch (1) is included.
- Each of the plurality of second gate drive circuits (12) is connected to the second gate (G2) of the bidirectional switch (1) included in the same set as the second gate drive circuit (12).
- Each of the plurality of first detection units (14A) has a voltage across a first gate resistor (Rg1) connected to a bidirectional switch (1) included in the same set as the first detection unit (14A).
- the bidirectional switch (1) included in the same set as the first detection unit (14A) is determined to be abnormal.
- Each of the plurality of second detection units (14B) has a voltage across a second gate resistor (Rg2) connected to a bidirectional switch (1) included in the same set as the second detection unit (14B). 2
- the bidirectional switch (1) included in the same set as the second detection unit (14B) is determined to be abnormal.
- each of the plurality of control units (13) is the control unit.
- a signal for turning off the first gate (G1) of the bidirectional switch (1) included in the same set as the control unit (13) is output from the first gate drive circuit (11) included in the same set as (13).
- the period for outputting the signal to be turned off and the period for outputting the signal to be turned off are performed at different timings.
- the switch system (20b; 20c; 20d; 20e; 20f; 20g) is a controller (8) that controls a plurality of control units (13) in any one of the eighth to eighteenth aspects. Further prepare.
- the controller (8) controls the plurality of control units (13) so that the plurality of detection units (14) detect the state of the bidirectional switch (1) included in the same set at different timings.
- the diagnostic device (3) diagnoses a failure of the semiconductor switch (bidirectional switch 1).
- the semiconductor switch (bidirectional switch 1) has at least a gate (first gate G1; second gate G2) and a source (first source S1; second source S2), and the gate is reverse-biased with respect to the source. It is a closed type that does not allow current to flow through the source when it is present and allows current to flow through the source when the gate is not reverse biased with respect to the source.
- the diagnostic device (3) according to the twenty-first aspect includes a voltage application circuit (30) that applies a diagnostic test voltage (Vx) to the gate in a state where the gate is not reverse-biased with respect to the source.
- the diagnostic device (3) according to the 21st aspect determines the failure of the semiconductor switch (bidirectional switch 1) based on the gate voltage (gate voltage Vgx) with respect to the source when the test voltage (Vx) is applied.
- the determination circuit (31) is provided.
- the gate is not reverse-biased even when the test voltage (Vx) is applied to the gate from the voltage application circuit (30), so that the power supply (7) is transferred to the load (9).
- the failure of the semiconductor switch (bidirectional switch 1) can be diagnosed while the power supply is continued.
- the diagnostic device (3) according to the 22nd aspect of the present disclosure can be realized in combination with the 21st aspect.
- the test voltage (Vx) is higher than the forward voltage of the diode (pin diode structure) formed between the gate and the source in the semiconductor switch (bidirectional switch 1). It is preferable that the voltage is not low.
- the diagnostic device (3) uses the forward voltage of the diode formed between the gate and the source as a criterion for determination, so that the failure of the semiconductor switch (bidirectional switch 1) can be more accurately performed. Can be diagnosed.
- the diagnostic device (3) according to the 23rd aspect of the present disclosure can be realized in combination with the 21st or 22nd aspect.
- the determination circuit (31) determines whether or not the semiconductor switch (bidirectional switch 1) has a failure and the type of the failure.
- the diagnostic device (3) makes it easy to deal with a failure of a semiconductor switch (bidirectional switch 1) by determining not only the presence or absence of a failure but also the type of failure (for example, short-circuit failure and open failure). Can be done.
- the diagnostic device (3) according to the 24th aspect of the present disclosure can be realized by combining with any of the 21st to 23rd aspects.
- the diagnostic device (3) can prevent a leakage current from flowing during application of the test voltage (Vx) to the electric circuit for applying the drive voltage for reverse bias to the gate. ..
- the diagnostic device (3) according to the 25th aspect of the present disclosure can be realized in combination with the 24th aspect.
- the diagnostic device (3) according to the 25th aspect preferably includes a switching element (Q1) that opens and closes an electric circuit for applying a driving voltage to the gate.
- the determination circuit (31) preferably controls the switching element (Q1) to open the electric circuit.
- the diagnostic device (3) according to the 25th aspect can reliably open the electric circuit in a short time.
- the diagnostic device (3) according to the 26th aspect of the present disclosure can be realized by combining with any of the 21st to 23rd aspects.
- the voltage application circuit (30) applies a test voltage (Vx) to the gate via a rectifying element (diode 301).
- the diagnostic device (3) according to the 26th aspect can prevent a leakage current from flowing from the gate to the voltage application circuit (30).
- the diagnostic device (3) according to the 27th aspect of the present disclosure can be realized in combination with the 26th aspect.
- the first resistor (Rg11) electrically connected between the rectifying element and the gate and the first resistor (Rg11) are electrically connected in series. It is preferable to have a second resistor (Rg12).
- the second resistor (Rg12) is preferably inserted in the electric circuit for applying the drive voltage for reverse bias to the gate.
- the diagnostic device (3) according to the 27th aspect can simplify the circuit configuration as compared with the case where the electric circuit is opened by the switching element (Q1).
- the breaking device (switch system 20h) includes a semiconductor switch (bidirectional switch 1) that opens and closes a power supply path (80) from a power source (7) to a load (9), and 21st to 21st.
- a diagnostic device (3) according to any of the 27th aspects is provided.
- the breaking device can diagnose a failure of the semiconductor switch (bidirectional switch 1) in a state where power is continuously supplied from the power supply (7) to the load (9).
- the breaking device (switch system 20h) according to the 29th aspect of the present disclosure can be realized in combination with the 28th aspect.
- the semiconductor switch (bidirectional switch 1) has a first direction (A1) from the power supply (7) to the load (9) and a power supply from the load (9). It is preferable that the current can be cut off in the two directions (A2) of the second direction (A2) to (7).
- the breaking device (switch system 20h) can cut off the current in both directions between the power supply (7) and the load (9).
- the breaking device (switch system 20h) according to the thirtieth aspect of the present disclosure can be realized in combination with the 29th aspect.
- the semiconductor switch (bidirectional switch 1) is preferably a dual gate type having two sets of gate and source combinations.
- the breaking device (switch system 20h) according to the thirtieth aspect is provided with independent semiconductor switches in the direction from the power supply (7) to the load (9) and in the direction from the load (9) to the power supply (7). Compared with the case, it is possible to simplify the circuit configuration while making it possible to cut off the current in both directions between the power supply (7) and the load (9).
- the breaking device (switch system 20h) according to the 31st aspect of the present disclosure can be realized by combining with any of the 28th to 30th aspects.
- the voltage supplied from the power supply (7) to the load (9) via the semiconductor switch (bidirectional switch 1) is a DC voltage.
- the breaking device (switch system 20h) according to the thirty-first aspect uses a semiconductor switch (bidirectional switch 1) to cut off the electric circuit from the power supply (7) to the load (9) without generating an arc. Can be done.
- the diagnostic method according to the 32nd aspect of the present disclosure is a diagnostic method for diagnosing a failure of a semiconductor switch (bidirectional switch 1).
- the semiconductor switch (bidirectional switch 1) has at least a gate and a source, does not pass current to the source when the gate is reverse biased with respect to the source, and is not reverse biased with respect to the source. It is a normally closed type that can pass an electric current to the source.
- the diagnostic method according to the 32nd aspect includes a procedure of applying a diagnostic test voltage (Vx) to the gate in a state where the gate is not reverse biased with respect to the source.
- the diagnostic method according to the 32nd aspect includes a procedure for determining a failure of the semiconductor switch (bidirectional switch 1) based on the voltage of the gate with respect to the source when the test voltage (Vx) is applied.
- the diagnostic method according to the 32nd aspect can diagnose the failure of the semiconductor switch (bidirectional switch 1) in a state where the power supply from the power supply (7) to the load (9) is continued.
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- Power Conversion In General (AREA)
- Electronic Switches (AREA)
Abstract
双方向スイッチの状態を検知可能なスイッチシステムを抑制する。スイッチシステム(20)は、双方向スイッチ(1)と、第1ゲート駆動回路(11)と、第2ゲート駆動回路(12)と、制御部(13)と、第1判定部(21)と、第2判定部(22)と、を備える。双方向スイッチ(1)は、第1ソース(S1)と、第2ソース(S2)と、第1ゲート(G1)と、第2ゲート(G2)と、を有する。第1判定部(21)は、制御部(13)から第1ゲート駆動回路(11)に第1ゲート(G1)をオフする信号が出力されている第1期間に、第1ゲート(G1)の電圧と第1閾値電圧とに基づいて第1ゲート(G1)の状態を判定する。第2判定部(22)は、制御部(13)から第2ゲート駆動回路(12)に第2ゲート(G2)をオフする信号が出力されている第2期間に、第2ゲート(G2)の電圧と第2閾値電圧とに基づいて第2ゲート(G2)の状態を判定する。
Description
本開示は、スイッチシステムに関し、より詳細には、双方向スイッチを備えるスイッチシステムに関する。
特許文献1は、電源と負荷との間の通電経路上に直列に挿入される第1のトランジスタ及び第2のトランジスタと、第1のトランジスタ及び第2のトランジスタを診断する診断回路と、を備える半導体装置を開示している。
診断回路は、電圧印加回路と、電圧判定回路と、を有する。電圧印加回路は、第1のトランジスタ及び第2のトランジスタが共にオフに制御された状態で、第1のトランジスタと第2のトランジスタの共通接続ノードに診断用電位を印加する。電圧判定回路は、共通接続ノードに印加された診断用電位の変化を検出することで、第1のトランジスタ及び第2のトランジスタのショート故障の有無を判定する。
特許文献1に開示された半導体装置の備える診断回路は、共通接続ノードに診断用電圧を印加して診断するので、例えばデュアルゲートの双方向スイッチのような共通接続ノードのない双方向スイッチの場合は診断できない。よって、双方向スイッチの診断方法として、共通接続ノード以外を利用する方法が望まれることがある。
本開示の目的は、双方向スイッチの状態を検知可能なスイッチシステムを提供することにある。
本開示に係る一態様のスイッチシステムは、双方向スイッチと、第1ゲート駆動回路と、第2ゲート駆動回路と、制御部と、第1判定部と、第2判定部と、を備える。前記双方向スイッチは、第1ソースと、第2ソースと、前記第1ソースと前記第2ソースとの間において前記第1ソース側にあり、前記第1ソースに対応する第1ゲートと、前記第1ソースと前記第2ソースとの間において前記第2ソース側にあり、前記第2ソースに対応する第2ゲートと、を有する。前記第1ゲート駆動回路は、前記第1ゲートに接続されている。前記第2ゲート駆動回路は、前記第2ゲートに接続されている。前記制御部は、前記第1ゲート駆動回路と前記第2ゲート駆動回路とを制御する。前記第1判定部は、前記制御部から前記第1ゲート駆動回路に前記第1ゲートをオフする信号が出力されている第1期間に、前記第1ゲートの電圧と第1閾値電圧とに基づいて前記第1ゲートの状態を判定する。前記第2判定部は、前記制御部から前記第2ゲート駆動回路に前記第2ゲートをオフする信号が出力されている第2期間に、前記第2ゲートの電圧と第2閾値電圧とに基づいて前記第2ゲートの状態を判定する。
本開示に係る一態様のスイッチシステムは、双方向スイッチと、第1ゲート駆動回路と、第2ゲート駆動回路と、制御部と、検知部と、を備える。前記双方向スイッチは、第1ソースと、第2ソースと、前記第1ソースと前記第2ソースとの間において前記第1ソース側にあり、前記第1ソースに対応する第1ゲートと、前記第1ソースと前記第2ソースとの間において前記第1ソース側にあり、前記第2ソースに対応する第2ゲートと、を有する。前記第1ゲート駆動回路は、前記第1ゲートに接続されている。前記第2ゲート駆動回路は、前記第2ゲートに接続されている。前記制御部は、前記第1ゲート駆動回路と前記第2ゲート駆動回路とを制御する。前記検知部は、前記双方向スイッチに接続されている。前記スイッチシステムは、前記双方向スイッチと前記第1ゲート駆動回路と前記第2ゲート駆動回路と前記制御部と前記検知部とのセットを複数備える。前記スイッチシステムでは、前記複数の双方向スイッチが並列接続されている。前記複数の検知部の各々は、前記複数の双方向スイッチのうち当該検知部と同じセットに含まれる双方向スイッチ以外の少なくとも1つの双方向スイッチが導通状態のときに、第1状態と、第2状態と、のそれぞれにおいて、当該検知部と同じセットに含まれる双方向スイッチの状態を検知する。前記第1状態は、当該検知部と同じセットに含まれる制御部が当該検知部と同じセットに含まれる双方向スイッチの第1ゲートをオフする信号を出力し、第2ゲートをオンする信号を出力している状態である。前記第2状態は、当該検知部と同じセットに含まれる制御部が当該検知部と同じセットに含まれる双方向スイッチの第2ゲートをオフする信号を出力し、第1ゲートをオンする信号を出力している状態である。
(実施形態1)
以下では、実施形態1に係るスイッチシステム20について、図1~4に基づいて説明する。
以下では、実施形態1に係るスイッチシステム20について、図1~4に基づいて説明する。
(1)概要
スイッチシステム20は、図1に示すように、双方向スイッチ1を備える。双方向スイッチ1は、第1ソースS1と、第2ソースS2と、第1ソースS1に対応する第1ゲートG1と、第2ソースS2に対応する第2ゲートG2と、を有する。スイッチシステム20は、第1外部接続端子Tm1と、第2外部接続端子Tm2と、を備えている。第1外部接続端子Tm1は、第1ソースS1に接続されている。第2外部接続端子Tm2は、第2ソースS2に接続されている。スイッチシステム20では、第1外部接続端子Tm1と第2外部接続端子Tm2との間には、例えば、負荷と電源との直列回路を含む負荷回路が接続される。したがって、スイッチシステム20では、双方向スイッチ1の第1ソースS1と第2ソースS2との間には、例えば、負荷と電源との直列回路を含む負荷回路が接続される。電源は、例えば、交流電源である。
スイッチシステム20は、図1に示すように、双方向スイッチ1を備える。双方向スイッチ1は、第1ソースS1と、第2ソースS2と、第1ソースS1に対応する第1ゲートG1と、第2ソースS2に対応する第2ゲートG2と、を有する。スイッチシステム20は、第1外部接続端子Tm1と、第2外部接続端子Tm2と、を備えている。第1外部接続端子Tm1は、第1ソースS1に接続されている。第2外部接続端子Tm2は、第2ソースS2に接続されている。スイッチシステム20では、第1外部接続端子Tm1と第2外部接続端子Tm2との間には、例えば、負荷と電源との直列回路を含む負荷回路が接続される。したがって、スイッチシステム20では、双方向スイッチ1の第1ソースS1と第2ソースS2との間には、例えば、負荷と電源との直列回路を含む負荷回路が接続される。電源は、例えば、交流電源である。
スイッチシステム20は、双方向スイッチ1の他に、制御システム10を備える。制御システム10は、第1ゲート駆動回路11と、第2ゲート駆動回路12と、制御部13と、を備える。第1ゲート駆動回路11は、第1ゲートG1に接続されている。第2ゲート駆動回路12は、第2ゲートG2に接続されている。制御部13は、第1ゲート駆動回路11と第2ゲート駆動回路12とを制御する。
また、制御システム10は、第1判定部21と、第2判定部22と、を更に備える。第1判定部21は、双方向スイッチ1の第1ゲートG1の状態を判定する。第2判定部22は、双方向スイッチ1の第2ゲートG2の状態を判定する。
(2)スイッチシステムの各構成要素
(2.1)双方向スイッチ
双方向スイッチ1は、例えば、デュアルゲート双方向スイッチである。デュアルゲート双方向スイッチは、1チップの半導体スイッチ素子である。双方向スイッチ1は、例えば、図2に示すように、基板102と、第1窒化物半導体層104と、第2窒化物半導体層105と、第1ソース電極171と、第1ゲート電極181と、第2ゲート電極182と、第2ソース電極172と、第1p型層191と、第2p型層192と、を備える。
(2.1)双方向スイッチ
双方向スイッチ1は、例えば、デュアルゲート双方向スイッチである。デュアルゲート双方向スイッチは、1チップの半導体スイッチ素子である。双方向スイッチ1は、例えば、図2に示すように、基板102と、第1窒化物半導体層104と、第2窒化物半導体層105と、第1ソース電極171と、第1ゲート電極181と、第2ゲート電極182と、第2ソース電極172と、第1p型層191と、第2p型層192と、を備える。
双方向スイッチ1における第1ゲートG1は、第1ゲート電極181と、第1p型層191と、を含む。また、双方向スイッチ1における第2ゲートG2は、第2ゲート電極182と、第2p型層192と、を含む。双方向スイッチ1は、デュアルゲート型のGaN系GIT(Gate Injection Transistor)である。第1窒化物半導体層104は、例えば、GaN層である。第2窒化物半導体層105は、例えば、AlGaN層である。第1p型層191は、例えば、p型AlGaN層である。第2p型層192は、例えば、p型AlGaN層である。
第1窒化物半導体層104は、基板102上に形成されている。第2窒化物半導体層105は、第1窒化物半導体層104上に形成されている。第2窒化物半導体層105のバンドギャップは、第1窒化物半導体層104のバンドギャップよりも大きい。第1ソース電極171は、第2窒化物半導体層105上に形成されている。第1ゲート電極181は、第2窒化物半導体層105上に形成されており、第1ソース電極171から離れている。第2ゲート電極182は、第2窒化物半導体層105上に形成されており、第1ゲート電極181から見て第1ソース電極171とは反対側において第1ゲート電極181から離れている。第2ソース電極172は、第2窒化物半導体層105上に形成されており、第2ゲート電極182から見て第1ゲート電極181とは反対側において第2ゲート電極182から離れている。第1p型層191は、第1ゲート電極181と第2窒化物半導体層105との間に介在している。第2p型層192は、第2ゲート電極182と第2窒化物半導体層105との間に介在している。双方向スイッチ1では、基板102上に、第1窒化物半導体層104と第2窒化物半導体層105と第1p型層191及び第2p型層192とを含む積層体110が形成されている。
基板102は、例えば、シリコン基板である。基板102は、第1主面121と、第1主面121とは反対側の第2主面122と、を有する。双方向スイッチ1では、積層体110は、基板102の第1主面121上に形成されている。
第1窒化物半導体層104は、バッファ層103を介して基板102上に形成されている。ここにおいて、上述の積層体110は、バッファ層103を含む。積層体110では、バッファ層103、第1窒化物半導体層104及び第2窒化物半導体層105は、基板102側からこの順に並んでいる。また、積層体110は、第2窒化物半導体層105上に形成されている第1p型層191及び第2p型層192を含んでいる。バッファ層103は、例えば、アンドープのGaN層である。また、第1窒化物半導体層104を構成するGaN層は、例えば、アンドープのGaN層である。また、第2窒化物半導体層105を構成するAlGaN層は、例えば、アンドープのAlGaN層である。バッファ層103、第1窒化物半導体層104及び第2窒化物半導体層105のそれぞれは、MOVPE(Metal Organic Vapor Phase Epitaxy)等による成長時に不可避的に混入されるMg、H、Si、C、O等の不純物が存在してもよい。
第1p型層191及び第2p型層192は、第2窒化物半導体層105の表面115の一部のみを覆っている。したがって、第2窒化物半導体層105の表面115は、第1p型層191及び第2p型層192に覆われている領域と、第1p型層191及び第2p型層192に覆われていない領域と、を含む。第1p型層191と第2p型層192とは、互いに離れている。
双方向スイッチ1では、第2窒化物半導体層105は、第1窒化物半導体層104とともにヘテロ接合部HJ1を構成する。第1窒化物半導体層104においては、ヘテロ接合部HJ1の近傍に、2次元電子ガス(Two-Dimensional Electron Gas)が発生している。2次元電子ガスを含む領域(以下、「2次元電子ガス層」ともいう)は、nチャネル層(電子伝導層)として機能することが可能である。双方向スイッチ1では、第1p型層191と第2窒化物半導体層105とnチャネル層とで、第1ダイオード構造(第1pinダイオード構造)を構成している。また、双方向スイッチ1では、第2p型層192と第2窒化物半導体層105とnチャネル層とで、第2ダイオード構造(第2pinダイオード構造)を構成している。
第1ソース電極171及び第2ソース電極172は、第2窒化物半導体層105の表面115において第1p型層191及び第2p型層192に覆われていない領域に形成されている。第1ソース電極171と第2ソース電極172とは、互いに離れている。第1ソース電極171及び第2ソース電極172は、ヘテロ接合部HJ1と電気的に接続されている。ここにおいて、「電気的に接続されている」とはオーミック接触していることを意味する。第1ソース電極171及び第2ソース電極172の各々は、例えば、TiとAlとを含んでいる。
第1ゲート電極181は、第1p型層191を介して第2窒化物半導体層105上に形成されている。また、第2ゲート電極182は、第2p型層192を介して第2窒化物半導体層105上に形成されている。第1ゲート電極181と第2ゲート電極182との距離は、第1p型層191と第2p型層192との距離よりも長い。第1ゲート電極181及び第2ゲート電極182の各々は、第2窒化物半導体層105の表面115に沿った方向において、対応する第1ソース電極171及び第2ソース電極172それぞれから離れている。第1ゲート電極181及び第2ゲート電極182は、例えば、第1p型層191及び第2p型層192にそれぞれオーミック接触している。第1ゲート電極181及び第2ゲート電極182の各々は、例えば、PdとAuとを含んでいる。
双方向スイッチ1では、第2窒化物半導体層105の表面115に沿った一方向において、第1ソース電極171、第1ゲート電極181、第2ゲート電極182及び第2ソース電極172が、この順に並んでいる。第1ソース電極171、第1ゲート電極181、第2ゲート電極182及び第2ソース電極172は、上記一方向において互いに離れている。
以下では、説明の便宜上、第1ゲートG1と第1ソースS1との間に第1ソースS1を基準として第1閾値電圧Vth1(図3参照)未満の電圧が印加されている状態を、第1ゲートG1がオフ状態ともいう。また、第1ゲートG1と第1ソースS1との間に第1ソースS1を基準として第1閾値電圧Vth1以上の電圧が印加されている状態を、第1ゲートG1がオン状態ともいう。また、第2ゲートG2と第2ソースS2との間に第2ソースSを基準として第2閾値電圧Vth2(図3参照)未満の電圧が印加されている状態を、第2ゲートG2がオフ状態ともいう。また、第2ゲートG2と第2ソースS2との間に第2ソースS2を基準として第2閾値電圧Vth2以上の電圧が印加されている状態を、第2ゲートG2がオン状態ともいう。
双方向スイッチ1は、ノーマリオフ型のJFET(Junction Field Effect Transistor)であるが、これに限らず、ノーマリオン型のJFETであってもよい。
双方向スイッチ1は、第1ゲートG1及び第2ゲートG2それぞれに与えられる第1ゲート電圧(第1ゲートG1の電圧)及び第2ゲート電圧(第2ゲートG2の電圧)の組み合わせに応じて、双方向オン状態と、双方向オフ状態と、第1のダイオード状態と、第2のダイオード状態と、を切替可能である。第1ゲート電圧は、第1ゲートG1と第1ソースS1との間に印加される電圧である。第2ゲート電圧は、第2ゲートG2と第2ソースS2との間に印加される電圧である。双方向オン状態は、双方向(第1方向A1及び第1方向A1とは反対の第2方向A2)の電流を通過させる状態である。双方向オフ状態は、双方向の電流を阻止する状態である。第1のダイオード状態は、第1方向A1の電流を通過させる状態である。第2のダイオード状態は、第2方向A2の電流を通過させる状態である。第1方向A1の電流は、第1ソースS1から第2ソースS2に向かう電流である。第2方向A2の電流は、第2ソースS2から第1ソースS1に向かう電流である。
双方向スイッチ1では、第1ゲートG1がオン状態で、かつ第2ゲートG2がオン状態である場合に双方向オン状態となる。双方向スイッチ1では、第1ゲートG1がオフ状態で、かつ第2ゲートG2がオフ状態である場合に双方向オフ状態となる。双方向スイッチ1では、第1ゲートG1がオフ状態で、かつ第2ゲートG2がオン状態である場合に第1のダイオード状態となる。双方向スイッチ1では、第1ゲートG1がオン状態で、かつ第2ゲートG2がオフ状態である場合に第2のダイオード状態となる。
(2.2)制御システム
制御システム10は、図1に示すように、第1ゲート駆動回路11と、第2ゲート駆動回路12と、制御部13と、を備える。
制御システム10は、図1に示すように、第1ゲート駆動回路11と、第2ゲート駆動回路12と、制御部13と、を備える。
(2.2.1)第1ゲート駆動回路
第1ゲート駆動回路11は、双方向スイッチ1の第1ゲートG1に接続されている。第1ゲート駆動回路11は、例えば、第1ゲートG1に接続されている第1ゲート抵抗Rg1(図4参照)を含む。第1ゲート駆動回路11は、第1ゲートG1と第1ソースS1との間に接続されており、第1ゲートG1と第1ソースS1との間に、第1ソースS1を基準電位側として第1ゲートG1を高電位側とする第1ゲート電圧を与える。
第1ゲート駆動回路11は、双方向スイッチ1の第1ゲートG1に接続されている。第1ゲート駆動回路11は、例えば、第1ゲートG1に接続されている第1ゲート抵抗Rg1(図4参照)を含む。第1ゲート駆動回路11は、第1ゲートG1と第1ソースS1との間に接続されており、第1ゲートG1と第1ソースS1との間に、第1ソースS1を基準電位側として第1ゲートG1を高電位側とする第1ゲート電圧を与える。
(2.2.2)第2ゲート駆動回路
第2ゲート駆動回路12は、双方向スイッチ1の第2ゲートG2に接続されている。第2ゲート駆動回路12は、例えば、第2ゲートG1に接続されている第2ゲート抵抗Rg2(図4参照)を含む。第2ゲート駆動回路12は、第2ゲートG2と第2ソースS2との間に接続されており、第2ゲートG2と第2ソースS2との間に、第2ソースS2を基準電位側として第2ゲートG2を高電位側とする第2ゲート電圧を与える。
第2ゲート駆動回路12は、双方向スイッチ1の第2ゲートG2に接続されている。第2ゲート駆動回路12は、例えば、第2ゲートG1に接続されている第2ゲート抵抗Rg2(図4参照)を含む。第2ゲート駆動回路12は、第2ゲートG2と第2ソースS2との間に接続されており、第2ゲートG2と第2ソースS2との間に、第2ソースS2を基準電位側として第2ゲートG2を高電位側とする第2ゲート電圧を与える。
(2.2.3)制御部
制御部13は、第1ゲート駆動回路11及び第2ゲート駆動回路12を制御する。
制御部13は、第1ゲート駆動回路11及び第2ゲート駆動回路12を制御する。
制御部13は、動作モードとして、通常モードと、第1判定モードと、第2判定モードと、を有する。制御部13は、通常モードでは、第1ゲート駆動回路11に第1ゲートG1をオンする信号を出力するとともに、第2ゲート駆動回路12に第2ゲートG2をオンする信号を出力する。第1ゲートG1をオンする信号は、第1ゲート駆動回路11から第1ゲートG1に与える第1ゲート電圧を第1閾値電圧Vth1よりも大きくする電圧レベルの電圧信号である。第2ゲートG2をオンする信号は、第2ゲート駆動回路12から第2ゲートG2に与える第2ゲート電圧を第2閾値電圧Vth2よりも大きくする電圧レベルの電圧信号である。
制御部13は、第1判定モードでは、第1ゲート駆動回路11に第1ゲートG1をオフする信号を第1期間T1の間だけ出力する。第1ゲートG1をオフする信号は、第1ゲート駆動回路11から第1ゲートG1へ与える第1ゲート電圧を第1閾値電圧Vth1未満とする電圧レベルの電圧信号であり、例えば、0Vの電圧信号である。第1ゲートG1の状態は、例えば、第1ゲートG1を正常にオフさせることができる異常なしの状態と、第1ゲートG1を正常にオフさせることができない異常ありの状態と、を含む。スイッチシステム20では、第1ゲートG1の状態が異常ありの状態の場合、双方向スイッチ1が故障している又は第1ゲート駆動回路11が故障している。
また、制御部13は、第2判定モードでは、第2ゲート駆動回路12に第2ゲートG2をオフする信号を第2期間T2の間だけ出力する。第2ゲートG2をオフする信号は、第2ゲート駆動回路12から第2ゲートG2へ与える第2ゲート電圧を第2閾値電圧Vth2未満とする電圧レベルの電圧信号であり、例えば、0Vの電圧信号である。第2ゲートG2の状態は、例えば、第2ゲートG2を正常にオフさせることができる異常なしの状態と、第2ゲートG2を正常にオフさせることができない異常ありの状態と、を含む。スイッチシステム20では、第2ゲートG2の状態が異常ありの状態の場合、双方向スイッチ1が故障している又は第2ゲート駆動回路12が故障している。
制御部13は、図3に示すように、第1期間T1と第2期間T2とのタイミングを異ならせて第1期間T1と第2期間T2とが重複しないように、第1ゲート駆動回路11及び第2ゲート駆動回路12を制御する。
制御部13は、コンピュータシステムを含んでいる。コンピュータシステムは、1又は複数のコンピュータを有している。コンピュータシステムは、ハードウェアとしてのプロセッサ及びメモリを主構成とする。コンピュータシステムのメモリに記録されたプログラムをプロセッサが実行することによって、本開示における制御部13の機能の少なくとも一部が実現される。プログラムは、コンピュータシステムのメモリに予め記録されていてもよいが、電気通信回線を通じて提供されてもよいし、コンピュータシステムで読み取り可能なメモリカード、光学ディスク、ハードディスクドライブ(磁気ディスク)等の非一時的記録媒体に記録されて提供されてもよい。コンピュータシステムのプロセッサは、半導体集積回路(IC)又は大規模集積回路(LSI)を含む1乃至複数の電子回路で構成される。複数の電子回路は、1つのチップに集約されていてもよいし、複数のチップに分散して設けられていてもよい。複数のチップは、1つの装置に集約されていてもよいし、複数の装置に分散して設けられていてもよい。
制御部13は、第1ゲート駆動回路11に接続されている第1電源と、第2ゲート駆動回路12に接続されている第2電源と、を含んでいるが、これに限らない。
制御部13は、図5に示すように、第1期間T1と第2期間T2とが重なるように第1期間T1のタイミングと第2期間T2のタイミングとを揃えるように、第1ゲート駆動回路11及び第2ゲート駆動回路12を制御してもよい。制御部13は、第1期間T1と第2期間T2の少なくとも一部とが重複するように、第1ゲート駆動回路11及び第2ゲート駆動回路12を制御してもよい。
第1期間T1の長さと第2期間T2の長さとは同じであるが、これに限らず、互いに異なってもよい。
(2.2.4)第1判定部
第1判定部21は、制御部13から第1ゲート駆動回路11に第1ゲートG1をオフする信号が出力されている第1期間T1(図3参照)に、第1ゲートG1の電圧である第1ゲート電圧(図3参照)と第1閾値電圧Vth1(図3参照)とに基づいて第1ゲートG1の状態を判定する。第1判定部21は、例えば、図3の上から2段目に例示しているように、第1期間T1(図3の上から1段目参照)に第1ゲート電圧が第1閾値電圧Vth1未満の場合、第1ゲートG1の状態に関して異常なしと判定し、図3の上から3段目に例示しているように第1期間T1に第1ゲート電圧が第1閾値電圧Vth1以上の場合、第1ゲートG1の状態に関して異常ありと判定する。
第1判定部21は、制御部13から第1ゲート駆動回路11に第1ゲートG1をオフする信号が出力されている第1期間T1(図3参照)に、第1ゲートG1の電圧である第1ゲート電圧(図3参照)と第1閾値電圧Vth1(図3参照)とに基づいて第1ゲートG1の状態を判定する。第1判定部21は、例えば、図3の上から2段目に例示しているように、第1期間T1(図3の上から1段目参照)に第1ゲート電圧が第1閾値電圧Vth1未満の場合、第1ゲートG1の状態に関して異常なしと判定し、図3の上から3段目に例示しているように第1期間T1に第1ゲート電圧が第1閾値電圧Vth1以上の場合、第1ゲートG1の状態に関して異常ありと判定する。
第1判定部21は、例えば、第1ゲート電圧と第1閾値電圧Vth1に相当する第1基準電圧とを比較する第1コンパレータを含む。この場合、第1判定部21は、例えば、第1コンパレータの反転端子に第1基準電圧が入力され、第1コンパレータの非反転端子に第1ゲート電圧が入力されるように構成される。第1判定部21では、第1ゲート電圧が第1基準電圧以上の場合は第1コンパレータの出力信号がHレベルとなり、第1ゲート電圧が第1基準電圧未満の場合は第1コンパレータの出力信号がLレベルとなる。第1判定部21では、第1期間T1に第1コンパレータの出力信号がHレベルの場合、第1ゲートG1の状態に関して異常ありと判定していることを意味し、第1期間T1に第1コンパレータの出力信号がLレベルの場合、第1ゲートG1の状態に関して異常なしと判定していることを意味する。スイッチシステム20は、例えば、第1判定部21の判定結果が制御部13に入力されるように構成されていてもよい。
(2.2.5)第2判定部
第2判定部22は、制御部13から第2ゲート駆動回路12に第2ゲートG2をオフする信号が出力されている第2期間T2(図3参照)に、第2ゲートG2の電圧である第2ゲート電圧(図3参照)と第2閾値電圧Vth2(図3参照)とに基づいて第2ゲートG2の状態を判定する。第2判定部22は、例えば、図3の上から5段目に例示しているように、第2期間T2(図3の上から4段目参照)に第2ゲート電圧が第2閾値電圧Vth2未満の場合、第2ゲートG2の状態に関して異常なしと判定し、図3の上から6段目に例示しているように第2期間T2に第2ゲート電圧が第2閾値電圧Vth2以上の場合、第2ゲートG2の状態に関して異常ありと判定する。
第2判定部22は、制御部13から第2ゲート駆動回路12に第2ゲートG2をオフする信号が出力されている第2期間T2(図3参照)に、第2ゲートG2の電圧である第2ゲート電圧(図3参照)と第2閾値電圧Vth2(図3参照)とに基づいて第2ゲートG2の状態を判定する。第2判定部22は、例えば、図3の上から5段目に例示しているように、第2期間T2(図3の上から4段目参照)に第2ゲート電圧が第2閾値電圧Vth2未満の場合、第2ゲートG2の状態に関して異常なしと判定し、図3の上から6段目に例示しているように第2期間T2に第2ゲート電圧が第2閾値電圧Vth2以上の場合、第2ゲートG2の状態に関して異常ありと判定する。
第2判定部22は、例えば、第2ゲート電圧と第2閾値電圧Vth2に相当する第2基準電圧とを比較する第2コンパレータを含む。この場合、第2判定部22は、例えば、第2コンパレータの反転端子に第2基準電圧が入力され、第2コンパレータの非反転端子に第2ゲート電圧が入力されるように構成される。第2判定部22では、第2ゲート電圧が第2基準電圧以上の場合は第2コンパレータの出力信号がHレベルとなり、第2ゲート電圧が第2基準電圧未満の場合は第2コンパレータの出力信号がLレベルとなる。第2判定部22では、第2期間T2に第2コンパレータの出力信号がHレベルの場合、第2ゲートG1の状態に関して異常ありと判定していることを意味し、第2期間T2に第2コンパレータの出力信号がLレベルの場合、第2ゲートG2の状態に関して異常なしと判定していることを意味する。スイッチシステム20は、例えば、第2判定部22の判定結果が制御部13に入力されるように構成されていてもよい。
(3)利点
実施形態1に係るスイッチシステム20は、双方向スイッチ1と、第1ゲート駆動回路11と、第2ゲート駆動回路12と、制御部13と、第1判定部21と、第2判定部22と、を備える。双方向スイッチ1は、第1ソースS1と、第2ソースS2と、第1ソースS1と第2ソースS2との間において第1ソースS1側にあり、第1ソースS1に対応する第1ゲートG1と、第1ソースS1と第2ソースS2との間において第2ソースS2側にあり、第2ソースS2に対応する第2ゲートG2と、を有する。第1ゲート駆動回路11は、第1ゲートG1に接続されている。第2ゲート駆動回路12は、第2ゲートG2に接続されている。制御部13は、第1ゲート駆動回路11と第2ゲート駆動回路12とを制御する。第1判定部21は、制御部13から第1ゲート駆動回路11に第1ゲートG1をオフする信号が出力されている第1期間T1に、第1ゲートG1の電圧と第1閾値電圧Vth1とに基づいて第1ゲートG1の状態を判定する。第2判定部22は、制御部13から第2ゲート駆動回路12に第2ゲートG2をオフする信号が出力されている第2期間T2に、第2ゲートG2の電圧と第2閾値電圧Vth2とに基づいて第2ゲートG2の状態を判定する。
実施形態1に係るスイッチシステム20は、双方向スイッチ1と、第1ゲート駆動回路11と、第2ゲート駆動回路12と、制御部13と、第1判定部21と、第2判定部22と、を備える。双方向スイッチ1は、第1ソースS1と、第2ソースS2と、第1ソースS1と第2ソースS2との間において第1ソースS1側にあり、第1ソースS1に対応する第1ゲートG1と、第1ソースS1と第2ソースS2との間において第2ソースS2側にあり、第2ソースS2に対応する第2ゲートG2と、を有する。第1ゲート駆動回路11は、第1ゲートG1に接続されている。第2ゲート駆動回路12は、第2ゲートG2に接続されている。制御部13は、第1ゲート駆動回路11と第2ゲート駆動回路12とを制御する。第1判定部21は、制御部13から第1ゲート駆動回路11に第1ゲートG1をオフする信号が出力されている第1期間T1に、第1ゲートG1の電圧と第1閾値電圧Vth1とに基づいて第1ゲートG1の状態を判定する。第2判定部22は、制御部13から第2ゲート駆動回路12に第2ゲートG2をオフする信号が出力されている第2期間T2に、第2ゲートG2の電圧と第2閾値電圧Vth2とに基づいて第2ゲートG2の状態を判定する。
実施形態1に係るスイッチシステム20は、双方向スイッチ1の状態(故障の有無)を検知可能となる。例えば、実施形態1に係るスイッチシステム20では、第1判定部21により第1ゲートG1の状態に関して「異常あり」と判定された場合、第2判定部22により第2ゲートG2の状態に関して「異常あり」と判定された場合のいずれの場合も、双方向スイッチ1が故障していると判断することが可能となる(つまり、双方向スイッチ1の状態を検知可能となる)。また、実施形態1に係るスイッチシステム20では、第1判定部21により第1ゲートG1の状態に関して「異常なし」と判定され、かつ、第2判定部22により第2ゲートG2の状態に関して「異常なし」と判定された場合、双方向スイッチ1が故障していないと判断することが可能となる(つまり、双方向スイッチ1の状態を検知可能となる)。
(実施形態2)
以下では、実施形態2に係るスイッチシステム20aについて、図6及び7に基づいて説明する。なお、実施形態2に係るスイッチシステム20aに関し、実施形態1に係るスイッチシステム20と同様の構成要素には同一の符合を付して説明を適宜省略する。
以下では、実施形態2に係るスイッチシステム20aについて、図6及び7に基づいて説明する。なお、実施形態2に係るスイッチシステム20aに関し、実施形態1に係るスイッチシステム20と同様の構成要素には同一の符合を付して説明を適宜省略する。
実施形態2に係るスイッチシステム20aは、実施形態1に係るスイッチシステム20における制御システム10の代わりに、制御システム10aを備える。
双方向スイッチ1は、図2に示すように、第1ゲートG1が第1p型層191と第1ゲート電極181とを含み、第2ゲートG2が第2p型層192と第2ゲート電極182とを含んでいる、ノーマリオフ型JFETである。
制御システム10aでは、第1ゲート駆動回路11a及び第2ゲート駆動回路12aの回路構成が、制御システム10における第1ゲート駆動回路11及び第2ゲート駆動回路12とは相違する。制御システム10aは、制御システム10における制御部13の代わりに、制御部13aを備えている。
第1ゲート駆動回路11aは、図6に示すように、第1ゲート抵抗R1と、第1スイッチSW1と、第2ゲート抵抗R2と、を有する。第1ゲート抵抗R1は、第1ゲートG1に接続されている。第1スイッチSW1は、第1ゲート抵抗R1に直列接続されており、制御部13によって制御される。第2ゲート抵抗R2は、第1ゲート抵抗R1よりも抵抗値が大きい。第2ゲート抵抗R2は、第1ゲート抵抗R1と第1スイッチSW1との直列回路に並列接続されている。第2ゲート抵抗R2の抵抗値は、双方向スイッチ1であるノーマリオフ型JFETの第1ゲートG1の第1ゲート電圧が第1閾値電圧Vth1を下回るようなゲート電流しか供給できないように決めてある。
第2ゲート駆動回路12aは、第3ゲート抵抗R3と、第2スイッチSW2と、第4ゲート抵抗R4と、を有する。第3ゲート抵抗R3は、第2ゲートG2に接続されている。第2スイッチSW2は、第3ゲート抵抗R3に直列接続されており、制御部13によって制御される。第4ゲート抵抗R4は、第3ゲート抵抗R3よりも抵抗値が大きい。第4ゲート抵抗R4は、第3ゲート抵抗R3と第2スイッチSW2との直列回路に並列接続されている。第4ゲート抵抗R4の抵抗値は、双方向スイッチ1であるノーマリオフ型JFETの第2ゲートG2の第2ゲート電圧が第2閾値電圧Vth2を下回るようなゲート電流しか供給できないように決めてある。
実施形態2に係るスイッチシステム20aでは、制御部13aが、第1ゲート駆動回路11aの第1スイッチSW1及び第2ゲート駆動回路12aの第2スイッチSW2を制御する。第1スイッチSW1及び第2スイッチSW2の各々は、例えば、ノーマリオフ型の半導体スイッチである。
制御部13aは、実施形態1に係るスイッチシステム20における制御部13と同様、動作モードとして、通常モード、第1判定モードと、第2判定モードと、を有し、さらに、第3判定モードと、第4判定モードと、を有する。
制御部13aは、通常モードでは、第1ゲート駆動回路11aに第1ゲートG1をオンする信号と第1スイッチSW1をオンする信号とを出力するとともに、第2ゲート駆動回路12aに第2ゲートG2をオンする信号と第2スイッチSW2をオンする信号を出力する。第1ゲートG1をオンする信号は、第1ゲート駆動回路11aから第1ゲートG1に与える第1ゲート電圧を第1閾値電圧Vth1よりも大きくする電圧レベルの電圧信号である。第2ゲートG2をオンする信号は、第2ゲート駆動回路12aから第2ゲートG2に与える第2ゲート電圧を第2閾値電圧Vth2よりも大きくする電圧レベルの電圧信号である。
制御部13aは、第1判定モードでは、第1ゲート駆動回路11aに第1ゲートG1をオフする信号を第1期間T1の間だけ出力するとともに第1スイッチSW1をオンする信号を出力する。第1ゲートG1をオフする信号は、第1ゲート駆動回路11aから第1ゲートG1へ与える第1ゲート電圧を第1閾値電圧Vth1未満とする電圧レベルの電圧信号であり、例えば、0Vの電圧信号である。第1ゲートG1の状態は、例えば、第1ゲートG1を正常にオフさせることができる異常なしの状態と、第1ゲートG1を正常にオフさせることができない異常ありの状態と、を含む。スイッチシステム20aでは、第1ゲートG1の状態が異常ありの状態の場合、双方向スイッチ1が故障している又は第1ゲート駆動回路11aが故障している。
また、制御部13aは、第2判定モードでは、第2ゲート駆動回路12aに第2ゲートG2をオフする信号を第2期間T2の間だけ出力するとともに第2スイッチSW2をオンする信号を出力する。第2ゲートG2をオフする信号は、第2ゲート駆動回路12aから第2ゲートG2へ与える第2ゲート電圧を第2閾値電圧Vth2未満とする電圧レベルの電圧信号であり、例えば、0Vの電圧信号である。第2ゲートG2の状態は、例えば、第2ゲートG2を正常にオフさせることができる異常なしの状態と、第2ゲートG2を正常にオフさせることができない異常ありの状態と、を含む。スイッチシステム20aでは、第2ゲートG2の状態が異常ありの状態の場合、双方向スイッチ1が故障している又は第2ゲート駆動回路12aが故障している。
制御部13aは、第3判定モードでは、第3期間T3(図7参照)において、第1ゲートG1をオンする信号と第1スイッチSW1をオフする信号とを出力する。
制御部13aは、第4判定モードでは、第4期間T4(図7参照)において、第2ゲートG2をオンする信号と第2スイッチSW2をオフする信号とを出力する。
第1判定部21は、制御部13aの第1判定モードにおいて制御部13aから第1ゲート駆動回路11aに第1スイッチSW1をオンする信号が出力されるとともに第1ゲートG1をオフする信号が出力されている第1期間T1(図3参照)に、第1ゲートG1の電圧である第1ゲート電圧(図3参照)と第1閾値電圧Vth1(図3参照)とに基づいて第1ゲートG1の状態を判定する。第1判定部21は、例えば、図3の上から2段目に例示しているように、第1期間T1(図3の上から1段目参照)に第1ゲート電圧が第1閾値電圧Vth1未満の場合、第1ゲートG1の状態に関して異常なしと判定し、図3の上から3段目に例示しているように第1期間T1に第1ゲート電圧が第1閾値電圧Vth1以上の場合、第1ゲートG1の状態に関して異常ありと判定する。
第2判定部22は、制御部13aの第2判定モードにおいて制御部13aから第2ゲート駆動回路12aに第2スイッチSW2をオンする信号が出力されるとともに第2ゲートG2をオフする信号が出力されている第2期間T2(図3参照)に、第1ゲートG1の電圧である第1ゲート電圧(図3参照)と第1閾値電圧Vth1(図3参照)とに基づいて第1ゲートG1の状態を判定する。第2判定部22は、例えば、図3の上から5段目に例示しているように、第2期間T2(図3の上から4段目参照)に第1ゲート電圧が第1閾値電圧Vth1未満の場合、第1ゲートG1の状態に関して異常なしと判定し、図3の上から6段目に例示しているように第2期間T2に第2ゲート電圧が第2閾値電圧Vth2以上の場合、第2ゲートG2の状態に関して異常ありと判定する。
第1判定部21は、制御部13aの第3判定モードにおいて、制御部13aから第1ゲートG1をオンする信号と第1スイッチSW1をオフする信号とが出力されているとき(第3期間T3)に、図7の上から3段目のように第1ゲートG1の電圧が第1閾値電圧Vth1を下回った場合に異常なしと判定し、図7の上から4段目のように第1ゲートG1の電圧が第1閾値電圧Vth1を上回った場合に異常(異常あり)と判定する。
第2判定部22は、制御部13aの第4判定モードにおいて、制御部13aから第2ゲートG2をオンする信号と第2スイッチSW2をオフする信号とが出力されているとき(第4期間T4)に、図7の上から6段目のように第2ゲートG2の電圧が第2閾値電圧Vth2を下回った場合に異常なしと判定し、図7の上から8段目のように第2ゲートG2の電圧が第2閾値電圧Vth2を上回った場合に異常(異常あり)と判定する。
実施形態2に係るスイッチシステム20aは、制御部13aの第1判定モード及び第2判定モードにおいて、双方向スイッチ1の状態(故障の有無)を判定可能となる。
また、実施形態2に係るスイッチシステム20aは、制御部13aの第3判定モードにおいて第1判定部21で異常ありと判定された場合に、第1ゲートG1がオープン状態にある(双方向スイッチ1がショートしている状態にある)との判定が可能となる。
また、実施形態2に係るスイッチシステム20aは、制御部13aの第4判定モードにおいて第2判定部22で異常ありと判定された場合に、第2ゲートG2がオープン状態にある(双方向スイッチ1がショートしている状態にある)との判定が可能となる。
(実施形態2の変形例)
実施形態2の変形例に係るスイッチシステム20aの回路構成は、図6に示した実施形態2に係るスイッチシステム20aの回路構成と同じなので図示及び説明を省略する。
実施形態2の変形例に係るスイッチシステム20aの回路構成は、図6に示した実施形態2に係るスイッチシステム20aの回路構成と同じなので図示及び説明を省略する。
実施形態2の変形例に係るスイッチシステム20aでは、制御部13aが、通常モードにおいて第1判定部21に判定動作を行わせ、通常モードにおいて第2判定部22に判定動作を行わせる点で、実施形態2に係るスイッチシステム20aと相違する。
第1判定部21は、図8の上から1段目及び2段目に示すように、制御部13aから第1ゲートG1をオンする信号と第1スイッチSW1をオンする信号とが出力されているとき(つまり、制御部13aが通常モードで動作しているとき)に、第1ゲートG1の電圧が第1閾値電圧Vth1を下回った場合(図8の上から5段目参照)に第1ゲートG1の状態を異常(異常あり)と判定する。この場合の異常は、第1ゲートG1のショート不良(第1pinダイオード構造がショートして抵抗値が小さくなっている不良)であり、双方向スイッチ1ではオープン不良である。
第2判定部22は、図8の上から6段目及び7段目に示すように、制御部13aから第2ゲートG2をオンする信号と第2スイッチSW2をオンする信号とが出力されているとき(つまり、制御部13aが通常モードで動作しているとき)に、第2ゲートG2の電圧が第2閾値電圧Vth2を下回った場合(図8の上から10段目参照)に第2ゲートG2の状態を異常(異常あり)と判定する。この場合の異常は、第2ゲートG2のショート不良(第2pinダイオード構造がショートして抵抗値が小さくなっている不良)であり、双方向スイッチ1ではオープン不良である。
また、第1判定部21は、図8の上から1段目及び2段目に示すように、制御部13aから第1ゲートG1をオンする信号と第1スイッチSW1をオフする信号とが出力されているとき(第3期間T3)に、第1ゲートG1の電圧が第1閾値電圧Vth1を上回った場合(図8の上から4段目参照)に第1ゲートG1の状態を異常(異常あり)と判定する。この場合の異常は、第1ゲートG1のオープン不良であり、双方向スイッチ1ではショート不良である。
また、第2判定部22は、図8の上から6段目及び7段目に示すように、制御部13aから第2ゲートG2をオンする信号と第2スイッチSW2をオフする信号とが出力されているとき(第4期間T4)に、第2ゲートG2の電圧が第2閾値電圧Vth2を上回った場合(図8の上から9段目参照)に第2ゲートG2の状態を異常(異常あり)と判定する。この場合の異常は、第2ゲートG2のオープン不良であり、双方向スイッチ1ではショート不良である。
実施形態2の変形例に係るスイッチシステム20aでは、第1判定部21において第1ゲートG1のショート不良を判定できるので、第1ゲートG1の状態がショート不良の場合、例えば、制御部13aにおいて、第1ゲートG1をオフ状態からオン状態に移行できないことを知ることが可能となる。
また、実施形態2の変形例に係るスイッチシステム20aでは、第2判定部22において第2ゲートG2のショート不良を判定できるので、第2ゲートG2の状態がショート不良の場合、例えば、制御部13aにおいて、第2ゲートG2をオフ状態からオン状態に移行できないことを知ることが可能となる。
(実施形態3)
以下では、実施形態3に係るスイッチシステム20bについて、図9に基づいて説明する。なお、実施形態3に係るスイッチシステム20bに関し、実施形態1に係るスイッチシステム20と同様の構成要素には同一の符合を付して説明を適宜省略する。
以下では、実施形態3に係るスイッチシステム20bについて、図9に基づいて説明する。なお、実施形態3に係るスイッチシステム20bに関し、実施形態1に係るスイッチシステム20と同様の構成要素には同一の符合を付して説明を適宜省略する。
スイッチシステム20bは、双方向スイッチ1を複数(図示例では、3つ)備え、第1判定部21を複数(図示例では、3つ)備え、第2判定部22を複数(図示例では、3つ)備える。また、スイッチシステム20bは、制御部13を複数(図示例では、3つ)備える。スイッチシステム20bは、複数の制御システム10を備えている。
スイッチシステム20bでは、複数の双方向スイッチ1が並列接続されている。スイッチシステム20bは、1つの第1外部接続端子Tm11と、1つの第2外部接続端子Tm12と、を更に備える。スイッチシステム20bでは、第1外部接続端子Tm11に、複数の双方向スイッチ1の第1ソースS1が接続され、第2外部接続端子Tm12に、複数の双方向スイッチ1の第2ソースS2が接続されている。
複数の第1判定部21及び複数の第2判定部22は、複数の双方向スイッチ1に一対一に対応している。
スイッチシステム20bでは、複数の制御システム10は、複数の双方向スイッチ1に一対一に対応している。
スイッチシステム20bは、複数の制御部13を制御するコントローラ8を更に備えている。
スイッチシステム20bは、通常は複数の双方向スイッチ1を同じ状態(オン状態又はオフ状態)に制御するが、複数の双方向スイッチ1の故障診断を行うときには、以下の動作を行う。
スイッチシステム20bでは、複数(例えば3つ)の双方向スイッチ1のうち少なくとも1つ(例えば、1つ又は2つ)の双方向スイッチ1を非検知対象の双方向スイッチ1として非検知対象の双方向スイッチ1の第1ソースS1と第2ソースS2との間に電流を通電させている間に、複数の双方向スイッチ1のうち検知対象の双方向スイッチ1の第1ゲートG1の状態及び第2ゲートG2の状態を第1判定部21及び第2判定部22それぞれによって判定させる。これにより、スイッチシステム20bは、第1外部接続端子Tm11と第2外部接続端子Tm12との間に流れる電流を遮断することなく、検知対象の双方向スイッチ1の第1ゲートG1の状態を当該検知対象の双方向スイッチ1に対応する第1判定部21によって判定させることが可能となるとともに、検知対象の双方向スイッチ1の第2ゲートG2の状態を当該検知対象の双方向スイッチ1に対応する第2判定部22によって判定させることが可能となる。よって、スイッチシステム20bは、例えば、電流遮断器として適用する場合、故障診断のために電流を遮断することなく、故障診断が可能となる。
複数の双方向スイッチ1の数が3つ以上の場合、非検知対象の双方向スイッチ1への電流集中を抑制する観点では、検知対象とする双方向スイッチ1の数は、1つであるのが好ましい。スイッチシステム20bでは、複数の双方向スイッチ1のうち検知対象とする双方向スイッチ1を1つの双方向スイッチ1のみとし、検知対象の双方向スイッチ1以外の双方向スイッチ1の全部を非検知対象の双方向スイッチ1とすることにより、非検知対象の双方向スイッチ1の熱破壊を抑制でき、複数の双方向スイッチ1それぞれの長寿命化を図ることが可能となる。
スイッチシステム20bでは、コントローラ8が、複数の双方向スイッチ1のうち非検知対象の双方向スイッチ1と検知対象の双方向スイッチ1とを決定し、複数の双方向スイッチ1に一対一に対応する複数の制御部13を制御するが、これに限らない。例えば、複数の制御システム10の各々が予め決められたタイムスケジュールに従って、当該制御システム10に対応する双方向スイッチ1を検知対象の双方向スイッチ1として制御するか、対応する双方向スイッチ1を非検知対象の双方向スイッチ1として制御するか決めてもよい。
(実施形態4)
以下では、実施形態4に係るスイッチシステム20cについて、図10に基づいて説明する。なお、実施形態4に係るスイッチシステム20cに関し、実施形態3に係るスイッチシステム20bと同様の構成要素には同一の符合を付して説明を適宜省略する。
以下では、実施形態4に係るスイッチシステム20cについて、図10に基づいて説明する。なお、実施形態4に係るスイッチシステム20cに関し、実施形態3に係るスイッチシステム20bと同様の構成要素には同一の符合を付して説明を適宜省略する。
実施形態4に係るスイッチシステム20cは、双方向スイッチ1と、第1ゲート駆動回路11と、第2ゲート駆動回路12と、制御部13と、検知部14と、を備える。検知部14は、双方向スイッチ1に接続されている。スイッチシステム20cでは、検知部14は、双方向スイッチ1の第1ソースS1に接続されており、第1ソースS1と第2ソースS2との間に流れる電流を検知する。検知部14は、例えば、図12に示すように、双方向スイッチ1に直列に接続されている電流検出用の抵抗16を含む。抵抗16は、第1端16A及び第2端16Bを有している。抵抗16の第1端16Aは、双方向スイッチ1の第1ソースS1に接続されている。抵抗16の第2端16Bは、第1外部接続端子Tm11に接続されている。これにより、検知部14は、抵抗16に流れる電流を抵抗16の電圧に変換して検出することができる。
また、検知部14は、図11に示すように、判定部15を更に含む。判定部15は、双方向スイッチ1に流れている電流が所定値未満であるか否かを判定する。判定部15は、例えば、図12に示すように、抵抗16の両端電圧を絶対値に変換する変換回路151と、変換回路151から出力される絶対値と所定電圧と比較する比較回路152と、を含む。比較回路152は、例えば、コンパレータである。所定電圧は、双方向スイッチ1のオフ状態において双方向スイッチ1に流れる可能性のあるリーク電流の電流値(例えば、1nA以下)に相当する。これにより、判定部15は、抵抗16の両端電圧の絶対値と所定電圧とを比較することにより、双方向スイッチ1に流れている電流が所定値未満であるか否かを判定する。これにより、双方向スイッチ1に流れる電流の向きが第1方向A1(図1参照)であるか第2方向A2(図1参照)であるかにかかわらず、双方向スイッチ1に流れている電流が所定値未満であるか否かを判定することが可能となる。
実施形態4に係るスイッチシステム20cは、実施形態3に係るスイッチシステム20bにおける第1判定部21及び第2判定部22の代わりに、上述の検知部14を備えている。
スイッチシステム20cは、双方向スイッチ1と第1ゲート駆動回路11と第2ゲート駆動回路12と制御部13と検知部14とのセットを複数(図示例では、3つ)備える。スイッチシステム20cは、複数(図示例では、3つ)の制御部13を制御するコントローラ8を備える。
複数(図示例では、3つ)の検知部14の各々は、複数の双方向スイッチ1のうち当該検知部14と同じセットに含まれる双方向スイッチ1以外の少なくとも1つの双方向スイッチ1が導通状態のときに、当該検知部14と同じセットに含まれる制御部13の第1状態と第2状態とのそれぞれにおいて、当該検知部14と同じセットに含まれる双方向スイッチ1の状態を検知する。第1状態は、当該検知部14と同じセットに含まれる制御部13が当該検知部14と同じセットに含まれる双方向スイッチ1の第1ゲートG1をオフする信号を出力し、第2ゲートG2をオンする信号を出力している状態である。第2状態は、当該検知部14と同じセットに含まれる制御部13が当該検知部14と同じセットに含まれる双方向スイッチ1の第2ゲートG2をオフする信号を出力している状態である。
以上説明した実施形態4に係るスイッチシステム20cは、双方向スイッチ1と、第1ゲート駆動回路11と、第2ゲート駆動回路12と、制御部13と、検知部14と、を備える。双方向スイッチ1は、第1ソースS1と、第2ソースS2と、第1ソースS1に対応する第1ゲートG1と、第2ソースS2に対応する第2ゲートG2と、を有する。第1ゲート駆動回路11は、第1ゲートG1に接続されている。第2ゲート駆動回路12は、第2ゲートG2に接続されている。制御部13は、第1ゲート駆動回路11と第2ゲート駆動回路12とを制御する。検知部14は、双方向スイッチ1に接続されている。スイッチシステム20cは、双方向スイッチ1と第1ゲート駆動回路11と第2ゲート駆動回路12と制御部13と検知部14とのセットを複数備える。スイッチシステム20cでは、複数の双方向スイッチ1が並列接続されている。複数の検知部14の各々は、複数の双方向スイッチ1のうち当該検知部14と同じセットに含まれる双方向スイッチ1以外の少なくとも1つの双方向スイッチ1が導通状態のときに、第1動作モードの状態と、第2動作モードの状態と、のそれぞれにおいて、当該検知部14と同じセットに含まれる双方向スイッチ1の状態を検知する。第1動作モードの状態では、当該検知部14と同じセットに含まれる制御部13が当該検知部14と同じセットに含まれる双方向スイッチ1の第1ゲートG1をオフする信号を出力し、第2ゲートG2をオンする信号を出力している。第2動作モードの状態では、当該検知部14と同じセットに含まれる制御部13が当該検知部14と同じセットに含まれる双方向スイッチ1の第2ゲートG2をオフする信号を出力し、第1ゲートG1をオンする信号を出力している。
実施形態4に係るスイッチシステム20cは、複数の双方向スイッチ1の状態を検知することが可能となる。
ところで、実施形態3に係るスイッチシステム20bでは、複数の双方向スイッチ1の第1ゲートG1の状態及び第2ゲートG2の状態を判定している。これに対して、実施形態4に係るスイッチシステム20cでは、複数の双方向スイッチ1の各々について電流遮断の可否を検知することが可能となる。スイッチシステム20cでは、例えば、複数の双方向スイッチ1の各々について制御部13が第1状態及び第2状態それぞれの場合に、検知部14において双方向スイッチ1の第1ソースS1に流れる電流を検知することで双方向スイッチ1の通電の有無を検知する。通電の有無に関し、通電有りは、検知部14において検知される電流が第1所定値以上である場合であり、通電無しは、検知部14において検知される電流が第2所定値未満である場合である。第2所定値は、第1所定値よりも小さい。第2所定値は、例えば、1nAである。
複数の制御部13の各々は、第1状態のときには当該制御部13と同じセットに含まれる双方向スイッチ1の第1ゲートG1に状態検知用の第1オフ電圧を印加させ、第2状態のときには当該制御部13と同じセットに含まれる双方向スイッチ1の第2ゲートG2に状態検知用の第2オフ電圧を印加させる。第1オフ電圧の電圧レベルは、制御部13が通常動作の場合に第1ゲートG1をオフさせるときの電圧の電圧レベルとは異なる。第2オフ電圧の電圧レベルは、制御部13が通常動作の場合に第2ゲートG2をオフさせるときの電圧の電圧レベルとは異なる。なお、第1閾値電圧と第1オフ電圧との差分は、双方向スイッチ1の電圧差よりも大きい。第2閾値電圧と第2オフ電圧との差分は、双方向スイッチ1の電圧差よりも大きい。
スイッチシステム20cでは、複数の判定部15の各々は、図12の構成に限らない。例えば、複数の判定部15の各々は、図13に示すように、抵抗16の第2端16Bの電位を基準として第1端16Aの電位と第2端16Bの電位とを比較する第1比較回路17Aと、抵抗16の第1端16Aの電位を基準として第2端16Bの電位と第1端16Aの電位とを比較する第2比較回路17Bと、を含む構成であってもよい。
第1比較回路17Aは、第1コンパレータを含む。第1比較回路17Aでは、第1コンパレータの非反転端子に抵抗16の第1端16Aが接続され、第1コンパレータの反転端子に抵抗16の第2端16Bが接続されている。これにより、第1比較回路17Aは、制御部13が双方向スイッチ1の第1ゲートG1をオフする信号と第2ゲートG2をオンする信号とを出力しているときに、双方向スイッチ1の第2ソースS2から第1ソースS1に向かう向きに電流が流れたか否かを判定することができる。
第2比較回路17Bは、第2コンパレータを含む。第2比較回路17Bでは、第2コンパレータの非反転端子に抵抗16の第2端16Bが接続され、第2コンパレータの反転端子に抵抗16の第1端16Aが接続されている。これにより、第2比較回路17Bは、制御部13が双方向スイッチ1の第2ゲートG2をオフする信号と第1ゲートG1をオンする信号とを出力しているときに、双方向スイッチ1の第1ソースS1から第2ソースS2に向かう向きに電流が流れたか否かを判定することができる。
以下では、説明の便宜上、第1外部接続端子Tm11の電位をVs1とし、第2外部接続端子Tm12の電位をVs2として説明することもある。
実施形態4に係るスイッチシステム20cは、例えば、Vs2>Vs1の場合、制御部13が第1ゲートG1をオンする信号を出力し、第2ゲートG2をオンする信号を出力している状態から、第2ゲートG2をオフする信号を出力し、第1ゲートG1をオンする信号を出力する第2状態に変わったときに、ソース電流の通電があれば高電位側ゲートである第2ゲートG2が異常と判定し、ソース電流(第2ソースS2から第1ソースS1に向かう電流)の通電がなければ第2ゲートG2が正常と判定することができる。
また、実施形態4に係るスイッチシステム20cは、例えば、Vs2>Vs1の場合、制御部13が第1ゲートG1をオンする信号を出力し、第2ゲートG2をオンする信号を出力している状態から、第1ゲートG1をオフする信号を出力し、第2ゲートG2をオンする信号を出力する第1状態に変わったときに、ソース電流の通電があれば低電位側ゲートである第1ゲートG1を異常と判定し、ソース電流の通電がなければ第1ゲートG1を正常と判定することができる。
スイッチシステム20cは、Vs2>Vs1の場合と、Vs2<Vs1の場合と、のそれぞれの状態に応じて通電の有無(ソース電流が流れたか否か)を検知して、双方向に電流をブロックできることを確認するのが好ましい。
Vs2>Vs1の場合は、低電位側ゲートである第1ゲートG1をオフすることで、双方向スイッチ1がソース電流をオフできる(ソース電流が所定値よりも小さくなる)か否か判定できる(ソース電流をオフできるか否かを直接判定できる)が、第2ゲートG2についてはダイオードモードからの間接的な判定である(ダイオードモードに移行するかどうかを判定している)。よって、Vs2<Vs1の場合に、第2ゲートG2をオフすることで、双方向スイッチ1がソース電流をオフできるか否かも判定したほうが良い。要するに、Vs2>Vs1となる場合と、Vs2<Vs1となる場合と、のそれぞれについて、低電位側ゲートをオフすることでソース電流が所定値よりも小さくなるか否かを判定することを、1セットの判定とするのが好ましい。
(実施形態5)
以下では、実施形態5に係るスイッチシステム20dについて、図14に基づいて説明する。なお、実施形態5に係るスイッチシステム20dに関し、実施形態4に係るスイッチシステム20cと同様の構成要素には同一の符合を付して説明を適宜省略する。
以下では、実施形態5に係るスイッチシステム20dについて、図14に基づいて説明する。なお、実施形態5に係るスイッチシステム20dに関し、実施形態4に係るスイッチシステム20cと同様の構成要素には同一の符合を付して説明を適宜省略する。
実施形態5に係るスイッチシステム20dでは、複数の検知部14の各々が抵抗16を2つ有する。2つの抵抗16は、当該検知部14と同じセットに含まれる双方向スイッチ1の第1ソースS1に接続されている第1抵抗161と、当該判定部15と同じセットに含まれる双方向スイッチ1の第2ソースS2に接続されている第2抵抗162と、を含む。
実施形態5に係るスイッチシステム20dでは、複数の検知部14の各々は、第1判定回路18Aと、第2判定回路18Bと、を含む。第1判定回路18Aは、当該検知部14と同じセットに含まれる制御部13が第1状態のときに、第1抵抗161の両端電圧が第1基準電圧を上回った場合は異常と判定する。第2判定回路18Bは、当該検知部14と同じセットに含まれる制御部13が第2状態のときに、第2抵抗162の両端電圧が第2基準電圧を上回った場合は異常と判定する。第1状態は、当該検知部14と同じセットに含まれる制御部13が当該検知部14と同じセットに含まれる双方向スイッチ1の第1ゲートG1をオフする信号を出力し、第2ゲートG2をオンする信号を出力している状態である。第2状態は、当該検知部14と同じセットに含まれる制御部13が当該検知部14と同じセットに含まれる双方向スイッチ1の第2ゲートG2をオフする信号を出力し、第1ゲートG1をオンする信号を出力している状態である。
第1判定回路18Aは、例えば、第1抵抗161の両端電圧と第1基準電圧とを比較するコンパレータを含む。これにより、第1判定回路18Aは、制御部13が双方向スイッチ1の第1ゲートG1をオフする信号と第2ゲートG2をオンする信号とを出力しているときに、双方向スイッチ1の第2ソースS2から第1ソースS1に向かう向きに電流が流れたか否かを判定することができる。
第2判定回路18Bは、例えば、第2抵抗162の両端電圧と第2基準電圧とを比較するコンパレータを含む。これにより、第2判定回路18Bは、制御部13が双方向スイッチ1の第2ゲートG2をオフする信号と第1ゲートG1をオンする信号とを出力しているときに、双方向スイッチ1の第1ソースS1から第2ソースS2に向かう向きに電流が流れたか否かを判定することができる。
(実施形態6)
以下では、実施形態6に係るスイッチシステム20eについて、図15に基づいて説明する。なお、実施形態6に係るスイッチシステム20eに関し、実施形態5に係るスイッチシステム20dと同様の構成要素には同一の符合を付して説明を適宜省略する。
以下では、実施形態6に係るスイッチシステム20eについて、図15に基づいて説明する。なお、実施形態6に係るスイッチシステム20eに関し、実施形態5に係るスイッチシステム20dと同様の構成要素には同一の符合を付して説明を適宜省略する。
実施形態6に係るスイッチシステム20eでは、複数の検知部14の各々が、第1コンパレータCP1と、第2コンパレータCP2と、第1発光ダイオード141と、第2発光ダイオード142と、を含む。第1コンパレータCP1の非反転端子は、第1抵抗161における第1ソースS1側の第1端に接続されている。第1コンパレータCP1の反転端子は、第1抵抗161における第1端とは反対側の第2端に接続されている。第2コンパレータCP2の非反転端子は、第2抵抗162における第2ソースS2側の第1端に接続されている。第2コンパレータCP2の反転端子は、第2抵抗162における第1端とは反対側の第2端に接続されている。第1発光ダイオード141のアノードは、第1コンパレータCP1の出力端子に接続されている。第1発光ダイオード141のカソードは、第1抵抗161の第2端に接続されている。第2発光ダイオード142のアノードは、第2コンパレータCP2の出力端子に接続されている。第2発光ダイオード142のカソードは、第2抵抗162の第2端に接続されている。
実施形態6に係るスイッチシステム20eでは、双方向スイッチ1の第2ソースS2から第1ソースS1に向かう電流が流れているときには、第1発光ダイオード141が発光し、双方向スイッチ1の第1ソースS1から第2ソースS2に向かう電流が流れているときには、第2発光ダイオード142が発光する。実施形態6に係るスイッチシステム20eでは、双方向スイッチ1に電流が流れないときには、第1発光ダイオード141及び第2発光ダイオード142のいずれも消灯する。
(実施形態7)
以下では、実施形態7に係るスイッチシステム20fについて、図16に基づいて説明する。なお、実施形態7に係るスイッチシステム20fに関し、実施形態4に係るスイッチシステム20cと同様の構成要素には同一の符合を付して説明を適宜省略する。
以下では、実施形態7に係るスイッチシステム20fについて、図16に基づいて説明する。なお、実施形態7に係るスイッチシステム20fに関し、実施形態4に係るスイッチシステム20cと同様の構成要素には同一の符合を付して説明を適宜省略する。
スイッチシステム20fでは、複数の検知部14の各々が、当該検知部14と同じセットに含まれる双方向スイッチ1の温度を検出する温度検出部19を含む。
複数の検知部14の各々は、当該検知部14と同じセットに含まれる制御部13が第1状態のときに、温度検出部19による検出温度が閾値温度を上回った場合は当該検知部14と同じセットに含まれる双方向スイッチ1を異常と判定する。第1状態は、当該検知部14と同じセットに含まれる双方向スイッチ1の第1ゲートG1をオフする信号を出力し、第2ゲートG2をオンする信号を出力している状態である。制御部13の第1状態において双方向スイッチ1の第1ゲートG1がオフされれば双方向スイッチ1の発熱量が低下する。
複数の検知部14の各々は、当該検知部14と同じセットに含まれる制御部13が第2状態のときに、温度検出部19による検出温度が閾値温度を上回った場合は当該検知部14と同じセットに含まれる双方向スイッチ1を異常と判定する。第2状態は、複数の検知部14の各々は、当該検知部14と同じセットに含まれる制御部13が当該検知部14と同じセットに含まれる双方向スイッチ1の第1ゲートG1をオンする信号を出力し、第2ゲートG2をオフする信号を出力している状態である。制御部13の第2状態において双方向スイッチ1の第2ゲートG2がオフされれば双方向スイッチ1の発熱量が低下する。
実施形態7に係るスイッチシステム20fは、双方向スイッチ1の温度変化によって双方向スイッチ1の電流に関する異常の有無を判定することが可能となる。
(実施形態8)
以下では、実施形態8に係るスイッチシステム20gについて、図17及び18に基づいて説明する。なお、実施形態8に係るスイッチシステム20gに関し、実施形態3に係るスイッチシステム20bと同様の構成要素には同一の符合を付して説明を適宜省略する。
以下では、実施形態8に係るスイッチシステム20gについて、図17及び18に基づいて説明する。なお、実施形態8に係るスイッチシステム20gに関し、実施形態3に係るスイッチシステム20bと同様の構成要素には同一の符合を付して説明を適宜省略する。
実施形態8に係るスイッチシステム20gでは、複数の双方向スイッチ1の各々は、上述の図2に示すように、第1ゲートG1が第1p型層191と第1ゲート電極181とを含み、第2ゲートG2が第2p型層192と第2ゲート電極182とを含んでいる、ノーマリオフ型JFETである。
実施形態8に係るスイッチシステム20gでは、複数の検知部14の各々は、第1検知部14Aと、第2検知部14Bと、を含む。
第1検知部14Aは、当該検知部14と同じセットに含まれる制御部13が第2状態のときに、第1ゲートG1の電圧に基づいて当該検知部14と同じセットに含まれる双方向スイッチ1の第1ソースS1と第2ソースS2との間の通電状態を検知する。第2状態は、当該検知部14と同じセットに含まれる制御部13が当該検知部14と同じセットに含まれる双方向スイッチ1の第2ゲートG2をオフする信号を出力し、第1ゲートG1をオンする信号を出力している状態である。
第2検知部14Bは、当該検知部14と同じセットに含まれる制御部13が第1状態のときに、第2ゲートG2の電圧に基づいて当該検知部14と同じセットに含まれる双方向スイッチ1の第1ソースS1と第2ソースS2との間の通電状態を検知する。第1状態は、当該検知部14と同じセットに含まれる制御部13が当該検知部14と同じセットに含まれる双方向スイッチ1の第1ゲートG1をオフする信号を出力し、第2ゲートG2をオンする信号を出力している状態である。
スイッチシステム20gでは、複数の第1ゲート駆動回路11の各々は、当該第1ゲート駆動回路11と同じセットに含まれる双方向スイッチ1の第1ゲートG1に接続されている第1ゲート抵抗Rg1(図4参照)を含む。また、複数の第2ゲート駆動回路12の各々は、当該第2ゲート駆動回路12と同じセットに含まれる双方向スイッチ1の第2ゲートG2に接続されている第2ゲート抵抗Rg2(図4参照)を含む。複数の第1検知部14Aの各々は、当該第1検知部14Aと同じセットに含まれる双方向スイッチ1に接続されている第1ゲート抵抗Rg1の両端電圧が第1所定電圧(例えば、所定電圧Vth)を上回った場合に当該第1検知部14Aと同じセットに含まれる双方向スイッチ1を異常と判定する。
複数の第2検知部14Bの各々は、当該第2検知部14Bと同じセットに含まれる双方向スイッチ1に接続されている第2ゲート抵抗Rg2の両端電圧が第2所定電圧(例えば、所定電圧Vth)を上回った場合に当該第2検知部14Bと同じセットに含まれる双方向スイッチ1を異常と判定する。
デュアルゲート型のGaN系GITにより構成される双方向スイッチ1は、例えば、ゲート(例えば、第1ゲートG1)とソース(例えば、第1ソースS1)との間に印加されるゲート電圧をVgとし、ゲートに流れるゲート電流をIgとすると、図18に示すような電圧-電流特性を有する。図18において、実線B2は、実線B1よりも温度が低い場合の電圧-電流特性を示している。また、図18においては、抵抗負荷線L1を一点鎖線で示している。所定電圧Vthは、実線B1と負荷抵抗線L1との交点に対応するゲート電圧と、実線B2と負荷抵抗線L1との交点に対応するゲート電圧と、の間の電圧である。
(実施形態9)
以下では、実施形態9に係るスイッチシステム20hについて、図19~23に基づいて説明する。なお、実施形態9に係るスイッチシステム20hに関し、実施形態1に係るスイッチシステム20と同様の構成要素には同一の符合を付して説明を適宜省略する。
以下では、実施形態9に係るスイッチシステム20hについて、図19~23に基づいて説明する。なお、実施形態9に係るスイッチシステム20hに関し、実施形態1に係るスイッチシステム20と同様の構成要素には同一の符合を付して説明を適宜省略する。
(1)スイッチシステム(遮断装置)
実施形態9に係るスイッチシステム20hは、半導体スイッチである双方向スイッチ1と、第1ゲート駆動回路11と、第2ゲート駆動回路12と、診断装置3と、を備える。スイッチシステム20hは、双方向スイッチ1によって電源7から負荷9への給電路80を開閉するように構成されている遮断装置である。
実施形態9に係るスイッチシステム20hは、半導体スイッチである双方向スイッチ1と、第1ゲート駆動回路11と、第2ゲート駆動回路12と、診断装置3と、を備える。スイッチシステム20hは、双方向スイッチ1によって電源7から負荷9への給電路80を開閉するように構成されている遮断装置である。
電源7は、例えば、太陽電池又は蓄電池等の直流電源である。ただし、電源7は、商用の交流電源から供給される交流電力を直流電力に電力変換する電力変換装置等であってもよい。
負荷9は、例えば、電動機及び電動機を駆動する駆動装置、あるいは、太陽電池から供給される直流電力を交流電力に電力変換するパワーコンディショナ等が好ましい。
(2)半導体スイッチ
(2.1)半導体スイッチの構造
半導体スイッチである双方向スイッチ1は、第1方向A1と、第2方向A2と、の二つの方向に対して個別に電流を遮断することが可能であることが好ましい。実施形態9における半導体スイッチは、ゲートとソースの組合せを二組備えたデュアルゲート型の双方向スイッチ1である。双方向スイッチ1は、具体的には、デュアルゲート型のGaN系GIT(GIT:Gate Injection Transistor)である。
(2.1)半導体スイッチの構造
半導体スイッチである双方向スイッチ1は、第1方向A1と、第2方向A2と、の二つの方向に対して個別に電流を遮断することが可能であることが好ましい。実施形態9における半導体スイッチは、ゲートとソースの組合せを二組備えたデュアルゲート型の双方向スイッチ1である。双方向スイッチ1は、具体的には、デュアルゲート型のGaN系GIT(GIT:Gate Injection Transistor)である。
双方向スイッチ1は、上述の第1p型層191及び第2p型層192を備えたノーマリオン型のJFETである。双方向スイッチ1では、第1閾値電圧Vth1は、例えば、-8Vであり、第2閾値電圧Vth2は、例えば、-8Vである。双方向スイッチ1は、第1p型層191及び第2p型層192を備えずに、例えば、アンドープのAlGaN層により構成される第2窒化物半導体層105に第1ゲートG1及び第2ゲートG2のそれぞれの第1ゲート電極181及び第2ゲート電極182がショットキー接合されている構造を採用してもかまわない。
(2.2)双方向スイッチの動作
双方向スイッチ1は、ノーマリオン型のJFETであるので、第1ゲートG1及び第2ゲートG2が逆バイアスされたとき、すなわち、第1ソースS1の電位Vs1に対して第1ゲートG1の電位が第1閾値電圧Vth1未満となるように逆バイアスされるとともに第2ソースS2の電位に対して第2ゲートG2の電位が第2閾値電圧Vth2未満となるように逆バイアスされたときにオフする。
双方向スイッチ1は、ノーマリオン型のJFETであるので、第1ゲートG1及び第2ゲートG2が逆バイアスされたとき、すなわち、第1ソースS1の電位Vs1に対して第1ゲートG1の電位が第1閾値電圧Vth1未満となるように逆バイアスされるとともに第2ソースS2の電位に対して第2ゲートG2の電位が第2閾値電圧Vth2未満となるように逆バイアスされたときにオフする。
以下では、説明の便宜上、第1ソースS1と第1ゲートG1との間に第1ソースS1を基準として第1閾値電圧Vth1以上の電圧が印加されている状態(第1ゲートG1が逆バイアスされていない状態)を、第1ゲートG1のオン状態ともいう。また、第1ソースS1と第1ゲートG1との間に第1ソースS1を基準として第1閾値電圧Vth1未満の電圧が印加されている状態(第1ゲートG1が逆バイアスされている状態)を、第1ゲートG1のオフ状態ともいう。また、第2ソースS2と第2ゲートG2との間に第2ソースS2を基準として第2閾値電圧Vth2以上の電圧が印加されている状態(第2ゲートG2が逆バイアスされていない状態)を、第2ゲートG2のオン状態ともいう。また、第2ソースS2と第2ゲートG2との間に第2ソースS2を基準として第2閾値電圧Vth2未満の電圧が印加されている状態(第2ゲートG2が逆バイアスされている状態)を、第2ゲートG2のオフ状態ともいう。
双方向スイッチ1は、第1ゲートG1がオン状態で、かつ第2ゲートG2がオン状態である場合(双方向オン状態の場合)、第1ソースS1と第2ソースS2との間において、第1方向A1及び第2方向A2の双方向に電流を流すことができる。より詳細には、双方向スイッチ1は、双方向オン状態の場合、第1ソースS1が第2ソースS2よりも高電位のときに第1方向A1へ電流が流れる。また、双方向スイッチ1は、双方向オン状態の場合、第2ソースS2が第1ソースS1よりも高電位のときに第2方向A2へ電流が流れる。
双方向スイッチ1は、第1ゲートG1がオフ状態で、かつ第2ゲートG2がオフ状態である場合(双方向オフ状態の場合)、第1ソースS1と第2ソースS2との間において、第1方向A1及び第2方向A2の双方向に電流を流すことができない。より詳細には、双方向スイッチ1は、双方向オフ状態の場合、第1ソースS1が第2ソースS2よりも高電位のときに第1方向A1へ流れる電流が遮断される。また、第2ソースS2が第1ソースS1よりも高電位のときに第2方向A2へ流れる電流が遮断される。
双方向スイッチ1は、第1ゲートG1がオン状態で、かつ第2ゲートG2がオフ状態である場合(第2のダイオード状態の場合)、ダイオードとして機能する。より詳細には、双方向スイッチ1は、第2のダイオード状態の場合、第2ソースS2が第1ソースS1よりも高電位のときには第2方向A2に電流が流れ、かつ、第1ソースS1が第2ソースS2よりも高電位のときには第1方向A1に流れる電流が遮断される。
双方向スイッチ1は、第1ゲートG1がオフ状態で、かつ第2ゲートG2がオン状態である場合(第1のダイオード状態の場合)、ダイオードとして機能する。より詳細には、双方向スイッチ1は、第1のダイオード状態の場合、第1ソースS1が第2ソースS2よりも高電位のときには第1方向A1に電流が流れ、かつ、第2ソースS2が第1ソースS1よりも高電位のときには第2方向A2に流れる電流が遮断される。
実施形態9おける双方向スイッチ1において、第1閾値電圧と第2閾値電圧は等しくてもよいし、等しくなくてもよい。
以上説明したスイッチシステム20hにより構成される遮断装置は、双方向スイッチ1がノーマリオン型であるため、電源7から負荷9への給電中に双方向スイッチ1で消費される電力をほぼゼロにすることができる。また、遮断装置は、負荷9に異常が生じた場合等に電源7から負荷9(第1方向A1)に流れる電流を遮断することができる。さらに、遮断装置は、電源7と負荷9との間に接続される半導体スイッチが双方向スイッチ1であるので、例えば、電源7に異常が生じた場合等に負荷9から電源7(第2方向A2)に逆流する電流を遮断することができる。
(3)ゲート駆動回路
スイッチシステム20hは、二つのゲート駆動回路、すなわち、第1ゲート駆動回路11と第2ゲート駆動回路12を備えている(図19参照)。
スイッチシステム20hは、二つのゲート駆動回路、すなわち、第1ゲート駆動回路11と第2ゲート駆動回路12を備えている(図19参照)。
第1ゲート駆動回路11は、図20に示すように、電源端子T11、出力端子T12、グランド端子T13及び信号入力端子T14等を有する集積回路で構成されている。この集積回路は、例えば、絶縁型ゲート・ドライバIC(Integrated Circuit)である。第1ゲート駆動回路11のグランド端子T13には、第1ソースS1の電位Vs1と負電源4の電源電圧Veeとの差分の電圧(Vs1-Vee)が入力される。第1ゲート駆動回路11の電源端子T11は、双方向スイッチ1の第1ソースS1と電気的に接続されている(図19及び図20参照)。つまり、第1ゲート駆動回路11の電源端子T11には、グランド端子T13の電位(Vs1-Vee)を基準として負電源4の電源電圧Veeが入力される(図20参照)。第1ゲート駆動回路11の出力端子T12は、スイッチング素子Q1を介して第1ゲートG1と電気的に接続されている。第1ゲート駆動回路11の信号入力端子T14には、後述する制御回路32から制御信号が入力される。負電源4は、直流電源であり、第1ゲート駆動回路11のグランド端子T13に負極が接続され、正極が第1ソースS1に接続される。これにより、第1ゲート駆動回路11は、双方向スイッチ1の第1ゲートG1と第1ソースS1との間に第1ソースS1を基準として第1ゲートG1を低電位側とする負バイアス電圧(第1閾値電圧Vth1よりも小さな負電圧)を印加することができる。
スイッチング素子Q1は、エンハンスメント形のnチャネルMOSFET(Metal Oxide Semiconductor Field Effect Transistor)である。スイッチング素子Q1のソースが第1ゲート駆動回路11の出力端子T12と電気的に接続されている。スイッチング素子Q1のドレインが第1ゲートG1と電気的に接続されている。スイッチング素子Q1のゲートは、制御回路32と電気的に接続されている。スイッチング素子Q1は、制御回路32によってオン・オフ(スイッチング)される。すなわち、スイッチング素子Q1がオン状態のとき、第1ゲート駆動回路11の出力端子T12は、スイッチング素子Q1を介して第1ゲートG1と導通する。一方、スイッチング素子Q1がオフ状態のとき、第1ゲート駆動回路11の出力端子T12は、第1ゲートG1との導通をスイッチング素子Q1に阻止されて第1ゲートG1と導通しない。
第1ゲート駆動回路11は、制御回路32に制御されて、出力端子T12の電圧(出力電圧)を、第1閾値電圧Vth1よりも絶対値の大きい電圧(例えば、-10V)と、第1閾値電圧Vth1よりも絶対値の小さい電圧(例えば、0V)と、のいずれかに択一的に切り替える。つまり、第1ゲート駆動回路11が出力端子T12の出力電圧を第1閾値電圧Vth1よりも絶対値の小さい電圧に切り替えると、双方向スイッチ1の第1ゲートG1がオン状態となる。一方、第1ゲート駆動回路11が出力端子T12から第1閾値電圧Vth1よりも絶対値の大きい電圧を出力すると、双方向スイッチ1の第1ゲートG1がオフ状態となる。
なお、第2ゲート駆動回路12は第1ゲート駆動回路11と共通の回路構成を有している。つまり、第2ゲート駆動回路12は、第1ゲート駆動回路11と同様に、制御回路32に制御されて第2ゲートG2をオン状態とオフ状態に択一的に切り替えるように構成されている。
(4)診断装置
診断装置3は、第1ゲートG1及び第1ソースS1の組の故障を診断する診断装置3Aと、第2ゲートG2及び第2ソースS2の組の故障を診断する診断装置3Bとを有している(図19参照)。ただし、これら二つの診断装置3A、3Bは共通の構成を有しているので、以下では、第1ゲートG1及び第1ソースS1の組の故障を診断する診断装置3(3A)について説明する。
診断装置3は、第1ゲートG1及び第1ソースS1の組の故障を診断する診断装置3Aと、第2ゲートG2及び第2ソースS2の組の故障を診断する診断装置3Bとを有している(図19参照)。ただし、これら二つの診断装置3A、3Bは共通の構成を有しているので、以下では、第1ゲートG1及び第1ソースS1の組の故障を診断する診断装置3(3A)について説明する。
診断装置3は、電圧印加回路30と、判定回路31と、制御回路32と、を備えている(図20参照)。ただし、制御回路32については、二つの診断装置3A、3Bが共用してもかまわない。この場合、実施形態9に係るスイッチシステム20hでは、制御回路32が、第1ゲート駆動回路11と第2ゲート駆動回路12とを制御する制御部を構成する。
(4.1)電圧印加回路
電圧印加回路30は、集積回路300と、ゲート抵抗としての抵抗器Rgと、を備えている。集積回路300は、図20に示すように、電源端子T21、出力端子T22、グランド端子T23及び信号入力端子T24等を有する。
電圧印加回路30は、集積回路300と、ゲート抵抗としての抵抗器Rgと、を備えている。集積回路300は、図20に示すように、電源端子T21、出力端子T22、グランド端子T23及び信号入力端子T24等を有する。
集積回路300は、例えば、絶縁型ゲート・ドライバICで構成されることが好ましい。集積回路300のグランド端子T23は、第1ソースS1と電気的に接続されている(図20参照)。つまり、集積回路300のグランド端子T23には、第1ソースS1の電位Vs1が入力されている。集積回路300の電源端子T21は、正電源5を介して双方向スイッチ1の第1ソースS1と電気的に接続されている(図20参照)。つまり、集積回路300の電源端子T21には、グランド端子T23の電位を基準(0V)として、正電源5の電源電圧Vccが入力されている(図20参照)。集積回路300の出力端子T22は、抵抗器Rgを介して第1ゲートG1と電気的に接続されている。集積回路300の信号入力端子T24には、制御回路32から制御信号が入力される。
電圧印加回路30は、制御回路32に制御されて、第1ゲートG1に対して試験電圧Vxを印加する(図20参照)。集積回路300は、信号入力端子T24に制御回路32から制御信号が入力されると、出力端子T22から一定の電流(試験電流Ixと呼ぶ。)を出力する。すなわち、試験電圧Vxは、集積回路300の出力端子T22から出力される試験電流Ixの大きさ(電流値)と抵抗器Rgの抵抗値によって決まる。なお、試験電圧Vxは、第1ゲートG1の第1p型層191と第2窒化物半導体層105とnチャネル層とで構成されている第1ダイオード構造(ダイオード)の順方向電圧よりも低くない電圧(順方向電圧よりも大きな電圧)であることが好ましい。試験電圧Vxは、例えば、3~4Vである。
(4.2)制御回路及び判定回路
制御回路32は、マイクロコントローラを主構成要素とする。判定回路31は、制御回路32とマイクロコントローラを共用している。例えば、判定回路31は、マイクロコントローラに搭載されているコンパレータを主構成要素とする。判定回路31は、双方向スイッチ1の第1ゲートG1に対して試験電圧Vxが印加されているときの第1ソースS1に対する第1ゲートG1の電圧(ゲート電圧Vgx)に基づいて双方向スイッチ1の故障を判定する。具体的には、判定回路31は、ゲート電圧Vgxを判定用閾値電圧と比較することにより、双方向スイッチ1の故障の有無を判定する。なお、ゲート電圧Vgxは、アナログ電圧のままで判定回路31に入力されてもよいし、マイクロコントローラに搭載されているAD変換器によってアナログ電圧からディジタル値にAD変換されて判定回路31に入力されてもよい。以下の説明においては、判定回路31に入力されるゲート電圧Vgxはディジタル値とする。
制御回路32は、マイクロコントローラを主構成要素とする。判定回路31は、制御回路32とマイクロコントローラを共用している。例えば、判定回路31は、マイクロコントローラに搭載されているコンパレータを主構成要素とする。判定回路31は、双方向スイッチ1の第1ゲートG1に対して試験電圧Vxが印加されているときの第1ソースS1に対する第1ゲートG1の電圧(ゲート電圧Vgx)に基づいて双方向スイッチ1の故障を判定する。具体的には、判定回路31は、ゲート電圧Vgxを判定用閾値電圧と比較することにより、双方向スイッチ1の故障の有無を判定する。なお、ゲート電圧Vgxは、アナログ電圧のままで判定回路31に入力されてもよいし、マイクロコントローラに搭載されているAD変換器によってアナログ電圧からディジタル値にAD変換されて判定回路31に入力されてもよい。以下の説明においては、判定回路31に入力されるゲート電圧Vgxはディジタル値とする。
(4.3)判定回路の動作
正常な双方向スイッチ1において、第1ゲート駆動回路11が第1ゲートG1をオン状態としている場合、第1ゲートG1の電位と第1ソースS1の電位の差(電位差)は、ほぼ0Vとなる。このとき、診断装置3Aの電圧印加回路30から第1ゲートG1に試験電圧Vxが印加されると、第1ゲートG1の電位が第1ソースS1の電位よりも大きく(高く)なるが、第1ゲートG1のオン状態は維持される。また、試験電圧Vxが印加されたとき、双方向スイッチ1が正常であれば、試験電流Ixが、第1ゲートG1の第1p型層191と第2窒化物半導体層105とチャネル層とを含む第1ダイオード構造に流れる(図20参照)。したがって、判定回路31に入力するゲート電圧Vgxは、第1ゲートG1のの第1p型層191を含む第1ダイオード構造(言い換えると、第1ゲートG1と第1ソースS1の間に形成されるダイオード)に試験電流Ixが流れたときの順方向電圧とほぼ等しい電圧となる。
正常な双方向スイッチ1において、第1ゲート駆動回路11が第1ゲートG1をオン状態としている場合、第1ゲートG1の電位と第1ソースS1の電位の差(電位差)は、ほぼ0Vとなる。このとき、診断装置3Aの電圧印加回路30から第1ゲートG1に試験電圧Vxが印加されると、第1ゲートG1の電位が第1ソースS1の電位よりも大きく(高く)なるが、第1ゲートG1のオン状態は維持される。また、試験電圧Vxが印加されたとき、双方向スイッチ1が正常であれば、試験電流Ixが、第1ゲートG1の第1p型層191と第2窒化物半導体層105とチャネル層とを含む第1ダイオード構造に流れる(図20参照)。したがって、判定回路31に入力するゲート電圧Vgxは、第1ゲートG1のの第1p型層191を含む第1ダイオード構造(言い換えると、第1ゲートG1と第1ソースS1の間に形成されるダイオード)に試験電流Ixが流れたときの順方向電圧とほぼ等しい電圧となる。
一方、双方向スイッチ1が故障している場合、例えば、第1ゲートG1の第1p型層191を含む第1ダイオード構造が短絡故障している場合(ショート不良の場合)、ゲート電圧Vgxがほぼ0Vとなる。また、第1ゲートG1のpn接合が開放故障している場合(オープン不良の場合)、ゲート電圧Vgxは不定となる。
そこで、判定回路31は、第1ゲートG1の第1p型層191を含む第1ダイオード構造に試験電流Ixが流れたときの順方向電圧よりも小さく(低く)、かつ、0Vよりも大きい(高い)閾値とゲート電圧Vgxを比較する。判定回路31は、所定の診断期間(例えば、数十ミリ秒から数百ミリ秒)において、ゲート電圧Vgxが閾値以上となる期間(閾値以上となるゲート電圧Vgxのディジタル値の個数)が診断期間の90~95%以上であれば、双方向スイッチ1が正常と判定することが好ましい。また、判定回路31は、診断期間において、ゲート電圧Vgxが閾値未満となる期間(閾値以上となるゲート電圧Vgxのディジタル値の個数)が診断期間の90~95%以上であれば、双方向スイッチ1が短絡故障していると判定することが好ましい。さらに、判定回路31は、診断期間において、ゲート電圧Vgxが閾値以上となる期間が90~95%未満、かつ、ゲート電圧Vgxが閾値未満となる期間が90~95%未満であれば、双方向スイッチ1が開放故障していると判定することが好ましい。ただし、判定回路31が故障(短絡故障及び開放故障)か否かの判定に使用する数値(90~95%等)は一例であり、例示した数値に限定されない。
(4.4)制御回路の動作
制御回路32は、第1ゲート駆動回路11、電圧印加回路30及び判定回路31を各別に制御する。制御回路32は、第1ゲート駆動回路11の信号入力端子T14に制御信号CS1を出力する(図20参照)。制御回路32は、制御信号CS1を出力する(制御信号CS1をHレベルとする)ことで第1ゲート駆動回路11に第1ゲートG1をオンさせ、制御信号CS1を出力しない(制御信号CS1をLレベルとする)ことで第1ゲート駆動回路11に第1ゲートG1をオフさせる(図21参照)。なお、制御回路32は、制御信号CS1をHレベルとするとともに、制御信号CS3をHレベルとしてスイッチング素子Q1をオンさせることで第1ゲートG1をオンさせる。
制御回路32は、第1ゲート駆動回路11、電圧印加回路30及び判定回路31を各別に制御する。制御回路32は、第1ゲート駆動回路11の信号入力端子T14に制御信号CS1を出力する(図20参照)。制御回路32は、制御信号CS1を出力する(制御信号CS1をHレベルとする)ことで第1ゲート駆動回路11に第1ゲートG1をオンさせ、制御信号CS1を出力しない(制御信号CS1をLレベルとする)ことで第1ゲート駆動回路11に第1ゲートG1をオフさせる(図21参照)。なお、制御回路32は、制御信号CS1をHレベルとするとともに、制御信号CS3をHレベルとしてスイッチング素子Q1をオンさせることで第1ゲートG1をオンさせる。
また、制御回路32は、電圧印加回路30の信号入力端子T24に制御信号CS2を出力する(図20参照)。制御回路32は、制御信号CS2を出力する(制御信号CS2をHレベルとする)ことで電圧印加回路30から第1ゲートG1に試験電圧Vxを印加させ、制御信号CS2を出力しない(制御信号CS2をLレベルとする)ことで電圧印加回路30~第1ゲートG1に試験電圧Vxを印加させない(図21参照)。
さらに、制御回路32は、スイッチング素子Q1のゲートに制御信号CS3を出力する(図20参照)。制御回路32は、制御信号CS3を出力する(制御信号CS3をHレベルとする)ことでスイッチング素子Q1をオンさせ、制御信号CS3を出力しない(制御信号CS3をLレベルとする)ことでスイッチング素子Q1をオフさせる(図21参照)。
(4.5)診断装置の動作
図21のタイミングチャートを参照して診断装置3(3A)の動作を更に詳しく説明する。なお、図21における最上段は双方向スイッチ1の状態(オン状態及びオフ状態)を示している。ただし、双方向スイッチ1のオン状態とは、双方向スイッチ1の動作モードが双方向オン状態を意味し、双方向スイッチ1のオフ状態とは、双方向スイッチ1の動作モードが双方向オフ状態を意味する。双方向オン状態では、双方向スイッチ1の抵抗が双方向オフ状態のときの双方向スイッチ1の抵抗よりも小さくなり、例えば、双方向スイッチ1の第2ソースS2と第1ソースS1との間の電圧がほぼ0Vである。また、図21における上から2段目は制御信号CS1を示し、上から3段目は制御信号CS2を示し、上から4段目は制御信号CS3を示している。そして、図21における最下段はゲート電圧Vgxを示している。
図21のタイミングチャートを参照して診断装置3(3A)の動作を更に詳しく説明する。なお、図21における最上段は双方向スイッチ1の状態(オン状態及びオフ状態)を示している。ただし、双方向スイッチ1のオン状態とは、双方向スイッチ1の動作モードが双方向オン状態を意味し、双方向スイッチ1のオフ状態とは、双方向スイッチ1の動作モードが双方向オフ状態を意味する。双方向オン状態では、双方向スイッチ1の抵抗が双方向オフ状態のときの双方向スイッチ1の抵抗よりも小さくなり、例えば、双方向スイッチ1の第2ソースS2と第1ソースS1との間の電圧がほぼ0Vである。また、図21における上から2段目は制御信号CS1を示し、上から3段目は制御信号CS2を示し、上から4段目は制御信号CS3を示している。そして、図21における最下段はゲート電圧Vgxを示している。
時間t=t1以前において、制御回路32は、制御信号CS3を出力してスイッチング素子Q1をオンさせた状態で制御信号CS1を出力している。その結果、双方向スイッチ1の第1ゲートG1と第1ソースS1との電位差(ゲート電圧Vgx)が第1ゲート駆動回路11によってほぼ0Vに維持されて双方向スイッチ1がオンしている。また、制御回路32は、制御信号CS2を出力しないことで電圧印加回路30を停止状態(電圧印加回路30から第1ゲートG1に試験電圧Vxを印加しない状態)に制御している。
時間t=t1になると、制御回路32は、制御信号CS1、CS3を出力したままで制御信号CS2を出力して電圧印加回路30を動作状態(電圧印加回路30から第1ゲートG1に試験電圧Vxを印加する状態)に制御する。このとき、スイッチング素子Q1がオン状態であるため、電圧印加回路30から出力される試験電流Ixの一部が、スイッチング素子Q1を介して第1ゲート駆動回路11に流れる。その結果、ゲート電圧Vgxは、0Vから徐々に大きく(高く)なる。
時間t=t2になると、制御回路32は、制御信号CS1、CS2を出力したままで制御信号CS3の出力を止めてスイッチング素子Q1をオフする。スイッチング素子Q1がオフすると、電圧印加回路30から出力される試験電流Ixの一部が第1ゲート駆動回路11に流れなくなる。双方向スイッチ1が正常であれば、スイッチング素子Q1がオフした直後にゲート電圧Vgxが試験電圧Vxまで急激に立ち上がる。そして、制御回路32は、制御信号CS3の出力を止めた後、判定回路31を動作させる。
時間t=t3になると、制御回路32は、制御信号CS1を出力したままで制御信号CS2の出力を止めて電圧印加回路30に試験電流Ixの出力を停止させ、かつ、制御信号CS3を出力してスイッチング素子Q1をオンする。そして、制御回路32は、時間t=t2から時間t=t3の期間(診断期間)において、判定回路31が行った故障診断の結果、すなわち、故障の有無及び故障の種類(短絡故障及び開放故障)を判定回路31から受け取る。なお、制御回路32は、判定回路31から受け取った故障診断の結果を、例えば、液晶ディスプレイ等の表示装置に表示させることが好ましい。あるいは、制御回路32は、負荷9の動作を制御するシステムに対して故障診断の結果を報告してもかまわない。
制御回路32は、双方向スイッチ1が正常である場合において、例えば、負荷9の動作を制御するシステム(以下、負荷制御システムともいう)の指示に応じて、制御信号CS1の出力を停止することにより、第1ゲート駆動回路11に第1ゲートG1をオフさせる(時間t=t4)。第1ゲートG1がオフすれば、双方向スイッチ1がオフして電源7と負荷9の間の給電路80が遮断される。また、制御回路32は、双方向スイッチ1が正常である場合において、例えば、負荷制御システムの指示に応じて、制御信号CS1の出力を再開することにより、第1ゲート駆動回路11に第1ゲートG1をオンさせる(時間t=t5)。第1ゲートG1がオンすれば、双方向スイッチ1がオンして電源7と負荷9の間の給電路80が遮断されなくなる。
なお、制御回路32は、一方の診断装置3Aを動作させて第1ゲートG1と第1ソースS1の組の故障を診断した後、他方の診断装置3Bを動作させて第2ゲートG2と第2ソースS2の組の故障を診断することが好ましい。また、制御回路32は、上述した故障診断を定期的に行うことが好ましい。
(5)診断装置及びスイッチシステム(遮断装置)の効果
上述のように診断装置3(3A、3B)は、ソース(第1ソースS1、第2ソースS2)に対してゲート(第1ゲートG1、第2ゲートG2)が逆バイアスされていない状態において電圧印加回路30からゲートに試験電圧Vxを印加する。また、診断装置3は、試験電圧Vxが印加されているときのソースに対するゲートの電圧(ゲート電圧Vgx)に基づいて、判定回路31によって双方向スイッチ1の故障を判定する。つまり、遮断装置を構成するスイッチシステム20hは、双方向スイッチ1をオンして電源7から負荷9への給電を継続した状態で双方向スイッチ1の故障を診断することができる。したがって、双方向スイッチ1を備えるスイッチシステム20hでは、双方向スイッチ1の故障を診断するために電源7から負荷9への給電を停止する必要がない。
上述のように診断装置3(3A、3B)は、ソース(第1ソースS1、第2ソースS2)に対してゲート(第1ゲートG1、第2ゲートG2)が逆バイアスされていない状態において電圧印加回路30からゲートに試験電圧Vxを印加する。また、診断装置3は、試験電圧Vxが印加されているときのソースに対するゲートの電圧(ゲート電圧Vgx)に基づいて、判定回路31によって双方向スイッチ1の故障を判定する。つまり、遮断装置を構成するスイッチシステム20hは、双方向スイッチ1をオンして電源7から負荷9への給電を継続した状態で双方向スイッチ1の故障を診断することができる。したがって、双方向スイッチ1を備えるスイッチシステム20hでは、双方向スイッチ1の故障を診断するために電源7から負荷9への給電を停止する必要がない。
また、診断装置3(3A)は、スイッチング素子Q1をオフすることにより、試験電流Ixが第1ゲート駆動回路11の方に漏れることを防いでいる。その結果、判定回路31に取り込まれるゲート電圧Vgxの変動を抑えて故障診断に要する時間の短縮を図り、かつ、故障診断の精度の向上を図ることができる。
診断装置3Aでは、診断装置3Aの備える判定回路31が、制御部から第1ゲート駆動回路11に第1ゲートG1をオフする信号が出力されている第1期間T1に、第1ゲートG1の電圧と第1閾値電圧Vth1とに基づいて第1ゲートG1の状態を判定する第1判定部を構成してもよい。診断装置3Bでは、診断装置3Bの備える判定回路31が、制御部から第2ゲート駆動回路12に第2ゲートG2をオフする信号が出力されている第2期間T1に、第2ゲートG2の電圧と第2閾値電圧Vth2とに基づいて第2ゲートG2の状態を判定する第2判定部を構成してもよい。
(6)診断装置の変形例
(6.1)実施形態と変形例の相違点
以下、実施形態9に係るスイッチシステム20hの診断装置3の変形例について、図22に基づいて説明する。変形例の診断装置3は、集積回路300のグランド端子T23を第1ゲート駆動回路11のグランド端子T13とともに負電源4の負極に電気的に接続している点で、実施形態9に係るスイッチシステム20hの診断装置3と相違する。また、変形例の診断装置3は、集積回路300の出力端子T22と抵抗器(第1抵抗器)Rg11の間にダイオード301が順方向に接続されている点で、実施形態9に係るスイッチシステム20hの診断装置3と相違する。さらに、変形例の診断装置3は、スイッチング素子Q1に代えて第2抵抗器Rg12が第1抵抗器Rg11と第1ゲート駆動回路11の出力端子T12の間に挿入されている点で、実施形態9に係るスイッチシステム20hの診断装置3と相違する。なお、これらの相違点を除けば、変形例の診断装置3は、実施形態9に係るスイッチシステム20hの診断装置3と共通の構成を有している。したがって、実施形態9に係るスイッチシステム20hの診断装置3と共通の構成については、同一の符号を付して適宜図示及び説明を省略する。
(6.1)実施形態と変形例の相違点
以下、実施形態9に係るスイッチシステム20hの診断装置3の変形例について、図22に基づいて説明する。変形例の診断装置3は、集積回路300のグランド端子T23を第1ゲート駆動回路11のグランド端子T13とともに負電源4の負極に電気的に接続している点で、実施形態9に係るスイッチシステム20hの診断装置3と相違する。また、変形例の診断装置3は、集積回路300の出力端子T22と抵抗器(第1抵抗器)Rg11の間にダイオード301が順方向に接続されている点で、実施形態9に係るスイッチシステム20hの診断装置3と相違する。さらに、変形例の診断装置3は、スイッチング素子Q1に代えて第2抵抗器Rg12が第1抵抗器Rg11と第1ゲート駆動回路11の出力端子T12の間に挿入されている点で、実施形態9に係るスイッチシステム20hの診断装置3と相違する。なお、これらの相違点を除けば、変形例の診断装置3は、実施形態9に係るスイッチシステム20hの診断装置3と共通の構成を有している。したがって、実施形態9に係るスイッチシステム20hの診断装置3と共通の構成については、同一の符号を付して適宜図示及び説明を省略する。
(6.2)変形例の診断装置の動作
図23のタイミングチャートを参照して変形例の診断装置3(3A)の動作を詳しく説明する。なお、図23における最上段は双方向スイッチ1の状態(オン状態及びオフ状態)を示している。また、図23における上から2段目は制御信号CS1を示し、上から3段目は制御信号CS2を示している。そして、図23における最下段はゲート電圧Vgxを示している。
図23のタイミングチャートを参照して変形例の診断装置3(3A)の動作を詳しく説明する。なお、図23における最上段は双方向スイッチ1の状態(オン状態及びオフ状態)を示している。また、図23における上から2段目は制御信号CS1を示し、上から3段目は制御信号CS2を示している。そして、図23における最下段はゲート電圧Vgxを示している。
時間t=t1以前において、制御回路32は、制御信号CS1を出力することにより、双方向スイッチ1の第1ゲートG1と第1ソースS1との電位差(ゲート電圧Vgx)を第1ゲート駆動回路11によってほぼ0Vに維持させて双方向スイッチ1をオンしている。また、制御回路32は、制御信号CS2を出力しないことで電圧印加回路30を停止状態に制御している。
時間t=t1になると、制御回路32は、制御信号CS1を出力したままで制御信号CS2を出力して電圧印加回路30を動作状態に制御し、かつ、判定回路31を動作させる。このとき、電圧印加回路30から出力される試験電流Ixの一部は、第1ゲート駆動回路11の方にも流れようとするが、第1抵抗器Rg11と第1ゲート駆動回路11との間に挿入されている第2抵抗器Rg12によって限流される。その結果、ゲート電圧Vgxは、ほぼ0Vから試験電圧Vxまで直ちに立ち上がる。
時間t=t2になると、制御回路32は、制御信号CS1を出力したままで制御信号CS2の出力を止めて電圧印加回路30に試験電流Ixの出力を停止させる。そして、制御回路32は、時間t=t1から時間t=t2の期間(診断期間)において、判定回路31が行った故障診断の結果を判定回路31から受け取る。
制御回路32は、双方向スイッチ1が正常である場合において、例えば、負荷制御システムの指示に応じて、制御信号CS1の出力を停止することにより、第1ゲート駆動回路11に第1ゲートG1をオフさせる(時間t=t3)。第1ゲートG1がオフすれば、双方向スイッチ1がオフして電源7と負荷9の間の給電路80が遮断される。また、制御回路32は、双方向スイッチ1が正常である場合において、例えば、負荷制御システムの指示に応じて、制御信号CS1の出力を再開することにより、第1ゲート駆動回路11に第1ゲートG1をオンさせる(時間t=t4)。第1ゲートG1がオンすれば、双方向スイッチ1がオンして電源7と負荷9の間の給電路80が遮断されなくなる。
ここで、変形例の診断装置3では、第1ゲートG1がオフしている場合、集積回路300の出力端子T22の電位が第1ゲート駆動回路11の出力端子T12の電位(-Vee)と等しくなる。そのため、第1ゲートG1から電圧印加回路30へ漏れ電流が流れる可能性がある。そこで、変形例の診断装置3では、集積回路300の出力端子T22と第1抵抗器Rg11の間に、出力端子T22にアノードを接続する向きでダイオード301を挿入することにより、電圧印加回路30に流れる漏れ電流を阻止している。
なお、制御回路32は、一方の診断装置3Aを動作させて第1ゲートG1と第1ソースS1の組の故障を診断した後、他方の診断装置3Bを動作させて第2ゲートG2と第2ソースS2の組の故障を診断することが好ましい。また、制御回路32は、上述した故障診断を定期的に行うことが好ましい。
(6.3)変形例の診断装置の効果
変形例の診断装置3は、スイッチング素子Q1を用いないことにより、実施形態9に係るスイッチシステム200hの診断装置3に比べて、回路構成の簡素化等を図ることができる。
変形例の診断装置3は、スイッチング素子Q1を用いないことにより、実施形態9に係るスイッチシステム200hの診断装置3に比べて、回路構成の簡素化等を図ることができる。
(7)スイッチシステム(遮断装置)、診断装置の参考例
次に、スイッチシステム(遮断装置)及び診断装置の参考例について図24を参照して説明する。参考例のスイッチシステム20rは、双方向スイッチ1と、双方向スイッチ1を駆動するゲート駆動回路(第1ゲート駆動回路11、第2ゲート駆動回路12)と、参考例の診断装置6とを備える。参考例のスイッチシステム20rは、実施形態9に係るスイッチシステム20hと同様に双方向スイッチ1によって電源7から負荷9への給電路80を開閉するように構成されている。なお、双方向スイッチ1、電源7及び負荷9は実施形態9における双方向スイッチ1、電源7及び負荷9と共通であるから、説明を省略する。
次に、スイッチシステム(遮断装置)及び診断装置の参考例について図24を参照して説明する。参考例のスイッチシステム20rは、双方向スイッチ1と、双方向スイッチ1を駆動するゲート駆動回路(第1ゲート駆動回路11、第2ゲート駆動回路12)と、参考例の診断装置6とを備える。参考例のスイッチシステム20rは、実施形態9に係るスイッチシステム20hと同様に双方向スイッチ1によって電源7から負荷9への給電路80を開閉するように構成されている。なお、双方向スイッチ1、電源7及び負荷9は実施形態9における双方向スイッチ1、電源7及び負荷9と共通であるから、説明を省略する。
ここで、双方向スイッチ1の高電位側のゲートとソース(第1ゲートG1と第1ソースS1)との間の第1ダイオード構造が短絡故障している場合、第2ソースS2の電位を基準とする第1ソースS1の電位(第1ソースS1の電位と第2ソースS2の電位との電位差)はほぼ0Vとなる。一方、双方向スイッチ1の第1ゲートG1と第1ソースS1の間の第1ダイオード構造が正常である場合、第2ソースS2の電位と第1ソースS1の電位との電位差は、第1ゲートG1と第1ソースS1との間の第1ダイオード構造の順方向電圧に応じた値となる。
そこで、参考例の診断装置6は、第1ゲート駆動回路11を制御して双方向スイッチ1の第1ゲートG1をオフさせた状態において、第2ソースS2の電位と第1ソースS1の電位との電位差を閾値と比較する。そして、参考例の診断装置6は、第2ソースS2の電位と第1ソースS1の電位との電位差が閾値以上であれば、双方向スイッチ1を正常と判定する。また、参考例の診断装置6は、第2ソースS2の電位と第1ソースS1の電位との電位差が閾値未満であれば、双方向スイッチ1(の第1ゲートG1)が短絡故障していると判定する。
上述のように参考例の診断装置6は、双方向スイッチ1の高電位側のゲートとソース(第1ゲートG1と第1ソースS1)との間のダイオード構造(第1ダイオード構造)を直接的に診断することにより、より正確に双方向スイッチ1の故障を診断することができる。
(変形例)
上記の実施形態1~9は、本開示の様々な実施形態の一つに過ぎない。上記の実施形態1~9は、本開示の目的を達成できれば、設計等に応じて種々の変更が可能であり、互いに異なる実施形態の互いに異なる構成要素を適宜組み合わせてもよい。
上記の実施形態1~9は、本開示の様々な実施形態の一つに過ぎない。上記の実施形態1~9は、本開示の目的を達成できれば、設計等に応じて種々の変更が可能であり、互いに異なる実施形態の互いに異なる構成要素を適宜組み合わせてもよい。
例えば、双方向スイッチ1は、第2窒化物半導体層105の表面115において第1ゲートG1及び第2ゲートG2の各々の直下にリセス構造を有していてもよい。
また、双方向スイッチ1における第1p型層191及び第2p型層192の各々は、p型AlGaN層に限らず、例えば、p型GaN層であってもよいし、p型金属酸化物半導体層であってもよい。p型金属酸化物半導体層は、例えば、NiO層である。NiO層は、例えば、リチウム、ナトリウム、カリウム、ルビジウム及びセシウムの群から選ばれる少なくとも1種のアルカリ金属を不純物として含んでいてもよい。また、NiO層は、例えば、不純物として添加されたときに一価となる銀、銅等の遷移金属を含んでいてもよい。
双方向スイッチ1の各々は、バッファ層103と第1窒化物半導体層104との間に、1層以上の窒化物半導体層を含んでいてもよい。また、バッファ層103は、単層構造に限らず、例えば、超格子構造を有していてもよい。
また、双方向スイッチ1における基板102は、シリコン基板に限らず、例えば、GaN基板、SiC基板、サファイア基板等であってもよい。
また、双方向スイッチ1は、デュアルゲート型の双方向スイッチに限らず、例えば、2つのFETのドレイン同士を接続したコモンドレイン型の双方向スイッチであってもよい。
(態様)
以上説明した実施形態1~9等から本明細書には以下の態様が開示されている。
以上説明した実施形態1~9等から本明細書には以下の態様が開示されている。
第1の態様に係るスイッチシステム(20;20a;20b;20h)は、双方向スイッチ(1)と、第1ゲート駆動回路(11;11a)と、第2ゲート駆動回路(12;12a)と、制御部(13;13a)と、第1判定部(21)と、第2判定部(22)と、を備える。双方向スイッチ(1)は、第1ソース(S1)と、第2ソース(S2)と、第1ソース(S1)と第2ソース(S2)との間において第1ソース(S1)側にあり、第1ソース(S1)に対応する第1ゲート(G1)と、第1ソース(S1)と第2ソース(S2)との間において第2ソース(S2)側にあり、第2ソース(S2)に対応する第2ゲート(G2)と、を有する。第1ゲート駆動回路(11;11a)は、第1ゲート(G1)に接続されている。第2ゲート駆動回路(12;12a)は、第2ゲート(G2)に接続されている。制御部(13;13a)は、第1ゲート駆動回路(11;11a)と第2ゲート駆動回路(12;12a)とを制御する。第1判定部(21)は、制御部(13;13a)から第1ゲート駆動回路(11;11a)に第1ゲート(G1)をオフする信号が出力されている第1期間(T1)に、第1ゲート(G1)の電圧と第1閾値電圧(Vth1)とに基づいて第1ゲート(G1)の状態を判定する。第2判定部(22)は、制御部(13)から第2ゲート駆動回路(12;12a)に第2ゲート(G2)をオフする信号が出力されている第2期間(T2)に、第2ゲート(G2)の電圧と第2閾値電圧(Vth2)とに基づいて第2ゲート(G2)の状態を判定する。
第1の態様に係るスイッチシステム(20;20a;20b;20h)は、双方向スイッチ(1)の状態を検知可能となる。
第2の態様に係るスイッチシステム(20a;20b)では、第1の態様において、双方向スイッチ(1)は、第1ゲート(G1)が第1p型層(191)と第1ゲート電極(181)とを含み、第2ゲート(G2)が第2p型層(192)と第2ゲート電極(182)とを含んでいる、ノーマリオフ型JFETである。第1ゲート駆動回路(11a)は、第1ゲート抵抗(R1)と、第1スイッチ(SW1)と、第2ゲート抵抗(R2)と、を有する。第1ゲート抵抗(R1)は、第1ゲート(G1)に接続されている。第1スイッチ(SW1)は、第1ゲート抵抗(R1)に直列接続されており、制御部(13)によって制御される。第2ゲート抵抗(R2)は、第1ゲート抵抗(R1)よりも抵抗値が大きい。第2ゲート抵抗(R2)は、第1ゲート抵抗(R1)と第1スイッチ(SW1)との直列回路に並列接続されている。第2ゲート駆動回路(12a)は、第3ゲート抵抗(R3)と、第2スイッチ(SW2)と、第4抵抗(R4)と、を有する。第3ゲート抵抗(R3)は、第2ゲート(G2)に接続されている。第2スイッチ(SW2)は、第3ゲート抵抗(R3)に直列接続されており、制御部(13)によって制御される。第4ゲート抵抗(R4)は、第3ゲート抵抗(R3)よりも抵抗値が大きい。第4ゲート抵抗(R4)は、第3ゲート抵抗(R3)と第2スイッチ(SW2)との直列回路に並列接続されている。
第3の態様に係るスイッチシステム(20a;20b)では、第2の態様において、第1判定部(21)は、制御部(13a)から第1ゲート(G1)をオンする信号と第1スイッチ(SW1)をオンする信号とが出力されているときに、第1ゲート(G1)の電圧が第1閾値電圧(Vth1)を下回った場合に異常と判定する。第1判定部(21)は、制御部(13)から第1ゲート(G1)をオンする信号と第1スイッチ(SW1)をオフする信号とが出力されているときに、第1ゲート(G1)の電圧が第1閾値電圧(Vth1)を上回った場合に異常と判定する。第2判定部(22)は、制御部(13a)から第2ゲート(G2)をオンする信号と第2スイッチ(SW2)をオンする信号とが出力されているときに、第2ゲート(G2)の電圧が第2閾値電圧(Vth2)を下回った場合に異常と判定する。第2判定部(22)は、制御部(13)から第2ゲート(G2)をオンする信号と第2スイッチ(SW2)をオフする信号とが出力されているときに、第2ゲート(G2)の電圧が第2閾値電圧(Vth2)を上回った場合に異常と判定する。
第3の態様に係るスイッチシステム(20a;20b)は、制御部(13a)において、第1ゲート(G1)をオフ状態からオン状態に移行できない異常及び第2ゲート(G2)をオフ状態からオン状態に移行できない異常の発生を知ることが可能となる。
第4の態様に係るスイッチシステム(20;20a;20b)では、第1~3の態様のいずれか一つにおいて、第1期間(T1)と第2期間(T2)の少なくとも一部とが重複している。
第4の態様に係るスイッチシステム(20;20a;20b)は、第1期間(T1)と第2期間(T2)の少なくとも一部とが重複しない場合と比べて、双方向スイッチ(1)の状態を検知するために必要な時間を短くすることが可能となる。
第5の態様に係るスイッチシステム(20;20a;20b)では、第1~3の態様のいずれか一つにおいて、前記第1期間(T1)と第2期間(T2)とのタイミングが異なる。
第6の態様に係るスイッチシステム(20b)は、第1~5の態様のいずれか一つにおいて、双方向スイッチ(1)を複数備え、第1判定部(21)を複数備え、第2判定部(22)を複数備える。スイッチシステム(20)では、複数の双方向スイッチ(1)が並列接続されている。複数の第1判定部(21)及び複数の第2判定部(22)は、複数の双方向スイッチ(1)に一対一に対応している。スイッチシステム(20b)は、複数の双方向スイッチ(1)のうち少なくとも1つの双方向スイッチ(1)を非検知対象の双方向スイッチ(1)として非検知対象の双方向スイッチ(1)の第1ソース(S1)と第2ソース(S2)との間に電流を通電させている間に、複数の双方向スイッチ(1)のうち検知対象の双方向スイッチ(1)の第1ゲート(G1)の状態及び第2ゲート(G2)の状態を第1判定部(21)及び第2判定部(22)それぞれによって判定させる。
第6の態様に係るスイッチシステム(20b)は、複数の双方向スイッチ(1)のうち少なくとも1つの1つの双方向スイッチ(1)を非検知対象の双方向スイッチ(1)として非検知対象の双方向スイッチ(1)の第1ソース(S1)と第2ソース(S2)との間に電流を通電させている状態で、検知対象の双方向スイッチ(1)の第1ゲート(G1)の状態及び第2ゲート(G2)の状態を第1判定部(21)及び第2判定部(22)それぞれによって判定することができる。
第7の態様に係るスイッチシステム(20b)では、第6の態様において、スイッチシステム(20b)は、複数の双方向スイッチ(1)のうち検知対象とする双方向スイッチ(1)を1つの双方向スイッチ(1)のみとし、検知対象の双方向スイッチ(1)以外の双方向スイッチ(1)の全部を非検知対象の双方向スイッチ(1)とする。
第7の態様に係るスイッチシステム(20b)は、複数の双方向スイッチ(1)それぞれの長寿命化を図ることが可能となる。
第8の態様に係るスイッチシステム(20c)は、双方向スイッチ(1)と、第1ゲート駆動回路(11)と、第2ゲート駆動回路(12)と、制御部(13)と、検知部(14)と、を備える。双方向スイッチ(1)は、第1ソース(S1)と、第2ソース(S2)と、第1ソース(S1)と第2ソース(S2)との間において第1ソース(S1)側にあり、第1ソース(S1)に対応する第1ゲート(G1)と、第1ソース(S1)と第2ソース(S2)との間において第2ソース(S2)側にあり、第2ソース(S2)に対応する第2ゲート(G2)と、を有する。第1ゲート駆動回路(11)は、第1ゲート(G1)に接続されている。第2ゲート駆動回路(12)は、第2ゲート(G2)に接続されている。制御部(13)は、第1ゲート駆動回路(11)と第2ゲート駆動回路(12)とを制御する。検知部(14)は、双方向スイッチ(1)に接続されている。スイッチシステム(20c)は、双方向スイッチ(1)と第1ゲート駆動回路(11)と第2ゲート駆動回路(12)と制御部(13)と検知部(14)とのセットを複数備える。スイッチシステム(20c)では、複数の双方向スイッチ(1)が並列接続されている。複数の検知部(14)の各々は、複数の双方向スイッチ(1)のうち当該検知部(14)と同じセットに含まれる双方向スイッチ(1)以外の少なくとも1つの双方向スイッチ(1)が導通状態のときに、当該検知部(14)と同じセットに含まれている制御部(13)の第1状態と、第2状態と、のそれぞれにおいて、当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の状態を検知する。第1状態は、当該検知部(14)と同じセットに含まれる制御部(13)が当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の第1ゲート(G1)をオフする信号を出力し、第2ゲート(G2)をオンする信号を出力している状態である。第2状態は、当該検知部(14)と同じセットに含まれる制御部(13)が当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の第2ゲート(G2)をオフする信号を出力し、第1ゲート(G1)をオンする信号を出力している状態である。
第8の態様に係るスイッチシステム(20c)は、双方向スイッチ(1)の状態を検知することが可能となる。
第9の態様に係るスイッチシステム(20c)では、第8の態様において、複数の制御部(13)の各々は、第1状態のときには当該制御部(13)と同じセットに含まれる双方向スイッチ(1)の第1ゲート(G1)に状態検知用の第1オフ電圧を印加させ、第2状態のときには当該制御部(13)と同じセットに含まれる双方向スイッチ(1)の第2ゲート(G2)に状態検知用の第2オフ電圧を印加させる。なお、第1閾値電圧(Vth1)と第1オフ電圧との差分は、双方向スイッチ(1)の電圧差よりも大きい。第2閾値電圧(Vth2)と第2オフ電圧との差分は、双方向スイッチ(1)の電圧差よりも大きい。
第10の態様に係るスイッチシステム(20c)では、第9の態様において、複数の検知部(14)の各々は、当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の第1ソース(S1)と第2ソース(S2)との間に流れる電流と所定値とに基づいて当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の状態の判定を行う判定部(15)を有する。
第10の態様に係るスイッチシステム(20c)では、複数の検知部(14)の各々において、双方向スイッチ(1)の第1ソース(S1)と第2ソース(S2)との間に流れる電流と所定値とに基づいて双方向スイッチ(1)の状態の判定を行うことができる。
第11の態様に係るスイッチシステム(20c)では、第9の態様において、複数の検知部(14)の各々は、判定部(15)を有する。複数の判定部(15)の各々は、当該判定部(15)と同じセットに含まれる制御部(13)が当該判定部(15)と同じセットに含まれる双方向スイッチ(1)の第1ゲート(G1)をオンする信号を出力し第2ゲート(G2)をオンする信号を出力している状態において、当該判定部(15)と同じセットに含まれる双方向スイッチ(1)の第1ソース(S1)と第2ソース(S2)の間に流れる電流と第1所定値とに基づいて当該判定部(15)と同じセットに含まれる双方向スイッチ(1)の異常の有無を判定する。複数の判定部(15)の各々は、当該判定部(15)と同じセットに含まれる制御部(13)が当該判定部(15)と同じセットに含まれる双方向スイッチ(1)の第1ゲート(G1)をオフする信号を出力し、第2ゲート(G2)をオンする信号を出力している状態と、当該判定部(15)と同じセットに含まれる制御部(13)が当該判定部(15)と同じセットに含まれる双方向スイッチ(1)の第2ゲート(G2)をオフする信号を出力し、第1ゲート(G1)をオンする信号を出力している状態と、のそれぞれにおいて、当該判定部(15)と同じセットに含まれる双方向スイッチ(1)の第1ソース(S1)と第2ソース(S2)の間に流れる電流と第2所定値とに基づいて当該判定部(15)と同じセットに含まれる双方向スイッチ(1)の異常の有無を判定する。
第12の態様に係るスイッチシステム(20c)では、第10の態様において、複数の検知部(14)の各々は、当該検知部(14)と同じセットに含まれる双方向スイッチ(1)に直列に接続されている抵抗(16)を含む。
第12の態様に係るスイッチシステム(20c)は、双方向スイッチ(1)に流れる電流を抵抗(16)の両端電圧により検出することができる。
第13の態様に係るスイッチシステム(20c)では、第12の態様において、複数の判定部(15)の各々は、当該判定部(15)に含まれる抵抗(16)の両端電圧を絶対値に変換する変換回路(151)と、絶対値と所定の閾値電圧と比較する比較回路(152)と、を含む。
第13の態様に係るスイッチシステム(20c)は、双方向スイッチ(1)に流れる電流の向きにかかわらず、双方向スイッチ(1)に流れている電流が所定値未満であるか否かを判定することが可能となる。
第14の態様に係るスイッチシステム(20c)では、第12の態様において、複数の抵抗(16)の各々は、当該抵抗(16)と同じセットに含まれる双方向スイッチ(1)に接続されている第1端(16A)と、第1端(16A)とは反対側の第2端(16B)と、を有する。複数の判定部(15)の各々は、抵抗(16)の第2端(16B)の電位を基準として第1端(16A)の電位と第2端(16B)の電位とを比較する第1比較回路(17A)と、抵抗(16)の第1端(16A)の電位を基準として第2端(16B)の電位と第1端(16A)の電位とを比較する第2比較回路(17B)と、を含む。
第14の態様に係るスイッチシステム(20c)は、双方向スイッチ(1)に流れる電流の向きにかかわらず電流が流れているか否か判定することが可能となる。
第15の態様に係るスイッチシステム(20d)では、第12の態様において、複数の検知部(14)の各々の抵抗(16)は、当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の第1ソース(S1)に接続されている第1抵抗(161)と、当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の第2ソース(S2)に接続されている第2抵抗(162)と、を含む。複数の検知部(14)の各々は、当該検知部(14)と同じセットに含まれる制御部(13)が第1状態のときに第1抵抗(161)の両端電圧が第1基準電圧を上回った場合は異常と判定する第1判定回路(18A)と、当該検知部(14)と同じセットに含まれる制御部(13)が第2状態のときに第2抵抗(162)の両端電圧が第2基準電圧を上回った場合は異常と判定する第2判定回路(18B)と、を含む。
第15の態様に係るスイッチシステム(20d)では、制御部(13)が双方向スイッチ(1)の第1ゲート(G1)をオフする信号と第2ゲート(G2)をオンする信号とを出力しているときに、第1判定回路(18A)において、双方向スイッチ(1)の第2ソース(S2)から第1ソース(S1)に向かう向きに電流が流れたか否かを判定することができる。また、第15の態様に係るスイッチシステム(20d)では、制御部(13)が双方向スイッチ(1)の第2ゲート(G2)をオフする信号と第1ゲート(G1)をオンする信号とを出力しているときに、第2判定回路(18B)において、双方向スイッチ(1)の第1ソース(S1)から第2ソース(S2)に向かう向きに電流が流れたか否かを判定することができる。
第16の態様に係るスイッチシステム(20f)では、第9の態様において、複数の検知部(14)の各々は、当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の温度を検出する温度検出部(19)を含む。複数の検知部(14)の各々は、当該検知部(14)と同じセットに含まれる制御部(13)が第1状態のときに温度検出部(19)による検出温度が閾値温度を上回った場合は当該検知部(14)と同じセットに含まれる双方向スイッチ(1)を異常と判定する。複数の検知部(14)の各々は、当該検知部(14)と同じセットに含まれる制御部(13)が第2状態のときに温度検出部(19)による検出温度が閾値温度を上回った場合は当該検知部(14)と同じセットに含まれる双方向スイッチ(1)を異常と判定する。
第16の態様に係るスイッチシステム(20f)は、双方向スイッチ(1)の温度変化によって双方向スイッチ(1)の電流に関する異常の有無を判定することが可能となる。
第17の態様に係るスイッチシステム(20g)では、第9の態様において、複数の双方向スイッチ(1)の各々は、第1ゲート(G1)が第1p型層(191)と第1ゲート電極(181)とを含み、第2ゲート(G2)が第2p型層(192)と第2ゲート電極(182)とを含んでいる、ノーマリオフ型JFETである。複数の検知部(14)の各々は、第1検知部(14A)と、第2検知部(14B)と、を含む。第1検知部(14A)は、当該検知部(14)と同じセットに含まれる制御部(13)が当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の第2ゲート(G2)をオフする信号を出力し、第1ゲート(G1)をオンする信号を出力している状態において、第1ゲート(G1)の電圧に基づいて当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の第1ソース(S1)と第2ソース(S2)との間の通電状態を検知する。第2検知部(14B)は、当該検知部(14)と同じセットに含まれる制御部(13)が当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の第1ゲート(G1)をオフする信号を出力し、第2ゲート(G2)をオンする信号を出力している状態において、第2ゲート(G2)の電圧に基づいて当該検知部(14)と同じセットに含まれる双方向スイッチ(1)の第1ソース(S1)と第2ソース(S2)との間の通電状態を検知する。
第18の態様に係るスイッチシステム(20g)では、第17の態様において、複数の第1ゲート駆動回路(11)の各々は、当該第1ゲート駆動回路(11)と同じセットに含まれる双方向スイッチ(1)の第1ゲート(G1)に接続されている第1ゲート抵抗(Rg1)を含む。複数の第2ゲート駆動回路(12)の各々は、当該第2ゲート駆動回路(12)と同じセットに含まれる双方向スイッチ(1)の第2ゲート(G2)に接続されている第2ゲート抵抗(Rg2)を含む。複数の第1検知部(14A)の各々は、当該第1検知部(14A)と同じセットに含まれる双方向スイッチ(1)に接続されている第1ゲート抵抗(Rg1)の両端電圧が第1所定電圧を上回った場合に当該第1検知部(14A)と同じセットに含まれる双方向スイッチ(1)を異常と判定する。複数の第2検知部(14B)の各々は、当該第2検知部(14B)と同じセットに含まれる双方向スイッチ(1)に接続されている第2ゲート抵抗(Rg2)の両端電圧が第2所定電圧を上回った場合に当該第2検知部(14B)と同じセットに含まれる双方向スイッチ(1)を異常と判定する。
第19の態様に係るスイッチシステム(20b;20c;20d;20e;20f;20g)では、第8~18の態様のいずれか一つにおいて、複数の制御部(13)の各々は、当該制御部(13)と同じセットに含まれる第1ゲート駆動回路(11)から当該制御部(13)と同じセットに含まれる双方向スイッチ(1)の第1ゲート(G1)をオフさせる信号を出力させる期間と、当該制御部(13)と同じセットに含まれる第2ゲート駆動回路(12)から当該制御部(13)と同じセットに含まれる双方向スイッチ(1)の第2ゲート(G2)をオフさせる信号を出力させる期間と、を互いに異なるタイミングで行わせる。
第20の態様に係るスイッチシステム(20b;20c;20d;20e;20f;20g)は、第8~18の態様のいずれか一つにおいて、複数の制御部(13)を制御するコントローラ(8)を更に備える。コントローラ(8)は、複数の検知部(14)が互いに異なるタイミングで同じセットに含まれる双方向スイッチ(1)の状態を検知するように複数の制御部(13)を制御する。
また、実施形態9等から以下の態様が開示されている。
本開示の第21の態様に係る診断装置(3)は、半導体スイッチ(双方向スイッチ1)の故障を診断する。半導体スイッチ(双方向スイッチ1)は、少なくともゲート(第1ゲートG1;第2ゲートG2)とソース(第1ソースS1;第2ソースS2)を有し、ソースに対してゲートが逆バイアスされているときにソースに電流を流さず、ソースに対してゲートが逆バイアスされていないときにソースに電流を流すことができる常閉型である。第21の態様に係る診断装置(3)は、ソースに対してゲートが逆バイアスされていない状態においてゲートに診断用の試験電圧(Vx)を印加する電圧印加回路(30)を備える。第21の態様に係る診断装置(3)は、試験電圧(Vx)が印加されているときのソースに対するゲートの電圧(ゲート電圧Vgx)に基づいて半導体スイッチ(双方向スイッチ1)の故障を判定する判定回路(31)を備える。
第21の態様に係る診断装置(3)は、電圧印加回路(30)からゲートに試験電圧(Vx)に印加してもゲートが逆バイアスされないので、電源(7)から負荷(9)への給電を継続した状態で半導体スイッチ(双方向スイッチ1)の故障を診断することができる。
本開示の第22の態様に係る診断装置(3)は、第21の態様との組合せにより実現され得る。第22の態様に係る診断装置(3)において、試験電圧(Vx)は、半導体スイッチ(双方向スイッチ1)においてゲートとソースの間に形成されるダイオード(pinダイオード構造)の順方向電圧よりも低くない電圧であることが好ましい。
第22の態様に係る診断装置(3)は、ゲートとソースの間に形成されるダイオードの順方向電圧を判定の基準とすることにより、半導体スイッチ(双方向スイッチ1)の故障をより正確に診断することができる。
本開示の第23の態様に係る診断装置(3)は、第21又は22の態様との組合せにより実現され得る。第23の態様に係る診断装置(3)において、判定回路(31)は、半導体スイッチ(双方向スイッチ1)の故障の有無と、故障の種類とを判定することが好ましい。
第23の態様に係る診断装置(3)は、故障の有無だけでなく故障の種類(例えば、短絡故障及び開放故障)を判定することで半導体スイッチ(双方向スイッチ1)の故障に対する対処を容易に行うことができる。
本開示の第24の態様に係る診断装置(3)は、第21~23の態様のいずれかとの組合せにより実現され得る。第24の態様に係る診断装置(3)において、判定回路(31)は、電圧印加回路(30)が試験電圧(Vx)の印加を開始した時点から所定の待機期間(時間t=t1~t2)が経過した後、逆バイアス用の駆動電圧をゲートに印加するための電路を開放し、電路を開放している間に半導体スイッチ(双方向スイッチ1)の故障を判定することが好ましい。
第24の態様に係る診断装置(3)は、逆バイアス用の駆動電圧をゲートに印加するための電路に対して、試験電圧(Vx)の印加中に漏れ電流が流れることを防ぐことができる。
本開示の第25の態様に係る診断装置(3)は、第24の態様との組合せにより実現され得る。第25の態様に係る診断装置(3)において、駆動電圧をゲートに印加するための電路を開閉するスイッチング素子(Q1)を備えることが好ましい。判定回路(31)は、スイッチング素子(Q1)を制御して電路を開放することが好ましい。
第25の態様に係る診断装置(3)は、電路の開放を短時間で確実に行うことができる。
本開示の第26の態様に係る診断装置(3)は、第21~23の態様のいずれかとの組合せにより実現され得る。第26の態様に係る診断装置(3)において、電圧印加回路(30)は、整流素子(ダイオード301)を介して試験電圧(Vx)をゲートに印加することが好ましい。
第26の態様に係る診断装置(3)は、ゲートから電圧印加回路(30)に漏れ電流が流れることを防ぐことができる。
本開示の第27の態様に係る診断装置(3)は、第26の態様との組合せにより実現され得る。第27の態様に係る診断装置(3)において、整流素子とゲートの間に電気的に接続される第1抵抗器(Rg11)と、第1抵抗器(Rg11)と電気的に直列接続される第2抵抗器(Rg12)とを有することが好ましい。第2抵抗器(Rg12)は、逆バイアス用の駆動電圧をゲートに印加するための電路に挿入されていることが好ましい。
第27の態様に係る診断装置(3)は、スイッチング素子(Q1)で電路を開放する場合に比べて、回路構成の簡素化を図ることができる。
本開示の第28の態様に係る遮断装置(スイッチシステム20h)は、電源(7)から負荷(9)への給電路(80)を開閉する半導体スイッチ(双方向スイッチ1)と、第21~第27の態様のいずれかの診断装置(3)と、を備える。
第28の態様に係る遮断装置(スイッチシステム20h)は、電源(7)から負荷(9)への給電を継続した状態で半導体スイッチ(双方向スイッチ1)の故障を診断することができる。
本開示の第29の態様に係る遮断装置(スイッチシステム20h)は、第28の態様との組合せにより実現され得る。第29の態様に係る遮断装置(スイッチシステム20h)において、半導体スイッチ(双方向スイッチ1)は、電源(7)から負荷(9)への第1方向(A1)と、負荷(9)から電源(7)への第2方向(A2)の二つの方向に対して電流を遮断することが可能であることが好ましい。
第29の態様に係る遮断装置(スイッチシステム20h)は、電源(7)と負荷(9)の間で双方向に電流を遮断することができる。
本開示の第30の態様に係る遮断装置(スイッチシステム20h)は、第29の態様との組合せにより実現され得る。第30の態様に係る遮断装置(スイッチシステム20h)において、半導体スイッチ(双方向スイッチ1)は、ゲートとソースの組合せを二組備えたデュアルゲート型であることが好ましい。
第30の態様に係る遮断装置(スイッチシステム20h)は、電源(7)から負荷(9)への方向と、負荷(9)から電源(7)への方向のそれぞれに独立した半導体スイッチを設ける場合と比較して、電源(7)と負荷(9)の間で双方向に電流を遮断可能としつつ回路構成の簡素化を図ることができる。
本開示の第31の態様に係る遮断装置(スイッチシステム20h)は、第28~30の態様のいずれかとの組合せにより実現され得る。第31の態様に係る遮断装置(スイッチシステム20h)において、電源(7)から半導体スイッチ(双方向スイッチ1)を介して負荷(9)に供給される電圧が直流電圧であることが好ましい。
第31の態様に係る遮断装置(スイッチシステム20h)は、半導体スイッチ(双方向スイッチ1)を用いることにより、アークを発生させずに電源(7)から負荷(9)への電路を遮断することができる。
本開示の第32の態様に係る診断方法は、半導体スイッチ(双方向スイッチ1)の故障を診断する診断方法である。半導体スイッチ(双方向スイッチ1)は、少なくともゲートとソースを有し、ソースに対してゲートが逆バイアスされているときにソースに電流を流さず、ソースに対してゲートが逆バイアスされていないときにソースに電流を流すことができる常閉型である。第32の態様に係る診断方法は、ソースに対してゲートが逆バイアスされていない状態においてゲートに診断用の試験電圧(Vx)を印加する手順を有する。第32の態様に係る診断方法は、試験電圧(Vx)が印加されているときのソースに対するゲートの電圧に基づいて半導体スイッチ(双方向スイッチ1)の故障を判定する手順を有する。
第32の態様に係る診断方法は、電源(7)から負荷(9)への給電を継続した状態で半導体スイッチ(双方向スイッチ1)の故障を診断することができる。
1 双方向スイッチ
G1 第1ゲート
S1 第1ソース
G2 第2ゲート
S2 第2ソース
8 コントローラ
11 第1ゲート駆動回路
12 第2ゲート駆動回路
13 制御部
14 検知部
15 判定部
16 抵抗
16A 第1端
16B 第2端
17A 第1比較回路
17B 第2比較回路
18A 第1判定回路
18B 第2判定回路
19 温度検出部
20、20a、20b;20c;20d;20e;20f;20g スイッチシステム
191 第1p型層
192 第2p型層
171 第1ソース電極
172 第2ソース電極
181 第1ゲート電極
182 第2ゲート電極
R1 第1ゲート抵抗
R2 第2ゲート抵抗
R3 第3ゲート抵抗
R4 第4ゲート抵抗
SW1 第1スイッチ
SW2 第2スイッチ
T1 第1期間
T2 第2期間
Vth1 第1閾値電圧
Vth2 第2閾値電圧
G1 第1ゲート
S1 第1ソース
G2 第2ゲート
S2 第2ソース
8 コントローラ
11 第1ゲート駆動回路
12 第2ゲート駆動回路
13 制御部
14 検知部
15 判定部
16 抵抗
16A 第1端
16B 第2端
17A 第1比較回路
17B 第2比較回路
18A 第1判定回路
18B 第2判定回路
19 温度検出部
20、20a、20b;20c;20d;20e;20f;20g スイッチシステム
191 第1p型層
192 第2p型層
171 第1ソース電極
172 第2ソース電極
181 第1ゲート電極
182 第2ゲート電極
R1 第1ゲート抵抗
R2 第2ゲート抵抗
R3 第3ゲート抵抗
R4 第4ゲート抵抗
SW1 第1スイッチ
SW2 第2スイッチ
T1 第1期間
T2 第2期間
Vth1 第1閾値電圧
Vth2 第2閾値電圧
Claims (20)
- 第1ソースと、第2ソースと、前記第1ソースと前記第2ソースとの間において前記第1ソース側にあり、前記第1ソースに対応する第1ゲートと、前記第1ソースと前記第2ソースとの間において前記第2ソース側にあり、前記第2ソースに対応する第2ゲートと、を有する双方向スイッチと、
前記第1ゲートに接続されている第1ゲート駆動回路と、
前記第2ゲートに接続されている第2ゲート駆動回路と、
前記第1ゲート駆動回路と前記第2ゲート駆動回路とを制御する制御部と、
前記制御部から前記第1ゲート駆動回路に前記第1ゲートをオフする信号が出力されている第1期間に、前記第1ゲートの電圧と第1閾値電圧とに基づいて前記第1ゲートの状態を判定する第1判定部と、
前記制御部から前記第2ゲート駆動回路に前記第2ゲートをオフする信号が出力されている第2期間に、前記第2ゲートの電圧と第2閾値電圧とに基づいて前記第2ゲートの状態を判定する第2判定部と、を備える、
スイッチシステム。 - 前記双方向スイッチは、
前記第1ゲートが第1p型層と第1ゲート電極とを含み、前記第2ゲートが第2p型層と第2ゲート電極とを含んでいる、ノーマリオフ型JFETであり、
前記第1ゲート駆動回路は、
前記第1ゲートに接続されている第1ゲート抵抗と、
前記第1ゲート抵抗に直列接続されおり、前記制御部によって制御される第1スイッチと、
前記第1ゲート抵抗よりも抵抗値が大きく、前記第1ゲート抵抗と第1スイッチとの直列回路に並列接続されている第2ゲート抵抗と、を有し、
前記第2ゲート駆動回路は、
前記第2ゲートに接続されている第3ゲート抵抗と、
前記第3ゲート抵抗に直列接続されており、前記制御部によって制御される第2スイッチと、
前記第3ゲート抵抗よりも抵抗値が大きく、前記第3ゲート抵抗と第2スイッチとの直列回路に並列接続されている第4ゲート抵抗と、を有する、
請求項1に記載のスイッチシステム。 - 前記第1判定部は、
前記制御部から前記第1ゲートをオンする信号と前記第1スイッチをオンする信号とが出力されているときに、前記第1ゲートの電圧が前記第1閾値電圧を下回った場合に異常と判定し、
前記制御部から前記第1ゲートをオンする信号と前記第1スイッチをオフする信号とが出力されているときに、前記第1ゲートの電圧が前記第1閾値電圧を上回った場合に異常と判定し、
前記第2判定部は、
前記制御部から前記第2ゲートをオンする信号と前記第2スイッチをオンする信号とが出力されているときに、前記第2ゲートの電圧が前記第2閾値電圧を下回った場合に異常と判定し、
前記制御部から前記第2ゲートをオンする信号と前記第2スイッチをオフする信号とが出力されているときに、前記第2ゲートの電圧が前記第2閾値電圧を上回った場合に異常と判定する、
請求項2に記載のスイッチシステム。 - 前記第1期間と前記第2期間の少なくとも一部とが重複している、
請求項1~3のいずれか一項に記載のスイッチシステム。 - 前記第1期間と前記第2期間とのタイミングが異なる、
請求項1~3のいずれか一項に記載のスイッチシステム。 - 前記双方向スイッチを複数備え、
前記第1判定部を複数備え、
前記第2判定部を複数備え、
前記複数の双方向スイッチが並列接続されており、
前記複数の第1判定部及び前記複数の第2判定部は、前記複数の双方向スイッチに一対一に対応しており、
前記スイッチシステムは、
前記複数の双方向スイッチのうち少なくとも1つの双方向スイッチを非検知対象の双方向スイッチとして前記非検知対象の双方向スイッチの第1ソースと第2ソースとの間に電流を通電させている間に、前記複数の双方向スイッチのうち検知対象の双方向スイッチの第1ゲートの状態及び第2ゲートの状態を第1判定部及び第2判定部それぞれによって判定させる、
請求項1~5のいずれか1項に記載のスイッチシステム。 - 前記スイッチシステムは、前記複数の双方向スイッチのうち検知対象とする双方向スイッチを1つの双方向スイッチのみとし、前記検知対象の双方向スイッチ以外の双方向スイッチの全部を前記非検知対象の双方向スイッチとする、
請求項6に記載のスイッチシステム。 - 第1ソースと、第2ソースと、前記第1ソースと前記第2ソースとの間において前記第1ソース側にあり、前記第1ソースに対応する第1ゲートと、前記第1ソースと前記第2ソースとの間において前記第2ソース側にあり、前記第2ソースに対応する第2ゲートと、を有する双方向スイッチと、
前記第1ゲートに接続されている第1ゲート駆動回路と、
前記第2ゲートに接続されている第2ゲート駆動回路と、
前記第1ゲート駆動回路と前記第2ゲート駆動回路とを制御する制御部と、
前記双方向スイッチに接続されている検知部と、を備え、
前記双方向スイッチと前記第1ゲート駆動回路と前記第2ゲート駆動回路と前記制御部と前記検知部とのセットを複数備え、
前記複数の双方向スイッチが並列接続されており、
前記複数の検知部の各々は、
前記複数の双方向スイッチのうち当該検知部と同じセットに含まれる双方向スイッチ以外の少なくとも1つの双方向スイッチが導通状態のときに、
当該検知部と同じセットに含まれる制御部が当該検知部と同じセットに含まれる双方向スイッチの第1ゲートをオフする信号を出力し、第2ゲートをオンする信号を出力している第1状態と、
当該検知部と同じセットに含まれる制御部が当該検知部と同じセットに含まれる双方向スイッチの第2ゲートをオフする信号を出力し、第1ゲートをオンする信号を出力している第2状態と、
のそれぞれにおいて、当該検知部と同じセットに含まれる双方向スイッチの状態を検知する、
スイッチシステム。 - 前記複数の制御部の各々は、
前記第1状態のときには当該制御部と同じセットに含まれる双方向スイッチの第1ゲートに状態検知用の第1オフ電圧を印加させ、
前記第2状態のときには当該制御部と同じセットに含まれる双方向スイッチの第2ゲートに状態検知用の第2オフ電圧を印加させる、
請求項8に記載のスイッチシステム。 - 前記複数の検知部の各々は、
当該検知部と同じセットに含まれる双方向スイッチの第1ソースと第2ソースとの間に流れる電流と所定値とに基づいて当該検知部と同じセットに含まれる双方向スイッチの状態の判定を行う判定部を有する、
請求項9に記載のスイッチシステム。 - 前記複数の検知部の各々は、判定部を有し、
前記複数の判定部の各々は、
当該判定部と同じセットに含まれる制御部が当該判定部と同じセットに含まれる双方向スイッチの第1ゲートをオンする信号を出力し第2ゲートをオンする信号を出力している状態において、当該判定部と同じセットに含まれる双方向スイッチの第1ソースと第2ソースの間に流れる電流と第1所定値とに基づいて当該判定部と同じセットに含まれる双方向スイッチの異常の有無を判定し、
当該判定部と同じセットに含まれる制御部が当該判定部と同じセットに含まれる双方向スイッチの第1ゲートをオフする信号を出力し、第2ゲートをオンする信号を出力している状態と、当該判定部と同じセットに含まれる制御部が当該判定部と同じセットに含まれる双方向スイッチの第2ゲートをオフする信号を出力し、第1ゲートをオンする信号を出力している状態と、のそれぞれにおいて、当該判定部と同じセットに含まれる双方向スイッチの第1ソースと第2ソースの間に流れる電流と第2所定値とに基づいて当該判定部と同じセットに含まれる双方向スイッチの異常の有無を判定する、
請求項9に記載のスイッチシステム。 - 前記複数の検知部の各々は、
当該検知部と同じセットに含まれる双方向スイッチに直列に接続されている抵抗を含む、
請求項10に記載のスイッチシステム。 - 前記複数の検知部の各々は、
当該検知部に含まれる抵抗の両端電圧を絶対値に変換する変換回路と、
前記絶対値と所定の閾値電圧と比較する比較回路と、を含む、
請求項12に記載のスイッチシステム。 - 前記複数の抵抗の各々は、
当該抵抗と同じセットに含まれる双方向スイッチに接続されている第1端と、
前記第1端とは反対側の第2端と、を有し、
前記複数の判定部の各々は、
前記抵抗の前記第2端の電位を基準として前記第1端の電位と前記第2端の電位とを比較する第1比較回路と、
前記抵抗の前記第1端の電位を基準として前記第2端の電位と前記第1端の電位とを比較する第2比較回路と、を含む、
請求項12に記載のスイッチシステム。 - 前記複数の検知部の各々の前記抵抗は、
当該検知部と同じセットに含まれる双方向スイッチの第1ソースに接続されている第1抵抗と、
当該検知部と同じセットに含まれる双方向スイッチの第2ソースに接続されている第2抵抗と、を含み、
前記複数の検知部の各々は、
当該検知部と同じセットに含まれる制御部の前記第1状態のときに前記第1抵抗の両端電圧が第1基準電圧を上回った場合は異常と判定する第1判定回路と、
当該検知部と同じセットに含まれる制御部の前記第2状態のときに前記第2抵抗の両端電圧が第2基準電圧を上回った場合は異常と判定する第2判定回路と、を含む、
請求項12に記載のスイッチシステム。 - 前記複数の検知部の各々は、
当該検知部と同じセットに含まれる双方向スイッチの温度を検出する温度検出部を含み、
当該検知部と同じセットに含まれる制御部が前記第1状態のときに、前記温度検出部による検出温度が閾値温度を上回った場合は当該検知部と同じセットに含まれる双方向スイッチを異常と判定し、
当該検知部と同じセットに含まれる制御部が前記第2状態のときに前記温度検出部による検出温度が前記閾値温度を上回った場合は当該検知部と同じセットに含まれる双方向スイッチを異常と判定する、
請求項9に記載のスイッチシステム。 - 前記複数の双方向スイッチの各々は、
前記第1ゲートが第1p型層と第1ゲート電極とを含み、前記第2ゲートが第2p型層と第2ゲート電極とを含んでいる、ノーマリオフ型JFETであり、
前記複数の検知部の各々は、
当該検知部と同じセットに含まれる制御部が当該検知部と同じセットに含まれる双方向スイッチの第2ゲートをオフする信号を出力し、第1ゲートをオンする信号を出力している状態において、第1ゲートの電圧に基づいて当該検知部と同じセットに含まれる双方向スイッチの第1ソースと第2ソースとの間の通電状態を検知する第1検知部と、
当該検知部と同じセットに含まれる制御部が当該検知部と同じセットに含まれる双方向スイッチの第1ゲートをオフする信号を出力し、第2ゲートをオンする信号を出力している状態において、第2ゲートの電圧に基づいて当該検知部と同じセットに含まれる双方向スイッチの第1ソースと第2ソースとの間の通電状態を検知する第2検知部と、を含む、
請求項9に記載のスイッチシステム。 - 前記複数の第1ゲート駆動回路の各々は、
当該第1ゲート駆動回路と同じセットに含まれる双方向スイッチの第1ゲートに接続されている第1ゲート抵抗を含み、
前記複数の第2ゲート駆動回路の各々は、
当該第2ゲート駆動回路と同じセットに含まれる双方向スイッチの第2ゲートに接続されている第2ゲート抵抗を含み、
前記複数の第1検知部の各々は、
当該第1検知部と同じセットに含まれる双方向スイッチに接続されている第1ゲート抵抗の両端電圧が第1所定電圧を上回った場合に当該第1検知部と同じセットに含まれる双方向スイッチを異常と判定し、
前記複数の第2検知部の各々は、
当該第2検知部と同じセットに含まれる双方向スイッチに接続されている第2ゲート抵抗の両端電圧が第2所定電圧を上回った場合に当該第2検知部と同じセットに含まれる双方向スイッチを異常と判定する、
請求項17に記載のスイッチシステム。 - 前記複数の制御部の各々は、
当該制御部と同じセットに含まれる第1ゲート駆動回路から当該制御部と同じセットに含まれる双方向スイッチの第1ゲートをオフさせる信号を出力させる期間と、
当該制御部と同じセットに含まれる第2ゲート駆動回路から当該制御部と同じセットに含まれる双方向スイッチの第2ゲートをオフさせる信号を出力させる期間と、
を互いに異なるタイミングで行わせる、
請求項8~18のいずれか一項に記載のスイッチシステム。 - 前記複数の制御部を制御するコントローラを更に備え、
前記コントローラは、前記複数の検知部が互いに異なるタイミングで同じセットに含まれる双方向スイッチの状態を検知するように前記複数の制御部を制御する、
請求項8~18のいずれか一項に記載のスイッチシステム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021553544A JP7555054B2 (ja) | 2019-10-31 | 2020-10-23 | スイッチシステム |
US17/633,160 US11736104B2 (en) | 2019-10-31 | 2020-10-23 | Switch system |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019-198640 | 2019-10-31 | ||
JP2019198640 | 2019-10-31 | ||
JP2020-143911 | 2020-08-27 | ||
JP2020143911 | 2020-08-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2021085316A1 true WO2021085316A1 (ja) | 2021-05-06 |
Family
ID=75715147
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2020/039822 WO2021085316A1 (ja) | 2019-10-31 | 2020-10-23 | スイッチシステム |
Country Status (3)
Country | Link |
---|---|
US (1) | US11736104B2 (ja) |
JP (1) | JP7555054B2 (ja) |
WO (1) | WO2021085316A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023193561A1 (zh) * | 2022-04-07 | 2023-10-12 | 安徽威灵汽车部件有限公司 | 开关管的栅极驱动电阻的参数确定方法、装置及电路 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20230417841A1 (en) * | 2022-06-27 | 2023-12-28 | Infineon Technologies Austria Ag | Current leak detection for solid state devices |
CN116215325A (zh) * | 2022-12-05 | 2023-06-06 | 联合汽车电子有限公司 | 门极驱动电路、车辆及门极驱动电路的主动加热控制方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013038555A (ja) * | 2011-08-05 | 2013-02-21 | Panasonic Corp | 2線式交流スイッチ |
JP2019054384A (ja) * | 2017-09-14 | 2019-04-04 | ルネサスエレクトロニクス株式会社 | 半導体装置および電子制御装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10211543B4 (de) * | 2002-03-15 | 2005-06-30 | Infineon Technologies Ag | Schaltungsanordnung mit einem Feldeffekttransistor und Verfahren zum Betrieb der Schaltungsanordnung |
US6870217B2 (en) * | 2002-08-23 | 2005-03-22 | Fairchild Semiconductor Corporation | Method of and apparatus for driving a dual gated MOSFET |
JP4398719B2 (ja) * | 2003-12-25 | 2010-01-13 | 株式会社東芝 | 半導体装置 |
TWI262315B (en) * | 2004-11-17 | 2006-09-21 | Richtek Technology Corp | Detecting method of switching state for a FET-based switch |
JP5439725B2 (ja) * | 2008-02-20 | 2014-03-12 | サンケン電気株式会社 | 半導体スイッチング装置 |
CN103765746A (zh) | 2011-08-30 | 2014-04-30 | 松下电器产业株式会社 | 电力变换装置 |
WO2014181450A1 (ja) * | 2013-05-10 | 2014-11-13 | 株式会社 日立製作所 | 絶縁ゲート型半導体素子の制御装置およびそれを用いた電力変換装置 |
JP6413965B2 (ja) * | 2015-07-20 | 2018-10-31 | 株式会社デンソー | 半導体装置 |
US10530360B2 (en) | 2016-02-29 | 2020-01-07 | Infineon Technologies Austria Ag | Double gate transistor device and method of operating |
US10128750B2 (en) * | 2016-03-04 | 2018-11-13 | Infineon Technologies Ag | Switched-mode power converter with an inductive storage element and a cascode circuit |
JP6919292B2 (ja) | 2016-04-19 | 2021-08-18 | 株式会社デンソー | スイッチング素子の駆動回路 |
US9882555B2 (en) * | 2016-06-24 | 2018-01-30 | Infineon Technologies Ag | Switch device |
US9853637B1 (en) * | 2016-06-24 | 2017-12-26 | Infineon Technologies Ag | Dual gate switch device |
JP6820287B2 (ja) * | 2018-02-23 | 2021-01-27 | 株式会社 日立パワーデバイス | 半導体装置および電力変換装置 |
US11742024B2 (en) * | 2020-05-27 | 2023-08-29 | Taiwan Semiconductor Manufacturing Company Limited | Memory device comprising source line coupled to multiple memory cells and method of operation |
-
2020
- 2020-10-23 US US17/633,160 patent/US11736104B2/en active Active
- 2020-10-23 WO PCT/JP2020/039822 patent/WO2021085316A1/ja active Application Filing
- 2020-10-23 JP JP2021553544A patent/JP7555054B2/ja active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013038555A (ja) * | 2011-08-05 | 2013-02-21 | Panasonic Corp | 2線式交流スイッチ |
JP2019054384A (ja) * | 2017-09-14 | 2019-04-04 | ルネサスエレクトロニクス株式会社 | 半導体装置および電子制御装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023193561A1 (zh) * | 2022-04-07 | 2023-10-12 | 安徽威灵汽车部件有限公司 | 开关管的栅极驱动电阻的参数确定方法、装置及电路 |
Also Published As
Publication number | Publication date |
---|---|
US11736104B2 (en) | 2023-08-22 |
JPWO2021085316A1 (ja) | 2021-05-06 |
US20220337239A1 (en) | 2022-10-20 |
JP7555054B2 (ja) | 2024-09-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2021085316A1 (ja) | スイッチシステム | |
CN109075782B (zh) | 结温度和电流感测 | |
JP5934925B2 (ja) | ゲートドライバおよびこれを備えたパワーモジュール | |
TWI439003B (zh) | Charge and discharge control circuit and rechargeable power supply device | |
US9281680B2 (en) | Power switching circuit | |
US10763845B2 (en) | Semiconductor device | |
US10110219B2 (en) | Driving apparatus | |
TWI388100B (zh) | 形成整合式電壓保護裝置及結構之方法 | |
US9621024B2 (en) | Power supply device supplying limited DC power to load based on ground fault detection | |
CN109474060B (zh) | 双电源切换系统及切换方法 | |
US20210050850A1 (en) | Smart electronic switch | |
US10454469B2 (en) | Switch device and method | |
JP2019165347A (ja) | 駆動装置及びパワーモジュール | |
US9680466B2 (en) | Analog switch and multiplexer | |
US10797481B2 (en) | Reverse connection protection circuit and load system | |
WO2019129280A1 (en) | Load switch circuit, battery assembly, and multi-power system | |
CN108683334B (zh) | 一种用于浮动地线buck型开关电源的电源开关状态检测电路 | |
JP2020144089A (ja) | 異常検出回路 | |
US8384355B2 (en) | Battery state monitoring circuit and battery device | |
US8618774B2 (en) | Charge and discharge battery control circuit | |
JPWO2008035532A1 (ja) | スイッチ装置および試験装置 | |
US9559608B2 (en) | Rectifier circuit with reduced reverse recovery time | |
WO2023223406A1 (ja) | 電子制御装置、および、電子制御方法 | |
JP7259430B2 (ja) | 電圧駆動型半導体スイッチング素子のゲート駆動装置、該ゲート駆動装置を備える電力変換装置 | |
CN110024291A (zh) | 驱动装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 20880768 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2021553544 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 20880768 Country of ref document: EP Kind code of ref document: A1 |