WO2020254910A1 - 金属酸化物、金属酸化物の形成方法、半導体装置、および半導体装置の作製方法 - Google Patents

金属酸化物、金属酸化物の形成方法、半導体装置、および半導体装置の作製方法 Download PDF

Info

Publication number
WO2020254910A1
WO2020254910A1 PCT/IB2020/055353 IB2020055353W WO2020254910A1 WO 2020254910 A1 WO2020254910 A1 WO 2020254910A1 IB 2020055353 W IB2020055353 W IB 2020055353W WO 2020254910 A1 WO2020254910 A1 WO 2020254910A1
Authority
WO
WIPO (PCT)
Prior art keywords
insulator
oxide
conductor
metal oxide
transistor
Prior art date
Application number
PCT/IB2020/055353
Other languages
English (en)
French (fr)
Inventor
山崎舜平
小松良寛
澤井寛美
渡邊了介
川口忍
伊藤俊一
Original Assignee
株式会社半導体エネルギー研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社半導体エネルギー研究所 filed Critical 株式会社半導体エネルギー研究所
Priority to US17/615,859 priority Critical patent/US20220320339A1/en
Priority to JP2021528028A priority patent/JPWO2020254910A5/ja
Publication of WO2020254910A1 publication Critical patent/WO2020254910A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B23/00Single-crystal growth by condensing evaporated or sublimed materials
    • C30B23/02Epitaxial-layer growth
    • C30B23/08Epitaxial-layer growth by condensing ionised vapours
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/16Oxides
    • C30B29/22Complex oxides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B33/00After-treatment of single crystals or homogeneous polycrystalline material with defined structure
    • C30B33/02Heat treatment
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B33/00After-treatment of single crystals or homogeneous polycrystalline material with defined structure
    • C30B33/08Etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel

Definitions

  • One aspect of the present invention relates to a metal oxide and a method for forming the metal oxide. Further, one aspect of the present invention relates to a semiconductor device and a method for manufacturing the semiconductor device. Further, one aspect of the present invention relates to semiconductor wafers, modules, and electronic devices.
  • the semiconductor device refers to all devices that can function by utilizing the semiconductor characteristics.
  • a semiconductor element such as a transistor, a semiconductor circuit, an arithmetic unit, and a storage device are one aspect of a semiconductor device. It may be said that a display device (liquid crystal display device, light emission display device, etc.), projection device, lighting device, electro-optical device, power storage device, storage device, semiconductor circuit, image pickup device, electronic device, and the like have a semiconductor device.
  • One aspect of the present invention is not limited to the above technical fields.
  • One aspect of the invention disclosed in the present specification and the like relates to a product, a method, or a manufacturing method.
  • one aspect of the invention relates to a process, machine, manufacture, or composition (composition of matter).
  • transistors are widely applied to electronic devices such as integrated circuits (ICs) and image display devices (also simply referred to as display devices).
  • ICs integrated circuits
  • image display devices also simply referred to as display devices.
  • Silicon-based semiconductor materials are widely known as semiconductor thin films applicable to transistors, but oxide semiconductors are attracting attention as other materials.
  • Non-Patent Document 1 In oxide semiconductors, CAAC (c-axis aligned crystalline) structures and nc (nanocrystalline) structures that are neither single crystal nor amorphous have been found (see Non-Patent Document 1 and Non-Patent Document 2).
  • Non-Patent Document 1 and Non-Patent Document 2 disclose a technique for manufacturing a transistor using an oxide semiconductor having a CAAC structure.
  • One aspect of the present invention is a metal oxide containing crystals oriented in the c-axis.
  • the metal oxide has indium, the element M (where M is gallium, aluminum, yttrium, or tin) and zinc.
  • the diffusion length of hydrogen in the metal oxide is 200 nm or less.
  • the absorption due to the localized level calculated by CPM is 1 ⁇ 10 -2 cm -1 or less.
  • the diffusion length of hydrogen is preferably calculated assuming that the temperature is 400 ° C. for 1 hour.
  • Another aspect of the present invention is a transistor having the metal oxide described above in the channel forming region.
  • Another aspect of the present invention is a metal oxide, a first conductor in contact with the metal oxide, a second conductor, a third conductor overlapping the metal oxide, and the metal oxide. It is a semiconductor device having an insulator located between the third conductor and the third conductor.
  • the metal oxide has indium, the element M (where M is gallium, aluminum, yttrium, or tin) and zinc.
  • Metal oxides include crystals oriented in the c-axis.
  • the diffusion length of hydrogen in the metal oxide is 200 nm or less. In metal oxides, the absorption due to the localized level calculated by CPM is 1 ⁇ 10 -2 cm -1 or less.
  • another aspect of the present invention is between the metal oxide, the first conductor and the second conductor on the metal oxide, and the first conductor and the second conductor.
  • It is a semiconductor device having an insulator arranged and arranged on a metal oxide, and a third conductor on the insulator.
  • the metal oxide has indium, the element M (where M is gallium, aluminum, yttrium, or tin) and zinc.
  • Metal oxides include crystals oriented in the c-axis.
  • the diffusion length of hydrogen in the metal oxide is 200 nm or less. In metal oxides, the absorption due to the localized level calculated by CPM is 1 ⁇ 10 -2 cm -1 or less.
  • the diffusion length of hydrogen is preferably calculated with a temperature of 400 ° C. for 1 hour.
  • Another aspect of the present invention includes a step of forming a metal oxide film on a substrate, a step of forming a metal oxide film, and then performing a heat treatment at a temperature of 500 ° C. or higher and 600 ° C. or lower. It is a method for forming a metal oxide having an island-like step of forming the metal oxide by processing the metal oxide film by using a lithography method.
  • the metal oxide film is formed by a sputtering method using an In—M—Zn oxide target (M is gallium, aluminum, yttrium, or tin) at a substrate temperature of 200 ° C. or higher and 400 ° C. or lower. ..
  • the heat treatment is performed by performing the first heat treatment in an atmosphere of nitrogen gas and then performing the second heat treatment in an atmosphere of oxygen gas.
  • Another aspect of the present invention includes a step of forming a metal oxide film on a substrate, a step of forming a metal oxide film, and then performing a heat treatment at a temperature of 500 ° C. or higher and 600 ° C. or lower.
  • This is a method for producing a semiconductor device having.
  • the metal oxide film is formed by a sputtering method using an In—M—Zn oxide target (M is gallium, aluminum, yttrium, or tin) at a substrate temperature of 200 ° C. or higher and 400 ° C. or lower. ..
  • the heat treatment is performed in the atmosphere of nitrogen gas after the first heat treatment, and then in the atmosphere of oxygen gas.
  • a novel metal oxide and a method for forming the same can be provided. Further, according to one aspect of the present invention, it is possible to provide a semiconductor device having good reliability and a method for manufacturing the same. Further, according to one aspect of the present invention, it is possible to provide a semiconductor device having good electrical characteristics and a method for manufacturing the same. Further, according to one aspect of the present invention, it is possible to provide a semiconductor device having little variation in transistor characteristics and a method for manufacturing the same. Further, according to one aspect of the present invention, it is possible to provide a semiconductor device capable of miniaturization or high integration, and a method for manufacturing the same.
  • a semiconductor device having a large on-current and a method for manufacturing the same it is possible to provide a semiconductor device having high frequency characteristics and a method for manufacturing the same. Further, according to one aspect of the present invention, a semiconductor device having low power consumption and a method for manufacturing the same can be provided.
  • FIG. 1A is a top view of the semiconductor device.
  • 1B to 1D are cross-sectional views of a semiconductor device.
  • FIG. 2 is a cross-sectional view of the semiconductor device.
  • FIG. 3A is a diagram illustrating classification of the crystal structure of IGZO.
  • FIG. 3B is a diagram illustrating an XRD spectrum of the CAAC-IGZO film.
  • FIG. 3C is a diagram for explaining the microelectron diffraction pattern of the CAAC-IGZO film.
  • FIG. 4A is a top view of the semiconductor device. 4B to 4D are cross-sectional views of the semiconductor device.
  • FIG. 5A is a top view showing a method for manufacturing a semiconductor device.
  • FIG. 5B to 5D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 6A is a top view showing a method for manufacturing a semiconductor device.
  • 6B to 6D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 7A is a top view showing a method for manufacturing a semiconductor device.
  • 7B to 7D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 8A is a top view showing a method for manufacturing a semiconductor device.
  • 8B to 8D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 9A is a top view showing a method for manufacturing a semiconductor device.
  • 9B to 9D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • 10A is a top view showing a method for manufacturing a semiconductor device.
  • 10B to 10D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 11A is a top view showing a method for manufacturing a semiconductor device.
  • 11B to 11D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 12A is a top view showing a method for manufacturing a semiconductor device.
  • 12B to 12D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 13A is a top view showing a method for manufacturing a semiconductor device.
  • 13B to 13D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 14A is a top view showing a method for manufacturing a semiconductor device.
  • FIG. 14B to 14D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 15A is a top view showing a method for manufacturing a semiconductor device.
  • 15B to 15D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 16A is a top view showing a method for manufacturing a semiconductor device.
  • 16B to 16D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 17A is a top view showing a method for manufacturing a semiconductor device.
  • 17B to 17D are cross-sectional views showing a method of manufacturing a semiconductor device.
  • FIG. 18A is a top view of the semiconductor device.
  • 18B to 18D are cross-sectional views of the semiconductor device.
  • FIG. 19A and 19B are cross-sectional views of the semiconductor device.
  • FIG. 20 is a cross-sectional view showing the configuration of the storage device.
  • FIG. 21 is a cross-sectional view showing the configuration of the storage device.
  • FIG. 22 is a cross-sectional view of the semiconductor device.
  • FIG. 23 is a cross-sectional view of the semiconductor device.
  • FIG. 24A is a top view of the semiconductor device.
  • FIG. 24B is a cross-sectional view of the semiconductor device.
  • FIG. 25 is a cross-sectional view of the semiconductor device.
  • FIG. 26A is a block diagram showing a configuration example of the storage device.
  • FIG. 26B is a schematic view showing a configuration example of the storage device.
  • 27A to 27H are circuit diagrams showing a configuration example of the storage device.
  • FIG. 20 is a cross-sectional view showing the configuration of the storage device.
  • FIG. 21 is a cross-sectional view showing the configuration of the storage device.
  • FIG. 28 is a diagram showing various storage devices for each layer.
  • FIG. 29A is a block diagram of the semiconductor device.
  • FIG. 29B is a schematic view of the semiconductor device.
  • 30A and 30B are diagrams illustrating an example of an electronic component.
  • 31A to 31E are schematic views of a storage device.
  • 32A to 32H are diagrams showing electronic devices.
  • FIG. 33 is a schematic view showing the structure of the sample.
  • FIG. 34 is a diagram showing the measurement result of the CPM measurement of the sample.
  • FIG. 35 is a schematic view showing the structure of the sample.
  • 36A and 36B are diagrams showing the measurement results of SIMS measurement of the sample.
  • 37A and 37B are diagrams showing the measurement results of SIMS measurement of the sample.
  • FIG. 38 is a diagram showing a measurement result of SIMS measurement of a sample.
  • FIG. 39 is a diagram illustrating the diffusion length of deuterium in the sample.
  • FIG. 40 is a schematic view showing the structure of the sample.
  • 41A and 41B are diagrams showing the measurement results of SIMS measurement of the sample.
  • 42A and 42B are diagrams showing the measurement results of SIMS measurement of the sample.
  • FIG. 43 is a diagram showing the measurement result of SIMS measurement of the sample.
  • the size, layer thickness, or area may be exaggerated for clarity. Therefore, it is not necessarily limited to that scale.
  • the drawings schematically show ideal examples, and are not limited to the shapes or values shown in the drawings. For example, in an actual manufacturing process, layers, resist masks, and the like may be unintentionally reduced due to processing such as etching, but they may not be reflected in the figure for the sake of easy understanding. Further, in the drawings, the same reference numerals may be used in common between different drawings for the same parts or parts having similar functions, and the repeated description thereof may be omitted. Further, when referring to the same function, the hatch pattern may be the same and no particular sign may be added.
  • a top view also referred to as a "plan view”
  • a perspective view the description of some components may be omitted.
  • some hidden lines may be omitted.
  • the ordinal numbers attached as the first, second, etc. are used for convenience, and do not indicate the process order or the stacking order. Therefore, for example, the "first” can be appropriately replaced with the “second” or “third” for explanation.
  • the ordinal numbers described in the present specification and the like may not match the ordinal numbers used to specify one aspect of the present invention.
  • X and Y are connected, the case where X and Y are electrically connected and the case where X and Y function. It is assumed that the case where X and Y are directly connected and the case where X and Y are directly connected are disclosed in the present specification and the like. Therefore, it is not limited to the predetermined connection relationship, for example, the connection relationship shown in the figure or text, and other than the connection relationship shown in the figure or text, it is assumed that the connection relationship is disclosed in the figure or text.
  • X and Y are assumed to be objects (for example, devices, elements, circuits, wirings, electrodes, terminals, conductive films, layers, etc.).
  • a transistor is an element having at least three terminals including a gate, a drain, and a source. It also has a region (hereinafter, also referred to as a channel forming region) in which a channel is formed between the drain (drain terminal, drain region or drain electrode) and the source (source terminal, source region or source electrode). A current can flow between the source and the drain through the channel formation region.
  • the channel formation region means a region in which a current mainly flows.
  • source and drain functions may be interchanged when transistors with different polarities are used or when the direction of current changes during circuit operation. Therefore, in the present specification and the like, the terms source and drain may be used interchangeably.
  • the channel length is, for example, the source in the top view of the transistor, the region where the semiconductor (or the portion where the current flows in the semiconductor when the transistor is on) and the gate electrode overlap each other, or the channel formation region.
  • the channel length does not always take the same value in all regions. That is, the channel length of one transistor may not be fixed to one value. Therefore, in the present specification, the channel length is set to any one value, the maximum value, the minimum value, or the average value in the channel formation region.
  • the channel width is, for example, the channel length direction in the region where the semiconductor (or the portion where the current flows in the semiconductor when the transistor is on) and the gate electrode overlap each other in the top view of the transistor, or the channel formation region. Refers to the length of the channel formation region in the vertical direction with reference to. In one transistor, the channel width does not always take the same value in all regions. That is, the channel width of one transistor may not be fixed to one value. Therefore, in the present specification, the channel width is set to any one value, the maximum value, the minimum value, or the average value in the channel formation region.
  • the channel width in the region where the channel is actually formed (hereinafter, also referred to as “effective channel width”) and the channel width shown in the top view of the transistor. (Hereinafter, also referred to as “apparent channel width”) and may be different.
  • the effective channel width may be larger than the apparent channel width, and the influence thereof may not be negligible.
  • the proportion of the channel forming region formed on the side surface of the semiconductor may be large. In that case, the effective channel width is larger than the apparent channel width.
  • channel width may refer to the apparent channel width.
  • channel width may refer to an effective channel width.
  • the channel length, channel width, effective channel width, apparent channel width, and the like can be determined by analyzing a cross-sectional TEM image or the like.
  • the semiconductor impurity means, for example, a component other than the main components constituting the semiconductor.
  • an element having a concentration of less than 0.1 atomic% can be said to be an impurity. Due to the inclusion of impurities, for example, the defect level density of the semiconductor may increase or the crystallinity may decrease.
  • the impurities that change the characteristics of the semiconductor include, for example, Group 1 elements, Group 2 elements, Group 13 elements, Group 14 elements, Group 15 elements, and oxide semiconductors.
  • transition metals other than the main component such as hydrogen, lithium, sodium, silicon, boron, phosphorus, carbon, and nitrogen. Water may also function as an impurity. Further, for example, by mixing of impurities, it may (may be referred to as V O.) Oxygen vacancies in the oxide semiconductor is formed.
  • silicon oxide nitriding has a higher oxygen content than nitrogen as its composition. Further, silicon nitride has a higher nitrogen content than oxygen in its composition.
  • the term “insulator” can be paraphrased as an insulating film or an insulating layer.
  • the term “conductor” can be rephrased as a conductive film or a conductive layer.
  • semiconductor can be paraphrased as a semiconductor film or a semiconductor layer.
  • parallel means a state in which two straight lines are arranged at an angle of -10 degrees or more and 10 degrees or less. Therefore, the case of -5 degrees or more and 5 degrees or less is also included.
  • approximately parallel means a state in which two straight lines are arranged at an angle of -30 degrees or more and 30 degrees or less.
  • vertical means a state in which two straight lines are arranged at an angle of 80 degrees or more and 100 degrees or less. Therefore, the case of 85 degrees or more and 95 degrees or less is also included.
  • approximately vertical means a state in which two straight lines are arranged at an angle of 60 degrees or more and 120 degrees or less.
  • a metal oxide is a metal oxide in a broad sense. Metal oxides are classified into oxide insulators, oxide conductors (including transparent oxide conductors), oxide semiconductors (also referred to as Oxide Semiconductor or simply OS) and the like. For example, when a metal oxide is used in the semiconductor layer of a transistor, the metal oxide may be referred to as an oxide semiconductor. That is, when it is described as an OS transistor, it can be rephrased as a transistor having a metal oxide or an oxide semiconductor.
  • normally off means that when a potential is not applied to the gate or a ground potential is applied to the gate, the drain current per 1 ⁇ m of the channel width flowing through the transistor is 1 ⁇ 10 ⁇ at room temperature. It means that it is 20 A or less, 1 ⁇ 10 -18 A or less at 85 ° C, or 1 ⁇ 10 -16 A or less at 125 ° C.
  • Metal oxide and its formation method This section describes metal oxides applicable to the semiconductor layer of transistors and methods for forming them.
  • a metal oxide hereinafter, also referred to as an oxide semiconductor that functions as a semiconductor in the semiconductor layer including the channel forming region.
  • the metal oxide that functions as a semiconductor preferably has a band gap of 2 eV or more, and more preferably 2.5 eV or more. As described above, by using a metal oxide having a large bandgap, the off-current of the transistor can be reduced.
  • a transistor using an oxide semiconductor in the channel formation region has an extremely small leakage current (off current) in a non-conducting state, so that a semiconductor device with low power consumption can be provided. Further, since the oxide semiconductor can be formed into a film by using a sputtering method or the like, it can be used for a transistor constituting a highly integrated semiconductor device.
  • oxide semiconductors for example, In-M-Zn oxide having indium, element M and zinc (element M is aluminum, gallium, yttrium, tin, copper, vanadium, beryllium, boron, titanium, iron, nickel, germanium). , Zinc, molybdenum, lanthanum, cerium, neodymium, hafnium, tantalum, tungsten, magnesium, cobalt, etc. (one or more) and other metal oxides may be used. Further, as the oxide semiconductor, In—Ga oxide, In—Zn oxide, or indium oxide may be used.
  • the oxide semiconductor is an In-M-Zn oxide having indium (In), element M, and zinc (Zn).
  • the element M includes aluminum, gallium, yttrium, tin, copper, vanadium, beryllium, boron, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium, neodymium, hafnium, tantalum, tungsten, magnesium, cobalt and the like.
  • the element M a plurality of the above-mentioned elements may be combined in some cases.
  • impurities and oxygen deficiency are present in the channel formation region of the oxide semiconductor, the transistor using the oxide semiconductor is liable to fluctuate in electrical characteristics and may have poor reliability.
  • impurities in oxide semiconductors include hydrogen, nitrogen, alkali metals, alkaline earth metals, iron, nickel, silicon and the like.
  • the hydrogen contained in the oxide semiconductor is reacted with oxygen bonded to a metal atom, it may form a H 2 O, and oxygen deficiency.
  • the hydrogen of oxygen vacancies near defects containing the hydrogen to the oxygen deficiency (hereinafter, may be referred to as V O H.) To form, which may produce electrons as carriers.
  • a part of hydrogen may be combined with oxygen that is bonded to a metal atom to generate an electron as a carrier. Therefore, a transistor using an oxide semiconductor containing hydrogen tends to have a normal-on characteristic (a characteristic in which a channel exists even if a voltage is not applied to the gate electrode and a current flows through the transistor).
  • Defects containing hydrogen to an oxygen vacancy can function as a donor of the metal oxide.
  • the carrier concentration may be evaluated instead of the donor concentration. Therefore, in the present specification and the like, as a parameter of the metal oxide, a carrier concentration assuming a state in which an electric field is not applied may be used instead of the donor concentration. That is, the "carrier concentration” described in the present specification and the like may be paraphrased as the "donor concentration”. In addition, the "carrier concentration” described in the present specification and the like can be rephrased as "carrier density”.
  • the hydrogen concentration obtained by secondary ion mass spectrometry is less than 1 ⁇ 10 20 atoms / cm 3 , preferably 1 ⁇ . It should be less than 10 19 atoms / cm 3 , more preferably less than 5 ⁇ 10 18 atoms / cm 3 , and even more preferably less than 1 ⁇ 10 18 atoms / cm 3 . Further, it is preferable that the channel forming region in the oxide semiconductor has a reduced carrier concentration and is i-shaped (intrinsicized) or substantially i-shaped.
  • the metal oxide used in the channel forming region of the transistor suppresses the diffusion of hydrogen.
  • a metal oxide in which hydrogen diffusion is suppressed can be rephrased as a metal oxide having a small hydrogen diffusion length.
  • the diffusion of hydrogen is suppressed because the oxygen deficiency of the metal oxide is reduced and the diffusion frequency of hydrogen through the oxygen deficiency is reduced.
  • suppressing the diffusion of hydrogen is also referred to as freezing hydrogen.
  • the diffusion coefficient is estimated from the results obtained by SIMS, an Arrhenius plot of the diffusion coefficient and temperature is created, and the frequency factor and activity calculated from the Arrhenius plot. It can be calculated using the chemical energy.
  • the method for calculating the diffusion length of hydrogen in a metal oxide will be described in detail in Examples described later.
  • the diffusion length of hydrogen in the metal oxide is 200 nm or less, preferably 100 nm or less, and more preferably 60 nm or less.
  • the diffusion length of the hydrogen is calculated assuming that the temperature is 400 ° C. for 1 hour.
  • the amount of oxygen deficiency contained in the metal oxide is reduced.
  • the carrier concentration in the channel formation region is reduced, and the channel formation region is made i-shaped (intrinsic) or substantially i-shaped. can do. Therefore, a semiconductor device including a transistor having good electrical characteristics can be manufactured.
  • the amount of oxygen deficiency contained in the metal oxide may be evaluated by using, for example, a constant photocurrent method (CPM: Constant Photocurent Method).
  • CPM Constant Photocurent Method
  • the deep defect level caused by oxygen deficiency is, for example, from a position 0.5 eV away from the upper end of the valence band of the metal oxide to the conduction band side to the lower end of the conduction band of the metal oxide to the valence band side.
  • the localization level formed in the range of 0.5 eV away Specifically, in metal oxides, the absorption due to the localized level calculated by CPM is less than 2 ⁇ 10 ⁇ 2 cm -1 , preferably less than 1 ⁇ 10 ⁇ 2 cm -1 .
  • the metal oxide preferably contains crystals oriented in the c-axis.
  • the metal oxide containing crystals with c-axis orientation is, for example, CAAC-OS (c-axis aligned crystal line oxide semiconductor) described later.
  • a semiconductor device including a transistor having good electrical characteristics can be manufactured.
  • a semiconductor device having a transistor with good reliability can be manufactured.
  • a metal oxide containing crystals oriented on the c-axis is formed.
  • the metal oxide is formed by a sputtering method, a chemical vapor deposition (CVD) method, a molecular beam epitaxy (MBE) method, a pulsed laser deposition (PLD) method, or an atomic layer. It can be carried out by using a layer deposition (ALD: Atomic Layer Deposition) method or the like. In particular, it is preferable to use a sputtering method.
  • the In-M-Zn oxide target or the like is used. Further, oxygen or a mixed gas of oxygen and a rare gas is used as the sputtering gas. By increasing the proportion of oxygen contained in the sputtering gas, the crystallinity of the metal oxide can be improved.
  • the proportion of oxygen contained in the sputtering gas is more than 30% and 100% or less, preferably 70% or more and 100% or less.
  • the crystallinity of the metal oxide can be improved by forming the film while heating the substrate.
  • the substrate is heated so that the temperature of the substrate is 100 ° C. or higher and lower than 500 ° C., preferably 200 ° C. or higher and 400 ° C. or lower.
  • the metal oxide is heat-treated at a temperature at which the metal oxide does not crystallize.
  • the temperature at which the metal oxide does not crystallize is 250 ° C. or higher and 650 ° C. or lower, preferably 450 ° C. or higher and 600 ° C. or lower, and more preferably 500 ° C. or higher and lower than 600 ° C.
  • the metal oxide does not polycrystallize, but the crystals in the metal oxide are compared with the case where the heat treatment is performed at a temperature lower than 600 ° C. There is a high probability that the sex will change and the reduction in the amount of oxygen deficiency will be suppressed, or that oxygen deficiency will form. Further, when the heat treatment is performed at a temperature of 700 ° C. or higher, the metal oxide tends to be polycrystalline. The polycrystal has grain boundaries, and the grain boundaries serve as recombination centers and carriers are captured.
  • the heat treatment is performed at a temperature lower than 250 ° C., the hydrogen concentration in the metal oxide may not be sufficiently reduced.
  • the heat treatment is preferably performed in an atmosphere of nitrogen gas or an inert gas, or an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas.
  • the oxygen gas may be set to about 20%.
  • the heat treatment may be performed in a reduced pressure state.
  • the heat treatment is performed in an atmosphere of nitrogen gas or an inert gas, and then the heat treatment is performed in an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas to supplement the desorbed oxygen. You may.
  • the heat treatment it is preferable to perform the treatment in a nitrogen atmosphere for 1 hour and then continuously perform the treatment in an oxygen atmosphere for 1 hour.
  • the gas used in the above heat treatment is highly purified.
  • the amount of water contained in the gas used in the heat treatment may be 1 ppb or less, preferably 0.1 ppb or less, and more preferably 0.05 ppb or less.
  • the crystallinity of the metal oxide can be further enhanced. Therefore, it is possible to form a metal oxide that is dense, has high crystallinity, reduces the amount of oxygen deficiency, and suppresses the diffusion of hydrogen.
  • CAAC-OS is an oxide semiconductor having a plurality of crystal regions, the plurality of crystal regions having the c-axis oriented in a specific direction.
  • the specific direction is the thickness direction of the CAAC-OS film, the normal direction of the surface to be formed of the CAAC-OS film, or the normal direction of the surface of the CAAC-OS film.
  • the crystal region is a region having periodicity in the atomic arrangement. When the atomic arrangement is regarded as a lattice arrangement, the crystal region is also a region in which the lattice arrangement is aligned. Further, the CAAC-OS has a region in which a plurality of crystal regions are connected in the ab plane direction, and the region may have distortion.
  • the strain refers to a region in which a plurality of crystal regions are connected, in which the orientation of the lattice arrangement changes between a region in which the lattice arrangement is aligned and a region in which another grid arrangement is aligned. That is, CAAC-OS is an oxide semiconductor that is c-axis oriented and not clearly oriented in the ab plane direction.
  • Each of the plurality of crystal regions is composed of one or a plurality of minute crystals (crystals having a maximum diameter of less than 10 nm).
  • the maximum diameter of the crystal region is less than 10 nm.
  • the size of the crystal region may be about several tens of nm.
  • CAAC-OS has indium (In) and oxygen. It tends to have a layered crystal structure (also referred to as a layered structure) in which a layer (hereinafter, In layer) and a layer having elements M, zinc (Zn), and oxygen (hereinafter, (M, Zn) layer) are laminated. There is. Indium and element M can be replaced with each other. Therefore, the (M, Zn) layer may contain indium. In addition, the In layer may contain the element M. In addition, Zn may be contained in the In layer.
  • the layered structure is observed as a lattice image in, for example, a high-resolution TEM image.
  • the position of the peak indicating the c-axis orientation may vary depending on the type and composition of the metal elements constituting CAAC-OS.
  • a plurality of bright spots are observed in the electron diffraction pattern of the CAAC-OS film. Note that a certain spot and another spot are observed at point-symmetrical positions with the spot of the incident electron beam passing through the sample (also referred to as a direct spot) as the center of symmetry.
  • the lattice arrangement in the crystal region is based on a hexagonal lattice, but the unit lattice is not limited to a regular hexagon and may be a non-regular hexagon. Further, in the above strain, it may have a lattice arrangement such as a pentagon or a heptagon.
  • a clear grain boundary cannot be confirmed even in the vicinity of strain. That is, it can be seen that the formation of grain boundaries is suppressed by the distortion of the lattice arrangement. This is because CAAC-OS can tolerate distortion because the arrangement of oxygen atoms is not dense in the ab plane direction and the bond distance between atoms changes due to substitution of metal atoms. It is thought that this is the reason.
  • CAAC-OS for which no clear crystal grain boundary is confirmed, is one of the crystalline oxides having a crystal structure suitable for the semiconductor layer of the transistor.
  • a configuration having Zn is preferable.
  • In-Zn oxide and In-Ga-Zn oxide are more suitable than indium oxide because they can suppress the generation of grain boundaries.
  • CAAC-OS is an oxide semiconductor with high crystallinity and no clear grain boundaries can be confirmed. Therefore, it can be said that CAAC-OS is unlikely to cause a decrease in electron mobility due to grain boundaries. Further, since the crystallinity of the oxide semiconductor may be lowered due to the mixing of impurities or the generation of defects, CAAC-OS can be said to be an oxide semiconductor having few impurities and defects (oxygen deficiency, etc.). Therefore, the oxide semiconductor having CAAC-OS has stable physical properties. Therefore, the oxide semiconductor having CAAC-OS is resistant to heat and has high reliability. CAAC-OS is also stable against high temperatures in the manufacturing process (so-called thermal budget). Therefore, if CAAC-OS is used for the OS transistor, the degree of freedom in the manufacturing process can be expanded.
  • FIGS. 1A to 1D are a top view and a cross-sectional view of a semiconductor device including the transistor 200.
  • FIG. 1A is a top view of the semiconductor device.
  • 1B to 1D are cross-sectional views of the semiconductor device.
  • FIG. 1B is a cross-sectional view of the portion shown by the alternate long and short dash line of A1-A2 in FIG. 1A, and is also a cross-sectional view of the transistor 200 in the channel length direction.
  • FIG. 1B is a cross-sectional view of the portion shown by the alternate long and short dash line of A1-A2 in FIG. 1A, and is also a cross-sectional view of the transistor 200 in the channel length direction.
  • FIG. 1B is a cross-sectional view of the portion shown by the alternate long and short dash line of A1-A2 in FIG. 1A, and is also a cross-sectional view of the transistor 200 in the channel length direction.
  • FIG. 1C is a cross-sectional view of the portion shown by the alternate long and short dash line of A3-A4 in FIG. 1A, and is also a cross-sectional view of the transistor 200 in the channel width direction.
  • FIG. 1D is a cross-sectional view of the portion shown by the alternate long and short dash line in FIG. 1A. In the top view of FIG. 1A, some elements are omitted for the purpose of clarifying the figure.
  • the semiconductor device includes an insulator 212 on a substrate (not shown), an insulator 214 on the insulator 212, an insulator 216 on the insulator 214, an insulator 214, and an insulator.
  • Insulator 284 and.
  • the insulator 212, the insulator 214, the insulator 216, the insulator 254, the insulator 280, the insulator 282, the insulator 283, and the insulator 284 function as an interlayer film.
  • the insulator 241a is provided in contact with the side surface of the conductor 240a, and the insulator 241b is provided in contact with the side surface of the conductor 240b. Further, on the insulator 284, the conductor 240a, and the conductor 240b, the conductor 240a is electrically connected to the conductor 240a, and the conductor 246a and the conductor 240b are electrically connected to the conductor 240b as wiring. A functional conductor 246b is provided. Further, an insulator 286 is provided on the conductor 246a, the conductor 246b, and the insulator 284.
  • the insulator 241a is provided in contact with the side wall of the opening of the insulator 254, the insulator 280, the insulator 282, the insulator 283, and the insulator 284, and the first conductivity of the conductor 240a is in contact with the side surface of the insulator 241a.
  • a body is provided, and a second conductor of the conductor 240a is further provided inside.
  • the insulator 241b is provided in contact with the side wall of the opening of the insulator 254, the insulator 280, the insulator 282, the insulator 283, and the insulator 284, and the first of the conductor 240b is in contact with the side surface of the insulator 241b.
  • the conductor 240a and the conductor 240b may be provided as a single layer or a laminated structure of three or more layers. When the structure has a laminated structure, an ordinal number may be given in the order of formation to distinguish them.
  • the transistor 200 is arranged on the insulator 214 and / or the insulator 216 so as to be embedded in the insulator 205 (conductor 205a and the conductor 205b) and the insulator 216. , And the insulator 222 on the conductor 205, the insulator 224 on the insulator 222, the oxide 230a on the insulator 224, the oxide 230b on the oxide 230a, and the oxide on the oxide 230b.
  • oxide 243a, oxide 243b, and oxide 230c conductor 242a on oxide 243a, conductor 242b on oxide 243b, oxide 230d on oxide 230c, and insulator 250 on oxide 230d.
  • a conductor 260 (conductor 260a and conductor 260b) located on the insulator 250 and overlapping a part of the oxide 230c.
  • the oxide 230c is in contact with the side surface of the oxide 243a, the side surface of the oxide 243b, the side surface of the conductor 242a, and the side surface of the conductor 242b.
  • the insulator 282 is in contact with the upper surfaces of the conductor 260, the insulator 250, the oxide 230d, the oxide 230c, and the insulator 280, respectively.
  • the insulator 280 and the insulator 254 are provided with an opening reaching the oxide 230b.
  • Oxide 230c, oxide 230d, insulator 250, and conductor 260 are arranged in the opening. Further, in the channel length direction of the transistor 200, the conductor 260, the insulator 250, the oxide 230d, and the oxide 230c are placed between the conductor 242a and the oxide 243a and the conductor 242b and the oxide 243b. It is provided.
  • the insulator 250 has a region in contact with the side surface of the conductor 260 and a region in contact with the bottom surface of the conductor 260.
  • the oxide 230c has a region in contact with the oxide 230b, a region overlapping the side surface of the conductor 260 via the oxide 230d and the insulator 250, and the conductor 260 via the oxide 230d and the insulator 250. It has an area that overlaps with the bottom surface of the.
  • the oxide 230 is arranged on the oxide 230a arranged on the insulator 224, the oxide 230b arranged on the oxide 230a, and the oxide 230b, and at least a part of the oxide 230 is formed on the oxide 230b. It is preferable to have an oxide 230c in contact with the oxide 230c and an oxide 230d arranged on the oxide 230c.
  • the transistor 200 shows a configuration in which the oxide 230 is laminated with four layers of the oxide 230a, the oxide 230b, the oxide 230c, and the oxide 230d, but the present embodiment is limited to this. is not.
  • a three-layer structure of the oxide 230a, the oxide 230b, and the oxide 230d, or a laminated structure of five or more layers may be provided, or the oxide 230a, the oxide 230b, the oxide 230c, and the oxide 230d may be provided. Each may have a laminated structure.
  • the conductor 260 functions as a first gate (also referred to as a top gate) electrode, and the conductor 205 functions as a second gate (also referred to as a back gate) electrode.
  • the insulator 250, the insulator 224, and the insulator 222 function as a gate insulator.
  • the conductor 242a functions as one of the source electrode and the drain electrode, and the conductor 242b functions as the other of the source electrode and the drain electrode.
  • the oxide 230 functions as a channel forming region.
  • the oxide 230 has a region 234 that functions as a channel forming region of the transistor 200, and regions 236a and 236b that are provided so as to sandwich the region 234 and function as a source region or a drain region. Has. At least part of the region 234 overlaps with the conductor 260.
  • a conductor 242a and a conductor 242b are provided on the oxide 230b, and a lower resistance region is formed in the vicinity of the conductor 242a in the region 236a and in the vicinity of the conductor 242b in the region 236b.
  • the region 236a and the region 236b that function as the source region or the drain region are regions in which the carrier concentration is increased due to a low oxygen concentration, impurities such as hydrogen, nitrogen, and metal elements are contained, and the resistance is lowered. That is, the regions 236a and 236b are regions having a high carrier concentration and low resistance as compared with the region 234. Further, the region 234 functioning as a channel forming region is a region having a low carrier concentration and a high resistance due to a higher oxygen concentration, a lower impurity concentration, and the like than the regions 236a and 236b.
  • the oxygen concentration between the region 234 and the region 236a (region 236b) is equal to or higher than the oxygen concentration of the region 236a (region 236b), and is equal to or lower than the oxygen concentration of the region 234.
  • Regions may be formed.
  • the width of the region 234 in the channel length direction coincides with the width of the conductor 260, but the present embodiment is not limited to this.
  • the width of the region 234 may be narrower than the width of the conductor 260, or the width of the region 234 may be wider than the width of the conductor 260.
  • the concentration of impurities such as hydrogen, nitrogen, and metal elements detected in each region is not limited to a gradual change in each region, and may be continuously changed in each region. That is, it suffices that the concentration of impurities such as hydrogen, nitrogen, and metal elements decreases as the region is closer to the channel formation region.
  • an insulator containing oxygen desorbed by heating (hereinafter, may be referred to as excess oxygen) is provided in the vicinity of the oxide semiconductor, and heat treatment is performed. Then, oxygen may be supplied from the insulator to the oxide semiconductor. Thereby, the oxygen deficiency contained in the channel forming region in the oxide semiconductor can be repaired by the supplied oxygen. Further, by reacting with hydrogen supplied oxygen remained in the oxide semiconductor, removing the hydrogen as H 2 O (to dehydration) can. Thus, it is possible to prevent the V O H is formed in an oxide semiconductor.
  • the carrier concentration in the source region or the drain region may decrease, which may cause a decrease in the on-current of the transistor 200, a decrease in the field effect mobility, and the like. is there. Further, the amount of oxygen supplied to the source region or the drain region becomes non-uniform in the substrate surface, which causes variations in the characteristics of the semiconductor device having the transistor.
  • the region 234 that functions as a channel forming region preferably has a reduced carrier concentration and is i-shaped or substantially i-shaped, but functions as a source region or a drain region.
  • the regions 236a and 236b preferably have a high carrier concentration and are n-shaped.
  • the transistor 200 it is preferable to use the above-mentioned metal oxide for the oxide 230 (oxide 230a, oxide 230b, oxide 230c, and oxide 230d) containing the channel forming region. In particular, it is preferable to use the above-mentioned metal oxide for the oxide 230b.
  • the diffusion of hydrogen in the channel formation region can be suppressed, and the diffusion of hydrogen from the source region to the drain region or from the drain region to the source region can be suppressed. Therefore, in the oxide semiconductor, an i-typed or substantially i-shaped region and an n-typed region can be retained. Therefore, it is possible to manufacture a semiconductor device having a transistor having good reliability. In addition, a semiconductor device with little variation in transistor characteristics can be manufactured.
  • the above-mentioned metal oxide for a transistor having a finer channel length.
  • the metal oxide described above it is possible to prevent hydrogen from diffusing from the source region to the drain region or from the drain region to the source region even in a transistor having a fine channel length. Therefore, it is possible to retain an i-typed or substantially i-shaped region and an n-typed region in the oxide semiconductor.
  • the channel length can be set to 500 nm or less, preferably 300 nm or less, and more preferably 150 nm or less.
  • the above-mentioned metal oxide may be used for a transistor having a channel length larger than 500 nm.
  • the above-mentioned metal oxide has a highly crystalline and dense structure, so that the diffusion of oxygen in the metal oxide can be suppressed.
  • the diffusion of oxygen in the oxide 230b is suppressed. Therefore, it is possible to prevent the oxygen supplied to the region 234 via the oxide 230c from diffusing into the regions 236a and 236b that function as the source region or the drain region. As a result, it is possible to suppress the formation of an offset region between the region 234 and the region 236a or the region 236b, and to manufacture a transistor having a large on-current.
  • the oxide 230b by suppressing the diffusion of oxygen in the oxide 230b, it is possible to suppress the diffusion of oxygen to the conductor 242a (conductor 242b) in contact with the oxide 230b via the oxide 243a (oxide 243b). can do. Therefore, it is possible to suppress the oxidation of the conductor 242a and the conductor 242b and suppress the increase in the contact resistance between the transistor and the wiring. Therefore, good electrical characteristics and reliability can be given to the transistor.
  • the above-mentioned metal oxide may be used for the oxide 230a.
  • the above-mentioned metal oxide for the oxide 230a it is possible to suppress the diffusion of hydrogen from the structure formed below the oxide 230a to the oxide 230b.
  • the above-mentioned metal oxide may be used for the oxide 230c.
  • the above-mentioned metal oxide for the oxide 230c, it is possible to suppress the diffusion of impurities from the structure formed above the oxide 230c to the oxide 230b.
  • the oxide 230 preferably has a laminated structure of a plurality of oxide layers having different chemical compositions. Further, the oxide 230 preferably has a laminated structure of a plurality of oxide layers having a common element (main component) other than oxygen.
  • the ratio of the number of elements M to In in the metal oxide used for the oxide 230a or 230d is the number of atoms of the element M to In in the metal oxide used for the oxide 230b or 230c. It is preferably larger than the ratio.
  • the larger the atomic number ratio of the element M to In the easier it is to suppress the diffusion of impurities or oxygen. Therefore, by having the oxide 230a under the oxide 230b, it is possible to suppress the diffusion of impurities into the oxide 230b from the structure formed below the oxide 230a. Further, by having the oxide 230d on the oxide 230c, it is possible to suppress the diffusion of impurities into the oxide 230c from the structure formed above the oxide 230d.
  • the atomic number ratio of In to the element M in the metal oxide used for the oxide 230b or 230c is the atomic number ratio of In to the element M in the metal oxide used for the oxide 230a or the oxide 230d. It is preferably larger.
  • the on-current of the transistor can be increased.
  • the main path of the carrier is the interface between the oxide 230b, the oxide 230c or its vicinity, for example, the oxide 230b and the oxide 230c.
  • the oxide 230b and the oxide 230c have a common element (main component) other than oxygen, the defect level density at the interface between the oxide 230b and the oxide 230c can be lowered. Therefore, the influence of interfacial scattering on carrier conduction is small, and a high on-current can be obtained.
  • the lower end of the conduction band of the oxide 230b and the oxide 230c is oxidized. It is preferable that the object 230a and the oxide 230d are separated from the vacuum level from the lower end of the conduction band.
  • the electron affinity of the oxide 230b and the oxide 230c is preferably larger than the electron affinity of the oxide 230a and the oxide 230d.
  • the oxide 230b and the oxide 230c are preferably crystalline. In particular, it is preferable to use the above-mentioned CAAC-OS as the oxide 230b and the oxide 230c. Further, the oxide 230d may have a crystalline structure.
  • CAAC-OS for oxide 230b or oxide 230c
  • impurities and oxygen deficiency can be reduced in the region where channels are formed in the oxide semiconductor.
  • CAAC-OS has the property of easily moving oxygen in the direction perpendicular to the c-axis of the crystal of the metal oxide. Therefore, the oxygen contained in the oxide 230c can be efficiently supplied to the oxide 230b.
  • CAAC-OS is a metal oxide that has a highly crystalline and dense structure and has few impurities and defects (oxygen deficiency, etc.).
  • the CAAC-OS is subjected to heat treatment at a temperature at which the metal oxide does not undergo polycrystallization (for example, 400 ° C. or higher and 600 ° C. or lower), whereby CAAC-OS has a more crystalline and dense structure. Can be.
  • a temperature at which the metal oxide does not undergo polycrystallization for example, 400 ° C. or higher and 600 ° C. or lower
  • the oxide 230b it is possible to reduce the diffusion of impurities and oxygen in the oxide 230b. Therefore, it is possible to reduce the diffusion of oxygen supplied to the region 234 of the oxide 230b into the regions 236a and 236b of the oxide 230b.
  • oxygen is selectively supplied to the region 234 that functions as the channel formation region to form the region 234 i-type or substantially i-type, and the region functions as the source region or the drain region.
  • Oxygen diffusing into the regions 236a and 236b can be suppressed and the n-type of the regions 236a and 236b can be maintained.
  • fluctuations in the electrical characteristics of the transistor 200 can be suppressed, and fluctuations in the electrical characteristics of the transistor 200 can be suppressed within the substrate surface.
  • the oxide 230d preferably contains at least one of the metal elements constituting the metal oxide used in the oxide 230c, and more preferably contains all the metal elements.
  • the oxide 230c In-M-Zn oxide, In-Zn oxide, or indium oxide is used as the oxide 230c, and In-M-Zn oxide, M-Zn oxide, or element M is used as the oxide 230d.
  • Oxides may be used. As a result, the defect level density at the interface between the oxide 230c and the oxide 230d can be lowered.
  • the oxide 230d is more preferably a metal oxide that suppresses the diffusion or permeation of oxygen than the oxide 230c.
  • the oxide 230d is more preferably a metal oxide that suppresses the diffusion or permeation of oxygen than the oxide 230c.
  • the atomic number ratio of In to the metal element as the main component is smaller than the atomic number ratio of In to the metal element as the main component in the metal oxide used for the oxide 230c.
  • the insulator 250 functions as a gate insulator, if In is mixed in the insulator 250 or the like, the characteristics of the transistor become poor. Therefore, by providing the oxide 230d between the oxide 230c and the insulator 250, it is possible to provide a highly reliable semiconductor device.
  • the lower end of the conduction band changes gently.
  • the lower end of the conduction band at the junction of the oxide 230a, the oxide 230b, the oxide 230c, and the oxide 230d is continuously changed or continuously bonded.
  • the defect quasi of the mixed layer formed at the interface between the oxide 230a and the oxide 230b, the interface between the oxide 230b and the oxide 230c, and the interface between the oxide 230c and the oxide 230d It is advisable to lower the position density.
  • oxide 230a and oxide 230b, oxide 230b and oxide 230c, and oxide 230c and oxide 230d have a common element other than oxygen as a main component, so that a mixed layer having a low defect level density can be obtained.
  • the oxide 230b is an In-M-Zn oxide
  • the oxides 230a, 230c, and 230d are In-M-Zn oxide, M-Zn oxide, and element M oxide. In-Zn oxide, indium oxide and the like may be used.
  • M: Zn 1: 3: 4 [atomic number ratio] or a composition in the vicinity thereof
  • M: Zn 2: 1 [atomic number ratio] or a composition in the vicinity thereof
  • the composition in the vicinity includes a range of ⁇ 30% of the desired atomic number ratio.
  • gallium it is preferable to use gallium as the element M.
  • the oxide 230a, the oxide 230b, the oxide 230c, and the oxide 230d As described above, the interface between the oxide 230a and the oxide 230b, the interface between the oxide 230b and the oxide 230c, and the oxide The defect level density at the interface between the 230c and the oxide 230d can be lowered. Therefore, the influence of interfacial scattering on carrier conduction is reduced, and the transistor 200 can obtain a large on-current and high frequency characteristics.
  • the oxide 230c is arranged so as to cover the inner wall (side wall and bottom surface) of the groove.
  • the depth of the groove portion of the oxide 230b is substantially the same as the film thickness of the oxide 230c.
  • the upper surface of the oxide 230c in the region overlapping the oxide 230b is arranged so as to be substantially aligned with the interface between the oxide 230b and the oxide 243a or the oxide 243b.
  • the difference between the height of the interface between the oxide 230b and the oxide 243a or the oxide 243b and the height of the interface between the oxide 230c and the oxide 230d is the difference between the oxide 230c. It is preferably less than or equal to the film thickness, and more preferably less than or equal to half the film thickness of the oxide 230c.
  • the transistor to reduce the influence of defects and impurities, such as V O H, it is possible to form a channel in the oxide 230c. As a result, good electrical characteristics can be imparted to the transistor. Further, it is possible to provide a semiconductor device having less variation in transistor characteristics and good reliability.
  • impurities at the interface between the oxide 230b and the oxide 230c and in the vicinity thereof are reduced or removed.
  • impurities such as aluminum and silicon are preferably reduced or removed because they hinder the improvement of the crystallinity or c-axis orientation of the oxide 230c and the oxide 230b.
  • the concentration of aluminum atoms at the interface between the oxide 230b and the oxide 230c and its vicinity is preferably 2.0 atomic% or less, more preferably 1.5 atomic% or less, and further preferably 1.0 atomic% or less. preferable.
  • a-like OS amorphous-like oxide semiconductor
  • V O H in the non CAAC region is heavily formed, there is a high probability that the transistor is likely to normally on of. From the above, it is preferable that the non-CAAC region is reduced or removed.
  • the oxide 230b and the oxide 230c having a CAAC structure since a dense crystal structure is formed, V O H is less likely to exist stably. Further, the oxygen supplying treatment to be described later, by supplying an excess of oxygen in the oxide 230b and the oxide 230c, it is possible to reduce the V O H, and V O in the oxide 230b and oxides 230c. As described above, when the oxide 230b and the oxide 230c have a CAAC structure, normalization of the transistor can be suppressed.
  • FIG. 2 shows a configuration in which the side surface of the opening into which the conductor 260 or the like is embedded is substantially perpendicular to the surface to be formed of the oxide 230b, including the groove portion of the oxide 230b, the present embodiment is shown. Is not limited to this.
  • the bottom of the opening may have a U-shape having a gently curved surface.
  • the c-axis of the CAAC structure faces a direction substantially perpendicular to the surface to be formed or the upper surface of the oxide 230c. Therefore, it has a region in which the crystal layer is extended so as to be substantially parallel to the bottom surface and the side surface of the opening. It is more preferable that the oxide 230d also has the same crystal structure as the oxide 230c.
  • the angle formed by the ab surface of the CAAC structure of the oxide 230c and the ab surface of the CAAC structure of the oxide 230b in the groove is preferably 60 degrees or less, and preferably 45 degrees or less. Is more preferable, and 30 degrees or less is further preferable. In this way, by reducing the angle formed by the ab surface of the CAAC structure of the oxide 230c and the ab surface of the CAAC structure of the oxide 230b in the groove, the crystal of the oxide 230c is formed in the groove. It can be made more sexual.
  • the oxide composed of the non-CAAC region is not limited to the case where it is formed so as to be surrounded by the oxide 230b, the oxide 243a, the oxide 230c, and the oxide 230d, and is sandwiched between the oxide 230b and the oxide 230c. It may be formed as follows.
  • a curved surface may be provided between the side surface of the oxide 230b and the upper surface of the oxide 230b in a cross-sectional view of the transistor 200 in the channel width direction. That is, the end of the side surface and the end of the upper surface may be curved (hereinafter, also referred to as a round shape).
  • the radius of curvature on the curved surface is larger than 0 nm and smaller than the film thickness of the oxide 230b in the region overlapping the conductor 242a or the conductor 242b, or the region on the upper surface of the oxide 230b that does not have the curved surface. It is preferably smaller than half the length of. Specifically, the radius of curvature on the curved surface is larger than 0 nm and 20 nm or less, preferably 1 nm or more and 15 nm or less, and more preferably 2 nm or more and 10 nm or less. With such a shape, the coverage of the insulator 250 and the conductor 260, which will be formed in a later step, on the groove can be improved.
  • the oxide 230c may be provided for each transistor 200. That is, the oxide 230c of the transistor 200 and the oxide 230c of the transistor 200 adjacent to the transistor 200 do not have to be in contact with each other. Further, the oxide 230c of the transistor 200 and the oxide 230c of the transistor 200 adjacent to the transistor 200 may be separated from each other. In other words, the oxide 230c may not be arranged between the transistor 200 and the transistor 200 adjacent to the transistor 200.
  • the oxide 230c is independently provided on the transistors 200 by the above configuration. Therefore, it is possible to suppress the occurrence of a parasitic transistor between the transistor 200 and the transistor 200 adjacent to the transistor 200, and to suppress the occurrence of a leak path along the conductor 260. Therefore, it is possible to provide a semiconductor device having good electrical characteristics and capable of miniaturization or high integration.
  • L 1 is made larger than 0 nm.
  • the value of the ratio of L 1 (L 1 / L 2) for L 2 is preferably greater than 0 less than 1, more preferably 0.1 to 0.9, more preferably 0.2 to 0.8 Is.
  • L 2 may be the distance between the side ends of the oxide 230b of the transistor 200 facing each other and the side ends of the oxide 230b of the transistor 200 adjacent to the transistor 200.
  • oxides 230c is a transistor 200, the positional deviation of the arrangement that are not regions between the transistors 200 adjacent to the transistor 200 Even if it occurs, the oxide 230c of the transistor 200 and the oxide 230c of the transistor 200 adjacent to the transistor 200 can be separated from each other.
  • the transistor 200 by increasing the ratio of L 1 to the above L 2 (L 1 / L 2 ), the transistor 200, even by narrowing the interval between the transistor 200 adjacent to the transistor 200, the width of the minimum feature size It can be secured, and the semiconductor device can be further miniaturized or highly integrated.
  • each of the conductor 260 and the insulator 250 may be commonly used between adjacent transistors 200. That is, the conductor 260 of the transistor 200 has a region continuously provided with the conductor 260 of the transistor 200 adjacent to the transistor 200. Further, the insulator 250 of the transistor 200 has a region continuously provided with the insulator 250 of the transistor 200 adjacent to the transistor 200.
  • the oxide 230d has a region in contact with the insulator 224 between the transistor 200 and the transistor 200 adjacent to the transistor 200.
  • the oxide 230d of the transistor 200 may be configured to be separated from the oxide 230d of the transistor 200 adjacent to the transistor 200.
  • the insulator 250 has a region in contact with the insulator 224 between the transistor 200 and the transistor 200 adjacent to the transistor 200.
  • Insulator 212, insulator 214, insulator 254, insulator 282, insulator 283, insulator 284, and insulator 286 are transistors in which impurities such as water and hydrogen are removed from the substrate side or from above the transistor 200. It preferably functions as a barrier insulating film that suppresses diffusion to 200. Therefore, the insulator 212, the insulator 214, the insulator 254, the insulator 282, the insulator 283, the insulator 284, and the insulator 286 are hydrogen atoms, hydrogen molecules, water molecules, nitrogen atoms, nitrogen molecules, and nitrogen oxide molecules.
  • an insulating material N 2 O, NO, NO 2, etc.
  • an insulating material having a function of suppressing the diffusion of oxygen for example, at least one oxygen atom, oxygen molecule, etc.
  • the barrier insulating film refers to an insulating film having a barrier property.
  • the barrier property is defined as a function of suppressing the diffusion of the corresponding substance (also referred to as low permeability).
  • the corresponding substance has a function of capturing and fixing (also called gettering).
  • the insulator 212 it is preferable to use silicon nitride or the like as the insulator 212, the insulator 283, and the insulator 284, and to use aluminum oxide or the like as the insulator 214, the insulator 254, and the insulator 282.
  • impurities such as water and hydrogen from diffusing from the substrate side to the transistor 200 side via the insulator 212 and the insulator 214.
  • oxygen contained in the insulator 224 and the like from diffusing toward the substrate side via the insulator 212 and the insulator 214.
  • the transistor 200 is made of the insulator 212, the insulator 214, the insulator 254, the insulator 282, the insulator 283, and the insulator 284 having a function of suppressing the diffusion of impurities such as water and hydrogen and oxygen. It is preferable to have a structure that surrounds it.
  • the resistivity of the insulator 212, the insulator 284, and the insulator 286 may be preferable to reduce the resistivity of the insulator 212, the insulator 284, and the insulator 286.
  • the insulator 286 can alleviate the charge-up of the conductor 205, the conductor 242a, the conductor 242b, the conductor 260, the conductor 246a, or the conductor 246b.
  • the resistivity of the insulator 212, the insulator 284, and the insulator 286 is preferably 1 ⁇ 10 10 ⁇ cm or more and 1 ⁇ 10 15 ⁇ cm or less.
  • the insulator 283 or the insulator 284 does not necessarily have to be provided.
  • the insulator 216 and the insulator 280 have a lower dielectric constant than the insulator 214.
  • a material having a low dielectric constant as an interlayer film, it is possible to reduce the parasitic capacitance generated between the wirings.
  • silicon oxide, silicon oxide, silicon nitride, silicon nitride, silicon oxide added with fluorine, silicon oxide added with carbon, silicon oxide added with carbon and nitrogen, empty. Silicon oxide having pores or the like may be appropriately used.
  • silicon oxide and silicon oxide nitride are preferable because they are thermally stable.
  • materials such as silicon oxide, silicon oxide nitride, and silicon oxide having pores are preferable because a region containing oxygen desorbed by heating can be easily formed.
  • the conductor 205 may function as a second gate electrode.
  • the threshold voltage (Vth) of the transistor 200 can be controlled by changing the potential applied to the conductor 205 independently of the potential applied to the conductor 260 without interlocking with it.
  • Vth threshold voltage
  • the conductor 205 is arranged so as to overlap the oxide 230 and the conductor 260.
  • the conductor 205 may be provided larger than the size of the region that does not overlap with the conductor 242a and the conductor 242b of the oxide 230.
  • the conductor 205 is also stretched in a region outside the end portion of the oxide 230a and the oxide 230b intersecting the channel width direction. That is, it is preferable that the conductor 205 and the conductor 260 are superposed on each other via an insulator on the outside of the side surface of the oxide 230 in the channel width direction.
  • the channel forming region of the oxide 230 is electrically surrounded by the electric field of the conductor 260 that functions as the first gate electrode and the electric field of the conductor 205 that functions as the second gate electrode. Can be done.
  • the structure of the transistor that electrically surrounds the channel forming region by the electric fields of the first gate electrode and the second gate electrode is referred to as a slurried channel (S-channel) structure.
  • the transistor having the S-channel structure represents the structure of the transistor that electrically surrounds the channel formation region by the electric fields of one and the other of the pair of gate electrodes.
  • the S-channel structure disclosed in the present specification and the like is different from the Fin type structure and the planar type structure.
  • the conductor 205 is stretched to function as wiring.
  • the present invention is not limited to this, and a conductor that functions as wiring may be provided under the conductor 205. Further, it is not always necessary to provide one conductor 205 for each transistor. For example, the conductor 205 may be shared by a plurality of transistors.
  • the conductor 205a is a hydrogen atom, a hydrogen molecule, a water molecule, a nitrogen atom, a nitrogen molecule, nitric oxide molecule (N 2 O, NO, etc. NO 2), the function of suppressing the diffusion of impurities such as copper atoms It is preferable to use a conductive material having. Alternatively, it is preferable to use a conductive material having a function of suppressing the diffusion of oxygen (for example, at least one oxygen atom, oxygen molecule, etc.).
  • the conductor 205a By using a conductive material having a function of suppressing the diffusion of oxygen for the conductor 205a, it is possible to prevent the conductor 205b from being oxidized and the conductivity from being lowered.
  • the conductive material having a function of suppressing the diffusion of oxygen for example, tantalum, tantalum nitride, ruthenium, ruthenium oxide and the like are preferably used. Therefore, the conductor 205a may be a single layer or a laminated material of the conductive material.
  • the conductor 205a may be a laminate of tantalum, tantalum nitride, ruthenium, or ruthenium oxide and titanium or titanium nitride.
  • the conductor 205b it is preferable to use a conductive material containing tungsten, copper, or aluminum as a main component.
  • a conductive material containing tungsten, copper, or aluminum as a main component.
  • the conductor 205b is shown as a single layer, it may have a laminated structure, for example, titanium or titanium nitride may be laminated with the conductive material.
  • the conductor 205 shows a configuration in which the conductor 205a and the conductor 205b are laminated, but the present embodiment is not limited to this.
  • the conductor 205 may be provided as a single layer or a laminated structure having three or more layers. When the structure has a laminated structure, an ordinal number may be given in the order of formation to distinguish them.
  • the insulator 222 has a function of suppressing the diffusion of hydrogen (for example, at least one hydrogen atom, hydrogen molecule, etc.). Further, the insulator 222 preferably has a function of suppressing the diffusion of oxygen (for example, at least one oxygen atom, oxygen molecule, etc.). For example, the insulator 222 preferably has a function of suppressing the diffusion of one or both of hydrogen and oxygen more than the insulator 224.
  • the insulator 222 it is preferable to use an insulator containing oxides of one or both of aluminum and hafnium, which are insulating materials. Insulators containing oxides of one or both of aluminum and hafnium have barrier properties against oxygen, hydrogen, and water. As the insulator, it is preferable to use aluminum oxide, hafnium oxide, an oxide containing aluminum and hafnium (hafnium aluminate) and the like. When the insulator 222 is formed by using such a material, the insulator 222 releases oxygen from the oxide 230 to the substrate side and diffuses impurities such as hydrogen from the peripheral portion of the transistor 200 to the oxide 230. Functions as a layer that suppresses.
  • the insulator 222 it is possible to suppress the diffusion of impurities such as hydrogen into the inside of the transistor 200 and suppress the generation of oxygen deficiency in the oxide 230. Further, it is possible to suppress the conductor 205 from reacting with the oxygen contained in the insulator 224 and the oxide 230.
  • aluminum oxide, bismuth oxide, germanium oxide, niobium oxide, silicon oxide, titanium oxide, tungsten oxide, yttrium oxide, and zirconium oxide may be added to the insulator.
  • these insulators may be nitrided.
  • the insulator 222 may be used by laminating silicon oxide, silicon oxide or silicon nitride on these insulators.
  • the insulator 222 includes, for example, aluminum oxide, hafnium oxide, tantalum oxide, zirconium oxide, lead zirconate titanate (PZT), strontium titanate (SrTIO 3 ), (Ba, Sr) TiO 3 (BST) and the like. Insulators containing so-called high-k materials may be used in single layers or in layers. As the miniaturization and high integration of transistors progress, problems such as leakage current may occur due to the thinning of the gate insulator. By using a high-k material for an insulator that functions as a gate insulator, it is possible to reduce the gate potential during transistor operation while maintaining the physical film thickness.
  • the insulator 224 in contact with the oxide 230 desorbs oxygen by heating.
  • the insulator 224 silicon oxide, silicon oxide nitride, or the like may be appropriately used.
  • an excess oxygen region a region in which oxygen is excessively present
  • an oxide film containing an excess oxygen region or an excess oxygen is a film in which the amount of desorbed oxygen molecules is 1.0 ⁇ 10 18 molecules / cm 3 or more, preferably 1.0 ⁇ 10 19 in TDS (Thermal Desolation Spectroscopy) analysis.
  • the surface temperature of the film during the TDS analysis is preferably in the range of 100 ° C. or higher and 700 ° C. or lower, or 100 ° C. or higher and 400 ° C. or lower.
  • the insulator having the excess oxygen region and the oxide 230 may be brought into contact with each other to perform one or more of heat treatment, microwave treatment, or RF treatment. By performing this treatment, water or hydrogen in the oxide 230 can be removed. A part of hydrogen may be diffused or captured (also referred to as gettering) in the conductor 242a and the conductor 242b.
  • the microwave processing for example, it is preferable to use an apparatus having a power source for generating high-density plasma or an apparatus having a power source for applying RF to the substrate side.
  • an apparatus having a power source for generating high-density plasma for example, by using a gas containing oxygen and using a high-density plasma, high-density oxygen radicals can be generated, and by applying RF to the substrate side, the oxygen radicals generated by the high-density plasma can be generated.
  • the pressure may be 133 Pa or more, preferably 200 Pa or more, and more preferably 400 Pa or more.
  • oxygen and argon are used as the gas to be introduced into the apparatus for performing microwave treatment, and the oxygen flow rate ratio (O 2 / (O 2 + Ar)) is 50% or less, preferably 10% or more and 30%.
  • Microwave processing may be performed below.
  • the heat treatment may be performed, for example, at 100 ° C. or higher and 450 ° C. or lower, more preferably 350 ° C. or higher and 400 ° C. or lower.
  • the heat treatment is carried out in an atmosphere of nitrogen gas or an inert gas, or an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas.
  • the heat treatment is preferably performed in an oxygen atmosphere. As a result, oxygen can be supplied to the oxide 230 to reduce oxygen deficiency. Further, the heat treatment may be performed in a reduced pressure state.
  • the heat treatment may be carried out in an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of oxidizing gas in order to supplement the desorbed oxygen after the heat treatment in an atmosphere of nitrogen gas or an inert gas.
  • the heat treatment may be performed in an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of the oxidizing gas, and then the heat treatment may be continuously performed in an atmosphere of nitrogen gas or an inert gas.
  • the reaction of repairing the oxygen deficiency in the oxide 230 with the supplied oxygen can be promoted. Further, since the oxygen supplied to the hydrogen remaining in the oxide 230 is reacted to remove the hydrogen as H 2 O (to dehydration) can. Thus, the hydrogen remained in the oxide 230 can be prevented from recombine V O H is formed by oxygen vacancies.
  • each of the insulator 222 and the insulator 224 may have a laminated structure of two or more layers.
  • the laminated structure is not limited to the same material, and may be a laminated structure made of different materials.
  • Oxide 243a and oxide 243b may be provided on the oxide 230b.
  • Oxide 243a and oxide 243b preferably have a function of suppressing oxygen permeation.
  • an oxide 243a (oxide 243b) having a function of suppressing oxygen permeation between a conductor 242a (conductor 242b) that functions as a source electrode or a drain electrode and an oxide 230b the conductor 242a It is preferable because the electric resistance between (conductor 242b) and oxide 230b is reduced. With such a configuration, the electrical characteristics of the transistor 200 and the reliability of the transistor 200 can be improved. If the electrical resistance between the conductor 242a (conductor 242b) and the oxide 230b can be sufficiently reduced, the oxide 243a (oxide 243b) may not be provided.
  • a metal oxide having an element M may be used as the oxide 243a and the oxide 243b.
  • the element M aluminum, gallium, yttrium, or tin may be used.
  • Oxide 243a and oxide 243b preferably have a higher concentration of element M than oxide 230b.
  • gallium oxide may be used as the oxide 243a and the oxide 243b.
  • a metal oxide such as In—M—Zn oxide may be used.
  • the atomic number ratio of the element M to In is larger than the atomic number ratio of the element M to In in the metal oxide used for the oxide 230b.
  • the film thickness of the oxide 243a and the oxide 243b is preferably 0.5 nm or more and 5 nm or less, more preferably 1 nm or more and 3 nm or less, and further preferably 1 nm or more and 2 nm or less. Further, the oxides 243a and 243b are preferably crystalline. When the oxides 243a and 243b are crystalline, the release of oxygen in the oxide 230 can be suitably suppressed. For example, if the oxides 243a and 243b have a crystal structure such as hexagonal crystals, the release of oxygen in the oxide 230 may be suppressed.
  • the conductor 242a is provided on the oxide 243a, and the conductor 242b is provided on the oxide 243b.
  • the conductors 242a and 242b include, for example, nitrides containing tantalum, nitrides containing titanium, nitrides containing molybdenum, nitrides containing tungsten, nitrides containing tantalum and aluminum, and nitrides containing titanium and aluminum. It is preferable to use. In this embodiment, a nitride containing tantalum is particularly preferable. Further, for example, ruthenium oxide, ruthenium nitride, an oxide containing strontium and ruthenium, an oxide containing lanthanum and nickel, and the like may be used. These materials are preferable because they are conductive materials that are difficult to oxidize or materials that maintain conductivity even when oxygen is absorbed.
  • a curved surface may be provided between the side surface of the conductor 242a (conductor 242b) and the upper surface of the conductor 242a (conductor 242b). That is, the side edge and the top edge may be curved.
  • the curved surface has, for example, a radius of curvature of 3 nm or more and 10 nm or less, preferably 5 nm or more and 6 nm or less at each end of the conductor 242a and the conductor 242b.
  • the conductor 242a (conductor 242b) is in contact with the oxide 230b or the oxide 230c, so that the oxygen in the oxide 230b or the oxide 230c becomes conductive. It may diffuse to the body 242a (conductor 242b) and oxidize the conductor 242a (conductor 242b). It is highly probable that the conductivity of the conductor 242a and the conductor 242b will decrease due to the oxidation of the conductor 242a and the conductor 242b.
  • the diffusion of oxygen in the oxide 230b or the oxide 230c to the conductor 242a and the conductor 242b is paraphrased as the conductor 242a and the conductor 242b absorbing the oxygen in the oxide 230b or the oxide 230c. be able to.
  • oxygen in the oxide 230b or the oxide 230c diffuses into the conductor 242a and the conductor 242b, so that between the conductor 242a and the oxide 230b and between the conductor 242b and the oxide 230b, Alternatively, a layer may be formed between the conductor 242a and the oxide 230c, and between the conductor 242b and the oxide 230c. Since the layer contains more oxygen than the conductor 242a or the conductor 242b, it is presumed that the layer has insulating properties.
  • the three-layer structure of the conductor 242a or the conductor 242b, the layer, and the oxide 230b or the oxide 230c can be regarded as a three-layer structure composed of a metal, an insulator, and a semiconductor, and is MIS (Metal). It can be regarded as a -Insulator-Semiconductor) structure or a diode junction structure mainly composed of a MIS structure.
  • hydrogen contained in the oxide 230b, the oxide 230c, etc. may diffuse into the conductor 242a or the conductor 242b.
  • the hydrogen contained in the oxide 230b, the oxide 230c, etc. is easily diffused into the conductor 242a or the conductor 242b, and the diffused hydrogen. May combine with the nitrogen contained in the conductor 242a or the conductor 242b. That is, hydrogen contained in the oxide 230b, the oxide 230c, and the like may be absorbed by the conductor 242a or the conductor 242b.
  • the insulator 254 includes a side surface of the oxide 230a, a side surface of the oxide 230b, a side surface of the oxide 243a, a side surface of the oxide 243b, a side surface of the conductor 242a, an upper surface of the conductor 242a, a side surface of the conductor 242b, and a conductor. It is provided so as to cover the upper surface of 242b.
  • the insulator 254 preferably has a function of suppressing the diffusion of oxygen.
  • the insulator 254 preferably has a function of suppressing the diffusion of oxygen more than the insulator 280.
  • an insulator containing an oxide of one or both of aluminum and hafnium may be formed.
  • the insulator 254 is formed with aluminum oxide or hafnium oxide in an atmosphere containing oxygen by a bias sputtering method.
  • the bias sputtering method is a method of sputtering while applying RF power to a substrate.
  • the potential of the substrate becomes a negative potential (referred to as a bias potential) with respect to the plasma potential, and + ions in the plasma are accelerated by this bias potential and injected into the substrate.
  • the bias potential can be controlled by the magnitude of the RF power applied to the substrate. Therefore, oxygen can be injected into the insulator 224 by forming aluminum oxide or hafnium oxide in an atmosphere containing oxygen by the bias sputtering method.
  • the amount of oxygen injected into the insulator 224 can be controlled by the magnitude of the RF power applied to the substrate.
  • the RF power power density 0.31 W / cm 2 or more, preferably 0.62 W / cm 2 or more, more preferably may be applied to 1.86W / cm 2 or more bias to the substrate. That is, the amount of oxygen suitable for the characteristics of the transistor can be changed and injected by the RF power when the insulator 254 is formed. In addition, an amount of oxygen suitable for improving the reliability of the transistor can be injected.
  • the RF frequency is preferably 10 MHz or higher. Typically, it is 13.56 MHz.
  • the amount of oxygen injected into the insulator 224 can be controlled by adjusting the RF power applied to the substrate, so that the amount of oxygen injected into the insulator 224 can be optimized.
  • the bias applied to the substrate is not limited to RF power, but may be DC voltage.
  • the insulator 254 has a function of injecting oxygen into the underlying film, but the insulator 254 itself has a function of suppressing the permeation of oxygen. Therefore, when the insulator 280 is formed on the insulator 254 in a later step and oxygen is diffused from the insulator 280, the oxide 230a, the oxide 230b, the oxide 243a and the oxide 243b are formed from the insulator 280. It is possible to prevent oxygen from directly diffusing into the oxide layer and the conductive layer as the conductor 242a and the conductor 242b.
  • the oxide 230a, the oxide 230b, the oxide 243a, the oxide 243b, the conductor 242a, and the conductor 242b can be separated from the insulator 280. Therefore, it is possible to suppress the direct diffusion of oxygen from the insulator 280 into the oxide 230a, the oxide 230b, the oxide 243a, the oxide 243b, the conductor 242a, and the conductor 242b. This can prevent excess oxygen from being supplied to the source and drain regions of the oxide 230 and reducing the carrier concentration in the source and drain regions. Further, it is possible to prevent the conductors 242a and 242b from being excessively oxidized to increase the resistivity and reduce the on-current.
  • the insulator 250 is preferably arranged in contact with at least a part of the oxide 230d.
  • silicon oxide, silicon oxide nitride, silicon nitride, silicon nitride, silicon oxide to which fluorine is added, silicon oxide to which carbon is added, silicon oxide to which carbon and nitrogen are added, silicon oxide having pores, etc. are used.
  • silicon oxide and silicon oxide nitride are preferable because they are stable against heat.
  • the insulator 250 is preferably formed by using an insulator that releases oxygen by heating.
  • an insulator that releases oxygen by heating As an insulator 250 in contact with at least a part of the oxide 230d, oxygen is effectively supplied to the channel forming region of the oxide 230, and the oxide 230 is provided. Oxygen deficiency in the channel formation region can be reduced. Therefore, it is possible to provide a transistor in which fluctuations in electrical characteristics are suppressed, stable electrical characteristics are realized, and reliability is improved. Further, similarly to the insulator 224, it is preferable that the concentration of impurities such as water and hydrogen in the insulator 250 is reduced.
  • the film thickness of the insulator 250 is preferably 1 nm or more and 20 nm or less.
  • the insulator 250 is shown as a single layer in FIGS. 1B and 1C, it may have a laminated structure of two or more layers. A description of the insulator 250 having a laminated structure will be described later.
  • a metal oxide may be provided between the insulator 250 and the conductor 260.
  • the metal oxide preferably suppresses the diffusion of oxygen from the insulator 250 to the conductor 260.
  • the diffusion of oxygen from the insulator 250 to the conductor 260 is suppressed. That is, it is possible to suppress a decrease in the amount of oxygen supplied to the oxide 230.
  • the oxidation of the conductor 260 by oxygen of the insulator 250 can be suppressed.
  • the metal oxide has a function as a part of the first gate electrode.
  • the metal oxide it is possible to improve the on-current of the transistor 200 without weakening the influence of the electric field from the conductor 260.
  • a metal oxide that can be used as the oxide 230 can be used as the metal oxide.
  • the conductor 260a into a film by a sputtering method, the electric resistance value of the metal oxide can be lowered to form a conductor. This can be called an OC (Oxide Conductor) electrode.
  • the conductor 260 preferably has a conductor 260a and a conductor 260b arranged on the conductor 260a.
  • the conductor 260a is preferably arranged so as to wrap the bottom surface and the side surface of the conductor 260b.
  • the upper surface of the conductor 260 is arranged substantially in agreement with the upper surface of the insulator 250, the upper surface of the oxide 230d, and the upper surface of the oxide 230c.
  • the conductor 260 is shown as a two-layer structure of the conductor 260a and the conductor 260b in FIGS. 1B and 1C, it may be a single-layer structure or a laminated structure of three or more layers.
  • the conductor 260a it is preferable to use a conductive material having a function of suppressing the diffusion of impurities such as hydrogen atom, hydrogen molecule, water molecule, nitrogen atom, nitrogen molecule, nitrogen oxide molecule and copper atom.
  • impurities such as hydrogen atom, hydrogen molecule, water molecule, nitrogen atom, nitrogen molecule, nitrogen oxide molecule and copper atom.
  • a conductive material having a function of suppressing the diffusion of oxygen for example, at least one oxygen atom, oxygen molecule, etc.
  • the conductor 260a has a function of suppressing the diffusion of oxygen, it is possible to prevent the conductor 260b from being oxidized by the oxygen contained in the insulator 250 to reduce the conductivity.
  • the conductive material having a function of suppressing the diffusion of oxygen for example, tantalum, tantalum nitride, ruthenium, ruthenium oxide and the like are preferably used.
  • the conductor 260 also functions as wiring, it is preferable to use a conductor having high conductivity.
  • a conductor having high conductivity for example, as the conductor 260b, a conductive material containing tungsten, copper, or aluminum as a main component can be used.
  • the conductor 260b may have a laminated structure, for example, a laminated structure of titanium or titanium nitride and the conductive material.
  • the conductor 260 is self-aligned so as to fill the opening formed in the insulator 280 or the like.
  • the conductor 260 can be reliably arranged in the region between the conductor 242a and the conductor 242b without aligning the conductor 260.
  • the bottom surface of the region of the conductor 260 in which the conductor 260 and the oxide 230b do not overlap is lower than the bottom surface of the oxide 230b in the channel width direction of the transistor 200.
  • the conductor 260 which functions as a gate electrode, covers the side surface and the upper surface of the channel forming region of the oxide 230b via an insulator 250 or the like, so that the electric field of the conductor 260 is covered with the channel forming region of the oxide 230b. It becomes easier to act on the whole. Therefore, the on-current of the transistor 200 can be increased and the frequency characteristics can be improved.
  • the insulator 280 is provided on the insulator 254. Further, the upper surface of the insulator 280 may be flattened.
  • the concentration of impurities such as water and hydrogen in the insulator 280 is reduced.
  • the insulator 280 preferably has a low hydrogen concentration and an excess oxygen region or excess oxygen, and may be provided by using the same material as the insulator 216, for example.
  • the insulator 280 may have a structure in which the above materials are laminated.
  • the insulator 280 may have a laminated structure of silicon oxide formed by a sputtering method and silicon oxide formed on the silicon oxide by a CVD method. .. Further, silicon nitride may be further laminated on the silicon nitride.
  • a conductive material containing tungsten, copper, or aluminum is preferable to use as a main component.
  • each of the conductor 240a and the conductor 240b may have a laminated structure.
  • the conductor in contact with the insulator 284, the insulator 283, the insulator 282, the insulator 280, and the insulator 254 contains impurities such as water and hydrogen.
  • a conductive material having a function of suppressing permeation For example, tantalum, tantalum nitride, titanium, titanium nitride, ruthenium, ruthenium oxide and the like are preferably used.
  • the conductive material having a function of suppressing the permeation of impurities such as water and hydrogen may be used in a single layer or in a laminated state.
  • impurities such as water and hydrogen contained in the layer above the insulator 284 can be suppressed from being mixed into the oxide 230 through the conductor 240a and the conductor 240b.
  • an insulator such as silicon nitride, aluminum oxide, or silicon nitride may be used. Since the insulator 241a and the insulator 241b are provided in contact with the insulator 254, impurities such as water and hydrogen contained in the insulator 280 and the like are prevented from being mixed into the oxide 230 through the conductor 240a and the conductor 240b. It can be suppressed.
  • silicon nitride is suitable because it has a high blocking property against hydrogen. Further, it is possible to prevent oxygen contained in the insulator 280 from being absorbed by the conductor 240a and the conductor 240b.
  • the conductor 246a which is in contact with the upper surface of the conductor 240a and functions as wiring, and the conductor 246b which is in contact with the upper surface of the conductor 240b and functions as wiring may be arranged.
  • the conductor 246a and the conductor 246b it is preferable to use a conductive material containing tungsten, copper, or aluminum as a main component.
  • the conductor may have a laminated structure, for example, titanium or titanium nitride may be laminated with the above-mentioned conductive material.
  • the conductor may be formed so as to be embedded in an opening provided in the insulator.
  • the insulator 286 is provided on the conductor 246a, the conductor 246b, and the insulator 284.
  • the upper surface of the conductor 246a, the side surface of the conductor 246a, the upper surface of the conductor 246b, and the side surface of the conductor 246b are in contact with the insulator 286, and the lower surface of the conductor 246a and the lower surface of the conductor 246b are insulated. It touches the body 284. That is, each of the conductor 246a and the conductor 246b can be wrapped with the insulator 284 and the insulator 286, respectively.
  • the substrate on which the transistor 200 is formed for example, an insulator substrate, a semiconductor substrate, or a conductor substrate may be used.
  • the insulator substrate include a glass substrate, a quartz substrate, a sapphire substrate, a stabilized zirconia substrate (yttria-stabilized zirconia substrate, etc.), a resin substrate, and the like.
  • the semiconductor substrate include a semiconductor substrate made of silicon and germanium, and a compound semiconductor substrate made of silicon carbide, silicon germanium, gallium arsenide, indium phosphide, zinc oxide, and gallium oxide.
  • the conductor substrate includes a graphite substrate, a metal substrate, an alloy substrate, and a conductive resin substrate.
  • a substrate having a metal nitride a substrate having a metal oxide, and the like.
  • a substrate in which a conductor or a semiconductor is provided in an insulator substrate a substrate in which a conductor or an insulator is provided in a semiconductor substrate, a substrate in which a semiconductor or an insulator is provided in a conductor substrate, and the like.
  • those substrates provided with elements may be used.
  • Elements provided on the substrate include capacitive elements, resistance elements, switch elements, light emitting elements, storage elements, and the like.
  • Examples of the insulator include oxides, nitrides, oxide nitrides, nitride oxides, metal oxides, metal oxide nitrides, and metal nitride oxides having insulating properties.
  • the material may be selected according to the function of the insulator.
  • Examples of the insulator having a high specific dielectric constant include gallium oxide, hafnium oxide, zirconium oxide, oxides having aluminum and hafnium, nitrides having aluminum and hafnium, oxides having silicon and hafnium, silicon and hafnium. There are nitrides having oxides, or nitrides having silicon and hafnium.
  • Examples of insulators having a low relative permittivity include silicon oxide, silicon oxide, silicon nitride, silicon nitride, silicon oxide with fluorine added, silicon oxide with carbon added, silicon oxide with carbon and nitrogen added, and empty. There are silicon oxide having holes, resin, and the like.
  • the electric characteristics of the transistor can be stabilized by surrounding the transistor using the metal oxide with an insulator having a function of suppressing the permeation of impurities such as hydrogen and oxygen.
  • the insulator having a function of suppressing the permeation of impurities such as hydrogen and oxygen include boron, carbon, nitrogen, oxygen, fluorine, magnesium, aluminum, silicon, phosphorus, chlorine, argon, gallium, germanium, yttrium, and zirconium. Insulators containing, lanthanum, neodymium, hafnium, or tantalum may be used in single layers or in layers.
  • an insulator having a function of suppressing the permeation of impurities such as hydrogen and oxygen
  • Metal oxides such as tantalum oxide and metal nitrides such as aluminum nitride, silicon nitride and silicon nitride can be used.
  • the insulator that functions as a gate insulator is preferably an insulator having a region containing oxygen that is desorbed by heating.
  • the oxygen deficiency of the oxide 230 can be compensated.
  • Conductors include aluminum, chromium, copper, silver, gold, platinum, tantalum, nickel, titanium, molybdenum, tungsten, hafnium, vanadium, niobium, manganese, magnesium, zirconium, beryllium, indium, ruthenium, iridium, strontium, and lanthanum. It is preferable to use a metal element selected from the above, an alloy containing the above-mentioned metal element as a component, an alloy in which the above-mentioned metal element is combined, or the like.
  • tantalum nitride, titanium nitride, tungsten, nitrides containing titanium and aluminum, nitrides containing tantalum and aluminum, ruthenium oxide, ruthenium nitride, oxides containing strontium and ruthenium, oxides containing lanthanum and nickel, etc. are used. Is preferable.
  • tantalum nitride, titanium nitride, nitrides containing titanium and aluminum, nitrides containing tantalum and aluminum, ruthenium oxide, ruthenium nitride, oxides containing strontium and ruthenium, and oxides containing lanthanum and nickel are difficult to oxidize.
  • a plurality of conductive layers formed of the above materials may be laminated and used.
  • a laminated structure may be formed in which the above-mentioned material containing a metal element and a conductive material containing oxygen are combined.
  • a laminated structure may be formed in which the above-mentioned material containing a metal element and a conductive material containing nitrogen are combined.
  • a laminated structure may be formed in which the above-mentioned material containing a metal element, a conductive material containing oxygen, and a conductive material containing nitrogen are combined.
  • the conductor functioning as the gate electrode shall have a laminated structure in which the above-mentioned material containing a metal element and a conductive material containing oxygen are combined. Is preferable.
  • a conductive material containing oxygen may be provided on the channel forming region side.
  • a conductor that functions as a gate electrode it is preferable to use a conductive material containing a metal element and oxygen contained in a metal oxide in which a channel is formed.
  • the above-mentioned conductive material containing a metal element and nitrogen may be used.
  • a conductive material containing nitrogen such as titanium nitride and tantalum nitride may be used.
  • indium tin oxide, indium oxide containing tungsten oxide, indium zinc oxide containing tungsten oxide, indium oxide containing titanium oxide, indium tin oxide containing titanium oxide, indium zinc oxide, and silicon were added.
  • Indium tin oxide may be used.
  • indium gallium zinc oxide containing nitrogen may be used.
  • Metal oxide As the oxide 230, it is preferable to use a metal oxide (oxide semiconductor) that functions as a semiconductor.
  • a metal oxide oxide semiconductor
  • the metal oxide applicable to the oxide 230 according to the present invention will be described.
  • the metal oxide preferably contains at least indium or zinc. In particular, it preferably contains indium and zinc. In addition to them, it is preferable that aluminum, gallium, yttrium, tin and the like are contained. Further, one or more kinds selected from boron, titanium, iron, nickel, germanium, zirconium, molybdenum, lantern, cerium, neodymium, hafnium, tantalum, tungsten, magnesium, cobalt and the like may be contained.
  • a metal oxide having nitrogen may also be collectively referred to as a metal oxide. Further, a metal oxide having nitrogen may be referred to as a metal oxynitride.
  • FIG. 3A is a diagram illustrating the classification of crystal structures of oxide semiconductors, typically IGZO (metal oxides containing In, Ga, and Zn).
  • IGZO metal oxides containing In, Ga, and Zn.
  • oxide semiconductors are roughly classified into “Amorphous (amorphous)”, “Crystalline (crystallinity)", and “Crystal (crystal)”.
  • Amorphous includes “completable amorphous”.
  • Crystalline includes CAAC (c-axis-aligned crystalline), nc (nanocrystalline), and CAC (cloud-aligned composite).
  • single crystal, poly crystal, and single crystal amorphous are excluded from the classification of "Crystalline”.
  • “Crystal” includes single crystal and poly crystal.
  • the structure in the thick frame shown in FIG. 3A is an intermediate state between "Amorphous” and “Crystal", and belongs to a new boundary region (New crystal line phase). .. That is, the structure can be rephrased as a structure completely different from the energetically unstable "Amorphous” and "Crystal".
  • the crystal structure of the film or substrate can be evaluated using an X-ray diffraction (XRD: X-Ray Evaluation) spectrum.
  • XRD X-ray diffraction
  • FIG. 3B the XRD spectrum obtained by GIXD (Glazing-Incidence XRD) measurement of a CAAC-IGZO film classified as "Crystalline" is shown in FIG. 3B.
  • the GIXD method is also referred to as a thin film method or a Seemann-Bohlin method.
  • the XRD spectrum obtained by the GIXD measurement shown in FIG. 3B will be simply referred to as an XRD spectrum.
  • the thickness of the CAAC-IGZO film shown in FIG. 3B is 500 nm.
  • the horizontal axis is 2 ⁇ [deg. ], And the vertical axis is the intensity [a. u. ].
  • a peak showing clear crystallinity is detected in the XRD spectrum of the CAAC-IGZO film.
  • the crystal structure of the film or substrate can be evaluated by a diffraction pattern (also referred to as a microelectron diffraction pattern) observed by a micro electron diffraction method (NBED: Nano Beam Electron Diffraction).
  • the diffraction pattern of the CAAC-IGZO film is shown in FIG. 3C.
  • FIG. 3C is a diffraction pattern observed by the NBED in which the electron beam is incident parallel to the substrate.
  • electron beam diffraction is performed with the probe diameter set to 1 nm.
  • oxide semiconductors may be classified differently from FIG. 3A.
  • oxide semiconductors are divided into single crystal oxide semiconductors and other non-single crystal oxide semiconductors.
  • the non-single crystal oxide semiconductor include the above-mentioned CAAC-OS and nc-OS.
  • the non-single crystal oxide semiconductor includes a polycrystalline oxide semiconductor, an a-like OS, an amorphous oxide semiconductor, and the like.
  • nc-OS has periodicity in the atomic arrangement in a minute region (for example, a region of 1 nm or more and 10 nm or less, particularly a region of 1 nm or more and 3 nm or less).
  • nc-OS has tiny crystals. Since the size of the minute crystal is, for example, 1 nm or more and 10 nm or less, particularly 1 nm or more and 3 nm or less, the minute crystal is also referred to as a nanocrystal.
  • nc-OS does not show regularity in crystal orientation between different nanocrystals. Therefore, no orientation is observed in the entire film.
  • the nc-OS may be indistinguishable from the a-like OS and the amorphous oxide semiconductor depending on the analysis method.
  • a peak indicating crystallinity is not detected in the Out-of-plane XRD measurement using a ⁇ / 2 ⁇ scan.
  • electron beam diffraction also referred to as limited field electron diffraction
  • a diffraction pattern such as a halo pattern is performed. Is observed.
  • electron diffraction also referred to as nanobeam electron diffraction
  • an electron beam having a probe diameter for example, 1 nm or more and 30 nm or less
  • An electron diffraction pattern in which a plurality of spots are observed in a ring-shaped region centered on a direct spot may be acquired.
  • the a-like OS is an oxide semiconductor having a structure between nc-OS and an amorphous oxide semiconductor.
  • the a-like OS has a void or low density region. That is, the a-like OS has lower crystallinity than the nc-OS and CAAC-OS.
  • a-like OS has a higher hydrogen concentration in the membrane than nc-OS and CAAC-OS.
  • CAC-OS relates to the material composition.
  • CAC-OS is, for example, a composition of a material in which the elements constituting the metal oxide are unevenly distributed in a size of 0.5 nm or more and 10 nm or less, preferably 1 nm or more and 3 nm or less, or a size close thereto.
  • the metal oxide one or more metal elements are unevenly distributed, and the region having the metal element has a size of 0.5 nm or more and 10 nm or less, preferably 1 nm or more and 3 nm or less, or a size close thereto.
  • the mixed state is also called a mosaic shape or a patch shape.
  • CAC-OS has a structure in which the material is separated into a first region and a second region to form a mosaic shape, and the first region is distributed in the membrane (hereinafter, also referred to as a cloud shape). It says.). That is, CAC-OS is a composite metal oxide having a structure in which the first region and the second region are mixed.
  • the atomic number ratios of In, Ga, and Zn to the metal elements constituting CAC-OS in the In-Ga-Zn oxide are expressed as [In], [Ga], and [Zn], respectively.
  • the first region is a region in which [In] is larger than [In] in the composition of the CAC-OS film.
  • the second region is a region in which [Ga] is larger than [Ga] in the composition of the CAC-OS film.
  • the first region is a region in which [In] is larger than [In] in the second region and [Ga] is smaller than [Ga] in the second region.
  • the second region is a region in which [Ga] is larger than [Ga] in the first region and [In] is smaller than [In] in the first region.
  • the first region is a region in which indium oxide, indium zinc oxide, or the like is the main component.
  • the second region is a region in which gallium oxide, gallium zinc oxide, or the like is the main component. That is, the first region can be rephrased as a region containing In as a main component. Further, the second region can be rephrased as a region containing Ga as a main component.
  • a region containing In as a main component (No. 1) by EDX mapping acquired by using energy dispersive X-ray spectroscopy (EDX: Energy Dispersive X-ray spectroscopy). It can be confirmed that the region (1 region) and the region containing Ga as a main component (second region) have a structure in which they are unevenly distributed and mixed.
  • EDX Energy Dispersive X-ray spectroscopy
  • CAC-OS When CAC-OS is used for a transistor, the conductivity caused by the first region and the insulating property caused by the second region act in a complementary manner to switch the switching function (On / Off function). Can be added to CAC-OS. That is, the CAC-OS has a conductive function in a part of the material and an insulating function in a part of the material, and has a function as a semiconductor in the whole material. By separating the conductive function and the insulating function, both functions can be maximized. Therefore, by using CAC-OS as a transistor, high on-current ( Ion ), high field effect mobility ( ⁇ ), and good switching operation can be realized.
  • Ion on-current
  • high field effect mobility
  • Oxide semiconductors have various structures, and each has different characteristics.
  • the oxide semiconductor of the present embodiment has two or more kinds of amorphous oxide semiconductor, polycrystalline oxide semiconductor, a-like OS, CAC-OS, nc-OS, and CAAC-OS. May be good.
  • the oxide semiconductor as a transistor, a transistor with high field effect mobility can be realized. Moreover, a highly reliable transistor can be realized.
  • the carrier concentration of the oxide semiconductor is 1 ⁇ 10 17 cm -3 or less, preferably 1 ⁇ 10 15 cm -3 or less, more preferably 1 ⁇ 10 13 cm -3 or less, and more preferably 1 ⁇ 10 11 cm ⁇ . It is 3 or less, more preferably less than 1 ⁇ 10 10 cm -3 , and more than 1 ⁇ 10 -9 cm -3 .
  • the impurity concentration in the oxide semiconductor film may be lowered to lower the defect level density.
  • a low impurity concentration and a low defect level density is referred to as high-purity intrinsic or substantially high-purity intrinsic.
  • an oxide semiconductor having a low carrier concentration may be referred to as a high-purity intrinsic or substantially high-purity intrinsic oxide semiconductor.
  • the case where the carrier concentration of the metal oxide in the channel forming region is 1 ⁇ 10 16 cm -3 or less is defined as substantially high purity authenticity.
  • the trap level density may also be low.
  • the charge captured at the trap level of the oxide semiconductor takes a long time to disappear, and may behave as if it were a fixed charge. Therefore, a transistor in which a channel forming region is formed in an oxide semiconductor having a high trap level density may have unstable electrical characteristics.
  • the resistance of the oxide semiconductor may be lowered.
  • the electrical characteristics are liable to fluctuate, and reliability may deteriorate.
  • a leakage current (parasitic channel) between the source electrode and the drain electrode of the transistor is generated in the low resistance region.
  • parasitic channel tends to cause poor transistor characteristics such as normalization of the transistor, increase in leakage current, and fluctuation (shift) of the threshold voltage due to stress application.
  • the parasitic channel varies from transistor to transistor, resulting in variation in transistor characteristics.
  • the impurity concentration in the oxide semiconductor in order to stabilize the electrical characteristics of the transistor, it is effective to reduce the impurity concentration in the oxide semiconductor. Further, in order to reduce the impurity concentration in the oxide semiconductor, it is preferable to reduce the impurity concentration in the adjacent film.
  • Impurities mixed in oxide semiconductors may cause defect levels or oxygen deficiencies. Therefore, when impurities are mixed in the channel forming region of the oxide semiconductor, the electrical characteristics of the transistor using the oxide semiconductor are likely to fluctuate, and the reliability may be deteriorated. Further, when the channel formation region contains oxygen deficiency, the transistor tends to have a normal-on characteristic (a characteristic that a channel exists even if a voltage is not applied to the gate electrode and a current flows through the transistor).
  • Transistors using metal oxides tend to have normal-on characteristics because their electrical characteristics fluctuate due to impurities and oxygen deficiency in the metal oxides. Further, when the transistor is driven in a state where the metal oxide contains excess oxygen exceeding an appropriate amount value, the valence of the excess oxygen atom changes and the electrical characteristics of the transistor fluctuate. , May be unreliable.
  • the crystallinity of the channel forming region may be lowered, or the crystallinity of the oxide provided in contact with the channel forming region may be lowered. Poor crystallinity in the channel formation region tends to reduce the stability or reliability of the transistor. Further, if the crystallinity of the oxide provided in contact with the channel forming region is low, an interface state may be formed and the stability or reliability of the transistor may be deteriorated.
  • Impurities in metal oxides include, for example, hydrogen, nitrogen, alkali metals, alkaline earth metals, iron, nickel, silicon and the like.
  • the concentration of silicon and carbon in the oxide semiconductor and the concentration of silicon and carbon near the interface with the oxide semiconductor are 2 ⁇ 10 18 atoms / cm 3 or less, preferably 2 ⁇ . 10 17 atoms / cm 3 or less.
  • the oxide semiconductor contains an alkali metal or an alkaline earth metal
  • defect levels may be formed and carriers may be generated. Therefore, a transistor using an oxide semiconductor containing an alkali metal or an alkaline earth metal tends to have a normally-on characteristic. Therefore, the concentration of the alkali metal or alkaline earth metal in the oxide semiconductor obtained by SIMS is set to 1 ⁇ 10 18 atoms / cm 3 or less, preferably 2 ⁇ 10 16 atoms / cm 3 or less.
  • the nitrogen concentration in the oxide semiconductor obtained by SIMS is less than 5 ⁇ 10 19 atoms / cm 3 , preferably 5 ⁇ 10 18 atoms / cm 3 or less, and more preferably 1 ⁇ 10 18 atoms / cm 3 or less. , More preferably 5 ⁇ 10 17 atoms / cm 3 or less.
  • FIG. 4A shows a top view of the semiconductor device.
  • FIG. 4B is a cross-sectional view corresponding to the portion shown by the alternate long and short dash line of A1-A2 in FIG. 4A.
  • FIG. 4C is a cross-sectional view corresponding to the portion shown by the alternate long and short dash line of A3-A4 in FIG. 4A.
  • FIG. 4D is a cross-sectional view corresponding to the portion shown by the alternate long and short dash line in FIG. 4A.
  • some elements are omitted for the sake of clarity.
  • the same reference numerals are added to the structures having the same functions as the structures constituting the semiconductor devices shown in ⁇ Semiconductor device configuration example>.
  • the constituent material of the semiconductor device the material described in detail in ⁇ Semiconductor device configuration example> can be used.
  • the semiconductor device shown in FIGS. 4A to 4D is a modification of the semiconductor device shown in FIGS. 1A to 1D.
  • the semiconductor device shown in FIGS. 4A to 4D has a different shape of the insulator 283 from the semiconductor device shown in FIGS. 1A to 1D. It is also different from having an insulator 287 and an insulator 274. Another difference is that it does not have an insulator 284.
  • the insulator 214, the insulator 216, the insulator 222, the insulator 224, the insulator 254, the insulator 280, and the insulator 282 are patterned. Further, the insulator 287 and the insulator 283 have a structure that covers the insulator 214, the insulator 216, the insulator 222, the insulator 224, the insulator 254, the insulator 280, and the insulator 282.
  • the insulator 287 includes the upper surface of the insulator 212, the side surface of the insulator 214, the side surface of the insulator 216, the side surface of the insulator 222, the side surface of the insulator 224, the side surface of the insulator 254, the side surface of the insulator 280, and the insulator. It is in contact with the side surface of the body 282 and the upper surface of the insulator 282, and the insulator 283 is in contact with the upper surface and the side surface of the insulator 287.
  • the oxide 230, the insulator 214, the insulator 216, the insulator 222, the insulator 224, the insulator 254, the insulator 280, and the insulator 282 become the insulator 287, the insulator 283, and the insulator 212. Is isolated from the outside. In other words, the transistor 200 is arranged in the region sealed by the insulator 287 and the insulator 283 and the insulator 212.
  • insulator 214, insulator 282, and insulator 287 are formed using a material having a function of capturing hydrogen and fixing hydrogen, and insulator 212 and insulator 283 suppress diffusion to hydrogen and oxygen. It is preferable to form it using a material having a function of forming.
  • aluminum oxide can be used as the insulator 214, the insulator 282, and the insulator 287.
  • silicon nitride can be used as the insulator 212 and the insulator 283.
  • the configuration in which the insulator 212, the insulator 287, and the insulator 283 are provided as a single layer is shown, but the present embodiment is not limited to this. ..
  • the insulator 212, the insulator 287, and the insulator 283 may each be provided as a laminated structure of two or more layers.
  • the insulator 287 does not have to be provided.
  • the transistor 200 is arranged in the region sealed by the insulator 212 and the insulator 283.
  • the insulator 274 functions as an interlayer film.
  • the insulator 274 preferably has a lower dielectric constant than the insulator 214.
  • the insulator 274 can be provided, for example, by using the same material as the insulator 280.
  • 5A, 6A, 7A, 8A, 9A, 10A, 11A, 12A, 13A, 14A, 15A, 16A, and 17A show top views.
  • 5B, 6B, 7B, 8B, 9B, 10B, 11B, 12B, 13B, 14B, 15B, 16B, and 17B are FIGS. 5A, 6A, and 17B, respectively.
  • 7A, 8A, 9A, 10A, 11A, 12A, 13A, 14A, 15A, 16A, and 17A are cross-sectional views corresponding to the parts indicated by the alternate long and short dash lines of A1-A2. It is also a cross-sectional view of the transistor 200 in the channel length direction.
  • FIGS. 5A, 6C, 7C, 8C, 9C, 10C, 11C, 12C, 13C, 14C, 15C, 16C, and 17C are FIGS. 5A, 6A, and 17C, respectively.
  • 7A, 8A, 9A, 10A, 11A, 12A, 13A, 14A, 15A, 16A, and 17A are cross-sectional views corresponding to the parts indicated by the alternate long and short dash lines of A3-A4. It is also a cross-sectional view of the transistor 200 in the channel width direction.
  • 5D, 6D, 7D, 8D, 9D, 10D, 11D, 12D, 13D, 14D, 15D, 16D, and 17D are FIGS. 5A, 6A, and 17D, respectively.
  • 7A, 8A, 9A, 10A, 11A, 12A, 13A, 14A, 15A, 16A, and 17A are cross-sectional views corresponding to the parts indicated by the alternate long and short dash lines of A5-A6. .. Clarification of the figures in the top views of FIGS. 5A, 6A, 7A, 8A, 9A, 10A, 11A, 12A, 13A, 14A, 15A, 16A, and 17A. Some elements are omitted for the sake of.
  • a substrate (not shown) is prepared, and an insulator 212 is formed on the substrate.
  • the film formation of the insulator 212 can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the CVD method can be classified into a plasma CVD (PECVD: Plasma Enhanced CVD) method using plasma, a thermal CVD (TCVD: Thermal CVD) method using heat, an optical CVD (Photo CVD) method using light, and the like. .. Further, it can be divided into a metal CVD (MCVD: Metal CVD) method and an organometallic CVD (MOCVD: Metal organic CVD) method depending on the raw material gas used.
  • PECVD Plasma Enhanced CVD
  • TCVD Thermal CVD
  • Photo CVD Photo CVD
  • MCVD Metal CVD
  • MOCVD Metal organic CVD
  • the plasma CVD method can obtain a high quality film at a relatively low temperature. Further, since the thermal CVD method does not use plasma, it is a film forming method capable of reducing plasma damage to the object to be processed. For example, wiring, electrodes, elements (transistors, capacitive elements, etc.) and the like included in a semiconductor device may be charged up by receiving electric charges from plasma. At this time, the accumulated electric charge may destroy the wiring, electrodes, elements, and the like included in the semiconductor device. On the other hand, in the case of the thermal CVD method that does not use plasma, such plasma damage does not occur, so that the yield of the semiconductor device can be increased. Further, in the thermal CVD method, plasma damage does not occur during film formation, so that a film having few defects can be obtained.
  • a thermal ALD (Thermal ALD) method in which the reaction of the precursor and the reactor is performed only by thermal energy, a PEALD (Plasma Enhanced ALD) method using a plasma-excited reactor, or the like can be used.
  • the ALD method utilizes the self-regulating properties of atoms and allows atoms to be deposited layer by layer, so ultra-thin film formation is possible, and film formation into structures with a high aspect ratio is possible. It has the effects of being able to form a film with few defects such as holes, being able to form a film with excellent coverage, and being able to form a film at a low temperature.
  • PEALD Pulsma Enhanced ALD
  • Some precursors used in the ALD method contain impurities such as carbon.
  • the film provided by the ALD method may contain a large amount of impurities such as carbon as compared with the film provided by other film forming methods.
  • the quantification of impurities can be performed by using X-ray photoelectron spectroscopy (XPS: X-ray Photoelectron Spectroscopy).
  • the CVD method and the ALD method are different from the film forming method in which particles emitted from a target or the like are deposited, and are film forming methods in which a film is formed by a reaction on the surface of an object to be treated. Therefore, it is a film forming method that is not easily affected by the shape of the object to be treated and has good step coverage.
  • the ALD method has excellent step covering property and excellent thickness uniformity, and is therefore suitable for covering the surface of an opening having a high aspect ratio.
  • the ALD method since the ALD method has a relatively slow film formation rate, it may be preferable to use it in combination with another film formation method such as a CVD method having a high film formation rate.
  • the composition of the obtained film can be controlled by the flow rate ratio of the raw material gas.
  • a film having an arbitrary composition can be formed depending on the flow rate ratio of the raw material gas.
  • a film having a continuously changed composition can be formed by changing the flow rate ratio of the raw material gas while forming the film.
  • silicon nitride is formed as the insulator 212 by a sputtering method.
  • an insulator such as silicon nitride that does not easily allow copper to permeate as the insulator 212, even if a metal such as copper that easily diffuses is used for the conductor in the lower layer (not shown) of the insulator 212. , It is possible to prevent the metal from diffusing upward through the insulator 212.
  • an insulator such as silicon nitride which is difficult for impurities such as water and hydrogen to permeate, diffusion of impurities such as water and hydrogen contained in the layer below the insulator 212 can be suppressed.
  • the insulator 214 is formed on the insulator 212.
  • the film formation of the insulator 214 can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • aluminum oxide is used as the insulator 214.
  • the hydrogen concentration of the insulator 214 is preferably lower than the hydrogen concentration of the insulator 212.
  • silicon nitride as the insulator 212 by a sputtering method, silicon nitride having a low hydrogen concentration can be formed. Further, by using aluminum oxide for the insulator 214, the hydrogen concentration can be made lower than that of the insulator 212.
  • the transistor 200 is formed on the insulator 214 in the subsequent step.
  • the film close to the transistor 200 preferably has a relatively low hydrogen concentration, and the film having a relatively high hydrogen concentration is remote from the transistor 200. It is preferable to arrange them.
  • the insulator 216 is formed on the insulator 214.
  • the film formation of the insulator 216 can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • silicon oxide or silicon oxide nitride is used as the insulator 216.
  • the insulator 216 is formed by a film forming method using a gas in which hydrogen atoms are reduced or removed. Thereby, the hydrogen concentration of the insulator 216 can be reduced.
  • an opening is formed in the insulator 216 to reach the insulator 214.
  • the opening also includes, for example, a groove or a slit. Further, the region where the opening is formed may be referred to as an opening. Wet etching may be used to form the openings, but dry etching is preferable for microfabrication.
  • the insulator 214 it is preferable to select an insulator that functions as an etching stopper film when the insulator 216 is etched to form a groove. For example, when silicon oxide or silicon oxide nitride is used for the insulator 216 forming the groove, silicon nitride, aluminum oxide, or hafnium oxide may be used for the insulator 214.
  • a capacitively coupled plasma (CCP: Capacitively Coupled Plasma) etching apparatus having parallel plate type electrodes can be used.
  • the capacitively coupled plasma etching apparatus having the parallel plate type electrodes may be configured to apply a high frequency voltage to one of the parallel plate type electrodes.
  • a plurality of different high frequency voltages may be applied to one of the parallel plate type electrodes.
  • a high frequency voltage having the same frequency may be applied to each of the parallel plate type electrodes.
  • a high frequency voltage having a different frequency may be applied to each of the parallel plate type electrodes.
  • a dry etching apparatus having a high-density plasma source can be used.
  • an inductively coupled plasma (ICP: Inductively Coupled Plasma) etching apparatus or the like can be used.
  • a conductive film to be the conductor 205a is formed. It is desirable that the conductive film contains a conductor having a function of suppressing the permeation of oxygen.
  • a conductor having a function of suppressing the permeation of oxygen For example, tantalum nitride, tungsten nitride, titanium nitride and the like can be used. Alternatively, it can be a laminated film of a conductor having a function of suppressing oxygen permeation and a tantalum, tungsten, titanium, molybdenum, aluminum, copper or molybdenum tungsten alloy.
  • the film formation of the conductive film can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the conductive film to be the conductor 205a has a multilayer structure.
  • tantalum nitride is formed into a film by a sputtering method, and titanium nitride is laminated on the tantalum nitride.
  • a metal nitride in the lower layer of the conductor 205b, even if a easily diffusible metal such as copper is used as the conductive film to be the conductor 205b described later, the metal diffuses out from the conductor 205a. Can be prevented.
  • a conductive film to be the conductor 205b is formed.
  • the film formation of the conductive film can be performed by using a plating method, a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • a low resistance conductive material such as copper is formed as the conductive film.
  • a part of the conductive film to be the conductor 205a and a part of the conductive film to be the conductor 205b is removed, and the insulator 216 is exposed.
  • the conductor 205a and the conductor 205b remain only in the opening.
  • the conductor 205 having a flat upper surface can be formed (see FIGS. 5A to 5D).
  • a part of the insulator 216 may be removed by the CMP treatment.
  • the conductor 205 is formed so as to be embedded in the opening of the insulator 216, but one aspect of the present invention is not limited to this.
  • a conductor 205 is formed on the insulator 214, an insulator 216 is formed on the insulator 205, and the insulator 216 is subjected to CMP treatment to remove a part of the insulator 216 and to remove the conductor.
  • the surface of 205 may be exposed.
  • the insulator 222 is formed on the insulator 216 and the conductor 205.
  • an insulator containing an oxide of one or both of aluminum and hafnium may be formed. Insulators containing oxides of one or both of aluminum and hafnium have barrier properties against oxygen, hydrogen, and water. Since the insulator 222 has a barrier property against hydrogen and water, hydrogen and water contained in the structure provided around the transistor 200 are suppressed from diffusing into the inside of the transistor 200 through the insulator 222. , The formation of oxygen deficiency in the oxide 230 can be suppressed.
  • the film formation of the insulator 222 can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the heat treatment may be carried out at 250 ° C. or higher and 650 ° C. or lower, preferably 300 ° C. or higher and 500 ° C. or lower, and more preferably 320 ° C. or higher and 450 ° C. or lower.
  • the heat treatment is carried out in an atmosphere of nitrogen gas or an inert gas, or an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas.
  • the oxygen gas may be set to about 20%.
  • the heat treatment may be performed in a reduced pressure state.
  • the heat treatment is performed in an atmosphere of nitrogen gas or an inert gas, and then the heat treatment is performed in an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas to supplement the desorbed oxygen. You may.
  • the gas used in the above heat treatment is highly purified.
  • the amount of water contained in the gas used in the heat treatment may be 1 ppb or less, preferably 0.1 ppb or less, and more preferably 0.05 ppb or less.
  • the treatment is performed at a temperature of 400 ° C. for 1 hour with the flow rate of nitrogen gas as 4 slm and the flow rate of oxygen gas as 1 slm.
  • impurities such as water and hydrogen contained in the insulator 222 can be removed.
  • the heat treatment can be performed at a timing such as after the film formation of the insulator 224 is performed.
  • the insulator 224 is formed on the insulator 222.
  • the film formation of the insulator 224 can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • a silicon oxide or silicon oxide film is formed as the insulator 224 by the CVD method.
  • the insulator 224 is preferably formed by a film forming method using a gas in which hydrogen atoms have been reduced or removed. Thereby, the hydrogen concentration of the insulator 224 can be reduced. Since the insulator 224 becomes an insulator 224 that comes into contact with the oxide 230a in a later step, it is preferable that the hydrogen concentration is reduced in this way.
  • plasma treatment containing oxygen may be performed in a reduced pressure state.
  • the plasma treatment containing oxygen for example, it is preferable to use an apparatus having a power source for generating high-density plasma using microwaves.
  • the substrate side may have a power supply for applying RF (Radio Frequency).
  • RF Radio Frequency
  • high-density plasma high-density oxygen radicals can be generated, and by applying RF to the substrate side, oxygen radicals generated by high-density plasma can be efficiently guided into the insulator 224. it can.
  • plasma treatment containing oxygen may be performed to supplement the desorbed oxygen. Impurities such as water and hydrogen contained in the insulator 224 can be removed by appropriately selecting the conditions for the plasma treatment. In that case, the heat treatment does not have to be performed.
  • CMP treatment may be performed until the insulator 224 is reached.
  • the surface of the insulator 224 can be flattened and smoothed.
  • a part of the insulator 224 may be polished by the CMP treatment to reduce the film thickness of the insulator 224, but the film thickness may be adjusted when the insulator 224 is formed.
  • oxygen can be added to the insulator 224 by forming aluminum oxide on the insulator 224 by a sputtering method.
  • the oxide film 230A and the oxide film 230B are formed on the insulator 224 in this order (see FIGS. 5A to 5D). It is preferable that the oxide film 230A and the oxide film 230B are continuously formed without being exposed to the atmospheric environment. By forming the film without opening it to the atmosphere, it is possible to prevent impurities or moisture from the atmospheric environment from adhering to the oxide film 230A and the oxide film 230B, and the vicinity of the interface between the oxide film 230A and the oxide film 230B. Can be kept clean.
  • the oxide film 230A and the oxide film 230B can be formed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the oxide film 230A and the oxide film 230B are formed by a sputtering method
  • oxygen or a mixed gas of oxygen and a rare gas is used as the sputtering gas.
  • excess oxygen in the oxide film formed can be increased.
  • the above oxide film is formed by a sputtering method
  • the above In—M—Zn oxide target or the like can be used.
  • the proportion of oxygen contained in the sputtering gas may be 70% or more, preferably 80% or more, and more preferably 100%.
  • the oxide film 230B is formed by a sputtering method, if the ratio of oxygen contained in the sputtering gas is more than 30% and 100% or less, preferably 70% or more and 100% or less, the oxygen excess type oxidation is performed. A physical semiconductor is formed. Transistors using oxygen-rich oxide semiconductors in the channel formation region can obtain relatively high reliability. However, one aspect of the present invention is not limited to this.
  • the oxide film 230B is formed by a sputtering method and the ratio of oxygen contained in the sputtering gas is 1% or more and 30% or less, preferably 5% or more and 20% or less, an oxygen-deficient oxide semiconductor is formed. To. A transistor using an oxygen-deficient oxide semiconductor in the channel formation region can obtain a relatively high field-effect mobility. Further, the crystallinity of the oxide film can be improved by forming a film while heating the substrate.
  • an oxide film 243A is formed on the oxide film 230B (see FIGS. 5A to 5D).
  • the oxide film 243A can be formed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the atomic number ratio of Ga to In is preferably larger than the atomic number ratio of Ga to In in the oxide film 230B.
  • the insulator 222, the insulator 224, the oxide film 230A, the oxide film 230B, and the oxide film 243A without exposing them to the atmosphere.
  • a multi-chamber type film forming apparatus may be used.
  • the heat treatment conditions described in ⁇ Metal oxide and its formation method> can be used.
  • the treatment after performing the treatment at a temperature of 550 ° C. for 1 hour in a nitrogen atmosphere, the treatment is continuously performed at a temperature of 550 ° C. for 1 hour in an oxygen atmosphere.
  • impurities such as water and hydrogen in the oxide film 230A, the oxide film 230B, and the oxide film 243A can be removed.
  • the heat treatment can improve the crystallinity of the oxide film 230B to obtain a denser and more dense structure. As a result, the diffusion of oxygen or impurities in the oxide film 230B can be suppressed.
  • a conductive film 242A is formed on the oxide film 243A (see FIGS. 5A to 5D).
  • the film formation of the conductive film 242A can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the heat treatment may be performed before the film formation of the conductive film 242A.
  • the heat treatment may be carried out under reduced pressure to continuously form a conductive film 242A without exposing it to the atmosphere. By performing such a treatment, water and hydrogen adsorbed on the surface of the oxide film 243A and the like are removed, and the water concentration and the hydrogen concentration in the oxide film 230A, the oxide film 230B, and the oxide film 243A are further increased. It can be reduced.
  • the temperature of the heat treatment is preferably 100 ° C. or higher and 400 ° C. or lower. In the present embodiment, the temperature of the heat treatment is set to 200 ° C.
  • the oxide film 230A, the oxide film 230B, the oxide film 243A, and the conductive film 242A are processed into an island shape by using a lithography method to form an oxide 230a, an oxide 230b, an oxide layer 243B, and a conductive layer 242B.
  • a dry etching method or a wet etching method can be used for the processing. Processing by the dry etching method is suitable for microfabrication.
  • the processing of the oxide film 230A, the oxide film 230B, the oxide film 243A, and the conductive film 242A may be performed under different conditions. In this step, the film thickness of the region that does not overlap with the oxide 230a of the insulator 224 may be reduced (see FIGS. 6A to 6D).
  • the oxide 230a, the oxide 230b, the oxide layer 243B, and the conductive layer 242B are formed so that at least a part thereof overlaps with the conductor 205. Further, it is preferable that the side surfaces of the oxide 230a, the oxide 230b, the oxide layer 243B, and the conductive layer 242B are substantially perpendicular to the upper surface of the insulator 222. Since the side surfaces of the oxide 230a, the oxide 230b, the oxide layer 243B, and the conductive layer 242B are substantially perpendicular to the upper surface of the insulator 222, the area is reduced and the height is increased when a plurality of transistors 200 are provided. It is possible to increase the density.
  • the angle formed by the side surfaces of the oxide 230a, the oxide 230b, the oxide layer 243B, and the conductive layer 242B and the upper surface of the insulator 222 may be low.
  • the covering property of the insulator 254 and the like can be improved and defects such as voids can be reduced in the subsequent steps.
  • the curved surface has, for example, a radius of curvature of 3 nm or more and 10 nm or less, preferably 5 nm or more and 6 nm or less at the end of the conductive layer 242B.
  • the insulator 254 is formed on the insulator 224, the oxide 230a, the oxide 230b, the oxide layer 243B, and the conductive layer 242B (see FIGS. 7B to 7D).
  • the film formation of the insulator 254 can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • aluminum oxide is formed as the insulator 254 by a sputtering method.
  • an insulating film to be the insulator 280 is formed on the insulator 254.
  • the film formation of the insulating film can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • a silicon oxide film may be formed by using a sputtering method, and a silicon oxide film may be formed on the silicon oxide film by using a PEALD method or a thermal ALD method.
  • the insulating film is formed by a film forming method using a gas in which hydrogen atoms are reduced or removed. Thereby, the hydrogen concentration of the insulator 280 can be reduced.
  • heat treatment may be performed before the film formation of the insulating film.
  • the heat treatment may be performed under reduced pressure to continuously form the insulating film without exposing it to the atmosphere.
  • water and hydrogen adsorbed on the surface of the insulator 254 and the like are removed, and further, in the oxide 230a, in the oxide 230b, in the oxide layer 243B, and in the insulator 224.
  • the water concentration and hydrogen concentration can be reduced.
  • the above-mentioned heat treatment conditions can be used for the heat treatment.
  • the insulating film is subjected to CMP treatment to form an insulator 280 having a flat upper surface (see FIGS. 7B to 7D).
  • CMP treatment Similar to the insulator 224, aluminum oxide may be formed on the insulator 280 by, for example, a sputtering method, and CMP may be performed until the aluminum oxide reaches the insulator 280.
  • microwave processing may be performed.
  • the microwave treatment is preferably performed in an atmosphere containing oxygen and under reduced pressure.
  • the hydrogen concentration in the oxide 230b and the oxide 230a can be reduced.
  • a part of hydrogen may be gettered to the conductor 242a and the conductor 242b via the insulator 254.
  • the heat treatment may be performed while maintaining the reduced pressure state after the microwave treatment.
  • hydrogen in the insulator 280, the oxide 230b, and the oxide 230a can be efficiently removed.
  • the heat treatment temperature is preferably 300 ° C. or higher and 500 ° C. or lower.
  • the film quality of the insulator 280 by modifying the film quality of the insulator 280 by performing microwave treatment, it is possible to suppress the diffusion of hydrogen, water, impurities and the like. Therefore, it is possible to prevent hydrogen, water, impurities, etc. from diffusing into the oxide 230 through the insulator 280 by a post-process after forming the insulator 280, heat treatment, or the like.
  • a part of the insulator 280, a part of the insulator 254, a part of the conductive layer 242B, and a part of the oxide layer 243B are processed to form an opening reaching the oxide 230b.
  • the opening is preferably formed so as to overlap the conductor 205.
  • a conductor 242a, a conductor 242b, an oxide 243a, and an oxide 243b are formed (see FIGS. 8A to 8D).
  • the upper part of the oxide 230b is removed.
  • a groove is formed in the oxide 230b.
  • the groove may be formed in the opening forming step, or may be formed in a step different from the opening forming step.
  • the processing of a part of the insulator 280, a part of the insulator 254, a part of the conductive layer 242B, a part of the oxide layer 243B, and a part of the oxide 230b is performed by a dry etching method or a wet etching method. Can be used. Processing by the dry etching method is suitable for microfabrication. Further, the processing may be performed under different conditions. For example, a part of the insulator 280 is processed by a dry etching method, a part of the insulator 254 is processed by a wet etching method, and a part of the oxide layer 243B, a part of the conductive layer 242B, and the oxide 230b are processed. A part may be processed by a dry etching method. Further, the processing of a part of the oxide layer 243B and a part of the conductive layer 242B and the processing of a part of the oxide 230b may be performed under different conditions.
  • the power density of the bias power is preferably to 0.03 W / cm 2 or more, more preferably between 0.06 W / cm 2 or more.
  • the dry etching processing time may be appropriately set according to the depth of the groove portion.
  • impurities adhering to or diffused inside the surface such as oxide 230a and oxide 230b.
  • the impurities include a component contained in the insulator 280, the insulator 254, and the conductive layer 242B, a component contained in a member used in the apparatus used for forming the opening, and a gas or liquid used for etching. Examples include those caused by the components contained in.
  • the impurities include aluminum, silicon, tantalum, fluorine, chlorine and the like.
  • the cleaning method include wet cleaning using a cleaning liquid, plasma treatment using plasma, cleaning by heat treatment, and the like, and the above cleanings may be appropriately combined.
  • the cleaning treatment may deepen the groove.
  • the cleaning treatment may be performed using an aqueous solution obtained by diluting ammonia water, oxalic acid, phosphoric acid, hydrofluoric acid or the like with carbonated water or pure water, pure water, carbonated water or the like.
  • ultrasonic cleaning may be performed using these aqueous solutions, pure water, or carbonated water.
  • these washings may be appropriately combined.
  • a commercially available aqueous solution obtained by diluting hydrofluoric acid with pure water may be referred to as diluted hydrofluoric acid
  • a commercially available aqueous solution obtained by diluting ammonia water with pure water may be referred to as diluted ammonia water.
  • concentration, temperature, etc. of the aqueous solution may be appropriately adjusted depending on the impurities to be removed, the configuration of the semiconductor device to be washed, and the like.
  • the ammonia concentration of the diluted ammonia water may be 0.01% or more and 5% or less, preferably 0.1% or more and 0.5% or less.
  • the hydrogen fluoride concentration of the diluted hydrofluoric acid may be 0.01 ppm or more and 100 ppm or less, preferably 0.1 ppm or more and 10 ppm or less.
  • a frequency of 200 kHz or higher, preferably 900 kHz or higher for ultrasonic cleaning it is preferable to use a frequency of 200 kHz or higher, preferably 900 kHz or higher for ultrasonic cleaning. By using this frequency, damage to the oxide 230b and the like can be reduced.
  • the above cleaning treatment may be performed a plurality of times, and the cleaning liquid may be changed for each cleaning treatment.
  • a treatment using diluted hydrofluoric acid or diluted aqueous ammonia may be performed as the first cleaning treatment
  • a treatment using pure water or carbonated water may be performed as the second cleaning treatment.
  • wet cleaning is performed using diluted hydrofluoric acid, and then wet cleaning is performed using pure water or carbonated water.
  • impurities adhering to or diffused inside the surface such as oxide 230a and oxide 230b can be removed. Further, the crystallinity of the oxide 230c formed on the oxide 230b can be enhanced.
  • the heat treatment may be performed after the etching or the cleaning.
  • the heat treatment may be performed at 100 ° C. or higher and 450 ° C. or lower, preferably 350 ° C. or higher and 400 ° C. or lower.
  • the heat treatment is carried out in an atmosphere of nitrogen gas or an inert gas, or an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas.
  • the heat treatment is preferably performed in an oxygen atmosphere. Thereby, oxygen can be supplied to the oxide 230a and the oxide 230b to reduce the oxygen deficiency.
  • the crystallinity of the oxide 230b can be improved, and the crystallinity of the oxide 230c formed in the groove portion of the oxide 230b can also be improved.
  • the heat treatment may be performed in a reduced pressure state.
  • the heat treatment may be continuously performed in a nitrogen atmosphere without being exposed to the atmosphere.
  • the oxide film 230C is formed.
  • the heat treatment may be performed before the oxide film 230C is formed, and it is preferable that the heat treatment is performed under reduced pressure to continuously form the oxide film 230C without exposing to the atmosphere. Further, the heat treatment is preferably performed in an atmosphere containing oxygen. By performing such a treatment, it is possible to remove the water and hydrogen adsorbed on the surface of the oxide 230b and the like, and further reduce the water concentration and the hydrogen concentration in the oxide 230a and the oxide 230b.
  • the temperature of the heat treatment is preferably 100 ° C. or higher and 400 ° C. or lower. In the present embodiment, the temperature of the heat treatment is set to 200 ° C.
  • the oxide film 230C is at least the inner wall of the groove formed in the oxide 230b, a part of the side surface of the oxide 243a, a part of the side surface of the oxide 243b, a part of the side surface of the conductor 242a, and the conductor 242b. It is preferably provided so as to be in contact with a part of the side surface of the insulator 254, a part of the side surface of the insulator 254, and a part of the side surface of the insulator 280.
  • the conductor 242a (conductor 242b) is surrounded by the oxide 343a (oxide 243b), the insulator 254, and the oxide film 230C, so that the conductivity due to the oxidation of the conductor 242a (conductor 242b) in the subsequent steps Can be suppressed.
  • the film formation of the oxide film 230C can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the oxide film 230C may be formed by using the same film forming method as the oxide film 230A or the oxide film 230B according to the characteristics required for the oxide film 230C.
  • a part of oxygen contained in the sputtering gas may be supplied to the oxide 230a and the oxide 230b.
  • a part of oxygen contained in the sputtering gas may be supplied to the insulator 280. Therefore, the proportion of oxygen contained in the sputtering gas of the oxide film 230C may be 70% or more, preferably 80% or more, and more preferably 100%. Further, by forming the oxide film 230C in such an atmosphere containing a large amount of oxygen, the oxide film 230C can be easily converted into CAAC-OS.
  • the oxide film 230C is formed while heating the substrate. At this time, by setting the substrate temperature to 200 ° C. or higher, oxygen deficiency in the oxide film 230C and the oxide 230b can be reduced. By forming a film while heating the substrate, the crystallinity of the oxide film 230C and the oxide 230b can be improved.
  • a part of the oxide film 230C is selectively removed by a lithography method (see FIGS. 9A, 9C and 9D).
  • a part of the oxide film 230C may be removed by a wet etching method or the like.
  • a part of the oxide film 230C located between the transistors 200 adjacent to each other in the channel width direction can be removed.
  • the surface of the insulator 224 and the surface of the insulator 280 are exposed in the region where a part of the oxide film 230C is removed by the above step. At this time, the film thickness of the insulator 224 and the film thickness of the insulator 280 in the region may be reduced. In addition, the insulator 224 in the region may be removed to expose the surface of the insulator 222.
  • an oxide film 230D is formed (see FIGS. 10A to 10D).
  • the oxide film 230D can be formed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the oxide film 230D may be formed by using the same film forming method as the oxide film 230A or the oxide film 230B according to the characteristics required for the oxide film 230D.
  • the proportion of oxygen contained in the sputtering gas of the oxide film 230D may be 70% or more, preferably 80% or more, and more preferably 100%.
  • an insulating film 250A is formed (see FIGS. 10A to 10D).
  • the heat treatment may be performed before the film formation of the insulating film 250A, and the heat treatment may be performed under reduced pressure to continuously form the insulating film 250A without exposure to the atmosphere. Further, the heat treatment is preferably performed in an atmosphere containing oxygen. By performing such a treatment, water and hydrogen adsorbed on the surface of the oxide film 230D and the like are removed, and further, water content in the oxide 230a, the oxide 230b, the oxide film 230C, and the oxide film 230D is removed. The concentration and hydrogen concentration can be reduced.
  • the temperature of the heat treatment is preferably 100 ° C. or higher and 400 ° C. or lower.
  • the insulating film 250A can be formed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. Further, the insulating film 250A is preferably formed by a film forming method using a gas in which hydrogen atoms have been reduced or removed. Thereby, the hydrogen concentration of the insulating film 250A can be reduced. Since the insulating film 250A becomes an insulator 250 in contact with the oxide 230d in a later step, it is preferable that the hydrogen concentration is reduced in this way.
  • microwave treatment may be performed in an atmosphere containing oxygen and under reduced pressure.
  • the hydrogen concentration in the insulating film 250A, the oxide film 230D, the oxide film 230C, the oxide 230b, and the oxide 230a can be reduced.
  • a part of hydrogen may be gettered on the conductor 242a and the conductor 242b.
  • the oxide 230a, in the oxide 230b, the oxide film 230C, and the V O in the oxide film 230D can repair or compensate.
  • the heat treatment may be performed while maintaining the reduced pressure state after the microwave treatment.
  • hydrogen in the insulating film 250A, the oxide film 230D, the oxide film 230C, the oxide 230b, and the oxide 230a can be efficiently removed.
  • a part of hydrogen may be gettered on the conductor 242a and the conductor 242b.
  • the step of performing the heat treatment may be repeated a plurality of times while maintaining the reduced pressure state after the microwave treatment. By repeating the heat treatment, hydrogen in the insulating film 250A, the oxide film 230D, the oxide film 230C, the oxide 230b, and the oxide 230a can be removed more efficiently.
  • the heat treatment temperature is preferably 300 ° C. or higher and 500 ° C. or lower.
  • the film quality of the insulating film 250A by modifying the film quality of the insulating film 250A by performing microwave treatment, it is possible to suppress the diffusion of hydrogen, water, impurities and the like. Therefore, hydrogen, water, impurities, etc. are diffused to the oxide 230b, the oxide 230a, etc. through the insulator 250 by a post-process such as film formation of a conductive film to be a conductor 260 or a post-treatment such as heat treatment. It can be suppressed.
  • a post-process such as film formation of a conductive film to be a conductor 260 or a post-treatment such as heat treatment. It can be suppressed.
  • the conductive film 260A and the conductive film 260B are formed in this order (see FIGS. 11A to 11D).
  • the film formation of the conductive film 260A and the conductive film 260B can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the conductive film 260A is formed by using the ALD method
  • the conductive film 260B is formed by using the CVD method.
  • the oxide film 230C, the oxide film 230D, the insulating film 250A, the conductive film 260A, and the conductive film 260B are polished until the insulator 280 is exposed, so that the oxide 230c, the oxide 230d, and the insulator are exposed.
  • 250 and conductor 260 are formed (see FIGS. 12A-12D).
  • the oxide 230c is arranged so as to cover a part of the inner wall (side wall and bottom surface) of the opening reaching the oxide 230b and the groove portion of the oxide 230b.
  • the oxide 230d is arranged so as to cover the opening and the inner wall of the groove via the oxide 230c.
  • the insulator 250 is arranged so as to cover the inner wall of the opening and the groove portion via the oxide 230c and the oxide 230d.
  • the conductor 260 is arranged so as to embed the opening and the groove through the oxide 230c, the oxide 230d, and the insulator 250.
  • heat treatment may be performed.
  • the treatment is carried out in a nitrogen atmosphere at a temperature of 400 ° C. for 1 hour.
  • the heat treatment the water concentration and the hydrogen concentration in the insulator 250 and the insulator 280 can be reduced.
  • the insulator 282 may be continuously formed without being exposed to the atmosphere.
  • the insulator 282 is formed on the oxide 230c, the oxide 230d, the insulator 250, the conductor 260, and the insulator 280 (see FIGS. 13B to 13D).
  • the film formation of the insulator 282 can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • oxygen can be added to the insulator 280 while forming the film.
  • the insulator 282 it is preferable to form the insulator 282 while heating the substrate. Further, by forming the insulator 282 in contact with the upper surface of the conductor 260, it is possible to suppress the oxygen contained in the insulator 280 from being absorbed by the conductor 260 in the subsequent heat treatment, which is preferable. ..
  • a portion is processed to form an opening that reaches the insulator 212 (see FIGS. 14A-14D).
  • the opening may be formed so as to surround the transistor 200.
  • the opening may be formed so as to surround a plurality of transistors 200.
  • a dry etching method or a wet etching method can be used for processing. Processing by the dry etching method is suitable for microfabrication. Further, the processing may be performed under different conditions. In this step, the film thickness of the region overlapping the opening of the insulator 212 may be reduced.
  • the insulator 282, the insulator 280, the insulator 254, the insulator 224, the insulator 222, the insulator 216, and the insulator 214 are covered to form the insulator 287 (see FIGS. 15B to 15D). ..
  • the film formation of the insulator 287 can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the insulator 287 may have multiple layers. For example, aluminum oxide may be formed on the aluminum oxide by a sputtering method, and silicon nitride may be formed on the aluminum oxide by a sputtering method. As shown in FIGS.
  • the insulator 287 is in contact with the insulator 212 at the bottom surface of the opening. That is, the upper surface and the side surface of the transistor 200 are wrapped in the insulator 287, and the lower surface is wrapped in the insulator 212.
  • the transistor 200 By wrapping the transistor 200 with the insulator 287 and the insulator 212 having high barrier properties in this way, it is possible to prevent water and hydrogen from entering from the outside.
  • the insulator 283 may be formed on the insulator 287 (see FIGS. 15B to 15D).
  • the insulator 283 is preferably formed by a film forming method having a high film property.
  • the film formation of the insulator 283 can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. Further, it is preferable to use the same material as the insulator 212 for the insulator 283.
  • the insulator 283 may be formed by a CVD method using a compound gas that does not contain hydrogen atoms or has a low content of hydrogen atoms.
  • an insulating film to be the insulator 274 is formed on the insulator 283.
  • the film formation of the insulating film can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • a sputtering method e.g., a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the insulating film is formed by the above-mentioned film forming method using a gas in which hydrogen atoms are reduced or removed. Thereby, the hydrogen concentration of the insulating film can be reduced.
  • the insulating film to be the insulator 274 is subjected to CMP treatment to form the insulator 274 having a flat upper surface (see FIGS. 15B to 15D).
  • heat treatment may be performed.
  • the treatment is carried out in a nitrogen atmosphere at a temperature of 400 ° C. for 1 hour.
  • oxygen added by the film formation of the insulator 282 can be diffused to the insulator 280, and further supplied to the oxide 230a and the oxide 230b via the oxide 230c.
  • the heat treatment is not limited to after the formation of the insulator 274, but may be performed after the film formation of the insulator 282, the film formation of the insulator 283, and the like.
  • the insulator 254, the insulator 280, the insulator 282, the insulator 287, and the insulator 283 are formed with an opening reaching the conductor 242a and an opening reaching the conductor 242b (see FIGS. 16A and 16B).
  • the opening may be formed by using a lithography method.
  • the shape of the opening is circular in the top view, but the shape is not limited to this.
  • the opening may have a substantially circular shape such as an ellipse, a polygonal shape such as a quadrangle, or a polygonal shape such as a quadrangle with rounded corners when viewed from above.
  • an insulating film to be the insulator 241a and the insulator 241b is formed, and the insulating film is anisotropically etched to form the insulator 241a and the insulator 241b.
  • the film formation of the insulating film can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the insulating film it is preferable to use an insulating film having a function of suppressing the permeation of oxygen.
  • the anisotropic etching of the insulating film to be the insulator 241a and the insulator 241b for example, a dry etching method or the like may be used.
  • a dry etching method or the like By providing the insulator 241a and the insulator 241b on the side wall portion of the opening, it is possible to suppress the permeation of oxygen from the outside and prevent the oxidation of the conductor 240a and the conductor 240b to be formed next. Further, it is possible to prevent impurities such as water and hydrogen from diffusing from the conductor 240a and the conductor 240b to the outside.
  • a conductive film to be a conductor 240a and a conductor 240b is formed. It is desirable that the conductive film has a laminated structure containing a conductor having a function of suppressing the permeation of impurities such as water and hydrogen.
  • impurities such as water and hydrogen.
  • tantalum nitride, titanium nitride and the like can be laminated with tungsten, molybdenum, copper and the like.
  • the film formation of the conductive film can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • a part of the conductive film to be the conductor 240a and the conductor 240b is removed, and the upper surfaces of the insulator 283 and the insulator 274 are exposed.
  • the conductor 240a and the conductor 240b having a flat upper surface can be formed by leaving the conductive film only in the opening (see FIGS. 16A and 16B).
  • a part of the upper surface of the insulator 283 and a part of the upper surface of the insulator 274 may be removed by the CMP treatment.
  • a conductive film to be a conductor 246a and a conductor 246b is formed.
  • the film formation of the conductive film can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the conductive film to be the conductor 246a and the conductor 246b is processed by a lithography method to form the conductor 246a in contact with the upper surface of the conductor 240a and the conductor 246b in contact with the upper surface of the conductor 240b.
  • a part of the insulator 283 in the region where the conductor 246a and the conductor 246b and the insulator 283 do not overlap may be removed (see FIGS. 17A and 17B).
  • the insulator 286 is formed on the conductor 246a, the conductor 246b, and the insulator 283 (see FIGS. 4A to 4D).
  • the film formation of the insulator 286 can be performed by using a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.
  • the insulator 286 may have multiple layers. For example, silicon nitride may be formed into a film by using a sputtering method, and silicon nitride may be formed on the silicon nitride by a CVD method.
  • the semiconductor device having the transistor 200 shown in FIGS. 4A to 4D can be manufactured.
  • the transistor 200 can be manufactured by using the method for manufacturing the semiconductor device shown in the present embodiment.
  • FIG. 18A shows a top view of a semiconductor device having a transistor 200A.
  • FIG. 18B is a cross-sectional view corresponding to the portion shown by the alternate long and short dash line of A1-A2 in FIG. 18A.
  • FIG. 18C is a cross-sectional view corresponding to the portion shown by the alternate long and short dash line in FIG. 18A.
  • FIG. 18D is a cross-sectional view corresponding to the portion shown by the alternate long and short dash line in FIG. 18A.
  • some elements are omitted for the sake of clarity.
  • the same reference numerals are given to the structures having the same functions as the structures constituting the semiconductor devices shown in ⁇ Semiconductor device configuration example> and ⁇ Semiconductor device modification 1>. I will add it. In this item as well, the materials described in detail in ⁇ Semiconductor device configuration example> and ⁇ Semiconductor device modification 1> can be used as the constituent materials of the semiconductor device.
  • the semiconductor device shown in FIGS. 18A to 18D is a modification of the semiconductor device shown in FIGS. 4A to 4D.
  • the semiconductor device shown in FIGS. 18A to 18D is different from the semiconductor device shown in FIGS. 4A to 4D in that it has an insulator 271a and an insulator 271b. It is also different that it does not have oxide 230c and oxide 230d.
  • the insulator 250 is different in that it has a two-layer structure of the insulator 250a and the insulator 250b.
  • an insulator 271a is provided between the conductor 242a and the insulator 254, and an insulator 271b is provided between the conductor 242b and the insulator 254.
  • the insulator 271a and the insulator 271b have a function of suppressing the diffusion of oxygen. This makes it possible to suppress the absorption of excess oxygen contained in the insulator 280 by the conductors 242a and 242b that function as source electrodes or drain electrodes. Further, by suppressing the oxidation of the conductor 242a and the conductor 242b, it is possible to suppress an increase in the contact resistance between the transistor and the wiring. Therefore, good electrical characteristics and reliability can be given to the transistor 200A.
  • the insulator 271a and the insulator 271b can be provided, for example, by using the same material as the insulator 254.
  • the insulating layer to be the insulator 271a and the insulator 271b and the conductive layer provided on the insulating film are made to function as a mask of the conductive film 242A.
  • Each of the conductor 242a and the conductor 242b has a square end where the side surface and the upper surface intersect.
  • the cross-sectional area of the conductor 242a and the conductor 242b becomes larger than that when the end has a curved surface. ..
  • the resistance of the conductor 242a and the conductor 242b is reduced, so that the on-current of the transistor 200A can be increased.
  • the oxide 230c and the oxide 230d are not provided, it is possible to suppress the generation of a parasitic transistor between the transistor 200A and the transistor 200A adjacent to the transistor 200A, and along the conductor 260. It is possible to suppress the occurrence of leak paths. Therefore, it is possible to provide a semiconductor device having good electrical characteristics and capable of miniaturization or high integration.
  • the insulator 250 may have a laminated structure of the insulator 250a and the insulator 250b.
  • the insulator 250a is formed by using an insulator that releases oxygen by heating, and the insulator 250b has a function of suppressing the diffusion of oxygen. It is preferable to form using an insulator having. With such a configuration, oxygen contained in the insulator 250a can be suppressed from diffusing into the conductor 260. That is, it is possible to suppress a decrease in the amount of oxygen supplied to the oxide 230. In addition, oxidation of the conductor 260 by oxygen contained in the insulator 250a can be suppressed.
  • the insulator 250a can be provided using a material that can be used for the insulator 250 described above, and the insulator 250b can be provided using the same material as the insulator 222.
  • an insulating material which is a high-k material having a high relative permittivity may be used for the insulator 250b.
  • the gate insulator By forming the gate insulator into a laminated structure of the insulator 250a and the insulator 250b, it is possible to obtain a laminated structure that is stable against heat and has a high relative permittivity. Therefore, it is possible to reduce the gate potential applied during transistor operation while maintaining the physical film thickness of the gate insulator.
  • the equivalent oxide film thickness (EOT) of an insulator that functions as a gate insulator can be thinned.
  • a metal oxide that can be used as the oxide 230 can be used.
  • the insulator 250 By forming the insulator 250 into a laminated structure of the insulator 250a and the insulator 250b, the distance between the conductor 260 and the oxide 230 is maintained due to the physical thickness of the insulator 250, and the conductor 260 and the conductor 260 Leakage current with the oxide 230 can be suppressed. Further, the physical distance between the conductor 260 and the oxide 230 and the electric field strength applied from the conductor 260 to the oxide 230 can be easily and appropriately adjusted.
  • FIGS. 19A and 19B a transistor 200 according to an aspect of the present invention, which is different from that shown in the above ⁇ Semiconductor device configuration example> and the above ⁇ Semiconductor device modification 1>.
  • An example of the semiconductor device having will be described.
  • the structures having the same functions as the structures constituting the semiconductor devices (see FIGS. 4A to 4D) shown in ⁇ Modification example 1 of the semiconductor device> have the same reference numerals. Is added.
  • the constituent material of the transistor 200 the materials described in detail in ⁇ Semiconductor device configuration example> and ⁇ Semiconductor device modification 1> can be used.
  • FIGS. 19A and 19B show a configuration in which a plurality of transistors (transistors 200_1 to 200_n) are comprehensively sealed with an insulator 287, an insulator 283, and an insulator 212.
  • the plurality of transistors appear to be arranged in the channel length direction, but the number of transistors is not limited to this.
  • the plurality of transistors may be arranged in the channel width direction or may be arranged in a matrix. Further, depending on the design, they may be arranged without regularity.
  • a portion where the insulator 287 and the insulator 283 and the insulator 212 are in contact with each other on the outside of the plurality of transistors (transistors 200_1 to 200_n) (hereinafter, may be referred to as a sealing portion 265). Is formed.
  • the sealing portion 265 is formed so as to surround a plurality of transistors (also referred to as transistor groups). With such a structure, a plurality of transistors can be wrapped by the insulator 287, the insulator 283, and the insulator 212. Therefore, a plurality of transistor groups surrounded by the sealing portion 265 are provided on the substrate.
  • a dicing line (sometimes referred to as a scribe line, a dividing line, or a cutting line) may be provided on the sealing portion 265. Since the substrate is divided at the dicing line, the transistor group surrounded by the sealing portion 265 is taken out as one chip.
  • FIG. 19A an example in which a plurality of transistors (transistors 200_1 to 200_n) are surrounded by one sealing portion 265 is shown, but the present invention is not limited to this.
  • a plurality of transistors may be surrounded by a plurality of sealing portions.
  • a plurality of transistors are surrounded by a sealing portion 265a, and further surrounded by an outer sealing portion 265b.
  • a dicing line may be provided on the sealing portion 265a or the sealing portion 265b, or a dicing line may be provided between the sealing portion 265a and the sealing portion 265b.
  • the present invention it is possible to provide a semiconductor device having little variation in transistor characteristics. Further, according to one aspect of the present invention, it is possible to provide a semiconductor device having good reliability. Further, according to one aspect of the present invention, it is possible to provide a semiconductor device having good electrical characteristics. Further, according to one aspect of the present invention, it is possible to provide a semiconductor device having a large on-current. Further, according to one aspect of the present invention, it is possible to provide a semiconductor device capable of miniaturization or high integration.
  • FIG. 20 shows an example of a semiconductor device (storage device) according to one aspect of the present invention.
  • the transistor 200 is provided above the transistor 300, and the capacitive element 100 is provided above the transistor 300 and the transistor 200.
  • the transistor 200 the transistor 200 described in the previous embodiment can be used.
  • the transistor 200 is a transistor in which a channel is formed in a semiconductor layer having an oxide semiconductor. Since the transistor 200 has a small off-current, it is possible to retain the stored contents for a long period of time by using the transistor 200 as a storage device. That is, since the refresh operation is not required or the frequency of the refresh operation is extremely low, the power consumption of the storage device can be sufficiently reduced.
  • the wiring 1001 is electrically connected to the source of the transistor 300, and the wiring 1002 is electrically connected to the drain of the transistor 300. Further, the wiring 1003 is electrically connected to one of the source and drain of the transistor 200, the wiring 1004 is electrically connected to the first gate of the transistor 200, and the wiring 1006 is electrically connected to the second gate of the transistor 200. It is connected to the. The gate of the transistor 300 and the other of the source and drain of the transistor 200 are electrically connected to one of the electrodes of the capacitive element 100, and the wiring 1005 is electrically connected to the other of the electrodes of the capacitive element 100. ..
  • the storage devices shown in FIG. 20 can form a memory cell array by arranging them in a matrix.
  • the transistor 300 is provided on the substrate 311 and functions as a conductor 316 that functions as a gate, an insulator 315 that functions as a gate insulator, a semiconductor region 313 that is a part of the substrate 311 and a low that functions as a source region or a drain region. It has a resistance region 314a and a low resistance region 314b.
  • the transistor 300 may be either a p-channel type or an n-channel type.
  • the semiconductor region 313 (a part of the substrate 311) on which the channel is formed has a convex shape. Further, the side surface and the upper surface of the semiconductor region 313 are provided so as to be covered with the conductor 316 via the insulator 315.
  • the conductor 316 may be made of a material that adjusts the work function. Since such a transistor 300 utilizes the convex portion of the semiconductor substrate, it is also called a FIN type transistor. It should be noted that an insulator that is in contact with the upper portion of the convex portion and functions as a mask for forming the convex portion may be provided. Further, although the case where a part of the semiconductor substrate is processed to form a convex portion is shown here, the SOI substrate may be processed to form a semiconductor film having a convex shape.
  • transistor 300 shown in FIG. 20 is an example, and the transistor 300 is not limited to its structure, and an appropriate transistor may be used according to the circuit configuration and the driving method.
  • the capacitive element 100 is provided above the transistor 200.
  • the capacitive element 100 has a conductor 110 that functions as a first electrode, a conductor 120 that functions as a second electrode, and an insulator 130 that functions as a dielectric.
  • the insulator 130 it is preferable to use an insulator that can be used as the insulator 286 shown in the above embodiment.
  • the conductor 112 provided on the conductor 240 and the conductor 110 can be formed at the same time.
  • the conductor 112 has a function as a plug or wiring that electrically connects to the capacitance element 100, the transistor 200, or the transistor 300.
  • the conductor 112 and the conductor 110 are shown in a single-layer structure, but the structure is not limited to this, and a laminated structure of two or more layers may be used.
  • a conductor having a barrier property and a conductor having a high adhesion to a conductor having a high conductivity may be formed between a conductor having a barrier property and a conductor having a high conductivity.
  • the insulator 130 includes, for example, silicon oxide, silicon oxide nitride, silicon nitride oxide, silicon nitride, aluminum oxide, aluminum nitride, aluminum nitride, aluminum nitride, hafnium oxide, hafnium oxide, hafnium oxide, and nitride. Hafnium or the like may be used, and it can be provided in a laminated or single layer.
  • the capacitive element 100 can secure a sufficient capacitance by having an insulator having a high dielectric constant (high-k), and by having an insulator having a large dielectric strength, the dielectric strength is improved and the capacitance is improved. Electrostatic destruction of the element 100 can be suppressed.
  • high-k materials materials having a high specific dielectric constant
  • examples of high-k materials include gallium oxide, hafnium oxide, zirconium oxide, oxides having aluminum and hafnium, nitride nitrides having aluminum and hafnium, silicon, and the like. There are oxides with hafnium, nitrides with silicon and hafnium, or nitrides with silicon and hafnium.
  • silicon oxide, silicon oxide nitride, silicon nitride oxide, silicon nitride, silicon oxide with fluorine added, silicon oxide with carbon added, carbon and nitrogen are used as materials with high dielectric strength (materials with low relative permittivity).
  • silicon oxide, silicon oxide nitride, silicon nitride oxide, silicon nitride, silicon oxide with fluorine added, silicon oxide with carbon added, carbon and nitrogen are used as materials with high dielectric strength (materials with low relative permittivity).
  • silicon oxide, silicon oxide nitride, silicon nitride oxide, silicon nitride, silicon oxide with fluorine added, silicon oxide with carbon added, carbon and nitrogen are used as materials with high dielectric strength (materials with low relative permittivity).
  • silicon oxide, silicon oxide nitride, silicon nitride oxide, silicon nitride, silicon oxide with fluorine added, silicon oxide with carbon added, carbon and nitrogen are used as materials with high dielectric strength (materials with low relative permittivity).
  • a wiring layer provided with an interlayer film, wiring, a plug, etc. may be provided between the structures. Further, a plurality of wiring layers can be provided according to the design.
  • the conductor having a function as a plug or wiring may collectively give a plurality of structures the same reference numerals. Further, in the present specification and the like, the wiring and the plug electrically connected to the wiring may be integrated. That is, a part of the conductor may function as a wiring, and a part of the conductor may function as a plug.
  • an insulator 320, an insulator 322, an insulator 324, and an insulator 326 are laminated in this order on the transistor 300 as an interlayer film. Further, the insulator 320, the insulator 322, the insulator 324, and the insulator 326 are embedded with a capacitance element 100, a conductor 328 electrically connected to the transistor 200, a conductor 330, and the like. The conductor 328 and the conductor 330 function as plugs or wirings.
  • the insulator that functions as an interlayer film may function as a flattening film that covers the uneven shape below the insulator.
  • the upper surface of the insulator 322 may be flattened by a flattening treatment using a chemical mechanical polishing (CMP) method or the like in order to improve the flatness.
  • CMP chemical mechanical polishing
  • a wiring layer may be provided on the insulator 326 and the conductor 330.
  • the insulator 350, the insulator 352, and the insulator 354 are laminated in this order.
  • a conductor 356 is formed on the insulator 350, the insulator 352, and the insulator 354.
  • the conductor 356 functions as a plug or wiring.
  • the insulator 210, the insulator 212, the insulator 214, and the insulator 216 are embedded with a conductor 218, a conductor (conductor 205) constituting the transistor 200, and the like.
  • the conductor 218 has a function as a plug or wiring for electrically connecting to the capacitance element 100 or the transistor 300.
  • an insulator 150 is provided on the conductor 120 and the insulator 130.
  • the insulator 217 is provided in contact with the side surface of the conductor 218 that functions as a plug.
  • the insulator 217 is provided in contact with the side wall of the opening formed in the insulator 210, the insulator 212, the insulator 214, and the insulator 216. That is, the insulator 217 is provided between the conductor 218 and the insulator 210, the insulator 212, the insulator 214, and the insulator 216. Since the conductor 205 can be formed in parallel with the conductor 218, the insulator 217 may be formed in contact with the side surface of the conductor 205.
  • an insulator such as silicon nitride, aluminum oxide, or silicon nitride may be used. Since the insulator 217 is provided in contact with the insulator 212, the insulator 214, and the insulator 222, impurities such as water or hydrogen from the insulator 210 or the insulator 216 or the like are mixed into the oxide 230 through the conductor 218. Can be suppressed.
  • silicon nitride is suitable because it has a high blocking property against hydrogen. Further, it is possible to prevent oxygen contained in the insulator 210 or the insulator 216 from being absorbed by the conductor 218.
  • the insulator 217 can be formed in the same manner as the insulator 241.
  • the PEALD method may be used to form a film of silicon nitride, and anisotropic etching may be used to form an opening that reaches the conductor 356.
  • Examples of the insulator that can be used as the interlayer film include oxides, nitrides, oxide nitrides, nitride oxides, metal oxides, metal oxide nitrides, and metal nitride oxides having insulating properties.
  • the material may be selected according to the function of the insulator.
  • the insulator 150, the insulator 210, the insulator 352, the insulator 354, and the like have an insulator having a low relative permittivity.
  • the insulator may have silicon nitride, silicon nitride, silicon oxide to which fluorine has been added, silicon oxide to which carbon has been added, silicon oxide to which carbon and nitrogen have been added, silicon oxide or resin having pores, and the like.
  • the insulator may be silicon oxide, silicon oxide, silicon nitride, silicon nitride, silicon oxide added with fluorine, silicon oxide added with carbon, silicon oxide added with carbon and nitrogen, or silicon oxide having pores.
  • silicon oxide and silicon oxide nitride are thermally stable, they can be combined with a resin to form a laminated structure that is thermally stable and has a low relative permittivity.
  • the resin include polyester, polyolefin, polyamide (nylon, aramid, etc.), polyimide, polycarbonate, acrylic, and the like.
  • a transistor using an oxide semiconductor can stabilize the electrical characteristics of the transistor by surrounding it with an insulator having a function of suppressing the permeation of impurities such as hydrogen and oxygen. Therefore, as the insulator 214, the insulator 212, the insulator 350, and the like, an insulator having a function of suppressing the permeation of impurities such as hydrogen and oxygen may be used.
  • Examples of the insulator having a function of suppressing the permeation of impurities such as hydrogen and oxygen include boron, carbon, nitrogen, oxygen, fluorine, magnesium, aluminum, silicon, phosphorus, chlorine, argon, gallium, germanium, yttrium, and zirconium. Insulators containing, lanthanum, neodymium, hafnium or tantalum may be used in single layers or in layers.
  • an insulator having a function of suppressing the permeation of impurities such as hydrogen and oxygen aluminum oxide, magnesium oxide, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, hafnium oxide or Metal oxides such as tantalum oxide, silicon nitride oxide, silicon nitride and the like can be used.
  • Conductors that can be used for wiring and plugs include aluminum, chromium, copper, silver, gold, platinum, tantalum, nickel, titanium, molybdenum, tungsten, hafnium, vanadium, niobium, manganese, magnesium, zirconium, beryllium, and indium.
  • a material containing one or more metal elements selected from ruthenium and the like can be used.
  • a semiconductor having high electric conductivity typified by polycrystalline silicon containing an impurity element such as phosphorus, and silicide such as nickel silicide may be used.
  • the conductor 328, the conductor 330, the conductor 356, the conductor 218, the conductor 112, and the like include a metal material, an alloy material, a metal nitride material, a metal oxide material, and the like formed of the above materials.
  • a metal material such as tungsten or molybdenum that has both heat resistance and conductivity, and it is particularly preferable to use tungsten.
  • it is preferably formed of a low resistance conductive material such as aluminum or copper. Wiring resistance can be reduced by using a low resistance conductive material.
  • an insulator having an excess oxygen region may be provided in the vicinity of the oxide semiconductor. In that case, it is preferable to provide an insulator having a barrier property between the insulator having the excess oxygen region and the conductor provided in the insulator having the excess oxygen region.
  • an insulator 241 between the insulator 224 and the insulator 280 having excess oxygen and the conductor 240 it is preferable to provide an insulator 241 between the insulator 224 and the insulator 280 having excess oxygen and the conductor 240.
  • the insulator 241 in contact with the insulator 222, the insulator 282, the insulator 287, and the insulator 283, the insulator 224 and the transistor 200 are sealed by the insulator having a barrier property. It can be a structure.
  • the insulator 241 it is possible to suppress the excess oxygen contained in the insulator 224 and the insulator 280 from being absorbed by the conductor 240. Further, by having the insulator 241, it is possible to suppress the diffusion of hydrogen, which is an impurity, to the transistor 200 via the conductor 240.
  • an insulating material having a function of suppressing the diffusion of impurities such as water and hydrogen and oxygen it is preferable to use silicon nitride, silicon nitride oxide, aluminum oxide or hafnium oxide.
  • silicon nitride is preferable because it has a high blocking property against hydrogen.
  • metal oxides such as magnesium oxide, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, and tantalum oxide can be used.
  • the transistor 200 is preferably sealed with an insulator 212, an insulator 214, an insulator 282, an insulator 287, and an insulator 283.
  • impurities particularly hydrogen and water
  • the conductor 240 penetrates through the insulator 283, the insulator 287, and the insulator 282, and the conductor 218 penetrates through the insulator 214 and the insulator 212.
  • the insulator 241 penetrates. It is provided in contact with the conductor 240, and the insulator 217 is provided in contact with the conductor 218. Thereby, hydrogen mixed in the insulator 212, the insulator 214, the insulator 282, the insulator 287, and the insulator 283 can be reduced through the conductor 240 and the conductor 218.
  • the transistor 200 is more reliably sealed by the insulator 212, the insulator 214, the insulator 282, the insulator 287, the insulator 283, the insulator 241 and the insulator 217, and is included in the insulator 274 and the like. It is possible to reduce the mixing of impurities such as hydrogen with the transistor 200.
  • the insulator 216, the insulator 224, the insulator 280, the insulator 250, and the insulator 274 are formed by a film forming method using a gas in which hydrogen atoms are reduced or removed, as shown in the previous embodiment. It is preferably formed. Thereby, the hydrogen concentration of the insulator 216, the insulator 224, the insulator 280, the insulator 250, and the insulator 274 can be reduced.
  • the hydrogen concentration of the silicon-based insulating film in the vicinity of the transistor 200 can be reduced, and the hydrogen concentration of the oxide 230 can be reduced.
  • a dicing line (sometimes referred to as a scribe line, a division line, or a cutting line) provided when a plurality of semiconductor devices are taken out in a chip shape by dividing a large-area substrate into semiconductor elements will be described. ..
  • a dividing method for example, there is a case where a groove (dicing line) for dividing a semiconductor element is first formed on a substrate, then the dicing line is cut, and the semiconductor device is divided (divided) into a plurality of semiconductor devices.
  • the region in contact with the insulator 287 and the insulator 283 and the insulator 212 overlaps with the dicing line. That is, in the vicinity of the region serving as the dicing line provided on the outer edge of the memory cell having the plurality of transistors 200, the insulator 282, the insulator 280, the insulator 254, the insulator 224, the insulator 222, the insulator 216, and the insulator.
  • An opening is provided in 214.
  • the insulator 212 and the insulator 287 or the insulator 283 may be formed by using the same material and the same method.
  • the adhesion can be improved. For example, it is preferable to use silicon nitride.
  • the transistor 200 can be wrapped by the insulator 212, the insulator 214, the insulator 282, the insulator 287, and the insulator 283. Since at least one of the insulator 212, the insulator 214, the insulator 282, the insulator 287, and the insulator 283 has a function of suppressing the diffusion of oxygen, hydrogen, and water, it is shown in the present embodiment.
  • impurities such as hydrogen or water are mixed from the side surface direction of the divided substrate and diffuse to the transistor 200. You can prevent that.
  • the structure can prevent the excess oxygen of the insulator 280 and the insulator 224 from diffusing to the outside. Therefore, the excess oxygen of the insulator 280 and the insulator 224 is efficiently supplied to the oxide in which the channel is formed in the transistor 200.
  • the oxygen can reduce the oxygen deficiency of the oxide in which the channel is formed in the transistor 200.
  • the oxide in which the channel is formed in the transistor 200 can be made into an oxide semiconductor having a low defect level density and stable characteristics. That is, it is possible to suppress fluctuations in the electrical characteristics of the transistor 200 and improve reliability.
  • the shape of the capacitance element 100 is a planar type, but the storage device shown in the present embodiment is not limited to this.
  • the shape of the capacitance element 100 may be a cylinder type.
  • the storage device shown in FIG. 21 has the same configuration as the semiconductor device shown in FIG. 20 in the configuration below the insulator 150.
  • the insulator 150 is provided on the insulator 130, and the insulator 142 is provided on the insulator 150. An opening is formed in the insulator 150 and the insulator 142.
  • the capacitive element 100 shown in FIG. 21 has a conductor 115, an insulator 145 on the conductor 115 and the insulator 142, and a conductor 125 on the insulator 145.
  • a conductor 115, the insulator 145, and the conductor 125 is arranged in the opening.
  • the conductor 115 functions as a lower electrode of the capacitance element 100
  • the conductor 125 functions as an upper electrode of the capacitance element 100
  • the insulator 145 functions as a dielectric of the capacitance element 100.
  • the capacitance element 100 has a configuration in which the upper electrode and the lower electrode face each other with a dielectric sandwiched not only on the bottom surface but also on the side surface at the openings of the insulator 150 and the insulator 142, and the capacitance per unit area.
  • the capacity can be increased. Therefore, the deeper the depth of the opening, the larger the capacitance of the capacitance element 100 can be.
  • An insulator 152 is provided on the conductor 125 and the insulator 145.
  • an insulator that can be used for the insulator 280 may be used.
  • the insulator 142 preferably functions as an etching stopper when forming an opening of the insulator 150, and an insulator that can be used for the insulator 214 may be used.
  • the shape of the openings formed in the insulator 150 and the insulator 142 as viewed from the upper surface may be a quadrangle, a polygonal shape other than the quadrangle, or a polygonal shape with curved corners. , It may be a circular shape including an ellipse.
  • it is preferable that the area where the opening and the transistor 200 overlap is large. With such a configuration, the occupied area of the semiconductor device having the capacitance element 100 and the transistor 200 can be reduced.
  • the conductor 115 is arranged in contact with the insulator 142 and the opening formed in the insulator 150. It is preferable that the upper surface of the conductor 115 substantially coincides with the upper surface of the insulator 142. Further, the lower surface of the conductor 115 is in contact with the conductor 110 through the opening of the insulator 130.
  • the conductor 115 is preferably formed by using an ALD method, a CVD method, or the like, and for example, a conductor that can be used for the conductor 205 may be used.
  • the insulator 145 is arranged so as to cover the conductor 115 and the insulator 142.
  • Insulator 145 includes, for example, silicon oxide, silicon nitride, silicon nitride, silicon nitride, zirconium oxide, aluminum oxide, aluminum nitride, aluminum nitride, aluminum nitride, hafnium oxide, hafnium oxide, hafnium nitride, and the like.
  • Hafnium nitride or the like may be used, and it can be provided in a laminated or single layer.
  • an insulating film in which zirconium oxide, aluminum oxide, and zirconium oxide are laminated in this order can be used.
  • a material having a large dielectric strength such as silicon oxide or a material having a high dielectric constant (high-k) for the insulator 145.
  • a laminated structure of a material having a large dielectric strength and a high dielectric constant (high-k) material may be used.
  • high-k materials materials having a high specific dielectric constant
  • examples of high-k materials include gallium oxide, hafnium oxide, zirconium oxide, oxides having aluminum and hafnium, nitride nitrides having aluminum and hafnium, silicon, and the like.
  • oxides having hafnium, nitrides having silicon and hafnium, and nitrides having silicon and hafnium By using such a high-k material, it is possible to sufficiently secure the capacitance of the capacitance element 100 even if the insulator 145 is thickened. By increasing the thickness of the insulator 145, the leakage current generated between the conductor 115 and the conductor 125 can be suppressed.
  • silicon oxide, silicon oxide, silicon nitride, silicon nitride, silicon oxide added with fluorine, silicon oxide added with carbon, silicon oxide added with carbon and nitrogen, and pores are used as materials having high insulation strength.
  • silicon oxide, resin, etc. an insulating film laminated in the order of silicon nitride formed by the ALD method, silicon oxide formed by the PEALD method, and silicon nitride formed by the ALD method can be used.
  • an insulating film laminated in the order of silicon nitride formed by the ALD method, silicon oxide formed by the PEALD method, and silicon nitride formed by the ALD method can be used.
  • the conductor 125 is arranged so as to fill the openings formed in the insulator 142 and the insulator 150. Further, the conductor 125 is electrically connected to the wiring 1005 via the conductor 140 and the conductor 153.
  • the conductor 125 is preferably formed by using an ALD method, a CVD method, or the like, and for example, a conductor that can be used for the conductor 205 may be used.
  • the conductor 153 is provided on the insulator 154 and is covered with the insulator 156.
  • a conductor that can be used for the conductor 112 may be used, and as the insulator 156, an insulator that can be used for the insulator 152 may be used.
  • the conductor 153 is in contact with the upper surface of the conductor 140, and functions as a terminal of the capacitive element 100, the transistor 200, or the transistor 300.
  • FIG. 22 shows an example of the semiconductor device (storage device) in the present embodiment.
  • FIG. 22 is a cross-sectional view of a semiconductor device having a memory device 290.
  • the memory device 290 shown in FIG. 22 has a capacitive device 292 in addition to the transistor 200 shown in FIGS. 4A to 4D.
  • FIG. 22 corresponds to a cross-sectional view of the transistor 200 in the channel length direction.
  • the same reference numerals are added to the structures having the same functions as the structures constituting the semiconductor devices shown in the previous embodiment.
  • the materials described in detail in the previous embodiment can be used as the constituent materials of the semiconductor device.
  • the memory device 290 is preferably sealed with the insulator 283 and the insulator 212. With such a configuration, it is possible to suppress the mixing of impurities (particularly hydrogen and water) into the memory device 290.
  • the insulator 287 may be provided between the memory device 290 and the insulator 283.
  • the capacitance device 292 includes a conductor 242b, an insulator 293 provided on the conductor 242b, and a conductor 294 provided on the insulator 293. That is, the capacitance device 292 constitutes a MIM (Metal-Insulator-Metal) capacitance.
  • One of the pair of electrodes of the capacitive device 292, that is, the conductor 242b, can also serve as a source electrode or a drain electrode of the transistor. Therefore, in the manufacturing process of the capacitive device 292, a part of the manufacturing process of the transistor can also be used, so that the semiconductor device can be highly productive. Further, it is possible to reduce the area in which the transistor and the capacitive device are arranged.
  • a material that can be used for the conductor 240 may be used.
  • insulator 293 for example, a laminated structure of zirconium oxide, aluminum oxide, and zirconium oxide may be used. Further, for example, a material that can be used for the insulator 130 may be used, and it may be provided in a laminated or single layer.
  • a wiring layer may be provided on the memory device 290.
  • an insulator 160 that functions as an interlayer film is provided on the transistor 200 and the capacitive device 292.
  • a conductor 166 that is electrically connected to the transistor 200 is embedded in the insulator 283 and the insulator 160. The conductor 166 functions as a plug or wiring.
  • a wiring layer may be provided on the insulator 160 and the conductor 166.
  • the insulator 162 and the insulator 164 are laminated in this order.
  • a conductor 168 is embedded in the insulator 162 and the insulator 164.
  • the conductor 168 functions as a plug or wiring.
  • the insulator 160 and the insulator 164 have an insulator having a low relative permittivity.
  • an insulator that can be used for the insulator 352 or the like may be used as the insulator 160 and the insulator 164.
  • an insulator having a function of suppressing the permeation of impurities such as hydrogen and oxygen may be used.
  • an insulator that can be used for the insulator 350 or the like may be used.
  • the memory devices 290 may be stacked.
  • FIG. 23 shows a cross-sectional view of a storage device in which five layers having a memory device 290 are laminated. As shown in FIG. 23, the memory device 290 is electrically connected to a different memory device 290 via the conductor 240 and the conductor 166.
  • a plurality of memory devices may be included and sealed with the insulator 283 and the insulator 212.
  • the hydrogen concentration of the transistor 200 can be lowered by forming a film on a part of the structure constituting the transistor 200 and a part of the structure provided around the transistor 200 by using a sputtering method. Therefore, even when a different transistor 200 is manufactured above the transistor 200, the hydrogen concentration of the transistor 200 located below can be kept low. Therefore, in the case where the memory devices 290 are stacked, the hydrogen concentration in the transistor 200 can be lowered by comprehensively sealing the plurality of memory devices without individually sealing the memory devices 290. Can be done.
  • the sealing of the plurality of memory devices by the insulator 283 and the insulator 212 may be performed comprehensively for all of the plurality of memory devices, or may be performed comprehensively for each part.
  • the insulator 214 and the insulator 282 may not be provided. As a result, the number of manufacturing steps of the storage device can be reduced.
  • the memory devices can be integrated and arranged without increasing the occupied area of the memory devices. That is, a 3D memory device can be configured.
  • each layer may have a plurality of memory devices, and the plurality of memory devices may be arranged in the channel length direction or in the channel width direction. They may be arranged side by side or arranged in a matrix. Further, depending on the design, they may be arranged without regularity.
  • FIGS. 24A, 24B, and 25 a semiconductor device having a transistor 200 and a capacitance device 292 according to the present embodiment, which is different from the semiconductor device shown in the above ⁇ configuration example of a memory device>.
  • FIGS. 24A, 24B, and 25 the same reference numerals are given to the structures having the same functions as those of the previous embodiment and the structures constituting the semiconductor devices shown in FIG. 22.
  • the constituent materials of the transistor 200 and the capacitive device 292 the materials described in detail in the above-described embodiment and the above ⁇ memory device configuration example> can be used.
  • the memory device 600 includes a transistor 200a, a transistor 200b, a capacitive device 292a, and a capacitive device 292b.
  • FIG. 24A is a top view of the semiconductor device having the memory device 600. Further, FIG. 24B is a cross-sectional view of a portion shown by a chain line of A1-A2 in FIG. 24A, and is also a cross-sectional view of the transistor 200a and the transistor 200b in the channel length direction. In the top view of FIG. 24A, some elements are omitted for the purpose of clarifying the figure.
  • the memory device 600 has a line-symmetrical configuration with the alternate long and short dash line of A3-A4 as the axis of symmetry.
  • One of the source electrode or the drain electrode of the transistor 200a and one of the source electrode or the drain electrode of the transistor 200b are configured by the conductor 242c.
  • the conductor 240c also serves as a conductor that is electrically connected to the transistor 200a and functions as a plug, and a conductor that is electrically connected to the transistor 200b and functions as a plug.
  • an insulator 241c is provided in contact with the side surface of the conductor 240c.
  • the configuration examples of the semiconductor devices shown in FIGS. 4A to 4D and 22 can be referred to.
  • FIG. 25 shows an example in which the memory unit 470 has a transistor layer 413 having a transistor 200T and four memory device layers 415 (memory device layer 415_1 to memory device layer 415_4).
  • the memory device layer 415_1 to the memory device layer 415_1 each have a plurality of memory devices 420.
  • the memory device 420 for example, the memory device 290 shown in FIG. 22 or the memory device 600 shown in FIGS. 24A and 24B can be used.
  • the memory device 420 is electrically connected to the memory device 420 of the different memory device layers 415 and the transistor 200T of the transistor layer 413 via the conductor 424 and the conductor 166.
  • the memory unit 470 is sealed by an insulator 212, an insulator 214, an insulator 282, and an insulator 283 (for convenience, hereinafter referred to as a sealing structure).
  • An insulator 274 is provided around the insulator 283. Further, the insulator 274, the insulator 283, and the insulator 212 are provided with a conductor 440, which is electrically connected to the element layer 411.
  • An insulator 287 may be provided between the memory unit 470 and the insulator 283.
  • the insulator 212 and the insulator 283 are preferably materials having a function of having a high blocking property against hydrogen. Further, the insulator 214 and the insulator 282 are preferably materials having a function of capturing hydrogen or fixing hydrogen.
  • the material having a high blocking property against hydrogen includes silicon nitride, silicon nitride, and the like.
  • Examples of the material having a function of capturing hydrogen or fixing hydrogen include aluminum oxide, hafnium oxide, and oxides containing aluminum and hafnium (hafnium aluminate).
  • the crystal structure of the materials used for the insulator 212, the insulator 214, the insulator 282, and the insulator 283 is not particularly limited, but may be an amorphous or crystalline structure.
  • Amorphous aluminum oxide may capture and adhere more hydrogen than highly crystalline aluminum oxide.
  • the insulator 282 and the insulator 214 are also provided between the transistor layer 413 and the memory device layer 415_1, or between each memory device layer 415. Further, it is preferable that the insulator 296 is provided between the insulator 282 and the insulator 214.
  • the same material as the insulator 283 can be used. Alternatively, silicon oxide or silicon oxide nitride can be used. Alternatively, a known insulating material may be used.
  • an insulator 280 is provided inside the sealing structure.
  • the insulator 280 has a function of releasing oxygen by heating.
  • the insulator 280 has an excess oxygen region.
  • the excess oxygen in the insulator 280 can be considered as the following model for the diffusion of hydrogen in the oxide semiconductor in contact with the insulator 280.
  • Hydrogen present in the oxide semiconductor diffuses into other structures via the insulator 280 in contact with the oxide semiconductor.
  • the hydrogen forms an OH bond with excess oxygen in the insulator 280 and diffuses in the insulator 280 as OH.
  • a hydrogen atom having an OH bond reaches a material having a function of capturing hydrogen or fixing hydrogen (typically, an insulator 282), an atom in the insulator 282 (for example, a metal atom or the like) ), Reacts with the oxygen atom and is captured or fixed in the insulator 282.
  • excess oxygen having an OH bond is presumed to remain in the insulator 280 as excess oxygen. That is, it is highly probable that excess oxygen in the insulator 280 plays a bridging role in the diffusion of hydrogen.
  • an insulator 280 having excess oxygen is formed on an oxide semiconductor, and then an insulator 282 is formed. After that, it is preferable to perform heat treatment. Specifically, the heat treatment is carried out in an atmosphere containing oxygen, an atmosphere containing nitrogen, or a mixed atmosphere of oxygen and nitrogen at a temperature of 350 ° C. or higher, preferably 400 ° C. or higher.
  • the heat treatment time is 1 hour or longer, preferably 4 hours or longer, and more preferably 8 hours or longer.
  • hydrogen in the oxide semiconductor can be diffused to the outside through the insulator 280 and the insulator 282. That is, the absolute amount of the oxide semiconductor and hydrogen existing in the vicinity of the oxide semiconductor can be reduced.
  • an insulator 283 is formed. Since the insulator 283 is a material having a function of having a high blocking property against hydrogen, hydrogen diffused to the outside or hydrogen existing on the outside is transferred to the inside, specifically, an oxide semiconductor or the insulator 280. It is possible to prevent it from entering the side.
  • the step performed after forming the insulator 282 has been illustrated, but the present invention is not limited to this.
  • the heat treatment may be performed after the transistor layer 413 is formed or after the memory device layer 415_1 to the memory device layer 415_3 are formed.
  • hydrogen is diffused outward by the above heat treatment, hydrogen is diffused above or in the lateral direction of the transistor layer 413.
  • hydrogen is diffused upward or laterally.
  • the insulator 212 and the insulator 283 are adhered to each other to form the above-mentioned sealing structure.
  • a transistor using an oxide as a semiconductor (hereinafter, may be referred to as an OS transistor) according to one aspect of the present invention.
  • a storage device to which a capacitive element is applied (hereinafter, may be referred to as an OS memory device) will be described.
  • the OS memory device is a storage device having at least a capacitance element and an OS transistor that controls charging / discharging of the capacitance element. Since the off-current of the OS transistor is extremely small, the OS memory device has excellent holding characteristics and can function as a non-volatile memory.
  • FIG. 26A shows an example of the configuration of the OS memory device.
  • the storage device 1400 has a peripheral circuit 1411 and a memory cell array 1470.
  • the peripheral circuit 1411 includes a row circuit 1420, a column circuit 1430, an output circuit 1440, and a control logic circuit 1460.
  • the column circuit 1430 includes, for example, a column decoder, a precharge circuit, a sense amplifier, a writing circuit, and the like.
  • the precharge circuit has a function of precharging the wiring.
  • the sense amplifier has a function of amplifying a data signal read from a memory cell.
  • the wiring is the wiring connected to the memory cell of the memory cell array 1470, and will be described in detail later.
  • the amplified data signal is output to the outside of the storage device 1400 as a data signal RDATA via the output circuit 1440.
  • the row circuit 1420 has, for example, a row decoder, a word line driver circuit, and the like, and can select a row to be accessed.
  • a low power supply voltage (VSS), a high power supply voltage (VDD) for the peripheral circuit 1411, and a high power supply voltage (VIL) for the memory cell array 1470 are supplied to the storage device 1400 from the outside as power supply voltages. Further, a control signal (CE, WE, RE), an address signal ADDR, and a data signal WDATA are input to the storage device 1400 from the outside.
  • the address signal ADDR is input to the row decoder and column decoder, and the data signal WDATA is input to the write circuit.
  • the control logic circuit 1460 processes control signals (CE, WE, RE) input from the outside to generate control signals for row decoders and column decoders.
  • the control signal CE is a chip enable signal
  • the control signal WE is a write enable signal
  • the control signal RE is a read enable signal.
  • the signal processed by the control logic circuit 1460 is not limited to this, and other control signals may be input as needed.
  • the memory cell array 1470 has a plurality of memory cell MCs arranged in a matrix and a plurality of wirings.
  • the number of wires connecting the memory cell array 1470 and the row circuit 1420 is determined by the configuration of the memory cell MC, the number of memory cell MCs in a row, and the like. Further, the number of wirings connecting the memory cell array 1470 and the column circuit 1430 is determined by the configuration of the memory cell MC, the number of memory cell MCs in one row, and the like.
  • FIG. 26A shows an example in which the peripheral circuit 1411 and the memory cell array 1470 are formed on the same plane, but the present embodiment is not limited to this.
  • the memory cell array 1470 may be provided so as to overlap a part of the peripheral circuit 1411.
  • a sense amplifier may be provided so as to overlap under the memory cell array 1470.
  • FIGS. 27A to 27H An example of a memory cell configuration applicable to the above-mentioned memory cell MC will be described with reference to FIGS. 27A to 27H.
  • [DOSRAM] 27A to 27C show an example of a circuit configuration of a DRAM memory cell.
  • a DRAM using a memory cell of a 1OS transistor and 1 capacitance element type may be referred to as a DOSRAM (Dynamic Oxide Semiconductor Random Access Memory).
  • the memory cell 1471 shown in FIG. 27A has a transistor M1 and a capacitive element CA.
  • the transistor M1 has a gate (sometimes called a top gate) and a back gate.
  • the first terminal of the transistor M1 is connected to the first terminal of the capacitive element CA, the second terminal of the transistor M1 is connected to the wiring BIL, the gate of the transistor M1 is connected to the wiring WOL, and the back gate of the transistor M1. Is connected to the wiring BGL.
  • the second terminal of the capacitive element CA is connected to the wiring CAL.
  • the wiring BIL functions as a bit line
  • the wiring WOL functions as a word line.
  • the wiring CAL functions as wiring for applying a predetermined potential to the second terminal of the capacitive element CA. It is preferable to apply a low level potential to the wiring CAL when writing and reading data.
  • the wiring BGL functions as wiring for applying a potential to the back gate of the transistor M1.
  • the threshold voltage of the transistor M1 can be increased or decreased by applying an arbitrary potential to the wiring BGL.
  • the memory cell 1471 shown in FIG. 27A corresponds to the storage device shown in FIG. 22. That is, the transistor M1 corresponds to the transistor 200, and the capacitive element CA corresponds to the capacitive device 292.
  • the memory cell MC is not limited to the memory cell 1471, and the circuit configuration can be changed.
  • the memory cell MC may have a configuration in which the back gate of the transistor M1 is connected to the wiring WOL instead of the wiring BGL, as in the memory cell 1472 shown in FIG. 27B.
  • the memory cell MC may be a memory cell composed of a transistor having a single gate structure, that is, a transistor M1 having no back gate, as in the memory cell 1473 shown in FIG. 27C.
  • a transistor 200 can be used as the transistor M1 and a capacitance element 100 can be used as the capacitance element CA.
  • an OS transistor as the transistor M1
  • the leakage current of the transistor M1 can be made very small. That is, since the written data can be held by the transistor M1 for a long time, the frequency of refreshing the memory cells can be reduced. Alternatively, the memory cell refresh operation can be eliminated. Further, since the leak current is very small, multi-valued data or analog data can be held in the memory cell 1471, the memory cell 1472, and the memory cell 1473.
  • the sense amplifier is provided so as to overlap under the memory cell array 1470 as described above, the bit line can be shortened. As a result, the bit line capacity is reduced, and the holding capacity of the memory cell can be reduced.
  • [NOSRAM] 27D to 27G show a circuit configuration example of a gain cell type memory cell having two transistors and one capacitance element.
  • the memory cell 1474 shown in FIG. 27D includes a transistor M2, a transistor M3, and a capacitance element CB.
  • the transistor M2 has a top gate (sometimes referred to simply as a gate) and a back gate.
  • NOSRAM Nonvolatile Oxide Semiconductor RAM
  • the first terminal of the transistor M2 is connected to the first terminal of the capacitive element CB, the second terminal of the transistor M2 is connected to the wiring WBL, the gate of the transistor M2 is connected to the wiring WOL, and the back gate of the transistor M2. Is connected to the wiring BGL.
  • the second terminal of the capacitive element CB is connected to the wiring CAL.
  • the first terminal of the transistor M3 is connected to the wiring RBL, the second terminal of the transistor M3 is connected to the wiring SL, and the gate of the transistor M3 is connected to the first terminal of the capacitive element CB.
  • the wiring WBL functions as a write bit line
  • the wiring RBL functions as a read bit line
  • the wiring WOL functions as a word line.
  • the wiring CAL functions as wiring for applying a predetermined potential to the second terminal of the capacitance element CB. It is preferable to apply a low level potential to the wiring CAL during data writing, data retention, and data reading.
  • the wiring BGL functions as wiring for applying an electric potential to the back gate of the transistor M2.
  • the threshold voltage of the transistor M2 can be increased or decreased by applying an arbitrary potential to the wiring BGL.
  • the memory cell 1474 shown in FIG. 27D corresponds to the storage device shown in FIG. 20. That is, the transistor M2 is in the transistor 200, the capacitive element CB is in the capacitive element 100, the transistor M3 is in the transistor 300, the wiring WBL is in the wiring 1003, the wiring WOL is in the wiring 1004, the wiring BGL is in the wiring 1006, and the wiring CAL is in the wiring 1006.
  • the wiring RBL corresponds to the wiring 1002
  • the wiring SL corresponds to the wiring 1001.
  • the memory cell MC is not limited to the memory cell 1474, and the circuit configuration can be appropriately changed.
  • the memory cell MC may have a configuration in which the back gate of the transistor M2 is connected to the wiring WOL instead of the wiring BGL, as in the memory cell 1475 shown in FIG. 27E.
  • the memory cell MC may be a memory cell composed of a transistor having a single gate structure, that is, a transistor M2 having no back gate, as in the memory cell 1476 shown in FIG. 27F.
  • the memory cell MC may have a configuration in which the wiring WBL and the wiring RBL are combined as one wiring BIL, as in the memory cell 1477 shown in FIG. 27G.
  • a transistor 200 can be used as the transistor M2
  • a transistor 300 can be used as the transistor M3
  • a capacitance element 100 can be used as the capacitance element CB.
  • OS transistor an OS transistor
  • the leakage current of the transistor M2 can be made very small.
  • the written data can be held by the transistor M2 for a long time, so that the frequency of refreshing the memory cells can be reduced.
  • the memory cell refresh operation can be eliminated.
  • the leak current is very small, multi-valued data or analog data can be held in the memory cell 1474. The same applies to the memory cells 1475 to 1477.
  • the transistor M3 may be a transistor having silicon in the channel forming region (hereinafter, may be referred to as a Si transistor).
  • the conductive type of the Si transistor may be an n-channel type or a p-channel type.
  • the Si transistor may have higher field effect mobility than the OS transistor. Therefore, a Si transistor may be used as the transistor M3 that functions as a readout transistor. Further, by using a Si transistor for the transistor M3, the transistor M2 can be provided by stacking on the transistor M3, so that the occupied area of the memory cell can be reduced and the storage device can be highly integrated.
  • the transistor M3 may be an OS transistor.
  • an OS transistor is used for the transistor M2 and the transistor M3, the circuit can be configured by using only the n-type transistor in the memory cell array 1470.
  • FIG. 27H shows an example of a gain cell type memory cell having a 3-transistor and 1-capacity element.
  • the memory cell 1478 shown in FIG. 27H includes transistors M4 to M6 and a capacitive element CC.
  • the capacitive element CC is appropriately provided.
  • the memory cell 1478 is electrically connected to the wiring BIL, the wiring RWL, the wiring WWL, the wiring BGL, and the wiring GNDL.
  • Wiring GNDL is a wiring that gives a low level potential. Note that the memory cell 1478 may be electrically connected to the wiring RBL and the wiring WBL instead of the wiring BIL.
  • Transistor M4 is an OS transistor having a back gate, and the back gate is electrically connected to the wiring BGL.
  • the back gate and the gate of the transistor M4 may be electrically connected to each other. Alternatively, the transistor M4 does not have to have a back gate.
  • the transistor M5 and the transistor M6 may be an n-channel Si transistor or a p-channel Si transistor, respectively.
  • the transistor M4 to the transistor M6 may be an OS transistor.
  • the memory cell array 1470 can be configured by using only n-type transistors.
  • the transistor 200 can be used as the transistor M4
  • the transistor 300 can be used as the transistor M5 and the transistor M6, and the capacitance element 100 can be used as the capacitance element CC.
  • the leakage current of the transistor M4 can be made very small.
  • the configurations of the peripheral circuit 1411, the memory cell array 1470, and the like shown in the present embodiment are not limited to the above.
  • the arrangement or function of these circuits and the wiring, circuit elements, etc. connected to the circuits may be changed, deleted, or added as necessary.
  • FIG. 28 shows various storage devices for each layer.
  • a storage device located in the upper layer is required to have a faster access speed, and a storage device located in the lower layer is required to have a large storage capacity and a high recording density.
  • FIG. 28 shows a memory, a SRAM (Static Random Access Memory), a DRAM (Dynamic Random Access Memory), and a 3D NAND memory, which are mixedly loaded as registers in an arithmetic processing unit such as a CPU, in order from the top layer.
  • SRAM Static Random Access Memory
  • DRAM Dynamic Random Access Memory
  • 3D NAND memory which are mixedly loaded as registers in an arithmetic processing unit such as a CPU, in order from the top layer.
  • the memory that is mixedly loaded as a register in an arithmetic processing unit such as a CPU is used for temporary storage of arithmetic results, and therefore is frequently accessed from the arithmetic processing unit. Therefore, an operation speed faster than the storage capacity is required.
  • the register also has a function of holding setting information of the arithmetic processing unit.
  • SRAM is used for cache, for example.
  • the cache has a function of duplicating and holding a part of the information held in the main memory. By replicating frequently used data to the cache, the access speed to the data can be increased.
  • DRAM is used, for example, in main memory.
  • the main memory has a function of holding programs and data read from the storage.
  • the recording density of the DRAM is approximately 0.1 to 0.3 Gbit / mm 2 .
  • the 3D NAND memory is used, for example, for storage.
  • the storage has a function of holding data that needs to be stored for a long period of time and various programs used in the arithmetic processing unit. Therefore, the storage is required to have a storage capacity larger than the operating speed and a high recording density.
  • the recording density of the storage device used for storage is approximately 0.6 to 6.0 Gbit / mm 2 .
  • the storage device of one aspect of the present invention has a high operating speed and can retain data for a long period of time.
  • the storage device of one aspect of the present invention can be suitably used as a storage device located in the boundary area 901 including both the layer in which the cache is located and the layer in which the main memory is located.
  • the storage device of one aspect of the present invention can be suitably used as a storage device located in the boundary area 902 including both the layer in which the main memory is located and the layer in which the storage is located.
  • FIGS. 29A and 29B An example of a chip 1200 on which the semiconductor device of the present invention is mounted is shown with reference to FIGS. 29A and 29B.
  • a plurality of circuits (systems) are mounted on the chip 1200.
  • SoC system on chip
  • the chip 1200 includes a CPU 1211, GPU 1212, one or more analog arithmetic units 1213, one or more memory controllers 1214, one or more interfaces 1215, one or more network circuits 1216, and the like.
  • a bump (not shown) is provided on the chip 1200, and as shown in FIG. 29B, the chip 1200 is connected to the first surface of a printed circuit board (Printed Circuit Board: PCB) 1201. Further, a plurality of bumps 1202 are provided on the back surface of the first surface of the PCB 1201 and are connected to the motherboard 1203.
  • PCB printed Circuit Board
  • the motherboard 1203 may be provided with a storage device such as a DRAM 1221 and a flash memory 1222.
  • a storage device such as a DRAM 1221 and a flash memory 1222.
  • the DOSRAM shown in the previous embodiment can be used for the DRAM 1221.
  • the NO SRAM shown in the above embodiment can be used for the flash memory 1222.
  • the CPU 1211 preferably has a plurality of CPU cores.
  • the GPU 1212 preferably has a plurality of GPU cores.
  • the CPU 1211 and the GPU 1212 may each have a memory for temporarily storing data.
  • a memory common to the CPU 1211 and the GPU 1212 may be provided on the chip 1200.
  • the above-mentioned NOSRAM or DOSRAM can be used.
  • GPU1212 is suitable for parallel calculation of a large amount of data, and can be used for image processing and product-sum calculation. By providing the GPU 1212 with an image processing circuit using the oxide semiconductor of the present invention and a product-sum calculation circuit, image processing and product-sum calculation can be executed with low power consumption.
  • the wiring between the CPU 1211 and the GPU 1212 can be shortened, and the data transfer from the CPU 1211 to the GPU 1212, the data transfer between the memory of the CPU 1211 and the GPU 1212, And, after the calculation by the GPU 1212, the calculation result can be transferred from the GPU 1212 to the CPU 1211 at high speed.
  • the analog arithmetic unit 1213 has one or both of an A / D (analog / digital) conversion circuit and a D / A (digital / analog) conversion circuit. Further, the product-sum calculation circuit may be provided in the analog calculation unit 1213.
  • the memory controller 1214 has a circuit that functions as a controller of the DRAM 1221 and a circuit that functions as an interface of the flash memory 1222.
  • the interface 1215 has an interface circuit with an externally connected device such as a display device, a speaker, a microphone, a camera, and a controller.
  • the controller includes a mouse, a keyboard, a game controller, and the like.
  • USB Universal Serial Bus
  • HDMI registered trademark
  • High-Definition Multimedia Interface High-Definition Multimedia Interface
  • the network circuit 1216 has a circuit for a network such as a LAN (Local Area Network). It may also have a circuit for network security.
  • a network such as a LAN (Local Area Network). It may also have a circuit for network security.
  • the above circuit (system) can be formed on the chip 1200 by the same manufacturing process. Therefore, even if the number of circuits required for the chip 1200 increases, it is not necessary to increase the manufacturing process, and the chip 1200 can be manufactured at low cost.
  • the PCB 1201, the DRAM 1221 provided with the chip 1200 having the GPU 1212, and the motherboard 1203 provided with the flash memory 1222 can be referred to as the GPU module 1204.
  • the GPU module 1204 Since the GPU module 1204 has a chip 1200 using SoC technology, its size can be reduced. Further, since it is excellent in image processing, it is suitable for use in portable electronic devices such as smartphones, tablet terminals, laptop PCs, and portable (take-out) game machines.
  • a deep neural network (DNN), a convolutional neural network (CNN), a recurrent neural network (RNN), a self-encoder, a deep Boltzmann machine (DBM), and a deep belief network (DEM) are provided by a product-sum calculation circuit using GPU1212. Since a method such as DBN) can be executed, the chip 1200 can be used as an AI chip, or the GPU module 1204 can be used as an AI system module.
  • the present embodiment shows an example of an electronic component and an electronic device in which the storage device and the like shown in the above embodiment are incorporated.
  • FIG. 30A shows a perspective view of the electronic component 700 and the substrate on which the electronic component 700 is mounted (mounting substrate 704).
  • the electronic component 700 shown in FIG. 30A has a storage device 720 in the mold 711. In FIG. 30A, a part is omitted in order to show the inside of the electronic component 700.
  • the electronic component 700 has a land 712 on the outside of the mold 711. The land 712 is electrically connected to the electrode pad 713, and the electrode pad 713 is electrically connected to the storage device 720 by a wire 714.
  • the electronic component 700 is mounted on, for example, the printed circuit board 702. A plurality of such electronic components are combined and each is electrically connected on the printed circuit board 702 to complete the mounting board 704.
  • the storage device 720 has a drive circuit layer 721 and a storage circuit layer 722.
  • FIG. 30B shows a perspective view of the electronic component 730.
  • the electronic component 730 is an example of SiP (System in package) or MCM (Multi Chip Module).
  • the electronic component 730 is provided with an interposer 731 on a package substrate 732 (printed circuit board), and a semiconductor device 735 and a plurality of storage devices 720 are provided on the interposer 731.
  • the electronic component 730 shows an example in which the storage device 720 is used as a wideband memory (HBM: High Bandwidth Memory). Further, as the semiconductor device 735, an integrated circuit (semiconductor device) such as a CPU, GPU, or FPGA can be used.
  • HBM High Bandwidth Memory
  • the package substrate 732 a ceramic substrate, a plastic substrate, a glass epoxy substrate, or the like can be used.
  • the interposer 731 a silicon interposer, a resin interposer, or the like can be used.
  • the interposer 731 has a plurality of wirings and has a function of electrically connecting a plurality of integrated circuits having different terminal pitches.
  • the plurality of wirings are provided in a single layer or multiple layers.
  • the interposer 731 has a function of electrically connecting the integrated circuit provided on the interposer 731 to the electrode provided on the package substrate 732.
  • the interposer may be referred to as a "rewiring board” or an "intermediate board”.
  • a through electrode may be provided on the interposer 731, and the integrated circuit and the package substrate 732 may be electrically connected using the through electrode.
  • TSV Three Silicon Via
  • interposer 731 It is preferable to use a silicon interposer as the interposer 731. Since it is not necessary to provide an active element in the silicon interposer, it can be manufactured at a lower cost than an integrated circuit. On the other hand, since the wiring of the silicon interposer can be formed by a semiconductor process, it is easy to form fine wiring, which is difficult with a resin interposer.
  • the interposer on which the HBM is mounted is required to form fine and high-density wiring. Therefore, it is preferable to use a silicon interposer as the interposer on which the HBM is mounted.
  • the reliability is unlikely to decrease due to the difference in the expansion coefficient between the integrated circuit and the interposer. Further, since the surface of the silicon interposer is high, poor connection between the integrated circuit provided on the silicon interposer and the silicon interposer is unlikely to occur. In particular, in a 2.5D package (2.5-dimensional mounting) in which a plurality of integrated circuits are arranged side by side on an interposer, it is preferable to use a silicon interposer.
  • a heat sink may be provided so as to be overlapped with the electronic component 730.
  • the heat sink it is preferable that the heights of the integrated circuits provided on the interposer 731 are the same.
  • the heights of the storage device 720 and the semiconductor device 735 are the same.
  • an electrode 733 may be provided on the bottom of the package substrate 732.
  • FIG. 30B shows an example in which the electrode 733 is formed of solder balls.
  • BGA Ball Grid Array
  • the electrode 733 may be formed of a conductive pin.
  • PGA Peripheral Component Interconnect
  • the electronic component 730 can be mounted on another substrate by using various mounting methods, not limited to BGA and PGA.
  • BGA Band-GPU
  • PGA Stimble Pin Grid Array
  • LGA Land Grid Array
  • QFP Quad Flat Package
  • QFJ Quad Flat J-leaded package
  • QFN QuadNeged
  • the semiconductor device shown in the above embodiment is, for example, a storage device for various electronic devices (for example, information terminals, computers, smartphones, electronic book terminals, digital cameras (including video cameras), recording / playback devices, navigation systems, etc.).
  • the computer includes a tablet computer, a notebook computer, a desktop computer, and a large computer such as a server system.
  • the semiconductor device shown in the above embodiment is applied to various removable storage devices such as a memory card (for example, an SD card), a USB memory, and an SSD (solid state drive).
  • 31A to 31E schematically show some configuration examples of the removable storage device.
  • the semiconductor device shown in the above embodiment is processed into a packaged memory chip and used for various storage devices and removable memories.
  • FIG. 31A is a schematic diagram of the USB memory.
  • the USB memory 1100 has a housing 1101, a cap 1102, a USB connector 1103, and a board 1104.
  • the substrate 1104 is housed in the housing 1101.
  • a memory chip 1105 and a controller chip 1106 are attached to the substrate 1104.
  • the semiconductor device shown in the previous embodiment can be incorporated into the memory chip 1105 or the like.
  • FIG. 31B is a schematic view of the appearance of the SD card
  • FIG. 31C is a schematic view of the internal structure of the SD card.
  • the SD card 1110 has a housing 1111 and a connector 1112 and a substrate 1113.
  • the substrate 1113 is housed in the housing 1111.
  • a memory chip 1114 and a controller chip 1115 are attached to the substrate 1113.
  • the capacity of the SD card 1110 can be increased.
  • a wireless chip having a wireless communication function may be provided on the substrate 1113.
  • data on the memory chip 1114 can be read and written by wireless communication between the host device and the SD card 1110.
  • the semiconductor device shown in the previous embodiment can be incorporated into the memory chip 1114 or the like.
  • FIG. 31D is a schematic view of the appearance of the SSD
  • FIG. 31E is a schematic view of the internal structure of the SSD.
  • the SSD 1150 has a housing 1151, a connector 1152 and a substrate 1153.
  • the substrate 1153 is housed in the housing 1151.
  • a memory chip 1154, a memory chip 1155, and a controller chip 1156 are attached to the substrate 1153.
  • the memory chip 1155 is a work memory of the controller chip 1156, and for example, a DOSRAM chip may be used.
  • the capacity of the SSD 1150 can be increased.
  • the semiconductor device shown in the previous embodiment can be incorporated into the memory chip 1154 or the like.
  • the semiconductor device according to one aspect of the present invention can be used for a processor such as a CPU or GPU, or a chip.
  • 32A to 32H show specific examples of an electronic device including a processor such as a CPU or GPU or a chip according to one aspect of the present invention.
  • the GPU or chip according to one aspect of the present invention can be mounted on various electronic devices.
  • electronic devices include relatively large screens such as television devices, monitors for desktop or notebook information terminals, digital signage (electronic signage), and large game machines such as pachinko machines.
  • digital cameras, digital video cameras, digital photo frames, electronic book readers, mobile phones, portable game machines, personal digital assistants, sound reproduction devices, and the like can be mentioned.
  • artificial intelligence can be mounted on the electronic device.
  • the electronic device of one aspect of the present invention may have an antenna.
  • the display unit can display images, information, and the like.
  • the antenna may be used for non-contact power transmission.
  • the electronic device of one aspect of the present invention includes sensors (force, displacement, position, velocity, acceleration, angular velocity, rotation speed, distance, light, liquid, magnetism, temperature, chemical substance, voice, time, hardness, electric field, current, It may have the ability to measure voltage, power, radiation, flow rate, humidity, gradient, vibration, odor or infrared rays).
  • the electronic device of one aspect of the present invention can have various functions. For example, a function to display various information (still images, moving images, text images, etc.) on the display unit, a touch panel function, a function to display a calendar, date or time, a function to execute various software (programs), wireless communication. It can have a function, a function of reading a program or data recorded on a recording medium, and the like.
  • 32A to 32H show examples of electronic devices.
  • FIG. 32A illustrates a mobile phone (smartphone) which is a kind of information terminal.
  • the information terminal 5100 has a housing 5101 and a display unit 5102, and as an input interface, a touch panel is provided in the display unit 5102 and buttons are provided in the housing 5101.
  • the information terminal 5100 can execute an application using artificial intelligence by applying the chip of one aspect of the present invention.
  • Examples of the application using artificial intelligence include an application that recognizes a conversation and displays the conversation content on the display unit 5102, and recognizes characters and figures input by the user on the touch panel provided in the display unit 5102.
  • Examples include an application displayed on the display unit 5102, an application for performing biometric authentication such as a fingerprint and a voice print, and the like.
  • FIG. 32B illustrates a notebook type information terminal 5200.
  • the notebook-type information terminal 5200 includes a main body 5201 of the information terminal, a display unit 5202, and a keyboard 5203.
  • the notebook-type information terminal 5200 can execute an application using artificial intelligence by applying the chip of one aspect of the present invention.
  • applications using artificial intelligence include design support software, text correction software, and menu automatic generation software. Further, by using the notebook type information terminal 5200, it is possible to develop a new artificial intelligence.
  • a smartphone and a notebook-type information terminal are taken as examples of electronic devices, which are shown in FIGS. 32A and 32B, respectively, but information terminals other than the smartphone and the notebook-type information terminal can be applied.
  • information terminals other than smartphones and notebook-type information terminals include PDAs (Personal Digital Assistants), desktop-type information terminals, workstations, and the like.
  • FIG. 32C shows a portable game machine 5300, which is an example of a game machine.
  • the portable game machine 5300 has a housing 5301, a housing 5302, a housing 5303, a display unit 5304, a connection unit 5305, an operation key 5306, and the like.
  • the housing 5302 and the housing 5303 can be removed from the housing 5301 by attaching the connection portion 5305 provided in the housing 5301 to another housing (not shown), thereby displaying the display unit 5304.
  • the video output to can be output to another video device (not shown).
  • the housing 5302 and the housing 5303 can each function as operation units. This allows a plurality of players to play the game at the same time.
  • the chips shown in the previous embodiment can be incorporated into the chips provided on the substrates of the housing 5301, the housing 5302, and the housing 5303.
  • FIG. 32D shows a stationary game machine 5400, which is an example of a game machine.
  • a controller 5402 is connected to the stationary game machine 5400 wirelessly or by wire.
  • a low power consumption game machine can be realized by applying the GPU or chip of one aspect of the present invention to a game machine such as a portable game machine 5300 or a stationary game machine 5400. Further, since the heat generation from the circuit can be reduced due to the low power consumption, the influence of the heat generation on the circuit itself, the peripheral circuit, and the module can be reduced.
  • the portable game machine 5300 having artificial intelligence can be realized.
  • expressions such as the progress of the game, the behavior of creatures appearing in the game, and the phenomena that occur in the game are defined by the program that the game has, but by applying artificial intelligence to the handheld game machine 5300.
  • Expressions that are not limited to game programs are possible. For example, it is possible to express the content of questions asked by the player, the progress of the game, the timing of events in the game, the behavior of the characters appearing in the game, etc., without being limited to the program of the game. ..
  • the game player can be constructed anthropomorphically by artificial intelligence. Therefore, by setting the opponent as a game player by artificial intelligence, even one player can play the game. You can play the game.
  • FIGS. 32C and 32D a portable game machine and a stationary game machine are illustrated as examples of the game machine, but the game machine to which the GPU or chip of one aspect of the present invention is applied is not limited to this.
  • Examples of the game machine to which the GPU or chip of one aspect of the present invention is applied include an arcade game machine installed in an entertainment facility (game center, amusement park, etc.), a throwing machine for batting practice installed in a sports facility, and the like. Can be mentioned.
  • the GPU or chip of one aspect of the present invention can be applied to a large computer.
  • FIG. 32E is a diagram showing a supercomputer 5500, which is an example of a large computer.
  • FIG. 32F is a diagram showing a rack-mounted computer 5502 included in the supercomputer 5500.
  • the supercomputer 5500 has a rack 5501 and a plurality of rack mount type computers 5502.
  • the plurality of computers 5502 are stored in the rack 5501. Further, the computer 5502 is provided with a plurality of substrates 5504, and the GPU or chip described in the above embodiment can be mounted on the substrate.
  • the supercomputer 5500 is a large computer mainly used for scientific and technological calculations. In scientific and technological calculations, it is necessary to process a huge amount of calculations at high speed, so power consumption is high and the heat generated by the chip is large.
  • the GPU or chip of one aspect of the present invention to the supercomputer 5500, a supercomputer having low power consumption can be realized. Further, since the heat generation from the circuit can be reduced due to the low power consumption, the influence of the heat generation on the circuit itself, the peripheral circuit, and the module can be reduced.
  • a supercomputer is illustrated as an example of a large computer, but the large computer to which the GPU or chip of one aspect of the present invention is applied is not limited to this.
  • Examples of the large computer to which the GPU or chip of one aspect of the present invention is applied include a computer (server) that provides a service, a large general-purpose computer (mainframe), and the like.
  • the GPU or chip of one aspect of the present invention can be applied to a moving vehicle and around the driver's seat of the vehicle.
  • FIG. 32G is a diagram showing the periphery of the windshield in the interior of an automobile, which is an example of a moving body.
  • the display panel 5701 attached to the dashboard, the display panel 5702, the display panel 5703, and the display panel 5704 attached to the pillar are shown.
  • the display panel 5701 to the display panel 5703 can provide various other information by displaying a speedometer, a tachometer, a mileage, a fuel gauge, a gear status, an air conditioner setting, and the like.
  • the display items and layout displayed on the display panel can be appropriately changed according to the user's preference, and the design can be improved.
  • the display panel 5701 to 5703 can also be used as a lighting device.
  • the field of view (blind spot) blocked by the pillars can be complemented. That is, by displaying the image from the image pickup device provided on the outside of the automobile, the blind spot can be supplemented and the safety can be enhanced. In addition, by projecting an image that complements the invisible part, safety confirmation can be performed more naturally and without discomfort.
  • the display panel 5704 can also be used as a lighting device.
  • the GPU or chip of one aspect of the present invention can be applied as a component of artificial intelligence
  • the chip can be used, for example, in an automatic driving system of an automobile.
  • the chip can be used in a system for road guidance, danger prediction, and the like.
  • the display panel 5701 to the display panel 5704 may be configured to display information such as road guidance and danger prediction.
  • moving objects may include trains, monorails, ships, flying objects (helicopters, unmanned aerial vehicles (drones), airplanes, rockets), etc., and the chip of one aspect of the present invention is applied to these moving objects. Therefore, a system using artificial intelligence can be provided.
  • FIG. 32H shows an electric refrigerator / freezer 5800, which is an example of an electric appliance.
  • the electric refrigerator / freezer 5800 has a housing 5801, a refrigerator door 5802, a freezer door 5803, and the like.
  • the electric freezer / refrigerator 5800 has a function of automatically generating a menu based on the foodstuffs stored in the electric freezer / refrigerator 5800 and the expiration date of the foodstuffs, and is stored in the electric freezer / refrigerator 5800. It can have a function of automatically adjusting the temperature according to the food.
  • electric refrigerators and freezers have been described as an example of electric appliances
  • other electric appliances include, for example, vacuum cleaners, microwave ovens, microwave ovens, rice cookers, water heaters, IH cookers, water servers, and air conditioners including air conditioners. Examples include washing machines, dryers, and audiovisual equipment.
  • the electronic device described in the present embodiment the function of the electronic device, the application example of artificial intelligence, its effect, etc. can be appropriately combined with the description of other electronic devices.
  • a laminated structure having an oxide which is one aspect of the present invention, was prepared and analyzed using a constant photocurrent method (CPM) measurement.
  • CPM constant photocurrent method
  • Samples 1A to 1E include the substrate 911, the insulator 912 on the substrate 911, the insulator 913 on the insulator 912, the oxide 914 on the insulator 913, the conductor 915a on the oxide 914, and It has a conductor 915b and an insulator 916 on the oxide 914, on the conductor 915a, and on the conductor 915b.
  • a quartz substrate was prepared as the substrate 911.
  • aluminum oxide having a film thickness of 10 nm was formed on the substrate 911 as an insulator 912 by the ALD method.
  • silicon oxide having a film thickness of 100 nm was formed on the insulator 912 as the insulator 913 by the CVD method.
  • the film formation pressure was 0.7 Pa
  • the film formation power was 500 W
  • the substrate temperature was 130 ° C.
  • the distance between the target and the substrate was 60 mm.
  • Table 1 shows the temperature of the heat treatment in Samples 1A to 1E.
  • a tungsten film having a film thickness of 30 nm was formed on the oxide 914 as a conductive film to be a conductor 915a and a conductor 915b by a sputtering method. Subsequently, the conductive film was processed to form a conductor 915a and a conductor 915b that function as electrodes.
  • an insulator 916 functioning as a protective film was formed on the conductor 915a, the conductor 915b, and the oxide 914.
  • an insulating film to be the insulator 916 a silicon oxide film having a film thickness of 100 nm was formed by a CVD method.
  • a part of the insulating film was opened so as to expose a part of the conductor 915a and a part of the conductor 915b to form the insulator 916.
  • the amount of light absorption at the localized level can be measured with high sensitivity, and the density of the localized level or the absorption caused by the localized level can be relatively compared between the samples.
  • the terminals so that the value of the photocurrent is constant while a voltage is applied between the conductor 915a and the conductor 915b, which function as a pair of electrodes provided in contact with the oxide 914.
  • the amount of monochromatic light to be applied to the sample surface was adjusted, and the absorption coefficient was derived from the amount of monochromatic light to be irradiated.
  • the monochromatic light was swept from a long wavelength to a short wavelength in 10 nm increments and irradiated in a wavelength range of 350 nm or more and 750 nm or less.
  • the transition of the absorption coefficient with respect to the wavelength obtained by the CPM measurement may be referred to as a CPM spectrum.
  • the absorption coefficient was derived at each wavelength of monochromatic light.
  • the absorption coefficient in energy increases with the localized level density.
  • the region of the curve of the CPM spectrum where the absorption coefficient is larger than the light absorption (also referred to as the arback tail) caused by the band tail on the valence band side the localization level of the sample is measured. Absorption due to valence band can be derived.
  • the absorption ⁇ due to the localized level of the sample can be calculated from the following formula.
  • E energy
  • ⁇ CPM the absorption coefficient obtained by CPM measurement
  • ⁇ U the absorption coefficient of the arbor tail.
  • FIG. 34 shows the measurement results of the CPM measurement of Samples 1A to 1E.
  • the vertical axis was the absorption due to the localized level [cm -1 ], and the horizontal axis was the temperature [° C.] of the heat treatment after the oxide 914 film was formed on each sample.
  • sample 1A, sample 1C, sample 1D, and sample 1E two samples were measured, respectively.
  • sample 1B one sample was measured.
  • the localized level density changes depending on the conditions of the heat treatment after the oxide 914 is formed.
  • the temperature of the heat treatment is in the range of 400 ° C. or higher and 550 ° C. or lower, the localized level density tends to decrease as the temperature increases.
  • the temperature of the heat treatment was 600 ° C.
  • the localized level density increased at least as compared with the case where the temperature of the heat treatment was 550 ° C.
  • the localized level density in the oxide semiconductor can be reduced by performing heat treatment under appropriate conditions after forming the oxide semiconductor film.
  • the oxide semiconductor film after forming the oxide semiconductor film, it is preferable to perform heat treatment at 450 ° C. or higher and 600 ° C. or lower. By this treatment, the absorption by the localized level in the oxide semiconductor film can be reduced to 1.0 ⁇ 10 -2 cm -1 or less.
  • the oxide semiconductor in the channel forming region of the transistor the carrier concentration in the channel forming region is reduced, and the channel forming region can be i-shaped (intrinsicized) or substantially i-shaped. Therefore, a semiconductor device including a transistor having good electrical characteristics can be manufactured.
  • sample 2A group (sample 2A-1, sample 2A-2, sample 2A-3, and sample 2A-4) and sample 2B group (sample 2B-1, sample 2B-2, sample 2B).
  • sample 2C group (sample 2C-1, sample 2C-2, sample 2C-3, and sample 2C-4), sample 2D group (sample 2D-1, sample 2D-2, Samples 2D-3 and 2D-4) and sample 2E groups (Sample 2E-1, Sample 2E-2, Sample 2E-3, and Sample 2E-4) were prepared.
  • sample 2A-1, sample 2B-1, sample 2C-1, sample 2D-1 and sample 2E-1 may be referred to as a sample 2-1 group.
  • sample 2-2 group (sample 2A-2, sample 2B-2, sample 2C-2, sample 2D-2 and sample 2E-2), sample 2-3 group (sample 2A-3, sample 2B-3).
  • Sample 2C-3, Sample 2D-3 and Sample 2E-3) Sample 2-4 group (Sample 2A-4, Sample 2B-4, Sample 2C-4, Sample 2D-4 and Sample 2E-4). ..
  • the sample 2A group to the sample 2E group consist of a substrate 921, an insulator 922 on the substrate 921, an insulator 923 on the insulator 922, an oxide 924 on the insulator 923, and an insulator 925 on the oxide 924. And an insulator 926 on the insulator 925.
  • each sample was subjected to the first heat treatment and the second heat treatment under different conditions.
  • the heat treatment performed after the oxide 924 is formed is defined as the first heat treatment.
  • the heat treatment performed after the insulator 926 is formed is referred to as the second heat treatment.
  • Table 2 shows the temperatures of the first heat treatment and the second heat treatment performed on each sample.
  • "-" in Table 2 indicates that the corresponding heat treatment was not performed.
  • a silicon substrate was prepared as the substrate 921. Subsequently, a thermal oxide film having a film thickness of 100 nm was formed on the substrate 921 as an insulator 922.
  • silicon nitride having a film thickness of 20 nm was formed on the insulator 922 as the insulator 923 by using a sputtering method.
  • the silicon nitride has a function of suppressing diffusion with respect to hydrogen. Therefore, it is assumed that the mixing of hydrogen from the substrate 921 side is negligible.
  • an oxide containing 300 nm In, Ga, and Zn was formed on the insulator 923 as the oxide 924 by a sputtering method.
  • the film formation pressure was 0.7 Pa
  • the film formation power was 500 W
  • the substrate temperature was 200 ° C.
  • the distance between the target and the substrate was 60 mm.
  • the first heat treatment was performed on the sample 2B group to the sample 2E group.
  • the heat treatment was carried out for 1 hour at the predetermined temperature shown in Table 2 under a nitrogen atmosphere, then switched to an oxygen atmosphere, and under an oxygen atmosphere, at the predetermined temperature shown in Table 2. The heat treatment was carried out for 1 hour.
  • silicon oxide having a film thickness of 50 nm and containing deuterium (D) was formed on the oxide 924 as an insulator 925 by a CVD method.
  • the insulator 925 uses silane (SiH 4 ) having a flow rate of 2 sccm, dinitrogen monoxide (N2 O) having a flow rate of 800 sccm, and deuterium (D 2 ) having a flow rate of 200 sccm as the film forming gas, and the substrate temperature is 160 ° C.
  • the film was formed with a film forming pressure of 200 Pa and a film forming power of 150 W.
  • an insulator 926 was formed on the insulator 925.
  • Silicon nitride having a film thickness of 20 nm was formed on the insulator 926 by using a sputtering method.
  • the silicon nitride has a function of suppressing diffusion with respect to hydrogen. Therefore, it is assumed that the mixing of hydrogen from above the insulator 926 is negligible.
  • the sample 2-2 group to the sample 2-4 group were subjected to the second heat treatment.
  • the second heat treatment was carried out in a nitrogen atmosphere at a predetermined temperature shown in Table 2 for 1 hour.
  • SIMS measurement results for each sample> SIMS analysis was performed from the substrate 921 side to detect the deuterium (D) concentration in the oxide 924.
  • a quadrupole secondary ion mass spectrometer PHI ADEPT 1010 manufactured by ULVAC-PHI, Inc. was used as an analyzer for the evaluation of the deuterium concentration.
  • FIGS. 36A, 36B, 37A, 37B, and 38 The depth profile of the deuterium concentration in the membrane in each sample is shown in FIGS. 36A, 36B, 37A, 37B, and 38. All the SIMS analysis results of this example are quantified using a standard sample prepared with an oxide containing the same In, Ga, and Zn as the oxide 924.
  • the horizontal axis is the vertical depth [nm] from the sample surface, and the vertical axis is the deuterium (D) in the oxide 924.
  • FIG. 36A shows the analysis result of the sample 2A group (first heat treatment: none), and FIG. 36B shows the analysis result of the sample 2B group (first heat treatment temperature: 400 ° C.).
  • FIG. 37A shows the analysis results of the sample 2C group (first heat treatment temperature: 450 ° C.), and FIG. 37B shows the analysis results of the sample 2D group (first heat treatment temperature: 500 ° C.).
  • FIG. 38 shows the analysis results of the sample 2E group (temperature of the first heat treatment: 550 ° C.).
  • FIGS. 36A, 36B, 37A, 37B, and 38 the depth direction profile of the deuterium (D) concentration in the membrane of the sample 2-1 group (second heat treatment: none) is shown. Shown by the dotted line.
  • the depth direction profile of the deuterium (D) concentration in the membrane of the sample 2-2 group (temperature of the second heat treatment: 300 ° C.) is shown by a dashed line.
  • the depth direction profile of the deuterium (D) concentration in the membrane of the sample 2-3 group (temperature of the second heat treatment: 350 ° C.) is shown by a chain double-dashed line.
  • the depth direction profile of the deuterium (D) concentration in the membrane of the sample 2-4 group (temperature of the second heat treatment: 400 ° C.) is shown by a solid line.
  • the diffusion lengths of deuterium in the sample 2A group, the sample 2B group, the sample 2C group, the sample 2D group, and the sample 2E group are calculated using the measurement results of the SIMS analysis. did.
  • the deuterium concentration C (x, T, t) at a distance x [nm] from the surface of the oxide 924, a temperature T, and a time t is a complementary error function erfc (y) (y is a variable) as shown in the following equation. It is assumed that it can be expressed using.).
  • C s is the concentration of deuterium on the surface
  • D (T) is the diffusion coefficient at temperature T
  • c is a constant.
  • the profile of the deuterium concentration C (x, T, t) with respect to the distance x obtained by SIMS measurement is fitted by the least squares method using the above formula. At this time, the fitting parameters, and C s and D (T).
  • the diffusion length of deuterium was calculated with the temperature T as 400 ° C. and the time t as 1 hour.
  • FIG. 39 shows the calculation results of the diffusion length of deuterium in the sample 2A group, the sample 2B group, the sample 2C group, the sample 2D group, and the sample 2E group.
  • the diffusion length of deuterium calculated by the above method is 1953 nm in the sample 2A group, 218 nm in the sample 2B group, 46 nm in the sample 2C group, 43 nm in the sample 2D group, and is 43 nm in the sample 2E group. It was 23 nm.
  • the diffusion length of deuterium was small. Therefore, in FIG. 39, the diffusion length of deuterium in the sample 2E group is described as being equal to or less than the lower limit of calculation. ing.
  • the diffusion length of deuterium in the sample 2C group is estimated to be larger than 46 nm. .. Specifically, the diffusion length of deuterium in the sample 2C group is estimated to be in the range of 46 nm to 128 nm.
  • sample 3A group (sample 3A-1, sample 3A-2, and sample 3A-3), sample 3B group (sample 3B-1, sample 3B-2, and sample 3B-3), Sample 3C group (Sample 3C-1, Sample 3C-2, and Sample 3C-3), Sample 3D group (Sample 3D-1, Sample 3D-2, and Sample 3D-3), and Sample 3E group (Sample 3E- 1. Sample 3E-2 and Sample 3E-3) were prepared.
  • sample 3A-1, sample 3B-1, sample 3C-1, sample 3D-1, and sample 3E-1 may be referred to as a sample 3-1 group.
  • sample 3-2 group sample 3A-2, sample 3B-2, sample 3C-2, sample 3D-2, and sample 3E-2
  • sample 3-3 group sample 3A-3, sample 3B-. 3. Sample 3C-3, sample 3D-3, and sample 3E-3).
  • the sample 3A group to the sample 3E group consist of a substrate 931, an insulator 932 on the substrate 931, an insulator 933 on the insulator 932, an oxide 934 on the insulator 933, and an insulator 935 on the oxide 934. And an insulator 936 on the insulator 935.
  • each sample was subjected to the first heat treatment and the second heat treatment under different conditions.
  • the heat treatment performed after the oxide 934 is formed is defined as the first heat treatment.
  • the heat treatment performed after the insulator 936 is formed is referred to as the second heat treatment.
  • Table 3 shows the temperatures of the first heat treatment and the second heat treatment performed on each sample.
  • "-" in Table 3 indicates that the corresponding heat treatment was not performed.
  • a silicon substrate was prepared as the substrate 931. Subsequently, a thermal oxide film having a film thickness of 100 nm was formed on the substrate 931 as an insulator 932.
  • aluminum oxide having a film thickness of 20 nm was formed on the insulator 932 as the insulator 933 by using a sputtering method.
  • the aluminum oxide has a function of suppressing the diffusion of oxygen. Therefore, it is assumed that the mixing of oxygen from the substrate 931 side is negligible.
  • the film formation pressure was 0.7 Pa
  • the film formation power was 500 W
  • the substrate temperature was 200 ° C.
  • the distance between the target and the substrate was 60 mm.
  • the first heat treatment was performed on the sample 3B group to the sample 3E group.
  • the first heat treatment is carried out in a nitrogen atmosphere at a predetermined temperature shown in Table 3 for 1 hour, then switched to an oxygen atmosphere, and in an oxygen atmosphere at a predetermined temperature shown in Table 3.
  • the heat treatment was carried out for 1 hour.
  • silicon oxide containing an oxygen stable isotope (denoted as 18 O) having a film thickness of 50 nm and a mass number of 18 was formed as an insulator 935 by a sputtering method. ..
  • the insulator 935 uses a silicon oxide (SiO 2 ) target, oxygen (O 2 ) containing 18 O at a flow rate of 25 sccm as a film forming gas, a film forming pressure of 0.7 Pa, and a film forming power of 2.
  • the film was formed with 5.5 kW (RF), a substrate temperature of 100 ° C., and a target-substrate distance of 60 mm.
  • an insulator 936 was formed on the insulator 935.
  • the insulator 936 was formed by forming aluminum oxide having a film thickness of 20 nm by a sputtering method.
  • the aluminum oxide has a function of suppressing the diffusion of oxygen. Therefore, it is assumed that the mixing of oxygen from above the insulator 936 is negligible.
  • the sample 3-2 group and the sample 3-3 group were subjected to the second heat treatment.
  • the second heat treatment was carried out in a nitrogen atmosphere at a predetermined temperature shown in Table 3 for 1 hour.
  • SIMS measurement results for each sample> using the oxide 934 of the sample 3A group to the sample 3E group as a quantitative layer, SIMS analysis was performed from the substrate 931 side, and the 18 O concentration in the oxide 934 was detected.
  • a quadrupole secondary ion mass spectrometer PHI ADEPT 1010 manufactured by ULVAC-PHI, Inc. was used as an analyzer for the concentration evaluation of 18 O.
  • FIGS. 41A, 41B, 42A, 42B, and 43 The depth profile of the 18 O concentration in the membrane in each sample is shown in FIGS. 41A, 41B, 42A, 42B, and 43. All the SIMS analysis results of this example are quantified using a standard sample prepared with an oxide containing the same In, Ga, and Zn as the oxide 934.
  • the horizontal axis is the vertical depth [nm] from the sample surface, and the vertical axis is the 18 O concentration in oxide 934 [ atoms / cm 3 ].
  • FIG. 41A shows the analysis result of the sample 3A group (first heat treatment: none), and FIG. 41B shows the analysis result of the sample 3B group (first heat treatment temperature: 400 ° C.).
  • FIG. 42A shows the analysis result of the sample 3C group (first heat treatment temperature: 450 ° C.), and FIG. 42B shows the analysis result of the sample 3D group (first heat treatment temperature: 500 ° C.).
  • FIG. 43 shows the analysis results of the sample 3E group (temperature of the first heat treatment: 550 ° C.).
  • FIGS. 41A, 41B, 42A, 42B, and 43 the depth direction profile of the 18 O concentration in the film of the sample 3-1 group (second heat treatment: none) is shown by a dotted line. ..
  • the depth-direction profile of the 18 O concentration in the film of the sample 3-2 group (temperature of the second heat treatment: 400 ° C.) is shown by a dashed line.
  • the depth profile of the 18 O concentration in the film of the sample 3-3 group is shown by a solid line.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Thermal Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Thin Film Transistor (AREA)

Abstract

新規の金属酸化物を提供する。 c軸配向した結晶を含む金属酸化物であって、金属酸化物は、インジウムと、元素M(Mは、ガリウム、アルミニウム、イットリウム、または錫)と、亜鉛と、を有し、金属酸化物中の水素の拡散長は、200nm以下であり、金属酸化物において、CPMにより測定される局在準位による吸収は、0.01/cm以下である。また、水素の拡散長は、温度を400℃、1時間として、算出される。

Description

金属酸化物、金属酸化物の形成方法、半導体装置、および半導体装置の作製方法
 本発明の一態様は、金属酸化物、および金属酸化物の形成方法に関する。また、本発明の一態様は、半導体装置、および半導体装置の作製方法に関する。また、本発明の一態様は、半導体ウエハ、モジュール、および電子機器に関する。
 なお、本明細書等において半導体装置とは、半導体特性を利用することで機能し得る装置全般を指す。トランジスタなどの半導体素子をはじめ、半導体回路、演算装置、記憶装置は、半導体装置の一態様である。表示装置(液晶表示装置、発光表示装置など)、投影装置、照明装置、電気光学装置、蓄電装置、記憶装置、半導体回路、撮像装置、電子機器などは、半導体装置を有すると言える場合がある。
 なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様は、物、方法、または、製造方法に関するものである。または、本発明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関するものである。
 絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタを構成する技術が注目されている。当該トランジスタは集積回路(IC)や画像表示装置(単に表示装置とも表記する。)のような電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。
 酸化物半導体において、単結晶でも非晶質でもない、CAAC(c−axis aligned crystalline)構造およびnc(nanocrystalline)構造が見出されている(非特許文献1及び非特許文献2参照)。
 非特許文献1および非特許文献2では、CAAC構造を有する酸化物半導体を用いてトランジスタを作製する技術が開示されている。
S.Yamazaki et al.,"SID Symposium Digest of Technical Papers",2012,volume 43,issue 1,p.183−186 S.Yamazaki et al.,"Japanese Journal of Applied Physics",2014,volume 53,Number 4S,p.04ED18−1−04ED18−10
 本発明の一態様は、新規の金属酸化物、およびその形成方法を提供することを課題の一つとする。また、本発明の一態様は、信頼性が良好な半導体装置、およびその作製方法を提供することを課題の一つとする。また、本発明の一態様は、良好な電気特性を有する半導体装置、およびその作製方法を提供することを課題の一つとする。また、本発明の一態様は、トランジスタ特性のばらつきが少ない半導体装置、およびその作製方法を提供することを課題の一とする。また、本発明の一態様は、微細化または高集積化が可能な半導体装置、およびその作製方法を提供することを課題の一つとする。また、本発明の一態様は、オン電流が大きい半導体装置、およびその作製方法を提供することを課題の一つとする。また、本発明の一態様は、高い周波数特性を有する半導体装置、およびその作製方法を提供することを課題の一つとする。また、本発明の一態様は、低消費電力の半導体装置、およびその作製方法を提供することを課題の一つとする。
 なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
 本発明の一態様は、c軸配向した結晶を含む金属酸化物である。金属酸化物は、インジウムと、元素M(Mは、ガリウム、アルミニウム、イットリウム、または錫)と、亜鉛と、を有する。金属酸化物中の水素の拡散長は、200nm以下である。金属酸化物において、CPMにより算出される局在準位に起因する吸収は、1×10−2cm−1以下である。
 上記金属酸化物において、水素の拡散長は、温度が400℃、1時間として、算出されることが好ましい。
 また、本発明の他の一態様は、上記に記載の金属酸化物を、チャネル形成領域に有するトランジスタである。
 本発明の他の一態様は、金属酸化物と、金属酸化物に接する、第1の導電体、および第2の導電体と、金属酸化物と重なる第3の導電体と、金属酸化物と第3の導電体との間に位置する絶縁体と、を有する半導体装置である。金属酸化物は、インジウムと、元素M(Mは、ガリウム、アルミニウム、イットリウム、または錫)と、亜鉛と、を有する。金属酸化物は、c軸配向した結晶を含む。金属酸化物中の水素の拡散長は、200nm以下である。金属酸化物において、CPMにより算出される局在準位に起因する吸収は、1×10−2cm−1以下である。
 また、本発明の他の一態様は、金属酸化物と、金属酸化物上の、第1の導電体、および第2の導電体と、第1の導電体および第2の導電体の間に配置され、かつ、金属酸化物上に配置される絶縁体と、絶縁体上の第3の導電体と、を有する半導体装置である。金属酸化物は、インジウムと、元素M(Mは、ガリウム、アルミニウム、イットリウム、または錫)と、亜鉛と、を有する。金属酸化物は、c軸配向した結晶を含む。金属酸化物中の水素の拡散長は、200nm以下である。金属酸化物において、CPMにより算出される局在準位に起因する吸収は、1×10−2cm−1以下である。
 上記半導体装置において、水素の拡散長は、温度を400℃、1時間として、算出されることが好ましい。
 本発明の他の一態様は、基板上に、金属酸化物膜を成膜する工程と、金属酸化物膜を成膜した後、500℃以上600℃以下の温度で加熱処理を行う工程と、リソグラフィー法を用いて、金属酸化物膜を加工することで、島状の、金属酸化物を形成する工程と、を有する金属酸化物の形成方法である。金属酸化物膜は、基板の温度を200℃以上400℃以下とし、In−M−Zn酸化物ターゲット(Mは、ガリウム、アルミニウム、イットリウム、または錫)を用いて、スパッタリング法により成膜される。
 上記金属酸化物の形成方法において、加熱処理は、窒素ガスの雰囲気で第1の加熱処理を行った後に、酸素性ガスの雰囲気で第2の加熱処理を行うことが好ましい。
 本発明の他の一態様は、基板上に、金属酸化物膜を成膜する工程と、金属酸化物膜を成膜した後、500℃以上600℃以下の温度で加熱処理を行う工程と、金属酸化物膜上に、導電膜を形成する工程と、リソグラフィー法を用いて、導電膜、および金属酸化物膜を加工することで、島状の、導電層、および金属酸化物を形成する工程と、第1の絶縁体、および第2の絶縁体を形成する工程と、第2の絶縁体、第1の絶縁体、および導電層を加工することで、第2の絶縁体、および第1の絶縁体に金属酸化物が露出する開口、ならびに、第1の導電体、および第2の導電体、を形成する工程と、第3の絶縁体、および第3の導電体を形成する工程と、を有する半導体装置の作成方法である。金属酸化物膜は、基板の温度を200℃以上400℃以下とし、In−M−Zn酸化物ターゲット(Mは、ガリウム、アルミニウム、イットリウム、または錫)を用いて、スパッタリング法により成膜される。
 上記半導体装置の作製方法において、加熱処理は、窒素ガスの雰囲気で第1の加熱処理を行った後に、酸素性ガスの雰囲気で第2の加熱処理を行うことが好ましい。
 本発明の一態様により、新規の金属酸化物、およびその形成方法を提供することができる。また、本発明の一態様により、信頼性が良好な半導体装置、およびその作製方法を提供することができる。また、本発明の一態様により、良好な電気特性を有する半導体装置、およびその作製方法を提供することができる。また、本発明の一態様により、トランジスタ特性のばらつきが少ない半導体装置、およびその作製方法を提供することができる。また、本発明の一態様により、微細化または高集積化が可能な半導体装置、およびその作製方法を提供することができる。また、本発明の一態様により、オン電流が大きい半導体装置、およびその作製方法を提供することができる。また、本発明の一態様により、高い周波数特性を有する半導体装置、およびその作製方法を提供することができる。また、本発明の一態様により、低消費電力の半導体装置、およびその作製方法を提供することができる。
 なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
図1Aは、半導体装置の上面図である。図1B乃至図1Dは、半導体装置の断面図である。
図2は、半導体装置の断面図である。
図3Aは、IGZOの結晶構造の分類を説明する図である。図3Bは、CAAC−IGZO膜のXRDスペクトルを説明する図である。図3Cは、CAAC−IGZO膜の極微電子線回折パターンを説明する図である。
図4Aは、半導体装置の上面図である。図4B乃至図4Dは、半導体装置の断面図である。
図5Aは、半導体装置の作製方法を示す上面図である。図5B乃至図5Dは、半導体装置の作製方法を示す断面図である。
図6Aは、半導体装置の作製方法を示す上面図である。図6B乃至図6Dは、半導体装置の作製方法を示す断面図である。
図7Aは、半導体装置の作製方法を示す上面図である。図7B乃至図7Dは、半導体装置の作製方法を示す断面図である。
図8Aは、半導体装置の作製方法を示す上面図である。図8B乃至図8Dは、半導体装置の作製方法を示す断面図である。
図9Aは、半導体装置の作製方法を示す上面図である。図9B乃至図9Dは、半導体装置の作製方法を示す断面図である。
図10Aは、半導体装置の作製方法を示す上面図である。図10B乃至図10Dは、半導体装置の作製方法を示す断面図である。
図11Aは、半導体装置の作製方法を示す上面図である。図11B乃至図11Dは、半導体装置の作製方法を示す断面図である。
図12Aは、半導体装置の作製方法を示す上面図である。図12B乃至図12Dは、半導体装置の作製方法を示す断面図である。
図13Aは、半導体装置の作製方法を示す上面図である。図13B乃至図13Dは、半導体装置の作製方法を示す断面図である。
図14Aは、半導体装置の作製方法を示す上面図である。図14B乃至図14Dは、半導体装置の作製方法を示す断面図である。
図15Aは、半導体装置の作製方法を示す上面図である。図15B乃至図15Dは、半導体装置の作製方法を示す断面図である。
図16Aは、半導体装置の作製方法を示す上面図である。図16B乃至図16Dは、半導体装置の作製方法を示す断面図である。
図17Aは、半導体装置の作製方法を示す上面図である。図17B乃至図17Dは、半導体装置の作製方法を示す断面図である。
図18Aは、半導体装置の上面図である。図18B乃至図18Dは、半導体装置の断面図である。
図19Aおよび図19Bは、半導体装置の断面図である。
図20は記憶装置の構成を示す断面図である。
図21は記憶装置の構成を示す断面図である。
図22は半導体装置の断面図である。
図23は半導体装置の断面図である。
図24Aは半導体装置の上面図である。図24Bは半導体装置の断面図である。
図25は半導体装置の断面図である。
図26Aは記憶装置の構成例を示すブロック図である。図26Bは記憶装置の構成例を示す模式図である。
図27A乃至図27Hは記憶装置の構成例を示す回路図である。
図28は各種の記憶装置を階層ごとに示す図である。
図29Aは半導体装置のブロック図である。図29Bは半導体装置の模式図である。
図30Aおよび図30Bは電子部品の一例を説明する図である。
図31A乃至図31Eは記憶装置の模式図である。
図32A乃至図32Hは電子機器を示す図である。
図33は、試料の構造を示す模式図である。
図34は、試料のCPM測定の測定結果を示す図である。
図35は、試料の構造を示す模式図である。
図36A、図36Bは、試料のSIMS測定の測定結果を示す図である。
図37A、図37Bは、試料のSIMS測定の測定結果を示す図である。
図38は、試料のSIMS測定の測定結果を示す図である。
図39は、試料の重水素の拡散長を説明する図である。
図40は、試料の構造を示す模式図である。
図41A、図41Bは、試料のSIMS測定の測定結果を示す図である。
図42A、図42Bは、試料のSIMS測定の測定結果を示す図である。
図43は、試料のSIMS測定の測定結果を示す図である。
 以下、実施の形態について図面を参照しながら説明する。ただし、実施の形態は多くの異なる態様で実施することが可能であり、趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
 また、図面において、大きさ、層の厚さ、または領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない。なお、図面は、理想的な例を模式的に示したものであり、図面に示す形状または値などに限定されない。例えば、実際の製造工程において、エッチングなどの処理により層やレジストマスクなどが意図せずに目減りすることがあるが、理解を容易とするため、図に反映しないことがある。また、図面において、同一部分または同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する場合がある。また、同様の機能を指す場合には、ハッチパターンを同じくし、特に符号を付さない場合がある。
 また、特に上面図(「平面図」ともいう。)や斜視図などにおいて、発明の理解を容易とするため、一部の構成要素の記載を省略する場合がある。また、一部の隠れ線などの記載を省略する場合がある。
 また、本明細書等において、第1、第2等として付される序数詞は便宜上用いるものであり、工程順または積層順を示すものではない。そのため、例えば、「第1の」を「第2の」または「第3の」などと適宜置き換えて説明することができる。また、本明細書等に記載されている序数詞と、本発明の一態様を特定するために用いられる序数詞は一致しない場合がある。
 また、本明細書等において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。また、構成同士の位置関係は、各構成を描写する方向に応じて適宜変化するものである。したがって、明細書で説明した語句に限定されず、状況に応じて適切に言い換えることができる。
 例えば、本明細書等において、XとYとが接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接的に接続されている場合とが、本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも、図または文章に開示されているものとする。ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
 また、本明細書等において、トランジスタとは、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子を有する素子である。そして、ドレイン(ドレイン端子、ドレイン領域またはドレイン電極)とソース(ソース端子、ソース領域またはソース電極)の間にチャネルが形成される領域(以下、チャネル形成領域ともいう。)を有しており、チャネル形成領域を介して、ソースとドレインとの間に電流を流すことができるものである。なお、本明細書等において、チャネル形成領域とは、電流が主として流れる領域をいう。
 また、ソースやドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書等においては、ソースやドレインの用語は、入れ替えて用いることができる場合がある。
 なお、チャネル長とは、例えば、トランジスタの上面図において、半導体(またはトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲート電極とが互いに重なる領域、またはチャネル形成領域における、ソース(ソース領域またはソース電極)とドレイン(ドレイン領域またはドレイン電極)との間の距離をいう。なお、一つのトランジスタにおいて、チャネル長が全ての領域で同じ値をとるとは限らない。すなわち、一つのトランジスタのチャネル長は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル長は、チャネル形成領域における、いずれか一の値、最大値、最小値または平均値とする。
 チャネル幅とは、例えば、トランジスタの上面図において、半導体(またはトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲート電極とが互いに重なる領域、またはチャネル形成領域における、チャネル長方向を基準として垂直方向のチャネル形成領域の長さをいう。なお、一つのトランジスタにおいて、チャネル幅がすべての領域で同じ値をとるとは限らない。すなわち、一つのトランジスタのチャネル幅は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル幅は、チャネル形成領域における、いずれか一の値、最大値、最小値または平均値とする。
 なお、本明細書等において、トランジスタの構造によっては、実際にチャネルの形成される領域におけるチャネル幅(以下、「実効的なチャネル幅」ともいう。)と、トランジスタの上面図において示されるチャネル幅(以下、「見かけ上のチャネル幅」ともいう。)と、が異なる場合がある。例えば、ゲート電極が半導体の側面を覆う場合、実効的なチャネル幅が、見かけ上のチャネル幅よりも大きくなり、その影響が無視できなくなる場合がある。例えば、微細かつゲート電極が半導体の側面を覆うトランジスタでは、半導体の側面に形成されるチャネル形成領域の割合が大きくなる場合がある。その場合は、見かけ上のチャネル幅よりも、実効的なチャネル幅の方が大きくなる。
 このような場合、実効的なチャネル幅の、実測による見積もりが困難となる場合がある。例えば、設計値から実効的なチャネル幅を見積もるためには、半導体の形状が既知という仮定が必要である。したがって、半導体の形状が正確にわからない場合には、実効的なチャネル幅を正確に測定することは困難である。
 本明細書では、単にチャネル幅と記載した場合には、見かけ上のチャネル幅を指す場合がある。または、本明細書では、単にチャネル幅と記載した場合には、実効的なチャネル幅を指す場合がある。なお、チャネル長、チャネル幅、実効的なチャネル幅、見かけ上のチャネル幅などは、断面TEM像などを解析することなどによって、値を決定することができる。
 なお、半導体の不純物とは、例えば、半導体を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は不純物と言える。不純物が含まれることにより、例えば、半導体の欠陥準位密度が高くなることや、結晶性が低下することなどが起こる場合がある。半導体が酸化物半導体である場合、半導体の特性を変化させる不純物としては、例えば、第1族元素、第2族元素、第13族元素、第14族元素、第15族元素、酸化物半導体の主成分以外の遷移金属などがあり、例えば、水素、リチウム、ナトリウム、シリコン、ホウ素、リン、炭素、窒素などがある。なお、水も不純物として機能する場合がある。また、例えば不純物の混入によって、酸化物半導体に酸素欠損(Vと表記する場合がある。)が形成される場合がある。
 なお、本明細書等において、酸化窒化シリコンとは、その組成として、窒素よりも酸素の含有量が多いものである。また、窒化酸化シリコンとは、その組成として、酸素よりも窒素の含有量が多いものである。
 また、本明細書等において、「絶縁体」という用語を、絶縁膜または絶縁層と言い換えることができる。また、「導電体」という用語を、導電膜または導電層と言い換えることができる。また、「半導体」という用語を、半導体膜または半導体層と言い換えることができる。
 また、本明細書等において、「平行」とは、二つの直線が−10度以上10度以下の角度で配置されている状態をいう。したがって、−5度以上5度以下の場合も含まれる。また、「概略平行」とは、二つの直線が−30度以上30度以下の角度で配置されている状態をいう。また、「垂直」とは、二つの直線が80度以上100度以下の角度で配置されている状態をいう。したがって、85度以上95度以下の場合も含まれる。また、「概略垂直」とは、二つの直線が60度以上120度以下の角度で配置されている状態をいう。
 本明細書等において、金属酸化物(metal oxide)とは、広い意味での金属の酸化物である。金属酸化物は、酸化物絶縁体、酸化物導電体(透明酸化物導電体を含む。)、酸化物半導体(Oxide Semiconductorまたは単にOSともいう。)などに分類される。例えば、トランジスタの半導体層に金属酸化物を用いた場合、当該金属酸化物を酸化物半導体と呼称する場合がある。つまり、OSトランジスタと記載する場合においては、金属酸化物または酸化物半導体を有するトランジスタと換言することができる。
 また、本明細書等において、ノーマリーオフとは、ゲートに電位を印加しない、またはゲートに接地電位を与えたときに、トランジスタに流れるチャネル幅1μmあたりのドレイン電流が、室温において1×10−20A以下、85℃において1×10−18A以下、または125℃において1×10−16A以下であることをいう。
(実施の形態1)
 本実施の形態では、図1A乃至図19Bを用いて、金属酸化物、当該金属酸化物の形成方法、当該金属酸化物を有する半導体装置、およびその作製方法について説明する。
<金属酸化物、およびその形成方法>
 本項では、トランジスタの半導体層に適用可能な金属酸化物、およびその形成方法について、説明する。
 トランジスタは、チャネル形成領域を含む半導体層に、半導体として機能する金属酸化物(以下、酸化物半導体ともいう。)を用いることが好ましい。
 また、半導体として機能する金属酸化物は、バンドギャップが2eV以上であることが好ましく、2.5eV以上であることがより好ましい。このように、バンドギャップの大きい金属酸化物を用いることで、トランジスタのオフ電流を低減することができる。
 チャネル形成領域に酸化物半導体を用いたトランジスタは、非導通状態においてリーク電流(オフ電流)が極めて小さいため、低消費電力の半導体装置を提供できる。また、酸化物半導体は、スパッタリング法などを用いて成膜できるため、高集積型の半導体装置を構成するトランジスタに用いることができる。
 酸化物半導体として、例えば、インジウム、元素Mおよび亜鉛を有するIn−M−Zn酸化物(元素Mは、アルミニウム、ガリウム、イットリウム、錫、銅、バナジウム、ベリリウム、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、マグネシウム、コバルトなどから選ばれた一種、または複数種)等の金属酸化物を用いるとよい。また、酸化物半導体として、In−Ga酸化物、In−Zn酸化物、または酸化インジウムを用いてもよい。
 ここでは、酸化物半導体が、インジウム(In)、元素M、および亜鉛(Zn)を有するIn−M−Zn酸化物である場合を考える。なお、元素Mは、アルミニウム、ガリウム、イットリウム、錫、銅、バナジウム、ベリリウム、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、マグネシウム、コバルトなどがある。ただし、元素Mとして、前述の元素を複数組み合わせても構わない場合がある。
 酸化物半導体を用いたトランジスタは、酸化物半導体中のチャネル形成領域に不純物および酸素欠損(V)が存在すると、電気特性が変動しやすく、信頼性が悪くなる場合がある。酸化物半導体中の不純物としては、例えば、水素、窒素、アルカリ金属、アルカリ土類金属、鉄、ニッケル、シリコン等がある。
 特に、酸化物半導体に含まれる水素は、金属原子と結合する酸素と反応して、HO、および酸素欠損を形成する場合がある。また、酸素欠損近傍の水素が、酸素欠損に水素が入った欠陥(以下、VHと呼ぶ場合がある。)を形成し、キャリアとなる電子を生成する場合がある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアとなる電子を生成することがある。従って、水素が含まれている酸化物半導体を用いたトランジスタはノーマリーオン特性(ゲート電極に電圧を印加しなくてもチャネルが存在し、トランジスタに電流が流れる特性)となりやすい。
 酸素欠損に水素が入った欠陥(VH)は、金属酸化物のドナーとして機能しうる。しかしながら、当該欠陥を定量的に評価することは困難である。そこで、金属酸化物においては、ドナー濃度ではなく、キャリア濃度で評価される場合がある。よって、本明細書等では、金属酸化物のパラメータとして、ドナー濃度ではなく、電界が印加されない状態を想定したキャリア濃度を用いる場合がある。つまり、本明細書等に記載の「キャリア濃度」は、「ドナー濃度」と言い換えることができる場合がある。また、本明細書等に記載の「キャリア濃度」は、「キャリア密度」と言い換えることができる。
 以上より、酸化物半導体中のチャネル形成領域では、水素、および酸素欠損はできる限り低減されていることが好ましい。具体的には、酸化物半導体中のチャネル形成領域において、二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)により得られる水素濃度を、1×1020atoms/cm未満、好ましくは1×1019atoms/cm未満、より好ましくは5×1018atoms/cm未満、さらに好ましくは1×1018atoms/cm未満にする。また、酸化物半導体中のチャネル形成領域は、キャリア濃度が低減され、i型化(真性化)または実質的にi型化されていることが好ましい。
 そこで、トランジスタのチャネル形成領域に用いる金属酸化物は、水素の拡散が、抑制されていることが好ましい。なお、水素の拡散が抑制されている金属酸化物を、水素の拡散長が小さい金属酸化物と言い換えることができる。ここで、水素の拡散が抑制されるのは、金属酸化物の酸素欠損が低減されることで、酸素欠損を介した水素の拡散頻度が低下するためと推測される。本明細書では、水素の拡散を抑制することを、水素をfreezeする、ともいう。
 水素の拡散が抑制された金属酸化物をトランジスタのチャネル形成領域に用いることで、チャネル形成領域に水素が混入するのを抑制し、信頼性が良好なトランジスタを作製することができる。また、ソース領域またはドレイン領域の水素がチャネル形成領域に拡散するのを抑制し、チャネル形成領域、ソース領域、およびドレイン領域のキャリア濃度がトランジスタ間でばらつくのを抑制することができる。したがって、トランジスタ特性のばらつきが少ない半導体装置を作製することができる。
 金属酸化物中の水素の拡散長は、例えば、SIMSにて得られた結果から、拡散係数を見積り、拡散係数と温度のアレニウスプロットを作成し、アレニウスプロットから算出された振動数因子、および活性化エネルギーを用いて、算出することができる。なお、金属酸化物中の水素の拡散長の算出方法は、後述する実施例で詳細に説明する。具体的には、金属酸化物中の水素の拡散長は、200nm以下、好ましくは100nm以下、より好ましくは60nm以下である。なお、当該水素の拡散長は、温度を400℃、1時間として、算出される。
 さらに、上記金属酸化物に含まれる酸素欠損の量は低減されていることが好ましい。酸素欠損の量が低減された金属酸化物をトランジスタのチャネル形成領域に用いることで、チャネル形成領域のキャリア濃度が低減され、チャネル形成領域をi型化(真性化)または実質的にi型化することができる。したがって、良好な電気特性を有するトランジスタを含む半導体装置を作製することができる。
 金属酸化物に含まれる酸素欠損の量は、例えば、一定光電流法(CPM:Constant Photocurrent Method)などを用いて評価すればよい。CPMを用いることで、金属酸化物に含まれる酸素欠損に起因する深い欠陥準位の評価を行うことができる。なお、酸素欠損に起因する深い欠陥準位とは、例えば、金属酸化物の価電子帯上端から伝導帯側へ0.5eV離れた位置から、金属酸化物の伝導帯下端から価電子帯側へ0.5eV離れた位置との範囲に形成される局在準位を指す。具体的には、金属酸化物において、CPMにより算出される局在準位に起因する吸収を2×10−2cm−1未満、好ましくは1×10−2cm−1未満にする。
 なお、上記金属酸化物は、c軸配向の結晶を含むことが好ましい。c軸配向の結晶を含む金属酸化物とは、例えば、後述するCAAC−OS(c−axis aligned crystalline oxide semiconductor)などである。
 以上により、良好な電気特性を有するトランジスタを含む半導体装置を作製することができる。また、信頼性が良好なトランジスタを有する半導体装置を作製することができる。また、トランジスタ特性のばらつきが小さい半導体装置を作製することができる。
 次に、上述した金属酸化物の形成方法について説明する。
 はじめに、c軸配向した結晶を含む金属酸化物を成膜する。当該金属酸化物の成膜は、スパッタリング法、化学気相成長(CVD:Chemical Vapor Deposition)法、分子線エピタキシー(MBE:Molecular Beam Epitaxy)法、パルスレーザ堆積(PLD:Pulsed Laser Deposition)法、原子層堆積(ALD:Atomic Layer Deposition)法などを用いて行うことができる。特に、スパッタリング法を用いて行うことが好ましい。
 上記金属酸化物をスパッタリング法によって成膜する場合、上記のIn−M−Zn酸化物ターゲットなどを用いる。また、スパッタリングガスとして酸素、または、酸素と希ガスの混合ガスを用いる。スパッタリングガスに含まれる酸素の割合を高めることで、当該金属酸化物の結晶性を向上させることができる。例えば、スパッタリングガスに含まれる酸素の割合を、30%を超えて100%以下、好ましくは70%以上100%以下とする。
 また、上記金属酸化物をスパッタリング法によって成膜する場合、基板を加熱しながら成膜を行うことによって、当該金属酸化物の結晶性を向上させることができる。例えば、基板の温度が、100℃以上500℃未満、好ましくは200℃以上400℃以下となるように基板を熱する。
 次に、上記金属酸化物に対して、当該金属酸化物が多結晶化しない程度の温度で加熱処理を行う。金属酸化物が多結晶化しない程度の温度とは、具体的には、250℃以上650℃以下、好ましくは450℃以上600℃以下、より好ましくは500℃以上600℃未満である。上記の温度で加熱処理を行うことで、金属酸化物の構造緩和が生じる。このとき、当該金属酸化物は多結晶化せず、酸素欠損の量を低減し、水素の拡散を抑制することができる。
 なお、600℃以上700℃未満の温度で加熱処理を行うと、金属酸化物は多結晶化しないものの、600℃未満の温度での加熱処理を行う場合と比較して、金属酸化物中の結晶性が変化し、酸素欠損の量の低減が抑制される、または、酸素欠損が形成される蓋然性が高い。また、700℃以上の温度で加熱処理を行うと、金属酸化物は多結晶化する傾向がある。多結晶は結晶粒界を有し、結晶粒界は、再結合中心となり、キャリアが捕獲される。そのため、トランジスタのオン電流の低下、電界効果移動度の低下などを引き起こす可能性が高い。また、250℃未満の温度で加熱処理を行うと、金属酸化物中の水素濃度が十分に低減されない恐れがある。
 また上記加熱処理は、窒素ガスもしくは不活性ガスの雰囲気、または酸化性ガスを10ppm以上、1%以上、もしくは10%以上含む雰囲気で行うことが好ましい。例えば、窒素ガスと酸素ガスの混合雰囲気で加熱処理をする場合、酸素ガスを20%程度にすればよい。また、加熱処理は減圧状態で行ってもよい。または、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以上、1%以上、または10%以上含む雰囲気で加熱処理を行ってもよい。例えば、加熱処理として、窒素雰囲気にて1時間の処理を行った後に、連続して酸素雰囲気にて1時間の処理を行うとよい。
 また、上記加熱処理で用いるガスは、高純度化されていることが好ましい。例えば、上記加熱処理で用いるガスに含まれる水分量が1ppb以下、好ましくは0.1ppb以下、より好ましくは0.05ppb以下にすればよい。高純度化されたガスを用いて加熱処理を行うことで、金属酸化物に水分等が取り込まれることを可能な限り防ぐことができる。
 上記加熱処理により、金属酸化物の結晶性をより高めることができる。したがって、緻密で結晶性が高く、酸素欠損の量が低減され、水素の拡散が抑制された金属酸化物を形成することができる。
 以上が、上述した金属酸化物の形成方法についての説明である。
 ここで、上述のCAAC−OSの詳細について、説明を行う。
[CAAC−OS]
 CAAC−OSは、複数の結晶領域を有し、当該複数の結晶領域はc軸が特定の方向に配向している酸化物半導体である。なお、特定の方向とは、CAAC−OS膜の厚さ方向、CAAC−OS膜の被形成面の法線方向、またはCAAC−OS膜の表面の法線方向である。また、結晶領域とは、原子配列に周期性を有する領域である。なお、原子配列を格子配列とみなすと、結晶領域とは、格子配列の揃った領域でもある。さらに、CAAC−OSは、a−b面方向において複数の結晶領域が連結する領域を有し、当該領域は歪みを有する場合がある。なお、歪みとは、複数の結晶領域が連結する領域において、格子配列の揃った領域と、別の格子配列の揃った領域と、の間で格子配列の向きが変化している箇所を指す。つまり、CAAC−OSは、c軸配向し、a−b面方向には明らかな配向をしていない酸化物半導体である。
 なお、上記複数の結晶領域のそれぞれは、1つまたは複数の微小な結晶(最大径が10nm未満である結晶)で構成される。結晶領域が1つの微小な結晶で構成されている場合、当該結晶領域の最大径は10nm未満となる。また、結晶領域が多数の微小な結晶で構成されている場合、当該結晶領域の大きさは、数十nm程度となる場合がある。
 また、In−M−Zn酸化物(元素Mは、アルミニウム、ガリウム、イットリウム、スズ、チタンなどから選ばれた一種、または複数種)において、CAAC−OSは、インジウム(In)、及び酸素を有する層(以下、In層)と、元素M、亜鉛(Zn)、及び酸素を有する層(以下、(M,Zn)層)とが積層した、層状の結晶構造(層状構造ともいう)を有する傾向がある。なお、インジウムと元素Mは、互いに置換可能である。よって、(M,Zn)層にはインジウムが含まれる場合がある。また、In層には元素Mが含まれる場合がある。なお、In層にはZnが含まれる場合もある。当該層状構造は、例えば、高分解能TEM像において、格子像として観察される。
 CAAC−OS膜に対し、例えば、XRD装置を用いて構造解析を行うと、θ/2θスキャンを用いたOut−of−plane XRD測定では、c軸配向を示すピークが2θ=31°またはその近傍に検出される。なお、c軸配向を示すピークの位置(2θの値)は、CAAC−OSを構成する金属元素の種類、組成などにより変動する場合がある。
 また、例えば、CAAC−OS膜の電子線回折パターンにおいて、複数の輝点(スポット)が観測される。なお、あるスポットと別のスポットとは、試料を透過した入射電子線のスポット(ダイレクトスポットともいう。)を対称中心として、点対称の位置に観測される。
 上記特定の方向から結晶領域を観察した場合、当該結晶領域内の格子配列は、六方格子を基本とするが、単位格子は正六角形とは限らず、非正六角形である場合がある。また、上記歪みにおいて、五角形、七角形などの格子配列を有する場合がある。なお、CAAC−OSにおいて、歪み近傍においても、明確な結晶粒界(グレインバウンダリー)を確認することはできない。即ち、格子配列の歪みによって、結晶粒界の形成が抑制されていることがわかる。これは、CAAC−OSが、a−b面方向において酸素原子の配列が稠密でないことや、金属原子が置換することで原子間の結合距離が変化することなどによって、歪みを許容することができるためと考えられる。
 なお、明確な結晶粒界が確認される結晶構造は、いわゆる多結晶(polycrystal)と呼ばれる。結晶粒界は、再結合中心となり、キャリアが捕獲されトランジスタのオン電流の低下、電界効果移動度の低下などを引き起こす可能性が高い。よって、明確な結晶粒界が確認されないCAAC−OSは、トランジスタの半導体層に好適な結晶構造を有する結晶性の酸化物の一つである。なお、CAAC−OSを構成するためには、Znを有する構成が好ましい。例えば、In−Zn酸化物、及びIn−Ga−Zn酸化物は、酸化インジウムよりも結晶粒界の発生を抑制できるため好適である。
 CAAC−OSは、結晶性が高く、明確な結晶粒界が確認されない酸化物半導体である。よって、CAAC−OSは、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。また、酸化物半導体の結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、CAAC−OSは不純物や欠陥(酸素欠損など)の少ない酸化物半導体ともいえる。従って、CAAC−OSを有する酸化物半導体は、物理的性質が安定する。そのため、CAAC−OSを有する酸化物半導体は熱に強く、信頼性が高い。また、CAAC−OSは、製造工程における高い温度(所謂サーマルバジェット)に対しても安定である。したがって、OSトランジスタにCAAC−OSを用いると、製造工程の自由度を広げることが可能となる。
<半導体装置の構成例>
 図1A乃至図1Dを用いて、上述した金属酸化物を有するトランジスタ200を含む半導体装置の構成を説明する。図1A乃至図1Dは、トランジスタ200を含む半導体装置の上面図および断面図である。図1Aは、当該半導体装置の上面図である。また、図1B乃至図1Dは、当該半導体装置の断面図である。ここで、図1Bは、図1AにA1−A2の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、図1Cは、図1AにA3−A4の一点鎖線で示す部位の断面図であり、トランジスタ200のチャネル幅方向の断面図でもある。また、図1Dは、図1AにA5−A6の一点鎖線で示す部位の断面図である。なお、図1Aの上面図では、図の明瞭化のために一部の要素を省いている。
 本実施の形態における半導体装置は、基板(図示せず)上の絶縁体212と、絶縁体212上の絶縁体214と、絶縁体214上の絶縁体216と、絶縁体214上、および絶縁体216上のトランジスタ200と、トランジスタ200上の絶縁体254と、絶縁体254上の絶縁体280と、絶縁体280上の絶縁体282と、絶縁体282上の絶縁体283と、絶縁体283上の絶縁体284と、を有する。絶縁体212、絶縁体214、絶縁体216、絶縁体254、絶縁体280、絶縁体282、絶縁体283、および絶縁体284は層間膜として機能する。また、トランジスタ200と電気的に接続し、プラグとして機能する、導電体240aおよび導電体240bを有する。なお、導電体240aの側面に接して絶縁体241aが設けられ、導電体240bの側面に接して絶縁体241bが設けられる。また、絶縁体284上、導電体240a、および導電体240b上には、導電体240aと電気的に接続し、配線として機能する導電体246a、および導電体240bと電気的に接続し、配線として機能する導電体246bが設けられる。また、導電体246a上、導電体246b上、および絶縁体284上には、絶縁体286が設けられる。
 絶縁体254、絶縁体280、絶縁体282、絶縁体283、および絶縁体284の開口の側壁に接して絶縁体241aが設けられ、絶縁体241aの側面に接して導電体240aの第1の導電体が設けられ、さらに内側に導電体240aの第2の導電体が設けられている。また、絶縁体254、絶縁体280、絶縁体282、絶縁体283、および絶縁体284の開口の側壁に接して絶縁体241bが設けられ、絶縁体241bの側面に接して導電体240bの第1の導電体が設けられ、さらに内側に導電体240bの第2の導電体が設けられている。ここで、導電体240a(導電体240b)の上面の高さと、導電体246a(導電体246b)と重なる領域の、絶縁体284の上面の高さと、は同程度にできる。なお、図1A乃至図1Dに示す半導体装置では、導電体240aの第1の導電体および導電体240aの第2の導電体を積層し、導電体240bの第1の導電体および導電体240bの第2の導電体を積層する構成について示しているが、本実施の形態はこれに限られるものではない。例えば、導電体240aおよび導電体240bのそれぞれを単層、または3層以上の積層構造として設ける構成にしてもよい。構造体が積層構造を有する場合、形成順に序数を付与し、区別する場合がある。
[トランジスタ200]
 図1A乃至図1Dに示すように、トランジスタ200は、絶縁体214および/または絶縁体216に埋め込まれるように配置された導電体205(導電体205a、および導電体205b)と、絶縁体216上、および導電体205上の絶縁体222と、絶縁体222上の絶縁体224と、絶縁体224上の酸化物230aと、酸化物230a上の酸化物230bと、酸化物230b上の、酸化物243a、酸化物243b、および酸化物230cと、酸化物243a上の導電体242aと、酸化物243b上の導電体242bと、酸化物230c上の酸化物230dと、酸化物230d上の絶縁体250と、絶縁体250上に位置し、酸化物230cの一部と重なる導電体260(導電体260a、および導電体260b)と、を有する。また、酸化物230cは、酸化物243aの側面、酸化物243bの側面、導電体242aの側面、および導電体242bの側面と接する。また、絶縁体282は、導電体260、絶縁体250、酸化物230d、酸化物230c、および絶縁体280のそれぞれの上面と接する。
 絶縁体280、および絶縁体254には、酸化物230bに達する開口が設けられる。当該開口内に、酸化物230c、酸化物230d、絶縁体250、および導電体260が配置されている。また、トランジスタ200のチャネル長方向において、導電体242a、および酸化物243aと、導電体242b、および酸化物243bと、の間に導電体260、絶縁体250、酸化物230d、および酸化物230cが設けられている。絶縁体250は、導電体260の側面と接する領域と、導電体260の底面と接する領域と、を有する。また、酸化物230cは、酸化物230bと接する領域と、酸化物230dおよび絶縁体250を介して、導電体260の側面と重なる領域と、酸化物230dおよび絶縁体250を介して、導電体260の底面と重なる領域と、を有する。
 酸化物230は、絶縁体224の上に配置された酸化物230aと、酸化物230aの上に配置された酸化物230bと、酸化物230bの上に配置され、少なくとも一部が酸化物230bに接する酸化物230cと、酸化物230cの上に配置された酸化物230dと、を有することが好ましい。
 なお、トランジスタ200では、酸化物230が、酸化物230a、酸化物230b、酸化物230c、および酸化物230dの4層を積層する構成について示しているが、本実施の形態はこれに限られるものではない。例えば、酸化物230bの単層、酸化物230aと酸化物230bの2層構造、酸化物230bと酸化物230cの2層構造、酸化物230a、酸化物230b、および酸化物230cの3層構造、酸化物230a、酸化物230b、および酸化物230dの3層構造、または5層以上の積層構造を設ける構成にしてもよいし、酸化物230a、酸化物230b、酸化物230c、および酸化物230dのそれぞれが積層構造を有していてもよい。
 導電体260は、第1のゲート(トップゲートともいう。)電極として機能し、導電体205は、第2のゲート(バックゲートともいう。)電極として機能する。また、絶縁体250、絶縁体224、および絶縁体222は、ゲート絶縁体として機能する。また、導電体242aは、ソース電極またはドレイン電極の一方として機能し、導電体242bは、ソース電極またはドレイン電極の他方として機能する。また、酸化物230はチャネル形成領域として機能する。
 ここで、図1Bにおけるチャネル形成領域近傍の拡大図を図2に示す。図2に示すように、酸化物230は、トランジスタ200のチャネル形成領域として機能する領域234と、領域234を挟むように設けられ、ソース領域またはドレイン領域として機能する、領域236aおよび領域236bと、を有する。領域234は、少なくとも一部が導電体260と重畳している。酸化物230b上には導電体242a、および導電体242bが設けられており、領域236aの導電体242a近傍、および領域236bの導電体242b近傍に、より低抵抗な領域が形成されている。
 ソース領域またはドレイン領域として機能する領域236aおよび領域236bは、酸素濃度が低い、水素、窒素、金属元素などの不純物を含む、などによりキャリア濃度が増加し、低抵抗化した領域である。すなわち、領域236aおよび領域236bは、領域234と比較して、キャリア濃度が高く、低抵抗な領域である。また、チャネル形成領域として機能する領域234は、領域236aおよび領域236bよりも、酸素濃度が高い、不純物濃度が低い、などにより、キャリア濃度が低く、高抵抗な領域である。また、領域234と領域236a(領域236b)の間に、酸素濃度が、領域236a(領域236b)の酸素濃度と同等、またはそれよりも高く、領域234の酸素濃度と同等、またはそれよりも低い、領域が形成されていてもよい。
 また、図2では、領域234のチャネル長方向の幅が導電体260の幅と一致しているが、本実施の形態は、これに限られるものではない。領域234の幅が導電体260の幅より狭くなる場合、または領域234の幅が導電体260の幅より広くなる場合もある。
 また、酸化物230において、各領域の境界を明確に検出することが困難な場合がある。各領域内で検出される水素、窒素、金属元素などの不純物の濃度は、領域ごとの段階的な変化に限らず、各領域内でも連続的に変化していてもよい。つまり、チャネル形成領域に近い領域であるほど、水素、窒素、金属元素などの不純物の濃度が減少していればよい。
 また、領域234の酸素濃度を高くするためには、酸化物半導体の近傍に、加熱により脱離する酸素(以下、過剰酸素と呼ぶ場合がある。)を含む絶縁体を設け、熱処理を行うことで、当該絶縁体から酸化物半導体に酸素を供給できる構成にすればよい。これにより、酸化物半導体中のチャネル形成領域に含まれる酸素欠損を、供給された酸素により修復することができる。さらに、供給された酸素が酸化物半導体中に残存した水素と反応することで、当該水素をHOとして除去する(脱水化する)ことができる。これにより、酸化物半導体にVHが形成されるのを抑制することができる。
 しかしながら、ソース領域またはドレイン領域に過剰な量の酸素が供給されると、ソース領域またはドレイン領域のキャリア濃度が低減し、トランジスタ200のオン電流の低下、電界効果移動度の低下などを引き起こすおそれがある。さらに、ソース領域またはドレイン領域に供給される酸素の量が基板面内で不均一になることで、トランジスタを有する半導体装置の特性にばらつきが生じることになる。
 よって、酸化物半導体中において、チャネル形成領域として機能する領域234は、キャリア濃度が低減され、i型化または実質的にi型化されていることが好ましいが、ソース領域またはドレイン領域として機能する領域236aおよび領域236bは、キャリア濃度が高く、n型化していることが好ましい。
 トランジスタ200は、チャネル形成領域を含む酸化物230(酸化物230a、酸化物230b、酸化物230c、および酸化物230d)に、上述した金属酸化物を用いることが好ましい。特に、酸化物230bに上述した金属酸化物を用いることが好ましい。
 上述した金属酸化物を酸化物230bに用いることで、チャネル形成領域における水素の拡散が抑制され、ソース領域からドレイン領域、または、ドレイン領域からソース領域への水素の拡散を抑制することができる。よって、酸化物半導体中において、i型化または実質的にi型化した領域と、n型化した領域と、を保持することができる。したがって、信頼性が良好なトランジスタを有する半導体装置を作製することができる。また、トランジスタ特性のばらつきが少ない半導体装置を作製することができる。
 なお、上述した金属酸化物を、チャネル長が微細化されたトランジスタに用いると好適である。上述した金属酸化物を用いることで、チャネル長が微細化されたトランジスタにおいても、ソース領域からドレイン領域、または、ドレイン領域からソース領域への水素の拡散を防ぐことができる。よって、酸化物半導体中の、i型化または実質的にi型化した領域と、n型化した領域と、を保持することができる。具体的には、チャネル長を500nm以下、好ましくは300nm以下、さらに好ましくは150nm以下とすることが可能となる。もちろん、チャネル長が500nmよりも大きいトランジスタに上述した金属酸化物を用いても構わない。
 また、上述した金属酸化物は、結晶性の高い、緻密な構造を有することで、金属酸化物中の酸素の拡散を抑制することができる。上述した金属酸化物を酸化物230bに用いることで、酸化物230b中の酸素の拡散が抑制される。よって、酸化物230cを介して領域234に供給された酸素が、ソース領域またはドレイン領域として機能する領域236aおよび領域236bへ拡散するのを抑制することができる。これにより、領域234と領域236aまたは領域236bとの間にオフセット領域が形成されるのを抑制し、オン電流が大きいトランジスタを作製することができる。
 また、酸化物230b中の酸素の拡散が抑制されることで、酸化物243a(酸化物243b)を介して、酸化物230bと接する導電体242a(導電体242b)に酸素が拡散するのを抑制することができる。よって、導電体242aおよび導電体242bの酸化を抑制し、トランジスタと配線とのコンタクト抵抗の増加を抑制することができる。よって、トランジスタに良好な電気特性および信頼性を与えることができる。
 なお、上述した金属酸化物を酸化物230aに用いてもよい。上述した金属酸化物を酸化物230aに用いることで、酸化物230aよりも下方に形成された構造物から、酸化物230bへの水素の拡散を抑制することができる。
 また、上述した金属酸化物を酸化物230cに用いてもよい。上述した金属酸化物を酸化物230cに用いることで、酸化物230cよりも上方に形成された構造物から、酸化物230bへの不純物の拡散を抑制することができる。
 以上よりトランジスタのチャネル形成領域に、上述した金属酸化物を用いることで、電気特性の変動が抑制され、安定した電気特性を実現するとともに、信頼性を向上させたトランジスタを提供することができる。
 酸化物230は、化学組成が異なる複数の酸化物層の積層構造を有することが好ましい。また、酸化物230は、酸素以外に共通の元素を有する(主成分とする)複数の酸化物層の積層構造を有することが好ましい。
 具体的には、酸化物230aまたは酸化物230dに用いる金属酸化物における、Inに対する元素Mの原子数比が、酸化物230bまたは酸化物230cに用いる金属酸化物における、Inに対する元素Mの原子数比より大きいことが好ましい。Inに対する元素Mの原子数比が大きくなるほど、不純物または酸素の拡散を抑制しやすくなる。よって、酸化物230b下に酸化物230aを有することで、酸化物230aよりも下方に形成された構造物から、酸化物230bへの不純物の拡散を抑制することができる。また、酸化物230c上に酸化物230dを有することで、酸化物230dよりも上方に形成された構造物から、酸化物230cへの不純物の拡散を抑制することができる。
 別言すると、酸化物230bまたは酸化物230cに用いる金属酸化物における、元素Mに対するInの原子数比が、酸化物230aまたは酸化物230dに用いる金属酸化物における、元素Mに対するInの原子数比より大きいことが好ましい。インジウムの含有量が多い金属酸化物をチャネル形成領域に用いることで、トランジスタのオン電流を増大することができる。このとき、キャリアの主たる経路は、酸化物230b、酸化物230cまたはその近傍、例えば、酸化物230bと酸化物230cとの界面になる。また、酸化物230b、および酸化物230cが、酸素以外に共通の元素を有する(主成分とする)ことで、酸化物230bと酸化物230cとの界面における欠陥準位密度を低くすることができるため、界面散乱によるキャリア伝導への影響が小さく、高いオン電流が得られる。
 また、酸化物230b、酸化物230cまたはその近傍、例えば、酸化物230bと酸化物230cとの界面をキャリアの主たる経路とするためには、酸化物230bおよび酸化物230cの伝導帯下端は、酸化物230aおよび酸化物230dの伝導帯下端より真空準位から離れていることが好ましい。言い換えると、酸化物230bおよび酸化物230cの電子親和力は、酸化物230aおよび酸化物230dの電子親和力より大きいことが好ましい。
 酸化物230bおよび酸化物230cは、結晶性を有することが好ましい。特に、酸化物230bおよび酸化物230cとして、上述したCAAC−OSを用いることが好ましい。また、酸化物230dが結晶性を有する構成にしてもよい。
 CAAC−OSを、酸化物230bまたは酸化物230cに用いることで、酸化物半導体中のチャネルが形成される領域で、不純物、および酸素欠損の低減を図ることができる。これにより、電気特性の変動が抑制され、安定した電気特性を実現するとともに、信頼性を向上させたトランジスタを提供することができる。
 また、ソース電極またはドレイン電極による、酸化物230bからの酸素の引き抜きを抑制することができる。これにより、熱処理を行っても、酸化物230bから酸素が引き抜かれることを低減できるため、トランジスタ200は、製造工程における高い温度(所謂サーマルバジェット)に対して安定である。
 また、CAAC−OSは、上記金属酸化物が有する結晶のc軸と垂直方向に酸素を移動させやすい性質を有する。したがって、酸化物230cが有する酸素を、酸化物230bに効率的に供給することができる。
 CAAC−OSは、結晶性の高い、緻密な構造を有しており、不純物や欠陥(酸素欠損など)が少ない金属酸化物である。特に、金属酸化物の形成後に、金属酸化物が多結晶化しない程度の温度(例えば、400℃以上600℃以下)で加熱処理することで、CAAC−OSをより結晶性の高い、緻密な構造にすることができる。このようにして、CAAC−OSの密度をより高めることで、当該CAAC−OS中の不純物または酸素の拡散をより低減することができる。
 また、酸化物230bとして、上述した金属酸化物を用いることで、酸化物230b中の、不純物、および酸素の拡散を低減することができる。よって、酸化物230bの領域234に供給された酸素が、酸化物230bの領域236aおよび領域236bに拡散するのを低減することができる。
 以上のようにして、チャネル形成領域として機能する領域234に選択的に酸素を供給して、領域234のi型化または実質的にi型化を図り、且つソース領域またはドレイン領域として機能する領域236aおよび領域236bに拡散する酸素を抑制し、領域236aおよび領域236bのn型化を維持することができる。これにより、トランジスタ200の電気特性の変動を抑制し、基板面内でトランジスタ200の電気特性がばらつくのを抑制することができる。
 また、酸化物230dは、酸化物230cに用いられる金属酸化物を構成する金属元素の少なくとも一つを含むことが好ましく、当該金属元素を全て含むことがより好ましい。例えば、酸化物230cとして、In−M−Zn酸化物、In−Zn酸化物、または酸化インジウムを用い、酸化物230dとして、In−M−Zn酸化物、M−Zn酸化物、または元素Mの酸化物を用いるとよい。これにより、酸化物230cと酸化物230dとの界面における欠陥準位密度を低くすることができる。
 また、酸化物230dは、酸化物230cより、酸素の拡散または透過を抑制する金属酸化物であることが好ましい。絶縁体250と酸化物230cとの間に酸化物230dを設けることで、絶縁体280に含まれる酸素が、絶縁体250に拡散するのを抑制することができる。したがって、当該酸素は、酸化物230cを介して、酸化物230bに効率的に供給することができる。また、当該酸素が絶縁体250を介して導電体260に供給され、導電体260が酸化するのを抑制することができる。
 また、酸化物230dに用いる金属酸化物において、主成分である金属元素に対するInの原子数比を、酸化物230cに用いる金属酸化物における、主成分である金属元素に対するInの原子数比より小さくすることで、Inが絶縁体250側に拡散するのを抑制することができる。絶縁体250は、ゲート絶縁体として機能するため、Inが絶縁体250などに混入した場合、トランジスタの特性不良となる。したがって、酸化物230cと絶縁体250との間に酸化物230dを設けることで、信頼性の高い半導体装置を提供することが可能となる。
 ここで、酸化物230a、酸化物230b、酸化物230c、および酸化物230dの接合部において、伝導帯下端はなだらかに変化する。換言すると、酸化物230a、酸化物230b、酸化物230c、および酸化物230dの接合部における伝導帯下端は、連続的に変化または連続接合するともいうことができる。このようにするためには、酸化物230aと酸化物230bとの界面、酸化物230bと酸化物230cとの界面、および酸化物230cと酸化物230dとの界面に形成される混合層の欠陥準位密度を低くするとよい。
 例えば、酸化物230aと酸化物230b、酸化物230bと酸化物230c、酸化物230cと酸化物230dが、酸素以外に共通の元素を主成分として有することで、欠陥準位密度が低い混合層を形成することができる。例えば、酸化物230bがIn−M−Zn酸化物の場合、酸化物230a、酸化物230c、および酸化物230dとして、In−M−Zn酸化物、M−Zn酸化物、元素Mの酸化物、In−Zn酸化物、酸化インジウムなどを用いるとよい。
 具体的には、酸化物230aとして、In:M:Zn=1:3:4[原子数比]もしくはその近傍の組成、またはIn:M:Zn=1:1:0.5[原子数比]もしくはその近傍の組成の金属酸化物を用いればよい。また、酸化物230b、および酸化物230cとして、In:M:Zn=1:1:1[原子数比]もしくはその近傍の組成、またはIn:M:Zn=4:2:3[原子数比]もしくはその近傍の組成の金属酸化物を用いればよい。また、酸化物230dとして、In:M:Zn=1:3:4[原子数比]もしくはその近傍の組成、M:Zn=2:1[原子数比]もしくはその近傍の組成、またはM:Zn=2:5[原子数比]もしくはその近傍の組成の金属酸化物、または、元素Mの酸化物を用いればよい。なお、近傍の組成とは、所望の原子数比の±30%の範囲を含む。また、元素Mとして、ガリウムを用いることが好ましい。
 酸化物230a、酸化物230b、酸化物230c、および酸化物230dを上述の構成とすることで、酸化物230aと酸化物230bとの界面、酸化物230bと酸化物230cとの界面、および酸化物230cと酸化物230dとの界面における欠陥準位密度を低くすることができる。そのため、界面散乱によるキャリア伝導への影響が小さくなり、トランジスタ200は大きいオン電流、および高い周波数特性を得ることができる。
 また、トランジスタのチャネル長方向の断面視において、酸化物230bに溝部を設け、当該溝部に、CAAC−OSを有する酸化物230cを埋め込むことが好ましい。このとき、酸化物230cは、当該溝部の内壁(側壁、および底面)を覆うように配置される。
 また、酸化物230bの溝部の深さは、酸化物230cの膜厚と概略一致することが好ましい。言い換えると、酸化物230bと重なる領域の酸化物230cの上面が、酸化物230bと酸化物243aまたは酸化物243bの界面と概略一致して配置されることが好ましい。例えば、絶縁体222の底面を基準としたとき、酸化物230bと酸化物243aまたは酸化物243bの界面の高さと、酸化物230cと酸化物230dの界面の高さの差が、酸化物230cの膜厚以下であることが好ましく、酸化物230cの膜厚の半分以下であることがより好ましい。
 上記構成にすることで、トランジスタにおいて、VHなどの欠陥や不純物の影響を低減して、チャネルを酸化物230cに形成することができる。これにより、トランジスタに良好な電気特性を付与することができる。さらに、トランジスタ特性のばらつきが少なく、信頼性が良好な半導体装置を提供することができる。
 また、酸化物230bと酸化物230cの界面、およびその近傍における不純物が、低減または除去されていることが好ましい。元素Mがアルミニウムでない場合、特に、アルミニウム、シリコンなどの不純物は、酸化物230cおよび酸化物230bの結晶性またはc軸配向性の向上を阻害するため、低減または除去されていることが好ましい。例えば、酸化物230bと酸化物230cの界面、およびその近傍における、アルミニウム原子の濃度が、2.0原子%以下が好ましく、1.5原子%以下がより好ましく、1.0原子%以下がさらに好ましい。
 なお、アルミニウム、シリコンなどの不純物により結晶性またはc軸配向性の向上が阻害され、擬似非晶質酸化物半導体(a−like OS:amorphous−like oxide semiconductor)となった金属酸化物の領域を、非CAAC領域と呼ぶ場合がある。非CAAC領域ではVHが多量に形成され、トランジスタがノーマリーオン化しやすくなる蓋然性が高い。以上より、非CAAC領域は、縮小または除去されていることが好ましい。
 これに対して、CAAC構造を有する酸化物230bおよび酸化物230cにおいては、緻密な結晶構造が形成されているので、VHは安定に存在しにくくなる。さらに、後述する加酸素化処理において、過剰酸素を酸化物230bおよび酸化物230cに供給することで、酸化物230bおよび酸化物230c中のVH、およびVを低減することができる。このように、酸化物230bおよび酸化物230cがCAAC構造を有することで、トランジスタのノーマリーオン化を抑制することができる。
 なお、図2では、導電体260等を埋め込む開口の側面が、酸化物230bの溝部も含めて、酸化物230bの被形成面に対して概略垂直である構成について示したが、本実施の形態はこれに限られるものではない。当該開口の底部が緩やかな曲面を有する、U字型の形状となってもよい。
 ここで、酸化物230cにおいて、CAAC構造のc軸は、酸化物230cの被形成面または上面に概略垂直な方向を向いていることが好ましい。よって、上記開口の底面および側面に対して概略平行になるように結晶の層が伸長した領域を有する。なお、酸化物230dも酸化物230cと同様の結晶構造を有するとより好ましい。
 また、上記溝部内の酸化物230cのCAAC構造のa−b面と、酸化物230bのCAAC構造のa−b面のなす角は、60度以下であることが好ましく、45度以下であることがより好ましく、30度以下であることがさらに好ましい。このように、上記溝部内の酸化物230cのCAAC構造のa−b面と、酸化物230bのCAAC構造のa−b面のなす角を小さくすることで、当該溝部において、酸化物230cの結晶性を高くすることができる。
 なお、非CAAC領域からなる酸化物は、酸化物230b、酸化物243a、酸化物230c、および酸化物230dに囲まれるように形成される場合に限られず、酸化物230bと酸化物230cに挟まれるように形成される場合もある。
 また、図1Cに示すように、トランジスタ200のチャネル幅方向の断面視において、酸化物230bの側面と酸化物230bの上面との間に、湾曲面を有してもよい。つまり、当該側面の端部と当該上面の端部は、湾曲してもよい(以下、ラウンド状ともいう。)。
 上記湾曲面での曲率半径は、0nmより大きく、導電体242aまたは導電体242bと重なる領域の酸化物230bの膜厚より小さい、または、酸化物230bの上面の、上記湾曲面を有さない領域の長さの半分より小さいことが好ましい。上記湾曲面での曲率半径は、具体的には、0nmより大きく20nm以下、好ましくは1nm以上15nm以下、さらに好ましくは2nm以上10nm以下とする。このような形状にすることで、後の工程で形成する絶縁体250および導電体260の、当該溝部への被覆性を高めることができる。また、酸化物230bの上面の、上記湾曲面を有さない領域の長さの減少を防ぎ、トランジスタ200のオン電流、移動度の低下を抑制することができる。したがって、良好な電気特性を有する半導体装置を提供することができる。
 なお、酸化物230cは、トランジスタ200毎に設けてもよい。つまり、トランジスタ200の酸化物230cと、当該トランジスタ200に隣接するトランジスタ200の酸化物230cと、は、接しなくてもよい。また、トランジスタ200の酸化物230cと、当該トランジスタ200に隣接するトランジスタ200の酸化物230cと、を、離隔してもよい。別言すると、酸化物230cが、トランジスタ200と、当該トランジスタ200に隣接するトランジスタ200との間に配置されない構成としてもよい。
 複数のトランジスタ200がチャネル幅方向に配置されている半導体装置において、上記構成にすることで、トランジスタ200に酸化物230cがそれぞれ独立して設けられる。よって、トランジスタ200と、当該トランジスタ200に隣接するトランジスタ200との間に、寄生トランジスタが生じるのを抑制し、導電体260に沿ったリークパスが生じるのを抑制することができる。したがって、良好な電気特性を有し、かつ、微細化または高集積化が可能な半導体装置を提供することができる。
 例えば、トランジスタ200のチャネル幅方向において、互いに向かい合う、トランジスタ200の酸化物230cの側端部と、当該トランジスタ200に隣接するトランジスタ200の酸化物230cの側端部との距離をLとして表すと、Lを0nmよりも大きくする。また、トランジスタ200のチャネル幅方向において、互いに向かい合う、トランジスタ200の酸化物230aの側端部と、当該トランジスタ200に隣接するトランジスタ200の酸化物230aの側端部との距離をLとして表すと、Lに対するLの比(L/L)の値は、好ましくは0より大きく1未満、より好ましくは0.1以上0.9以下、さらに好ましくは0.2以上0.8以下である。なお、Lは、互いに向かい合う、トランジスタ200の酸化物230bの側端部と、当該トランジスタ200に隣接するトランジスタ200の酸化物230bの側端部との距離であってもよい。
 上記のLに対するLの比(L/L)を小さくすることで、酸化物230cが、トランジスタ200と、当該トランジスタ200に隣接するトランジスタ200との間に配置されない領域の位置ずれが生じても、トランジスタ200の酸化物230cと、当該トランジスタ200に隣接するトランジスタ200の酸化物230cと、を、離隔することができる。
 また、上記のLに対するLの比(L/L)を大きくすることで、トランジスタ200と、当該トランジスタ200に隣接するトランジスタ200との間隔を狭めても、最小加工寸法の幅を確保することができ、半導体装置のさらなる微細化または高集積化を図ることができる。
 なお、導電体260、絶縁体250のそれぞれは、隣接するトランジスタ200間で共通して用いられてもよい。つまり、トランジスタ200の導電体260は、当該トランジスタ200に隣接するトランジスタ200の導電体260と連続して設けられた領域を有する。また、トランジスタ200の絶縁体250は、当該トランジスタ200に隣接するトランジスタ200の絶縁体250と連続して設けられた領域を有する。
 また、上記構成とすることで、酸化物230dは、トランジスタ200と、当該トランジスタ200に隣接するトランジスタ200との間に、絶縁体224に接する領域を有する。なお、トランジスタ200の酸化物230dは、当該トランジスタ200に隣接するトランジスタ200の酸化物230dと、離隔する構成にしてもよい。このとき、絶縁体250は、トランジスタ200と、当該トランジスタ200に隣接するトランジスタ200との間に、絶縁体224に接する領域を有する。
 絶縁体212、絶縁体214、絶縁体254、絶縁体282、絶縁体283、絶縁体284、および絶縁体286は、水、水素などの不純物が、基板側から、または、トランジスタ200の上方からトランジスタ200に拡散するのを抑制するバリア絶縁膜として機能することが好ましい。したがって、絶縁体212、絶縁体214、絶縁体254、絶縁体282、絶縁体283、絶縁体284、および絶縁体286は、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(NO、NO、NOなど)、銅原子などの不純物の拡散を抑制する機能を有する(上記不純物が透過しにくい)絶縁性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する(上記酸素が透過しにくい)絶縁性材料を用いることが好ましい。
 なお、本明細書において、バリア絶縁膜とは、バリア性を有する絶縁膜のことを指す。本明細書において、バリア性とは、対応する物質の拡散を抑制する機能(透過性が低いともいう)とする。または、対応する物質を、捕獲、および固着する(ゲッタリングともいう)機能とする。
 例えば、絶縁体212、絶縁体283、および絶縁体284として、窒化シリコンなどを用い、絶縁体214、絶縁体254、および絶縁体282として、酸化アルミニウムなどを用いることが好ましい。これにより、水、水素などの不純物が絶縁体212、および絶縁体214を介して、基板側からトランジスタ200側に拡散するのを抑制することができる。また、絶縁体224などに含まれる酸素が、絶縁体212、および絶縁体214を介して、基板側に拡散するのを抑制することができる。この様に、トランジスタ200を、水、水素などの不純物、および酸素の拡散を抑制する機能を有する絶縁体212、絶縁体214、絶縁体254、絶縁体282、絶縁体283、および絶縁体284で取り囲む構造とすることが好ましい。
 また、絶縁体212、絶縁体284、および絶縁体286の抵抗率を低くすることが好ましい場合がある。例えば、絶縁体212、絶縁体284、および絶縁体286の抵抗率を概略1×1013Ωcmとすることで、半導体装置作製工程のプラズマ等を用いる処理において、絶縁体212、絶縁体284、および絶縁体286が、導電体205、導電体242a、導電体242b、導電体260、導電体246a、または導電体246bのチャージアップを緩和することができる場合がある。絶縁体212、絶縁体284、および絶縁体286の抵抗率は、好ましくは、1×1010Ωcm以上1×1015Ωcm以下とする。
 なお、絶縁体283または絶縁体284は、必ずしも設けなくてもよい。
 絶縁体216、および絶縁体280は、絶縁体214よりも誘電率が低いことが好ましい。誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。例えば、絶縁体216、および絶縁体280として、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンなどを適宜用いればよい。特に、酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため好ましい。特に、酸化シリコン、酸化窒化シリコン、空孔を有する酸化シリコンなどの材料は、加熱により脱離する酸素を含む領域を容易に形成することができるため好ましい。
 導電体205(導電体205a、および導電体205b)は、第2のゲート電極として機能する場合がある。その場合、導電体205に印加する電位を、導電体260に印加する電位と、連動させず、独立して変化させることで、トランジスタ200のしきい値電圧(Vth)を制御することができる。特に、導電体205に負の電位を印加することにより、トランジスタ200のVthをより大きくし、オフ電流を低減することが可能となる。したがって、導電体205に負の電位を印加したほうが、印加しない場合よりも、導電体260に印加する電位が0Vのときのドレイン電流を小さくすることができる。
 導電体205は、酸化物230、および導電体260と、重なるように配置する。
 なお、導電体205は、図1Aに示すように、酸化物230の導電体242aおよび導電体242bと重ならない領域の大きさよりも、大きく設けるとよい。特に、図1Cに示すように、導電体205は、酸化物230aおよび酸化物230bのチャネル幅方向と交わる端部よりも外側の領域においても、延伸していることが好ましい。つまり、酸化物230のチャネル幅方向における側面の外側において、導電体205と、導電体260とは、絶縁体を介して重畳していることが好ましい。当該構成を有することで、第1のゲート電極として機能する導電体260の電界と、第2のゲート電極として機能する導電体205の電界によって、酸化物230のチャネル形成領域を電気的に取り囲むことができる。本明細書において、第1のゲート電極、および第2のゲート電極の電界によって、チャネル形成領域を電気的に取り囲むトランジスタの構造を、surrounded channel(S−channel)構造とよぶ。
 なお、本明細書等において、S−channel構造のトランジスタとは、一対のゲート電極の一方および他方の電界によって、チャネル形成領域を電気的に取り囲むトランジスタの構造を表す。また、本明細書等で開示するS−channel構造は、Fin型構造およびプレーナ型構造とは異なる。S−channel構造を採用することで、短チャネル効果に対する耐性を高める、別言すると短チャネル効果が発生し難いトランジスタとすることができる。
 また、図1Cに示すように、導電体205は延伸させて、配線としても機能させている。ただし、これに限られることなく、導電体205の下に、配線として機能する導電体を設ける構成にしてもよい。また、導電体205は、必ずしも各トランジスタに一個ずつ設ける必要はない。例えば、導電体205を複数のトランジスタで共有する構成にしてもよい。
 ここで、導電体205aは、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(NO、NO、NOなど)、銅原子などの不純物の拡散を抑制する機能を有する導電性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する導電性材料を用いることが好ましい。
 導電体205aに、酸素の拡散を抑制する機能を有する導電性材料を用いることにより、導電体205bが酸化して導電率が低下することを抑制することができる。酸素の拡散を抑制する機能を有する導電性材料としては、例えば、タンタル、窒化タンタル、ルテニウム、酸化ルテニウムなどを用いることが好ましい。したがって、導電体205aは、上記導電性材料を単層または積層とすればよい。例えば、導電体205aは、タンタル、窒化タンタル、ルテニウム、または酸化ルテニウムと、チタンまたは窒化チタンとの積層としてもよい。
 また、導電体205bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。なお、導電体205bを単層で図示したが、積層構造としてもよく、例えば、チタンまたは窒化チタンと、当該導電性材料との積層としてもよい。
 なお、トランジスタ200では、導電体205は、導電体205aと導電体205bとを積層する構成について示しているが、本実施の形態はこれに限られるものではない。例えば、導電体205は、単層、または3層以上の積層構造として設ける構成にしてもよい。構造体が積層構造を有する場合、形成順に序数を付与し、区別する場合がある。
 絶縁体222は、水素(例えば、水素原子、水素分子などの少なくとも一)の拡散を抑制する機能を有することが好ましい。また、絶縁体222は、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有することが好ましい。例えば、絶縁体222は、絶縁体224よりも水素および酸素の一方または双方の拡散を抑制する機能を有することが好ましい。
 絶縁体222は、絶縁性材料であるアルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を用いるとよい。アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体は、酸素、水素、および水に対するバリア性を有する。当該絶縁体として、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などを用いることが好ましい。このような材料を用いて絶縁体222を形成した場合、絶縁体222は、酸化物230から基板側への酸素の放出や、トランジスタ200の周辺部から酸化物230への水素等の不純物の拡散を抑制する層として機能する。よって、絶縁体222を設けることで、水素等の不純物が、トランジスタ200の内側へ拡散することを抑制し、酸化物230中の酸素欠損の生成を抑制することができる。また、導電体205が、絶縁体224や、酸化物230が有する酸素と反応することを抑制することができる。
 または、上記絶縁体に、例えば、酸化アルミニウム、酸化ビスマス、酸化ゲルマニウム、酸化ニオブ、酸化シリコン、酸化チタン、酸化タングステン、酸化イットリウム、酸化ジルコニウムを添加してもよい。または、これらの絶縁体を窒化処理してもよい。また、絶縁体222は、これらの絶縁体に酸化シリコン、酸化窒化シリコンまたは窒化シリコンを積層して用いてもよい。
 また、絶縁体222は、例えば、酸化アルミニウム、酸化ハフニウム、酸化タンタル、酸化ジルコニウム、チタン酸ジルコン酸鉛(PZT)、チタン酸ストロンチウム(SrTiO)、(Ba,Sr)TiO(BST)などのいわゆるhigh−k材料を含む絶縁体を単層または積層で用いてもよい。トランジスタの微細化、および高集積化が進むと、ゲート絶縁体の薄膜化により、リーク電流などの問題が生じる場合がある。ゲート絶縁体として機能する絶縁体にhigh−k材料を用いることで、物理膜厚を保ちながら、トランジスタ動作時のゲート電位の低減が可能となる。
 酸化物230と接する絶縁体224は、加熱により酸素を脱離することが好ましい。例えば、絶縁体224は、酸化シリコン、酸化窒化シリコンなどを適宜用いればよい。酸素を含む絶縁体を酸化物230に接して設けることにより、酸化物230中の酸素欠損を低減し、トランジスタ200の信頼性を向上させることができる。
 絶縁体224として、具体的には、化学量論的組成よりも酸素が過剰に存在する領域(以下、過剰酸素領域ともいう)、または過剰酸素を含む絶縁体材料を用いることが好ましい。過剰酸素領域または過剰酸素を含む酸化膜とは、TDS(Thermal Desorption Spectroscopy)分析にて、酸素分子の脱離量が1.0×1018molecules/cm以上、好ましくは1.0×1019molecules/cm以上、さらに好ましくは2.0×1019molecules/cm以上、または3.0×1020molecules/cm以上である酸化膜である。なお、上記TDS分析時における膜の表面温度は100℃以上700℃以下、または100℃以上400℃以下の範囲が好ましい。
 また、上記過剰酸素領域を有する絶縁体と、酸化物230と、を接して加熱処理、マイクロ波処理、またはRF処理のいずれか一または複数の処理を行っても良い。当該処理を行うことで、酸化物230中の水、または水素を除去することができる。なお、水素の一部は、導電体242aおよび導電体242bに拡散または捕獲(ゲッタリングともいう)される場合がある。
 上記マイクロ波処理は、例えば、高密度プラズマを発生させる電源を有する装置、または、基板側にRFを印加する電源を有する装置を用いると好適である。例えば、酸素を含むガスを用い、且つ高密度プラズマを用いることより、高密度の酸素ラジカルを生成することができ、基板側にRFを印加することで、高密度プラズマによって生成された酸素ラジカルを、効率よく酸化物230、または酸化物230近傍の絶縁体中に導入することができる。また、上記マイクロ波処理は、圧力を133Pa以上、好ましくは200Pa以上、さらに好ましくは400Pa以上とすればよい。また、マイクロ波処理を行う装置内に導入するガスとして、例えば、酸素と、アルゴンとを用い、酸素流量比(O/(O+Ar))が50%以下、好ましくは10%以上30%以下でマイクロ波処理を行うとよい。
 また、トランジスタ200の作製工程中において、酸化物230の表面が露出した状態で、加熱処理を行うと好適である。当該加熱処理は、例えば、100℃以上450℃以下、より好ましくは350℃以上400℃以下で行えばよい。なお、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気、または酸化性ガスを10ppm以上、1%以上、もしくは10%以上含む雰囲気で行う。例えば、加熱処理は酸素雰囲気で行うことが好ましい。これにより、酸化物230に酸素を供給して、酸素欠損の低減を図ることができる。また、加熱処理は減圧状態で行ってもよい。または、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気で加熱処理した後に、脱離した酸素を補うために、酸化性ガスを10ppm以上、1%以上、または10%以上含む雰囲気で行ってもよい。または、酸化性ガスを10ppm以上、1%以上、または10%以上含む雰囲気で加熱処理した後に、連続して窒素ガスもしくは不活性ガスの雰囲気で加熱処理を行っても良い。
 なお、酸化物230に加酸素化処理を行うことで、酸化物230中の酸素欠損を、供給された酸素により修復させる反応を促進させることができる。さらに、酸化物230中に残存した水素に供給された酸素が反応することで、当該水素をHOとして除去する(脱水化する)ことができる。これにより、酸化物230中に残存していた水素が酸素欠損に再結合してVHが形成されるのを抑制することができる。
 なお、絶縁体222、および絶縁体224のそれぞれが、2層以上の積層構造を有していてもよい。その場合、同じ材料からなる積層構造に限定されず、異なる材料からなる積層構造でもよい。
 酸化物243aおよび酸化物243bを、酸化物230b上に設けてもよい。
 酸化物243aおよび酸化物243bは、酸素の透過を抑制する機能を有することが好ましい。ソース電極やドレイン電極として機能する導電体242a(導電体242b)と酸化物230bとの間に酸素の透過を抑制する機能を有する酸化物243a(酸化物243b)を配置することで、導電体242a(導電体242b)と、酸化物230bとの間の電気抵抗が低減されるので好ましい。このような構成とすることで、トランジスタ200の電気特性およびトランジスタ200の信頼性を向上させることができる。なお、導電体242a(導電体242b)と酸化物230bの間の電気抵抗を十分低減できる場合、酸化物243a(酸化物243b)を設けない構成にしてもよい。
 酸化物243aおよび酸化物243bとして、元素Mを有する金属酸化物を用いてもよい。特に、元素Mは、アルミニウム、ガリウム、イットリウム、または錫を用いるとよい。酸化物243aおよび酸化物243bは、酸化物230bよりも元素Mの濃度が高いことが好ましい。また、酸化物243aおよび酸化物243bとして、酸化ガリウムを用いてもよい。また、酸化物243aおよび酸化物243bとして、In−M−Zn酸化物等の金属酸化物を用いてもよい。具体的には、酸化物243aおよび酸化物243bに用いる金属酸化物において、Inに対する元素Mの原子数比が、酸化物230bに用いる金属酸化物における、Inに対する元素Mの原子数比より大きいことが好ましい。また、酸化物243aおよび酸化物243bの膜厚は、0.5nm以上5nm以下が好ましく、より好ましくは1nm以上3nm以下、さらに好ましくは1nm以上2nm以下である。また、酸化物243aおよび酸化物243bは、結晶性を有すると好ましい。酸化物243aおよび酸化物243bが結晶性を有する場合、酸化物230中の酸素の放出を好適に抑制することが出来る。例えば、酸化物243aおよび酸化物243bが、六方晶などの結晶構造を有すると、酸化物230中の酸素の放出を抑制できる場合がある。
 導電体242aは酸化物243a上に設けられ、導電体242bは酸化物243b上に設けられる。
 導電体242aおよび導電体242bとして、例えば、タンタルを含む窒化物、チタンを含む窒化物、モリブデンを含む窒化物、タングステンを含む窒化物、タンタルおよびアルミニウムを含む窒化物、チタンおよびアルミニウムを含む窒化物などを用いることが好ましい。本実施の形態においては、タンタルを含む窒化物が特に好ましい。また、例えば、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物などを用いてもよい。これらの材料は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。
 導電体242a(導電体242b)の側面と導電体242a(導電体242b)の上面との間に、湾曲面を有する場合がある。つまり、側面の端部と上面の端部は、湾曲している場合がある。湾曲面は、例えば、導電体242aおよび導電体242bのそれぞれの端部において、曲率半径が、3nm以上10nm以下、好ましくは、5nm以上6nm以下とする。端部に角を有さないことで、以降の成膜工程における膜の被覆性が向上する。
 なお、酸化物243a(酸化物243b)を設けない場合、導電体242a(導電体242b)と、酸化物230bまたは酸化物230cとが接することで、酸化物230bまたは酸化物230c中の酸素が導電体242a(導電体242b)へ拡散し、導電体242a(導電体242b)が酸化することがある。導電体242aおよび導電体242bが酸化することで、導電体242aおよび導電体242bの導電率が低下する蓋然性が高い。なお、酸化物230bまたは酸化物230c中の酸素が導電体242aおよび導電体242bへ拡散することを、導電体242aおよび導電体242bが酸化物230bまたは酸化物230c中の酸素を吸収する、と言い換えることができる。
 また、酸化物230bまたは酸化物230c中の酸素が導電体242aおよび導電体242bへ拡散することで、導電体242aと酸化物230bとの間、および、導電体242bと酸化物230bとの間、または、導電体242aと酸化物230cとの間、および、導電体242bと酸化物230cとの間に層が形成される場合がある。当該層は、導電体242aまたは導電体242bよりも酸素を多く含むため、当該層は絶縁性を有すると推定される。このとき、導電体242aまたは導電体242bと、当該層と、酸化物230bまたは酸化物230cとの3層構造は、金属−絶縁体−半導体からなる3層構造とみなすことができ、MIS(Metal−Insulator−Semiconductor)構造、またはMIS構造を主としたダイオード接合構造とみることができる。
 なお、酸化物230b、酸化物230cなどに含まれる水素が、導電体242aまたは導電体242bに拡散する場合がある。特に、導電体242aおよび導電体242bに、タンタルを含む窒化物を用いることで、酸化物230b、酸化物230cなどに含まれる水素は、導電体242aまたは導電体242bに拡散しやすく、拡散した水素は、導電体242aまたは導電体242bが有する窒素と結合することがある。つまり、酸化物230b、酸化物230cなどに含まれる水素は、導電体242aまたは導電体242bに吸い取られる場合がある。
 絶縁体254は、酸化物230aの側面、酸化物230bの側面、酸化物243aの側面、酸化物243bの側面、導電体242aの側面、導電体242aの上面、導電体242bの側面、および導電体242bの上面を覆って設けられる。
 絶縁体254は、酸素の拡散を抑制する機能を有することが好ましい。例えば、絶縁体254は、絶縁体280よりも酸素の拡散を抑制する機能を有することが好ましい。絶縁体254として、例えば、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を成膜するとよい。
 また、絶縁体254は、バイアススパッタリング法によって、酸素を含む雰囲気にて酸化アルミニウム、または酸化ハフニウムを成膜することが好ましい。バイアススパッタリング法とは、基板にRF電力を印加しながらスパッタリングする方法である。基板にRF電力を印加することで、基板の電位はプラズマ電位に対して負電位(バイアス電位と言う。)となり、プラズマ中の+イオンは、このバイアス電位に加速されて基板に注入される。バイアス電位は、基板に印加するRF電力の大きさによって制御することができる。従って、バイアススパッタリング法によって、酸素を含む雰囲気にて酸化アルミニウム、または酸化ハフニウムを成膜することで絶縁体224に酸素を注入することができる。
 なお、バイアススパッタリング法では、基板に印加するRF電力の大きさによって、絶縁体254の下地となる絶縁体224へ注入する酸素量を制御することができる。たとえば、RF電力として、電力密度が0.31W/cm以上、好ましくは0.62W/cm以上、さらに好ましくは1.86W/cm以上のバイアスを基板に印加すればよい。つまり、絶縁体254を成膜する際のRF電力によって、トランジスタの特性に適する酸素量を変化させて注入することができる。また、トランジスタの信頼性向上に適する酸素量を注入することができる。また、RFの周波数は、10MHz以上が好ましい。代表的には、13.56MHzである。RFの周波数が高いほど基板へ与えるダメージを小さくすることができる。したがって、基板に印加するRF電力を調整することで、絶縁体224に注入する酸素量を制御できるため、絶縁体224に注入する酸素量を最適化できる。
 なお、バイアススパッタリング法において、基板に印加するバイアスは、RF電力に限られず、DC電圧でもよい。
 以上のように、絶縁体254は、下地となる膜へ酸素を注入する機能を有するが、絶縁体254自体は、酸素の透過を抑制する機能を有する。従って、のちの工程で絶縁体254上に絶縁体280を形成し、絶縁体280から酸素を拡散させたときに、絶縁体280から、酸化物230a、酸化物230b、酸化物243aおよび酸化物243bとなる酸化物層、ならびに、導電体242aおよび導電体242bとなる導電層に、酸素が直接拡散するのを防ぐことができる。
 上記のような絶縁体254を設けることで、酸化物230a、酸化物230b、酸化物243a、酸化物243b、導電体242a、および導電体242bを、絶縁体280から離隔することができる。よって、酸化物230a、酸化物230b、酸化物243a、酸化物243b、導電体242a、および導電体242bに、絶縁体280から酸素が直接拡散するのを抑制することができる。これにより、酸化物230のソース領域およびドレイン領域に過剰な酸素が供給されて、ソース領域およびドレイン領域のキャリア濃度が低減するのを防ぐことができる。また、導電体242aおよび導電体242bが過剰に酸化されて抵抗率が増大し、オン電流が低減するのを抑制することができる。
 絶縁体250は、酸化物230dの少なくとも一部に接して配置することが好ましい。絶縁体250として、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンなどを用いることができる。特に、酸化シリコン、および酸化窒化シリコンは熱に対し安定であるため好ましい。
 絶縁体250は、絶縁体224と同様に、加熱により酸素が放出される絶縁体を用いて形成することが好ましい。加熱により酸素が放出される絶縁体を、絶縁体250として、酸化物230dの少なくとも一部に接して設けることにより、酸化物230のチャネル形成領域に効果的に酸素を供給し、酸化物230のチャネル形成領域の酸素欠損を低減することができる。したがって、電気特性の変動が抑制され、安定した電気特性を実現するとともに、信頼性を向上させたトランジスタを提供することができる。また、絶縁体224と同様に、絶縁体250中の水、水素などの不純物濃度が低減されていることが好ましい。絶縁体250の膜厚は、1nm以上20nm以下とするのが好ましい。
 なお、図1Bおよび図1Cでは、絶縁体250を単層で図示したが、2層以上の積層構造としてもよい。なお、積層構造を有する絶縁体250の説明は、後述する。
 また、絶縁体250と導電体260との間に金属酸化物を設けてもよい。当該金属酸化物は、絶縁体250から導電体260への酸素の拡散を抑制することが好ましい。酸素の拡散を抑制する金属酸化物を設けることで、絶縁体250から導電体260への酸素の拡散が抑制される。つまり、酸化物230へ供給する酸素量の減少を抑制することができる。また、絶縁体250の酸素による導電体260の酸化を抑制することができる。
 なお、上記金属酸化物は、第1のゲート電極の一部としての機能を有することが好ましい。上記金属酸化物を有することで、導電体260からの電界の影響を弱めることなく、トランジスタ200のオン電流の向上を図ることができる。例えば、酸化物230として用いることができる金属酸化物を、上記金属酸化物として用いることができる。その場合、導電体260aをスパッタリング法で成膜することで、上記金属酸化物の電気抵抗値を低下させて導電体とすることができる。これをOC(Oxide Conductor)電極と呼ぶことができる。
 上記金属酸化物を有することで、導電体260からの電界の影響を弱めることなく、トランジスタ200のオン電流の向上を図ることができる。
 導電体260は、導電体260aと、導電体260aの上に配置された導電体260bと、を有することが好ましい。例えば、導電体260aは、導電体260bの底面および側面を包むように配置されることが好ましい。また、図1Bおよび図1Cに示すように、導電体260の上面は、絶縁体250の上面、酸化物230dの上面、および酸化物230cの上面と略一致して配置される。なお、図1Bおよび図1Cでは、導電体260は、導電体260aと導電体260bの2層構造として示しているが、単層構造でもよいし、3層以上の積層構造であってもよい。
 導電体260aは、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子、銅原子などの不純物の拡散を抑制する機能を有する導電性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する導電性材料を用いることが好ましい。
 また、導電体260aが酸素の拡散を抑制する機能を持つことにより、絶縁体250に含まれる酸素により、導電体260bが酸化して導電率が低下することを抑制することができる。酸素の拡散を抑制する機能を有する導電性材料としては、例えば、タンタル、窒化タンタル、ルテニウム、酸化ルテニウムなどを用いることが好ましい。
 また、導電体260は、配線としても機能するため、導電性が高い導電体を用いることが好ましい。例えば、導電体260bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることができる。また、導電体260bは積層構造としてもよく、例えば、チタン又は窒化チタンと上記導電性材料との積層構造としてもよい。
 また、トランジスタ200では、導電体260は、絶縁体280などに形成されている開口を埋めるように自己整合的に形成される。導電体260をこのように形成することにより、導電体242aと導電体242bとの間の領域に、導電体260を位置合わせすることなく確実に配置することができる。
 また、図1Cに示すように、トランジスタ200のチャネル幅方向において、導電体260の、導電体260と酸化物230bとが重ならない領域の底面は、酸化物230bの底面より低いことが好ましい。ゲート電極として機能する導電体260が、絶縁体250などを介して、酸化物230bのチャネル形成領域の側面および上面を覆う構成とすることで、導電体260の電界を酸化物230bのチャネル形成領域全体に作用させやすくなる。よって、トランジスタ200のオン電流を増大させ、周波数特性を向上させることができる。絶縁体222の底面を基準としたとき、酸化物230aおよび酸化物230bと、導電体260とが、重ならない領域における導電体260の底面の高さと、酸化物230bの底面の高さと、の差は、0nm以上100nm以下、好ましくは、3nm以上50nm以下、より好ましくは、5nm以上20nm以下とする。
 絶縁体280は、絶縁体254上に設けられる。また、絶縁体280の上面は、平坦化されていてもよい。
 また、絶縁体280中の水、水素などの不純物濃度は低減されていることが好ましい。また、絶縁体280は、水素濃度が低く、過剰酸素領域または過剰酸素を有することが好ましく、例えば、絶縁体216と同様の材料を用いて設けてもよい。また、絶縁体280は、上記の材料が積層された構造でもよく、例えば、スパッタリング法で成膜した酸化シリコンと、その上にCVD法で成膜した酸化窒化シリコンとの積層構造とすればよい。また、さらに上に窒化シリコンを積層してもよい。
 導電体240aおよび導電体240bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。
 また、導電体240aおよび導電体240bのそれぞれは積層構造としてもよい。導電体240aおよび導電体240bのそれぞれを積層構造とする場合、絶縁体284、絶縁体283、絶縁体282、絶縁体280、および絶縁体254と接する導電体には、水、水素などの不純物の透過を抑制する機能を有する導電性材料を用いることが好ましい。例えば、タンタル、窒化タンタル、チタン、窒化チタン、ルテニウム、酸化ルテニウムなどを用いることが好ましい。また、水、水素などの不純物の透過を抑制する機能を有する導電性材料は、単層または積層で用いてもよい。また、絶縁体284より上層に含まれる水、水素などの不純物が、導電体240aおよび導電体240bを通じて酸化物230に混入するのを抑制することができる。
 絶縁体241aおよび絶縁体241bとしては、例えば、窒化シリコン、酸化アルミニウム、窒化酸化シリコンなどの絶縁体を用いればよい。絶縁体241aおよび絶縁体241bは、絶縁体254に接して設けられるので、絶縁体280などに含まれる水、水素などの不純物が、導電体240aおよび導電体240bを通じて酸化物230に混入するのを抑制することができる。特に、窒化シリコンは水素に対するブロッキング性が高いので好適である。また、絶縁体280に含まれる酸素が導電体240aおよび導電体240bに吸収されるのを防ぐことができる。
 また、導電体240aの上面に接して配線として機能する導電体246a、および導電体240bの上面に接して配線として機能する導電体246bを配置してもよい。導電体246aおよび導電体246bは、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、当該導電体は、積層構造としてもよく、例えば、チタン又は窒化チタンと上記導電性材料との積層としてもよい。なお、当該導電体は、絶縁体に設けられた開口に埋め込むように形成してもよい。
 絶縁体286は、導電体246a上、導電体246b上、および絶縁体284上に設けられる。これにより、導電体246aの上面、導電体246aの側面、導電体246bの上面、および導電体246bの側面は、絶縁体286と接し、導電体246aの下面、および導電体246bの下面は、絶縁体284と接する。つまり、導電体246aおよび導電体246bのそれぞれは、絶縁体284、および絶縁体286で包まれる構成とすることができる。この様な構成とすることで、外方からの酸素の透過を抑制し、導電体246aおよび導電体246bの酸化を防止することができる。また、導電体246aおよび導電体246bから、水、水素などの不純物が外部に拡散することを防ぐことができるため好ましい。
<半導体装置の構成材料>
 以下では、半導体装置に用いることができる構成材料について説明する。
[基板]
 トランジスタ200を形成する基板としては、例えば、絶縁体基板、半導体基板、または導電体基板を用いればよい。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板(イットリア安定化ジルコニア基板など)、樹脂基板などがある。また、半導体基板としては、例えば、シリコン、ゲルマニウムを材料とした半導体基板、または炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板などがある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えば、SOI(Silicon On Insulator)基板などがある。導電体基板としては、黒鉛基板、金属基板、合金基板、導電性樹脂基板などがある。または、金属の窒化物を有する基板、金属の酸化物を有する基板などがある。さらには、絶縁体基板に導電体または半導体が設けられた基板、半導体基板に導電体または絶縁体が設けられた基板、導電体基板に半導体または絶縁体が設けられた基板などがある。または、これらの基板に素子が設けられたものを用いてもよい。基板に設けられる素子としては、容量素子、抵抗素子、スイッチ素子、発光素子、記憶素子などがある。
[絶縁体]
 絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。
 例えば、トランジスタの微細化、および高集積化が進むと、ゲート絶縁体の薄膜化により、リーク電流などの問題が生じる場合がある。ゲート絶縁体として機能する絶縁体に、high−k材料を用いることで物理膜厚を保ちながら、トランジスタ動作時の低電圧化が可能となる。一方、層間膜として機能する絶縁体には、比誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。したがって、絶縁体の機能に応じて、材料を選択するとよい。
 また、比誘電率の高い絶縁体としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物、またはシリコンおよびハフニウムを有する窒化物などがある。
 また、比誘電率が低い絶縁体としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコン、または樹脂などがある。
 また、金属酸化物を用いたトランジスタは、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体で囲うことによって、トランジスタの電気特性を安定にすることができる。水素などの不純物および酸素の透過を抑制する機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウム、またはタンタルを含む絶縁体を、単層で、または積層で用いればよい。具体的には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体として、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、酸化タンタルなどの金属酸化物、窒化アルミニウム、窒化酸化シリコン、窒化シリコンなどの金属窒化物を用いることができる。
 また、ゲート絶縁体として機能する絶縁体は、加熱により脱離する酸素を含む領域を有する絶縁体であることが好ましい。例えば、加熱により脱離する酸素を含む領域を有する酸化シリコンまたは酸化窒化シリコンを酸化物230と接する構造とすることで、酸化物230が有する酸素欠損を補償することができる。
[導電体]
 導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、ランタンなどから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いることが好ましい。例えば、窒化タンタル、窒化チタン、タングステン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物などを用いることが好ましい。また、窒化タンタル、窒化チタン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。
 また、上記の材料で形成される導電層を複数積層して用いてもよい。例えば、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、酸素を含む導電性材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。
 なお、トランジスタのチャネル形成領域に酸化物を用いる場合において、ゲート電極として機能する導電体には、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造を用いることが好ましい。この場合は、酸素を含む導電性材料をチャネル形成領域側に設けるとよい。酸素を含む導電性材料をチャネル形成領域側に設けることで、当該導電性材料から離脱した酸素がチャネル形成領域に供給されやすくなる。
 特に、ゲート電極として機能する導電体として、チャネルが形成される金属酸化物に含まれる金属元素および酸素を含む導電性材料を用いることが好ましい。また、前述した金属元素および窒素を含む導電性材料を用いてもよい。例えば、窒化チタン、窒化タンタルなどの窒素を含む導電性材料を用いてもよい。また、インジウム錫酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを添加したインジウム錫酸化物を用いてもよい。また、窒素を含むインジウムガリウム亜鉛酸化物を用いてもよい。このような材料を用いることで、チャネルが形成される金属酸化物に含まれる水素を捕獲することができる場合がある。または、外方の絶縁体などから混入する水素を捕獲することができる場合がある。
[金属酸化物]
 酸化物230として、半導体として機能する金属酸化物(酸化物半導体)を用いることが好ましい。以下では、本発明に係る酸化物230に適用可能な金属酸化物について説明する。
 金属酸化物は、少なくともインジウムまたは亜鉛を含むことが好ましい。特にインジウムおよび亜鉛を含むことが好ましい。また、それらに加えて、アルミニウム、ガリウム、イットリウム、スズなどが含まれていることが好ましい。また、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、マグネシウム、コバルトなどから選ばれた一種、または複数種が含まれていてもよい。
 なお、本明細書等において、窒素を有する金属酸化物も金属酸化物(metal oxide)と総称する場合がある。また、窒素を有する金属酸化物を、金属酸窒化物(metal oxynitride)と呼称してもよい。
<<結晶構造の分類>>
 まず、酸化物半導体における、結晶構造の分類について、図3Aを用いて説明を行う。図3Aは、酸化物半導体、代表的にはIGZO(Inと、Gaと、Znと、を含む金属酸化物)の結晶構造の分類を説明する図である。
 図3Aに示すように、酸化物半導体は、大きく分けて「Amorphous(無定形)」と、「Crystalline(結晶性)」と、「Crystal(結晶)」と、に分類される。また、「Amorphous」の中には、completely amorphousが含まれる。また、「Crystalline」の中には、CAAC(c−axis−aligned crystalline)、nc(nanocrystalline)、及びCAC(cloud−aligned composite)が含まれる。なお、「Crystalline」の分類には、single crystal、poly crystal、及びcompletely amorphousは除かれる。また、「Crystal」の中には、single crystal、及びpoly crystalが含まれる。
 なお、図3Aに示す太枠内の構造は、「Amorphous(無定形)」と、「Crystal(結晶)」との間の中間状態であり、新しい境界領域(New crystalline phase)に属する構造である。すなわち、当該構造は、エネルギー的に不安定な「Amorphous(無定形)」や、「Crystal(結晶)」とは全く異なる構造と言い換えることができる。
 なお、膜または基板の結晶構造は、X線回折(XRD:X−Ray Diffraction)スペクトルを用いて評価することができる。ここで、「Crystalline」に分類されるCAAC−IGZO膜のGIXD(Grazing−Incidence XRD)測定で得られるXRDスペクトルを図3Bに示す。なお、GIXD法は、薄膜法またはSeemann−Bohlin法ともいう。以降、図3Bに示すGIXD測定で得られるXRDスペクトルを、単にXRDスペクトルと記す。なお、図3Bに示すCAAC−IGZO膜の組成は、In:Ga:Zn=4:2:3[原子数比]近傍である。また、図3Bに示すCAAC−IGZO膜の厚さは、500nmである。
 図3Bでは、横軸は2θ[deg.]であり、縦軸は強度(Intensity)[a.u.]である。図3Bに示すように、CAAC−IGZO膜のXRDスペクトルでは、明確な結晶性を示すピークが検出される。具体的には、CAAC−IGZO膜のXRDスペクトルでは、2θ=31°近傍に、c軸配向を示すピークが検出される。なお、図3Bに示すように、2θ=31°近傍のピークは、ピーク強度が検出された角度を軸に左右非対称である。
 また、膜または基板の結晶構造は、極微電子線回折法(NBED:Nano Beam Electron Diffraction)によって観察される回折パターン(極微電子線回折パターンともいう。)にて評価することができる。CAAC−IGZO膜の回折パターンを、図3Cに示す。図3Cは、電子線を基板に対して平行に入射するNBEDによって観察される回折パターンである。なお、図3Cに示すCAAC−IGZO膜の組成は、In:Ga:Zn=4:2:3[原子数比]近傍である。また、極微電子線回折法では、プローブ径を1nmとして電子線回折が行われる。
 図3Cに示すように、CAAC−IGZO膜の回折パターンでは、c軸配向を示す複数のスポットが観察される。
<<酸化物半導体の構造>>
 なお、酸化物半導体は、結晶構造に着目した場合、図3Aとは異なる分類となる場合がある。例えば、酸化物半導体は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体と、に分けられる。非単結晶酸化物半導体としては、例えば、上述のCAAC−OS、及びnc−OSがある。また、非単結晶酸化物半導体には、多結晶酸化物半導体、a−like OS、非晶質酸化物半導体、などが含まれる。
 ここで、上述のnc−OS、及びa−like OSの詳細について、説明を行う。
[nc−OS]
 nc−OSは、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。別言すると、nc−OSは、微小な結晶を有する。なお、当該微小な結晶の大きさは、例えば、1nm以上10nm以下、特に1nm以上3nm以下であることから、当該微小な結晶をナノ結晶ともいう。また、nc−OSは、異なるナノ結晶間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、nc−OSは、分析方法によっては、a−like OSや非晶質酸化物半導体と区別が付かない場合がある。例えば、nc−OS膜に対し、XRD装置を用いて構造解析を行うと、θ/2θスキャンを用いたOut−of−plane XRD測定では、結晶性を示すピークが検出されない。また、nc−OS膜に対し、ナノ結晶よりも大きいプローブ径(例えば50nm以上)の電子線を用いる電子線回折(制限視野電子線回折ともいう。)を行うと、ハローパターンのような回折パターンが観測される。一方、nc−OS膜に対し、ナノ結晶の大きさと近いかナノ結晶より小さいプローブ径(例えば1nm以上30nm以下)の電子線を用いる電子線回折(ナノビーム電子線回折ともいう。)を行うと、ダイレクトスポットを中心とするリング状の領域内に複数のスポットが観測される電子線回折パターンが取得される場合がある。
[a−like OS]
 a−like OSは、nc−OSと非晶質酸化物半導体との間の構造を有する酸化物半導体である。a−like OSは、鬆又は低密度領域を有する。即ち、a−like OSは、nc−OS及びCAAC−OSと比べて、結晶性が低い。また、a−like OSは、nc−OS及びCAAC−OSと比べて、膜中の水素濃度が高い。
<<酸化物半導体の構成>>
 次に、上述のCAC−OSの詳細について、説明を行う。なお、CAC−OSは材料構成に関する。
[CAC−OS]
 CAC−OSとは、例えば、金属酸化物を構成する元素が、0.5nm以上10nm以下、好ましくは、1nm以上3nm以下、またはその近傍のサイズで偏在した材料の一構成である。なお、以下では、金属酸化物において、一つまたは複数の金属元素が偏在し、該金属元素を有する領域が、0.5nm以上10nm以下、好ましくは、1nm以上3nm以下、またはその近傍のサイズで混合した状態をモザイク状、またはパッチ状ともいう。
 さらに、CAC−OSとは、第1の領域と、第2の領域と、に材料が分離することでモザイク状となり、当該第1の領域が、膜中に分布した構成(以下、クラウド状ともいう。)である。つまり、CAC−OSは、当該第1の領域と、当該第2の領域とが、混合している構成を有する複合金属酸化物である。
 ここで、In−Ga−Zn酸化物におけるCAC−OSを構成する金属元素に対するIn、Ga、およびZnの原子数比をそれぞれ、[In]、[Ga]、および[Zn]と表記する。例えば、In−Ga−Zn酸化物におけるCAC−OSにおいて、第1の領域は、[In]が、CAC−OS膜の組成における[In]よりも大きい領域である。また、第2の領域は、[Ga]が、CAC−OS膜の組成における[Ga]よりも大きい領域である。または、例えば、第1の領域は、[In]が、第2の領域における[In]よりも大きく、且つ、[Ga]が、第2の領域における[Ga]よりも小さい領域である。また、第2の領域は、[Ga]が、第1の領域における[Ga]よりも大きく、且つ、[In]が、第1の領域における[In]よりも小さい領域である。
 具体的には、上記第1の領域は、インジウム酸化物、インジウム亜鉛酸化物などが主成分である領域である。また、上記第2の領域は、ガリウム酸化物、ガリウム亜鉛酸化物などが主成分である領域である。つまり、上記第1の領域を、Inを主成分とする領域と言い換えることができる。また、上記第2の領域を、Gaを主成分とする領域と言い換えることができる。
 なお、上記第1の領域と、上記第2の領域とは、明確な境界が観察できない場合がある。
 例えば、In−Ga−Zn酸化物におけるCAC−OSでは、エネルギー分散型X線分光法(EDX:Energy Dispersive X−ray spectroscopy)を用いて取得したEDXマッピングにより、Inを主成分とする領域(第1の領域)と、Gaを主成分とする領域(第2の領域)とが、偏在し、混合している構造を有することが確認できる。
 CAC−OSをトランジスタに用いる場合、第1の領域に起因する導電性と、第2の領域に起因する絶縁性とが、相補的に作用することにより、スイッチングさせる機能(On/Offさせる機能)をCAC−OSに付与することができる。つまり、CAC−OSとは、材料の一部では導電性の機能と、材料の一部では絶縁性の機能とを有し、材料の全体では半導体としての機能を有する。導電性の機能と絶縁性の機能とを分離させることで、双方の機能を最大限に高めることができる。よって、CAC−OSをトランジスタに用いることで、高いオン電流(Ion)、高い電界効果移動度(μ)、および良好なスイッチング動作を実現することができる。
 酸化物半導体は、多様な構造をとり、それぞれが異なる特性を有する。本実施の形態の酸化物半導体は、非晶質酸化物半導体、多結晶酸化物半導体、a−like OS、CAC−OS、nc−OS、CAAC−OSのうち、二種以上を有していてもよい。
<<酸化物半導体を有するトランジスタ>>
 続いて、上記酸化物半導体をトランジスタに用いる場合について説明する。
 上記酸化物半導体をトランジスタに用いることで、高い電界効果移動度のトランジスタを実現することができる。また、信頼性の高いトランジスタを実現することができる。
 トランジスタには、キャリア濃度の低い酸化物半導体を用いることが好ましい。例えば、酸化物半導体のキャリア濃度は1×1017cm−3以下、好ましくは1×1015cm−3以下、さらに好ましくは1×1013cm−3以下、より好ましくは1×1011cm−3以下、さらに好ましくは1×1010cm−3未満であり、1×10−9cm−3以上である。なお、酸化物半導体膜のキャリア濃度を低くする場合においては、酸化物半導体膜中の不純物濃度を低くし、欠陥準位密度を低くすればよい。本明細書等において、不純物濃度が低く、欠陥準位密度の低いことを高純度真性又は実質的に高純度真性と言う。また、キャリア濃度の低い酸化物半導体を、高純度真性又は実質的に高純度真性な酸化物半導体と呼ぶ場合がある。なお、本明細書等においては、チャネル形成領域の金属酸化物のキャリア濃度が1×1016cm−3以下の場合を実質的に高純度真性として定義する。
 また、高純度真性又は実質的に高純度真性である酸化物半導体膜は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。
 また、酸化物半導体のトラップ準位に捕獲された電荷は、消失するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、トラップ準位密度の高い酸化物半導体にチャネル形成領域が形成されるトランジスタは、電気特性が不安定となる場合がある。
 また、酸化物半導体を用いたトランジスタは、酸化物半導体中のチャネル形成領域に不純物および酸素欠損が存在すると、当該酸化物半導体が低抵抗化する場合がある。また、電気特性が変動しやすく、信頼性が悪くなる場合がある。
 チャネル形成領域に酸化物半導体を用いたトランジスタにおいては、チャネル形成領域に低抵抗領域が形成されると、当該低抵抗領域にトランジスタのソース電極とドレイン電極との間のリーク電流(寄生チャネル)が発生しやすい。また、当該寄生チャネルによって、トランジスタのノーマリーオン化、リーク電流の増大、ストレス印加によるしきい値電圧の変動(シフト)など、トランジスタの特性不良が起こりやすくなる。また、トランジスタの加工精度が低いと、当該寄生チャネルがトランジスタ毎にばらつくことで、トランジスタ特性にばらつきが生じてしまう。
 従って、トランジスタの電気特性を安定にするためには、酸化物半導体中の不純物濃度を低減することが有効である。また、酸化物半導体中の不純物濃度を低減するためには、近接する膜中の不純物濃度も低減することが好ましい。
<<不純物>>
 ここで、酸化物半導体中における各不純物の影響について説明する。
 酸化物半導体に不純物が混入すると、欠陥準位または酸素欠損が形成される場合がある。よって、酸化物半導体のチャネル形成領域に不純物が混入することで、酸化物半導体を用いたトランジスタの電気特性が変動しやすく、信頼性が悪くなる場合がある。また、チャネル形成領域に酸素欠損が含まれていると、トランジスタはノーマリーオン特性(ゲート電極に電圧を印加しなくてもチャネルが存在し、トランジスタに電流が流れる特性)となりやすい。
 金属酸化物を用いたトランジスタは、金属酸化物中の不純物及び酸素欠損によって、その電気特性が変動し、ノーマリーオン特性となりやすい。また、金属酸化物中に、適量値を超えた過剰な酸素を有した状態で、該トランジスタを駆動した場合、過剰な酸素原子の価数が変化し、該トランジスタの電気特性が変動することで、信頼性が悪くなる場合がある。
 また、酸化物半導体のチャネル形成領域に不純物が存在すると、チャネル形成領域の結晶性が低くなる場合がある、また、チャネル形成領域に接して設けられる酸化物の結晶性が低くなる場合がある。チャネル形成領域の結晶性が低いと、トランジスタの安定性または信頼性が悪化する傾向がある。また、チャネル形成領域に接して設けられる酸化物の結晶性が低いと、界面準位が形成され、トランジスタの安定性または信頼性が悪化する場合がある。
 金属酸化物中の不純物としては、例えば、水素、窒素、アルカリ金属、アルカリ土類金属、鉄、ニッケル、シリコン等がある。
 酸化物半導体において、第14族元素の一つであるシリコンや炭素が含まれると、酸化物半導体において欠陥準位が形成される。このため、酸化物半導体におけるシリコンや炭素の濃度と、酸化物半導体との界面近傍のシリコンや炭素の濃度(SIMSにより得られる濃度)を、2×1018atoms/cm以下、好ましくは2×1017atoms/cm以下とする。
 また、酸化物半導体にアルカリ金属又はアルカリ土類金属が含まれると、欠陥準位を形成し、キャリアを生成する場合がある。従って、アルカリ金属又はアルカリ土類金属が含まれている酸化物半導体を用いたトランジスタはノーマリーオン特性となりやすい。このため、SIMSにより得られる酸化物半導体中のアルカリ金属又はアルカリ土類金属の濃度を、1×1018atoms/cm以下、好ましくは2×1016atoms/cm以下にする。
 また、酸化物半導体において、窒素が含まれると、キャリアである電子が生じ、キャリア濃度が増加し、n型化しやすい。この結果、窒素が含まれている酸化物半導体を半導体に用いたトランジスタはノーマリーオン特性となりやすい。または、酸化物半導体において、窒素が含まれると、トラップ準位が形成される場合がある。この結果、トランジスタの電気特性が不安定となる場合がある。このため、SIMSにより得られる酸化物半導体中の窒素濃度を、5×1019atoms/cm未満、好ましくは5×1018atoms/cm以下、より好ましくは1×1018atoms/cm以下、さらに好ましくは5×1017atoms/cm以下にする。
 不純物が十分に低減された酸化物半導体をトランジスタのチャネル形成領域に用いることで、安定した電気特性を付与することができる。
<半導体装置の変形例1>
 以下では、図4A乃至図4Dを用いて、半導体装置の一例について説明する。
 図4Aは半導体装置の上面図を示す。また、図4Bは、図4AにA1−A2の一点鎖線で示す部位に対応する断面図である。また、図4Cは、図4AにA3−A4の一点鎖線で示す部位に対応する断面図である。また、図4Dは、図4AにA5−A6の一点鎖線で示す部位に対応する断面図である。図4Aの上面図では、図の明瞭化のために一部の要素を省いている。
 なお、図4A乃至図4Dに示す半導体装置において、<半導体装置の構成例>に示した半導体装置を構成する構造と同機能を有する構造には、同符号を付記する。なお、本項目においても、半導体装置の構成材料については<半導体装置の構成例>で詳細に説明した材料を用いることができる。
 図4A乃至図4Dに示す半導体装置は、図1A乃至図1Dに示した半導体装置の変形例である。図4A乃至図4Dに示す半導体装置は、図1A乃至図1Dに示した半導体装置とは、絶縁体283の形状が異なる。また、絶縁体287、および絶縁体274を有することが異なる。また、絶縁体284を有さないことが異なる。
 図4A乃至図4Dに示す半導体装置では、絶縁体214、絶縁体216、絶縁体222、絶縁体224、絶縁体254、絶縁体280、および絶縁体282がパターニングされている。また、絶縁体287、および絶縁体283は、絶縁体214、絶縁体216、絶縁体222、絶縁体224、絶縁体254、絶縁体280、および絶縁体282を覆う構造になっている。つまり、絶縁体287は、絶縁体212の上面、絶縁体214の側面、絶縁体216の側面、絶縁体222の側面、絶縁体224の側面、絶縁体254の側面、絶縁体280の側面、絶縁体282の側面、および絶縁体282の上面に接し、絶縁体283は、絶縁体287の上面および側面に接する。これにより、酸化物230、絶縁体214、絶縁体216、絶縁体222、絶縁体224、絶縁体254、絶縁体280、および絶縁体282は、絶縁体287および絶縁体283と、絶縁体212とによって、外部から隔離される。別言すると、トランジスタ200は、絶縁体287および絶縁体283と絶縁体212とで封止された領域内に配置される。
 例えば、絶縁体214、絶縁体282、および絶縁体287を、水素を捕獲および水素を固着する機能を有する材料を用いて形成し、絶縁体212、および絶縁体283を水素および酸素に対する拡散を抑制する機能を有する材料を用いて形成すると好ましい。代表的には、絶縁体214、絶縁体282、および絶縁体287として、酸化アルミニウムを用いることができる。また、代表的には、絶縁体212、および絶縁体283として、窒化シリコンを用いることができる。
 上記構成にすることで、上記封止された領域外に含まれる水素が、上記封止された領域内に混入することを抑制することができる。したがって、トランジスタ中の低い水素濃度を保持することができる。
 なお、図4A乃至図4Dに示すトランジスタ200では、絶縁体212、絶縁体287、および絶縁体283を、単層として設ける構成について示しているが、本実施の形態はこれに限られるものではない。例えば、絶縁体212、絶縁体287、および絶縁体283のそれぞれを2層以上の積層構造として設ける構成にしてもよい。
 また、絶縁体287は、設けなくてもよい。当該構成にすることで、トランジスタ200は、絶縁体212と絶縁体283とで封止された領域内に配置される。当該構造にすることで、当該封止された領域外に含まれる水素が、当該封止された領域内に混入することをより抑制することができる。したがって、トランジスタ中の低い水素濃度をより保持することができる。
 絶縁体274は、層間膜として機能する。絶縁体274は、絶縁体214よりも誘電率が低いことが好ましい。誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。絶縁体274は、例えば、絶縁体280と同様の材料を用いて設けることができる。
<半導体装置の作製方法>
 次に、図4A乃至図4Dに示す、本発明の一態様である半導体装置の作製方法を、図5A乃至図17Dを用いて説明する。
 図5A、図6A、図7A、図8A、図9A、図10A、図11A、図12A、図13A、図14A、図15A、図16A、および図17Aは上面図を示す。また、図5B、図6B、図7B、図8B、図9B、図10B、図11B、図12B、図13B、図14B、図15B、図16B、および図17Bはそれぞれ、図5A、図6A、図7A、図8A、図9A、図10A、図11A、図12A、図13A、図14A、図15A、図16A、および図17AにA1−A2の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル長方向の断面図でもある。また、図5C、図6C、図7C、図8C、図9C、図10C、図11C、図12C、図13C、図14C、図15C、図16C、および図17Cはそれぞれ、図5A、図6A、図7A、図8A、図9A、図10A、図11A、図12A、図13A、図14A、図15A、図16A、および図17AにA3−A4の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル幅方向の断面図でもある。また、図5D、図6D、図7D、図8D、図9D、図10D、図11D、図12D、図13D、図14D、図15D、図16D、および図17Dはそれぞれ、図5A、図6A、図7A、図8A、図9A、図10A、図11A、図12A、図13A、図14A、図15A、図16A、および図17AにA5−A6の一点鎖線で示す部位に対応する断面図である。なお、図5A、図6A、図7A、図8A、図9A、図10A、図11A、図12A、図13A、図14A、図15A、図16A、および図17Aの上面図では、図の明瞭化のために一部の要素を省いている。
 まず、基板(図示しない。)を準備し、当該基板上に絶縁体212を成膜する。絶縁体212の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。
 なお、CVD法は、プラズマを利用するプラズマCVD(PECVD:Plasma Enhanced CVD)法、熱を利用する熱CVD(TCVD:Thermal CVD)法、光を利用する光CVD(Photo CVD)法などに分類できる。さらに用いる原料ガスによって金属CVD(MCVD:Metal CVD)法、有機金属CVD(MOCVD:Metal Organic CVD)法に分けることができる。
 プラズマCVD法は、比較的低温で高品質の膜が得られる。また、熱CVD法は、プラズマを用いないため、被処理物へのプラズマダメージを小さくすることが可能な成膜方法である。例えば、半導体装置に含まれる配線、電極、素子(トランジスタ、容量素子など)などは、プラズマから電荷を受け取ることでチャージアップする場合がある。このとき、蓄積した電荷によって、半導体装置に含まれる配線、電極、素子などが破壊される場合がある。一方、プラズマを用いない熱CVD法の場合、こういったプラズマダメージが生じないため、半導体装置の歩留まりを高くすることができる。また、熱CVD法では、成膜中のプラズマダメージが生じないため、欠陥の少ない膜が得られる。
 また、ALD法としては、プリカーサ及びリアクタントの反応を熱エネルギーのみで行う熱ALD(Thermal ALD)法、プラズマ励起されたリアクタントを用いるPEALD(Plasma Enhanced ALD)法などを用いることができる。
 また、ALD法は、原子の性質である自己制御性を利用し、一層ずつ原子を堆積することができるため、極薄の成膜が可能、アスペクト比の高い構造への成膜が可能、ピンホールなどの欠陥の少ない成膜が可能、被覆性に優れた成膜が可能、低温での成膜が可能、などの効果がある。PEALD(Plasma Enhanced ALD)法では、プラズマを利用することで、より低温での成膜が可能となり好ましい場合がある。なお、ALD法で用いるプリカーサには炭素などの不純物を含むものがある。このため、ALD法により設けられた膜は、他の成膜法により設けられた膜と比較して、炭素などの不純物を多く含む場合がある。なお、不純物の定量は、X線光電子分光法(XPS:X−ray Photoelectron Spectroscopy)を用いて行うことができる。
 CVD法およびALD法は、ターゲットなどから放出される粒子が堆積する成膜方法とは異なり、被処理物の表面における反応により膜が形成される成膜方法である。したがって、被処理物の形状の影響を受けにくく、良好な段差被覆性を有する成膜方法である。特に、ALD法は、優れた段差被覆性と、優れた厚さの均一性を有するため、アスペクト比の高い開口部の表面を被覆する場合などに好適である。ただし、ALD法は、比較的成膜速度が遅いため、成膜速度の速いCVD法などの他の成膜方法と組み合わせて用いることが好ましい場合もある。
 CVD法およびALD法は、原料ガスの流量比によって、得られる膜の組成を制御することができる。例えば、CVD法およびALD法では、原料ガスの流量比によって、任意の組成の膜を成膜することができる。また、例えば、CVD法およびALD法では、成膜しながら原料ガスの流量比を変化させることによって、組成が連続的に変化した膜を成膜することができる。原料ガスの流量比を変化させながら成膜する場合、複数の成膜室を用いて成膜する場合と比べて、搬送や圧力調整に掛かる時間を要さない分、成膜に掛かる時間を短くすることができる。したがって、半導体装置の生産性を高めることができる場合がある。
 本実施の形態では、絶縁体212として、スパッタリング法によって窒化シリコンを成膜する。このように、絶縁体212として、窒化シリコンなどの銅が透過しにくい絶縁体を用いることにより、絶縁体212より下層(図示せず。)の導電体に銅など拡散しやすい金属を用いても、当該金属が絶縁体212を介して上方に拡散するのを抑制することができる。また、窒化シリコンのように水、水素などの不純物が透過しにくい絶縁体を用いることにより、絶縁体212より下層に含まれる水、水素などの不純物の拡散を抑制することができる。
 次に、絶縁体212上に絶縁体214を成膜する。絶縁体214の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。本実施の形態では、絶縁体214として、酸化アルミニウムを用いる。
 絶縁体214の水素濃度は、絶縁体212の水素濃度より低いことが好ましい。絶縁体212としてスパッタリング法によって窒化シリコンを成膜することで、水素濃度が低い窒化シリコンを形成することができる。また、絶縁体214を酸化アルミニウムとすることで、絶縁体212よりも水素濃度を低くすることができる。
 この後の工程にて絶縁体214上に、トランジスタ200を形成するが、トランジスタ200に近接する膜は、水素濃度が比較的低いことが好ましく、水素濃度が比較的高い膜は、トランジスタ200から遠隔して配置することが好ましい。
 次に、絶縁体214上に絶縁体216を成膜する。絶縁体216の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。本実施の形態では、絶縁体216として、酸化シリコンまたは酸化窒化シリコンを用いる。また、絶縁体216は、水素原子が低減または除去されたガスを用いた成膜方法で成膜することが好ましい。これにより、絶縁体216の水素濃度を低減することができる。
 次に、絶縁体216に絶縁体214に達する開口を形成する。開口とは、例えば、溝やスリットなども含まれる。また、開口が形成された領域を指して開口部とする場合がある。開口の形成はウェットエッチングを用いてもよいが、ドライエッチングを用いるほうが微細加工には好ましい。また、絶縁体214は、絶縁体216をエッチングして溝を形成する際のエッチングストッパ膜として機能する絶縁体を選択することが好ましい。例えば、溝を形成する絶縁体216に酸化シリコンまたは酸化窒化シリコンを用いた場合は、絶縁体214は窒化シリコン、酸化アルミニウム、酸化ハフニウムを用いるとよい。
 ドライエッチング装置としては、平行平板型電極を有する容量結合型プラズマ(CCP:Capacitively Coupled Plasma)エッチング装置を用いることができる。平行平板型電極を有する容量結合型プラズマエッチング装置は、平行平板型電極の一方の電極に高周波電圧を印加する構成でもよい。または平行平板型電極の一方の電極に複数の異なった高周波電圧を印加する構成でもよい。または平行平板型電極それぞれに同じ周波数の高周波電圧を印加する構成でもよい。または平行平板型電極それぞれに周波数の異なる高周波電圧を印加する構成でもよい。または高密度プラズマ源を有するドライエッチング装置を用いることができる。高密度プラズマ源を有するドライエッチング装置は、例えば、誘導結合型プラズマ(ICP:Inductively Coupled Plasma)エッチング装置などを用いることができる。
 開口の形成後に、導電体205aとなる導電膜を成膜する。該導電膜は、酸素の透過を抑制する機能を有する導電体を含むことが望ましい。たとえば、窒化タンタル、窒化タングステン、窒化チタンなどを用いることができる。または、酸素の透過を抑制する機能を有する導電体と、タンタル、タングステン、チタン、モリブデン、アルミニウム、銅、モリブデンタングステン合金との積層膜とすることができる。該導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。
 本実施の形態では、導電体205aとなる導電膜を多層構造とする。まず、スパッタリング法によって窒化タンタルを成膜し、当該窒化タンタルの上に窒化チタンを積層する。このような金属窒化物を導電体205bの下層に用いることにより、後述する導電体205bとなる導電膜として銅などの拡散しやすい金属を用いても、当該金属が導電体205aから外に拡散するのを防ぐことができる。
 次に、導電体205bとなる導電膜を成膜する。該導電膜の成膜は、メッキ法、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。本実施の形態では、該導電膜として、銅などの低抵抗導電性材料を成膜する。
 次に、CMP処理を行うことで、導電体205aとなる導電膜、および導電体205bとなる導電膜の一部を除去し、絶縁体216を露出する。その結果、開口部のみに、導電体205aおよび導電体205bが残存する。これにより、上面が平坦な、導電体205を形成することができる(図5A乃至図5D参照。)。なお、当該CMP処理により、絶縁体216の一部が除去される場合がある。
 なお、上記においては、導電体205を絶縁体216の開口に埋め込むように形成したが、本発明の一態様はこれに限られるものではない。例えば、絶縁体214上に導電体205を形成し、導電体205上に絶縁体216を成膜し、絶縁体216にCMP処理を行うことで、絶縁体216の一部を除去し、導電体205の表面を露出させればよい。
 次に、絶縁体216、および導電体205上に絶縁体222を成膜する。絶縁体222として、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を成膜するとよい。アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体は、酸素、水素、および水に対するバリア性を有する。絶縁体222が、水素および水に対するバリア性を有することで、トランジスタ200の周辺に設けられた構造体に含まれる水素、および水が、絶縁体222を通じてトランジスタ200の内側へ拡散することが抑制され、酸化物230中の酸素欠損の生成を抑制することができる。
 絶縁体222の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。
 続いて、加熱処理を行うと好ましい。加熱処理は、250℃以上650℃以下、好ましくは300℃以上500℃以下、さらに好ましくは320℃以上450℃以下で行えばよい。なお、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気、または酸化性ガスを10ppm以上、1%以上、もしくは10%以上含む雰囲気で行う。例えば、窒素ガスと酸素ガスの混合雰囲気で加熱処理をする場合、酸素ガスを20%程度にすればよい。また、加熱処理は減圧状態で行ってもよい。または、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以上、1%以上、または10%以上含む雰囲気で加熱処理を行ってもよい。
 また、上記加熱処理で用いるガスは、高純度化されていることが好ましい。例えば、上記加熱処理で用いるガスに含まれる水分量が1ppb以下、好ましくは0.1ppb以下、より好ましくは0.05ppb以下にすればよい。高純度化されたガスを用いて加熱処理を行うことで、絶縁体222などに水分等が取り込まれることを可能な限り防ぐことができる。
 本実施の形態では、加熱処理として、絶縁体222の成膜後に、窒素ガスの流量を4slm、酸素ガスの流量を1slmとして、400℃の温度で1時間の処理を行う。当該加熱処理によって、絶縁体222に含まれる水、水素などの不純物を除去することなどができる。また、絶縁体222として、ハフニウムを含む酸化物を用いる場合、当該加熱処理によって、絶縁体222の結晶性を向上させることができる。また、加熱処理は、絶縁体224の成膜後などのタイミングで行うこともできる。
 次に、絶縁体222上に絶縁体224を成膜する。絶縁体224の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。本実施の形態では、絶縁体224として、CVD法によって酸化シリコンまたは酸化窒化シリコン膜を成膜する。絶縁体224は、水素原子が低減または除去されたガスを用いた成膜方法で成膜することが好ましい。これにより、絶縁体224の水素濃度を低減することができる。絶縁体224は、後の工程で酸化物230aと接する絶縁体224となるので、このように水素濃度が低減されていることが好適である。
 ここで、絶縁体224に過剰酸素領域を形成するために、減圧状態で酸素を含むプラズマ処理を行ってもよい。酸素を含むプラズマ処理は、例えばマイクロ波を用いた高密度プラズマを発生させる電源を有する装置を用いることが好ましい。または、基板側にRF(Radio Frequency)を印加する電源を有してもよい。高密度プラズマを用いることより、高密度の酸素ラジカルを生成することができ、基板側にRFを印加することで、高密度プラズマによって生成された酸素ラジカルを効率よく絶縁体224内に導くことができる。または、この装置を用いて不活性ガスを含むプラズマ処理を行った後に、脱離した酸素を補うために酸素を含むプラズマ処理を行ってもよい。なお、当該プラズマ処理の条件を適宜選択することにより、絶縁体224に含まれる水、水素などの不純物を除去することができる。その場合、加熱処理は行わなくてもよい。
 ここで、絶縁体224上に、例えば、スパッタリング法によって、酸化アルミニウムを成膜した後、絶縁体224に達するまで、CMP処理を行ってもよい。当該CMP処理を行うことで絶縁体224表面の平坦化および平滑化を行うことができる。当該酸化アルミニウムを絶縁体224上に配置してCMP処理を行うことで、CMP処理の終点検出が容易となる。また、CMP処理によって、絶縁体224の一部が研磨されて、絶縁体224の膜厚が薄くなることがあるが、絶縁体224の成膜時に膜厚を調整すればよい。絶縁体224表面の平坦化および平滑化を行うことで、後に成膜する酸化物の被覆率の悪化を防止し、半導体装置の歩留りの低下を防ぐことができる場合がある。また、絶縁体224上に、スパッタリング法によって、酸化アルミニウムを成膜することにより、絶縁体224に酸素を添加することができるため好ましい。
 次に、絶縁体224上に、酸化膜230A、酸化膜230Bを順に成膜する(図5A乃至図5D参照。)。なお、酸化膜230A、および酸化膜230Bは、大気環境にさらさずに連続して成膜することが好ましい。大気開放せずに成膜することで、酸化膜230A上、および酸化膜230B上に大気環境からの不純物または水分が付着することを防ぐことができ、酸化膜230Aと酸化膜230Bとの界面近傍を清浄に保つことができる。
 酸化膜230A、および酸化膜230Bの成膜はスパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。
 例えば、酸化膜230A、および酸化膜230Bをスパッタリング法によって成膜する場合は、スパッタリングガスとして酸素、または、酸素と希ガスの混合ガスを用いる。スパッタリングガスに含まれる酸素の割合を高めることで、成膜される酸化膜中の過剰酸素を増やすことができる。また、上記の酸化膜をスパッタリング法によって成膜する場合は、上記のIn−M−Zn酸化物ターゲットなどを用いることができる。
 特に、酸化膜230Aの成膜時に、スパッタリングガスに含まれる酸素の一部が絶縁体224に供給される場合がある。したがって、当該スパッタリングガスに含まれる酸素の割合は70%以上、好ましくは80%以上、より好ましくは100%とすればよい。
 また、酸化膜230Bをスパッタリング法で形成する場合、スパッタリングガスに含まれる酸素の割合を、30%を超えて100%以下、好ましくは70%以上100%以下として成膜すると、酸素過剰型の酸化物半導体が形成される。酸素過剰型の酸化物半導体をチャネル形成領域に用いたトランジスタは、比較的高い信頼性が得られる。ただし、本発明の一態様はこれに限定されない。酸化膜230Bをスパッタリング法で形成する場合、スパッタリングガスに含まれる酸素の割合を1%以上30%以下、好ましくは5%以上20%以下として成膜すると、酸素欠乏型の酸化物半導体が形成される。酸素欠乏型の酸化物半導体をチャネル形成領域に用いたトランジスタは、比較的高い電界効果移動度が得られる。また、基板を加熱しながら成膜を行うことによって、当該酸化膜の結晶性を向上させることができる。
 本実施の形態では、酸化膜230Aを、スパッタリング法によって、In:Ga:Zn=1:3:4[原子数比]の酸化物ターゲットを用いて成膜する。また、酸化膜230Bを、スパッタリング法によって、In:Ga:Zn=4:2:4.1[原子数比]の酸化物ターゲットを用いて成膜する。なお、各酸化膜は、成膜条件、および原子数比を適宜選択することで、酸化物230a、および酸化物230bに求める特性に合わせて形成するとよい。
 次に、酸化膜230B上に酸化膜243Aを成膜する(図5A乃至図5D参照)。酸化膜243Aの成膜はスパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。酸化膜243Aは、Inに対するGaの原子数比が、酸化膜230BのInに対するGaの原子数比より大きいことが好ましい。本実施の形態では、酸化膜243Aを、スパッタリング法によって、In:Ga:Zn=1:3:4[原子数比]の酸化物ターゲットを用いて成膜する。
 なお、絶縁体222、絶縁体224、酸化膜230A、酸化膜230B、および酸化膜243Aを、大気に暴露することなく成膜することが好ましい。例えば、マルチチャンバー方式の成膜装置を用いればよい。
 次に、加熱処理を行うことが好ましい。当該加熱処理は、<金属酸化物、およびその形成方法>で説明した加熱処理条件を用いることができる。
 本実施の形態では、加熱処理として、窒素雰囲気にて550℃の温度で1時間の処理を行った後に、連続して酸素雰囲気にて550℃の温度で1時間の処理を行う。当該加熱処理によって、酸化膜230A中、酸化膜230B中、および酸化膜243A中の水、水素などの不純物を除去することなどができる。さらに、当該加熱処理によって、酸化膜230Bの結晶性を向上させ、より密度の高い、緻密な構造にすることができる。これにより、酸化膜230B中における、酸素または不純物の拡散を抑制することができる。
 次に、酸化膜243A上に導電膜242Aを成膜する(図5A乃至図5D参照。)。導電膜242Aの成膜はスパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。なお、導電膜242Aの成膜前に、加熱処理を行ってもよい。当該加熱処理は、減圧下で行い、大気に暴露することなく、連続して導電膜242Aを成膜してもよい。このような処理を行うことによって、酸化膜243Aの表面などに吸着している水分および水素を除去し、さらに酸化膜230A中、酸化膜230B中、および酸化膜243A中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100℃以上400℃以下が好ましい。本実施の形態では、加熱処理の温度を200℃とする。
 次に、リソグラフィー法を用いて、酸化膜230A、酸化膜230B、酸化膜243A、および導電膜242Aを島状に加工して、酸化物230a、酸化物230b、酸化物層243B、および導電層242Bを形成する。また、当該加工はドライエッチング法やウェットエッチング法を用いることができる。ドライエッチング法による加工は微細加工に適している。また、酸化膜230A、酸化膜230B、酸化膜243A、および導電膜242Aの加工は、それぞれ異なる条件で行ってもよい。なお、当該工程において、絶縁体224の酸化物230aと重ならない領域の膜厚が薄くなることがある(図6A乃至図6D参照。)。
 ここで、酸化物230a、酸化物230b、酸化物層243B、および導電層242Bは、少なくとも一部が導電体205と重なるように形成する。また、酸化物230a、酸化物230b、酸化物層243B、および導電層242Bの側面は、絶縁体222の上面に対し、概略垂直であることが好ましい。酸化物230a、酸化物230b、酸化物層243B、および導電層242Bの側面が、絶縁体222の上面に対し、概略垂直であることで、複数のトランジスタ200を設ける際に、小面積化、高密度化が可能となる。または、酸化物230a、酸化物230b、酸化物層243B、および導電層242Bの側面と、絶縁体222の上面とのなす角が低い角度になる構成にしてもよい。この様な形状とすることで、これより後の工程において、絶縁体254などの被覆性が向上し、鬆などの欠陥を低減することができる。
 また、導電層242Bの側面と導電層242Bの上面との間に、湾曲面を有する。つまり、当該側面の端部と当該上面の端部は、湾曲していることが好ましい。湾曲面は、例えば、導電層242Bの端部において、曲率半径が、3nm以上10nm以下、好ましくは、5nm以上6nm以下とする。端部に角を有さないことで、以降の成膜工程における膜の被覆性が向上する。
 次に、絶縁体224、酸化物230a、酸化物230b、酸化物層243B、および導電層242Bの上に、絶縁体254を成膜する(図7B乃至図7D参照。)。絶縁体254の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。本実施の形態では、絶縁体254として、スパッタリング法によって、酸化アルミニウムを成膜する。
 次に、絶縁体254の上に、絶縁体280となる絶縁膜を成膜する。当該絶縁膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。例えば、当該絶縁膜として、スパッタリング法を用いて酸化シリコン膜を成膜し、その上にPEALD法または熱ALD法を用いて酸化シリコン膜を成膜すればよい。また、当該絶縁膜は、水素原子が低減または除去されたガスを用いた成膜方法で成膜することが好ましい。これにより、絶縁体280の水素濃度を低減することができる。なお、当該絶縁膜の成膜前に、加熱処理を行ってもよい。加熱処理は、減圧下で行い、大気に暴露することなく、連続して当該絶縁膜を成膜してもよい。このような処理を行うことによって、絶縁体254の表面などに吸着している水分および水素を除去し、さらに酸化物230a中、酸化物230b中、酸化物層243B中、および絶縁体224中の水分濃度および水素濃度を低減させることができる。また、加熱処理は、上述した加熱処理条件を用いることができる。
 次に、上記絶縁膜にCMP処理を行い、上面が平坦な絶縁体280を形成する(図7B乃至図7D参照。)。なお、絶縁体224と同様に、絶縁体280上に、例えば、スパッタリング法によって、酸化アルミニウムを成膜し、該酸化アルミニウムを絶縁体280に達するまで、CMPを行ってもよい。
 ここで、マイクロ波処理を行ってもよい。マイクロ波処理は、酸素を含む雰囲気下、および減圧下にて行うことが好ましい。マイクロ波処理を行うことにより、酸化物230b中、および酸化物230a中の水素濃度を低減することができる。また、水素の一部は、絶縁体254を介して、導電体242aおよび導電体242bにゲッタリングされる場合がある。また、酸化物230a中、酸化物230b中のVを修復または補填することができる。
 また、マイクロ波処理後に減圧状態を保ったままで、加熱処理を行ってもよい。このような処理を行うことで、絶縁体280中、酸化物230b中、および酸化物230a中の水素を効率よく除去することができる。なお、加熱処理温度は、300℃以上500℃以下とすることが好ましい。
 また、マイクロ波処理を行うことにより、絶縁体280の膜質を改質することで、水素、水、不純物などの拡散を抑制することができる。したがって、絶縁体280形成以降の後工程、または熱処理などにより、絶縁体280を介して、水素、水、不純物などが、酸化物230へ拡散することを抑制することができる。
 次に、絶縁体280の一部、絶縁体254の一部、導電層242Bの一部、および酸化物層243Bの一部を加工して、酸化物230bに達する開口を形成する。当該開口は、導電体205と重なるように形成することが好ましい。当該開口の形成によって、導電体242a、導電体242b、酸化物243a、および酸化物243bを形成する(図8A乃至図8D参照。)。
 上記開口を形成する際に、酸化物230bの上部が除去される。酸化物230bの一部が除去されることで、酸化物230bに溝部が形成される。当該溝部の深さによっては、当該溝部を、上記開口の形成工程で形成してもよいし、上記開口の形成工程と異なる工程で形成してもよい。
 また、絶縁体280の一部、絶縁体254の一部、導電層242Bの一部、酸化物層243Bの一部、および酸化物230bの一部の加工は、ドライエッチング法、またはウェットエッチング法を用いることができる。ドライエッチング法による加工は微細加工に適している。また、当該加工は、それぞれ異なる条件で行ってもよい。例えば、絶縁体280の一部をドライエッチング法で加工し、絶縁体254の一部をウェットエッチング法で加工し、酸化物層243Bの一部、導電層242Bの一部、および酸化物230bの一部をドライエッチング法で加工してもよい。また、酸化物層243Bの一部および導電層242Bの一部の加工と、酸化物230bの一部の加工とは、異なる条件で行ってもよい。
 ここで、ドライエッチング法を用いて、酸化物230bの一部を除去して、溝部を形成する際に、バイアス電力を強くして処理することが好ましい。例えば、バイアス電力の電力密度を、0.03W/cm以上にするのが好ましく、0.06W/cm以上にするのがより好ましい。また、ドライエッチング処理時間は、溝部の深さに合わせて適宜設定すればよい。
 ここで、酸化物230a、酸化物230bなどの表面に付着または内部に拡散した不純物を除去することが好ましい。当該不純物としては、絶縁体280、絶縁体254、および導電層242Bに含まれる成分、上記開口を形成する際に用いられる装置に使われている部材に含まれる成分、エッチングに使用するガスまたは液体に含まれる成分などに起因したものが挙げられる。当該不純物としては、例えば、アルミニウム、シリコン、タンタル、フッ素、塩素などがある。
 上記の不純物などを除去するために、洗浄処理を行う。洗浄方法としては、洗浄液など用いたウェット洗浄、プラズマを用いたプラズマ処理、熱処理による洗浄などがあり、上記洗浄を適宜組み合わせて行ってもよい。なお、当該洗浄処理によって、上記溝部が深くなる場合がある。
 ウェット洗浄としては、アンモニア水、シュウ酸、リン酸、フッ化水素酸などを炭酸水または純水で希釈した水溶液、純水、炭酸水などを用いて洗浄処理を行ってもよい。または、これらの水溶液、純水、または炭酸水を用いた超音波洗浄を行ってもよい。または、これらの洗浄を適宜組み合わせて行ってもよい。
 なお、本明細書等では、市販のフッ化水素酸を純水で希釈した水溶液を希釈フッ化水素酸と呼び、市販のアンモニア水を純水で希釈した水溶液を希釈アンモニア水と呼ぶ場合がある。また、当該水溶液の濃度、温度などは、除去したい不純物、洗浄される半導体装置の構成などによって、適宜調整すればよい。希釈アンモニア水のアンモニア濃度は0.01%以上5%以下、好ましくは0.1%以上0.5%以下とすればよい。また、希釈フッ化水素酸のフッ化水素濃度は0.01ppm以上100ppm以下、好ましくは0.1ppm以上10ppm以下とすればよい。
 なお、超音波洗浄には、200kHz以上、好ましくは900kHz以上の周波数を用いることが好ましい。当該周波数を用いることで、酸化物230bなどへのダメージを低減することができる。
 また、上記洗浄処理を複数回行ってもよく、洗浄処理毎に洗浄液を変更してもよい。例えば、第1の洗浄処理として希釈フッ化水素酸、または希釈アンモニア水を用いた処理を行い、第2の洗浄処理として純水、または炭酸水を用いた処理を行ってもよい。
 上記洗浄処理として、本実施の形態では、希釈フッ化水素酸を用いてウェット洗浄を行い、続いて純水、または炭酸水を用いてウェット洗浄を行う。当該洗浄処理を行うことで、酸化物230a、酸化物230bなどの表面に付着または内部に拡散した不純物を除去することができる。さらに、酸化物230b上に形成される酸化物230cの結晶性を高めることができる。
 これまでのドライエッチングなどの加工、または上記洗浄処理によって、上記開口と重なり、かつ酸化物230bと重ならない領域の、絶縁体224の膜厚が、酸化物230bと重なる領域の、絶縁体224の膜厚より薄くなる場合がある。
 上記エッチング後、または上記洗浄後に加熱処理を行ってもよい。加熱処理は、100℃以上450℃以下、好ましくは350℃以上400℃以下で行えばよい。なお、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気、または酸化性ガスを10ppm以上、1%以上、もしくは10%以上含む雰囲気で行う。例えば、加熱処理は酸素雰囲気で行うことが好ましい。これにより、酸化物230aおよび酸化物230bに酸素を供給して、酸素欠損の低減を図ることができる。また、このような熱処理を行うことで、酸化物230bの結晶性を向上させ、酸化物230bの溝部に形成される酸化物230cの結晶性も向上させることができる。また、加熱処理は減圧状態で行ってもよい。または、酸素雰囲気で加熱処理した後に、大気に露出せずに連続して窒素雰囲気で加熱処理を行ってもよい。
 次に、酸化膜230Cを成膜する。酸化膜230Cの成膜前に加熱処理を行ってもよく、当該加熱処理は、減圧下で行い、大気に暴露することなく、連続して酸化膜230Cを成膜することが好ましい。また、当該加熱処理は、酸素を含む雰囲気で行うことが好ましい。このような処理を行うことによって、酸化物230bの表面などに吸着している水分および水素を除去し、さらに酸化物230a中および酸化物230b中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100℃以上400℃以下が好ましい。本実施の形態では、加熱処理の温度を200℃とする。
 ここで、酸化膜230Cは、少なくとも酸化物230bに形成された溝部の内壁、酸化物243aの側面の一部、酸化物243bの側面の一部、導電体242aの側面の一部、導電体242bの側面の一部、絶縁体254の側面の一部、および絶縁体280の側面の一部と接するように設けられることが好ましい。導電体242a(導電体242b)は、酸化物343a(酸化物243b)、絶縁体254、および酸化膜230Cに囲まれることで、以降の工程において導電体242a(導電体242b)の酸化による導電率の低下を抑制することができる。
 酸化膜230Cの成膜はスパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。酸化膜230Cに求める特性に合わせて、酸化膜230A、または酸化膜230Bと同様の成膜方法を用いて、酸化膜230Cを成膜すればよい。本実施の形態では、酸化膜230Cを、スパッタリング法によって、In:Ga:Zn=4:2:3[原子数比]の酸化物ターゲット、In:Ga:Zn=5:1:3[原子数比]の酸化物ターゲット、In:Ga:Zn=10:1:3[原子数比]の酸化物ターゲット、または酸化インジウムのターゲットを用いて成膜する。
 酸化膜230Cの成膜時に、スパッタリングガスに含まれる酸素の一部が酸化物230aおよび酸化物230bに供給される場合がある。または、酸化膜230Cの成膜時に、スパッタリングガスに含まれる酸素の一部が絶縁体280に供給される場合がある。したがって、酸化膜230Cのスパッタリングガスに含まれる酸素の割合は70%以上、好ましくは80%以上、より好ましくは100%とすればよい。また、このように酸素を多く含む雰囲気で酸化膜230Cを成膜することで、酸化膜230CをCAAC−OS化しやすくなる。
 酸化膜230Cの成膜は、基板を加熱しながら行うことが好ましい。このとき、基板温度を200℃以上にすることで、酸化膜230Cおよび酸化物230b中の酸素欠損を低減することができる。基板を加熱しながら成膜することで、酸化膜230Cおよび酸化物230bの結晶性の向上を図ることができる。
 次に、リソグラフィー法により、酸化膜230Cの一部を選択的に除去する(図9A、図9Cおよび図9D参照。)。なお、酸化膜230Cの一部は、ウェットエッチング法などを用いて除去するとよい。本工程により、チャネル幅方向に隣接するトランジスタ200の間に位置する酸化膜230Cの一部を除去することができる。
 なお、上記工程により、酸化膜230Cの一部が除去された領域では、絶縁体224の表面、絶縁体280の表面が露出する。このとき、当該領域の、絶縁体224の膜厚および絶縁体280の膜厚が薄くなる場合がある。また、当該領域の絶縁体224が除去され、絶縁体222の表面が露出する場合がある。
 次に、酸化膜230Dを成膜する(図10A乃至図10D参照)。酸化膜230Dの成膜はスパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。酸化膜230Dに求める特性に合わせて、酸化膜230A、または酸化膜230Bと同様の成膜方法を用いて、酸化膜230Dを成膜すればよい。本実施の形態では、酸化膜230Dとして、スパッタリング法によって、In:Ga:Zn=1:3:4[原子数比]の酸化物ターゲットを用いて成膜する。
 酸化膜230Dの成膜時に、スパッタリングガスに含まれる酸素の一部が酸化膜230Cに供給される場合がある。または、酸化膜230Dの成膜時に、スパッタリングガスに含まれる酸素の一部が絶縁体280に供給される場合がある。したがって、酸化膜230Dのスパッタリングガスに含まれる酸素の割合は70%以上、好ましくは80%以上、より好ましくは100%とすればよい。
 次に絶縁膜250Aを成膜する(図10A乃至図10D参照)。絶縁膜250Aの成膜前に加熱処理を行ってもよく、当該加熱処理は、減圧下で行い、大気に暴露することなく、連続して絶縁膜250Aを成膜してもよい。また、当該加熱処理は、酸素を含む雰囲気で行うことが好ましい。このような処理を行うことによって、酸化膜230Dの表面などに吸着している水分および水素を除去し、さらに酸化物230a中、酸化物230b中、酸化膜230C中、および酸化膜230D中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100℃以上400℃以下が好ましい。
 絶縁膜250Aは、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて成膜することができる。また、絶縁膜250Aは、水素原子が低減または除去されたガスを用いた成膜方法で成膜することが好ましい。これにより、絶縁膜250Aの水素濃度を低減することができる。絶縁膜250Aは、後の工程で酸化物230dと接する絶縁体250となるので、このように水素濃度が低減されていることが好適である。
 ここで、絶縁膜250Aを成膜後に、酸素を含む雰囲気下、および減圧下にて、マイクロ波処理を行ってもよい。マイクロ波処理を行うことで、絶縁膜250A中、酸化膜230D中、酸化膜230C中、酸化物230b中、および酸化物230a中の水素濃度を低減することができる。また、水素の一部は、導電体242aおよび導電体242bにゲッタリングされる場合がある。また、酸化物230a中、酸化物230b中、酸化膜230C中、および酸化膜230D中のVを修復または補填することができる。
 また、マイクロ波処理後に減圧状態を保ったままで、加熱処理を行ってもよい。このような処理を行うことで、絶縁膜250A中、酸化膜230D中、酸化膜230C中、酸化物230b中、および酸化物230a中の水素を効率よく除去することができる。また、水素の一部は、導電体242aおよび導電体242bにゲッタリングされる場合がある。または、マイクロ波処理後に減圧状態を保ったままで、加熱処理を行うステップを複数回繰り返して行ってもよい。加熱処理を繰り返し行うことで、絶縁膜250A中、酸化膜230D中、酸化膜230C中、酸化物230b中、および酸化物230a中の水素をさらに効率よく除去することができる。なお、加熱処理温度は、300℃以上500℃以下とすることが好ましい。
 また、マイクロ波処理を行うことにより、絶縁膜250Aの膜質を改質することで、水素、水、不純物等の拡散を抑制することができる。従って、導電体260となる導電膜の成膜などの後工程、または熱処理などの後処理により、絶縁体250を介して、水素、水、不純物等が、酸化物230b、酸化物230aなどへ拡散することを抑制することができる。
 次に、導電膜260A、導電膜260Bを順に成膜する(図11A乃至図11D参照。)。導電膜260Aおよび導電膜260Bの成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。本実施の形態では、ALD法を用いて、導電膜260Aを成膜し、CVD法を用いて導電膜260Bを成膜する。
 次に、CMP処理によって、酸化膜230C、酸化膜230D、絶縁膜250A、導電膜260A、および導電膜260Bを絶縁体280が露出するまで研磨することによって、酸化物230c、酸化物230d、絶縁体250、および導電体260(導電体260a、および導電体260b)を形成する(図12A乃至図12D参照。)。これにより、酸化物230cは、酸化物230bに達する開口および酸化物230bの溝部の内壁(側壁、および底面)の一部を覆うように配置される。また、酸化物230dは、酸化物230cを介して、上記開口および上記溝部の内壁を覆うように配置される。また、絶縁体250は、酸化物230cおよび酸化物230dを介して、上記開口および上記溝部の内壁を覆うように配置される。また、導電体260は、酸化物230c、酸化物230d、および絶縁体250を介して、上記開口および上記溝部を埋め込むように配置される。
 次に、加熱処理を行ってもよい。本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行う。当該加熱処理によって、絶縁体250および絶縁体280中の水分濃度および水素濃度を低減させることができる。なお、上記加熱処理後、大気に曝すことなく連続して、絶縁体282の成膜を行ってもよい。
 次に、酸化物230c上、酸化物230d上、絶縁体250上、導電体260上、および絶縁体280上に、絶縁体282を形成する(図13B乃至図13D参照。)。絶縁体282の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。絶縁体282としては、例えば、スパッタリング法によって、酸化アルミニウムを成膜することが好ましい。スパッタリング法を用いて、酸素を含む雰囲気で絶縁体282の成膜を行うことで、成膜しながら、絶縁体280に酸素を添加することができる。このとき、基板加熱を行いながら、絶縁体282を成膜することが好ましい。また、導電体260の上面に接して、絶縁体282を形成することで、この後の加熱処理において、絶縁体280が有する酸素が導電体260へ吸収されることを抑制することができるため好ましい。
 次に、絶縁体282の一部、絶縁体280の一部、絶縁体254の一部、絶縁体224の一部、絶縁体222の一部、絶縁体216の一部、および絶縁体214の一部を加工して、絶縁体212に達する開口を形成する(図14A乃至図14D参照。)。当該開口は、トランジスタ200が囲まれるように形成される場合がある。または、当該開口は、複数のトランジスタ200が囲まれるように形成される場合がある。よって、当該開口において、絶縁体282の側面の一部、絶縁体280の側面の一部、絶縁体254の側面の一部、絶縁体224の側面の一部、絶縁体222の側面の一部、絶縁体216の側面の一部、および絶縁体214の側面の一部が露出する。
 絶縁体282の一部、絶縁体280の一部、絶縁体254の一部、絶縁体224の一部、絶縁体222の一部、絶縁体216の一部、および絶縁体214の一部の加工は、ドライエッチング法、またはウェットエッチング法を用いることができる。ドライエッチング法による加工は微細加工に適している。また、当該加工は、それぞれ異なる条件で行ってもよい。なお、当該工程において、絶縁体212の上記開口と重なる領域の膜厚が薄くなることがある。
 次に、絶縁体282、絶縁体280、絶縁体254、絶縁体224、絶縁体222、絶縁体216、および絶縁体214を覆って、絶縁体287を形成する(図15B乃至図15D参照。)。絶縁体287の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。また、絶縁体287は、多層としてもよい。例えば、スパッタリング法を用いて酸化アルミニウムを成膜し、当該酸化アルミニウム上に、スパッタリング法を用いて窒化シリコンを成膜してもよい。図15B乃至図15Dに示すように、絶縁体287は、上記開口の底面において、絶縁体212と接する。つまり、トランジスタ200は、上面及び側面が絶縁体287に、下面が絶縁体212に包み込まれることになる。このように、バリア性の高い絶縁体287および絶縁体212でトランジスタ200を包み込むことで、外部から水分、および水素が侵入するのを防止することができる。
 次に、絶縁体287上に絶縁体283を形成してもよい(図15B乃至図15D参照。)。なお、絶縁体283は、被膜性が高い成膜方法を用いて成膜することが好ましい。例えば、絶縁体283の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。また、絶縁体283は、絶縁体212と同じ材料を用いることが好ましい。
 具体的には、CVD法を用いて窒化シリコンを成膜するとよい。特に、絶縁体283は、水素原子を含まない、または水素原子の含有量が少ない、化合物ガスを用いてCVD法により成膜するとよい。
 次に絶縁体283上に、絶縁体274となる絶縁膜を成膜する。当該絶縁膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。例えば、CVD法を用いて酸化シリコンを成膜するとよい。また、当該絶縁膜は、上述の水素原子が低減または除去されたガスを用いた成膜方法で成膜することが好ましい。これにより、当該絶縁膜の水素濃度を低減することができる。
 続いて、絶縁体274となる絶縁膜にCMP処理を行い、上面が平坦な絶縁体274を形成する(図15B乃至図15D参照。)。
 次に、加熱処理を行ってもよい。本実施の形態では、窒素雰囲気にて400℃の温度で1時間の処理を行う。当該加熱処理によって、絶縁体282の成膜によって添加された酸素を絶縁体280へ拡散させ、さらに酸化物230cを介して、酸化物230a、および酸化物230bへ供給することができる。なお、当該加熱処理は、絶縁体274の形成後に限らず、絶縁体282の成膜後、絶縁体283の成膜後などに行ってもよい。
 次に、絶縁体254、絶縁体280、絶縁体282、絶縁体287、および絶縁体283に、導電体242aに達する開口、および導電体242bに達する開口を形成する(図16Aおよび図16B参照。)。当該開口の形成は、リソグラフィー法を用いて行えばよい。なお、図16Aで当該開口の形状は、上面視において円形状にしているが、これに限られるものではない。例えば、当該開口が、上面視において、楕円などの略円形状、四角形などの多角形状、四角形等の多角形の角部を丸めた形状になっていてもよい。
 次に、絶縁体241aおよび絶縁体241bとなる絶縁膜を成膜し、当該絶縁膜を異方性エッチングして絶縁体241aおよび絶縁体241bを形成する。(図16Aおよび図16B参照。)。当該絶縁膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。当該絶縁膜としては、酸素の透過を抑制する機能を有する絶縁膜を用いることが好ましい。例えば、ALD法を用いて、酸化アルミニウム膜を成膜することが好ましい。または、PEALD法を用いて、窒化シリコン膜を成膜することが好ましい。窒化シリコンは水素に対するブロッキング性が高いので好ましい。
 また、絶縁体241aおよび絶縁体241bとなる絶縁膜の異方性エッチングとしては、例えばドライエッチング法などを用いればよい。開口の側壁部に絶縁体241aおよび絶縁体241bを設けることで、外方からの酸素の透過を抑制し、次に形成する導電体240aおよび導電体240bの酸化を防止することができる。また、導電体240aおよび導電体240bから、水、水素などの不純物が外部に拡散することを防ぐことができる。
 次に、導電体240aおよび導電体240bとなる導電膜を成膜する。当該導電膜は、水、水素など不純物の透過を抑制する機能を有する導電体を含む積層構造とすることが望ましい。たとえば、窒化タンタル、窒化チタンなどと、タングステン、モリブデン、銅など、と、の積層とすることができる。当該導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。
 次に、CMP処理を行うことで、導電体240aおよび導電体240bとなる導電膜の一部を除去し、絶縁体283および絶縁体274の上面を露出する。その結果、開口のみに、当該導電膜が残存することで上面が平坦な導電体240aおよび導電体240bを形成することができる(図16Aおよび図16B参照。)。なお、当該CMP処理により、絶縁体283の上面の一部および絶縁体274の上面の一部が除去される場合がある。
 次に、導電体246aおよび導電体246bとなる導電膜を成膜する。当該導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。
 次に、導電体246aおよび導電体246bとなる導電膜をリソグラフィー法によって加工し、導電体240aの上面と接する導電体246a、および導電体240bの上面と接する導電体246bを形成する。この時、導電体246aおよび導電体246bと、絶縁体283とが重ならない領域の絶縁体283の一部が除去されることがある(図17Aおよび図17B参照。)。
 次に、導電体246a上、導電体246b上、および絶縁体283上に、絶縁体286を成膜する(図4A乃至図4D参照。)。絶縁体286の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。また、絶縁体286は、多層としてもよい。例えば、スパッタリング法を用いて、窒化シリコンを成膜し、当該窒化シリコン上に、CVD法を用いて窒化シリコンを成膜してもよい。
 以上により、図4A乃至図4Dに示すトランジスタ200を有する半導体装置を作製することができる。図5A乃至図17Dに示すように、本実施の形態に示す半導体装置の作製方法を用いることで、トランジスタ200を作製することができる。
<半導体装置の変形例2>
 以下では、図18A乃至図18Dを用いて、本実施の形態における半導体装置の一例について説明する。
 図18Aはトランジスタ200Aを有する半導体装置の上面図を示す。また、図18Bは、図18AにA1−A2の一点鎖線で示す部位に対応する断面図である。また、図18Cは、図18AにA3−A4の一点鎖線で示す部位に対応する断面図である。また、図18Dは、図18AにA5−A6の一点鎖線で示す部位に対応する断面図である。図18Aの上面図では、図の明瞭化のために一部の要素を省いている。
 なお、図18A乃至図18Dに示す半導体装置において、<半導体装置の構成例>および<半導体装置の変形例1>に示した半導体装置を構成する構造と同機能を有する構造には、同符号を付記する。なお、本項目においても、半導体装置の構成材料については<半導体装置の構成例>および<半導体装置の変形例1>で詳細に説明した材料を用いることができる。
 図18A乃至図18Dに示す半導体装置は、図4A乃至図4Dに示した半導体装置の変形例である。図18A乃至図18Dに示す半導体装置は、図4A乃至図4Dに示した半導体装置とは、絶縁体271a、および絶縁体271bを有することが異なる。また、酸化物230c、および酸化物230dを有さないことが異なる。また、絶縁体250が、絶縁体250aと絶縁体250bの2層構造であることが異なる。
 図18A乃至図18Dに示す半導体装置では、導電体242aと絶縁体254との間に絶縁体271aが設けられ、導電体242bと絶縁体254との間に絶縁体271bが設けられている。
 ここで、絶縁体271a、および絶縁体271bは、酸素の拡散を抑制する機能を有することが好ましい。これにより、ソース電極またはドレイン電極として機能する導電体242aおよび導電体242bによる、絶縁体280が有する過剰酸素の吸収を抑制することができる。また、導電体242a、および導電体242bの酸化を抑制することで、トランジスタと配線とのコンタクト抵抗の増加を抑制することができる。よって、トランジスタ200Aに良好な電気特性および信頼性を与えることができる。絶縁体271a、および絶縁体271bは、例えば、絶縁体254と同様の材料を用いて設けることができる。
 また、図18A乃至図18Dに示す半導体装置の作製方法において、絶縁体271aおよび絶縁体271bとなる絶縁層、ならびに当該絶縁膜上に設けた導電層を、導電膜242Aのマスクとして機能させることで、導電体242aおよび導電体242bのそれぞれは、側面と上面が交わる端部が角状となる。導電体242aおよび導電体242bのそれぞれの側面と上面が交わる端部で角状になることで、当該端部が曲面を有する場合に比べて、導電体242aおよび導電体242bの断面積が大きくなる。これにより、導電体242aおよび導電体242bの抵抗が低減されるので、トランジスタ200Aのオン電流を大きくすることができる。
 また、酸化物230c、および酸化物230dを設けない構成にすることで、トランジスタ200Aと、当該トランジスタ200Aに隣接するトランジスタ200Aとの間に、寄生トランジスタが生じるのを抑制し、導電体260に沿ったリークパスが生じるのを抑制することができる。したがって、良好な電気特性を有し、かつ、微細化または高集積化が可能な半導体装置を提供することができる。
 図18Bに示すように、絶縁体250は、絶縁体250aと絶縁体250bの積層構造としてもよい。
 絶縁体250を絶縁体250aと絶縁体250bの積層構造とする場合、絶縁体250aは、加熱により酸素が放出される絶縁体を用いて形成し、絶縁体250bは、酸素の拡散を抑制する機能を有する絶縁体を用いて形成することが好ましい。このような構成にすることで、絶縁体250aに含まれる酸素が、導電体260へ拡散するのを抑制することができる。つまり、酸化物230へ供給する酸素量の減少を抑制することができる。また、絶縁体250aに含まれる酸素による導電体260の酸化を抑制することができる。例えば、絶縁体250aは、上述した絶縁体250に用いることができる材料を用いて設け、絶縁体250bは、絶縁体222と同様の材料を用いて設けることができる。
 なお、絶縁体250aに酸化シリコンや酸化窒化シリコンなどを用いる場合、絶縁体250bは、比誘電率が高いhigh−k材料である絶縁性材料を用いてもよい。ゲート絶縁体を、絶縁体250aと絶縁体250bとの積層構造とすることで、熱に対して安定、かつ比誘電率の高い積層構造とすることができる。したがって、ゲート絶縁体の物理膜厚を保持したまま、トランジスタ動作時に印加するゲート電位の低減化が可能となる。また、ゲート絶縁体として機能する絶縁体の等価酸化膜厚(EOT)の薄膜化が可能となる。
 絶縁体250bとして、具体的には、ハフニウム、アルミニウム、ガリウム、イットリウム、ジルコニウム、タングステン、チタン、タンタル、ニッケル、ゲルマニウム、マグネシウムなどから選ばれた一種、もしくは二種以上が含まれた金属酸化物、または酸化物230として用いることができる金属酸化物を用いることができる。特に、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を用いることが好ましい。
 絶縁体250を絶縁体250aと絶縁体250bの積層構造とすることで、絶縁体250の物理的な厚みにより、導電体260と、酸化物230との間の距離が保たれ、導電体260と酸化物230との間のリーク電流を抑制することができる。また、導電体260と酸化物230との間の物理的な距離、および導電体260から酸化物230へかかる電界強度を、容易に適宜調整することができる。
<半導体装置の応用例>
 以下では、図19Aおよび図19Bを用いて、先の<半導体装置の構成例>および先の<半導体装置の変形例1>で示したものとは異なる、本発明の一態様に係るトランジスタ200を有する半導体装置の一例について説明する。なお、図19Aおよび図19Bに示す半導体装置において、<半導体装置の変形例1>に示した半導体装置(図4A乃至図4D参照。)を構成する構造と同機能を有する構造には、同符号を付記する。なお、本項目において、トランジスタ200の構成材料については<半導体装置の構成例>および<半導体装置の変形例1>で詳細に説明した材料を用いることができる。
 図19Aおよび図19Bに、複数のトランジスタ(トランジスタ200_1乃至トランジスタ200_n)を、絶縁体287および絶縁体283と絶縁体212とで、包括して封止した構成について示す。なお、図19Aおよび図19Bにおいて、複数のトランジスタは、チャネル長方向に並んでいるように見えるが、これにかぎられるものではない。複数のトランジスタは、チャネル幅方向に並んでいてもよいし、マトリクス状に配置されていてもよい。また、設計に応じて、規則性を持たずに配置されていてもよい。
 図19Aに示すように、複数のトランジスタ(トランジスタ200_1乃至トランジスタ200_n)の外側において、絶縁体287および絶縁体283と絶縁体212とが接する部分(以下、封止部265と呼ぶ場合がある。)が形成されている。封止部265は、複数のトランジスタ(トランジスタ群ともいう。)を囲むように形成されている。このような構造にすることで、複数のトランジスタを絶縁体287および絶縁体283と絶縁体212とで包み込むことができる。よって封止部265に囲まれたトランジスタ群が、基板上に複数設けられることになる。
 また、封止部265に重ねてダイシングライン(スクライブライン、分断ライン、又は切断ラインと呼ぶ場合がある)を設けてもよい。上記基板はダイシングラインにおいて分断されるので、封止部265に囲まれたトランジスタ群が1チップとして取り出されることになる。
 また、図19Aでは、複数のトランジスタ(トランジスタ200_1乃至トランジスタ200_n)を一つの封止部265で囲む例について示したが、これに限られるものではない。図19Bに示すように、複数のトランジスタを複数の封止部で囲む構成にしてもよい。図19Bでは、複数のトランジスタを封止部265aで囲み、さらに外側の封止部265bでも囲む構成にしている。
 このように、複数の封止部で複数のトランジスタ(トランジスタ200_1乃至トランジスタ200_n)を囲む構成にすることで、絶縁体287と絶縁体212が接する部分が増えるので、絶縁体287と絶縁体212の密着性をより向上させることができる。これにより、より確実に複数のトランジスタを封止することができる。
 この場合、封止部265aまたは封止部265bに重ねてダイシングラインを設けてもよいし、封止部265aと封止部265bの間にダイシングラインを設けてもよい。
 本発明の一態様により、トランジスタ特性のばらつきが少ない半導体装置を提供することができる。また、本発明の一態様により、信頼性が良好な半導体装置を提供することができる。また、本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。また、本発明の一態様により、オン電流が大きい半導体装置を提供することができる。また、本発明の一態様により、微細化または高集積化が可能な半導体装置を提供することができる。
 以上、本実施の形態に示す構成、方法などは、他の実施の形態、実施例などに示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態2)
 本実施の形態では、半導体装置の一形態を、図20および図21を用いて説明する。
[記憶装置1]
 本発明の一態様に係る半導体装置(記憶装置)の一例を図20に示す。本発明の一態様の半導体装置では、トランジスタ200はトランジスタ300の上方に設けられ、容量素子100はトランジスタ300、およびトランジスタ200の上方に設けられている。なお、トランジスタ200として、先の実施の形態で説明したトランジスタ200を用いることができる。
 トランジスタ200は、酸化物半導体を有する半導体層にチャネルが形成されるトランジスタである。トランジスタ200は、オフ電流が小さいため、これを記憶装置に用いることにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作を必要としない、あるいは、リフレッシュ動作の頻度が極めて少ないため、記憶装置の消費電力を十分に低減することができる。
 図20に示す半導体装置において、配線1001はトランジスタ300のソースと電気的に接続され、配線1002はトランジスタ300のドレインと電気的に接続されている。また、配線1003はトランジスタ200のソースおよびドレインの一方と電気的に接続され、配線1004はトランジスタ200の第1のゲートと電気的に接続され、配線1006はトランジスタ200の第2のゲートと電気的に接続されている。そして、トランジスタ300のゲート、およびトランジスタ200のソースおよびドレインの他方は、容量素子100の電極の一方と電気的に接続され、配線1005は容量素子100の電極の他方と電気的に接続されている。
 また、図20に示す記憶装置は、マトリクス状に配置することで、メモリセルアレイを構成することができる。
<トランジスタ300>
 トランジスタ300は、基板311上に設けられ、ゲートとして機能する導電体316、ゲート絶縁体として機能する絶縁体315、基板311の一部からなる半導体領域313、およびソース領域またはドレイン領域として機能する低抵抗領域314a、および低抵抗領域314bを有する。トランジスタ300は、pチャネル型、あるいはnチャネル型のいずれでもよい。
 ここで、図20に示すトランジスタ300はチャネルが形成される半導体領域313(基板311の一部)が凸形状を有する。また、半導体領域313の側面および上面を、絶縁体315を介して、導電体316が覆うように設けられている。なお、導電体316は仕事関数を調整する材料を用いてもよい。このようなトランジスタ300は半導体基板の凸部を利用していることからFIN型トランジスタとも呼ばれる。なお、凸部の上部に接して、凸部を形成するためのマスクとして機能する絶縁体を有していてもよい。また、ここでは半導体基板の一部を加工して凸部を形成する場合を示したが、SOI基板を加工して凸形状を有する半導体膜を形成してもよい。
 なお、図20に示すトランジスタ300は一例であり、その構造に限定されず、回路構成や駆動方法に応じて適切なトランジスタを用いればよい。
<容量素子100>
 容量素子100は、トランジスタ200の上方に設けられる。容量素子100は、第1の電極として機能する導電体110と、第2の電極として機能する導電体120と、誘電体として機能する絶縁体130とを有する。ここで、絶縁体130は、上記実施の形態に示す絶縁体286として用いることができる絶縁体を用いることが好ましい。
 また、例えば、導電体240上に設けた導電体112と、導電体110は、同時に形成することができる。なお、導電体112は、容量素子100、トランジスタ200、またはトランジスタ300と電気的に接続するプラグ、または配線としての機能を有する。
 図20では、導電体112、および導電体110を単層構造で示したが、当該構成に限定されず、2層以上の積層構造でもよい。例えば、バリア性を有する導電体と導電性が高い導電体との間に、バリア性を有する導電体、および導電性が高い導電体に対して密着性が高い導電体を形成してもよい。
 また、絶縁体130には、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウム、酸化ハフニウム、酸化窒化ハフニウム、窒化酸化ハフニウム、窒化ハフニウムなどを用いればよく、積層または単層で設けることができる。
 例えば、絶縁体130には、酸化窒化シリコンなどの絶縁耐力が大きい材料と、高誘電率(high−k)材料との積層構造を用いることが好ましい。当該構成により、容量素子100は、高誘電率(high−k)の絶縁体を有することで、十分な容量を確保でき、絶縁耐力が大きい絶縁体を有することで、絶縁耐力が向上し、容量素子100の静電破壊を抑制することができる。
 なお、高誘電率(high−k)材料(高い比誘電率の材料)としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物またはシリコンおよびハフニウムを有する窒化物などがある。
 一方、絶縁耐力が大きい材料(低い比誘電率の材料)としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンまたは樹脂などがある。
<配線層>
 各構造体の間には、層間膜、配線、およびプラグ等が設けられた配線層が設けられていてもよい。また、配線層は、設計に応じて複数層設けることができる。ここで、プラグまたは配線としての機能を有する導電体は、複数の構造をまとめて同一の符号を付与する場合がある。また、本明細書等において、配線と、配線と電気的に接続するプラグとが一体物であってもよい。すなわち、導電体の一部が配線として機能する場合、および導電体の一部がプラグとして機能する場合もある。
 例えば、トランジスタ300上には、層間膜として、絶縁体320、絶縁体322、絶縁体324、および絶縁体326が順に積層して設けられている。また、絶縁体320、絶縁体322、絶縁体324、および絶縁体326には容量素子100、またはトランジスタ200と電気的に接続する導電体328、および導電体330等が埋め込まれている。なお、導電体328、および導電体330はプラグ、または配線として機能する。
 また、層間膜として機能する絶縁体は、その下方の凹凸形状を被覆する平坦化膜として機能してもよい。例えば、絶縁体322の上面は、平坦性を高めるために化学機械研磨(CMP)法等を用いた平坦化処理により平坦化されていてもよい。
 絶縁体326、および導電体330上に、配線層を設けてもよい。例えば、図20において、絶縁体350、絶縁体352、及び絶縁体354が順に積層して設けられている。また、絶縁体350、絶縁体352、及び絶縁体354には、導電体356が形成されている。導電体356は、プラグ、または配線として機能する。
 同様に、絶縁体210、絶縁体212、絶縁体214、および絶縁体216には、導電体218、及びトランジスタ200を構成する導電体(導電体205)等が埋め込まれている。なお、導電体218は、容量素子100、またはトランジスタ300と電気的に接続するプラグ、または配線としての機能を有する。さらに、導電体120、および絶縁体130上には、絶縁体150が設けられている。
 ここで、上記実施の形態に示す絶縁体241と同様に、プラグとして機能する導電体218の側面に接して絶縁体217が設けられる。絶縁体217は、絶縁体210、絶縁体212、絶縁体214、および絶縁体216に形成された開口の側壁に接して設けられている。つまり、絶縁体217は、導電体218と、絶縁体210、絶縁体212、絶縁体214、および絶縁体216と、の間に設けられている。なお、導電体205は導電体218と並行して形成することができるため、導電体205の側面に接して絶縁体217が形成される場合もある。
 絶縁体217としては、例えば、窒化シリコン、酸化アルミニウム、または窒化酸化シリコンなどの絶縁体を用いればよい。絶縁体217は、絶縁体212、絶縁体214、および絶縁体222に接して設けられるので、絶縁体210または絶縁体216などから水または水素などの不純物が、導電体218を通じて酸化物230に混入するのを抑制することができる。特に、窒化シリコンは水素に対するブロッキング性が高いので好適である。また、絶縁体210または絶縁体216に含まれる酸素が導電体218に吸収されるのを防ぐことができる。
 絶縁体217は、絶縁体241と同様の方法で形成することができる。例えば、PEALD法を用いて、窒化シリコンを成膜し、異方性エッチングを用いて導電体356に達する開口を形成すればよい。
 層間膜として用いることができる絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。
 例えば、層間膜として機能する絶縁体には、比誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。したがって、絶縁体の機能に応じて、材料を選択するとよい。
 例えば、絶縁体150、絶縁体210、絶縁体352、および絶縁体354等には、比誘電率の低い絶縁体を有することが好ましい。例えば、当該絶縁体は、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンまたは樹脂などを有することが好ましい。または、当該絶縁体は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコンまたは空孔を有する酸化シリコンと、樹脂との積層構造を有することが好ましい。酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため、樹脂と組み合わせることで、熱的に安定かつ比誘電率の低い積層構造とすることができる。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネートまたはアクリルなどがある。
 また、酸化物半導体を用いたトランジスタは、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体で囲うことによって、トランジスタの電気特性を安定にすることができる。従って、絶縁体214、絶縁体212、および絶縁体350等には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体を用いればよい。
 水素などの不純物および酸素の透過を抑制する機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウムまたはタンタルを含む絶縁体を、単層で、または積層で用いればよい。具体的には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体として、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムまたは酸化タンタルなどの金属酸化物、窒化酸化シリコンまたは窒化シリコンなどを用いることができる。
 配線、プラグに用いることができる導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウムなどから選ばれた金属元素を1種以上含む材料を用いることができる。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。
 例えば、導電体328、導電体330、導電体356、導電体218、および導電体112等としては、上記の材料で形成される金属材料、合金材料、金属窒化物材料、または金属酸化物材料などの導電性材料を、単層または積層して用いることができる。耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましく、タングステンを用いることが特に好ましい。または、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。低抵抗導電性材料を用いることで配線抵抗を低くすることができる。
<酸化物半導体が設けられた層の配線、またはプラグ>
 なお、トランジスタ200に、酸化物半導体を用いる場合、酸化物半導体の近傍に過剰酸素領域を有する絶縁体が設けることがある。その場合、該過剰酸素領域を有する絶縁体と、該過剰酸素領域を有する絶縁体に設ける導電体との間に、バリア性を有する絶縁体を設けることが好ましい。
 例えば、図20では、過剰酸素を有する絶縁体224および絶縁体280と、導電体240との間に、絶縁体241を設けるとよい。絶縁体241と、絶縁体222、絶縁体282、絶縁体287、および絶縁体283とが接して設けられることで、絶縁体224、およびトランジスタ200は、バリア性を有する絶縁体により、封止する構造とすることができる。
 つまり、絶縁体241を設けることで、絶縁体224および絶縁体280が有する過剰酸素が、導電体240に吸収されることを抑制することができる。また、絶縁体241を有することで、不純物である水素が、導電体240を介して、トランジスタ200へ拡散することを抑制することができる。
 なお、絶縁体241としては、水または水素などの不純物、および酸素の拡散を抑制する機能を有する絶縁性材料を用いるとよい。例えば、窒化シリコン、窒化酸化シリコン、酸化アルミニウムまたは酸化ハフニウムなどを用いることが好ましい。特に、窒化シリコンは水素に対するブロッキング性が高いため好ましい。また、他にも、例えば、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジムまたは酸化タンタルなどの金属酸化物などを用いることができる。
 また、上記実施の形態と同様に、トランジスタ200は、絶縁体212、絶縁体214、絶縁体282、絶縁体287、および絶縁体283で封止されることが好ましい。このような構成とすることで、絶縁体274、絶縁体150などに含まれる不純物(特に水素、水)が絶縁体280などに混入するのを低減することができる。
 ここで、絶縁体283、絶縁体287、および絶縁体282には導電体240が、絶縁体214、および絶縁体212には導電体218が貫通しているが、上記の通り、絶縁体241が導電体240に接して設けられ、絶縁体217が導電体218に接して設けられている。これにより、導電体240および導電体218を介して、絶縁体212、絶縁体214、絶縁体282、絶縁体287、および絶縁体283の内側に混入する水素を低減することができる。このようにして、絶縁体212、絶縁体214、絶縁体282、絶縁体287、絶縁体283、絶縁体241、および絶縁体217でトランジスタ200をより確実に封止し、絶縁体274等に含まれる水素などの不純物がトランジスタ200に混入するのを低減することができる。
 また、絶縁体216、絶縁体224、絶縁体280、絶縁体250、および絶縁体274は、先の実施の形態に示すように、水素原子が低減または除去されたガスを用いた成膜方法で形成されることが好ましい。これにより、絶縁体216、絶縁体224、絶縁体280、絶縁体250、および絶縁体274の水素濃度を低減することができる。
 このようにして、トランジスタ200近傍のシリコン系絶縁膜の水素濃度を低減し、酸化物230の水素濃度を低減することができる。
<ダイシングライン>
 以下では、大面積基板を半導体素子ごとに分断することによって、複数の半導体装置をチップ状で取り出す場合に設けられるダイシングライン(スクライブライン、分断ライン、又は切断ラインと呼ぶ場合がある)について説明する。分断方法としては、例えば、まず、基板に半導体素子を分断するための溝(ダイシングライン)を形成した後、ダイシングラインにおいて切断し、複数の半導体装置に分断(分割)する場合がある。
 ここで、例えば、図20に示すように、絶縁体287および絶縁体283と、絶縁体212とが接する領域がダイシングラインと重なるように設計することが好ましい。つまり、複数のトランジスタ200を有するメモリセルの外縁に設けられるダイシングラインとなる領域近傍において、絶縁体282、絶縁体280、絶縁体254、絶縁体224、絶縁体222、絶縁体216、および絶縁体214に開口を設ける。
 つまり、絶縁体282、絶縁体280、絶縁体254、絶縁体224、絶縁体222、絶縁体216、および絶縁体214に設けた上記開口において、絶縁体212と、絶縁体287および絶縁体283とが接する。例えば、このとき、絶縁体212と、絶縁体287または絶縁体283とを同材料及び同方法を用いて形成してもよい。絶縁体212と、絶縁体287または絶縁体283とを、同材料、および同方法で設けることで、密着性を高めることができる。例えば、窒化シリコンを用いることが好ましい。
 当該構造により、絶縁体212、絶縁体214、絶縁体282、絶縁体287、および絶縁体283で、トランジスタ200を包み込むことができる。絶縁体212、絶縁体214、絶縁体282、絶縁体287、および絶縁体283の少なくとも一は、酸素、水素、及び水の拡散を抑制する機能を有しているため、本実施の形態に示す半導体素子が形成された回路領域ごとに、基板を分断することにより、複数のチップに加工しても、分断した基板の側面方向から、水素又は水などの不純物が混入し、トランジスタ200に拡散することを防ぐことができる。
 また、当該構造により、絶縁体280、および絶縁体224の過剰酸素が外部に拡散することを防ぐことができる。従って、絶縁体280、および絶縁体224の過剰酸素は、効率的にトランジスタ200におけるチャネルが形成される酸化物に供給される。当該酸素により、トランジスタ200におけるチャネルが形成される酸化物の酸素欠損を低減することができる。これにより、トランジスタ200におけるチャネルが形成される酸化物を欠陥準位密度が低い、安定な特性を有する酸化物半導体とすることができる。つまり、トランジスタ200の電気特性の変動を抑制すると共に、信頼性を向上させることができる。
 なお、図20に示す記憶装置では、容量素子100の形状をプレーナ型としたが、本実施の形態に示す記憶装置はこれに限られるものではない。たとえば、図21に示すように、容量素子100の形状をシリンダ型にしてもよい。なお、図21に示す記憶装置は、絶縁体150より下の構成は、図20に示す半導体装置と同様である。
 また、絶縁体130上に絶縁体150が設けられ、絶縁体150上に絶縁体142が設けられている。なお、絶縁体150および絶縁体142に開口が形成されている。
 図21に示す容量素子100は、導電体115と、導電体115および絶縁体142上の絶縁体145と、絶縁体145上の導電体125と、を有する。ここで、上記開口の中に導電体115、絶縁体145、および導電体125の少なくとも一部が配置される。
 導電体115は容量素子100の下部電極として機能し、導電体125は容量素子100の上部電極として機能し、絶縁体145は、容量素子100の誘電体として機能する。容量素子100は、絶縁体150および絶縁体142の開口において、底面だけでなく、側面においても上部電極と下部電極とが誘電体を挟んで対向する構成となっており、単位面積当たりの静電容量を大きくすることができる。よって、当該開口の深さを深くするほど、容量素子100の静電容量を大きくすることができる。このように容量素子100の単位面積当たりの静電容量を大きくすることにより、半導体装置の微細化または高集積化を推し進めることができる。
 導電体125および絶縁体145上には、絶縁体152が設けられている。
 絶縁体152は、絶縁体280に用いることができる絶縁体を用いればよい。また、絶縁体142は、絶縁体150の開口を形成するときのエッチングストッパとして機能することが好ましく、絶縁体214に用いることができる絶縁体を用いればよい。
 絶縁体150および絶縁体142に形成された開口を上面から見た形状は、四角形としてもよいし、四角形以外の多角形状としてもよいし、多角形状において角部を湾曲させた形状としてもよいし、楕円を含む円形状としてもよい。ここで、上面視において、当該開口とトランジスタ200の重なる面積が大きい方が好ましい。このような構成にすることにより、容量素子100とトランジスタ200を有する半導体装置の占有面積を低減することができる。
 導電体115は、絶縁体142、および絶縁体150に形成された開口に接して配置される。導電体115の上面は、絶縁体142の上面と略一致することが好ましい。また、導電体115の下面は、絶縁体130の開口を介して導電体110に接する。導電体115は、ALD法またはCVD法などを用いて成膜することが好ましく、例えば、導電体205に用いることができる導電体を用いればよい。
 絶縁体145は、導電体115および絶縁体142を覆うように配置される。例えば、ALD法またはCVD法などを用いて絶縁体145を成膜することが好ましい。絶縁体145には、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ジルコニウム、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウム、酸化ハフニウム、酸化窒化ハフニウム、窒化酸化ハフニウム、窒化ハフニウムなどを用いればよく、積層または単層で設けることができる。例えば、絶縁体145として、酸化ジルコニウム、酸化アルミニウム、酸化ジルコニウムの順番で積層された絶縁膜を用いることができる。
 また、絶縁体145には、酸化窒化シリコンなどの絶縁耐力が大きい材料、または高誘電率(high−k)材料を用いることが好ましい。または、絶縁耐力が大きい材料と高誘電率(high−k)材料の積層構造を用いてもよい。
 なお、高誘電率(high−k)材料(高い比誘電率の材料)としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する窒化物などがある。このようなhigh−k材料を用いることで、絶縁体145を厚くしても容量素子100の静電容量を十分確保することができる。絶縁体145を厚くすることにより、導電体115と導電体125の間に生じるリーク電流を抑制することができる。
 一方、絶縁耐力が大きい材料としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコン、樹脂などがある。例えば、ALD法を用いて成膜した窒化シリコン、PEALD法を用いて成膜した酸化シリコン、ALD法を用いて成膜した窒化シリコンの順番で積層された絶縁膜を用いることができる。このような、絶縁耐力が大きい絶縁体を用いることで、絶縁耐力が向上し、容量素子100の静電破壊を抑制することができる。
 導電体125は、絶縁体142および絶縁体150に形成された開口を埋めるように配置される。また、導電体125は、導電体140、および導電体153を介して配線1005と電気的に接続している。導電体125は、ALD法またはCVD法などを用いて成膜することが好ましく、例えば、導電体205に用いることができる導電体を用いればよい。
 また、導電体153は、絶縁体154上に設けられており、絶縁体156に覆われている。導電体153は、導電体112に用いることができる導電体を用いればよく、絶縁体156は、絶縁体152に用いることができる絶縁体を用いればよい。ここで、導電体153は導電体140の上面に接しており、容量素子100、トランジスタ200、またはトランジスタ300の端子として機能する。
 以上、本実施の形態に示す構成、方法などは、他の実施の形態、実施例などに示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態3)
 本実施の形態では、半導体装置の一形態を、図22乃至図25を用いて説明する。
[記憶装置2]
 本実施の形態における半導体装置(記憶装置)の一例を図22に示す。
<メモリデバイスの構成例>
 図22は、メモリデバイス290を有する半導体装置の断面図である。図22に示すメモリデバイス290は、図4A乃至図4Dに示すトランジスタ200に加えて、容量デバイス292を有する。図22は、トランジスタ200のチャネル長方向の断面図に相当する。
 なお、図22に示す半導体装置において、先の実施の形態に示した半導体装置を構成する構造と同機能を有する構造には、同符号を付記する。なお、本項目においても、半導体装置の構成材料については先の実施の形態で詳細に説明した材料を用いることができる。
 図22に示すように、メモリデバイス290は、絶縁体283と絶縁体212とで封止されることが好ましい。このような構成とすることで、メモリデバイス290への不純物(特に水素、水)の混入を抑制することができる。なお、上記実施の形態で示したように、メモリデバイス290と、絶縁体283との間に、絶縁体287を設けてもよい。
 容量デバイス292は、導電体242bと、導電体242b上に設けられた絶縁体293と、絶縁体293上に設けられた導電体294と、を有する。すなわち、容量デバイス292は、MIM(Metal−Insulator−Metal)容量を構成している。なお、容量デバイス292が有する一対の電極の一方、すなわち導電体242bは、トランジスタのソース電極またはドレイン電極を兼ねることができる。したがって、容量デバイス292の作製工程において、トランジスタの作製工程の一部を兼用することができるため、生産性の高い半導体装置とすることができる。また、トランジスタと、容量デバイスとが配置される面積を低減させることが可能となる。
 なお、導電体294としては、例えば、導電体240に用いることのできる材料を用いればよい。
 絶縁体293としては、例えば、酸化ジルコニウムと、酸化アルミニウムと、酸化ジルコニウムとの積層構造を用いるとよい。また、例えば、絶縁体130に用いることのできる材料を用いればよく、積層または単層で設けるとよい。
 また、メモリデバイス290上に配線層を設けてもよい。例えば、図22に示すように、トランジスタ200、および容量デバイス292上に、層間膜として機能する絶縁体160が設けられている。また、絶縁体283、および絶縁体160にはトランジスタ200と電気的に接続する導電体166が埋め込まれている。なお、導電体166はプラグ、または配線として機能する。
 絶縁体160、および導電体166上に、配線層を設けてもよい。例えば、図22に示すように、絶縁体162、および絶縁体164が順に積層して設けられている。また、絶縁体162、および絶縁体164には、導電体168が埋め込まれている。なお、導電体168は、プラグ、または配線として機能する。
 絶縁体160、および絶縁体164には、比誘電率の低い絶縁体を有することが好ましい。例えば、絶縁体160、および絶縁体164には、絶縁体352などに用いることができる絶縁体を用いればよい。
 絶縁体162には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体を用いればよい。例えば、絶縁体162には、絶縁体350などに用いることができる絶縁体を用いればよい。
 なお、上記メモリデバイス290は、積層する構成としてもよい。図23にメモリデバイス290を有する層を5層積層した記憶装置の断面図を示す。図23に示すように、メモリデバイス290は、導電体240、および導電体166を介して、異なるメモリデバイス290と電気的に接続する。
 なお、図23に示すように、複数のメモリデバイス(メモリデバイス290_1乃至メモリデバイス290_5)を包括して、絶縁体283と絶縁体212とで封止してもよい。複数のメモリデバイスを包括して封止することで、記憶装置の作製工程を簡略化することができる。なお、トランジスタ200を構成する構造の一部、およびトランジスタ200の周辺に設けられた構造の一部を、スパッタリング法を用いて成膜することで、トランジスタ200の水素濃度を低くすることができる。よって、トランジスタ200の上方に、異なるトランジスタ200を作製する場合においても、下方に位置するトランジスタ200の水素濃度を低く保つことができる。したがって、メモリデバイス290を積層する構成とする場合、メモリデバイス290を個別に封止しなくても、複数のメモリデバイスを包括して封止することで、トランジスタ200中の水素濃度を低くすることができる。
 なお、絶縁体283と絶縁体212による、複数のメモリデバイスの封止は、複数のメモリデバイス全てを包括して行われてもよいし、一部ずつ包括して行われてもよい。
 また、絶縁体214と絶縁体282とに同じ材料を用いる場合、絶縁体214および絶縁体282のいずれか一方は設けなくてもよい。これにより、記憶装置の作製工程数を削減することができる。
 図23に示すように、複数のメモリデバイス(メモリデバイス290_1乃至メモリデバイス290_5)を積層することにより、メモリデバイスの占有面積を増やすことなく、メモリデバイスを集積して配置することができる。つまり、3Dメモリデバイスを構成することができる。
 なお、図23では、各層が1つのメモリデバイスを有する構成を例示したが、これに限られるものではない。先の<半導体装置の応用例>に示したように、各層は複数のメモリデバイスを有していてもよく、複数のメモリデバイスは、チャネル長方向に並んでいてもよいし、チャネル幅方向に並んでいてもよいし、マトリックス状に配置されていてもよい。また、設計に応じて、規則性を持たずに配置されていてもよい。
<メモリデバイスの変形例>
 以下では、図24A、図24B、および図25を用いて、先の<メモリデバイスの構成例>で示した半導体装置とは異なる、本実施の形態におけるトランジスタ200、および容量デバイス292を有する半導体装置の一例について説明する。なお、図24A、図24B、および図25に示す半導体装置において、先の実施の形態および図22に示した半導体装置を構成する構造と同機能を有する構造には、同符号を付記する。なお、本項目において、トランジスタ200、および容量デバイス292の構成材料については、先の実施の形態および先の<メモリデバイスの構成例>で詳細に説明した材料を用いることができる。
<<メモリデバイスの変形例1>>
 以下では、メモリデバイス600を有する半導体装置の一例について図24Aおよび図24Bを用いて説明する。メモリデバイス600は、トランジスタ200a、トランジスタ200b、容量デバイス292a、および容量デバイス292bを有する。
 図24Aは、メモリデバイス600を有する半導体装置の上面図である。また、図24Bは、図24AにA1−A2の一点鎖線で示す部位の断面図であり、トランジスタ200a、およびトランジスタ200bのチャネル長方向の断面図でもある。なお、図24Aの上面図では、図の明瞭化のために一部の要素を省いている。
 メモリデバイス600は、図24Bに示すように、A3−A4の一点鎖線を対称軸とした線対称の構成となっている。トランジスタ200aのソース電極またはドレイン電極の一方と、トランジスタ200bのソース電極またはドレイン電極の一方は、導電体242cが兼ねる構成となっている。また、トランジスタ200aと電気的に接続し、プラグとして機能する導電体と、トランジスタ200bと電気的に接続し、プラグとして機能する導電体とは、導電体240cが兼ねる構成となっている。また、導電体240cの側面に接して、絶縁体241cが設けられている。
 このように、2つのトランジスタと、2つの容量デバイスと、配線とプラグとの接続を上述の構成とすることで、微細化または高集積化が可能な半導体装置を提供することができる。
 トランジスタ200a、トランジスタ200b、容量デバイス292a、および容量デバイス292bのそれぞれの構成および効果については、図4A乃至図4D、および図22に示す半導体装置の構成例を参酌することができる。
<<メモリデバイスの変形例2>>
 図25は、メモリユニット470が、トランジスタ200Tを有するトランジスタ層413と、4層のメモリデバイス層415(メモリデバイス層415_1乃至メモリデバイス層415_4)を有する例を示す。
 メモリデバイス層415_1乃至メモリデバイス層415_4は、それぞれ複数のメモリデバイス420を有する。メモリデバイス420には、例えば、図22に示すメモリデバイス290、または図24Aおよび図24Bに示すメモリデバイス600を用いることができる。
 メモリデバイス420は、導電体424、および導電体166を介して、異なるメモリデバイス層415が有するメモリデバイス420、およびトランジスタ層413が有するトランジスタ200Tと電気的に接続する。
 メモリユニット470は、絶縁体212、絶縁体214、絶縁体282、および絶縁体283により封止される(便宜的に、以下では封止構造と呼ぶ)。絶縁体283の周囲には絶縁体274が設けられる。また、絶縁体274、絶縁体283、および絶縁体212には導電体440が設けられ、素子層411と電気的に接続する。なお、メモリユニット470と、絶縁体283との間に、絶縁体287を設けてもよい。
 なお、絶縁体212、および絶縁体283は、水素に対するブロッキング性が高い機能を有する材料であると好適である。また、絶縁体214、および絶縁体282は、水素を捕獲、または水素を固着する機能を有する材料であると好適である。
 例えば、上記水素に対するブロッキング性が高い機能を有する材料は、窒化シリコン、または窒化酸化シリコンなどが挙げられる。また、上記水素を捕獲、または水素を固着する機能を有する材料は、酸化アルミニウム、酸化ハフニウム、並びにアルミニウムおよびハフニウムを含む酸化物(ハフニウムアルミネート)などが挙げられる。
 なお、絶縁体212、絶縁体214、絶縁体282、および絶縁体283に用いる材料の結晶構造については、特に限定は無いが、非晶質または結晶性を有する構造とすればよい。例えば、水素を捕獲、または水素を固着する機能を有する材料として、非晶質の酸化アルミニウム膜を用いると好適である。非晶質の酸化アルミニウムは、結晶性の高い酸化アルミニウムよりも、水素の捕獲、および固着する量が大きい場合がある。
 また、トランジスタ層413とメモリデバイス層415_1の間、または各メモリデバイス層415の間にも、絶縁体282、および絶縁体214が設けられることが好ましい。また、絶縁体282、および絶縁体214の間に絶縁体296が設けられることが好ましい。絶縁体296は、絶縁体283と同様の材料を用いることができる。または、酸化シリコン、酸化窒化シリコンを用いることができる。または、公知の絶縁性材料を用いてもよい。
 また、封止構造の内部には、絶縁体280が設けられる。絶縁体280は、加熱により酸素を放出する機能を有する。または、絶縁体280は、過剰酸素領域を有する。
 ここで、絶縁体280中の過剰酸素は、絶縁体280と接する酸化物半導体中の水素の拡散に対し、下記のようなモデルが考えられる。
 酸化物半導体中に存在する水素は、酸化物半導体に接する絶縁体280を介して、他の構造体へと拡散する。当該水素は、絶縁体280中の過剰酸素とOH結合を形成し、OHとして絶縁体280中を拡散する。OH結合を有した水素原子は、水素を捕獲、または水素を固着する機能を有する材料(代表的には、絶縁体282)に到達した際に、絶縁体282中の原子(例えば、金属原子など)と結合した酸素原子と反応し、絶縁体282中に捕獲、または固着される。一方、OH結合を有した過剰酸素は、過剰酸素として絶縁体280中に残ると推測される。つまり、当該水素の拡散において、絶縁体280中の過剰酸素が、橋渡しの役割を担う蓋然性が高い。
 上記のモデルを満たすためには、半導体装置の作製プロセスが重要な要素の一つとなる。
 一例として、酸化物半導体上に、過剰酸素を有する絶縁体280を形成し、その後、絶縁体282を形成する。そのあとに、加熱処理を行うことが好ましい。当該加熱処理は、具体的には、酸素を含む雰囲気、窒素を含む雰囲気、または酸素と窒素の混合雰囲気にて、350℃以上、好ましくは400℃以上の温度で行う。加熱処理の時間は、1時間以上、好ましくは4時間以上、さらに好ましくは8時間以上とする。
 上記の加熱処理によって、酸化物半導体中の水素が、絶縁体280、および絶縁体282を介して、外方に拡散することができる。つまり、酸化物半導体、及び当該酸化物半導体近傍に存在する水素の絶対量を低減することができる。
 上記加熱処理のあと、絶縁体283を形成する。絶縁体283は、水素に対するブロッキング性が高い機能を有する材料であるため、外方に拡散させた水素、または外部に存在する水素を、内部、具体的には、酸化物半導体、または絶縁体280側に入り込むのを抑制することができる。
 なお、上記の加熱処理については、絶縁体282を形成したあとに行う工程について、例示したが、これに限定されない。例えば、トランジスタ層413の形成後、またはメモリデバイス層415_1乃至メモリデバイス層415_3の形成後に、それぞれ上記加熱処理を行っても良い。また、上記加熱処理によって、水素を外方に拡散させる際には、トランジスタ層413の上方または横方向に水素が拡散される。同様に、メモリデバイス層415_1乃至メモリデバイス層415_3形成後に加熱処理をする場合においては、水素は上方または横方向に拡散される。
 なお、上記の作製プロセスとすることで、絶縁体212と、絶縁体283と、が接着することで、上述した封止構造が形成される。
 以上より、信頼性が良好な半導体装置、およびその作製方法を提供することができる。また、本発明の一態様により、良好な電気特性を有する半導体装置、およびその作製方法を提供することができる。
 本実施の形態に示す構成、構造、方法などは、他の実施の形態、実施例などに示す構成、構造、方法などと適宜組み合わせて用いることができる。
(実施の形態4)
 本実施の形態では、図26A、図26Bおよび図27A乃至図27Hを用いて、本発明の一態様に係る、酸化物を半導体に用いたトランジスタ(以下、OSトランジスタと呼ぶ場合がある。)、および容量素子が適用されている記憶装置(以下、OSメモリ装置と呼ぶ場合がある。)について説明する。OSメモリ装置は、少なくとも容量素子と、容量素子の充放電を制御するOSトランジスタを有する記憶装置である。OSトランジスタのオフ電流は極めて小さいので、OSメモリ装置は優れた保持特性をもち、不揮発性メモリとして機能させることができる。
<記憶装置の構成例>
 図26AにOSメモリ装置の構成の一例を示す。記憶装置1400は、周辺回路1411、およびメモリセルアレイ1470を有する。周辺回路1411は、行回路1420、列回路1430、出力回路1440、およびコントロールロジック回路1460を有する。
 列回路1430は、例えば、列デコーダ、プリチャージ回路、センスアンプ、書き込み回路等を有する。プリチャージ回路は、配線をプリチャージする機能を有する。センスアンプは、メモリセルから読み出されたデータ信号を増幅する機能を有する。なお、上記配線は、メモリセルアレイ1470が有するメモリセルに接続されている配線であり、詳しくは後述する。増幅されたデータ信号は、出力回路1440を介して、データ信号RDATAとして記憶装置1400の外部に出力される。また、行回路1420は、例えば、行デコーダ、ワード線ドライバ回路等を有し、アクセスする行を選択することができる。
 記憶装置1400には、外部から電源電圧として低電源電圧(VSS)、周辺回路1411用の高電源電圧(VDD)、メモリセルアレイ1470用の高電源電圧(VIL)が供給される。また、記憶装置1400には、制御信号(CE、WE、RE)、アドレス信号ADDR、データ信号WDATAが外部から入力される。アドレス信号ADDRは、行デコーダおよび列デコーダに入力され、データ信号WDATAは書き込み回路に入力される。
 コントロールロジック回路1460は、外部から入力される制御信号(CE、WE、RE)を処理して、行デコーダ、列デコーダの制御信号を生成する。制御信号CEは、チップイネーブル信号であり、制御信号WEは、書き込みイネーブル信号であり、制御信号REは、読み出しイネーブル信号である。コントロールロジック回路1460が処理する信号は、これに限定されるものではなく、必要に応じて、他の制御信号を入力すればよい。
 メモリセルアレイ1470は、行列状に配置された、複数個のメモリセルMCと、複数の配線を有する。なお、メモリセルアレイ1470と行回路1420とを接続している配線の数は、メモリセルMCの構成、一列に有するメモリセルMCの数などによって決まる。また、メモリセルアレイ1470と列回路1430とを接続している配線の数は、メモリセルMCの構成、一行に有するメモリセルMCの数などによって決まる。
 なお、図26Aにおいて、周辺回路1411とメモリセルアレイ1470を同一平面上に形成する例について示したが、本実施の形態はこれに限られるものではない。例えば、図26Bに示すように、周辺回路1411の一部の上に、メモリセルアレイ1470が重なるように設けられてもよい。例えば、メモリセルアレイ1470の下に重なるように、センスアンプを設ける構成にしてもよい。
 図27A乃至図27Hに上述のメモリセルMCに適用できるメモリセルの構成例について説明する。
[DOSRAM]
 図27A乃至図27Cに、DRAMのメモリセルの回路構成例を示す。本明細書等において、1OSトランジスタ1容量素子型のメモリセルを用いたDRAMを、DOSRAM(Dynamic Oxide Semiconductor Random Access Memory)と呼ぶ場合がある。図27Aに示す、メモリセル1471は、トランジスタM1と、容量素子CAと、を有する。なお、トランジスタM1は、ゲート(トップゲートと呼ぶ場合がある。)、及びバックゲートを有する。
 トランジスタM1の第1端子は、容量素子CAの第1端子と接続され、トランジスタM1の第2端子は、配線BILと接続され、トランジスタM1のゲートは、配線WOLと接続され、トランジスタM1のバックゲートは、配線BGLと接続されている。容量素子CAの第2端子は、配線CALと接続されている。
 配線BILは、ビット線として機能し、配線WOLは、ワード線として機能する。配線CALは、容量素子CAの第2端子に所定の電位を印加するための配線として機能する。データの書き込み時、及び読み出し時において、配線CALには、低レベル電位を印加するのが好ましい。配線BGLは、トランジスタM1のバックゲートに電位を印加するための配線として機能する。配線BGLに任意の電位を印加することによって、トランジスタM1のしきい値電圧を増減することができる。
 ここで、図27Aに示すメモリセル1471は、図22に示す記憶装置に対応している。つまり、トランジスタM1はトランジスタ200に、容量素子CAは容量デバイス292に対応している。
 また、メモリセルMCは、メモリセル1471に限定されず、回路構成の変更を行うことができる。例えば、メモリセルMCは、図27Bに示すメモリセル1472のように、トランジスタM1のバックゲートが、配線BGLでなく、配線WOLと接続される構成にしてもよい。また、例えば、メモリセルMCは、図27Cに示すメモリセル1473ように、シングルゲート構造のトランジスタ、つまりバックゲートを有さないトランジスタM1で構成されたメモリセルとしてもよい。
 上記実施の形態に示す半導体装置をメモリセル1471等に用いる場合、トランジスタM1としてトランジスタ200を用い、容量素子CAとして容量素子100を用いることができる。トランジスタM1としてOSトランジスタを用いることによって、トランジスタM1のリーク電流を非常に小さくすることができる。つまり、書き込んだデータをトランジスタM1によって長時間保持することができるため、メモリセルのリフレッシュの頻度を少なくすることができる。または、メモリセルのリフレッシュ動作を不要にすることができる。また、リーク電流が非常に小さいため、メモリセル1471、メモリセル1472、メモリセル1473に対して多値データ、又はアナログデータを保持することができる。
 また、DOSRAMにおいて、上記のように、メモリセルアレイ1470の下に重なるように、センスアンプを設ける構成にすると、ビット線を短くすることができる。これにより、ビット線容量が小さくなり、メモリセルの保持容量を低減することができる。
[NOSRAM]
 図27D乃至図27Gに、2トランジスタ1容量素子のゲインセル型のメモリセルの回路構成例を示す。図27Dに示す、メモリセル1474は、トランジスタM2と、トランジスタM3と、容量素子CBと、を有する。なお、トランジスタM2は、トップゲート(単にゲートと呼ぶ場合がある。)、及びバックゲートを有する。本明細書等において、トランジスタM2にOSトランジスタを用いたゲインセル型のメモリセルを有する記憶装置を、NOSRAM(Nonvolatile Oxide Semiconductor RAM)と呼ぶ場合がある。
 トランジスタM2の第1端子は、容量素子CBの第1端子と接続され、トランジスタM2の第2端子は、配線WBLと接続され、トランジスタM2のゲートは、配線WOLと接続され、トランジスタM2のバックゲートは、配線BGLと接続されている。容量素子CBの第2端子は、配線CALと接続されている。トランジスタM3の第1端子は、配線RBLと接続され、トランジスタM3の第2端子は、配線SLと接続され、トランジスタM3のゲートは、容量素子CBの第1端子と接続されている。
 配線WBLは、書き込みビット線として機能し、配線RBLは、読み出しビット線として機能し、配線WOLは、ワード線として機能する。配線CALは、容量素子CBの第2端子に所定の電位を印加するための配線として機能する。データの書き込み時、データ保持の最中、データの読み出し時において、配線CALには、低レベル電位を印加するのが好ましい。配線BGLは、トランジスタM2のバックゲートに電位を印加するための配線として機能する。配線BGLに任意の電位を印加することによって、トランジスタM2のしきい値電圧を増減することができる。
 ここで、図27Dに示すメモリセル1474は、図20に示す記憶装置に対応している。つまり、トランジスタM2はトランジスタ200に、容量素子CBは容量素子100に、トランジスタM3はトランジスタ300に、配線WBLは配線1003に、配線WOLは配線1004に、配線BGLは配線1006に、配線CALは配線1005に、配線RBLは配線1002に、配線SLは配線1001に対応している。
 また、メモリセルMCは、メモリセル1474に限定されず、回路の構成を適宜変更することができる。例えば、メモリセルMCは、図27Eに示すメモリセル1475のように、トランジスタM2のバックゲートが、配線BGLでなく、配線WOLと接続される構成にしてもよい。また、例えば、メモリセルMCは、図27Fに示すメモリセル1476のように、シングルゲート構造のトランジスタ、つまりバックゲートを有さないトランジスタM2で構成されたメモリセルとしてもよい。また、例えば、メモリセルMCは、図27Gに示すメモリセル1477のように、配線WBLと配線RBLを一本の配線BILとしてまとめた構成であってもよい。
 上記実施の形態に示す半導体装置をメモリセル1474等に用いる場合、トランジスタM2としてトランジスタ200を用い、トランジスタM3としてトランジスタ300を用い、容量素子CBとして容量素子100を用いることができる。トランジスタM2としてOSトランジスタを用いることによって、トランジスタM2のリーク電流を非常に小さくすることができる。これにより、書き込んだデータをトランジスタM2によって長時間保持することができるため、メモリセルのリフレッシュの頻度を少なくすることができる。または、メモリセルのリフレッシュ動作を不要にすることができる。また、リーク電流が非常に小さいため、メモリセル1474に多値データ、又はアナログデータを保持することができる。メモリセル1475乃至メモリセル1477も同様である。
 なお、トランジスタM3は、チャネル形成領域にシリコンを有するトランジスタ(以下、Siトランジスタと呼ぶ場合がある)であってもよい。Siトランジスタの導電型は、nチャネル型としてもよいし、pチャネル型としてもよい。Siトランジスタは、OSトランジスタよりも電界効果移動度が高くなる場合がある。よって、読み出しトランジスタとして機能するトランジスタM3として、Siトランジスタを用いてもよい。また、トランジスタM3にSiトランジスタを用いることで、トランジスタM3の上に積層してトランジスタM2を設けることができるため、メモリセルの占有面積を低減し、記憶装置の高集積化を図ることができる。
 また、トランジスタM3はOSトランジスタであってもよい。トランジスタM2およびトランジスタM3にOSトランジスタを用いた場合、メモリセルアレイ1470をn型トランジスタのみを用いて回路を構成することができる。
 また、図27Hに3トランジスタ1容量素子のゲインセル型のメモリセルの一例を示す。図27Hに示すメモリセル1478は、トランジスタM4乃至トランジスタM6、および容量素子CCを有する。容量素子CCは適宜設けられる。メモリセル1478は、配線BIL、配線RWL、配線WWL、配線BGL、および配線GNDLに電気的に接続されている。配線GNDLは低レベル電位を与える配線である。なお、メモリセル1478を、配線BILに代えて、配線RBL、配線WBLに電気的に接続してもよい。
 トランジスタM4は、バックゲートを有するOSトランジスタであり、バックゲートは配線BGLに電気的に接続されている。なお、トランジスタM4のバックゲートとゲートとを互いに電気的に接続してもよい。あるいは、トランジスタM4はバックゲートを有さなくてもよい。
 なお、トランジスタM5、トランジスタM6はそれぞれ、nチャネル型Siトランジスタまたはpチャネル型Siトランジスタでもよい。或いは、トランジスタM4乃至トランジスタM6がOSトランジスタでもよい。この場合、メモリセルアレイ1470をn型トランジスタのみを用いて回路を構成することができる。
 上記実施の形態に示す半導体装置をメモリセル1478に用いる場合、トランジスタM4としてトランジスタ200を用い、トランジスタM5、トランジスタM6としてトランジスタ300を用い、容量素子CCとして容量素子100を用いることができる。トランジスタM4としてOSトランジスタを用いることによって、トランジスタM4のリーク電流を非常に小さくすることができる。
 なお、本実施の形態に示す、周辺回路1411、メモリセルアレイ1470等の構成は、上記に限定されるものではない。これらの回路、および当該回路に接続される配線、回路素子等の、配置または機能は、必要に応じて、変更、削除、または追加してもよい。
 一般に、コンピュータなどの半導体装置では、用途に応じて様々な記憶装置(メモリ)が用いられる。図28に、各種の記憶装置を階層ごとに示す。上層に位置する記憶装置ほど速いアクセス速度が求められ、下層に位置する記憶装置ほど大きな記憶容量と高い記録密度が求められる。図28では、最上層から順に、CPUなどの演算処理装置にレジスタとして混載されるメモリ、SRAM(Static Random Access Memory)、DRAM(Dynamic Random Access Memory)、3D NANDメモリを示している。
 CPUなどの演算処理装置にレジスタとして混載されるメモリは、演算結果の一時保存などに用いられるため、演算処理装置からのアクセス頻度が高い。よって、記憶容量よりも速い動作速度が求められる。また、レジスタは演算処理装置の設定情報などを保持する機能も有する。
 SRAMは、例えばキャッシュに用いられる。キャッシュは、メインメモリに保持されている情報の一部を複製して保持する機能を有する。使用頻繁が高いデータをキャッシュに複製しておくことで、データへのアクセス速度を高めることができる。
 DRAMは、例えばメインメモリに用いられる。メインメモリは、ストレージから読み出されたプログラムやデータを保持する機能を有する。DRAMの記録密度は、おおよそ0.1乃至0.3Gbit/mmである。
 3D NANDメモリは、例えばストレージに用いられる。ストレージは、長期保存が必要なデータや、演算処理装置で使用する各種のプログラムなどを保持する機能を有する。よって、ストレージには動作速度よりも大きな記憶容量と高い記録密度が求められる。ストレージに用いられる記憶装置の記録密度は、おおよそ0.6乃至6.0Gbit/mmである。
 本発明の一態様の記憶装置は、動作速度が速く、長期間のデータ保持が可能である。本発明の一態様の記憶装置は、キャッシュが位置する階層とメインメモリが位置する階層の双方を含む境界領域901に位置する記憶装置として好適に用いることができる。また、本発明の一態様の記憶装置は、メインメモリが位置する階層とストレージが位置する階層の双方を含む境界領域902に位置する記憶装置として好適に用いることができる。
 本実施の形態に示す構成は、他の実施の形態、実施例などに示す構成と適宜組み合わせて用いることができる。
(実施の形態5)
 本実施の形態では、図29Aおよび図29Bを用いて、本発明の半導体装置が実装されたチップ1200の一例を示す。チップ1200には、複数の回路(システム)が実装されている。このように、複数の回路(システム)を一つのチップに集積する技術を、システムオンチップ(System on Chip:SoC)と呼ぶ場合がある。
 図29Aに示すように、チップ1200は、CPU1211、GPU1212、一または複数のアナログ演算部1213、一または複数のメモリコントローラ1214、一または複数のインターフェース1215、一または複数のネットワーク回路1216等を有する。
 チップ1200には、バンプ(図示しない)が設けられ、図29Bに示すように、プリント基板(Printed Circuit Board:PCB)1201の第1の面と接続する。また、PCB1201の第1の面の裏面には、複数のバンプ1202が設けられており、マザーボード1203と接続する。
 マザーボード1203には、DRAM1221、フラッシュメモリ1222等の記憶装置が設けられていてもよい。例えば、DRAM1221に先の実施の形態に示すDOSRAMを用いることができる。また、例えば、フラッシュメモリ1222に先の実施の形態に示すNOSRAMを用いることができる。
 CPU1211は、複数のCPUコアを有することが好ましい。また、GPU1212は、複数のGPUコアを有することが好ましい。また、CPU1211、およびGPU1212は、それぞれ一時的にデータを格納するメモリを有していてもよい。または、CPU1211、およびGPU1212に共通のメモリが、チップ1200に設けられていてもよい。該メモリには、前述したNOSRAMや、DOSRAMを用いることができる。また、GPU1212は、多数のデータの並列計算に適しており、画像処理や積和演算に用いることができる。GPU1212に、本発明の酸化物半導体を用いた画像処理回路や、積和演算回路を設けることで、画像処理、および積和演算を低消費電力で実行することが可能になる。
 また、CPU1211、およびGPU1212が同一チップに設けられていることで、CPU1211およびGPU1212間の配線を短くすることができ、CPU1211からGPU1212へのデータ転送、CPU1211、およびGPU1212が有するメモリ間のデータ転送、およびGPU1212での演算後の、GPU1212からCPU1211への演算結果の転送を高速に行うことができる。
 アナログ演算部1213はA/D(アナログ/デジタル)変換回路、およびD/A(デジタル/アナログ)変換回路の一、または両方を有する。また、アナログ演算部1213に上記積和演算回路を設けてもよい。
 メモリコントローラ1214は、DRAM1221のコントローラとして機能する回路、およびフラッシュメモリ1222のインターフェースとして機能する回路を有する。
 インターフェース1215は、表示装置、スピーカー、マイクロフォン、カメラ、コントローラなどの外部接続機器とのインターフェース回路を有する。コントローラとは、マウス、キーボード、ゲーム用コントローラなどを含む。このようなインターフェースとして、USB(Universal Serial Bus)、HDMI(登録商標)(High−Definition Multimedia Interface)などを用いることができる。
 ネットワーク回路1216は、LAN(Local Area Network)などのネットワーク用の回路を有する。また、ネットワークセキュリティー用の回路を有してもよい。
 チップ1200には、上記回路(システム)を同一の製造プロセスで形成することが可能である。そのため、チップ1200に必要な回路の数が増えても、製造プロセスを増やす必要が無く、チップ1200を低コストで作製することができる。
 GPU1212を有するチップ1200が設けられたPCB1201、DRAM1221、およびフラッシュメモリ1222が設けられたマザーボード1203は、GPUモジュール1204と呼ぶことができる。
 GPUモジュール1204は、SoC技術を用いたチップ1200を有しているため、そのサイズを小さくすることができる。また、画像処理に優れていることから、スマートフォン、タブレット端末、ラップトップPC、携帯型(持ち出し可能な)ゲーム機などの携帯型電子機器に用いることが好適である。また、GPU1212を用いた積和演算回路により、ディープニューラルネットワーク(DNN)、畳み込みニューラルネットワーク(CNN)、再帰型ニューラルネットワーク(RNN)、自己符号化器、深層ボルツマンマシン(DBM)、深層信念ネットワーク(DBN)などの手法を実行することができるため、チップ1200をAIチップ、またはGPUモジュール1204をAIシステムモジュールとして用いることができる。
 本実施の形態に示す構成は、他の実施の形態、実施例などに示す構成と適宜組み合わせて用いることができる。
(実施の形態6)
 本実施の形態は、上記実施の形態に示す記憶装置などが組み込まれた電子部品および電子機器の一例を示す。
<電子部品>
 まず、記憶装置720が組み込まれた電子部品の例を、図30Aおよび図30Bを用いて説明を行う。
 図30Aに電子部品700および電子部品700が実装された基板(実装基板704)の斜視図を示す。図30Aに示す電子部品700は、モールド711内に記憶装置720を有している。図30Aは、電子部品700の内部を示すために、一部を省略している。電子部品700は、モールド711の外側にランド712を有する。ランド712は電極パッド713と電気的に接続され、電極パッド713は記憶装置720とワイヤ714によって電気的に接続されている。電子部品700は、例えばプリント基板702に実装される。このような電子部品が複数組み合わされて、それぞれがプリント基板702上で電気的に接続されることで実装基板704が完成する。
 記憶装置720は、駆動回路層721と、記憶回路層722と、を有する。
 図30Bに電子部品730の斜視図を示す。電子部品730は、SiP(System in package)またはMCM(Multi Chip Module)の一例である。電子部品730は、パッケージ基板732(プリント基板)上にインターポーザ731が設けられ、インターポーザ731上に半導体装置735、および複数の記憶装置720が設けられている。
 電子部品730では、記憶装置720を広帯域メモリ(HBM:High Bandwidth Memory)として用いる例を示している。また、半導体装置735は、CPU、GPU、FPGAなどの集積回路(半導体装置)を用いることができる。
 パッケージ基板732は、セラミック基板、プラスチック基板、ガラスエポキシ基板などを用いることができる。インターポーザ731は、シリコンインターポーザ、樹脂インターポーザなどを用いることができる。
 インターポーザ731は、複数の配線を有し、端子ピッチの異なる複数の集積回路を電気的に接続する機能を有する。複数の配線は、単層または多層で設けられる。また、インターポーザ731は、インターポーザ731上に設けられた集積回路をパッケージ基板732に設けられた電極と電気的に接続する機能を有する。これらのことから、インターポーザを「再配線基板」または「中間基板」と呼ぶ場合がある。また、インターポーザ731に貫通電極を設けて、当該貫通電極を用いて集積回路とパッケージ基板732を電気的に接続する場合もある。また、シリコンインターポーザでは、貫通電極として、TSV(Through Silicon Via)を用いることも出来る。
 インターポーザ731としてシリコンインターポーザを用いることが好ましい。シリコンインターポーザでは能動素子を設ける必要が無いため、集積回路よりも低コストで作製することができる。一方で、シリコンインターポーザの配線形成は半導体プロセスで行なうことができるため、樹脂インターポーザでは難しい微細配線の形成が容易である。
 HBMでは、広いメモリバンド幅を実現するために多くの配線を接続する必要がある。このため、HBMを実装するインターポーザには、微細かつ高密度の配線形成が求められる。よって、HBMを実装するインターポーザには、シリコンインターポーザを用いることが好ましい。
 また、シリコンインターポーザを用いたSiPやMCMなどでは、集積回路とインターポーザ間の膨張係数の違いによる信頼性の低下が生じにくい。また、シリコンインターポーザは表面の平坦性が高いため、シリコンインターポーザ上に設ける集積回路とシリコンインターポーザ間の接続不良が生じにくい。特に、インターポーザ上に複数の集積回路を横に並べて配置する2.5Dパッケージ(2.5次元実装)では、シリコンインターポーザを用いることが好ましい。
 また、電子部品730と重ねてヒートシンク(放熱板)を設けてもよい。ヒートシンクを設ける場合は、インターポーザ731上に設ける集積回路の高さを揃えることが好ましい。例えば、本実施の形態に示す電子部品730では、記憶装置720と半導体装置735の高さを揃えることが好ましい。
 電子部品730を他の基板に実装するため、パッケージ基板732の底部に電極733を設けてもよい。図30Bでは、電極733を半田ボールで形成する例を示している。パッケージ基板732の底部に半田ボールをマトリクス状に設けることで、BGA(Ball Grid Array)実装を実現できる。また、電極733を導電性のピンで形成してもよい。パッケージ基板732の底部に導電性のピンをマトリクス状に設けることで、PGA(Pin Grid Array)実装を実現できる。
 電子部品730は、BGAおよびPGAに限らず様々な実装方法を用いて他の基板に実装することができる。例えば、SPGA(Staggered Pin Grid Array)、LGA(Land Grid Array)、QFP(Quad Flat Package)、QFJ(Quad Flat J−leaded package)、またはQFN(Quad Flat Non−leaded package)などの実装方法を用いることができる。
 本実施の形態は、他の実施の形態、実施例などに記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態7)
 本実施の形態では、先の実施の形態に示す半導体装置を用いた記憶装置の応用例について説明する。先の実施の形態に示す半導体装置は、例えば、各種電子機器(例えば、情報端末、コンピュータ、スマートフォン、電子書籍端末、デジタルカメラ(ビデオカメラも含む)、録画再生装置、ナビゲーションシステムなど)の記憶装置に適用できる。なお、ここで、コンピュータとは、タブレット型のコンピュータ、ノート型のコンピュータ、デスクトップ型のコンピュータの他、サーバシステムのような大型のコンピュータを含むものである。または、先の実施の形態に示す半導体装置は、メモリカード(例えば、SDカード)、USBメモリ、SSD(ソリッド・ステート・ドライブ)等の各種のリムーバブル記憶装置に適用される。図31A乃至図31Eにリムーバブル記憶装置の幾つかの構成例を模式的に示す。例えば、先の実施の形態に示す半導体装置は、パッケージングされたメモリチップに加工され、様々なストレージ装置、リムーバブルメモリに用いられる。
 図31AはUSBメモリの模式図である。USBメモリ1100は、筐体1101、キャップ1102、USBコネクタ1103および基板1104を有する。基板1104は、筐体1101に収納されている。例えば、基板1104には、メモリチップ1105、コントローラチップ1106が取り付けられている。メモリチップ1105などに先の実施の形態に示す半導体装置を組み込むことができる。
 図31BはSDカードの外観の模式図であり、図31Cは、SDカードの内部構造の模式図である。SDカード1110は、筐体1111、コネクタ1112および基板1113を有する。基板1113は筐体1111に収納されている。例えば、基板1113には、メモリチップ1114、コントローラチップ1115が取り付けられている。基板1113の裏面側にもメモリチップ1114を設けることで、SDカード1110の容量を増やすことができる。また、無線通信機能を備えた無線チップを基板1113に設けてもよい。これによって、ホスト装置とSDカード1110間の無線通信によって、メモリチップ1114のデータの読み出し、書き込みが可能となる。メモリチップ1114などに先の実施の形態に示す半導体装置を組み込むことができる。
 図31DはSSDの外観の模式図であり、図31Eは、SSDの内部構造の模式図である。SSD1150は、筐体1151、コネクタ1152および基板1153を有する。基板1153は筐体1151に収納されている。例えば、基板1153には、メモリチップ1154、メモリチップ1155、コントローラチップ1156が取り付けられている。メモリチップ1155はコントローラチップ1156のワークメモリであり、例えばDOSRAMチップを用いればよい。基板1153の裏面側にもメモリチップ1154を設けることで、SSD1150の容量を増やすことができる。メモリチップ1154などに先の実施の形態に示す半導体装置を組み込むことができる。
 本実施の形態は、他の実施の形態、実施例などに記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態8)
 本発明の一態様に係る半導体装置は、CPUやGPUなどのプロセッサ、またはチップに用いることができる。図32A乃至図32Hに、本発明の一態様に係るCPUやGPUなどのプロセッサ、またはチップを備えた電子機器の具体例を示す。
<電子機器・システム>
 本発明の一態様に係るGPUまたはチップは、様々な電子機器に搭載することができる。電子機器の例としては、例えば、テレビジョン装置、デスクトップ型またはノート型の情報端末用などのモニタ、デジタルサイネージ(Digital Signage:電子看板)、パチンコ機などの大型ゲーム機、などの比較的大きな画面を備える電子機器の他、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、電子ブックリーダー、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、などが挙げられる。また、本発明の一態様に係るGPUまたはチップを電子機器に設けることにより、電子機器に人工知能を搭載することができる。
 本発明の一態様の電子機器は、アンテナを有していてもよい。アンテナで信号を受信することで、表示部で映像や情報等の表示を行うことができる。また、電子機器がアンテナ及び二次電池を有する場合、アンテナを、非接触電力伝送に用いてもよい。
 本発明の一態様の電子機器は、センサ(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、においまたは赤外線を測定する機能を含むもの)を有していてもよい。
 本発明の一態様の電子機器は、様々な機能を有することができる。例えば、様々な情報(静止画、動画、テキスト画像など)を表示部に表示する機能、タッチパネル機能、カレンダー、日付または時刻などを表示する機能、様々なソフトウェア(プログラム)を実行する機能、無線通信機能、記録媒体に記録されているプログラムまたはデータを読み出す機能等を有することができる。図32A乃至図32Hに、電子機器の例を示す。
[情報端末]
 図32Aには、情報端末の一種である携帯電話(スマートフォン)が図示されている。情報端末5100は、筐体5101と、表示部5102と、を有しており、入力用インターフェースとして、タッチパネルが表示部5102に備えられ、ボタンが筐体5101に備えられている。
 情報端末5100は、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションとしては、例えば、会話を認識してその会話内容を表示部5102に表示するアプリケーション、表示部5102に備えるタッチパネルに対してユーザが入力した文字、図形などを認識して、表示部5102に表示するアプリケーション、指紋や声紋などの生体認証を行うアプリケーションなどが挙げられる。
 図32Bには、ノート型情報端末5200が図示されている。ノート型情報端末5200は、情報端末の本体5201と、表示部5202と、キーボード5203と、を有する。
 ノート型情報端末5200は、先述した情報端末5100と同様に、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションとしては、例えば、設計支援ソフトウェア、文章添削ソフトウェア、献立自動生成ソフトウェアなどが挙げられる。また、ノート型情報端末5200を用いることで、新規の人工知能の開発を行うことができる。
 なお、上述では、電子機器としてスマートフォン、およびノート型情報端末を例として、それぞれ図32A、図32Bに図示したが、スマートフォン、およびノート型情報端末以外の情報端末を適用することができる。スマートフォン、およびノート型情報端末以外の情報端末としては、例えば、PDA(Personal Digital Assistant)、デスクトップ型情報端末、ワークステーションなどが挙げられる。
[ゲーム機]
 図32Cは、ゲーム機の一例である携帯ゲーム機5300を示している。携帯ゲーム機5300は、筐体5301、筐体5302、筐体5303、表示部5304、接続部5305、操作キー5306等を有する。筐体5302、および筐体5303は、筐体5301から取り外すことが可能である、筐体5301に設けられている接続部5305を別の筐体(図示せず)に取り付けることで、表示部5304に出力される映像を、別の映像機器(図示せず)に出力することができる。このとき、筐体5302、および筐体5303は、それぞれ操作部として機能することができる。これにより、複数のプレイヤーが同時にゲームを行うことができる。筐体5301、筐体5302、および筐体5303の基板に設けられているチップなどに先の実施の形態に示すチップを組み込むことができる。
 また、図32Dは、ゲーム機の一例である据え置き型ゲーム機5400を示している。据え置き型ゲーム機5400には、無線または有線でコントローラ5402が接続されている。
 携帯ゲーム機5300、据え置き型ゲーム機5400などのゲーム機に本発明の一態様のGPUまたはチップを適用することによって、低消費電力のゲーム機を実現することができる。また、低消費電力により、回路からの発熱を低減することができるため、発熱によるその回路自体、周辺回路、およびモジュールへの影響を少なくすることができる。
 更に、携帯ゲーム機5300に本発明の一態様のGPUまたはチップを適用することによって、人工知能を有する携帯ゲーム機5300を実現することができる。
 本来、ゲームの進行、ゲーム上に登場する生物の言動、ゲーム上で発生する現象などの表現は、そのゲームが有するプログラムによって定められているが、携帯ゲーム機5300に人工知能を適用することにより、ゲームのプログラムに限定されない表現が可能になる。例えば、プレイヤーが問いかける内容、ゲームの進行状況、ゲーム中のイベントが発生するタイミング、ゲーム上に登場する人物の言動、等をゲームのプログラムに限定されずに変化させて表現することが可能となる。
 また、携帯ゲーム機5300で複数のプレイヤーが必要なゲームを行う場合、人工知能によって擬人的にゲームプレイヤーを構成することができるため、対戦相手を人工知能によるゲームプレイヤーとすることによって、1人でもゲームを行うことができる。
 図32C、図32Dでは、ゲーム機の一例として携帯ゲーム機、および据え置き型ゲーム機を図示しているが、本発明の一態様のGPUまたはチップを適用するゲーム機はこれに限定されない。本発明の一態様のGPUまたはチップを適用するゲーム機としては、例えば、娯楽施設(ゲームセンター、遊園地など)に設置されるアーケードゲーム機、スポーツ施設に設置されるバッティング練習用の投球マシンなどが挙げられる。
[大型コンピュータ]
 本発明の一態様のGPUまたはチップは、大型コンピュータに適用することができる。
 図32Eは、大型コンピュータの一例である、スーパーコンピュータ5500を示す図である。図32Fは、スーパーコンピュータ5500が有するラックマウント型の計算機5502を示す図である。
 スーパーコンピュータ5500は、ラック5501と、複数のラックマウント型の計算機5502と、を有する。なお、複数の計算機5502は、ラック5501に格納されている。また、計算機5502には、複数の基板5504が設けられ、当該基板上に上記実施の形態で説明したGPUまたはチップを搭載することができる。
 スーパーコンピュータ5500は、主に科学技術計算に利用される大型コンピュータである。科学技術計算では、膨大な演算を高速に処理する必要があるため、消費電力が高く、チップの発熱が大きい。スーパーコンピュータ5500に本発明の一態様のGPUまたはチップを適用することによって、低消費電力のスーパーコンピュータを実現することができる。また、低消費電力により、回路からの発熱を低減することができるため、発熱によるその回路自体、周辺回路、およびモジュールへの影響を少なくすることができる。
 図32E、図32Fでは、大型コンピュータの一例としてスーパーコンピュータを図示しているが、本発明の一態様のGPUまたはチップを適用する大型コンピュータはこれに限定されない。本発明の一態様のGPUまたはチップを適用する大型コンピュータとしては、例えば、サービスを提供するコンピュータ(サーバー)、大型汎用コンピュータ(メインフレーム)などが挙げられる。
[移動体]
 本発明の一態様のGPUまたはチップは、移動体である自動車、および自動車の運転席周辺に適用することができる。
 図32Gは、移動体の一例である自動車の室内におけるフロントガラス周辺を示す図である。図32Gでは、ダッシュボードに取り付けられた表示パネル5701、表示パネル5702、表示パネル5703の他、ピラーに取り付けられた表示パネル5704を図示している。
 表示パネル5701乃至表示パネル5703は、スピードメーターやタコメーター、走行距離、燃料計、ギア状態、エアコンの設定などを表示することで、その他様々な情報を提供することができる。また、表示パネルに表示される表示項目やレイアウトなどは、ユーザの好みに合わせて適宜変更することができ、デザイン性を高めることが可能である。表示パネル5701乃至表示パネル5703は、照明装置として用いることも可能である。
 表示パネル5704には、自動車の外側に設けられた撮像装置(図示しない。)からの映像を映し出すことによって、ピラーで遮られた視界(死角)を補完することができる。すなわち、自動車の外側に設けられた撮像装置からの画像を表示することによって、死角を補い、安全性を高めることができる。また、見えない部分を補完する映像を映すことによって、より自然に違和感なく安全確認を行うことができる。表示パネル5704は、照明装置として用いることもできる。
 本発明の一態様のGPUまたはチップは人工知能の構成要素として適用できるため、例えば、当該チップを自動車の自動運転システムに用いることができる。また、当該チップを道路案内、危険予測などを行うシステムに用いることができる。表示パネル5701乃至表示パネル5704には、道路案内、危険予測などの情報を表示する構成としてもよい。
 なお、上述では、移動体の一例として自動車について説明しているが、移動体は自動車に限定されない。例えば、移動体としては、電車、モノレール、船、飛行体(ヘリコプター、無人航空機(ドローン)、飛行機、ロケット)なども挙げることができ、これらの移動体に本発明の一態様のチップを適用して、人工知能を利用したシステムを付与することができる。
[電化製品]
 図32Hは、電化製品の一例である電気冷凍冷蔵庫5800を示している。電気冷凍冷蔵庫5800は、筐体5801、冷蔵室用扉5802、冷凍室用扉5803等を有する。
 電気冷凍冷蔵庫5800に本発明の一態様のチップを適用することによって、人工知能を有する電気冷凍冷蔵庫5800を実現することができる。人工知能を利用することによって電気冷凍冷蔵庫5800は、電気冷凍冷蔵庫5800に保存されている食材、その食材の消費期限などを基に献立を自動生成する機能や、電気冷凍冷蔵庫5800に保存されている食材に合わせた温度に自動的に調節する機能などを有することができる。
 電化製品の一例として電気冷凍冷蔵庫について説明したが、その他の電化製品としては、例えば、掃除機、電子レンジ、電子オーブン、炊飯器、湯沸かし器、IH調理器、ウォーターサーバ、エアーコンディショナーを含む冷暖房器具、洗濯機、乾燥機、オーディオビジュアル機器などが挙げられる。
 本実施の形態で説明した電子機器、その電子機器の機能、人工知能の応用例、その効果などは、他の電子機器の記載と適宜組み合わせることができる。
 本実施の形態は、他の実施の形態、実施例などに記載した構成と適宜組み合わせて実施することが可能である。
 本実施例では、本発明の一態様である酸化物を有する積層構造を作製し、一定光電流法(CPM:Constant photocurrent method)測定を用いて分析した。なお、本実施例においては、試料1A乃至試料1Eを作製した。
<1.各試料の構成と作製方法>
 以下では、本実施例の試料1A、試料1B、試料1C、試料1D、および試料1Eについて説明する。
 試料1A乃至試料1Eの構造910を、図33に示す。試料1A乃至試料1Eは、基板911と、基板911上の絶縁体912と、絶縁体912上の絶縁体913と、絶縁体913上の酸化物914と、酸化物914上の、導電体915aおよび導電体915bと、酸化物914上、導電体915a上、および導電体915b上の絶縁体916と、を有する。
 次に、各試料の作製方法について、説明する。
 まず、基板911として、石英基板を準備した。続いて、基板911上に、絶縁体912として、ALD法により、膜厚10nmの酸化アルミニウムを成膜した。
 次に、絶縁体912上に、絶縁体913として、CVD法により、膜厚100nmの酸化シリコンを成膜した。
 続いて、絶縁体913上に、酸化物914として、スパッタリング法を用いて、膜厚40nmのIn、Ga、およびZnを含む酸化物を成膜した。酸化物914は、In、Ga、およびZnを含む酸化物(In:Ga:Zn=4:2:4.1[原子数比])ターゲットを用い、成膜ガスとして、流量45sccmの酸素(O)を用い、成膜圧力を0.7Paとし、成膜電力を500Wとし、基板温度を130℃とし、ターゲット−基板間距離を60mmとして、成膜した。
 続いて、窒素雰囲気下で、1時間の加熱処理を行った後、酸素雰囲気に切り替え、酸素雰囲気下で、1時間の加熱処理を行った。
 ここで、試料1A乃至試料1Eは、それぞれ加熱処理の温度を異ならせた。試料1A乃至試料1Eにおける、加熱処理の温度を表1に示す。
Figure JPOXMLDOC01-appb-T000001
 次に、酸化物914上に、導電体915aおよび導電体915bとなる導電膜として、スパッタリング法により、膜厚30nmのタングステン膜を成膜した。続いて、当該導電膜を加工し、電極として機能する、導電体915aおよび導電体915bを形成した。
 続いて、導電体915a上、導電体915b上、および酸化物914上に、保護膜として機能する絶縁体916を形成した。絶縁体916となる絶縁膜として、CVD法により、膜厚100nmの酸化シリコン膜を成膜した。続いて、導電体915aの一部、および導電体915bの一部を露出させるように、当該絶縁膜の一部を開口して、絶縁体916を形成した。
 以上の工程により、本実施例の試料1A乃至試料1Eを作製した。
<2.各試料のCPM測定の測定結果>
 試料1A乃至試料1Eに対し、CPM測定を行い、各試料の酸化物914の局在準位を評価した。また、CPM測定には、分析装置として、分光計器製 サブギャップ光吸収スペクトル測定シテム(SGA−5型)を用いた。
 なお、CPM測定では、局在準位における光吸収量を高感度で測定し、局在準位の密度、または、局在準位に起因する吸収を、試料間で相対比較することができる。具体的には、酸化物914に接して設けられた一対の電極として機能する、導電体915aおよび導電体915bの間に電圧を印加した状態で、光電流の値が一定となるように端子間の試料面に照射する単色光の光量を調整し、当該単色光の照射光量から吸収係数を導出した。なお、当該単色光は、波長が350nm以上750nm以下の範囲において、長波長から短波長に向かって10nm刻みで掃引して、照射した。なお、CPM測定によって得られた、波長に対する吸収係数の推移を、CPMスペクトルと呼ぶ場合がある。
 また、本実施例では、吸収係数の導出を単色光の各波長にて行った。CPM測定では、エネルギー(波長より換算)における吸収係数は、局在準位密度に応じて増加する。また、CPMスペクトルのカーブのうち、価電子帯側のバンドテイルに起因する光吸収(アーバックテイルともいう。)よりも吸収係数が大きくなっている領域を積分することで、試料の局在準位に起因する吸収を導出することができる。
 試料の局在準位に起因する吸収αは、具体的には、以下の式から算出することができる。
Figure JPOXMLDOC01-appb-M000002
 ここで、Eはエネルギー、αCPMはCPM測定によって得られた吸収係数を表し、αはアーバックテイルの吸収係数を表す。
 図34には、試料1A乃至試料1EのCPM測定の測定結果を示す。縦軸を、局在準位に起因する吸収[cm−1]とし、横軸を、各試料の酸化物914成膜後の加熱処理の温度[℃]とした。なお、試料1A、試料1C、試料1D、および試料1Eはそれぞれ、2点のサンプルを測定した。また、試料1Bは、1点のサンプルを測定した。
 図34に示す結果より、酸化物914を成膜した後の加熱処理の条件により、局在準位密度が変化することが分かった。特に、当該加熱処理の温度が、400℃以上550℃以下の範囲では、高温にするにしたがって、局在準位密度は減少していく傾向があることが分かった。一方、当該加熱処理の温度が600℃の場合では、少なくとも加熱処理の温度が550℃の場合よりも、局在準位密度が増加することが分かった。
 従って、酸化物半導体膜を成膜した後、適切な条件で、加熱処理を行うことで、酸化物半導体中の局在準位密度を低減できることが分かった。
 具体的には、酸化物半導体膜を成膜した後、450℃以上600℃以下で加熱処理を行うとよい。当該処理により、酸化物半導体膜中の局在準位による吸収を1.0×10−2cm−1以下とすることができる。当該酸化物半導体をトランジスタのチャネル形成領域に用いることで、チャネル形成領域のキャリア濃度が低減され、チャネル形成領域をi型化(真性化)または実質的にi型化することができる。したがって、良好な電気特性を有するトランジスタを含む半導体装置を作製することができる。
 以上、本実施例に示す構成は、他の実施例、実施の形態などと適宜組み合わせて用いることができる。
 本実施例では、本発明の一態様である酸化物と、絶縁体との積層構造を作製し、二次イオン質量分析(SIMS:Secondary Ion Mass Spectrometry)を用いて分析した。なお、本実施例においては、試料2A群(試料2A−1、試料2A−2、試料2A−3、および試料2A−4)、試料2B群(試料2B−1、試料2B−2、試料2B−3、および試料2B−4)、試料2C群(試料2C−1、試料2C−2、試料2C−3、および試料2C−4)、試料2D群(試料2D−1、試料2D−2、試料2D−3、および試料2D−4)、および試料2E群(試料2E−1、試料2E−2、試料2E−3、および試料2E−4)を作製した。
 また、本実施例では、試料2A−1、試料2B−1、試料2C−1、試料2D−1および試料2E−1を、試料2−1群と呼ぶ場合がある。同様に、試料2−2群(試料2A−2、試料2B−2、試料2C−2、試料2D−2および試料2E−2)、試料2−3群(試料2A−3、試料2B−3、試料2C−3、試料2D−3および試料2E−3)、試料2−4群(試料2A−4、試料2B−4、試料2C−4、試料2D−4および試料2E−4)とする。
<1.各試料の構成と作製方法>
 以下では、本実施例の、試料2A群、試料2B群、試料2C群、試料2D群、および試料2E群について説明する。試料2A群乃至試料2E群の構造を、図35に示す。試料2A群乃至試料2E群は、基板921と、基板921上の絶縁体922と、絶縁体922上の絶縁体923と、絶縁体923上の酸化物924と、酸化物924上の絶縁体925と、絶縁体925上の絶縁体926と、を有する。
 ここで、各試料は、異なる条件で第1の加熱処理、および第2の加熱処理を行った。なお、本実施例では、酸化物924を成膜した後に行う加熱処理を第1の加熱処理とする。また、絶縁体926を成膜した後に行う加熱処理を第2の加熱処理とする。
 具体的に、各試料に対して行う、第1の加熱処理、および第2の加熱処理の温度を表2に示す。なお、表2内の“−”は、該当する加熱処理を行わなかったことを表す。
Figure JPOXMLDOC01-appb-T000003
 次に、各試料の作製方法について、説明する。
 まず、基板921として、シリコン基板を準備した。続いて、基板921上に、絶縁体922として、膜厚100nmの熱酸化膜を形成した。
 次に、絶縁体922上に、絶縁体923として、スパッタリング法を用いて、膜厚20nmの窒化シリコンを成膜した。なお、当該窒化シリコンは、水素に対する拡散を抑制する機能を有する。従って、基板921側からの水素の混入は無視できる程度であるものとする。
 続いて、絶縁体923上に、酸化物924として、スパッタリング法を用いて、300nmのIn、Ga、およびZnを含む酸化物を成膜した。酸化物924は、In、Ga、およびZnを含む酸化物(In:Ga:Zn=4:2:4.1[原子数比])ターゲットを用い、成膜ガスとして、流量45sccmの酸素(O)を用い、成膜圧力を0.7Paとし、成膜電力を500Wとし、基板温度を200℃とし、ターゲット−基板間距離を60mmとして、成膜した。
 続いて、試料2B群乃至試料2E群に対し、第1の加熱処理を行った。第1の加熱処理として、窒素雰囲気下において、表2に示した所定の温度で1時間の加熱処理を行った後、酸素雰囲気に切り替え、酸素雰囲気下において、表2に示した所定の温度で1時間の加熱処理を行った。
 次に、酸化物924上に、絶縁体925として、CVD法を用いて、膜厚50nmの、重水素(D)を含む酸化シリコンを成膜した。絶縁体925は、成膜ガスとして、流量2sccmのシラン(SiH)、流量800sccmの一酸化二窒素(NO)、および流量200sccmの重水素(D)を用い、基板温度を160℃、成膜圧力を200Pa、成膜電力を150Wとして、成膜した。
 次に、絶縁体925上に、絶縁体926を成膜した。絶縁体926は、スパッタリング法を用いて、膜厚20nmの窒化シリコンを成膜した。なお、当該窒化シリコンは、水素に対する拡散を抑制する機能を有する。従って、絶縁体926よりも上方からの水素の混入は無視できる程度であるものとする。
 続いて、試料2−2群乃至試料2−4群に対し、第2の加熱処理を行った。第2の加熱処理は、窒素雰囲気下において、表2に示した所定の温度で1時間の加熱処理を行った。
 以上の工程により、本実施例の試料2A群乃至試料2E群を作製した。
<2.各試料のSIMSの測定結果>
 次に、基板921側からSIMS分析を行い、酸化物924中の重水素(D)濃度を検出した。なお、重水素濃度の評価には、分析装置としてアルバック・ファイ株式会社製四重極型二次イオン質量分析装置PHI ADEPT1010を用いた。
 各試料における膜中の重水素濃度の深さ方向のプロファイルを図36A、図36B、図37A、図37B、および図38に示す。なお、本実施例のSIMS分析結果はすべて、酸化物924と同じIn、Ga、およびZnを含む酸化物で作製した標準試料を用いて定量している。図36A、図36B、図37A、図37B、および図38では、横軸は、試料表面からの、垂直方向の深さ[nm]であり、縦軸は、酸化物924中の重水素(D)濃度[atoms/cm]である。
 図36Aには、試料2A群(第1の加熱処理:なし)の分析結果を示し、図36Bには、試料2B群(第1の加熱処理の温度:400℃)の分析結果を示す。図37Aには、試料2C群(第1の加熱処理の温度:450℃)の分析結果を示し、図37Bには、試料2D群(第1の加熱処理の温度:500℃)の分析結果を示す。図38には、試料2E群(第1の加熱処理の温度:550℃)の分析結果を示す。
 また、図36A、図36B、図37A、図37B、および図38において、試料2−1群(第2の加熱処理:なし)の、膜中の重水素(D)濃度の深さ方向プロファイルを点線で示す。試料2−2群(第2の加熱処理の温度:300℃)の、膜中の重水素(D)濃度の深さ方向プロファイルを一点鎖線で示す。試料2−3群(第2の加熱処理の温度:350℃)の、膜中の重水素(D)濃度の深さ方向プロファイルを二点鎖線で示す。試料2−4群(第2の加熱処理の温度:400℃)の、膜中の重水素(D)濃度の深さ方向プロファイルを実線で示す。
 図36A、図36B、図37A、図37B、および図38より、第1の加熱処理を行った場合、第2の加熱処理時に生じる、絶縁体925から酸化物924への重水素の拡散を抑制することが分かった。
 ここで、測定結果の傾向を確認するため、SIMS分析の測定結果を用い、試料2A群、試料2B群、試料2C群、試料2D群、および試料2E群における重水素の拡散長を、それぞれ算出した。
 ここで、重水素の拡散長の算出方法について説明する。
 酸化物924表面からの距離x[nm]、温度T、時間tにおける重水素濃度C(x、T、t)は、以下の式で示すように、相補誤差関数erfc(y)(yは変数である。)を用いて表現できるとする。
Figure JPOXMLDOC01-appb-M000004
 上記の式において、Cは、表面での重水素の濃度であり、D(T)は、温度Tにおける拡散係数であり、cは、定数である。
 SIMS測定で得られた、距離xに対する重水素濃度C(x、T、t)のプロファイルを、上記の式を用いて最小二乗法によりフィッティングする。このとき、フィッティングパラメータを、CおよびD(T)とする。
 次に、温度Tの逆数に対する拡散係数D(T)を片対数グラフにプロットする(アレニウスプロットを作成する)。当該アレニウスプロットより、振動数因子、および活性化エネルギーを算出する。
 次に、上記算出した、振動数因子、および活性化エネルギーを用いて、温度Tを400℃、時間tを1時間として、重水素の拡散長を算出した。
 試料2A群、試料2B群、試料2C群、試料2D群、および試料2E群における重水素の拡散長の算出結果を、図39に示す。
 上記方法にて算出した、重水素の拡散長は、試料2A群では1953nmであり、試料2B群では218nmであり、試料2C群では46nmであり、試料2D群では43nmであり、試料2E群では23nmであった。なお、試料2E群に対して、重水素の拡散長の算出を試みたところ、重水素の拡散長は小さかったため、図39では、試料2E群における重水素の拡散長を、算出下限以下と記している。
 また、試料2B群乃至試料2D群における、膜中の重水素(D)濃度の深さ方向プロファイルの推移を考慮すると、試料2C群における重水素の拡散長は、46nmよりも大きいと推測される。具体的には、試料2C群における重水素の拡散長は、46nm乃至128nmの範囲と推定される。
 上記結果より、第1の加熱処理の温度を高温化するほど、水素の拡散長が短くなることが分かった。従って、酸化物半導体膜を成膜した後、加熱処理を行うことで、後工程の処理で生じる熱により、酸化物半導体中に水素が拡散することを抑制できることが確認できた。
 以上、本実施例に示す構成は、他の実施例、実施の形態などと適宜組み合わせて用いることができる。
 本実施例では、本発明の一態様である酸化物と、絶縁体との積層構造を作製し、二次イオン質量分析(SIMS:Secondary Ion Mass Spectrometry)を用いて分析した。なお、本実施例においては、試料3A群(試料3A−1、試料3A−2、および試料3A−3)、試料3B群(試料3B−1、試料3B−2、および試料3B−3)、試料3C群(試料3C−1、試料3C−2、および試料3C−3)、試料3D群(試料3D−1、試料3D−2、および試料3D−3)、および試料3E群(試料3E−1、試料3E−2、および試料3E−3)を作製した。
 また、本実施例では、試料3A−1、試料3B−1、試料3C−1、試料3D−1、および試料3E−1を、試料3−1群と呼ぶ場合がある。同様に、試料3−2群(試料3A−2、試料3B−2、試料3C−2、試料3D−2、および試料3E−2)、試料3−3群(試料3A−3、試料3B−3、試料3C−3、試料3D−3、および試料3E−3)とする。
<1.各試料の構成と作製方法>
 以下では、本実施例の試料3A群、試料3B群、試料3C群、試料3D群、および試料3E群について説明する。試料3A群乃至試料3E群の構造を、図40に示す。試料3A群乃至試料3E群は、基板931と、基板931上の絶縁体932と、絶縁体932上の絶縁体933と、絶縁体933上の酸化物934と、酸化物934上の絶縁体935と、絶縁体935上の絶縁体936と、を有する。
 ここで、各試料は、異なる条件で第1の加熱処理、および第2の加熱処理を行った。なお、本実施例では、酸化物934を成膜した後に行う加熱処理を第1の加熱処理とする。また、絶縁体936を成膜した後に行う加熱処理を第2の加熱処理とする。
 具体的に、各試料に対して行う、第1の加熱処理、および第2の加熱処理の温度を表3に示す。なお、表3内の“−”は、該当する加熱処理を行わなかったことを表す。
Figure JPOXMLDOC01-appb-T000005
 次に、各試料の作製方法について、説明する。
 まず、基板931として、シリコン基板を準備した。続いて、基板931上に、絶縁体932として、膜厚100nmの熱酸化膜を形成した。
 次に、絶縁体932上に、絶縁体933として、スパッタリング法を用いて、膜厚20nmの酸化アルミニウムを成膜した。なお、当該酸化アルミニウムは、酸素の拡散を抑制する機能を有する。従って、基板931側からの酸素の混入は無視できる程度であるものとする。
 続いて、絶縁体933上に、酸化物934として、スパッタリング法を用いて、300nmのIn、Ga、およびZnを含む酸化物を成膜した。酸化物934は、In、Ga、およびZnを含む酸化物(In:Ga:Zn=4:2:4.1[原子数比])ターゲットを用い、成膜ガスとして、流量45sccmの酸素(O)を用い、成膜圧力を0.7Paとし、成膜電力を500Wとし、基板温度を200℃とし、ターゲット−基板間距離を60mmとして、成膜した。
 続いて、試料3B群乃至試料3E群に対し、第1の加熱処理を行った。第1の加熱処理は、窒素雰囲気下において、表3に示した所定の温度で1時間の加熱処理を行った後、酸素雰囲気に切り替え、酸素雰囲気下において、表3に示した所定の温度で1時間の加熱処理を行った。
 次に、酸化物934上に、絶縁体935として、スパッタリング法を用いて、膜厚50nmの、質量数が18の酸素安定同位体(18Oと表記する。)を含む酸化シリコンを成膜した。絶縁体935は、酸化シリコン(SiO)ターゲットを用い、成膜ガスとして、流量25sccmの、18Oを含む酸素(O)を用い、成膜圧力を0.7Paとし、成膜電力を2.5kW(RF)とし、基板温度を100℃とし、ターゲット−基板間距離を60mmとして、成膜した。
 次に、絶縁体935上に、絶縁体936を成膜した。絶縁体936は、スパッタリング法を用いて、膜厚20nmの酸化アルミニウムを成膜した。なお、当該酸化アルミニウムは、酸素の拡散を抑制する機能を有する。従って、絶縁体936よりも上方からの酸素の混入は無視できる程度であるものとする。
 続いて、試料3−2群、および試料3−3群に対し、第2の加熱処理を行った。第2の加熱処理は、窒素雰囲気下において、表3に示した所定の温度で1時間の加熱処理を行った。
 以上の工程により、本実施例の試料3A群乃至試料3E群を作製した。
<2.各試料のSIMSの測定結果>
 次に、試料3A群乃至試料3E群の酸化物934を定量層として、基板931側からSIMS分析を行い、酸化物934中の18O濃度を検出した。なお、18Oの濃度評価には、分析装置としてアルバック・ファイ株式会社製四重極型二次イオン質量分析装置PHI ADEPT1010を用いた。
 各試料における膜中の18O濃度の深さ方向のプロファイルを図41A、図41B、図42A、図42B、および図43に示す。なお、本実施例のSIMS分析結果はすべて、酸化物934と同じIn、Ga、およびZnを含む酸化物で作製した標準試料を用いて定量している。図41A、図41B、図42A、図42B、および図43では、横軸は、試料表面からの、垂直方向の深さ[nm]であり、縦軸は、酸化物934中の18O濃度[atoms/cm]である。
 図41Aには、試料3A群(第1の加熱処理:なし)の分析結果を示し、図41Bには、試料3B群(第1の加熱処理の温度:400℃)の分析結果を示す。図42Aには、試料3C群(第1の加熱処理の温度:450℃)の分析結果を示し、図42Bには、試料3D群(第1の加熱処理の温度:500℃)の分析結果を示す。図43には、試料3E群(第1の加熱処理の温度:550℃)の分析結果を示す。
 また、図41A、図41B、図42A、図42B、および図43において、試料3−1群(第2の加熱処理:なし)の、膜中の18O濃度の深さ方向プロファイルを点線で示す。試料3−2群(第2の加熱処理の温度:400℃)の、膜中の18O濃度の深さ方向プロファイルを一点鎖線で示す。試料3−3群(第2の加熱処理の温度:500℃)の、膜中の18O濃度の深さ方向プロファイルを実線で示す。
 図41A、図41B、図42A、図42B、および図43より、第1の加熱処理を行った場合、第2の加熱処理時に生じる、絶縁体935から酸化物934への酸素の拡散を抑制することが分かった。また、第1の加熱処理の温度を高温化するほど、第2の加熱処理時に生じる、絶縁体935から酸化物934への酸素の拡散が抑制される傾向がみられた。
 従って、酸化物半導体膜を成膜した後、加熱処理を行うことで、後工程の処理で生じる熱により、酸化物半導体中に酸素が拡散することを抑制できることが確認できた。
 以上、本実施例に示す構成は、他の実施例、実施の形態などと適宜組み合わせて用いることができる。
100:容量素子、110:導電体、112:導電体、115:導電体、120:導電体、125:導電体、130:絶縁体、140:導電体、142:絶縁体、145:絶縁体、150:絶縁体、152:絶縁体、153:導電体、154:絶縁体、156:絶縁体、160:絶縁体、162:絶縁体、164:絶縁体、166:導電体、168:導電体、200:トランジスタ、200_n:トランジスタ、200_1:トランジスタ、200a:トランジスタ、200A:トランジスタ、200b:トランジスタ、200T:トランジスタ、205:導電体、205a:導電体、205b:導電体、210:絶縁体、212:絶縁体、214:絶縁体、216:絶縁体、217:絶縁体、218:導電体、222:絶縁体、224:絶縁体、230:酸化物、230a:酸化物、230A:酸化膜、230b:酸化物、230B:酸化膜、230c:酸化物、230C:酸化膜、230d:酸化物、230D:酸化膜、234:領域、236a:領域、236b:領域、240:導電体、240a:導電体、240b:導電体、240c:導電体、241:絶縁体、241a:絶縁体、241b:絶縁体、241c:絶縁体、242a:導電体、242A:導電膜、242b:導電体、242B:導電層、242c:導電体、243a:酸化物、243A:酸化膜、243b:酸化物、243B:酸化物層、246a:導電体、246b:導電体、250:絶縁体、250a:絶縁体、250A:絶縁膜、250b:絶縁体、254:絶縁体、260:導電体、260a:導電体、260A:導電膜、260b:導電体、260B:導電膜、265:封止部、265a:封止部、265b:封止部、271a:絶縁体、271b:絶縁体、274:絶縁体、280:絶縁体、282:絶縁体、283:絶縁体、284:絶縁体、286:絶縁体、287:絶縁体、290:メモリデバイス、290_1:メモリデバイス、290_5:メモリデバイス、292:容量デバイス、292a:容量デバイス、292b:容量デバイス、293:絶縁体、294:導電体、296:絶縁体、300:トランジスタ、311:基板、313:半導体領域、314a:低抵抗領域、314b:低抵抗領域、315:絶縁体、316:導電体、320:絶縁体、322:絶縁体、324:絶縁体、326:絶縁体、328:導電体、330:導電体、350:絶縁体、352:絶縁体、354:絶縁体、356:導電体、411:素子層、413:トランジスタ層、415:メモリデバイス層、415_1:メモリデバイス層、415_3:メモリデバイス層、415_4:メモリデバイス層、420:メモリデバイス、424:導電体、440:導電体、470:メモリユニット、600:メモリデバイス、700:電子部品、702:プリント基板、704:実装基板、711:モールド、712:ランド、713:電極パッド、714:ワイヤ、720:記憶装置、721:駆動回路層、722:記憶回路層、730:電子部品、731:インターポーザ、732:パッケージ基板、733:電極、735:半導体装置、901:境界領域、902:境界領域、910:構造、911:基板、912:絶縁体、913:絶縁体、914:酸化物、915a:導電体、915b:導電体、916:絶縁体、921:基板、922:絶縁体、923:絶縁体、924:酸化物、925:絶縁体、926:絶縁体、931:基板、932:絶縁体、933:絶縁体、934:酸化物、935:絶縁体、936:絶縁体、1001:配線、1002:配線、1003:配線、1004:配線、1005:配線、1006:配線、1100:USBメモリ、1101:筐体、1102:キャップ、1103:USBコネクタ、1104:基板、1105:メモリチップ、1106:コントローラチップ、1110:SDカード、1111:筐体、1112:コネクタ、1113:基板、1114:メモリチップ、1115:コントローラチップ、1150:SSD、1151:筐体、1152:コネクタ、1153:基板、1154:メモリチップ、1155:メモリチップ、1156:コントローラチップ、1200:チップ、1201:PCB、1202:バンプ、1203:マザーボード、1204:GPUモジュール、1211:CPU、1212:GPU、1213:アナログ演算部、1214:メモリコントローラ、1215:インターフェース、1216:ネットワーク回路、1221:DRAM、1222:フラッシュメモリ、1400:記憶装置、1411:周辺回路、1420:行回路、1430:列回路、1440:出力回路、1460:コントロールロジック回路、1470:メモリセルアレイ、1471:メモリセル、1472:メモリセル、1473:メモリセル、1474:メモリセル、1475:メモリセル、1476:メモリセル、1477:メモリセル、1478:メモリセル、5100:情報端末、5101:筐体、5102:表示部、5200:ノート型情報端末、5201:本体、5202:表示部、5203:キーボード、5300:携帯ゲーム機、5301:筐体、5302:筐体、5303:筐体、5304:表示部、5305:接続部、5306:操作キー、5400:据え置き型ゲーム機、5402:コントローラ、5500:スーパーコンピュータ、5501:ラック、5502:計算機、5504:基板、5701:表示パネル、5702:表示パネル、5703:表示パネル、5704:表示パネル、5800:電気冷凍冷蔵庫、5801:筐体、5802:冷蔵室用扉、5803:冷凍室用扉

Claims (10)

  1.  c軸配向した結晶を含む金属酸化物であって、
     前記金属酸化物は、インジウムと、元素M(Mは、ガリウム、アルミニウム、イットリウム、または錫)と、亜鉛と、を有し、
     前記金属酸化物中の水素の拡散長は、200nm以下であり、
     前記金属酸化物において、CPMにより算出される局在準位に起因する吸収は、1×10−2cm−1以下である、
     金属酸化物。
  2.  請求項1において、
     前記拡散長は、温度が400℃、1時間として、算出される、
     金属酸化物。
  3.  請求項1または請求項2に記載の金属酸化物を、チャネル形成領域に有する、
     トランジスタ。
  4.  金属酸化物と、
     前記金属酸化物に接する、第1の導電体、および第2の導電体と、
     前記金属酸化物と重なる第3の導電体と、
     前記金属酸化物と前記第3の導電体との間に位置する絶縁体と、
     を有し、
     前記金属酸化物は、インジウムと、元素M(Mは、ガリウム、アルミニウム、イットリウム、または錫)と、亜鉛と、を有し、
     前記金属酸化物は、c軸配向した結晶を含み、
     前記金属酸化物中の水素の拡散長は、200nm以下であり、
     前記金属酸化物において、CPMにより算出される局在準位に起因する吸収は、1×10−2cm−1以下である、
     半導体装置。
  5.  金属酸化物と、
     前記金属酸化物上の、第1の導電体、および第2の導電体と、
     前記第1の導電体および前記第2の導電体の間に配置され、かつ、前記金属酸化物上に配置される絶縁体と、
     前記絶縁体上の第3の導電体と、
     を有し、
     前記金属酸化物は、インジウムと、元素M(Mは、ガリウム、アルミニウム、イットリウム、または錫)と、亜鉛と、を有し、
     前記金属酸化物は、c軸配向した結晶を含み、
     前記金属酸化物中の水素の拡散長は、200nm以下であり、
     前記金属酸化物において、CPMにより算出される局在準位に起因する吸収は、1×10−2cm−1以下である、
     半導体装置。
  6.  請求項4または請求項5において、
     前記拡散長は、温度を400℃、1時間として、算出される、
     半導体装置。
  7.  基板上に、金属酸化物膜を成膜する工程と、
     前記金属酸化物膜を成膜した後、500℃以上600℃以下の温度で加熱処理を行う工程と、
     リソグラフィー法を用いて、前記金属酸化物膜を加工することで、島状の、金属酸化物を形成する工程と、
     を有し、
     前記金属酸化物膜は、前記基板の温度を200℃以上400℃以下とし、In−M−Zn酸化物ターゲット(Mは、ガリウム、アルミニウム、イットリウム、または錫)を用いて、スパッタリング法により成膜される、
     金属酸化物の形成方法。
  8.  請求項7において、
     前記加熱処理は、窒素ガスの雰囲気で第1の加熱処理を行った後に、酸素性ガスの雰囲気で第2の加熱処理を行う、
     金属酸化物の形成方法。
  9.  基板上に、金属酸化物膜を成膜する工程と、
     前記金属酸化物膜を成膜した後、500℃以上600℃以下の温度で加熱処理を行う工程と、
     前記金属酸化物膜上に、導電膜を形成する工程と、
     リソグラフィー法を用いて、前記導電膜、および前記金属酸化物膜を加工することで、島状の、導電層、および金属酸化物を形成する工程と、
     第1の絶縁体、および第2の絶縁体を形成する工程と、
     前記第2の絶縁体、前記第1の絶縁体、および前記導電層を加工することで、前記第2の絶縁体、および前記第1の絶縁体に前記金属酸化物が露出する開口、ならびに、第1の導電体、および第2の導電体、を形成する工程と、
     第3の絶縁体、および第3の導電体を形成する工程と、
     を有し、
     前記金属酸化物膜は、前記基板の温度を200℃以上400℃以下とし、In−M−Zn酸化物ターゲット(Mは、ガリウム、アルミニウム、イットリウム、または錫)を用いて、スパッタリング法により成膜される、
     半導体装置の作製方法。
  10.  請求項9において、
     前記加熱処理は、窒素ガスの雰囲気で第1の加熱処理を行った後に、酸素性ガスの雰囲気で第2の加熱処理を行う、
     半導体装置の作製方法。
PCT/IB2020/055353 2019-06-21 2020-06-08 金属酸化物、金属酸化物の形成方法、半導体装置、および半導体装置の作製方法 WO2020254910A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US17/615,859 US20220320339A1 (en) 2019-06-21 2020-06-08 Metal oxide, formation method of metal oxide, semiconductor device, and manufacturing method of semiconductor device
JP2021528028A JPWO2020254910A5 (ja) 2020-06-08 金属酸化物および半導体装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019-115150 2019-06-21
JP2019115150 2019-06-21

Publications (1)

Publication Number Publication Date
WO2020254910A1 true WO2020254910A1 (ja) 2020-12-24

Family

ID=74040707

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/IB2020/055353 WO2020254910A1 (ja) 2019-06-21 2020-06-08 金属酸化物、金属酸化物の形成方法、半導体装置、および半導体装置の作製方法

Country Status (2)

Country Link
US (1) US20220320339A1 (ja)
WO (1) WO2020254910A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013145876A (ja) * 2011-12-15 2013-07-25 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2014045178A (ja) * 2012-08-03 2014-03-13 Semiconductor Energy Lab Co Ltd 酸化物半導体積層膜及び半導体装置
JP2014158018A (ja) * 2013-01-18 2014-08-28 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013145876A (ja) * 2011-12-15 2013-07-25 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2014045178A (ja) * 2012-08-03 2014-03-13 Semiconductor Energy Lab Co Ltd 酸化物半導体積層膜及び半導体装置
JP2014158018A (ja) * 2013-01-18 2014-08-28 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法

Also Published As

Publication number Publication date
US20220320339A1 (en) 2022-10-06
JPWO2020254910A1 (ja) 2020-12-24

Similar Documents

Publication Publication Date Title
WO2020229919A1 (ja) 半導体装置、および半導体装置の作製方法
WO2021140407A1 (ja) 半導体装置、および半導体装置の作製方法
WO2020201870A1 (ja) 半導体装置、および半導体装置の作製方法
WO2021009589A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019197946A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019166906A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2020074999A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019186331A1 (ja) 半導体装置
JPWO2019145818A1 (ja) 半導体装置、および半導体装置の作製方法
WO2021019334A1 (ja) 半導体装置
WO2020250083A1 (ja) 半導体装置、および半導体装置の作製方法
WO2021009620A1 (ja) 半導体装置、および半導体装置の作製方法
JPWO2020053697A1 (ja) 半導体装置、および半導体装置の作製方法
WO2021053450A1 (ja) 半導体装置
WO2021130600A1 (ja) 半導体装置、半導体装置の作製方法
WO2021090116A1 (ja) 半導体装置およびその作製方法
WO2021084369A1 (ja) 半導体装置
WO2021090106A1 (ja) トランジスタ、および電子機器
WO2020229914A1 (ja) 半導体装置、および半導体装置の作製方法
WO2020183277A1 (ja) 半導体装置、及び半導体装置の作製方法
WO2020254910A1 (ja) 金属酸化物、金属酸化物の形成方法、半導体装置、および半導体装置の作製方法
JP7071841B2 (ja) 半導体装置、および半導体装置の作製方法
JPWO2019207410A1 (ja) 半導体装置
WO2020222062A1 (ja) 半導体装置、および半導体装置の作製方法
WO2020240332A1 (ja) 半導体装置の作製方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20826123

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2021528028

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20826123

Country of ref document: EP

Kind code of ref document: A1