WO2020179000A1 - 欠陥検査装置、欠陥検査プログラム - Google Patents

欠陥検査装置、欠陥検査プログラム Download PDF

Info

Publication number
WO2020179000A1
WO2020179000A1 PCT/JP2019/008793 JP2019008793W WO2020179000A1 WO 2020179000 A1 WO2020179000 A1 WO 2020179000A1 JP 2019008793 W JP2019008793 W JP 2019008793W WO 2020179000 A1 WO2020179000 A1 WO 2020179000A1
Authority
WO
WIPO (PCT)
Prior art keywords
defect inspection
defect
image
positional deviation
wafer
Prior art date
Application number
PCT/JP2019/008793
Other languages
English (en)
French (fr)
Inventor
広井 高志
展明 広瀬
貴裕 浦野
Original Assignee
株式会社日立ハイテク
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社日立ハイテク filed Critical 株式会社日立ハイテク
Priority to US17/419,581 priority Critical patent/US20220084856A1/en
Priority to KR1020217019258A priority patent/KR102569650B1/ko
Priority to PCT/JP2019/008793 priority patent/WO2020179000A1/ja
Publication of WO2020179000A1 publication Critical patent/WO2020179000A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N21/00Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
    • G01N21/84Systems specially adapted for particular applications
    • G01N21/88Investigating the presence of flaws or contamination
    • G01N21/95Investigating the presence of flaws or contamination characterised by the material or shape of the object to be examined
    • G01N21/9501Semiconductor wafers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N21/00Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
    • G01N21/84Systems specially adapted for particular applications
    • G01N21/88Investigating the presence of flaws or contamination
    • G01N21/95Investigating the presence of flaws or contamination characterised by the material or shape of the object to be examined
    • G01N21/956Inspecting patterns on the surface of objects
    • G01N21/95607Inspecting patterns on the surface of objects using a comparative method
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/0002Inspection of images, e.g. flaw detection
    • G06T7/0004Industrial image inspection
    • G06T7/0008Industrial image inspection checking presence/absence
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/0002Inspection of images, e.g. flaw detection
    • G06T7/0004Industrial image inspection
    • G06T7/001Industrial image inspection using an image reference approach
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/70Determining position or orientation of objects or cameras
    • G06T7/73Determining position or orientation of objects or cameras using feature-based methods
    • G06T7/74Determining position or orientation of objects or cameras using feature-based methods involving reference images or patches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67259Position monitoring, e.g. misposition detection or presence detection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67288Monitoring of warpage, curvature, damage, defects or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N21/00Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
    • G01N21/84Systems specially adapted for particular applications
    • G01N21/88Investigating the presence of flaws or contamination
    • G01N21/8851Scan or image signal processing specially adapted therefor, e.g. for scan signal adjustment, for detecting different kinds of defects, for compensating for structures, markings, edges
    • G01N2021/8854Grading and classifying of flaws
    • G01N2021/8861Determining coordinates of flaws
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N21/00Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
    • G01N21/84Systems specially adapted for particular applications
    • G01N21/88Investigating the presence of flaws or contamination
    • G01N21/8851Scan or image signal processing specially adapted therefor, e.g. for scan signal adjustment, for detecting different kinds of defects, for compensating for structures, markings, edges
    • G01N2021/8887Scan or image signal processing specially adapted therefor, e.g. for scan signal adjustment, for detecting different kinds of defects, for compensating for structures, markings, edges based on image processing techniques
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2200/00Indexing scheme for image data processing or generation, in general
    • G06T2200/24Indexing scheme for image data processing or generation, in general involving graphical user interfaces [GUIs]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2207/00Indexing scheme for image analysis or image enhancement
    • G06T2207/10Image acquisition modality
    • G06T2207/10056Microscopic image
    • G06T2207/10061Microscopic image from scanning electron microscope
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2207/00Indexing scheme for image analysis or image enhancement
    • G06T2207/30Subject of image; Context of image processing
    • G06T2207/30108Industrial image inspection
    • G06T2207/30148Semiconductor; IC; Wafer

Definitions

  • the present invention relates to a defect inspection device that inspects defects contained in a wafer.
  • -Semiconductor elements are manufactured by subjecting a silicon wafer to various treatments.
  • a pattern defect or defect different from a normal part may be unintentionally formed in the process of forming a pattern on a silicon wafer, which may lead to malfunction of a semiconductor element. Therefore, in order to improve the yield, it is important to detect in-line a pattern defect or defect different from the normal part in the pattern on the wafer in the process of manufacturing and feed back the result to the semiconductor manufacturing process.
  • the pattern inspection device (defect inspection device) is a device that detects defects on the semiconductor wafer as position information.
  • the detected coordinate information of the defect is used to obtain a magnified image of the defect by an observation device such as a review SEM (scanning electron microscope).
  • the acquired image of the review SEM is used for specifying the defect type, and the result is used for the state management of the manufacturing process. For example, a method such as monitoring the frequency distribution of the number of defects for each defect type is used.
  • a general defect inspection apparatus obtains an image by irradiating a wafer mounted on a stage with light while moving the stage, detecting scattered light or reflected light generated by the light irradiation, and acquiring an image.
  • a defect is detected by performing a comparison calculation process using the image.
  • Various algorithms such as die comparison, cell comparison, and design data comparison have been developed as a method of comparison calculation.
  • the die is a silicon wafer chip on which an integrated circuit is printed
  • the cell is an area in the die where a minimum repeating pattern is formed.
  • the defect inspection device is a device for acquiring the position information of the defect, and it is very important to improve the detection accuracy of the defect position in terms of improving the accuracy of the defect inspection and sharing the coordinate information with the review SEM. Is important to.
  • the accuracy of the defect coordinates detected by the defect inspection apparatus is affected by various factors such as an error in the wafer alignment, a change in the stage moving speed, and an output change in the AD converter. For this reason, various technical measures have been taken to improve the detection accuracy of defect coordinates.
  • Patent Document 1 a reference chip is set on a wafer, a specific pattern in the reference chip is used as a reference pattern, and an image of a pattern corresponding to the above-described reference pattern existing in a chip to be inspected and an image of the reference pattern Is disclosed, and the displacement amount between these images is regarded as the displacement amount of each chip image, and the position coordinate of the detected defect is corrected.
  • Patent Document 2 discloses a technique of aligning a patch image cut out from an image to be inspected with respect to design data to reprint it, and using the result of the alignment to evaluate the shift amount of the patch image. ing.
  • the coordinate of the reference pattern is calculated by the inspection device, and the coordinate information on which the influence of the above factors is directly applied is used as the coordinate of the reference pattern. Therefore, even if the coordinates of the reference pattern and the coordinates of the reference pattern equivalent pattern in the chip to be inspected are compared, it means that the coordinates with errors are compared with each other, and the correct positional deviation information cannot be obtained.
  • Patent Document 2 obtains the amount of positional deviation by comparing an image cut out from a physical layout pattern of a semiconductor chip with a patch image, and can use all design data of the chip (or die). Is assumed.
  • the design data is secret information of the semiconductor device manufacturer, and the manufacturer of the inspection device is often prohibited from using the device in the first place or cannot use it easily. Therefore, in many cases, the manufacturer of the inspection device cannot actually design or manufacture the software for image comparison.
  • the present invention has been made in view of the above problems, and a defect inspection method or a defect inspection capable of improving the defect position accuracy even when it is difficult or impossible to use the design data.
  • the purpose is to provide a device.
  • the manufacturer of the inspection equipment cannot use the design data of the semiconductor chip, but the semiconductor manufacturer who is the user of the inspection equipment is in a position to freely use the design information. Further, the semiconductor manufacturer holds the position information within the chip for the specific pattern on the physical layout of the chip as absolute coordinates associated with the coordinate system of the chip design.
  • the present invention has been conceived in view of the above situation, and in the past, by providing an inspection apparatus with a function of registering coordinate information associated with a pattern in accordance with the designation of a template pattern for positional deviation correction, Solve technical issues.
  • the positional deviation amount between the template pattern and the inspection image is obtained based on the absolute coordinates, so that the positional deviation of the defect coordinates can be corrected with higher accuracy than before.
  • FIG. 3 shows a flowchart of defect inspection according to the first embodiment.
  • the recipe setting screen of the defect inspection apparatus which concerns on Embodiment 1 is shown.
  • the setting screen of a template pattern is shown.
  • It is a schematic diagram which shows the relationship between the die formed on the wafer and the stage scanning direction. 6 is an example of a positional shift amount map according to the first embodiment.
  • 9 is an example of a positional shift amount map according to the second embodiment.
  • FIG. 1 is a configuration diagram of a defect inspection device 100 according to the first embodiment of the present invention.
  • the defect inspection apparatus 100 is an apparatus that detects a defect (or a portion that may be a defect) existing in a pattern formed on the wafer 104, identifies a candidate position of the defect, and outputs it as an inspection result.
  • the defect inspection apparatus 100 shown in FIG. 1 includes an image acquisition subsystem 101 that acquires an image of a wafer 104, a computer subsystem 102 that processes acquired image data and extracts position information of defect candidate portions, and an acquired image. It is composed of a storage device 103 or the like in which data, software necessary for image processing, and the like are stored.
  • the image acquisition subsystem 101 is detected by a light source 106 that irradiates the wafer 104 with light, a detection optical system 107 that detects scattered light or reflected light generated by irradiating the wafer 104 with light, and a detection optical system 107.
  • the sensor 108 for converting the signal light into an electric signal, the AD converter 109 for converting the analog electric signal output from the sensor 108 into a digital signal, the wafer 104 are mounted, and the light irradiation position of the light source 106 is set at an arbitrary position on the wafer 104.
  • a control unit 110 for controlling the operation of each component of the image acquisition subsystem 101 or the overall operation of the defect inspection apparatus 100.
  • the light source is a laser and scattered light is detected as signal light.
  • the light source is a broadband light source or the like, and reflected light is detected as signal light.
  • an electron source is used instead of the light source, and secondary electrons or reflected electrons generated by irradiating the wafer with an electron beam are detected.
  • the image acquisition subsystem may be any of a dark field type image pickup device, a bright field type image pickup device, and an electron beam type image pickup device. In this embodiment, an inspection device using a dark-field image pickup device will be described as an example.
  • the computer subsystem 102 is composed of a control PC 111 and an image processing unit 112.
  • the control PC 111 functions as a user interface for setting various conditions for misalignment correction information processing and defect inspection described later.
  • the image processing unit 112 uses the output signal of the AD converter 109 to generate a swath image of the wafer 104.
  • information processing for positional deviation correction which will be described later, is executed.
  • the swath image is an image acquired by irradiating the wafer 104 with the light source 106 while continuously moving the stage 105 on which the wafer 104 is mounted in one axis direction, and a rectangular shape elongated in the moving direction of the stage 105. It is the image data of.
  • the image processing unit 112 often employs a parallel computer capable of operating a plurality of computers in parallel.
  • the storage device 103 is a device that stores various data used by the control PC 111 and the image processing unit 112, and is configured by a large-capacity storage unit such as a magnetic disk.
  • the storage device 103 stores a program 113 used for various processes and a recipe 114 that is software for setting conditions such as an image acquisition method and an image method.
  • FIG. 3 shows a configuration example 300 of the recipe setting screen.
  • This screen is displayed on the display of the control PC 111 and functions as a user interface.
  • a start button 303 of the template pattern registration screen, a start button 304 of the offset setting screen, and the like are collectively arranged.
  • the wafer map display screen 302 On the wafer map display screen 302, the wafer map 305, which is an overall image of the wafer 104, is displayed.
  • the die 306 and the template pattern setting area 307 described later are schematically shown. A total of 37 dies are formed on the wafer map 305 shown in FIG.
  • step 202 of FIG. 2 the reference die, the template pattern, and the coordinates are selected.
  • the start button 303 of the template pattern setting screen shown in the recipe setting screen 300 of FIG. 3 is pressed, the template pattern registration screen 400 shown in FIG. 4 is popup-displayed as another screen.
  • a reference die for selecting a template is set on the reference die setting screen 402 displayed on the template pattern registration screen 400.
  • the position information of the die displayed on the wafer map 305 is input to the X coordinate input box 403 and the Y coordinate input box 404.
  • the numerical values of (4, 4) corresponding to the matrix number of the central die of the wafer map 305 are input. There is.
  • the center die of the wafer map is selected as the reference die, but in principle, any die in the wafer may be used as the reference die.
  • the mechanical coordinate system for controlling the stage 105 often has the center of the wafer as the origin, and the mechanical elements for moving the stage often have the highest control accuracy near the center of the wafer. Therefore, the accuracy of the misalignment correction is higher when the template pattern is set by using the die at the center of the wafer.
  • step 203 of FIG. 2 the template pattern and coordinate information are registered in the recipe.
  • the monitor button 405 is pressed after the input, an enlarged image of the reference die is displayed on the die display screen 308 of FIG. 3, and the apparatus operator refers to the enlarged image of the die and specifies an appropriate template pattern, for example, 309,
  • the coordinate information of the template pattern 309 is input to each of the X and Y input boxes shown in the offset setting area 401.
  • the template patterns are obtained from a plurality of dies, the plurality of template patterns may be averaged to generate one template pattern.
  • FIG. 5 schematically shows the relationship between the stage scan and the wafer map.
  • FIG. 5 shows a state in which the swath image 501 is acquired up to the fifth row of the 37 dies arranged in 7 rows ⁇ 7 columns on the wafer.
  • stage scanning There are two types of stage scanning: forward scanning (Forward) and reverse scanning (Reverse). In the case of FIG. 5, the scanning direction from left to right on the paper is the forward direction, and the scanning direction from right to left is the reverse direction. is there.
  • the stage scanning starts from the lower left corner of the paper, and after moving the dies on the same row to the right end to capture a swath image (eg, step 205 in FIG. 2), the light irradiation position for imaging is the top row of the wafer 104. If the die has not been reached (decision step 206 in FIG. 2), the stage is moved upward in the Y direction on the paper surface (step 207 in FIG. 2), and the stage is scanned in the opposite direction this time to acquire a swath image. .. Since it is necessary to acquire a plurality of swath images in order to acquire images for one die, the stage feed amount in the Y direction in step 207 of FIG. 2 is actually a short width of swath images. It is the length of the direction.
  • the template pattern is offset (positionally displaced) between the reference die and the inspection die.
  • the template pattern is not displaced in the wafer center die.
  • the die 505 shown as an example of the inspection die for example, the template pattern shown by the solid line is deviated from the position of the template pattern on the reference die shown by the dotted line and imaged.
  • the image processing unit 112 compares the coordinate information of the template pattern of the inspection die with the coordinate information of the template pattern of the reference die to calculate the amount of positional deviation, and the positional deviation of all the dies on the wafer. Find the quantity. The obtained misalignment amount is finally used for coordinate correction of the defect candidate position.
  • the acquired swath image is transmitted to the image processing unit 112, and a die image cutout process is executed (step 208). After that, the misregistration amount detection flow (processing after step 211) and the defect detection flow (processing after step 209) for each inspection die are branched, and each processing proceeds in parallel.
  • step 209 the image processing unit 112 executes a comparison calculation process using the image of the cut inspection die and the image of the adjacent die, and the defect candidate position is detected by the difference image comparison.
  • the position information of the detected defect candidate is transmitted and stored in the storage device 103.
  • the coordinate information of the defect candidate position obtained at this stage is a relative coordinate obtained from the number of pixels of the adjacent die image on the swath image, and the error due to various variation factors such as the variation of the stage moving speed. It is a coordinate including.
  • step 211 template matching is performed by the image processing unit 112, and a pattern corresponding to the template pattern included in each inspection die and coordinate information of this pattern are obtained.
  • the obtained coordinate information is transmitted to and stored in the storage device 103.
  • the software for executing template matching is stored in a storage unit (hard disk or the like) in the image processing unit 112, and is called by the processor in the image processing unit 112 at the time of execution, and then is also stored in the memory in the image processing unit 112. It is stored in and executed.
  • step 206 When the stage scanning in the Y direction is completed in step 206, swath images of all the dies have been acquired, and the position shift amount calculation process is executed by the image processing unit 112.
  • the image processing unit 112 identifies the corresponding pattern of the template pattern included in the image of the inspection die by template matching, and measures the distance from the origin of the coordinates in the die set for each image of the inspection die in pixel units. It is stored in the memory as coordinate information. Further, the image processing unit 112 compares the coordinate information of the template pattern of the reference die with the coordinate information of the corresponding pattern of the inspection die, and calculates the positional deviation amount. The calculated positional deviation amount is stored in the memory in association with the die matrix number. As a result, the amount of misalignment can be obtained for all dies.
  • the positional deviation amount may be calculated in pixel units, distance units, or some amount of information associated with the positional deviation amount.
  • a plurality of positional deviation amounts are calculated according to the number of set template patterns.
  • the average value is adopted as the positional deviation amount. As described above, using the average value improves the positional deviation correction accuracy.
  • step 214 the image processing unit 112 executes interpolation calculation using the shift amount obtained in step 213.
  • the set position of the template pattern is only a point within the die, and therefore the amount of deviation at a position other than the set position of the template pattern within the die must be estimated by interpolation calculation.
  • the interpolation calculation uses the displacement amounts of all the dies on the wafer, and the interpolation calculation is performed so that the displacement amounts of the dies are smoothly connected. Typically, spline interpolation or the like is applied.
  • the software for the interpolation calculation is stored in the storage means in the image processing unit 112 and is executed by the processor.
  • the correction process of the defect coordinates stored in the storage device 103 is executed by using the amount of positional deviation for all the dies obtained at step 214.
  • the defect coordinate correction process is executed by the image processing unit 112, but the control PC 111 may be provided with a defect coordinate correction function.
  • FIG. 6 shows an example of a misalignment amount map that visualizes the misalignment amount obtained for each die.
  • the amount of misalignment tends to have a similar value distributed in each specific region on the wafer 104. It is considered that this is because the misalignment of the processed image is mainly caused by the operation accuracy of the stage 105.
  • the operation accuracy of the stage 105 depends on a shape error of a guide included in the stage 105, and the shape error is generally a long cycle, for example, a 100 mm cycle.
  • the control PC 111 determines the amount of displacement at the location where the template pattern does not exist by performing interpolation calculation on the displacement calculated using the template pattern. Accordingly, even if the number of template patterns is one, the positional deviation amount can be accurately obtained at each coordinate point on the die 11.
  • the template pattern and coordinates are stored in the recipe 114, and the effect can be confirmed by the inspection using the stored recipe. After confirming the effect, when inspecting the second and subsequent wafers or the wafers of different lots, the steps 201 to 203 of FIG. 2 are unnecessary, and the template pattern and coordinates included in the already saved recipe 114 are set. It is possible to read and execute the steps after 204. Since the coordinates are common to the template pattern, even if an offset occurs in the 2 ⁇ m coordinate due to, for example, lack of accuracy in the wafer alignment, the defect detection coordinate and the template shift amount cause the offset of 2 ⁇ m, and the defect is detected. By correcting the coordinates, the offset is not superimposed on the corrected detected coordinates. In this way, it is possible to correct the amount of image shift caused by insufficient device stability or the like.
  • the defect inspection apparatus 100 calculates the positional deviation amount for each coordinate point on the swath image by comparing the swath image and the template pattern, and performs interpolation calculation for the portion not compared with the template pattern. Calculate the amount of misalignment. As a result, it is possible to accurately obtain the amount of positional deviation at any location on the die 11. Therefore, the defect position specified using the processed image can be accurately corrected. Further, the template pattern and coordinates included in the recipe 114 are saved, and the saved template pattern and coordinates can be used to correct the image shift amount due to insufficient device stability.
  • FIG. 7 schematically shows different states between the swath image obtained by the forward stage scanning and the swath image obtained by the backward forward stage scanning.
  • Reference numeral 702 in FIG. 7 is a diagram in which two dies of the wafer map 700 are superposed so that the same die coordinates are at the same point, and is a diagram in the case of two templates. This is a case where two dies have different forward/backward directions of the stage scanning direction with respect to the same template.
  • the square dots indicate the template pattern obtained in the forward swath image, and the circle dots indicate the template pattern obtained in the reverse swath image. Indicates that the detection positions are different.
  • the figure 703 shown on the right side of the paper is an enlarged view showing the shape of the actual template pattern.
  • FIG. 8 shows an example of a misalignment amount map obtained for each scanning direction of the stage 105.
  • the positional deviation map obtained when the stage 105 is driven in a certain direction (forward direction) and the positional deviation map obtained when the stage 105 is driven in the opposite direction (rearward direction) are different from each other. It has a distribution. Therefore, it is considered that the defect displacement can be corrected more accurately by obtaining the displacement map for each driving direction of the stage 105.
  • the positional deviation map is not always necessary, and the positional deviation amount calculated by comparing the swath image and the template pattern by the calculation unit in consideration of the stage driving direction and the area without the template pattern are calculated. It is also possible to correct the positional deviation of the defect at an arbitrary position by holding a numerical value of the interpolated positional deviation amount interpolated from the positional deviation amount based on the template pattern by the storage unit.
  • the image processing unit 112 can also obtain the positional shift amount of the swath image using a plurality of template patterns. For example, a first misregistration map is created using the first template set obtained by selecting template patterns at different positions on the swath image, and the template pattern is selected at a position different from the first template set. A second misalignment map is created using the obtained second template set. The image processing unit 112 further creates an average displacement map by averaging the first displacement map and the second displacement map. By using the average positional deviation map derived from a plurality of template sets, the accuracy of positional deviation correction can be further improved.
  • the number of template sets may be three or more.
  • the template patterns included in each template set may partially overlap.
  • the inspection apparatus uses both the swath image obtained by the stage scan in the forward direction and the swath image obtained by the stage scan in the reverse direction to obtain the positional deviation correction amount. It is possible to realize more accurate position shift correction than the device.
  • an observation device such as a scanning electron microscope is used to observe the specific shape of the defect.
  • An observation device such as a review SEM acquires a wide-field low-magnification image, specifies a defect position on the low-magnification image, and acquires a high-magnification, high-definition image at the specified position.
  • the defect position accuracy is low, it is necessary to take a large field of view at low magnification. In this case, the identification of the defect position becomes more difficult as the target defect becomes finer, and the success probability decreases.
  • the defect position identification fails, the defect detected by the inspection device is not recognized as a defect and is regarded as an erroneous detection. Further, if the origin position of the coordinates includes an offset between the inspection device and the observation device, no defect is included in the low-magnification image. Therefore, it is extremely important that the origin position is the same between the inspection device and the observation device.
  • FIG. 9 is a schematic diagram showing the connection relationship between the defect inspection apparatus 100 and the observation apparatus 900.
  • the observation device 900 includes, for example, a review SEM.
  • a plurality of defect inspection devices 100 and one observation device 900 are connected is shown.
  • the defect inspection apparatus 100 and the observation apparatus 900, and the defect inspection apparatuses 100 can be connected via the input/output units 901a to 901c.
  • the input / output units 901a to 901c are input / output interfaces for digital signals provided in the computer subsystem 102, for example, and are interconnected with another defect inspection device or observation device 900 via a transmission means such as a wired LAN or a fiber channel. Will be done.
  • each defect inspection apparatus 100 is distinguished by an alphabetical suffix.
  • Each defect inspection device 100 has the configurations described in the first to third embodiments, and it is assumed that the constituent members such as the stage 105, the light source 106, the detection optical system 107, and the sensor 108 have individual differences.
  • the defect inspection apparatus 100a identifies the defect position on the wafer 104 and sends the defect position coordinate data to the observation apparatus 900.
  • the user observes the defect with the observation device 900 that has acquired the defect coordinate data from the defect inspection device. Thereby, the specific shape of the defect is observed. If there is a difference (offset) in the coordinate origin between the defect inspection apparatus 100a and the observation apparatus 900, the observation apparatus 900 specifies the offset amount.
  • the observation device 900 corrects the coordinate origin offset and then outputs the observation result.
  • the origin coordinate offset can be specified by comparing the defect coordinates from the defect inspection apparatus and the observation result of the observation apparatus 900.
  • the specified origin coordinate offset is inserted into the communication means or the inspection recipe of the defect inspection apparatus in advance, shared, and held in the storage unit of the defect inspection apparatus.
  • the number of the defect inspection apparatuses 100 is large, it takes a lot of time to individually specify the coordinate origin offset.
  • the defect origin can be observed by the observation device 900 after the coordinate origins of the defect inspection devices (for example, 100a to 100c) are previously aligned between the devices by the following procedure, the specific shape of the defect can be reviewed more efficiently. It can be quickly fed back to the manufacturing process of the semiconductor line.
  • the coordinate origins of the defect inspection devices for example, 100a to 100c
  • the procedure for obtaining the coordinate origin offset between the defect inspection apparatus 100a and the observation apparatus 900 is the same as above.
  • the defect inspection apparatus 100a transmits, to the defect inspection apparatus 100b, each template pattern used to obtain the positional deviation amount and the coordinates thereof, and the coordinate origin offset value between the defect inspection apparatus 100a and the observation apparatus 900. ..
  • the defect inspection device 100b similarly creates a misalignment map using the template pattern.
  • the defect inspection apparatus 100b corrects the defect position using the displacement amount or the displacement map, and further corrects the coordinate origin using the coordinate origin offset received from the defect inspection apparatus 100a.
  • the observation device 900 observes the wafer 104 using the inspection result in which the defect position and the coordinate origin are corrected.
  • the observation apparatus 900 does not need to correct the coordinate origin offset again, so that the number of steps when using the observation apparatus 900 can be reduced.
  • the template pattern and the coordinate origin offset can be shared with the defect inspection device 100a.
  • a method of including these pieces of information in the inspection recipe created by the defect inspection apparatus 100a may be used.
  • the defect inspection apparatus 100 when the observation device 900 has a function of correcting the coordinate origin offset, it is not always necessary for the defect inspection device 100 side to share the offset. In this case, it is sufficient for the defect inspection apparatus 100 to correct the defect position using the displacement amount or the displacement map, and to transmit the inspection result to the observation device 900 without correcting the coordinate origin offset.
  • the displacement amount or displacement map obtained by the defect inspection apparatus 100a can be shared with other defect inspection apparatuses 100 (100b and 100c in FIG. 9).
  • the other defect inspection apparatus 100 can perform each process after correcting the position using the position shift map in advance.
  • the position where the processed image is acquired can be shifted in advance according to the position shift map.
  • a slight misalignment remains between the defect inspection apparatuses 100 due to a reproducibility error or drift of the stage 105 of each defect inspection apparatus 100.
  • Each defect inspection apparatus 100 can correct this slight positional deviation by newly obtaining the positional deviation amount or creating the positional deviation map.
  • the defect inspection apparatus of the third embodiment it is possible to accurately correct the defect position shift by obtaining the position shift amount from the template pattern. Further, in a semiconductor manufacturing line having a plurality of defect inspection devices, the template pattern acquired by one defect inspection device and its coordinate information and the origin coordinate offset are transferred to another defect inspection device such as the second or third device. By sharing with, the difference in coordinates of each defect inspection device can be reduced. In this way, the origin position offset between each defect inspecting apparatus and the observing apparatus can be made common by obtaining the positional deviation amount between the plurality of defect inspecting apparatuses based on the same reference. As a result, it is not necessary to adjust the coordinates of each defect inspection device individually in the observation device, which saves time and effort.
  • the present invention is not limited to the above-described embodiments, but includes various modifications.
  • the above-described embodiments have been described in detail in order to explain the present invention in an easy-to-understand manner, and are not necessarily limited to those having all the configurations described.
  • a part of the configuration of one embodiment can be replaced with the configuration of another embodiment, and the configuration of another embodiment can be added to the configuration of one embodiment.
  • Defect inspection device 103 Storage device 104: Wafer 105: Stage 106: Light source 107: Detection optical system 108: Sensor 110: Controller 111: Control PC 112: Image processing unit 900: Observation device

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Biochemistry (AREA)
  • Analytical Chemistry (AREA)
  • Pathology (AREA)
  • Immunology (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Chemical & Material Sciences (AREA)
  • General Health & Medical Sciences (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Investigating Materials By The Use Of Optical Means Adapted For Particular Applications (AREA)

Abstract

本発明は、設計データを得られない場合又は十分に利用することが困難である場合であっても、欠陥位置精度を高めるとともに、観察装置との間で座標原点オフセットを容易に合わせることができる、欠陥検査装置を提供することを目的とする。本発明に係る欠陥検査装置は、検査に必要なウエハのスワス画像を取得し、当該スワス画像を用いて欠陥検出と位置ずれ量の算出を行う。位置ずれ量の算出においては、画像処理部で任意の1つのスワス画像からテンプレートパターンを取得し、当該テンプレートパターンとウエハ全体の複数のスワス画像と比較することにより、ウエハ上のテンプレートパターンに対応する位置における位置ずれ量を算出する。テンプレートパターンが存在しない位置については、算出した位置ずれ量を用いて補間演算を実行することにより、補間位置ずれ量を算出する。前記位置ずれ量と補間位置ずれ量に基づき、又はこれら位置ずれ量をウエハ全体にマッピングした位置ずれマップを用いて、欠陥位置を補正する。

Description

欠陥検査装置、欠陥検査プログラム
 本発明は、ウエハが有する欠陥を検査する欠陥検査装置に関する。
 半導体素子は、シリコンウエハに各種の処理を施すことにより製作される。半導体製造工程の過程において、シリコンウエハ上にパターンを形成する過程で正常部とは異なるパターン不良や欠陥が意図せず形成され、半導体素子の動作不良に繋がる場合がある。したがって、製造途中のウエハ上のパターンに、正常部とは異なるパターン不良や欠陥があればインラインでそれを検出し、その結果を半導体製造工程にフィードバックすることが、歩留まり向上において重要である。パターン検査装置(欠陥検査装置)は、半導体ウエハ上の欠陥を位置情報として検出する装置である。検出された欠陥の座標情報は、レビューSEM(走査電子顕微鏡)などの観察装置により欠陥の拡大画像を取得するために用いられる。レビューSEMの取得画像は欠陥種別の特定に使用されるが、この結果は製造工程の状態管理等に使用される。例えば欠陥種別毎の欠陥数の頻度分布のモニタリング等の手法による。
 一般的な欠陥検査装置は、ステージ上に搭載されたウエハに対し、ステージを移動させつつ光を照射し、光照射によって発生する散乱光或いは反射光を検出して画像を取得し、得られた画像を用いた比較演算処理を行って欠陥を検出する。比較演算の手法としては、ダイ比較、セル比較、設計データ比較等、種々のアルゴリズムが開発されている。ここで、ダイとは、集積回路が焼き付けられたシリコンウエハチップであり、セルとは、ダイの内部における最小繰り返しパターンが形成された領域である。
 前述の通り、欠陥検査装置は欠陥の位置情報を取得する装置であり、欠陥検査の精度向上の点で、またレビューSEMとの座標情報の共有の点で、欠陥位置の検出精度の改善が非常に重要である。しかしながら、欠陥検査装置で検出される欠陥座標の精度は、ウエハライメントの誤差やステージ移動速度の変動、AD変換器の出力変動等、種々の要因の影響を受け低下する。このため、従来より欠陥座標の検出精度を高めるための種々の技術的な工夫が行われている。
 下記特許文献1には、ウエハ上に基準チップを設定し、基準チップ内の特定パターンを基準パターンとして、検査対象となるチップ内に存在する上記の基準パターン相当のパターンの画像と基準パターンの画像を比較し、これらの画像間のずれ量を各チップ画像のずれ量と見なして、検出欠陥の位置座標を補正する技術が開示されている。
 下記特許文献2には、検査対象画像から切り出されたパッチ画像を設計データに対して整列させることにより、焼き直し、その整列の結果を用いて、パッチ画像のずれ量を評価する技術が開示されている。
特開2011-222636号公報 特表2017-529684号公報(米国特許10,127,653)
 特許文献1に記載された技術においては、基準パターンの座標は検査装置が算出しており、前述の要因の影響がそのまま乗った座標情報を基準パターンの座標として使用している。従って、基準パターンの座標と検査対象チップ内の基準パターン相当パターンの座標を比較しても、誤差の乗った座標同士を比較していることになり、正しい位置ずれ情報を得ることはできない。
 また、特許文献2に記載された技術は、半導体チップの物理レイアウトパターンから切り出された画像とパッチ画像を比較して位置ずれ量を求めており、チップ(或いはダイ)の設計データを全て利用できることを前提とする。ところが、設計データは半導体素子製造業者の秘密情報であり、検査装置の製造メーカはそもそも利用が禁止されているか、あるいは容易には利用できない場合が多い。従って、検査装置の製造メーカは、現実的には上記の画像比較のためのソフトウェアを設計もしくは製造できない場合が多い。
 本発明は、上記のような課題に鑑みてなされたものであり、設計データの利用が困難な場合、或いは利用できない場合であっても、欠陥位置精度の改善が可能な欠陥検査方法あるいは欠陥検査装置を提供することを目的とする。
 上述の通り、検査装置の製造メーカは半導体チップの設計データを利用することはできないが、検査装置のユーザである半導体製造業者は設計情報を自由に利用できる立場にある。更に、半導体製造業者はチップの物理レイアウト上の特定パターンについては、チップ内での位置情報をチップ設計の座標系に紐づいた絶対座標として保有している。
 本発明は上記の状況を鑑みて着想されたものであり、位置ずれ補正のためのテンプレートパターンの指定に合わせて、パターンに紐づいた座標情報を登録する機能を検査装置に持たせることにより従来技術の課題を解決する。
 本発明に係る欠陥検査装置によれば、テンプレートパターンと検査画像の間の位置ずれ量を絶対座標を元に求めるため、欠陥座標の位置ずれを従来よりも高精度に補正することができる。
実施形態1に係る欠陥検査装置100の構成図である。 実施形態1に係る欠陥検査のフローチャートを示す。 実施形態1に係る欠陥検査装置のレシピ設定画面を示す。 テンプレートパターンの設定画面を示す。 ウエハ上に形成されたダイとステージ走査方向の関係を示す模式図である。 実施形態1に係る位置ずれ量マップの例である。 ウエハマップと、テンプレートパターンの位置及びテンプレートパターンの図形の関係を示す模式図である。 実施形態2に係る位置ずれ量マップの例である。 欠陥検査装置100と観察装置900との間の接続関係を示す模式図である。
<実施の形態1>
 図1は、本発明の実施形態1に係る欠陥検査装置100の構成図である。欠陥検査装置100は、ウエハ104に形成されたパターンに存在する欠陥(もしくは欠陥である可能性のある個所)を検出し、欠陥の候補位置を特定し、検査結果として出力する装置である。図1に示す欠陥検査装置100は、ウエハ104の画像を取得する画像取得サブシステム101、取得された画像データを処理して欠陥候補箇所の位置情報を抽出するコンピューターサブシステム102、取得された画像データや画像処理に必要なソフトウェア等が格納されるストレージ装置103等によって構成される。
 画像取得サブシステム101は、ウエハ104に対して光を照射する光源106、ウエハ104に対して光を照射することにより生じる散乱光又は反射光を検出する検出光学系107、検出光学系107が検出した信号光を電気信号に変換するセンサ108、センサ108が出力したアナログの電気信号をデジタル信号に変換するAD変換器109、ウエハ104を載置し光源106の光照射位置にウエハ104の任意箇所を移動させるステージ105、画像取得サブシステム101の各構成要素の動作ないし欠陥検査装置100の全体動作を制御する制御部110等によって構成される。
 なお、暗視野光学検査においては、光源はレーザであり信号光として散乱光を検出する。明視野検査装置においては、光源はブロードバンド光源等であり信号光として反射光を検出する。また、電子線検査装置においては、光源の代わりに電子源を用い、電子線をウエハに照射して発生する二次電子又は反射電子を検出する。このように、画像取得サブシステムとしては、暗視野式撮像装置、明視野式撮像装置又は電子線式撮像装置のいずれであってもよい。本実施例においては、暗視野式撮像装置を用いた検査装置を例にして説明を行う。
 コンピューターサブシステム102は、制御PC111と画像処理部112によって構成される。
 制御PC111は、後述する位置ずれ補正の情報処理と欠陥検査のための各種条件を設定するユーザーインターフェースとして機能する。
 画像処理部112は、AD変換器109の出力信号を用いて、ウエハ104のスワス画像を生成する。また、後述する位置ずれ補正の情報処理を実行する。ここでスワス画像とは、ウエハ104を載置したステージ105を一軸方向に連続移動させながら光源106にてウエハ104を照射することにより取得される画像であり、ステージ105の移動方向に細長い矩形状の画像データである。対象の画像データを処理するため、画像処理部112は複数のコンピュータを並列稼働できる並列計算機が採用される場合が多い。
 ストレージ装置103は、制御PC111と画像処理部112が用いる各種データを記憶する装置であり、磁気ディスク等、大容量の記憶手段によって構成される。ストレージ装置103には、各種の処理に使用させるプログラム113、画像取得方法や画像方法などの条件を設定するためのソフトウェアであるレシピ114が格納されている。
 次に、図2、図3、図4、図5を用いて、本実施例の欠陥検査装置100の動作について説明する。
 まず、図2のステップ201においてレシピ設定画面を表示する。図3にはレシピ設定画面の構成例300を示す。この画面は制御PC111のディスプレイ上に表示され、ユーザーインターフェースとして機能する。領域301にはテンプレートパターン登録画面の起動ボタン303やオフセット設定画面の起動ボタン304等がまとめて配置されている。ウエハマップ表示画面302にはウエハ104の全体像であるウエハマップ305が表示されている。ウエハマップ305には、ダイ306と、後述するテンプレートパターンの設定領域307を模式的に示した。図3に示したウエハマップ305には合計37個のダイが形成されている。
 図2のステップ202で、基準ダイとテンプレートパターン及び座標を選択する。図3のレシピ設定画面300に示されたテンプレートパターン設定画面の起動ボタン303を押すと、図4に示すテンプレートパターン登録画面400が別画面としてポップアップ表示される。
 テンプレートパターン登録画面400で表示された基準ダイ設定画面402でテンプレートを選択するための基準ダイを設定する。設定時にはX座標入力ボックス403とY座標入力ボックス404にウエハマップ305で表示されているダイの位置情報を入力する。図4では、ウエハマップ305の中心ダイの行列番号(X軸方向で左から4つ目、Y軸方向で下から4つ目の意味)に対応する(4,4)の数値が入力されている。
 本実施例では、ウエハマップの中心ダイを基準ダイとして選択したが、原理的には、ウエハ内のどのダイを基準ダイとしてもよい。ただし、ステージ105を制御するための機械的な座標系はウエハ中心を原点とする場合が多く、またステージ移動のための機械要素もウエハ中心付近で最も制御精度が高くなる場合が多い。従って、テンプレートパターンは、ウエハ中心のダイを使用して設定する方が位置ずれ補正の精度は高くなる。
 次に、図2のステップ203で、テンプレートパターンと座標情報をレシピに登録する。入力後、モニタボタン405を押すと、図3のダイ表示画面308に基準ダイの拡大像が表示され、装置オペレータは当該ダイの拡大像を参照しながら、適当なテンプレートパターン例えば309を指定し、テンプレートパターン309の座標情報をオフセット設定領域401に示されたX,Yの各入力ボックスに入力する。
 原理的には、テンプレートパターンを一つ設定すれば位置ずれ補正は可能であるが、複数設定した方が位置ずれ補正の精度は向上する。そこで、図4に示すテンプレートパターンの設定画面では「ADD」ボタンを押すことにより、空白のX,Yの入力ボックス407が追加表示されるようになっている。入力ボックスは削除することもでき、その場合は、入力ボックス左側に示されたチェックボックスにチェックマークを入力し「Delete」ボタンを押せば、入力ボックスは削除され、登録したテンプレートパターンの座標情報を削除することができる。
 また、基準ダイを一つだけではなく複数設定することもできる。テンプレートパターンを複数のダイから取得する場合には、複数のテンプレートパターンを平均化して一つのテンプレートパターンを生成すればよい。
 入力後、OKボタンを押すことでテンプレートパターンと座標の設定入力は完了する。これにより、レシピ114に設定を格納する。
 図2のステップ203の終了後、図3の「Start Scan」ボタンを押すと、ステージ走査と撮像が開始される。図5には、ステージ走査とウエハマップの関係を模式的に示す。図5は、ウエハ上に7行×7列に配列された37個のダイのうち5行目までスワス画像501が取得された状態を示す。ステージ走査は順方向走査(Forward)と逆方向走査(Reverse)の2種類があり、図5の場合、紙面左から右への走査方向が順方向、右から左への走査方向が逆方向である。ステージ走査は紙面左下の隅から開始され、同じ行のダイを右端まで移動してスワス画像を撮像した後(例えば、図2のステップ205)、撮像のための光照射位置がウエハ104の最上行のダイに到達していなければ(図2の判定ステップ206)、Y方向の紙面上方向にステージを移動させ(図2のステップ207)、今度は逆方向にステージ走査を行いスワス画像を取得する。なお、1ダイ分の画像を取得するためには複数本のスワス画像を取得する必要があるため、図2のステップ207におけるY方向へのステージの送り量は、実際にはスワス画像の短手方向長さ分である。
 図5の紙面下側には、基準ダイと検査ダイでテンプレートパターンにオフセット(位置ずれ)が発生している様子を模式的に示した。本実施例では、基準ダイとしてウエハ中心ダイを選択してテンプレートパターンを設定したため、ウエハ中心ダイにおいてはテンプレートパターンには位置ずれが発生していない。一方、例えば検査ダイの一例として示すダイ505においては、実線で示すテンプレートパターンは点線で示す基準ダイでのテンプレートパターンの位置とはずれて撮像される。本実施例の検査装置においては、画像処理部112が検査ダイのテンプレートパターンの座標情報と基準ダイのテンプレートパターンの座標情報を比較して位置ずれ量を算出し、ウエハ上の全ダイについて位置ずれ量を求める。求めた位置ずれ量は、最終的には欠陥候補位置の座標補正に使用される。
 図2のフローチャートの説明に戻る。ステップ205で各ラインのスワス画像が取得されると、次ラインのスワス画像の撮像フロー(ステップ206,207)と画像処理フローが並行して進行する。
 取得されたスワス画像は、画像処理部112に伝送され、ダイ画像の切り出し処理が実行される(ステップ208)。その後、各検査ダイ毎の位置ずれ量検出フロー(ステップ211以降の処理)と欠陥検出フロー(ステップ209以降の処理)が分岐し、各処理が並行して進行する。
 ステップ209では、画像処理部112によって、切り出された検査ダイの画像と隣接ダイの画像を用いた比較演算処理が実行され、差画像比較により欠陥候補位置が検出される。検出された欠陥候補の位置情報はストレージ装置103に伝送され格納される。この段階で求められた欠陥候補位置の座標情報は、スワス画像上における隣接ダイ画像とのピクセル数から求められた相対的な座標であって、ステージ移動速度の変動等、各種の変動要因による誤差を含んだ座標である。
 並行して、ステップ211においては、画像処理部112によりテンプレートマッチングが実行され、各検査ダイに含まれるテンプレートパターン相当のパターンと、このパターンの座標情報が求められる。求められた座標情報はストレージ装置103に伝送され格納される。テンプレートマッチングを実行するためのソフトウェアは画像処理部112内の記憶手段(ハードディスクなど)に格納されており、実行時には画像処理部112内のプロセッサにより呼び出された後、同じく画像処理部112内のメモリに格納されて実行される。
 ステップ206でY方向のステージ走査が終了すると、全てのダイのスワス画像が取得されたことになり、画像処理部112による位置ずれ量の算出処理が実行される。
 画像処理部112は、検査ダイの画像に含まれるテンプレートパターンの相当パターンをテンプレートマッチングにより特定し、各検査ダイの画像毎に設定されたダイ内座標の原点からの距離をピクセル単位で計測して座標情報としてメモリに格納する。更に、画像処理部112は、基準ダイのテンプレートパターンの座標情報と検査ダイの相当パターンの座標情報とを比較し、位置ずれ量として算出する。算出された位置ずれ量は、ダイの行列番号と関連付けてメモリに格納される。これにより、全ダイについて位置ずれ量が求まることになる。
 なお、位置ずれ量はピクセル単位で求める他、距離単位で求めても良いし、あるいは位置ずれ量に関連付けた何らかの情報量として求めても良い。
 図4のレシピ設定画面でテンプレートパターンの座標情報を複数設定した場合、位置ずれ量は設定したテンプレートパターンの数に応じて複数算出される。位置ずれ量が複数求められた場合には、平均値を位置ずれ量として採用する・前述の通り、平均値を用いた方が位置ずれ補正の精度は向上する。
 ステップ214では、画像処理部112により、ステップ213で求められたずれ量を用いて補間演算が実行される。後述する図6の602に示す通り、テンプレートパターンの設定位置はダイ内の点でしかないので、ダイ内のテンプレートパターンの設定位置以外の位置でのずれ量は補間演算により推定する必要がある。補間演算はウエハ上の全ダイの位置ずれ量を使用し、各ダイの位置ずれ量が滑らかに接続されるような補間演算を行う。典型的にはスプライン補間などが適用される。補間演算用のソフトウェアは、テンプレートマッチングと同様、画像処理部112内の記憶手段に格納されており、プロセッサにより実行される。
 ステップ215では、ステップ214で得られた全ダイについての位置ずれ量を用いて、ストレージ装置103に格納された欠陥座標の補正処理が実行される。欠陥座標の補正処理は画像処理部112で実行されるが、制御PC111に欠陥座標の補正機能を持たせても良い。
 図6は、各ダイについて求めた位置ずれ量を可視化した位置ずれ量マップの例を示す。位置ずれ量は、ウエハ104上の特定の領域ごとに同様の値が分布する傾向がある。これは処理画像の位置ずれが主にステージ105の動作精度によって生じることに起因すると考えられる。ステージ105の動作精度は、ステージ105が有しているガイドの形状誤差に依拠しており、その形状誤差は一般的に長周期、例えば100mm周期、である。
 図6に例示する位置ずれマップによれば、位置ずれ量は1点であっても、ダイピッチ8~35mm程度、とステージの形状誤差の周期より短いので、補間による誤差は無視できる程度と考えられる。したがって制御PC111は、位置ずれマップを作成する際に、テンプレートパターンを用いて算出した位置ずれに対して補間演算を実施することにより、テンプレートパターンが存在しない箇所における位置ずれ量を求めることとした。これにより、テンプレートパターンの個数が1個であったとしても、ダイ11上の各座標点において精度よく位置ずれ量を求めることができる。
 以上の操作により、レシピ114にテンプレートパターンと座標を格納し、格納したレシピを用いた検査により効果を確認できる。効果を確認した後、2枚目以降のウエハや、別ロットのウエハの検査においては、図2の201~203のステップは不要で、既に保存しているレシピ114に含まれるテンプレートパターンと座標を読み出し、204以降のステップを実行することができる。テンプレートパターンと座標が共通であることで、例えば、ウエハライメントの精度不足などにより2μm座標にオフセットが発生したとしても、欠陥の検出座標、及びテンプレートのずれ量ともに2μmのオフセットを生じ、欠陥の検出座標を補正することで補正後の検出座標には、オフセットは重畳しない。このように、装置安定性不足などに起因する画像のずれ量を補正することができる。
<実施の形態1:まとめ>
 本実施形態1に係る欠陥検査装置100は、スワス画像とテンプレートパターンを比較することによりスワス画像上の座標点ごとに位置ずれ量を算出し、テンプレートパターンと比較していない箇所については補間演算により位置ずれ量を算出する。これにより、ダイ11上の任意箇所における位置ずれ量を精度よく求めることができる。したがって、処理画像を用いて特定した欠陥位置を精度よく補正することができる。また、レシピ114に含まれるテンプレートパターンと座標を保存、保存したテンプレートパターンと座標を用いることで、装置安定性不足などに起因する画像のずれ量を補正することができる。
<実施の形態2>
 実施形態1において、ステージ105が有している形状誤差に起因してスワス画像の位置ずれが生じることを説明した。ステージ105は機械的部材なので、形状誤差はある程度の周期性を有しているとともに、ステージ105の駆動向きごとに異なる分布を有している場合がある。そこで本発明の実施形態2では、ステージ105の駆動向きごとに位置ずれマップを作成する例を説明する。欠陥検査装置100の構成は実施形態1と同様である。
 図7には、順方向のステージ走査で得られるスワス画像と逆方向の順方向のステージ走査で得られるスワス画像で異なる様子を模式的に示した。図7の参照番号702は、ウエハマップ700の2個のダイを同一ダイ座標が同一の点になるよう重ね合わせた図であり、2個のテンプレートの場合の図である。2個のダイで同一のテンプレートに対するステージ走査方向の順方向/逆方向が異なる場合を説明したものである。四角で示したドットが順方向のスワス画像で得られたテンプレートパターン、丸で示したドットが逆方向のスワス画像で得られたテンプレートパターンを示し、同じテンプレートパターンであってもスワス画像上での検出位置が異なっていることを示す。紙面右に示した図形703は、実際のテンプレートパターンの形状を示す拡大図である。
 図8には、ステージ105の走査方向ごとに求めた位置ずれ量マップの例を示す。図8に示すように、ステージ105をある向き(前進方向)に駆動したとき求めた位置ずれマップと、その反対向き(後退方向)に駆動したとき求めた位置ずれマップは、互いに異なる位置ずれ量分布を有している。したがって、ステージ105の駆動向きごとに位置ずれマップを求めることにより、欠陥位置ずれをより精度よく補正できると考えられる。実施例1と同様に、位置ずれマップは必ずしも必要ではなく、ステージ駆動方向を加味して、演算部でスワス画像とテンプレートパターンとを比較して算出した位置ずれ量及びテンプレートパターンの無い領域に対してテンプレートパターンに基づく位置ずれ量から補間演算した補間位置ずれ量を数値で記憶部が保持し、任意箇所における欠陥の位置ずれを補正することもできる。
 画像処理部112は、複数のテンプレートパターンを用いて、スワス画像の位置ずれ量を求めることもできる。例えば、スワス画像上のそれぞれ異なる位置でテンプレートパターンを選択して得られた第1テンプレートセットを用いて第1位置ずれマップを作成し、第1テンプレートセットとは異なる位置でテンプレートパターンを選択して得られた第2テンプレートセットを用いて第2位置ずれマップを作成する。画像処理部112はさらに、第1位置ずれマップと第2位置ずれマップを平均化することにより、平均位置ずれマップを作成する。複数のテンプレートセットから導出した平均位置ずれマップを用いることにより、位置ずれ補正の精度をさらに向上させることができる。テンプレートセットの個数は3以上であってもよい。各テンプレートセットに含まれるテンプレートパターンが一部重複していてもよい。
 本実施例の検査装置は、順方向のステージ走査で得られたスワス画像と逆方向のステージ走査で得られたスワス画像の両方を使用して位置ずれ補正量を求めるため、実施例1の検査装置に比べてより高精度な位置ずれ補正を実現できる。
<実施の形態3>
 本実施形態3では、複数の欠陥検査装置100間でテンプレートパターンを共有することにより、欠陥検査装置100と観察装置との間で座標原点オフセットを合わせる構成例を説明する。
 欠陥検査装置100が特定した欠陥位置において、その欠陥の具体的な形状などを観察するため、走査電子顕微鏡などの観察装置が用いられる。レビューSEMなどの観察装置は、広視野の低倍画像を取得してその低倍画像上で欠陥位置を特定し、特定した箇所において高倍率の高精細な画像を取得する。欠陥位置精度が低い場合は、低倍時の視野を大きくとる必要がある。この場合、欠陥位置の特定は、対象となる欠陥が微細になるほど困難となり、成功確率は低下する。欠陥位置特定に失敗した場合は、検査装置が検出した欠陥は欠陥とは認識されず、誤検出とみなされる。また、検査装置と観察装置との間で座標の原点位置にオフセットが含まれていると、低倍画像内に欠陥が含まれないことになる。したがって検査装置と観察装置との間で原点位置が同一であることは極めて重要である。
 図9は、欠陥検査装置100と観察装置900との間の接続関係を示す模式図である。観察装置900として例えばレビューSEMなどがある。ここでは複数の欠陥検査装置100と1つの観察装置900が接続されている例を示す。欠陥検査装置100と観察装置900との間、および各欠陥検査装置100間は、入出力部901a~901cを介して接続することができる。入出力部901a~901cは、例えばコンピューターサブシステム102に設けられたデジタル信号の入出力インターフェースであり、有線LANやファイバーチャネル等の伝送手段を介して他の欠陥検査装置あるいは観察装置900と相互接続される。記載の便宜上、各欠陥検査装置100をアルファベットの添え字により区別する。各欠陥検査装置100は、実施形態1~3で説明した構成を備えるが、例えばステージ105、光源106、検出光学系107、センサ108などの構成部材が個体差を有しているものとする。
 欠陥検査装置100aはウエハ104上の欠陥位置を特定し、その欠陥位置座標データを観察装置900に送る。ユーザは、欠陥検査装置からの欠陥座標データを取得した観察装置900で、欠陥を観察する。これにより欠陥の具体的形状などを観察する。欠陥検査装置100aと観察装置900との間で座標原点に差異(オフセット)が存在していればそのオフセット量を観察装置900で特定する。観察装置900は、座標原点オフセットを補正した上で、観察結果を出力する。
 半導体の製造ラインにおいては、複数の欠陥検査装置が存在し、当該欠陥検査装置同士の座標を合わせることが必要な場合がある。例えば、欠陥検査装置100bと100cについても同様に、欠陥検査装置からの欠陥座標と、観察装置900の観察結果を比較することにより、原点座標オフセットを特定することができる。特定した原点座標オフセットは通信手段又はあらかじめ欠陥検査装置の検査レシピに入れ込み、共有し、欠陥検査装置の記憶部で保持する。ただし欠陥検査装置100の台数が多いと、個別に座標原点オフセットを特定するために多大な時間を要する。そこで以下の手順により、あらかじめ欠陥検査装置(例えば100a~100c)の座標原点を装置間で合わせた上で、観察装置900で欠陥を観察できれば、より効率的に欠陥の具体的形状等のレビューができ、半導体ラインの製造工程へ迅速にフィードバックすることができる。
 欠陥検査装置100aと観察装置900との間で座標原点オフセットを求めるまでの手順は上記と同じである。欠陥検査装置100aは、位置ずれ量を求めるために用いた各テンプレートパターンとその座標、および欠陥検査装置100aと観察装置900との間の座標原点オフセット値を、欠陥検査装置100bに対して送信する。欠陥検査装置100bはそのテンプレートパターンを用いて同様に位置ずれマップを作成する。欠陥検査装置100bは、位置ずれ量又は位置ずれマップを用いて欠陥位置を補正し、さらに欠陥検査装置100aから受信した座標原点オフセットを用いて座標原点を補正する。観察装置900は、欠陥位置と座標原点を補正した検査結果を用いてウエハ104を観察する。これにより観察装置900は座標原点オフセットを改めて補正する必要がないので、観察装置900を用いる際の工数を削減することができる。欠陥検査装置100c以降についても同様に、欠陥検査装置100aとの間でテンプレートパターンと座標原点オフセットを共有することができる。また、各テンプレートパターンとその座標、及び欠陥検査装置100aと観察装置900との間の座標原点オフセット値の共有手段として、欠陥検査装置100aで作成した検査レシピにこれら情報を含める方法でもよい。
 本実施形態3において、観察装置900が座標原点オフセットを補正する機能を備えている場合、必ずしも欠陥検査装置100側でオフセットを共有する必要はない。この場合、欠陥検査装置100は位置ずれ量又は位置ずれマップを用いて欠陥位置を補正し、座標原点オフセットを補正せずに、検査結果を観察装置900に対して送信すれば足りる。
 本実施形態3において、欠陥検査装置100aが求めた位置ずれ量又は位置ずれマップを他の欠陥検査装置100(図9における100bと100c)との間で共有することもできる。この場合、他の欠陥検査装置100はあらかじめその位置ずれマップを用いて位置を補正した上で、各処理を実施することができる。例えば処理画像を取得する位置をあらかじめ位置ずれマップにしたがってずらすことができる。この場合、各欠陥検査装置100のステージ105の再現性誤差やドリフトなどに起因して、欠陥検査装置100間でわずかな位置ずれが残る。各欠陥検査装置100は、このわずかな位置ずれについては、それぞれ改めて位置ずれ量を求める又は位置ずれマップを作成することにより補正できる。
 本実施形態3に係る欠陥検査装置によれば、テンプレートパターンとの間の位置ずれ量を求めることにより、欠陥の位置ずれを精度よく補正することができる。また、複数の欠陥検査装置がある半導体製造ラインで、1台の欠陥検査装置で取得したテンプレートパターンとその座標情報、原点座標オフセットを2台目、3台目といった他の欠陥検査装置との間で共有することで各欠陥検査装置の座標の機差を低減できる。このように複数の欠陥検査装置間で同様の基準で、位置ずれ量を求めることにより、各欠陥検査装置と観察装置との間の原点位置オフセットを共通化することができる。その結果、観察装置において、各欠陥検査装置個別に座標合わせをする必要がなく、手間の削減になる。
<本発明の変形例について>
 本発明は、前述した実施形態に限定されるものではなく、様々な変形例が含まれる。例えば、上記した実施形態は本発明を分かりやすく説明するために詳細に説明したものであり、必ずしも説明した全ての構成を備えるものに限定されるものではない。また、ある実施形態の構成の一部を他の実施形態の構成に置き換えることが可能であり、また、ある実施形態の構成に他の実施形態の構成を加えることも可能である。また、各実施形態の構成の一部について、他の構成の追加・削除・置換をすることが可能である。
100:欠陥検査装置
103:ストレージ装置
104:ウエハ
105:ステージ
106:光源
107:検出光学系
108:センサ
110:制御部
111:制御PC
112:画像処理部
900:観察装置

Claims (15)

  1.  複数のダイが形成されたウエハ上に存在する欠陥の候補位置の情報を取得する欠陥検査方法において、
     前記ウエハが保持されたステージを移動させることにより、スワス画像を取得するステップと、
     当該スワス画像から前記複数のダイ画像を抽出するステップと、
     前記ダイ中の所定パターンと、所定の基準座標系における当該所定パターンの座標とを含むテンプレートを設定するための設定画面を、ユーザーインターフェース上に表示するステップと、
     前記複数のダイ画像について比較検査を実行することにより前記欠陥の候補位置の情報を求めるステップと、
     設定された前記テンプレートの座標と、前記複数のダイに含まれる前記所定パターン相当のパターンの座標とを比較することにより、前記複数のダイ各々について前記基準座標系に対する位置ずれ量に関する情報を求めるステップと、
     当該位置ずれ量に関する情報を用いて、前記欠陥の候補位置の情報を補正するステップと、を含むことを特徴とする欠陥検査方法。
  2.  請求項1に記載の欠陥検査方法において、
     前記テンプレートを設定するための参考画像として、当該テンプレートを前記複数のダイ画像のうち前記ウエハの中心付近のダイ画像が前記設定画面上に表示されることを特徴とする欠陥検査方法。
  3.  請求項1に記載の欠陥検査方法において、
     前記テンプレートが、複数の所定パターンと、当該複数の所定パターンの座標とを含むことを特徴とする欠陥検査方法。
  4.  請求項3に記載の欠陥検査方法において、
     前記位置ずれに関する情報を求めるステップにおいて、前記複数の所定パターンを用いて前記ウエハ上のダイ毎に複数の前記位置ずれ量に関する情報の平均値が求められ、
     前記欠陥候補の位置情報を補正するステップにおいて、当該平均化した位置ずれ量に関する情報を用いて前記欠陥候補の位置情報が補正されることを特徴とする欠陥検査方法。
  5.  請求項1に記載の欠陥検査方法において、
     前記複数のダイ各々について求めた前記位置ずれ量を用いて補間処理を行い、前記スワス画像の任意の位置における前記基準座標系に対する位置ずれ量を求めることを特徴とする欠陥検査方法。
  6.  請求項5に記載の欠陥検査方法において、
     前記補間処理としてスプライン補間を用いることを特徴とする欠陥検査方法。
  7.  請求項1に記載の欠陥検査方法において、
     前記スワス画像を取得するステップにおいて、前記ステージを順方向に移動させて第1のスワス画像を、前記ステージを逆方向に移動させて第2のスワス画像を各々取得し、
     前記欠陥候補の位置情報を補正するステップにおいて、
     前記第1のスワス画像から抽出されるダイ画像を用いて求まる第1の位置ずれに関する情報により前記第1の欠陥候補位置情報を補正し、前記第2のスワス画像から抽出されるダイ画像を用いて求まる第2の位置ずれに関する情報により前記第2の欠陥候補位置情報を補正することを特徴とする欠陥検査方法。
  8.  請求項1に記載の欠陥検査方法において、
     前記基準座標系が、前記ダイの設計データにおける座標系であることを特徴とする欠陥検査方法。
  9.  請求項1に記載の欠陥検査方法において、
     前記基準座標系が、前記ウエハの中心を基準とする座標系であることを特徴とする欠陥検査方法。
  10.  複数のダイが形成されたウエハ上に存在する欠陥の候補位置の情報を取得する欠陥検査装置において、
     前記ウエハのスワス画像を取得し、画像信号として出力する画像取得サブシステムと、
     前記ダイ中の所定パターンと、所定の基準座標系における当該所定パターンの座標とを含むテンプレートを設定するための設定画面を表示するユーザーインターフェースと、
     前記スワス画像から抽出された複数のダイ画像について比較検査を実行することにより前記欠陥の候補位置の情報を求め、
     前記テンプレートの座標と、前記複数のダイに含まれる前記所定パターン相当のパターンの座標を比較することにより、前記複数のダイ各々について前記基準座標系に対する位置ずれに関する情報を求め、
     当該位置ずれに関する情報を用いて、前記欠陥候補の位置情報を補正するよう構成されたコンピューターサブシステムとを備えることを特徴とする欠陥検査装置。
  11.  請求項10に記載の欠陥検査装置において、
     前記コンピューターサブシステムは、前記ユーザーインターフェースへの指示に応じて、前記位置ずれ量に関する情報を前記ウエハの全体にマッピングした位置ずれマップを前記ユーザーインターフェース上に表示するよう構成されたことを特徴とする欠陥検査装置。
  12.  請求項10に記載の欠陥検査装置において、
     前記コンピューターサブシステムは、前記所定パターンを設定するためのダイとして、前記ウエハの中心付近のダイ画像を前記入力画面に表示するよう構成されたことを特徴とする欠陥検査装置。
  13.  請求項10に記載の欠陥検査装置において、
     前記コンピューターサブシステムは、前記複数のダイに含まれる前記所定パターン相当のパターンについて、当該パターンの画像と、当該パターンの座標の前記基準座標系に対する位置ずれ量を前記ユーザーインターフェース上に表示するよう構成されたことを特徴とする欠陥検査装置。
  14.  請求項10に記載の欠陥検査装置において、
     前記画像取得サブシステムが、前記ウエハに光を照射して散乱光を検出する暗視野光学系を備えることを特徴とする欠陥検査装置。
  15.  請求項10に記載の欠陥検査装置において、
     前記コンピューターサブシステムは、前記所定パターンと当該所定パターンの座標、または他の欠陥検査装置または観察装置との座標原点オフセット値を含むテンプレートが登録されたレシピを前記他の欠陥検査装置または観察装置に送信するための入出力部を備えるよう構成されたことを特徴とする欠陥検査装置。
PCT/JP2019/008793 2019-03-06 2019-03-06 欠陥検査装置、欠陥検査プログラム WO2020179000A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US17/419,581 US20220084856A1 (en) 2019-03-06 2019-03-06 Defect Inspection Apparatus and Defect Inspection Program
KR1020217019258A KR102569650B1 (ko) 2019-03-06 2019-03-06 결함 검사 장치, 결함 검사 프로그램
PCT/JP2019/008793 WO2020179000A1 (ja) 2019-03-06 2019-03-06 欠陥検査装置、欠陥検査プログラム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2019/008793 WO2020179000A1 (ja) 2019-03-06 2019-03-06 欠陥検査装置、欠陥検査プログラム

Publications (1)

Publication Number Publication Date
WO2020179000A1 true WO2020179000A1 (ja) 2020-09-10

Family

ID=72338471

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/008793 WO2020179000A1 (ja) 2019-03-06 2019-03-06 欠陥検査装置、欠陥検査プログラム

Country Status (3)

Country Link
US (1) US20220084856A1 (ja)
KR (1) KR102569650B1 (ja)
WO (1) WO2020179000A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112308919A (zh) * 2020-10-28 2021-02-02 北京半导体专用设备研究所(中国电子科技集团公司第四十五研究所) 芯片在夹具中的装夹位置的校正方法和装置
CN115731165A (zh) * 2022-09-28 2023-03-03 广州市易鸿智能装备有限公司 一种锂电池在线尺寸点检的检测系统及方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102398892B1 (ko) * 2022-01-04 2022-05-18 주식회사 성진전자 비접촉형 회로기판 불량검사시스템 및 불량검사방법
US20240068967A1 (en) * 2022-08-25 2024-02-29 Kla Corporation Noise diagnostics for an electron beam inspection system with swathing
CN116012306A (zh) * 2022-12-14 2023-04-25 广州市斯睿特智能科技有限公司 基于偏移校正的焊缝检测方法、系统、装置和存储介质
CN116643505B (zh) * 2023-07-21 2023-11-03 深圳视腾达科技有限公司 一种智能家居用交互控制方法及系统

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001522541A (ja) * 1998-02-10 2001-11-13 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 集積回路の製造方法
JP2003083734A (ja) * 2001-09-07 2003-03-19 Applied Materials Inc 基板検査方法及び装置
JP2010073703A (ja) * 2008-09-16 2010-04-02 Hitachi High-Technologies Corp パターンの検査装置、およびパターンの検査方法
JP2011222636A (ja) * 2010-04-07 2011-11-04 Hitachi High-Technologies Corp 検査装置,検査方法、及び欠陥座標補正方法
JP2013064632A (ja) * 2011-09-16 2013-04-11 Nuflare Technology Inc 位置ずれマップ作成装置、パターン検査システム、及び位置ずれマップ作成方法
JP2013148349A (ja) * 2010-04-23 2013-08-01 Hitachi High-Technologies Corp レビュー方法、およびレビュー装置
JP2013164422A (ja) * 2013-02-26 2013-08-22 Hitachi High-Technologies Corp 検査装置および検査方法
JP2013246162A (ja) * 2012-05-30 2013-12-09 Hitachi High-Technologies Corp 欠陥検査方法および欠陥検査装置
JP2015200658A (ja) * 2015-04-30 2015-11-12 株式会社日立ハイテクノロジーズ 欠陥検査方法及びその装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10127653B2 (en) 2014-07-22 2018-11-13 Kla-Tencor Corp. Determining coordinates for an area of interest on a specimen
US10572990B2 (en) * 2017-04-07 2020-02-25 Nuflare Technology, Inc. Pattern inspection apparatus, pattern position measurement apparatus, aerial image measurement system, method for measuring aerial image, pattern position repairing apparatus, method for repairing pattern position, aerial image data processing apparatus, method for processing aerial image data, pattern exposure apparatus, method for exposing pattern, method for manufacturing mask, and mask manufacturing system

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001522541A (ja) * 1998-02-10 2001-11-13 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 集積回路の製造方法
JP2003083734A (ja) * 2001-09-07 2003-03-19 Applied Materials Inc 基板検査方法及び装置
JP2010073703A (ja) * 2008-09-16 2010-04-02 Hitachi High-Technologies Corp パターンの検査装置、およびパターンの検査方法
JP2011222636A (ja) * 2010-04-07 2011-11-04 Hitachi High-Technologies Corp 検査装置,検査方法、及び欠陥座標補正方法
JP2013148349A (ja) * 2010-04-23 2013-08-01 Hitachi High-Technologies Corp レビュー方法、およびレビュー装置
JP2013064632A (ja) * 2011-09-16 2013-04-11 Nuflare Technology Inc 位置ずれマップ作成装置、パターン検査システム、及び位置ずれマップ作成方法
JP2013246162A (ja) * 2012-05-30 2013-12-09 Hitachi High-Technologies Corp 欠陥検査方法および欠陥検査装置
JP2013164422A (ja) * 2013-02-26 2013-08-22 Hitachi High-Technologies Corp 検査装置および検査方法
JP2015200658A (ja) * 2015-04-30 2015-11-12 株式会社日立ハイテクノロジーズ 欠陥検査方法及びその装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112308919A (zh) * 2020-10-28 2021-02-02 北京半导体专用设备研究所(中国电子科技集团公司第四十五研究所) 芯片在夹具中的装夹位置的校正方法和装置
CN112308919B (zh) * 2020-10-28 2024-04-09 北京半导体专用设备研究所(中国电子科技集团公司第四十五研究所) 芯片在夹具中的装夹位置的校正方法和装置
CN115731165A (zh) * 2022-09-28 2023-03-03 广州市易鸿智能装备有限公司 一种锂电池在线尺寸点检的检测系统及方法
CN115731165B (zh) * 2022-09-28 2023-10-20 广州市易鸿智能装备有限公司 一种锂电池在线尺寸点检的检测系统及方法

Also Published As

Publication number Publication date
US20220084856A1 (en) 2022-03-17
KR102569650B1 (ko) 2023-08-24
KR20210092814A (ko) 2021-07-26

Similar Documents

Publication Publication Date Title
WO2020179000A1 (ja) 欠陥検査装置、欠陥検査プログラム
JP5254270B2 (ja) 検査方法および検査装置
JP6462296B2 (ja) 位置精度検査方法、位置精度検査装置及び位置検査ユニット
KR101623135B1 (ko) 패턴 평가 장치 및 패턴 평가 방법
KR101071013B1 (ko) 검사 방법 및 이 검사 방법을 기록한 프로그램 기록 매체
US9865046B2 (en) Defect inspection method and defect inspection device
US8121395B2 (en) Inspection apparatus and an inspection method for inspecting a circuit pattern
JP6591348B2 (ja) 検査方法
KR101524421B1 (ko) 결함 관찰 방법 및 결함 관찰 장치
KR20170139613A (ko) 관심 패턴 이미지 집단에 대한 이상치 검출
JP2006258796A (ja) 基板検査方法および装置、並びに、その検査ロジック設定方法および装置
KR102422827B1 (ko) 하전 입자 빔 시스템, 및 중첩 시프트량 측정 방법
JP2009085657A (ja) 走査型電子顕微鏡を用いた試料の観察方法およびそのシステム
JP2010127748A (ja) 欠陥レビュー装置及び欠陥レビュー方法
WO2021038633A1 (ja) 欠陥検査方法、欠陥検査装置
JP2006145269A (ja) 欠陥レビュー装置及び欠陥レビュー方法
KR101545186B1 (ko) 사전 정의된 목표 영상을 이용한 웨이퍼 패턴 결함 위치 보정 방법
KR20170032602A (ko) 결함 촬상 장치, 이를 구비하는 결함 검사 시스템 및 이를 이용한 결함 검사 방법
WO2014208193A1 (ja) ウエハ外観検査装置
US20220281029A1 (en) Laser repair method and laser repair device
JP2009192371A (ja) 外観検査装置及び外観検査方法
JP2012002680A (ja) センサ出力データの補正装置及びセンサ出力データの補正方法
JP2018160530A (ja) 座標検出方法および座標出力装置、欠陥検査装置
JP2009188175A (ja) 外観検査装置及び外観検査方法
JP2010283088A (ja) ウェーハ外観検査装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19917598

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20217019258

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19917598

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP