WO2020121694A1 - 太陽電池デバイスおよび太陽電池モジュール - Google Patents

太陽電池デバイスおよび太陽電池モジュール Download PDF

Info

Publication number
WO2020121694A1
WO2020121694A1 PCT/JP2019/043498 JP2019043498W WO2020121694A1 WO 2020121694 A1 WO2020121694 A1 WO 2020121694A1 JP 2019043498 W JP2019043498 W JP 2019043498W WO 2020121694 A1 WO2020121694 A1 WO 2020121694A1
Authority
WO
WIPO (PCT)
Prior art keywords
solar cell
solar
type semiconductor
semiconductor layer
electrode
Prior art date
Application number
PCT/JP2019/043498
Other languages
English (en)
French (fr)
Inventor
徹 寺下
中村 淳一
Original Assignee
株式会社カネカ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社カネカ filed Critical 株式会社カネカ
Priority to EP19894763.2A priority Critical patent/EP3855508A4/en
Priority to CN201980064047.5A priority patent/CN112771679B/zh
Priority to JP2020559820A priority patent/JPWO2020121694A1/ja
Publication of WO2020121694A1 publication Critical patent/WO2020121694A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0224Electrodes
    • H01L31/022408Electrodes for devices characterised by at least one potential jump barrier or surface barrier
    • H01L31/022425Electrodes for devices characterised by at least one potential jump barrier or surface barrier for solar cells
    • H01L31/022441Electrode arrangements specially adapted for back-contact solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/042PV modules or arrays of single PV cells
    • H01L31/05Electrical interconnection means between PV cells inside the PV module, e.g. series connection of PV cells
    • H01L31/0504Electrical interconnection means between PV cells inside the PV module, e.g. series connection of PV cells specially adapted for series or parallel connection of solar cells in a module
    • H01L31/0508Electrical interconnection means between PV cells inside the PV module, e.g. series connection of PV cells specially adapted for series or parallel connection of solar cells in a module the interconnection means having a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/042PV modules or arrays of single PV cells
    • H01L31/05Electrical interconnection means between PV cells inside the PV module, e.g. series connection of PV cells
    • H01L31/0504Electrical interconnection means between PV cells inside the PV module, e.g. series connection of PV cells specially adapted for series or parallel connection of solar cells in a module
    • H01L31/0516Electrical interconnection means between PV cells inside the PV module, e.g. series connection of PV cells specially adapted for series or parallel connection of solar cells in a module specially adapted for interconnection of back-contact solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier
    • H01L31/068Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells
    • H01L31/0682Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells back-junction, i.e. rearside emitter, solar cells, e.g. interdigitated base-emitter regions back-junction cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier
    • H01L31/072Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN heterojunction type
    • H01L31/0745Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN heterojunction type comprising a AIVBIV heterojunction, e.g. Si/Ge, SiGe/Si or Si/SiC solar cells
    • H01L31/0747Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN heterojunction type comprising a AIVBIV heterojunction, e.g. Si/Ge, SiGe/Si or Si/SiC solar cells comprising a heterojunction of crystalline and amorphous materials, e.g. heterojunction with intrinsic thin layer or HIT® solar cells; solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • H01L31/1804Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof comprising only elements of Group IV of the Periodic System
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Definitions

  • the present invention relates to a solar cell device and a solar cell module including the same.
  • the solar cell string (solar cell device)
  • more solar cells can be mounted in the limited solar cell mounting area in the solar cell module, the light receiving area for photoelectric conversion increases, and Output is improved.
  • the solar cell string (solar cell device)
  • no gap is created between the solar cells, and the designability of the solar cell module is improved.
  • an antireflection layer such as SiN is formed on the light receiving surface side. Since such an antireflection layer has an insulating property, when a part of the solar cells is overlapped with each other, the insulating property of a part of the solar cells is ensured. However, if the antireflection layer is destroyed or removed due to some factor, it is expected that the series connection characteristics of the solar battery cells will be deteriorated. For example, a part of one solar battery cell on one end side is overlapped under a part of the other solar battery cell on the other end side, and a p-type semiconductor layer on the back surface of one solar battery cell on one end side.
  • the present invention is a solar cell device capable of suppressing a decrease in series connection characteristics without providing an insulating member, when a part of back surface junction type solar cells are stacked in series by using a single ring method and connected in series, and An object is to provide a solar cell module including the same.
  • the solar cell device is a solar cell device including a plurality of solar cells electrically connected to each other, and one of the solar cells of adjacent solar cells of the plurality of solar cells.
  • a part of the one main surface side of the end side is a part of the other main surface side opposite the one main surface side of the other solar battery cell opposite the one end side of the other adjacent solar battery cell.
  • Each of the plurality of solar battery cells is below the first conductivity type semiconductor substrate, the first conductivity type semiconductor layer formed on a part of the other main surface side of the semiconductor substrate, and the semiconductor substrate of the semiconductor substrate.
  • a back junction solar cell including a second conductivity type semiconductor layer formed on another part of the other main surface side, wherein each of the first conductivity type semiconductor layer and the second conductivity type semiconductor layer is a plurality.
  • the solar cell module according to the present invention includes the solar cell device described above.
  • the solar cell device or the solar cell module when a part of the back surface junction type solar cells are overlapped and connected in series by using the shingling method, they are connected in series without providing an insulating member. It is possible to suppress deterioration of characteristics.
  • FIG. 4 is a cross-sectional view taken along line IVA-IVA of the solar battery cell shown in FIG. 3. It is the IVB-IVB sectional view taken on the line of the photovoltaic cell shown in FIG.
  • FIG. 4 is an enlarged cross-sectional view near the overlapping region of the solar cell device shown in FIG. 2, which is a cross-sectional view corresponding to line IVA-IVA shown in FIG. 3.
  • FIG. 4 is an enlarged cross-sectional view near the overlapping region of the solar cell device shown in FIG. 2, and is a cross-sectional view corresponding to line IVB-IVB shown in FIG. 3.
  • FIG. 1 is a view of a solar cell module including the solar cell device according to the present embodiment as viewed from the back side
  • FIG. 2 is a sectional view taken along line II-II of the solar cell module shown in FIG.
  • a light receiving side protection member 3, a back side protection member 4 and a sealing material 5 which will be described later are omitted, and a connection member 6 which will be described later is shown in a transparent manner.
  • the solar cell module 100 is a solar cell device in which a plurality of rectangular back electrode type (back surface junction type) solar cells 2 are electrically connected using a single ring system ( 1 also referred to as a solar cell string).
  • the solar cell device 1 is sandwiched between the light receiving side protection member 3 and the back side protection member 4.
  • a liquid or solid encapsulating material 5 is filled between the light receiving side protection member 3 and the back side protection member 4, whereby the solar cell device 1 is sealed.
  • the sealing material 5 seals and protects the solar battery device 1, that is, the solar battery cell 2, and is provided between the light receiving side surface of the solar battery cell 2 and the light receiving side protecting member 3, and the solar battery cell. It is interposed between the back surface of 2 and the back protection member 4.
  • the shape of the sealing material 5 is not particularly limited, and may be, for example, a sheet shape. This is because the sheet-shaped solar cell 2 can easily cover the front surface and the back surface of the solar cell 2.
  • the material of the encapsulating material 5 is not particularly limited, but it is preferable that the material has a property of transmitting light (translucency).
  • the material of the sealing material 5 has adhesiveness to bond the solar cell 2, the light-receiving side protection member 3, and the back side protection member 4.
  • a material include ethylene/vinyl acetate copolymer (EVA), ethylene/ ⁇ -olefin copolymer, ethylene/vinyl acetate/triallyl isocyanurate (EVAT), polyvinyl butyrate (PVB), and acrylic.
  • EVA ethylene/vinyl acetate copolymer
  • EVAT ethylene/ ⁇ -olefin copolymer
  • EVAT ethylene/vinyl acetate/triallyl isocyanurate
  • PVB polyvinyl butyrate
  • acrylic acrylic
  • the light-receiving side protection member 3 covers the solar cell device 1, that is, the surface (light-receiving surface) of the solar cell 2 through the sealing material 5, and protects the solar cell 2.
  • the shape of the light-receiving side protection member 3 is not particularly limited, but a plate-like or sheet-like shape is preferable from the viewpoint of indirectly covering the planar light-receiving surface.
  • the material of the light-receiving side protection member 3 is not particularly limited, but like the sealing material 5, a material having translucency and resistance to ultraviolet light is preferable, for example, glass, or A transparent resin such as an acrylic resin or a polycarbonate resin may be used.
  • the surface of the light-receiving side protection member 3 may be processed into an uneven shape or may be covered with an antireflection coating layer. This is because the light-receiving side protection member 3 is difficult to reflect the received light and can guide a larger amount of light to the solar cell device 1 when configured as described above.
  • the back side protection member 4 covers the back surface of the solar battery device 1, that is, the solar battery cell 2 via the sealing material 5, and protects the solar battery cell 2.
  • the shape of the back side protection member 4 is not particularly limited, but like the light-receiving side protection member 3, a plate shape or a sheet shape is preferable because it indirectly covers the planar back surface.
  • the material of the back side protection member 4 is not particularly limited, but a material that prevents entry of water and the like (high water impermeability) is preferable.
  • a resin film such as polyethylene terephthalate (PET), polyethylene (PE), an olefin resin, a fluorine-containing resin, or a silicone-containing resin, or a translucent plate-shaped resin member such as glass, polycarbonate, or acrylic,
  • PET polyethylene terephthalate
  • PE polyethylene
  • olefin resin a fluorine-containing resin
  • silicone-containing resin a translucent plate-shaped resin member
  • a translucent plate-shaped resin member such as glass, polycarbonate, or acrylic
  • a laminate with a metal foil such as an aluminum foil can be used.
  • the solar cells 2 are connected in series by partially overlapping the ends of the solar cells 2.
  • one solar battery cell 2 adjacent to each other has one main surface side (for example, the light receiving surface side) on one end side (for example, the left end side in FIG. 2) in the X direction of the solar battery cell 2.
  • the portion is the other main surface side of the other solar cell 2 in the X direction (the other end side opposite to the above-mentioned one end side, for example, the right end side in FIG. 2) in the X direction (opposite to the above-mentioned one main surface side).
  • On the other main surface side for example, the back surface side).
  • a pad electrode portion 28p (described later) is formed on one end side back surface side of the solar cell 2, and a pad electrode portion 38p (described later) is formed on the other end side back surface side of the solar cell 2. ..
  • the back surface side pad electrode portion 28p on the one end side of the one solar battery cell 2 is electrically connected to the back surface side pad electrode portion 38p on the other end side of the other solar cell 2 via the connecting member 6. To be done.
  • the solar cells 2 are electrically connected in this manner because the solar cells 2 have a stacking structure in which the solar cells 2 are uniformly inclined in a certain direction like roofing a roof tile.
  • the method is called a shingling method.
  • the plurality of solar battery cells 2 connected in a string shape are referred to as a solar battery string (solar battery device).
  • the conductive connection line is not necessary.
  • a conductive connection line for example, the connection member 6
  • the shingling method refers to a method in which a part of solar cells are overlapped with each other and connected regardless of the presence or absence of a conductive connection line.
  • region which the adjacent photovoltaic cells 2 and 2 overlap is called the superposition area
  • the connecting member 6 is arranged so as to bridge between the adjacent solar cells 2 and 2, and electrically connects the adjacent solar cells 2 and 2.
  • One end portion (for example, the right end portion in FIG. 2) of the connection member 6 is electrically connected to the pad electrode portion 28p on the back surface on the one end side (for example, the left end side in 2) of the one solar battery cell 2 in the X direction.
  • the other end of the connecting member 6 in the X direction (for example, the left end in FIG. 2) is connected to the pad electrode portion 38p on the back surface on the other end side (for example, the right end in FIG. 2) of the other solar cell 2 in the X direction. It is electrically connected.
  • the connecting member 6 a ribbon wire formed of a copper core material coated with a low melting point metal, tin, or solder, a braided wire having a flat cross section braided with a plurality of metal element wires, or copper as a main component And a foil-like material having a thickness of 10 ⁇ m or more and 50 ⁇ m or less.
  • a conductive film formed of a thermosetting resin film containing low melting point metal particles or metal fine particles, low melting point metal fine particles or metal fine particles and a binder are used.
  • the formed conductive adhesive, a solder paste containing solder particles, or the like is used.
  • An example of such a connecting member 6 is Ag paste or Cu paste containing an oligomer component such as epoxy resin or urethane acrylate.
  • FIG. 3 is a view of the solar battery cell 2 in the solar battery device 1 shown in FIGS. 1 and 2 as viewed from the back surface side.
  • the solar cell 2 shown in FIG. 3 is a rectangular back electrode type (back surface junction type) solar cell.
  • the solar cell 2 includes a semiconductor substrate 11 having two main surfaces, one main surface side (for example, the light-receiving surface side) and the other main surface side (for example, the back surface side) opposite thereto, and the other main surface of the semiconductor substrate 11 is provided.
  • the n-type region 7 has a so-called comb shape, and has a plurality of tooth portions 7f corresponding to comb teeth and a comb back portion 7b corresponding to a support portion of the comb teeth.
  • the comb back portion 7b extends in the Y direction (second direction) along the side portion on one end side of the semiconductor substrate 11, and the tooth portion 7f extends from the comb back portion 7b in the X direction (first direction). Direction).
  • the p-type region 8 has a so-called comb shape, and has a plurality of tooth portions 8f corresponding to comb teeth and a comb back portion 8b corresponding to a support portion of the comb teeth.
  • the comb back portion 8b extends in the Y direction along the side portion on the other end side facing the side portion on the one end side of the semiconductor substrate 11, and the tooth portion 8f extends in the X direction from the comb back portion 8b.
  • the tooth portions 7f and the tooth portions 8f are alternately provided in the Y direction.
  • the n-type region 7 and the p-type region 8 may be formed in stripes.
  • FIG. 4A is a sectional view of the solar cell 2 shown in FIG. 3 taken along the line IVA-IVA
  • FIG. 4B is a sectional view of the solar cell 2 shown in FIG. 3 taken along the line IVB-IVB.
  • the solar cell 2 includes a passivation layer 13 and an antireflection layer 15 that are sequentially stacked on the light-receiving surface side that is the main surface of the semiconductor substrate 11 on the light-receiving side.
  • the solar battery cells 2 are sequentially laminated on a part of the main surface of the semiconductor substrate 11 opposite to the light receiving surface (the other main surface) on the back surface side (mainly, the n-type region 7).
  • a passivation layer 23 an n-type semiconductor layer (first conductivity type semiconductor layer) 25, a transparent electrode layer 27, and a first electrode layer 28.
  • the passivation layer 33 and the p-type semiconductor layer (second conductivity type semiconductor layer) 35 which are sequentially stacked on the other part (mainly the p-type region 8) on the back surface side of the semiconductor substrate 11.
  • a transparent electrode layer 37 and a second electrode layer 38 are sequentially stacked on the other part (mainly the p-type region 8) on the back surface side of the semiconductor substrate 11.
  • the semiconductor substrate 11 is formed of a crystalline silicon material such as single crystal silicon or polycrystalline silicon.
  • the semiconductor substrate 11 is, for example, an n-type semiconductor substrate in which a crystalline silicon material is doped with an n-type dopant. Examples of the n-type dopant include phosphorus (P).
  • the semiconductor substrate 11 functions as a photoelectric conversion substrate that absorbs incident light from the light receiving surface side and generates photocarriers (electrons and holes). By using crystalline silicon as the material of the semiconductor substrate 11, a relatively low dark current and a relatively high output (stable output regardless of illuminance) can be obtained even when the intensity of incident light is low.
  • the semiconductor substrate 11 is one of a large-sized semiconductor substrate having a predetermined size.
  • the predetermined size is a size determined by a predetermined size (for example, 6 inches) of the semiconductor wafer. For example, in the case of a 6-inch large-sized semiconductor substrate, this large-sized semiconductor substrate is divided into two or more and 10 or less in one predetermined direction.
  • the passivation layer 13 is formed on the light receiving surface side of the semiconductor substrate 11.
  • the passivation layer 23 is formed in the n-type region 7 on the back surface side of the semiconductor substrate 11.
  • the passivation layer 33 is formed in the p-type region 8 on the back surface side of the semiconductor substrate 11.
  • the passivation layers 13, 23, 33 are made of, for example, an intrinsic (i-type) amorphous silicon material. The passivation layers 13, 23 and 33 suppress recombination of carriers generated in the semiconductor substrate 11 and improve carrier recovery efficiency.
  • An antireflection layer 15 may be formed on the passivation layer 13 on the light receiving surface side of the semiconductor substrate 11.
  • the antireflection layer 15 is formed of an insulating material such as SiO, SiN, or SiON.
  • the n-type semiconductor layer 25 is formed on the passivation layer 23, that is, in the n-type region 7 on the back surface side of the semiconductor substrate 11. That is, as shown in FIG. 3 (and FIG. 1 ), the n-type semiconductor layer 25 has a so-called comb shape, and has a plurality of tooth portions (branch pattern portions) 25 f corresponding to the comb teeth and a support for the comb teeth. And a comb back portion (stem pattern portion) 25b to which one ends of a plurality of tooth portions 25f are connected.
  • the comb back portion 25b extends in the Y direction along a side portion on one end side of the semiconductor substrate 11, and the tooth portion 25f extends in the X direction from the comb back portion 25b.
  • the p-type semiconductor layer 35 is formed on the passivation layer 33, that is, in the p-type region 8 on the back surface side of the semiconductor substrate 11. That is, as shown in FIG. 3 (and FIG. 1 ), the p-type semiconductor layer 35 has a so-called comb shape, and has a plurality of tooth portions (branch pattern portions) 35 f corresponding to the comb teeth and the comb teeth support. And a comb back portion (stem pattern portion) 35b to which one ends of a plurality of tooth portions 35f are connected.
  • the comb back portion 35b extends in the Y direction along the other side portion of the semiconductor substrate 11, and the tooth portion 35f extends from the comb back portion 35b in the X direction.
  • the width of the comb back portions 25b and 35b is wider than the width of the tooth portions 25f and 35f.
  • the resistance loss of the comb back portion 25b in which the currents from the plurality of tooth portions 25f are concentrated is reduced, and similarly, the resistance loss of the comb back portion 35b in which the currents from the plurality of tooth portions 35f are concentrated is reduced.
  • the output loss of the solar cell 2 due to the resistance of the electrodes is reduced.
  • the widths of the comb back portions 25b and 35b are widths in the direction (X direction) intersecting with the longitudinal direction (Y direction), and the widths of the tooth portions 25f and 35f are directions intersecting with the longitudinal direction (X direction) ( The width in the Y direction).
  • the n-type semiconductor layer 25 is formed of, for example, an amorphous silicon material.
  • the n-type semiconductor layer 25 is, for example, an n-type semiconductor layer in which an amorphous silicon material is doped with an n-type dopant (for example, phosphorus (P) described above).
  • the p-type semiconductor layer 35 is formed of, for example, an amorphous silicon material.
  • the p-type semiconductor layer 35 is, for example, a p-type semiconductor layer in which an amorphous silicon material is doped with a p-type dopant. Examples of p-type dopants include boron (B).
  • the transparent electrode layer 27 is formed on the n-type semiconductor layer 25, that is, in the n-type region 7 on the back surface side of the semiconductor substrate 11.
  • the transparent electrode layer 37 is formed on the p-type semiconductor layer 35, that is, in the p-type region 8 on the back surface side of the semiconductor substrate 11.
  • the transparent electrode layers 27 and 37 are made of a transparent conductive material. Examples of the transparent conductive material include ITO (Indium Tin Oxide: composite oxide of indium oxide and tin oxide).
  • the first electrode layer 28 is formed on the transparent electrode layer 27, that is, in the n-type region 7 on the back surface side of the semiconductor substrate 11. That is, as shown in FIG. 3 (and FIG. 1 ), the first electrode layer 28 has a so-called comb shape, and has a plurality of finger electrode portions (branch pattern electrode portions) 28 f corresponding to comb teeth and comb teeth. And a bus bar electrode portion (stem pattern electrode portion) 28b to which one ends of a plurality of finger electrode portions 28f are connected.
  • the bus bar electrode portion 28b corresponds to the comb back portion 25b of the n-type semiconductor layer 25, and extends in the Y direction along the side portion on the one end side in the X direction of the semiconductor substrate 11.
  • the finger electrode portion 28f corresponds to the tooth portion 25f of the n-type semiconductor layer 25, and extends from the bus bar electrode portion 28b in the X direction.
  • the second electrode layer 38 is formed on the transparent electrode layer 37, that is, in the p-type region 8 on the back surface side of the semiconductor substrate 11. That is, as shown in FIG. 3 (and FIG. 1 ), the second electrode layer 38 has a so-called comb shape, and has a plurality of finger electrode portions (branch pattern electrode portions) 38 f corresponding to comb teeth and comb teeth. And a bus bar electrode portion (stem pattern electrode portion) 38b to which one ends of a plurality of finger electrode portions 38f are connected.
  • the bus bar electrode portion 38b corresponds to the comb back portion 35b of the p-type semiconductor layer 35, and extends in the Y direction along the side portion on the other end side of the semiconductor substrate 11 in the X direction.
  • the finger electrode portion 38f corresponds to the tooth portion 35f of the p-type semiconductor layer 35, and extends from the bus bar electrode portion 38b in the X direction.
  • the bus bar electrode portion 28b includes a pad electrode portion 28p for connecting one end of the connecting member 6.
  • the finger electrode portions 38f includes a pad electrode portion 38p for connecting the other end portion of the connecting member 6.
  • the first electrode layer 28 and the second electrode layer 38 are formed of a metal material.
  • the metal material for example, Cu, Ag, Al and alloys thereof are used.
  • the first electrode layer 28 and the second electrode layer 38 are formed of, for example, a conductive paste material containing a metal powder such as silver.
  • FIG. 5A is an enlarged cross-sectional view near the overlapping region Ro of the solar cell device 1 shown in FIG. 2, and is a cross-sectional view corresponding to line IVA-IVA shown in FIG. 3.
  • FIG. 5B is an enlarged cross-sectional view near the overlapping region Ro of the solar cell device 1 shown in FIG. 2, and is a cross-sectional view corresponding to line IVB-IVB shown in FIG. 3.
  • the overlapping region Ro on the one end side (for example, the left end side in FIGS. 2, 5A and 5B) of the solar cell 2 in the X direction one of the comb back portions (stem pattern portions) 25b of the n-type semiconductor layer 25 is formed.
  • the overlapping region Ro on one end side (the left end side in each drawing) of the solar cell 2 includes a non-electrode region Ro1.
  • the electrodes such as the bus bar electrode portion 28b and the pad electrode portion 28p of the first electrode layer 28 are not formed in the non-electrode region Ro1 on the one end side of the solar cell 2.
  • the electrode is not formed in the non-electrode region means that the metal electrode layer that functions to take out the output current from the solar cell 2 is not formed. That is, in the non-electrode area, a metal electrode layer that functions for purposes other than taking out the output current, such as marking, may be formed.
  • a part or all of the bus bar electrode portion (stem pattern electrode portion) 28b and the pad electrode portion 28p of the first electrode layer 28 are arranged in the overlapping region Ro excluding the non-electrode region Ro1. Specifically, the bus bar electrode portion 28b and the pad electrode portion 28p of the first electrode layer 28 are formed adjacent to the non-electrode area Ro1 in the overlapping area Ro on the back surface side on the one end side.
  • the comb back portion (stem pattern portion) 25b of the n-type semiconductor layer 25 is arranged on one end side (for example, the left end side in FIGS. 2, 5A and 5B) of the solar cell 2 in the X direction, and has an n-type conductivity.
  • Part or all of the comb back portion (stem pattern portion) 25b of the semiconductor layer 25 is arranged in the overlapping region Ro including the non-electrode region Ro1.
  • the width of the overlapping region Ro in the X direction is 0.5 mm or more.
  • the passivation layer 23 may be formed, the n-type semiconductor layer 25 may be formed, or the transparent electrode on the back surface side of the one end side of the solar cell 2.
  • the layer 27 may be formed. This eliminates the need for a mask for patterning when forming these layers. Further, when the transparent electrode layer 27 is formed, the moisture resistance is improved.
  • one of the comb back parts (stem pattern parts) 35b of the p-type semiconductor layer 35 is formed. Parts or all are arranged. Further, the tooth portion (branch pattern portion) 25f of the n-type semiconductor layer 25 is not arranged in the overlapping region Ro on the other end side of the solar cell 2 in the X direction. That is, only the p-type semiconductor layer 35 is arranged and the n-type semiconductor layer 25 is not arranged in the overlapping region Ro on the other end side of the solar cell 2 in the X direction.
  • one end side of the solar cell 2 of the adjacent solar cells 2 and 2 in the X direction is the other end side of the other solar cell 2 in the X direction (for example, right end side in FIGS. 2, 5A and 5B).
  • a plurality of solar cells 2 are electrically connected by using a single ring method so as to overlap a part of the back surface side.
  • the solar cell device 1 and the solar cell module 100 of the present embodiment since the back surface electrode type (back surface bonding type) solar cell is used, the electrodes and wiring are not visually recognized, and the solar cell device 1 and the solar cell The design of the module 100 is further improved.
  • back surface electrode type back surface bonding type
  • the overlapping region Ro on the other end side in the X direction of the solar cell 2 (for example, the right end side in FIGS. 2, 5A and 5B).
  • a part or all of the comb back part (stem pattern part) 35b of the p-type semiconductor layer 35 is arranged, and the tooth part (branch pattern part) 25f of the n-type semiconductor layer 25 is not arranged. That is, only the p-type semiconductor layer 35 is arranged and the n-type semiconductor layer 25 is not arranged in the overlapping region Ro on the other end side of the solar cell 2 in the X direction.
  • the antireflection layer (insulating layer) on the light-receiving surface side of one solar cell 2 is destroyed or removed due to some factor, the n-type substrate of one solar cell 2 and the other solar cell of the other solar cell 2 are removed.
  • An electrical path does not occur between the other end side of the battery cell and the n-type semiconductor layer on the back surface side, and deterioration of the series connection characteristics of the solar battery cells 2 can be suppressed. Therefore, it is not necessary to provide an insulating member between the solar cells 2, and the effects of cost reduction and productivity improvement can be obtained.
  • a solar battery cell is manufactured using a large-sized semiconductor substrate (for example, a substantially square shape) having a predetermined size (for example, 6 inches).
  • a large-sized semiconductor substrate for example, a substantially square shape
  • a predetermined size for example, 6 inches.
  • the photoelectric conversion efficiency is lower in the vicinity of the edge of the large-sized semiconductor substrate than in the inside thereof.
  • the photoelectric conversion efficiency is lower in the edge portion of 0.5 mm from the edge of the large-sized semiconductor substrate than in the inside thereof. Therefore, the inventor of the present application proposes that a portion near the edge of the large-sized semiconductor substrate is overlapped under the adjacent solar battery cell to shield light so that the portion near the edge does not contribute to photoelectric conversion.
  • the solar battery cell 2 has a rectangular shape having long sides along a direction (Y direction) intersecting the arrangement direction (X direction) of the solar battery cells 2. And the width of the overlapping region Ro in the X direction is 0.5 mm or more.
  • the semiconductor substrate 11 is one of the large-sized semiconductor substrates divided into a predetermined size, and the edge portion of the large-sized semiconductor substrate is It is arranged on one end side of solar cell 2 and arranged in overlapping region Ro. In this way, the photoelectric conversion efficiency of the solar cell device 1 and the solar cell module 100 is improved by disposing the one end side of the solar cell 2 corresponding to the edge of the large-sized semiconductor substrate so as to be hidden.
  • the solar battery cell 2 has a rectangular shape having long sides along a direction (Y direction) intersecting the arrangement direction (X direction) of the solar battery cells 2.
  • the cutout portion is arranged in the overlapping region Ro.
  • the solar cell device 1 and the solar cell module 100 of the present embodiment no electrode is formed in the non-electrode area Ro1 near the edge of the overlapping area Ro on the one end side of the solar cell 2 that is shielded from light. As a result, the output loss of the solar cell 2 due to the resistance of the electrodes is reduced. Further, when the solar cells 2 are connected by using the shingling method, the decrease in the photoelectric conversion efficiency of the solar cells 2 due to the dark current generated in the overlapping region Ro on the one end side which is shielded from light is reduced. It As a result, the output of the solar cell device 1 and the solar cell module 100 is improved.
  • the transparent electrode layer 27 may be formed. Even if the transparent electrode layer is formed in the non-electrode region Ro1, the effect of suppressing the decrease in photoelectric conversion efficiency due to the dark current in the overlapping region Ro can be expected to some extent, but if the transparent electrode layer is not formed in the non-electrode region Ro1 as well, The effect of suppressing the decrease in photoelectric conversion efficiency due to the dark current in the overlapping region Ro can be expected to be greater.
  • the transparent electrode layer is not formed in the non-electrode region Ro1, it is possible to suppress deterioration of the passivation property when forming the transparent electrode layer.
  • the transparent electrode layer is not formed in the non-electrode region Ro1, there is a trade-off relationship between suppression of deterioration of passivation property and deterioration of moisture resistance.
  • the present invention is not limited to the above-described embodiments, and various changes and modifications can be made.
  • the solar cell device 1 including the solar cell 2 having the n-type semiconductor substrate 11 in which the crystalline silicon material is doped with the n-type dopant has been illustrated.
  • the present invention is not limited to this, and can be applied to a solar cell device including various solar cells such as a solar cell having a p-type semiconductor substrate in which a crystalline silicon material is doped with a p-type dopant.
  • the first conductivity type region 7 and the first conductivity type semiconductor layer 25 are the p-type region and the p-type semiconductor layer.
  • the second conductivity type region 8 and the second conductivity type semiconductor layer 35 may be n-type regions and n-type semiconductor layers.
  • the solar battery cell 2 using the crystalline silicon material is exemplified, but the present invention is not limited to this.
  • various materials such as gallium arsenide (GaAs) may be used as the material of the solar battery cell.
  • GaAs gallium arsenide
  • the solar cell device 1 including the heterojunction solar cell 2 is illustrated as shown in FIGS. 4A and 4B.
  • the present invention is not limited to this, and is also applicable to solar cell devices including various solar cells such as homojunction solar cells.
  • the solar cell module 100 exemplifies the form including the single solar cell device 1, but the solar cell module 100 includes the plurality of solar cell devices 1 arranged in the Y direction, for example. Good.

Abstract

シングリング方式を用いて裏面接合型の太陽電池セルの一部同士を重ね合わせて直列接続する場合に、絶縁部材を設けることなく直列接続特性の低下を抑制できる太陽電池デバイスを提供する。太陽電池デバイス1は複数の太陽電池セル2を備える。隣り合う太陽電池セルのうちの一方の太陽電池セル2の一方端側の一方主面側の一部は、他方の太陽電池セル2の他方端側の他方主面側の一部の下に重なっており、太陽電池セル2は、第1導電型の半導体基板11の他方主面側に形成された第1導電型半導体層25と第2導電型半導体層35とを含む裏面接合型の太陽電池セルである。太陽電池セル2の他方端側における重ね合わせ領域Roには、第2導電型半導体層35の幹パターン部35bの一部または全部が配置され、かつ、第1導電型半導体層25の枝パターン部25fが配置されていない。

Description

太陽電池デバイスおよび太陽電池モジュール
 本発明は、太陽電池デバイス、およびそれを備える太陽電池モジュールに関する。
 昨今、両面電極型の太陽電池セルをモジュール化する場合、導電性の接続線を用いることなく、太陽電池セルの一部同士を重ね合わせることで、直接、電気的かつ物理的に接続(直列接続)を行う方式が存在する。このような接続方式はシングリング方式と称され、シングリング方式で電気的に接続された複数の太陽電池セルは太陽電池ストリング(太陽電池デバイス)と称される(例えば、特許文献1参照)。
 太陽電池ストリング(太陽電池デバイス)では、太陽電池モジュールにおける限られた太陽電池セル実装面積に、より多くの太陽電池セルが実装可能になり、光電変換のための受光面積が増え、太陽電池モジュールの出力が向上する。また、太陽電池ストリング(太陽電池デバイス)では、太陽電池セル間に隙間が生じず、太陽電池モジュールの意匠性が向上する。
特開2017-517145号公報
 出力向上および意匠性向上の観点から、裏面電極型の太陽電池セルをモジュール化する場合にも、シングリング方式を用いて太陽電池セルの一部同士を重ね合わせて接続(直列接続)することが検討されている。
 一般に、裏面電極型の太陽電池セルでは、受光面側にSiN等の反射防止層が形成されている。このような反射防止層は絶縁性を有するため、太陽電池セルの一部同士を重ね合わせる場合に太陽電池セルの一部同士の絶縁性が確保される。しかし、何らかの要因により反射防止層が破壊されたり、取り除かれたりすると、太陽電池セルの直列接続特性が低下することが予想される。
 例えば、一方の太陽電池セルの一方端側の一部を他方の太陽電池セルの他方端側の一部の下に重ね合わせ、一方の太陽電池セルの一方端側の裏面側のp型半導体層と他方の太陽電池セルの他方端側の裏面側のn型半導体層とを直列接続する場合、一方の太陽電池セルの受光面側の反射防止層が破壊されると、一方の太陽電池セルのn型基板と他方の太陽電池セルの他方端側の裏面側のn型半導体層との間に電気的なパスが生じ、太陽電池セルの直列接続特性が低下する。
 そのため、一般に、一方の太陽電池セルの一方端側の一部と他方の太陽電池セルの他方端側の一部の間に、絶縁部材を設ける必要がある。
 本発明は、シングリング方式を用いて裏面接合型の太陽電池セルの一部同士を重ね合わせて直列接続する場合に、絶縁部材を設けることなく直列接続特性の低下を抑制できる太陽電池デバイス、およびそれを備える太陽電池モジュールを提供することを目的とする。
 本発明に係る太陽電池デバイスは、電気的に接続された複数の太陽電池セルを備える太陽電池デバイスであって、複数の太陽電池セルにおける隣り合う太陽電池セルのうちの一方の太陽電池セルの一方端側の一方主面側の一部は、隣り合う太陽電池セルのうちの他方の太陽電池セルの一方端側と反対の他方端側の一方主面側と反対の他方主面側の一部の下に重なっており、複数の太陽電池セルの各々は、第1導電型の半導体基板と、半導体基板の他方主面側の一部に形成された第1導電型半導体層と、半導体基板の他方主面側の他の一部に形成された第2導電型半導体層とを含む裏面接合型の太陽電池セルであり、第1導電型半導体層および第2導電型半導体層の各々は、複数の枝パターン部と、複数の枝パターン部の一端が接続された幹パターン部とを含み、隣り合う太陽電池セルの一部同士が重なり合う重ね合わせ領域であって、太陽電池セルの一方端側における重ね合わせ領域には、第1導電型半導体層の幹パターン部の一部または全部が配置され、太陽電池セルの他方端側における重ね合わせ領域には、第2導電型半導体層の幹パターン部の一部または全部が配置され、かつ、第1導電型半導体層の枝パターン部が配置されていない。
 本発明に係る太陽電池モジュールは、上記した太陽電池デバイスを備える。
 本発明によれば、太陽電池デバイスまたは太陽電池モジュールにおいて、シングリング方式を用いて裏面接合型の太陽電池セルの一部同士を重ね合わせて直列接続する場合に、絶縁部材を設けることなく直列接続特性の低下を抑制できる。
本実施形態に係る太陽電池デバイスを備える太陽電池モジュールを裏面側からみた図である。 図1に示す太陽電池モジュールのII-II線断面図である。 図1および図2に示す太陽電池デバイスにおける太陽電池セルを裏面側からみた図である。 図3に示す太陽電池セルのIVA-IVA線断面図である。 図3に示す太陽電池セルのIVB-IVB線断面図である。 図2に示す太陽電池デバイスの重ね合わせ領域付近の拡大断面図であって、図3に示すIVA-IVA線に相当する断面図である。 図2に示す太陽電池デバイスの重ね合わせ領域付近の拡大断面図であって、図3に示すIVB-IVB線に相当する断面図である。
 以下、添付の図面を参照して本発明の実施形態の一例について説明する。なお、各図面において同一または相当の部分に対しては同一の符号を附すこととする。また、便宜上、ハッチングや部材符号等を省略する場合もあるが、かかる場合、他の図面を参照するものとする。
(太陽電池モジュール)
 図1は、本実施形態に係る太陽電池デバイスを備える太陽電池モジュールを裏面側からみた図であり、図2は、図1に示す太陽電池モジュールのII-II線断面図である。図1では、後述する受光側保護部材3、裏側保護部材4および封止材5が省略されており、後述する接続部材6を透かして示す。図1および図2に示すように、太陽電池モジュール100は、複数の長方形状の裏面電極型(裏面接合型)の太陽電池セル2をシングリング方式を用いて電気的に接続する太陽電池デバイス(太陽電池ストリングとも称される)1を含む。
 太陽電池デバイス1は、受光側保護部材3と裏側保護部材4とによって挟み込まれている。受光側保護部材3と裏側保護部材4との間には、液体状または固体状の封止材5が充填されており、これにより、太陽電池デバイス1は封止される。
 封止材5は、太陽電池デバイス1、すなわち太陽電池セル2を封止して保護するもので、太陽電池セル2の受光側の面と受光側保護部材3との間、および、太陽電池セル2の裏側の面と裏側保護部材4との間に介在する。
 封止材5の形状としては、特に限定されるものではなく、例えばシート状が挙げられる。シート状であれば、面状の太陽電池セル2の表面および裏面を被覆しやすいためである。
 封止材5の材料としては、特に限定されるものではないが、光を透過する特性(透光性)を有すると好ましい。また、封止材5の材料は、太陽電池セル2と受光側保護部材3と裏側保護部材4とを接着させる接着性を有すると好ましい。
 このような材料としては、例えば、エチレン/酢酸ビニル共重合体(EVA)、エチレン/α-オレフィン共重合体、エチレン/酢酸ビニル/トリアリルイソシアヌレート(EVAT)、ポリビニルブチラート(PVB)、アクリル樹脂、ウレタン樹脂、または、シリコーン樹脂等の透光性樹脂が挙げられる。
 受光側保護部材3は、封止材5を介して、太陽電池デバイス1、すなわち太陽電池セル2の表面(受光面)を覆って、その太陽電池セル2を保護する。
 受光側保護部材3の形状としては、特に限定されるものではないが、面状の受光面を間接的に覆う点から、板状またはシート状が好ましい。
 受光側保護部材3の材料としては、特に限定されるものではないが、封止材5同様に、透光性を有しつつも紫外光に耐性の有る材料が好ましく、例えば、ガラス、または、アクリル樹脂若しくはポリカーボネート樹脂等の透明樹脂が挙げられる。また、受光側保護部材3の表面は、凹凸状に加工されていても構わないし、反射防止コーティング層で被覆されていても構わない。これらのようになっていると、受光側保護部材3は、受けた光を反射させ難くして、より多くの光を太陽電池デバイス1に導けるためである。
 裏側保護部材4は、封止材5を介して、太陽電池デバイス1、すなわち太陽電池セル2の裏面を覆って、その太陽電池セル2を保護する。
 裏側保護部材4の形状としては、特に限定されるものではないが、受光側保護部材3同様に、面状の裏面を間接的に覆う点から、板状またはシート状が好ましい。
 裏側保護部材4の材料としては、特に限定されるものではないが、水等の浸入を防止する(遮水性の高い)材料が好ましい。例えば、ポリエチレンテレフタレート(PET)、ポリエチレン(PE)、オレフィン系樹脂、含フッ素樹脂、若しくは含シリコーン樹脂等の樹脂フィルム、またはガラス、ポリカーボネート、アクリル等の透光性を有する板状の樹脂部材と、アルミニウム箔等の金属箔との積層体が挙げられる。
(太陽電池デバイス)
 太陽電池デバイス1では、太陽電池セル2の端部の一部が重なり合うことにより、太陽電池セル2が直列に接続される。具体的には、隣り合う太陽電池セル2,2のうちの一方の太陽電池セル2のX方向における一方端側(例えば図2において左端側)の一方主面側(例えば受光面側)の一部は、他方の太陽電池セル2のX方向における他方端側(上述の一方端側と反対の他方端側、例えば図2において右端側)の他方主面側(上述の一方主面側と反対の他方主面側、例えば裏面側)の一部の下に重なる。太陽電池セル2の一方端側の裏面側には、パッド電極部28p(後述)が形成され、太陽電池セル2の他方端側の裏面側には、パッド電極部38p(後述)が形成される。一方の太陽電池セル2の一方端側の裏面側のパッド電極部28pは、接続部材6を介して、他方の太陽電池セル2の他方端側の裏面側のパッド電極部38pと電気的に接続される。
 このように、瓦を屋根に葺いたように、複数の太陽電池セル2が一様にある方向にそろって傾く堆積構造となることから、このようにして太陽電池セル2を電気的に接続する方式を、シングリング方式と称する。また、ひも状につながった複数の太陽電池セル2を、太陽電池ストリング(太陽電池デバイス)と称する。
 なお、上述したように、シングリング方式を用いて両面電極型の太陽電池セルの一部同士を重ね合わせて接続する場合、導電性の接続線が不要となる。一方、シングリング方式を用いて裏面電極型の太陽電池セルの一部同士を重ね合わせて接続する場合には、パッド電極間を接続する導電性の接続線(例えば、接続部材6)が必要となる。これより、シングリング方式とは、導電性の接続線の有無によらず、太陽電池セルの一部同士を重ね合わせて接続する方式をいう。
 以下では、隣り合う太陽電池セル2,2が重なり合う領域を、重ね合わせ領域Roという。
 接続部材6は、隣り合う太陽電池セル2,2間に架け渡るように配置され、隣り合う太陽電池セル2,2同士を電気的に接続する。接続部材6のX方向における一方端部(例えば図2において右端部)は、一方の太陽電池セル2のX方向における一方端側(例えば2において左端側)の裏面側のパッド電極部28pに電気的に接続される。接続部材6のX方向における他方端部(例えば図2において左端部)は、他方の太陽電池セル2のX方向における他方端側(例えば図2において右端側)の裏面側のパッド電極部38pに電気的に接続される。
 隣り合う太陽電池セル2,2同士を電気的に接続する方法としては、重ね合わせ領域Roにおいて、一方の太陽電池セル2の一方端側の受光面側と他方の太陽電池セル2の他方端側の裏面側との間に接続部材を介在させて直接的に接続する方法がある。
 これに対して、本実施形態では、太陽電池セル2の端面同士を直接的に接続しない構成である。これにより、裏面電極型の太陽電池セル2の電極設計の自由度が向上する。
 接続部材6としては、低融点金属、錫、若しくははんだを被覆した銅芯材で形成されたリボン線、複数の金属素線で編まれた断面扁平形状の編組線、または、銅を主成分とする材料を含み、厚さ10μm以上50μm以下の箔状材料等が挙げられる。接続部材6とパッド電極部28p、38pとの接続には、低融点金属粒子または金属微粒子を内包した熱硬化性樹脂フィルムで形成された導電性フィルム、低融点金属微粒子若しくは金属微粒子とバインダーとで形成された導電性接着剤、または、はんだ粒子を含有するはんだペースト等が用いられる。このような接続部材6の一例としては、エポキシ樹脂またはウレタンアクリレート等のオリゴマー成分を含有するAgペーストまたはCuペーストが挙げられる。
 太陽電池デバイス1の詳細は後述する。以下、太陽電池デバイス1における太陽電池セル2について説明する。
(太陽電池セル)
 図3は、図1および図2に示す太陽電池デバイス1における太陽電池セル2を裏面側からみた図である。図3に示す太陽電池セル2は、長方形状の裏面電極型(裏面接合型)の太陽電池セルである。太陽電池セル2は、一方主面側(例えば受光面側)と、その反対の他方主面側(例えば裏面側)の2つの主面を有する半導体基板11を備え、半導体基板11の他方主面においてn型領域(第1導電型領域)7とp型領域(第2導電型領域)8とを有する。
 n型領域7は、いわゆる櫛型の形状をなし、櫛歯に相当する複数の歯部7fと、櫛歯の支持部に相当する櫛背部7bとを有する。櫛背部7bは、半導体基板11の一方端側の辺部に沿ってY方向(第2方向)に延在し、歯部7fは、櫛背部7bから、Y方向に交差するX方向(第1方向)に延在する。
 同様に、p型領域8は、いわゆる櫛型の形状であり、櫛歯に相当する複数の歯部8fと、櫛歯の支持部に相当する櫛背部8bとを有する。櫛背部8bは、半導体基板11の一方端側の辺部に対向する他方端側の辺部に沿ってY方向に延在し、歯部8fは、櫛背部8bからX方向に延在する。
 歯部7fと歯部8fとは、Y方向に交互に設けられている。
 なお、n型領域7およびp型領域8は、ストライプ状に形成されてもよい。
 図4Aは、図3に示す太陽電池セル2のIVA-IVA線断面図であり、図4Bは、図3に示す太陽電池セル2のIVB-IVB線断面図である。図4Aおよび図4Bに示すように、太陽電池セル2は、半導体基板11の主面のうちの受光する側の主面である受光面側に順に積層されたパッシベーション層13および反射防止層15を備える。また、太陽電池セル2は、半導体基板11の主面のうちの受光面の反対側の主面(他方主面)である裏面側の一部(主に、n型領域7)に順に積層されたパッシベーション層23、n型半導体層(第1導電型半導体層)25、透明電極層27および第1電極層28を備える。また、太陽電池セル2は、半導体基板11の裏面側の他の一部(主に、p型領域8)に順に積層されたパッシベーション層33、p型半導体層(第2導電型半導体層)35、透明電極層37および第2電極層38を備える。
 半導体基板11は、単結晶シリコンまたは多結晶シリコン等の結晶シリコン材料で形成される。半導体基板11は、例えば結晶シリコン材料にn型ドーパントがドープされたn型の半導体基板である。n型ドーパントとしては、例えばリン(P)が挙げられる。
 半導体基板11は、受光面側からの入射光を吸収して光キャリア(電子および正孔)を生成する光電変換基板として機能する。
 半導体基板11の材料として結晶シリコンが用いられることにより、暗電流が比較的に小さく、入射光の強度が低い場合であっても比較的高出力(照度によらず安定した出力)が得られる。
 半導体基板11は、所定の大きさの大判半導体基板を分割したうちの1つである。所定の大きさとは、半導体ウェハの所定の大きさ(例えば6インチ)で定まる大きさである。
 例えば、6インチの大判半導体基板の場合、この大判半導体基板を所定の一方向に2個以上10個以下に分割する。
 パッシベーション層13は、半導体基板11の受光面側に形成されている。パッシベーション層23は、半導体基板11の裏面側のn型領域7に形成されている。パッシベーション層33は、半導体基板11の裏面側のp型領域8に形成されている。
 パッシベーション層13,23,33は、例えば真性(i型)アモルファスシリコン材料で形成される。
 パッシベーション層13,23,33は、半導体基板11で生成されたキャリアの再結合を抑制し、キャリアの回収効率を高める。
 半導体基板11の受光面側のパッシベーション層13上には、反射防止層15が形成されてもよい。反射防止層15は、例えばSiO、SiN、またはSiON等の絶縁性を有する材料で形成される。
 n型半導体層25は、パッシベーション層23上に、すなわち半導体基板11の裏面側のn型領域7に形成されている。すなわち、n型半導体層25は、図3(および図1)に示すように、いわゆる櫛型の形状をなし、櫛歯に相当する複数の歯部(枝パターン部)25fと、櫛歯の支持部に相当し、複数の歯部25fの一端が接続された櫛背部(幹パターン部)25bとを有する。櫛背部25bは、半導体基板11の一方端側の辺部に沿ってY方向に延在し、歯部25fは、櫛背部25bからX方向に延在する。
 p型半導体層35は、パッシベーション層33上に、すなわち半導体基板11の裏面側のp型領域8に形成されている。すなわち、p型半導体層35は、図3(および図1)に示すように、いわゆる櫛型の形状であり、櫛歯に相当する複数の歯部(枝パターン部)35fと、櫛歯の支持部に相当し、複数の歯部35fの一端が接続された櫛背部(幹パターン部)35bとを有する。櫛背部35bは、半導体基板11の他方の辺部に沿ってY方向に延在し、歯部35fは、櫛背部35bからX方向に延在する。
 櫛背部25b,35bの幅は、歯部25f,35fの幅よりも広い。これにより、複数の歯部25fからの電流が集中する櫛背部25bの抵抗損失が低減され、同様に、複数の歯部35fからの電流が集中する櫛背部35bの抵抗損失が低減される。その結果、電極の抵抗由来の太陽電池セル2の出力ロスが低減される。
 櫛背部25b,35bの幅とは、長手方向(Y方向)に交差する方向(X方向)の幅であり、歯部25f,35fの幅とは、長手方向(X方向)に交差する方向(Y方向)の幅である。
 n型半導体層25は、例えばアモルファスシリコン材料で形成される。n型半導体層25は、例えばアモルファスシリコン材料にn型ドーパント(例えば、上述したリン(P))がドープされたn型の半導体層である。
 p型半導体層35は、例えばアモルファスシリコン材料で形成される。p型半導体層35は、例えばアモルファスシリコン材料にp型ドーパントがドープされたp型の半導体層である。p型ドーパントとしては、例えばホウ素(B)が挙げられる。
 透明電極層27は、n型半導体層25上に、すなわち半導体基板11の裏面側のn型領域7に形成されている。透明電極層37は、p型半導体層35上に、すなわち半導体基板11の裏面側のp型領域8に形成されている。透明電極層27,37は、透明な導電性材料で形成される。透明導電性材料としては、ITO(Indium Tin Oxide:酸化インジウムおよび酸化スズの複合酸化物)等が挙げられる。
 第1電極層28は、透明電極層27上に、すなわち半導体基板11の裏面側のn型領域7に形成される。すなわち、第1電極層28は、図3(および図1)に示すように、いわゆる櫛型の形状をなし、櫛歯に相当する複数のフィンガー電極部(枝パターン電極部)28fと、櫛歯の支持部に相当し、複数のフィンガー電極部28fの一端が接続されたバスバー電極部(幹パターン電極部)28bとを有する。バスバー電極部28bは、n型半導体層25の櫛背部25bに対応し、半導体基板11のX方向の一方端側の辺部に沿ってY方向に延在する。フィンガー電極部28fは、n型半導体層25の歯部25fに対応し、バスバー電極部28bからX方向に延在する。
 第2電極層38は、透明電極層37上に、すなわち半導体基板11の裏面側のp型領域8に形成される。すなわち、第2電極層38は、図3(および図1)に示すように、いわゆる櫛型の形状をなし、櫛歯に相当する複数のフィンガー電極部(枝パターン電極部)38fと、櫛歯の支持部に相当し、複数のフィンガー電極部38fの一端が接続されたバスバー電極部(幹パターン電極部)38bとを有する。バスバー電極部38bは、p型半導体層35の櫛背部35bに対応し、半導体基板11のX方向の他方端側の辺部に沿ってY方向に延在する。フィンガー電極部38fは、p型半導体層35の歯部35fに対応し、バスバー電極部38bからX方向に延在する。
 第1電極層28では、バスバー電極部28bが、接続部材6の一方端部を接続するためのパッド電極部28pを含む。一方、第2電極層38では、フィンガー電極部38fの少なくとも1つが、接続部材6の他方端部を接続するためのパッド電極部38pを含む。
 第1電極層28および第2電極層38は、金属材料で形成される。金属材料としては、例えば、Cu、Ag、Alおよびこれらの合金が用いられる。第1電極層28および第2電極層38は、例えば、銀等の金属粉末を含有する導電性ペースト材料で形成される。
 以下、太陽電池デバイス1および太陽電池セル2の詳細について説明する。
(太陽電池デバイスおよび太陽電池セルの詳細)
 図5Aは、図2に示す太陽電池デバイス1の重ね合わせ領域Ro付近の拡大断面図であって、図3に示すIVA-IVA線に相当する断面図である。図5Bは、図2に示す太陽電池デバイス1の重ね合わせ領域Ro付近の拡大断面図であって、図3に示すIVB-IVB線に相当する断面図である。
 太陽電池セル2のX方向の一方端側(例えば、図2、図5Aおよび図5Bにおいて左端側)における重ね合わせ領域Roには、n型半導体層25の櫛背部(幹パターン部)25bの一部または全部が配置される。図5A、図5B、図3、図4Aおよび図4Bに示すように、太陽電池セル2の一方端側(各図において左端側)の重ね合わせ領域Roは、非電極領域Ro1を含む。
 太陽電池セル2の裏面側において、太陽電池セル2の一方端側の非電極領域Ro1には、第1電極層28のバスバー電極部28bおよびパッド電極部28p等の電極が形成されていない。
 ここで、非電極領域に「電極が形成されていない」とは、太陽電池セル2から出力電流を取り出すために機能する金属電極層が形成されていないことを意味する。すなわち、非電極領域には、マーキング等、出力電流の取り出し以外のために機能する金属電極層が形成されていてもよい。
 第1電極層28のバスバー電極部(幹パターン電極部)28bおよびパッド電極部28pの一部または全部は、非電極領域Ro1を除く重ね合わせ領域Roに配置される。具体的には、第1電極層28のバスバー電極部28bおよびパッド電極部28pは、一方端側の裏面側の重ね合わせ領域Roにおいて、非電極領域Ro1に隣接して形成される。
 一方、n型半導体層25の櫛背部(幹パターン部)25bは、太陽電池セル2のX方向の一方端側(例えば、図2、図5Aおよび図5Bにおいて左端側)に配置され、n型半導体層25の櫛背部(幹パターン部)25bの一部または全部は、非電極領域Ro1を含む重ね合わせ領域Roに配置される。
 重ね合わせ領域RoのX方向の幅は、0.5mm以上である。
 なお、非電極領域Ro1において、太陽電池セル2の一方端側の裏面側には、パッシベーション層23が形成されていてもよいし、n型半導体層25が形成されていてもよいし、透明電極層27が形成されていてもよい。
 これによれば、これらの層を形成する際に、パターニングのためのマスクが不要となる。また、透明電極層27が形成されると、耐湿性が向上する。
 太陽電池セル2のX方向の他方端側(例えば、図2、図5Aおよび図5Bにおいて右端側)における重ね合わせ領域Roには、p型半導体層35の櫛背部(幹パターン部)35bの一部または全部が配置される。また、太陽電池セル2のX方向の他方端側における重ね合わせ領域Roには、n型半導体層25の歯部(枝パターン部)25fは配置されていない。すなわち、太陽電池セル2のX方向の他方端側における重ね合わせ領域Roには、p型半導体層35のみが配置されており、n型半導体層25は配置されていない。
 以上説明したように、本実施形態の太陽電池デバイス1および太陽電池モジュール100によれば、隣り合う太陽電池セル2,2のうちの一方の太陽電池セル2のX方向の一方端側(例えば、図2、図5Aおよび図5Bにおいて左端側)の受光面側の一部が、他方の太陽電池セル2のX方向の他方端側(例えば、図2、図5Aおよび図5Bにおいて右端側)の裏面側の一部の下に重なるように、シングリング方式を用いて複数の太陽電池セル2が電気的に接続される。これにより、太陽電池デバイス1および太陽電池モジュール100における限られた太陽電池セル実装面積に、より多くの太陽電池セル2が実装可能になり、光電変換のための受光面積が増え、太陽電池デバイス1および太陽電池モジュール100の出力が向上する。また、太陽電池セル2間に隙間が生じることがなく、太陽電池デバイス1および太陽電池モジュール100の意匠性が向上する。
 また、本実施形態の太陽電池デバイス1および太陽電池モジュール100によれば、裏面電極型(裏面接合型)の太陽電池セルを用いるので、電極や配線が視認されず、太陽電池デバイス1および太陽電池モジュール100の意匠性が更に向上する。
 また、本実施形態の太陽電池デバイス1および太陽電池モジュール100によれば、太陽電池セル2のX方向の他方端側(例えば、図2、図5Aおよび図5Bにおいて右端側)における重ね合わせ領域Roには、p型半導体層35の櫛背部(幹パターン部)35bの一部または全部が配置され、かつ、n型半導体層25の歯部(枝パターン部)25fが配置されていない。すなわち、太陽電池セル2のX方向の他方端側における重ね合わせ領域Roには、p型半導体層35のみが配置されており、n型半導体層25は配置されていない。
 これにより、何らかの要因により一方の太陽電池セル2の受光面側の反射防止層(絶縁層)が破壊されたり、取り除かれたりしても、一方の太陽電池セル2のn型基板と他方の太陽電池セルの他方端側の裏面側のn型半導体層との間に電気的なパスが生じることがなく、太陽電池セル2の直列接続特性の低下を抑制できる。そのため、太陽電池セル2間に絶縁部材を設ける必要がなく、コスト低減、生産性向上効果が得られる。
 一般に、太陽電池セルは、所定の大きさ(例えば、6インチ)の大判半導体基板(例えば、略正方形状)を用いて作製される。しかし、本願発明者の知見によれば、大判半導体基板の縁近傍では、その内部と比較して光電変換効率が低い。例えば、本願発明者の知見によれば、大判半導体基板の縁から0.5mmまでの縁部分において、その内部よりも光電変換効率が低い。そこで、本願発明者は、大判半導体基板の縁近傍の部分が光電変換に寄与しないように、この縁近傍部分を隣りの太陽電池セルの下に重ね合わせて遮光することを提案する。
 本実施形態の太陽電池デバイス1および太陽電池モジュール100によれば、太陽電池セル2は、太陽電池セル2の配列方向(X方向)に交差する方向(Y方向)に沿う長辺を有する長方形状であり、重ね合わせ領域RoのX方向の幅は0.5mm以上である。これにより、電極の抵抗由来の太陽電池セル2の出力ロスの低減効果、および、大判半導体基板の縁部分の低光電変換効率に起因する太陽電池セル2の光電変換効率低下の低減効果が大きくなる。
 また、本実施形態の太陽電池デバイス1および太陽電池モジュール100によれば、半導体基板11は、所定の大きさの大判半導体基板を分割したうちの1つであり、大判半導体基板の縁部は、太陽電池セル2の一方端側に配置され、かつ、重ね合わせ領域Roに配置される。このように、大判半導体基板の縁部に対応する太陽電池セル2の一方端側を隠す配置とすることにより、太陽電池デバイス1および太陽電池モジュール100としての光電変換効率が向上する。
 上述したように、太陽電池セル2の半導体基板11としては、大判半導体基板を所定の一方向に分割したうちの1つが使用されるが、大判半導体基板の4隅には切り欠きがある。
 本実施形態の太陽電池デバイス1および太陽電池モジュール100によれば、太陽電池セル2は、太陽電池セル2の配列方向(X方向)に交差する方向(Y方向)に沿う長辺を有する長方形状であり、切り欠き部は重ね合わせ領域Roに配置される。このように、4隅に切り欠きがある太陽電池セル2が使用されても、切り欠き部が隣りの太陽電池セル2の下に配置される。これにより、受光面側から切り欠き部が視認されず、太陽電池デバイス1および太陽電池モジュール100の意匠性が向上する。
 また、本実施形態の太陽電池デバイス1および太陽電池モジュール100によれば、遮光される太陽電池セル2の一方端側の重ね合わせ領域Roにおける縁近傍の非電極領域Ro1には電極が形成されない。これにより、電極の抵抗由来の太陽電池セル2の出力ロスが低減する。また、シングリング方式を用いて太陽電池セル2を接続する場合に、遮光される一方端側の重ね合わせ領域Roで発生する暗電流に起因する太陽電池セル2の光電変換効率の低下が低減される。その結果、太陽電池デバイス1および太陽電池モジュール100の出力が向上する。
 なお、上述したように、非電極領域Ro1には、少なくとも金属電極層である第1電極層28が形成されていなければよく、透明電極層27が形成されていてもよい。非電極領域Ro1に透明電極層が形成されても、重ね合わせ領域Roにおける暗電流に起因する光電変換効率の低下抑制効果がある程度期待できるが、非電極領域Ro1に透明電極層も形成されないと、重ね合わせ領域Roにおける暗電流に起因する光電変換効率の低下抑制効果がより大きく期待できる。
 さらに、非電極領域Ro1に透明電極層が形成されないと、透明電極層を製膜する際にパッシベーション性が悪化するのを抑制することもできる。なお、非電極領域Ro1に透明電極層が形成されない場合、パッシベーション性の悪化の抑制と、耐湿性の悪化とはトレードオフの関係となる。
 以上、本発明の実施形態について説明したが、本発明は上述した実施形態に限定されることなく、種々の変更および変形が可能である。例えば、上述した実施形態では、結晶シリコン材料にn型ドーパントがドープされたn型の半導体基板11を有する太陽電池セル2を含む太陽電池デバイス1を例示した。しかし、本発明はこれに限定されず、結晶シリコン材料にp型ドーパントがドープされたp型半導体基板を有する太陽電池セル等の種々の太陽電池セルを含む太陽電池デバイスにも適用可能である。
 なお、上述した実施形態において、第1導電型の半導体基板11がp型半導体基板である場合、第1導電型領域7および第1導電型半導体層25がp型領域およびp型半導体層であり、第2導電型領域8および第2導電型半導体層35がn型領域およびn型半導体層であればよい。
 また、本実施形態では、結晶シリコン材料を用いた太陽電池セル2を例示したが、これに限定されない。例えば、太陽電池セルの材料としては、ガリウムヒ素(GaAs)等の種々の材料が用いられてもよい。
 また、上述した実施形態では、図4Aおよび図4Bに示すようにヘテロ接合型の太陽電池セル2を含む太陽電池デバイス1を例示した。しかし、本発明はこれに限定されず、ホモ接合型の太陽電池セル等の種々の太陽電池セルを含む太陽電池デバイスにも適用可能である。
 また、上述した実施形態では、太陽電池モジュール100は、単数の太陽電池デバイス1を備える形態を例示したが、太陽電池モジュール100は、例えばY方向に配列された複数の太陽電池デバイス1を備えてもよい。
 1 太陽電池デバイス
 2 太陽電池セル
 3 受光側保護部材
 4 裏側保護部材
 5 封止材
 6 接続部材
 7 n型領域(第1導電型領域)
 8 p型領域(第2導電型領域)
 7b,8b 櫛背部
 7f,8f 歯部
 11 半導体基板
 13,23,33 パッシベーション層
 25 n型半導体層(第1導電型半導体層)
 25b 櫛背部(幹パターン部)
 25f 歯部(枝パターン部)
 27 透明電極層
 28 第1電極層
 28b バスバー電極部(幹パターン電極部)
 28f フィンガー電極部(枝パターン電極部)
 28p パッド電極部
 35 p型半導体層(第2導電型半導体層)
 35b 櫛背部(幹パターン部)
 35f 歯部(枝パターン部)
 37 透明電極層
 38 第2電極層
 38b バスバー電極部(幹パターン電極部)
 38f フィンガー電極部(枝パターン電極部)
 38p パッド電極部
 100 太陽電池モジュール
 Ro 重ね合わせ領域
 Ro1 非電極領域

Claims (10)

  1.  電気的に接続された複数の太陽電池セルを備える太陽電池デバイスであって、
     前記複数の太陽電池セルにおける隣り合う太陽電池セルのうちの一方の太陽電池セルの一方端側の一方主面側の一部は、前記隣り合う太陽電池セルのうちの他方の太陽電池セルの前記一方端側と反対の他方端側の前記一方主面側と反対の他方主面側の一部の下に重なっており、
     前記複数の太陽電池セルの各々は、第1導電型の半導体基板と、前記半導体基板の前記他方主面側の一部に形成された第1導電型半導体層と、前記半導体基板の前記他方主面側の他の一部に形成された第2導電型半導体層とを含む裏面接合型の太陽電池セルであり、
     前記第1導電型半導体層および前記第2導電型半導体層の各々は、複数の枝パターン部と、前記複数の枝パターン部の一端が接続された幹パターン部とを含み、
     前記隣り合う太陽電池セルの一部同士が重なり合う重ね合わせ領域であって、前記太陽電池セルの前記一方端側における前記重ね合わせ領域には、前記第1導電型半導体層の前記幹パターン部の一部または全部が配置され、
     前記太陽電池セルの前記他方端側における前記重ね合わせ領域には、前記第2導電型半導体層の前記幹パターン部の一部または全部が配置され、かつ、前記第1導電型半導体層の前記枝パターン部が配置されていない、
    太陽電池デバイス。
  2.  前記第1導電型半導体層の前記幹パターン部の幅は、前記枝パターン部の幅よりも広く、
     前記第2導電型半導体層の前記幹パターン部の幅は、前記枝パターン部の幅よりも広い、
    請求項1に記載の太陽電池デバイス。
  3.  前記隣り合う太陽電池セル間に架け渡っており、前記隣り合う太陽電池セル同士を電気的に接続する導電性接続部材を含む、請求項1または2に記載の太陽電池デバイス。
  4.  前記複数の太陽電池セルの各々は、前記第1導電型半導体層に対応する第1電極層と、前記第2導電型半導体層に対応する第2電極層とを備え、
     前記第1電極層および第2電極層は、前記枝パターン部に対応する枝パターン電極部と、前記幹パターン部に対応し、前記複数の枝パターン電極部の一端が接続された幹パターン電極部とを含み、
     前記重ね合わせ領域は、前記太陽電池セルの前記一方端側の前記他方主面側において前記第1電極層の前記幹パターン電極部が形成されていない非電極領域を含み、
     前記非電極領域において、前記太陽電池セルの前記一方端側の前記他方主面側には、前記第1導電型半導体層が形成されている、
    請求項1~3のいずれか1項に記載の太陽電池デバイス。
  5.  前記非電極領域において、前記太陽電池セルの前記一方端側の前記他方主面側には、透明電極層が形成されている、
    請求項4に記載の太陽電池デバイス。
  6.  前記非電極領域において、前記太陽電池セルの前記一方端側の前記他方主面側には、パッシベーション層が形成されている、
    請求項4または5に記載の太陽電池デバイス。
  7.  前記太陽電池セルは、前記太陽電池セルの配列方向に交差する方向に沿う長辺を有する長方形状であり、
     前記重ね合わせ領域の幅は、0.5mm以上である、
    請求項1~6のいずれか1項に記載の太陽電池デバイス。
  8.  前記太陽電池セルは、前記太陽電池セルの配列方向に交差する方向に沿う長辺を有する長方形状であり、
     前記長辺の両端部には、前記半導体基板が切り欠かれた切り欠き部があり、
     前記切り欠き部は、前記太陽電池セルの前記一方端側に配置され、かつ、前記重ね合わせ領域に配置される、
    請求項1~7のいずれか1項に記載の太陽電池デバイス。
  9.  前記半導体基板は、所定の大きさの大判半導体基板を分割したうちの1つであり、
     前記大判半導体基板の縁部は、前記太陽電池セルの前記一方端側に配置され、かつ、前記重ね合わせ領域に配置される、
    請求項1~8のいずれか1項に記載の太陽電池デバイス。
  10.  請求項1~9のいずれか1項に記載の太陽電池デバイスを備える太陽電池モジュール。
PCT/JP2019/043498 2018-12-12 2019-11-06 太陽電池デバイスおよび太陽電池モジュール WO2020121694A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP19894763.2A EP3855508A4 (en) 2018-12-12 2019-11-06 SOLAR CELL DEVICE AND SOLAR CELL MODULE
CN201980064047.5A CN112771679B (zh) 2018-12-12 2019-11-06 太阳能电池器件以及太阳能电池模块
JP2020559820A JPWO2020121694A1 (ja) 2018-12-12 2019-11-06 太陽電池デバイスおよび太陽電池モジュール

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018232944 2018-12-12
JP2018-232944 2018-12-12

Publications (1)

Publication Number Publication Date
WO2020121694A1 true WO2020121694A1 (ja) 2020-06-18

Family

ID=71075483

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/043498 WO2020121694A1 (ja) 2018-12-12 2019-11-06 太陽電池デバイスおよび太陽電池モジュール

Country Status (4)

Country Link
EP (1) EP3855508A4 (ja)
JP (1) JPWO2020121694A1 (ja)
CN (1) CN112771679B (ja)
WO (1) WO2020121694A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4174961A4 (en) * 2020-06-30 2024-04-24 Longi Solar Tech Taizhou Co Ltd CONDUCTIVE INTERCONNECTING ELEMENT OF NEST ASSEMBLY, NEST ASSEMBLY AND METHOD OF MANUFACTURING
JP7482708B2 (ja) 2020-07-13 2024-05-14 株式会社カネカ 太陽電池セル及び太陽電池モジュール

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019146366A1 (ja) * 2018-01-25 2019-08-01 株式会社カネカ 太陽電池モジュール
CN116913992A (zh) * 2023-09-04 2023-10-20 浙江晶科能源有限公司 一种电池片及光伏组件

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09153632A (ja) * 1995-11-30 1997-06-10 Kyocera Corp 光電変換装置
JP2013084930A (ja) * 2011-10-06 2013-05-09 Samsung Sdi Co Ltd 光起電力素子の製造方法、及び光起電力素子
JP2015534288A (ja) * 2012-11-08 2015-11-26 コジェンラ ソーラー インコーポレイテッド 太陽電池列のための高効率構成
WO2016157701A1 (ja) * 2015-03-30 2016-10-06 パナソニックIpマネジメント株式会社 太陽電池セルおよび太陽電池セルの製造方法
JP2017517145A (ja) 2014-05-27 2017-06-22 サンパワー コーポレイション こけら葺き状太陽電池モジュール
KR101816164B1 (ko) * 2016-09-22 2018-01-08 엘지전자 주식회사 태양전지 모듈

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7781672B2 (en) * 2004-06-01 2010-08-24 Konarka Technologies, Inc. Photovoltaic module architecture
KR102175893B1 (ko) * 2014-02-24 2020-11-06 엘지전자 주식회사 태양 전지 모듈의 제조 방법
US9960302B1 (en) * 2016-10-18 2018-05-01 Tesla, Inc. Cascaded photovoltaic structures with interdigitated back contacts
CN206558523U (zh) * 2017-03-20 2017-10-13 江阴艾能赛瑞能源科技有限公司 台阶式排布太阳能电池组件
WO2019146366A1 (ja) * 2018-01-25 2019-08-01 株式会社カネカ 太陽電池モジュール
FR3084206B1 (fr) * 2018-07-18 2021-05-14 Commissariat Energie Atomique Assemblage ameliore de cellules solaires a contacts en face arriere
EP3852150A4 (en) * 2018-10-02 2021-10-06 Kaneka Corporation PHOTOVOLTAIC DEVICE AND PHOTOVOLTAIC MODULE

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09153632A (ja) * 1995-11-30 1997-06-10 Kyocera Corp 光電変換装置
JP2013084930A (ja) * 2011-10-06 2013-05-09 Samsung Sdi Co Ltd 光起電力素子の製造方法、及び光起電力素子
JP2015534288A (ja) * 2012-11-08 2015-11-26 コジェンラ ソーラー インコーポレイテッド 太陽電池列のための高効率構成
JP2017517145A (ja) 2014-05-27 2017-06-22 サンパワー コーポレイション こけら葺き状太陽電池モジュール
WO2016157701A1 (ja) * 2015-03-30 2016-10-06 パナソニックIpマネジメント株式会社 太陽電池セルおよび太陽電池セルの製造方法
KR101816164B1 (ko) * 2016-09-22 2018-01-08 엘지전자 주식회사 태양전지 모듈

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3855508A4

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4174961A4 (en) * 2020-06-30 2024-04-24 Longi Solar Tech Taizhou Co Ltd CONDUCTIVE INTERCONNECTING ELEMENT OF NEST ASSEMBLY, NEST ASSEMBLY AND METHOD OF MANUFACTURING
JP7482708B2 (ja) 2020-07-13 2024-05-14 株式会社カネカ 太陽電池セル及び太陽電池モジュール

Also Published As

Publication number Publication date
JPWO2020121694A1 (ja) 2021-10-21
EP3855508A4 (en) 2021-10-06
CN112771679A (zh) 2021-05-07
CN112771679B (zh) 2024-03-12
EP3855508A1 (en) 2021-07-28

Similar Documents

Publication Publication Date Title
US10593820B2 (en) Solar cell module and method for manufacturing same
JP7467352B2 (ja) 太陽電池デバイスおよび太陽電池モジュール
JP7291715B2 (ja) 太陽電池デバイスおよび太陽電池モジュール
WO2020121694A1 (ja) 太陽電池デバイスおよび太陽電池モジュール
WO2013005475A1 (ja) 太陽電池モジュール及び太陽電池
WO2020184301A1 (ja) 太陽電池デバイスおよび太陽電池モジュール、並びに太陽電池デバイスの製造方法
US11810985B2 (en) Method for manufacturing solar cell, solar cell, solar cell device, and solar cell module
WO2020059204A1 (ja) 太陽電池セル、太陽電池デバイスおよび太陽電池モジュール
JP7270631B2 (ja) 太陽電池モジュール
WO2021117740A1 (ja) 太陽電池セル、太陽電池デバイスおよび太陽電池モジュール
JP7275090B2 (ja) 太陽電池デバイスおよび太陽電池モジュール
JP7483382B2 (ja) 太陽電池モジュール
WO2017170214A1 (ja) 太陽電池モジュール
JP2021111736A (ja) 太陽電池モジュール
WO2021106417A1 (ja) 太陽電池、太陽電池モジュール及び太陽電池の製造方法
WO2022186274A1 (ja) 結晶シリコン系太陽電池セル、太陽電池デバイスおよび太陽電池モジュール
WO2018061789A1 (ja) 太陽電池モジュール
JP2022134495A (ja) 結晶シリコン系太陽電池セル、太陽電池デバイスおよび太陽電池モジュール
WO2018051659A1 (ja) 太陽電池モジュールおよび太陽電池セル

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19894763

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2020559820

Country of ref document: JP

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 2019894763

Country of ref document: EP

Effective date: 20210421

NENP Non-entry into the national phase

Ref country code: DE