WO2019187700A1 - 半導体モジュール - Google Patents
半導体モジュール Download PDFInfo
- Publication number
- WO2019187700A1 WO2019187700A1 PCT/JP2019/004715 JP2019004715W WO2019187700A1 WO 2019187700 A1 WO2019187700 A1 WO 2019187700A1 JP 2019004715 W JP2019004715 W JP 2019004715W WO 2019187700 A1 WO2019187700 A1 WO 2019187700A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- bus bar
- semiconductor element
- conductor portion
- semiconductor
- output
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L24/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L24/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/373—Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
- H01L23/3735—Laminates or multilayers, e.g. direct bond copper ceramic substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49575—Assemblies of semiconductor devices on lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49861—Lead-frames fixed on or encapsulated in insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/62—Protection against overvoltage, e.g. fuses, shunts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L24/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L24/38—Structure, shape, material or disposition of the strap connectors prior to the connecting process of a plurality of strap connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/072—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02G—INSTALLATION OF ELECTRIC CABLES OR LINES, OR OF COMBINED OPTICAL AND ELECTRIC CABLES OR LINES
- H02G5/00—Installations of bus-bars
- H02G5/002—Joints between bus-bars for compensating thermal expansion
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/40137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
- H01L2224/40139—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous strap daisy chain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/40221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/40225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/40221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/40225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/40227—Connecting the strap to a bond pad of the item
- H01L2224/40229—Connecting the strap to a bond pad of the item the bond pad protruding from the surface of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/40221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/40225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/40237—Connecting the strap to a die pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
- H01L2224/48229—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item the bond pad protruding from the surface of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48237—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a die pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4911—Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
- H01L2224/49111—Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
- H01L2224/848—Bonding techniques
- H01L2224/84801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5386—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
Definitions
- This disclosure relates to a semiconductor module used for various electronic devices.
- FIG. 7 is a perspective view showing the configuration of a conventional semiconductor module 1
- FIG. 8 is a cross-sectional view showing the configuration of the conventional semiconductor module 1.
- the semiconductor module 1 includes an upper arm semiconductor 2 and a lower arm semiconductor 3. Yes.
- a positive electrode terminal 30 to which a positive voltage is supplied is connected to the drain electrode 2D of the upper arm semiconductor 2, a lead 5 is connected to the source electrode 2S of the upper arm semiconductor 2, and the lead 5 is connected to the output terminal 4.
- An output terminal 4 is connected to the drain electrode 3D of the lower arm semiconductor 3
- a lead 5 is connected to the source electrode 3S of the lower arm semiconductor 3
- a negative electrode terminal 6 is connected to the lead 5.
- Patent Document 1 is known as prior art document information related to this application.
- a semiconductor module includes an insulating substrate having a surface in a first direction, a first conductor portion having a surface in the first direction and disposed on the surface of the insulating substrate, A second conductor portion having a surface in a first direction and disposed on the surface of the insulating substrate; a first semiconductor element mounted on the surface of the first conductor portion; and A second semiconductor element mounted on the surface and positioned in a second direction with respect to the first semiconductor element; and between the first semiconductor element and the second semiconductor element as viewed from the first direction.
- a first bus bar connected to the surface of the first conductor portion in the region and supplied with one of a first potential and a second potential; and connected to the second semiconductor element; and the first potential or A second bus bar to which the other of the second potentials is supplied; and the first semiconductor element is connected to the second conductor portion.
- An output bus bar connected to the surface of the second conductor portion in the region between the first semiconductor element and the second semiconductor element as viewed from the first direction.
- the output bus bar is disposed so as to overlap at least a part of the first bus bar when viewed from the first direction, and the output bus bar and the first bus bar are viewed from the first direction. In the overlapping region, the output bus bar is positioned in the first direction with respect to the first bus bar, and the output bus bar has the first potential supplied to the first semiconductor element or the second semiconductor element or The second potential is output.
- the first bus bar connected to the first conductor portion is disposed in a state of being closer to the first conductor portion and facing the output bus bar. For this reason, especially when power supplied from the outside through the first semiconductor element is supplied to the output side, the magnetic flux generated in both the output bus bar and the first bus bar is easily canceled, and the output bus bar and the first bus bar are easily offset. The value of the inductance component in both is suppressed. Furthermore, it is easy to obtain a capacitance component generated between the first bus bar and the output bus bar, and an inductance component in both the first bus bar and the output bus bar that causes a surge voltage generation due to an instantaneous increase in impedance is suppressed. . As a result, even when the switching frequency of the semiconductor element is increased, the generation of a surge voltage can be suppressed.
- the perspective view which shows the structure of the semiconductor module in Embodiment 1 of this indication The perspective view which shows the structure of the semiconductor module in Embodiment 1 of this indication.
- Sectional drawing which shows the structure of the semiconductor module in Embodiment 1 of this indication Circuit block schematic diagram showing the configuration of the semiconductor module according to the first embodiment of the present disclosure
- Sectional drawing which shows the structure of the semiconductor module in Embodiment 2 of this indication Sectional drawing which shows the structure of the semiconductor module in Embodiment 3 of this indication
- the perspective view which shows the structure of the semiconductor module in Embodiment 4 of this indication The perspective view which shows the structure of the conventional semiconductor module Sectional drawing which shows the structure of the conventional semiconductor module
- FIG. 1 is a perspective view showing the configuration of the semiconductor module 7 in Embodiment 1 of the present disclosure
- FIG. 2 is a cross-sectional view showing the configuration of the semiconductor module 7 in the embodiment of the present disclosure.
- the semiconductor module 7 includes an insulating substrate 8, a first conductor portion 9, a second conductor portion 10, a first semiconductor element 11, a second semiconductor element 12, a first bus bar 13, a second bus bar 14, Output bus bar 15.
- the first conductor portion 9 and the second conductor portion 10 are disposed on the surface 8a of the insulating substrate 8 in the first direction D1 (see FIG. 2).
- the first semiconductor element 11 is mounted on the surface 9a of the first conductor portion 9 in the first direction D1.
- the second semiconductor element 12 is mounted on the surface 10 a of the second conductor portion 10 in the first direction D1.
- the second semiconductor element 12 is located in the second direction D2 with respect to the first semiconductor element.
- One of a positive potential (first potential) and a negative potential (second potential) is supplied to the first bus bar 13 from the outside (not shown).
- the first bus bar 13 will be described using an example in which a positive potential is supplied from the outside.
- One end portion (connecting portion 13 ⁇ / b> A) of the first bus bar 13 is disposed so as to be connected to the surface 9 a of the first conductor portion 9 in a region between the first semiconductor element 11 and the second semiconductor element 12.
- the second bus bar 14 is connected to the source electrode 12S formed on the surface 12a of the second semiconductor element 12 in the first direction D1.
- the second bus bar 14 is supplied with the other of the positive potential and the negative potential supplied to the first bus bar 13. That is, if the potential fed to the first bus bar 13 is a positive potential, the potential fed to the second bus bar 14 is a negative potential, and if the potential fed to the first bus bar 13 is a negative potential, the second bus bar 13 The potential supplied to 14 is a positive potential.
- the output bus bar 15 uses the source electrode 11S formed on the surface 11a of the first semiconductor element 11 (the upper surface of the first semiconductor element 11 in FIG. 2) as the surface 10a of the second conductor portion 10 (the second conductor portion in FIG. 2). 10 upper surface).
- the second conductor portion 10 is electrically connected to the drain electrode 12D of the second semiconductor element 12.
- the output bus bar 15 electrically connects the drain electrode 12D of the second semiconductor element 12 to the source electrode 11 of the first semiconductor element 11. Connected.
- the output bus bar 15 covers the surface of the first bus bar 13 in the first direction (the upper surface of the first bus bar 13). That is, when viewed from the first direction D1, the output bus bar 15 is disposed so as to overlap with at least a part of the first conductor portion of the first bus bar 13 (connecting portion 13A). In the region where the output bus bar 15 and the first bus bar 13 overlap each other when viewed from the first direction D1, the output bus bar 15 is positioned in the first direction D1 from the first bus bar 13.
- the output bus bar 15 outputs a positive potential or a negative potential fed from the outside to the first semiconductor element 11 or the second semiconductor element 12.
- the first bus bar 13 (connection portion 13A) connected to the first conductor portion 9 is disposed closer to the output bus bar 15 and opposed to the first conductor portion 9. Therefore, when electric power (positive potential or negative potential) supplied from the outside through the first semiconductor element 11 is output via the output bus bar 15, the magnetic flux generated in both the output bus bar 15 and the first bus bar 13. Are easily offset. Therefore, the value of the inductance component in both the output bus bar 15 and the first bus bar 13 is suppressed. Further, it is easy to obtain a capacitance component generated between the first bus bar 13 and the output bus bar 15. The capacitance component described above suppresses the influence of the inductance component in both the first bus bar 13 and the output bus bar 15 that cause the surge voltage.
- FIG. 3 is a circuit block schematic diagram illustrating a configuration of the semiconductor module 7 of the present disclosure.
- FIG. 3 is a schematic diagram of a circuit block of the semiconductor module 7.
- the drain electrode 11D of the first semiconductor element 11 is connected to a positive potential
- the source electrode 12S of the second semiconductor element 12 is connected to a negative potential.
- a schematic diagram is shown here, a portion showing the first semiconductor element 11 in FIG. 3 is a circuit block including the first semiconductor element 11 and a portion showing the second semiconductor element 12. Is a circuit block including the second semiconductor element 12.
- the semiconductor module 7 is supplied with a positive potential (+ V) and a negative potential ( ⁇ V) from the outside.
- a positive potential is supplied to the first bus bar 13, but even if the positive potential is directly supplied to the first bus bar 13, a positive potential terminal provided as a separate element connected to the first bus bar 13. (Not shown) may be supplied.
- a negative potential is supplied to the second bus bar 14, but even if the negative potential is directly supplied to the second bus bar 14, a negative potential terminal (see FIG. (Not shown).
- the drain electrode 11D of the first semiconductor element 11 constituting the upper arm is connected to the first bus bar 13 via the first conductor portion 9. Further, the source electrode 11S of the first semiconductor element 11 constituting the upper arm is electrically connected to the drain electrode 12D of the second semiconductor element 12 constituting the lower arm.
- a connection portion between the source electrode 11 ⁇ / b> S of the first semiconductor element 11 and the drain electrode 12 ⁇ / b> D of the second semiconductor element 12 is shown as a connection portion 16.
- the source electrode 12S of the second semiconductor element 12 is connected to the second bus bar 14.
- the second conductor portion 10 and the output bus bar 15 shown in FIG. 2 correspond to the second conductor portion 10, the connection portion 16, the output bus bar 15, and the output portion 17 shown in FIG.
- FIG. 3 shows the output unit 17 and the output bus bar 15 as separate elements, the output bus bar 15 and the output unit 17 may be integrated.
- the output portion 17 may be directly connected to the second conductor portion 10.
- the output unit 17 may be provided integrally with the second conductor unit 10.
- the first semiconductor element 11 and the second semiconductor element 12 are connected to a control unit 18 that controls driving of the first semiconductor element 11 and driving of the second semiconductor element 12.
- the control unit 18 may be provided in the semiconductor module 7 or may be provided outside the semiconductor module 7.
- the control unit 18 controls the first semiconductor element 11 and the second semiconductor element 12 so that the first semiconductor element 11 and the second semiconductor element 12 are alternately turned on (connected) and turned off (cut off).
- a positive potential (+ V) and a negative potential ( ⁇ V) are alternately output to the output unit 17 by the control of the first semiconductor element 11 and the second semiconductor element 12 by the control unit 18.
- the semiconductor module 7 converts the DC power of positive potential and negative potential into AC power, and the AC power is output from the output unit 17.
- the first conductor portion 9 and the second conductor portion 10 are arranged on the surface 8 a (surface in the first direction D1) of the insulating substrate 8. And the 1st conductor part 9 and the 2nd conductor part 10 are mutually arrange
- the first conductor portion 9 and the second conductor portion 10 are provided on the upper surface (surface 8 a) of the insulating substrate 8.
- the thickness of the insulating substrate 8 in the first direction D1 is made larger than the thickness of the first conductor portion 9 and the second conductor portion 10, and the first conductor portion 9 and the second conductor portion 10 are embedded in the insulating substrate 8.
- the first conductor portion 9 and the second conductor portion 10 may be layered conductors having a small thickness in the first direction D1. With this configuration, the heat transfer to the insulating substrate 8 can be improved.
- first conductor portion 9 and the second conductor portion 10 may have a plate shape, a lead frame shape, or a lump shape having a large thickness in the first direction D1. With this configuration, conductivity and heat dissipation are improved.
- the first semiconductor element 11 is mounted on the surface 9a of the first conductor portion 9. Although not shown in FIG. 2, mounting joining is performed by welding such as solder.
- a drain electrode 11 ⁇ / b> D is provided on the mounting surface of the first semiconductor element 11 on the first conductor portion 9.
- the second semiconductor element 12 is mounted on the surface 10 a of the second conductor portion 10.
- mounting joining is performed by welding such as solder.
- a drain electrode 12 ⁇ / b> D is provided on the mounting surface of the second semiconductor element 12 on the second conductor portion 10.
- a positive potential is supplied to the first bus bar 13 from the outside of the semiconductor module 7 (see FIG. 3).
- the first bus bar 13 is disposed so as to be connected to the first conductor portion 9 surface 9 a in a region between the first semiconductor element 11 and the second semiconductor element 12.
- the first bus bar 13 and the first semiconductor element 11 are provided so as to be positioned in the first direction D1 of the first conductor part 9, and the second semiconductor element 12 is provided in the first direction D1 of the second conductor part 10. It is provided to be located.
- the first bus bar 13 includes a connection portion 13A and a lead portion 13B, and the connection portion 13A and the lead portion 13B are made of a single integrated conductor.
- connection portion 13 ⁇ / b> A is disposed on the surface 9 a of the first conductor portion 9.
- the lead portion 13B is not necessarily arranged on the surface 9a of the first conductor portion 9, and may be disposed at a position suitable for supplying a positive potential. Good.
- the first bus bar 13 may be provided by a single conductor with respect to the first conductor portion 9.
- the first bus bar 13 may be provided on the surface 9a of the first conductor portion 9 by welding such as solder.
- the second bus bar 14 is connected to the second semiconductor element 12.
- a source electrode 12S is provided on the surface 12a of the second semiconductor element 12, and the second bus bar 14 is electrically connected to the source electrode 12S. Connection between the second bus bar 14 and the source electrode 12S is performed by welding such as solder.
- a negative potential is supplied to the second bus bar 14 from the outside of the semiconductor module 7.
- the connecting portion 14A of the second bus bar 14 is at least opposed to the output bus bar 15 in the second direction D2, and is opposite to the second direction D2 from the second semiconductor element 12 when viewed from the first direction D1. It has the protrusion part 14C extended
- connection portion 14A of the second bus bar 14 in the direction opposite to the second direction D2 is in the direction opposite to the second direction D2 of the second semiconductor element 12. It approaches the output bus bar 15 from the end.
- the value of the capacitance component generated between the second bus bar 14 and the output bus bar 15 can be increased.
- the end of the connection portion 14A of the second bus bar 14 in the direction opposite to the second direction D2 is: The positional relationship may coincide with the end of the second semiconductor element 12 in the direction opposite to the second direction D2 when viewed from the first direction D1. Further, the end of the connection portion 14A of the second bus bar 14 in the direction opposite to the second direction D2 is the direction opposite to the second direction D2 of the second semiconductor element 12 when viewed from the first direction D1. The position may be further away from the output bus bar 15 than the end.
- the second bus bar 14 includes a connecting portion 14A and a lead-out portion 14B, and the connecting portion 14A includes a protruding portion 14C.
- the connecting portion 14A and the lead portion 14B are made of a single integrated conductor.
- the lead portion 14B may be arranged at a position suitable for supplying a positive potential, and may be drawn in a form corresponding to a terminal.
- the output bus bar 15 connects the first semiconductor element 11 and the surface 10 a of the second conductor portion 10.
- the position where the output bus bar 15 is connected to the second conductor portion 10 is located between the second semiconductor element 12 and the first semiconductor element 11.
- one end of the output bus bar 15 is connected to the surface 10 a of the second conductor portion 10.
- the first semiconductor element 11 has a source electrode 11 ⁇ / b> S, and the source electrode 11 ⁇ / b> S is provided on the surface 11 a of the first semiconductor element 11.
- the output bus bar 15 is connected to the source electrode 11S.
- the connection between the output bus bar 15 and the source electrode 11S is performed by welding such as solder.
- the output bus bar 15 and the second conductor portion 10 are also joined by welding such as solder.
- the output bus bar 15 covers the connection portion 13A of the first bus bar 13.
- the output bus bar 15 and the first bus bar 13 are not in contact with each other.
- the connection portion 13 ⁇ / b> A of the first bus bar 13 is located between the first semiconductor element 11 and the second semiconductor element 12. Therefore, the output bus bar 15 straddles the connection portion 13 ⁇ / b> A that is a part of the first bus bar 13 when connecting the first semiconductor element 11 and the surface 10 a of the second conductor portion 10.
- connection portion 13A of the first bus bar 13 connected to the first conductor portion 9 is disposed on the surface 9a of the first conductor portion 9.
- the connection portion 13A of the first bus bar 13 is disposed closer to the output bus bar 15 than the first conductor portion 9.
- the thickness dimension of the semiconductor module 7 in the first direction D1 can be reduced.
- FIG. 4 is a cross-sectional view illustrating a configuration of the semiconductor module 7 according to the second embodiment of the present disclosure.
- the first bus bar 13 extends from the end portion 9 ⁇ / b> E of the first conductor portion 9 toward the second semiconductor element 12 (in the second direction D ⁇ b> 2).
- a portion of the first bus bar 13 extending from the end 9E of the first conductor portion 9 toward the second semiconductor element 12 is particularly referred to as a “bus bar extending portion 13C”.
- the end portion 9 ⁇ / b> E of the first conductor portion 9 corresponds to a portion where the first conductor portion 9 faces the second conductor portion 10.
- connection portion 13 ⁇ / b> A of the first bus bar 13 is provided on the surface 9 a of the first conductor portion 9. That is, the connection portion 13 ⁇ / b> A of the first bus bar 13 is provided in a region between the first semiconductor element 11 and the second semiconductor element 12. Therefore, the connecting portion 13A greatly contributes to the cancellation of the magnetic flux and the increase in the capacitance component.
- the facing area between the first bus bar 13 and the output bus bar 15 is further increased, and the magnetic flux generated in both the output bus bar 15 and the first bus bar 13 is easily offset efficiently.
- the value of the inductance component in both the output bus bar 15 and the first bus bar 13 is greatly suppressed.
- the first bus bar 13 further includes a bus bar bowl-shaped portion 13D.
- the direction (first direction) Bus bar bowl-shaped portion 13D extending in the direction opposite to direction D1).
- the bus bar hook-shaped portion 13D may extend from the vicinity of the tip in the direction opposite to the first direction D1 instead of from the tip of the bus bar extension portion 13C.
- bus bar hook-shaped portion 13D By providing the bus bar hook-shaped portion 13D, it is easy to obtain a capacitance component generated between the first bus bar 13 and the output bus bar 15, and both the first bus bar 13 and the output bus bar 15 which cause a surge voltage are generated. The influence of the inductance component in is suppressed. As a result, even when the switching frequency of the first semiconductor element 11 and the second semiconductor element 12 is increased, generation of a surge voltage can be suppressed.
- a radiator 19 may be disposed on the opposite surface (the lower surface in the drawing of the insulating substrate) where the first conductor portion 9 and the second conductor portion are disposed in the insulating substrate 8. . Thereby, the heat dissipation characteristic of the semiconductor module 7 is improved.
- This configuration is not limited to the present embodiment, and the radiator 19 may be arranged in another embodiment.
- the direction in which the first conductor portion 9 and the second conductor portion 10 face each other in parallel with the surface 8a of the insulating substrate 8 is the X direction (or the second direction).
- the direction in which the connecting portion 14A of the second bus bar 14 extends parallel to the surface 8a of the insulating substrate 8 will be described as the Y direction (or the third direction D3). Note that the X direction and the Y direction are orthogonal to each other.
- each of the first conductor portion 9, the second conductor portion 10, the first bus bar 13, the second bus bar 14, and the output bus bar 15 is parallel to the surface 8 a of the insulating substrate 8 and in the Y direction.
- each of the first conductor portion 9, the second conductor portion 10, the connection portion 13A of the first bus bar 13, the connection portion 14A of the second bus bar 14, and the output bus bar 15 has a rectangular shape when viewed from above. It corresponds to the part.
- the first conductor portion 9, the second conductor portion 10, the connection portion 13A of the first bus bar 13, the connection portion 14A of the second bus bar 14, and the output bus bar 15 are each in the X direction (second direction D2) when viewed from above. ) In the Y direction (third direction D3) is longer than the dimension in FIG.
- the first bus bar 13, the second bus bar 14, and the output bus bar 15 correspond to the direction of the current flowing inside the semiconductor module 7 and the length in the X direction in which the inductance component easily increases with the length. Therefore, the ratio of the length in the Y direction in which the capacitance component easily increases with the length is larger than that in the first embodiment shown in FIG. Referring to FIG. 3, the path in the X direction corresponds to the path from the first bus bar 13 to which the positive potential (+ V) is supplied to the output unit 17 and the negative potential ( ⁇ V). This corresponds to the path from the second bus bar 14 to the output unit 17. For example, if only the length in the Y direction is increased without changing the length in the X direction, the capacitance component increases.
- a plurality of first semiconductor elements 11 are mounted on the surface 9a of the first conductor portion 9 along the Y direction (third direction D3).
- a plurality of second semiconductor elements 12 are mounted on the surface 10a of the second conductor portion 10 side by side in the Y direction (third direction D3).
- each of the first conductor portion 9, the second conductor portion 10, the connection portion 13A of the first bus bar 13, the connection portion 14A of the second bus bar 14, and the output bus bar 15 is a top view in FIG.
- the rectangular shape is extended in the Y direction. Therefore, a plurality of first semiconductor elements 11 can be arranged in a row on the surface 9a of the first conductor portion 9, and a plurality of second semiconductor elements 12 can be arranged in a row on the surface 10a of the second conductor portion 10. .
- the plurality of first semiconductor elements 11 are connected in parallel, and are controlled by the control unit 18 so as to be turned on (connected) and turned off (shut off) in synchronization with each other.
- the plurality of second semiconductor elements 12 are connected in parallel, and are controlled by the control unit 18 so that each of them is turned off (cut off) and turned on (connected) in synchronization.
- the semiconductor module 7 can easily output a large amount of power.
- each of the plurality of first semiconductor elements 11 and each of the plurality of second semiconductor elements 12 can reduce the burden of operation.
- heat generation sources are dispersedly arranged. As a result, the temperature rise during the operation of the semiconductor module 7 is suppressed.
- the first bus bar 13 and the first semiconductor element 11 are connected to a positive potential, and the second bus bar 14 and the second semiconductor element 12 are connected to a negative potential.
- the first bus bar 13 and the first semiconductor element 11 may be connected to a negative potential
- the second bus bar 14 and the second semiconductor element 12 may be connected to a positive potential.
- the first semiconductor element 11 and the second semiconductor element 12 are connected.
- the connection of the source electrodes 11S, 12S and the drain electrodes 11D, 12D only needs to be reversed from the above-described embodiment.
- the first potential is a positive potential and the second potential is a negative potential.
- the first potential is not necessarily a positive potential and a negative potential. Two different potentials may be used.
- the semiconductor module 7 includes an insulating substrate 8 having a surface 8a in the first direction D1, and a first surface disposed on the surface 8a of the insulating substrate 8 having the surface 9a in the first direction D1.
- the first semiconductor element mounted on the conductor 9, the second conductor 10 having the surface 10 a in the first direction D 1 and disposed on the surface 8 a of the insulating substrate 8, and the surface 9 a of the first conductor 9.
- the second semiconductor element 12 mounted on the surface 10a of the second conductor portion 10 and positioned in the second direction D2 with respect to the first semiconductor element 11, and the first semiconductor element viewed from the first direction D1 11 is connected to the surface 9a of the first conductor portion 9 in a region between the second semiconductor element 12 and the first potential (positive potential) or the second potential (negative potential) is supplied.
- a first bus bar 13 and a second bus bar connected to the second semiconductor element 12 and supplied with the other of the positive potential and the negative potential. 4 and the first semiconductor element 11 are connected to the surface 10a of the second conductor part 10, and the second conductor part is formed in a region between the first semiconductor element 11 and the second semiconductor element 12 as viewed from the first direction D1.
- the output bus bar 15 is disposed so as to overlap at least a part of the first bus bar 13 when viewed from the first direction D1, and the output bus bar 15 and the first bus bar 13 overlap when viewed from the first direction D1. Then, the output bus bar 15 is positioned in the first direction D1 from the first bus bar 13, and the output bus bar 15 is supplied with the first potential (positive potential) supplied to the first semiconductor element 11 or the second semiconductor element 12. Alternatively, the second potential (negative potential) is output.
- the first bus bar 13 is a bus bar extending in the second direction D2 from the end portion 9E in the second direction D2 of the first conductor portion 9 when viewed from the first direction D1.
- the bus bar extending portion 13 ⁇ / b> C may further face the output bus bar 15.
- the first bus bar 13 may further include a bus bar bowl-shaped portion 13D that extends in a direction opposite to the first direction D1 from the bus bar extending portion 13C.
- each of the first conductor portion 9, the second conductor portion 10, the first bus bar 13, the second bus bar 14, and the output bus bar 15 is viewed in the first direction D1.
- the plurality of first semiconductor elements 11 are mounted on the surface 9a of the first conductor portion 9 along the third direction D3, and the plurality of second semiconductor elements 12 are the first 3 may be mounted on the surface 10a of the second conductor portion 10 side by side in the direction D3.
- the semiconductor module of the present disclosure has an effect that generation of a surge voltage can be suppressed, and is useful in various electronic devices.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Materials Engineering (AREA)
- Inverter Devices (AREA)
Abstract
本開示の半導体モジュールは、絶縁基板と、前記絶縁基板に配置された第1導体部と、前記絶縁基板に配置された第2導体部と、前記第1導体部に実装された第1半導体素子と、前記第2導体部に実装された第2半導体素子と、前記第1半導体素子と前記第2半導体素子との間の領域で前記第1導体部に接続される第1バスバと、前記第2半導体素子に接続される第2バスバと、前記第1半導体素子を前記第2導体部に接続し、前記第1半導体素子と前記第2半導体素子との間の領域で前記第2導体部に接続される、出力バスバと、を備える。前記出力バスバは、前記第1バスバの少なくとも一部と重なるように配置され、前記出力バスバと前記第1バスバとが重なる領域では、前記出力バスバの方が前記第1バスバより上方に位置する。
Description
本開示は、各種電子機器に使用される半導体モジュールに関する。
以下、従来の半導体モジュールについて図面を用いて説明する。図7は従来の半導体モジュール1の構成を示す斜視図、図8は従来の半導体モジュール1の構成を示す断面図であり、半導体モジュール1は上アーム半導体2と下アーム半導体3とを有している。上アーム半導体2のドレイン電極2Dには正電圧が供給される正電極端子30が接続され、上アーム半導体2のソース電極2Sにはリード5が接続されていて、リード5は出力端子4へ接続されている。下アーム半導体3のドレイン電極3Dには出力端子4が接続され、下アーム半導体3のソース電極3Sにはリード5が接続されていて、リード5は負電極端子6が接続されている。
そして、ソース電極2Sと出力端子4との間、およびソース電極3Sと負電極端子6との間には大きな電流が流れるため、複数のリード5が並列接続で設けられることによって電流容量を確保していた。
なお、この出願に関連する先行技術文献情報としては、例えば特許文献1が知られている。
本開示の一態様の半導体モジュールは、第1の方向に面を有する絶縁基板と、前記第1の方向に面を有し、前記絶縁基板の前記面に配置された第1導体部と、前記第1の方向に面を有し、前記絶縁基板の前記面に配置された第2導体部と、前記第1導体部の前記面に実装された第1半導体素子と、前記第2導体部の前記面に実装され、前記第1半導体素子に対して第2の方向に位置する第2半導体素子と、前記第1の方向から見た前記第1半導体素子と前記第2半導体素子との間の領域で前記第1導体部の前記面に接続され、第1の電位または第2の電位の一方が供給される、第1バスバと、前記第2半導体素子に接続され、前記第1の電位または前記第2の電位の他方が供給される第2バスバと、前記第1半導体素子を前記第2導体部の前記面に接続し、前記第1の方向から見た前記第1半導体素子と前記第2半導体素子との間の前記領域で前記第2導体部の前記面に接続される、出力バスバと、を備え、前記第1の方向から見て、前記出力バスバは、前記第1バスバの少なくとも一部と重なるように配置され、前記第1の方向から見て、前記出力バスバと前記第1バスバとが重なる領域では、前記出力バスバの方が前記第1バスバより前記第1の方向に位置し、前記出力バスバは、前記第1半導体素子または前記第2半導体素子へ給電された前記第1の電位または前記第2の電位を出力する。
本開示によれば、第1導体部に接続された第1バスバが、第1導体部よりも近接して出力バスバに対面した状態で配置される。このため特に第1半導体素子を通じて外部から給電された電力が出力側へと供給される際には、出力バスバと第1バスバとの双方で生じる磁束が相殺され易くなり、出力バスバと第1バスバとの双方におけるインダクタンス成分の値が抑制される。さらに、第1バスバと出力バスバとの間に生じる容量成分が得られ易くなり、瞬間的なインピーダンス上昇に伴うサージ電圧発生の要因となる第1バスバと出力バスバとの双方におけるインダクタンス成分を抑制する。結果として、半導体素子のスイッチング周波数が高くなった場合にも、サージ電圧の発生を抑制することができる。
図7および図8を用いて説明した従来の半導体モジュール1では、リード5には大きな電流が流れるとともに、インダクタンス成分が多く存在する。このため、特に上アーム半導体2または下アーム半導体3におけるスイッチング周波数が高くなった場合には、瞬間的なインピーダンス上昇に伴うサージ電圧の発生により上アーム半導体2または下アーム半導体3に過電圧が印加され、破壊や劣化が生じるおそれがあるという課題があった。
本開示の半導体モジュールでは、サージ電圧の発生を抑制することができる。
(実施の形態1)
[半導体モジュール7の構成]
以下、本開示の実施の形態1の半導体モジュール7の構成について図1~図3を用いて説明する。
[半導体モジュール7の構成]
以下、本開示の実施の形態1の半導体モジュール7の構成について図1~図3を用いて説明する。
図1は本開示の実施の形態1における半導体モジュール7の構成を示す斜視図であり、図2は本開示の実施の形態における半導体モジュール7の構成を示す断面図である。半導体モジュール7は、絶縁基板8と、第1導体部9と、第2導体部10と、第1半導体素子11と、第2半導体素子12と、第1バスバ13と、第2バスバ14と、出力バスバ15と、を含む。
第1導体部9および第2導体部10は、絶縁基板8の第1の方向D1(図2参照)の面8aに配置されている。第1半導体素子11は、第1導体部9の第1の方向D1の面9aに実装されている。第2半導体素子12は、第2導体部10の第1の方向D1の面10aに実装されている。そして、第2半導体素子12は第1半導体素子に対して、第2の方向D2に位置する。第1バスバ13には外部から正電位(第1の電位)または負電位(第2の電位)の一方が給電される(図示せず)。なお、本実施の形態では、後述するが、第1バスバ13には外部から正電位が供給される例を用いて説明する。そして、第1バスバ13の一方の端部(接続部13A)は、第1半導体素子11と第2半導体素子12との間の領域で第1導体部9の面9aに接続されるように配置されている。第2バスバ14は、第2半導体素子12の第1の方向D1における面12aに形成されているソース電極12Sに接続されている。そして、第2バスバ14には第1バスバ13に給電されている正電位または負電位の他方が給電される。つまり、第1バスバ13に給電される電位が正電位ならば、第2バスバ14に給電される電位は負電位であり、第1バスバ13に給電される電位が負電位ならば、第2バスバ14に給電される電位は正電位である。
出力バスバ15は、第1半導体素子11の面11a(図2における第1半導体素子11の上面)に形成されたソース電極11Sを、第2導体部10の面10a(図2における第2導体部10の上面)に接続する。第2導体部10は第2半導体素子12のドレイン電極12Dと導通しており、その結果、出力バスバ15は、第2半導体素子12のドレイン電極12Dを第1半導体素子11のソース電極11に電気的に接続している。
さらに出力バスバ15は、第1バスバ13の第1の方向の面(第1バスバ13の上面)を覆っている。つまり、第1の方向D1から見て、出力バスバ15は、第1バスバ13の第1導体部の少なくとも一部(接続部13A)と重なるように配置されている。第1の方向D1から見て、出力バスバ15と第1バスバ13が重なる領域では、出力バスバ15の方が第1バスバ13より第1の方向D1に位置する。
そして出力バスバ15は、外部から第1半導体素子11または第2半導体素子12へ給電された正電位または負電位を出力する。
以上の構成により、第1導体部9に接続された第1バスバ13(接続部13A)が、第1導体部9よりも出力バスバ15に近接して対向するように配置されている。このため、第1半導体素子11を通じて外部から給電された電力(正電位または負電位)が出力バスバ15を介して出力される際には、出力バスバ15と第1バスバ13との双方で生じる磁束が相殺され易くなる。よって、出力バスバ15と第1バスバ13との双方におけるインダクタンス成分の値が抑制される。さらに、第1バスバ13と出力バスバ15との間に生じる容量成分が得られ易くなる。上記の容量成分は、サージ電圧発生の要因となる第1バスバ13と出力バスバ15との双方におけるインダクタンス成分による影響が抑制される。結果として、第1半導体素子11および第2半導体素子12のスイッチング周波数が高くなった場合にも、瞬間的なインピーダンス上昇が抑えられ、サージ電圧の発生を抑制することができる。このため、高電圧が印加されることに伴う第1半導体素子11および第2半導体素子12の破壊や劣化が抑制される。
[半導体モジュール7の構成の詳細]
以下、半導体モジュール7の構成の詳細について図1、図2および図3を用いて説明する。図3は、本開示の半導体モジュール7の構成を示す回路ブロック概略図である。
以下、半導体モジュール7の構成の詳細について図1、図2および図3を用いて説明する。図3は、本開示の半導体モジュール7の構成を示す回路ブロック概略図である。
ここでは、まず半導体モジュール7の接続および動作に関して簡略化して説明する。図3は、半導体モジュール7の回路ブロック概要図であり、ここでは一例として第1半導体素子11のドレイン電極11Dが正電位に、第2半導体素子12のソース電極12Sが負電位に接続されている場合を図示している。また、ここでは概略図を示しているが、図3において第1半導体素子11を示している部分は、第1半導体素子11を含んだ回路ブロックであり、第2半導体素子12を示している部分は、第2半導体素子12を含んだ回路ブロックである。
図3に示すように、半導体モジュール7には、正電位(+V)と負電位(-V)とが外部から供給される。本実施例では、第1バスバ13へ正電位が供給されるが、正電位は第1バスバ13へ直接に供給されても、別要素として第1バスバ13へ接続して設けられた正電位端子(図示せず)に供給されてもよい。また、第2バスバ14には負電位が供給されるが、負電位は第2バスバ14へ直接に供給されても、別要素として第2バスバ14へ接続して設けられた負電位端子(図示せず)に供給されてもよい。
上側アームを構成する第1半導体素子11のドレイン電極11Dは第1バスバ13に第1導体部9を介して接続されている。また、上側アームを構成する第1半導体素子11のソース電極11Sは、下側アームを構成する第2半導体素子12のドレイン電極12Dに電気的に接続されている。図3においては、第1半導体素子11のソース電極11Sと第2半導体素子12のドレイン電極12Dの接続部を接続部16として示す。第2半導体素子12のソース電極12Sは第2バスバ14に接続されている。
図2に示す第2導体部10と出力バスバ15は、図3に示す第2導体部10と接続部16と出力バスバ15と出力部17とに相当する。図3では出力部17と出力バスバ15とを別要素として示しているが、出力バスバ15と出力部17は一体化されていてもよい。
また、第2導体部10と接続部16と出力バスバ15と出力部17とは同電位であるので、出力部17は第2導体部10に直接に接続されていてもよい。あるいは、出力部17は第2導体部10に一体化されて設けられていてもよい。
図3に示すように、第1半導体素子11および第2半導体素子12には、第1半導体素子11の駆動および第2半導体素子12の駆動を制御する制御部18が接続されている。なお、制御部18は半導体モジュール7に設けられていても、半導体モジュール7の外部に設けられていてもよい。制御部18は第1半導体素子11および第2半導体素子12に対し、第1半導体素子11および第2半導体素子12が交互にオン(接続)、オフ(遮断)するように制御を行う。制御部18による第1半導体素子11および第2半導体素子12に対する制御により、正電位(+V)と負電位(-V)とが交互に出力部17へ出力される。このように、半導体モジュール7は正電位および負電位の直流の電力を交流の電力に変換して、出力部17から交流の電力が出力される。
[半導体モジュール7の構造の変形例]
次に、半導体モジュール7の構造の別の例について、図2を参照しながら説明する。図2に示す半導体モジュール7では、第1導体部9と第2導体部10とは、絶縁基板8の面8a(第1の方向D1の面)に配置されている。そして、第1導体部9と第2導体部10とは、互いに第2の方向D2に間隔を空けて配置されている。図2では、第1導体部9と第2導体部10とは絶縁基板8の上面(面8a)に設けられている。しかしながら、第1の方向D1における絶縁基板8の厚みを第1導体部9および第2導体部10の厚みよりも大きくし、第1導体部9および第2導体部10が絶縁基板8に埋設するように構成してもよい。この構成では、第1導体部9および第2導体部10の上面の少なくとも一部が絶縁基板8から露出するように構成する。
次に、半導体モジュール7の構造の別の例について、図2を参照しながら説明する。図2に示す半導体モジュール7では、第1導体部9と第2導体部10とは、絶縁基板8の面8a(第1の方向D1の面)に配置されている。そして、第1導体部9と第2導体部10とは、互いに第2の方向D2に間隔を空けて配置されている。図2では、第1導体部9と第2導体部10とは絶縁基板8の上面(面8a)に設けられている。しかしながら、第1の方向D1における絶縁基板8の厚みを第1導体部9および第2導体部10の厚みよりも大きくし、第1導体部9および第2導体部10が絶縁基板8に埋設するように構成してもよい。この構成では、第1導体部9および第2導体部10の上面の少なくとも一部が絶縁基板8から露出するように構成する。
なお、第1導体部9および第2導体部10は、第1の方向D1における厚みが小さい層状の導体であってもよい。この構成では、絶縁基板8への伝熱性を向上させることができる。
さらには、第1導体部9および第2導体部10は、第1の方向D1における厚みが大きい板状やリードフレーム状、あるいは塊状であってもよい。この構成では、導電性や放熱性が向上する。
図2に示す通り、本開示の半導体モジュール7では、第1半導体素子11が第1導体部9の面9aに実装されている。図2には図示していないが、半田などの溶接により実装接合が行われている。また、第1半導体素子11における第1導体部9への実装面には、ドレイン電極11Dが設けられている。
また、図2に示す通り、第2半導体素子12が第2導体部10の面10aに実装されている。図2には図示していないが、実装には、半田などの溶接により実装接合が行われている。また、第2半導体素子12における第2導体部10への実装面には、ドレイン電極12Dが設けられている。
[第1バスバ13の構成の詳細]
第1バスバ13には半導体モジュール7の外部から正電位が給電されている(図3参照)。図2に示すように、第1バスバ13は、第1半導体素子11と第2半導体素子12との間の領域で第1導体部9面9aに接続されるように配置されている。第1バスバ13および第1半導体素子11は、第1導体部9の第1の方向D1に位置するように設けられ、第2半導体素子12は、第2導体部10の第1の方向D1に位置するように設けられている。第1バスバ13は、接続部13Aと引き出し部13Bとを含み、接続部13Aと引き出し部13Bは一体化された単一の導体からなる。少なくとも接続部13Aは、第1導体部9の面9aに配置されている。一方、引き出し部13Bは必ずしも第1導体部9の面9aに配置される必要はなく、正電位の供給に適した位置に配置されていればよく、端子に相当する形で引き出されていてもよい。また、第1バスバ13は、第1導体部9とは単一の導体によって設けられていてもよい。また、第1バスバ13は、第1導体部9の面9aに半田などの溶接により設けられていてもよい。
第1バスバ13には半導体モジュール7の外部から正電位が給電されている(図3参照)。図2に示すように、第1バスバ13は、第1半導体素子11と第2半導体素子12との間の領域で第1導体部9面9aに接続されるように配置されている。第1バスバ13および第1半導体素子11は、第1導体部9の第1の方向D1に位置するように設けられ、第2半導体素子12は、第2導体部10の第1の方向D1に位置するように設けられている。第1バスバ13は、接続部13Aと引き出し部13Bとを含み、接続部13Aと引き出し部13Bは一体化された単一の導体からなる。少なくとも接続部13Aは、第1導体部9の面9aに配置されている。一方、引き出し部13Bは必ずしも第1導体部9の面9aに配置される必要はなく、正電位の供給に適した位置に配置されていればよく、端子に相当する形で引き出されていてもよい。また、第1バスバ13は、第1導体部9とは単一の導体によって設けられていてもよい。また、第1バスバ13は、第1導体部9の面9aに半田などの溶接により設けられていてもよい。
[第2バスバ14の構成の詳細]
第2バスバ14は、第2半導体素子12に接続されている。第2半導体素子12の面12aにはソース電極12Sが設けられていて、第2バスバ14はソース電極12Sに電気的に接続されている。第2バスバ14とソース電極12Sとの接続には半田などの溶接による接合が行われている。第2バスバ14には半導体モジュール7の外部から負電位が供給されている。また、第2バスバ14の接続部14Aは、少なくとも出力バスバ15と第2の方向D2に対向し、かつ、第1の方向D1から見て、第2半導体素子12より第2の方向D2の反対方向に延伸する突出部14Cを有する(図2参照)。つまり、第1の方向D1から見て、第2バスバ14の接続部14Aの第2の方向D2の反対の方向の端部は、第2半導体素子12の第2の方向D2の反対の方向の端部より、出力バスバ15に接近している。
第2バスバ14は、第2半導体素子12に接続されている。第2半導体素子12の面12aにはソース電極12Sが設けられていて、第2バスバ14はソース電極12Sに電気的に接続されている。第2バスバ14とソース電極12Sとの接続には半田などの溶接による接合が行われている。第2バスバ14には半導体モジュール7の外部から負電位が供給されている。また、第2バスバ14の接続部14Aは、少なくとも出力バスバ15と第2の方向D2に対向し、かつ、第1の方向D1から見て、第2半導体素子12より第2の方向D2の反対方向に延伸する突出部14Cを有する(図2参照)。つまり、第1の方向D1から見て、第2バスバ14の接続部14Aの第2の方向D2の反対の方向の端部は、第2半導体素子12の第2の方向D2の反対の方向の端部より、出力バスバ15に接近している。
この構成により、第2バスバ14と出力バスバ15との間に生じる静電容量成分の値を大きくすることができる。
また、第2バスバ14と出力バスバ15との間に生じる静電容量成分の値を調節するために、第2バスバ14の接続部14Aの第2の方向D2の反対の方向の端部は、第1の方向D1から見て、第2半導体素子12の第2の方向D2の反対の方向の端部と一致した位置関係としてもよい。さらに、第2バスバ14の接続部14Aの第2の方向D2の反対の方向の端部は、第1の方向D1から見て、第2半導体素子12の第2の方向D2の反対の方向の端部よりも、出力バスバ15に離れた位置としていてもよい。
第1バスバ13と同様に、第2バスバ14は接続部14Aと引き出し部14Bを含み、接続部14Aは突出部14Cを含む。接続部14Aと引き出し部14Bは一体化された単一の導体からなる。引き出し部14Bは正電位の供給に適した位置に配置され、端子に相当する形で引き出されていてもよい。
[出力バスバ15の構成の詳細]
出力バスバ15は、第1半導体素子11と、第2導体部10の面10aとを接続している。出力バスバ15が第2導体部10に接続される位置は、第2半導体素子12と第1半導体素子11との間に位置する。言い換えると、出力バスバ15の一端は、第2導体部10の面10aに接続されている。第1半導体素子11はソース電極11Sを有し、第1半導体素子11の面11aにソース電極11Sが設けられている。出力バスバ15はソース電極11Sに接続されている。出力バスバ15とソース電極11Sとの接続には半田などの溶接による接合が行われている。また、出力バスバ15と第2導体部10ともまた、半田などの溶接による接合が行われている。
出力バスバ15は、第1半導体素子11と、第2導体部10の面10aとを接続している。出力バスバ15が第2導体部10に接続される位置は、第2半導体素子12と第1半導体素子11との間に位置する。言い換えると、出力バスバ15の一端は、第2導体部10の面10aに接続されている。第1半導体素子11はソース電極11Sを有し、第1半導体素子11の面11aにソース電極11Sが設けられている。出力バスバ15はソース電極11Sに接続されている。出力バスバ15とソース電極11Sとの接続には半田などの溶接による接合が行われている。また、出力バスバ15と第2導体部10ともまた、半田などの溶接による接合が行われている。
さらに出力バスバ15は、第1バスバ13の接続部13Aを覆っている。なお、出力バスバ15と第1バスバ13は接触していない。先にも述べたように、第1バスバ13の接続部13Aは、第1半導体素子11と第2半導体素子12との間に位置する。そのため、出力バスバ15は、第1半導体素子11と、第2導体部10の面10aとを接続する際、第1バスバ13の一部である接続部13Aを跨ぐことになる。
以上の説明からも明らかなように、第1導体部9に接続された第1バスバ13の接続部13Aが、第1導体部9の面9aに配置されている。第1の方向D1において、第1バスバ13の接続部13Aは、第1導体部9よりも出力バスバ15に近接するように配置される。この構成により、第1半導体素子11を通じて外部から給電された電力が出力バスバ15を介して出力側へと供給される際には、出力バスバ15と第1バスバ13との双方で生じる磁束が相殺され易くなり、出力バスバ15と第1バスバ13との双方におけるインダクタンス成分の値が抑制される。さらに、第1バスバ13と出力バスバ15との間に生じる容量成分が得られ易くなり、上記の容量成分はサージ電圧発生の要因となる第1バスバ13と出力バスバ15との双方におけるインダクタンス成分による影響が抑制される。結果として、第1半導体素子11および第2半導体素子12のスイッチング周波数が高くなった場合にも、サージ電圧の発生を抑制することができる。
また、図2に示すように第1バスバ13と第2バスバ14との間に出力バスバ15が存在することとなるため、第1バスバ13と出力バスバ15との間と、第2バスバ14と出力バスバ15との間との双方に静電容量を発生させることができる。したがって、双方の容量成分がサージ電圧発生の要因となる第1バスバ13と出力バスバ15とにおけるインダクタンス成分、および第2バスバ14と出力バスバ15とにおけるインダクタンス成分の双方による影響が抑制される。結果として、第1半導体素子11および第2半導体素子12のスイッチング周波数が高くなった場合に、サージ電圧の発生を抑制することができる。
第1バスバ13の第1の方向D1の厚みは、第1半導体素子11の第1の方向D1の厚みと同等、あるいは第1半導体素子11の厚みよりも薄い値であっても、静電容量を増大させることができる。したがって、第1導体部9の面9aのデッドスペースを活用することができるので、半導体モジュール7の第1の方向D1の厚み寸法を小さくすることができる。
(実施の形態2)
次に、本開示の実施の形態2の半導体モジュール7の構成について図4を用いて説明する。なお、図3を参照しながら説明した実施の形態1と同様の構成については同一の符号を付して、説明を省略する場合がある。
次に、本開示の実施の形態2の半導体モジュール7の構成について図4を用いて説明する。なお、図3を参照しながら説明した実施の形態1と同様の構成については同一の符号を付して、説明を省略する場合がある。
図4は、本開示の実施の形態2における半導体モジュール7の構成を示す断面図である。図4に示すように、第1バスバ13が、第1導体部9の端部9Eよりも第2半導体素子12へ向かって(第2の方向D2へ)延伸している。なお、第1バスバ13のうち、第1導体部9の端部9Eから第2半導体素子12へ向かって延伸している部分を特に『バスバ延伸部13C』と表す。ここで、第1導体部9の端部9Eは、第1導体部9が第2導体部10に対向する部分に相当する。
先にも述べたように、第1バスバ13の接続部13Aは第1導体部9の面9aに設けられている。つまり、第1バスバ13の接続部13Aは、第1半導体素子11と第2半導体素子12との間の領域に設けられている。よって、接続部13Aは、磁束の相殺および容量成分の増大に大きく寄与する。
したがって、バスバ延伸部13Cが設けられることによって、第1バスバ13と出力バスバ15との対向面積がさらに大きくなり、出力バスバ15と第1バスバ13との双方で生じる磁束は効率よく相殺され易くなり、出力バスバ15と第1バスバ13との双方におけるインダクタンス成分の値が大幅に抑制される。さらに、第1バスバ13と出力バスバ15との間に生じる容量成分も得られ易くなり、上記の容量成分はサージ電圧発生の要因となる第1バスバ13と出力バスバ15との双方におけるインダクタンス成分による影響が抑制される。結果として、第1半導体素子11および第2半導体素子12のスイッチング周波数が高くなった場合にも、サージ電圧の発生を抑制することができる。
(実施の形態3)
次に、本開示の実施の形態3の半導体モジュール7の構成について図5を用いて説明する。なお、図4を参照しながら説明した実施の形態2と同様の構成については同一の符号を付して、説明を省略する場合がある。
次に、本開示の実施の形態3の半導体モジュール7の構成について図5を用いて説明する。なお、図4を参照しながら説明した実施の形態2と同様の構成については同一の符号を付して、説明を省略する場合がある。
図5に示す本実施の形態における半導体モジュール7では、第1バスバ13が、バスバ鉤状部13Dをさらに有する。第1導体部9の端部9Eから第2半導体素子12の方向へ突出するように延伸したバスバ延伸部13Cの突出方向(第2の方向D2)の先端から、絶縁基板8の方向(第1の方向D1とは逆の方向)へと延伸したバスバ鉤状部13Dを有している。なお、バスバ鉤状部13Dは、バスバ延伸部13Cの先端からではなく、先端近傍から第1の方向D1とは逆の方向へ延伸していてもよい。
バスバ鉤状部13Dが設けられることにより、第1バスバ13と出力バスバ15との間に生じる容量成分が得られ易くなり、サージ電圧発生の要因となる第1バスバ13と出力バスバ15との双方におけるインダクタンス成分による影響が抑制される。結果として、第1半導体素子11および第2半導体素子12のスイッチング周波数が高くなった場合にも、サージ電圧の発生を抑制することができる。
なお、図5に示すように、絶縁基板8における第1導体部9と第2導体部が配置されている反対面(絶縁基板の図中の下面)には放熱体19が配置されてもよい。これにより、半導体モジュール7の放熱特性は向上する。この構成は、本実施の形態に限定されるものではなく、他の実施の形態に放熱体19を配置してもよい。
(実施の形態4)
次に、本開示の実施の形態4の半導体モジュール7の構成について図6を用いて説明する。なお、図1を参照しながら説明した実施の形態1と同様の構成については同一の符号を付して、説明を省略する場合がある。
次に、本開示の実施の形態4の半導体モジュール7の構成について図6を用いて説明する。なお、図1を参照しながら説明した実施の形態1と同様の構成については同一の符号を付して、説明を省略する場合がある。
また、図6に示すように、本実施の形態では、絶縁基板8の面8aと平行で、かつ、第1導体部9と第2導体部10とが対向する方向をX方向(または第2の方向D2)とし、絶縁基板8の面8aと平行で、第2バスバ14の接続部14Aが延伸する方向をY方向(または第3の方向D3)として説明する。なお、X方向とY方向とは直交している。
図6に示すように、第1導体部9と第2導体部10と第1バスバ13と第2バスバ14と出力バスバ15のそれぞれは、絶縁基板8の面8aと平行で、かつ、Y方向に延伸する矩形状部を有する。
言い換えると、第1導体部9と第2導体部10と第1バスバ13の接続部13Aと第2バスバ14の接続部14Aと出力バスバ15のそれぞれは、上面視で矩形状であり、矩形状部に相当する。また、第1導体部9と第2導体部10と第1バスバ13の接続部13Aと第2バスバ14の接続部14Aと出力バスバ15のそれぞれは、上面視でX方向(第2の方向D2)の寸法よりもY方向(第3の方向D3)の寸法が長い。
この構成では、半導体モジュール7の内部で流れる電流の方向であり、かつ、インダクタンス成分が長さと共に増大し易くなるX方向の長さに対する、第1バスバ13と第2バスバ14と出力バスバ15とによって容量成分が長さと共に増大し易くなるY方向の長さの比率が、図1に示した実施の形態1より大きい。図3を用いて説明すると、X方向の経路に相当するのは、正電位(+V)が供給される第1バスバ13から出力部17までの経路と、負電位(-V)が供給される第2バスバ14から出力部17までの経路に相当する。例えば、X方向の長さを変化させず、Y方向の長さだけを大きくすると、容量成分が増大する。このため、半導体モジュール7の内部で生じる容量成分が、同様に半導体モジュール7の内部で生じるインダクタンス成分による影響が抑制される。結果として、第1半導体素子11および第2半導体素子12のスイッチング周波数が高くなった場合にも、サージ電圧の発生を抑制することができる。
また、図6に示すように複数の第1半導体素子11が、Y方向(第3の方向D3)に並んで第1導体部9の面9aに実装されている。同様に複数の第2半導体素子12が、Y方向(第3の方向D3)に並んで第2導体部10の面10aに実装されている。先に述べたように、第1導体部9と第2導体部10と第1バスバ13の接続部13Aと第2バスバ14の接続部14Aと出力バスバ15とのそれぞれは、図6における上面視でY方向に延伸された矩形状である。このため、第1導体部9の面9aには複数の第1半導体素子11を列状に配置でき、第2導体部10の面10aには複数の第2半導体素子12を列状に配置できる。
複数の第1半導体素子11は並列に接続され、それぞれが同期してオン(接続)、オフ(遮断)するように制御部18によって制御される。同様に複数の第2半導体素子12は並列に接続され、それぞれが同期してオフ(遮断)、オン(接続)するように制御部18によって制御される。この構成により、半導体モジュール7は容易に大きな電力の出力が可能となる。また、複数の第1半導体素子11のそれぞれおよび複数の第2半導体素子12のそれぞれは、動作の負担が軽減される。また、複数の第1半導体素子11のそれぞれおよび複数の第2半導体素子12のそれぞれは、発熱源が分散配置される。その結果、半導体モジュール7の動作時における温度上昇が抑制される。
以上の実施の形態における説明では、図中での「上」、「下」などの方向を示す用語を用いているが、これらは図中における相対的な位置関係を示すために用いており、開示や開示内容が限定されるものではない。
また、先にも述べたように上述した実施の形態では、一例として第1バスバ13および第1半導体素子11が正電位に、第2バスバ14および第2半導体素子12が負電位に接続されている場合について説明しているが、第1バスバ13および第1半導体素子11が負電位に、第2バスバ14および第2半導体素子12が正電位に接続されてもよい。そして、第1バスバ13および第1半導体素子11が負電位に、第2バスバ14および第2半導体素子12が正電位に接続されている場合には、第1半導体素子11および第2半導体素子12のソース電極11S、12Sおよびドレイン電極11D、12Dの接続が上述した実施の形態とは反転していればよい。
なお、上述した実施の形態では、第1の電位を正電位とし、第2の電位を負電位として説明したが、必ずしも正電位および負電位である必要はない。異なる2つの電位であればよい。
(まとめ)
本開示の一態様の半導体モジュール7は、第1の方向D1に面8aを有する絶縁基板8と、第1の方向D1に面9aを有し、絶縁基板8の面8aに配置された第1導体部9と、第1の方向D1に面10aを有し、絶縁基板8の面8aに配置された第2導体部10と、第1導体部9の面9aに実装された第1半導体素子11と、第2導体部10の面10aに実装され、第1半導体素子11に対して第2の方向D2に位置する第2半導体素子12と、第1の方向D1から見た第1半導体素子11と第2半導体素子12との間の領域で第1導体部9の面9aに接続され、第1の電位(正電位)または第2の電位(負電位)の一方が供給される、第1バスバ13と、第2半導体素子12に接続され、正電位または負電位の他方が供給される第2バスバ14と、第1半導体素子11を第2導体部10の面10aに接続し、第1の方向D1から見た第1半導体素子11と第2半導体素子12との間の領域で第2導体部10の面10aに接続される、出力バスバ15と、を備える。第1の方向D1から見て、出力バスバ15は、第1バスバ13の少なくとも一部と重なるように配置され、第1の方向D1から見て、出力バスバ15と第1バスバ13とが重なる領域では、出力バスバ15の方が第1バスバ13より第1の方向D1に位置し、出力バスバ15は、第1半導体素子11または第2半導体素子12へ給電された第1の電位(正電位)または第2の電位(負電位)を出力する。
本開示の一態様の半導体モジュール7は、第1の方向D1に面8aを有する絶縁基板8と、第1の方向D1に面9aを有し、絶縁基板8の面8aに配置された第1導体部9と、第1の方向D1に面10aを有し、絶縁基板8の面8aに配置された第2導体部10と、第1導体部9の面9aに実装された第1半導体素子11と、第2導体部10の面10aに実装され、第1半導体素子11に対して第2の方向D2に位置する第2半導体素子12と、第1の方向D1から見た第1半導体素子11と第2半導体素子12との間の領域で第1導体部9の面9aに接続され、第1の電位(正電位)または第2の電位(負電位)の一方が供給される、第1バスバ13と、第2半導体素子12に接続され、正電位または負電位の他方が供給される第2バスバ14と、第1半導体素子11を第2導体部10の面10aに接続し、第1の方向D1から見た第1半導体素子11と第2半導体素子12との間の領域で第2導体部10の面10aに接続される、出力バスバ15と、を備える。第1の方向D1から見て、出力バスバ15は、第1バスバ13の少なくとも一部と重なるように配置され、第1の方向D1から見て、出力バスバ15と第1バスバ13とが重なる領域では、出力バスバ15の方が第1バスバ13より第1の方向D1に位置し、出力バスバ15は、第1半導体素子11または第2半導体素子12へ給電された第1の電位(正電位)または第2の電位(負電位)を出力する。
本開示の一態様の半導体モジュール7において、第1バスバ13は、第1の方向D1から見て第1導体部9の第2の方向D2における端部9Eより第2の方向D2に延伸するバスバ延伸部13Cをさらに有し、バスバ延伸部13Cは、出力バスバ15に対向してもよい。
本開示の一態様の半導体モジュール7において、第1バスバ13は、バスバ延伸部13Cから第1の方向D1とは反対の方向に延伸するバスバ鉤状部13Dをさらに有してもよい。
本開示の一態様の半導体モジュール7において、第1導体部9と第2導体部10と第1バスバ13と第2バスバ14と出力バスバ15のそれぞれは、第1の方向D1から見て、第2の方向D2より、第1の方向D1および第2の方向D2に垂直である第3の方向D3に長い矩形状部を有してもよい。
本開示の一態様の半導体モジュール7において、複数の第1半導体素子11は、第3の方向D3に並んで第1導体部9の面9aに実装され、複数の第2半導体素子12は、第3の方向D3に並んで第2導体部10の面10aに実装されていてもよい。
本開示の半導体モジュールは、サージ電圧の発生を抑制することができるという効果を有し、各種電子機器において有用である。
1 半導体モジュール
2 上アーム半導体
2D ドレイン電極
2S ソース電極
3 下アーム半導体
3D ドレイン電極
3S ソース電極
4 出力端子
5 リード
6 負電極端子
7 半導体モジュール
8 絶縁基板
8a 面
9 第1導体部
9a 面
9E 端部
10 第2導体部
10a 面
11 第1半導体素子
11a 面
11D ドレイン電極
11S ソース電極
12 第2半導体素子
12a 面
12D ドレイン電極
12S ソース電極
13 第1バスバ
13A 接続部
13B 引き出し部
13C バスバ延伸部
13D バスバ鉤状部
14 第2バスバ
14A 接続部
14B 引き出し部
14C 突出部
15 出力バスバ
16 接続部
17 出力部
18 制御部
19 放熱体
30 正電極端子
D1 第1の方向
D2 第2の方向
D3 第3の方向
2 上アーム半導体
2D ドレイン電極
2S ソース電極
3 下アーム半導体
3D ドレイン電極
3S ソース電極
4 出力端子
5 リード
6 負電極端子
7 半導体モジュール
8 絶縁基板
8a 面
9 第1導体部
9a 面
9E 端部
10 第2導体部
10a 面
11 第1半導体素子
11a 面
11D ドレイン電極
11S ソース電極
12 第2半導体素子
12a 面
12D ドレイン電極
12S ソース電極
13 第1バスバ
13A 接続部
13B 引き出し部
13C バスバ延伸部
13D バスバ鉤状部
14 第2バスバ
14A 接続部
14B 引き出し部
14C 突出部
15 出力バスバ
16 接続部
17 出力部
18 制御部
19 放熱体
30 正電極端子
D1 第1の方向
D2 第2の方向
D3 第3の方向
Claims (5)
- 第1の方向に面を有する絶縁基板と、
前記第1の方向に面を有し、前記絶縁基板の前記面に配置された第1導体部と、
前記第1の方向に面を有し、前記絶縁基板の前記面に配置された第2導体部と、
前記第1導体部の前記面に実装された第1半導体素子と、
前記第2導体部の前記面に実装され、前記第1半導体素子に対して第2の方向に位置する第2半導体素子と、
前記第1の方向から見た前記第1半導体素子と前記第2半導体素子との間の領域で前記第1導体部の前記面に接続され、第1の電位または第2の電位の一方が供給される、第1バスバと、
前記第2半導体素子に接続され、前記第1の電位または前記第2の電位の他方が供給される第2バスバと、
前記第1半導体素子を前記第2導体部の前記面に接続し、前記第1の方向から見た前記第1半導体素子と前記第2半導体素子との間の前記領域で前記第2導体部の前記面に接続される、出力バスバと、
を備え、
前記第1の方向から見て、前記出力バスバは、前記第1バスバの少なくとも一部と重なるように配置され、
前記第1の方向から見て、前記出力バスバと前記第1バスバとが重なる領域では、前記出力バスバの方が前記第1バスバより前記第1の方向に位置し、
前記出力バスバは、前記第1半導体素子または前記第2半導体素子へ給電された前記第1の電位または前記第2の電位を出力する
半導体モジュール。 - 前記第1バスバは、前記第1の方向から見て前記第1導体部の前記第2の方向における端部より前記第2の方向に延伸するバスバ延伸部をさらに有し、
前記バスバ延伸部は、前記出力バスバに対向する、
請求項1に記載の半導体モジュール。 - 前記第1バスバは、前記バスバ延伸部から前記第1の方向とは反対の方向に延伸するバスバ鉤状部をさらに有する、
請求項2に記載の半導体モジュール。 - 前記第1導体部と前記第2導体部と前記第1バスバと前記第2バスバと前記出力バスバのそれぞれは、前記第1の方向から見て、前記第2の方向より、前記第1の方向および前記第2の方向に垂直である第3の方向に長い矩形状部を有する、
請求項1に記載の半導体モジュール。 - 前記第1半導体素子は、複数の第1半導体素子の1つであり、
前記第2半導体素子は、複数の第2半導体素子の1つであり、
前記複数の第1半導体素子は、前記第3の方向に並んで前記第1導体部の前記面に実装され、
前記複数の第2半導体素子は、前記第3の方向に並んで前記第2導体部の前記面に実装される、
請求項4に記載の半導体モジュール。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201980020839.2A CN111919295A (zh) | 2018-03-26 | 2019-02-08 | 半导体组件 |
US16/968,772 US20210013183A1 (en) | 2018-03-26 | 2019-02-08 | Semiconductor module |
EP19778231.1A EP3780099A4 (en) | 2018-03-26 | 2019-02-08 | SEMICONDUCTOR MODULE |
JP2020510372A JPWO2019187700A1 (ja) | 2018-03-26 | 2019-02-08 | 半導体モジュール |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018-057382 | 2018-03-26 | ||
JP2018057382 | 2018-03-26 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2019187700A1 true WO2019187700A1 (ja) | 2019-10-03 |
Family
ID=68058783
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2019/004715 WO2019187700A1 (ja) | 2018-03-26 | 2019-02-08 | 半導体モジュール |
Country Status (5)
Country | Link |
---|---|
US (1) | US20210013183A1 (ja) |
EP (1) | EP3780099A4 (ja) |
JP (1) | JPWO2019187700A1 (ja) |
CN (1) | CN111919295A (ja) |
WO (1) | WO2019187700A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022030244A1 (ja) * | 2020-08-05 | 2022-02-10 | ローム株式会社 | 半導体装置 |
WO2023017708A1 (ja) * | 2021-08-10 | 2023-02-16 | ローム株式会社 | 半導体装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007173703A (ja) * | 2005-12-26 | 2007-07-05 | Mitsubishi Electric Corp | 半導体装置 |
JP2011108817A (ja) * | 2009-11-17 | 2011-06-02 | Nippon Inter Electronics Corp | パワー半導体モジュール |
WO2014208450A1 (ja) * | 2013-06-24 | 2014-12-31 | 日産自動車株式会社 | 電力変換装置 |
JP2015035627A (ja) * | 2009-05-14 | 2015-02-19 | ローム株式会社 | 半導体装置 |
WO2016002385A1 (ja) | 2014-07-03 | 2016-01-07 | 日産自動車株式会社 | ハーフブリッジパワー半導体モジュール及びその製造方法 |
JP2017085896A (ja) * | 2017-02-21 | 2017-05-18 | 株式会社日立製作所 | 3レベル電力変換装置 |
WO2017169134A1 (ja) * | 2016-03-30 | 2017-10-05 | 三菱電機株式会社 | パワーモジュール及びその製造方法並びにパワーエレクトロニクス機器及びその製造方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4277169B2 (ja) * | 2003-01-06 | 2009-06-10 | 富士電機デバイステクノロジー株式会社 | 電力用半導体モジュール |
JP6179490B2 (ja) * | 2014-09-05 | 2017-08-16 | トヨタ自動車株式会社 | パワーモジュール |
WO2017175686A1 (ja) * | 2016-04-04 | 2017-10-12 | ローム株式会社 | パワーモジュールおよびその製造方法 |
-
2019
- 2019-02-08 US US16/968,772 patent/US20210013183A1/en not_active Abandoned
- 2019-02-08 CN CN201980020839.2A patent/CN111919295A/zh active Pending
- 2019-02-08 JP JP2020510372A patent/JPWO2019187700A1/ja active Pending
- 2019-02-08 WO PCT/JP2019/004715 patent/WO2019187700A1/ja unknown
- 2019-02-08 EP EP19778231.1A patent/EP3780099A4/en not_active Withdrawn
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007173703A (ja) * | 2005-12-26 | 2007-07-05 | Mitsubishi Electric Corp | 半導体装置 |
JP2015035627A (ja) * | 2009-05-14 | 2015-02-19 | ローム株式会社 | 半導体装置 |
JP2011108817A (ja) * | 2009-11-17 | 2011-06-02 | Nippon Inter Electronics Corp | パワー半導体モジュール |
WO2014208450A1 (ja) * | 2013-06-24 | 2014-12-31 | 日産自動車株式会社 | 電力変換装置 |
WO2016002385A1 (ja) | 2014-07-03 | 2016-01-07 | 日産自動車株式会社 | ハーフブリッジパワー半導体モジュール及びその製造方法 |
WO2017169134A1 (ja) * | 2016-03-30 | 2017-10-05 | 三菱電機株式会社 | パワーモジュール及びその製造方法並びにパワーエレクトロニクス機器及びその製造方法 |
JP2017085896A (ja) * | 2017-02-21 | 2017-05-18 | 株式会社日立製作所 | 3レベル電力変換装置 |
Non-Patent Citations (1)
Title |
---|
See also references of EP3780099A4 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022030244A1 (ja) * | 2020-08-05 | 2022-02-10 | ローム株式会社 | 半導体装置 |
WO2023017708A1 (ja) * | 2021-08-10 | 2023-02-16 | ローム株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
EP3780099A4 (en) | 2021-05-12 |
EP3780099A1 (en) | 2021-02-17 |
CN111919295A (zh) | 2020-11-10 |
US20210013183A1 (en) | 2021-01-14 |
JPWO2019187700A1 (ja) | 2021-02-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11545419B2 (en) | Semiconductor package having an additional material with a comparative tracking index (CTI) higher than that of encapsulant resin material formed between two terminals | |
JP6160780B2 (ja) | 3レベル電力変換装置 | |
CN105957859B (zh) | 半导体功率组件及使用其的电力转换装置 | |
US9871465B2 (en) | Semiconductor device including positive, negative and intermediate potential conductor plates | |
JP6056971B2 (ja) | 電力変換装置 | |
JP6394489B2 (ja) | 半導体装置 | |
JP4640213B2 (ja) | 電力半導体装置及びそれを使用したインバータブリッジモジュール | |
JP6288769B2 (ja) | 半導体パワーモジュール、電力変換装置、およびこれを用いた移動体 | |
US10027094B2 (en) | Power module, power converter and drive arrangement with a power module | |
JP2017011056A (ja) | コンデンサモジュール | |
WO2017199723A1 (ja) | 半導体装置 | |
WO2019187700A1 (ja) | 半導体モジュール | |
JP6528385B2 (ja) | 電力変換装置 | |
JP2015073376A (ja) | 電力変換装置 | |
WO2018190184A1 (ja) | 電力変換装置 | |
US20190324058A1 (en) | Current measuring device | |
JP6355099B2 (ja) | コンデンサーモジュール | |
JP4479365B2 (ja) | 半導体装置 | |
JP5989533B2 (ja) | コンデンサ | |
JP5491894B2 (ja) | 半導体リレー | |
JP6236553B1 (ja) | 半導体装置 | |
JP2006303050A (ja) | コンデンサユニット | |
JP2008054495A (ja) | 電流印加されたパワー回路のための低インダクタンスのパワー半導体モジュール | |
CN108233730B (zh) | 双面冷却功率模块的输入端子 | |
CN116711203A (zh) | 功率转换装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 19778231 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2020510372 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
ENP | Entry into the national phase |
Ref document number: 2019778231 Country of ref document: EP Effective date: 20201026 |