WO2019156420A1 - 전도성 금속 구조체를 이용한 반도체 패키지 - Google Patents

전도성 금속 구조체를 이용한 반도체 패키지 Download PDF

Info

Publication number
WO2019156420A1
WO2019156420A1 PCT/KR2019/001322 KR2019001322W WO2019156420A1 WO 2019156420 A1 WO2019156420 A1 WO 2019156420A1 KR 2019001322 W KR2019001322 W KR 2019001322W WO 2019156420 A1 WO2019156420 A1 WO 2019156420A1
Authority
WO
WIPO (PCT)
Prior art keywords
aluminum
conductive metal
weight
aluminum pad
metal structure
Prior art date
Application number
PCT/KR2019/001322
Other languages
English (en)
French (fr)
Inventor
최윤화
최순성
Original Assignee
제엠제코(주)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020190009219A external-priority patent/KR102134718B1/ko
Application filed by 제엠제코(주) filed Critical 제엠제코(주)
Priority to US16/772,800 priority Critical patent/US20210166997A1/en
Publication of WO2019156420A1 publication Critical patent/WO2019156420A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/40Mountings or securing means for detachable cooling or heating arrangements ; fixed by friction, plugs or springs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73221Strap and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the present invention relates to a semiconductor package using a conductive metal structure, and can be electrically connected to the semiconductor chip and the lead frame lead by using a conductive metal structure in the form of clips or pillars, but effectively the portion where the semiconductor chip and the metal structure are bonded.
  • the present invention relates to a semiconductor package using a conductive metal structure capable of improving productivity and improving durability and electrical connection characteristics.
  • a semiconductor package includes a semiconductor chip, a lead frame (or a substrate), and a package body, and the semiconductor chip is attached on a pad of the lead frame, and the lead of the lead frame is electrically connected by bonding a metal wire.
  • the stack package using the conventional metal wire is slow because the electrical signal exchange is made through the metal wire, and a large number of wires are used to cause electrical deterioration of each chip.
  • an additional area is required for the substrate to form a metal wire, thereby increasing the size of the package, and a gap (gap) for wire bonding is required for the bonding pads of each chip, thereby unnecessarily increasing the overall height of the package. there was.
  • Patent No. 1208332, Utility Model No. 0482370, Patent No. 1669902, and Patent No. 1612332 disclosed by the present inventors use a metal clip structure to provide better electrical connection than a conventional semiconductor package using a metal wire. Performance and heat dissipation are easy, thermal stability is improved, and an efficient package structure is provided.
  • Patent Publication No. 10-2017-0086828 (Clip Bonding Semiconductor Chip Package Using Metal Bump) discloses a configuration in which metal bumps are formed on a bonding pad of a semiconductor chip and a clip is bonded thereto.
  • the productivity of the metal bump on the bonding pad has to be reduced due to a process such as wire melting, sputtering, electroplating, screen printing, and the material of the metal bump is easy to solder.
  • the metal bumps and the bonding pads are made of a single copper (Cu) or gold (Au) material, the bond strength decreases due to different thermal expansion coefficients, and the electrical connection characteristics are poor.
  • the present invention has been made in order to solve the above problems, the production cost by directly soldering the conductive metal structure to the metal pad provided for bonding on top of the semiconductor chip without using a separate metal material, such as conventional metal bumps And to provide a semiconductor package using a conductive metal structure that can significantly reduce the manufacturing process and increase the bonding force between the clip and the semiconductor chip.
  • the present invention in order to achieve the above object, a semiconductor chip; An aluminum pad formed on an upper portion of the semiconductor chip; and a conductive metal structure bonded to the aluminum pad by a solder-based second adhesive layer, wherein the second adhesive layer is in a lower predetermined region corresponding to a portion close to the aluminum pad. It provides a semiconductor package using a conductive metal structure, characterized in that the intermetallic compound (IMC) is configured in a distributed form.
  • IMC intermetallic compound
  • the intermetallic compound of the second adhesive layer includes aluminum (Al), and the aluminum may occupy 0.5 to 30 parts by weight based on 100 parts by weight of the total intermetallic compound.
  • the second adhesive layer is soldered with solder containing tin
  • total weight of the solder is 0.5 to 30 parts by weight of aluminum based on 100 parts by weight of the total intermetallic compound.
  • the intermetallic compound may be distributed and distributed in an area within 30 ⁇ m of the height of the aluminum pad.
  • the maximum height of the IMC is 30 ⁇ m.
  • the aluminum occupies 0.5 to 30 parts by weight based on 100 parts by weight of the total intermetallic compound.
  • the intermetallic compound may be densely distributed in an area within 20 ⁇ m of the height of the aluminum pad.
  • the thickness D of the aluminum pad before adhesion by the second adhesive layer is M1 ⁇ D ⁇ M2
  • the thickness D1 of the aluminum pad after adhesion by the second adhesive layer is 0 ⁇ D1 ⁇ (2/3) ⁇ M2 Can be.
  • the thickness D1 of the aluminum pad may be 0 ⁇ D1 ⁇ 4 um.
  • the conductive metal structure may be a clip structure, one end of which is bonded to the aluminum pad.
  • the conductive metal structure is a pillar structure in which one side is bonded to the aluminum pad, and the other side of the pillar structure may be connected to a substrate.
  • the present invention is a lead frame consisting of a pad and a lead, a semiconductor chip attached to the upper portion of the pad of the lead frame, an aluminum pad formed on the upper portion of the semiconductor chip, one side is bonded to the aluminum pad and the other side is a lead
  • the joining part of the lead frame is formed by solder or epoxy resin-based first adhesive layer.
  • the clip structure is directly bonded to the joint portion of the aluminum pad and the clip structure by a solder-based second adhesive layer, wherein the second adhesive layer has an intermetallic compound distributed in a predetermined lower region corresponding to a portion close to the aluminum pad. It is characterized in that it is configured in the form.
  • the present invention is a lead frame consisting of a pad and a lead, a first semiconductor chip attached to an upper portion of the pad of the lead frame, a first aluminum pad and the first aluminum pad formed on the first semiconductor chip
  • a first clip structure joined to one side of the lead frame and joined to a lead of a lead frame, a second semiconductor chip attached to an upper portion of the first clip structure, a second aluminum pad formed on an upper portion of the second semiconductor chip, and
  • a second clip structure having one side bonded to the second aluminum pad and the other side bonded to a lead of the lead frame, and an encapsulation formed by molding the first and second semiconductor chips and the first and second clip structures by molding.
  • the bonding portion of the lead frame, the first clip structure and the bonding portion of the second semiconductor chip is bonded by a solder or epoxy resin-based first adhesive layer, the first and second aluminum pads
  • the first and second clip structures are directly bonded to the joint portions of the first and second clip structures by a solder-based second adhesive layer, and the second adhesive layer is a lower predetermined region corresponding to the portions adjacent to the first and second aluminum pads, respectively. It is characterized in that the intermetallic compound in a distributed form.
  • the present invention the lower substrate and the upper substrate having a metal pattern formed in a form facing each other at the position spaced apart from the lower and upper, a semiconductor chip bonded to the upper portion of the lower substrate, and the upper portion of the semiconductor chip
  • the encapsulant is formed in a form surrounding the first and second pillar structures by molding.
  • the encapsulation member is bonded to the joint portion of the lower substrate by a first adhesive layer of solder or epoxy resin, and the aluminum pad and the first pillar.
  • the clip structure is directly bonded to the joint part of the structure by a solder-based second adhesive layer, and the second adhesive layer corresponds to a portion close to the aluminum pad. Is characterized in that the intermetallic compound is distributed in the predetermined region below.
  • the present invention is manufactured by bonding a conductive metal structure in the form of a clip or a column to the aluminum pad formed on the semiconductor chip, by soldering directly on the aluminum pad without forming a separate metal bump on the surface of the aluminum pad as in the prior art.
  • the productivity is reduced by reducing the process, and the structural problems caused by the use of metal bumps are solved, thereby improving durability and electrical connection characteristics.
  • FIG. 1 illustrates a first embodiment of a semiconductor package according to the present invention.
  • FIG. 2 is a view showing the configuration of a second adhesive layer of the present invention
  • 3A is an enlarged photograph of an embodiment in which an intermetallic compound is distributed when the second adhesive layer of the present invention contains tin as a main component;
  • Figure 3b is an enlarged photograph of the form in which the intermetallic compound is distributed when the second adhesive layer of the present invention contains lead as a main component
  • FIG. 4 is a view showing an embodiment in which an aluminum metal layer is further formed below the clip structure according to the present invention.
  • FIG. 5 illustrates a second embodiment of a semiconductor package according to the present invention.
  • FIG. 6 is a view showing a third embodiment of a semiconductor package according to the present invention.
  • FIG. 1 is a cross-sectional view showing a first embodiment of the present invention, the configuration of which is a lead frame 100 composed of a pad 110 and a lead 120 and the lead frame 100 as shown in FIG.
  • One side is bonded to the semiconductor chip 200 attached to the pad 110 of the upper surface, the aluminum pad 300 formed on the semiconductor chip 200 and the aluminum pad 300, and the other side is a lead frame (
  • the clip structure 400 is bonded to the lead 120 of the 100, and the encapsulant 500 is formed in a form surrounding the semiconductor chip 200 and the clip structure 400 by molding;
  • the joint part of the lead frame 100 is bonded by a solder or epoxy resin-based first adhesive layer 600, and the joint part of the aluminum pad 300 and the clip structure 400 is a solder-based second adhesive layer (
  • the clip structure 400 is directly bonded by the 700, and the second adhesive layer 700 is formed in a form in which the intermetallic compound 710 is distributed in a lower predetermined region corresponding to a portion close to the aluminum pad 300. It is characterized by.
  • a feature of the present invention is to form the metal pad 300 by soldering directly on the aluminum pad 300, without forming a separate metal bump for the bonding of the aluminum pad 300 and the clip structure 400, thereby improving productivity It will be possible to solve the structural problems caused by the use of metal bumps.
  • the first embodiment shows an example in which one clip structure 400 is coupled, and the clip structure 400 is connected to a lead 120 located at one side, and the lead 120 at the opposite side is a bonding wire (BW). Is electrically connected by.
  • BW bonding wire
  • the lead frame 100 of the first embodiment is composed of a pad 110 on which the semiconductor chip 200 is placed and a lead 120 which is electrically connected to the semiconductor chip 200. It is possible to apply any number of changes to the substrate formed with a metal pattern.
  • the aluminum pad 300 is formed on the semiconductor chip 200.
  • the aluminum pad 300 is formed to have a predetermined thickness because the clip structure 400 cannot be directly bonded to the semiconductor chip 200 manufactured for wire bonding. . Calling the aluminum pad 300 does not mean that the aluminum does not occupy the total weight of the pad, and considering that inevitable impurities are contained, it is appropriate to consider that the aluminum occupies 95 parts by weight or more of the entire pad.
  • the aluminum pad 300 is preferably formed to a thickness of 1 to 6 ⁇ m (micrometer) to form an optimized intermetallic compound (IMC) 710.
  • the thickness of the aluminum pad 300 refers to the thickness before bonding of the clip structure 400. When the aluminum pad 300 is soldered to the second adhesive layer 700, the aluminum pad 300 is melted to form an intermetallic compound 710. Since the thickness of the aluminum pad 300 is to be reduced to 0 to 4 ⁇ m (micrometer) than before.
  • a detailed correlation of the thickness of the aluminum pad 300 is as follows.
  • the soldering joint is conducted efficiently when the range for the thickness D1 (after soldering) is 0 ⁇ D1 ⁇ (2/3) ⁇ M2.
  • the value 0 means a state in which the thickness of the aluminum pad is completely melted
  • (2/3) ⁇ M2 is a range that is maximally soluble when the thickness of the aluminum pad is thickest within the corresponding range.
  • the range for the thickness D1 (after soldering) is such that 0 ⁇ D1 ⁇ 4.
  • the clip structure 400 is a metal structure for electrical connection with the lead 120 of the semiconductor chip 200 and the lead frame 100, and is made of a single metal mainly composed of copper (Cu) or copper (Cu). Impurities added to change properties include silicon (Si), nickel (Ni), phosphorus (P), zinc (Zn), iron (Fe), lead (Pb), manganese (Mn), tin (Sn), and chromium (Cr) or the like may be composed of some mixed metal mixture.
  • the adhesive layer of the present invention may be made of two kinds. That is, the first adhesive layer 600 is applied to the joint portion of the lead frame 100, and the second adhesive layer 700 is applied to the joint portion of the aluminum pad 300 and the clip structure 400.
  • the first adhesive layer 600 is a solder or epoxy resin-based conductive adhesive is used, if there is an electrical connection is not limited depending on the type of adhesive.
  • the second adhesive layer 700 may be a solder-based adhesive only, and the reason why the epoxy resin-based conductive adhesive cannot be applied is that the intermetallic compound 710 may not be produced during the bonding process. Therefore, the intermetallic compound 710 as shown in FIGS. 2 to 3 is formed only on the second adhesive layer 700.
  • the intermetallic compound 710 is configured to be distributed in a lower predetermined region corresponding to the portion X adjacent to the aluminum pad 300 in the second adhesive layer 700, and is formed at a temperature higher than a specific temperature in the soldering process. A portion of the pad 300 is melted, and the metal material released is a compound formed by an interfacial reaction with a metal component in the solder.
  • the intermetallic compound 710 may include some materials corresponding to the metal components of the solder, but the present invention is characterized in that a certain amount of aluminum (Al) is included.
  • the intermetallic compound 710 including aluminum distributed in the second adhesive layer 700 has similar metal properties to that of the aluminum pad 300, so that the structural stress due to the coefficient of thermal expansion is low and durability and electrical connection characteristics are reduced. It can be improved.
  • the inventors when soldering the aluminum pad 300 and the clip structure 400, when soldering the second adhesive layer with a solder containing tin, if the weight of the tin is 80 parts by weight or more of the total weight of the solder, all metal It was confirmed that aluminum occupied 0.5 to 30 parts by weight based on 100 parts by weight of the liver compound.
  • the intermetallic compound 710 is dispersed and distributed in an area within a height of about 30 ⁇ m based on the boundary surface of the aluminum pad.
  • the maximum height of the IMC is 30 ⁇ m or less, which is balanced, properly distributed, and excellent in bonding strength.
  • the proportion of aluminum in the intermetallic compound 710 is preferably 0.5 to 30 parts by weight based on 100 parts by weight of the total intermetallic compound 710.
  • the proportion of aluminum in the intermetallic compound 710 is preferably 0.5 to 30 parts by weight based on 100 parts by weight of the total intermetallic compound 710.
  • the present invention further comprises a molten accelerator in the second adhesive layer 700 in order to configure the aluminum component of the intermetallic compound 710 as described above to facilitate the soldering.
  • Preferred examples of the molten accelerator may include a certain amount of antimony (Sb), the antimony (Sb) is to effectively melt the aluminum pad 300 in the soldering conditions of 200 ⁇ 300 °C to include the aluminum component in the intermetallic compound 710 To make it possible.
  • the present invention further includes a melting accelerator capable of promoting melting of the aluminum pad 300 in the second adhesive layer 700, thereby directly bonding the clip structure 400 without using a separate metal bump.
  • the aluminum contained in the intermetallic compound 710 has an advantage of excellent bonding characteristics.
  • Figure 4 shows another embodiment of the clip structure 400 according to the present invention, the lower portion of the clip structure 400 made of a copper (Cu) material, that is, in contact with the second adhesive layer 700
  • Cu copper
  • FIG. 5 is a diagram illustrating a second embodiment of a semiconductor package according to the present invention, in which two semiconductor chips 200 and two clip structures 400 are stacked and connected.
  • the lead frame 100 including the pad 110 and the lead 120 and the first semiconductor chip attached to the upper portion of the pad 110 of the lead frame 100.
  • One side of the lead 210 and the first aluminum pad 310 formed on the first semiconductor chip 210 and the first aluminum pad 310 are joined to the lead 120 of the lead frame 100.
  • a first clip structure 410 bonded to the second semiconductor layer, a second semiconductor chip 220 attached to an upper portion of the first clip structure 410, and a second aluminum formed on the second semiconductor chip 220.
  • the joint part of the lead frame 100 and the joint part of the first clip structure 410 and the second semiconductor chip 220 are bonded by a solder or epoxy resin-based first adhesive layer 600 and the first and second parts.
  • the first and second clip structures 410 and 420 are joined to the aluminum pads 310 and 320 by the solder-based second adhesive layer 700 at the junction between the first and second clip structures 410 and 420.
  • the second adhesive layer 700 is formed in such a way that the intermetallic compound 710 is distributed in the lower predetermined region corresponding to the portions adjacent to the first and second aluminum pads 310 and 320, respectively. It is characterized by.
  • the second embodiment includes aluminum (Al) in the intermetallic compound 710 of the second adhesive layer 700.
  • Al aluminum
  • the characteristics of the second adhesive layer 700 are equally applied to not only the first and second embodiments but also to the third embodiment to be described later, and the characteristics according to the thickness of the aluminum pad 300 are also the second and third embodiments.
  • Naturally applied to the embodiment is natural, so repeated description will be omitted.
  • FIG. 6 is a view showing a second embodiment of the semiconductor package according to the present invention, showing a configuration in which electrical connection is made through a metal structure in the form of a column rather than a metal structure in the form of a clip.
  • the third embodiment the lower substrate 150 and the upper substrate 160 and the lower substrate 150, the metal pattern is formed in a form facing each other at the position spaced apart from the lower and upper, respectively, and the lower substrate 150
  • the first pillar connected to the upper substrate 160 is bonded to the semiconductor chip 200, the aluminum pad 300 formed on the semiconductor chip 200, and the aluminum pad 300 is bonded to the upper portion of the A second pillar structure 420a bonded to the structure 410a, the metal pattern of the lower substrate 150 and connected to the metal pattern of the upper substrate 160, the semiconductor chip 200, and the first and second pillars.
  • Consists of a structure (410a, 420a) encapsulation member 500 is formed in a form surrounding the molding by molding,
  • the bonding portion of the lower substrate 150 is bonded by a solder or epoxy resin-based first adhesive layer 600, and the bonding portion of the aluminum pad 300 and the first pillar structure 410a has a solder-based second portion.
  • the first pillar structure 410a is directly bonded by the adhesive layer 700, and the second adhesive layer 700 has an intermetallic compound 710 distributed in a lower predetermined region corresponding to a portion close to the aluminum pad 300. Characterized in that form.
  • the first column structure 410a and the second column structure 420a are preferably made of a metal containing copper (Cu) as a main component, similarly to the clip structures 400 of the first and second embodiments described above.
  • the lower portion is formed of the aluminum metal layer 450 and the upper portion is formed of the copper layer, and may be formed of different kinds of metal bonds.
  • the bonding force may be increased by making the same metal properties as the aluminum layer of the first pillar structure 410a and the aluminum pad 300 disposed thereunder. .

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)

Abstract

본 발명은 전도성 금속 구조체를 이용한 반도체 패키지에 관한 것으로, 클립 또는 기둥형태의 전도성 금속 구조체를 이용하여 반도체 칩과 리드프레임 리드와 전기적 연결이 이루어질 수 있도록 하되 반도체 칩과 금속 구조체가 접합되는 부분을 효율적으로 개선하여 생산성을 높이고, 내구성 및 전기적 연결 특성을 향상시킬 수 있는 전도성 금속 구조체를 이용한 반도체 패키지에 관한 것이다. 즉, 본 발명은 반도체 칩; 상기 반도체 칩의 상부에 형성되는 알루미늄 패드;와 솔더 계열의 제2접착층에 의해 상기 알루미늄 패드와 접합되는 전도성 금속 구조체를 포함하며, 상기 제2접착층은 알루미늄 패드와 근접한 부분에 해당하는 하부 일정영역에 금속간 화합물(IMC)이 분포된 형태로 구성되는 것을 특징으로 한다.

Description

전도성 금속 구조체를 이용한 반도체 패키지
본 발명은 전도성 금속 구조체를 이용한 반도체 패키지에 관한 것으로, 클립 또는 기둥형태의 전도성 금속 구조체를 이용하여 반도체 칩과 리드프레임 리드와 전기적 연결이 이루어질 수 있도록 하되 반도체 칩과 금속 구조체가 접합되는 부분을 효율적으로 개선하여 생산성을 높이고, 내구성 및 전기적 연결 특성을 향상시킬 수 있는 전도성 금속 구조체를 이용한 반도체 패키지에 관한 것이다.
일반적으로 반도체 패키지는 반도체 칩, 리드 프레임(또는 기판), 패키지 몸체를 포함하여 구성되며, 반도체 칩은 리드 프레임의 패드 상에 부착되고, 리드 프레임의 리드와는 금속 와이어를 본딩하여 전기적으로 연결된다.
그러나 종래의 금속 와이어를 이용한 스택 패키지는 금속 와이어를 통하여 전기적인 신호 교환이 이루어지므로 속도가 느리고, 많은 수의 와이어가 사용되어 각 칩에 전기적 특성 열화가 발생한다. 또한, 금속 와이어를 형성하기 위해 기판에 추가 면적이 요구되어 패키지의 크기가 증가하고, 각 칩의 본딩 패드에 와이어 본딩을 하기 위한 갭(Gap)이 요구되므로 패키지의 전체 높이가 불필요하게 높아지는 문제점이 있었다.
따라서, 본 발명자에 의해 개시된 특허 제1208332호, 실용신안 제0482370호, 특허 제1669902호, 특허 제1631232호에는 금속의 클립(clip) 구조체를 이용하여 종래의 금속 와이어를 이용한 반도체 패키지보다 우수한 전기적 연결 성능과 열방출이 용이하고 열적 안정성을 좋게 하고, 효율적인 패키지 구조를 제공하였다.
특히, 공개특허 제10-2017-0086828호(메탈범프를 이용한 클립 본딩 반도체 칩 패키지)에는 반도체 칩의 본딩패드 상에 메탈범프를 돌출형성하고 그 위에 클립을 접합하는 구성이 개시되어 있다. 그러나 상기 선행기술의 경우, 본딩패드의 위에 메탈범프를 구성함에 있어 와이어 용융, 스퍼터링, 전기 도금, 스크린 프린팅과 같은 공정을 거쳐야 하기 때문에 생산성이 떨어지는 문제점이 있었으며, 상기 메탈범프의 재질은 솔더링에 용이한 구리(Cu) 또는 골드(Au)의 재질로 이루어지기 때문에 메탈범프와 본딩패드는 서로 다른 열팽창계수로 인해 결합력이 저하되고 전기적 연결특성이 좋지 못한 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로, 종래의 메탈범프와 같은 별도의 금속재료를 사용하지 않고 반도체 칩의 상단에 본딩을 위해 마련된 금속패드에 전도성 금속 구조체를 직접 솔더링하여 생산비용 및 제조공정을 획기적으로 줄이고 클립과 반도체 칩과의 결합력을 높일 수 있는 전도성 금속 구조체를 이용한 반도체 패키지를 제공함에 목적이 있다.
본 발명은 상술한 목적을 달성하기 위하여, 반도체 칩; 상기 반도체 칩의 상부에 형성되는 알루미늄 패드;와 솔더 계열의 제2접착층에 의해 상기 알루미늄 패드와 접합되는 전도성 금속 구조체를 포함하며, 상기 제2접착층은 알루미늄 패드와 근접한 부분에 해당하는 하부 일정영역에 금속간 화합물(IMC)이 분포된 형태로 구성되는 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지를 제공한다.
상기 제2접착층의 금속간 화합물에는 알루미늄(Al)이 포함되며, 상기 알루미늄은 전체 금속간 화합물 100 중량부에 대하여 0.5 내지 30 중량부를 차지할 수 있다.
상기 제2접착층을 주석을 포함하는 솔더로 솔더링하는 경우 주석의 중량부가솔더 전체 중량부의 80중량부 이상인 경우, 전체 금속간 화합물 100 중량부에 대하여 0.5 내지 30 중량부를 알루미늄이 차지한다.
상기 금속간 화합물은 상기 알루미늄 패드의 경계면을 기준으로 높이 30um이내의 영역에서 산포하여 분포할 수 있다.
금속간 화합물(IMC) 100중량부에 대하여 알루미늄이 5중량부 이상 포함된 경우 IMC의 최대 높이는 30um이다.
상기 제2접착층을 납을 포함하는 솔더로 솔더링하는 경우 납의 중량부가 솔더 전체 중량부의 80중량부 이상인 경우, 전체 금속간 화합물 100 중량부에 대하여 0.5 내지 30 중량부를 알루미늄이 차지한다.
상기 금속간 화합물은 상기 알루미늄 패드의 경계면을 기준으로 높이 20um이내의 영역에서 조밀하게 분포할 수 있다.
상기 제2접착층에 의한 접착 전 알루미늄 패드의 두께(D)가 M1 ≤ D ≤ M2 인 경우, 제2접착층에 의한 접착 후 알루미늄 패드의 두께(D1)는 0 ≤ D1 ≤ (2/3)×M2 일 수 있다.
상기 알루미늄 패드의 두께(D1)는 0 ≤ D1 ≤ 4 um 일 수 있다.
상기 전도성 금속 구조체는 그 일단이 상기 알루미늄 패드에 접합되는 클립 구조체일 수 있다.
상기 전도성 금속 구조체는 일측이 상기 알루미늄 패드에 접합되는 기둥 구조체이며, 상기 기둥 구조체의 타측은 기판에 연결될 수 있다.
또한 본 발명은 패드와 리드로 구성되는 리드프레임과, 상기 리드프레임의 패드 상부에 부착되는 반도체 칩과, 상기 반도체 칩의 상부에 형성되는 알루미늄 패드와, 상기 알루미늄 패드에 일측이 접합되고 타측은 리드프레임의 리드에 접합되는 클립구조체와, 상기 반도체 칩과 클립구조체를 몰딩에 의해 감싸는 형태로 형성되는 봉지재;로 구성되며, 상기 리드프레임의 접합부분에는 솔더 또는 에폭시수지 계열의 제1접착층에 의해 접합되고, 상기 알루미늄 패드와 클립구조체의 접합부분에는 솔더 계열의 제2접착층에 의해 클립구조체가 직접 접합되되, 상기 제2접착층은 알루미늄 패드와 근접한 부분에 해당하는 하부 일정영역에 금속간 화합물이 분포된 형태로 구성되는 것을 특징으로 한다.
아울러, 본 발명은 패드와 리드로 구성되는 리드프레임과, 상기 리드프레임의 패드 상부에 부착되는 제1반도체 칩과, 상기 제1반도체 칩의 상부에 형성되는 제1알루미늄 패드와 상기 제1알루미늄 패드에 일측이 접합되고 타측은 리드프레임의 리드에 접합되는 제1클립구조체와, 상기 제1클립구조체 상부에 부착되는 제2반도체 칩과, 상기 제2반도체 칩의 상부에 형성되는 제2알루미늄 패드와, 상기 제2알루미늄 패드에 일측이 접합되고 타측은 리드프레임의 리드에 접합되는 제2클립구조체와, 상기 제1,2반도체 칩과 제1,2클립구조체를 몰딩에 의해 감싸는 형태로 형성되는 봉지재;로 구성되며, 상기 리드프레임의 접합부분과 제1클립구조체와 제2반도체 칩의 접합부분에는 솔더 또는 에폭시수지 계열의 제1접착층에 의해 접합되고, 상기 제1,2알루미늄 패드와 제1,2클립구조체의 접합부분에는 솔더 계열의 제2접착층에 의해 제1,2클립구조체가 직접 접합되되, 상기 제2접착층은 각각 제1,2알루미늄 패드와 근접한 부분에 해당하는 하부 일정영역에 금속간 화합물이 분포된 형태로 구성되는 것을 특징으로 한다.
아울러, 본 발명은 하부와 상부에 각각 이격된 위치에 서로 마주보는 형태로 메탈패턴이 형성되어 있는 하부기판 및 상부기판과, 상기 하부기판의 상부에 접합되는 반도체 칩과, 상기 반도체 칩의 상부에 형성되는 알루미늄 패드와, 상기 알루미늄 패드에 접합되어 상부기판과 연결되는 제1기둥구조체와, 상기 하부기판의 메탈패턴에 접합되어 상부기판의 메탈패턴과 연결되는 제2기둥구조체와, 상기 반도체 칩과 제1,2기둥구조체를 몰딩에 의해 감싸는 형태로 형성되는 봉지재;로 구성되며, 상기 하부기판의 접합부분에는 솔더 또는 에폭시수지 계열의 제1접착층에 의해 접합되고, 상기 알루미늄 패드와 제1기둥구조체의 접합부분에는 솔더 계열의 제2접착층에 의해 클립구조체가 직접 접합되되, 상기 제2접착층은 알루미늄 패드와 근접한 부분에 해당하는 하부 일정영역에 금속간 화합물이 분포된 형태로 구성되는 것을 특징으로 한다.
본 발명은 반도체 칩에 형성된 알루미늄 패드에 클립 또는 기둥형태의 전도성 금속 구조체를 접합하되, 종래와 같이 알루미늄 패드 표면에 별도의 금속범프를 형성하지 않고 알루미늄 패드상에 직접 솔더링하여 금속 구조체를 접합함으로써 제조공정을 줄여 생산성을 높이고, 금속범프 사용에 따른 구조적 문제점을 해결하여 내구성 및 전기적 연결 특성을 향상시킬 수 있는 효과가 있다.
도 1은 본 발명에 따른 반도체 패키지의 제1실시예를 나타낸 도면
도 2는 본 발명의 제2접착층의 구성을 나타낸 도면
도 3a는 본 발명의 제2접착층이 주석을 주성분으로 한 경우, 금속간 화합물이 분포되어 있는 형태를 확대하여 나타낸 사진
도 3b는 본 발명의 제2접착층이 납을 주성분으로 한 경우, 금속간 화합물이 분포되어 있는 형태를 확대하여 나타낸 사진
도 4는 본 발명에 의한 클립구조체의 하부에 알루미늄 금속층을 더 형성한 실시예를 나타낸 도면
도 5는 본 발명에 따른 반도체 패키지의 제2실시예를 나타낸 도면
도 6은 본 발명에 따른 반도체 패키지의 제3실시예를 나타낸 도면이다.
이하 본 발명의 바람직한 실시예를 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다. 그리고 본 발명을 설명함에 있어서, 관련된 공지기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
도 1은 본 발명의 제1실시예를 나타낸 단면도로서, 그 구성은 도 1에 도시한 바와 같이 패드(110)와 리드(120)로 구성되는 리드프레임(100)과, 상기 리드프레임(100)의 패드(110) 상부에 부착되는 반도체 칩(200)과, 상기 반도체 칩(200)의 상부에 형성되는 알루미늄 패드(300)와, 상기 알루미늄 패드(300)에 일측이 접합되고 타측은 리드프레임(100)의 리드(120)에 접합되는 클립구조체(400)와, 상기 반도체 칩(200)과 클립구조체(400)를 몰딩에 의해 감싸는 형태로 형성되는 봉지재(500);로 구성되며,
상기 리드프레임(100)의 접합부분에는 솔더 또는 에폭시수지 계열의 제1접착층(600)에 의해 접합되고, 상기 알루미늄 패드(300)와 클립구조체(400)의 접합부분에는 솔더 계열의 제2접착층(700)에 의해 클립구조체(400)가 직접 접합되되, 상기 제2접착층(700)은 알루미늄 패드(300)와 근접한 부분에 해당하는 하부 일정영역에 금속간 화합물(710)이 분포된 형태로 구성되는 것을 특징으로 한다.
본 발명의 특징은 알루미늄 패드(300)와 클립구조체(400)의 접합을 위한 별도의 금속범프를 형성하지 않고, 알루미늄 패드(300)상에 직접 솔더링하여 클립구조체(400)를 접합함으로써, 생산성을 높이고 금속범프 사용에 따른 구조적 문제점을 해결할 수 있게 된다.
상기 제1실시예는 1개의 클립구조체(400)가 결합된 예시를 나타낸 것으로서, 클립구조체(400)는 일측에 위치한 리드(120)와 연결되고, 반대편의 리드(120)는 본딩와이어(B-W)에 의해 전기적으로 연결되는 것이다.
상기 제1실시예의 리드프레임(100)은 반도체 칩(200)이 올려지는 패드(110)와 반도체 칩(200)과 전기적 연결이 이루어지는 리드(120)로 구성되는데, 후술하는 제3실시예와 같은 형태로 메탈패턴이 형성된 기판으로 얼마든지 변경적용이 가능하다.
상기 알루미늄 패드(300)는 반도체 칩(200)의 상부에 형성되는 것으로, 와이어 본딩용으로 제조된 반도체 칩(200)에는 클립구조체(400)를 직접 접합할 수 없기 때문에 일정한 두께로 형성되는 구성이다. 알루미늄 패드(300)라고 호칭한다고 하여 알루미늄이 패드의 전체 중량을 차지하는 것은 아니며, 불가피한 불순물들이 함유되는 것을 고려하면 알루미늄은 패드 전체의 95중량부 이상을 차지한다고 보는 것이 적절하다. 본 발명에서의 알루미늄 패드(300)는 최적화된 금속간 화합물(IMC(intermetallic compound); 710)을 구성하기 위해 1 내지 6㎛(마이크로미터)의 두께로 형성되어 있는 것이 바람직하다. 상기 알루미늄 패드(300)의 두께는 클립구조체(400)의 접합 이전의 두께를 의미하는 것으로서, 제2접착층(700)의 솔더링 과정을 거치게 되면 알루미늄 패드(300)가 용융되어 금속간 화합물(710)로 확산되기 때문에 알루미늄 패드(300)의 두께는 0 내지 4㎛(마이크로미터)로 전보다 줄어들게 되는 것이다.
상기 알루미늄 패드(300)의 두께에 대한 구체적인 상관관계를 좀 더 설명하자면 아래와 같다.
본 발명의 알루미늄 패드(300)의 두께에 대하여 솔더링 이전에 해당하는 초기두께를 (D)라 가정하고 솔더링 후의 변화된 두께를 (D1)으로 가정하면,
(솔더링 전) 두께 (D) 에 대한 범위가 M1 ≤ D ≤ M2 일때
(솔더링 후) 두께 (D1)에 대한 범위는 0 ≤ D1 ≤ (2/3)×M2 인 경우 솔더링 접합이 효율적으로 시행됨이 발견되었다. 이때 0값은 알루미늄 패드의 두께가 완전히 용융된 상태를 의미하는 것이며, (2/3)×M2는 알루미늄 패드의 두께가 해당범위 내에서 가장 두꺼울 때 최대로 용해가능한 범위이다.
따라서, 전술한 것과 같이,
(솔더링 전)두께 ( D ) 에 대한 범위를 1 ≤ D ≤ 6 일때
(솔더링 후)두께 ( D1 )에 대한 범위는 0 ≤ D1 ≤ 4 식이 되는 것이다.
이와 같이 알루미늄 패드(300)의 솔더링 전 초기두께 ( D )와 솔더링 후의 두께 ( D1 )가 상기의 범위 내에서 이루어질 경우 본 발명의 효과를 탁월하게 달성할 수 있게 되는 것이다.
상기 클립구조체(400)는 반도체 칩(200)과 리드프레임(100)의 리드(120)와 전기적 연결을 위한 금속 구조체로서, 구리(Cu)를 주성분으로 한 단일금속으로 이루어지거나 구리 (Cu)의 특성을 변화시키기 위한 첨가 되는 불순물로 규소(Si), 니켈(Ni), 인(P), 아연 (Zn), 철(Fe), 납(Pb), 망간(Mn), 주석(Sn), 크롬(Cr) 등이 일부 혼합된 금속혼합물로 이루어질 수 있다.
본 발명의 접착층은 2종류로 이루어질 수 있다. 즉, 리드프레임(100)의 접합부분에는 제1접착층(600)이 적용되고, 알루미늄 패드(300)와 클립구조체(400)의 접합부분에는 제2접착층(700)이 적용되는 것이다. 상기 제1접착층(600)은 솔더 또는 에폭시수지 계열의 전도성 접착제가 사용되며 전기적 연결이 가능하다면 접착제의 종류에 따른 제한이 없다.
그러나, 상기 제2접착층(700)은 솔더 계열의 접착제만 가능하며, 에폭시수지 계열의 전도성 접착제가 적용될 수 없는 이유는 접착과정에서 금속간 화합물(710)을 생성할 수 없기 때문이다. 따라서, 도 2 내지 3에 도시한 바와 같은 금속간 화합물(710)은 제2접착층(700)에만 형성되는 것이다.
상기 금속간 화합물(710)은 제2접착층(700) 내에서 알루미늄 패드(300)와 근접한 부분(X)에 해당하는 하부 일정영역에 분포된 형태로 구성되는 것으로서, 솔더링 과정에서 특정 온도 이상에서 알루미늄 패드(300)의 일부분이 용융되면서 이탈된 금속물질이 솔더 내의 금속성분과 계면반응[界面反應]에 의해 만들어진 화합물이다. 상기 금속간 화합물(710)은 솔더의 금속성분에 해당하는 물질들이 일부 포함될 수 있으나, 본 발명에서는 무엇보다 알루미늄(Al)성분이 일정량 포함되는 것에 특징이 있다.
이와 같이 제2접착층(700)에 분포되어 있는 알루미늄이 포함된 금속간 화합물(710)은 알루미늄 패드(300)와 유사한 금속특성을 갖기 때문에, 열팽창계수에 따른 구조적 스트레스가 적고 내구성 및 전기적 연결 특성을 향상시킬 수 있는 것이다.
발명자는 알루미늄 패드(300)와 클립구조체(400)의 솔더링 접합을 실시하는 경우, 제2접착층을 주석을 포함하는 솔더로 솔더링하는 경우 주석의 중량부가 솔더 전체 중량부의 80중량부 이상인 경우, 전체 금속간 화합물 100 중량부에 대하여 0.5 내지 30 중량부를 알루미늄이 차지함을 확인하였다. 그리고 이때는 금속간 화합물(710)이 알루미늄 패드의 경계면을 기준으로 대략 높이 30um이내의 영역에서 산포하여 흩어져 분포하게 된다. 특히 금속간 화합물(IMC)에 알루미늄이 5중량부 이상 포함된 경우 IMC의 최대 높이는 30um이하로서 균형있고 적절하게 분포되며 결합력이 우수하다.
또한, 발명자는 알루미늄 패드(300)와 클립구조체(400)의 솔더링 접합을 실시하는 경우, 납을 포함하는 솔더로 솔더링하는 경우 납의 중량부가 솔더 전체 중량부의 80중량부 이상인 경우, 전체 금속간 화합물 100 중량부에 대하여 0.5 내지 30 중량부를 알루미늄이 차지함을 확인하였다. 그리고 이때는 도 3b에 도시한 것과 같이, 금속간 화합물(710)이 알루미늄 패드의 경계면을 기준으로 대략 높이 20um이내의 영역에서 조밀하게 분포하게 된다.
솔더링 접착제의 주 성분을 달리하거나 함량 비율을 달리하는 경우도 포괄하면, 금속간 화합물(710)에서 알루미늄의 비율은 전체 금속간 화합물(710)의 100 중량부에 대하여 0.5 내지 30 중량부를 차지하는 것이 바람직한데, 만약 0.5 중량부 미만일 경우 상기의 결합특성에 따른 효과를 제대로 발휘하기 어렵고, 30중량부를 초과할 경우 지나친 알루미늄 성분에 의해 접착부분의 경도가 낮아져 오히려 결합력이 떨어지는 문제점이 발생할 수 있다.
또한, 본 발명은 상기와 같이 금속간 화합물(710)의 알루미늄 성분을 구성하기 위하여 제2접착층(700)에 용융촉진제가 더 포함되어 솔더링이 원활히 이루어질 수 있도록 한다. 상기 용융촉진제의 바람직한 예로 안티몬(Sb)이 일정량 포함될 수 있는데, 상기 안티몬(Sb)은 200 ~ 300℃의 솔더링 조건에서 알루미늄 패드(300)를 효과적으로 용융시켜 금속간 화합물(710)에 알루미늄 성분이 포함될 수 있게 하는 것이다.
종래에는 접착제에 이러한 구성이 존재하지 않아 알루미늄 재질의 본딩패드의 용융이 원활하지 않기 때문에 Ag, Au, Pb 와 같은 금속으로 금속범프를 부착하여 솔더링이 이루어졌던 것이다. 따라서, 본 발명은 제2접착층(700)에 알루미늄 패드(300)의 용융을 촉진할 수 있는 용융촉진제가 더 포함됨으로써 별도의 금속범프를 사용하지 않고 클립구조체(400)를 직접 접합할 수 있고, 금속간 화합물(710)에 포함된 알루미늄에 의해 결합특성을 우수하게 하는 이점을 갖는 것이다.
아울러, 도 4는 본 발명에 의한 클립구조체(400)의 또 다른 실시예를 나타낸 것으로, 구리(Cu)재질로 이루어진 클립구조체(400)의 하부 즉, 제2접착층(700)과 접촉되는 부분에는 알루미늄 금속층(450)을 더 형성함으로써, 알루미늄 패드(300)와의 금속특성을 같게 하여 결합력을 높일 수 있게 된다.
도 5는 본 발명에 따른 반도체 패키지의 제2실시예를 나타낸 도면으로서, 2개의 반도체 칩(200)과, 2개의 클립구조체(400)가 적층 연결된 구성이다. 상기 제2실시예의 구성을 구체적으로 설명하자면, 패드(110)와 리드(120)로 구성되는 리드프레임(100)과, 상기 리드프레임(100)의 패드(110) 상부에 부착되는 제1반도체 칩(210)과, 상기 제1반도체 칩(210)의 상부에 형성되는 제1알루미늄 패드(310)와 상기 제1알루미늄 패드(310)에 일측이 접합되고 타측은 리드프레임(100)의 리드(120)에 접합되는 제1클립구조체(410)와, 상기 제1클립구조체(410) 상부에 부착되는 제2반도체 칩(220)과, 상기 제2반도체 칩(220)의 상부에 형성되는 제2알루미늄 패드(320)와, 상기 제2알루미늄 패드(320)에 일측이 접합되고 타측은 리드프레임(100)의 리드(120)에 접합되는 제2클립구조체(420)와, 상기 제1,2반도체 칩(210),(220)과 제1,2클립구조체(410),(420)를 몰딩에 의해 감싸는 형태로 형성되는 봉지재(500);로 구성되며,
상기 리드프레임(100)의 접합부분과 제1클립구조체(410)와 제2반도체 칩(220)의 접합부분에는 솔더 또는 에폭시수지 계열의 제1접착층(600)에 의해 접합되고, 상기 제1,2알루미늄 패드(310),(320)와 제1,2클립구조체(410),(420)의 접합부분에는 솔더 계열의 제2접착층(700)에 의해 제1,2클립구조체(410),(420)가 직접 접합되되, 상기 제2접착층(700)은 각각 제1,2알루미늄 패드(310),(320)와 근접한 부분에 해당하는 하부 일정영역에 금속간 화합물(710)이 분포된 형태로 구성되는 것을 특징으로 한다.
상기 제2실시예도 제1실시예와 마찬가지로 제2접착층(700)의 금속간 화합물(710)에는 알루미늄(Al)이 포함된다. 이러한 제2접착층(700)의 특성은 제1,2실시예 뿐만 아니라 후술하는 제3실시예에도 동일하게 적용됨은 물론이고, 알루미늄 패드(300)의 두께에 따른 특성 역시 제2실시예, 제3실시예에 공통으로 적용되는 것은 당연하므로 반복적인 설명은 생략하고자 한다.
그리고 도 6는 본 발명에 따른 반도체 패키지의 제2실시예를 나타낸 도면으로서 클립 형태의 금속구조체가 아닌 기둥 형태의 금속구조체를 통한 전기적 연결이 이루어지는 구성을 나타낸 것이다. 상기 제3실시예를 좀더 구체적으로 하자면, 하부와 상부에 각각 이격된 위치에 서로 마주보는 형태로 메탈패턴이 형성되어 있는 하부기판(150) 및 상부기판(160)과, 상기 하부기판(150)의 상부에 접합되는 반도체 칩(200)과, 상기 반도체 칩(200)의 상부에 형성되는 알루미늄 패드(300)와, 상기 알루미늄 패드(300)에 접합되어 상부기판(160)과 연결되는 제1기둥구조체(410a)와, 상기 하부기판(150)의 메탈패턴에 접합되어 상부기판(160)의 메탈패턴과 연결되는 제2기둥구조체(420a)와, 상기 반도체 칩(200)과 제1,2기둥구조체(410a),(420a)를 몰딩에 의해 감싸는 형태로 형성되는 봉지재(500);로 구성되며,
상기 하부기판(150)의 접합부분에는 솔더 또는 에폭시수지 계열의 제1접착층(600)에 의해 접합되고, 상기 알루미늄 패드(300)와 제1기둥구조체(410a)의 접합부분에는 솔더 계열의 제2접착층(700)에 의해 제1기둥구조체(410a)가 직접 접합되되, 상기 제2접착층(700)은 알루미늄 패드(300)와 근접한 부분에 해당하는 하부 일정영역에 금속간 화합물(710)이 분포된 형태로 구성되는 것을 특징으로 한다.
상기 제1기둥구조체(410a)와 제2기둥구조체(420a)는 앞서 설명한 제1,2실시예의 클립구조체(400)와 마찬가지로 구리(Cu)를 주성분으로 한 금속으로 이루어지는 것이 바람직하지만, 제2접착층(700)이 적용되는 제1기둥구조체(410a)의 경우 도면에 도시한 바와 같이 하부는 알루미늄 금속층(450)으로 형성되고 상부는 구리층으로 형성되어 서로 다른 이종의 금속 결합으로 이루어질 수 있다. 상기 제1기둥구조체(410a)를 이와 같이 구성함에 따라 앞서 설명한 바와 같이 제1기둥구조체(410a)의 알루미늄층과 그 하부에 위치한 알루미늄 패드(300)와의 금속특성을 같게 하여 결합력을 높일 수 있게 된다.
이상에서 본 발명은 상기 실시예를 참고하여 설명하였지만 본 발명의 기술사상 범위 내에서 다양한 변형실시가 가능함은 물론이다.

Claims (11)

  1. 반도체 칩;
    상기 반도체 칩의 상부에 형성되는 알루미늄 패드;와
    솔더 계열의 제2접착층에 의해 상기 알루미늄 패드와 접합되는 전도성 금속 구조체를 포함하며,
    상기 제2접착층은 알루미늄 패드와 근접한 부분에 해당하는 하부 일정영역에 금속간 화합물(IMC)이 분포된 형태로 구성되는 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지.
  2. 제 1항에 있어서,
    상기 제2접착층의 금속간 화합물에는 알루미늄(Al)이 포함되며, 상기 알루미늄은 전체 금속간 화합물 100 중량부에 대하여 0.5 내지 30 중량부를 차지하는 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지.
  3. 제 1항에 있어서,
    상기 제2접착층을 주석을 포함하는 솔더로 솔더링하는 경우 주석의 중량부가솔더 전체 중량부의 80중량부 이상인 경우, 전체 금속간 화합물 100 중량부에 대하여 0.5 내지 30 중량부의 알루미늄을 차지하는 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지.
  4. 제 3항에 있어서,
    상기 금속간 화합물은 상기 알루미늄 패드의 경계면을 기준으로 높이 30um이내의 영역에서 산포하여 분포하는 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지.
  5. 제 1항에 있어서,
    상기 제2접착층을 납을 포함하는 솔더로 솔더링하는 경우 납의 중량부가 솔더 전체 중량부의 80중량부 이상인 경우, 전체 금속간 화합물 100 중량부에 대하여 0.5 내지 30 중량부의 알루미늄을 차지하는 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지.
  6. 제 5항에 있어서,
    상기 금속간 화합물은 상기 알루미늄 패드의 경계면을 기준으로 높이 20um이내의 영역에서 조밀하게 분포하는 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지.
  7. 제 1항 내지 제 6항 중의 어느 한 항에 있어서,
    상기 제2접착층에 의한 접착 전 알루미늄 패드의 두께(D)가 M1 ≤ D ≤ M2 인 경우, 제2접착층에 의한 접착 후 알루미늄 패드의 두께(D1)는 0 ≤ D1 ≤ (2/3)×M2 인 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지.
  8. 제 7항에 있어서,
    상기 알루미늄 패드의 두께(D1)는 0 ≤ D1 ≤ 4 um 인 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지.
  9. 제 1항 내지 제 6항 중 어느 한 항에 있어서
    상기 전도성 금속 구조체는 그 일단이 상기 알루미늄 패드에 접합되는 클립 구조체인 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지.
  10. 제 1항 내지 제 6항 중 어느 한 항에 있어서,
    상기 전도성 금속 구조체는 일측이 상기 알루미늄 패드에 접합되는 기둥 구조체이며, 상기 기둥 구조체의 타측은 기판에 연결되는 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지.
  11. 제 4항에 있어서,
    알루미늄이 금속간 화합물 100중량부에 대해 5 중량부 이상 포함된 경우 금속간 화합물의 최대 높이가 30um인 것을 특징으로 하는 전도성 금속 구조체를 이용한 반도체 패키지.
PCT/KR2019/001322 2018-02-07 2019-01-31 전도성 금속 구조체를 이용한 반도체 패키지 WO2019156420A1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US16/772,800 US20210166997A1 (en) 2018-02-07 2019-01-31 Semiconductor package using conductive metal structure

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
KR10-2018-0015197 2018-02-07
KR20180015197 2018-02-07
KR20180029167 2018-03-13
KR10-2018-0029167 2018-03-13
KR10-2019-0009219 2019-01-24
KR1020190009219A KR102134718B1 (ko) 2018-02-07 2019-01-24 전도성 금속 구조체를 이용한 반도체 패키지

Publications (1)

Publication Number Publication Date
WO2019156420A1 true WO2019156420A1 (ko) 2019-08-15

Family

ID=67548536

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2019/001322 WO2019156420A1 (ko) 2018-02-07 2019-01-31 전도성 금속 구조체를 이용한 반도체 패키지

Country Status (1)

Country Link
WO (1) WO2019156420A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080044946A1 (en) * 2005-11-18 2008-02-21 Cruz Erwin Victor R Semiconductor die package using leadframe and clip and method of manufacturing
KR20100095763A (ko) * 2009-02-23 2010-09-01 주식회사 케이이씨 반도체 패키지 및 그 제조 방법
JP2011228405A (ja) * 2010-04-16 2011-11-10 Hitachi Cable Ltd リード部品及びそれを用いた半導体パッケージ並びにリード部品の製造方法
JP2014060410A (ja) * 2008-04-09 2014-04-03 Fuji Electric Co Ltd 半導体装置
KR20160085672A (ko) * 2015-01-08 2016-07-18 (주) 루트세미콘 초음파 용접을 이용한 반도체 패키지 및 제조 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080044946A1 (en) * 2005-11-18 2008-02-21 Cruz Erwin Victor R Semiconductor die package using leadframe and clip and method of manufacturing
JP2014060410A (ja) * 2008-04-09 2014-04-03 Fuji Electric Co Ltd 半導体装置
KR20100095763A (ko) * 2009-02-23 2010-09-01 주식회사 케이이씨 반도체 패키지 및 그 제조 방법
JP2011228405A (ja) * 2010-04-16 2011-11-10 Hitachi Cable Ltd リード部品及びそれを用いた半導体パッケージ並びにリード部品の製造方法
KR20160085672A (ko) * 2015-01-08 2016-07-18 (주) 루트세미콘 초음파 용접을 이용한 반도체 패키지 및 제조 방법

Similar Documents

Publication Publication Date Title
KR100225334B1 (ko) 전자부품, 전자부품 조립체 및 전자부품유닛
CN101236946B (zh) 布线板和半导体器件
US6311888B1 (en) Resin film and a method for connecting electronic parts by the use thereof
CN100386875C (zh) 半导体器件
TWI405274B (zh) 無夾且無線之半導體晶粒封裝及其製造方法
JP3383398B2 (ja) 半導体パッケージ
CN1106164A (zh) 半导体器件及其制造方法
US20050189627A1 (en) Method of surface mounting a semiconductor device
CN101080816A (zh) 覆晶接点的功率组件封装
US20080251739A1 (en) Optical coupler package
CN101226920A (zh) 使用具有降低布线断开的布线结构的布线衬底的半导体器件
DE102010000407A1 (de) Halbleiter-Package mit einem aus Metallschichten bestehenden Band
US7902681B2 (en) Semiconductor device, production method for the same, and substrate
US8703544B2 (en) Electronic component employing a layered frame
WO2019156420A1 (ko) 전도성 금속 구조체를 이용한 반도체 패키지
KR102134718B1 (ko) 전도성 금속 구조체를 이용한 반도체 패키지
US4750029A (en) Copper base lead material for leads of semiconductor devices
CN209843696U (zh) 利用导电性金属结构体的半导体封装
KR102222146B1 (ko) 저비용 전도성 금속 구조체를 이용한 반도체 패키지
KR20230001098U (ko) 반도체 패키지 구조
KR20190007936A (ko) 복합 클립 구조체 및 이를 이용한 반도체 패키지
CN111834322A (zh) 半导体封装用夹具结构体及包括其的半导体封装件
CN107591382B (zh) 增强型焊料焊盘
KR101982555B1 (ko) 복합 클립 구조체 및 이를 이용한 반도체 패키지
JPH0684916A (ja) 多層バンプ

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19751200

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19751200

Country of ref document: EP

Kind code of ref document: A1