WO2019151441A1 - 半導体ウエハー及びその製造方法 - Google Patents
半導体ウエハー及びその製造方法 Download PDFInfo
- Publication number
- WO2019151441A1 WO2019151441A1 PCT/JP2019/003486 JP2019003486W WO2019151441A1 WO 2019151441 A1 WO2019151441 A1 WO 2019151441A1 JP 2019003486 W JP2019003486 W JP 2019003486W WO 2019151441 A1 WO2019151441 A1 WO 2019151441A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- layer
- substrate
- buffer layer
- semiconductor wafer
- thickness
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 115
- 238000004519 manufacturing process Methods 0.000 title claims description 23
- 239000000758 substrate Substances 0.000 claims abstract description 81
- 150000004767 nitrides Chemical class 0.000 claims abstract description 37
- 230000015556 catabolic process Effects 0.000 claims description 39
- 238000000034 method Methods 0.000 claims description 12
- 235000012431 wafers Nutrition 0.000 description 61
- 239000000203 mixture Substances 0.000 description 9
- 239000012535 impurity Substances 0.000 description 5
- 229910002704 AlGaN Inorganic materials 0.000 description 4
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 4
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 4
- 239000013078 crystal Substances 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 230000007423 decrease Effects 0.000 description 3
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 3
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 2
- 229910052799 carbon Inorganic materials 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 238000010893 electron trap Methods 0.000 description 2
- 229910052757 nitrogen Inorganic materials 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 229910021529 ammonia Inorganic materials 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 229910052742 iron Inorganic materials 0.000 description 1
- 229910052749 magnesium Inorganic materials 0.000 description 1
- 229910052748 manganese Inorganic materials 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 238000001894 space-charge-limited current method Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- 230000005533 two-dimensional electron gas Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02373—Group 14 semiconducting materials
- H01L21/02381—Silicon, silicon germanium, germanium
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/22—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
- C23C16/30—Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
- C23C16/34—Nitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02455—Group 13/15 materials
- H01L21/02458—Nitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02494—Structure
- H01L21/02496—Layer structure
- H01L21/02505—Layer structure consisting of more than two layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02538—Group 13/15 materials
- H01L21/0254—Nitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/778—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/80—Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
- H01L29/812—Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
Definitions
- the present invention relates to a semiconductor wafer and a manufacturing method thereof.
- Non-Patent Document 1 a technique for forming a semiconductor wafer in which a nitride semiconductor crystal is grown on a Si substrate for a semiconductor device such as HEMT (High Electron Mobility Transistor) is known (for example, see Non-Patent Document 1).
- the semiconductor wafer of Non-Patent Document 1 includes a transition layer containing Al having a thickness of 2.4 ⁇ m, a GaN buffer layer having a thickness of 1.6 ⁇ m, on a Si substrate having a diameter of 4 inches with an electrical resistivity of about 0.02 ⁇ cm. A 30 nm thick Al 0.25 Ga 0.75 N barrier layer not intentionally doped is formed.
- Non-Patent Document 1 since the semiconductor wafer of Non-Patent Document 1 described above has a vertical breakdown voltage (voltage when a current of 1 ⁇ 10 ⁇ 6 A / mm 2 flows) is less than 100 V, a power device that requires high breakdown voltage is required. Difficult to apply to.
- the thickness of the buffer layer increases, warping due to a difference in thermal expansion coefficient from the Si substrate tends to occur. For example, in the case where a Si substrate having a diameter of 4 inches is used, if the thickness of the buffer layer is about 3.5 ⁇ m or more, warpage that cannot be ignored occurs. That is, when a thickness of the buffer layer is increased in order to increase the breakdown voltage without using a special means for suppressing such warpage, a practically impossible structure with warpage is obtained.
- An object of the present invention is a semiconductor wafer having a nitride semiconductor layer on a Si substrate, which has a structure capable of being thinned while ensuring a sufficient breakdown voltage in a specific application, and a method for manufacturing the same. It is to provide.
- one aspect of the present invention provides the following semiconductor wafers [1] to [4] and methods for producing the semiconductor wafers [5] to [9].
- the substrate has an electrical resistivity of 5 ⁇ 10 ⁇ 4 ⁇ cm or more and 100 ⁇ cm or less, and the buffer layer has a thickness of 1800 nm or more and less than 4400 nm.
- Semiconductor wafer Semiconductor wafer.
- a method for manufacturing a semiconductor wafer having a predetermined vertical breakdown voltage wherein a buffer layer made of a nitride semiconductor having an AlN layer as a lowermost layer is formed on a Si-based substrate. And a step of forming a nitride semiconductor layer containing Ga on the buffer layer, and in the step of forming the buffer layer, the electric resistance of the substrate for obtaining the predetermined vertical breakdown voltage.
- the buffer having a thickness within a range of 1800 nm or more and less than 4400 nm in the step of forming the buffer layer, wherein the substrate has an electric resistivity of 5 ⁇ 10 ⁇ 4 ⁇ cm or more and 100 ⁇ cm or less.
- a semiconductor wafer having a nitride semiconductor layer on a Si substrate which has a structure capable of being thinned while ensuring a sufficient breakdown voltage in a specific application, and a method for manufacturing the same. Can be provided.
- FIG. 1 is a vertical sectional view of a semiconductor wafer according to an embodiment.
- FIG. 2 is a graph showing the current-voltage characteristics in the vertical direction of an example of the semiconductor wafer according to the embodiment.
- FIG. 3A is a vertical cross-sectional view showing the manufacturing process of the semiconductor wafer according to the embodiment.
- FIG. 3B is a vertical cross-sectional view illustrating the manufacturing process of the semiconductor wafer according to the embodiment.
- FIG. 3C is a vertical cross-sectional view illustrating the manufacturing process of the semiconductor wafer according to the embodiment.
- FIG. 4A is a graph showing current-voltage characteristics in the vertical direction of Sample A according to the example.
- FIG. 4B is a graph illustrating the current-voltage characteristics in the vertical direction of Sample B according to the example.
- FIG. 4C is a graph illustrating the current-voltage characteristics in the vertical direction of the sample C according to the example.
- FIG. 5A is a graph illustrating the current-voltage characteristics in the vertical direction of the sample D according to the example.
- FIG. 5B is a graph illustrating the current-voltage characteristics in the vertical direction of Sample E according to the example.
- FIG. 1 is a vertical sectional view of a semiconductor wafer 1 according to an embodiment.
- the semiconductor wafer 1 includes a substrate 10 containing Si as a main component, a buffer layer 11 formed on the substrate 10, and a nitride semiconductor layer 12 containing Ga formed on the buffer layer 11.
- the buffer layer 11 includes an AlN layer 11a and an upper layer 11b formed thereon.
- the substrate 10 is a p-type substrate containing Si as a main component, and is typically a Si substrate.
- a Si substrate having a large diameter can be prepared at low cost.
- the electrical resistivity of the substrate 10 is in the range of 5 ⁇ 10 ⁇ 4 ⁇ cm or more and 100 ⁇ cm or less.
- the electrical resistivity of the substrate 10 can be controlled by the concentration of an acceptor such as boron.
- the AlN layer 11 a that is the lowest layer of the buffer layer 11 is a nitride semiconductor film that does not contain Ga covering the surface of the substrate 10, and is included in the Si formed in the substrate 10 and the layer formed above the substrate 10. Prevents Ga from reacting. Further, the AlN layer 11 a made of an AlN film is included in the buffer layer 11, whereby the breakdown voltage of the semiconductor wafer 1 is increased.
- the AlN layer 11a may have a two-layer structure including a low-temperature layer formed at a low temperature (eg, 1000 to 1150 ° C.) and a high-temperature layer formed thereon at a high temperature (eg, 1100 to 1300 ° C.). .
- the upper layer 11b of the buffer layer 11 is made of a nitride semiconductor (a 1-3 ternary compound semiconductor containing a group III element and N).
- a nitride semiconductor a 1-3 ternary compound semiconductor containing a group III element and N
- the nitride semiconductor layer 12 is made of GaN, Al x Ga 1 -x N (0 ⁇ x ⁇ 1).
- the upper layer 11b may have a multilayer structure such as a superlattice structure or a gradient composition structure.
- the range of the Al composition ratio x of the upper layer 11b is preferably 0.05 ⁇ x ⁇ 1.00.
- Super lattice structure for example, Al composition x (larger lattice constant) 1 or greater Al x Ga 1-x N layer and the Al composition x (smaller lattice constant) 0 or less Al x Ga 1-x N layer And are stacked alternately.
- the gradient composition buffer structure is, for example, a structure in which a plurality of Al x Ga 1-x N films having different Al compositions x are stacked so that the Al composition x decreases from the lower layer toward the upper layer.
- the superlattice structure may be formed on the AlN layer 11a via an AlGaN film.
- the tensile stress in the nitride semiconductor layer 12 can be canceled, so that the warpage of the semiconductor wafer 1 can be suppressed.
- the average Al composition ratio of the buffer layer 11 is set to 15% or more in order to increase the breakdown voltage of the semiconductor wafer 1.
- the average Al composition ratio of the layer 11 is 25%.
- the thickness of the buffer layer 11 is set according to the electrical resistivity of the substrate 10 so that the semiconductor wafer 1 has a vertical breakdown voltage applicable to a 600 V class semiconductor device.
- the thickness of the buffer layer 11 is in the range of 1800 nm or more and less than 4400 nm, more preferably 2700 nm or more and less than 4400 nm. Is set within the range.
- the thickness of the buffer layer 11 is in the range of 2400 nm or more and less than 4400 nm, more preferably 3200 nm or more, It is set within a range of less than 4400 nm.
- the thickness of the buffer layer 11 is set in the range of 1800 nm or more and less than 3800 nm, more preferably in the range of 2700 nm or more and less than 3800 nm. Is done.
- the upper layer 11b also includes an AlN layer.
- a barrier barrier through which electrons can flow can be formed, it is preferable to include nine or more AlN layers in the upper layer 11b.
- the thickness of each AlN layer included in the upper layer 11b is preferably less than 7 nm.
- the interval between the plurality of AlN layers included in the upper layer 11b is, for example, 15 nm.
- the buffer layer 11 may be formed on the substrate 10 through a silicon nitride film in order to make the crystal quality in the substrate plane of the buffer layer 11 and each of the layers above the buffer layer 11 uniform.
- the silicon nitride film as an interface layer between the substrate 10 and the buffer layer 11 can be formed by performing ammonia treatment on the surface of the substrate 10.
- the lattice matching between the AlN layer 11a and the underlying layer is improved, so that the AlN layer 11a can be grown at a high temperature without generating cracks.
- the crystal quality of the AlN layer 11a is improved by the high temperature growth, thereby improving the crystal quality of each layer grown thereon.
- the silicon nitride film is formed to a thickness of 0.5 nm to 3 nm, typically about 1 nm.
- the nitride semiconductor layer 12 is made of a nitride semiconductor and may have a multilayer structure.
- the nitride semiconductor layer 12 includes a lower layer 12a and an upper layer 12b that form a heterojunction, and the semiconductor wafer 1 can be applied to a HEMT (High Electron Mobility Transistor).
- HEMT High Electron Mobility Transistor
- the two-dimensional electron gas generated near the upper surface of the lower layer 12a becomes a channel.
- the lower layer 12a is made of GaN
- the upper layer 12b is made of AlGaN.
- the lower layer 12a of the nitride semiconductor layer 12 contains at least one impurity for carrier compensation such as C, Fe, Mn, Cr, Mg, Co, Ni. It is preferable to include it in a part layer.
- the concentration of impurities for carrier compensation contained in the nitride semiconductor layer 12a is 1 X10 18 cm ⁇ 3 or more is preferable.
- the lower layer 12a has, for example, a GaN film added with C (carbon) for carrier compensation in a thickness range of 0 nm to 3000 nm and a thickness of 100 nm to 3000 nm. It is composed of undoped (intentionally undoped dopant) GaN.
- the upper layer 12b is made of, for example, an AlGaN film having a thickness in the range of 1 nm to 100 nm.
- FIG. 2 is a graph showing the vertical current-voltage characteristics of an example of the semiconductor wafer 1.
- FIG. 2 shows a characteristic when the electrical resistivity of the substrate 10 is small (low substrate resistance) and a characteristic when it is large (large substrate resistance).
- Vc2 is filled with trapped electrons below the Fermi level (low energy level of electrons) of the buffer layer 11 and the nitride semiconductor layer 12, and is above the Fermi level. This is a voltage at which electrons begin to be trapped in the trap level (which has a high energy level). When the voltage exceeds Vc2, the current is limited by the electron trap.
- Vc1 is a voltage at which the trap level above the Fermi level of the buffer layer 11 and the nitride semiconductor layer 12 is filled with the trapped electrons. When the voltage exceeds Vc1, there is no influence of the electron trap, and the current The rate of increase recovers.
- the change in the current increase rate at the voltages Vc2 and Vc1 can be explained by the above-described space charge limiting current. However, it cannot be explained that the change in the rate of increase in current at the voltages Vc2 and Vc1 differs depending on whether the electrical resistivity of the substrate 10 is small or large. This is because the electrical resistivity of the substrate 10 is independent of the trap levels of the buffer layer 11 and the nitride semiconductor layer 12.
- the inventor of the present application considered that the amount of carriers injected from the substrate 10 side to the buffer layer 11 and the nitride semiconductor layer 12 side varies depending on the height of the energy barrier at the interface between the substrate 10 and the buffer layer 11. That is, it was considered that the magnitude of the tunnel current changes because the depletion layer width on the substrate 10 side changes and the tunnel distance changes as the electrical resistivity (acceptor concentration) of the substrate 10 changes. As a result of intensive research, it has been found that the electrical resistivity of the substrate 10 affects the vertical breakdown voltage of the semiconductor wafer 1.
- the electrical resistivity of the substrate 10 is adjusted to thereby obtain a desired vertical breakdown voltage of the semiconductor wafer 1. Have gained.
- the thickness of the buffer layer 11 is set according to the electrical resistivity of the substrate 10 so that the semiconductor wafer 1 has a longitudinal breakdown voltage applicable to a 600 V class semiconductor device.
- this method for example, by increasing the electrical resistivity of the substrate 10 (decreasing the acceptor concentration) and making the buffer layer 11 thin, the semiconductor wafer 1 is thinned while ensuring a desired predetermined breakdown voltage.
- the breakdown voltage of the semiconductor wafer 1 that can be applied to a semiconductor device of 600V class means a breakdown voltage of about 600 to 1000V, for example.
- 3A to 3C are vertical cross-sectional views showing the manufacturing process of the semiconductor wafer 1 according to the embodiment.
- AlN is grown on the substrate 10 by MOCVD or the like to form an AlN layer 11a.
- AlN is first grown at a low temperature (for example, 1000 to 1150 ° C.), and then the growth temperature is switched to a high temperature (for example, 1100 to 1300 ° C.) to grow AlN.
- a low temperature for example, 1000 to 1150 ° C.
- a high temperature for example, 1100 to 1300 ° C.
- an upper layer 11b made of a nitride semiconductor is formed on the AlN layer 11a by MOCVD or the like, and the buffer layer 11 is obtained.
- the thickness of the buffer layer 11 depends on the electrical resistivity of the substrate 10 so that a vertical breakdown voltage of the predetermined semiconductor wafer 1 (for example, a breakdown voltage sufficient to apply the semiconductor wafer 1 to a 600 V class semiconductor device) can be obtained. Is set.
- a nitride semiconductor layer 12 containing Ga is formed on the buffer layer 11 by MOCVD or the like, and the semiconductor wafer 1 is obtained.
- the thickness of the buffer layer 11 is set according to the electrical resistivity of the substrate 10 so that the semiconductor wafer 1 has a vertical breakdown voltage applicable to a 600 V class semiconductor device. . For this reason, for example, by increasing the electrical resistivity of the substrate 10 (lowering the acceptor concentration) and making the buffer layer 11 thinner, the semiconductor wafer 1 can be made thinner while ensuring a desired breakdown voltage.
- the electrical resistivity of the substrate 10 and the thickness of the buffer layer 11 affect the vertical breakdown voltage (voltage when a current of 1 ⁇ 10 ⁇ 6 A / mm 2 flows). I investigated. The details will be described below.
- samples A to E which are semiconductor wafers having the structure shown in the following Table 1, were manufactured and evaluated.
- Samples A to E are different in the thickness of the buffer layer 11 and the total thickness (the sum of the thickness of the buffer layer 11 and the thickness of the nitride semiconductor layer 12).
- Samples A to E are a sample (low resistance substrate sample) in which the electrical resistivity of the substrate 10 is 0.02 ⁇ cm or less, and a sample (high resistance substrate sample) in which the electrical resistivity of the substrate 10 is 3 to 40 ⁇ cm. including.
- Table 2 below shows the thickness of the buffer layer 11 of each of the samples A to E, the overall thickness, the vertical breakdown voltage ⁇ of the low resistance substrate sample, and the vertical breakdown voltage ⁇ of the high resistance substrate sample.
- the vertical breakdown voltage of samples A to G was measured by applying a voltage between the metal electrode formed on the upper layer 12 b of the nitride semiconductor layer 12 and the substrate 10.
- FIG. 4A to 4C are graphs showing current-voltage characteristics in the vertical direction of samples A to C.
- FIG. 5A and 5B are graphs showing current-voltage characteristics in the vertical direction of samples D and E.
- FIG. 5A and 5B are graphs showing current-voltage characteristics in the vertical direction of samples D and E.
- the breakdown voltage ⁇ and breakdown voltage ⁇ of samples A to E shown in Table 2 were obtained from the current-voltage characteristics shown in FIGS. 4A to 4C, 5A, and 5B.
- FIG. 4A to FIG. 4C, FIG. 5A, and FIG. 5B show that the greater the thickness of the buffer layer 11 and the overall thickness, the greater the breakdown voltage of the semiconductor wafer 1, and the greater the electrical resistivity of the substrate 10. It shows that the pressure resistance of the wafer 1 is large. This indicates that a desired vertical breakdown voltage can be applied to the semiconductor wafer 1 by appropriately setting the thickness of the buffer layer 11 according to the electrical resistivity of the substrate 10.
- a semiconductor wafer having a nitride semiconductor layer on a Si substrate and having a structure capable of being thinned while ensuring a sufficient withstand voltage in a specific application, and a method for manufacturing the same.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Ceramic Engineering (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Inorganic Chemistry (AREA)
- Junction Field-Effect Transistors (AREA)
- Chemical Vapour Deposition (AREA)
- Recrystallisation Techniques (AREA)
Abstract
一実施の形態として、Siを主成分とする基板10と、基板10上に形成された、AlN層11aを最下層とする、窒化物半導体から構成されるバッファ層11と、バッファ層11上に形成された、Gaを含む窒化物半導体層12と、を備え、基板10の電気抵抗率が5×10-4Ωcm以上、100Ωcm以下の範囲内にあり、バッファ層11の厚さが1800nm以上、4400nm未満の範囲内にある、半導体ウエハー1を提供する。
Description
本発明は、半導体ウエハー及びその製造方法に関する。
従来、HEMT(High Electron Mobility Transistor)等の半導体デバイス用に、Si基板上に窒化物半導体結晶を成長させた半導体ウエハーを形成する技術が知られている(例えば、非特許文献1参照)。
非特許文献1の半導体ウエハーは、電気抵抗率が0.02Ωcm程度の直径4インチのSi基板上に、厚さ2.4μmのAlを含む遷移層と、厚さ1.6μmのGaNバッファ層と、厚さ30nmの意図的なドーピングを行っていないAl0.25Ga0.75Nバリア層を形成したものである。
Chunhua Zhou、外3名、「Vertical Leakage/Breakdown Mechanisms in AlGaN/GaN-on-Si Devices」、IEEE ELECTRON DEVICE LETTERS、2012年8月、第33巻、第8号、p. 1132-1134
しかしながら、上述の非特許文献1の半導体ウエハーは、縦方向の耐圧(1×10-6A/mm2の電流が流れるときの電圧)が100Vにも満たないため、高い耐圧が求められるパワーデバイスに適用することは難しい。
一般的に、バッファ層(非特許文献1の構造体における遷移層)の厚さを増すことにより、このような半導体ウエハーの縦方向の耐圧が増加することが知られているが、そのために半導体ウエハーのサイズが大きくなるという問題がある。
なお、バッファ層の厚さが増すほど、Si基板との熱膨張係数差に起因する反りが生じやすくなる。例えば、直径4インチのSi基板を用いる場合、バッファ層の厚さがおよそ3.5μm以上になると、無視できない程度の反りが生じる。すなわち、このような反りを抑えるための特別な手段を用いずに、耐圧を増すためにバッファ層の厚さを増すと、反りが生じた実用不可能な構造体が得られる。
本発明の目的は、Si基板上に窒化物半導体層を備えた半導体ウエハーであって、特定の用途において十分な耐圧を確保しつつ薄型化の可能な構造を有する半導体ウエハー、及びその製造方法を提供することにある。
本発明の一態様は、上記目的を達成するために、以下の[1]~[4]の半導体ウエハー、及び[5]~[9]の半導体ウエハーの製造方法を提供する。
[1]Siを主成分とする基板と、前記基板上に形成された、AlN層を最下層とする、窒化物半導体から構成されるバッファ層と、前記バッファ層上に形成された、Gaを含む窒化物半導体層と、を備え、前記基板の電気抵抗率が5×10-4Ωcm以上、100Ωcm以下の範囲内にあり、前記バッファ層の厚さが1800nm以上、4400nm未満の範囲内にある、半導体ウエハー。
[2]前記基板の電気抵抗率が0.1Ωcm以下であり、前記バッファ層の厚さが2400nm以上である、上記[1]に記載の半導体ウエハー。
[3]前記基板の電気抵抗率が1Ωcm以上であり、前記バッファ層の厚さが3800nm未満である、上記[1]に記載の半導体ウエハー。
[4]縦方向の耐圧が600V以上である、上記[1]~[3]のいずれか1項に記載の半導体ウエハー。
[5]所定の縦方向の耐圧を有する半導体ウエハーの製造方法であって、Siを主成分とする基板上に、AlN層を最下層とする、窒化物半導体から構成されるバッファ層を形成する工程と、前記バッファ層上にGaを含む窒化物半導体層を形成する工程と、を含み、前記バッファ層を形成する工程において、前記所定の縦方向の耐圧を得るための、前記基板の電気抵抗率に応じた厚さの前記バッファ層を形成する、半導体ウエハーの製造方法。
[6]前記基板の電気抵抗率が5×10-4Ωcm以上、100Ωcm以下の範囲内にあり、前記バッファ層を形成する工程において、1800nm以上、4400nm未満の範囲内にある厚さの前記バッファ層を形成する、上記[5]に記載の半導体ウエハーの製造方法。
[7]前記基板の電気抵抗率が0.1Ωcm以下であり、前記バッファ層を形成する工程において、2400nm以上の厚さの前記バッファ層を形成する、上記[6]に記載の半導体ウエハーの製造方法。
[8]前記基板の電気抵抗率が1Ωcm以上であり、前記バッファ層を形成する工程において、3800nm未満の厚さの前記バッファ層を形成する、上記[6]に記載の半導体ウエハーの製造方法。
[9]前記所定の縦方向の耐圧が、600V以上である、上記[5]~[8]のいずれか1項に記載の半導体ウエハーの製造方法。
本発明によれば、Si基板上に窒化物半導体層を備えた半導体ウエハーであって、特定の用途において十分な耐圧を確保しつつ薄型化の可能な構造を有する半導体ウエハー、及びその製造方法を提供することができる。
〔実施の形態〕
(半導体ウエハーの構成)
図1は、実施の形態に係る半導体ウエハー1の垂直断面図である。半導体ウエハー1は、Siを主成分とする基板10と、基板10上に形成されたバッファ層11と、バッファ層11上に形成された、Gaを含む窒化物半導体層12とを備える。バッファ層11は、AlN層11aと、その上に形成される上層11bを含む。
(半導体ウエハーの構成)
図1は、実施の形態に係る半導体ウエハー1の垂直断面図である。半導体ウエハー1は、Siを主成分とする基板10と、基板10上に形成されたバッファ層11と、バッファ層11上に形成された、Gaを含む窒化物半導体層12とを備える。バッファ層11は、AlN層11aと、その上に形成される上層11bを含む。
基板10は、Siを主成分とするp型の基板であり、典型的にはSi基板である。Si基板は、大口径のものを低コストで用意することができる。
基板10の電気抵抗率は、5×10-4Ωcm以上、100Ωcm以下の範囲にある。基板10の電気抵抗率は、ボロン等のアクセプターの濃度により制御することができる。
バッファ層11の最下層であるAlN層11aは、基板10の表面を覆うGaを含まない窒化物半導体膜であり、基板10に含まれるSiと、基板10の上方に形成される層に含まれるGaが反応することを防ぐ。また、AlN膜からなるAlN層11aがバッファ層11に含まれることにより、半導体ウエハー1の耐圧が高められている。AlN層11aは、低温(例えば1000~1150℃)で形成される低温層と、その上の高温(例えば1100~1300℃)で形成される高温層からなる2層構造を有していてもよい。
バッファ層11の上層11bは、窒化物半導体(III族元素とNを含む1~3元系の化合物半導体)から構成され、例えば、窒化物半導体層12がGaNからなる場合は、AlxGa1-xN(0≦x≦1)から構成される。上層11bは、超格子構造や、傾斜組成構造等の多層構造を有してもよい。また、半導体ウエハー1の耐圧をより高めるためには、上層11bのAl組成比xの範囲が0.05≦x≦1.00であることが好ましい。
超格子構造は、例えば、Al組成xが1又は大きい(格子定数が大きい)AlxGa1-xN膜とAl組成xが0又は小さい(格子定数が小さい)AlxGa1-xN膜とが交互に積まれた構造である。傾斜組成バッファ構造は、例えば、下層から上層に向かってAl組成xが小さくなるように、Al組成xの異なる複数のAlxGa1-xN膜が積層された構造である。超格子構造は、AlGaN膜を介してAlN層11a上に形成されてもよい。
超格子バッファ構造を採用する場合、Siを主成分とする基板10と窒化物半導体層12との熱膨張係数差により生じる半導体ウエハー1の下側(基板10側)に凸となる反りを抑えることができる。
下側に凸となるように反った半導体ウエハー1においては、窒化物半導体層12中に引張応力が生じており、窒化物半導体層12は非常にクラックが生じやすい状態にある。超格子バッファ構造を用いることにより、窒化物半導体層12中の引張応力をキャンセルすることができるため、半導体ウエハー1の反りを抑えることができる。
バッファ層11の平均Al組成比は、半導体ウエハー1の耐圧を高めるため、15%以上に設定される。例えば、AlN層11aの厚さが5nmであり、上層11bが厚さ25nmのAl0.10Ga0.9N膜である場合、計算式(5x1.00+25x0.10)/(25+5)=0.25から、バッファ層11の平均Al組成比は25%となる。
バッファ層11の厚さは、半導体ウエハー1が600V級の半導体デバイスに適用可能な縦方向の耐圧を有するように、基板10の電気抵抗率に応じて設定されている。
例えば、基板10の電気抵抗率が5×10-4Ωcm以上、100Ωcm以下の範囲内にある場合、バッファ層11の厚さは1800nm以上、4400nm未満の範囲内、より好ましくは2700nm以上、4400nm未満の範囲内に設定される。
また、基板10の電気抵抗率が5×10-4Ωcm以上、0.1Ωcm以下の範囲内にある場合、バッファ層11の厚さは2400nm以上、4400nm未満の範囲内、より好ましくは3200nm以上、4400nm未満の範囲内に設定される。
また、基板10の電気抵抗率が1Ωcm以上、100Ωcm以下の範囲内にある場合、バッファ層11の厚さは1800nm以上、3800nm未満の範囲内、より好ましくは2700nm以上、3800nm未満の範囲内に設定される。
また、半導体ウエハー1の耐圧をより高めるため、上層11bにもAlN層が含まれることが好ましい。特に、電子が流れる障壁バリアを形成することができるため、上層11bに9層以上のAlN層を含めることが好ましい。なお、この場合のAlN層のクラックの発生が抑えられる最大の膜厚はおよそ7nmであるため、上層11bに含まれる各AlN層の厚さは7nm未満であることが好ましい。また、上層11bに含まれる複数のAlN層の間隔は、例えば、15nmである。
なお、バッファ層11及びその上の各層の基板面内の結晶品質を均一にするため、窒化ケイ素膜を介して基板10上にバッファ層11を形成してもよい。この基板10とバッファ層11の間の界面層としての窒化ケイ素膜は、基板10の表面にアンモニア処理を施すことにより形成することができる。基板10とバッファ層11の間に窒化ケイ素膜を形成することにより、AlN層11aと下地との格子整合性が向上するため、クラックを発生させることなくAlN層11aを高温成長させることができる。高温成長によりAlN層11aの結晶品質は向上し、それによってその上に成長する各層の結晶品質も向上する。窒化ケイ素膜は、例えば、0.5nm以上3nm以下の厚さ、典型的には1nm程度の厚さに形成する。
窒化物半導体層12は、窒化物半導体からなり、多層構造を有していてもよい。図1に示される例では、窒化物半導体層12は、ヘテロ接合を形成する下層12aと上層12bからなり、半導体ウエハー1をHEMT(High Electron Mobility Transistor)に適用することができる。その場合、下層12aの上面(下層12aと上層12bの界面)近傍に生じる二次元電子ガスがチャネルとなる。典型的には、下層12aがGaNからなり、上層12bがAlGaNからなる。
窒化物半導体は、不純物を意図的にドーピングしない場合でも、窒素欠損や炉内残留不純物である酸素、シリコンがn型ドーパントとして振る舞うため、絶縁性が低い。このため、半導体ウエハー1の十分な耐圧を確保するために、窒化物半導体層12の下層12aは、C、Fe、Mn、Cr、Mg、Co、Niなどのキャリア補償のための不純物を少なくとも一部の層に含むことが好ましい。窒素欠損や炉内残留不純物により生じるキャリア(電子)を十分に補償して半導体ウエハー1の耐圧の低下を抑えるため、この窒化物半導体層12aに含まれるキャリア補償のための不純物の濃度は、1×1018cm-3以上であることが好ましい。
下層12aは、例えば、厚さが0nm以上、3000nm以下の範囲にあるキャリア補償のためのC(カーボン)が添加されたGaN膜と、その上の厚さが100nm以上、3000nm以下の範囲にあるアンドープの(意図的にドーパントが添加されていない)GaNから構成される。上層12bは、例えば、厚さが1nm以上、100nm以下の範囲にあるAlGaN膜からなる。
図2は、半導体ウエハー1の一例の縦方向の電流-電圧特性を示すグラフである。図2には、基板10の電気抵抗率が小さいとき(基板抵抗小)の特性と大きいとき(基板抵抗大)の特性が示されている。
図2に示されるように、基板10の電気抵抗率が大きい場合、半導体ウエハー1への縦方向の印加電圧を増加させていくと、電圧Vc2において電流の増加率が低下し、電圧Vc1において回復する。これは、バッファ層11や窒化物半導体層12のトラップ準位に電子がトラップされることに起因している。トラップされた電子は空間電荷を形成し、電流に寄与しないため、このときの電流は制限を受ける(空間電荷制限電流)。
Vc2は、バッファ層11や窒化物半導体層12のフェルミ準位の下側の(電子のエネルギーレベルが低い)トラップ準位がトラップされた電子で埋まりきって、フェルミ準位の上側の(電子のエネルギーレベルが高い)トラップ準位に電子がトラップされ始める電圧であり、電圧がVc2を超えると電子トラップにより電流が制限される。
また、Vc1は、バッファ層11や窒化物半導体層12のフェルミ準位の上側のトラップ準位がトラップされた電子で埋まり切る電圧であり、電圧がVc1を超えると電子トラップの影響がなくなり、電流の増加率が回復する。
このように、電圧Vc2、Vc1における電流の増加率の変化は、上述の空間電荷制限電流により説明することができる。しかしながら、基板10の電気抵抗率が小さいときと大きいときとで電圧Vc2、Vc1における電流の増加率の変化が異なることの説明がつかない。基板10の電気抵抗率はバッファ層11や窒化物半導体層12のトラップ準位とは無関係であるからである。
本願発明者は、基板10側からバッファ層11及び窒化物半導体層12側に注入されるキャリアの量が、基板10とバッファ層11の界面のエネルギー障壁の高さによって変化すると考えた。すなわち、基板10の電気抵抗率(アクセプター濃度)が変化することにより、基板10側の空乏層幅が変化し、トンネル距離が変わるため、トンネル電流の大きさが変わると考えた。そして、鋭意研究の結果、基板10の電気抵抗率が半導体ウエハー1の縦方向の耐圧に影響を与えることを見出した。
そこで、本実施の形態においては、従来の一般的な手段であるバッファ層11の厚さの調整に加え、基板10の電気抵抗率を調整することにより、半導体ウエハー1の所望の縦方向の耐圧を得ている。
バッファ層11の厚さは、上述のように、半導体ウエハー1が600V級の半導体デバイスに適用可能な程度の縦方向の耐圧を有するように、基板10の電気抵抗率に応じて設定されている。この方法によれば、例えば、基板10の電気抵抗率を大きく(アクセプター濃度を低く)して、バッファ層11を薄くすることにより、目的とする所定の耐圧を確保しつつ、半導体ウエハー1を薄型化することができる。
なお、半導体ウエハー1を600V級の半導体デバイスに適用することができる程度の半導体ウエハー1の耐圧とは、例えば、600~1000V程度の耐圧をいう。
(半導体ウエハーの製造方法)
以下に、半導体ウエハー1の製造方法の一例を示す。
以下に、半導体ウエハー1の製造方法の一例を示す。
図3A~図3Cは、実施の形態に係る半導体ウエハー1の製造工程を示す垂直断面図である。
まず、図3Aに示されるように、MOCVD等により、基板10上にAlNを成長させ、AlN層11aを形成する。
上述のように、初めに低温(例えば1000~1150℃)でAlNを成長させて、その後成長温度を高温(例えば1100~1300℃)に切り替えてAlNを成長させ、低温層とその上の高温層を有するAlN層11aを形成してもよい。
次に、図3Bに示されるように、MOCVD等により、AlN層11a上に窒化物半導体からなる上層11bを形成し、バッファ層11を得る。バッファ層11の厚さは、所定の半導体ウエハー1の縦方向の耐圧(例えば、半導体ウエハー1を600V級の半導体デバイスに適用できるだけの耐圧)が得られるように、基板10の電気抵抗率に応じて設定される。
次に、図3Cに示されるように、MOCVD等により、バッファ層11上にGaを含む窒化物半導体層12を形成し、半導体ウエハー1を得る。
(実施の形態の効果)
上記実施の形態によれば、半導体ウエハー1が600V級の半導体デバイスに適用可能な程度の縦方向の耐圧を有するように、基板10の電気抵抗率に応じてバッファ層11の厚さを設定する。このため、例えば、基板10の電気抵抗率を大きく(アクセプター濃度を低く)して、バッファ層11を薄くすることにより、目的の耐圧を確保しつつ、半導体ウエハー1を薄型化することができる。
上記実施の形態によれば、半導体ウエハー1が600V級の半導体デバイスに適用可能な程度の縦方向の耐圧を有するように、基板10の電気抵抗率に応じてバッファ層11の厚さを設定する。このため、例えば、基板10の電気抵抗率を大きく(アクセプター濃度を低く)して、バッファ層11を薄くすることにより、目的の耐圧を確保しつつ、半導体ウエハー1を薄型化することができる。
上記実施の形態に係る半導体ウエハー1について、基板10の電気抵抗率及びバッファ層11の厚さが縦方向の耐圧(1×10-6A/mm2の電流が流れるときの電圧)に与える影響を調べた。以下、その詳細について述べる。
本実施例においては、次の表1に示される構成を有する半導体ウエハーである試料A~Eを製造し、評価を行った。
試料A~Eは、それぞれバッファ層11の厚さ及び全体の厚さ(バッファ層11の厚さと窒化物半導体層12の厚さの合計)が異なる。また、試料A~Eは、それぞれ基板10の電気抵抗率が0.02Ωcm以下である試料(低抵抗基板試料)と、基板10の電気抵抗率が3~40Ωcmである試料(高抵抗基板試料)を含む。
次の表2は、試料A~Eのそれぞれのバッファ層11の厚さ、全体の厚さ、低抵抗基板試料の縦方向の耐圧α、及び高抵抗基板試料の縦方向の耐圧βを示す。試料A~Gの縦方向の耐圧は、窒化物半導体層12の上層12b上に形成した金属電極と基板10との間に電圧を印加して測定した。
図4A~図4Cは、試料A~Cの縦方向の電流-電圧特性を示すグラフである。図5A、図5Bは、試料D、Eの縦方向の電流-電圧特性を示すグラフである。
表2に示される試料A~Eの耐圧α及び耐圧βは、図4A~図4C、図5A、図5Bに示される電流-電圧特性から求めた。
表2、図4A~図4C、図5A、図5Bは、バッファ層11の厚さ及び全体の厚さが大きいほど半導体ウエハー1の耐圧が大きいこと、及び基板10の電気抵抗率が大きいほど半導体ウエハー1の耐圧が大きいことを示している。このことは、基板10の電気抵抗率に応じてバッファ層11の厚さを適宜設定することにより、半導体ウエハー1に目的とする所定の縦方向の耐圧を付与できることを示している。
以上、本発明の実施の形態及び実施例を説明したが、本発明は、上記実施の形態及び実施例に限定されず、発明の主旨を逸脱しない範囲内において種々変形実施が可能である。
また、上記に記載した実施の形態及び実施例は特許請求の範囲に係る発明を限定するものではない。また、実施の形態及び実施例の中で説明した特徴の組合せの全てが発明の課題を解決するための手段に必須であるとは限らない点に留意すべきである。
Si基板上に窒化物半導体層を備えた半導体ウエハーであって、特定の用途において十分な耐圧を確保しつつ薄型化の可能な構造を有する半導体ウエハー、及びその製造方法を提供する。
1 半導体ウエハー
10 基板
11 バッファ層
11a AlN層
11b 上層
12 窒化物半導体層
12a 下層
12b 上層
10 基板
11 バッファ層
11a AlN層
11b 上層
12 窒化物半導体層
12a 下層
12b 上層
Claims (9)
- Siを主成分とする基板と、
前記基板上に形成された、AlN層を最下層とする、窒化物半導体から構成されるバッファ層と、
前記バッファ層上に形成された、Gaを含む窒化物半導体層と、
を備え、
前記基板の電気抵抗率が5×10-4Ωcm以上、100Ωcm以下の範囲内にあり、
前記バッファ層の厚さが1800nm以上、4400nm未満の範囲内にある、
半導体ウエハー。 - 前記基板の電気抵抗率が0.1Ωcm以下であり、
前記バッファ層の厚さが2400nm以上である、
請求項1に記載の半導体ウエハー。 - 前記基板の電気抵抗率が1Ωcm以上であり、
前記バッファ層の厚さが3800nm未満である、
請求項1に記載の半導体ウエハー。 - 縦方向の耐圧が600V以上である、
請求項1~3のいずれか1項に記載の半導体ウエハー。 - 所定の縦方向の耐圧を有する半導体ウエハーの製造方法であって、
Siを主成分とする基板上に、AlN層を最下層とする、窒化物半導体から構成されるバッファ層を形成する工程と、
前記バッファ層上にGaを含む窒化物半導体層を形成する工程と、
を含み、
前記バッファ層を形成する工程において、前記所定の縦方向の耐圧を得るための、前記基板の電気抵抗率に応じた厚さの前記バッファ層を形成する、
半導体ウエハーの製造方法。 - 前記基板の電気抵抗率が5×10-4Ωcm以上、100Ωcm以下の範囲内にあり、
前記バッファ層を形成する工程において、1800nm以上、4400nm未満の範囲内にある厚さの前記バッファ層を形成する、
請求項5に記載の半導体ウエハーの製造方法。 - 前記基板の電気抵抗率が0.1Ωcm以下であり、
前記バッファ層を形成する工程において、2400nm以上の厚さの前記バッファ層を形成する、
請求項6に記載の半導体ウエハーの製造方法。 - 前記基板の電気抵抗率が1Ωcm以上であり、
前記バッファ層を形成する工程において、3800nm未満の厚さの前記バッファ層を形成する、
請求項6に記載の半導体ウエハーの製造方法。 - 前記所定の縦方向の耐圧が、600V以上である、
請求項5~8のいずれか1項に記載の半導体ウエハーの製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019569583A JPWO2019151441A1 (ja) | 2018-02-01 | 2019-01-31 | 半導体ウエハー及びその製造方法 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018-016696 | 2018-02-01 | ||
JP2018016696 | 2018-02-01 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2019151441A1 true WO2019151441A1 (ja) | 2019-08-08 |
Family
ID=67478819
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2019/003486 WO2019151441A1 (ja) | 2018-02-01 | 2019-01-31 | 半導体ウエハー及びその製造方法 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JPWO2019151441A1 (ja) |
TW (1) | TW201937663A (ja) |
WO (1) | WO2019151441A1 (ja) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006100501A (ja) * | 2004-09-29 | 2006-04-13 | Sanken Electric Co Ltd | 半導体素子の形成に使用するための板状基体及びその製造方法 |
JP2009007205A (ja) * | 2007-06-28 | 2009-01-15 | Sumitomo Electric Ind Ltd | 基板生産物を作製する方法 |
WO2010070863A1 (ja) * | 2008-12-15 | 2010-06-24 | Dowaエレクトロニクス株式会社 | 電子デバイス用エピタキシャル基板およびその製造方法 |
JP2010153817A (ja) * | 2008-11-27 | 2010-07-08 | Dowa Electronics Materials Co Ltd | 電子デバイス用エピタキシャル基板およびその製造方法 |
JP2014022698A (ja) * | 2012-07-24 | 2014-02-03 | Dowa Holdings Co Ltd | 窒化物半導体成長用Si基板およびそれを用いた電子デバイス用エピタキシャル基板およびそれらの製造方法 |
JP2018093170A (ja) * | 2016-11-30 | 2018-06-14 | クアーズテック株式会社 | 窒化物半導体基板 |
-
2019
- 2019-01-31 JP JP2019569583A patent/JPWO2019151441A1/ja active Pending
- 2019-01-31 WO PCT/JP2019/003486 patent/WO2019151441A1/ja active Application Filing
- 2019-02-01 TW TW108104198A patent/TW201937663A/zh unknown
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006100501A (ja) * | 2004-09-29 | 2006-04-13 | Sanken Electric Co Ltd | 半導体素子の形成に使用するための板状基体及びその製造方法 |
JP2009007205A (ja) * | 2007-06-28 | 2009-01-15 | Sumitomo Electric Ind Ltd | 基板生産物を作製する方法 |
JP2010153817A (ja) * | 2008-11-27 | 2010-07-08 | Dowa Electronics Materials Co Ltd | 電子デバイス用エピタキシャル基板およびその製造方法 |
WO2010070863A1 (ja) * | 2008-12-15 | 2010-06-24 | Dowaエレクトロニクス株式会社 | 電子デバイス用エピタキシャル基板およびその製造方法 |
JP2014022698A (ja) * | 2012-07-24 | 2014-02-03 | Dowa Holdings Co Ltd | 窒化物半導体成長用Si基板およびそれを用いた電子デバイス用エピタキシャル基板およびそれらの製造方法 |
JP2018093170A (ja) * | 2016-11-30 | 2018-06-14 | クアーズテック株式会社 | 窒化物半導体基板 |
Also Published As
Publication number | Publication date |
---|---|
TW201937663A (zh) | 2019-09-16 |
JPWO2019151441A1 (ja) | 2021-02-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8426893B2 (en) | Epitaxial substrate for electronic device and method of producing the same | |
JP5818853B2 (ja) | n型窒化アルミニウム単結晶基板を用いた縦型窒化物半導体デバイス | |
CN107408511B (zh) | 化合物半导体基板 | |
US8653561B2 (en) | III-nitride semiconductor electronic device, and method of fabricating III-nitride semiconductor electronic device | |
WO2011099097A1 (ja) | 窒化物半導体装置及びその製造方法 | |
US10991577B2 (en) | Method for forming a semiconductor structure for a gallium nitride channel device | |
US20170179271A1 (en) | High electron mobility transistor (hemt) | |
US8785942B2 (en) | Nitride semiconductor substrate and method of manufacturing the same | |
JP2016004948A (ja) | 半導体装置 | |
US11316018B2 (en) | Compound semiconductor substrate including electron transition layer and barrier layer | |
CN102623494A (zh) | 氮化物半导体装置及其制造方法 | |
JP4888537B2 (ja) | Iii族窒化物半導体積層ウェハ及びiii族窒化物半導体デバイス | |
JP2011187643A (ja) | ヘテロ接合型電界効果トランジスタ | |
JP2009021279A (ja) | 半導体エピタキシャルウエハ | |
CN109964306B (zh) | 化合物半导体基板的制造方法以及化合物半导体基板 | |
JP2015070091A (ja) | Iii族窒化物半導体基板 | |
US20140183545A1 (en) | Polarization effect carrier generating device structures having compensation doping to reduce leakage current | |
CN110047924B (zh) | 利用GaN基窄阱多量子阱结构的高阻缓冲层及制备方法 | |
US10529842B2 (en) | Semiconductor base substance having a boron containing buffer layer, semiconductor device including the same, and methods for manufacturing the semiconductor base substance and the semiconductor device | |
WO2019151441A1 (ja) | 半導体ウエハー及びその製造方法 | |
JP2014022698A (ja) | 窒化物半導体成長用Si基板およびそれを用いた電子デバイス用エピタキシャル基板およびそれらの製造方法 | |
JP5921089B2 (ja) | エピタキシャルウエハの製造方法及び半導体装置の製造方法 | |
JP7458904B2 (ja) | 窒化物半導体基板 | |
JP2012064977A (ja) | Iii族窒化物半導体積層ウェハ及びiii族窒化物半導体デバイス | |
KR20180134928A (ko) | Iii-n 재료를 포함하는 반도체 구조 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 19747465 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2019569583 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 19747465 Country of ref document: EP Kind code of ref document: A1 |