WO2018159389A1 - Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法 - Google Patents

Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法 Download PDF

Info

Publication number
WO2018159389A1
WO2018159389A1 PCT/JP2018/006013 JP2018006013W WO2018159389A1 WO 2018159389 A1 WO2018159389 A1 WO 2018159389A1 JP 2018006013 W JP2018006013 W JP 2018006013W WO 2018159389 A1 WO2018159389 A1 WO 2018159389A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
source
gate
insulating layer
connection portion
Prior art date
Application number
PCT/JP2018/006013
Other languages
English (en)
French (fr)
Inventor
美崎 克紀
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US16/488,692 priority Critical patent/US11342666B2/en
Priority to CN201880014038.0A priority patent/CN110326114B/zh
Publication of WO2018159389A1 publication Critical patent/WO2018159389A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q3/00Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system
    • H01Q3/26Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system varying the relative phase or relative amplitude of energisation between two or more active radiating elements; varying the distribution of energy across a radiating aperture
    • H01Q3/30Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system varying the relative phase or relative amplitude of energisation between two or more active radiating elements; varying the distribution of energy across a radiating aperture varying the relative phase between the radiating elements of an array
    • H01Q3/34Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system varying the relative phase or relative amplitude of energisation between two or more active radiating elements; varying the distribution of energy across a radiating aperture varying the relative phase between the radiating elements of an array by electrical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78663Amorphous silicon transistors
    • H01L29/78669Amorphous silicon transistors with inverted-type structure, e.g. with bottom gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q21/00Antenna arrays or systems
    • H01Q21/0006Particular feeding systems
    • H01Q21/0012Radial guide fed arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q3/00Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system
    • H01Q3/44Arrangements for changing or varying the orientation or the shape of the directional pattern of the waves radiated from an antenna or antenna system varying the electric or magnetic characteristics of reflecting, refracting, or diffracting devices associated with the radiating element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q9/00Electrically-short antennas having dimensions not more than twice the operating wavelength and consisting of conductive active radiating elements
    • H01Q9/04Resonant antennas
    • H01Q9/0407Substantially flat resonant element parallel to ground plane, e.g. patch antenna
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54473Marks applied to semiconductor devices or parts for use after dicing
    • H01L2223/54486Located on package parts, e.g. encapsulation, leads, package substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6677High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device

Definitions

  • the present invention relates to a scanning antenna, and in particular, a scanning antenna (also referred to as a “liquid crystal array antenna”) in which an antenna unit (sometimes referred to as an “element antenna”) has a liquid crystal capacitance, is used for such a scanning antenna.
  • a scanning antenna also referred to as a “liquid crystal array antenna” in which an antenna unit (sometimes referred to as an “element antenna”) has a liquid crystal capacitance, is used for such a scanning antenna.
  • the present invention relates to a TFT substrate and a method for manufacturing such a TFT substrate.
  • Antennas for mobile communications and satellite broadcasting require a function to change the beam direction (referred to as “beam scanning” or “beam steering”).
  • beam scanning As an antenna having such a function (hereinafter referred to as a “scanned antenna”), a phased array antenna having an antenna unit is known.
  • the conventional phased array antenna is expensive and has become an obstacle to popularization in consumer products. In particular, as the number of antenna units increases, the cost increases significantly.
  • Non-Patent Documents 1 to 5 scanning antennas using a large dielectric anisotropy (birefringence index) of liquid crystal materials (including nematic liquid crystals and polymer dispersed liquid crystals) have been proposed (Patent Documents 1 to 5 and Non-Patent Document 1). Since the dielectric constant of the liquid crystal material has frequency dispersion, in this specification, the dielectric constant in the microwave frequency band (also referred to as “dielectric constant for microwave”) is particularly referred to as “dielectric constant M ( ⁇ M )”. Will be written.
  • Patent Document 3 and Non-Patent Document 1 describe that a low-cost scanning antenna can be obtained by utilizing the technology of a liquid crystal display device (hereinafter referred to as “LCD”).
  • LCD liquid crystal display device
  • the present invention provides a scanning antenna that can be mass-produced using conventional LCD manufacturing technology, a TFT substrate used in such a scanning antenna, and a method for manufacturing such a TFT substrate. Objective.
  • a TFT substrate includes a dielectric substrate and a plurality of antenna unit regions arranged on the dielectric substrate, and each of the plurality of antenna unit regions includes a TFT and the TFT.
  • a TFT substrate having a patch electrode electrically connected to a drain electrode, and a transmission / reception region including the plurality of antenna unit regions, and a non-transmission / reception region located in a region other than the transmission / reception region,
  • the upper conductive layer includes the patch electrode and the drain electrode.
  • the TFT substrate further includes a lower conductive layer formed between the first insulating layer and the patch metal layer.
  • the lower conductive layer includes a portion in direct contact with the patch metal layer.
  • the lower conductive layer includes an oxide conductive layer.
  • the patch metal layer is formed on the first metal layer, the first metal layer including at least one element selected from the group consisting of Ti, W, Mo, Ta, and Nb, and Cu And a second metal layer containing at least one element selected from the group consisting of Al, Ag, and Au.
  • the upper conductive layer is formed under a first conductive layer including a transparent conductive layer, and a Ti layer, a MoNb layer, a MoNbNi layer, a MoW layer, a W layer, and a Ta layer.
  • a second conductive layer formed of at least one layer selected from the group consisting of:
  • the gate metal layer further includes a gate bus line connected to the gate electrode of the TFT
  • the source metal layer further includes a source bus line connected to the source electrode of the TFT.
  • the TFT substrate further includes a source-gate connection portion disposed in the non-transmission / reception region, and the source-gate connection portion is included in the gate metal layer and is electrically separated from the gate bus line.
  • the TFT substrate further includes a source terminal portion disposed in the non-transmission / reception region, and the source terminal portion is included in the gate metal layer and is electrically connected to the source lower connection wiring.
  • a source terminal upper connection portion connected to the source terminal lower connection portion in the third contact hole.
  • each of the plurality of antenna unit regions is included in the source metal layer, and is included in the upper auxiliary capacitance electrode electrically connected to the drain electrode, in the gate metal layer, and in the gate insulating layer.
  • a lower auxiliary capacitance electrode facing the upper auxiliary capacitance electrode through a layer, the gate metal layer further includes a CS bus line connected to the lower auxiliary capacitance electrode, and the TFT substrate includes the TFT substrate, Further comprising a CS terminal portion and a transfer terminal portion arranged in a non-transmission / reception region, the CS terminal portion being included in the gate metal layer and electrically connected to the CS bus line And a fourth contact hole formed in the gate insulating layer, the first insulating layer, and the second insulating layer and reaching the CS terminal lower connection portion,
  • the upper guide is included in the conductive layer, and a fourth contact hole in the CS lower connecting portion and the upper connection portion CS terminal connected terminals.
  • the transfer terminal portion is formed in the first transfer terminal lower connection portion included in the patch metal layer and the second insulating layer, and reaches the first transfer terminal lower connection portion.
  • a first transfer terminal portion including a contact hole and a first transfer terminal upper connection portion included in the upper conductive layer and connected to the first transfer terminal lower connection portion in the fifth contact hole; Including.
  • the first transfer terminal lower connection portion is electrically connected to the CS bus line.
  • the transfer terminal portion is formed in a second transfer terminal lower connection portion included in the gate metal layer, the gate insulating layer and the first insulating layer, and the second transfer terminal lower connection.
  • the second transfer terminal lower connection portion is electrically connected to the CS bus line.
  • the TFT substrate further includes a common-CS connection portion disposed in the non-transmission / reception region, and the common-CS connection portion is a CS connection lower connection included in the gate metal layer.
  • the connection upper connection part is electrically connected to the first transfer terminal upper connection part.
  • the CS connection lower connection part is electrically connected to the second transfer terminal lower connection part
  • the CS connection upper connection part is the second transfer terminal upper connection part. And are electrically connected.
  • a scanning antenna includes a TFT substrate according to any one of the above, a slot substrate disposed so as to face the TFT substrate, and a liquid crystal layer provided between the TFT substrate and the slot substrate. And a reflective conductive plate disposed on the surface of the slot substrate opposite to the liquid crystal layer so as to oppose the dielectric layer, the slot substrate comprising another dielectric substrate and the other dielectric substrate.
  • a slot electrode formed on a surface of the dielectric substrate on the liquid crystal layer side, wherein the slot electrode has a plurality of slots, and the plurality of slots are formed in the plurality of antenna unit regions of the TFT substrate. It is arranged corresponding to the patch electrode.
  • a method for manufacturing a TFT substrate is a method for manufacturing any of the TFT substrates described above, wherein the gate metal layer including the source lower connection wiring is formed on the dielectric substrate ( a), a step (b) of depositing a gate insulating film on the gate metal layer, a step (c) of forming the source metal layer including the source bus line connecting portion on the gate insulating film, Depositing a first insulating film on the source metal layer (d), depositing a patch conductive film on the first insulating film (e), and patterning the patch conductive film
  • the step (h) includes a step of etching the gate insulating film, the first insulating film, and the second insulating film together.
  • a scanning antenna that can be mass-produced using conventional LCD manufacturing technology, a TFT substrate used in such a scanning antenna, and a method of manufacturing such a TFT substrate are provided. Is done.
  • FIG. 1 It is sectional drawing which shows typically a part of scanning antenna 1000 of 1st Embodiment.
  • A) And (b) is a typical top view which shows the TFT substrate 101 and the slot substrate 201 in the scanning antenna 1000, respectively.
  • (A) And (b) is sectional drawing and the top view which show typically the antenna unit area
  • (A) to (c) are cross-sectional views schematically showing the gate terminal portion GT, the source terminal portion ST, and the transfer terminal portion PT of the TFT substrate 101, respectively.
  • 5 is a diagram illustrating an example of a manufacturing process of the TFT substrate 101.
  • FIG. 4 is a cross-sectional view schematically showing an antenna unit region U and a terminal part IT in the slot substrate 201.
  • FIG. 4 is a schematic cross-sectional view for explaining a transfer portion in the TFT substrate 101 and the slot substrate 201.
  • FIG. (A)-(c) is sectional drawing which respectively shows the gate terminal part GT of the TFT substrate 102 in 2nd Embodiment, the source terminal part ST, and the transfer terminal part PT.
  • 5 is a diagram illustrating an example of a manufacturing process of the TFT substrate 102.
  • FIG. (A)-(c) is sectional drawing which respectively shows the gate terminal part GT of the TFT substrate 103 in 3rd Embodiment, the source terminal part ST, and the transfer terminal part PT.
  • 5 is a diagram illustrating an example of a manufacturing process of the TFT substrate 103.
  • FIG. 4 is a schematic cross-sectional view for explaining a transfer portion in the TFT substrate 103 and the slot substrate 203.
  • FIG. (A) is a schematic plan view of the TFT substrate 104 having the heater resistance film 68
  • (b) is a schematic plan view for explaining the sizes of the slot 57 and the patch electrode 15.
  • (A) And (b) is a figure which shows the typical structure of resistance heating structure 80a and 80b, and electric current distribution.
  • (A)-(c) is a figure which shows the typical structure and electric current distribution of resistance heating structure 80c-80e.
  • (A) is typical sectional drawing of liquid crystal panel 100Pa which has the resistive film 68 for heaters
  • (b) is typical sectional drawing of liquid crystal panel 100Pb which has the resistive film 68 for heaters. It is a figure which shows the equivalent circuit of one antenna unit of the scanning antenna by embodiment of this invention.
  • (A)-(c), (e)-(g) is a figure which shows the example of the waveform of each signal used for the drive of the scanning antenna of embodiment, (d) performs dot inversion drive. It is a figure which shows the waveform of the display signal of the LCD panel.
  • (A)-(e) is a figure which shows the other example of the waveform of each signal used for the drive of the scanning antenna of embodiment.
  • FIGS. 9A to 9C are schematic plan views illustrating a TFT substrate 106 according to the fifth embodiment.
  • (A)-(d) is typical sectional drawing of the TFT substrate 106.
  • FIG. (A)-(d) is typical sectional drawing of the TFT substrate 106.
  • FIG. (A)-(d) is typical sectional drawing of the TFT substrate 106.
  • FIG. FIGS. 9S. 9A to 9C are schematic plan views illustrating a TFT substrate 106 according to the fifth embodiment.
  • (A)-(d) is typical sectional drawing of the TFT substrate 106.
  • FIG. (A)-(d) is typical sectional drawing of the TFT substrate 106.
  • FIGS. 4A to 4E are process cross-sectional views illustrating an example of a method for manufacturing the TFT substrate.
  • FIGS. 4A to 4C are process cross-sectional views illustrating an example of a manufacturing method of the TFT substrate.
  • FIGS. 4A to 4C are process cross-sectional views illustrating an example of a manufacturing method of the TFT substrate.
  • (A) And (b) is process sectional drawing which shows an example of the manufacturing method of TFT substrate 106.
  • FIG. (A) to (c) are schematic plan views illustrating a TFT substrate 107 according to a modification of the fifth embodiment.
  • (A)-(d) is typical sectional drawing of the TFT substrate 107.
  • FIG. (A)-(d) is typical sectional drawing of the TFT substrate 107.
  • FIG. (A)-(d) is typical sectional drawing of the TFT substrate 107.
  • FIGS. 4A to 4E are process cross-sectional views illustrating an example of a manufacturing method of the TFT substrate 107.
  • FIGS. FIGS. 4A to 4D are process cross-sectional views illustrating an example of a method for manufacturing the TFT substrate 107.
  • FIGS. FIGS. 5A to 5C are process cross-sectional views illustrating an example of a method for manufacturing the TFT substrate 107.
  • FIGS. (A) And (b) is process sectional drawing which shows an example of the manufacturing method of the TFT substrate 107.
  • FIG. (A) And (b) is process sectional drawing which shows an example of the manufacturing method of the TFT substrate 107.
  • FIG. (A) is a schematic diagram which shows the structure of the conventional LCD900, (b) is typical sectional drawing of the LCD panel 900a.
  • TFT-LCD TFT type LCD
  • description of items well known in the technical field of LCD may be omitted.
  • basic technology of TFT-LCD for example, Liquid Crystals, Applications and Uses, Vol. 1-3 (Editor: Birenda Bahadur, Publisher: World Scientific Pub Co Inc).
  • the entire disclosure content of the above documents is incorporated herein by reference.
  • LCD transmissive TFT-LCD
  • FIGS. 39 (a) and 39 (b) The structure and operation of a typical transmissive TFT-LCD (hereinafter simply referred to as “LCD”) 900 will be described with reference to FIGS. 39 (a) and 39 (b).
  • LCD 900 in a vertical electric field mode for example, a TN mode or a vertical alignment mode
  • a voltage is applied in the thickness direction of the liquid crystal layer
  • the frame frequency (typically twice the polarity reversal frequency) of the voltage applied to the liquid crystal capacitance of the LCD is 240 Hz even when driven at 4 ⁇ speed, for example, and the dielectric constant ⁇ of the liquid crystal layer as the dielectric layer of the liquid crystal capacitance of the LCD Is different from the dielectric constant M ( ⁇ M ) for microwaves (for example, satellite broadcasting, Ku band (12 to 18 GHz), K band (18 to 26 GHz), Ka band (26 to 40 GHz)).
  • the transmissive LCD 900 includes a liquid crystal display panel 900a, a control circuit CNTL, a backlight (not shown), a power supply circuit (not shown), and the like.
  • the liquid crystal display panel 900a includes a liquid crystal display cell LCC and a drive circuit including a gate driver GD and a source driver SD.
  • the drive circuit may be mounted on the TFT substrate 910 of the liquid crystal display cell LCC, or a part or all of the drive circuit may be integrated (monolithic) on the TFT substrate 910.
  • FIG. 39B schematically shows a cross-sectional view of a liquid crystal display panel (hereinafter referred to as “LCD panel”) 900 a included in the LCD 900.
  • the LCD panel 900a includes a TFT substrate 910, a counter substrate 920, and a liquid crystal layer 930 provided therebetween.
  • Both the TFT substrate 910 and the counter substrate 920 have transparent substrates 911 and 921 such as glass substrates.
  • a plastic substrate may be used in addition to a glass substrate.
  • the plastic substrate is formed of, for example, a transparent resin (for example, polyester) and glass fiber (for example, a nonwoven fabric).
  • the display area DR of the LCD panel 900a is composed of pixels P arranged in a matrix.
  • a frame region FR that does not contribute to display is formed around the display region DR.
  • the liquid crystal material is sealed in the display region DR by a seal portion (not shown) formed so as to surround the display region DR.
  • the seal portion is formed by, for example, curing a sealing material including an ultraviolet curable resin and a spacer (for example, resin beads or silica beads), and adheres and fixes the TFT substrate 910 and the counter substrate 920 to each other.
  • the spacer in the sealing material controls the gap between the TFT substrate 910 and the counter substrate 920, that is, the thickness of the liquid crystal layer 930 to be constant.
  • columnar spacers are formed using a UV curable resin in a light-shielded portion (for example, on the wiring) in the display region DR.
  • a light-shielded portion for example, on the wiring
  • a TFT 912 In the TFT substrate 910, a TFT 912, a gate bus line (scanning line) GL, a source bus line (display signal line) SL, a pixel electrode 914, an auxiliary capacitance electrode (not shown), a CS bus line (auxiliary capacitance) are formed on a transparent substrate 911. Line) (not shown) is formed.
  • the CS bus line is provided in parallel with the gate bus line.
  • the next stage gate bus line may be used as a CS bus line (CS on gate structure).
  • the pixel electrode 914 is covered with an alignment film (for example, a polyimide film) that controls the alignment of the liquid crystal.
  • the alignment film is provided in contact with the liquid crystal layer 930.
  • the TFT substrate 910 is often arranged on the backlight side (the side opposite to the observer).
  • the counter substrate 920 is often arranged on the viewer side of the liquid crystal layer 930.
  • the counter substrate 920 has a color filter layer (not shown), a counter electrode 924, and an alignment film (not shown) on the transparent substrate 921.
  • the counter electrode 924 is also referred to as a common electrode because it is provided in common to the plurality of pixels P constituting the display region DR.
  • the color filter layer includes a color filter (for example, a red filter, a green filter, and a blue filter) provided for each pixel P, and a black matrix (a light shielding layer) for shielding light unnecessary for display.
  • the black matrix is disposed so as to shield light between the pixels P in the display region DR and the frame region FR, for example.
  • the pixel electrode 914 of the TFT substrate 910, the counter electrode 924 of the counter substrate 920, and the liquid crystal layer 930 therebetween constitute a liquid crystal capacitor Clc.
  • Each liquid crystal capacitor corresponds to a pixel.
  • an auxiliary capacitor CS electrically connected in parallel with the liquid crystal capacitor Clc is formed.
  • the auxiliary capacitor CS typically includes an electrode having the same potential as the pixel electrode 914, an inorganic insulating layer (for example, a gate insulating layer (SiO 2 layer)), and an auxiliary capacitor electrode connected to the CS bus line. Composed.
  • the same common voltage as that of the counter electrode 924 is supplied from the CS bus line.
  • Factors that cause the voltage (effective voltage) applied to the liquid crystal capacitance Clc to decrease are (1) those based on the CR time constant, which is the product of the capacitance value C Clc of the liquid crystal capacitance Clc and the resistance value R, (2) There are interfacial polarization due to ionic impurities contained in the liquid crystal material and / or orientation polarization of liquid crystal molecules. Among these, the CR time constant contributes greatly to the liquid crystal capacitor Clc, and the CR time constant can be increased by providing the auxiliary capacitor CS electrically connected in parallel to the liquid crystal capacitor Clc.
  • the volume resistivity of the liquid crystal layer 930 which is a dielectric layer of the liquid crystal capacitance Clc, exceeds the order of 10 12 ⁇ ⁇ cm in the case of a widely used nematic liquid crystal material.
  • the display signal supplied to the pixel electrode 914 is the source bus line SL connected to the TFT 912 when the TFT 912 selected by the scanning signal supplied from the gate driver GD to the gate bus line GL is turned on.
  • This is a display signal supplied to.
  • the TFTs 912 connected to a certain gate bus line GL are simultaneously turned on, and at that time, a corresponding display signal is supplied from the source bus line SL connected to each TFT 912 of the pixel P in that row.
  • the first row for example, the uppermost row of the display surface
  • the mth row for example, the lowermost row of the display surface
  • An image (frame) is written and displayed. If the pixels P are arranged in a matrix of m rows and n columns, at least one source bus line SL is provided corresponding to each pixel column, and a total of at least n source bus lines SL are provided.
  • Such scanning is called line-sequential scanning, and the time until one pixel row is selected and the next row is selected is called a horizontal scanning period (1H).
  • the time until a row is selected is called the vertical scanning period (1V) or frame.
  • 1V (or one frame) is obtained by adding a blanking period to a period m ⁇ H for selecting all m pixel rows.
  • 1V 1 frame of the conventional LCD panel
  • 1V 1 frame of the conventional LCD panel
  • the NTSC signal is an interlace signal
  • the frame frequency is 30 Hz
  • the field frequency is 60 Hz.
  • 1V (1/60) Drive in sec (60 Hz drive).
  • the LCD panel 900a is so-called AC driven.
  • frame inversion driving is performed in which the polarity of the display signal is inverted every frame (every vertical scanning period). For example, in a conventional LCD panel, polarity inversion is performed every 1/60 sec (the polarity inversion period is 30 Hz).
  • dot inversion driving or line inversion driving is performed in order to uniformly distribute pixels having different polarities of applied voltages even within one frame. This is because it is difficult to completely match the magnitude of the effective voltage applied to the liquid crystal layer between the positive polarity and the negative polarity. For example, if the volume resistivity of the liquid crystal material is on the order of 10 12 ⁇ ⁇ cm, flicker is hardly visually recognized if dot inversion or line inversion driving is performed every 1/60 sec.
  • the scanning signal and the display signal in the LCD panel 900a are respectively supplied from the gate driver GD and the source driver SD to the gate bus line GL and the source bus line SL based on signals supplied from the control circuit CNTL to the gate driver GD and the source driver SD. Supplied.
  • the gate driver GD and the source driver SD are each connected to corresponding terminals provided on the TFT substrate 910.
  • the gate driver GD and the source driver SD may be mounted as a driver IC in the frame region FR of the TFT substrate 910, or may be formed monolithically in the frame region FR of the TFT substrate 910.
  • the counter electrode 924 of the counter substrate 920 is electrically connected to a terminal (not shown) of the TFT substrate 910 via a conductive portion (not shown) called transfer.
  • the transfer is formed, for example, so as to overlap the seal portion or by imparting conductivity to a part of the seal portion. This is to narrow the frame area FR.
  • a common voltage is directly or indirectly supplied to the counter electrode 924 from the control circuit CNTL. Typically, the common voltage is also supplied to the CS bus line as described above.
  • a scanning antenna using an antenna unit that utilizes the anisotropy (birefringence) of a large dielectric constant M ( ⁇ M ) of a liquid crystal material is a voltage applied to each liquid crystal layer of the antenna unit associated with a pixel of the LCD panel. Is controlled to change the effective dielectric constant M ( ⁇ M ) of the liquid crystal layer of each antenna unit, thereby forming a two-dimensional pattern for each antenna unit having a different capacitance (for displaying images on the LCD).
  • a phase difference corresponding to the capacitance of each antenna unit is given to electromagnetic waves (for example, microwaves) emitted from or received by the antenna, and formed by antenna units having different capacitances.
  • Non-Patent Documents 1 to 4 and Non-Patent Documents 1 and 2 for the basic structure and operating principle of a scanning antenna using a liquid crystal material.
  • Non-Patent Document 2 discloses a basic structure of a scanning antenna in which spiral slots are arranged. For reference, the entire disclosures of Patent Documents 1 to 4 and Non-Patent Documents 1 and 2 are incorporated herein by reference.
  • the antenna unit in the scanning antenna according to the embodiment of the present invention is similar to the pixel of the LCD panel, the structure of the pixel of the LCD panel is different, and the arrangement of a plurality of antenna units is also different from the pixel of the LCD panel. The sequence is different.
  • a basic structure of a scanning antenna according to an embodiment of the present invention will be described with reference to FIG. 1 showing a scanning antenna 1000 of a first embodiment described in detail later.
  • the scanning antenna 1000 is a radial inline slot antenna in which slots are concentrically arranged.
  • the scanning antenna according to the embodiment of the present invention is not limited to this, and for example, the slot arrangement may be various known arrangements. Good.
  • the arrangement of slots and / or antenna units the entire disclosure of Patent Document 5 is incorporated herein by reference.
  • FIG. 1 is a cross-sectional view schematically showing a part of the scanning antenna 1000 of the present embodiment, from a feeding pin 72 (see FIG. 2B) provided near the center of the concentrically arranged slots. A part of cross section along a radial direction is shown typically.
  • the scanning antenna 1000 includes a TFT substrate 101, a slot substrate 201, a liquid crystal layer LC disposed therebetween, a slot substrate 201, and a reflective conductive plate 65 disposed so as to face each other with the air layer 54 interposed therebetween. It has.
  • the scanning antenna 1000 transmits and receives microwaves from the TFT substrate 101 side.
  • the TFT substrate 101 includes a dielectric substrate 1 such as a glass substrate, a plurality of patch electrodes 15 formed on the dielectric substrate 1, and a plurality of TFTs 10. Each patch electrode 15 is connected to the corresponding TFT 10. Each TFT 10 is connected to a gate bus line and a source bus line.
  • the slot substrate 201 has a dielectric substrate 51 such as a glass substrate, and a slot electrode 55 formed on the liquid crystal layer LC side of the dielectric substrate 51.
  • the slot electrode 55 has a plurality of slots 57.
  • the reflective conductive plate 65 is disposed so as to face the slot substrate 201 with the air layer 54 interposed therebetween.
  • a layer formed of a dielectric having a low dielectric constant M with respect to microwaves for example, a fluororesin such as PTFE
  • the slot electrode 55, the reflective conductive plate 65, and the dielectric substrate 51 and the air layer 54 therebetween function as the waveguide 301.
  • the patch electrode 15, the portion of the slot electrode 55 including the slot 57, and the liquid crystal layer LC therebetween constitute an antenna unit U.
  • one patch electrode 15 is opposed to the portion of the slot electrode 55 including one slot 57 via the liquid crystal layer LC, thereby forming a liquid crystal capacitor.
  • the structure in which the patch electrode 15 and the slot electrode 55 face each other through the liquid crystal layer LC is similar to the structure in which the pixel electrode 914 and the counter electrode 924 of the LCD panel 900a shown in FIG. 39 face each other through the liquid crystal layer 930. Yes. That is, the antenna unit U of the scanning antenna 1000 and the pixel P in the LCD panel 900a have a similar configuration.
  • the antenna unit has a configuration similar to the pixel P in the LCD panel 900a in that it has an auxiliary capacitor (see FIGS. 13A and 17) electrically connected in parallel with the liquid crystal capacitor. ing. However, the scanning antenna 1000 has many differences from the LCD panel 900a.
  • the performance required for the dielectric substrates 1 and 51 of the scanning antenna 1000 is different from the performance required for the substrate of the LCD panel.
  • the dielectric substrates 1 and 51 for the antenna preferably have a small dielectric loss with respect to the microwave (the dielectric loss tangent with respect to the microwave is represented as tan ⁇ M ).
  • the tan ⁇ M of the dielectric substrates 1 and 51 is preferably approximately 0.03 or less, and more preferably 0.01 or less.
  • a glass substrate or a plastic substrate can be used.
  • a glass substrate is superior to a plastic substrate in terms of dimensional stability and heat resistance, and is suitable for forming circuit elements such as TFTs, wirings, and electrodes using LCD technology.
  • the material forming the waveguide is air and glass
  • the glass has a higher dielectric loss, so that the thinner the glass can reduce the waveguide loss, preferably 400 ⁇ m or less. And more preferably 300 ⁇ m or less.
  • the conductive material used for the electrodes is also different.
  • An ITO film is often used as a transparent conductive film for pixel electrodes and counter electrodes of LCD panels.
  • ITO has a large tan ⁇ M for microwaves and cannot be used as a conductive layer in an antenna.
  • the slot electrode 55 functions as a wall of the waveguide 301 together with the reflective conductive plate 65. Therefore, in order to suppress transmission of microwaves through the wall of the waveguide 301, it is preferable that the thickness of the wall of the waveguide 301, that is, the thickness of the metal layer (Cu layer or Al layer) is large.
  • the electromagnetic wave is known to be attenuated to 1/20 (-26 dB), and if it is 5 times, it is attenuated to 1/150 (-43 dB). ing. Therefore, if the thickness of the metal layer is 5 times the skin depth, the electromagnetic wave transmittance can be reduced to 1%. For example, for a microwave of 10 GHz, if a Cu layer having a thickness of 3.3 ⁇ m or more and an Al layer having a thickness of 4.0 ⁇ m or more are used, the microwave can be reduced to 1/150.
  • the slot electrode 55 is preferably formed of a relatively thick Cu layer or Al layer.
  • the thickness of the Cu layer or Al layer there is no particular upper limit to the thickness of the Cu layer or Al layer, and it can be set as appropriate in consideration of the film formation time and cost.
  • Use of the Cu layer provides the advantage that it can be made thinner than using the Al layer.
  • the relatively thick Cu layer or Al layer can be formed not only by the thin film deposition method used in the LCD manufacturing process, but also by other methods such as attaching Cu foil or Al foil to the substrate.
  • the thickness of the metal layer is, for example, 2 ⁇ m or more and 30 ⁇ m or less. When forming by using a thin film deposition method, the thickness of the metal layer is preferably 5 ⁇ m or less.
  • an aluminum plate or a copper plate having a thickness of several millimeters can be used as the reflective conductive plate 65.
  • the patch electrode 15 does not constitute the waveguide 301 like the slot electrode 55, a Cu layer or an Al layer having a thickness smaller than that of the slot electrode 55 can be used.
  • the resistance is low in order to avoid a loss that changes into heat when vibration of free electrons in the vicinity of the slot 57 of the slot electrode 55 induces vibration of free electrons in the patch electrode 15.
  • the arrangement pitch of the antenna units U is greatly different from the pixel pitch.
  • the wavelength ⁇ is 25 mm, for example.
  • the pitch of the antenna unit U is ⁇ / 4 or less and / or ⁇ / 5 or less, it is 6.25 mm or less and / or 5 mm or less. This is more than 10 times larger than the pixel pitch of the LCD panel. Therefore, the length and width of the antenna unit U are also about 10 times larger than the pixel length and width of the LCD panel.
  • the arrangement of the antenna units U may be different from the arrangement of the pixels in the LCD panel.
  • an example in which concentric circles are arranged for example, see Japanese Patent Application Laid-Open No. 2002-217640
  • the present invention is not limited to this. Also good.
  • they may be arranged in a matrix.
  • the characteristics required for the liquid crystal material of the liquid crystal layer LC of the scanning antenna 1000 are different from the characteristics required for the liquid crystal material of the LCD panel.
  • the LCD panel changes the polarization state by giving a phase difference to the polarization of visible light (wavelength 380 nm to 830 nm) by changing the refractive index of the liquid crystal layer of the pixel (for example, rotating the polarization axis direction of linearly polarized light, or , Changing the degree of circular polarization of circularly polarized light).
  • the scanning antenna 1000 changes the phase of the microwave excited (re-radiated) from each patch electrode by changing the capacitance value of the liquid crystal capacitance of the antenna unit U.
  • the liquid crystal layer preferably has a large anisotropy ( ⁇ M ) of dielectric constant M ( ⁇ M ) with respect to microwaves, and preferably has a small tan ⁇ M.
  • ⁇ M is 4 or more and tan ⁇ M is 0.02 or less (both values are 19 Gz).
  • Kuki, Polymer 55, August, pp. A liquid crystal material having a ⁇ M of 0.4 or more and a tan ⁇ M of 0.04 or less described in 599-602 (2006) can be used.
  • the dielectric constant of a liquid crystal material has frequency dispersion, but the dielectric anisotropy ⁇ M for microwaves has a positive correlation with the refractive index anisotropy ⁇ n for visible light. Therefore, it can be said that the liquid crystal material for the antenna unit for the microwave is preferably a material having a large refractive index anisotropy ⁇ n for visible light.
  • the refractive index anisotropy ⁇ n of the liquid crystal material for LCD is evaluated by the refractive index anisotropy with respect to light having a wavelength of 550 nm.
  • nematic liquid crystal having ⁇ n of 0.3 or more, preferably 0.4 or more is used for an antenna unit for microwaves.
  • ⁇ n is preferably 0.4 or less.
  • the thickness of the liquid crystal layer is, for example, 1 ⁇ m to 500 ⁇ m.
  • FIG. 1 is a schematic partial cross-sectional view near the center of the scanning antenna 1000 as described in detail.
  • FIGS. 2A and 2B show the TFT substrate 101 and the slot substrate 201 in the scanning antenna 1000, respectively. It is a typical top view.
  • the scanning antenna 1000 has a plurality of antenna units U arranged two-dimensionally.
  • a plurality of antenna units are arranged concentrically.
  • the region of the TFT substrate 101 and the region of the slot substrate 201 corresponding to the antenna unit U are referred to as “antenna unit region”, and the same reference symbol U as that of the antenna unit is given.
  • an area defined by a plurality of antenna unit areas arranged two-dimensionally in the TFT substrate 101 and the slot substrate 201 is referred to as a “transmission / reception area R1”.
  • An area other than the transmission / reception area R1 is referred to as a “non-transmission / reception area R2”.
  • the non-transmission / reception region R2 is provided with a terminal portion, a drive circuit, and the like.
  • FIG. 2A is a schematic plan view showing the TFT substrate 101 in the scanning antenna 1000.
  • the transmission / reception region R1 has a donut shape when viewed from the normal direction of the TFT substrate 101.
  • the non-transmission / reception region R2 includes a first non-transmission / reception region R2a located at the center of the transmission / reception region R1 and a second non-transmission / reception region R2b located at the periphery of the transmission / reception region R1.
  • the outer diameter of the transmission / reception region R1 is, for example, 200 mm to 1500 mm, and is set according to the amount of communication.
  • each antenna unit region U includes a TFT and a patch electrode electrically connected to the TFT.
  • the source electrode of the TFT is electrically connected to the source bus line SL
  • the gate electrode is electrically connected to the gate bus line GL.
  • the drain electrode is electrically connected to the patch electrode.
  • a seal area Rs is arranged so as to surround the transmission / reception area R1.
  • a seal material (not shown) is applied to the seal region Rs. The sealing material adheres the TFT substrate 101 and the slot substrate 201 to each other and encloses liquid crystal between the substrates 101 and 201.
  • a gate terminal portion GT, a gate driver GD, a source terminal portion ST, and a source driver SD are provided outside the seal region Rs in the non-transmission / reception region R2.
  • Each of the gate bus lines GL is connected to the gate driver GD via the gate terminal portion GT.
  • Each of the source bus lines SL is connected to the source driver SD via the source terminal portion ST.
  • the source driver SD and the gate driver GD are formed on the dielectric substrate 1, but one or both of these drivers may be provided on another dielectric substrate.
  • a plurality of transfer terminal portions PT are also provided.
  • the transfer terminal portion PT is electrically connected to the slot electrode 55 (FIG. 2B) of the slot substrate 201.
  • a connection portion between the transfer terminal portion PT and the slot electrode 55 is referred to as a “transfer portion”.
  • the transfer terminal portion PT (transfer portion) may be disposed in the seal region Rs.
  • a resin containing conductive particles may be used as the sealing material.
  • liquid crystal is sealed between the TFT substrate 101 and the slot substrate 201, and electrical connection between the transfer terminal portion PT and the slot electrode 55 of the slot substrate 201 can be secured.
  • the transfer terminal portion PT is disposed in both the first non-transmission / reception region R2a and the second non-transmission / reception region R2b, but may be disposed in only one of them.
  • the transfer terminal portion PT (transfer portion) may not be arranged in the seal region Rs.
  • the non-transmission / reception region R2 may be disposed outside the seal region Rs.
  • FIG. 2B is a schematic plan view illustrating the slot substrate 201 in the scanning antenna 1000, and shows the surface of the slot substrate 201 on the liquid crystal layer LC side.
  • a slot electrode 55 is formed on the dielectric substrate 51 over the transmission / reception region R1 and the non-transmission / reception region R2.
  • a plurality of slots 57 are arranged in the slot electrode 55.
  • the slot 57 is arranged corresponding to the antenna unit region U in the TFT substrate 101.
  • the plurality of slots 57 are arranged concentrically with a pair of slots 57 extending in directions substantially perpendicular to each other so as to constitute a radial inline slot antenna. Since the scanning antennas 1000 have slots that are substantially orthogonal to each other, the scanning antenna 1000 can transmit and receive circularly polarized waves.
  • a plurality of terminal portions IT of the slot electrodes 55 are provided in the non-transmission / reception region R2.
  • the terminal portion IT is electrically connected to the transfer terminal portion PT (FIG. 2A) of the TFT substrate 101.
  • the terminal portion IT is disposed in the seal region Rs, and is electrically connected to the corresponding transfer terminal portion PT by a seal material containing conductive particles.
  • the power supply pins 72 are arranged on the back side of the slot substrate 201.
  • a microwave is inserted into the waveguide 301 formed by the slot electrode 55, the reflective conductive plate 65, and the dielectric substrate 51 by the power supply pin 72.
  • the power feeding pin 72 is connected to the power feeding device 70. Power is supplied from the center of a concentric circle in which the slots 57 are arranged.
  • the feeding method may be either a direct coupling feeding method or an electromagnetic coupling method, and a known feeding structure can be employed.
  • the seal region Rs is provided so as to surround a relatively narrow region including the transmission / reception region R1, but the present invention is not limited to this.
  • the seal region Rs provided outside the transmission / reception region R1 may be provided, for example, in the vicinity of the side of the dielectric substrate 1 and / or the dielectric substrate 51 so as to have a certain distance from the transmission / reception region R1.
  • the terminal portion and the drive circuit provided in the non-transmission / reception region R2 may be formed outside the seal region Rs (that is, the side where the liquid crystal layer does not exist).
  • the antenna characteristics are affected by the influence of impurities (particularly ionic impurities) contained in the seal material (particularly curable resin). Can be suppressed.
  • FIGS. 3A and 3B are a cross-sectional view and a plan view schematically showing the antenna unit region U of the TFT substrate 101, respectively.
  • Each of the antenna unit regions U is formed on a dielectric substrate (not shown), the TFT 10 supported on the dielectric substrate, the first insulating layer 11 covering the TFT 10, and the first insulating layer 11. Connected patch electrodes 15 and a second insulating layer 17 covering the patch electrodes 15.
  • the TFT 10 is disposed in the vicinity of the intersection of the gate bus line GL and the source bus line SL.
  • the TFT 10 includes a gate electrode 3G, an island-shaped semiconductor layer 5, a gate insulating layer 4 disposed between the gate electrode 3G and the semiconductor layer 5, a source electrode 7S, and a drain electrode 7D.
  • the structure of the TFT 10 is not particularly limited.
  • the TFT 10 is a channel etch type TFT having a bottom gate structure.
  • the gate electrode 3G is electrically connected to the gate bus line GL and supplied with a scanning signal from the gate bus line GL.
  • the source electrode 7S is electrically connected to the source bus line SL, and is supplied with a data signal from the source bus line SL.
  • the gate electrode 3G and the gate bus line GL may be formed of the same conductive film (gate conductive film).
  • the source electrode 7S, the drain electrode 7D, and the source bus line SL may be formed of the same conductive film (source conductive film).
  • the gate conductive film and the source conductive film are, for example, metal films. In this specification, a layer (layer) formed using the gate conductive film may be referred to as a “gate metal layer”, and a layer formed using the source conductive film may be referred to as a “source metal layer”.
  • the semiconductor layer 5 is disposed so as to overlap the gate electrode 3G with the gate insulating layer 4 interposed therebetween.
  • a source contact layer 6 ⁇ / b> S and a drain contact layer 6 ⁇ / b> D are formed on the semiconductor layer 5.
  • the source contact layer 6S and the drain contact layer 6D are respectively disposed on both sides of a region (channel region) where a channel is formed in the semiconductor layer 5.
  • the semiconductor layer 5 may be an intrinsic amorphous silicon (ia-Si) layer, and the source contact layer 6S and the drain contact layer 6D may be n + -type amorphous silicon (n + -a-Si) layers.
  • the source electrode 7S is provided in contact with the source contact layer 6S, and is connected to the semiconductor layer 5 through the source contact layer 6S.
  • the drain electrode 7D is provided so as to be in contact with the drain contact layer 6D, and is connected to the semiconductor layer 5 through the drain contact layer 6D.
  • the first insulating layer 11 has a contact hole CH1 reaching the drain electrode 7D of the TFT 10.
  • the patch electrode 15 is provided on the first insulating layer 11 and in the contact hole CH1, and is in contact with the drain electrode 7D in the contact hole CH1.
  • the patch electrode 15 includes a metal layer.
  • the patch electrode 15 may be a metal electrode formed only from a metal layer.
  • the material of the patch electrode 15 may be the same as that of the source electrode 7S and the drain electrode 7D.
  • the thickness of the metal layer in the patch electrode 15 (the thickness of the patch electrode 15 when the patch electrode 15 is a metal electrode) is set to be larger than the thickness of the source electrode 7S and the drain electrode 7D.
  • the thickness of the metal layer in the patch electrode 15 is set to, for example, 0.3 ⁇ m or more when formed with an Al layer.
  • the CS bus line CL may be provided using the same conductive film as the gate bus line GL.
  • the CS bus line CL may be disposed so as to overlap the drain electrode (or an extended portion of the drain electrode) 7D with the gate insulating layer 4 interposed therebetween, and may constitute an auxiliary capacitor CS having the gate insulating layer 4 as a dielectric layer. .
  • An alignment mark (for example, a metal layer) 21 and a base insulating film 2 covering the alignment mark 21 may be formed closer to the dielectric substrate than the gate bus line GL.
  • the alignment mark 21 needs to be performed in a plurality of times when the number of photomasks is n (n ⁇ m). Arise.
  • the number of photomasks (n) is smaller than the number of TFT substrates 101 (m) produced from one glass substrate 1, it is used for photomask alignment.
  • the alignment mark 21 can be omitted.
  • the patch electrode 15 is formed in a layer different from the source metal layer. Thereby, the following merits are obtained.
  • the source metal layer is usually formed using a metal film, it is conceivable to form a patch electrode in the source metal layer.
  • the patch electrode preferably has a low resistance so as not to inhibit the vibration of electrons.
  • the patch electrode is formed of a relatively thick Al layer having a thickness of 0.3 ⁇ m or more. From the viewpoint of antenna performance, the patch electrode is preferably thicker.
  • the configuration of the TFT for example, when a patch electrode having a thickness exceeding 1 ⁇ m is formed of a source metal layer, there is a problem that a desired patterning accuracy cannot be obtained. For example, there may be a problem that the gap (corresponding to the channel length of the TFT) between the source electrode and the drain electrode cannot be controlled with high accuracy.
  • the patch electrode 15 is formed separately from the source metal layer, so that the thickness of the source metal layer and the thickness of the patch electrode 15 can be controlled independently. Therefore, the patch electrode 15 having a desired thickness can be formed while ensuring controllability when forming the source metal layer.
  • the thickness of the patch electrode 15 can be set with a high degree of freedom separately from the thickness of the source metal layer. Since the size of the patch electrode 15 does not need to be controlled as strictly as the source bus line SL or the like, the line width shift (deviation from the design value) may be increased by increasing the thickness of the patch electrode 15. . The case where the thickness of the patch electrode 15 is equal to the thickness of the source metal layer is not excluded.
  • the patch electrode 15 may include a Cu layer or an Al layer as a main layer.
  • the performance of the scanning antenna correlates with the electric resistance of the patch electrode 15, and the thickness of the main layer is set so as to obtain a desired resistance. From the viewpoint of electrical resistance, there is a possibility that the thickness of the patch electrode 15 can be made smaller in the Cu layer than in the Al layer.
  • -Gate terminal part GT, source terminal part ST and transfer terminal part PT 4A to 4C are cross-sectional views schematically showing the gate terminal portion GT, the source terminal portion ST, and the transfer terminal portion PT, respectively.
  • the gate terminal portion GT includes a gate bus line GL formed on the dielectric substrate, an insulating layer covering the gate bus line GL, and an upper connection portion 19g for the gate terminal.
  • the gate terminal upper connection portion 19g is in contact with the gate bus line GL in the contact hole CH2 formed in the insulating layer.
  • the insulating layer covering the gate bus line GL includes the gate insulating layer 4, the first insulating layer 11, and the second insulating layer 17 from the dielectric substrate side.
  • the gate terminal upper connection portion 19g is, for example, a transparent electrode formed from a transparent conductive film provided on the second insulating layer 17.
  • the source terminal portion ST includes a source bus line SL formed on a dielectric substrate (here, on the gate insulating layer 4), an insulating layer covering the source bus line SL, and a source terminal upper connection portion 19s.
  • the source terminal upper connection portion 19s is in contact with the source bus line SL in the contact hole CH3 formed in the insulating layer.
  • the insulating layer covering the source bus line SL includes the first insulating layer 11 and the second insulating layer 17.
  • the source terminal upper connection portion 19 s is, for example, a transparent electrode formed from a transparent conductive film provided on the second insulating layer 17.
  • the transfer terminal portion PT has a patch connection portion 15p formed on the first insulating layer 11, a second insulating layer 17 covering the patch connection portion 15p, and an upper connection portion 19p for transfer terminals.
  • the transfer terminal upper connection portion 19p is in contact with the patch connection portion 15p in the contact hole CH4 formed in the second insulating layer 17.
  • the patch connection portion 15p is formed of the same conductive film as the patch electrode 15.
  • the transfer terminal upper connecting portion (also referred to as an upper transparent electrode) 19p is a transparent electrode formed from, for example, a transparent conductive film provided on the second insulating layer 17.
  • the upper connection portions 19g, 19s, and 19p of each terminal portion are formed from the same transparent conductive film.
  • the contact holes CH2, CH3, and CH4 of each terminal portion can be formed simultaneously by an etching process after the second insulating layer 17 is formed. A detailed manufacturing process will be described later.
  • the TFT substrate 101 can be manufactured, for example, by the following method.
  • FIG. 5 is a diagram illustrating a manufacturing process of the TFT substrate 101.
  • a metal film for example, Ti film
  • a dielectric substrate for example, a glass substrate, a heat-resistant plastic substrate (resin substrate), or the like can be used.
  • the base insulating film 2 is formed so as to cover the alignment mark 21.
  • a SiO 2 film is used as the base insulating film 2.
  • a gate metal layer including the gate electrode 3G and the gate bus line GL is formed on the base insulating film 2.
  • the gate electrode 3G can be formed integrally with the gate bus line GL.
  • a gate conductive film (thickness: for example, not less than 50 nm and not more than 500 nm) is formed on the dielectric substrate by sputtering or the like.
  • the gate conductive film is patterned to obtain the gate electrode 3G and the gate bus line GL.
  • the material of the conductive film for gate is not particularly limited.
  • a film containing a metal such as aluminum (Al), tungsten (W), molybdenum (Mo), tantalum (Ta), chromium (Cr), titanium (Ti), copper (Cu), or an alloy thereof, or a metal nitride thereof It can be used as appropriate.
  • a laminated film in which MoN (thickness: for example, 50 nm), Al (thickness: for example, 200 nm) and MoN (thickness: for example, 50 nm) are laminated in this order is formed as the gate conductive film.
  • the gate insulating layer 4 is formed so as to cover the gate metal layer.
  • the gate insulating layer 4 can be formed by a CVD method or the like.
  • a silicon oxide (SiO 2 ) layer, a silicon nitride (SiNx) layer, a silicon oxynitride (SiOxNy; x> y) layer, a silicon nitride oxide (SiNxOy; x> y) layer, or the like is appropriately used.
  • the gate insulating layer 4 may have a stacked structure.
  • a SiNx layer (thickness: 410 nm, for example) is formed as the gate insulating layer 4.
  • the semiconductor layer 5 and the contact layer are formed on the gate insulating layer 4.
  • an intrinsic amorphous silicon film thickness: for example, 125 nm
  • an n + type amorphous silicon film thickness: for example, 65 nm
  • the semiconductor film used for the semiconductor layer 5 is not limited to an amorphous silicon film.
  • an oxide semiconductor layer may be formed as the semiconductor layer 5.
  • a contact layer may not be provided between the semiconductor layer 5 and the source / drain electrodes.
  • a conductive film for source (thickness: for example, 50 nm or more and 500 nm or less) is formed on the gate insulating layer 4 and the contact layer, and is patterned to form the source electrode 7S, the drain electrode 7D, and the source bus line SL.
  • a source metal layer is formed.
  • the contact layer is also etched to form the source contact layer 6S and the drain contact layer 6D which are separated from each other.
  • the material of the source conductive film is not particularly limited.
  • a film containing a metal such as aluminum (Al), tungsten (W), molybdenum (Mo), tantalum (Ta), chromium (Cr), titanium (Ti), copper (Cu), or an alloy thereof, or a metal nitride thereof It can be used as appropriate.
  • a stacked film in which MoN (thickness: for example, 30 nm), Al (thickness: for example, 200 nm), and MoN (thickness: for example, 50 nm) are stacked in this order is formed as the source conductive film.
  • Ti thickness: for example 30 nm
  • MoN thickness: for example 30 nm
  • Al thickness: for example 200 nm
  • MoN thickness: for example 50 nm
  • the source conductive film is formed by sputtering, and the source conductive film is patterned (source / drain separation) by wet etching. Thereafter, by dry etching, for example, a portion of the contact layer located on the region to be the channel region of the semiconductor layer 5 is removed to form a gap portion, which is separated into the source contact layer 6S and the drain contact layer 6D. . At this time, the vicinity of the surface of the semiconductor layer 5 is also etched in the gap portion (overetching).
  • the Al film is patterned by wet etching using, for example, an aqueous solution of phosphoric acid, acetic acid and nitric acid, and then dried.
  • the Ti film and the contact layer (n + type amorphous silicon layer) 6 may be patterned simultaneously by etching.
  • the source conductive film and the contact layer can be etched together.
  • the etching amount of the gap portion can be controlled more easily.
  • the first insulating layer 11 is formed so as to cover the TFT 10.
  • the first insulating layer 11 is disposed in contact with the channel region of the semiconductor layer 5. Further, a contact hole CH1 reaching the drain electrode 7D is formed in the first insulating layer 11 by known photolithography.
  • the first insulating layer 11 is an inorganic material such as a silicon oxide (SiO 2 ) film, a silicon nitride (SiNx) film, a silicon oxynitride (SiOxNy; x> y) film, or a silicon nitride oxide (SiNxOy; x> y) film.
  • An insulating layer may be used.
  • a SiNx layer having a thickness of, for example, 330 nm is formed by, eg, CVD.
  • a patch conductive film is formed on the first insulating layer 11 and in the contact hole CH1, and this is patterned.
  • the patch electrode 15 is formed in the transmission / reception region R1, and the patch connection portion 15p is formed in the non-transmission / reception region R2.
  • the patch electrode 15 is in contact with the drain electrode 7D in the contact hole CH1.
  • a layer including the patch electrode 15 and the patch connection portion 15p formed from the conductive film for patch may be referred to as a “patch metal layer”.
  • the material for the conductive film for patch As the material for the conductive film for patch, the same material as the conductive film for gate or the conductive film for source can be used. However, the patch conductive film is set to be thicker than the gate conductive film and the source conductive film. As a result, by reducing the sheet resistance of the patch electrode, it is possible to reduce a loss in which the vibration of free electrons in the patch electrode changes to heat.
  • a suitable thickness of the conductive film for patch is, for example, 0.3 ⁇ m or more. If it is thinner than this, the sheet resistance becomes 0.10 ⁇ / sq or more, which may cause a problem of increased loss.
  • the thickness of the conductive film for patch is, for example, 3 ⁇ m or less, more preferably 2 ⁇ m or less. If it is thicker than this, the substrate may be warped due to thermal stress during the process. If the warpage is large, problems such as conveyance trouble, chipping of the substrate, or cracking of the substrate may occur in the mass production process.
  • a laminated film in which MoN (thickness: for example, 50 nm), Al (thickness: for example, 1000 nm) and MoN (thickness: for example, 50 nm) are laminated in this order as the conductive film for patch.
  • a laminated film in which Ti (thickness: for example 50 nm), MoN (thickness: for example 50 nm), Al (thickness: for example 2000 nm) and MoN (thickness: for example 50 nm) are laminated in this order.
  • / Al / MoN / Ti may be formed.
  • a laminated film in which Ti (thickness: for example 50 nm), MoN (thickness: for example 50 nm), Al (thickness: for example 500 nm) and MoN (thickness: for example 50 nm) are laminated in this order.
  • / Al / MoN / Ti may be formed.
  • a laminated film in which a Ti film, a Cu film, and a Ti film are laminated in this order Ti / Cu / Ti
  • a laminated film in which a Ti film and a Cu film are laminated in this order Cu / Ti
  • a second insulating layer (thickness: 100 nm or more and 300 nm or less) 17 is formed on the patch electrode 15 and the first insulating layer 11.
  • the second insulating layer 17 is not particularly limited, and for example, a silicon oxide (SiO 2 ) film, a silicon nitride (SiNx) film, a silicon oxynitride (SiOxNy; x> y) film, a silicon nitride oxide (SiNxOy; x> y).
  • a film or the like can be used as appropriate.
  • the second insulating layer 17 for example, a SiNx layer having a thickness of 200 nm is formed.
  • the inorganic insulating film (the second insulating layer 17, the first insulating layer 11, and the gate insulating layer 4) is collectively etched by, for example, dry etching using a fluorine-based gas.
  • the patch electrode 15, the source bus line SL, and the gate bus line GL function as an etch stop.
  • a contact hole CH2 reaching the gate bus line GL is formed in the second insulating layer 17, the first insulating layer 11, and the gate insulating layer 4, and the source bus line is formed in the second insulating layer 17 and the first insulating layer 11.
  • a contact hole CH3 reaching SL is formed.
  • a contact hole CH4 reaching the patch connection portion 15p is formed in the second insulating layer 17.
  • the side surfaces of the second insulating layer 17, the first insulating layer 11, and the gate insulating layer 4 are aligned on the side wall of the obtained contact hole CH2, and the contact hole CH3
  • the side walls of the second insulating layer 17 and the first insulating layer 11 are aligned with each other.
  • “side surfaces of two or more different layers in a contact hole” means that the side surfaces exposed in the contact hole in these layers are flush with each other in the vertical direction. It also includes a case where an inclined surface such as a tapered shape is continuously formed. Such a configuration can be obtained, for example, by etching these layers using the same mask, or by etching the other layer using one layer as a mask.
  • a transparent conductive film (thickness: 50 nm or more and 200 nm or less) is formed on the second insulating layer 17 and in the contact holes CH2, CH3, and CH4 by, for example, sputtering.
  • the transparent conductive film for example, an ITO (indium tin oxide) film, an IZO film, a ZnO film (zinc oxide film), or the like can be used.
  • an ITO film having a thickness of, for example, 100 nm is used as the transparent conductive film.
  • a gate terminal upper connection portion 19g, a source terminal upper connection portion 19s and a transfer terminal upper connection portion 19p are formed.
  • the gate terminal upper connection portion 19g, the source terminal upper connection portion 19s, and the transfer terminal upper connection portion 19p are used to protect the electrodes or wiring exposed at each terminal portion.
  • the gate terminal part GT, the source terminal part ST, and the transfer terminal part PT are obtained.
  • FIG. 6 is a cross-sectional view schematically showing the antenna unit region U and the terminal part IT in the slot substrate 201.
  • the slot substrate 201 includes a dielectric substrate 51 having a front surface and a back surface, a third insulating layer 52 formed on the surface of the dielectric substrate 51, a slot electrode 55 formed on the third insulating layer 52, and a slot electrode. And a fourth insulating layer 58 covering 55.
  • the reflective conductive plate 65 is disposed so as to face the back surface of the dielectric substrate 51 through a dielectric layer (air layer) 54.
  • the slot electrode 55 and the reflective conductive plate 65 function as walls of the waveguide 301.
  • a plurality of slots 57 are formed in the slot electrode 55 in the transmission / reception region R1.
  • the slot 57 is an opening that penetrates the slot electrode 55.
  • one slot 57 is arranged in each antenna unit region U.
  • the fourth insulating layer 58 is formed on the slot electrode 55 and in the slot 57.
  • the material of the fourth insulating layer 58 may be the same as the material of the third insulating layer 52.
  • the slot electrode 55 and the liquid crystal layer LC are not in direct contact, so that the reliability can be improved.
  • the slot electrode 55 is formed of a Cu layer, Cu may be eluted into the liquid crystal layer LC.
  • a void may be included in the Al layer.
  • the fourth insulating layer 58 can prevent the liquid crystal material from entering the voids of the Al layer. If the slot electrode 55 is produced by attaching an Al layer to the dielectric substrate 51 with an aluminum foil and bonding it, and then patterning it, the void problem can be avoided.
  • the slot electrode 55 includes a main layer 55M such as a Cu layer or an Al layer.
  • the slot electrode 55 may have a stacked structure including a main layer 55M and an upper layer 55U and a lower layer 55L arranged so as to sandwich the main layer 55M.
  • the thickness of the main layer 55M is set in consideration of the skin effect depending on the material, and may be, for example, 2 ⁇ m or more and 30 ⁇ m or less.
  • the thickness of the main layer 55M is typically larger than the thickness of the upper layer 55U and the lower layer 55L.
  • the main layer 55M is a Cu layer
  • the upper layer 55U and the lower layer 55L are Ti layers.
  • the adhesion between the slot electrode 55 and the third insulating layer 52 can be improved.
  • the upper layer 55U corrosion of the main layer 55M (for example, Cu layer) can be suppressed.
  • the reflective conductive plate 65 constitutes the wall of the waveguide 301, the reflective conductive plate 65 preferably has a thickness of 3 times or more, preferably 5 times or more of the skin depth.
  • the reflective conductive plate 65 for example, an aluminum plate or a copper plate having a thickness of several millimeters produced by cutting can be used.
  • a terminal section IT is provided in the non-transmission / reception area R2.
  • the terminal portion IT includes a slot electrode 55, a fourth insulating layer 58 that covers the slot electrode 55, and an upper connection portion 60.
  • the fourth insulating layer 58 has an opening reaching the slot electrode 55.
  • the upper connection portion 60 is in contact with the slot electrode 55 in the opening.
  • the terminal portion IT is disposed in the seal region Rs and is connected to the transfer terminal portion in the TFT substrate by a seal resin containing conductive particles (transfer portion).
  • FIG. 7 is a schematic cross-sectional view for explaining a transfer part that connects the transfer terminal part PT of the TFT substrate 101 and the terminal part IT of the slot substrate 201.
  • the same components as those in FIGS. 1 to 4 are denoted by the same reference numerals.
  • the upper connection part 60 of the terminal part IT is electrically connected to the transfer terminal upper connection part 19p of the transfer terminal part PT in the TFT substrate 101.
  • the upper connection portion 60 and the transfer terminal upper connection portion 19p are connected via a resin (seal resin) 73 (also referred to as “seal portion 73”) including conductive beads 71.
  • the upper connection portions 60 and 19p are both transparent conductive layers such as an ITO film and an IZO film, and an oxide film may be formed on the surface thereof.
  • these transparent conductive layers are bonded via a resin containing conductive beads (for example, Au beads) 71, so even if a surface oxide film is formed, the conductive beads are on the surface.
  • the conductive beads 71 may penetrate not only the surface oxide film but also the upper connection portions 60 and 19p, which are transparent conductive layers, and may be in direct contact with the patch connection portion 15p and the slot electrode 55.
  • the transfer part may be disposed both at the center part and the peripheral part of the scanning antenna 1000 (that is, inside and outside the donut-shaped transmission / reception region R1 when viewed from the normal direction of the scanning antenna 1000), You may arrange
  • the transfer part may be disposed in the seal region Rs that encloses the liquid crystal, or may be disposed outside the seal region Rs (on the side opposite to the liquid crystal layer).
  • the slot substrate 201 can be manufactured, for example, by the following method.
  • a third insulating layer (thickness: for example, 200 nm) 52 is formed on a dielectric substrate.
  • a substrate such as a glass substrate or a resin substrate that has a high transmittance with respect to electromagnetic waves (small dielectric constant ⁇ M and dielectric loss tan ⁇ M ) can be used.
  • the dielectric substrate is preferably thin in order to suppress attenuation of electromagnetic waves.
  • the glass substrate may be thinned from the back side. Thereby, the thickness of a glass substrate can be reduced to 500 micrometers or less, for example.
  • components such as TFTs may be formed directly on the resin substrate, or may be formed on the resin substrate using a transfer method.
  • a resin film for example, a polyimide film
  • a constituent element is formed on the resin film by a process described later, and then the resin film on which the constituent element is formed and the glass substrate are combined.
  • a resin has a smaller dielectric constant ⁇ M and dielectric loss tan ⁇ M than glass.
  • the thickness of the resin substrate is, for example, 3 ⁇ m to 300 ⁇ m.
  • the resin material for example, liquid crystal polymer can be used in addition to polyimide.
  • the third insulating layer 52 is not particularly limited, for example, silicon oxide (SiO 2) film, a silicon nitride (SiNx) film, silicon oxynitride (SiOxNy; x> y) film, a silicon nitride oxide (SiNxOy; x> y ) A film or the like can be used as appropriate.
  • a metal film is formed on the third insulating layer 52 and patterned to obtain a slot electrode 55 having a plurality of slots 57.
  • a Cu film (or Al film) having a thickness of 2 ⁇ m to 5 ⁇ m may be used.
  • a laminated film in which a Ti film, a Cu film, and a Ti film are laminated in this order is used.
  • a laminated film in which Ti (thickness: for example, 50 nm) and Cu (thickness: for example, 5000 nm) are laminated in this order may be formed.
  • a fourth insulating layer (thickness: for example, 100 nm or 200 nm) 58 is formed on the slot electrode 55 and in the slot 57.
  • the material of the fourth insulating layer 58 may be the same as the material of the third insulating layer.
  • an opening reaching the slot electrode 55 is formed in the fourth insulating layer 58 in the non-transmission / reception region R2.
  • a transparent conductive film is formed on the fourth insulating layer 58 and in the opening of the fourth insulating layer 58, and this is patterned to form the upper connection portion 60 in contact with the slot electrode 55 in the opening. Thereby, the terminal part IT is obtained.
  • a TFT having the semiconductor layer 5 as an active layer is used as a switching element disposed in each pixel.
  • the semiconductor layer 5 is not limited to an amorphous silicon layer, and may be a polysilicon layer or an oxide semiconductor layer.
  • the oxide semiconductor included in the oxide semiconductor layer may be an amorphous oxide semiconductor or a crystalline oxide semiconductor having a crystalline portion.
  • the crystalline oxide semiconductor include a polycrystalline oxide semiconductor, a microcrystalline oxide semiconductor, and a crystalline oxide semiconductor in which the c-axis is oriented substantially perpendicular to the layer surface.
  • the oxide semiconductor layer may have a stacked structure of two or more layers.
  • the oxide semiconductor layer may include an amorphous oxide semiconductor layer and a crystalline oxide semiconductor layer.
  • a plurality of crystalline oxide semiconductor layers having different crystal structures may be included.
  • a plurality of amorphous oxide semiconductor layers may be included.
  • the energy gap of the oxide semiconductor included in the upper layer is preferably larger than the energy gap of the oxide semiconductor included in the lower layer.
  • the energy gap of the lower oxide semiconductor may be larger than the energy gap of the upper oxide semiconductor.
  • the oxide semiconductor layer may contain at least one metal element of In, Ga, and Zn, for example.
  • the oxide semiconductor layer includes, for example, an In—Ga—Zn—O-based semiconductor (eg, indium gallium zinc oxide).
  • Such an oxide semiconductor layer can be formed using an oxide semiconductor film containing an In—Ga—Zn—O-based semiconductor.
  • the In—Ga—Zn—O-based semiconductor may be amorphous or crystalline.
  • a crystalline In—Ga—Zn—O-based semiconductor in which the c-axis is oriented substantially perpendicular to the layer surface is preferable.
  • a TFT having an In—Ga—Zn—O-based semiconductor layer has high mobility (more than 20 times that of an a-Si TFT) and low leakage current (less than one hundredth of that of an a-Si TFT).
  • the TFT is suitably used as a driving TFT (for example, a TFT included in a driving circuit provided in a non-transmission / reception area) and a TFT provided in each antenna unit area.
  • the oxide semiconductor layer may include another oxide semiconductor instead of the In—Ga—Zn—O-based semiconductor.
  • an In—Sn—Zn—O-based semiconductor eg, In 2 O 3 —SnO 2 —ZnO; InSnZnO
  • the In—Sn—Zn—O-based semiconductor is a ternary oxide of In (indium), Sn (tin), and Zn (zinc).
  • the oxide semiconductor layer includes an In—Al—Zn—O based semiconductor, an In—Al—Sn—Zn—O based semiconductor, a Zn—O based semiconductor, an In—Zn—O based semiconductor, and a Zn—Ti—O based semiconductor.
  • Cd—Ge—O based semiconductor Cd—Pb—O based semiconductor, CdO (cadmium oxide), Mg—Zn—O based semiconductor, In—Ga—Sn—O based semiconductor, In—Ga—O based semiconductor, A Zr—In—Zn—O based semiconductor, an Hf—In—Zn—O based semiconductor, an Al—Ga—Zn—O based semiconductor, a Ga—Zn—O based semiconductor, or the like may be included.
  • the TFT 10 is a channel etch type TFT having a bottom gate structure.
  • the etch stop layer is not formed on the channel region, and the lower surfaces of the end portions on the channel side of the source and drain electrodes are arranged in contact with the upper surface of the semiconductor layer.
  • the channel etch type TFT is formed, for example, by forming a conductive film for a source / drain electrode on a semiconductor layer and performing source / drain separation. In the source / drain separation step, the surface portion of the channel region may be etched.
  • the TFT 10 may be an etch stop type TFT in which an etch stop layer is formed on the channel region.
  • the etch stop type TFT the lower surfaces of the end portions on the channel side of the source and drain electrodes are located, for example, on the etch stop layer.
  • an etch stop type TFT is formed by forming an etch stop layer that covers a portion of a semiconductor layer that becomes a channel region, and then forming a conductive film for a source / drain electrode on the semiconductor layer and the etch stop layer. Formed by performing separation.
  • the TFT 10 has a top contact structure in which the source and drain electrodes are in contact with the upper surface of the semiconductor layer, but the source and drain electrodes may be disposed in contact with the lower surface of the semiconductor layer (bottom contact structure). Further, the TFT 10 may have a bottom gate structure having a gate electrode on the dielectric substrate side of the semiconductor layer, or may have a top gate structure having a gate electrode above the semiconductor layer.
  • the TFT substrate in the scanning antenna according to the present embodiment is different from the TFT substrate shown in FIG. 2 in that a transparent conductive layer serving as an upper connection portion of each terminal portion is provided between the first insulating layer and the second insulating layer. Different from the TFT substrate 101 shown in FIG.
  • FIG. 8A to 8C are cross-sectional views showing the gate terminal portion GT, the source terminal portion ST, and the transfer terminal portion PT of the TFT substrate 102 in this embodiment, respectively.
  • the gate terminal portion GT in the present embodiment includes a gate bus line GL formed on a dielectric substrate, an insulating layer covering the gate bus line GL, and an upper connection portion 19g for gate terminals.
  • the gate terminal upper connection portion 19g is in contact with the gate bus line GL in the contact hole CH2 formed in the insulating layer.
  • the insulating layer covering the gate bus line GL includes the gate insulating layer 4 and the first insulating layer 11.
  • a second insulating layer 17 is formed on the gate terminal upper connecting portion 19 g and the first insulating layer 11.
  • the second insulating layer 17 has an opening 18g exposing a part of the gate terminal upper connection portion 19g.
  • the opening 18g of the second insulating layer 17 may be arranged so as to expose the entire contact hole CH2.
  • the source terminal portion ST includes a source bus line SL formed on a dielectric substrate (here, on the gate insulating layer 4), an insulating layer covering the source bus line SL, and a source terminal upper connection portion 19s.
  • the source terminal upper connection portion 19s is in contact with the source bus line SL in the contact hole CH3 formed in the insulating layer.
  • the insulating layer covering the source bus line SL includes only the first insulating layer 11.
  • the second insulating layer 17 extends on the source terminal upper connecting portion 19 s and the first insulating layer 11.
  • the second insulating layer 17 has an opening 18s that exposes a part of the source terminal upper connection portion 19s.
  • the opening 18s of the second insulating layer 17 may be arranged so as to expose the entire contact hole CH3.
  • the transfer terminal portion PT includes a source connection wiring 7p formed of the same conductive film (source conductive film) as the source bus line SL, a first insulating layer 11 extending on the source connection wiring 7p, and a first insulation.
  • the transfer terminal upper connection portion 19p and the patch connection portion 15p are formed on the layer 11.
  • the first insulating layer 11 is provided with contact holes CH5 and CH6 exposing the source connection wiring 7p.
  • the transfer terminal upper connection portion 19p is disposed on the first insulating layer 11 and in the contact hole CH5, and is in contact with the source connection wiring 7p in the contact hole CH5.
  • the patch connection portion 15p is disposed on the first insulating layer 11 and in the contact hole CH6, and is in contact with the source connection wiring 7p in the contact hole CH6.
  • the transfer terminal upper connection portion 19p is a transparent electrode formed of a transparent conductive film.
  • the patch connection portion 15p is formed of the same conductive film as the patch electrode 15.
  • the upper connection portions 19g, 19s, and 19p of each terminal portion may be formed of the same transparent conductive film.
  • the second insulating layer 17 extends on the transfer terminal upper connecting portion 19p, the patch connecting portion 15p, and the first insulating layer 11.
  • the second insulating layer 17 has an opening 18p that exposes a part of the transfer terminal upper connecting portion 19p.
  • the opening 18p of the second insulating layer 17 is disposed so as to expose the entire contact hole CH5.
  • the patch connection portion 15 p is covered with the second insulating layer 17.
  • the transfer terminal upper connection portion 19p of the transfer terminal portion PT and the patch connection portion 15p are electrically connected by the source connection wiring 7p formed in the source metal layer.
  • the transfer terminal upper connecting portion 19p is connected to the slot electrode in the slot substrate 201 by a sealing resin containing conductive particles, as in the above-described embodiment.
  • the contact holes CH1 to CH4 having different depths are collectively formed after the second insulating layer 17 is formed.
  • a relatively thick insulating layer (the gate insulating layer 4, the first insulating layer 11, and the second insulating layer 17) is etched on the gate terminal portion GT, whereas only the second insulating layer 17 is etched in the transfer terminal portion PT. Etch.
  • a conductive film for example, a conductive film for a patch electrode serving as a base of a shallow contact hole may be greatly damaged during etching.
  • the contact holes CH1 to CH3, CH5, and CH6 are formed before the second insulating layer 17 is formed. Since these contact holes are formed only in the first insulating layer 11 or in the laminated film of the first insulating layer 11 and the gate insulating layer 4, the difference in the depth of the contact holes formed at a time is larger than that in the above embodiment. Can be reduced. Therefore, damage to the conductive film which is the base of the contact hole can be reduced.
  • a cap layer such as a MoN layer is formed on the Al film. There are things to do. In such a case, there is no need to increase the thickness of the cap layer in consideration of damage during etching, which is advantageous.
  • the TFT substrate 102 is manufactured by the following method, for example.
  • FIG. 9 is a diagram illustrating a manufacturing process of the TFT substrate 102. In the following description, description of the material, thickness, formation method, and the like of each layer is omitted when the TFT substrate 101 is the same as that described above.
  • an alignment mark, a base insulating layer, a gate metal layer, a gate insulating layer, a semiconductor layer, a contact layer, and a source metal layer are formed on a dielectric substrate by a method similar to that for the TFT substrate 102 to obtain a TFT.
  • the source connection wiring 7p is also formed from the source conductive film.
  • the first insulating layer 11 is formed so as to cover the source metal layer. Thereafter, the first insulating layer 11 and the gate insulating layer 4 are collectively etched to form contact holes CH1 to 3, CH5, and CH6. In the etching, the source bus line SL and the gate bus line GL function as an etch stop. Thus, a contact hole CH1 reaching the drain electrode of the TFT is formed in the first insulating layer 11 in the transmission / reception region R1. In the non-transmission / reception region R2, the contact hole CH2 reaching the gate bus line GL is formed in the first insulating layer 11 and the gate insulating layer 4, and the contact hole CH3 reaching the source bus line SL and the source connection wiring are formed in the first insulating layer 11. Contact holes CH5 and CH6 reaching 7p are formed. The contact hole CH5 may be disposed in the seal region Rs, and the contact hole CH6 may be disposed outside the seal region Rs. Or you may arrange
  • a transparent conductive film is formed on the first insulating layer 11 and in the contact holes CH1 to 3, CH5, and CH6 and patterned. Accordingly, the gate terminal upper connection portion 19g in contact with the gate bus line GL in the contact hole CH2, the source terminal upper connection portion 19s in contact with the source bus line SL in the contact hole CH3, and the source connection wiring in the contact hole CH5. An upper connection portion 19p for transfer terminal in contact with 7p is formed.
  • a conductive film for a patch electrode is formed on the first insulating layer 11, on the gate terminal upper connection portion 19g, the source terminal upper connection portion 19s, the transfer terminal upper connection portion 19p, and in the contact holes CH1 and CH6. Form and pattern.
  • the patch electrode 15 in contact with the drain electrode 7D in the contact hole CH1 is formed in the transmission / reception region R1
  • the patch connection portion 15p in contact with the source connection wiring 7p in the contact hole CH6 is formed in the non-transmission / reception region R2.
  • the patch electrode conductive film may be patterned by wet etching.
  • the transparent conductive film can function as an etch stop when patterning the patch electrode conductive film.
  • the portions exposed by the contact holes CH2, CH3, and CH5 are covered with the etch stop (transparent conductive film) and thus are not etched.
  • the second insulating layer 17 is formed. Thereafter, the second insulating layer 17 is patterned by, for example, dry etching using a fluorine-based gas. Thereby, the opening 18g exposing the gate terminal upper connection portion 19g, the opening 18s exposing the source terminal upper connection portion 19s, and the opening exposing the transfer terminal upper connection portion 19p are formed in the second insulating layer 17. 18p is provided. In this way, the TFT substrate 102 is obtained.
  • a scanning antenna according to a third embodiment will be described with reference to the drawings.
  • the TFT substrate in the scanning antenna of this embodiment is different from the TFT substrate 102 shown in FIG. 8 in that an upper connection portion made of a transparent conductive film is not provided in the transfer terminal portion.
  • 10A to 10C are cross-sectional views showing the gate terminal portion GT, the source terminal portion ST, and the transfer terminal portion PT of the TFT substrate 103 in the present embodiment, respectively.
  • the structure of the gate terminal portion GT and the source terminal portion ST is the same as the structure of the gate terminal portion and the source terminal portion of the TFT substrate 102 shown in FIG.
  • the transfer terminal portion PT has a patch connection portion 15p formed on the first insulating layer 11, and a protective conductive layer 23 stacked on the patch connection portion 15p.
  • the second insulating layer 17 extends on the protective conductive layer 23 and has an opening 18 p that exposes a part of the protective conductive layer 23.
  • the patch electrode 15 is covered with a second insulating layer 17.
  • the TFT substrate 103 is manufactured by the following method, for example.
  • FIG. 11 is a diagram illustrating a manufacturing process of the TFT substrate 103. In the following description, description of the material, thickness, formation method, and the like of each layer is omitted when the TFT substrate 101 is the same as that described above.
  • an alignment mark, a base insulating layer, a gate metal layer, a gate insulating layer, a semiconductor layer, a contact layer, and a source metal layer are formed on a dielectric substrate by a method similar to that for the TFT substrate 101 to obtain a TFT.
  • the first insulating layer 11 is formed so as to cover the source metal layer. Thereafter, the first insulating layer 11 and the gate insulating layer 4 are etched together to form contact holes CH1 to CH3.
  • the source bus line SL and the gate bus line GL function as an etch stop.
  • a contact hole CH1 reaching the drain electrode of the TFT is formed in the first insulating layer 11, and a contact hole CH2 reaching the gate bus line GL is formed in the first insulating layer 11 and the gate insulating layer 4.
  • a contact hole CH3 reaching the source bus line SL is formed in the first insulating layer 11. No contact hole is formed in the region where the transfer terminal portion is formed.
  • a transparent conductive film is formed on the first insulating layer 11 and in the contact holes CH1, CH2, and CH3, and this is patterned.
  • the gate terminal upper connection portion 19g in contact with the gate bus line GL in the contact hole CH2 and the source terminal upper connection portion 19s in contact with the source bus line SL in the contact hole CH3 are formed.
  • the transparent conductive film is removed.
  • a conductive film for patch electrode is formed on the first insulating layer 11, on the upper connection portion 19g for the gate terminal and the upper connection portion 19s for the source terminal, and in the contact hole CH1, and patterned.
  • the patch electrode 15 in contact with the drain electrode 7D in the contact hole CH1 is formed in the transmission / reception region R1
  • the patch connection portion 15p is formed in the non-transmission / reception region R2.
  • an etchant that can ensure an etching selectivity between the transparent conductive film (ITO or the like) and the patch electrode conductive film is used.
  • the protective conductive layer 23 is formed on the patch connection portion 15p.
  • a Ti layer, an ITO layer, an IZO (indium zinc oxide) layer, or the like can be used as the protective conductive layer 23.
  • a Ti layer thickness: for example, 50 nm
  • a protective conductive layer may be formed on the patch electrode 15.
  • the second insulating layer 17 is formed. Thereafter, the second insulating layer 17 is patterned by, for example, dry etching using a fluorine-based gas.
  • the opening 18g exposing the gate terminal upper connection portion 19g, the opening 18s exposing the source terminal upper connection portion 19s, and the opening 18p exposing the protective conductive layer 23 are formed in the second insulating layer 17.
  • the TFT substrate 103 is obtained.
  • FIG. 12 is a schematic cross-sectional view for explaining a transfer portion for connecting the transfer terminal portion PT of the TFT substrate 103 and the terminal portion IT of the slot substrate 203 in the present embodiment.
  • the same reference numerals are assigned to the same components as those in the above-described embodiment.
  • the slot substrate 203 includes a dielectric substrate 51, a third insulating layer 52 formed on the surface of the dielectric substrate 51, a slot electrode 55 formed on the third insulating layer 52, and a fourth covering the slot electrode 55. And an insulating layer 58.
  • the reflective conductive plate 65 is disposed so as to face the back surface of the dielectric substrate 51 through a dielectric layer (air layer) 54.
  • the slot electrode 55 and the reflective conductive plate 65 function as walls of the waveguide 301.
  • the slot electrode 55 has a laminated structure in which a Cu layer or an Al layer is a main layer 55M. In the transmission / reception region R1, the slot electrode 55 is formed with a plurality of slots 57.
  • the structure of the slot electrode 55 in the transmission / reception region R1 is the same as the structure of the slot substrate 201 described above with reference to FIG.
  • a terminal section IT is provided in the non-transmission / reception area R2.
  • an opening exposing the surface of the slot electrode 55 is provided in the fourth insulating layer 58.
  • the exposed region of the slot electrode 55 becomes the contact surface 55c.
  • the contact surface 55 c of the slot electrode 55 is not covered with the fourth insulating layer 58.
  • the protective conductive layer 23 covering the patch connection portion 15p in the TFT substrate 103 and the contact surface 55c of the slot electrode 55 in the slot substrate 203 are connected via a resin (seal resin) including the conductive beads 71. .
  • the transfer unit in the present embodiment may be disposed at both the central portion and the peripheral portion of the scanning antenna, or may be disposed in only one of them, as in the above-described embodiment. Moreover, it may be arrange
  • a transparent conductive film is not provided on the contact surfaces of the transfer terminal portion PT and the terminal portion IT. Therefore, the protective conductive layer 23 and the slot electrode 55 of the slot substrate 203 can be connected via the sealing resin containing conductive particles.
  • the difference in the depth of contact holes formed in a lump is small compared to the first embodiment (FIGS. 3 and 4), so that damage to the conductive film underlying the contact holes is reduced. Can be reduced.
  • the slot substrate 203 is manufactured as follows. Since the material, thickness, and formation method of each layer are the same as those of the slot substrate 201, description thereof is omitted.
  • the third insulating layer 52 and the slot electrode 55 are formed on the dielectric substrate in the same manner as the slot substrate 201, and the plurality of slots 57 are formed in the slot electrode 55.
  • a fourth insulating layer 58 is formed on the slot electrode 55 and in the slot. Thereafter, an opening 18p is provided in the fourth insulating layer 58 so as to expose a region to be a contact surface of the slot electrode 55. In this way, the slot substrate 203 is manufactured.
  • the dielectric anisotropy ⁇ M of the liquid crystal material used for the antenna unit of the antenna is large.
  • a liquid crystal material (nematic liquid crystal) having a large dielectric anisotropy ⁇ M has a large viscosity and a slow response speed.
  • the viscosity increases as the temperature decreases.
  • the environmental temperature of the scanning antenna mounted on a moving body for example, a ship, an aircraft, an automobile
  • the temperature of the liquid crystal material can be adjusted to a certain level or higher, for example, 30 ° C. or higher, or 45 ° C. or higher.
  • the set temperature is preferably set so that the viscosity of the nematic liquid crystal material is approximately 10 cP (centipoise) or less.
  • the scanning antenna according to the embodiment of the present invention preferably has an internal heater structure in addition to the above structure.
  • the internal heater is preferably a resistance heating type heater using Joule heat.
  • the material of the resistance film for the heater is not particularly limited.
  • a conductive material having a relatively high specific resistance such as ITO or IZO can be used.
  • the resistance film may be formed of a fine wire or mesh of metal (for example, nichrome, titanium, chromium, platinum, nickel, aluminum, copper). Fine wires and meshes such as ITO and IZO can also be used. What is necessary is just to set resistance value according to the emitted-heat amount calculated
  • the resistance value of the resistance film is set to 139 ⁇ and the current is set to 0.
  • the power density may be 800 W / m 2 .
  • the resistance value of the resistance film is 82 ⁇ , the current is 1.2 A, and the power density is 1350 W / m 2. .
  • the resistance film for the heater may be provided anywhere as long as it does not affect the operation of the scanning antenna, but is preferably provided near the liquid crystal layer in order to efficiently heat the liquid crystal material.
  • a resistance film 68 may be formed on almost the entire surface of the dielectric substrate 1 as shown in the TFT substrate 104 shown in FIG.
  • FIG. 13A is a schematic plan view of the TFT substrate 104 having the heater resistance film 68.
  • the resistance film 68 is covered with, for example, the base insulating film 2 shown in FIG.
  • the base insulating film 2 is formed to have a sufficient withstand voltage.
  • the resistance film 68 preferably has openings 68a, 68b and 68c.
  • the slot 57 is positioned so as to face the patch electrode 15.
  • the opening 68 a is arranged so that the resistive film 68 does not exist around the distance d from the edge of the slot 57.
  • d is 0.5 mm.
  • the opening 68b is also disposed below the auxiliary capacitor CS, and the opening 68c is also disposed below the TFT.
  • the size of the antenna unit U is, for example, 4 mm ⁇ 4 mm. 13B, for example, the width s2 of the slot 57 is 0.5 mm, the length s1 of the slot 57 is 3.3 mm, and the width p2 of the patch electrode 15 in the width direction of the slot 57 is 0.
  • the width p1 of the patch electrode 15 in the length direction of the slot is 7 mm and 0.5 mm. Note that the size, shape, arrangement relationship, and the like of the antenna unit U, the slot 57, and the patch electrode 15 are not limited to the examples shown in FIGS.
  • a shield conductive layer may be formed.
  • the shield conductive layer is formed on the entire surface of the dielectric substrate 1 on the base insulating film 2. It is not necessary to provide the openings 68a and 68b in the shield conductive layer unlike the resistance film 68, but it is preferable to provide the openings 68c.
  • the shield conductive layer is formed of, for example, an aluminum layer and is set to the ground potential.
  • the resistance value of the resistance film has a distribution so that the liquid crystal layer can be heated uniformly.
  • the maximum temperature ⁇ the minimum temperature (temperature unevenness) is, for example, 15 ° C. or less. If the temperature unevenness exceeds 15 ° C., the phase difference modulation may vary in the surface, and a problem that a good beam formation cannot be performed may occur. Further, when the temperature of the liquid crystal layer approaches the Tni point (for example, 125 ° C.), ⁇ M becomes small, which is not preferable.
  • FIGS. 14A and 14B and FIGS. 15A to 15C show schematic structures and current distributions of the resistance heating structures 80a to 80e.
  • the resistance heating structure includes a resistance film and a heater terminal.
  • the 14A has a first terminal 82a, a second terminal 84a, and a resistance film 86a connected to these.
  • the first terminal 82a is disposed at the center of the circle, and the second terminal 84a is disposed along the entire circumference.
  • the circle corresponds to the transmission / reception region R1.
  • a current IA radially flows from the first terminal 82a to the second terminal 84a. Therefore, the resistance film 86a can generate heat uniformly even if the in-plane resistance value is constant.
  • the direction of current flow may be the direction from the second terminal 84a toward the first terminal 82a.
  • the resistance heating structure 80b has a first terminal 82b, a second terminal 84b, and a resistance film 86b connected thereto.
  • the first terminal 82b and the second terminal 84b are disposed adjacent to each other along the circumference.
  • the resistance value of the resistance film 86b has an in-plane distribution so that the amount of heat generated per unit area generated by the current IA flowing between the first terminal 82b and the second terminal 84b in the resistance film 86b is constant. Yes.
  • the in-plane distribution of the resistance value of the resistance film 86b may be adjusted by, for example, the thickness of the fine line or the density of the fine line when the resistance film 86 is constituted by a fine line.
  • the resistance heating structure 80c shown in FIG. 15A has a first terminal 82c, a second terminal 84c, and a resistance film 86c connected thereto.
  • the first terminal 82c is arranged along the circumference of the upper half of the circle
  • the second terminal 84c is arranged along the circumference of the lower half of the circle.
  • the resistance film 86c is configured by a thin line extending vertically between the first terminal 82c and the second terminal 84c, for example, near the center so that the amount of heat generated per unit area by the current IA is constant in the plane.
  • the thickness and density of the fine wires are adjusted to be high.
  • the resistance heating structure 80d shown in FIG. 15 (b) has a first terminal 82d, a second terminal 84d, and a resistance film 86d connected thereto.
  • the first terminal 82d and the second terminal 84d are provided so as to extend in the vertical direction and the horizontal direction, respectively, along the diameter of the circle.
  • the first terminal 82d and the second terminal 84d are insulated from each other.
  • the resistance heating structure 80e shown in FIG. 15C includes a first terminal 82e, a second terminal 84e, and a resistance film 86e connected thereto. Unlike the resistance heating structure 80d, the resistance heating structure 80e has four portions extending in four directions, up, down, left, and right, from the center of the circle, both of the first terminal 82e and the second terminal 84e. The portion of the first terminal 82e and the portion of the second terminal 84e that form 90 degrees with each other are arranged such that the current IA flows clockwise.
  • the resistance heating structure 80d and the resistance heating structure 80e for example, the side closer to the circumference so that the current IA increases as the circumference is closer, so that the heat generation amount per unit area is uniform in the plane.
  • the fine wires are thicker and the density is adjusted to be higher.
  • Such an internal heater structure may be operated automatically when, for example, the temperature of the scanning antenna is detected and the temperature falls below a preset temperature. Of course, you may make it operate
  • the scanning antenna according to the embodiment of the present invention may have an external heater structure instead of the internal heater structure or together with the internal heater structure.
  • Various known heaters can be used as the external heater, but a resistance heating type heater using Joule heat is preferable.
  • the part of the heater that generates heat is called the heater part.
  • the example which uses a resistance film as a heater part is demonstrated. In the following, the resistance film is denoted by reference numeral 68.
  • the liquid crystal panels 100Pa and 100Pb have the TFT substrate 101 of the scanning antenna 1000 shown in FIG. 1, the slot substrate 201, and the liquid crystal layer LC provided therebetween, and further the outside of the TFT substrate 101.
  • a resistance heating structure including the resistance film 68 is provided.
  • the resistive film 68 may be formed on the liquid crystal layer LC side of the dielectric substrate 1 of the TFT substrate 101, the manufacturing process of the TFT substrate 101 becomes complicated, so the outside of the TFT substrate 101 (on the side opposite to the liquid crystal layer LC). It is preferable to arrange in.
  • a liquid crystal panel 100Pa shown in FIG. 16A includes a heater resistive film 68 formed on the outer surface of the dielectric substrate 1 of the TFT substrate 101, and a protective layer 69a covering the heater resistive film 68. Yes.
  • the protective layer 69a may be omitted. Since the scanning antenna is accommodated in a plastic case, for example, the user does not touch the resistance film 68 directly.
  • the resistance film 68 can be formed on the outer surface of the dielectric substrate 1 using, for example, a known thin film deposition technique (for example, sputtering method, CVD method), coating method, or printing method.
  • the resistance film 68 is patterned as necessary. The patterning is performed by, for example, a photolithography process.
  • the material of the resistance film 68 for the heater is not particularly limited as described above with respect to the internal heater structure, and for example, a conductive material having a relatively high specific resistance such as ITO or IZO can be used. Further, in order to adjust the resistance value, the resistance film 68 may be formed of a fine wire or mesh of metal (for example, nichrome, titanium, chromium, platinum, nickel, aluminum, copper). Fine wires and meshes such as ITO and IZO can also be used. What is necessary is just to set resistance value according to the emitted-heat amount calculated
  • the protective layer 69 a is made of an insulating material and is formed so as to cover the resistance film 68.
  • the resistance film 68 is patterned, and the protective layer 69a may not be formed in the portion where the dielectric substrate 1 is exposed. As will be described later, the resistance film 68 is patterned so that the performance of the antenna does not deteriorate. When the performance of the antenna is deteriorated due to the presence of the material for forming the protective layer 69a, it is preferable to use the patterned protective layer 69a in the same manner as the resistance film 68.
  • the protective layer 69a may be formed by either a wet process or a dry process.
  • a liquid curable resin (or a resin precursor) or a solution is applied to the surface of the dielectric substrate 1 on which the resistance film 68 is formed, and then the curable resin is cured.
  • the liquid resin or resin solution is applied to the surface of the dielectric substrate 1 so as to have a predetermined thickness by various coating methods (for example, using a slot coater, spin coater, spray) or various printing methods. Is done.
  • the protective layer 69a can be formed with an insulating resin film by room temperature curing, heat curing, or photocuring.
  • the insulating resin film can be patterned by, for example, a photolithography process.
  • a curable resin material can be suitably used as the material for forming the protective layer 69a.
  • the curable resin material includes a thermosetting type and a photocuring type.
  • the thermosetting type includes a thermal crosslinking type and a thermal polymerization type.
  • Examples of the heat-crosslinking type resin material include a combination of an epoxy compound (for example, an epoxy resin) and an amine compound, a combination of an epoxy compound and a hydrazide compound, an epoxy compound and an alcohol compound (for example, a phenol resin).
  • Combinations including urethane resins, for example
  • isocyanate compounds and carboxylic acid compounds can be mentioned.
  • Examples of the cationic polymerization type adhesive include a combination of an epoxy compound and a cationic polymerization initiator (representative cationic polymerization initiator, aromatic sulfonium salt).
  • examples of radical polymerization type resin materials include combinations of monomers and / or oligomers containing vinyl groups such as various acrylic, methacrylic, urethane-modified acrylic (methacrylic) resins and radical polymerization initiators (typical radical polymerization initiators: Examples of azo compounds (for example, AIBN (azobisisobutyronitrile))) and ring-opening polymerization type resin materials include ethylene oxide compounds, ethyleneimine compounds, and siloxane compounds.
  • maleimide resin a combination of maleimide resin and amine, a combination of maleimide and methacrylic compound, bismaleimide-triazine resin and polyphenylene ether resin
  • Polyimide can also be preferably used.
  • polyimide is used to include polyamic acid, which is a polyimide precursor. Polyimide is used in combination with, for example, an epoxy compound or an isocyanate compound.
  • thermosetting resin material From the viewpoint of heat resistance, chemical stability, and mechanical properties, it is preferable to use a thermosetting resin material.
  • a resin material containing an epoxy resin or a polyimide resin is preferable, and a resin material containing a polyimide resin is preferable from the viewpoint of mechanical properties (particularly mechanical strength) and hygroscopicity.
  • a mixture of polyimide resin and epoxy resin can also be used.
  • rubber-modified ones may be mixed as polyimide resins and / or epoxy resins. By mixing a thermoplastic resin or elastomer, flexibility and toughness can be improved. The same effect can be obtained even if rubber-modified one is used.
  • the photocuring type cures by causing a crosslinking reaction and / or a polymerization reaction by ultraviolet light or visible light.
  • the photocuring type include a radical polymerization type and a cationic polymerization type.
  • the radical polymerization type is typically a combination of an acrylic resin (epoxy-modified acrylic resin, urethane-modified acrylic resin, silicone-modified acrylic resin) and a photopolymerization initiator.
  • examples of the radical polymerization initiator for ultraviolet light include acetophenone type and benzophenone type.
  • Examples of the visible light radical polymerization initiator include a benzyl type and a thioxanthone type.
  • a typical cationic polymerization type is a combination of an epoxy compound and a photocationic polymerization initiator.
  • the photocationic polymerization initiator include iodonium salt compounds.
  • a resin material having both photocurability and thermosetting properties can also be used.
  • a liquid crystal panel 100Pb shown in FIG. 16B is different from the liquid crystal panel 100Pa in that an adhesive layer 67 is further provided between the resistance film 68 and the dielectric substrate 1. Another difference is that the protective layer 69b is formed using a polymer film or glass plate prepared in advance.
  • the liquid crystal panel 100Pb in which the protective layer 69b is formed of a polymer film is manufactured as follows.
  • an insulating polymer film to be the protective layer 69b is prepared.
  • the polymer film include polyester films such as polyethylene terephthalate and polyethylene naphthalate, polyphenylsulfone, and super engineering plastic films such as polyimide and polyamide.
  • the thickness of the polymer film (that is, the thickness of the protective layer 69b) is, for example, not less than 5 ⁇ m and not more than 200 ⁇ m.
  • a resistance film 68 is formed on one surface of the polymer film.
  • the resistance film 68 can be formed by the method described above.
  • the resistance film 68 may be patterned, and the polymer film may be patterned as necessary.
  • a polymer film on which the resistance film 68 is formed (that is, a member in which the protective layer 69b and the resistance film 68 are integrally formed) is attached to the dielectric substrate 1 using an adhesive.
  • an adhesive a curable resin similar to the curable resin used for forming the protective layer 69a can be used.
  • a hot-melt type resin material (adhesive) can also be used.
  • a hot-melt type resin material has a thermoplastic resin as a main component, melts by heating, and solidifies by cooling. Examples include polyolefin (for example, polyethylene, polypropylene), polyamide, and ethylene vinyl acetate.
  • a reactive urethane-based hot-melt resin material (adhesive) is also on the market. From the viewpoint of adhesion and durability, a reactive urethane system is preferred.
  • the adhesive layer 67 may be patterned in the same manner as the resistance film 68 and the protective layer (polymer film) 69b. However, the adhesive layer 67 may be smaller than the resistance film 68 and the protective layer 69b as long as the resistance film 68 and the protective layer 69b can be fixed to the dielectric substrate 1.
  • the protective layer 69b can be formed using a glass plate instead of the polymer film.
  • the manufacturing process may be the same as when a polymer film is used.
  • the thickness of the glass plate is preferably 1 mm or less, and more preferably 0.7 mm or less.
  • the lower limit of the thickness of the glass plate is not particularly limited, but the thickness of the glass plate is preferably 0.3 mm or more from the viewpoint of handling properties.
  • the resistance film 68 formed on the protective layer (polymer film or glass plate) 69b is fixed to the dielectric substrate 1 via the adhesive layer 67.
  • the resistive film 68 and the protective layer 69b are not necessarily fixed (adhered) to the dielectric substrate 1. That is, the adhesive layer 67 may be omitted.
  • a polymer film in which the resistance film 68 is formed that is, a member in which the protective layer 69b and the resistance film 68 are integrally formed
  • the resistance film 68 may be pressed against the dielectric substrate 1 in a case for housing the antenna.
  • a polymer film on which the resistance film 68 is formed may increase the contact thermal resistance. Therefore, it is preferable to reduce the contact thermal resistance by pressing the polymer film.
  • a member in which the resistance film 68 and the protective layer (polymer film or glass plate) 69b are integrally formed can be made removable.
  • the resistance film 68 (and the protective layer 69b) is patterned as will be described later, it is preferable to fix the resistor film 68 (and the protective layer 69b) so that the position with respect to the TFT substrate does not shift so that the performance of the antenna does not deteriorate.
  • the resistance film 68 for the heater may be provided anywhere as long as it does not affect the operation of the scanning antenna, but is preferably provided near the liquid crystal layer in order to efficiently heat the liquid crystal material. Therefore, as shown in FIGS. 16A and 16B, it is preferable to provide the TFT substrate 101 outside. Further, as shown in FIG. 16A, when the resistance film 68 is provided directly outside the dielectric substrate 1 of the TFT substrate 101, the adhesive layer 67 is formed as shown in FIG. Therefore, it is preferable to provide the resistive film 68 outside the dielectric substrate 1 because it has higher energy efficiency and higher temperature controllability.
  • the resistance film 68 may be provided on almost the entire surface of the dielectric substrate 1 with respect to the TFT substrate 104 shown in FIG. As described above for the internal heater structure, the resistive film 68 preferably has openings 68a, 68b and 68c.
  • the protective layers 69 a and 69 b may be formed on the entire surface so as to cover the resistance film 68. As described above, when the protective layer 69a or 69b adversely affects the antenna characteristics, openings corresponding to the openings 68a, 68b and 68c of the resistance film 68 may be provided. In this case, the opening of the protective layer 69a or 69b is formed inside the openings 68a, 68b and 68c of the resistance film 68.
  • a shield conductive layer may be formed.
  • the shield conductive layer is formed, for example, on the dielectric substrate 1 side of the resistance film 68 via an insulating film.
  • the shield conductive layer is formed on almost the entire surface of the dielectric substrate 1. It is not necessary to provide the openings 68a and 68b in the shield conductive layer unlike the resistance film 68, but it is preferable to provide the openings 68c.
  • the shield conductive layer is formed of, for example, an aluminum layer and is set to the ground potential. Further, it is preferable that the resistance value of the resistance film has a distribution so that the liquid crystal layer can be heated uniformly. These are also as described above for the internal heater structure.
  • the resistance film only needs to be able to heat the liquid crystal layer LC in the transmission / reception region R1, and as illustrated, the resistance film may be provided in a region corresponding to the transmission / reception region R1, but is not limited thereto.
  • the resistance film may be provided in the corresponding region.
  • the outer shape of the resistive film is not limited to a rectangle, and may be any shape including the transmission / reception region R1.
  • the resistance film is arranged outside the TFT substrate 101.
  • the resistance film may be arranged outside the slot substrate 201 (on the side opposite to the liquid crystal layer LC).
  • a resistive film may be formed directly on the dielectric substrate 51 as in the liquid crystal panel 100Pa in FIG. 16A, or an adhesive layer as in the liquid crystal panel 100Pb in FIG.
  • the resistance film formed on the protective layer may be fixed to the dielectric substrate 51 via Alternatively, the adhesive layer is omitted, and a protective layer on which the resistive film is formed (that is, a member in which the protective layer and the resistive film are integrally formed) is arranged so that the resistive film contacts the dielectric substrate 51. Also good.
  • the resistive film When the resistive film is disposed outside the slot substrate 201, it is preferable to provide an opening at a position corresponding to the slot 57 of the resistive film. Moreover, it is preferable that the resistance film has a thickness that can sufficiently transmit microwaves.
  • a resistance film is used as the heater unit.
  • a nichrome wire for example, a winding
  • an infrared heater unit or the like can be used as the heater unit. Even in such a case, it is preferable to arrange the heater portion so as not to deteriorate the performance of the antenna.
  • Such an external heater structure may be operated automatically when, for example, the temperature of the scanning antenna is detected and falls below a preset temperature. Of course, you may make it operate
  • the temperature control device for automatically operating the external heater structure for example, various known thermostats can be used.
  • a thermostat using a bimetal may be connected between one of two terminals connected to the resistance film and the power source.
  • an auxiliary capacitor CS is provided in parallel with the liquid crystal capacitor Clc, and the capacitance value C-Ccs of the auxiliary capacitor CS is sufficiently increased.
  • the capacitance value C-Ccs of the auxiliary capacitor CS is preferably set as appropriate so that the voltage holding ratio of the liquid crystal capacitor Clc is, for example, at least 30%, preferably 55% or more.
  • the capacitance value C-Ccs of the auxiliary capacitor CS depends on the areas of the electrodes CSE1 and CSE2 and the thickness and dielectric constant of the dielectric layer between the electrodes CSE1 and CSE2. Typically, the same voltage as that of the patch electrode 15 is supplied to the electrode CSE1, and the same voltage as that of the slot electrode 55 is supplied to the electrode CSE2.
  • the polarity inversion period of the voltage applied to the liquid crystal layer may be sufficiently shortened.
  • the threshold voltage at which the DS effect occurs increases when the polarity inversion period of the applied voltage is shortened. Therefore, the polarity inversion frequency may be determined so that the maximum value of the voltage (absolute value) applied to the liquid crystal layer is less than the threshold voltage at which the DS effect occurs.
  • the polarity inversion frequency is 300 Hz or more, for example, a voltage having an absolute value of 10 V is applied to a liquid crystal layer having a specific resistance of 1 ⁇ 10 10 ⁇ ⁇ cm and a dielectric anisotropy ⁇ (@ 1 kHz) of about ⁇ 0.6.
  • the polarity inversion frequency typically the same as twice the frame frequency
  • the upper limit of the polarity inversion period is preferably about 5 kHz or less from the viewpoint of power consumption and the like.
  • the polarity inversion frequency of the voltage applied to the liquid crystal layer naturally depends on the liquid crystal material (especially the specific resistance). Therefore, depending on the liquid crystal material, the above problem does not occur even when a voltage is applied with a polarity inversion period of less than 300 Hz.
  • the specific resistance of the liquid crystal material used in the scanning antenna according to the embodiment of the present invention is smaller than that of the liquid crystal material used in the LCD, it is preferable to drive at approximately 60 Hz or higher.
  • the temperature of the liquid crystal layer is preferably controlled as appropriate.
  • the physical properties and driving conditions of the liquid crystal material described here are values at the operating temperature of the liquid crystal layer. In other words, it is preferable to control the temperature of the liquid crystal layer so that it can be driven under the above conditions.
  • FIG. 18D shows the waveform of the display signal Vs (LCD) supplied to the source bus line of the LCD panel for comparison.
  • FIG. 18A shows the waveform of the scanning signal Vg supplied to the gate bus line GL1
  • FIG. 18B shows the waveform of the scanning signal Vg supplied to the gate bus line GL2
  • FIG. 18E shows the waveform of the scanning signal Vg supplied to the gate bus line GL3
  • FIG. 18E shows the waveform of the data signal Vda supplied to the source bus line
  • FIG. 18F shows the slot electrode of the slot substrate.
  • the waveform of the slot voltage Vidc supplied to (slot electrode) is shown
  • FIG. 18 (g) shows the waveform of the voltage applied to the liquid crystal layer of the antenna unit.
  • a period from the time when the voltage of the scanning signal Vg of a certain gate bus line is switched from the low level (VgL) to the high level (VgH) until the time when the voltage of the next gate bus line is switched from VgL to VgH is one horizontal. The scanning period (1H) is assumed.
  • a period during which the voltage of each gate bus line is at a high level (VgH) is referred to as a selection period PS.
  • the selection period PS the TFT connected to each gate bus line is turned on, and the current voltage of the data signal Vda supplied to the source bus line is supplied to the corresponding patch electrode.
  • the data signal Vda is, for example, ⁇ 15 V to +15 V (absolute value is 15 V).
  • the data signal Vda having different absolute values corresponding to 12 gradations, preferably 16 gradations is used.
  • the case where the intermediate voltage in all antenna units is applied is illustrated. That is, the voltage of the data signal Vda is assumed to be constant for all antenna units (suppose that they are connected to m gate bus lines). This corresponds to the case where the halftone which is the entire surface is displayed on the LCD panel. At this time, dot inversion driving is performed on the LCD panel. That is, in each frame, the display signal voltage is supplied so that the polarities of adjacent pixels (dots) are opposite to each other.
  • FIG. 18D shows the waveform of the display signal of the LCD panel that is performing dot inversion driving.
  • the polarity of Vs (LCD) is reversed every 1H.
  • the polarity of Vs (LCD) supplied to the source bus line adjacent to the source bus line to which Vs (LCD) having this waveform is supplied is opposite to the polarity of Vs (LCD) shown in FIG. It has become.
  • the polarity of the display signal supplied to all the pixels is inverted every frame.
  • pixels (dots) to which voltages having different polarities are applied are spatially dispersed in each frame.
  • pixels (dots) having different polarities are arranged in a checkered pattern.
  • the flicker itself is not a problem. That is, it is only necessary that the capacitance value of the liquid crystal capacitance is a desired value, and the spatial distribution of polarity in each frame does not matter. Therefore, from the viewpoint of low power consumption and the like, it is preferable to reduce the number of times of polarity inversion of the data signal Vda supplied from the source bus line, that is, to increase the period of polarity inversion.
  • the polarity inversion period may be 10H (polarity inversion every 5H).
  • the polarity inversion period of the data signal Vda is 2 m ⁇ H (m -Polarity inversion every H).
  • the cycle of polarity inversion of the data signal Vda may be equal to 2 frames (polarity inversion every frame).
  • the polarity of the data signal Vda supplied from all the source bus lines may be the same. Therefore, for example, in one frame, the positive data signal Vda may be supplied from all source bus lines, and in the next frame, the negative data signal Vda may be supplied from all source bus lines.
  • the polarities of the data signals Vda supplied from the adjacent source bus lines may be opposite to each other.
  • a positive data signal Vda is supplied from an odd-numbered source bus line
  • a negative data signal Vda is supplied from an even-numbered source bus line.
  • the negative data signal Vda is supplied from the odd-numbered source bus lines
  • the positive data signal Vda is supplied from the even-numbered source bus lines.
  • Such a driving method is called source line inversion driving in the LCD panel.
  • the liquid crystal is connected by connecting (short-circuiting) the adjacent source bus lines before reversing the polarity of the data signal Vda supplied between frames.
  • the charge charged in the capacitor can be canceled between adjacent columns. Therefore, there is an advantage that the amount of charge supplied from the source bus line in each frame can be reduced.
  • the slot electrode voltage Vidc is, for example, a DC voltage, typically a ground potential. Since the capacitance value of the capacitance (liquid crystal capacitance and auxiliary capacitance) for each antenna is larger than the capacitance value of the pixel capacitance of the LCD panel (for example, about 30 times that of a 20-inch LCD panel), the parasitic capacitance of the TFT The voltage supplied to the patch electrode is a positive / negative symmetric voltage even if the slot electrode voltage Vidc is a ground potential and the data signal Vda is a positive / negative symmetric voltage with respect to the ground potential. .
  • the voltage of the counter electrode (common voltage) is adjusted in consideration of the pull-in voltage of the TFT, so that a positive / negative symmetrical voltage is applied to the pixel electrode. This is not necessary, and may be a ground potential. Although not shown in FIG. 18, the same voltage as the slot voltage Vidc is supplied to the CS bus line.
  • the patch electrode voltage that is, the voltage of the data signal Vda shown in FIG. 18E
  • the slot electrode voltage Vidc (FIG. 18F)
  • the slot voltage When Vidc is the ground potential, as shown in FIG. 18G, it matches the waveform of the data signal Vda shown in FIG.
  • the waveform of the signal used for driving the scanning antenna is not limited to the above example.
  • a Viac having a vibration waveform may be used as the voltage of the slot electrode.
  • signals as illustrated in FIGS. 19A to 19E can be used.
  • the waveform of the scanning signal Vg supplied to the gate bus line is omitted, but the scanning signal Vg described with reference to FIGS. 18A to 18C is also used here.
  • the case where the polarity of the waveform of the data signal Vda is inverted every 10H cycles (every 5H) is illustrated as in the case shown in FIG.
  • is shown.
  • the polarity of the waveform of the data signal Vda may be inverted every two frames (one frame).
  • the voltage Viac of the slot electrode is an oscillating voltage having a polarity opposite to that of the data signal Vda (ON) and the same oscillation period.
  • the amplitude of the voltage Viac of the slot electrode is equal to the maximum amplitude
  • the voltage Vlc applied to the liquid crystal capacitance of the antenna unit is the voltage of the patch electrode with respect to the voltage Viac (FIG. 19C) of the slot electrode (that is, the voltage of the data signal Vda (ON) shown in FIG. 19A). Therefore, when the amplitude of the data signal Vda is oscillating at ⁇ Vda max , the voltage applied to the liquid crystal capacitor has a waveform oscillating at twice the amplitude of Vda max as shown in FIG. . Therefore, the maximum amplitude of the data signal Vda necessary for setting the maximum amplitude of the voltage Vlc applied to the liquid crystal capacitance to ⁇ Vda max is ⁇ Vda max / 2.
  • the maximum amplitude of the data signal Vda can be halved.
  • a general-purpose driver IC having a withstand voltage of 20 V or less can be used as the driver circuit that outputs the data signal Vda. Benefits are gained.
  • the data signal Vda (OFF) is changed as shown in FIG. 19 (b).
  • the waveform may be the same as that of the slot voltage Viac.
  • the Vda shown in FIG. 18E may be 0 V, and the maximum amplitude of Vda (OFF) shown in FIG. And it is sufficient.
  • the amplitude of the voltage Vlc applied to the liquid crystal capacitor is different from the amplitude of Vda, and therefore needs to be converted as appropriate.
  • FIGS. 20A to 20E Signals as exemplified in FIGS. 20A to 20E can also be used.
  • the signals shown in FIGS. 20 (a) to 20 (e) are similar to the signals shown in FIGS. 19 (a) to 19 (e), and the voltage Vac of the slot electrode is changed to the data signal Vda as shown in FIG. 20 (c). (ON) and a vibration voltage whose vibration phase is shifted by 180 °.
  • the data signals Vda (ON), Vda (OFF) and the slot voltage Viac are all voltages oscillating between 0 V and a positive voltage.
  • the amplitude of the voltage Viac of the slot electrode is equal to the maximum amplitude
  • the drive circuit When such a signal is used, the drive circuit only needs to output a positive voltage, which contributes to cost reduction. Even when a voltage that oscillates between 0 V and a positive voltage is used as described above, the voltage Vlc (ON) applied to the liquid crystal capacitor is inverted in polarity as shown in FIG. In the voltage waveform shown in FIG. 20D, + (positive) indicates that the voltage of the patch electrode is higher than the slot voltage, and ⁇ (negative) indicates that the voltage of the patch electrode is lower than the slot voltage. ing. That is, the direction (polarity) of the electric field applied to the liquid crystal layer is reversed as in the other examples. The amplitude of the voltage Vlc (ON) applied to the liquid crystal capacitor is Vda max .
  • the data signal Vda (OFF) is changed as shown in FIG. 20 (b).
  • the waveform may be the same as that of the slot voltage Viac.
  • the driving method for oscillating (reversing) the voltage Viac of the slot electrode described with reference to FIGS. 19 and 20 corresponds to the driving method for inverting the counter voltage in terms of the LCD panel driving method (“common inversion”). Sometimes called "drive.") In the LCD panel, since the flicker cannot be sufficiently suppressed, the common inversion driving is not adopted. On the other hand, since the flicker is not a problem in the scanning antenna, the slot voltage can be reversed.
  • the vibration (inversion) is performed, for example, for each frame (5H in FIGS. 19 and 20 is set to 1 V (vertical scanning period or frame)).
  • a row refers to a set of patch electrodes connected to one gate bus line via a TFT. If the slot electrode is divided into a plurality of row portions in this manner, the polarity of the voltage of each portion of the slot electrode can be made independent of each other. For example, in any frame, the polarity of the voltage applied to the patch electrode can be reversed between the patch electrodes connected to the adjacent gate bus lines.
  • the polarity of the voltage applied to the patch electrode is the same in any frame, and the polarity is reversed every frame.
  • antenna unit arrangement ⁇ Example of antenna unit arrangement, gate bus line, source bus line connection>
  • the antenna units are arranged concentrically, for example.
  • n for example, 30
  • nx for example, 620
  • the number of antenna units connected to each gate bus line is different.
  • the n source bus lines connected to the nx antenna units constituting the outermost circle the n source bus lines connected to the antenna unit constituting the innermost circle Is connected to m antenna units, but the number of antenna units connected to other source bus lines is smaller than m.
  • the arrangement of antenna units in the scanning antenna is different from the arrangement of pixels (dots) in the LCD panel, and the number of connected antenna units differs depending on the gate bus line and / or source bus line. Therefore, if the capacitance of all antenna units (liquid crystal capacitance + auxiliary capacitance) is made the same, the connected electrical load differs depending on the gate bus line and / or source bus line. Then, there is a problem that variation occurs in voltage writing to the antenna unit.
  • each gate bus line is adjusted by adjusting the capacitance value of the auxiliary capacitor or by adjusting the number of antenna units connected to the gate bus line and / or the source bus line. It is preferable that the electrical loads connected to the source bus lines are substantially the same.
  • the TFT substrate used in the scanning antenna of this embodiment has a source-gate connection part in the non-transmission / reception region.
  • the source-gate connection portion electrically connects each source bus line to a connection wiring (also referred to as “source lower connection wiring”) formed in the gate metal layer.
  • FIGS. 21A to 21C are schematic plan views illustrating the TFT substrate 105 of this embodiment.
  • the TFT substrate 105 has a transmission / reception region R1 in which a plurality of antenna unit regions U are arranged, and a non-transmission / reception region R2 provided with a terminal portion and the like.
  • the non-transmission / reception region R2 includes a seal region Rs provided so as to surround the transmission / reception region R1.
  • the seal region Rs is located between the terminal region where the terminal portion is disposed and the transmission / reception region R1.
  • FIG. 21A shows the antenna unit region U of the transmission / reception region R1
  • FIG. 21B shows the transfer terminal portion PT, the gate terminal portion GT, and the CS terminal portion CT provided in the non-transmission / reception region R2.
  • FIG. 21C shows the source-gate connection portion SG and the source terminal portion ST provided in the non-transmission / reception region R2.
  • the transfer terminal portion (also referred to as a transfer portion) PT includes a first transfer terminal portion PT1 located in the seal region Rs and a second transfer terminal portion PT2 provided outside the seal region Rs (the side without the liquid crystal layer). Including.
  • the first transfer terminal portion PT1 extends along the seal region Rs so as to surround the transmission / reception region R1.
  • FIG. 21B shows the CS terminal portion CT and the second transfer terminal portion PT2 side by side with the gate terminal portion GT.
  • the number and arrangement of the CS terminal portion CT and the second transfer terminal portion PT2 are as follows. Each is set independently of the gate terminal portion GT. Usually, the number of CS terminal portions CT and second transfer terminal portions PT2 is smaller than the number of gate terminal portions GT, and is appropriately set in consideration of the uniformity of voltages of the CS electrodes and slot electrodes. Further, the second transfer terminal portion PT2 can be omitted when the first transfer terminal portion PT1 is formed.
  • Each CS terminal section CT is provided corresponding to each CS bus line, for example.
  • Each CS terminal portion CT may be provided corresponding to a plurality of CS bus lines.
  • the TFT substrate 105 may have at least one CS terminal portion CT.
  • the TFT substrate 105 preferably has a plurality of CS terminal portions CT.
  • the slot voltage is a ground potential, for example.
  • FIGS. 22A to 22D and FIGS. 23A to 23C are schematic cross-sectional views of the TFT substrate 105, respectively.
  • 22A shows a cross section of the antenna unit region U along the line AA ′ in FIG. 21A
  • FIG. 22B shows the line BB ′ in FIG. 21B.
  • FIG. 22C shows a cross section of the source-gate connecting portion SG along the line CC ′ in FIG. 21C
  • FIG. FIG. 21D shows a cross section of the source terminal portion ST along the line DD ′ in FIG. 21C
  • FIG. 23A shows the section along the line EE ′ in FIG.
  • FIG. 23B shows a cross section of the first transfer terminal portion PT1 along the line FF ′ in FIG. 21B
  • FIG. 23C shows the cross section of the second transfer terminal portion PT2.
  • FIG. 22 shows a cross section of the source-gate connection portion SG and the source terminal portion ST along the line GG ′ in FIG.
  • each antenna unit region U in the TFT substrate 105 includes a TFT 10 and a patch electrode 15 electrically connected to the drain electrode 7D of the TFT 10.
  • the TFT substrate 105 includes a gate metal layer 3 supported by the dielectric substrate 1, a gate insulating layer 4 formed on the gate metal layer 3, and a gate insulating layer 4.
  • the formed source metal layer 7, the first insulating layer 11 formed on the source metal layer 7, the patch metal layer 15l formed on the first insulating layer 11, and the patch metal layer 15l A second insulating layer 17 and an upper conductive layer 19 formed on the second insulating layer 17 are included.
  • the TFT substrate 105 further includes a lower conductive layer 13 formed between the first insulating layer 11 and the patch metal layer 15l.
  • the TFT 10 includes a gate electrode 3G, an island-shaped semiconductor layer 5, contact layers 6S and 6D, a gate insulating layer 4 disposed between the gate electrode 3G and the semiconductor layer 5, a source electrode 7S, and a drain electrode 7D.
  • the gate electrode 3G of each TFT 10 is connected to the gate bus line GL
  • the source electrode 7S is connected to the source bus line SL.
  • the configuration of the TFT 10 is the same as that described above with reference to FIG.
  • the structure in the antenna unit region U of the TFT substrate 105 will be specifically described.
  • the gate metal layer 3 includes a gate electrode 3G of the TFT 10 and a gate bus line GL.
  • the gate insulating layer 4 is formed so as to cover the gate electrode 3G and the gate bus line GL.
  • the source metal layer 7 includes a source electrode 7S and a drain electrode 7D of the TFT 10, and a source bus line SL.
  • the first insulating layer 11 is formed so as to cover the TFT 10.
  • the first insulating layer 11 has an opening 11x reaching the drain electrode 7D or a portion extending from the drain electrode 7D.
  • the lower conductive layer 13 includes a connection portion 13x formed on the first insulating layer 11 and in the opening portion 11x.
  • the connection portion 13x is connected to the drain electrode 7D or a portion extending from the drain electrode 7D in the opening portion 11x.
  • the connection portion 13x is in contact with a portion extending from the drain electrode 7D in the opening portion 11x.
  • the patch metal layer 15l includes a patch electrode 15 and a connection portion 15x.
  • the connection portion 15x is formed on the connection portion 13x and is electrically connected to the connection portion 13x.
  • the connection portion 15x is formed so as to be in direct contact with the connection portion 13x.
  • the patch electrode 15 and the drain electrode 7D are electrically connected via the connection portion 13x and the connection portion 15x.
  • the second insulating layer 17 is formed so as to cover the patch electrode 15 and the connection portion 15x.
  • the antenna unit region U does not have a conductive portion included in the upper conductive layer 19.
  • the lower conductive layer 13 includes, for example, an oxide conductive layer (for example, an ITO layer).
  • the patch metal layer 151 has a laminated structure having a low-resistance metal layer and a refractory metal-containing layer below the low-resistance metal layer.
  • the patch metal layer 151 may further include a refractory metal-containing layer on the low resistance metal layer.
  • the “refractory metal-containing layer” is a layer containing at least one element selected from the group consisting of titanium (Ti), tungsten (W), molybdenum (Mo), tantalum (Ta), and niobium (Nb).
  • the “refractory metal-containing layer” may have a laminated structure.
  • the refractory metal-containing layer is a layer formed of any one of Ti, W, Mo, Ta, Nb, alloys containing these, nitrides thereof, and solid solutions of the metal or alloy and the nitride. Point to.
  • the “low resistance metal layer” is a layer containing at least one element selected from the group consisting of copper (Cu), aluminum (Al), silver (Ag), and gold (Au).
  • the “low resistance metal layer” may have a laminated structure.
  • the low-resistance metal layer of the patch metal layer 151 may be referred to as a “main layer”, and the refractory metal-containing layers below and above the low-resistance metal layer may be referred to as “lower layer” and “upper layer”, respectively.
  • the patch metal layer 151 has a laminated structure (Cu / Ti) including a Ti layer (thickness: for example 20 nm) and a Cu layer (thickness: for example 500 nm) in this order.
  • the patch metal layer 15l has a stacked structure (MoN / Al / Mo / Si / Mo / Si) in which a MoN layer (thickness: for example 50 nm), an Al layer (thickness: for example 1000 nm) and a MoN layer (thickness: for example 50 nm) are stacked in this order. MoN) may be included.
  • Each antenna unit area may have an auxiliary capacitor electrically connected in parallel with the liquid crystal capacitor.
  • the auxiliary capacitance includes an upper auxiliary capacitance electrode 7C electrically connected to the drain electrode 7D, a gate insulating layer 4, and a lower auxiliary capacitance electrode facing the upper auxiliary capacitance electrode 7C via the gate insulating layer 4. 3C.
  • the lower auxiliary capacitance electrode 3C is included in the gate metal layer 3
  • the upper auxiliary capacitance electrode 7C is included in the source metal layer 7.
  • the gate metal layer 3 further includes a CS bus line (auxiliary capacitance line) CL connected to the lower auxiliary capacitance electrode 3C.
  • the CS bus line CL extends substantially parallel to the gate bus line GL.
  • the lower auxiliary capacitance electrode 3C is formed integrally with the CS bus line CL.
  • the width of the lower auxiliary capacitance electrode 3C may be larger than the width of the CS bus line CL.
  • the upper auxiliary capacitance electrode 7C extends from the drain electrode 7D.
  • the width of the upper auxiliary capacitance electrode 7C may be larger than the width of the portion other than the upper auxiliary capacitance electrode 7C in the portion extending from the drain electrode 7D.
  • the arrangement relationship between the auxiliary capacitor and the patch electrode 15 is not limited to the illustrated example.
  • Source-gate connection SG As shown in FIG. 21C, the TFT substrate 105 has a source-gate connection SG in the non-transmission / reception region R2.
  • the source-gate connection SG is generally provided for each source bus line SL.
  • the source-gate connection portion SG electrically connects each source bus line SL to a connection wiring (sometimes referred to as “source lower connection wiring”) formed in the gate metal layer 3.
  • the source-gate connection SG includes a source lower connection wiring 3sg, an opening 4sg1 formed in the gate insulating layer 4, and The source bus line connecting portion 7sg, the opening 11sg1 and the opening 11sg2 formed in the first insulating layer 11, and the source bus line upper connecting portion 13sg are provided.
  • the source lower connection wiring 3sg is included in the gate metal layer 3 and is electrically separated from the gate bus line GL.
  • the opening 4sg1 formed in the gate insulating layer 4 reaches the source lower connection wiring 3sg.
  • the source bus line connection portion 7sg is included in the source metal layer 7 and is electrically connected to the source bus line SL.
  • the source bus line connection portion 7sg extends from the source bus line SL and is formed integrally with the source bus line SL.
  • the width of the source bus line connection portion 7sg may be larger than the width of the source bus line SL.
  • the opening 11 sg 1 formed in the first insulating layer 11 overlaps the opening 4 sg 1 formed in the gate insulating layer 4 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 4sg1 formed in the gate insulating layer 4 and the opening 11sg1 formed in the first insulating layer 11 constitute a contact hole CH_sgx1.
  • the opening 11sg2 formed in the first insulating layer 11 reaches the source bus line connection 7sg.
  • the opening 11sg2 may be referred to as a contact hole CH_sgx2.
  • the source bus line upper connection portion 13 sg (sometimes simply referred to as “upper connection portion 13 sg”) is included in the lower conductive layer 13.
  • the upper connection portion 13sg is formed on the first insulating layer 11, in the contact hole CH_sgx1, and in the contact hole CH_sgx2, and is connected to the source lower connection wiring 3sg in the contact hole CH_sgx1, and is connected to the source bus in the contact hole CH_sgx2. It is connected to the line connection portion 7sg.
  • the upper connection portion 13 sg is in contact with the source lower connection wiring 3 sg in the opening portion 4 sg 1 formed in the gate insulating layer 4, and the source bus in the opening portion 11 sg 2 formed in the first insulating layer 11. It is in contact with the line connection portion 7sg.
  • the portion exposed by the opening 4sg1 is preferably covered with the upper connection portion 13sg.
  • the portion exposed by the opening portion 11sg2 is preferably covered with the upper connection portion 13sg.
  • the source-gate connecting portion SG does not have a conductive portion included in the patch metal layer 15l and a conductive portion included in the upper conductive layer 19.
  • the TFT substrate 105 has excellent operation stability by having the upper connection portion 13sg in the source-gate connection portion SG. Since the source-gate connecting portion SG has the upper connecting portion 13sg, damage to the gate metal layer 3 and / or the source metal layer 7 in the step of etching the conductive film for patch for forming the patch metal layer 151 is reduced. It is reduced. This effect will be described.
  • the source-gate connection portion SG does not have a conductive portion included in the patch metal layer 15l. That is, in the patch conductive film patterning step, the patch conductive film in the source-gate connection portion formation region is removed.
  • the gate metal layer 3 source lower connection wiring 3sg
  • the contact hole CH_sgx1 the contact hole for patch to be removed is the contact hole It is deposited in CH_sgx1 and formed in contact with the source lower connection wiring 3sg.
  • the source metal layer 7 (source bus line connection 7sg) is exposed in the contact hole CH_sgx2, so that the patch conductive film to be removed Is deposited in the contact hole CH_sgx2 and is formed in contact with the source bus line connection portion 7sg.
  • the gate metal layer 3 and / or the source metal layer 7 may be subjected to etching damage.
  • an etching solution containing phosphoric acid, nitric acid and acetic acid is used.
  • the source-gate connection portion SG of the TFT substrate 105 has an upper connection portion 13sg formed in the contact hole CH_sgx1 and the contact hole CH_sgx2. Therefore, the damage to the source lower connection wiring 3sg and / or the source bus line connection 7sg due to etching in the patterning process of the patch conductive film is reduced. Therefore, the TFT substrate 105 is excellent in operational stability.
  • the portion exposed by the contact hole CH_sgx 1 in the source lower connection wiring 3 sg is covered with the upper connection portion 13 sg.
  • the portion exposed by the opening 11sg2 is preferably covered with the upper connecting portion 13sg.
  • a patch electrode may be formed using a relatively thick conductive film (patch conductive film).
  • the etching time and overetching time of the conductive film for patch can be longer than the etching process of other layers.
  • the source-gate connection portion SG has the upper connection portion 13 sg, thereby reducing etching damage to the gate metal layer 3 and / or the source metal layer 7. The effect is particularly great.
  • the upper conductive layer 19 includes, for example, a transparent conductive layer (for example, an ITO layer).
  • the upper conductive layer 19 may be formed of only a transparent conductive layer, for example.
  • the upper conductive layer 19 may include a first conductive layer including a transparent conductive layer and a second conductive layer formed under the first conductive layer.
  • the second conductive layer is formed from, for example, one layer selected from the group consisting of a Ti layer, a MoNbNi layer, a MoNb layer, a MoW layer, a W layer, and a Ta layer, or a stack of two or more layers.
  • the contact hole CH_sgx2 is formed at a position separated from the contact hole CH_sgx1.
  • the present embodiment is not limited to this, and the contact hole CH_sgx1 and the contact hole CH_sgx2 may be continuous (that is, may be formed as a single contact hole).
  • the contact hole CH_sgx1 and the contact hole CH_sgx2 may be formed in the same process as a single contact hole.
  • a single contact hole reaching the source lower connection wiring 3 sg and the source bus line connection portion 7 sg is formed in the gate insulating layer 4 and the first insulating layer 11, and in the contact hole and on the first insulating layer 11.
  • the upper connection portion 13sg may be formed in At this time, the upper connecting portion 13sg is preferably formed so as to cover a portion exposed by the contact hole in the source lower connecting wire 3sg and the source bus line connecting portion 7sg.
  • the lower connecting portion of the source terminal portion ST can be formed of the gate metal layer 3.
  • the source terminal portion ST having the lower connection portion formed of the gate metal layer 3 is excellent in reliability.
  • the TFT substrate 105 has a source terminal part ST in the non-transmission / reception region R2.
  • the source terminal portion ST is generally provided corresponding to each source bus line SL.
  • a source terminal portion ST and a source-gate connection portion SG are provided corresponding to each source bus line SL.
  • the source terminal portion ST is for a source terminal connected to the source lower connection wiring 3sg formed in the source-gate connection portion SG.
  • Lower connecting portion 3sA also simply referred to as “lower connecting portion 3sA”
  • opening 4s formed in gate insulating layer 4 opening 11s formed in first insulating layer 11, and second insulation
  • An opening 17s formed in the layer 17 and a source terminal upper connection portion 19sA are provided.
  • the lower connection portion 3 sA is included in the gate metal layer 3.
  • the lower connection portion 3sA is electrically connected to the source lower connection wiring 3sg formed in the source-gate connection portion SG.
  • the lower connection portion 3sA extends from the source lower connection wiring 3sg and is integrally formed with the source lower connection wiring 3sg.
  • the opening 4s formed in the gate insulating layer 4 reaches the lower connecting portion 3sA.
  • the opening 11 s formed in the first insulating layer 11 overlaps the opening 4 s formed in the gate insulating layer 4 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 17 s formed in the second insulating layer 17 overlaps the opening 11 s formed in the first insulating layer 11 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 4s formed in the gate insulating layer 4, the opening 11s formed in the first insulating layer 11, and the opening 17s formed in the second insulating layer 17 constitute a contact hole CH_s.
  • the upper connection portion 19 sA is included in the upper conductive layer 19.
  • the upper connection portion 19sA is formed on the second insulating layer 17 and in the contact hole CH_s, and is connected to the lower connection portion 3sA in the contact hole CH_s.
  • the upper connection portion 19 sA is in contact with the lower connection portion 3 sA in the opening 4 s formed in the gate insulating layer 4.
  • all of the upper connecting portion 19sA may overlap the lower connecting portion 3sA.
  • the source terminal portion ST does not include a conductive portion included in the source metal layer 7, a conductive portion included in the lower conductive layer 13, and a conductive portion included in the patch metal layer 15l.
  • the source terminal part ST has the lower connection part 3sA included in the gate metal layer 3, it has excellent reliability.
  • the terminal part particularly the terminal part provided on the outer side (opposite side to the liquid crystal layer) than the seal region Rs may be corroded by moisture in the atmosphere (which may contain impurities). Moisture in the atmosphere enters from the contact hole reaching the lower connection portion, reaches the lower connection portion, and corrosion can occur in the lower connection portion. From the viewpoint of suppressing the occurrence of corrosion, it is preferable that the contact hole reaching the lower connection portion is deep. In other words, it is preferable that the thickness of the insulating layer in which the opening constituting the contact hole is formed is large.
  • the lower connection portion of the terminal portion may be scratched or disconnected due to broken pieces or shards (cullet) of the glass substrate.
  • cullet a plurality of TFT substrates are manufactured from one mother substrate.
  • the cullet is generated, for example, when the mother substrate is cut or when a scribe line is formed on the mother substrate.
  • the contact hole reaching the lower connection portion is deep. In other words, it is preferable that the thickness of the insulating layer in which the opening constituting the contact hole is formed is large.
  • the contact hole CH_s reaching the lower connection portion 3sA has an opening 4s formed in the gate insulating layer 4, the second It has an opening 11 s formed in the first insulating layer 11 and an opening 17 s formed in the second insulating layer 17.
  • the depth of the contact hole CH_s is the sum of the thickness of the gate insulating layer 4, the thickness of the first insulating layer 11, and the thickness of the second insulating layer 17.
  • the contact hole reaching the lower connection portion is formed in the opening formed in the first insulating layer 11 and the second insulating layer 17.
  • the depth is the sum of the thickness of the first insulating layer 11 and the thickness of the second insulating layer 17, and is smaller than the depth of the contact hole CH_s.
  • the depth of the contact hole and the thickness of the insulating layer refer to the depth and thickness of the dielectric substrate 1 in the normal direction, respectively. The same applies to other contact holes and insulating layers unless otherwise specified.
  • the source terminal portion ST of the TFT substrate 105 is superior to the case where, for example, the lower connection portion is included in the source metal layer 7 because the lower connection portion 3 s is included in the gate metal layer 3. Reliable.
  • the opening 4s formed in the gate insulating layer 4 is formed so as to expose only a part of the lower connection portion 3s.
  • the opening 4s formed in the gate insulating layer 4 is inside the lower connection portion 3s. Therefore, all the regions in the opening 4 s have a laminated structure having the lower connection portion 3 s and the upper connection portion 19 s on the dielectric substrate 1.
  • the source terminal portion ST all the regions that do not have the lower connection portion 3 s have a stacked structure including the gate insulating layer 4, the first insulating layer 11, and the second insulating layer 17.
  • the source terminal portion ST of the TFT substrate 105 has excellent reliability. From the viewpoint of obtaining excellent reliability, it is preferable that the sum of the thickness of the gate insulating layer 4, the thickness of the first insulating layer 11, and the thickness of the second insulating layer 17 is large.
  • the upper conductive layer 19 includes a first conductive layer including a transparent conductive layer (for example, an ITO layer) and a lower portion of the first conductive layer. And a second conductive layer formed from one layer selected from the group consisting of a Ti layer, a MoNbNi layer, a MoNb layer, a MoW layer, a W layer, and a Ta layer, or a stack of two or more layers. You may have a laminated structure. In order to more effectively suppress the occurrence of corrosion in the lower connection portion, the thickness of the second conductive layer may be set to, for example, more than 100 nm.
  • the TFT substrate 105 has a gate terminal portion GT in the non-transmission / reception region R2.
  • the gate terminal part GT may have the same configuration as the source terminal part ST.
  • the gate terminal portion GT is generally provided for each gate bus line GL.
  • the gate terminal portion GT is formed on the gate terminal lower connection portion 3gA (also simply referred to as “lower connection portion 3gA”) and the gate insulating layer 4.
  • the opening 4g, the opening 11g formed in the first insulating layer 11, the opening 17g formed in the second insulating layer 17, and the gate terminal upper connection portion 19gA (simply referred to as “upper connection portion 19gA”). There is also.
  • the lower connection portion 3gA is included in the gate metal layer 3 and is electrically connected to the gate bus line GL.
  • the lower connection portion 3gA extends from the gate bus line GL and is formed integrally with the gate bus line GL.
  • the opening 4g formed in the gate insulating layer 4 reaches the lower connecting portion 3gA.
  • the opening 11 g formed in the first insulating layer 11 overlaps the opening 4 g formed in the gate insulating layer 4 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 17g formed in the second insulating layer 17 overlaps the opening 11g formed in the first insulating layer 11 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 4g formed in the gate insulating layer 4, the opening 11g formed in the first insulating layer 11, and the opening 17g formed in the second insulating layer 17 constitute a contact hole CH_g.
  • the upper connection portion 19 gA is included in the upper conductive layer 19.
  • the upper connection portion 19gA is formed on the second insulating layer 17 and in the contact hole CH_g, and is connected to the lower connection portion 3gA in the contact hole CH_g.
  • the upper connection portion 19gA is in contact with the lower connection portion 3gA in the opening 4g formed in the gate insulating layer 4.
  • all of the upper connecting portion 19gA may overlap with the lower connecting portion 3gA.
  • the gate terminal portion GT does not have a conductive portion included in the source metal layer 7, a conductive portion included in the lower conductive layer 13, and a conductive portion included in the patch metal layer 15l.
  • the gate terminal portion GT includes the lower connection portion 3gA included in the gate metal layer 3, the gate terminal portion GT has excellent reliability like the source terminal portion ST.
  • the TFT substrate 105 has a CS terminal portion CT in the non-transmission / reception region R2.
  • the CS terminal portion CT has the same configuration as the source terminal portion ST and the gate terminal portion GT, as shown in FIG.
  • the CS terminal portion CT may be provided corresponding to each CS bus line CL, for example.
  • the CS terminal portion CT includes a CS terminal lower connection portion 3c (also simply referred to as “lower connection portion 3c”) and an opening 4c formed in the gate insulating layer 4.
  • the opening 11 c formed in the first insulating layer 11, the opening 17 c formed in the second insulating layer 17, and the CS terminal upper connection portion 19 c (simply referred to as “upper connection portion 19 c”). ).
  • the lower connection portion 3 c is included in the gate metal layer 3.
  • the lower connection portion 3c is electrically connected to the CS bus line CL.
  • the lower connection portion 3c extends from the CS bus line CL and is integrally formed with the CS bus line CL.
  • the opening 4c formed in the gate insulating layer 4 reaches the lower connecting portion 3c.
  • the opening 11 c formed in the first insulating layer 11 overlaps the opening 4 c formed in the gate insulating layer 4 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 17 c formed in the second insulating layer 17 overlaps the opening 11 c formed in the first insulating layer 11 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 4c formed in the gate insulating layer 4, the opening 11c formed in the first insulating layer 11, and the opening 17c formed in the second insulating layer 17 constitute a contact hole CH_c.
  • the upper connection portion 19 c is included in the upper conductive layer 19.
  • the upper connection portion 19c is formed on the second insulating layer 17 and in the contact hole CH_c, and is connected to the lower connection portion 3c in the contact hole CH_c.
  • the upper connection portion 19 c is in contact with the lower connection portion 3 c in the opening 4 c formed in the gate insulating layer 4.
  • all of the upper connecting portion 19c may overlap with the lower connecting portion 3c.
  • the CS terminal portion CT does not have a conductive portion included in the source metal layer 7, a conductive portion included in the lower conductive layer 13, and a conductive portion included in the patch metal layer 15l.
  • the CS terminal portion CT includes the lower connection portion 3c included in the gate metal layer 3, the CS terminal portion CT has excellent reliability like the source terminal portion ST.
  • the TFT substrate 105 has a first transfer terminal portion PT1 in the non-transmission / reception region R2.
  • the first transfer terminal portion PT1 is provided in the seal region Rs (that is, the first transfer terminal portion PT1 is provided in a seal portion surrounding the liquid crystal layer).
  • the first transfer terminal portion PT1 includes a first transfer terminal lower connection portion 3px (sometimes simply referred to as “lower connection portion 3px”) and a gate.
  • a second conductive portion 15px for the first transfer terminal (sometimes simply referred to as “second conductive portion 15px”), an opening 17px formed in the second insulating layer 17, and an upper portion for the first transfer terminal
  • a connection portion 19px (sometimes simply referred to as “upper connection portion 19px”).
  • the lower connection portion 3 px is included in the gate metal layer 3. That is, the lower connection portion 3px is formed of the same conductive film as the gate bus line GL.
  • the lower connection portion 3px is electrically separated from the gate bus line GL.
  • the lower connection portion 3px may extend from the CS bus line.
  • the present invention is not limited to this example, and the lower connection portion 3px may be electrically separated from the CS bus line.
  • the opening 4px formed in the gate insulating layer 4 reaches the lower connection part 3px.
  • the opening 11 px formed in the first insulating layer 11 overlaps the opening 4 px formed in the gate insulating layer 4 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 4px formed in the gate insulating layer 4 and the opening 11px formed in the first insulating layer 11 constitute a contact hole CH_px.
  • the first conductive portion 13 px is included in the lower conductive layer 13.
  • the first conductive part 13px is formed on the first insulating layer 11 and in the contact hole CH_px, and is connected to the lower connection part 3px in the contact hole CH_px.
  • the first conductive portion 13px is in contact with the lower connection portion 3px in the opening 4px.
  • the second conductive portion 15px is included in the patch metal layer 15l.
  • the second conductive part 15px is formed on the first conductive part 13px.
  • the second conductive part 15px is electrically connected to the first conductive part 13px.
  • the second conductive portion 15px is in direct contact with the first conductive portion 13px.
  • the opening (contact hole) 17px formed in the second insulating layer 17 reaches the second conductive portion 15px.
  • the upper connection portion 19 px is included in the upper conductive layer 19.
  • the upper connecting portion 19px is formed on the second insulating layer 17 and in the opening 17px, and is connected to the second conductive portion 15px in the opening 17px.
  • the upper connecting portion 19px is in contact with the second conductive portion 15px in the opening 17px.
  • the upper connection portion 19px is connected to the transfer terminal connection portion on the slot substrate side by, for example, a sealing material containing conductive particles (see FIG. 7).
  • the first transfer terminal portion PT1 does not have a conductive portion included in the source metal layer 7.
  • the first transfer terminal portion PT1 includes a first conductive portion 13px and a second conductive portion 15px between the lower connection portion 3px and the upper connection portion 19px. Accordingly, the first transfer terminal portion PT1 has an advantage that the electrical resistance between the lower connection portion 3px and the upper connection portion 19px is low.
  • all of the upper connecting portion 19px may overlap with the second conductive portion 15px.
  • the lower connection portion 3px is disposed between two adjacent gate bus lines GL.
  • the two lower connection portions 3px arranged with the gate bus line GL interposed therebetween may be electrically connected via a conductive connection portion (not shown).
  • the conductive connection portion may be formed of the same conductive film as the source bus line, for example.
  • the lower connection part 3px is connected to the upper connection part 19px via the first conductive part 13px and the second conductive part 15px, but the contact hole CH_px is One or more may be provided for one lower connection portion 3px.
  • One contact hole may be provided for one lower connection portion 3px.
  • the number and shape of the contact holes are not limited to the illustrated example.
  • the first conductive portion 13px is formed so as to overlap each of the contact holes CH_px, but the shape of the first conductive portion 13px is not limited to this.
  • the first conductive portion may be formed so as to overlap with the plurality of contact holes CH_px.
  • the upper connection portion 19px is connected to the first conductive portion 13px and the second conductive portion 15px by one opening portion 17px, but one or more opening portions 17px are provided for one upper connection portion 19px. What is necessary is just to be provided. A plurality of openings may be provided for one upper connection portion 19px. The number and shape of the openings are not limited to the illustrated example.
  • the second transfer terminal portion PT2 is provided outside the seal region Rs (on the opposite side to the transmission / reception region R1). As shown in FIGS. 21 (b) and 23 (a), the second transfer terminal portion PT2 includes a second transfer terminal lower connection portion 15p2 (also simply referred to as “lower connection portion 15p2”), and a second transfer terminal portion PT2. 2 has an opening 17p2 formed in the insulating layer 17, and a second transfer terminal upper connection portion 19p2 (also simply referred to as “upper connection portion 19p2”).
  • the second transfer terminal portion PT2 has a cross-sectional structure similar to that of the first transfer terminal portion PT1 that does not include the lower connection portion 3px, the contact hole CH_px, and the first conductive portion 13px (see FIG. 23B). Have.
  • the lower connection portion 15p2 is included in the patch metal layer 15l.
  • the lower connection portion 15p2 extends from the first transfer terminal second conductive portion 15px and is integrally formed with the first transfer terminal second conductive portion 15px.
  • the opening (contact hole) 17p2 formed in the second insulating layer 17 reaches the lower connection portion 15p2.
  • the upper connection portion 19p2 is included in the upper conductive layer 19.
  • the upper connection portion 19p2 is formed on the second insulating layer 17 and in the opening portion 17p2, and is connected to the lower connection portion 15p2 in the opening portion 17p2.
  • the upper connecting portion 19p2 is in contact with the lower connecting portion 15p2 in the opening 17p2.
  • the second transfer terminal portion PT2 does not have a conductive portion included in the gate metal layer 3, a conductive portion included in the source metal layer 7, and a conductive portion included in the lower conductive layer 13.
  • the upper connection portion 19p2 may be connected to the transfer terminal connection portion on the slot substrate side, for example, by a sealing material containing conductive particles.
  • the TFT substrate used in the scanning antenna of this embodiment is superior in operation stability to the TFT substrate used in the scanning antenna of the fourth embodiment.
  • TFT substrate 106 of this embodiment will be described with reference to FIGS.
  • Components common to the TFT substrate 105 of the fourth embodiment are denoted by common reference numerals, and description thereof is omitted.
  • FIGS. 24A to 24C are schematic plan views of the TFT substrate 106.
  • FIG. 24A shows the antenna unit region U of the transmission / reception region R1
  • FIG. 24B shows the transfer terminal portion PT, the common-CS connection portion CC, the gate terminal portion GT and the non-transmission / reception region R2.
  • the CS terminal portion CT is shown
  • FIG. 24C shows the source-gate connection portion SG and the source terminal portion ST provided in the non-transmission / reception region R2.
  • FIGS. 25A to 25D and FIGS. 26A to 26D are schematic cross-sectional views of the TFT substrate 106, respectively.
  • FIG. 25A shows a cross section of the antenna unit region U along the line AA ′ in FIG. 24A
  • FIG. 25B shows the line BB ′ in FIG.
  • FIG. 25C shows a cross section of the source-gate connecting portion SG along the line CC ′ in FIG. 24C
  • FIG. d) shows a cross section of the source terminal portion ST along the line DD ′ in FIG. 24C
  • FIG. 26A shows the section along the line EE ′ in FIG.
  • FIG. 26B shows a cross section of the first transfer terminal portion PT1 along the line FF ′ in FIG. 24B
  • FIG. 24B is a cross-sectional view of the common-CS connection CC along the line GG ′ in FIG. 24B
  • FIG. 26D is along the line HH ′ in FIG.
  • Source - shows a cross section of the gate connection unit SG and the source terminal portion ST.
  • the TFT substrate 106 differs from the TFT substrate 105 in the connection method between the drain electrode 7D and the patch electrode 15.
  • the upper conductive layer 19 is a patch drain connection portion electrically connected to the patch electrode 15 and the drain electrode 7D. 19a is included. That is, the drain electrode 7D and the patch electrode 15 are electrically connected via the patch drain connection portion 19a.
  • a contact hole CH_a reaching a portion extending from the drain electrode 7D is formed in the first insulating layer 11 and the second insulating layer 17.
  • the contact hole CH_a is formed in the first insulating layer 11 and formed in the second insulating layer 17 and the opening 11a reaching the portion extending from the drain electrode 7D, as viewed from the normal direction of the dielectric substrate 1.
  • the second insulating layer 17 is formed with an opening 17b reaching the patch connection portion 15a connected to the patch electrode 15.
  • the patch connection portion 15 a extends from the patch electrode 15 and is formed integrally with the patch electrode 15.
  • the TFT substrate 106 does not have the lower conductive layer 13.
  • the TFT substrate 106 has the operation stability superior to that of the TFT substrate 105 by having the patch drain connection portion 19a. This effect will be described.
  • the lower conductive layer 13 (connection portion 13x) including the oxide conductive layer and the refractory metal-containing layer (lower layer) of the patch metal layer 151 (connection portion 15x) are in direct contact.
  • the operation stability of the TFT substrate 105 may not be sufficient.
  • the oxygen element diffuses from the lower conductive layer (for example, ITO layer) 13
  • the metal element for example, the refractory metal-containing layer is a MoN layer
  • a metal oxide layer (in this case, a molybdenum oxide layer) is formed on the lower conductive layer 13 side of the refractory metal-containing layer (lower layer) of the patch metal layer 15l.
  • the metal oxide layer is generated, the contact resistance between the lower conductive layer 13 and the patch metal layer 151 is increased, and thus, for example, the drain electrode 7D electrically connected via the connection portion 13x and the connection portion 15x. It was found that a contact failure occurred between the patch electrode 15 and the patch electrode 15.
  • the above oxidation reaction is promoted particularly in the process of heating the lower conductive layer 13 and the patch metal layer 15l in the process of manufacturing the TFT substrate 105.
  • the film forming temperature is about 230 ° C.
  • the oxidation reaction is not limited to the process of heating the lower conductive layer 13 and the patch metal layer 15l.
  • the oxidation reaction proceeds with time even at room temperature. Therefore, the problem that contact failure occurs is not limited to the manufacturing method thereof, and may occur in a TFT substrate in which a layer containing a metal element is formed on an oxide conductive layer in direct contact with the oxide conductive layer. .
  • the TFT substrate 106 of the present embodiment since the drain electrode 7D and the patch electrode 15 are electrically connected via the patch drain connection portion 19a, the above problem does not occur. Therefore, contact failure between the drain electrode 7D and the patch electrode 15 is suppressed.
  • the TFT substrate 106 is more excellent in operation stability than the TFT substrate 105.
  • the ITO layer of the patch drain connection portion 19a is in contact with the patch metal layer 15l in the opening 17b, and the source in the opening 11a. It is in contact with the metal layer 7.
  • the oxide conductive layer (here ITO layer) is formed in direct contact with the layer containing metal element (here patch metal layer 151 or source metal layer 7).
  • the oxide conductive layer is formed in direct contact with the layer containing metal element (here patch metal layer 151 or source metal layer 7).
  • the oxide conductive layer is formed on the layer containing the metal element, the oxidation reaction by the oxide conductive layer hardly occurs.
  • a conductive film for forming an oxide conductive layer (here, upper conductive layer 19) is formed on a metal element-containing layer (here, patch metal layer 151 or source metal layer 7).
  • a metal element-containing layer here, patch metal layer 151 or source metal layer 7.
  • an oxide film (called a natural oxide film or passive film) is formed on the surface of the layer containing the metal element.
  • the natural oxide film is very thin (for example, less than 10 nm in thickness), so the influence on the contact resistance can be almost ignored.
  • the thickness of the natural oxide film does not substantially depend on the length of time exposed to the atmosphere, and does not increase over time.
  • First transfer terminal PT1 and common-CS connection CC In the TFT substrate 105, as shown in FIG. 22B, also in the first transfer terminal portion PT1, the patch metal layer 15l is formed on the lower conductive layer 13 (first conductive portion 13px) including the oxide conductive layer.
  • the refractory metal-containing layer of (second conductive portion 15 px) is formed in direct contact. Therefore, in the TFT substrate 105, a contact failure may occur between the upper connection portion 19px and the lower connection portion 3px even in the first transfer terminal portion PT1.
  • the first transfer terminal portion PT1 of the TFT substrate 106 does not have the conductive portion included in the lower conductive layer 13, contact failure is suppressed.
  • the TFT substrate 106 is more excellent in operation stability than the TFT substrate 105.
  • the TFT substrate 106 has a common-CS connection portion CC in the non-transmission / reception region R2, as shown in FIG.
  • the common-CS connection portion CC By having the common-CS connection portion CC, the lower connection portion 15p1 is electrically connected to the CS bus line CL. That is, in this example, the same voltage as the slot voltage is supplied to the CS bus line CL.
  • the first transfer terminal portion PT1 of the TFT substrate 106 may be referred to as a first transfer terminal lower connection portion 15p1 (simply referred to as “lower connection portion 15p1”). ), And an opening 17p1 formed in the second insulating layer 17, and an upper connection portion 19p1 for the first transfer terminal (sometimes simply referred to as “upper connection portion 19p1”).
  • the first transfer terminal portion PT1 of the TFT substrate 106 has the same cross-sectional structure as the second transfer terminal portion PT2.
  • the lower connection portion 15p1 is included in the patch metal layer 15l and is electrically connected to the CS bus line CL.
  • the opening (contact hole) 17p1 formed in the second insulating layer 17 reaches the lower connection portion 15p1.
  • the upper connection portion 19p1 is included in the upper conductive layer 19.
  • the upper connection portion 19p1 is formed on the second insulating layer 17 and in the opening portion 17p1, and is connected to the lower connection portion 15p1 in the opening portion 17p1.
  • the upper connecting portion 19p1 is in contact with the lower connecting portion 15p1 in the opening 17p1.
  • the first transfer terminal portion PT1 of the TFT substrate 106 does not have a conductive portion included in the gate metal layer 3 and a conductive portion included in the source metal layer 7.
  • the common-CS connection portion CC includes a CS connection lower connection portion 3cc (also simply referred to as “lower connection portion 3cc”) and gate insulation.
  • the lower connection portion 3cc is included in the gate metal layer 3 and is electrically connected to the CS bus line CL.
  • the lower connection portion 3cc extends from the CS bus line CL.
  • the opening 4cc formed in the gate insulating layer 4 reaches the lower connection portion 3cc.
  • the opening 11 cc formed in the first insulating layer 11 overlaps the opening 4 cc formed in the gate insulating layer 4 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 17 cc formed in the second insulating layer 17 overlaps the opening 11 cc formed in the first insulating layer 11 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 4cc formed in the gate insulating layer 4, the opening 11cc formed in the first insulating layer 11, and the opening 17cc formed in the second insulating layer 17 constitute a contact hole CH_cc.
  • the upper connection portion 19cc is included in the upper conductive layer 19, and is electrically connected to the first transfer terminal upper connection portion 19p1.
  • the upper connecting portion 19cc extends from the upper connecting portion 19p1 and is formed integrally with the upper connecting portion 19p1.
  • the upper connection portion 19cc is formed on the second insulating layer 17 and in the contact hole CH_cc, and is connected to the lower connection portion 3cc in the contact hole CH_cc.
  • the upper connection portion 19 cc is in contact with the lower connection portion 3 cc within the opening 4 cc formed in the gate insulating layer 4.
  • the common-CS connection portion CC does not have a conductive portion included in the source metal layer 7 and a conductive portion included in the patch metal layer 15l.
  • the TFT substrate 106 may be different from the TFT substrate 105 in the configuration of the source-gate connection portion SG.
  • the source-gate connection portion SG of the TFT substrate 106 is formed in the source lower connection wiring 3sg and the gate insulating layer 4.
  • the source lower connection wiring 3sg is included in the gate metal layer 3 and is electrically separated from the gate bus line GL.
  • the opening 4sg1 formed in the gate insulating layer 4 reaches the source lower connection wiring 3sg.
  • the source bus line connection portion 7sg is included in the source metal layer 7 and is electrically connected to the source bus line SL.
  • the source bus line connection portion 7sg extends from the source bus line SL and is formed integrally with the source bus line SL.
  • the width of the source bus line connection portion 7sg may be larger than the width of the source bus line SL.
  • the opening 11 sg 1 formed in the first insulating layer 11 overlaps the opening 4 sg 1 formed in the gate insulating layer 4 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 11sg2 formed in the first insulating layer 11 reaches the source bus line connection 7sg.
  • the opening 17sg1 formed in the second insulating layer 17 overlaps the opening 11sg1 formed in the first insulating layer 11 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 4sg1 formed in the gate insulating layer 4, the opening 11sg1 formed in the first insulating layer 11, and the opening 17sg1 formed in the second insulating layer 17 constitute a contact hole CH_sg1.
  • the opening 17sg2 formed in the second insulating layer 17 overlaps the opening 11sg2 formed in the first insulating layer 11 when viewed from the normal direction of the dielectric substrate 1.
  • the opening 11sg2 formed in the first insulating layer 11 and the opening 17sg2 formed in the second insulating layer 17 constitute a contact hole CH_sg2.
  • the source bus line upper connection portion 19 sg (sometimes simply referred to as “upper connection portion 19 sg”) is included in the upper conductive layer 19.
  • the upper connection portion 19sg is formed on the second insulating layer 17, in the contact hole CH_sg1, and in the contact hole CH_sg2, and is connected to the source lower connection wiring 3sg in the contact hole CH_sg1, and is connected to the source bus in the contact hole CH_sg2. It is connected to the line connection portion 7sg.
  • the upper connection portion 19 sg is in contact with the source lower connection wiring 3 sg in the opening 4 sg 1 formed in the gate insulating layer 4, and the source bus in the opening 11 sg 2 formed in the first insulating layer 11. It is in contact with the line connection portion 7sg.
  • the source-gate connection portion SG does not have a conductive portion included in the patch metal layer 15l.
  • the source-gate connection portion SG of the TFT substrate 106 has superior operational stability as compared with the source-gate connection portion SG of the TFT substrate 105.
  • the contact holes CH_sg1 and CH_sg2 are formed by etching the gate insulating layer 4, the first insulating layer 11, and the second insulating layer 17 all together.
  • the openings 4sg1, 11sg1, and 11sg2 are not yet formed.
  • the TFT substrate 106 is more advantageous than the TFT substrate 105 from the viewpoint of suppressing damage to the gate metal layer 3 and the source metal layer 7 in the step of etching the patch conductive film. Details of the manufacturing method of the TFT substrate 106 will be described later.
  • the lower conductive layer 13 can be omitted, and thus the manufacturing process and manufacturing cost can be reduced compared to the TFT substrate 105. Furthermore, since the gate insulating layer 4, the first insulating layer 11, and the second insulating layer 17 can be etched together, the manufacturing process and manufacturing cost can be reduced compared to the TFT substrate 105.
  • FIGS. 27 (a) to (e), FIGS. 28 (a) to (c), FIGS. 29 (a) to (c) and FIGS. 30 (a) to 30 (b) are examples of the manufacturing method of the TFT substrate 106. It is process sectional drawing shown. These drawings show cross sections corresponding to FIGS. 25 (a) to 25 (d) and FIG. 26 (a), respectively. The cross sections corresponding to FIGS. 26 (b) and 26 (c) are not shown, but are formed in the same manner as the cross sections corresponding to FIGS. 26 (a) and 25 (d), respectively. The If the material, thickness, formation method, etc. of each layer are the same as those described above with reference to FIG.
  • the TFT substrate 106 is formed on the dielectric substrate 1 on the gate metal layer 3, the gate insulating layer 4, the source metal layer 7, the first insulating layer 11, the patch metal layer 151, the second insulating layer 17, and the upper portion.
  • the conductive layer 19 is provided in this order.
  • the gate metal layer 3 includes a gate electrode 3G of the TFT 10, a gate bus line GL, a CS bus line CL, a lower auxiliary capacitance electrode 3C, a source lower connection wiring 3sg of the source-gate connection SG, and a lower connection of the common-CS connection CC. Part 3cc, and lower connection parts 3gA, 3c and 3sA of each terminal part.
  • the source metal layer 7 includes a source electrode 7S and a drain electrode 7D of the TFT 10, a source bus line SL, an upper auxiliary capacitance electrode 7C, and a source bus line connection portion 7sg of the source-gate connection portion SG.
  • the patch metal layer 151 includes a patch electrode 15, a connection portion 15a of the antenna unit region U, and lower connection portions 15p1 and 15p2 of the first transfer terminal portion PT1 and the second transfer terminal portion PT2.
  • the upper conductive layer 19 includes a source bus line upper connection portion 19sg of the source-gate connection portion SG, an upper connection portion 19cc of the common-CS connection portion CC, and upper connection portions 19gA, 19c, 19sA, 19p1 of each terminal portion and Including 19p2.
  • a gate conductive film 3 ′ is formed on the dielectric substrate 1 by sputtering or the like.
  • the gate conductive film 3 ′ a laminated film (MoN / Al) in which an Al film (thickness: for example, 150 nm) and a MoN film (thickness: for example, 100 nm) are laminated in this order is formed.
  • the gate conductive layer 3 ′ is patterned to form the gate metal layer 3 as shown in FIG. Specifically, the gate electrode 3G, the lower auxiliary capacitance electrode 3C, the gate bus line GL and the CS bus line CL are formed in the antenna unit formation region, the source lower connection wiring 3sg is formed in the source-gate connection portion formation region, Lower connection portions 3sA, 3gA and 3c are formed in each terminal portion formation region, and a lower connection portion 3cc is formed in the common-CS connection portion formation region.
  • the patterning of the gate conductive film 3 ′ is performed by wet etching.
  • a gate insulating film 4 an intrinsic amorphous silicon film 5 ′ and an n + -type amorphous silicon film 6 ′ are formed in this order so as to cover the gate metal layer 3.
  • the gate insulating layer 4 and the gate insulating film 4 are denoted by the same reference numerals.
  • the gate insulating film 4 for example, a silicon nitride (SixNy) film having a thickness of 350 nm is formed.
  • the semiconductor film used for the semiconductor layer 5 is not limited to an amorphous silicon film.
  • an oxide semiconductor layer may be formed as the semiconductor layer 5.
  • a contact layer may not be provided between the semiconductor layer 5 and the source and drain electrodes.
  • a source conductive film 7 ′ is formed on the gate insulating film 4 and the contact layer 6.
  • the conductive film 7 ′ for the source a stacked film (MoN / Al / thickness) in which MoN (thickness: for example 50 nm), Al (thickness: for example 150 nm) and MoN (thickness: for example 100 nm) are stacked in this order. MoN).
  • the source metal layer 7 is formed as shown in FIG. Specifically, the source electrode 7S and the drain electrode 7D, the source bus line SL, and the upper auxiliary capacitance electrode 7C are formed in the antenna unit formation region, and the source bus line connection portion 7sg is formed in the source-gate connection portion formation region.
  • the contact layer 6 is also etched to form a source contact layer 6S and a drain contact layer 6D that are separated from each other.
  • the patterning of the source conductive film 7 ′ is performed by wet etching. For example, an MoN film and an Al film are simultaneously patterned by wet etching using an aqueous solution containing phosphoric acid, nitric acid and acetic acid. In this way, the TFT 10 is obtained.
  • the source metal layer 7 is formed so that at least a part of the source lower connection wiring 3sg does not overlap the source bus line connection portion 7sg.
  • each terminal portion formation region does not have a conductive portion included in the source metal layer 7.
  • a first insulating film 11 is formed so as to cover the TFT 10 and the source metal layer 7.
  • the first insulating layer 11 and the first insulating film 11 are denoted by the same reference numerals.
  • the first insulating film 11 is formed in contact with the channel region of the semiconductor layer 5.
  • a silicon nitride (SixNy) film having a thickness of 330 nm is formed.
  • a patch conductive film 15 ′ is formed on the first insulating film 11.
  • a multilayer film MoN / thickness: for example, 50 nm
  • an Al film thickness: for example, 1000 nm
  • a MoN film thickness: for example, 50 nm
  • Al / MoN a laminated film (Cu / Ti) including a Ti film (thickness: for example, 20 nm) and a Cu film (thickness: for example, 500 nm) in this order may be formed.
  • the patch conductive layer 15 ′ is patterned to form a patch metal layer 15 l as shown in FIG. Specifically, the patch electrode 15 and the connection portion 15a are formed in the antenna unit region formation region, the lower connection portion 15p1 is formed in the first transfer terminal portion formation region, and the lower connection portion 15p2 is formed in the second transfer terminal portion formation region. Form.
  • a laminated film (MoN / Al / MoN) in which MoN, Al, and MoN are laminated in this order is formed as the patch conductive film 15 ′
  • patterning of the patch conductive film 15 ′ is performed by using, for example, phosphorous as an etchant.
  • the MoN film and Al film are simultaneously patterned by wet etching using an aqueous solution containing acid, nitric acid and acetic acid.
  • the patch conductive film 15 ′ is wet-etched using, for example, a mixed acid aqueous solution as an etchant. Can be patterned.
  • the source bus line connection portion 7sg formed in the source-gate connection portion formation region is covered with the first insulating layer 11, and the source lower connection wiring 3sg formed in the source-gate connection portion formation region is Covered with the gate insulating layer 4 and the first insulating layer 11. Accordingly, the source bus line connection portion 7sg and the source lower connection wiring 3sg are hardly subjected to etching damage in the patterning process of the patch conductive film 15 '.
  • a second insulating film 17 is formed on the patch metal layer 151 and the first insulating layer 11.
  • the second insulating layer 17 and the second insulating film 17 are denoted by the same reference numerals.
  • the second insulating film 17 for example, a silicon nitride (SixNy) film having a thickness of 100 nm is formed.
  • the second insulating film 17 is formed so as to cover the patch metal layer 15l.
  • a contact hole CH_a reaching a portion extending from the drain electrode 7D is formed in the second insulating film 17 and the first insulating film 11, and an opening reaching the connection portion 15a. 17 b is formed on the second insulating film 17.
  • a contact hole CH_sg1 reaching the source lower connection wiring 3sg is formed in the second insulating film 17, the first insulating film 11, and the gate insulating film 4, and the second insulating film 17 and the first insulating film 17 are formed.
  • a contact hole CH_sg2 reaching the source bus line connection portion 7sg is formed in the insulating film 11.
  • a contact hole CH_s reaching the lower connection portion 3sA is formed in the second insulating film 17, the first insulating film 11, and the gate insulating film 4.
  • a contact hole CH_g reaching the lower connection portion 3gA is formed in the second insulating film 17, the first insulating film 11, and the gate insulating film 4.
  • a contact hole CH_c reaching the lower connection portion 3c is formed in the second insulating film 17, the first insulating film 11, and the gate insulating film 4.
  • an opening 17p1 reaching the lower connection portion 15p1 is formed in the second insulating film 17.
  • an opening 17p2 reaching the lower connection portion 15p2 is formed in the second insulating film 17.
  • a contact hole CH_cc reaching the lower connection portion 3cc is formed in the second insulating film 17, the first insulating film 11, and the gate insulating film 4.
  • the second insulating layer 17, the first insulating film 11, and the gate insulating film 4 are etched using the source metal layer 7 and the patch metal layer 15l as an etch stop.
  • the second insulating film 17 and the first insulating film 11 are collectively etched in a region that overlaps the portion extending from the drain electrode 7D, and in the region that overlaps the connection portion 15a, Only the second insulating film 17 is etched by the connection portion 15a functioning as an etch stop. Thereby, the contact hole CH_a and the opening 17b are obtained.
  • the contact hole CH_a is formed in the first insulating layer 11 and has an opening 11a reaching a portion extending from the drain electrode 7D, and an opening 17a formed in the second insulating layer 17 and overlapping the opening 11a.
  • drain electrode 7D and at least a part of the portion extending from the drain electrode 7D are formed so as not to overlap the patch metal layer 151, they are in contact with the first insulating film 11 and the second insulating film 17.
  • a hole CH_a is formed. On the side surface of the contact hole CH_a, the side surface of the opening 11a and the side surface of the opening 17a may be aligned.
  • the second insulating film 17, the first insulating film 11, and the gate insulating film 4 are collectively etched in the region overlapping the source lower connection wiring 3sg, and the source bus line connection portion In the region overlapping 7 sg, the source bus line connecting portion 7 sg functions as an etch stop, whereby the second insulating film 17 and the first insulating film 11 are etched. Thereby, contact hole CH_sg1 and contact hole CH_sg2 are obtained.
  • the contact hole CH_sg1 is formed in the gate insulating layer 4 and formed in the opening 4sg1 reaching the source lower connection wiring 3sg, in the first insulating layer 11, and in the opening 11sg1 overlapping the opening 4sg1 and in the second insulating layer 17. And an opening 17sg1 that is formed and overlaps the opening 11sg1.
  • the contact hole CH_sg2 is formed in the first insulating layer 11 and has an opening 11sg2 reaching the source bus line connection portion 7sg, and an opening 17sg2 formed in the second insulating layer 17 and overlapping the opening 11sg2.
  • a contact hole is formed in the gate insulating film 4, the first insulating film 11 and the second insulating film 17.
  • CH_sg1 is formed.
  • the side surface of the opening 4sg1, the side surface of the opening 11sg1, and the side surface of the opening 17sg1 may be aligned.
  • the side surface of the opening 11sg2 and the side surface of the opening 17sg2 may be aligned.
  • the second insulating film 17, the first insulating film 11, and the gate insulating film 4 are collectively etched using, for example, the same etchant.
  • the second insulating film 17, the first insulating film 11, and the gate insulating film 4 are etched by dry etching using a fluorine-based gas.
  • the second insulating film 17, the first insulating film 11, and the gate insulating film 4 may be etched using different etchants.
  • the conductive portion included in the source metal layer 7 and the patch metal layer 151 is not formed. Therefore, the second insulating film 17, the first insulating film 11, and the gate insulating film 4 are etched together.
  • the second insulating film 17, the first insulating film 11, and the gate insulating film 4 are etched together to form a contact hole CH_s.
  • the contact hole CH_s is formed in the gate insulating layer 4 and formed in the opening 4s reaching the lower connection portion 3sA, the opening 11s formed in the first insulating layer 11 and overlapping the opening 4s, and the second insulating layer 17. And an opening 17s that overlaps the opening 11s.
  • the side surface of the opening 4s, the side surface of the opening 11s, and the side surface of the opening 17s may be aligned.
  • the second insulating film 17, the first insulating film 11, and the gate insulating film 4 are etched together to form a contact hole CH_g.
  • the contact hole CH_g is formed in the gate insulating layer 4 and formed in the opening 4g reaching the lower connection portion 3gA, the opening 11g formed in the first insulating layer 11 and overlapping the opening 4g, and the second insulating layer 17. And an opening 17g that overlaps the opening 11g.
  • the side surface of the opening 4g, the side surface of the opening 11g, and the side surface of the opening 17g may be aligned.
  • the second insulating film 17, the first insulating film 11, and the gate insulating film 4 are etched together to form a contact hole CH_c.
  • the contact hole CH_c is formed in the gate insulating layer 4 and formed in the opening 4c reaching the lower connection portion 3c, the opening 11c formed in the first insulating layer 11 and overlapping the opening 4c, and the second insulating layer 17. And an opening 17c overlapping the opening 11c.
  • the side surface of the opening 4c, the side surface of the opening 11c, and the side surface of the opening 17c may be aligned.
  • the second insulating film 17, the first insulating film 11, and the gate insulating film 4 are etched together to form a contact hole CH_cc.
  • the contact hole CH_cc is formed in the gate insulating layer 4 and formed in the opening 4cc reaching the lower connection portion 3cc, the opening 11cc formed in the first insulating layer 11 and overlapping the opening 4cc, and the second insulating layer 17. And an opening 17 cc overlapping the opening 11 cc.
  • the side surface of the opening 4cc, the side surface of the opening 11cc, and the side surface of the opening 17cc may be aligned.
  • an upper conductive film 19 ′ is formed in the hole CH_c, the opening 17p1, the opening 17p2, and the contact hole CH_cc by, for example, sputtering.
  • the upper conductive film 19 ' includes, for example, a transparent conductive film.
  • an ITO film having a thickness of 70 nm is used as the upper conductive film 19 ′.
  • a laminated film in which Ti (thickness: for example, 50 nm) and ITO (thickness: for example, 70 nm) are laminated in this order may be used as the upper conductive film 19 ′.
  • a single film selected from the group consisting of a MoNbNi film, a MoNb film, a MoW film, a W film, and a Ta film or a laminated film of two or more films may be used.
  • the upper conductive film 19 ′ a single film selected from the group consisting of a Ti film, a MoNbNi film, a MoNb film, a MoW film, a W film, and a Ta film, or a laminated film of two or more films, and an ITO film are used. You may use the laminated film laminated
  • the upper conductive layer 19 ' is patterned to form the upper conductive layer 19 as shown in FIG. Specifically, in the antenna unit formation region, a patch drain connection portion 19a that is in contact with a portion extending from the drain electrode 7D in the contact hole CH_a and is in contact with the connection portion 15a in the opening 17b, and a source-gate connection An upper connection portion 19sg in contact with the source lower connection wiring 3sg in the contact hole CH_sg1 in the portion formation region and in contact with the source bus line connection portion 7sg in the contact hole CH_sg2, and a lower portion in the contact hole CH_s in the source terminal portion formation region
  • the upper connection portion 19p2 and the upper connection portion 19cc that contacts the lower connection portion 3cc in the contact hole CH_cc in the common-CS connection portion formation region are formed. Accordingly, the antenna unit region U, the source-gate connection part SG, the source terminal part ST, the gate terminal part GT, the CS terminal part CT, the first transfer terminal part PT1, the second transfer terminal part PT2, and the common-CS connection part CC is obtained.
  • the TFT substrate 106 is manufactured.
  • the TFT substrate of the modification of this embodiment is different from the TFT substrate 106 in that it further includes a lower conductive layer 13.
  • TFT substrate 107 according to a modification of the present embodiment will be described with reference to FIGS.
  • differences from the TFT substrate 106 will be mainly described.
  • FIGS. 31A to 31C are schematic plan views of the TFT substrate 107.
  • FIG. FIG. 31A shows the antenna unit region U of the transmission / reception region R1
  • FIG. 31B shows the transfer terminal portion PT, the common-CS connection portion CC, the gate terminal portion GT, and the non-transmission / reception region R2.
  • FIG. 31C shows the CS terminal portion CT
  • FIG. 31C shows the source-gate connection portion SG and the source terminal portion ST provided in the non-transmission / reception region R2.
  • FIGS. 33 (a) to (d) are schematic cross-sectional views of the TFT substrate 107, respectively.
  • FIG. 32A shows a cross section of the antenna unit region U along the line AA ′ in FIG. 31A
  • FIG. 32B shows the line BB ′ in FIG.
  • FIG. 32C shows a cross section of the source-gate connecting portion SG along the line CC ′ in FIG. 31C
  • FIG. 31D shows a cross section of the source terminal portion ST along the line DD ′ in FIG. 31C
  • FIG. 33A shows the section along the line EE ′ in FIG.
  • FIG. 33 (b) shows a cross section of the first transfer terminal portion PT1 along the line FF ′ in FIG.
  • FIG. 33B is a cross-sectional view of the common-CS connection CC along the line GG ′ in FIG. 31B
  • FIG. 33D is along the line HH ′ in FIG.
  • Source - shows a cross section of the gate connection unit SG and the source terminal portion ST.
  • the antenna unit region U of the TFT substrate 107 is different from the configuration of the antenna unit region of the TFT substrate 106 in that it further includes a lower conductive layer 13. Also in the TFT substrate 107, by having the patch drain connection portion 19a, it is possible to obtain an advantage that the operation stability is superior to that of the TFT substrate 105 according to the fourth embodiment.
  • the first insulating layer 11 has an opening 11a and an opening 11d that reach a portion extending from the drain electrode 7D.
  • the opening 11a and the opening 11d are formed to be separated from each other.
  • the opening 11d reaches the upper auxiliary capacitance electrode 7C extending from the drain electrode 7D.
  • the lower conductive layer 13 includes a connection portion 13c formed on the first insulating layer 11 and in the opening portion 11d.
  • the connecting portion 13c is connected to a portion extending from the drain electrode 7D in the opening portion 11d.
  • the connection portion 13c is in contact with a portion extending from the drain electrode 7D in the opening portion 11d.
  • the patch metal layer 15l includes a patch electrode 15 and a connection portion 15a.
  • the connecting portion 15a is formed on the connecting portion 13c and is electrically connected to the connecting portion 13c.
  • the connection portion 15a is formed so as to be in direct contact with the connection portion 13c. Therefore, in the TFT substrate 107, the patch electrode 15 and the drain electrode 7D are electrically connected via the connection portion 13c and the connection portion 15a, and are also electrically connected via the patch drain connection portion 19a. Has been.
  • the lower conductive layer 13 includes, for example, an oxide conductive layer (for example, an ITO layer).
  • the lower conductive layer 13 (connection portion 13c) including the oxide conductive layer includes a portion in direct contact with the refractory metal-containing layer (lower layer) of the patch metal layer 15l (connection portion 15a).
  • the contact resistance between the connection portion 13c and the connection portion 15a may increase.
  • the contact resistance between the connection portion 13c and the connection portion 15a is large. Even so, contact failure between the drain electrode 7D and the patch electrode 15 is suppressed.
  • the TFT substrate 107 is more excellent in operation stability than the TFT substrate 105.
  • the first transfer terminal portion PT1 of the TFT substrate 107 may have a configuration different from that of the TFT substrate 106.
  • the first transfer terminal portion PT1 of the TFT substrate 107 has the same configuration as the first transfer terminal portion PT1 of the TFT substrate 105.
  • the TFT substrate 107 is different from the TFT substrate 105 in that it has a common-CS connection portion CC.
  • the configuration of the common-CS connection portion CC is the same as that of the TFT substrate 106. Since the TFT substrate 107 has the common-CS connection portion CC, the lower connection portion of the first transfer terminal portion PT1 and the CS bus line are electrically connected.
  • the lower connection portion 3cc of the common-CS connection portion CC is electrically connected to the lower connection portion 3px of the first transfer terminal portion PT1.
  • the lower connection portion 3cc extends from the lower connection portion 3px.
  • the upper connection portion 19cc of the common-CS connection portion CC is electrically connected to the upper connection portion 19px of the first transfer terminal portion PT1.
  • the upper connection portion 19cc extends from the upper connection portion 19px.
  • the lower conductive layer 13 including the oxide conductive layer is the patch metal layer 15l (second conductive portion 15px).
  • the contact resistance between the first conductive portion 13px and the second conductive portion 15px may increase.
  • the TFT substrate 107 has the common-CS connection portion CC, contact failure between the upper connection portion 19px and the CS bus line CL is suppressed in the TFT substrate 107.
  • the TFT substrate 107 is more excellent in operation stability than the TFT substrate 105.
  • FIG. 11 is a process cross-sectional view illustrating an example of a manufacturing method of the TFT substrate 107.
  • These drawings show cross sections corresponding to FIGS. 32 (a) to 32 (d) and FIG. 33 (a), respectively.
  • differences from the manufacturing method of the TFT substrate 106 described with reference to FIGS. 27 to 30 will be mainly described.
  • the gate metal layer 3, the gate insulating film 4, the island-shaped semiconductor layer 5, Contact layers 6S and 6D, a source metal layer 7, and a first insulating film 11 are formed on the dielectric substrate 1, the gate metal layer 3, the gate insulating film 4, the island-shaped semiconductor layer 5, Contact layers 6S and 6D, a source metal layer 7, and a first insulating film 11 are formed. These steps are performed in the same manner as the steps described with reference to FIGS. 27 (a) to 27 (e) and FIGS. 28 (a) to 28 (b). However, here, as shown in FIG. 34B, in the step of forming the gate metal layer 3, the method of manufacturing the TFT substrate 106 is that the lower connection portion 3px is further formed in the first transfer terminal portion formation region. And different.
  • the first insulating film 11 and the gate insulating film 4 are etched by a known photolithography process.
  • an opening 11d reaching the portion extended from the drain electrode 7D in the antenna unit formation region is formed in the first insulating film 11, and the contact hole CH_px reaching the lower connection portion 3px in the first transfer terminal portion formation region is formed.
  • the gate insulating film 4 and the first insulating film 11 are not formed with openings.
  • the first insulating film 11 and the gate insulating film 4 are collectively etched using, for example, the same etchant.
  • the first insulating film 11 and the gate insulating film 4 are etched by dry etching using a fluorine-based gas.
  • the first insulating film 11 and the gate insulating film 4 may be etched using different etchants.
  • the first insulating film 11 and the gate insulating film 4 are etched together to form a contact hole CH_px.
  • the contact hole CH_px is formed in the gate insulating film 4 and has an opening 4px reaching the lower connection part 3px and an opening 11px formed in the first insulating film 11 and overlapping the opening 4px.
  • the side surface of the opening 4px and the side surface of the opening 11px may be aligned.
  • a lower conductive film 13 ' is formed on the first insulating film 11, in the opening 11d, and in the contact hole CH_px, for example, by sputtering.
  • the lower conductive film 13 ' includes, for example, an oxide conductive film.
  • an ITO film with a thickness of 70 nm is formed as the lower conductive film 13 ′.
  • the lower conductive layer 13 ' is patterned to form the lower conductive layer 13 as shown in FIG. Specifically, in the antenna unit formation region, the connection portion 13c that contacts a portion extending from the drain electrode 7D in the opening 11d, and the lower connection portion 3px in the contact hole CH_px in the first transfer terminal portion formation region. The first conductive portion 13px that is in contact is formed.
  • a patch conductive film 15 ′ is formed on the lower conductive layer 13 and the first insulating film 11. This step is performed in the same manner as the step described with reference to FIG.
  • the patch conductive layer 15 ′ is patterned to form a patch metal layer 15 l as shown in FIG.
  • This step is performed in the same manner as the step described with reference to FIG. Specifically, the patch electrode 15 and the connection portion 15a are formed in the antenna unit region formation region, the second conductive portion 15px is formed in the first transfer terminal portion formation region, and the second transfer terminal portion formation region is formed. A lower connection portion 15p2 is formed.
  • connection portion 15a is formed to be connected to the connection portion 13c.
  • connection part 15a is formed so as to contact the connection part 13c.
  • the second conductive portion 15px is formed to be connected to the first conductive portion 13px.
  • the second conductive portion 15px is formed so as to be in contact with the first conductive portion 13px.
  • the second insulating film 17 is formed on the patch metal layer 151 and the first insulating layer 11. This step is performed in the same manner as the step described with reference to FIG.
  • the second insulating layer 17, the first insulating layer 11, and the gate insulating layer are formed. 4 is formed.
  • This step is performed in the same manner as the step described with reference to FIG.
  • the first transfer terminal portion formation region is different from the manufacturing method of the TFT substrate 106 in that an opening 17 px reaching the second conductive portion 15 px is formed in the second insulating film 17.
  • the upper conductive layer 19 is formed as shown in FIG. This step is performed in the same manner as the step described with reference to FIG.
  • the upper connection portion 19px that contacts the second conductive portion 15px is formed in the opening 17px in the first transfer terminal portion formation region. Accordingly, the antenna unit region U, the source-gate connection part SG, the source terminal part ST, the gate terminal part GT, the CS terminal part CT, the first transfer terminal part PT1, the second transfer terminal part PT2, and the common-CS connection part CC is obtained.
  • the TFT substrate 107 is manufactured.
  • the scanning antenna according to the embodiment of the present invention is accommodated in, for example, a plastic housing as necessary. It is preferable to use a material having a small dielectric constant ⁇ M that does not affect microwave transmission and reception for the housing. Moreover, you may provide a through-hole in the part corresponding to transmission / reception area
  • the light shielding structure propagates through the dielectric substrate 1 and / or 51 from the side surface of the dielectric substrate 1 of the TFT substrate 101 and / or the dielectric substrate 51 of the slot substrate 201 and shields light incident on the liquid crystal layer. Provide as follows.
  • Some liquid crystal materials having a large dielectric anisotropy ⁇ M are prone to light degradation, and it is preferable to shield not only ultraviolet rays but also short-wavelength blue light in visible light.
  • the light shielding structure can be easily formed at a necessary location by using a light shielding tape such as a black adhesive tape.
  • the embodiment according to the present invention is used for, for example, a scanning antenna for satellite communication or satellite broadcasting mounted on a mobile body (for example, a ship, an aircraft, an automobile) and its manufacture.
  • a scanning antenna for satellite communication or satellite broadcasting mounted on a mobile body (for example, a ship, an aircraft, an automobile) and its manufacture.
  • Dielectric substrate 2 Base insulating film 3: Gate metal layer 3G: Gate electrode 3c, 3cc, 3gA, 3px, 3sA: Lower connection part 3sg: Lower source connection wiring 4: Gate insulating layer 4c, 4cc, 4g, 4px 4s, 4sg1: opening 5: semiconductor layer 6D: drain contact layer 6S: source contact layer 7: source metal layer 7D: drain electrode 7S: source electrode 7p: source connection wiring 7sg: source bus line connection 11: first Insulating layers 11a, 11c, 11cc, 11d, 11g, 11px: opening 11s, 11sg1, 11sg2, 11x: opening 13: lower conductive layer 13c, 13x: connection portion 13px: first conductive portion 13sg: source bus line upper connection Part 15: Patch electrode 15l: Patch metal layer 15p Patch connection portions 15p1, 15p2: Lower connection portion 15px: Second conductive portion 15x: Connection portion 17: Second insulating layers 17a, 17b, 17c, 17

Abstract

TFT基板(106)は、複数のアンテナ単位領域(U)を含む送受信領域(R1)と、送受信領域以外の領域に位置する非送受信領域(R2)とを備える。複数のアンテナ単位領域のそれぞれは、TFT(10)と、TFTのドレイン電極(7D)に電気的に接続されたパッチ電極(15)とを有する。TFT基板は、TFTのゲート電極(3G)を含むゲートメタル層(3)と、ゲート絶縁層(4)と、TFTのソース電極(7S)およびドレイン電極を含むソースメタル層(7)と、第1絶縁層(11)と、パッチ電極を含むパッチメタル層(15l)と、第2絶縁層(17)と、上部導電層(19)とを有し、上部導電層は、パッチ電極およびドレイン電極と電気的に接続されたパッチドレイン接続部(19a)を含む。

Description

TFT基板、TFT基板を備えた走査アンテナ、およびTFT基板の製造方法
 本発明は、走査アンテナに関し、特に、アンテナ単位(「素子アンテナ」ということもある。)が液晶容量を有する走査アンテナ(「液晶アレイアンテナ」ということもある。)、そのような走査アンテナに用いられるTFT基板、およびそのようなTFT基板の製造方法に関する。
 移動体通信や衛星放送用のアンテナは、ビームの方向を変えられる(「ビーム走査」または「ビームステアリング」と言われる。)機能を必要とする。このような機能を有するアンテナ(以下、「走査アンテナ(scanned antenna)」という。)として、アンテナ単位を備えるフェイズドアレイアンテナが知られている。しかしながら、従来のフェイズドアレイアンテナは高価であり、民生品への普及の障害となっている。特に、アンテナ単位の数が増えると、コストが著しく上昇する。
 そこで、液晶材料(ネマチック液晶、高分子分散液晶を含む)の大きな誘電異方性(複屈折率)を利用した走査アンテナが提案されている(特許文献1~5および非特許文献1)。液晶材料の誘電率は周波数分散を有するので、本明細書において、マイクロ波の周波数帯における誘電率(「マイクロ波に対する誘電率」ということもある。)を特に「誘電率M(εM)」と表記することにする。
 特許文献3および非特許文献1には、液晶表示装置(以下、「LCD」という。)の技術を利用することによって低価格な走査アンテナが得られると記載されている。
特開2007-116573号公報 特開2007-295044号公報 特表2009-538565号公報 特表2013-539949号公報 国際公開第2015/126550号
R. A. Stevenson et al., "Rethinking Wireless Communications:Advanced Antenna Design using LCD Technology", SID 2015 DIGEST, pp.827-830. M. ANDO et al., "A Radial Line Slot Antenna for 12GHz Satellite TV Reception", IEEE Transactions of Antennas and Propagation, Vol. AP-33, No.12, pp. 1347-1353 (1985).
 上述したように、LCD技術を適用することによって低価格な走査アンテナを実現すると言うアイデアは知られてはいるものの、LCD技術を利用した走査アンテナの構造、その製造方法、およびその駆動方法を具体的に記載した文献はない。
 そこで、本発明は、従来のLCDの製造技術を利用して量産することが可能な走査アンテナ、そのような走査アンテナに用いられるTFT基板、およびそのようなTFT基板の製造方法を提供することを目的とする。
 本発明の実施形態によるTFT基板は、誘電体基板と、前記誘電体基板上に配列された複数のアンテナ単位領域とを有し、前記複数のアンテナ単位領域のそれぞれは、TFTと、前記TFTのドレイン電極に電気的に接続されたパッチ電極とを有し、前記複数のアンテナ単位領域を含む送受信領域と、前記送受信領域以外の領域に位置する非送受信領域とを備えるTFT基板であって、前記誘電体基板に支持され、前記TFTのゲート電極を含むゲートメタル層と、前記ゲートメタル層上に形成されたゲート絶縁層と、前記ゲート絶縁層上に形成され、前記TFTのソース電極および前記ドレイン電極を含むソースメタル層と、前記ソースメタル層上に形成された第1絶縁層と、前記第1絶縁層上に形成され、前記パッチ電極を含むパッチメタル層と、前記パッチメタル層上に形成された第2絶縁層と、前記第2絶縁層上に形成された上部導電層とを有し、前記上部導電層は、前記パッチ電極および前記ドレイン電極と電気的に接続されたパッチドレイン接続部を含む。
 ある実施形態において、前記TFT基板は、前記第1絶縁層と前記パッチメタル層との間に形成された下部導電層をさらに有する。
 ある実施形態において、前記下部導電層は、前記パッチメタル層と直接接触している部分を含む。
 ある実施形態において、前記下部導電層は、酸化物導電層を含む。
 ある実施形態において、前記パッチメタル層は、Ti、W、Mo、TaおよびNbからなる群から選択される少なくとも1つの元素を含む第1メタル層と、前記第1メタル層上に形成され、Cu、Al、AgおよびAuからなる群から選択される少なくとも1つの元素を含む第2メタル層とを含む。
 ある実施形態において、前記上部導電層は、透明導電層を含む第1導電層と、前記第1導電層の下に形成され、Ti層、MoNb層、MoNbNi層、MoW層、W層およびTa層からなる群から選択される少なくとも1つの層から形成されている第2導電層とを含む。
 ある実施形態において、前記ゲートメタル層は、前記TFTの前記ゲート電極に接続されたゲートバスラインをさらに含み、前記ソースメタル層は、前記TFTの前記ソース電極に接続されたソースバスラインをさらに含み、前記TFT基板は、前記非送受信領域に配置されたソース-ゲート接続部をさらに有し、前記ソース-ゲート接続部は、前記ゲートメタル層に含まれ、前記ゲートバスラインと電気的に分離されたソース下部接続配線と、前記ソースメタル層に含まれ、前記ソースバスラインに電気的に接続されたソースバスライン接続部と、前記ゲート絶縁層、前記第1絶縁層および前記第2絶縁層に形成され、前記ソース下部接続配線に達する第1コンタクトホールと、前記第1絶縁層および前記第2絶縁層に形成され、前記ソースバスライン接続部に達する第2コンタクトホールと、前記上部導電層に含まれ、前記第1コンタクトホール内で前記ソース下部接続配線と接続されており、前記第2コンタクトホール内で前記ソースバスライン接続部と接続されているソースバスライン上部接続部とを有する。
 ある実施形態において、前記TFT基板は、前記非送受信領域に配置されたソース端子部をさらに有し、前記ソース端子部は、前記ゲートメタル層に含まれ、前記ソース下部接続配線と電気的に接続されたソース端子用下部接続部と、前記ゲート絶縁層、前記第1絶縁層および前記第2絶縁層に形成され、前記ソース端子用下部接続部に達する第3コンタクトホールと、前記上部導電層に含まれ、前記第3コンタクトホール内で前記ソース端子用下部接続部と接続されているソース端子用上部接続部とを有する。
 ある実施形態において、前記複数のアンテナ単位領域のそれぞれは、前記ソースメタル層に含まれ、前記ドレイン電極と電気的に接続された上部補助容量電極と、前記ゲートメタル層に含まれ、前記ゲート絶縁層を介して前記上部補助容量電極と対向する下部補助容量電極とをさらに有し、前記ゲートメタル層は、前記下部補助容量電極に接続されたCSバスラインをさらに含み、前記TFT基板は、前記非送受信領域に配置されたCS端子部およびトランスファー端子部をさらに有し、前記CS端子部は、前記ゲートメタル層に含まれ、前記CSバスラインと電気的に接続されたCS端子用下部接続部と、前記ゲート絶縁層、前記第1絶縁層および前記第2絶縁層に形成され、前記CS端子用下部接続部に達する第4コンタクトホールと、前記上部導電層に含まれ、前記第4コンタクトホール内で前記CS端子用下部接続部と接続されているCS端子用上部接続部とを有する。
 ある実施形態において、前記トランスファー端子部は、前記パッチメタル層に含まれる第1トランスファー端子用下部接続部と、前記第2絶縁層に形成され、前記第1トランスファー端子用下部接続部に達する第5コンタクトホールと、前記上部導電層に含まれ、前記第5コンタクトホール内で前記第1トランスファー端子用下部接続部に接続されている第1トランスファー端子用上部接続部とを有する第1トランスファー端子部を含む。
 ある実施形態において、前記第1トランスファー端子用下部接続部は、前記CSバスラインに電気的に接続されている。
 ある実施形態において、前記トランスファー端子部は、前記ゲートメタル層に含まれる第2トランスファー端子用下部接続部と、前記ゲート絶縁層および前記第1絶縁層に形成され、前記第2トランスファー端子用下部接続部に達する第6コンタクトホールと、前記下部導電層に含まれ、前記第6コンタクトホール内で前記第2トランスファー端子用下部接続部に接続されている第2トランスファー端子用第1導電部と、前記パッチメタル層に含まれ、前記第2トランスファー端子用第1導電部上に形成されている第2トランスファー端子用第2導電部と、前記第2絶縁層に形成され、前記第2トランスファー端子用第2導電部に達する第7コンタクトホールと、前記上部導電層に含まれ、前記第7コンタクトホール内で前記第2トランスファー端子用第2導電部に接続されている第2トランスファー端子用上部接続部とを有する第2トランスファー端子部を含む。
 ある実施形態において、前記第2トランスファー端子用下部接続部は、前記CSバスラインに電気的に接続されている。
 ある実施形態において、前記TFT基板は、前記非送受信領域に配置されたコモン-CS接続部をさらに有し、前記コモン-CS接続部は、前記ゲートメタル層に含まれているCS接続用下部接続部と、前記ゲート絶縁層、前記第1絶縁層および前記第2絶縁層に形成され、前記CS接続用下部接続部に達する第8コンタクトホールと、前記上部導電層に含まれ、前記第8コンタクトホール内で前記CS接続用下部接続部と接続されているCS接続用上部接続部とを有し、前記CS接続用下部接続部は、前記CSバスラインと電気的に接続されており、前記CS接続用上部接続部は、前記第1トランスファー端子用上部接続部と電気的に接続されている。
 ある実施形態において、前記CS接続用下部接続部は、前記第2トランスファー端子用下部接続部と電気的に接続されており、前記CS接続用上部接続部は、前記第2トランスファー端子用上部接続部と電気的に接続されている。
 本発明の実施形態による走査アンテナは、上記のいずれかのTFT基板と、前記TFT基板と対向するように配置されたスロット基板と、前記TFT基板と前記スロット基板との間に設けられた液晶層と、前記スロット基板の前記液晶層と反対側の表面に誘電体層を介して対向するように配置された反射導電板とを備え、前記スロット基板は、他の誘電体基板と、前記他の誘電体基板の前記液晶層側の表面に形成されたスロット電極とを有し、前記スロット電極は複数のスロットを有し、前記複数のスロットは、前記TFT基板の前記複数のアンテナ単位領域における前記パッチ電極に対応して配置されている。
 本発明の実施形態によるTFT基板の製造方法は、上記のいずれかのTFT基板の製造方法であって、前記誘電体基板上に、前記ソース下部接続配線を含む前記ゲートメタル層を形成する工程(a)と、前記ゲートメタル層上にゲート絶縁膜を堆積する工程(b)と、前記ゲート絶縁膜上に、前記ソースバスライン接続部を含む前記ソースメタル層を形成する工程(c)と、前記ソースメタル層上に第1絶縁膜を堆積する工程(d)と、前記第1絶縁膜上にパッチ用導電膜を堆積する工程(e)と、前記パッチ用導電膜をパターニングすることによって前記パッチメタル層を形成する工程(f)と、前記パッチメタル層上に第2絶縁膜を堆積する工程(g)と、前記ゲート絶縁膜、前記第1絶縁膜および前記第2絶縁膜に前記第1コンタクトホールおよび前記第2コンタクトホールを形成する工程(h)とを包含し、前記工程(f)において、前記ソース下部接続配線は前記ゲート絶縁膜および前記第1絶縁膜で覆われており、前記ソースバスライン接続部は前記第1絶縁膜で覆われている。
 ある実施形態において、前記工程(h)は、前記ゲート絶縁膜、前記第1絶縁膜および前記第2絶縁膜を一括してエッチングする工程を包含する。
 本発明のある実施形態によると、従来のLCDの製造技術を利用して量産することが可能な走査アンテナ、そのような走査アンテナに用いられるTFT基板、およびそのようなTFT基板の製造方法が提供される。
第1の実施形態の走査アンテナ1000の一部を模式的に示す断面図である。 (a)および(b)は、それぞれ、走査アンテナ1000におけるTFT基板101およびスロット基板201を示す模式的な平面図である。 (a)および(b)は、それぞれ、TFT基板101のアンテナ単位領域Uを模式的に示す断面図および平面図である。 (a)~(c)は、それぞれ、TFT基板101のゲート端子部GT、ソース端子部STおよびトランスファー端子部PTを模式的に示す断面図である。 TFT基板101の製造工程の一例を示す図である。 スロット基板201におけるアンテナ単位領域Uおよび端子部ITを模式的に示す断面図である。 TFT基板101およびスロット基板201におけるトランスファー部を説明するための模式的な断面図である。 (a)~(c)は、それぞれ、第2の実施形態におけるTFT基板102のゲート端子部GT、ソース端子部STおよびトランスファー端子部PTを示す断面図である。 TFT基板102の製造工程の一例を示す図である。 (a)~(c)は、それぞれ、第3の実施形態におけるTFT基板103のゲート端子部GT、ソース端子部STおよびトランスファー端子部PTを示す断面図である。 TFT基板103の製造工程の一例を示す図である。 TFT基板103およびスロット基板203におけるトランスファー部を説明するための模式的な断面図である。 (a)は、ヒーター用抵抗膜68を有するTFT基板104の模式的な平面図であり、(b)はスロット57およびパッチ電極15のサイズを説明するための模式的な平面図である。 (a)および(b)は、抵抗加熱構造80aおよび80bの模式的な構造と電流の分布を示す図である。 (a)~(c)は、抵抗加熱構造80c~80eの模式的な構造と電流の分布を示す図である。 (a)は、ヒーター用抵抗膜68を有する液晶パネル100Paの模式的な断面図であり、(b)は、ヒーター用抵抗膜68を有する液晶パネル100Pbの模式的な断面図である。 本発明の実施形態による走査アンテナの1つのアンテナ単位の等価回路を示す図である。 (a)~(c)、(e)~(g)は、実施形態の走査アンテナの駆動に用いられる各信号の波形の例を示す図であり、(d)は、ドット反転駆動を行っているLCDパネルの表示信号の波形を示す図である。 (a)~(e)は、実施形態の走査アンテナの駆動に用いられる各信号の波形の他の例を示す図である。 (a)~(e)は、実施形態の走査アンテナの駆動に用いられる各信号の波形のさらに他の例を示す図である。 (a)~(c)は、第4の実施形態におけるTFT基板105を例示する模式的な平面図である。 (a)~(d)は、TFT基板105の模式的な断面図である。 (a)~(c)は、TFT基板105の模式的な断面図である。 (a)~(c)は、第5の実施形態におけるTFT基板106を例示する模式的な平面図である。 (a)~(d)は、TFT基板106の模式的な断面図である。 (a)~(d)は、TFT基板106の模式的な断面図である。 (a)~(e)は、TFT基板106の製造方法の一例を示す工程断面図である。 (a)~(c)は、TFT基板106の製造方法の一例を示す工程断面図である。 (a)~(c)は、TFT基板106の製造方法の一例を示す工程断面図である。 (a)および(b)は、TFT基板106の製造方法の一例を示す工程断面図である。 (a)~(c)は、第5の実施形態の変形例のTFT基板107を例示する模式的な平面図である。 (a)~(d)は、TFT基板107の模式的な断面図である。 (a)~(d)は、TFT基板107の模式的な断面図である。 (a)~(e)は、TFT基板107の製造方法の一例を示す工程断面図である。 (a)~(d)は、TFT基板107の製造方法の一例を示す工程断面図である。 (a)~(c)は、TFT基板107の製造方法の一例を示す工程断面図である。 (a)および(b)は、TFT基板107の製造方法の一例を示す工程断面図である。 (a)および(b)は、TFT基板107の製造方法の一例を示す工程断面図である。 (a)は、従来のLCD900の構造を示す模式図であり、(b)はLCDパネル900aの模式的な断面図である。
 以下、図面を参照して、本発明の実施形態による走査アンテナおよびその製造方法を説明する。以下の説明においては、まず、公知のTFT型LCD(以下、「TFT-LCD」という。)の構造および製造方法を説明する。ただし、LCDの技術分野で周知の事項については説明を省略することがある。TFT-LCDの基本的な技術については、例えば、Liquid Crystals, Applications and Uses, Vol. 1-3(Editor: Birenda Bahadur, Publisher: World Scientific Pub Co Inc)などを参照されたい。参考のために、上記の文献の開示内容の全てを本明細書に援用する。
 図39(a)および(b)を参照して、典型的な透過型のTFT-LCD(以下、単に「LCD」という。)900の構造および動作を説明する。ここでは、液晶層の厚さ方向に電圧を印加する縦電界モード(例えば、TNモードや垂直配向モード)のLCD900を例示する。LCDの液晶容量に印加される電圧のフレーム周波数(典型的には極性反転周波数の2倍)は例えば4倍速駆動でも240Hzであり、LCDの液晶容量の誘電体層としての液晶層の誘電率εは、マイクロ波(例えば、衛星放送やKuバンド(12~18GHz)、Kバンド(18~26GHz)、Kaバンド(26~40GHz))に対する誘電率M(εM)と異なる。
 図39(a)に模式的に示すように、透過型のLCD900は、液晶表示パネル900aと、制御回路CNTLと、バックライト(不図示)と、電源回路(不図示)などを備えている。液晶表示パネル900aは、液晶表示セルLCCと、ゲートドライバGDおよびソースドライバSDを含む駆動回路とを含む。駆動回路は、例えば、液晶表示セルLCCのTFT基板910に実装されてもよいし、駆動回路の一部または全部は、TFT基板910に一体化(モノリシック化)されてもよい。
 図39(b)に、LCD900が有する液晶表示パネル(以下、「LCDパネル」という。)900aの模式的に断面図を示す。LCDパネル900aは、TFT基板910と、対向基板920と、これらの間に設けられた液晶層930とを有している。TFT基板910および対向基板920は、いずれもガラス基板などの透明基板911、921を有している。透明基板911、921としては、ガラス基板の他、プラスチック基板が用いられることもある。プラスチック基板は、例えば、透明な樹脂(例えばポリエステル)とガラス繊維(例えば不織布)で形成される。
 LCDパネル900aの表示領域DRは、マトリクス状に配列された画素Pによって構成されている。表示領域DRの周辺には表示に寄与しない額縁領域FRが形成されている。液晶材料は表示領域DRを包囲するように形成されたシール部(不図示)によって表示領域DR内に封止されている。シール部は、例えば、紫外線硬化性樹脂とスペーサ(例えば樹脂ビーズまたはシリカビーズ)とを含むシール材を硬化させることによって形成され、TFT基板910と対向基板920とを互いに接着、固定する。シール材中のスペーサは、TFT基板910と対向基板920との間隙、すなわち液晶層930の厚さを一定に制御する。液晶層930の厚さの面内ばらつきを抑制するために、表示領域DR内の遮光される部分(例えば配線上)に、柱状スペーサが紫外線硬化性樹脂を用いて形成される。近年、液晶テレビやスマートフォン用のLCDパネルに見られるように、表示に寄与しない額縁領域FRの幅は非常に狭くなっている。
 TFT基板910では、透明基板911上に、TFT912、ゲートバスライン(走査線)GL、ソースバスライン(表示信号線)SL、画素電極914、補助容量電極(不図示)、CSバスライン(補助容量線)(不図示)が形成されている。CSバスラインはゲートバスラインと平行に設けられる。あるいは、次段のゲートバスラインをCSバスラインとして用いることもある(CSオンゲート構造)。
 画素電極914は、液晶の配向を制御する配向膜(例えばポリイミド膜)に覆われている。配向膜は、液晶層930と接するように設けられる。TFT基板910はバックライト側(観察者とは反対側)に配置されることが多い。
 対向基板920は、液晶層930の観察者側に配置されることが多い。対向基板920は、透明基板921上に、カラーフィルタ層(不図示)と、対向電極924と、配向膜(不図示)とを有している。対向電極924は、表示領域DRを構成する複数の画素Pに共通に設けられるので、共通電極とも呼ばれる。カラーフィルタ層は、画素P毎に設けられるカラーフィルタ(例えば、赤フィルタ、緑フィルタ、青フィルタ)と、表示に不要な光を遮光するためのブラックマトリクス(遮光層)とを含む。ブラックマトリクスは、例えば、表示領域DR内の画素Pの間、および額縁領域FRを遮光するように配置される。
 TFT基板910の画素電極914と、対向基板920の対向電極924と、これらの間の液晶層930が、液晶容量Clcを構成する。個々の液晶容量が画素に対応する。液晶容量Clcに印加された電圧を保持するために(いわゆる電圧保持率を高くするために)、液晶容量Clcと電気的に並列に接続された補助容量CSが形成されている。補助容量CSは、典型的には、画素電極914と同電位とされる電極と、無機絶縁層(例えばゲート絶縁層(SiO2層))と、CSバスラインに接続された補助容量電極とで構成される。CSバスラインからは、典型的には、対向電極924と同じ共通電圧が供給される。
 液晶容量Clcに印加された電圧(実効電圧)が低下する要因としては、(1)液晶容量Clcの容量値CClcと、抵抗値Rとの積であるCR時定数に基づくもの、(2)液晶材料中に含まれるイオン性不純物に起因する界面分極、および/または、液晶分子の配向分極などがある。これらのうち、液晶容量ClcのCR時定数による寄与が大きく、液晶容量Clcに電気的に並列に接続された補助容量CSを設けることによって、CR時定数を大きくすることができる。なお、液晶容量Clcの誘電体層である液晶層930の体積抵抗率は、汎用されているネマチック液晶材料の場合、1012Ω・cmのオーダを超えている。
 画素電極914に供給される表示信号は、ゲートバスラインGLにゲートドライバGDから供給される走査信号によって選択されたTFT912がオン状態となったときに、そのTFT912に接続されているソースバスラインSLに供給されている表示信号である。したがって、あるゲートバスラインGLに接続されているTFT912が同時にオン状態となり、その時に、その行の画素PのそれぞれのTFT912に接続されているソースバスラインSLから対応する表示信号が供給される。この動作を、1行目(例えば表示面の最上行)からm行目(例えば表示面の最下行)まで順次に行うことによって、m行の画素行で構成された表示領域DRに1枚の画像(フレーム)が書き込まれ、表示される。画素Pがm行n列にマトリクス状に配列されているとすると、ソースバスラインSLは各画素列に対応して少なくとも1本、合計で少なくともn本設けられる。
 このような走査は線順次走査と呼ばれ、1つの画素行が選択されて、次の行が選択されるまでの時間は水平走査期間(1H)と呼ばれ、ある行が選択され、再びその行が選択されるまでの時間は垂直走査期間(1V)またはフレームと呼ばれる。なお、一般に、1V(または1フレーム)は、m本の画素行を全て選択する期間m・Hに、ブランキング期間を加えたものとなる。
 例えば、入力映像信号がNTSC信号の場合、従来のLCDパネルの1V(=1フレーム)は、1/60sec(16.7msec)であった。NTSC信号はインターレース信号であり、フレーム周波数は30Hzで、フィールド周波数は60Hzであるが、LCDパネルにおいては各フィールドで全ての画素に表示信号を供給する必要があるので、1V=(1/60)secで駆動する(60Hz駆動)。なお、近年では、動画表示特性を改善するために、2倍速駆動(120Hz駆動、1V=(1/120)sec)で駆動されるLCDパネルや、3D表示のために4倍速(240Hz駆動、1V=(1/240)sec)で駆動されるLCDパネルもある。
 液晶層930に直流電圧が印加されると実効電圧が低下し、画素Pの輝度が低下する。この実効電圧の低下には、上記の界面分極および/または配向分極の寄与があるので、補助容量CSを設けても完全に防止することは難しい。例えば、ある中間階調に対応する表示信号を全ての画素にフレーム毎に書き込むと、フレーム毎に輝度が変動し、フリッカーとして観察される。また、液晶層930に長時間にわたって直流電圧が印加されると液晶材料の電気分解が起こることがある。また、不純物イオンが片側の電極に偏析し、液晶層に実効的な電圧が印加されなくなり、液晶分子が動かなくなることもある。これらを防止するために、LCDパネル900aはいわゆる、交流駆動される。典型的には、表示信号の極性を1フレーム毎(1垂直走査期間毎)に反転する、フレーム反転駆動が行われる。例えば、従来のLCDパネルでは、1/60sec毎に極性反転が行われている(極性反転の周期は30Hz)。
 また、1フレーム内においても印加される電圧の極性の異なる画素を均一に分布させるために、ドット反転駆動またはライン反転駆動などが行われている。これは、正極性と負極性とで、液晶層に印加される実効電圧の大きさを完全に一致させることが難しいからである。例えば、液晶材料の体積抵抗率が1012Ω・cmのオーダ超であれば、1/60sec毎に、ドット反転またはライン反転駆動を行えば、フリッカーはほとんど視認されない。
 LCDパネル900aにおける走査信号および表示信号は、制御回路CNTLからゲートドライバGDおよびソースドライバSDに供給される信号に基づいて、ゲートドライバGDおよびソースドライバSDからゲートバスラインGLおよびソースバスラインSLにそれぞれ供給される。例えば、ゲートドライバGDおよびソースドライバSDは、それぞれ、TFT基板910に設けられた対応する端子に接続されている。ゲートドライバGDおよびソースドライバSDは、例えば、ドライバICとしてTFT基板910の額縁領域FRに実装されることもあるし、TFT基板910の額縁領域FRにモノリシックに形成されることもある。
 対向基板920の対向電極924は、トランスファー(転移)と呼ばれる導電部(不図示)を介して、TFT基板910の端子(不図示)に電気的に接続される。トランスファーは、例えば、シール部と重なるように、あるいは、シール部の一部に導電性を付与することによって形成される。額縁領域FRを狭くするためである。対向電極924には、制御回路CNTLから、直接または間接的に共通電圧が供給される。典型的には、共通電圧は、上述したように、CSバスラインにも供給される。
 [走査アンテナの基本構造]
 液晶材料の大きな誘電率M(εM)の異方性(複屈折率)を利用したアンテナ単位を用いた走査アンテナは、LCDパネルの画素に対応付けられるアンテナ単位の各液晶層に印加する電圧を制御し、各アンテナ単位の液晶層の実効的な誘電率M(εM)を変化させることによって、静電容量の異なるアンテナ単位で2次元的なパターンを形成する(LCDによる画像の表示に対応する。)。アンテナから出射される、または、アンテナによって受信される電磁波(例えば、マイクロ波)には、各アンテナ単位の静電容量に応じた位相差が与えられ、静電容量の異なるアンテナ単位によって形成された2次元的なパターンに応じて、特定の方向に強い指向性を有することになる(ビーム走査)。例えば、アンテナから出射される電磁波は、入力電磁波が各アンテナ単位に入射し、各アンテナ単位で散乱された結果得られる球面波を、各アンテナ単位によって与えられる位相差を考慮して積分することによって得られる。各アンテナ単位が、「フェイズシフター:phase shifter」として機能していると考えることもできる。液晶材料を用いた走査アンテナの基本的な構造および動作原理については、特許文献1~4および非特許文献1、2を参照されたい。非特許文献2は、らせん状のスロットが配列された走査アンテナの基本的な構造を開示している。参考のために、特許文献1~4および非特許文献1、2の開示内容の全てを本明細書に援用する。
 なお、本発明の実施形態による走査アンテナにおけるアンテナ単位はLCDパネルの画素に類似してはいるものの、LCDパネルの画素の構造とは異なっているし、複数のアンテナ単位の配列もLCDパネルにおける画素の配列とは異なっている。後に詳細に説明する第1の実施形態の走査アンテナ1000を示す図1を参照して、本発明の実施形態による走査アンテナの基本構造を説明する。走査アンテナ1000は、スロットが同心円状に配列されたラジアルインラインスロットアンテナであるが、本発明の実施形態による走査アンテナはこれに限られず、例えば、スロットの配列は、公知の種々の配列であってよい。特に、スロットおよび/またはアンテナ単位の配列について、特許文献5の全ての開示内容を参考のために本明細書に援用する。
 図1は、本実施形態の走査アンテナ1000の一部を模式的に示す断面図であり、同心円状に配列されたスロットの中心近傍に設けられた給電ピン72(図2(b)参照)から半径方向に沿った断面の一部を模式的に示す。
 走査アンテナ1000は、TFT基板101と、スロット基板201と、これらの間に配置された液晶層LCと、スロット基板201と、空気層54を介して対向するように配置された反射導電板65とを備えている。走査アンテナ1000は、TFT基板101側からマイクロ波を送受信する。
 TFT基板101は、ガラス基板などの誘電体基板1と、誘電体基板1上に形成された複数のパッチ電極15と、複数のTFT10とを有している。各パッチ電極15は、対応するTFT10に接続されている。各TFT10は、ゲートバスラインとソースバスラインとに接続されている。
 スロット基板201は、ガラス基板などの誘電体基板51と、誘電体基板51の液晶層LC側に形成されたスロット電極55とを有している。スロット電極55は複数のスロット57を有している。
 スロット基板201と、空気層54を介して対向するように反射導電板65が配置されている。空気層54に代えて、マイクロ波に対する誘電率Mが小さい誘電体(例えば、PTFEなどのフッ素樹脂)で形成された層を用いることができる。スロット電極55と反射導電板65と、これらの間の誘電体基板51および空気層54とが導波路301として機能する。
 パッチ電極15と、スロット57を含むスロット電極55の部分と、これらの間の液晶層LCとがアンテナ単位Uを構成する。各アンテナ単位Uにおいて、1つのパッチ電極15が1つのスロット57を含むスロット電極55の部分と液晶層LCを介して対向しており、液晶容量を構成している。パッチ電極15とスロット電極55とが液晶層LCを介して対向する構造は、図39に示したLCDパネル900aの画素電極914と対向電極924とが液晶層930を介して対向する構造と似ている。すなわち、走査アンテナ1000のアンテナ単位Uと、LCDパネル900aにおける画素Pとは似た構成を有している。また、アンテナ単位は、液晶容量と電気的に並列に接続された補助容量(図13(a)、図17参照)を有している点でもLCDパネル900aにおける画素Pと似た構成を有している。しかしながら、走査アンテナ1000は、LCDパネル900aと多くの相違点を有している。
 まず、走査アンテナ1000の誘電体基板1、51に求められる性能は、LCDパネルの基板に求められる性能と異なる。
 一般にLCDパネルには、可視光に透明な基板が用いられ、例えば、ガラス基板またはプラスチック基板が用いられる。反射型のLCDパネルにおいては、背面側の基板には透明性が必要ないので、半導体基板が用いられることもある。これに対し、アンテナ用の誘電体基板1、51としては、マイクロ波に対する誘電損失(マイクロ波に対する誘電正接をtanδMと表すことにする。)が小さいことが好ましい。誘電体基板1、51のtanδMは、概ね0.03以下であることが好ましく、0.01以下がさらに好ましい。具体的には、ガラス基板またはプラスチック基板を用いることができる。ガラス基板はプラスチック基板よりも寸法安定性、耐熱性に優れ、TFT、配線、電極等の回路要素をLCD技術を用いて形成するのに適している。例えば、導波路を形成する材料が空気とガラスである場合、ガラスの方が上記誘電損失が大きいため、ガラスがより薄い方が導波ロスを減らすことができるとの観点から、好ましくは400μm以下であり、300μm以下がさらに好ましい。下限は特になく、製造プロセスにおいて、割れることなくハンドリングできればよい。
 電極に用いられる導電材料も異なる。LCDパネルの画素電極や対向電極には透明導電膜としてITO膜が用いられることが多い。しかしながら、ITOはマイクロ波に対するtanδMが大きく、アンテナにおける導電層として用いることができない。スロット電極55は、反射導電板65とともに導波路301の壁として機能する。したがって、導波路301の壁におけるマイクロ波の透過を抑制するためには、導波路301の壁の厚さ、すなわち、金属層(Cu層またはAl層)の厚さは大きいことが好ましい。金属層の厚さが表皮深さの3倍であれば、電磁波は1/20(-26dB)に減衰され、5倍であれば1/150(-43dB)程度に減衰されることが知られている。したがって、金属層の厚さが表皮深さの5倍であれば、電磁波の透過率を1%に低減することができる。例えば、10GHzのマイクロ波に対しては、厚さが3.3μm以上のCu層、および厚さが4.0μm以上のAl層を用いると、マイクロ波を1/150まで低減することができる。また、30GHzのマイクロ波に対しては、厚さが1.9μm以上のCu層、および厚さが2.3μm以上のAl層を用いると、マイクロ波を1/150まで低減することができる。このように、スロット電極55は、比較的厚いCu層またはAl層で形成することが好ましい。Cu層またはAl層の厚さに上限は特になく、成膜時間やコストを考慮して、適宜設定され得る。Cu層を用いると、Al層を用いるよりも薄くできるという利点が得られる。比較的厚いCu層またはAl層の形成は、LCDの製造プロセスで用いられる薄膜堆積法だけでなく、Cu箔またはAl箔を基板に貼り付ける等、他の方法を採用することもできる。金属層の厚さは、例えば、2μm以上30μm以下である。薄膜堆積法を用いて形成する場合、金属層の厚さは5μm以下であることが好ましい。なお、反射導電板65は、例えば、厚さが数mmのアルミニウム板、銅板などを用いることができる。
 パッチ電極15は、スロット電極55のように導波路301を構成する訳ではないので、スロット電極55よりも厚さが小さいCu層またはAl層を用いることができる。ただし、スロット電極55のスロット57付近の自由電子の振動がパッチ電極15内の自由電子の振動を誘起する際に熱に変わるロスを避けるために、抵抗が低い方が好ましい。量産性の観点からはCu層よりもAl層を用いることが好ましく、Al層の厚さは例えば0.3μm以上2μm以下が好ましい。
 また、アンテナ単位Uの配列ピッチは、画素ピッチと大きく異なる。例えば、12GHz(Ku band)のマイクロ波用のアンテナを考えると、波長λは、例えば25mmである。そうすると、特許文献4に記載されているように、アンテナ単位Uのピッチはλ/4以下および/またはλ/5以下であるので、6.25mm以下および/または5mm以下ということになる。これはLCDパネルの画素のピッチと比べて10倍以上大きい。したがって、アンテナ単位Uの長さおよび幅もLCDパネルの画素長さおよび幅よりも約10倍大きいことになる。
 もちろん、アンテナ単位Uの配列はLCDパネルにおける画素の配列と異なり得る。ここでは、同心円状に配列した例(例えば、特開2002-217640号公報参照)を示すが、これに限られず、例えば、非特許文献2に記載されているように、らせん状に配列されてもよい。さらに、特許文献4に記載されているようにマトリクス状に配列してもよい。
 走査アンテナ1000の液晶層LCの液晶材料に求められる特性は、LCDパネルの液晶材料に求められる特性と異なる。LCDパネルは画素の液晶層の屈折率変化によって、可視光(波長380nm~830nm)の偏光に位相差を与えることによって、偏光状態を変化させる(例えば、直線偏光の偏光軸方向を回転させる、または、円偏光の円偏光度を変化させる)ことによって、表示を行う。これに対して実施形態による走査アンテナ1000は、アンテナ単位Uが有する液晶容量の静電容量値を変化させることによって、各パッチ電極から励振(再輻射)されるマイクロ波の位相を変化させる。したがって、液晶層は、マイクロ波に対する誘電率M(εM)の異方性(ΔεM)が大きいことが好ましく、tanδMは小さいことが好ましい。例えば、M. Wittek et al., SID 2015 DIGESTpp.824-826に記載のΔεMが4以上で、tanδMが0.02以下(いずれも19Gzの値)を好適に用いることができる。この他、九鬼、高分子55巻8月号pp.599-602(2006)に記載のΔεMが0.4以上、tanδMが0.04以下の液晶材料を用いることができる。
 一般に液晶材料の誘電率は周波数分散を有するが、マイクロ波に対する誘電異方性ΔεMは、可視光に対する屈折率異方性Δnと正の相関がある。したがって、マイクロ波に対するアンテナ単位用の液晶材料は、可視光に対する屈折率異方性Δnが大きい材料が好ましいと言える。LCD用の液晶材料の屈折率異方性Δnは550nmの光に対する屈折率異方性で評価される。ここでも550nmの光に対するΔn(複屈折率)を指標に用いると、Δnが0.3以上、好ましくは0.4以上のネマチック液晶が、マイクロ波に対するアンテナ単位用に用いられる。Δnに特に上限はない。ただし、Δnが大きい液晶材料は極性が強い傾向にあるので、信頼性を低下させる恐れがある。信頼性の観点からは、Δnは0.4以下であることが好ましい。液晶層の厚さは、例えば、1μm~500μmである。
 以下、本発明の実施形態による走査アンテナの構造および製造方法をより詳細に説明する。
 (第1の実施形態)
 まず、図1および図2を参照する。図1は詳述した様に走査アンテナ1000の中心付近の模式的な部分断面図であり、図2(a)および(b)は、それぞれ、走査アンテナ1000におけるTFT基板101およびスロット基板201を示す模式的な平面図である。
 走査アンテナ1000は2次元に配列された複数のアンテナ単位Uを有しており、ここで例示する走査アンテナ1000では、複数のアンテナ単位が同心円状に配列されている。以下の説明においては、アンテナ単位Uに対応するTFT基板101の領域およびスロット基板201の領域を「アンテナ単位領域」と呼び、アンテナ単位と同じ参照符号Uを付すことにする。また、図2(a)および(b)に示す様に、TFT基板101およびスロット基板201において、2次元的に配列された複数のアンテナ単位領域によって画定される領域を「送受信領域R1」と呼び、送受信領域R1以外の領域を「非送受信領域R2」と呼ぶ。非送受信領域R2には、端子部、駆動回路などが設けられる。
 図2(a)は、走査アンテナ1000におけるTFT基板101を示す模式的な平面図である。
 図示する例では、TFT基板101の法線方向から見たとき、送受信領域R1はドーナツ状である。非送受信領域R2は、送受信領域R1の中心部に位置する第1非送受信領域R2aと、送受信領域R1の周縁部に位置する第2非送受信領域R2bとを含む。送受信領域R1の外径は、例えば200mm~1500mmで、通信量などに応じて設定される。
 TFT基板101の送受信領域R1には、誘電体基板1に支持された複数のゲートバスラインGLおよび複数のソースバスラインSLが設けられ、これらの配線によってアンテナ単位領域Uが規定されている。アンテナ単位領域Uは、送受信領域R1において、例えば同心円状に配列されている。アンテナ単位領域Uのそれぞれは、TFTと、TFTに電気的に接続されたパッチ電極とを含んでいる。TFTのソース電極はソースバスラインSLに、ゲート電極はゲートバスラインGLにそれぞれ電気的に接続されている。また、ドレイン電極は、パッチ電極と電気的に接続されている。
 非送受信領域R2(R2a、R2b)には、送受信領域R1を包囲するようにシール領域Rsが配置されている。シール領域Rsにはシール材(不図示)が付与されている。シール材は、TFT基板101およびスロット基板201を互いに接着させるとともに、これらの基板101、201の間に液晶を封入する。
 非送受信領域R2のうちシール領域Rsの外側には、ゲート端子部GT、ゲートドライバGD、ソース端子部STおよびソースドライバSDが設けられている。ゲートバスラインGLのそれぞれはゲート端子部GTを介してゲートドライバGDに接続されている。ソースバスラインSLのそれぞれはソース端子部STを介してソースドライバSDに接続されている。なお、この例では、ソースドライバSDおよびゲートドライバGDは誘電体基板1上に形成されているが、これらのドライバの一方または両方は他の誘電体基板上に設けられていてもよい。
 非送受信領域R2には、また、複数のトランスファー端子部PTが設けられている。トランスファー端子部PTは、スロット基板201のスロット電極55(図2(b))と電気的に接続される。本明細書では、トランスファー端子部PTとスロット電極55との接続部を「トランスファー部」と称する。図示するように、トランスファー端子部PT(トランスファー部)は、シール領域Rs内に配置されてもよい。この場合、シール材として導電性粒子を含有する樹脂を用いてもよい。これにより、TFT基板101とスロット基板201との間に液晶を封入させるとともに、トランスファー端子部PTとスロット基板201のスロット電極55との電気的な接続を確保できる。この例では、第1非送受信領域R2aおよび第2非送受信領域R2bの両方にトランスファー端子部PTが配置されているが、いずれか一方のみに配置されていてもよい。
 なお、トランスファー端子部PT(トランスファー部)は、シール領域Rs内に配置されていなくてもよい。例えば非送受信領域R2のうちシール領域Rsの外側に配置されていてもよい。
 図2(b)は、走査アンテナ1000におけるスロット基板201を例示する模式的な平面図であり、スロット基板201の液晶層LC側の表面を示している。
 スロット基板201では、誘電体基板51上に、送受信領域R1および非送受信領域R2に亘ってスロット電極55が形成されている。
 スロット基板201の送受信領域R1では、スロット電極55には複数のスロット57が配置されている。スロット57は、TFT基板101におけるアンテナ単位領域Uに対応して配置されている。図示する例では、複数のスロット57は、ラジアルインラインスロットアンテナを構成するように、互いに概ね直交する方向に延びる一対のスロット57が同心円状に配列されている。互いに概ね直交するスロットを有するので、走査アンテナ1000は、円偏波を送受信することができる。
 非送受信領域R2には、複数の、スロット電極55の端子部ITが設けられている。端子部ITは、TFT基板101のトランスファー端子部PT(図2(a))と電気的に接続される。この例では、端子部ITは、シール領域Rs内に配置されており、導電性粒子を含有するシール材によって対応するトランスファー端子部PTと電気的に接続される。
 また、第1非送受信領域R2aにおいて、スロット基板201の裏面側に給電ピン72が配置されている。給電ピン72によって、スロット電極55、反射導電板65および誘電体基板51で構成された導波路301にマイクロ波が挿入される。給電ピン72は給電装置70に接続されている。給電は、スロット57が配列された同心円の中心から行う。給電の方式は、直結給電方式および電磁結合方式のいずれであってもよく、公知の給電構造を採用することができる。
 図2(a)および(b)では、シール領域Rsは、送受信領域R1を含む比較的狭い領域を包囲するように設けた例を示したが、これに限られない。特に、送受信領域R1の外側に設けられるシール領域Rsは、送受信領域R1から一定以上の距離を持つように、例えば、誘電体基板1および/または誘電体基板51の辺の近傍に設けてもよい。もちろん、非送受信領域R2に設けられる、例えば端子部や駆動回路は、シール領域Rsの外側(すなわち、液晶層が存在しない側)に形成してもよい。送受信領域R1から一定以上の離れた位置にシール領域Rsを形成することによって、シール材(特に、硬化性樹脂)に含まれている不純物(特にイオン性不純物)の影響を受けてアンテナ特性が低下することを抑制することができる。
 以下、図面を参照して、走査アンテナ1000の各構成要素をより詳しく説明する。
 <TFT基板101の構造>
 ・アンテナ単位領域U
 図3(a)および(b)は、それぞれ、TFT基板101のアンテナ単位領域Uを模式的に示す断面図および平面図である。
 アンテナ単位領域Uのそれぞれは、誘電体基板(不図示)と、誘電体基板に支持されたTFT10と、TFT10を覆う第1絶縁層11と、第1絶縁層11上に形成され、TFT10に電気的に接続されたパッチ電極15と、パッチ電極15を覆う第2絶縁層17とを備える。TFT10は、例えば、ゲートバスラインGLおよびソースバスラインSLの交点近傍に配置されている。
 TFT10は、ゲート電極3G、島状の半導体層5、ゲート電極3Gと半導体層5との間に配置されたゲート絶縁層4、ソース電極7Sおよびドレイン電極7Dを備える。TFT10の構造は特に限定しない。この例では、TFT10は、ボトムゲート構造を有するチャネルエッチ型のTFTである。
 ゲート電極3Gは、ゲートバスラインGLに電気的に接続されており、ゲートバスラインGLから走査信号を供給される。ソース電極7Sは、ソースバスラインSLに電気的に接続されており、ソースバスラインSLからデータ信号を供給される。ゲート電極3GおよびゲートバスラインGLは同じ導電膜(ゲート用導電膜)から形成されていてもよい。ソース電極7S、ドレイン電極7DおよびソースバスラインSLは同じ導電膜(ソース用導電膜)から形成されていてもよい。ゲート用導電膜およびソース用導電膜は、例えば金属膜である。本明細書では、ゲート用導電膜を用いて形成された層(レイヤー)を「ゲートメタル層」、ソース用導電膜を用いて形成された層を「ソースメタル層」と呼ぶことがある。
 半導体層5は、ゲート絶縁層4を介してゲート電極3Gと重なるように配置されている。図示する例では、半導体層5上に、ソースコンタクト層6Sおよびドレインコンタクト層6Dが形成されている。ソースコンタクト層6Sおよびドレインコンタクト層6Dは、それぞれ、半導体層5のうちチャネルが形成される領域(チャネル領域)の両側に配置されている。半導体層5は真性アモルファスシリコン(i-a-Si)層であり、ソースコンタクト層6Sおよびドレインコンタクト層6Dはn+型アモルファスシリコン(n+-a-Si)層であってもよい。
 ソース電極7Sは、ソースコンタクト層6Sに接するように設けられ、ソースコンタクト層6Sを介して半導体層5に接続されている。ドレイン電極7Dは、ドレインコンタクト層6Dに接するように設けられ、ドレインコンタクト層6Dを介して半導体層5に接続されている。
 第1絶縁層11は、TFT10のドレイン電極7Dに達するコンタクトホールCH1を有している。
 パッチ電極15は、第1絶縁層11上およびコンタクトホールCH1内に設けられており、コンタクトホールCH1内で、ドレイン電極7Dと接している。パッチ電極15は、金属層を含む。パッチ電極15は、金属層のみから形成された金属電極であってもよい。パッチ電極15の材料は、ソース電極7Sおよびドレイン電極7Dと同じであってもよい。ただし、パッチ電極15における金属層の厚さ(パッチ電極15が金属電極の場合にはパッチ電極15の厚さ)は、ソース電極7Sおよびドレイン電極7Dの厚さよりも大きくなるように設定される。パッチ電極15における金属層の厚さは、Al層で形成する場合、例えば0.3μm以上に設定される。
 ゲートバスラインGLと同じ導電膜を用いて、CSバスラインCLが設けられていてもよい。CSバスラインCLは、ゲート絶縁層4を介してドレイン電極(またはドレイン電極の延長部分)7Dと重なるように配置され、ゲート絶縁層4を誘電体層とする補助容量CSを構成してもよい。
 ゲートバスラインGLよりも誘電体基板側に、アライメントマーク(例えば金属層)21と、アライメントマーク21を覆う下地絶縁膜2とが形成されていてもよい。アライメントマーク21は、1枚のガラス基板から例えばm枚のTFT基板を作製する場合において、フォトマスク枚がn枚(n<m)であると、各露光工程を複数回に分けて行う必要が生じる。このようにフォトマスクの枚数(n枚)が1枚のガラス基板1から作製されるTFT基板101の枚数(m枚)よりも少ないとき、フォトマスクのアライメントに用いられる。アライメントマーク21は省略され得る。
 本実施形態では、ソースメタル層とは異なる層内にパッチ電極15を形成する。これにより、次のようなメリットが得られる。
 ソースメタル層は、通常金属膜を用いて形成されることから、ソースメタル層内にパッチ電極を形成することも考えられる。しかしながら、パッチ電極は、電子の振動を阻害しない程度に低抵抗であることが好ましく、例えば、厚さが0.3μm以上の比較的厚いAl層で形成される。アンテナ性能の観点からは、パッチ電極は厚い方が好ましい。しかしながら、TFTの構成にも依存するが、例えば1μmを超える厚さを有するパッチ電極をソースメタル層で形成すると、所望のパターニング精度が得られないという問題が生じることがある。例えば、ソース電極とドレイン電極との間隙(TFTのチャネル長に相当)を高い精度で制御できないという問題が生じることがある。これに対し、本実施形態では、ソースメタル層とは別個にパッチ電極15を形成するので、ソースメタル層の厚さとパッチ電極15の厚さとを独立して制御できる。したがって、ソースメタル層を形成する際の制御性を確保しつつ、所望の厚さのパッチ電極15を形成できる。
 本実施形態では、パッチ電極15の厚さを、ソースメタル層の厚さとは別個に、高い自由度で設定できる。なお、パッチ電極15のサイズは、ソースバスラインSL等ほど厳密に制御される必要がないので、パッチ電極15を厚くすることによって線幅シフト(設計値とのずれ)が大きくなっても構わない。なお、パッチ電極15の厚さとソースメタル層の厚さが等しい場合を排除するものではない。
 パッチ電極15は、主層としてCu層またはAl層を含んでもよい。走査アンテナの性能はパッチ電極15の電気抵抗と相関があり、主層の厚さは、所望の抵抗が得られるように設定される。電気抵抗の観点から、Cu層の方がAl層よりもパッチ電極15の厚さを小さくできる可能性がある。
 ・ゲート端子部GT、ソース端子部STおよびトランスファー端子部PT
 図4(a)~(c)は、それぞれ、ゲート端子部GT、ソース端子部STおよびトランスファー端子部PTを模式的に示す断面図である。
 ゲート端子部GTは、誘電体基板上に形成されたゲートバスラインGL、ゲートバスラインGLを覆う絶縁層、およびゲート端子用上部接続部19gを備えている。ゲート端子用上部接続部19gは、絶縁層に形成されたコンタクトホールCH2内で、ゲートバスラインGLと接している。この例では、ゲートバスラインGLを覆う絶縁層は、誘電体基板側からゲート絶縁層4、第1絶縁層11および第2絶縁層17を含む。ゲート端子用上部接続部19gは、例えば、第2絶縁層17上に設けられた透明導電膜から形成された透明電極である。
 ソース端子部STは、誘電体基板上(ここではゲート絶縁層4上)に形成されたソースバスラインSL、ソースバスラインSLを覆う絶縁層、およびソース端子用上部接続部19sを備えている。ソース端子用上部接続部19sは、絶縁層に形成されたコンタクトホールCH3内で、ソースバスラインSLと接している。この例では、ソースバスラインSLを覆う絶縁層は、第1絶縁層11および第2絶縁層17を含む。ソース端子用上部接続部19sは、例えば、第2絶縁層17上に設けられた透明導電膜から形成された透明電極である。
 トランスファー端子部PTは、第1絶縁層11上に形成されたパッチ接続部15pと、パッチ接続部15pを覆う第2絶縁層17と、トランスファー端子用上部接続部19pとを有している。トランスファー端子用上部接続部19pは、第2絶縁層17に形成されたコンタクトホールCH4内で、パッチ接続部15pと接している。パッチ接続部15pは、パッチ電極15と同じ導電膜から形成されている。トランスファー端子用上部接続部(上部透明電極ともいう。)19pは、例えば、第2絶縁層17上に設けられた透明導電膜から形成された透明電極である。本実施形態では、各端子部の上部接続部19g、19sおよび19pは、同じ透明導電膜から形成されている。
 本実施形態では、第2絶縁層17を形成した後のエッチング工程により、各端子部のコンタクトホールCH2、CH3、CH4を同時に形成することができるという利点がある。詳細な製造プロセスは後述する。
 <TFT基板101の製造方法>
 TFT基板101は、例えば以下の方法で製造され得る。図5は、TFT基板101の製造工程を例示する図である。
 まず、誘電体基板上に、金属膜(例えばTi膜)を形成し、これをパターニングすることにより、アライメントマーク21を形成する。誘電体基板としては、例えばガラス基板、耐熱性を有するプラスチック基板(樹脂基板)などを用いることができる。次いで、アライメントマーク21を覆うように、下地絶縁膜2を形成する。下地絶縁膜2として、例えばSiO2膜を用いる。
 続いて、下地絶縁膜2上に、ゲート電極3GおよびゲートバスラインGLを含むゲートメタル層を形成する。
 ゲート電極3Gは、ゲートバスラインGLと一体的に形成され得る。ここでは、誘電体基板上に、スパッタ法などによって、図示しないゲート用導電膜(厚さ:例えば50nm以上500nm以下)を形成する。次いで、ゲート用導電膜をパターニングすることにより、ゲート電極3GおよびゲートバスラインGLを得る。ゲート用導電膜の材料は特に限定しない。アルミニウム(Al)、タングステン(W)、モリブデン(Mo)、タンタル(Ta)、クロム(Cr)、チタン(Ti)、銅(Cu)等の金属またはその合金、若しくはその金属窒化物を含む膜を適宜用いることができる。ここでは、ゲート用導電膜として、MoN(厚さ:例えば50nm)、Al(厚さ:例えば200nm)およびMoN(厚さ:例えば50nm)をこの順で積層した積層膜を形成する。
 次いで、ゲートメタル層を覆うようにゲート絶縁層4を形成する。ゲート絶縁層4は、CVD法等によって形成され得る。ゲート絶縁層4としては、酸化珪素(SiO2)層、窒化珪素(SiNx)層、酸化窒化珪素(SiOxNy;x>y)層、窒化酸化珪素(SiNxOy;x>y)層等を適宜用いることができる。ゲート絶縁層4は積層構造を有していてもよい。ここでは、ゲート絶縁層4として、SiNx層(厚さ:例えば410nm)を形成する。
 次いで、ゲート絶縁層4上に半導体層5およびコンタクト層を形成する。ここでは、真性アモルファスシリコン膜(厚さ:例えば125nm)およびn+型アモルファスシリコン膜(厚さ:例えば65nm)をこの順で形成し、パターニングすることにより、島状の半導体層5およびコンタクト層を得る。半導体層5に用いる半導体膜はアモルファスシリコン膜に限定されない。例えば、半導体層5として酸化物半導体層を形成してもよい。この場合には、半導体層5とソース・ドレイン電極との間にコンタクト層を設けなくてもよい。
 次いで、ゲート絶縁層4上およびコンタクト層上にソース用導電膜(厚さ:例えば50nm以上500nm以下)を形成し、これをパターニングすることによって、ソース電極7S、ドレイン電極7DおよびソースバスラインSLを含むソースメタル層を形成する。このとき、コンタクト層もエッチングされ、互いに分離されたソースコンタクト層6Sとドレインコンタクト層6Dとが形成される。
 ソース用導電膜の材料は特に限定しない。アルミニウム(Al)、タングステン(W)、モリブデン(Mo)、タンタル(Ta)、クロム(Cr)、チタン(Ti)、銅(Cu)等の金属またはその合金、若しくはその金属窒化物を含む膜を適宜用いることができる。ここでは、ソース用導電膜として、MoN(厚さ:例えば30nm)、Al(厚さ:例えば200nm)およびMoN(厚さ:例えば50nm)をこの順で積層した積層膜を形成する。なお、代わりに、ソース用導電膜として、Ti(厚さ:例えば30nm)、MoN(厚さ:例えば30nm)、Al(厚さ:例えば200nm)およびMoN(厚さ:例えば50nm)をこの順で積層した積層膜を形成してもよい。
 ここでは、例えば、スパッタ法でソース用導電膜を形成し、ウェットエッチングによりソース用導電膜のパターニング(ソース・ドレイン分離)を行う。この後、例えばドライエッチングにより、コンタクト層のうち、半導体層5のチャネル領域となる領域上に位置する部分を除去してギャップ部を形成し、ソースコンタクト層6Sおよびドレインコンタクト層6Dとに分離する。このとき、ギャップ部において、半導体層5の表面近傍もエッチングされる(オーバーエッチング)。
 なお、例えばソース用導電膜としてTi膜およびAl膜をこの順で積層した積層膜を用いる場合には、例えばリン酸酢酸硝酸水溶液を用いて、ウェットエッチングでAl膜のパターニングを行った後、ドライエッチングでTi膜およびコンタクト層(n+型アモルファスシリコン層)6を同時にパターニングしてもよい。あるいは、ソース用導電膜およびコンタクト層を一括してエッチングすることも可能である。ただし、ソース用導電膜またはその下層とコンタクト層6とを同時にエッチングする場合には、基板全体における半導体層5のエッチング量(ギャップ部の掘れ量)の分布の制御が困難となる場合がある。これに対し、上述したように、ソース・ドレイン分離とギャップ部の形成と別個のエッチング工程で行うと、ギャップ部のエッチング量をより容易に制御できる。
 次に、TFT10を覆うように第1絶縁層11を形成する。この例では、第1絶縁層11は、半導体層5のチャネル領域と接するように配置される。また、公知のフォトリソグラフィにより、第1絶縁層11に、ドレイン電極7Dに達するコンタクトホールCH1を形成する。
 第1絶縁層11は、例えば、酸化珪素(SiO2)膜、窒化珪素(SiNx)膜、酸化窒化珪素(SiOxNy;x>y)膜、窒化酸化珪素(SiNxOy;x>y)膜等の無機絶縁層であってもよい。ここでは、第1絶縁層11として、例えばCVD法により、厚さが例えば330nmのSiNx層を形成する。
 次いで、第1絶縁層11上およびコンタクトホールCH1内にパッチ用導電膜を形成し、これをパターニングする。これにより、送受信領域R1にパッチ電極15を形成し、非送受信領域R2にパッチ接続部15pを形成する。パッチ電極15は、コンタクトホールCH1内でドレイン電極7Dと接する。なお、本明細書では、パッチ用導電膜から形成された、パッチ電極15、パッチ接続部15pを含む層を「パッチメタル層」と呼ぶことがある。
 パッチ用導電膜の材料として、ゲート用導電膜またはソース用導電膜と同様の材料が用いられ得る。ただし、パッチ用導電膜は、ゲート用導電膜およびソース用導電膜よりも厚くなるように設定される。これにより、パッチ電極のシート抵抗を低減させることで、パッチ電極内の自由電子の振動が熱に変わるロスを低減させることが可能になる。パッチ用導電膜の好適な厚さは、例えば、0.3μm以上である。これよりも薄いと、シート抵抗が0.10Ω/sq以上となり、ロスが大きくなるという問題が生じる可能性がある。パッチ用導電膜の厚さは、例えば3μm以下、より好ましくは2μm以下である。これよりも厚いとプロセス中の熱応力により基板の反りが生じる場合がある。反りが大きいと、量産プロセスにおいて、搬送トラブル、基板の欠け、または基板の割れなどの問題が発生することがある。
 ここでは、パッチ用導電膜として、MoN(厚さ:例えば50nm)、Al(厚さ:例えば1000nm)およびMoN(厚さ:例えば50nm)をこの順で積層した積層膜(MoN/Al/MoN)を形成する。なお、代わりに、Ti(厚さ:例えば50nm)、MoN(厚さ:例えば50nm)、Al(厚さ:例えば2000nm)およびMoN(厚さ:例えば50nm)をこの順で積層した積層膜(MoN/Al/MoN/Ti)を形成してもよい。あるいは、代わりに、Ti(厚さ:例えば50nm)、MoN(厚さ:例えば50nm)、Al(厚さ:例えば500nm)およびMoN(厚さ:例えば50nm)をこの順で積層した積層膜(MoN/Al/MoN/Ti)を形成してもよい。または、Ti膜、Cu膜およびTi膜をこの順で積層した積層膜(Ti/Cu/Ti)、あるいは、Ti膜およびCu膜をこの順で積層した積層膜(Cu/Ti)を用いてもよい。
 次いで、パッチ電極15および第1絶縁層11上に第2絶縁層(厚さ:例えば100nm以上300nm以下)17を形成する。第2絶縁層17としては、特に限定されず、例えば酸化珪素(SiO2)膜、窒化珪素(SiNx)膜、酸化窒化珪素(SiOxNy;x>y)膜、窒化酸化珪素(SiNxOy;x>y)膜等を適宜用いることができる。ここでは、第2絶縁層17として、例えば厚さ200nmのSiNx層を形成する。
 この後、例えばフッ素系ガスを用いたドライエッチングにより、無機絶縁膜(第2絶縁層17、第1絶縁層11およびゲート絶縁層4)を一括してエッチングする。エッチングでは、パッチ電極15、ソースバスラインSLおよびゲートバスラインGLはエッチストップとして機能する。これにより、第2絶縁層17、第1絶縁層11およびゲート絶縁層4に、ゲートバスラインGLに達するコンタクトホールCH2が形成され、第2絶縁層17および第1絶縁層11に、ソースバスラインSLに達するコンタクトホールCH3が形成される。また、第2絶縁層17に、パッチ接続部15pに達するコンタクトホールCH4が形成される。
 この例では、無機絶縁膜を一括してエッチングするため、得られたコンタクトホールCH2の側壁では、第2絶縁層17、第1絶縁層11およびゲート絶縁層4の側面が整合し、コンタクトホールCH3の側壁では、第2絶縁層17および第1絶縁層11の側壁が整合する。なお、本明細書において、コンタクトホール内において、異なる2以上の層の「側面が整合する」とは、これらの層におけるコンタクトホール内に露出した側面が、垂直方向に面一である場合のみでなく、連続してテーパー形状などの傾斜面を構成する場合をも含む。このような構成は、例えば、同一のマスクを用いてこれらの層をエッチングする、あるいは、一方の層をマスクとして他方の層のエッチングを行うこと等によって得られる。
 次に、第2絶縁層17上、およびコンタクトホールCH2、CH3、CH4内に、例えばスパッタ法により透明導電膜(厚さ:50nm以上200nm以下)を形成する。透明導電膜として、例えばITO(インジウム・錫酸化物)膜、IZO膜、ZnO膜(酸化亜鉛膜)などを用いることができる。ここでは、透明導電膜として、厚さが例えば100nmのITO膜を用いる。
 次いで、透明導電膜をパターニングすることにより、ゲート端子用上部接続部19g、ソース端子用上部接続部19sおよびトランスファー端子用上部接続部19pを形成する。ゲート端子用上部接続部19g、ソース端子用上部接続部19sおよびトランスファー端子用上部接続部19pは、各端子部で露出した電極または配線を保護するために用いられる。このようにして、ゲート端子部GT、ソース端子部STおよびトランスファー端子部PTが得られる。
 <スロット基板201の構造>
 次いで、スロット基板201の構造をより具体的に説明する。
 図6は、スロット基板201におけるアンテナ単位領域Uおよび端子部ITを模式的に示す断面図である。
 スロット基板201は、表面および裏面を有する誘電体基板51と、誘電体基板51の表面に形成された第3絶縁層52と、第3絶縁層52上に形成されたスロット電極55と、スロット電極55を覆う第4絶縁層58とを備える。反射導電板65が誘電体基板51の裏面に誘電体層(空気層)54を介して対向するように配置されている。スロット電極55および反射導電板65は導波路301の壁として機能する。
 送受信領域R1において、スロット電極55には複数のスロット57が形成されている。スロット57はスロット電極55を貫通する開口である。この例では、各アンテナ単位領域Uに1個のスロット57が配置されている。
 第4絶縁層58は、スロット電極55上およびスロット57内に形成されている。第4絶縁層58の材料は、第3絶縁層52の材料と同じであってもよい。第4絶縁層58でスロット電極55を覆うことにより、スロット電極55と液晶層LCとが直接接触しないので、信頼性を高めることができる。スロット電極55がCu層で形成されていると、Cuが液晶層LCに溶出することがある。また、スロット電極55を薄膜堆積技術を用いてAl層で形成すると、Al層にボイドが含まれることがある。第4絶縁層58は、Al層のボイドに液晶材料が侵入するのを防止することができる。なお、Al層をアルミ箔を接着材により誘電体基板51に貼り付け、これをパターニングすることによってスロット電極55を作製すれば、ボイドの問題を回避できる。
 スロット電極55は、Cu層、Al層などの主層55Mを含む。スロット電極55は、主層55Mと、それを挟むように配置された上層55Uおよび下層55Lとを含む積層構造を有していてもよい。主層55Mの厚さは、材料に応じて表皮効果を考慮して設定され、例えば2μm以上30μm以下であってもよい。主層55Mの厚さは、典型的には上層55Uおよび下層55Lの厚さよりも大きい。
 図示する例では、主層55MはCu層、上層55Uおよび下層55LはTi層である。主層55Mと第3絶縁層52との間に下層55Lを配置することにより、スロット電極55と第3絶縁層52との密着性を向上できる。また、上層55Uを設けることにより、主層55M(例えばCu層)の腐食を抑制できる。
 反射導電板65は、導波路301の壁を構成するので、表皮深さの3倍以上、好ましくは5倍以上の厚さを有することが好ましい。反射導電板65は、例えば、削り出しによって作製された厚さが数mmのアルミニウム板、銅板などを用いることができる。
 非送受信領域R2には、端子部ITが設けられている。端子部ITは、スロット電極55と、スロット電極55を覆う第4絶縁層58と、上部接続部60とを備える。第4絶縁層58は、スロット電極55に達する開口を有している。上部接続部60は、開口内でスロット電極55に接している。本実施形態では、端子部ITは、シール領域Rs内に配置され、導電性粒子を含有するシール樹脂によって、TFT基板におけるトランスファー端子部と接続される(トランスファー部)。
 ・トランスファー部
 図7は、TFT基板101のトランスファー端子部PTと、スロット基板201の端子部ITとを接続するトランスファー部を説明するための模式的な断面図である。図7では、図1~図4と同様の構成要素には同じ参照符号を付している。
 トランスファー部では、端子部ITの上部接続部60は、TFT基板101におけるトランスファー端子部PTのトランスファー端子用上部接続部19pと電気的に接続される。本実施形態では、上部接続部60とトランスファー端子用上部接続部19pとを、導電性ビーズ71を含む樹脂(シール樹脂)73(「シール部73」ということもある。)を介して接続する。
 上部接続部60、19pは、いずれも、ITO膜、IZO膜などの透明導電層であり、その表面に酸化膜が形成される場合がある。酸化膜が形成されると、透明導電層同士の電気的な接続が確保できず、コンタクト抵抗が高くなる可能性がある。これに対し、本実施形態では、導電性ビーズ(例えばAuビーズ)71を含む樹脂を介して、これらの透明導電層を接着させるので、表面酸化膜が形成されていても、導電性ビーズが表面酸化膜を突き破る(貫通する)ことにより、コンタクト抵抗の増大を抑えることが可能である。導電性ビーズ71は、表面酸化膜だけでなく、透明導電層である上部接続部60、19pをも貫通し、パッチ接続部15pおよびスロット電極55に直接接していてもよい。
 トランスファー部は、走査アンテナ1000の中心部および周縁部(すなわち、走査アンテナ1000の法線方向から見たとき、ドーナツ状の送受信領域R1の内側および外側)の両方に配置されていてもよいし、いずれか一方のみに配置されていてもよい。トランスファー部は、液晶を封入するシール領域Rs内に配置されていてもよいし、シール領域Rsの外側(液晶層と反対側)に配置されていてもよい。
 <スロット基板201の製造方法>
 スロット基板201は、例えば以下の方法で製造され得る。
 まず、誘電体基板上に第3絶縁層(厚さ:例えば200nm)52を形成する。誘電体基板としては、ガラス基板、樹脂基板などの、電磁波に対する透過率の高い(誘電率εMおよび誘電損失tanδMが小さい)基板を用いることができる。誘電体基板は電磁波の減衰を抑制するために薄い方が好ましい。例えば、ガラス基板の表面に後述するプロセスでスロット電極55などの構成要素を形成した後、ガラス基板を裏面側から薄板化してもよい。これにより、ガラス基板の厚さを例えば500μm以下に低減できる。
 誘電体基板として樹脂基板を用いる場合、TFT等の構成要素を直接、樹脂基板上に形成してもよいし、転写法を用いて樹脂基板上に形成してもよい。転写法によると、例えば、ガラス基板上に樹脂膜(例えばポリイミド膜)を形成し、樹脂膜上に後述するプロセスで構成要素を形成した後、構成要素が形成された樹脂膜とガラス基板とを分離させる。一般に、ガラスよりも樹脂の方が誘電率εMおよび誘電損失tanδMが小さい。樹脂基板の厚さは、例えば、3μm~300μmである。樹脂材料としては、ポリイミドの他、例えば、液晶高分子を用いることもできる。
 第3絶縁層52としては、特に限定しないが、例えば酸化珪素(SiO2)膜、窒化珪素(SiNx)膜、酸化窒化珪素(SiOxNy;x>y)膜、窒化酸化珪素(SiNxOy;x>y)膜等を適宜用いることができる。
 次いで、第3絶縁層52の上に金属膜を形成し、これをパターニングすることによって、複数のスロット57を有するスロット電極55を得る。金属膜としては、厚さが2μm~5μmのCu膜(またはAl膜)を用いてもよい。ここでは、Ti膜、Cu膜およびTi膜をこの順で積層した積層膜を用いる。なお、代わりに、Ti(厚さ:例えば50nm)およびCu(厚さ:例えば5000nm)をこの順で積層した積層膜を形成してもよい。
 この後、スロット電極55上およびスロット57内に第4絶縁層(厚さ:例えば100nmまたは200nm)58を形成する。第4絶縁層58の材料は、第3絶縁層の材料と同じであってもよい。この後、非送受信領域R2において、第4絶縁層58に、スロット電極55に達する開口部を形成する。
 次いで、第4絶縁層58上および第4絶縁層58の開口部内に透明導電膜を形成し、これをパターニングすることにより、開口部内でスロット電極55と接する上部接続部60を形成する。これにより、端子部ITを得る。
 <TFT10の材料および構造>
 本実施形態では、各画素に配置されるスイッチング素子として、半導体層5を活性層とするTFTが用いられる。半導体層5はアモルファスシリコン層に限定されず、ポリシリコン層、酸化物半導体層であってもよい。
 酸化物半導体層を用いる場合、酸化物半導体層に含まれる酸化物半導体は、アモルファス酸化物半導体であってもよいし、結晶質部分を有する結晶質酸化物半導体であってもよい。結晶質酸化物半導体としては、多結晶酸化物半導体、微結晶酸化物半導体、c軸が層面に概ね垂直に配向した結晶質酸化物半導体などが挙げられる。
 酸化物半導体層は、2層以上の積層構造を有していてもよい。酸化物半導体層が積層構造を有する場合には、酸化物半導体層は、非晶質酸化物半導体層と結晶質酸化物半導体層とを含んでいてもよい。あるいは、結晶構造の異なる複数の結晶質酸化物半導体層を含んでいてもよい。また、複数の非晶質酸化物半導体層を含んでいてもよい。酸化物半導体層が上層と下層とを含む2層構造を有する場合、上層に含まれる酸化物半導体のエネルギーギャップは、下層に含まれる酸化物半導体のエネルギーギャップよりも大きいことが好ましい。ただし、これらの層のエネルギーギャップの差が比較的小さい場合には、下層の酸化物半導体のエネルギーギャップが上層の酸化物半導体のエネルギーギャップよりも大きくてもよい。
 非晶質酸化物半導体および上記の各結晶質酸化物半導体の材料、構造、成膜方法、積層構造を有する酸化物半導体層の構成などは、例えば特開2014-007399号公報に記載されている。参考のために、特開2014-007399号公報の開示内容の全てを本明細書に援用する。
 酸化物半導体層は、例えば、In、GaおよびZnのうち少なくとも1種の金属元素を含んでもよい。本実施形態では、酸化物半導体層は、例えば、In-Ga-Zn-O系の半導体(例えば酸化インジウムガリウム亜鉛)を含む。ここで、In-Ga-Zn-O系の半導体は、In(インジウム)、Ga(ガリウム)、Zn(亜鉛)の三元系酸化物であって、In、GaおよびZnの割合(組成比)は特に限定されず、例えばIn:Ga:Zn=2:2:1、In:Ga:Zn=1:1:1、In:Ga:Zn=1:1:2等を含む。このような酸化物半導体層は、In-Ga-Zn-O系の半導体を含む酸化物半導体膜から形成され得る。
 In-Ga-Zn-O系の半導体は、アモルファスでもよいし、結晶質でもよい。結晶質In-Ga-Zn-O系の半導体としては、c軸が層面に概ね垂直に配向した結晶質In-Ga-Zn-O系の半導体が好ましい。
 なお、結晶質In-Ga-Zn-O系の半導体の結晶構造は、例えば、上述した特開2014-007399号公報、特開2012-134475号公報、特開2014-209727号公報などに開示されている。参考のために、特開2012-134475号公報および特開2014-209727号公報の開示内容の全てを本明細書に援用する。In-Ga-Zn-O系半導体層を有するTFTは、高い移動度(a-SiTFTに比べ20倍超)および低いリーク電流(a-SiTFTに比べ100分の1未満)を有しているので、駆動TFT(例えば、非送受信領域に設けられる駆動回路に含まれるTFT)および各アンテナ単位領域に設けられるTFTとして好適に用いられる。
 酸化物半導体層は、In-Ga-Zn-O系半導体の代わりに、他の酸化物半導体を含んでいてもよい。例えばIn-Sn-Zn-O系半導体(例えばIn23-SnO2-ZnO;InSnZnO)を含んでもよい。In-Sn-Zn-O系半導体は、In(インジウム)、Sn(スズ)およびZn(亜鉛)の三元系酸化物である。あるいは、酸化物半導体層は、In-Al-Zn-O系半導体、In-Al-Sn-Zn-O系半導体、Zn-O系半導体、In-Zn-O系半導体、Zn-Ti-O系半導体、Cd-Ge-O系半導体、Cd-Pb-O系半導体、CdO(酸化カドミウム)、Mg-Zn-O系半導体、In-Ga-Sn-O系半導体、In-Ga-O系半導体、Zr-In-Zn-O系半導体、Hf-In-Zn-O系半導体、Al-Ga-Zn-O系半導体、Ga-Zn-O系半導体などを含んでいてもよい。
 図3に示す例では、TFT10は、ボトムゲート構造を有するチャネルエッチ型のTFTである。「チャネルエッチ型のTFT」では、チャネル領域上にエッチストップ層が形成されておらず、ソースおよびドレイン電極のチャネル側の端部下面は、半導体層の上面と接するように配置されている。チャネルエッチ型のTFTは、例えば半導体層上にソース・ドレイン電極用の導電膜を形成し、ソース・ドレイン分離を行うことによって形成される。ソース・ドレイン分離工程において、チャネル領域の表面部分がエッチングされる場合がある。
 なお、TFT10は、チャネル領域上にエッチストップ層が形成されたエッチストップ型TFTであってもよい。エッチストップ型TFTでは、ソースおよびドレイン電極のチャネル側の端部下面は、例えばエッチストップ層上に位置する。エッチストップ型のTFTは、例えば半導体層のうちチャネル領域となる部分を覆うエッチストップ層を形成した後、半導体層およびエッチストップ層上にソース・ドレイン電極用の導電膜を形成し、ソース・ドレイン分離を行うことによって形成される。
 また、TFT10は、ソースおよびドレイン電極が半導体層の上面と接するトップコンタクト構造を有するが、ソースおよびドレイン電極は半導体層の下面と接するように配置されていてもよい(ボトムコンタクト構造)。さらに、TFT10は、半導体層の誘電体基板側にゲート電極を有するボトムゲート構造であってもよいし、半導体層の上方にゲート電極を有するトップゲート構造であってもよい。
 (第2の実施形態)
 図面を参照しながら、第2の実施形態の走査アンテナを説明する。本実施形態の走査アンテナにおけるTFT基板は、各端子部の上部接続部となる透明導電層が、TFT基板における第1絶縁層と第2絶縁層との間に設けられている点で、図2に示すTFT基板101と異なる。
 図8(a)~(c)は、それぞれ、本実施形態におけるTFT基板102のゲート端子部GT、ソース端子部STおよびトランスファー端子部PTを示す断面図である。図4と同様の構成要素には同じ参照符号を付し、説明を省略する。なお、アンテナ単位領域Uの断面構造は前述の実施形態(図3)と同様であるので図示および説明を省略する。
 本実施形態におけるゲート端子部GTは、誘電体基板上に形成されたゲートバスラインGL、ゲートバスラインGLを覆う絶縁層、およびゲート端子用上部接続部19gを備えている。ゲート端子用上部接続部19gは、絶縁層に形成されたコンタクトホールCH2内で、ゲートバスラインGLと接している。この例では、ゲートバスラインGLを覆う絶縁層は、ゲート絶縁層4および第1絶縁層11を含む。ゲート端子用上部接続部19gおよび第1絶縁層11上には第2絶縁層17が形成されている。第2絶縁層17は、ゲート端子用上部接続部19gの一部を露出する開口部18gを有している。この例では、第2絶縁層17の開口部18gは、コンタクトホールCH2全体を露出するように配置されていてもよい。
 ソース端子部STは、誘電体基板上(ここではゲート絶縁層4上)に形成されたソースバスラインSL、ソースバスラインSLを覆う絶縁層、およびソース端子用上部接続部19sを備えている。ソース端子用上部接続部19sは、絶縁層に形成されたコンタクトホールCH3内で、ソースバスラインSLと接している。この例では、ソースバスラインSLを覆う絶縁層は、第1絶縁層11のみを含む。第2絶縁層17は、ソース端子用上部接続部19sおよび第1絶縁層11上に延設されている。第2絶縁層17は、ソース端子用上部接続部19sの一部を露出する開口部18sを有している。第2絶縁層17の開口部18sは、コンタクトホールCH3全体を露出するように配置されていてもよい。
 トランスファー端子部PTは、ソースバスラインSLと同じ導電膜(ソース用導電膜)から形成されたソース接続配線7pと、ソース接続配線7p上に延設された第1絶縁層11と、第1絶縁層11上に形成されたトランスファー端子用上部接続部19pおよびパッチ接続部15pとを有している。
 第1絶縁層11には、ソース接続配線7pを露出するコンタクトホールCH5およびCH6が設けられている。トランスファー端子用上部接続部19pは、第1絶縁層11上およびコンタクトホールCH5内に配置され、コンタクトホールCH5内で、ソース接続配線7pと接している。パッチ接続部15pは、第1絶縁層11上およびコンタクトホールCH6内に配置され、コンタクトホールCH6内でソース接続配線7pと接している。トランスファー端子用上部接続部19pは、透明導電膜から形成された透明電極である。パッチ接続部15pは、パッチ電極15と同じ導電膜から形成されている。なお、各端子部の上部接続部19g、19sおよび19pは、同じ透明導電膜から形成されていてもよい。
 第2絶縁層17は、トランスファー端子用上部接続部19p、パッチ接続部15pおよび第1絶縁層11上に延設されている。第2絶縁層17は、トランスファー端子用上部接続部19pの一部を露出する開口部18pを有している。この例では、第2絶縁層17の開口部18pは、コンタクトホールCH5全体を露出するように配置されている。一方、パッチ接続部15pは、第2絶縁層17で覆われている。
 このように、本実施形態では、ソースメタル層に形成されたソース接続配線7pによって、トランスファー端子部PTのトランスファー端子用上部接続部19pと、パッチ接続部15pとを電気的に接続している。図示していないが、前述の実施形態と同様に、トランスファー端子用上部接続部19pは、スロット基板201におけるスロット電極と、導電性粒子を含有するシール樹脂によって接続される。
 前述した実施形態では、第2絶縁層17の形成後に、深さが異なるコンタクトホールCH1~CH4を一括して形成する。例えばゲート端子部GT上では、比較的厚い絶縁層(ゲート絶縁層4、第1絶縁層11および第2絶縁層17)をエッチングするのに対し、トランスファー端子部PTでは、第2絶縁層17のみをエッチングする。このため、浅いコンタクトホールの下地となる導電膜(例えばパッチ電極用導電膜)がエッチング時に大きなダメージを受ける可能性がある。
 これに対し、本実施形態では、第2絶縁層17を形成する前にコンタクトホールCH1~3、CH5、CH6を形成する。これらのコンタクトホールは第1絶縁層11のみ、または第1絶縁層11およびゲート絶縁層4の積層膜に形成されるので、前述の実施形態よりも、一括形成されるコンタクトホールの深さの差を低減できる。したがって、コンタクトホールの下地となる導電膜へのダメージを低減できる。特に、パッチ電極用導電膜にAl膜を用いる場合には、ITO膜とAl膜とを直接接触させると良好なコンタクトが得られないことから、Al膜の上層にMoN層などのキャップ層を形成することがある。このような場合に、エッチングの際のダメージを考慮してキャップ層の厚さを大きくする必要がないので有利である。
 <TFT基板102の製造方法>
 TFT基板102は、例えば次のような方法で製造される。図9は、TFT基板102の製造工程を例示する図である。なお、以下では、各層の材料、厚さ、形成方法などが、前述したTFT基板101と同様である場合には説明を省略する。
 まず、TFT基板102と同様の方法で、誘電体基板上に、アライメントマーク、下地絶縁層、ゲートメタル層、ゲート絶縁層、半導体層、コンタクト層およびソースメタル層を形成し、TFTを得る。ソースメタル層を形成する工程では、ソース用導電膜から、ソースおよびドレイン電極、ソースバスラインに加えて、ソース接続配線7pも形成する。
 次に、ソースメタル層を覆うように第1絶縁層11を形成する。この後、第1絶縁層11およびゲート絶縁層4を一括してエッチングし、コンタクトホールCH1~3、CH5、CH6を形成する。エッチングでは、ソースバスラインSLおよびゲートバスラインGLはエッチストップとして機能する。これにより、送受信領域R1において、第1絶縁層11に、TFTのドレイン電極に達するコンタクトホールCH1が形成される。また、非送受信領域R2において、第1絶縁層11およびゲート絶縁層4に、ゲートバスラインGLに達するコンタクトホールCH2、第1絶縁層11に、ソースバスラインSLに達するコンタクトホールCH3およびソース接続配線7pに達するコンタクトホールCH5、CH6が形成される。コンタクトホールCH5をシール領域Rsに配置し、コンタクトホールCH6をシール領域Rsの外側に配置してもよい。あるいは、両方ともシール領域Rsの外部に配置してもよい。
 次いで、第1絶縁層11上およびコンタクトホールCH1~3、CH5、CH6に透明導電膜を形成し、これをパターニングする。これにより、コンタクトホールCH2内でゲートバスラインGLと接するゲート端子用上部接続部19g、コンタクトホールCH3内でソースバスラインSLと接するソース端子用上部接続部19s、およびコンタクトホールCH5内でソース接続配線7pと接するトランスファー端子用上部接続部19pを形成する。
 次に、第1絶縁層11上、ゲート端子用上部接続部19g、ソース端子用上部接続部19s、トランスファー端子用上部接続部19p上、およびコンタクトホールCH1、CH6内に、パッチ電極用導電膜を形成し、パターニングを行う。これにより、送受信領域R1に、コンタクトホールCH1内でドレイン電極7Dと接するパッチ電極15、非送受信領域R2に、コンタクトホールCH6内でソース接続配線7pと接するパッチ接続部15pを形成する。パッチ電極用導電膜のパターニングは、ウェットエッチングによって行ってもよい。ここでは、透明導電膜(ITOなど)とパッチ電極用導電膜(例えばAl膜)とのエッチング選択比を大きくできるエッチャントを用いる。これにより、パッチ電極用導電膜のパターニングの際に、透明導電膜をエッチストップとして機能させることができる。ソースバスラインSL、ゲートバスラインGLおよびソース接続配線7pのうちコンタクトホールCH2、CH3、CH5で露出された部分は、エッチストップ(透明導電膜)で覆われているため、エッチングされない。
 続いて、第2絶縁層17を形成する。この後、例えばフッ素系ガスを用いたドライエッチングにより、第2絶縁層17のパターニングを行う。これにより、第2絶縁層17に、ゲート端子用上部接続部19gを露出する開口部18g、ソース端子用上部接続部19sを露出する開口部18sおよびトランスファー端子用上部接続部19pを露出する開口部18pを設ける。このようにして、TFT基板102を得る。
 (第3の実施形態)
 図面を参照しながら、第3の実施形態の走査アンテナを説明する。本実施形態の走査アンテナにおけるTFT基板は、透明導電膜からなる上部接続部をトランスファー端子部に設けない点で、図8に示すTFT基板102と異なる。
 図10(a)~(c)は、それぞれ、本実施形態におけるTFT基板103のゲート端子部GT、ソース端子部STおよびトランスファー端子部PTを示す断面図である。図8と同様の構成要素には同じ参照符号を付し、説明を省略する。なお、アンテナ単位領域Uの構造は前述の実施形態(図3)と同様であるので図示および説明を省略する。
 ゲート端子部GTおよびソース端子部STの構造は、図8に示すTFT基板102のゲート端子部およびソース端子部の構造と同様である。
 トランスファー端子部PTは、第1絶縁層11上に形成されたパッチ接続部15pと、パッチ接続部15p上に積み重ねられた保護導電層23とを有している。第2絶縁層17は、保護導電層23上に延設され、保護導電層23の一部を露出する開口部18pを有している。一方、パッチ電極15は、第2絶縁層17で覆われている。
 <TFT基板103の製造方法>
 TFT基板103は、例えば次のような方法で製造される。図11は、TFT基板103の製造工程を例示する図である。なお、以下では、各層の材料、厚さ、形成方法などが、前述したTFT基板101と同様である場合には説明を省略する。
 まず、TFT基板101と同様の方法で、誘電体基板上に、アライメントマーク、下地絶縁層、ゲートメタル層、ゲート絶縁層、半導体層、コンタクト層およびソースメタル層を形成し、TFTを得る。
 次に、ソースメタル層を覆うように第1絶縁層11を形成する。この後、第1絶縁層11およびゲート絶縁層4を一括してエッチングし、コンタクトホールCH1~3を形成する。エッチングでは、ソースバスラインSLおよびゲートバスラインGLはエッチストップとして機能する。これにより、第1絶縁層11に、TFTのドレイン電極に達するコンタクトホールCH1が形成されるとともに、第1絶縁層11およびゲート絶縁層4に、ゲートバスラインGLに達するコンタクトホールCH2が形成され、第1絶縁層11に、ソースバスラインSLに達するコンタクトホールCH3が形成される。トランスファー端子部が形成される領域にはコンタクトホールを形成しない。
 次いで、第1絶縁層11上およびコンタクトホールCH1、CH2、CH3内に透明導電膜を形成し、これをパターニングする。これにより、コンタクトホールCH2内でゲートバスラインGLと接するゲート端子用上部接続部19g、およびコンタクトホールCH3内でソースバスラインSLと接するソース端子用上部接続部19sを形成する。トランスファー端子部が形成される領域では、透明導電膜は除去される。
 次に、第1絶縁層11上、ゲート端子用上部接続部19gおよびソース端子用上部接続部19s上、およびコンタクトホールCH1内にパッチ電極用導電膜を形成し、パターニングを行う。これにより、送受信領域R1に、コンタクトホールCH1内でドレイン電極7Dと接するパッチ電極15を形成し、非送受信領域R2に、パッチ接続部15pを形成する。前述の実施形態と同様に、パッチ電極用導電膜のパターニングには、透明導電膜(ITOなど)とパッチ電極用導電膜とのエッチング選択比を確保できるエッチャントを用いる。
 続いて、パッチ接続部15p上に保護導電層23を形成する。保護導電層23として、Ti層、ITO層およびIZO(インジウム亜鉛酸化物)層など(厚さ:例えば50nm以上100nm以下)を用いることができる。ここでは、保護導電層23として、Ti層(厚さ:例えば50nm)を用いる。なお、保護導電層をパッチ電極15の上に形成してもよい。
 次いで、第2絶縁層17を形成する。この後、例えばフッ素系ガスを用いたドライエッチングにより、第2絶縁層17のパターニングを行う。これにより、第2絶縁層17に、ゲート端子用上部接続部19gを露出する開口部18g、ソース端子用上部接続部19sを露出する開口部18s、および保護導電層23を露出する開口部18pを設ける。このようにして、TFT基板103を得る。
 <スロット基板203の構造>
 図12は、本実施形態における、TFT基板103のトランスファー端子部PTと、スロット基板203の端子部ITとを接続するトランスファー部を説明するための模式的な断面図である。図12では、前述の実施形態と同様の構成要素には同じ参照符号を付している。
 まず、本実施形態におけるスロット基板203を説明する。スロット基板203は、誘電体基板51と、誘電体基板51の表面に形成された第3絶縁層52と、第3絶縁層52上に形成されたスロット電極55と、スロット電極55を覆う第4絶縁層58とを備える。反射導電板65が誘電体基板51の裏面に誘電体層(空気層)54を介して対向するように配置されている。スロット電極55および反射導電板65は導波路301の壁として機能する。
 スロット電極55は、Cu層またはAl層を主層55Mとする積層構造を有している。送受信領域R1において、スロット電極55には複数のスロット57が形成されている。送受信領域R1におけるスロット電極55の構造は、図6を参照しながら前述したスロット基板201の構造と同じである。
 非送受信領域R2には、端子部ITが設けられている。端子部ITでは、第4絶縁層58に、スロット電極55の表面を露出する開口が設けられている。スロット電極55の露出した領域がコンタクト面55cとなる。このように、本実施形態では、スロット電極55のコンタクト面55cは、第4絶縁層58で覆われていない。
 トランスファー部では、TFT基板103におけるパッチ接続部15pを覆う保護導電層23と、スロット基板203におけるスロット電極55のコンタクト面55cとを、導電性ビーズ71を含む樹脂(シール樹脂)を介して接続する。
 本実施形態におけるトランスファー部は、前述の実施形態と同様に、走査アンテナの中心部および周縁部の両方に配置されていてもよいし、いずれか一方のみに配置されていてもよい。また、シール領域Rs内に配置されていてもよいし、シール領域Rsの外側(液晶層と反対側)に配置されていてもよい。
 本実施形態では、トランスファー端子部PTおよび端子部ITのコンタクト面に透明導電膜を設けない。このため、保護導電層23と、スロット基板203のスロット電極55とを、導電性粒子を含有するシール樹脂を介して接続させることができる。
 また、本実施形態では、第1の実施形態(図3および図4)と比べて、一括形成されるコンタクトホールの深さの差が小さいので、コンタクトホールの下地となる導電膜へのダメージを低減できる。
 <スロット基板203の製造方法>
 スロット基板203は、次のようにして製造される。各層の材料、厚さおよび形成方法は、スロット基板201と同様であるので、説明を省略する。
 まず、スロット基板201と同様の方法で、誘電体基板上に、第3絶縁層52およびスロット電極55を形成し、スロット電極55に複数のスロット57を形成する。次いで、スロット電極55上およびスロット内に第4絶縁層58を形成する。この後、スロット電極55のコンタクト面となる領域を露出するように、第4絶縁層58に開口部18pを設ける。このようにして、スロット基板203が製造される。
 <内部ヒーター構造>
 上述したように、アンテナのアンテナ単位に用いられる液晶材料の誘電異方性ΔεMは大きいことが好ましい。しかしながら、誘電異方性ΔεMが大きい液晶材料(ネマチック液晶)の粘度は大きく、応答速度が遅いという問題がある。特に、温度が低下すると、粘度は上昇する。移動体(例えば、船舶、航空機、自動車)に搭載された走査アンテナの環境温度は変動する。したがって、液晶材料の温度をある程度以上、例えば30℃以上、あるいは45℃以上に調整できることが好ましい。設定温度は、ネマチック液晶材料の粘度が概ね10cP(センチポアズ)以下となるように設定することが好ましい。
 本発明の実施形態の走査アンテナは、上記の構造に加えて、内部ヒーター構造を有することが好ましい。内部ヒーターとしては、ジュール熱を利用する抵抗加熱方式のヒーターが好ましい。ヒーター用の抵抗膜の材料としては、特に限定されないが、例えば、ITOやIZOなど比較的比抵抗の高い導電材料を用いることができる。また、抵抗値の調整のために、金属(例えば、ニクロム、チタン、クロム、白金、ニッケル、アルミニウム、銅)の細線やメッシュで抵抗膜を形成してもよい。ITOやIZOなどの細線やメッシュを用いることもできる。求められる発熱量に応じて、抵抗値を設定すればよい。
 例えば、直径が340mmの円の面積(約90、000mm2)を100V交流(60Hz)で、抵抗膜の発熱温度を30℃にするためには、抵抗膜の抵抗値を139Ω、電流を0.7Aで、電力密度を800W/m2とすればよい。同じ面積を100V交流(60Hz)で、抵抗膜の発熱温度を45℃にするためには、抵抗膜の抵抗値を82Ω、電流を1.2Aで、電力密度を1350W/m2とすればよい。
 ヒーター用の抵抗膜は、走査アンテナの動作に影響を及ぼさない限りどこに設けてもよいが、液晶材料を効率的に加熱するためには、液晶層の近くに設けることが好ましい。例えば、図13(a)に示すTFT基板104に示す様に、誘電体基板1のほぼ全面に抵抗膜68を形成してもよい。図13(a)は、ヒーター用抵抗膜68を有するTFT基板104の模式的な平面図である。抵抗膜68は、例えば、図3に示した下地絶縁膜2で覆われる。下地絶縁膜2は、十分な絶縁耐圧を有するように形成される。
 抵抗膜68は、開口部68a、68bおよび68cを有することが好ましい。TFT基板104とスロット基板とが貼り合せられたとき、パッチ電極15と対向するようにスロット57が位置する。このときに、スロット57のエッジから距離dの周囲には抵抗膜68が存在しないよう開口部68aを配置する。dは例えば0.5mmである。また、補助容量CSの下部にも開口部68bを配置し、TFTの下部にも開口部68cを配置することが好ましい。
 なお、アンテナ単位Uのサイズは、例えば4mm×4mmである。また、図13(b)に示すように、例えば、スロット57の幅s2は0.5mm、スロット57の長さs1は3.3mm、スロット57の幅方向のパッチ電極15の幅p2は0.7mm、スロットの長さ方向のパッチ電極15の幅p1は0.5mmである。なお、アンテナ単位U、スロット57およびパッチ電極15のサイズ、形状、配置関係などは図13(a)および(b)に示す例に限定されない。
 ヒーター用抵抗膜68からの電界の影響をさらに低減するために、シールド導電層を形成してもよい。シールド導電層は、例えば、下地絶縁膜2の上に誘電体基板1のほぼ全面に形成される。シールド導電層には、抵抗膜68のように開口部68a、68bを設ける必要はないが、開口部68cを設けることが好ましい。シールド導電層は、例えば、アルミニウム層で形成され、接地電位とされる。
 また、液晶層を均一に加熱できるように、抵抗膜の抵抗値に分布を持たせることが好ましい。液晶層の温度分布は、最高温度-最低温度(温度むら)が、例えば15℃以下となることが好ましい。温度むらが15℃を超えると、位相差変調が面内でばらつき、良好なビーム形成ができなくなるという不具合が発生することがある。また、液晶層の温度がTni点(例えば125℃)に近づくと、ΔεMが小さくなるので好ましくない。
 図14(a)、(b)および図15(a)~(c)を参照して、抵抗膜における抵抗値の分布を説明する。図14(a)、(b)および図15(a)~(c)に、抵抗加熱構造80a~80eの模式的な構造と電流の分布を示す。抵抗加熱構造は、抵抗膜と、ヒーター用端子とを備えている。
 図14(a)に示す抵抗加熱構造80aは、第1端子82aと第2端子84aとこれらに接続された抵抗膜86aとを有している。第1端子82aは、円の中心に配置され、第2端子84aは円周の全体に沿って配置されている。ここで円は、送受信領域R1に対応する。第1端子82aと第2端子84aとの間に直流電圧を供給すると、例えば、第1端子82aから第2端子84aに放射状に電流IAが流れる。したがって、抵抗膜86aは面内の抵抗値は一定であっても、均一に発熱することができる。もちろん、電流の流れる向きは、第2端子84aから第1端子82aに向かう方向でもよい。
 図14(b)に抵抗加熱構造80bは、第1端子82bと第2端子84bとこれらに接続された抵抗膜86bとを有している。第1端子82bおよび第2端子84bは円周に沿って互いに隣接して配置されている。抵抗膜86bにおける第1端子82bと第2端子84bとの間を流れる電流IAによって発生する単位面積当たりの発熱量が一定になるように、抵抗膜86bの抵抗値は面内分布を有している。抵抗膜86bの抵抗値の面内分布は、例えば、抵抗膜86を細線で構成する場合、細線の太さや、細線の密度で調整すればよい。
 図15(a)に示す抵抗加熱構造80cは、第1端子82cと第2端子84cとこれらに接続された抵抗膜86cとを有している。第1端子82cは、円の上側半分の円周に沿って配置されており、第2端子84cは円の下側半分の円周に沿って配置されている。抵抗膜86cを例えば第1端子82cと第2端子84cとの間を上下に延びる細線で構成する場合、電流IAによる単位面積あたりの発熱量が面内で一定になるように、例えば、中央付近の細線の太さや密度が高くなるように調整されている。
 図15(b)に示す抵抗加熱構造80dは、第1端子82dと第2端子84dとこれらに接続された抵抗膜86dとを有している。第1端子82dと第2端子84dとは、それぞれ円の直径に沿って上下方向、左右方向に延びるように設けられている。図では簡略化しているが、第1端子82dと第2端子84dとは互いに絶縁されている。
 また、図15(c)に示す抵抗加熱構造80eは、第1端子82eと第2端子84eとこれらに接続された抵抗膜86eとを有している。抵抗加熱構造80eは、抵抗加熱構造80dと異なり、第1端子82eおよび第2端子84eのいずれも円の中心から上下左右の4つの方向に延びる4つの部分を有している。互いに90度を成す第1端子82eの部分と第2端子84eの部分とは、電流IAが、時計回りに流れるように配置されている。
 抵抗加熱構造80dおよび抵抗加熱構造80eのいずれにおいても、単位面積当たりの発熱量が面内で均一になるように、円周に近いほど電流IAが多くなるように、例えば、円周に近い側の細線を太く、密度が高くなるように調整されている。
 このような内部ヒーター構造は、例えば、走査アンテナの温度を検出して、予め設定された温度を下回ったときに自動的に動作するようにしてもよい。もちろん、使用者の操作に呼応して動作するようにしてもよい。
 <外部ヒーター構造>
 本発明の実施形態の走査アンテナは、上記の内部ヒーター構造に代えて、あるいは、内部ヒーター構造とともに、外部ヒーター構造を有してもよい。外部ヒーターとしては、公知の種々のヒーターを用いることができるが、ジュール熱を利用する抵抗加熱方式のヒーターが好ましい。ヒーターの内、発熱する部分をヒーター部ということにする。以下では、ヒーター部として抵抗膜を用いる例を説明する。以下でも、抵抗膜は参照符号68で示す。
 例えば、図16(a)および(b)に示す液晶パネル100Paまたは100Pbの様に、ヒーター用の抵抗膜68を配置することが好ましい。ここで、液晶パネル100Paおよび100Pbは、図1に示した走査アンテナ1000のTFT基板101と、スロット基板201と、これらの間に設けられた液晶層LCとを有し、さらにTFT基板101の外側に、抵抗膜68を含む抵抗加熱構造を有している。抵抗膜68をTFT基板101の誘電体基板1の液晶層LC側に形成してよいが、TFT基板101の製造プロセスが煩雑化するので、TFT基板101の外側(液晶層LCとは反対側)に配置することが好ましい。
 図16(a)に示す液晶パネル100Paは、TFT基板101の誘電体基板1の外側の表面に形成されたヒーター用抵抗膜68と、ヒーター用抵抗膜68を覆う保護層69aとを有している。保護層69aは省略してもよい。走査アンテナは、例えばプラスチック製のケースに収容されるので、抵抗膜68にユーザが直接触れることはない。
 抵抗膜68は、誘電体基板1の外側の表面に、例えば、公知の薄膜堆積技術(例えば、スパッタ法、CVD法)、塗布法または印刷法を用いて形成することができる。抵抗膜68は、必要に応じてパターニングされている。パターニングは、例えば、フォトリソグラフィプロセスで行われる。
 ヒーター用の抵抗膜68の材料としては、内部ヒーター構造について上述したように、特に限定されず、例えば、ITOやIZOなど比較的比抵抗の高い導電材料を用いることができる。また、抵抗値の調整のために、金属(例えば、ニクロム、チタン、クロム、白金、ニッケル、アルミニウム、銅)の細線やメッシュで抵抗膜68を形成してもよい。ITOやIZOなどの細線やメッシュを用いることもできる。求められる発熱量に応じて、抵抗値を設定すればよい。
 保護層69aは、絶縁材料で形成されており、抵抗膜68を覆うように形成されている。抵抗膜68がパターニングされており、誘電体基板1が露出されている部分には保護層69aを形成しなくてもよい。抵抗膜68は、後述するように、アンテナの性能が低下しないようにパターニングされる。保護層69aを形成する材料が存在することによって、アンテナの性能が低下する場合には、抵抗膜68と同様に、パターニングされた保護層69aを用いることが好ましい。
 保護層69aは、ウェットプロセス、ドライプロセスのいずれで形成してもよい。例えば、抵抗膜68が形成された誘電体基板1の表面に、液状の硬化性樹脂(または樹脂の前駆体)または溶液を付与した後、硬化性樹脂を硬化させることによって形成される。液状の樹脂または樹脂の溶液は、種々の塗布法(例えば、スロットコータ―、スピンコーター、スプレイを用いて)または種々の印刷法で、所定の厚さとなるように誘電体基板1の表面に付与される。その後、樹脂の種類に応じて、室温硬化、加熱硬化、または光硬化することによって、絶縁性樹脂膜で保護層69aを形成することができる。絶縁性樹脂膜は、例えば、フォトリソグラフィプロセスでパターニングされ得る。
 保護層69aを形成する材料としては、硬化性樹脂材料を好適に用いることができる。硬化性樹脂材料は、熱硬化タイプおよび光硬化タイプを含む。また、熱硬化タイプは、熱架橋タイプおよび熱重合タイプを含む。
 熱架橋タイプの樹脂材料としては、例えば、エポキシ系化合物(例えばエポキシ樹脂)とアミン系化合物の組合せ、エポキシ系化合物とヒドラジド系化合物の組み合わせ、エポキシ系化合物とアルコール系化合物(例えばフェノール樹脂を含む)の組み合わせ、エポキシ系化合物とカルボン酸系化合物(例えば酸無水物を含む)の組み合わせ、イソシアネート系化合物とアミン系化合物の組み合わせ、イソシアネート系化合物とヒドラジド系化合物の組み合わせ、イソシアネート系化合物とアルコール系化合物の組み合わせ(例えばウレタン樹脂を含む)、イソシアネート系化合物とカルボン酸系化合物の組み合わせが挙げられる。また、カチオン重合タイプ接着材としては、例えば、エポキシ系化合物とカチオン重合開始剤の組み合わせ(代表的なカチオン重合開始剤、芳香族スルホニウム塩)が挙げられる。ラジカル重合タイプの樹脂材料としては、例えば、各種アクリル、メタクリル、ウレタン変性アクリル(メタクリル)樹脂等のビニル基を含むモノマーおよび/またはオリゴマーとラジカル重合開始剤の組み合わせ(代表的なラジカル重合開始剤:アゾ系化合物(例えば、AIBN(アゾビスイソブチロニトリル)))、開環重合タイプの樹脂材料としては、例えば、エチレンオキシド系化合物、エチレンイミン系化合物、シロキサン系化合物が挙げられる。この他、マレイミド樹脂、マレイミド樹脂とアミンの組合せ、マレイミドとメタクリル化合物の組合せ、ビスマレイミド-トリアジン樹脂およびポリフェニレンエーテル樹脂を用いることができる。また、ポリイミドも好適に用いることができる。なお、「ポリイミド」は、ポリイミドの前駆体であるポリアミック酸を含む意味で用いる。ポリイミドは、例えば、エポキシ系化合物またはイソシアネート系化合物と組み合わせて用いられる。
 耐熱性、化学的安定性、機械特性の観点から、熱硬化性タイプの樹脂材料を用いることが好ましい。特に、エポキシ樹脂またはポリイミド樹脂を含む樹脂材料が好ましく、機械特性(特に機械強度)および吸湿性の観点から、ポリイミド樹脂を含む樹脂材料が好ましい。ポリイミド樹脂とエポキシ樹脂とを混合して用いることもできる。また、ポリイミド樹脂および/またはエポキシ樹脂に熱可塑性樹脂および/またはエラストマを混合してもよい。さらに、ポリイミド樹脂および/またはエポキシ樹脂として、ゴム変性したものを混合してもよい。熱可塑性樹脂またはエラストマを混合することによって、柔軟性や靱性(タフネス)を向上させることができる。ゴム変性したものを用いても同様の効果を得ることができる。
 光硬化タイプは、紫外線または可視光によって、架橋反応および/または重合反応を起こし、硬化する。光硬化タイプには、例えば、ラジカル重合タイプとカチオン重合タイプがある。ラジカル重合タイプとしては、アクリル樹脂(エポキシ変性アクリル樹脂、ウレタン変性アクリル樹脂、シリコーン変性アクリル樹脂)と光重合開始剤との組み合わせが代表的である。紫外光用ラジカル重合開始剤としては、例えば、アセトフェノン型およびベンゾフェノン型が挙げられる。可視光用ラジカル重合開始剤としては、例えば、ベンジル型およびチオキサントン型を挙げることができる。カチオン重合タイプとしては、エポキシ系化合物と光カチオン重合開始剤との組合せが代表的である。光カチオン重合開始剤は、例えば、ヨードニウム塩系化合物を挙げることができる。なお、光硬化性と熱硬化性とを併せ持つ樹脂材料を用いることもできる。
 図16(b)に示す液晶パネル100Pbは、抵抗膜68と誘電体基板1との間に接着層67をさらに有している点で、液晶パネル100Paと異なる。また、保護層69bが予め作製された高分子フィルムまたはガラス板を用いて形成される点が異なる。
 例えば、保護層69bが高分子フィルムで形成された液晶パネル100Pbは、以下の様にして製造される。
 まず、保護層69bとなる絶縁性の高分子フィルムを用意する。高分子フィルムとしては、例えば、ポリエチレンテレフタレート、ポリエチレンナフタレート等のポリエステルフィルム、ポリフェニルスルホン、および、ポリイミド、ポリアミド等のスーパーエンジニアリングプラスチックのフィルムが用いられる。高分子フィルムの厚さ(すなわち、保護層69bの厚さ)は、例えば、5μm以上200μm以下である。
 この高分子フィルムの一方の表面の上に、抵抗膜68を形成する。抵抗膜68は、上述の方法で形成され得る。抵抗膜68はパターニングされてもよく、高分子フィルムも必要に応じてパターニングされてもよい。
 抵抗膜68が形成された高分子フィルム(すなわち、保護層69bと抵抗膜68とが一体に形成された部材)を、接着材を用いて、誘電体基板1に貼り付ける。接着材としては、上記の保護層69aの形成に用いられる硬化性樹脂と同様の硬化性樹脂を用いることができる。さらに、ホットメルトタイプの樹脂材料(接着材)を用いることもできる。ホットメルトタイプの樹脂材料は、熱可塑性樹脂を主成分とし、加熱により溶融し、冷却により固化する。ポリオレフィン系(例えば、ポリエチレン、ポリプロピレン)、ポリアミド系、エチレン酢酸ビニル系が例示される。また、反応性を有するウレタン系のホットメルト樹脂材料(接着材)も販売されている。接着性および耐久性の観点からは、反応性のウレタン系が好ましい。
 また、接着層67は、抵抗膜68および保護層(高分子フィルム)69bと同様にパターニングされてもよい。ただし、接着層67は、抵抗膜68および保護層69bを誘電体基板1に固定できればよいので、抵抗膜68および保護層69bよりも小さくてもよい。
 高分子フィルムに代えて、ガラス板を用いて保護層69bを形成することもできる。製造プロセスは、高分子フィルムを用いる場合と同様であってよい。ガラス板の厚さは、1mm以下が好ましく、0.7mm以下がさらに好ましい。ガラス板の厚さの下限は特にないが、ハンドリング性の観点から、ガラス板の厚さは0.3mm以上であることが好ましい。
 図16(b)に示した液晶パネル100Pbでは、保護層(高分子フィルムまたはガラス板)69bに形成された抵抗膜68を誘電体基板1に接着層67を介して固定したが、抵抗膜68を誘電体基板1に接触するように配置すればよく、抵抗膜68および保護層69bを誘電体基板1に固定(接着)する必要は必ずしもない。すなわち、接着層67を省略してもよい。例えば、抵抗膜68が形成された高分子フィルム(すなわち、保護層69bと抵抗膜68とが一体に形成された部材)を、抵抗膜68が誘電体基板1に接触するように配置し、走査アンテナを収容するケースで、抵抗膜68を誘電体基板1に押し当てるようにしてもよい。例えば、抵抗膜68が形成された高分子フィルムを単純に置くだけでは、接触熱抵抗が高くなるおそれがあるので、押し当てることによって接触熱抵抗を低下させることが好ましい。このような構成を採用すると、抵抗膜68および保護層(高分子フィルムまたはガラス板)69bが一体として形成された部材を取り外し可能にできる。
 なお、抵抗膜68(および保護層69b)が後述するようにパターニングされている場合には、アンテナの性能が低下しないように、TFT基板に対する位置がずれない程度に固定することが好ましい。
 ヒーター用の抵抗膜68は、走査アンテナの動作に影響を及ぼさない限りどこに設けてもよいが、液晶材料を効率的に加熱するためには、液晶層の近くに設けることが好ましい。したがって、図16(a)および(b)に示したように、TFT基板101の外側に設けることが好ましい。また、図16(a)に示したように、TFT基板101の誘電体基板1の外側に直接、抵抗膜68を設けた方が、図16(b)に示したように、接着層67を介して抵抗膜68を誘電体基板1の外側に設けるよりも、エネルギー効率が高く、かつ、温度の制御性も高いので好ましい。
 抵抗膜68は、例えば、図13(a)に示すTFT基板104に対して、誘電体基板1のほぼ全面に設けてもよい。内部ヒーター構造について上述したように、抵抗膜68は、開口部68a、68bおよび68cを有することが好ましい。
 保護層69aおよび69bは、抵抗膜68を覆うように全面に形成してもよい。上述したように、保護層69aまたは69bがアンテナ特性に悪影響を及ぼす場合には、抵抗膜68の開口部68a、68bおよび68cに対応する開口部を設けてもよい。この場合、保護層69aまたは69bの開口部は、抵抗膜68の開口部68a、68bおよび68cの内側に形成される。
 ヒーター用抵抗膜68からの電界の影響をさらに低減するために、シールド導電層を形成してもよい。シールド導電層は、例えば、抵抗膜68の誘電体基板1側に絶縁膜を介して形成される。シールド導電層は、誘電体基板1のほぼ全面に形成される。シールド導電層には、抵抗膜68のように開口部68a、68bを設ける必要はないが、開口部68cを設けることが好ましい。シールド導電層は、例えば、アルミニウム層で形成され、接地電位とされる。また、液晶層を均一に加熱できるように、抵抗膜の抵抗値に分布を持たせることが好ましい。これらも内部ヒーター構造について上述した通りである。
 抵抗膜は、送受信領域R1の液晶層LCを加熱できればよいので、例示したように、送受信領域R1に対応する領域に抵抗膜を設ければよいが、これに限られない。例えば、図2に示したように、TFT基板101が、送受信領域R1を含む矩形の領域を画定することができるような外形を有している場合には、送受信領域R1を含む矩形の領域に対応する領域に抵抗膜を設けてもよい。勿論、抵抗膜の外形は、矩形に限られず、送受信領域R1を含む、任意の形状であってよい。
 上記の例では、TFT基板101の外側に抵抗膜を配置したが、スロット基板201の外側(液晶層LCとは反対側)に、抵抗膜を配置してもよい。この場合にも、図16(a)の液晶パネル100Paと同様に、誘電体基板51に直接、抵抗膜を形成してもよいし、図16(b)の液晶パネル100Pbと同様に、接着層を介して、保護層(高分子フィルムまたはガラス板)に形成された抵抗膜を誘電体基板51に固定してもよい。あるいは、接着層を省略して、抵抗膜が形成された保護層(すなわち、保護層と抵抗膜とが一体に形成された部材)を抵抗膜が誘電体基板51に接触するように配置してもよい。例えば、抵抗膜が形成された高分子フィルムを単純に置くだけでは、接触熱抵抗が高くなるおそれがあるので、押し当てることによって接触熱抵抗を低下させることが好ましい。このような構成を採用すると、抵抗膜および保護層(高分子フィルムまたはガラス板)が一体として形成された部材を取り外し可能にできる。なお、抵抗膜(および保護層)がパターニングされている場合には、アンテナの性能が低下しないように、スロット基板に対する位置がずれない程度に固定することが好ましい。
 スロット基板201の外側に抵抗膜を配置する場合には、抵抗膜のスロット57に対応する位置に開口部を設けることが好ましい。また、抵抗膜はマイクロ波を十分に透過できる厚さであることが好ましい。
 ここでは、ヒーター部として抵抗膜を用いた例を説明したが、ヒーター部として、この他に、例えば、ニクロム線(例えば巻線)、赤外線ヒーター部などを用いることができる。このような場合にも、アンテナの性能を低下させないように、ヒーター部を配置することが好ましい。
 このような外部ヒーター構造は、例えば、走査アンテナの温度を検出して、予め設定された温度を下回ったときに自動的に動作するようにしてもよい。もちろん、使用者の操作に呼応して動作するようにしてもよい。
 外部ヒーター構造を自動的に動作させるための温度制御装置として、例えば、公知の種々のサーモスタットを用いることができる。例えば、抵抗膜に接続された2つの端子の一方と電源との間に、バイメタルを用いたサーモスタットを接続すればよい。もちろん、温度検出器を用いて、予め設定した温度を下回らないように、外部ヒーター構造に電源から電流を供給するような温度制御装置を用いてもよい。
 <駆動方法>
 本発明の実施形態による走査アンテナが有するアンテナ単位のアレイは、LCDパネルと類似した構造を有しているので、LCDパネルと同様に線順次駆動を行う。しかしながら、従来のLCDパネルの駆動方法を適用すると、以下の問題が発生する恐れがある。図17に示す、走査アンテナの1つのアンテナ単位の等価回路図を参照しつつ、走査アンテナに発生し得る問題点を説明する。
 まず、上述したように、マイクロ波領域の誘電異方性ΔεM(可視光に対する複屈折率Δn)が大きい液晶材料の比抵抗は低いので、LCDパネルの駆動方法をそのまま適用すると、液晶層に印加される電圧を十分に保持できない。そうすると、液晶層に印加される実効電圧が低下し、液晶容量の静電容量値が目標値に到達しない。
 このように液晶層に印加された電圧が所定の値からずれると、アンテナのゲインが最大となる方向が所望する方向からずれることになる。そうすると、例えば、通信衛星を正確に追尾できないことになる。これを防止するために、液晶容量Clcと電気的に並列に補助容量CSを設け、補助容量CSの容量値C-Ccsを十分に大きくする。補助容量CSの容量値C-Ccsは、液晶容量Clcの電圧保持率が例えば少なくとも30%、好ましくは55%以上となるように適宜設定することが好ましい。補助容量CSの容量値C-Ccsは、電極CSE1および電極CSE2の面積および電極CSE1と電極CSE2との間の誘電体層の厚さおよび誘電率に依存する。典型的には、電極CSE1にはパッチ電極15と同じ電圧が供給され、電極CSE2にはスロット電極55と同じ電圧が供給される。
 また、比抵抗が低い液晶材料を用いると、界面分極および/または配向分極による電圧低下も起こる。これらの分極による電圧低下を防止するために、電圧降下分を見込んだ十分に高い電圧を印加することが考えられる。しかしながら、比抵抗が低い液晶層に高い電圧を印加すると、動的散乱効果(DS効果)が起こる恐れがある。DS効果は、液晶層中のイオン性不純物の対流に起因し、液晶層の誘電率εMは平均値((εM∥+2εM⊥)/3)に近づく。また、液晶層の誘電率εMを多段階(多階調)で制御するためには、常に十分に高い電圧を印加することもできない。
 上記のDS効果および/または分極による電圧降下を抑制するためには、液晶層に印加する電圧の極性反転周期を十分に短くすればよい。よく知られているように、印加電圧の極性反転周期を短くするとDS効果が起こるしきい値電圧が高くなる。したがって、液晶層に印加する電圧(絶対値)の最大値が、DS効果が起こるしきい値電圧未満となるように、極性反転周波数を決めればよい。極性反転周波数が300Hz以上であれば、例えば比抵抗が1×1010Ω・cm、誘電異方性Δε(@1kHz)が-0.6程度の液晶層に絶対値が10Vの電圧を印加しても、良好な動作を確保することができる。また、極性反転周波数(典型的にはフレーム周波数の2倍と同じ)が300Hz以上であれば、上記の分極に起因する電圧降下も抑制される。極性反転周期の上限は、消費電力などの観点から約5kHz以下であることが好ましい。
 液晶層に印加する電圧の極性反転周波数は、当然に液晶材料(特に比抵抗)に依存する。したがって、液晶材料によっては300Hz未満の極性反転周期で電圧を印加しても上記の問題が生じない。ただし、本発明の実施形態による走査アンテナに用いられる液晶材料はLCDに用いられている液晶材料よりも比抵抗が小さいので、概ね60Hz以上で駆動することが好ましい。
 上述したように液晶材料の粘度は温度に依存するので、液晶層の温度は適宜制御されることが好ましい。ここで述べた液晶材料の物性および駆動条件は、液晶層の動作温度における値である。逆に言うと、上記の条件で駆動できるように、液晶層の温度を制御することが好ましい。
 図18(a)~(g)を参照して、走査アンテナの駆動に用いられる信号の波形の例を説明する。なお、図18(d)に、比較のために、LCDパネルのソースバスラインに供給される表示信号Vs(LCD)の波形を示している。
 図18(a)はゲートバスラインG-L1に供給される走査信号Vgの波形、図18(b)はゲートバスラインG-L2に供給される走査信号Vgの波形、図18(c)はゲートバスラインG-L3に供給される走査信号Vgの波形を示し、図18(e)はソースバスラインに供給されるデータ信号Vdaの波形を示し、図18(f)はスロット基板のスロット電極(スロット電極)に供給されるスロット電圧Vidcの波形を示し、図18(g)はアンテナ単位の液晶層に印加される電圧の波形を示す。
 図18(a)~(c)に示す様に、ゲートバスラインに供給される走査信号Vgの電圧が、順次、ローレベル(VgL)からハイレベル(VgH)に切替わる。VgLおよびVgHは、TFTの特性に応じて適宜設定され得る。例えば、VgL=-5V~0V、Vgh=+20Vである。また、VgL=-20V、Vgh=+20Vとしてもよい。あるゲートバスラインの走査信号Vgの電圧がローレベル(VgL)からハイレベル(VgH)に切替わる時刻から、その次のゲートバスラインの電圧がVgLからVgHに切替わる時刻までの期間を1水平走査期間(1H)ということにする。また、各ゲートバスラインの電圧がハイレベル(VgH)になっている期間を選択期間PSという。この選択期間PSにおいて、各ゲートバスラインに接続されたTFTがオン状態となり、ソースバスラインに供給されているデータ信号Vdaのその時の電圧が、対応するパッチ電極に供給される。データ信号Vdaは例えば-15V~+15V(絶対値が15V)であり、例えば、12階調、好ましくは16階調に対応する絶対値の異なるデータ信号Vdaを用いる。
 ここでは、全てのアンテナ単位にある中間電圧を印加している場合を例示する。すなわち、データ信号Vdaの電圧は、全てのアンテナ単位(m本のゲートバスラインに接続されているとする。)に対して一定であるとする。これはLCDパネルにおいて全面である中間調を表示している場合に対応する。このとき、LCDパネルでは、ドット反転駆動が行われる。すなわち、各フレームにおいて、互いに隣接する画素(ドット)の極性が互いに逆になるように、表示信号電圧が供給される。
 図18(d)はドット反転駆動を行っているLCDパネルの表示信号の波形を示している。図18(d)に示したように、1H毎にVs(LCD)の極性が反転している。この波形を有するVs(LCD)が供給されているソースバスラインに隣接するソースバスラインに供給されるVs(LCD)の極性は、図18(d)に示すVs(LCD)の極性と逆になっている。また、全ての画素に供給される表示信号の極性は、フレーム毎に反転する。LCDパネルでは、正極性と負極性とで、液晶層に印加される実効電圧の大きさを完全に一致させることが難しく、かつ、実効電圧の差が輝度の差となり、フリッカーとして観察される。このフリッカーを観察され難くするために、各フレームにおいて極性の異なる電圧が印加される画素(ドット)を空間的に分散させている。典型的には、ドット反転駆動を行うことによって、極性が異なる画素(ドット)を市松模様に配列させる。
 これに対して、走査アンテナにおいては、フリッカー自体は問題とならない。すなわち、液晶容量の静電容量値が所望の値でありさえすればよく、各フレームにおける極性の空間的な分布は問題とならない。したがって、低消費電力等の観点から、ソースバスラインから供給されるデータ信号Vdaの極性反転の回数を少なくする、すなわち、極性反転の周期を長くすることが好ましい。例えば、図18(e)に示す様に、極性反転の周期を10H(5H毎に極性反転)にすればよい。もちろん、各ソースバスラインに接続されているアンテナ単位の数(典型的には、ゲートバスラインの本数に等しい。)をm個とすると、データ信号Vdaの極性反転の周期を2m・H(m・H毎に極性反転)としてもよい。データ信号Vdaの極性反転の周期は、2フレーム(1フレーム毎に極性反転)と等しくてもよい。
 また、全てのソースバスラインから供給するデータ信号Vdaの極性を同じにしてもよい。したがって、例えば、あるフレームでは、全てのソースバスラインから正極性のデータ信号Vdaを供給し、次にフレームでは、全てのソースバスラインから負極性のデータ信号Vdaを供給してもよい。
 あるいは、互いに隣接するソースバスラインから供給するデータ信号Vdaの極性を互いに逆極性にしてもよい。例えば、あるフレームでは、奇数列のソースバスラインからは正極性のデータ信号Vdaを供給し、偶数列のソースバスラインからは負極性のデータ信号Vdaを供給する。そして、次のフレームでは、奇数列のソースバスラインからは負極性のデータ信号Vdaを供給し、偶数列のソースバスラインからは正極性のデータ信号Vdaを供給する。このような駆動方法は、LCDパネルでは、ソースライン反転駆動と呼ばれる。隣接するソースバスラインから供給するデータ信号Vdaを逆極性にすると、フレーム間で供給するデータ信号Vdaの極性を反転させる前に、隣接するソースバスラインを互いに接続する(ショートさせる)ことによって、液晶容量に充電された電荷を隣接する列間でキャンセルさせることができる。したがって、各フレームにおいてソースバスラインから供給する電荷の量を少なくできるという利点が得られる。
 スロット電極の電圧Vidcは図18(f)に示す様に、例えば、DC電圧であり、典型的にはグランド電位である。アンテナ単位の容量(液晶容量および補助容量)の容量値は、LCDパネルの画素容量の容量値よりも大きい(例えば、20型程度のLCDパネルと比較して約30倍)ので、TFTの寄生容量に起因する引込電圧の影響がなく、スロット電極の電圧Vidcをグランド電位として、データ信号Vdaをグランド電位を基準に正負対称な電圧としても、パッチ電極に供給される電圧は正負対称な電圧となる。LCDパネルにおいては、TFTの引込電圧を考慮して、対向電極の電圧(共通電圧)を調整することによって、画素電極に正負対称な電圧が印加されるようにしているが、走査アンテナのスロット電圧についてはその必要がなく、グランド電位であってよい。また、図18に図示しないが、CSバスラインには、スロット電圧Vidcと同じ電圧が供給される。
 アンテナ単位の液晶容量に印加される電圧は、スロット電極の電圧Vidc(図18(f))に対するパッチ電極の電圧(すなわち、図18(e)に示したデータ信号Vdaの電圧)なので、スロット電圧Vidcがグランド電位のとき、図18(g)に示す様に、図18(e)に示したデータ信号Vdaの波形と一致する。
 走査アンテナの駆動に用いられる信号の波形は、上記の例に限られない。例えば、図19および図20を参照して以下に説明するように、スロット電極の電圧として振動波形を有するViacを用いてもよい。
 例えば、図19(a)~(e)に例示する様な信号を用いることができる。図19では、ゲートバスラインに供給される走査信号Vgの波形を省略しているが、ここでも、図18(a)~(c)を参照して説明した走査信号Vgを用いる。
 図19(a)に示す様に、図18(e)に示したのと同様に、データ信号Vdaの波形が10H周期(5H毎)で極性反転している場合を例示する。ここでは、データ信号Vdaとして、振幅が最大値|Vdamax|の場合を示す。上述したように、データ信号Vdaの波形は、2フレーム周期(1フレーム毎)で極性反転させてもよい。
 ここで、スロット電極の電圧Viacは、図19(c)に示す様に、データ信号Vda(ON)と極性が逆で、振動の周期は同じ、振動電圧とする。スロット電極の電圧Viacの振幅は、データ信号Vdaの振幅の最大値|Vdamax|と等しい。すなわち、スロット電圧Viacは、データ信号Vda(ON)と極性反転の周期は同じで、極性が逆(位相が180°異なる)で、-Vdamaxと+Vdamaxとの間を振動する電圧とする。
 アンテナ単位の液晶容量に印加される電圧Vlcは、スロット電極の電圧Viac(図19(c))に対するパッチ電極の電圧(すなわち、図19(a)に示したデータ信号Vda(ON)の電圧)なので、データ信号Vdaの振幅が±Vdamaxで振動しているとき、液晶容量に印加される電圧は、図19(d)に示す様に、Vdamaxの2倍の振幅で振動する波形となる。したがって、液晶容量に印加される電圧Vlcの最大振幅を±Vdamaxとするために必要なデータ信号Vdaの最大振幅は、±Vdamax/2となる。
 このようなスロット電圧Viacを用いることによって、データ信号Vdaの最大振幅を半分にできるので、データ信号Vdaを出力するドライバ回路として、例えば、耐圧が20V以下の汎用のドライバICを用いることができるという利点が得られる。
 なお、図19(e)に示す様に、アンテナ単位の液晶容量に印加される電圧Vlc(OFF)をゼロとするとために、図19(b)に示す様に、データ信号Vda(OFF)をスロット電圧Viacと同じ波形にすればよい。
 例えば、液晶容量に印加される電圧Vlcの最大振幅を±15Vとする場合を考える。スロット電圧として、図18(f)に示したVidcを用い、Vidc=0Vとすると、図18(e)に示したVdaの最大振幅は、±15Vとなる。これに対して、スロット電圧として、図19(c)に示したViacを用い、Viacの最大振幅を±7.5Vとすると、図19(a)に示したVda(ON)の最大振幅は、±7.5Vとなる。
 液晶容量に印加される電圧Vlcを0Vとする場合、図18(e)に示したVdaを0Vとすればよく、図19(b)に示したVda(OFF)の最大振幅は±7.5Vとすればよい。
 図19(c)に示したViacを用いる場合は、液晶容量に印加される電圧Vlcの振幅は、Vdaの振幅とは異なるので、適宜変換する必要がある。
 図20(a)~(e)に例示する様な信号を用いることもできる。図20(a)~(e)に示す信号は、図19(a)~(e)に示した信号と同様に、スロット電極の電圧Viacを図20(c)に示す様に、データ信号Vda(ON)と振動の位相が180°ずれた振動電圧とする。ただし、図20(a)~(c)にそれぞれ示す様に、データ信号Vda(ON)、Vda(OFF)およびスロット電圧Viacをいずれも0Vと正の電圧との間で振動する電圧としている。スロット電極の電圧Viacの振幅は、データ信号Vdaの振幅の最大値|Vdamax|と等しい。
 このような信号を用いると、駆動回路は正の電圧だけを出力すればよく、低コスト化に寄与する。このように0Vと正の電圧との間で振動する電圧を用いても、図20(d)に示すように、液晶容量に印加される電圧Vlc(ON)は、極性反転する。図20(d)に示す電圧波形において、+(正)は、パッチ電極の電圧がスロット電圧よりも高いことを示し、-(負)は、パッチ電極の電圧がスロット電圧よりも低いことを示している。すなわち、液晶層に印加される電界の向き(極性)は、他の例と同様に反転している。液晶容量に印加される電圧Vlc(ON)の振幅はVdamaxである。
 なお、図20(e)に示す様に、アンテナ単位の液晶容量に印加される電圧Vlc(OFF)をゼロとするとために、図20(b)に示す様に、データ信号Vda(OFF)をスロット電圧Viacと同じ波形にすればよい。
 図19および図20を参照して説明したスロット電極の電圧Viacを振動させる(反転させる)駆動方法は、LCDパネルの駆動方法でいうと、対向電圧を反転させる駆動方法に対応する(「コモン反転駆動」といわれることがある。)。LCDパネルでは、フリッカーを十分に抑制できないことから、コモン反転駆動は採用されていない。これに対し、走査アンテナでは、フリッカーは問題とならないので、スロット電圧を反転させることができる。振動(反転)は、例えば、フレーム毎に行われる(図19および図20における5Hを1V(垂直走査期間またはフレーム)とする)。
 上記の説明では、スロット電極の電圧Viacは1つの電圧が印加される例、すなわち、全てのパッチ電極に対して共通のスロット電極が設けられている例を説明したが、スロット電極を、パッチ電極の1行、または、2以上の行に対応して分割してもよい。ここで、行とは、1つのゲートバスラインにTFTを介して接続されたパッチ電極の集合を指す。このようにスロット電極を複数の行部分に分割すれば、スロット電極の各部分の電圧の極性を互いに独立にできる。例えば、任意のフレームにおいて、パッチ電極に印加される電圧の極性を、隣接するゲートバスラインに接続されたパッチ電極間で互いに逆にできる。このように、パッチ電極の1行毎に極性を反転させる行反転(1H反転)だけでなく、2以上の行毎に極性を反転させるm行反転(mH反転)を行うことができる。もちろん、行反転とフレーム反転とは組合せられる。
 駆動の単純さの観点からは、任意のフレームにおいて、パッチ電極に印加される電圧の極性を全て同じにし、フレーム毎に極性が反転する駆動が好ましい。
 <アンテナ単位の配列、ゲートバスライン、ソースバスラインの接続の例>
 本発明の実施形態の走査アンテナにおいて、アンテナ単位は例えば、同心円状に配列される。
 例えば、m個の同心円に配列されている場合、ゲートバスラインは例えば、各円に対して1本ずつ設けられ、合計m本のゲートバスラインが設けられる。送受信領域R1の外径を、例えば800mmとすると、mは例えば、200である。最も内側のゲートバスラインを1番目とすると、1番目のゲートバスラインには、n個(例えば30個)のアンテナ単位が接続され、m番目のゲートバスラインにはnx個(例えば620個)のアンテナ単位が接続されている。
 このような配列では、各ゲートバスラインに接続されているアンテナ単位の数が異なる。また、最も外側の円を構成するnx個のアンテナ単位に接続されているnx本のソースバスラインのうち、最も内側の円を構成するアンテナ単位にも接続されているn本のソースバスラインには、m個のアンテナ単位が接続されているが、その他のソースバスラインに接続されているアンテナ単位の数はmよりも小さい。
 このように、走査アンテナにおけるアンテナ単位の配列は、LCDパネルにおける画素(ドット)の配列とは異なり、ゲートバスラインおよび/またはソースバスラインによって、接続されているアンテナ単位の数が異なる。したがって、全てのアンテナ単位の容量(液晶容量+補助容量)を同じにすると、ゲートバスラインおよび/またはソースバスラインによって、接続されている電気的な負荷が異なることになる。そうすると、アンテナ単位への電圧の書き込みにばらつきが生じるという問題がある。
 そこで、これを防止するために、例えば、補助容量の容量値を調整することによって、あるいは、ゲートバスラインおよび/またはソースバスラインに接続するアンテナ単位の数を調整することによって、各ゲートバスラインおよび各ソースバスラインに接続されている電気的な負荷を略同一にすることが好ましい。
 (第4の実施形態)
 本実施形態の走査アンテナに用いられるTFT基板は、非送受信領域にソース-ゲート接続部を有する。ソース-ゲート接続部は、各ソースバスラインをゲートメタル層内に形成された接続配線(「ソース下部接続配線」ということがある。)に電気的に接続する。
 以下、図21~図23を参照しながら、本実施形態のTFT基板105を説明する。
 図21(a)~(c)は、本実施形態のTFT基板105を例示する模式的な平面図である。
 TFT基板105は、複数のアンテナ単位領域Uが配列された送受信領域R1と、端子部などが設けられた非送受信領域R2とを有している。非送受信領域R2は、送受信領域R1を囲むように設けられたシール領域Rsを含んでいる。シール領域Rsは、例えば、端子部が配置される端子部領域と送受信領域R1との間に位置している。
 図21(a)は、送受信領域R1のアンテナ単位領域Uを示し、図21(b)は、非送受信領域R2に設けられたトランスファー端子部PT、ゲート端子部GTおよびCS端子部CTを示し、図21(c)は、非送受信領域R2に設けられたソース-ゲート接続部SGおよびソース端子部STを示している。トランスファー端子部(トランスファー部ともいう)PTは、シール領域Rsに位置する第1トランスファー端子部PT1と、シール領域Rsの外側(液晶層がない側)に設けられた第2トランスファー端子部PT2とを含む。この例では、第1トランスファー端子部PT1は、シール領域Rsに沿って、送受信領域R1を包囲するように延びている。
 一般に、ゲート端子部GTおよびソース端子部STはそれぞれゲートバスライン毎およびソースバスライン毎に設けられる。ソース-ゲート接続部SGは、一般に各ソースバスラインに対応して設けられる。図21(b)には、ゲート端子部GTと並べて、CS端子部CTおよび第2トランスファー端子部PT2を図示しているが、CS端子部CTおよび第2トランスファー端子部PT2の個数および配置は、それぞれゲート端子部GTとは独立に設定される。通常、CS端子部CTおよび第2トランスファー端子部PT2の個数は、ゲート端子部GTの個数より少なく、CS電極およびスロット電極の電圧の均一性を考慮して適宜設定される。また、第2トランスファー端子部PT2は、第1トランスファー端子部PT1が形成されている場合には省略され得る。
 各CS端子部CTは、例えば、各CSバスラインに対応して設けられる。各CS端子部CTは、複数のCSバスラインに対応して設けられていてもよい。例えば、各CSバスラインにスロット電圧と同じ電圧が供給される場合、TFT基板105は、CS端子部CTを少なくとも1つ有すればよい。ただし、配線抵抗を下げるためには、TFT基板105は複数のCS端子部CTを有することが好ましい。なお、スロット電圧は、例えばグランド電位である。また、CSバスラインにスロット電圧と同じ電圧が供給される場合、CS端子部CTまたは第2トランスファー端子部PT2のいずれかは省略され得る。
 図22(a)~(d)および図23(a)~(c)は、それぞれ、TFT基板105の模式的な断面図である。図22(a)は、図21(a)中のA-A’線に沿ったアンテナ単位領域Uの断面を示し、図22(b)は、図21(b)中のB-B’線に沿った第1トランスファー端子部PT1の断面を示し、図22(c)は、図21(c)中のC-C’線に沿ったソース-ゲート接続部SGの断面を示し、図22(d)は、図21(c)中のD-D’線に沿ったソース端子部STの断面を示し、図23(a)は、図21(b)中のE-E’線に沿った第2トランスファー端子部PT2の断面を示し、図23(b)は、図21(b)中のF-F’線に沿った第1トランスファー端子部PT1の断面を示し、図23(c)は、図21(c)中のG-G’線に沿ったソース-ゲート接続部SGおよびソース端子部STの断面を示している。
 ・アンテナ単位領域U
 図21(a)および図22(a)に示すように、TFT基板105における各アンテナ単位領域Uは、TFT10と、TFT10のドレイン電極7Dに電気的に接続されたパッチ電極15とを有する。
 TFT基板105は、図21~図23に示すように、誘電体基板1に支持されたゲートメタル層3と、ゲートメタル層3上に形成されたゲート絶縁層4と、ゲート絶縁層4上に形成されたソースメタル層7と、ソースメタル層7上に形成された第1絶縁層11と、第1絶縁層11上に形成されたパッチメタル層15lと、パッチメタル層15l上に形成された第2絶縁層17と、第2絶縁層17上に形成された上部導電層19とを有する。TFT基板105は、第1絶縁層11とパッチメタル層15lとの間に形成された下部導電層13をさらに有する。
 TFT10は、ゲート電極3Gと、島状の半導体層5と、コンタクト層6Sおよび6Dと、ゲート電極3Gと半導体層5との間に配置されたゲート絶縁層4と、ソース電極7Sおよびドレイン電極7Dとを備える。各TFT10のゲート電極3GはゲートバスラインGLに接続され、ソース電極7SはソースバスラインSLに接続されている。TFT10の構成は、図3等を参照しながら前述した構成と同様である。
 TFT基板105のアンテナ単位領域Uにおける構造を具体的に説明する。
 ゲートメタル層3は、TFT10のゲート電極3Gと、ゲートバスラインGLとを含む。
 ゲート絶縁層4は、ゲート電極3GおよびゲートバスラインGLを覆うように形成されている。
 ソースメタル層7は、TFT10のソース電極7Sおよびドレイン電極7Dと、ソースバスラインSLとを含む。
 第1絶縁層11は、TFT10を覆うように形成されている。第1絶縁層11は、ドレイン電極7Dまたはドレイン電極7Dから延設された部分に達する開口部11xを有する。
 下部導電層13は、第1絶縁層11上および開口部11x内に形成された接続部13xを含む。接続部13xは、開口部11x内でドレイン電極7Dまたはドレイン電極7Dから延設された部分と接続されている。例えばここでは、接続部13xは、開口部11x内でドレイン電極7Dから延設された部分と接触している。
 パッチメタル層15lは、パッチ電極15と、接続部15xとを含む。接続部15xは、接続部13x上に形成され、接続部13xと電気的に接続されている。例えばここでは、接続部15xは、接続部13xと直接接触するように形成されている。この例では、パッチ電極15とドレイン電極7Dとは、接続部13xおよび接続部15xを介して電気的に接続されている。
 第2絶縁層17は、パッチ電極15および接続部15xを覆うように形成されている。
 この例では、アンテナ単位領域Uは、上部導電層19に含まれる導電部を有しない。
 下部導電層13は、例えば酸化物導電層(例えばITO層)を含む。
 パッチメタル層15lは、低抵抗金属層と、低抵抗金属層の下に高融点金属含有層とを有する積層構造を有する。パッチメタル層15lは、低抵抗金属層の上に高融点金属含有層をさらに有していてもよい。「高融点金属含有層」は、チタン(Ti)、タングステン(W)、モリブデン(Mo)、タンタル(Ta)およびニオブ(Nb)からなる群から選択される少なくとも1つの元素を含む層である。「高融点金属含有層」は積層構造であってもよい。例えば、高融点金属含有層は、Ti、W、Mo、Ta、Nb、これらを含む合金、およびこれらの窒化物、ならびに前記金属または合金と前記窒化物との固溶体のいずれかで形成された層を指す。「低抵抗金属層」は、銅(Cu)、アルミニウム(Al)、銀(Ag)および金(Au)からなる群から選択される少なくとも1つの元素を含む層である。「低抵抗金属層」は、積層構造であってもよい。パッチメタル層15lの低抵抗金属層を「主層」と呼ぶことがあり、低抵抗金属層の下および上の高融点金属含有層を、それぞれ「下層」および「上層」と呼ぶことがある。
 例えば、パッチメタル層15lは、Ti層(厚さ:例えば20nm)およびCu層(厚さ:例えば500nm)をこの順で含む積層構造(Cu/Ti)を有する。あるいは、パッチメタル層15lは、MoN層(厚さ:例えば50nm)、Al層(厚さ:例えば1000nm)およびMoN層(厚さ:例えば50nm)をこの順で積層した積層構造(MoN/Al/MoN)を有していてもよい。
 各アンテナ単位領域は、液晶容量と電気的に並列に接続された補助容量を有していてもよい。この例では、補助容量は、ドレイン電極7Dと電気的に接続された上部補助容量電極7Cと、ゲート絶縁層4と、ゲート絶縁層4を介して上部補助容量電極7Cと対向する下部補助容量電極3Cとによって構成される。下部補助容量電極3Cはゲートメタル層3に含まれており、上部補助容量電極7Cはソースメタル層7に含まれている。ゲートメタル層3は、下部補助容量電極3Cに接続されたCSバスライン(補助容量線)CLをさらに含む。CSバスラインCLは、例えば、ゲートバスラインGLと略平行に延びている。この例では、下部補助容量電極3Cは、CSバスラインCLと一体的に形成されている。下部補助容量電極3Cの幅は、CSバスラインCLの幅よりも大きくてもよい。また、この例では、上部補助容量電極7Cは、ドレイン電極7Dから延設されている。上部補助容量電極7Cの幅は、ドレイン電極7Dから延設された部分のうち上部補助容量電極7C以外の部分の幅よりも大きくてもよい。なお、補助容量とパッチ電極15との配置関係は図示する例に限定されない。
 ・ソース-ゲート接続部SG
 TFT基板105は、図21(c)に示すように、非送受信領域R2にソース-ゲート接続部SGを有する。ソース-ゲート接続部SGは、一般に、ソースバスラインSL毎に設けられる。ソース-ゲート接続部SGは、各ソースバスラインSLをゲートメタル層3内に形成された接続配線(「ソース下部接続配線」ということがある。)に電気的に接続する。
 図21(c)、図22(c)および図23(c)に示すように、ソース-ゲート接続部SGは、ソース下部接続配線3sgと、ゲート絶縁層4に形成された開口部4sg1と、ソースバスライン接続部7sgと、第1絶縁層11に形成された開口部11sg1および開口部11sg2と、ソースバスライン上部接続部13sgとを有する。
 ソース下部接続配線3sgは、ゲートメタル層3に含まれ、ゲートバスラインGLと電気的に分離されている。
 ゲート絶縁層4に形成された開口部4sg1は、ソース下部接続配線3sgに達している。
 ソースバスライン接続部7sgは、ソースメタル層7に含まれ、ソースバスラインSLに電気的に接続されている。この例では、ソースバスライン接続部7sgは、ソースバスラインSLから延設され、ソースバスラインSLと一体的に形成されている。ソースバスライン接続部7sgの幅は、ソースバスラインSLの幅よりも大きくてもよい。
 第1絶縁層11に形成された開口部11sg1は、誘電体基板1の法線方向から見たとき、ゲート絶縁層4に形成された開口部4sg1に重なっている。ゲート絶縁層4に形成された開口部4sg1および第1絶縁層11に形成された開口部11sg1は、コンタクトホールCH_sgx1を構成する。
 第1絶縁層11に形成された開口部11sg2は、ソースバスライン接続部7sgに達している。開口部11sg2をコンタクトホールCH_sgx2ということがある。
 ソースバスライン上部接続部13sg(単に「上部接続部13sg」ということがある。)は、下部導電層13に含まれる。上部接続部13sgは、第1絶縁層11上、コンタクトホールCH_sgx1内、およびコンタクトホールCH_sgx2内に形成され、コンタクトホールCH_sgx1内でソース下部接続配線3sgに接続されており、コンタクトホールCH_sgx2内でソースバスライン接続部7sgに接続されている。例えばここでは、上部接続部13sgは、ゲート絶縁層4に形成された開口部4sg1内でソース下部接続配線3sgと接触しており、第1絶縁層11に形成された開口部11sg2内でソースバスライン接続部7sgと接触している。
 ソース下部接続配線3sgの内、開口部4sg1によって露出されている部分は、上部接続部13sgで覆われていることが好ましい。ソースバスライン接続部7sgの内、開口部11sg2によって露出されている部分は、上部接続部13sgで覆われていることが好ましい。
 この例では、ソース-ゲート接続部SGは、パッチメタル層15lに含まれる導電部および上部導電層19に含まれる導電部を有しない。
 TFT基板105は、ソース-ゲート接続部SGに上部接続部13sgを有することによって、優れた動作安定性を有する。ソース-ゲート接続部SGが上部接続部13sgを有することによって、パッチメタル層15lを形成するためのパッチ用導電膜をエッチングする工程における、ゲートメタル層3および/またはソースメタル層7へのダメージが軽減される。この効果について説明する。
 上述したように、TFT基板105において、ソース-ゲート接続部SGはパッチメタル層15lに含まれる導電部を有しない。つまり、パッチ用導電膜のパターニング工程において、ソース-ゲート接続部形成領域のパッチ用導電膜は除去される。ソース-ゲート接続部SGが上部接続部13sgを有しない場合、コンタクトホールCH_sgx1内でゲートメタル層3(ソース下部接続配線3sg)が露出されるので、除去されるべきパッチ用導電膜は、コンタクトホールCH_sgx1内に堆積され、ソース下部接続配線3sgに接して形成される。同様に、ソース-ゲート接続部SGが上部接続部13sgを有しない場合、コンタクトホールCH_sgx2内でソースメタル層7(ソースバスライン接続部7sg)が露出されるので、除去されるべきパッチ用導電膜は、コンタクトホールCH_sgx2内に堆積され、ソースバスライン接続部7sgに接して形成される。このような場合、ゲートメタル層3および/またはソースメタル層7がエッチングダメージを受ける可能性がある。パッチ用導電膜をパターニングする工程では、例えばリン酸、硝酸および酢酸を含むエッチング液が用いられる。ソース下部接続配線3sgおよび/またはソースバスライン接続部7sgがエッチングダメージを受けると、ソース-ゲート接続部SGにおいてコンタクト不良が生じる可能性がある。
 TFT基板105のソース-ゲート接続部SGは、コンタクトホールCH_sgx1内およびコンタクトホールCH_sgx2内に形成された上部接続部13sgを有する。従って、パッチ用導電膜のパターニング工程における、エッチングによるソース下部接続配線3sgおよび/またはソースバスライン接続部7sgへのダメージが軽減される。従って、TFT基板105は動作安定性に優れている。
 ゲートメタル層3および/またはソースメタル層7へのエッチングダメージを効果的に軽減する観点からは、ソース下部接続配線3sgの内、コンタクトホールCH_sgx1によって露出されている部分は、上部接続部13sgで覆われており、ソースバスライン接続部7sgの内、開口部11sg2によって露出されている部分は、上部接続部13sgで覆われていることが好ましい。
 走査アンテナに用いられるTFT基板では、比較的厚い導電膜(パッチ用導電膜)を用いてパッチ電極が形成されることがある。この場合、パッチ用導電膜のエッチング時間およびオーバーエッチング時間が、他の層のエッチング工程よりも長くなり得る。このとき、コンタクトホールCH_sgx1内およびコンタクトホールCH_sgx2内で、ゲートメタル層3(ソース下部接続配線3sg)およびソースメタル層7(ソースバスライン接続部7sg)が露出されていると、これらのメタル層が受けるエッチングダメージが大きくなる。このように、比較的厚いパッチメタル層を有するTFT基板においては、ソース-ゲート接続部SGが上部接続部13sgを有することによって、ゲートメタル層3および/またはソースメタル層7へのエッチングダメージが軽減される効果が特に大きい。
 上部導電層19は、例えば透明導電層(例えばITO層)を含む。上部導電層19は、例えば透明導電層のみから形成されていてもよい。あるいは、上部導電層19は、透明導電層を含む第1導電層と、第1導電層の下に形成された第2導電層とを含んでもよい。第2導電層は、例えば、Ti層、MoNbNi層、MoNb層、MoW層、W層およびTa層からなる群から選択される1つの層または2以上の層の積層から形成されている。
 図示する例では、コンタクトホールCH_sgx2は、コンタクトホールCH_sgx1から離間した位置に形成されている。本実施形態はこれに限られず、コンタクトホールCH_sgx1およびコンタクトホールCH_sgx2は、連続していてもよい(すなわち、単一のコンタクトホールとして形成されていてもよい)。コンタクトホールCH_sgx1およびコンタクトホールCH_sgx2は、単一のコンタクトホールとして同じ工程で形成されてもよい。具体的には、ソース下部接続配線3sgおよびソースバスライン接続部7sgに達する単一のコンタクトホールをゲート絶縁層4および第1絶縁層11に形成し、このコンタクトホール内および第1絶縁層11上に上部接続部13sgを形成してもよい。このとき、上部接続部13sgは、ソース下部接続配線3sgおよびソースバスライン接続部7sgの内、コンタクトホールによって露出されている部分を覆うように形成されることが好ましい。
 また、後述するように、ソース-ゲート接続部SGを設けることによって、ソース端子部STの下部接続部をゲートメタル層3で形成することができる。ゲートメタル層3で形成された下部接続部を有するソース端子部STは、信頼性に優れる。
 ・ソース端子部ST
 TFT基板105は、図21(c)に示すように、非送受信領域R2にソース端子部STを有する。ソース端子部STは、一般に、各ソースバスラインSLに対応して設けられる。ここでは、各ソースバスラインSLに対応して、ソース端子部STおよびソース-ゲート接続部SGが設けられている。
 ソース端子部STは、図21(c)、図22(d)および図23(c)に示すように、ソース-ゲート接続部SGに形成されたソース下部接続配線3sgに接続されたソース端子用下部接続部3sA(単に「下部接続部3sA」ということもある。)と、ゲート絶縁層4に形成された開口部4sと、第1絶縁層11に形成された開口部11sと、第2絶縁層17に形成された開口部17sと、ソース端子用上部接続部19sA(単に「上部接続部19sA」ということもある。)とを有している。
 下部接続部3sAは、ゲートメタル層3に含まれる。下部接続部3sAは、ソース-ゲート接続部SGに形成されているソース下部接続配線3sgと電気的に接続されている。この例では、下部接続部3sAは、ソース下部接続配線3sgから延設され、ソース下部接続配線3sgと一体的に形成されている。
 ゲート絶縁層4に形成された開口部4sは、下部接続部3sAに達している。
 第1絶縁層11に形成された開口部11sは、誘電体基板1の法線方向から見たとき、ゲート絶縁層4に形成された開口部4sに重なっている。
 第2絶縁層17に形成された開口部17sは、誘電体基板1の法線方向から見たとき、第1絶縁層11に形成された開口部11sに重なっている。ゲート絶縁層4に形成された開口部4s、第1絶縁層11に形成された開口部11s、および第2絶縁層17に形成された開口部17sは、コンタクトホールCH_sを構成する。
 上部接続部19sAは、上部導電層19に含まれる。上部接続部19sAは、第2絶縁層17上およびコンタクトホールCH_s内に形成され、コンタクトホールCH_s内で、下部接続部3sAと接続されている。ここでは、上部接続部19sAは、ゲート絶縁層4に形成された開口部4s内で、下部接続部3sAと接触している。
 誘電体基板1の法線方向から見たとき、上部接続部19sAの全ては、下部接続部3sAと重なっていてもよい。
 この例では、ソース端子部STは、ソースメタル層7に含まれる導電部、下部導電層13に含まれる導電部およびパッチメタル層15lに含まれる導電部を含まない。
 ソース端子部STは、ゲートメタル層3に含まれる下部接続部3sAを有するので、優れた信頼性を有する。
 端子部、特にシール領域Rsよりも外側(液晶層と反対側)に設けられた端子部には、大気中の水分(不純物を含み得る。)によって腐食が生じることがある。大気中の水分は、下部接続部に達するコンタクトホールから侵入し、下部接続部に達し、下部接続部に腐食が起こり得る。腐食の発生を抑制する観点からは、下部接続部に達するコンタクトホールが深いことが好ましい。すなわち、コンタクトホールを構成する開口部が形成されている絶縁層の厚さが大きいことが好ましい。
 また、誘電体基板としてガラス基板を有するTFT基板を作製する工程において、ガラス基板の破片や切り屑(カレット)によって、端子部の下部接続部にキズや断線が生じることがある。例えば、1つのマザー基板から複数のTFT基板が作製される。カレットは、例えば、マザー基板を切断する時、マザー基板にスクライブラインを形成する時、等に生じる。端子部の下部接続部のキズや断線を防ぐ観点からは、下部接続部に達するコンタクトホールが深いことが好ましい。すなわち、コンタクトホールを構成する開口部が形成されている絶縁層の厚さが大きいことが好ましい。
 TFT基板105のソース端子部STにおいて、下部接続部3sAはゲートメタル層3に含まれているので、下部接続部3sAに達するコンタクトホールCH_sは、ゲート絶縁層4に形成された開口部4s、第1絶縁層11に形成された開口部11s、および第2絶縁層17に形成された開口部17sを有する。コンタクトホールCH_sの深さは、ゲート絶縁層4の厚さ、第1絶縁層11の厚さ、および第2絶縁層17の厚さの和である。これに対して、例えば下部接続部がソースメタル層7に含まれている場合、下部接続部に達するコンタクトホールは、第1絶縁層11に形成された開口部および第2絶縁層17に形成された開口部のみを有し、その深さは第1絶縁層11の厚さおよび第2絶縁層17の厚さの和であり、コンタクトホールCH_sの深さよりも小さい。ここで、コンタクトホールの深さおよび絶縁層の厚さは、それぞれ、誘電体基板1の法線方向における深さおよび厚さをいう。他のコンタクトホールおよび絶縁層についても特に断らない限り同様である。このように、TFT基板105のソース端子部STは、下部接続部3sがゲートメタル層3に含まれているので、例えば下部接続部がソースメタル層7に含まれている場合に比べて、優れた信頼性を有する。
 ゲート絶縁層4に形成された開口部4sは、下部接続部3sの一部のみを露出するように形成されている。誘電体基板1の法線方向から見たとき、ゲート絶縁層4に形成された開口部4sは、下部接続部3sの内側にある。従って、開口部4s内の全ての領域は、誘電体基板1上に下部接続部3sおよび上部接続部19sを有する積層構造を有する。ソース端子部STにおいて、下部接続部3sを有しない領域の全ては、ゲート絶縁層4、第1絶縁層11および第2絶縁層17を有する積層構造を有する。これにより、TFT基板105のソース端子部STは優れた信頼性を有する。優れた信頼性を得る観点からは、ゲート絶縁層4の厚さ、第1絶縁層11の厚さおよび第2絶縁層17の厚さの和が大きいことが好ましい。
 下部接続部3sの内、開口部4sによって露出されている部分は、上部接続部19sで覆われている。
 端子部の上部接続部の厚さが大きい(すなわち上部導電層19の厚さが大きい)と、下部接続部に腐食が生じることが抑制される。下部接続部に腐食が生じることを効果的に抑制するために、上述したように、上部導電層19は、透明導電層(例えばITO層)を含む第1導電層と、第1導電層の下に形成され、Ti層、MoNbNi層、MoNb層、MoW層、W層およびTa層からなる群から選択される1つの層または2以上の層の積層から形成されている第2導電層とを含む積層構造を有してもよい。下部接続部に腐食が生じることをより効果的に抑制するために、第2導電層の厚さを例えば100nm超としてもよい。
 ・ゲート端子部GT
 TFT基板105は、図21(b)に示すように、非送受信領域R2にゲート端子部GTを有する。ゲート端子部GTは、図21(b)に示すように、ソース端子部STと同様の構成を有し得る。ゲート端子部GTは、一般に、ゲートバスラインGL毎に設けられる。
 図21(b)に示すように、この例では、ゲート端子部GTは、ゲート端子用下部接続部3gA(単に「下部接続部3gA」ということもある。)と、ゲート絶縁層4に形成された開口部4gと、第1絶縁層11に形成された開口部11gと、第2絶縁層17に形成された開口部17gと、ゲート端子用上部接続部19gA(単に「上部接続部19gA」ということもある。)とを有している。
 下部接続部3gAは、ゲートメタル層3に含まれ、ゲートバスラインGLと電気的に接続されている。この例では、下部接続部3gAは、ゲートバスラインGLから延設され、ゲートバスラインGLと一体的に形成されている。
 ゲート絶縁層4に形成された開口部4gは、下部接続部3gAに達している。
 第1絶縁層11に形成された開口部11gは、誘電体基板1の法線方向から見たとき、ゲート絶縁層4に形成された開口部4gに重なっている。
 第2絶縁層17に形成された開口部17gは、誘電体基板1の法線方向から見たとき、第1絶縁層11に形成された開口部11gに重なっている。ゲート絶縁層4に形成された開口部4g、第1絶縁層11に形成された開口部11g、および第2絶縁層17に形成された開口部17gは、コンタクトホールCH_gを構成する。
 上部接続部19gAは、上部導電層19に含まれる。上部接続部19gAは、第2絶縁層17上およびコンタクトホールCH_g内に形成され、コンタクトホールCH_g内で、下部接続部3gAと接続されている。例えば、上部接続部19gAは、ゲート絶縁層4に形成された開口部4g内で、下部接続部3gAと接触している。
 誘電体基板1の法線方向から見たとき、上部接続部19gAの全ては、下部接続部3gAと重なっていてもよい。
 この例では、ゲート端子部GTは、ソースメタル層7に含まれる導電部、下部導電層13に含まれる導電部およびパッチメタル層15lに含まれる導電部を有しない。
 ゲート端子部GTは、ゲートメタル層3に含まれる下部接続部3gAを有するので、ソース端子部STと同様に、優れた信頼性を有する。
 ・CS端子部CT
 TFT基板105は、図21(b)に示すように、非送受信領域R2にCS端子部CTを有する。CS端子部CTは、ここでは、図21(b)に示すように、ソース端子部STおよびゲート端子部GTと同様の構成を有する。CS端子部CTは、例えば各CSバスラインCLに対応して設けられていてもよい。
 図21(b)に示すように、CS端子部CTは、CS端子用下部接続部3c(単に「下部接続部3c」ということもある。)と、ゲート絶縁層4に形成された開口部4cと、第1絶縁層11に形成された開口部11cと、第2絶縁層17に形成された開口部17cと、CS端子用上部接続部19c(単に「上部接続部19c」ということもある。)とを有している。
 下部接続部3cは、ゲートメタル層3に含まれる。下部接続部3cは、CSバスラインCLと電気的に接続されている。この例では、下部接続部3cは、CSバスラインCLから延設され、CSバスラインCLと一体的に形成されている。
 ゲート絶縁層4に形成された開口部4cは、下部接続部3cに達している。
 第1絶縁層11に形成された開口部11cは、誘電体基板1の法線方向から見たとき、ゲート絶縁層4に形成された開口部4cに重なっている。
 第2絶縁層17に形成された開口部17cは、誘電体基板1の法線方向から見たとき、第1絶縁層11に形成された開口部11cに重なっている。ゲート絶縁層4に形成された開口部4c、第1絶縁層11に形成された開口部11c、および第2絶縁層17に形成された開口部17cは、コンタクトホールCH_cを構成する。
 上部接続部19cは、上部導電層19に含まれる。上部接続部19cは、第2絶縁層17上およびコンタクトホールCH_c内に形成され、コンタクトホールCH_c内で、下部接続部3cと接続されている。例えば、上部接続部19cは、ゲート絶縁層4に形成された開口部4c内で、下部接続部3cと接触している。
 誘電体基板1の法線方向から見たとき、上部接続部19cの全ては、下部接続部3cと重なっていてもよい。
 この例では、CS端子部CTは、ソースメタル層7に含まれる導電部、下部導電層13に含まれる導電部およびパッチメタル層15lに含まれる導電部を有しない。
 CS端子部CTは、ゲートメタル層3に含まれる下部接続部3cを有するので、ソース端子部STと同様に、優れた信頼性を有する。
 ・トランスファー端子部PT
 TFT基板105は、図21(b)に示すように、非送受信領域R2に第1トランスファー端子部PT1を有する。第1トランスファー端子部PT1は、ここでは、シール領域Rs内に設けられている(すなわち、第1トランスファー端子部PT1は、液晶層を包囲するシール部に設けられている)。
 第1トランスファー端子部PT1は、図21(b)および図22(b)に示すように、第1トランスファー端子用下部接続部3px(単に「下部接続部3px」ということもある。)と、ゲート絶縁層4に形成された開口部4pxと、第1絶縁層11に形成された開口部11pxと、第1トランスファー端子用第1導電部13px(単に「第1導電部13px」ということもある。)と、第1トランスファー端子用第2導電部15px(単に「第2導電部15px」ということもある。)と、第2絶縁層17に形成された開口部17pxと、第1トランスファー端子用上部接続部19px(単に「上部接続部19px」ということもある。)とを有している。
 下部接続部3pxは、ゲートメタル層3に含まれる。すなわち、下部接続部3pxは、ゲートバスラインGLと同じ導電膜から形成されている。下部接続部3pxは、ゲートバスラインGLと電気的に分離されている。例えば、CSバスラインCLにスロット電圧と同じ電圧が供給されている場合、下部接続部3pxは、例えばCSバスラインCLと電気的に接続されている。図示するように、下部接続部3pxは、CSバスラインから延設されていてもよい。ただしこの例に限られず、下部接続部3pxは、CSバスラインと電気的に分離されていてもよい。
 ゲート絶縁層4に形成された開口部4pxは、下部接続部3pxに達している。
 第1絶縁層11に形成された開口部11pxは、誘電体基板1の法線方向から見たとき、ゲート絶縁層4に形成された開口部4pxに重なっている。ゲート絶縁層4に形成された開口部4pxおよび第1絶縁層11に形成された開口部11pxは、コンタクトホールCH_pxを構成する。
 第1導電部13pxは、下部導電層13に含まれる。第1導電部13pxは、第1絶縁層11上およびコンタクトホールCH_px内に形成され、コンタクトホールCH_px内で下部接続部3pxと接続されている。ここでは、第1導電部13pxは、開口部4px内で下部接続部3pxと接触している。
 第2導電部15pxは、パッチメタル層15lに含まれる。第2導電部15pxは、第1導電部13px上に形成されている。第2導電部15pxは、第1導電部13pxと電気的に接続されている。例えばここでは、第2導電部15pxは、第1導電部13pxと直接接触している。
 第2絶縁層17に形成された開口部(コンタクトホール)17pxは、第2導電部15pxに達している。
 上部接続部19pxは、上部導電層19に含まれる。上部接続部19pxは、第2絶縁層17上および開口部17px内に形成され、開口部17px内で第2導電部15pxと接続されている。ここでは、上部接続部19pxは、開口部17px内で第2導電部15pxと接触している。上部接続部19pxは、例えば導電性粒子を含むシール材によって、スロット基板側のトランスファー端子用接続部と接続される(図7参照)。
 この例では、第1トランスファー端子部PT1は、ソースメタル層7に含まれる導電部を有しない。
 第1トランスファー端子部PT1は、下部接続部3pxと上部接続部19pxとの間に第1導電部13pxおよび第2導電部15pxを有する。これにより、第1トランスファー端子部PT1は、下部接続部3pxと上部接続部19pxとの間の電気抵抗が低いという利点を有する。
 誘電体基板1の法線方向から見たとき、上部接続部19pxの全ては、第2導電部15pxと重なっていてもよい。
 この例では、下部接続部3pxは、互いに隣接する2つのゲートバスラインGLの間に配置されている。ゲートバスラインGLを挟んで配置された2つの下部接続部3pxは、導電接続部(不図示)を介して電気的に接続されていてもよい。導電接続部は、例えばソースバスラインと同じ導電膜から形成されていてもよい。
 ここでは、複数のコンタクトホールCH_pxが設けられることによって、下部接続部3pxが、第1導電部13pxおよび第2導電部15pxを介して、上部接続部19pxと接続されているが、コンタクトホールCH_pxは、1つの下部接続部3pxに対して1つ以上設けられていればよい。1つの下部接続部3pxに対して1つのコンタクトホールが設けられていてもよい。コンタクトホールの個数や形状は図示する例に限られない。
 ここでは、コンタクトホールCH_pxのそれぞれと重なるように第1導電部13pxが形成されているが、第1導電部13pxの形状はこれに限られない。第1導電部は、複数のコンタクトホールCH_pxと重なるように形成されていてもよい。
 ここでは、上部接続部19pxは、1つの開口部17pxによって第1導電部13pxおよび第2導電部15pxと接続されているが、開口部17pxは、1つの上部接続部19pxに対して1つ以上設けられていればよい。1つの上部接続部19pxに対して複数の開口部が設けられていてもよい。開口部の個数や形状は図示する例に限られない。
 第2トランスファー端子部PT2は、シール領域Rsの外側(送受信領域R1と反対側)に設けられている。第2トランスファー端子部PT2は、図21(b)および図23(a)に示すように、第2トランスファー端子用下部接続部15p2(単に「下部接続部15p2」ということもある。)と、第2絶縁層17に形成された開口部17p2と、第2トランスファー端子用上部接続部19p2(単に「上部接続部19p2」ということもある。)とを有している。
 第2トランスファー端子部PT2は、第1トランスファー端子部PT1の内、下部接続部3px、コンタクトホールCH_px、および第1導電部13pxを有しない部分(図23(b)参照)と同様の断面構造を有している。
 下部接続部15p2は、パッチメタル層15lに含まれる。下部接続部15p2は、ここでは、第1トランスファー端子用第2導電部15pxから延設され、第1トランスファー端子用第2導電部15pxと一体的に形成されている。
 第2絶縁層17に形成された開口部(コンタクトホール)17p2は、下部接続部15p2に達している。
 上部接続部19p2は、上部導電層19に含まれる。上部接続部19p2は、第2絶縁層17上および開口部17p2内に形成され、開口部17p2内で下部接続部15p2と接続されている。ここでは、上部接続部19p2は、開口部17p2内で下部接続部15p2と接触している。
 この例では、第2トランスファー端子部PT2は、ゲートメタル層3に含まれる導電部、ソースメタル層7に含まれる導電部および下部導電層13に含まれる導電部を有しない。
 第2トランスファー端子部PT2においても、上部接続部19p2は、例えば導電性粒子を含むシール材によって、スロット基板側のトランスファー端子用接続部と接続されていてもよい。
 (第5の実施形態)
 本実施形態の走査アンテナに用いられるTFT基板は、第4の実施形態の走査アンテナに用いられるTFT基板よりも動作安定性に優れる。
 以下、図24~図26を参照しながら、本実施形態のTFT基板106を説明する。第4の実施形態のTFT基板105と共通する構成には共通の参照符号を付し、説明を省略する。
 図24(a)~(c)は、TFT基板106の模式的な平面図である。図24(a)は、送受信領域R1のアンテナ単位領域Uを示し、図24(b)は、非送受信領域R2に設けられたトランスファー端子部PT、コモン-CS接続部CC、ゲート端子部GTおよびCS端子部CTを示し、図24(c)は、非送受信領域R2に設けられたソース-ゲート接続部SGおよびソース端子部STを示している。
 図25(a)~(d)および図26(a)~(d)は、それぞれ、TFT基板106の模式的な断面図である。図25(a)は、図24(a)中のA-A’線に沿ったアンテナ単位領域Uの断面を示し、図25(b)は、図24(b)中のB-B’線に沿った第1トランスファー端子部PT1の断面を示し、図25(c)は、図24(c)中のC-C’線に沿ったソース-ゲート接続部SGの断面を示し、図25(d)は、図24(c)中のD-D’線に沿ったソース端子部STの断面を示し、図26(a)は、図24(b)中のE-E’線に沿った第2トランスファー端子部PT2の断面を示し、図26(b)は、図24(b)中のF-F’線に沿った第1トランスファー端子部PT1の断面を示し、図26(c)は、図24(b)中のG-G’線に沿ったコモン-CS接続部CCの断面を示し、図26(d)は、図24(c)中のH-H’線に沿ったソース-ゲート接続部SGおよびソース端子部STの断面を示している。
 ・アンテナ単位領域U
 TFT基板106は、ドレイン電極7Dとパッチ電極15との接続方法においてTFT基板105と異なる。
 図24(a)および図25(a)に示すように、TFT基板106のアンテナ単位領域Uにおいて、上部導電層19は、パッチ電極15およびドレイン電極7Dと電気的に接続されたパッチドレイン接続部19aを含む。すなわち、ドレイン電極7Dとパッチ電極15とは、パッチドレイン接続部19aを介して電気的に接続されている。
 具体的な構成の一例を説明する。図24(a)および図25(a)に示すように、例えばここでは、第1絶縁層11および第2絶縁層17には、ドレイン電極7Dから延設された部分に達するコンタクトホールCH_aが形成されている。コンタクトホールCH_aは、第1絶縁層11に形成され、ドレイン電極7Dから延設された部分に達する開口部11aと、第2絶縁層17に形成され、誘電体基板1の法線方向から見たとき開口部11aに重なっている開口部17aとを含む。また、第2絶縁層17には、パッチ電極15と接続されたパッチ接続部15aに達する開口部17bが形成されている。ここでは、パッチ接続部15aは、パッチ電極15から延設され、パッチ電極15と一体的に形成されている。この例では、TFT基板106は下部導電層13を有しない。
 TFT基板106は、パッチドレイン接続部19aを有することによって、TFT基板105に比べて優れた動作安定性を有する。この効果について説明する。
 本発明者が試作したところ、TFT基板105の動作安定性が十分でない場合があった。本発明者の検討によると、酸化物導電層を含む下部導電層13(接続部13x)と、パッチメタル層15l(接続部15x)の高融点金属含有層(下層)とが直接接触していることによって、TFT基板105の動作安定性が十分でない場合があることが分かった。下部導電層(例えばITO層)13から酸素元素が拡散することによって、パッチメタル層15lの高融点金属含有層(下層)に含まれる金属元素(例えば、高融点金属含有層がMoN層である場合にはMo)が酸化される。このような酸化反応によって、パッチメタル層15lの高融点金属含有層(下層)の下部導電層13側に金属酸化層(この場合は酸化モリブデン層)が形成される。金属酸化層が生じると下部導電層13とパッチメタル層15lとの間のコンタクト抵抗が大きくなり、これにより、例えば、接続部13xおよび接続部15xを介して電気的に接続されているドレイン電極7Dとパッチ電極15との間でコンタクト不良が生じることが分かった。
 上記の酸化反応は、TFT基板105を製造する工程のうち、下部導電層13およびパッチメタル層15lが加熱される工程において特に促進される。例えば、第2絶縁層17を形成するための絶縁膜をCVD法を用いて堆積する場合、成膜温度はおよそ230℃である。ただし、上記酸化反応が生じるのは、下部導電層13およびパッチメタル層15lが加熱される工程に限られず、例えば常温においても上記酸化反応は経時的に進行する。従って、コンタクト不良が生じるという問題は、その製造方法に限定されず、酸化物導電層の上に、金属元素を含む層が酸化物導電層と直接接触して形成されているTFT基板において生じ得る。
 本実施形態のTFT基板106においては、ドレイン電極7Dとパッチ電極15とは、パッチドレイン接続部19aを介して電気的に接続されているので、上記の問題は生じない。従って、ドレイン電極7Dおよびパッチ電極15の電極の間のコンタクト不良が抑制される。TFT基板106は、TFT基板105に比べて動作安定性に優れる。
 なお、TFT基板106において、上部導電層19が例えばITO層である場合、パッチドレイン接続部19aのITO層は、開口部17b内においてパッチメタル層15lと接触しており、開口部11a内においてソースメタル層7と接触している。すなわち、酸化物導電層(ここではITO層)が金属元素を含む層(ここではパッチメタル層15lまたはソースメタル層7)の上に直接接触して形成されている。しかしながら、TFT基板105の例とは異なり、金属元素を含む層の上に酸化物導電層が形成されていても、酸化物導電層による酸化反応はほぼ生じない。これは、金属元素を含む層(ここではパッチメタル層15lまたはソースメタル層7)が形成された後、その上に酸化物導電層(ここでは上部導電層19)を形成するための導電膜が堆積される前に、金属元素を含む層の表面が(例えばチャンバーが大気開放されることによって)大気に晒され、金属元素を含む層の表面に酸化膜(自然酸化膜または不動態皮膜と呼ばれることがある。)が形成されるためである。これにより、金属元素を含む層の表面は化学的に安定化されるので、その上に酸化物導電層が形成されても、酸化物導電層による酸化反応が生じることが抑制される。
 なお、上記の自然酸化膜は、非常に薄い(例えば厚さ10nm未満)ので、コンタクト抵抗への影響はほぼ無視できる。自然酸化膜の厚さは、大気に晒される時間の長さにはほぼ依存せず、その後経時的に増大するものでもない。
 ・第1トランスファー端子部PT1およびコモン-CS接続部CC
 TFT基板105においては、図22(b)に示すように、第1トランスファー端子部PT1においても、酸化物導電層を含む下部導電層13(第1導電部13px)の上に、パッチメタル層15l(第2導電部15px)の高融点金属含有層が直接接触して形成されている。従って、TFT基板105においては、第1トランスファー端子部PT1においても、上部接続部19pxと下部接続部3pxとの間でコンタクト不良が生じることがある。
 これに対して、TFT基板106の第1トランスファー端子部PT1は、下部導電層13に含まれる導電部を有しないので、コンタクト不良が抑制される。TFT基板106は、TFT基板105に比べて動作安定性に優れる。
 TFT基板106は、図24(b)に示すように、非送受信領域R2にコモン-CS接続部CCを有する。コモン-CS接続部CCを有することによって、下部接続部15p1はCSバスラインCLに電気的に接続されている。すなわち、この例では、CSバスラインCLにスロット電圧と同じ電圧が供給されている。
 第1トランスファー端子部PT1およびコモン-CS接続部CCの具体的な構造を説明する。
 図24(b)および図25(b)に示すように、TFT基板106の第1トランスファー端子部PT1は、第1トランスファー端子用下部接続部15p1(単に「下部接続部15p1」ということもある。)と、第2絶縁層17に形成された開口部17p1と、第1トランスファー端子用上部接続部19p1(単に「上部接続部19p1」ということもある。)とを有している。TFT基板106の第1トランスファー端子部PT1は、第2トランスファー端子部PT2と同様の断面構造を有している。
 下部接続部15p1は、パッチメタル層15lに含まれ、CSバスラインCLに電気的に接続されている。
 第2絶縁層17に形成された開口部(コンタクトホール)17p1は、下部接続部15p1に達している。
 上部接続部19p1は、上部導電層19に含まれる。上部接続部19p1は、第2絶縁層17上および開口部17p1内に形成され、開口部17p1内で下部接続部15p1と接続されている。ここでは、上部接続部19p1は、開口部17p1内で下部接続部15p1と接触している。
 TFT基板106の第1トランスファー端子部PT1は、ゲートメタル層3に含まれる導電部およびソースメタル層7に含まれる導電部を有しない。
 このような構成を有することにより、TFT基板106の第1トランスファー端子部PT1において、上部接続部19p1と下部接続部15p1との間のコンタクト不良の発生が抑制される。
 コモン-CS接続部CCは、例えば図24(b)および図26(c)に示すように、CS接続用下部接続部3cc(単に「下部接続部3cc」ということもある。)と、ゲート絶縁層4に形成された開口部4ccと、第1絶縁層11に形成された開口部11ccと、第2絶縁層17に形成された開口部17ccと、CS接続用上部接続部19cc(単に「上部接続部19cc」ということもある。)とを有している。
 下部接続部3ccは、ゲートメタル層3に含まれ、CSバスラインCLに電気的に接続されている。この例では、下部接続部3ccは、CSバスラインCLから延設されている。
 ゲート絶縁層4に形成された開口部4ccは、下部接続部3ccに達している。
 第1絶縁層11に形成された開口部11ccは、誘電体基板1の法線方向から見たとき、ゲート絶縁層4に形成された開口部4ccに重なっている。
 第2絶縁層17に形成された開口部17ccは、誘電体基板1の法線方向から見たとき、第1絶縁層11に形成された開口部11ccに重なっている。ゲート絶縁層4に形成された開口部4cc、第1絶縁層11に形成された開口部11cc、および第2絶縁層17に形成された開口部17ccは、コンタクトホールCH_ccを構成する。
 上部接続部19ccは、上部導電層19に含まれ、第1トランスファー端子用上部接続部19p1と電気的に接続されている。ここでは、上部接続部19ccは、上部接続部19p1から延設され、上部接続部19p1と一体的に形成されている。また、上部接続部19ccは、第2絶縁層17上およびコンタクトホールCH_cc内に形成され、コンタクトホールCH_cc内で、下部接続部3ccと接続されている。ここでは、上部接続部19ccは、ゲート絶縁層4に形成された開口部4cc内で、下部接続部3ccと接触している。
 この例では、コモン-CS接続部CCは、ソースメタル層7に含まれる導電部およびパッチメタル層15lに含まれる導電部を有しない。
 ・ソース-ゲート接続部SG
 TFT基板106は、ソース-ゲート接続部SGの構成においてTFT基板105と異なっていてもよい。
 例えば、図24(c)、図25(c)および図26(d)に示すように、TFT基板106のソース-ゲート接続部SGは、ソース下部接続配線3sgと、ゲート絶縁層4に形成された開口部4sg1と、ソースバスライン接続部7sgと、第1絶縁層11に形成された開口部11sg1および開口部11sg2と、第2絶縁層17に形成された開口部17sg1および開口部17sg2と、ソースバスライン上部接続部19sgとを有する。
 ソース下部接続配線3sgは、ゲートメタル層3に含まれ、ゲートバスラインGLと電気的に分離されている。
 ゲート絶縁層4に形成された開口部4sg1は、ソース下部接続配線3sgに達している。
 ソースバスライン接続部7sgは、ソースメタル層7に含まれ、ソースバスラインSLに電気的に接続されている。この例では、ソースバスライン接続部7sgは、ソースバスラインSLから延設され、ソースバスラインSLと一体的に形成されている。ソースバスライン接続部7sgの幅は、ソースバスラインSLの幅よりも大きくてもよい。
 第1絶縁層11に形成された開口部11sg1は、誘電体基板1の法線方向から見たとき、ゲート絶縁層4に形成された開口部4sg1に重なっている。
 第1絶縁層11に形成された開口部11sg2は、ソースバスライン接続部7sgに達している。
 第2絶縁層17に形成された開口部17sg1は、誘電体基板1の法線方向から見たとき、第1絶縁層11に形成された開口部11sg1に重なっている。ゲート絶縁層4に形成された開口部4sg1、第1絶縁層11に形成された開口部11sg1、および第2絶縁層17に形成された開口部17sg1は、コンタクトホールCH_sg1を構成する。
 第2絶縁層17に形成された開口部17sg2は、誘電体基板1の法線方向から見たとき、第1絶縁層11に形成された開口部11sg2に重なっている。第1絶縁層11に形成された開口部11sg2、および第2絶縁層17に形成された開口部17sg2は、コンタクトホールCH_sg2を構成する。
 ソースバスライン上部接続部19sg(単に「上部接続部19sg」ということがある。)は、上部導電層19に含まれる。上部接続部19sgは、第2絶縁層17上、コンタクトホールCH_sg1内、およびコンタクトホールCH_sg2内に形成され、コンタクトホールCH_sg1内でソース下部接続配線3sgに接続されており、コンタクトホールCH_sg2内でソースバスライン接続部7sgに接続されている。例えばここでは、上部接続部19sgは、ゲート絶縁層4に形成された開口部4sg1内でソース下部接続配線3sgと接触しており、第1絶縁層11に形成された開口部11sg2内でソースバスライン接続部7sgと接触している。
 ここでは、ソース-ゲート接続部SGは、パッチメタル層15lに含まれる導電部を有しない。
 TFT基板106のソース-ゲート接続部SGは、TFT基板105のソース-ゲート接続部SGに比べて優れた動作安定性を有する。TFT基板106においては、例えばゲート絶縁層4、第1絶縁層11および第2絶縁層17を一括してエッチングすることによってコンタクトホールCH_sg1およびCH_sg2が形成される。パッチメタル層15lを形成するためのパッチ用導電膜のパターニング工程においては、開口部4sg1、11sg1および11sg2は未だ形成されていない。すなわち、パッチ用導電膜のパターニング工程において、第1絶縁層11およびゲート絶縁層4に、ソース-ゲート接続部SGでゲートメタル層3および/またはソースメタル層7に達する開口部は設けられていない。従って、パッチ用導電膜をエッチングする工程における、ゲートメタル層3およびソースメタル層7へのダメージを抑制する観点からは、TFT基板106はTFT基板105に比べて有利である。TFT基板106の製造方法の詳細は、後述する。
 また、上述した構成を有するソース-ゲート接続部SGを有すると、下部導電層13を省略することができるので、TFT基板105に比べて、製造工程および製造コストを削減することができる。さらに、ゲート絶縁層4、第1絶縁層11および第2絶縁層17を一括してエッチングすることができるので、TFT基板105に比べて、製造工程および製造コストを削減することができる。
 ・TFT基板106の製造方法
 図27~図30を参照して、TFT基板106の製造方法を説明する。
 図27(a)~(e)、図28(a)~(c)、図29(a)~(c)および図30(a)~(b)は、TFT基板106の製造方法の一例を示す工程断面図である。これらの図は、それぞれ、図25(a)~(d)および図26(a)に対応する断面を示している。なお、図26(b)および図26(c)に対応する断面については、図示を省略するが、それぞれ、図26(a)および図25(d)に対応する断面と同様の方法で形成される。各層の材料、厚さ、形成方法などは、図5を参照しながら前述した方法と同様であれば適宜説明を省略することもある。
 上述のように、TFT基板106は、誘電体基板1上に、ゲートメタル層3、ゲート絶縁層4、ソースメタル層7、第1絶縁層11、パッチメタル層15l、第2絶縁層17および上部導電層19をこの順で有している。
 ゲートメタル層3は、TFT10のゲート電極3G、ゲートバスラインGL、CSバスラインCL、下部補助容量電極3C、ソース-ゲート接続部SGのソース下部接続配線3sg、コモン-CS接続部CCの下部接続部3cc、ならびに、各端子部の下部接続部3gA、3cおよび3sAを含む。
 ソースメタル層7は、TFT10のソース電極7Sおよびドレイン電極7D、ソースバスラインSL、上部補助容量電極7C、ならびに、ソース-ゲート接続部SGのソースバスライン接続部7sgを含む。
 パッチメタル層15lは、パッチ電極15、アンテナ単位領域Uの接続部15a、第1トランスファー端子部PT1および第2トランスファー端子部PT2の下部接続部15p1および15p2を含む。
 上部導電層19は、ソース-ゲート接続部SGのソースバスライン上部接続部19sg、コモン-CS接続部CCの上部接続部19cc、ならびに、各端子部の上部接続部19gA、19c、19sA、19p1および19p2を含む。
 まず、図27(a)に示すように、誘電体基板1上に、スパッタ法などによって、ゲート用導電膜3’を形成する。ここでは、ゲート用導電膜3’として、Al膜(厚さ:例えば150nm)およびMoN膜(厚さ:例えば100nm)をこの順で積層した積層膜(MoN/Al)を形成する。
 次いで、ゲート用導電膜3’をパターニングすることにより、図27(b)に示すように、ゲートメタル層3を形成する。具体的には、アンテナ単位形成領域にゲート電極3G、下部補助容量電極3C、ゲートバスラインGLおよびCSバスラインCLを形成し、ソース-ゲート接続部形成領域にソース下部接続配線3sgを形成し、各端子部形成領域に下部接続部3sA、3gAおよび3cを形成し、コモン-CS接続部形成領域に下部接続部3ccを形成する。ここでは、ゲート用導電膜3’のパターニングは、ウェットエッチングによって行う。
 この後、図27(c)に示すように、ゲートメタル層3を覆うようにゲート絶縁膜4、真性アモルファスシリコン膜5’およびn+型アモルファスシリコン膜6’をこの順で形成する。簡単のために、ゲート絶縁層4とゲート絶縁膜4とを同じ参照符号で示す。ここでは、ゲート絶縁膜4として、例えば厚さ350nmの窒化珪素(SixNy)膜を形成する。また、例えば厚さ120nmの真性アモルファスシリコン膜5’および例えば厚さ30nmのn+型アモルファスシリコン膜6’を形成する。
 次いで、真性アモルファスシリコン膜5’およびn+型アモルファスシリコン膜6’をパターニングすることにより、図27(d)に示すように、島状の半導体層5およびコンタクト層6を得る。なお、半導体層5に用いる半導体膜はアモルファスシリコン膜に限定されない。例えば、半導体層5として酸化物半導体層を形成してもよい。この場合には、半導体層5と、ソース電極およびドレイン電極との間にコンタクト層を設けなくてもよい。
 次いで、図27(e)に示すように、ゲート絶縁膜4上およびコンタクト層6上にソース用導電膜7’を形成する。ここでは、ソース用導電膜7’として、MoN(厚さ:例えば50nm)、Al(厚さ:例えば150nm)およびMoN(厚さ:例えば100nm)をこの順で積層した積層膜(MoN/Al/MoN)を形成する。
 次いで、ソース用導電膜7’をパターニングすることによって、図28(a)に示すように、ソースメタル層7を形成する。具体的には、アンテナ単位形成領域にソース電極7Sおよびドレイン電極7D、ソースバスラインSL、上部補助容量電極7Cを形成し、ソース-ゲート接続部形成領域にソースバスライン接続部7sgを形成する。このとき、コンタクト層6もエッチングされ、互いに分離されたソースコンタクト層6Sとドレインコンタクト層6Dとが形成される。ここでは、ソース用導電膜7’のパターニングは、ウェットエッチングによって行う。例えばリン酸、硝酸および酢酸を含む水溶液を用いて、ウェットエッチングでMoN膜およびAl膜を同時にパターニングする。このようにして、TFT10が得られる。
 ここで、ソース-ゲート接続部形成領域において、ソース下部接続配線3sgの少なくとも一部は、ソースバスライン接続部7sgと重ならないようにソースメタル層7が形成されている。また、各端子部形成領域は、ソースメタル層7に含まれる導電部を有しない。
 次に、図28(b)に示すように、TFT10およびソースメタル層7を覆うように第1絶縁膜11を形成する。簡単のために、第1絶縁層11と第1絶縁膜11とを同じ参照符号で示す。この例では、第1絶縁膜11は、半導体層5のチャネル領域と接するように形成される。ここでは、第1絶縁膜11として、例えば厚さ330nmの窒化珪素(SixNy)膜を形成する。
 続いて、図28(c)に示すように、第1絶縁膜11上にパッチ用導電膜15’を形成する。ここでは、パッチ用導電膜15’として、MoN膜(厚さ:例えば50nm)、Al膜(厚さ:例えば1000nm)およびMoN膜(厚さ:例えば50nm)をこの順で含む積層膜(MoN/Al/MoN)を形成する。あるいは、パッチ用導電膜15’として、Ti膜(厚さ:例えば20nm)およびCu膜(厚さ:例えば500nm)をこの順で含む積層膜(Cu/Ti)を形成してもよい。
 次いで、パッチ用導電膜15’をパターニングすることにより、図29(a)に示すように、パッチメタル層15lを形成する。具体的には、アンテナ単位領域形成領域にパッチ電極15および接続部15aを形成し、第1トランスファー端子部形成領域に下部接続部15p1を形成し、第2トランスファー端子部形成領域に下部接続部15p2を形成する。
 パッチ用導電膜15’として、MoN、AlおよびMoNをこの順で積層した積層膜(MoN/Al/MoN)を形成した場合は、パッチ用導電膜15’のパターニングは、例えば、エッチング液としてリン酸、硝酸および酢酸を含む水溶液を用いて、ウェットエッチングでMoN膜およびAl膜を同時にパターニングする。パッチ用導電膜15’として、TiおよびCuをこの順で積層した積層膜(Cu/Ti)を形成した場合は、パッチ用導電膜15’は、例えば、エッチング液として混酸水溶液を用いてウェットエッチングでパターニングすることができる。
 図29(a)に示すように、パッチ用導電膜15’のパターニング工程においては、ゲート絶縁層4および第1絶縁層11に開口部は形成されていない。すなわち、ソース-ゲート接続部形成領域に形成されているソースバスライン接続部7sgは第1絶縁層11で覆われており、ソース-ゲート接続部形成領域に形成されているソース下部接続配線3sgはゲート絶縁層4および第1絶縁層11で覆われている。従って、ソースバスライン接続部7sgおよびソース下部接続配線3sgは、パッチ用導電膜15’のパターニング工程においてエッチングダメージをほぼ受けない。
 次いで、図29(b)に示すように、パッチメタル層15l上および第1絶縁層11上に第2絶縁膜17を形成する。簡単のために、第2絶縁層17と第2絶縁膜17とを同じ参照符号で示す。ここでは、第2絶縁膜17として、例えば厚さ100nmの窒化珪素(SixNy)膜を形成する。第2絶縁膜17は、パッチメタル層15lを覆うように形成される。
 次いで、公知のフォトリソグラフィプロセスによって、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4のエッチングを行うことにより、図29(c)に示すように、第2絶縁層17、第1絶縁層11およびゲート絶縁層4を形成する。
 具体的には、アンテナ単位形成領域においては、ドレイン電極7Dから延設されている部分に達するコンタクトホールCH_aを第2絶縁膜17および第1絶縁膜11に形成し、接続部15aに達する開口部17bを第2絶縁膜17に形成する。ソース-ゲート接続部形成領域においては、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4に、ソース下部接続配線3sgに達するコンタクトホールCH_sg1を形成し、第2絶縁膜17および第1絶縁膜11に、ソースバスライン接続部7sgに達するコンタクトホールCH_sg2を形成する。ソース端子部形成領域においては、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4に、下部接続部3sAに達するコンタクトホールCH_sを形成する。ゲート端子部形成領域においては、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4に、下部接続部3gAに達するコンタクトホールCH_gを形成する。CS端子部形成領域においては、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4に、下部接続部3cに達するコンタクトホールCH_cを形成する。第1トランスファー端子部形成領域においては、第2絶縁膜17に、下部接続部15p1に達する開口部17p1を形成する。第2トランスファー端子部形成領域においては、第2絶縁膜17に、下部接続部15p2に達する開口部17p2を形成する。コモン-CS接続部形成領域においては、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4に、下部接続部3ccに達するコンタクトホールCH_ccを形成する。
 このエッチング工程では、ソースメタル層7およびパッチメタル層15lをエッチストップとして第2絶縁層17、第1絶縁膜11およびゲート絶縁膜4のエッチングが行われる。
 例えばアンテナ単位形成領域では、ドレイン電極7Dから延設された部分に重なる領域において、第2絶縁膜17および第1絶縁膜11が一括してエッチングされるとともに、接続部15aに重なる領域においては、接続部15aがエッチストップとして機能することにより第2絶縁膜17のみがエッチングされる。これにより、コンタクトホールCH_aおよび開口部17bが得られる。コンタクトホールCH_aは、第1絶縁層11に形成され、ドレイン電極7Dから延設された部分に達する開口部11aと、第2絶縁層17に形成され、開口部11aに重なる開口部17aとを有する。ここで、ドレイン電極7Dおよびドレイン電極7Dから延設された部分の少なくとも一部は、パッチメタル層15lと重ならないように形成されているので、第1絶縁膜11および第2絶縁膜17にコンタクトホールCH_aが形成される。コンタクトホールCH_aの側面において、開口部11aの側面と開口部17aの側面とが整合していてもよい。
 ソース-ゲート接続部形成領域では、ソース下部接続配線3sgに重なる領域においては、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4が一括してエッチングされるとともに、ソースバスライン接続部7sgに重なる領域においてはソースバスライン接続部7sgがエッチストップとして機能することにより第2絶縁膜17および第1絶縁膜11がエッチングされる。これにより、コンタクトホールCH_sg1およびコンタクトホールCH_sg2が得られる。コンタクトホールCH_sg1は、ゲート絶縁層4に形成され、ソース下部接続配線3sgに達する開口部4sg1と、第1絶縁層11に形成され、開口部4sg1に重なる開口部11sg1と、第2絶縁層17に形成され、開口部11sg1に重なる開口部17sg1とを有する。コンタクトホールCH_sg2は、第1絶縁層11に形成され、ソースバスライン接続部7sgに達する開口部11sg2と、第2絶縁層17に形成され、開口部11sg2に重なる開口部17sg2とを有する。ここで、ソース下部接続配線3sgの少なくとも一部は、ソースバスライン接続部7sgと重ならないように形成されているので、ゲート絶縁膜4、第1絶縁膜11および第2絶縁膜17にコンタクトホールCH_sg1が形成される。コンタクトホールCH_sg1の側面において、開口部4sg1の側面と開口部11sg1の側面と開口部17sg1の側面とが整合していてもよい。コンタクトホールCH_sg2の側面において、開口部11sg2の側面と開口部17sg2の側面とが整合していてもよい。
 第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4は、例えば、同一のエッチャントを用いて一括してエッチングされる。ここでは、フッ素系ガスを用いたドライエッチングによって第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4をエッチングする。第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4は、異なるエッチャントを用いてエッチングされてもよい。
 ソース端子部形成領域、ゲート端子部形成領域、CS端子部形成領域、およびコモン-CS接続部形成領域のそれぞれにおいては、ソースメタル層7およびパッチメタル層15lに含まれる導電部が形成されていないので、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4が一括してエッチングされる。
 ソース端子部形成領域においては、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4が一括してエッチングされることによってコンタクトホールCH_sが形成される。コンタクトホールCH_sは、ゲート絶縁層4に形成され、下部接続部3sAに達する開口部4sと、第1絶縁層11に形成され、開口部4sに重なる開口部11sと、第2絶縁層17に形成され、開口部11sに重なる開口部17sとを有する。コンタクトホールCH_sの側面において、開口部4sの側面と開口部11sの側面と開口部17sの側面とが整合していてもよい。
 ゲート端子部形成領域においては、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4が一括してエッチングされることによってコンタクトホールCH_gが形成される。コンタクトホールCH_gは、ゲート絶縁層4に形成され、下部接続部3gAに達する開口部4gと、第1絶縁層11に形成され、開口部4gに重なる開口部11gと、第2絶縁層17に形成され、開口部11gに重なる開口部17gとを有する。コンタクトホールCH_gの側面において、開口部4gの側面と開口部11gの側面と開口部17gの側面とが整合していてもよい。
 CS端子部形成領域においては、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4が一括してエッチングされることによってコンタクトホールCH_cが形成される。コンタクトホールCH_cは、ゲート絶縁層4に形成され、下部接続部3cに達する開口部4cと、第1絶縁層11に形成され、開口部4cに重なる開口部11cと、第2絶縁層17に形成され、開口部11cに重なる開口部17cとを有する。コンタクトホールCH_cの側面において、開口部4cの側面と開口部11cの側面と開口部17cの側面とが整合していてもよい。
 コモン-CS接続部形成領域においては、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4が一括してエッチングされることによってコンタクトホールCH_ccが形成される。コンタクトホールCH_ccは、ゲート絶縁層4に形成され、下部接続部3ccに達する開口部4ccと、第1絶縁層11に形成され、開口部4ccに重なる開口部11ccと、第2絶縁層17に形成され、開口部11ccに重なる開口部17ccとを有する。コンタクトホールCH_ccの側面において、開口部4ccの側面と開口部11ccの側面と開口部17ccの側面とが整合していてもよい。
 次いで、図30(a)に示すように、第2絶縁層17上、コンタクトホールCH_a内、開口部17b内、コンタクトホールCH_sg1内、コンタクトホールCH_sg2内、コンタクトホールCH_s内、コンタクトホールCH_g内、コンタクトホールCH_c内、開口部17p1内、開口部17p2内、およびコンタクトホールCH_cc内に、例えばスパッタ法により上部導電膜19’を形成する。上部導電膜19’は、例えば透明導電膜を含む。ここでは、上部導電膜19’として、例えば厚さ70nmのITO膜を用いる。あるいは、上部導電膜19’として、Ti(厚さ:例えば50nm)およびITO(厚さ:例えば70nm)をこの順で積層した積層膜(ITO/Ti)を用いてもよい。Ti膜に代えて、MoNbNi膜、MoNb膜、MoW膜、W膜およびTa膜からなる群から選択される1つの膜または2以上の膜の積層膜を用いてもよい。すなわち、上部導電膜19’として、Ti膜、MoNbNi膜、MoNb膜、MoW膜、W膜およびTa膜からなる群から選択される1つの膜または2以上の膜の積層膜と、ITO膜とをこの順で積層した積層膜を用いてもよい。
 次いで、上部導電膜19’をパターニングすることにより、図30(b)に示すように、上部導電層19を形成する。具体的には、アンテナ単位形成領域においてコンタクトホールCH_a内でドレイン電極7Dから延設された部分と接触し、開口部17b内で接続部15aと接触するパッチドレイン接続部19aと、ソース-ゲート接続部形成領域においてコンタクトホールCH_sg1内でソース下部接続配線3sgと接触し、コンタクトホールCH_sg2内でソースバスライン接続部7sgと接触する上部接続部19sgと、ソース端子部形成領域においてコンタクトホールCH_s内で下部接続部3sAと接触する上部接続部19sAと、ゲート端子部形成領域においてコンタクトホールCH_g内で下部接続部3gAと接触する上部接続部19gAと、CS端子部形成領域においてコンタクトホールCH_c内で下部接続部3cと接触する上部接続部19cと、第1トランスファー端子部形成領域において開口部17p1内で下部接続部15p1と接触する上部接続部19p1と、第2トランスファー端子部形成領域において開口部17p2内で下部接続部15p2と接触する上部接続部19p2と、コモン-CS接続部形成領域においてコンタクトホールCH_cc内で下部接続部3ccと接触する上部接続部19ccとを形成する。これにより、アンテナ単位領域U、ソース-ゲート接続部SG、ソース端子部ST、ゲート端子部GT、CS端子部CT、第1トランスファー端子部PT1、第2トランスファー端子部PT2、およびコモン-CS接続部CCが得られる。
 このようにして、TFT基板106が製造される。
 (変形例)
 本実施形態の変形例のTFT基板は、下部導電層13をさらに有する点において、TFT基板106と異なる。
 以下、図31~図33を参照しながら、本実施形態の変形例のTFT基板107を説明する。以下では、TFT基板106と異なる点を主に説明する。
 図31(a)~(c)は、TFT基板107の模式的な平面図である。図31(a)は、送受信領域R1のアンテナ単位領域Uを示し、図31(b)は、非送受信領域R2に設けられたトランスファー端子部PT、コモン-CS接続部CC、ゲート端子部GTおよびCS端子部CTを示し、図31(c)は、非送受信領域R2に設けられたソース-ゲート接続部SGおよびソース端子部STを示している。
 図32(a)~(d)および図33(a)~(d)は、それぞれ、TFT基板107の模式的な断面図である。図32(a)は、図31(a)中のA-A’線に沿ったアンテナ単位領域Uの断面を示し、図32(b)は、図31(b)中のB-B’線に沿った第1トランスファー端子部PT1の断面を示し、図32(c)は、図31(c)中のC-C’線に沿ったソース-ゲート接続部SGの断面を示し、図32(d)は、図31(c)中のD-D’線に沿ったソース端子部STの断面を示し、図33(a)は、図31(b)中のE-E’線に沿った第2トランスファー端子部PT2の断面を示し、図33(b)は、図31(b)中のF-F’線に沿った第1トランスファー端子部PT1の断面を示し、図33(c)は、図31(b)中のG-G’線に沿ったコモン-CS接続部CCの断面を示し、図33(d)は、図31(c)中のH-H’線に沿ったソース-ゲート接続部SGおよびソース端子部STの断面を示している。
 ・アンテナ単位領域U
 図31(a)および図32(a)に示すように、TFT基板107のアンテナ単位領域Uは、下部導電層13をさらに含む点において、TFT基板106のアンテナ単位領域の構成と異なる。TFT基板107においても、パッチドレイン接続部19aを有することによって、第4の実施形態によるTFT基板105に比べて優れた動作安定性を有するという利点を得ることができる。
 TFT基板107において、第1絶縁層11は、ドレイン電極7Dから延設された部分に達する開口部11aおよび開口部11dを有する。開口部11aおよび開口部11dは、互いに離間して形成されている。図示する例では、開口部11dは、ドレイン電極7Dから延設された上部補助容量電極7Cに達している。
 下部導電層13は、第1絶縁層11上および開口部11d内に形成された接続部13cを含む。接続部13cは、開口部11d内でドレイン電極7Dから延設された部分と接続されている。例えばここでは、接続部13cは、開口部11d内でドレイン電極7Dから延設された部分と接触している。
 パッチメタル層15lは、パッチ電極15と、接続部15aとを含む。接続部15aは、接続部13c上に形成され、接続部13cと電気的に接続されている。例えばここでは、接続部15aは、接続部13cと直接接触するように形成されている。従って、TFT基板107においては、パッチ電極15とドレイン電極7Dとは、接続部13cおよび接続部15aを介して電気的に接続されているとともに、パッチドレイン接続部19aを介しても電気的に接続されている。
 下部導電層13は、例えば酸化物導電層(例えばITO層)を含む。既に説明したように、酸化物導電層を含む下部導電層13(接続部13c)が、パッチメタル層15l(接続部15a)の高融点金属含有層(下層)と直接接触している部分を含むことによって、接続部13cと接続部15aとの間のコンタクト抵抗が大きくなることがある。しかしながら、TFT基板107においては、パッチ電極15およびドレイン電極7Dは、パッチドレイン接続部19aを介しても電気的に接続されているので、接続部13cと接続部15aとの間のコンタクト抵抗が大きくなっても、ドレイン電極7Dとパッチ電極15との間のコンタクト不良が抑制される。TFT基板107は、TFT基板105に比べて動作安定性に優れている。
 ・第1トランスファー端子部PT1およびコモン-CS接続部CC
 図31(b)および図32(b)に示すように、TFT基板107の第1トランスファー端子部PT1は、TFT基板106と異なる構成を有してもよい。ここでは、TFT基板107の第1トランスファー端子部PT1は、TFT基板105の第1トランスファー端子部PT1と同じ構成を有する。ただし、図31(b)および図33(c)に示すように、TFT基板107は、コモン-CS接続部CCを有する点において、TFT基板105と異なる。コモン-CS接続部CCの構成は、TFT基板106と同じである。TFT基板107は、コモン-CS接続部CCを有することによって、第1トランスファー端子部PT1の下部接続部とCSバスラインとが電気的に接続されている。
 TFT基板107において、コモン-CS接続部CCの下部接続部3ccは、第1トランスファー端子部PT1の下部接続部3pxと電気的に接続されている。例えば、下部接続部3ccは、下部接続部3pxから延設されている。また、コモン-CS接続部CCの上部接続部19ccは、第1トランスファー端子部PT1の上部接続部19pxと電気的に接続されている。例えば、上部接続部19ccは、上部接続部19pxから延設されている。
 TFT基板105と同様に、TFT基板107の第1トランスファー端子部PT1において、酸化物導電層を含む下部導電層13(第1導電部13px)は、パッチメタル層15l(第2導電部15px)の高融点金属含有層と直接接触している部分を含む。従って、TFT基板107の第1トランスファー端子部PT1において、第1導電部13pxおよび第2導電部15pxの間のコンタクト抵抗が大きくなることがある。しかしながら、TFT基板107は、コモン-CS接続部CCを有するので、TFT基板107においては、上部接続部19pxとCSバスラインCLとの間のコンタクト不良が抑制される。TFT基板107は、TFT基板105に比べて動作安定性に優れている。
 ・TFT基板107の製造方法
 図34~図38を参照して、TFT基板107の製造方法を説明する。
 図34(a)~(e)、図35(a)~(d)、図36(a)~(c)、図37(a)~(b)および図38(a)~(b)は、TFT基板107の製造方法の一例を示す工程断面図である。これらの図は、それぞれ、図32(a)~(d)および図33(a)に対応する断面を示している。以下では、図27~図30を参照して説明したTFT基板106の製造方法と異なる点を主に説明する。
 まず、図34(a)~(e)および図35(a)~(b)に示すように、誘電体基板1上に、ゲートメタル層3、ゲート絶縁膜4、島状の半導体層5、コンタクト層6S、6D、ソースメタル層7、および第1絶縁膜11を形成する。これらの工程は、図27(a)~(e)および図28(a)~(b)を参照して説明した工程と同様に行われる。ただし、ここでは、図34(b)に示すように、ゲートメタル層3を形成する工程において、第1トランスファー端子部形成領域に下部接続部3pxをさらに形成する点において、TFT基板106の製造方法と異なる。
 次に、図35(c)に示すように、公知のフォトリソグラフィプロセスによって、第1絶縁膜11およびゲート絶縁膜4のエッチングを行う。これにより、アンテナ単位形成領域においてドレイン電極7Dから延設された部分に達する開口部11dを第1絶縁膜11に形成し、第1トランスファー端子部形成領域において下部接続部3pxに達するコンタクトホールCH_pxをゲート絶縁膜4および第1絶縁膜11に形成する。
 この工程では、ソース-ゲート接続部形成領域、ソース端子部形成領域、ゲート端子部形成領域、CS端子部形成領域、第2トランスファー端子部形成領域およびコモン-CS接続部形成領域においてはゲート絶縁膜4および第1絶縁膜11に開口部を形成しない。
 第1絶縁膜11およびゲート絶縁膜4は、例えば、同一のエッチャントを用いて一括してエッチングされる。ここでは、フッ素系ガスを用いたドライエッチングによって第1絶縁膜11およびゲート絶縁膜4をエッチングする。第1絶縁膜11およびゲート絶縁膜4は、異なるエッチャントを用いてエッチングされてもよい。
 第1トランスファー端子部形成領域においては、第1絶縁膜11およびゲート絶縁膜4が一括してエッチングされることによってコンタクトホールCH_pxが形成される。コンタクトホールCH_pxは、ゲート絶縁膜4に形成され、下部接続部3pxに達する開口部4pxと、第1絶縁膜11に形成され、開口部4pxに重なる開口部11pxとを有する。コンタクトホールCH_pxの側面において、開口部4pxの側面と開口部11pxの側面とが整合していてもよい。
 次に、図35(d)に示すように、第1絶縁膜11上、開口部11d内およびコンタクトホールCH_px内に、例えばスパッタ法により下部導電膜13’を形成する。下部導電膜13’は、例えば酸化物導電膜を含む。ここでは、下部導電膜13’として、例えば厚さ70nmのITO膜を形成する。
 次いで、下部導電膜13’をパターニングすることにより、図36(a)に示すように、下部導電層13を形成する。具体的には、アンテナ単位形成領域において開口部11d内でドレイン電極7Dから延設された部分と接触する接続部13cと、第1トランスファー端子部形成領域においてコンタクトホールCH_px内で下部接続部3pxと接触する第1導電部13pxとを形成する。
 続いて、図36(b)に示すように、下部導電層13上および第1絶縁膜11上にパッチ用導電膜15’を形成する。この工程は、図28(c)を参照して説明した工程と同様に行われる。
 次いで、パッチ用導電膜15’をパターニングすることにより、図36(c)に示すように、パッチメタル層15lを形成する。この工程は、図29(a)を参照して説明した工程と同様に行われる。ここでは、具体的には、アンテナ単位領域形成領域にパッチ電極15および接続部15aを形成し、第1トランスファー端子部形成領域に第2導電部15pxを形成し、第2トランスファー端子部形成領域に下部接続部15p2を形成する。
 アンテナ単位形成領域において、接続部15aは、接続部13cと接続されるように形成される。ここでは、接続部15aは、接続部13cと接触するように形成される。また、第1トランスファー端子部形成領域において、第2導電部15pxは、第1導電部13pxと接続されるように形成される。ここでは、第2導電部15pxは、第1導電部13pxと接触するように形成される。
 図36(c)に示すように、パッチ用導電膜15’のパターニング時に、ソース-ゲート接続部形成領域においてゲート絶縁層4および第1絶縁層11に開口部は形成されていない。すなわち、ソース-ゲート接続部形成領域に形成されているソースバスライン接続部7sgは第1絶縁層11で覆われており、ソース-ゲート接続部形成領域に形成されているソース下部接続配線3sgはゲート絶縁層4および第1絶縁層11で覆われている。従って、TFT基板106の製造方法と同様に、TFT基板107の製造方法においても、ソースバスライン接続部7sgおよびソース下部接続配線3sgは、パッチ用導電膜15’のパターニング工程においてエッチングダメージをほぼ受けない。
 次に、図37(a)に示すように、パッチメタル層15l上および第1絶縁層11上に第2絶縁膜17を形成する。この工程は、図29(b)を参照して説明した工程と同様に行われる。
 次いで、第2絶縁膜17、第1絶縁膜11およびゲート絶縁膜4のエッチングを行うことにより、図37(b)に示すように、第2絶縁層17、第1絶縁層11およびゲート絶縁層4を形成する。この工程は、図29(c)を参照して説明した工程と同様に行われる。ここでは、第1トランスファー端子部形成領域においては、第2絶縁膜17に、第2導電部15pxに達する開口部17pxを形成する点において、TFT基板106の製造方法と異なる。
 次いで、図38(a)に示すように、第2絶縁層17上、コンタクトホールCH_a内、開口部17b内、コンタクトホールCH_sg1内、コンタクトホールCH_sg2内、コンタクトホールCH_s内、コンタクトホールCH_g内、コンタクトホールCH_c内、開口部17px内、開口部17p2内、およびコンタクトホールCH_cc内に、上部導電膜19’を形成する。この工程は、図30(a)を参照して説明した工程と同様に行われる。
 次いで、上部導電膜19’をパターニングすることにより、図38(b)に示すように、上部導電層19を形成する。この工程は、図30(b)を参照して説明した工程と同様に行われる。ここでは、第1トランスファー端子部形成領域において開口部17px内で第2導電部15pxと接触する上部接続部19pxを形成する。これにより、アンテナ単位領域U、ソース-ゲート接続部SG、ソース端子部ST、ゲート端子部GT、CS端子部CT、第1トランスファー端子部PT1、第2トランスファー端子部PT2、およびコモン-CS接続部CCが得られる。
 このようにして、TFT基板107が製造される。
 本発明の実施形態による走査アンテナは、必要に応じて、例えばプラスチック製の筺体に収容される。筺体にはマイクロ波の送受信に影響を与えない誘電率εMが小さい材料を用いることが好ましい。また、筺体の送受信領域R1に対応する部分には貫通孔を設けてもよい。さらに、液晶材料が光に曝されないように、遮光構造を設けてもよい。遮光構造は、例えば、TFT基板101の誘電体基板1および/またはスロット基板201の誘電体基板51の側面から誘電体基板1および/または51内を伝播し、液晶層に入射する光を遮光するように設ける。誘電異方性ΔεMが大きな液晶材料は、光劣化しやすいものがあり、紫外線だけでなく、可視光の中でも短波長の青色光も遮光することが好ましい。遮光構造は、例えば、黒色の粘着テープなどの遮光性のテープを用いることによって、必要な個所に容易に形成できる。
 本発明による実施形態は、例えば、移動体(例えば、船舶、航空機、自動車)に搭載される衛星通信や衛星放送用の走査アンテナおよびその製造に用いられる。
1    :誘電体基板
2    :下地絶縁膜
3    :ゲートメタル層
3G   :ゲート電極
3c、3cc、3gA、3px、3sA:下部接続部
3sg  :ソース下部接続配線
4    :ゲート絶縁層
4c、4cc、4g、4px、4s、4sg1:開口部
5    :半導体層
6D   :ドレインコンタクト層
6S   :ソースコンタクト層
7    :ソースメタル層
7D   :ドレイン電極
7S   :ソース電極
7p   :ソース接続配線
7sg  :ソースバスライン接続部
11   :第1絶縁層
11a、11c、11cc、11d、11g、11px:開口部
11s、11sg1、11sg2、11x:開口部
13   :下部導電層
13c、13x  :接続部
13px :第1導電部
13sg :ソースバスライン上部接続部
15   :パッチ電極
15l  :パッチメタル層
15p  :パッチ接続部
15p1、15p2  :下部接続部
15px :第2導電部
15x  :接続部
17   :第2絶縁層
17a、17b、17c、17cc、17g、17p1、17p2 :開口部
17px、17s、17sg1、17sg2 :開口部
18g、18s、18p  :開口部
19   :上部導電層
19a  :パッチドレイン接続部
19g  :ゲート端子用上部接続部
19p  :トランスファー端子用上部接続部
19s  :ソース端子用上部接続部
19c、19cc、19gA、19p1、19p2、19px、19sA :上部接続部
19sg :ソースバスライン上部接続部
21   :アライメントマーク
23   :保護導電層
51   :誘電体基板
52   :第3絶縁層
54   :誘電体層(空気層)
55   :スロット電極
55L  :下層
55M  :主層
55U  :上層
55c  :コンタクト面
57   :スロット
58   :第4絶縁層
60   :上部接続部
65   :反射導電板
67   :接着層
68   :ヒーター用抵抗膜
70   :給電装置
71   :導電性ビーズ
72   :給電ピン
73   :シール部
101、102、103、104  :TFT基板
105、106、107  :TFT基板
201、203  :スロット基板
1000   :走査アンテナ
CH1、CH2、CH3、CH4、CH5、CH6  :コンタクトホール
CH_a、CH_c、CH_cc、CH_g :コンタクトホール
CH_px、CH_s、CH_sg1、CH_sg2 :コンタクトホール
CH_sgx1、CH_sgx2 :コンタクトホール
GD   :ゲートドライバ
GL   :ゲートバスライン
GT   :ゲート端子部
SD   :ソースドライバ
SL   :ソースバスライン
ST   :ソース端子部
PT   :トランスファー端子部
IT   :端子部
LC   :液晶層
R1   :送受信領域
R2   :非送受信領域
Rs   :シール領域
U、U1、U2    :アンテナ単位、アンテナ単位領域

Claims (18)

  1.  誘電体基板と、前記誘電体基板上に配列された複数のアンテナ単位領域とを有し、
     前記複数のアンテナ単位領域のそれぞれは、TFTと、前記TFTのドレイン電極に電気的に接続されたパッチ電極とを有し、
     前記複数のアンテナ単位領域を含む送受信領域と、前記送受信領域以外の領域に位置する非送受信領域とを備えるTFT基板であって、
     前記誘電体基板に支持され、前記TFTのゲート電極を含むゲートメタル層と、
     前記ゲートメタル層上に形成されたゲート絶縁層と、
     前記ゲート絶縁層上に形成され、前記TFTのソース電極および前記ドレイン電極を含むソースメタル層と、
     前記ソースメタル層上に形成された第1絶縁層と、
     前記第1絶縁層上に形成され、前記パッチ電極を含むパッチメタル層と、
     前記パッチメタル層上に形成された第2絶縁層と、
     前記第2絶縁層上に形成された上部導電層と
    を有し、
     前記上部導電層は、前記パッチ電極および前記ドレイン電極と電気的に接続されたパッチドレイン接続部を含む、TFT基板。
  2.  前記第1絶縁層と前記パッチメタル層との間に形成された下部導電層をさらに有する、請求項1に記載のTFT基板。
  3.  前記下部導電層は、前記パッチメタル層と直接接触している部分を含む、請求項2に記載のTFT基板。
  4.  前記下部導電層は、酸化物導電層を含む、請求項2または3に記載のTFT基板。
  5.  前記パッチメタル層は、
      Ti、W、Mo、TaおよびNbからなる群から選択される少なくとも1つの元素を含む第1メタル層と、
      前記第1メタル層上に形成され、Cu、Al、AgおよびAuからなる群から選択される少なくとも1つの元素を含む第2メタル層と
    を含む、請求項1から4のいずれかに記載のTFT基板。
  6.  前記上部導電層は、
      透明導電層を含む第1導電層と、
      前記第1導電層の下に形成され、Ti層、MoNb層、MoNbNi層、MoW層、W層およびTa層からなる群から選択される少なくとも1つの層から形成されている第2導電層と
    を含む、請求項1から5のいずれかに記載のTFT基板。
  7.  前記ゲートメタル層は、前記TFTの前記ゲート電極に接続されたゲートバスラインをさらに含み、
     前記ソースメタル層は、前記TFTの前記ソース電極に接続されたソースバスラインをさらに含み、
     前記TFT基板は、前記非送受信領域に配置されたソース-ゲート接続部をさらに有し、
     前記ソース-ゲート接続部は、
      前記ゲートメタル層に含まれ、前記ゲートバスラインと電気的に分離されたソース下部接続配線と、
      前記ソースメタル層に含まれ、前記ソースバスラインに電気的に接続されたソースバスライン接続部と、
      前記ゲート絶縁層、前記第1絶縁層および前記第2絶縁層に形成され、前記ソース下部接続配線に達する第1コンタクトホールと、
      前記第1絶縁層および前記第2絶縁層に形成され、前記ソースバスライン接続部に達する第2コンタクトホールと、
      前記上部導電層に含まれ、前記第1コンタクトホール内で前記ソース下部接続配線と接続されており、前記第2コンタクトホール内で前記ソースバスライン接続部と接続されているソースバスライン上部接続部と
    を有する、請求項1から6のいずれかに記載のTFT基板。
  8.  前記非送受信領域に配置されたソース端子部をさらに有し、
     前記ソース端子部は、
      前記ゲートメタル層に含まれ、前記ソース下部接続配線と電気的に接続されたソース端子用下部接続部と、
      前記ゲート絶縁層、前記第1絶縁層および前記第2絶縁層に形成され、前記ソース端子用下部接続部に達する第3コンタクトホールと、
      前記上部導電層に含まれ、前記第3コンタクトホール内で前記ソース端子用下部接続部と接続されているソース端子用上部接続部と
    を有する、請求項7に記載のTFT基板。
  9.  前記複数のアンテナ単位領域のそれぞれは、
      前記ソースメタル層に含まれ、前記ドレイン電極と電気的に接続された上部補助容量電極と、
      前記ゲートメタル層に含まれ、前記ゲート絶縁層を介して前記上部補助容量電極と対向する下部補助容量電極と
    をさらに有し、
     前記ゲートメタル層は、前記下部補助容量電極に接続されたCSバスラインをさらに含み、
     前記TFT基板は、前記非送受信領域に配置されたCS端子部およびトランスファー端子部をさらに有し、
     前記CS端子部は、
      前記ゲートメタル層に含まれ、前記CSバスラインと電気的に接続されたCS端子用下部接続部と、
      前記ゲート絶縁層、前記第1絶縁層および前記第2絶縁層に形成され、前記CS端子用下部接続部に達する第4コンタクトホールと、
      前記上部導電層に含まれ、前記第4コンタクトホール内で前記CS端子用下部接続部と接続されているCS端子用上部接続部と
    を有する、請求項1から8のいずれかに記載のTFT基板。
  10.  前記トランスファー端子部は、
      前記パッチメタル層に含まれる第1トランスファー端子用下部接続部と、
      前記第2絶縁層に形成され、前記第1トランスファー端子用下部接続部に達する第5コンタクトホールと、
      前記上部導電層に含まれ、前記第5コンタクトホール内で前記第1トランスファー端子用下部接続部に接続されている第1トランスファー端子用上部接続部と
    を有する第1トランスファー端子部を含む、請求項9に記載のTFT基板。
  11.  前記第1トランスファー端子用下部接続部は、前記CSバスラインに電気的に接続されている、請求項10に記載のTFT基板。
  12.  前記トランスファー端子部は、
      前記ゲートメタル層に含まれる第2トランスファー端子用下部接続部と、
      前記ゲート絶縁層および前記第1絶縁層に形成され、前記第2トランスファー端子用下部接続部に達する第6コンタクトホールと、
      前記下部導電層に含まれ、前記第6コンタクトホール内で前記第2トランスファー端子用下部接続部に接続されている第2トランスファー端子用第1導電部と、
      前記パッチメタル層に含まれ、前記第2トランスファー端子用第1導電部上に形成されている第2トランスファー端子用第2導電部と、
      前記第2絶縁層に形成され、前記第2トランスファー端子用第2導電部に達する第7コンタクトホールと、
      前記上部導電層に含まれ、前記第7コンタクトホール内で前記第2トランスファー端子用第2導電部に接続されている第2トランスファー端子用上部接続部と
    を有する第2トランスファー端子部を含む、請求項2を引用する請求項9から11のいずれかに記載のTFT基板。
  13.  前記第2トランスファー端子用下部接続部は、前記CSバスラインに電気的に接続されている、請求項12に記載のTFT基板。
  14.  前記非送受信領域に配置されたコモン-CS接続部をさらに有し、
     前記コモン-CS接続部は、
      前記ゲートメタル層に含まれているCS接続用下部接続部と、
      前記ゲート絶縁層、前記第1絶縁層および前記第2絶縁層に形成され、前記CS接続用下部接続部に達する第8コンタクトホールと、
      前記上部導電層に含まれ、前記第8コンタクトホール内で前記CS接続用下部接続部と接続されているCS接続用上部接続部と
    を有し、
     前記CS接続用下部接続部は、前記CSバスラインと電気的に接続されており、前記CS接続用上部接続部は、前記第1トランスファー端子用上部接続部と電気的に接続されている、請求項10および11ならびに請求項10を引用する請求項12および13のいずれかに記載のTFT基板。
  15.  前記CS接続用下部接続部は、前記第2トランスファー端子用下部接続部と電気的に接続されており、前記CS接続用上部接続部は、前記第2トランスファー端子用上部接続部と電気的に接続されている、請求項12または13を引用する請求項14に記載のTFT基板。
  16.  請求項1から15のいずれかに記載のTFT基板と、
     前記TFT基板と対向するように配置されたスロット基板と、
     前記TFT基板と前記スロット基板との間に設けられた液晶層と、
     前記スロット基板の前記液晶層と反対側の表面に誘電体層を介して対向するように配置された反射導電板と
    を備え、
     前記スロット基板は、他の誘電体基板と、前記他の誘電体基板の前記液晶層側の表面に形成されたスロット電極とを有し、
     前記スロット電極は複数のスロットを有し、前記複数のスロットは、前記TFT基板の前記複数のアンテナ単位領域における前記パッチ電極に対応して配置されている、走査アンテナ。
  17.  請求項7または8に記載のTFT基板の製造方法であって、
     前記誘電体基板上に、前記ソース下部接続配線を含む前記ゲートメタル層を形成する工程(a)と、
     前記ゲートメタル層上にゲート絶縁膜を堆積する工程(b)と、
     前記ゲート絶縁膜上に、前記ソースバスライン接続部を含む前記ソースメタル層を形成する工程(c)と、
     前記ソースメタル層上に第1絶縁膜を堆積する工程(d)と、
     前記第1絶縁膜上にパッチ用導電膜を堆積する工程(e)と、
     前記パッチ用導電膜をパターニングすることによって前記パッチメタル層を形成する工程(f)と、
     前記パッチメタル層上に第2絶縁膜を堆積する工程(g)と、
     前記ゲート絶縁膜、前記第1絶縁膜および前記第2絶縁膜に前記第1コンタクトホールおよび前記第2コンタクトホールを形成する工程(h)と
    を包含し、
     前記工程(f)において、前記ソース下部接続配線は前記ゲート絶縁膜および前記第1絶縁膜で覆われており、前記ソースバスライン接続部は前記第1絶縁膜で覆われている、TFT基板の製造方法。
  18.  前記工程(h)は、前記ゲート絶縁膜、前記第1絶縁膜および前記第2絶縁膜を一括してエッチングする工程を包含する、請求項17に記載のTFT基板の製造方法。
PCT/JP2018/006013 2017-02-28 2018-02-20 Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法 WO2018159389A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US16/488,692 US11342666B2 (en) 2017-02-28 2018-02-20 TFT substrate, scanning antenna provided with TFT substrate, and method for manufacturing TFT substrate
CN201880014038.0A CN110326114B (zh) 2017-02-28 2018-02-20 Tft基板、具备tft基板的扫描天线以及tft基板的制造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017037140 2017-02-28
JP2017-037140 2017-02-28

Publications (1)

Publication Number Publication Date
WO2018159389A1 true WO2018159389A1 (ja) 2018-09-07

Family

ID=63371353

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/006013 WO2018159389A1 (ja) 2017-02-28 2018-02-20 Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法

Country Status (3)

Country Link
US (1) US11342666B2 (ja)
CN (1) CN110326114B (ja)
WO (1) WO2018159389A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108493592B (zh) * 2018-05-03 2019-12-20 京东方科技集团股份有限公司 微带天线及其制备方法和电子设备
US11335636B2 (en) * 2019-10-29 2022-05-17 Hefei Reliance Memory Limited Gradual breakdown memory cell having multiple different dielectrics

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007295044A (ja) * 2006-04-20 2007-11-08 Matsushita Electric Ind Co Ltd フェーズドアレイアンテナ
JP2011076079A (ja) * 2009-09-04 2011-04-14 Semiconductor Energy Lab Co Ltd 表示装置、および電子機器
JP2014531843A (ja) * 2011-09-27 2014-11-27 テヒニッシェ ウニフェルジテート ダルムシュタット 電子式操縦可能平面位相アレーアンテナ
WO2015126550A1 (en) * 2014-02-19 2015-08-27 Kymeta Corporation Dynamic polarization and coupling control for a steerable cylindrically fed holographic antenna
WO2016130383A1 (en) * 2015-02-11 2016-08-18 Kymeta Corporation Combined antenna apertures allowing simultaneous multiple antenna functionality

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002217640A (ja) 2001-01-17 2002-08-02 Radial Antenna Kenkyusho:Kk 平面アンテナ及び導波管
KR100858295B1 (ko) 2002-02-26 2008-09-11 삼성전자주식회사 반사-투과형 액정표시장치 및 이의 제조 방법
WO2003079441A1 (en) * 2002-03-20 2003-09-25 Koninklijke Philips Electronics N.V. Active matrix display devices, and their manufacture
JP4583797B2 (ja) * 2004-04-14 2010-11-17 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2007110256A (ja) * 2005-10-11 2007-04-26 Matsushita Electric Ind Co Ltd フェーズドアレイアンテナ
JP2007116573A (ja) 2005-10-24 2007-05-10 Toyota Central Res & Dev Lab Inc アレーアンテナ
US7466269B2 (en) 2006-05-24 2008-12-16 Wavebender, Inc. Variable dielectric constant-based antenna and array
CN101930134B (zh) 2009-06-19 2013-08-07 台均科技(深圳)有限公司 电磁感应式液晶面板及其制造方法和液晶显示器
RU2590937C2 (ru) 2010-10-15 2016-07-10 Де Инвеншн Сайенс Фанд Уан, ЭлЭлСи Антенны поверхностного рассеяния
KR102637010B1 (ko) 2010-12-03 2024-02-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막 및 반도체 장치
WO2012172985A1 (ja) * 2011-06-16 2012-12-20 シャープ株式会社 アクティブマトリクス基板の製造方法、アクティブマトリクス基板、表示装置、および、表示装置を備えたテレビジョン受像機
CN104380473B (zh) 2012-05-31 2017-10-13 株式会社半导体能源研究所 半导体装置
US9385435B2 (en) 2013-03-15 2016-07-05 The Invention Science Fund I, Llc Surface scattering antenna improvements
WO2014157019A1 (en) 2013-03-25 2014-10-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9887456B2 (en) 2014-02-19 2018-02-06 Kymeta Corporation Dynamic polarization and coupling control from a steerable cylindrically fed holographic antenna
US10263331B2 (en) 2014-10-06 2019-04-16 Kymeta Corporation Device, system and method to mitigate side lobes with an antenna array
US9887455B2 (en) 2015-03-05 2018-02-06 Kymeta Corporation Aperture segmentation of a cylindrical feed antenna
US9905921B2 (en) 2015-03-05 2018-02-27 Kymeta Corporation Antenna element placement for a cylindrical feed antenna
CN110050350B (zh) * 2016-12-08 2021-12-07 夏普株式会社 Tft基板、具备tft基板的扫描天线以及tft基板的制造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007295044A (ja) * 2006-04-20 2007-11-08 Matsushita Electric Ind Co Ltd フェーズドアレイアンテナ
JP2011076079A (ja) * 2009-09-04 2011-04-14 Semiconductor Energy Lab Co Ltd 表示装置、および電子機器
JP2014531843A (ja) * 2011-09-27 2014-11-27 テヒニッシェ ウニフェルジテート ダルムシュタット 電子式操縦可能平面位相アレーアンテナ
WO2015126550A1 (en) * 2014-02-19 2015-08-27 Kymeta Corporation Dynamic polarization and coupling control for a steerable cylindrically fed holographic antenna
WO2016130383A1 (en) * 2015-02-11 2016-08-18 Kymeta Corporation Combined antenna apertures allowing simultaneous multiple antenna functionality

Also Published As

Publication number Publication date
CN110326114B (zh) 2022-04-22
US20210273331A1 (en) 2021-09-02
US11342666B2 (en) 2022-05-24
CN110326114A (zh) 2019-10-11

Similar Documents

Publication Publication Date Title
JP6589058B2 (ja) 走査アンテナ
WO2018123696A1 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法
WO2018105520A1 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法
WO2018186309A1 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法
WO2018186281A1 (ja) Tft基板およびtft基板を備えた走査アンテナ
WO2018186311A1 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法
WO2018105589A1 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法
WO2017213084A1 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法
WO2017204114A1 (ja) 走査アンテナおよび走査アンテナの製造方法
JP6618616B2 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法
WO2018159607A1 (ja) Tft基板およびtft基板を備えた走査アンテナ
WO2018088278A1 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法
WO2018079350A1 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法
WO2018030279A1 (ja) 走査アンテナ
WO2017130475A1 (ja) 走査アンテナ
WO2018021247A1 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法
WO2018038209A1 (ja) 走査アンテナおよび走査アンテナの製造方法
WO2017141874A1 (ja) 走査アンテナ
WO2018030180A1 (ja) 走査アンテナ
WO2018131635A1 (ja) 走査アンテナおよび走査アンテナの製造方法
WO2018016387A1 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法
JP6598998B2 (ja) 走査アンテナ
WO2018021310A1 (ja) 走査アンテナ
WO2018159389A1 (ja) Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18761991

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18761991

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP