WO2018143028A1 - マトリクス型表示装置およびその駆動方法 - Google Patents

マトリクス型表示装置およびその駆動方法 Download PDF

Info

Publication number
WO2018143028A1
WO2018143028A1 PCT/JP2018/002080 JP2018002080W WO2018143028A1 WO 2018143028 A1 WO2018143028 A1 WO 2018143028A1 JP 2018002080 W JP2018002080 W JP 2018002080W WO 2018143028 A1 WO2018143028 A1 WO 2018143028A1
Authority
WO
WIPO (PCT)
Prior art keywords
signal lines
scanning
data
driving
data signal
Prior art date
Application number
PCT/JP2018/002080
Other languages
English (en)
French (fr)
Inventor
良幸 栗岡
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Publication of WO2018143028A1 publication Critical patent/WO2018143028A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Definitions

  • the present invention relates to a matrix type display device such as a liquid crystal display device having a plurality of pixel formation portions arranged in a matrix and a driving method thereof.
  • An active matrix liquid crystal display device is arranged in a matrix corresponding to a plurality of data signal lines, a plurality of scanning signal lines intersecting with the data signal lines, the plurality of data signal lines and the plurality of scanning signal lines.
  • a plurality of pixel forming portions are provided, and each pixel forming portion includes a pixel capacitor and a switching element.
  • the switching element a thin film transistor (hereinafter referred to as “TFT”) is usually used.
  • TFT thin film transistor
  • the pixel capacitance in each pixel formation portion is formed by a pixel electrode and a common electrode (also referred to as “counter electrode”) opposite to the pixel electrode with the liquid crystal in between, and the pixel electrode serves as the switching element.
  • the corresponding data signal line is connected through the TFT, and the corresponding scanning signal line is connected to the gate terminal of the TFT.
  • a control signal or the like can be prevented from being supplied to the gate driver as the scanning signal line driver circuit and / or the source driver as the data signal line driver circuit. Accordingly, the operation of the gate driver and / or the source driver can be paused, so that power consumption can be reduced.
  • the driving performed by providing a pause period after the refresh period as in the driving method described in Patent Document 1 is called “pause driving”, for example. Such pause driving is suitable for still image display.
  • the display unit is divided into a plurality of sub-display units and the plurality of sub-display units are driven at the same time so that the pixel data can be sufficiently written even if the display image becomes higher in definition.
  • Matrix type display devices have been proposed in the past (hereinafter, a drive system having such a configuration is referred to as “intra-screen divided drive system”).
  • the display unit is divided into upper and lower parts so that the data signal lines are electrically separated vertically, and data signal line drive circuits are provided on the upper and lower sides of the display unit, respectively, so that the upper half and the lower part of the display unit are provided.
  • An active matrix liquid crystal display device that is configured to drive half of them simultaneously is known. Such display devices using the in-screen division drive method are described in Patent Documents 2 to 4, for example.
  • power consumption can be reduced by providing a non-refresh period in units of frames in accordance with an image to be displayed. Further, it is possible to reduce power consumption by changing the frame frequency in accordance with the image to be displayed.
  • a conventional display device for example, even when a moving image is displayed only in a partial area of the display screen, it is necessary to refresh the entire display image. It is not possible to reduce power consumption due to a decrease in frequency.
  • the display unit is arranged so that the power consumption is reduced even when the frame frequency cannot be lowered or the non-refresh period cannot be introduced, such as when the moving image is displayed in a part of the screen. It is desired to provide a matrix display device that can be driven and a driving method thereof.
  • a first aspect of the present invention is a matrix corresponding to a plurality of data signal lines, a plurality of scanning signal lines intersecting with the plurality of data signal lines, and the plurality of data signal lines and the plurality of scanning signal lines.
  • a display device having a display unit provided with a plurality of pixel formation units arranged in a shape, At least one of the plurality of data signal lines and the plurality of scanning signal lines is divided into two or more signal line groups, with a predetermined number of signal lines as one set, and the at least one of the plurality of signal lines is divided.
  • At least the other of the plurality of data signal lines and the plurality of scanning signal lines is electrically connected to the plurality of sub-signal lines so that the at least one of the plurality of signal lines can be independently driven in a set unit.
  • the display control circuit includes at least one of a plurality of regions obtained by dividing the display unit in accordance with a division of the at least one signal line into the two or more signal line groups in a predetermined drive mode.
  • the drive circuit is controlled so that display images in the two regions are refreshed at different refresh rates.
  • the drive circuit is A data signal line driving circuit that divides the plurality of data signal lines into two or more data signal line groups with a predetermined number of data signal lines as one set, and independently drives the plurality of data signal lines in units of sets; ,
  • the plurality of scanning signal lines are divided into two or more scanning signal line groups by setting a predetermined number of scanning signal lines as one set, and the scanning signal lines are selective for the scanning signal lines constituting each set, and are independently set in units.
  • a scanning signal line driving circuit for driving a plurality of scanning signal lines, Each of the plurality of data signal lines is electrically separated into a plurality of sub data signal lines so that the plurality of scanning signal lines can be independently driven in a set unit, Each of the plurality of scanning signal lines is electrically separated into a plurality of sub-scanning signal lines so that the plurality of data signal lines can be independently driven in units of sets,
  • the display control circuit is configured to divide the plurality of data signal lines into the two or more sets of data signal lines and to apply the plurality of scan signal lines to the two or more sets of scanning signal lines in a predetermined driving mode.
  • the drive circuit is controlled such that display images in at least two of a plurality of regions obtained by dividing the display portion according to the division are refreshed at different refresh rates.
  • the display control circuit is configured to stop the operation of a circuit for driving a data signal line and a scanning signal line in at least one region of the plurality of regions in the drive circuit in a predetermined drive mode.
  • the circuit is controlled.
  • the display control circuit includes: The drive circuit is configured to be controllable so that a refresh period for refreshing a display image and a pause period for pausing refreshing of the display image alternately appear in each of the plurality of regions.
  • the drive circuit is controlled as described above.
  • the display control circuit includes: A data-side clock signal for generating a data signal to be applied to each data signal line in each of the plurality of regions and a scan for generating a scanning signal to be applied to each scanning signal line in each of the plurality of regions.
  • the period with the side clock signal can be controlled independently for each area, In a predetermined drive mode, by changing the periods of the data side clock signal and the scanning side clock signal for each of at least two of the plurality of regions, display images in the at least two regions have different refresh rates.
  • the driving circuit is controlled to be refreshed.
  • a sixth aspect of the present invention is a matrix corresponding to a plurality of data signal lines, a plurality of scanning signal lines intersecting with the plurality of data signal lines, and the plurality of data signal lines and the plurality of scanning signal lines.
  • a driving method of a display device having a display portion provided with a plurality of pixel formation portions arranged in a shape, At least one of the plurality of data signal lines and the plurality of scanning signal lines is divided into two or more signal line groups, with a predetermined number of signal lines as one set, and the at least one of the plurality of signal lines is divided.
  • the driving step Separated into In the driving step, the plurality of data signal lines and the plurality of scanning signal lines are driven so that a plurality of pixel data representing an image to be displayed is provided to the plurality of pixel forming units,
  • the driving step includes at least 2 out of a plurality of regions obtained by dividing the display unit according to the division of the at least one signal line into the two or more signal line groups. And driving the plurality of data signal lines and the plurality of scanning signal lines so that display images in one region are refreshed at different refresh rates.
  • the data signal line and the scanning signal line in each of the plurality of regions in the display unit can be driven independently for each region, and in a predetermined drive mode, at least of the plurality of regions.
  • the display images in the two areas are refreshed at different refresh rates. Therefore, the power consumption of the display device can be reduced by driving each area in the display portion at a refresh rate corresponding to the display content. For example, even when the frame frequency cannot be lowered conventionally, such as when a moving image is displayed in a partial area of the screen, the refresh rate of the display device can be reduced by reducing the refresh rate for each area. Power consumption can be reduced.
  • the drive frequency (frame conversion drive frequency) is lower than that of the conventional example by driving a plurality of regions in the display unit in parallel, this also contributes to reduction of power consumption.
  • a plurality of data signal lines in the display section are divided into two or more sets of data signal lines and two or more sets of scanning signal lines in the display section.
  • the display images in at least two of the plurality of regions obtained by dividing the display unit according to the division into the scanning signal line groups are refreshed at different refresh rates.
  • the operation of the circuit for driving the data signal line and the scanning signal line in at least one region of the plurality of regions in the display unit in the drive circuit in the predetermined drive mode is performed. It has stopped. Therefore, when it is not necessary to display the entire screen (the entire area of the display portion), the power consumption can be further reduced by stopping the operation of the circuit corresponding to the non-display area in the drive circuit. .
  • the display unit is arranged for each region such that a refresh period for refreshing the display image and a pause period for pausing refreshing of the display image alternately appear in each of the plurality of regions in the display unit.
  • the lengths of the pause periods during which the refresh of the display image is paused in at least two of the plurality of areas are made different from each other. Display images are refreshed at different refresh rates.
  • a data-side clock signal for generating a data signal to be applied to each data signal line in each of the plurality of regions in the display unit and each scanning signal in each of the plurality of regions.
  • the period with the scanning side clock signal for generating the scanning signal to be applied to the line can be changed independently for each region, and in the predetermined driving mode, at least two of the plurality of regions are on the data side
  • the display images in the at least two regions are refreshed at different refresh rates by making the periods of the clock signal and the scanning clock signal different from each other.
  • FIG. 6 is a signal waveform diagram (A, B, C) for demonstrating the drive of each area on the right side in the display part of the liquid crystal display device which concerns on the said embodiment.
  • 6 is a timing chart showing an operation state of the scanning signal line drive circuit of the liquid crystal display device according to the embodiment. It is a block diagram for demonstrating the operation state of the liquid crystal display device which concerns on the said embodiment.
  • 6 is a first timing chart showing a first operation example of the liquid crystal display device according to the embodiment.
  • 6 is a second timing chart illustrating a first operation example of the liquid crystal display device according to the embodiment.
  • FIG. 6 is a block diagram for explaining a first operation example of the liquid crystal display device according to the embodiment.
  • 6 is a timing chart illustrating a second operation example of the liquid crystal display device according to the embodiment. It is a block diagram for demonstrating the 2nd operation example of the liquid crystal display device which concerns on the said embodiment. 6 is a timing chart illustrating a third operation example of the liquid crystal display device according to the embodiment. It is a block diagram for demonstrating the 3rd operation example of the liquid crystal display device which concerns on the said embodiment. It is a figure (A, B) for demonstrating the reduction effect of the power consumption in the said embodiment. It is a figure which shows the difference by the resolution of the power consumption in a display apparatus. It is a block diagram which shows the structure of the display apparatus which concerns on the 1st modification of the said embodiment.
  • FIG. 1 is a block diagram showing a configuration example (hereinafter referred to as “conventional example”) of a normal active matrix liquid crystal display device.
  • the liquid crystal display device shown in FIG. 1 includes a liquid crystal panel as a display unit 100, a data signal line driving circuit 200 including four source drivers SD1 to SD4 connected in cascade, and three connected in cascade.
  • a scanning signal line driving circuit 300 configured by the gate drivers GD1 to GD3, a common electrode driving circuit (not shown), and a display control circuit 400.
  • the number of gate drivers GDi that are configured is not limited to three, and the number of source drivers SDj that configure the data signal line driving circuit 200 is not limited to four.
  • the common electrode drive circuit (not shown) is a circuit for supplying a voltage to a common electrode Ec described later in the display unit 100. Further, in order to display an image on the liquid crystal panel as the display unit 100, a backlight for irradiating light on the back surface is necessary, and this liquid crystal display device also includes such a backlight (not shown). Yes.
  • the common electrode driving circuit and the backlight are well known in their own configuration and related configurations and are not directly related to the features of the present embodiment, and thus detailed description thereof is omitted.
  • the display unit 100 is provided with a plurality (M) of data signal lines SL1 to SLM and a plurality (N) of scanning signal lines GL1 to GLN intersecting the plurality of data signal lines SL1 to SLM.
  • a plurality (M ⁇ N) of pixel forming portions 10 are provided in a matrix along the plurality of data signal lines SL1 to SLM and the plurality of scanning signal lines GL1 to GLN.
  • FIG. 2A is a diagram schematically illustrating the configuration of one pixel formation unit 10 in the display unit 100
  • FIG. 2B is a circuit diagram illustrating the electrical configuration of the pixel formation unit 10.
  • Each pixel forming unit 10 corresponds to one of the plurality of data signal lines SL1 to SLM and one of the plurality of scanning signal lines GL1 to GLN.
  • each pixel forming portion 10 has a source terminal as one conduction terminal connected to the corresponding data signal line SLj and a corresponding scanning signal line GLi.
  • An electrode Ep a liquid crystal layer provided in common to the plurality of (M ⁇ N) pixel forming units 10, and a common liquid crystal layer provided in the plurality of (M ⁇ N) pixel forming units 10 sandwiching the liquid crystal layer
  • a common electrode Ec arranged to face the pixel electrode Ep.
  • a pixel capacitor Cp for holding a voltage indicating pixel data (pixel gradation value) is formed by the pixel electrode Ep, the common electrode Ec, and the liquid crystal layer sandwiched between them. Yes.
  • the display control circuit 400 receives an image signal DA representing an image to be displayed and a timing control signal CT from the outside, and based on these signals DA and CT, a driver digital image signal DS and a data side control signal CS and a scanning side.
  • a control signal CG is generated.
  • the driver digital image signal DS and the data-side control signal CS are input to the leading source driver SD1 in the data signal line driving circuit 200.
  • the data-side control signal CS includes a data-side start pulse signal SSP and a data-side clock signal SCK, and the data-side clock signal SCK is given to all the source drivers SD1 to SD4 connected in cascade.
  • the scanning side control signal CG includes a scanning side start pulse signal GSP, a scanning side clock signal GCK, and a scanning side output control signal GOE, and is input to the leading gate driver GD1 in the scanning signal line driving circuit 300.
  • the scanning side clock signal GCK is supplied to all the gate drivers GD1 to GD3 connected in cascade.
  • the given data-side start pulse signal SSP is sequentially transferred in the order of SD1-> SD2-> SD3-> SD4 by the shift registers in the source drivers SD1-SD4 according to the data-side clock signal SCK, and the digital image signal DS is transferred in accordance with the transfer. Sequential sampling is performed, and one line of the digital image signal DS is sequentially held by a latch pulse generated every time one line is sampled.
  • the data signal line driving circuit 200 generates M data signals S1 to SM as driving image signals by converting the digital image signals DS for one line held sequentially into analog signals by the DA conversion circuit.
  • the M data signals S1 to SM are applied to the data signal lines SL1 to SLM, respectively.
  • the GSP is sequentially transferred in the order of GD1, GD2, and GD3 by the shift registers in the gate drivers GD1 to GD3 in accordance with the scanning side clock signal GCK, and the scanning signals G1 to GN that are sequentially activated according to the transfer are generated.
  • the scanning signals G1 to GN are applied to the scanning signal lines GL1 to GL1N, respectively. Accordingly, the scanning signal lines GL1 to GLN are sequentially selected in each frame period.
  • a predetermined voltage is supplied as a common voltage Vcom to the common electrode Ec in the display unit 100 from a common electrode driving circuit (not shown).
  • a planar light source (not shown) is provided on the back surface of the liquid crystal panel as the display unit 100, and light is emitted from the backlight to the back surface of the liquid crystal panel.
  • the liquid crystal panel in this embodiment is a transmissive
  • FIG. 1 A planar light source (not shown) is provided on the back surface of the liquid crystal panel as the display unit 100, and light is emitted from the backlight to the back surface of the liquid crystal panel.
  • the data signals S1 to SM generated based on the image signal DA and the timing control signal CT from the outside under the control of the display control circuit 400 are the data signal lines SL1 to SL1.
  • the scanning signals G1 to GN generated on the basis of the external timing control signal CT are applied to the scanning signal lines GL1 to GLN, respectively, in synchronization with the SLM.
  • the liquid crystal panel as the display unit 100 changes the light transmittance by applying a voltage corresponding to the image signal DA to the liquid crystal layer, and displays an image represented by the image signal DA.
  • the data signal line drive circuit 200, the scanning signal line drive circuit 300, and the common electrode drive circuit that constitute the drive circuit of the display unit 100 are configured separately from the display unit 100.
  • at least a part of the data signal line driving circuit, the scanning signal line driving circuit, and the common electrode driving circuit is a pixel using a TFT on the substrate of the liquid crystal panel as the display unit 100.
  • the configuration may be formed integrally with the circuit (simultaneously in the same process). This also applies to embodiments described later.
  • FIG. 3 is a block diagram showing the configuration of the active matrix liquid crystal display device according to this embodiment.
  • FIG. 4 is a circuit diagram showing a detailed configuration of the display unit 100 of the liquid crystal display device according to the present embodiment.
  • the liquid crystal display device according to this embodiment includes a liquid crystal panel as the display unit 100, a scanning signal line driving circuit, a data signal line driving circuit, a common electrode driving circuit (not shown), and a display control circuit 400. I have.
  • the liquid crystal display device can drive six areas in the display unit (liquid crystal panel) 100, that is, the first to sixth areas 100aa, 100ba, 100ca, 100ab, 100bb, and 100cb independently of each other.
  • This point differs from the conventional example (normal liquid crystal display device) shown in FIG.
  • the configuration of the scanning signal line driving circuit, the data signal line driving circuit, and the display control circuit 400 is also different from the conventional example.
  • the present embodiment will be described with a focus on differences from the conventional example, and the same components will be denoted by the same reference numerals and detailed description thereof will be omitted.
  • the display unit 100 includes a plurality (2m) of data signal lines SL1 to SL2m and a plurality (3n) of scanning signal lines GL1 to GL3n intersecting the plurality of data signal lines SL1 to SL2m.
  • a plurality (2m ⁇ 3n) of pixel forming portions 10 arranged in a matrix along the plurality of data signal lines SL1 to SL2m and the plurality of scanning signal lines GL1 to GL3n are provided.
  • Each pixel forming unit 10 has a configuration as shown in FIG. 2 as in the conventional example. However, in this embodiment, unlike the normal matrix type display device as shown in FIG. 1, as shown in FIGS.
  • the scanning signal line driving circuit includes a first sub-scanning signal line driving circuit GDaL, a second sub-scanning signal line driving circuit GDbL, which are arranged on one side (left side in FIG. 3) of two opposing sides in the display unit 100, and
  • the fourth sub-scanning signal line driving circuit GDaR, the fifth sub-scanning signal which includes the third sub-scanning signal line driving circuit GDcL and is disposed on the other side (the right side in FIG. 3) of the two sides of the display unit 100. It includes a line drive circuit GDbR and a sixth sub-scanning signal line drive circuit GDcR.
  • the first sub-scanning signal line driving circuit GDaL is connected to the A sub-scanning signal lines GLA1 to GLAn in the first area 100aa.
  • the second sub scanning signal line drive circuit GDbL is connected to the A sub scanning signal lines GLAn + 1 to GLA2n in the second area 100ba.
  • the third sub-scanning signal line driving circuit GDcL is connected to the A sub-scanning signal lines GLA2n + 1 to GLA3n in the third area 100ca.
  • the fourth sub scanning signal line driving circuit GDaR is connected to the B sub scanning signal lines GLB1 to GLBn in the fourth area 100ab.
  • the fifth sub scanning signal line driving circuit GDbR is connected to the B sub scanning signal lines GLBn + 1 to GLB2n in the fifth area 100bb.
  • the sixth sub-scanning signal line drive circuit GDcR is connected to the B sub-scanning signal lines GLB2n + 1 to GLB3n in the sixth area 100cb.
  • the data signal line driving circuit is arranged on one side (the upper side in FIG. 3) of the other two opposite sides in the display unit 100, and the first sub data signal line driving circuit SDbU and the second sub data signal line driving circuit SDbU. And a third sub data signal line drive circuit SDaD and a fourth sub data signal line drive circuit SDbD disposed on the other side (lower side in FIG. 3) of the other two sides of the display unit 100.
  • the first sub data signal line drive circuit SDaU is connected to the A sub data signal lines SLA1 to SLAm in the first area 100aa.
  • Second sub data signal line drive circuit SDbU is connected to A sub data signal lines SLAm + 1 to SLA2m in fourth area 100ab.
  • the third sub data signal line drive circuit SDaD is connected to the B sub data signal lines SLB1 to SLBm in the second area 100ba and to the C sub data signal lines SLC1 to SLCm in the third area 100ca.
  • the fourth sub data signal line drive circuit SDbD is connected to the B sub data signal lines SLBm + 1 to SLB2m in the fifth area 100bb and to the C sub data signal lines SLCm + 1 to SLC2m in the sixth area 100cb. ing.
  • the third area 100ca includes a signal line for connecting the B sub data signal line SLBj in the second area 100ba to the third sub data signal line drive circuit SDaD and a C sub data signal line SLCj in the third area 100ca. It is arranged. That is, the third area 100ca and the sixth area 100cb have a so-called “double source structure”.
  • the “pixel formation portion column” refers to a plurality of pixel formation portions 10 arranged in the extending direction of the data signal lines. Instead of such a double source structure, the two signal lines may be arranged in different layers in the third and sixth areas 100ca and 100cb.
  • the display control circuit 400 receives an image signal DA representing an image to be displayed and a timing control signal CT from the outside, and based on these signals DA and CT, first to sixth digital image signals as driver digital image signals. Daa, Dba, Dca, Dab, Dbb, Dcb and first to sixth data side control signals CSaa, CSba, CSca, CSab, CSbb, CScb and first to sixth scan side control signals CGaa, CGba, CGca, CGab , CGbb, and CGcb.
  • the first digital image signal Daa and the first data side control signal CSaa are input to the first sub data signal line drive circuit SDaU, and the second and third digital image signals Dba, Dca and the second and third data side control signals CSba are input.
  • CSca are input to the third sub data signal line driving circuit SDaD
  • the fourth digital image signal Dab and the fourth data side control signal CSab are input to the second sub data signal line driving circuit SDbU
  • the fifth and sixth digital signals are input.
  • the image signals Dbb and Dcb and the fifth and sixth data side control signals CSbb and CScb are input to the fourth sub data signal line drive circuit SDbD.
  • the first to sixth scanning side control signals CGaa, CGba, CGca, CGab, CGbb, and CGcb are input to the first to sixth sub-scanning signal line drive circuits GDaL, GDbL, GDcL, GDaR, GDbR, and GDcR, respectively.
  • the first data side control signal CSaa includes a first data side clock signal SCKaa and a first data side start pulse signal SSPaa
  • the second data side control signal CSba is a second data side clock signal SCKba and a second data side start pulse signal
  • the third data side control signal CSca includes a third data side clock signal SCKca and a third data side start pulse signal SSPca
  • the fourth data side control signal CSab includes the fourth data side clock signal SCKab and the fourth data.
  • the fifth data side control signal CSbb includes the fifth data side clock signal SCKbb and the fifth data side start pulse signal SSPbb
  • the sixth data side control signal CScb includes the sixth data side clock signal SCKcb.
  • the first scanning side control signal CGaa includes a first scanning side clock signal GCKaa, a first scanning side start pulse signal GSPaa, and a first scanning side output control signal GOEaa
  • the second scanning side control signal CGba is the second scanning side control signal CGba.
  • the scanning side clock signal GCKba, the second scanning side start pulse signal GSPba, and the second scanning side output control signal GOEba are included.
  • the third scanning side control signal CGca includes the third scanning side clock signal GCKca, the third scanning side start pulse. Including a signal GSPca and a third scanning side output control signal GOEca.
  • the fourth scanning side control signal CGab includes a fourth scanning side clock signal GCKab, a fourth scanning side start pulse signal GSPab, and a fourth scanning side output control signal.
  • the fifth scanning side control signal CGbb includes the GOEab, and the fifth scanning side clock signal GCKbb Including a fifth scanning side start pulse signal GSPbb and a fifth scanning side output control signal GOEbb.
  • the sixth scanning side control signal CGcb includes a sixth scanning side clock signal GCKcb, a sixth scanning side start pulse signal GSPcb, and 6 scan-side output control signal GOEcb is included.
  • the third sub data signal line drive circuit SDaD includes fifth and sixth source drivers SD5 and SD6 cascaded with each other, and includes seventh and eighth source drivers SD7 and SD8 cascaded with each other.
  • the first sub data signal line drive circuit SDaU sequentially transfers the first data side start pulse signal SSPaa in the order of SD1 ⁇ SD2 by the shift registers in the source drivers SD1 to SD2 in accordance with the first data side clock signal SCKaa. Accordingly, the first digital image signal Daa is sequentially sampled, and one line of the first digital image signal Daa (1/2 of the image signal DA from the outside) is generated by a latch pulse generated every time one line is sampled. Line) is held sequentially. Next, the first sub data signal line driving circuit SDaU converts the first digital image signal Daa for one line, which is sequentially held, into analog signals by the DA conversion circuit, thereby converting the m first data signals SA1 to SAm. These are generated as drive image signals, and the m first data signals SA1 to SAm are applied to the A sub data signal lines SLA1 to SLAm in the first area 100aa, respectively.
  • the second sub data signal line drive circuit SDbU uses the fourth data side start pulse signal SSPab and the fourth data side clock signal SCKab to generate the m fourth data signals SAm based on the fourth digital image signal Dab. +1 to SA2m are generated as drive image signals, and these m fourth data signals SAm + 1 to SA2m are applied to the A sub data signal lines SLAm + 1 to SLA2m in the fourth area 100ab, respectively.
  • the third sub data signal line drive circuit SDaD uses the second data side start pulse signal SSPba and the second data side clock signal SCKba by the source drivers SD5 and SD6 connected in cascade to each other. Based on the signal Dba, m second data signals SB1 to SBm are generated as drive image signals, and these m second data signals SB1 to SBm are respectively applied to the B sub data signal lines SLB1 to SLBm in the second area 100ba. Apply. Similarly, the third sub data signal line drive circuit SDaD uses the third data side start pulse signal SSPca and the third data side clock signal SCKca by the source drivers SD7 and SD8 connected in cascade. Based on the digital image signal Dca, m third data signals SC1 to SCm are generated as drive image signals, and these m third data signals SC1 to SCm are generated as C sub data signal lines SLC1 to SLCm in the third area 100ca. Respectively.
  • the fourth sub data signal line drive circuit SDbD uses the fifth data-side start pulse signal SSPbb and the fifth data-side clock signal SCKbb by the source drivers SD9 and SD10 connected in cascade. Based on the signal Dbb, m fifth data signals SBm + 1 to SB2m are generated as drive image signals, and these m fifth data signals SBm + 1 to SB2m are generated in the B sub data signal line SLBm in the fifth area 100bb. Applied to +1 to SLB2m. Similarly, the fourth sub data signal line drive circuit SDbD uses the sixth data side start pulse signal SSPcb and the sixth data side clock signal SCKcb by the source drivers SD11 and SD12 connected in cascade.
  • m sixth data signals SCm + 1 to SC2m are generated as drive image signals, and these m sixth data signals SCm + 1 to SC2m are generated as C sub data signals in the sixth area 100cb. Apply to lines SLCm + 1 to SLC2m, respectively.
  • the first to sixth sub-scanning signal line driving circuits GDaL, GDbL, GDcL, GDaR, GDbR, GDcR are gate drivers GD1, GD2, GD3, GD4, GD5 as six IC chips in the example shown in FIG. Each is realized by GD6.
  • the first sub-scanning signal line driving circuit GDaL sequentially transfers the first scanning-side start pulse signal GSPaa by the shift register in the gate driver GD1 in accordance with the first scanning-side clock signal GCKaa, and the first scanning side according to the transfer.
  • First scanning signals GA1 to GAn that are sequentially activated are generated based on the output control signal GOEaa, and these first scanning signals GA1 to GAn are applied to the A sub-scanning signal lines GLA1 to GLAn in the first area 100aa, respectively.
  • the A sub-scanning signal lines GLA1 to GLAn are sequentially selected.
  • the second sub-scanning signal line drive circuit GDbL is configured to sequentially activate the second scanning signal GAn + based on the second scanning-side start pulse signal GSPba, the second scanning-side clock signal GCKba, and the second scanning-side output control signal GOEba.
  • 1 to GA2n are generated in the same manner, and these second scanning signals GAn + 1 to GA2n are applied to the A sub-scanning signal lines GLAn + 1 to GLA2n in the second area 100ba, respectively.
  • the A sub-scan signal lines GLAn + 1 to GLA2n are sequentially selected.
  • the third sub-scanning signal line driving circuit GDcL is sequentially activated based on the third scanning-side start pulse signal GSPca, the third scanning-side clock signal GCKca, and the third scanning-side output control signal GOEca.
  • 1 to GA3n are generated in the same manner, and these third scanning signals GA2n + 1 to GA3n are applied to the A sub-scanning signal lines GLA2n + 1 to GLA3n in the third area 100ca, respectively.
  • the A sub-scan signal lines GLA2n + 1 to GLA3n are sequentially selected.
  • the fourth sub-scanning signal line drive circuit GDaR is sequentially activated based on the fourth scanning-side start pulse signal GSPab, the fourth scanning-side clock signal GCKab, and the fourth scanning-side output control signal GOEab.
  • GBn is generated in the same manner, and these fourth scanning signals GB1 to GBn are applied to the B sub scanning signal lines GLB1 to GLBn in the fourth area 100ab, respectively.
  • the B sub-scanning signal lines GLB1 to GLBn are sequentially selected.
  • the fifth sub-scanning signal line drive circuit GDbR includes a fifth scanning signal GBn + sequentially activated based on the fifth scanning-side start pulse signal GSPbb, the fifth scanning-side clock signal GCKbb, and the fifth scanning-side output control signal GOEbb.
  • 1 to GB2n are generated in the same manner, and these fifth scanning signals GBn + 1 to GB2n are applied to the B sub-scanning signal lines GLBn + 1 to GLB2n in the fifth area 100bb, respectively.
  • the B sub-scanning signal lines GLBn + 1 to GLB2n are sequentially selected.
  • the sixth sub-scanning signal line driving circuit GDcR is sequentially activated based on the sixth scanning-side start pulse signal GSPcb, the sixth scanning-side clock signal GCKcb, and the sixth scanning-side output control signal GOEcb.
  • 1 to GB3n are generated in the same manner, and these sixth scanning signals GB2n + 1 to GB3n are applied to the B sub-scanning signal lines GLB2n + 1 to GLB3n in the sixth area 100cb, respectively.
  • the B sub-scanning signal lines GLB2n + 1 to GLB3n are sequentially selected.
  • the first area 100aa is driven by the first sub data signal line driving circuit SDaU and the first sub scanning signal line driving circuit GDaL
  • the second area 100ba is driven by the third sub data signal line driving circuit SDaD 6 source drivers SD5 and SD6) and the second sub-scanning signal line driving circuit GDbL
  • the third area 100ca is the third sub-data signal line driving circuit SDaD (the seventh and eighth source drivers SD7 and SD8)
  • the fourth area 100ab is driven by the second sub data signal line drive circuit SDbU and the fourth sub scan signal line drive circuit GDaR
  • the fifth area 100bb is driven by the fourth sub data signal drive circuit GDcL.
  • Ninth and tenth source drivers SD9, SD in the line driving circuit SDbD ( 0) and the fifth sub-scanning signal line driving circuit GDbR, and the sixth area 100cb has the fourth sub-data signal line driving circuit SDbD (the eleventh and twelfth source drivers SD11 and SD12) and the sixth sub-scanning signal line. It is driven by the drive circuit GDcR.
  • FIG. 5A is a signal waveform diagram showing driving of the first area 100aa
  • FIG. 5B is a signal waveform diagram showing driving of the second area 100ba
  • FIG. It is a signal waveform diagram which shows the drive of 3 area 100ca.
  • FIG. 6A is a signal waveform diagram showing driving of the fourth area 100ab
  • FIG. 6B is a signal waveform diagram showing driving of the fifth area 100bb
  • FIG. 10 is a signal waveform diagram showing driving of the sixth area 100cb.
  • the first area 100aa is driven such that the scanning period and the rest period are alternately switched every 1/60 seconds. That is, in the first area 100aa, the first scanning signal GA1 to GAn is applied to the A sub-scanning signal lines GLA1 to GLAn by the first sub-scanning signal line driving circuit GDaL in a certain 1/60 second period, respectively.
  • the A sub-scanning signal lines GLA1 to GLAn are sequentially selected, and the first data signals SA1 to SAm are sent to the A sub data signal lines SLA1 to SLAm by the first sub data signal line driving circuit SDaU in synchronization with the sequential selection. Each is applied.
  • the driving of the A sub-scanning signal lines GLA1 to GLAn and the A sub-data signal lines SLA1 to SLAm is stopped.
  • the driving by the first sub-scanning signal line driving circuit GDaL and the first sub-data signal line driving circuit SDaU causes a scanning period in which the display image is refreshed and a pause period in which the display image is not refreshed. Appear alternately.
  • the display unit 100 is AC driven in order to prevent deterioration of the liquid crystal in the display unit 100 (see the waveforms of the data signals SAj, SBj, and SCj shown in FIGS. 5 and 6).
  • the inversion driving method for see “Other Modifications” described later).
  • the second sub-scanning signal line driving circuit GDbL that outputs the second scanning signals GAn + 1 to GA2n and the second data signals SB1 to SBm are output. It is driven by a three sub data signal line drive circuit SDaD (source drivers SD5 and SD6).
  • SDaD source drivers SD5 and SD6.
  • the rest period in which the refresh is not performed continues after the 1/60 second scanning period in which the display image is refreshed, for a period that is an integral multiple of 1/60 seconds.
  • the driving state is different from the driving state of the first area 100aa shown in FIG. 5A (driven at different refresh rates and driven at different frequencies).
  • the third area 100ca is a third sub-scanning signal line drive circuit GDcL that outputs third scanning signals GA2n + 1 to GA3n and a third data signal SC1 to SCm that outputs third data signals SC1 to SCm. It is driven by the 3 sub data signal line drive circuit SDaD (source drivers SD7 and SD8).
  • a rest period in which refresh is not performed continues for a period that is an integral multiple of 1/60 seconds after the 1/60 second scanning period in which the display image is refreshed.
  • the driving state is different from the driving state of the first area 100aa shown in FIG.
  • the length of the rest period (time until the next scanning period) following the scanning period is set to drive the second area 100ba and the third area 100ca. It is also possible to make it different depending on the driving.
  • the fourth sub-scanning signal line driving circuit GDaR that outputs the fourth scanning signals GB1 to GBn and the fourth data signals SAm + 1 to SA2m are output. It is driven by the 2 sub data signal line drive circuit SDbU.
  • the fourth area 100ab the 1/60 second scanning period in which the display image is refreshed is repeated, and the fourth area 100ab has the first to third areas 100aa shown in FIGS. , 100ba, and 100ca are in different drive states.
  • the fifth area 100bb outputs the fifth sub-scanning signal line drive circuit GDbR that outputs the fifth scanning signals GBn + 1 to GB2n and the fifth data signals SBm + 1 to SB2m.
  • the fourth sub data signal line drive circuit SDbD source drivers SD9 and SD10.
  • the scanning period in which the display image is refreshed and the pause period in which the display image is not refreshed are alternately switched every 1/60 seconds, and the fifth area 100bb is displayed in the fifth area 100bb shown in FIG.
  • the driving state is the same as the driving state of one area 100aa.
  • the sixth area 100cb outputs the sixth sub-scanning signal line drive circuit GDcR for outputting the sixth scanning signals GB2n + 1 to GB3n and the sixth data signals SCm + 1 to SC2m.
  • the fourth sub data signal line drive circuit SDbD source drivers SD11 and SD12.
  • the pause period in which the refresh is not performed continues for a period that is an integer multiple of 2 or more of 1/60 seconds. Is a drive state different from the drive states of the fourth and fifth areas 100ab and 100bb shown in FIGS. 6 (A) and 6 (B), respectively.
  • the display device can drive the first to sixth areas 100aa, 100ba, 100ca, 100ab, 100bb, 100cb in the display unit 100 independently of each other as shown in FIGS. Therefore, the driving states of the first to sixth areas 100aa, 100ba, 100ca, 100ab, 100bb, 100cb can be made different from each other, and the first to sixth areas 100aa, 100ba, 100ca, It is also possible to make the driving states of an arbitrary plurality of areas out of the six areas consisting of 100ab, 100bb, 100cb the same. As can be seen from the configurations shown in FIGS. 3 and 4, different images can be displayed in the six areas.
  • the display contents are considered for the states of the six areas. Instead, attention is paid only to the driving state in each of the six areas.
  • the drive state is a state specified by the refresh rate (and drive frequency), and when pause driving is performed, it is specified by the appearance pattern of the scanning period and the pause period in addition to the refresh rate.
  • each area 100xy is the sub-scanning driving the area 100xy (sub-scanning signal line) among the first to sixth sub-scanning signal line driving circuits GDaL, GDbL, GDcL, GDaR, GDbR, GDcR. It is determined by the operation state of the signal line driver circuit (appearance pattern of the scanning period and the rest period).
  • the operation state of the liquid crystal display device according to the present embodiment viewed from the viewpoint of the drive state of the display unit 100 is the operation of the first to sixth sub-scanning signal line drive circuits GDaL, GDbL, GDcL, GDaR, GDbR, GDcR. It depends on the condition. This point will be described with reference to FIGS.
  • FIG. 7 is a timing chart showing the operating states of the first to sixth sub-scanning signal line drive circuits GDaL, GDbL, GDcL, GDaR, GDbR, GDcR.
  • the high level (H level) indicates the scanning state (H level). Scanning period), and a low level (L level) indicates a resting state (resting period).
  • FIG. 8 is a block diagram for explaining the operation state of the liquid crystal display device according to the present embodiment. In FIG. 8, the same reference numerals are used for the same components as those in the liquid crystal display device shown in FIG. Is attached.
  • the value converted into the refresh of the display image is called “frame conversion drive frequency” or simply “drive frequency”, and driving the display image in the area 100xy so that the refresh rate of the display image becomes F [Hz] is “F Hz refresh. ".
  • one frame period means a period for refreshing the display image of one frame by sequential scanning.
  • the A sub-scanning signal lines GLA1 to GLA3n or the B sub-scanning signal lines GLB1 to GLB2n are used. This corresponds to the time required to scan sequentially.
  • 100ca, 100ab, 100bb, and 100cb are refresh rates of 60 Hz, 30 Hz, 20 Hz, 120 Hz, 40 Hz, and 24 Hz, respectively, and their drive frequencies are 20 Hz, 10 Hz, 20/3 Hz, 40 Hz, 40/3 Hz, and 40 Hz, respectively. 8 Hz.
  • the first to sixth areas 100aa, 100ba, 100ca, 100ab, 100bb, and 100cb in the display unit 100 are configured to be driven independently of each other (FIGS. 3 and 4).
  • the display device can be in a state where the first to sixth areas 100aa, 100ba, 100ca, 100ab, 100bb, and 100cb are driven at different refresh rates (and drive frequencies).
  • the driving state of an arbitrary plurality of areas among the six areas consisting of the first to sixth areas 100aa, 100ba, 100ca, 100ab, 100bb, 100cb is set. It can be the same.
  • each operation example described below corresponds to one drive mode of the drive circuit controlled by the display control circuit 400 in the present embodiment.
  • setting and changing of the drive mode based on the control by the display control circuit 400 are performed by predetermined control information included in the timing control signal CT from the outside.
  • the liquid crystal display device may be configured so that the drive mode can be set or changed by the above operation.
  • FIG. 11 shows a driving state of the display unit 100 in this operation example.
  • the display image in the display unit 100L including the first to third areas 100aa, 100ba, and 100ca (the left half region of the display unit 100 illustrated in FIG. 11 and hereinafter referred to as the “left half area”) 100L.
  • the refresh rate of the left half area 100L is 30 Hz.
  • the refresh rate of the right half area 100R is 60 Hz.
  • the refresh rate of the right half area 100R is 60 Hz, but the refresh rate of the left half area 100L is 30 Hz.
  • the power consumption of the display device according to the present embodiment is reduced without degrading the display quality of the entire frame. can do.
  • the first to sixth areas 100aa to 100ca and 100ab to 100cb in the display unit 100 are driven in parallel, so that the driving frequency (frame conversion driving) is compared with the conventional example (FIG. 1). Frequency), which contributes to reduction of power consumption.
  • this operation example is the same as the first operation example (FIG. 9) with respect to the driving state of the display unit 100, and the power consumption can be similarly reduced.
  • this operation example differs from the first operation example in the appearance pattern of the scanning period and the pause period. That is, in this operation example (FIG.
  • the first to third areas 100aa to 100ac constituting the left half area 100L are sequentially scanned, and the fourth to sixth areas 100ab to 100cb constituting the right half area 100R are also scanned. Scanned sequentially. According to such an operation example, it is possible to display a moving image more appropriately (naturally) than in the first operation example.
  • FIG. 13 shows a driving state of the display unit 100 in this operation example.
  • each of the first and fourth areas 100aa and 100ab scanning for 1/3 frame period is performed once every 1/20 second (A sub-scanning signal lines GLA1 to GLan or B sub-scanning signal lines GLB1 to GLB1). Since the display image by the scanning of GLBn is only refreshed, its driving frequency is 20/3 Hz.
  • the display image is refreshed at the rate of times (see FIGS. 3 and 12).
  • the display image is refreshed in the area 100M of the display unit 100 that is composed of the second and fifth areas 100ba and 100bb (the central region of the display unit 100 shown in FIG. Since this is performed at a rate of once every 60 seconds, the refresh rate of the central area 100M is 60 Hz.
  • each of these second and fifth areas 100ba and 100bb scanning for 1/3 frame period is performed once every 1/60 seconds (A sub-scanning signal lines GLAn + 1 to GLA2n or B sub-scanning signal lines). Since the display image by the scanning of GLBn + 1 to GLB2n is only refreshed, its driving frequency is 20 Hz.
  • the drive frequency is 20/3 Hz.
  • the refresh rate of the middle area 100M is 60 Hz, but the refresh rate of the upper area 100U and the lower area 100D is 20 Hz.
  • the consumption of the display device according to the present embodiment without reducing the display quality of the entire frame. Electric power can be reduced.
  • the first to sixth areas 100aa to 100ca and 100ab to 100cb in the display unit 100 are driven in parallel, so that the driving frequency (frame conversion driving) is compared with the conventional example (FIG. 1). Frequency), which contributes to reduction of power consumption.
  • the liquid crystal display device In the liquid crystal display device according to the present embodiment, refresh in any one or a plurality of areas of the first to sixth areas 100aa, 100ba, 100ca, 100ab, 100bb, 100cb in the display unit 100 is stopped and the area is set. It can be in a non-display state. For example, when the first to sixth sub-scanning signal line drive circuits GDaL to GDcL and GDaR to GDcR operate as shown in FIG. 14, the upper area 100U including the first and fourth areas 100aa and 100ab and the third and third areas The lower area 100D including the six areas 100ca and 100cb is not displayed.
  • FIG. 15 shows a driving state of the display unit 100 in this case.
  • the operation of the liquid crystal display device according to the present embodiment in this case will be described as a third operation example.
  • the eighth, eleventh, and twelfth source drivers SD7, SD8, D11, and D12 also stop operating.
  • the refresh rate of the middle area 100M is 60 Hz.
  • the area 100U (first and fourth areas 100aa, 100ab) and the lower area 100D (third and sixth areas 100ca, 100cb) are not driven and are not displayed.
  • the driving circuit corresponding to the non-display area in this operation example, the sub scanning signal line driving circuits GDaL, GDcL, GDaR, GDcR, sub data signal lines.
  • the frame conversion drive frequency is lower than that of the conventional example. This also contributes to reduction of power consumption.
  • FIGS. 16A and 16B are diagrams for explaining the effect of reducing power consumption in the above-described embodiment.
  • the display device based on the measurement example of the conventional liquid crystal display device (FIG. 1) The relationship between drive frequency and current consumption is shown.
  • the display unit 100 is driven integrally. Therefore, the driving frequency in this conventional example corresponds to the frame conversion driving frequency in the present embodiment.
  • 16A and 16B show that power consumption can be effectively reduced by reducing the drive frequency.
  • the power consumption can be further reduced by stopping the operation of the circuit corresponding to the non-display area among the 100 driving circuits of the display unit. (FIGS. 14 and 15).
  • FIG. 17 is a diagram showing a difference due to the resolution of current consumption in the display device based on a measurement example of the liquid crystal display device. From FIG. 17, it can be seen that when the resolution is changed from FHD (Full High Definition: 1920 ⁇ 1080 pixels) to QFHD (Quad38Full High Definition: 3840 ⁇ 2160 pixels), the power consumption increases. Therefore, considering the recent progress of higher resolution display devices, the configuration for reducing power consumption as in this embodiment is particularly effective.
  • FHD Full Definition: 1920 ⁇ 1080 pixels
  • QFHD Quad38Full High Definition: 3840 ⁇ 2160 pixels
  • the display unit 100 is divided into first to sixth areas 100aa, 100ba, 100ca, 100ab, 100bb, and 100cb that can be driven independently from each other (FIG. 3).
  • the method of dividing into is not limited to such a dividing form. It suffices that at least one of the scanning signal lines and the data signal lines in the display unit 100 is divided into a plurality of groups, and an area determined according to the division can be independently driven.
  • the display unit 100 may be divided into an upper area 100U, a middle area 100M, and a lower area 100D that can be driven independently of each other (hereinafter, such a configuration is referred to as “first configuration”). This is referred to as a "variant”.
  • the scanning signal lines GL1 to GL3n in the display unit 100 are composed of three sets, that is, a first set including the scanning signal lines GL1 to GLn and the scanning signal lines GLn + 1 to GL2n, as in the above embodiment.
  • the data signal lines SL1 to SL2m in the display unit 100 are not divided (combined).
  • the scanning signal lines GLi are not electrically separated, and therefore the first to third sub-scanning signals arranged on the left side of the display unit 100 in the embodiment shown in FIG.
  • One of the line driving circuits GDaL to GDcL and the fourth to sixth sub-scanning signal line driving circuits GDaR to GDcR arranged on the right side is not necessary.
  • the scanning signal line driving circuit in this modification is the first to third scanning signal line driving circuit corresponding to the first to third sub-scanning signal line driving circuits GDaL, GDbL, GDcL in the above embodiment. It consists only of GDa, GDb, and GDc.
  • each data signal line SLj is electrically separated into the A sub data signal line SLAj, the B sub data signal line SLBj, and the C sub data signal line SLCj, as in the above embodiment.
  • the data line driving circuits need to be arranged on both upper and lower sides of the display unit 100.
  • the first and second sub data signal line driving circuits SDaU and SDbU in the above embodiment have only one in this modification as shown in FIG.
  • the upper sub data signal line drive circuit SDU and one lower sub data signal line drive circuit SDD are included.
  • the upper sub data signal line drive circuit SDU includes four source drivers SD1 to SD4 that are cascaded to drive the A sub data signal lines SLA1 to SLA2m, and the lower sub data signal line drive circuit SDD is cascaded to each other.
  • the display control circuit 400 in the present modification example receives an image signal DA representing an image to be displayed and a timing control signal CT from the outside, and based on these signals DA and CT, first to second digital image signals for a driver.
  • Three digital image signals Da, Db, Dc, first to third data side control signals CSa, CSb, CSc and first to third scanning side control signals CGa, CGb, CGc are generated.
  • the first digital image signal Da and the first data side control signal CSa are input to the upper sub data signal line drive circuit SDU
  • the second and third digital image signals Db and Dc and the second and third data side control signals CSb, CSc is input to the lower sub data signal line drive circuit SDD.
  • the first to third scanning side control signals CGa, CGb, and CGc are input to the first to third scanning signal line drive circuits GDa, GDb, and GDc, respectively.
  • the first data side control signal CSa includes a first data side clock signal SCKa and a first data side start pulse signal SSPa
  • the second data side control signal CSb is a second data side clock signal SCKb and a second data side start pulse signal.
  • the third data side control signal CSc includes the third data side clock signal SCKc and the third data side start pulse signal SSPc.
  • the first scanning side control signal CGa includes the first scanning side clock signal GCKa, the first scanning side start pulse signal GSPa, and the first scanning side output control signal GOEa
  • the second scanning side control signal CGb is the second scanning side control signal CGb.
  • the scanning side clock signal GCKb, the second scanning side start pulse signal GSPb, and the second scanning side output control signal GOEb are included.
  • the third scanning side control signal CGc includes the third scanning side clock signal GCKc, the third scanning side start pulse.
  • the signal GSPc and the third scanning side output control signal GOEc are included.
  • the upper sub data signal line drive circuit SDU is for driving 2m first data signals SA1 to SA2m based on the first digital image signal Da using the first data side start pulse signal SSPa and the first data side clock signal SCKa. These are generated as image signals, and these 2m first data signals SA1 to SA2m are applied to the A sub data signal lines SLA1 to SLA2m in the upper area 100U, respectively.
  • the lower sub data signal line driving circuit SDD uses the second data side start pulse signal SSPb and the second data side clock signal SCKb by the four source drivers SD5, SD6, S9, and S10 connected in cascade. Based on the two digital image signals Db, 2m second data signals SB1 to SB2m are generated as drive image signals, and these 2m second data signals SB1 to SB2m are generated as B sub data signal lines SLB1 to SLB2m in the central area 100M. Respectively.
  • the lower side sub data signal line drive circuit SDD uses the third data side start pulse signal SSPc and the third data side clock signal SCKc by the four source drivers SD7, SD8, SD11, SD12 connected in cascade.
  • 2m third data signals SC1 to SC2m are generated as drive image signals, and these 2m third data signals SC1 to SC2m are generated in the C sub data signal line SLC1 in the lower area 100D. Apply each to SLC2m.
  • the first scanning signal line driving circuit GDa sequentially activates the first scanning signals G1 to Gn based on the first scanning side start pulse signal GSPa, the first scanning side clock signal GCKa, and the first scanning side output control signal GOEa.
  • the first scanning signals G1 to G2n are applied to the scanning signal lines GL1 to GLn in the upper area 100U, respectively. As a result, the scanning signal lines GL1 to GLn are sequentially selected.
  • the second sub-scanning signal line drive circuit GDb is sequentially activated based on the second scanning-side start pulse signal GSPb, the second scanning-side clock signal GCKb, and the second scanning-side output control signal GOEb. 1 to G2n are generated, and these second scanning signals Gn + 1 to G2n are applied to the scanning signal lines GLn + 1 to GL2n in the middle area 100M, respectively. As a result, the scanning signal lines GLn + 1 to GL2n are sequentially selected.
  • the third sub-scanning signal line driving circuit GDc is sequentially activated based on the third scanning-side start pulse signal GSPc, the third scanning-side clock signal GCKc, and the third scanning-side output control signal GOEc. 1 to G3n are generated, and these third scanning signals G2n + 1 to G3n are applied to the scanning signal lines GL2n + 1 to GL3n in the lower area 100D, respectively. As a result, the scanning signal lines GL2n + 1 to GL3n are sequentially selected.
  • the upper area 100U, the middle area 100M, and the lower area 100D are driven independently of each other. That is, the upper area 100U is driven by the upper data signal line driving circuit SDU and the first scanning signal line driving circuit GDa, and the middle area 100M is driven by the four lower side data signal line driving circuits SDD (four source drivers SD5, SD6, SD6). SD9, SD10) and the second sub-scanning signal line driving circuit GDb, and the lower area 100D has the lower sub-data signal line driving circuit SDD (four source drivers SD7, SD8, D11, D12) and the third sub-scanning signal line driving circuit GDb. It is driven by the scanning signal line drive circuit GDc.
  • the display image is refreshed at a refresh rate of 20 Hz in the upper area 100U as shown in FIG. 20 by driving the display unit 100 as shown in the timing chart of FIG.
  • the display image is refreshed at a refresh rate of 60 Hz
  • the display image is refreshed at a refresh rate of 20 Hz. That is, the driving state is the same as in the third operation example (FIG. 13) in the above embodiment.
  • a scanning signal is obtained by repeating only a scanning period without providing a pause period.
  • the present invention is also applicable to a liquid crystal display device of a driving method (hereinafter referred to as “normal driving method”) in which lines are continuously scanned.
  • the refresh rate is independent for each area by changing the period of the data side clock signal and the scanning side clock signal corresponding to each area of the display unit.
  • the display control circuit can control the driving circuits (each sub data signal line driving circuit and each sub scanning signal line driving circuit) so as to change to An example of such a normal drive type liquid crystal display device will be described below as a second modification.
  • segmentation form to the area which can be driven independently of the display part 100 in the liquid crystal display device which concerns on this modification is demonstrated as what is the said 1st modification, the said division
  • the liquid crystal display device is configured as shown in FIG. 18 as in the first modification.
  • the normal driving method in which no pause period is provided is used, so the first to third digital images generated by the display control circuit 400 based on the image signal DA and the timing control signal CT from the outside.
  • the signals Da, Db, Dc, the first to third data side control signals CSa, CSb, CSc, and the first to third scanning side control signals CGa, CGb, CGc are as follows. Is different.
  • FIG. 21 is a signal waveform diagram for explaining the operation of the liquid crystal display device according to this modification, more specifically, driving of the display unit 100.
  • FIG. 21A shows driving of the upper area 100U.
  • (B) shows driving of the middle area 100M, and
  • FIG. 21 (C) shows driving of the lower area 100D.
  • the clock signal is a clock signal in which pulses continuously appear in a predetermined cycle.
  • the scanning side start pulse signal GSPx and the scanning side output control signal GOEc included in each scanning side control signal CGx in the present modification also differ according to the scanning side clock signal GCKx unlike the first modification.
  • Signal (x a, b, c)
  • the cycles of the side clock signal SCKb are each doubled, and the cycles of the third scanning side clock signal GCKc and the third data side clock signal SCKc corresponding to the lower area 100D are each tripled.
  • the cycle of the scanning signals Gn + 1 to G2n for driving the middle area 100M is twice the cycle of the scanning signals G1 to Gn for driving the upper area 100U.
  • the scanning signals G2n + 1 to G3n for driving 100D are tripled.
  • scanning signals G1 to Gn and data signals SA1 to SA2m for driving the upper area 100U scanning signals Gn + 1 to G2n and data signals SB1 to SB2m for driving the middle area 100M, and scanning signals for driving the lower area 100D.
  • G2n + 1 to G3n and data signals SC1 to SC2m are different from each other as shown in FIGS. 21A, 21B, and 21C.
  • the refresh rate of the display image in upper area 100U, middle area 100M, and lower area 100D as shown in FIG. are 60 Hz, 30 Hz, and 20 Hz, respectively.
  • the display unit 100 can be independently driven for each area so that the refresh rate and the driving frequency are different for each area in the display unit 100. Therefore, the same effect as the first modified example and the embodiment can be obtained.
  • the dot inversion driving method is a method of driving the display unit 100 so that the polarity of the data signal applied to each pixel forming unit is inverted for each pixel forming unit, and the line inversion driving method is used for each pixel.
  • the display unit 100 is driven such that the polarity of the data signal applied to the formation unit is inverted every pixel formation unit row.
  • the column inversion drive method is a method in which the polarity of the data signal applied to each pixel formation unit is a pixel.
  • the display unit 100 is driven so as to be inverted for each formation unit column.
  • the frame inversion driving method is a display unit 100 in which the polarity of a data signal applied to each pixel formation unit is inverted for each frame. This is a method of driving.
  • the “pixel forming portion row” refers to a plurality of pixel forming portions 10 arranged in the extending direction of the scanning signal line
  • the “pixel forming portion column” refers to a plurality of pixels arranged in the extending direction of the data signal line.
  • the formation part 10 is said.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本願は、動画が画面の一部に表示される場合等においても十分に消費電力を低減できるマトリクス型表示装置を開示する。 表示部100が6つのエリア100xy(x=a,b,c;y=a,b)に分割され、これら6つのエリア100xyが互いに独立に駆動可能なように、各データ信号線がA副データ信号線とB副データ信号線とC副データ信号線に電気的に分離され、かつ、各走査信号線がA副走査信号線とB副走査信号線に電気的に分離されていると共に、各エリア100xyに対応するデジタル画像信号Dxyとデータ側制御信号CSxyが当該エリアを駆動する副データ信号線駆動回路SDyZ(Z=U,D)に与えられ、各エリア100xyに対応する走査側制御信号CGxyが当該エリアを駆動する副走査信号線駆動回路GDxW(W=L,R)に与えられる。

Description

マトリクス型表示装置およびその駆動方法
 本発明は、マトリクス状に配置された複数の画素形成部を有する液晶表示装置等のマトリクス型の表示装置およびその駆動方法に関する。
 アクティブマトリクス型の液晶表示装置は、複数のデータ信号線と、それらに交差する複数の走査信号線と、当該複数のデータ信号線および当該複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部を備えており、各画素形成部は、画素容量とスイッチング素子とを含んでいる。ここで、スイッチング素子としては、通常、薄膜トランジスタ(以下「TFT」という)が使用される。各画素形成部における画素容量は、画素電極と、液晶を挟んでその画素電極と対向する共通電極(「対向電極」ともいう)とによって形成されており、当該画素電極は、上記スイッチング素子としてのTFTを介して対応するデータ信号線に接続され、そのTFTのゲート端子には対応する走査信号線が接続される。
 上記のようなアクティブマトリクス型の表示装置では、表示画像の高精細化に伴って表示部を駆動するための信号の周波数が高くなり、その結果、消費電力が増大する。これに対し、例えば特許文献1(国際公開第2013/008668号パンフレット)には、液晶表示装置の走査信号線としてのゲートラインを走査して表示画像のリフレッシュを行うリフレッシュ期間の後に、全てのゲートラインを非走査状態にしてリフレッシュを休止する休止期間(非リフレッシュ期間)を設ける表示装置の駆動方法が開示されている。この休止期間では、例えば、走査信号線駆動回路としてのゲートドライバおよび/またはデータ信号線駆動回路としてのソースドライバに制御用の信号等を与えないようにすることができる。これにより、ゲートドライバおよび/またはソースドライバの動作を休止させることができるので低消費電力化を図ることができる。この特許文献1に記載の駆動方法のように、リフレッシュ期間の後に休止期間を設けることにより行う駆動は、例えば「休止駆動」と呼ばれる。このような休止駆動は静止画表示に好適である。
 なお、表示画像の高精細化が進んでも画素データの十分な書き込みができるように、表示部を複数のサブ表示部に分割して当該複数のサブ表示部を同時に駆動するように構成されたアクティブマトリクス型の表示装置が従来より提案されている(以下、このような構成による駆動方式を「画面内分割駆動方式」という)。例えば、各データ信号線が上下に電気的に分離されるように表示部を上下に分割して表示部の上端側と下端側にそれぞれデータ信号線駆動回路を設けて表示部の上半分と下半分とを同時に駆動するように構成されたアクティブマトリクス型液晶表示装置が知られている。このような画面内分割駆動方式の表示装置は、例えば特許文献2~4に記載されている。
国際公開第2013/008668号パンフレット 日本国特開2007-225898号公報 日本国特開2002-62518号公報 日本国特開平10-268261号公報
 上記のように、休止駆動方式のアクティブマトリクス型の表示装置では、表示すべき画像に応じてフレーム単位で非リフレッシュ期間を設けることにより消費電力を低減することができる。また、表示すべき画像に応じてフレーム周波数を変更することにより消費電力を低減することも可能である。しかし、このような従来の表示装置では、例えば動画が表示画面の一部の領域においてのみ表示される場合であっても、表示画像全体のリフレッシュを行う必要があり、非リフレッシュ期間の導入やフレーム周波数の低下による消費電力の低減を図ることができない。
 そこで、動画が画面の一部の領域に表示される場合等のようにフレーム周波数を低下させたり非リフレッシュ期間を導入したりすることができない場合においても消費電力が低減されるように表示部を駆動できるマトリクス型の表示装置およびその駆動方法を提供することが望まれる。
 本発明の第1の局面は、複数のデータ信号線と、前記複数のデータ信号線と交差する複数の走査信号線と、前記複数のデータ信号線および前記複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部とが設けられた表示部を有する表示装置であって、
 前記複数のデータ信号線および前記複数の走査信号線のうち少なくとも一方の複数の信号線を所定数の信号線を1組として2組以上の信号線群に分割し、前記少なくとも一方の複数の信号線が組単位で独立に駆動されるように前記複数のデータ信号線および前記複数の走査信号線を駆動する駆動回路と、
 表示すべき画像を表す複数の画素データが前記複数のデータ信号線および前記複数の走査信号線の駆動により前記複数の画素形成部に与えられるように前記駆動回路を制御する表示制御回路とを備え、
 前記少なくとも一方の複数の信号線が組単位で独立に駆動可能なように、前記複数のデータ信号線および前記複数の走査信号線のうち少なくとも他方の信号線のそれぞれは複数の副信号線に電気的に分離されており、
 前記表示制御回路は、所定の駆動モードにおいて、前記少なくとも一方の複数の信号線の前記2組以上の信号線群への分割に応じて前記表示部を分割することにより得られる複数の領域うち少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記駆動回路を制御することを特徴とする。
 本発明の第2の局面は、本発明の第1の局面において、
 前記駆動回路は、
  前記複数のデータ信号線を所定数のデータ信号線を1組として2組以上のデータ信号線群に分割し、前記複数のデータ信号線を組単位で独立的に駆動するデータ信号線駆動回路と、
  前記複数の走査信号線を所定数の走査信号線を1組として2組以上の走査信号線群に分割し、各組を構成する走査信号線につき選択的であって組単位では独立的に前記複数の走査信号線を駆動する走査信号線駆動回路とを含み、
 前記複数のデータ信号線のそれぞれは、前記複数の走査信号線が組単位で独立に駆動可能なように複数の副データ信号線に電気的に分離されており、
 前記複数の走査信号線のそれぞれは、前記複数のデータ信号線が組単位で独立に駆動可能なように複数の副走査信号線に電気的に分離されており、
 前記表示制御回路は、所定の駆動モードにおいて、前記複数のデータ信号線の前記2組以上のデータ信号線群への分割および前記複数の走査信号線の前記2組以上の走査信号線群への分割に応じて前記表示部を分割することにより得られる複数の領域のうち少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記駆動回路を制御することを特徴とする。
 本発明の第3の局面は、本発明の第1の局面において、
 前記表示制御回路は、所定の駆動モードにおいて、前記駆動回路のうち前記複数の領域の少なくとも1つの領域におけるデータ信号線および走査信号線を駆動するための回路の動作が停止するように、前記駆動回路を制御することを特徴とする。
 本発明の第4の局面は、本発明の第1から第3の局面のいずれかにおいて、
 前記表示制御回路は、
  前記複数の領域のそれぞれにおいて表示画像をリフレッシュするリフレッシュ期間と当該表示画像のリフレッシュを休止する休止期間とが交互に現れるように前記駆動回路を制御可能に構成されており、
  所定の駆動モードにおいて、前記複数の領域のうち少なくとも2つの領域における表示画像のリフレッシュを休止する休止期間の長さを互いに異ならせることにより当該少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記駆動回路を制御することを特徴とする。
 本発明の第5の局面は、本発明の第1から第3の局面のいずれかにおいて、
 前記表示制御回路は、
  前記複数の領域のそれぞれにおける各データ信号線に印加すべきデータ信号を生成するためのデータ側クロック信号と前記複数の領域のそれぞれにおける各走査信号線に印加すべき走査信号を生成するための走査側クロック信号との周期を領域毎に独立に制御可能に構成されており、
  所定の駆動モードにおいて、前記複数の領域のうち少なくとも2つの領域につき前記データ側クロック信号および前記走査側クロック信号の周期を互いに異ならせることにより当該少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記駆動回路を制御することを特徴とする。
 本発明の第6の局面は、複数のデータ信号線と、前記複数のデータ信号線と交差する複数の走査信号線と、前記複数のデータ信号線および前記複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部とが設けられた表示部を有する表示装置の駆動方法であって、
 前記複数のデータ信号線および前記複数の走査信号線のうち少なくとも一方の複数の信号線を所定数の信号線を1組として2組以上の信号線群に分割し、前記少なくとも一方の複数の信号線が組単位で独立に駆動されるように前記複数のデータ信号線および前記複数の走査信号線を駆動する駆動ステップを備え、
 前記少なくとも一方の複数の信号線が組単位で独立に駆動可能なように前記複数のデータ信号線および前記複数の走査信号線のうち少なくとも他方の信号線のそれぞれは複数の副信号線に電気的に分離されており、
 前記駆動ステップでは、表示すべき画像を表す複数の画素データが前記複数の画素形成部に与えられるように前記複数のデータ信号線および前記複数の走査信号線が駆動され、
 前記駆動ステップは、所定の駆動モードにおいて、前記少なくとも一方の複数の信号線の前記2組以上の信号線群への分割に応じて前記表示部を分割することにより得られる複数の領域うち少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記複数のデータ信号線および前記複数の走査信号線を駆動するステップを含むことを特徴とする。
 本発明の他の局面については、本発明の上記局面ならびに下記実施形態およびその変形例についての説明から明らかであるので、説明を省略する。
 本発明の第1の局面によれば、表示部における複数の領域のそれぞれにおけるデータ信号線および走査信号線が領域毎に独立に駆動可能であり、所定の駆動モードでは、当該複数の領域うち少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされる。したがって、表示部における各領域をその表示内容に応じたリフレッシュレートで駆動することにより、表示装置の消費電力を低減することができる。例えば、動画が画面の一部の領域に表示される場合等のように従来はフレーム周波数を低下させることができなかった場合であっても、領域単位でリフレッシュレートを低下させることで表示装置の消費電力を低減することができる。また、表示部における複数の領域を並行的に駆動することにより駆動周波数(フレーム換算駆動周波数)が従来例よりも低下するので、これも消費電力の低減に寄与する。
 本発明の第2の局面によれば、所定の駆動モードにおいて、表示部における複数のデータ信号線の2組以上のデータ信号線群への分割および表示部における複数の走査信号線の2組以上の走査信号線群への分割に応じて表示部を分割することにより得られる複数の領域のうち少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされる。これにより本発明の第1の局面と同様の効果が得られる。
 本発明の第3の局面によれば、所定の駆動モードにおいて、駆動回路のうち表示部における複数の領域の少なくとも1つの領域におけるデータ信号線および走査信号線をそれぞれ駆動するための回路の動作が停止している。したがって、画面全体(表示部の全領域)に表示を行う必要がない場合には、駆動回路のうち非表示領域に対応する回路の動作を停止させることにより、消費電力を更に低減することができる。
 本発明の第4の局面によれば、表示部における複数の領域のそれぞれにおいて表示画像をリフレッシュするリフレッシュ期間と当該表示画像のリフレッシュを休止する休止期間とが交互に現れるように表示部を領域毎に独立に駆動することができ、所定の駆動モードでは、当該複数の領域のうち少なくとも2つの領域における表示画像のリフレッシュを休止する休止期間の長さを互いに異ならせることにより当該少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされる。これにより本発明の第1の局面等と同様の効果が得られる。
 本発明の第5の局面によれば、表示部における複数の領域のそれぞれにおける各データ信号線に印加すべきデータ信号を生成するためのデータ側クロック信号と当該複数の領域のそれぞれにおける各走査信号線に印加すべき走査信号を生成するための走査側クロック信号との周期を領域毎に独立に変更することができ、所定の駆動モードにおいて、当該複数の領域のうち少なくとも2つの領域につきデータ側クロック信号および走査側クロック信号の周期を互いに異ならせることにより当該少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされる。これにより本発明の第1の局面等と同様の効果が得られる。
 本発明の他の局面の効果については、本発明の上記局面の効果ならびに下記実施形態およびその変形例についての説明から明らかであるので、説明を省略する。
アクティブマトリクス型表示装置としての通常の液晶表示装置の構成例を示すブロック図である。 上記通常の液晶表示装置における画素形成部の構成を説明するための図(A,B)である。 一実施形態に係る液晶表示装置の構成を示すブロック図である。 上記実施形態に係る液晶表示装置の表示部の詳細構成を示す回路図である。 上記実施形態に係る液晶表示装置の表示部における左側各エリアの駆動を説明するための信号波形図(A,B,C)である。 上記実施形態に係る液晶表示装置の表示部における右側各エリアの駆動を説明するための信号波形図(A,B,C)である。 上記実施形態に係る液晶表示装置の走査信号線駆動回路の動作状態を示すタイミングチャートである。 上記実施形態に係る液晶表示装置の動作状態を説明するためのブロック図である。 上記実施形態に係る液晶表示装置の第1動作例を示す第1のタイミングチャートである。 上記実施形態に係る液晶表示装置の第1動作例を示す第2のタイミングチャートである。 上記実施形態に係る液晶表示装置の第1動作例を説明するためのブロック図である。 上記実施形態に係る液晶表示装置の第2動作例を示すタイミングチャートである。 上記実施形態に係る液晶表示装置の第2動作例を説明するためのブロック図である。 上記実施形態に係る液晶表示装置の第3動作例を示すタイミングチャートである。 上記実施形態に係る液晶表示装置の第3動作例を説明するためのブロック図である。 上記実施形態における消費電力の低減効果を説明するための図(A,B)である。 表示装置における消費電力の解像度による相違を示す図である。 上記実施形態の第1変形例に係る表示装置の構成を示すブロック図である。 上記第1変形例に係る液晶表示装置の走査信号線駆動回路の動作状態を示すタイミングチャートである。 上記第1変形例に係る液晶表示装置の一動作例を説明するためのブロック図である。 上記実施形態の第2変形例に係る液晶表示装置の表示部における各エリアの駆動を説明するための信号波形図(A,B,C)である。 上記第2変形例に係る液晶表示装置の一動作例を説明するためのブロック図である。
 以下、添付図面を参照しながら、一実施形態について説明する。以下では、休止駆動を行うアクティブマトリクス型の液晶表示装置を例に挙げて説明する。
<0.通常の液晶表示装置>
 本実施形態に係るアクティブマトリクス型液晶表示装置ついて説明する前に、まず、通常のアクティブマトリクス型液晶表示装置について説明する。
 図1は、通常のアクティブマトリクス型液晶表示装置の一構成例(以下「従来例」という)を示すブロック図である。図1に示す液晶表示装置は、表示部100としての液晶パネルと、互いに縦続接続された4個のソースドライバSD1~SD4により構成されるデータ信号線駆動回路200と、互いに縦続接続された3個のゲートドライバGD1~GD3により構成される走査信号線駆動回路300と、共通電極駆動回路(不図示)と、表示制御回路400とを備えている。各ゲートドライバGDi(i=1~3)および各ソースドライバSDj(j=1~4)のそれぞれは、例えば1個のIC(Integrated Circuit) チップとして実現されるが、走査信号線駆動回路300を構成するゲートドライバGDiの個数は3個に限定されず、データ信号線駆動回路200を構成するソースドライバSDjの個数も4個には限定されない。なお、共通電極駆動回路(不図示)は、表示部100における後述の共通電極Ecに電圧を供給するための回路である。また、表示部100としての液晶パネルにおいて画像を表示するにはその背面に光を照射するためのバックライトが必要であり、この液晶表示装置は、このようなバックライト(不図示)も備えている。これら共通電極駆動回路およびバックライトは、それら自身の構成および関連する構成は周知であって本実施形態の特徴とは直接には関係しないので、詳しい説明を省略する。
 表示部100には、複数(M本)のデータ信号線SL1~SLMと当該複数のデータ信号線SL1~SLMに交差する複数(N本の)走査信号線GL1~GLNが配設されており、当該複数のデータ信号線SL1~SLMおよび当該複数の走査信号線GL1~GLNに沿ってマトリクス状に配置された複数(M×N個)の画素形成部10が設けられている。
 図2(A)は表示部100における1つの画素形成部10の構成を模式的に示す図であり、図2(B)は当該画素形成部10の電気的構成を示す回路図である。各画素形成部10は、上記複数のデータ信号線SL1~SLMのいずれか1つに対応すると共に上記複数の走査信号線GL1~GLNのいずれかに1つに対応する。図2(A)および図2(B)に示すように、各画素形成部10は、対応するデータ信号線SLjに一方の導通端子としてのソース端子が接続されると共に対応する走査信号線GLiに制御端子としてのゲート端子が接続されたスイッチング素子としての薄膜トランジスタ(TFT)12と(i=1~N、j=1~M)、そのTFT12の他方の導通端子としてのドレイン端子に接続された画素電極Epと、上記複数(M×N個)の画素形成部10に共通に設けられた液晶層と、上記複数(M×N個)の画素形成部10に共通に設けられ当該液晶層を挟んで画素電極Epと対向するように配置された共通電極Ecとを備えている。各画素形成部10において画素電極Epと共通電極Ecとそれらの間に挟まれた液晶層とにより、画素データ(画素の階調値)を示す電圧を保持するための画素容量Cpが形成されている。
 表示制御回路400は、表示すべき画像を表す画像信号DAとタイミング制御信号CTとを外部から受け取り、これらの信号DA,CTに基づき、ドライバ用デジタル画像信号DSおよびデータ側制御信号CSと走査側制御信号CGとを生成する。ドライバ用デジタル画像信号DSおよびデータ側制御信号CSは、データ信号線駆動回路200における先頭のソースドライバSD1に入力される。データ側制御信号CSは、データ側スタートパルス信号SSPおよびデータ側クロック信号SCKを含み、データ側クロック信号SCKは、互いに縦続接続された全てのソースドライバSD1~SD4に与えられる。走査側制御信号CGは、走査側スタートパルス信号GSP、走査側クロック信号GCK、および走査側出力制御信号GOEを含み、走査信号線駆動回路300における先頭のゲートドライバGD1に入力される。ただし、走査側クロック信号GCKは、互いに縦続接続された全てのゲートドライバGD1~GD3に与えられる。
 データ信号線駆動回路200における各ソースドライバSDk(k=1~4)は、データ側クロック信号SCKにより動作するシフトレジスタ、サンプリングラッチ回路、DA変換回路等を備えており、先頭のソースドライバSD1に与えられたデータ側スタートパルス信号SSPを、データ側クロック信号SCKに従ってソースドライバSD1~SD4内のシフトレジスタによりSD1→SD2→SD3→SD4の順に順次転送し、その転送に応じてデジタル画像信号DSを順次サンプリングして、1ライン分がサンプリングされる毎に発生するラッチパルスによりデジタル画像信号DSの1ライン分を順次保持する。次にデータ信号線駆動回路200は、順次保持される1ライン分のデジタル画像信号DSを上記DA変換回路でアナログ信号に変換することによりM個のデータ信号S1~SMを駆動用画像信号として生成し、これらM個のデータ信号S1~SMをデータ信号線SL1~SLMにそれぞれ印加する。
 走査信号線駆動回路300における各ゲートドライバGDk(k=1~3)は、走査側クロック信号GCKにより動作するシフトレジスタ等を備えており、先頭のゲートドライバGD1に与えられた走査側スタートパルス信号GSPを、走査側クロック信号GCKに従ってゲートドライバGD1~GD3内のシフトレジスタによりGD1→GD2→GD3の順に順次転送し、その転送に応じて順次アクティブとなる走査信号G1~GNを生成し、これらの走査信号G1~GNを走査信号線GL1~GL1Nにそれぞれ印加する。これにより、各フレーム期間において走査信号線GL1~GLNが順次選択される。
 表示部100における共通電極Ecには、予め決められた電圧が共通電圧Vcomとして、図示しない共通電極駆動回路から供給される。
 表示部100としての液晶パネルの背面には、図示しない面状光源がバックライトして設けられており、このバックライトから液晶パネルの背面に光が照射される。なお、本実施形態における液晶パネルは透過型であるが、液晶パネルが反射型である場合には、バックライトユニット50は設ける必要がない。
 上記のようにして表示部100としての液晶パネルでは、表示制御回路400による制御の下、外部からの画像信号DAおよびタイミング制御信号CTに基づき生成されるデータ信号S1~SMがデータ信号線SL1~SLMにそれぞれ印加され、これと同期して、外部からのタイミング制御信号CTに基づき生成される走査信号G1~GNが走査信号線GL1~GLNにそれぞれ印加される。このようにして表示部100(のデータ信号線SL1~SLMおよび走査信号G1~GN)が駆動されることにより、表示すべき画像の各画素データを示す電圧が対応する画素形成部10の画素容量Cpに与えられて保持され、各画素容量Cpに保持された電圧は1フレーム期間毎に書き換えられる。これにより表示部100としての液晶パネルは、上記画像信号DAに応じた電圧を液晶層に印加されることで光の透過率を変化させ、上記画像信号DAの表す画像を表示する。
 なお、図1に示した液晶表示装置では、表示部100の駆動回路を構成するデータ信号線駆動回路200、走査信号線駆動回路300、および共通電極駆動回路は、表示部100とは別個の構成要素とされているが、これに代えて、データ信号線駆動回路、走査信号線駆動回路、および共通電極駆動回路の少なくとも一部が表示部100としての液晶パネルの基板上にTFTを用いて画素回路と一体的に(同一プロセスで同時に)形成された構成であってもよい。この点は後述の実施形態においても同様である。
<1.実施形態>
<1.1 全体構成および動作概要>
 図3は、本実施形態に係るアクティブマトリクス型液晶表示装置の構成を示すブロック図である。図4は、本実施形態に係る液晶表示装置の表示部100の詳細構成を示す回路図である。本実施形態に係る液晶表示装置も、従来例と同様、表示部100としての液晶パネルと走査信号線駆動回路とデータ信号線駆動回路と共通電極駆動回路(不図示)と表示制御回路400とを備えている。しかし、本実施形態に係る液晶表示装置は、表示部(液晶パネル)100における6個のエリア、すなわち第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbを互いに独立に駆動できるように構成されており、この点で図1に示した従来例(通常の液晶表示装置)と異なる。この相違点に対応して、走査信号線駆動回路とデータ信号線駆動回路と表示制御回路400の構成も従来例と異なる。以下では、本実施形態につき従来例と異なる点を中心に説明し、同様の構成部分については同一の参照符号を付して詳しい説明を省略する。
 表示部100には、複数(2m本)のデータ信号線SL1~SL2mと当該複数のデータ信号線SL1~SL2mに交差する複数(3n本)の走査信号線GL1~GL3nが配設されており、当該複数のデータ信号線SL1~SL2mおよび当該複数の走査信号線GL1~GL3nに沿ってマトリクス状に配置された複数(2m×3n個)の画素形成部10が設けられている。各画素形成部10は、従来例と同様、図2に示すような構成を有している。しかし本実施形態では、図1に示すような通常のマトリクス型表示装置とは異なり、図3および図4に示すように、表示部100において、各走査信号線GLi(i=1~3n)および各データ信号線SLj(j=1~2m)は、上記第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbに応じて電気的に分離されている。すなわち、本実施形態における表示部100では、各走査信号線GLiは、A副走査信号線GLAiとB副走査信号線GLBiとに電気的に分離されており、各データ信号線SLjは、A副データ信号線SLAjとB副データ信号線SLBjとC副データ信号線SLCjとに電気的に分離されている。
 走査信号線駆動回路は、表示部100における対向する2辺の一方側(図3における左側)に配置された、第1副走査信号線駆動回路GDaL、第2副走査信号線駆動回路GDbL、および、第3副走査信号線駆動回路GDcLを含むと共に、表示部100における上記2辺の他方側(図3における右側)に配置された、第4副走査信号線駆動回路GDaR、第5副走査信号線駆動回路GDbR、および、第6副走査信号線駆動回路GDcRを含む。第1副走査信号線駆動回路GDaLは第1エリア100aaにおけるA副走査信号線GLA1~GLAnに接続されている。第2副走査信号線駆動回路GDbLは第2エリア100baにおけるA副走査信号線GLAn+1~GLA2nに接続されている。第3副走査信号線駆動回路GDcLは第3エリア100caにおけるA副走査信号線GLA2n+1~GLA3nに接続されている。第4副走査信号線駆動回路GDaRは第4エリア100abにおけるB副走査信号線GLB1~GLBnに接続されている。第5副走査信号線駆動回路GDbRは第5エリア100bbにおけるB副走査信号線GLBn+1~GLB2nに接続されている。第6副走査信号線駆動回路GDcRは第6エリア100cbにおけるB副走査信号線GLB2n+1~GLB3nに接続されている。
 データ信号線駆動回路は、表示部100における対向する他の2辺の一方側(図3における上側)に配置された、第1副データ信号線駆動回路SDaUおよび第2副データ信号線駆動回路SDbUを含むと共に、表示部100における上記他の2辺の他方側(図3における下側)に配置された、第3副データ信号線駆動回路SDaDおよび第4副データ信号線駆動回路SDbDを含む。第1副データ信号線駆動回路SDaUは第1エリア100aaにおけるA副データ信号線SLA1~SLAmに接続されている。第2副データ信号線駆動回路SDbUは第4エリア100abにおけるA副データ信号線SLAm+1~SLA2mに接続されている。第3副データ信号線駆動回路SDaDは、第2エリア100baにおけるB副データ信号線SLB1~SLBmに接続されると共に、第3エリア100caにおけるC副データ信号線SLC1~SLCmに接続されている。第4副データ信号線駆動回路SDbDは、第5エリア100bbにおけるB副データ信号線SLBm+1~SLB2mに接続されると共に、第6エリア100cbにおけるC副データ信号線SLCm+1~SLC2mに接続されている。このような構成から、図3および図4に示すように本実施形態では、第3エリア100caおよび第6エリア100cbにおいて、互いに隣接する2つの画素形成部列の間に2本のデータ信号線が配設されている。例えば第3エリア100caには、第2エリア100baにおけるB副データ信号線SLBjを第3副データ信号線駆動回路SDaDに接続するための信号線と第3エリア100caにおけるC副データ信号線SLCjとが配設されている。すなわち、第3エリア100caおよび第6エリア100cbは、いわゆる「ダブルソース構造」となっている。なお「画素形成部列」とは、データ信号線の延在方向に並ぶ複数の画素形成部10をいう。なお、このようなダブルソース構造に代えて、上記2本の信号線が第3および第6エリア100ca,100cbにおいて互いに異なる層に配設される構造としてもよい。
 表示制御回路400は、表示すべき画像を表す画像信号DAとタイミング制御信号CTとを外部から受け取り、これらの信号DA,CTに基づき、ドライバ用デジタル画像信号としての第1~第6デジタル画像信号Daa,Dba,Dca,Dab,Dbb,Dcbおよび第1~第6データ側制御信号CSaa,CSba,CSca,CSab,CSbb,CScbと、第1~第6走査側制御信号CGaa,CGba,CGca,CGab,CGbb,CGcbとを生成する。第1デジタル画像信号Daaおよび第1データ側制御信号CSaaは第1副データ信号線駆動回路SDaUに入力され、第2および第3デジタル画像信号Dba,Dcaならびに第2および第3データ側制御信号CSba,CScaは第3副データ信号線駆動回路SDaDに入力され、第4デジタル画像信号Dabおよび第4データ側制御信号CSabは第2副データ信号線駆動回路SDbUに入力され、第5および第6デジタル画像信号Dbb,Dcbならびに第5および第6データ側制御信号CSbb,CScbは第4副データ信号線駆動回路SDbDに入力される。また、第1~第6走査側制御信号CGaa,CGba,CGca,CGab,CGbb,CGcbは、第1~第6副走査信号線駆動回路GDaL,GDbL,GDcL,GDaR,GDbR,GDcRにそれぞれ入力される。
 第1データ側制御信号CSaaは第1データ側クロック信号SCKaaおよび第1データ側スタートパルス信号SSPaaを含み、第2データ側制御信号CSbaは第2データ側クロック信号SCKbaおよび第2データ側スタートパルス信号SSPbaを含み、第3データ側制御信号CScaは第3データ側クロック信号SCKcaおよび第3データ側スタートパルス信号SSPcaを含み、第4データ側制御信号CSabは第4データ側クロック信号SCKabおよび第4データ側スタートパルス信号SSPabを含み、第5データ側制御信号CSbbは第5データ側クロック信号SCKbbおよび第5データ側スタートパルス信号SSPbbを含み、第6データ側制御信号CScbは第6データ側クロック信号SCKcbおよび第6データ側スタートパルス信号SSPcbを含む。また、第1走査側制御信号CGaaは第1走査側クロック信号GCKaa、第1走査側スタートパルス信号GSPaa、および、第1走査側出力制御信号GOEaaを含み、第2走査側制御信号CGbaは第2走査側クロック信号GCKba、第2走査側スタートパルス信号GSPba、および、第2走査側出力制御信号GOEbaを含み、第3走査側制御信号CGcaは第3走査側クロック信号GCKca、第3走査側スタートパルス信号GSPca、および、第3走査側出力制御信号GOEcaを含み、第4走査側制御信号CGabは第4走査側クロック信号GCKab、第4走査側スタートパルス信号GSPab、および、第4走査側出力制御信号GOEabを含み、第5走査側制御信号CGbbは第5走査側クロック信号GCKbb、第5走査側スタートパルス信号GSPbb、および、第5走査側出力制御信号GOEbbを含み、第6走査側制御信号CGcbは第6走査側クロック信号GCKcb、第6走査側スタートパルス信号GSPcb、および、第6走査側出力制御信号GOEcbを含む。
 各副データ信号線駆動回路SDxY(x=a,b;Y=U,D)は、図3に示す例では、次のように構成されている。すなわち、第1副データ信号線駆動回路SDaUは、互いに縦続接続された第1および第2ソースドライバSD1,SD2を含み、第2副データ信号線駆動回路SDbUは、互いに縦続接続された第3および第4ソースドライバSD3,SD4を含む。第3副データ信号線駆動回路SDaDは、互いに縦続接続された第5および第6ソースドライバSD5,SD6を含むと共に、互いに縦続接続された第7および第8ソースドライバSD7,SD8を含む。第4副データ信号線駆動回路SDbDは、互いに縦続接続された第9および第10ソースドライバSD9,SD10を含むと共に、互いに縦続接続された第11および第12ソースドライバSD11,SD12を含む。これらのソースドライバSD1~SD12は互いに同一の構成を有し、各ソースドライバSDk(k=1~12)は、従来例における各ソースドライバSDk(k=1~4)と同一の構成を有している。
 第1副データ信号線駆動回路SDaUは、第1データ側スタートパルス信号SSPaaを、第1データ側クロック信号SCKaaに従ってソースドライバSD1~SD2内のシフトレジスタによりSD1→SD2の順に順次転送し、その転送に応じて第1デジタル画像信号Daaを順次サンプリングして、1ライン分がサンプリングされる毎に発生するラッチパルスにより第1デジタル画像信号Daaの1ライン分(外部からの画像信号DAの1/2ライン分)を順次保持する。次に第1副データ信号線駆動回路SDaUは、順次保持される1ライン分の第1デジタル画像信号DaaをDA変換回路でアナログ信号に変換することによりm個の第1データ信号SA1~SAmを駆動用画像信号として生成し、これらm個の第1データ信号SA1~SAmを第1エリア100aaにおけるA副データ信号線SLA1~SLAmにそれぞれ印加する。
 第2副データ信号線駆動回路SDbUは、同様にして、第4データ側スタートパルス信号SSPabおよび第4データ側クロック信号SCKabを用いて第4デジタル画像信号Dabに基づきm個の第4データ信号SAm+1~SA2mを駆動用画像信号として生成し、これらm個の第4データ信号SAm+1~SA2mを第4エリア100abにおけるA副データ信号線SLAm+1~SLA2mにそれぞれ印加する。
 第3副データ信号線駆動回路SDaDは、互いに縦続接続されたソースドライバSD5,SD6により、同様にして、第2データ側スタートパルス信号SSPbaおよび第2データ側クロック信号SCKbaを用いて第2デジタル画像信号Dbaに基づきm個の第2データ信号SB1~SBmを駆動用画像信号として生成し、これらm個の第2データ信号SB1~SBmを第2エリア100baにおけるB副データ信号線SLB1~SLBmにそれぞれ印加する。また、第3副データ信号線駆動回路SDaDは、互いに縦続接続されたソースドライバSD7,SD8により、同様にして、第3データ側スタートパルス信号SSPcaおよび第3データ側クロック信号SCKcaを用いて第3デジタル画像信号Dcaに基づきm個の第3データ信号SC1~SCmを駆動用画像信号として生成し、これらm個の第3データ信号SC1~SCmを第3エリア100caにおけるC副データ信号線SLC1~SLCmにそれぞれ印加する。
 第4副データ信号線駆動回路SDbDは、互いに縦続接続されたソースドライバSD9,SD10により、同様にして、第5データ側スタートパルス信号SSPbbおよび第5データ側クロック信号SCKbbを用いて第5デジタル画像信号Dbbに基づきm個の第5データ信号SBm+1~SB2mを駆動用画像信号として生成し、これらm個の第5データ信号SBm+1~SB2mを第5エリア100bbにおけるB副データ信号線SLBm+1~SLB2mにそれぞれ印加する。また、第4副データ信号線駆動回路SDbDは、互いに縦続接続されたソースドライバSD11,SD12により、同様にして、第6データ側スタートパルス信号SSPcbおよび第6データ側クロック信号SCKcbを用いて第6デジタル画像信号Dcbに基づきm個の第6データ信号SCm+1~SC2mを駆動用画像信号として生成し、これらm個の第6データ信号SCm+1~SC2mを第6エリア100cbにおけるC副データ信号線SLCm+1~SLC2mにそれぞれ印加する。
 第1~第6副走査信号線駆動回路GDaL,GDbL,GDcL,GDaR,GDbR,GDcRは、図3に示す例では、6個のICチップとしてのゲートドライバGD1,GD2,GD3,GD4,GD5,GD6によりそれぞれ実現されている。これらのゲートドライバGD1~SD6は互いに同一の構成を有し、各ゲートドライバGDk(k=1~6)は、従来例における各ゲートドライバGDk(k=1~3)と同一の構成を有している。
 第1副走査信号線駆動回路GDaLは、第1走査側スタートパルス信号GSPaaを、第1走査側クロック信号GCKaaに従ってゲートドライバGD1内のシフトレジスタにより順次転送し、その転送に応じて第1走査側出力制御信号GOEaaに基づき順次アクティブとなる第1走査信号GA1~GAnを生成し、これらの第1走査信号GA1~GAnを第1エリア100aaにおけるA副走査信号線GLA1~GLAnにそれぞれ印加する。これによりA副走査信号線GLA1~GLAnが順次選択される。
 第2副走査信号線駆動回路GDbLは、第2走査側スタートパルス信号GSPba、第2走査側クロック信号GCKba、および、第2走査側出力制御信号GOEbaに基づき順次アクティブとなる第2走査信号GAn+1~GA2nを同様にして生成し、これらの第2走査信号GAn+1~GA2nを第2エリア100baにおけるA副走査信号線GLAn+1~GLA2nにそれぞれ印加する。これによりA副走査信号線GLAn+1~GLA2nが順次選択される。
 第3副走査信号線駆動回路GDcLは、第3走査側スタートパルス信号GSPca、第3走査側クロック信号GCKca、および、第3走査側出力制御信号GOEcaに基づき順次アクティブとなる第3走査信号GA2n+1~GA3nを同様にして生成し、これらの第3走査信号GA2n+1~GA3nを第3エリア100caにおけるA副走査信号線GLA2n+1~GLA3nにそれぞれ印加する。これによりA副走査信号線GLA2n+1~GLA3nが順次選択される。
 第4副走査信号線駆動回路GDaRは、第4走査側スタートパルス信号GSPab、第4走査側クロック信号GCKab、および、第4走査側出力制御信号GOEabに基づき順次アクティブとなる第4走査信号GB1~GBnを同様にして生成し、これらの第4走査信号GB1~GBnを第4エリア100abにおけるB副走査信号線GLB1~GLBnにそれぞれ印加する。これによりB副走査信号線GLB1~GLBnが順次選択される。
 第5副走査信号線駆動回路GDbRは、第5走査側スタートパルス信号GSPbb、第5走査側クロック信号GCKbb、および、第5走査側出力制御信号GOEbbに基づき順次アクティブとなる第5走査信号GBn+1~GB2nを同様にして生成し、これらの第5走査信号GBn+1~GB2nを第5エリア100bbにおけるB副走査信号線GLBn+1~GLB2nにそれぞれ印加する。これによりB副走査信号線GLBn+1~GLB2nが順次選択される。
 第6副走査信号線駆動回路GDcRは、第6走査側スタートパルス信号GSPcb、第6走査側クロック信号GCKcb、および、第6走査側出力制御信号GOEcbに基づき順次アクティブとなる第6走査信号GB2n+1~GB3nを同様にして生成し、これらの第6走査信号GB2n+1~GB3nを第6エリア100cbにおけるB副走査信号線GLB2n+1~GLB3nにそれぞれ印加する。これによりB副走査信号線GLB2n+1~GLB3nが順次選択される。
 上記のように本実施形態では、表示部100においてデータ信号線SL1~SL2mおよび走査信号線GL1~GL3nがエリア100xy毎に電気的に分離されており(x=a,b,c;y=a,b)、第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbが互いに独立に駆動される。すなわち、第1エリア100aaは第1副データ信号線駆動回路SDaUおよび第1副走査信号線駆動回路GDaLにより駆動され、第2エリア100baは第3副データ信号線駆動回路SDaD(における第5および第6ソースドライバSD5,SD6)および第2副走査信号線駆動回路GDbLにより駆動され、第3エリア100caは第3副データ信号線駆動回路SDaD(における第7および第8ソースドライバSD7,SD8)および第3副走査信号線駆動回路GDcLにより駆動され、第4エリア100abは第2副データ信号線駆動回路SDbUおよび第4副走査信号線駆動回路GDaRにより駆動され、第5エリア100bbは第4副データ信号線駆動回路SDbD(における第9および第10ソースドライバSD9,SD10)および第5副走査信号線駆動回路GDbRにより駆動され、第6エリア100cbは第4副データ信号線駆動回路SDbD(における第11および第12ソースドライバSD11,SD12)および第6副走査信号線駆動回路GDcRにより駆動される。
<1.2 動作>
 次に、図5および図6を参照して、本実施形態に係る液晶表示装置の動作について説明する。図5(A)は、第1エリア100aaの駆動を示す信号波形図であり、図5(B)は、第2エリア100baの駆動を示す信号波形図であり、図5(C)は、第3エリア100caの駆動を示す信号波形図である。また、図6(A)は、第4エリア100abの駆動を示す信号波形図であり、図6(B)は、第5エリア100bbの駆動を示す信号波形図であり、図6(C)は、第6エリア100cbの駆動を示す信号波形図である。
 第1エリア100aaは、例えば図5(A)に示すように、走査期間と休止期間とが1/60秒毎に交互に切り替わるように駆動される。すなわち、第1エリア100aaでは、或る1/60秒の期間において、第1副走査信号線駆動回路GDaLにより第1走査信号GA1~GAnがA副走査信号線GLA1~GLAnにそれぞれ印加されることでA副走査信号線GLA1~GLAnが順次選択されると共に、この順次選択に同期して第1副データ信号線駆動回路SDaUにより第1データ信号SA1~SAmがA副データ信号線SLA1~SLAmにそれぞれ印加される。次の1/60秒の期間では、A副走査信号線GLA1~GLAnは全て非選択状態となり、A副走査信号線GLA1~GLAnおよびA副データ信号線SLA1~SLAmの駆動が停止される。このようにして第1エリア100aaでは、第1副走査信号線駆動回路GDaLおよび第1副データ信号線駆動回路SDaUによる駆動により、表示画像がリフレッシュされる走査期間と表示画像がリフレッシュされない休止期間とが交互に現れる。なお本実施形態では、表示部100における液晶の劣化を防止するために表示部100が交流駆動されるが(図5および図6に示すデータ信号SAj,SBj,SCjの波形参照)、この交流駆動のための反転駆動方式は特に限定されない(後述の「その他の変形例」参照)。
 第2エリア100baは、例えば図5(B)に示すように、第2走査信号GAn+1~GA2nを出力する第2副走査信号線駆動回路GDbLと第2データ信号SB1~SBmを出力する第3副データ信号線駆動回路SDaD(におけるソースドライバSD5,SD6)とにより駆動される。これにより第2エリア100baでは、表示画像がリフレッシュされる1/60秒の走査期間の後にリフレッシュが行われない休止期間が1/60秒の整数倍の期間だけ続き、第2エリア100baは、図5(A)に示す第1エリア100aaの駆動状態とは異なる駆動状態(互いに異なるリフレッシュレートで駆動され、駆動周波数が互いに異なる状態)となる。
 第3エリア100caは、例えば図5(C)に示すように、第3走査信号GA2n+1~GA3nを出力する第3副走査信号線駆動回路GDcLと第3データ信号SC1~SCmを出力する第3副データ信号線駆動回路SDaD(におけるソースドライバSD7,SD8)とにより駆動される。これにより第3エリア100caでは、表示画像がリフレッシュされる1/60秒の走査期間の後にリフレッシュが行われない休止期間が1/60秒の整数倍の期間だけ続き、第3エリア100caは、図5(A)に示す第1エリア100aaの駆動状態とは異なる駆動状態となる。なお、図3および図4に示す既述の構成から明らかなように、走査期間の後に続く休止期間の長さ(次の走査期間までの時間)を第2エリア100baの駆動と第3エリア100caの駆動とで異ならせることも可能である。
 第4エリア100abは、例えば図6(A)に示すように、第4走査信号GB1~GBnを出力する第4副走査信号線駆動回路GDaRと第4データ信号SAm+1~SA2mを出力する第2副データ信号線駆動回路SDbUとにより駆動される。これにより第4エリア100abでは、表示画像がリフレッシュされる1/60秒の走査期間が繰り返され、第4エリア100abは、図5(A)~(C)にそれぞれ示す第1~第3エリア100aa,100ba,100caの駆動状態のいずれとも異なる駆動状態となる。
 第5エリア100bbは、例えば図6(B)に示すように、第5走査信号GBn+1~GB2nを出力する第5副走査信号線駆動回路GDbRと第5データ信号SBm+1~SB2mを出力する第4副データ信号線駆動回路SDbD(におけるソースドライバSD9,SD10)とにより駆動される。これにより第5エリア100bbでは、表示画像がリフレッシュされる走査期間と表示画像がリフレッシュされない休止期間とが1/60秒毎に交互に切り替わり、第5エリア100bbは、図5(A)に示す第1エリア100aaの駆動状態と同一の駆動状態となる。
 第6エリア100cbは、例えば図6(C)に示すように、第6走査信号GB2n+1~GB3nを出力する第6副走査信号線駆動回路GDcRと第6データ信号SCm+1~SC2mを出力する第4副データ信号線駆動回路SDbD(におけるソースドライバSD11,SD12)とにより駆動される。これにより第6エリア100cbでは、表示画像がリフレッシュされる1/60秒の走査期間の後にリフレッシュが行われない休止期間が1/60秒の2以上の整数倍の期間だけ続き、第3エリア100caは、図6(A)、図6(B)にそれぞれ示す第4および第5エリア100ab,100bbの駆動状態とは異なる駆動状態となる。
 このように、本実施形態に係る表示装置は、図3および図4に示すように表示部100における第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbを互いに独立に駆動できるように構成されているので、第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbの駆動状態を互いに異ならせることができ、また、これら第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbからなる6つのエリアのうちの任意の複数のエリアの駆動状態を同一にすることもできる。なお、図3および図4に示す構成からわかるように、当該6つのエリアにおいて互いに異なる画像をそれぞれ表示することができるが、以下では、当該6つのエリアのそれぞれの状態については、表示内容を考慮せずに当該6つのエリアのそれぞれでの駆動状態にのみ着目するものとする。ここで、駆動状態は、リフレッシュレート(および駆動周波数)により特定される状態であり、休止駆動が行われる場合にはリフレッシュレートに加えて走査期間と休止期間の出現パターンによっても特定される。
<1.3 動作例>
 以下では、休止駆動を行うことを前提とし、表示部100における各エリア100xy(x=a,b,c;y=a,b)につき表示内容を考慮せずに駆動状態に着目する。この場合、各エリア100xyの駆動状態は、第1~第6副走査信号線駆動回路GDaL,GDbL,GDcL,GDaR,GDbR,GDcRのうち当該エリア100xy(の副走査信号線)を駆動する副走査信号線駆動回路の動作状態(走査期間と休止期間の出現パターン)によって決まる。したがって、表示部100の駆動状態の観点から見た本実施形態に係る液晶表示装置の動作状態は、第1~第6副走査信号線駆動回路GDaL,GDbL,GDcL,GDaR,GDbR,GDcRの動作状態によって決まる。この点につき、図7および図8を参照して説明する。
 図7は、第1~第6副走査信号線駆動回路GDaL,GDbL,GDcL,GDaR,GDbR,GDcRの動作状態を示すタイミングチャートであり、このタイミングチャートにおいてハイレベル(Hレベル)は走査状態(走査期間)を示し、ローレベル(Lレベル)は休止状態(休止期間)を示している。図8は、本実施形態に係る液晶表示装置の動作状態を説明するためのブロック図であり、図8では、図3に示す液晶表示装置における構成要素と同一の構成要素には同一の参照符号を付している。以下では、各エリア100xy(x=a,b,c;y=a,b)における表示画像のリフレッシュレート(画素形成部10における画素データの単位時間当たりの書き換え回数)を1フレーム期間の走査による表示画像のリフレッシュに換算した値を「フレーム換算駆動周波数」または単に「駆動周波数」と呼び、当該エリア100xyにおける表示画像のリフレッシュレートがF[Hz]となるように駆動することを「F Hzリフレッシュ」と呼ぶものとする。ここで、1フレーム期間とは、1フレームの表示画像を順次的な走査によってリフレッシュするための期間をいい、本実施形態では、A副走査信号線GLA1~GLA3nまたはB副走査信号線GLB1~GLB2nを順次的に走査するのに要する時間に相当する。
 第1~第6副走査信号線駆動回路GDaL,GDbL,GDcL,GDaR,GDbR,GDcRが図7に示すように動作する場合、第1副走査信号線駆動回路GDaLによって駆動される第1エリア100aaでは、(1/120)×2=1/60秒に1回の割合で1/3フレーム期間の走査(A副走査信号線GLA1~GLAnの走査)による表示画像がリフレッシュされるので、そのリフレッシュレートは60Hzであり、その駆動周波数(フレーム換算駆動周波数)は60/3=20Hzである。また、この場合、第2副走査信号線駆動回路GDbLによって駆動される第2エリア100baでは、(1/120)×4=1/30秒に1回の割合で1/3フレーム期間の走査(A副走査信号線GLAn+1~GLA2nの走査)による表示画像がリフレッシュされるので、そのリフレッシュレートは30Hzであり、その駆動周波数は30/3=10Hzである。このようにして、各エリア100xy(x=a,b,c;y=a,b)が図7に示すように駆動される場合、図8に示すように第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbのリフレッシュレートは、それぞれ、60Hz,30Hz,20Hz,120Hz,40Hz,24Hzとなり、それらの駆動周波数は、それぞれ、20Hz,10Hz,20/3Hz,40Hz,40/3Hz,8Hzとなる。
 本実施形態では、表示部100における第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbを互いに独立に駆動できるように構成されているので(図3、図4)、上記のように表示装置を、第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbが互いに異なるリフレッシュレート(および駆動周波数)で駆動される状態とすることができる。また、表示装置の用途や表示すべき画像に応じて、これら第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbからなる6つのエリアのうちの任意の複数のエリアの駆動状態を同一にすることもできる。以下、本実施形態のこのような機能に基づく幾つかの動作例を説明する。なお、以下に説明する各動作例は、本実施形態における表示制御回路400により制御される駆動回路の1つの駆動モードに対応する。表示制御回路400による制御に基づく駆動モードの設定や変更は、本実施形態では、外部からのタイミング制御信号CTに含まれる所定の制御情報により行われるものとするが、所定の操作部に対する使用者の操作により駆動モードの設定や変更を行えるように液晶表示装置が構成されていてもよい。
<1.3.1 第1動作例>
 第1~第6副走査信号線駆動回路GDaL,GDbL,GDcL,GDaR,GDbR,GDcRが図9に示すように動作する場合における本実施形態に係る液晶表示装置の動作を、図9と共に図11を参照して第1動作例として説明する。図11は、本動作例における表示部100の駆動状態を示している。
 本動作例では、第1~第3副走査信号線駆動回路GDaL~GDcLによりそれぞれ駆動される第1~第3エリア100aa,100ba,100caでは、並行的な走査により、(1/120)×4=1/30秒に1回の割合で表示画像がリフレッシュされる。これにより、表示部100のうち第1~第3エリア100aa,100ba,100caからなる領域(図11に示す表示部100の左半分の領域であり、以下「左半エリア」という)100Lにおける表示画像が1/30秒に1回の割合でリフレッシュされるので、左半エリア100Lのリフレッシュレートは30Hzである。ただし、これら第1~第3エリア100aa,100ba,100caのそれぞれでは、1/30秒に1回の割合で1/3フレーム期間の走査による表示画像がリフレッシュされるに過ぎないので、その駆動周波数は30/3=10Hzである。
 一方、第4~第6副走査信号線駆動回路GDaR~GDcRによりそれぞれ駆動される第4~第6エリア100ab,100bb,100cbでは、並行的な走査により、(1/120)×2=1/60秒に1回の割合で表示画像がリフレッシュされる。これにより、表示部100のうち第4~第6エリア100ab,100bb,100cbからなる領域(図11に示す表示部100の右半分の領域であり、以下「右半エリア」という)100Rにおける表示画像が1/60秒に1回の割合でリフレッシュされるので、右半エリア100Rのリフレッシュレートは60Hzである。ただし、これら第4~第6エリア100ab,100bb,100cbのそれぞれでは、1/60秒に1回の割合で1/3フレーム期間の走査による表示画像がリフレッシュされるに過ぎないので、その駆動周波数は60/3=20Hzである。
 本動作例によれば、図11に示すように、右半エリア100Rのリフレッシュレートは60Hzであるが、左半エリア100Lのリフレッシュレートは30Hzであるので、表示すべき画像の右半分に動きの速い動画像が含まれ、左半分には動きの遅い画像または静止画像のみが含まれる場合には、1フレーム全体の表示品質を低下させることなく、本実施形態に係る表示装置の消費電力を低減することができる。また、図9に示すように、表示部100における第1~第6エリア100aa~100ca,100ab~100cbが並行的に駆動されるので、従来例(図1)に比べて駆動周波数(フレーム換算駆動周波数)が低くなり、このことも消費電力の低減に寄与する。
 なお、第1~第6副走査信号線駆動回路GDaL~GDcL,GDaR~GDcRを図10に示すように動作させた場合にも、図11に示すように、表示部100のうち左半エリア100Lのリフレッシュレートは30Hzとなり、右半エリア100Rのリフレッシュレートは60Hzとなる。したがって、この動作例(図10)は、表示部100の駆動状態については第1動作例(図9)と同じであり、同様に消費電力を低減できる。しかし、図9および図10からわかるように、この動作例(図10)は、走査期間と休止期間の出現パターンが第1動作例とは異なる。すなわち、この動作例(図10)では、左半エリア100Lを構成する第1~第3エリア100aa~100acが順次に走査され、右半エリア100Rを構成する第4~第6エリア100ab~100cbも順次に走査される。このような動作例によれば、第1動作例よりも、動画像をより適切に(自然に)表示することができる。
<1.3.2 第2動作例>
 第1~第6副走査信号線駆動回路GDaL~GDcL,GDaR~GDcRが図12に示すように動作する場合における本実施形態の動作を、図12と共に図13を参照して第2動作例として説明する。図13は、本動作例における表示部100の駆動状態を示している。
 本動作例では、第1および第4副走査信号線駆動回路GDaL,GDaRによりそれぞれ駆動される第1および第4エリア100aa,100abでは、並行的な走査により、(1/120)×6=1/20秒に1回の割合で表示画像がリフレッシュされる(図3、図12参照)。これにより、図13に示すように、表示部100のうち第1および第4エリア100aa,100abからなる領域(図13に示す表示部100を上部、中部、下部に3等分した場合における上部の領域であり、以下「上部エリア」という)100Uにおいて、1/20秒に1回の割合で表示画像がリフレッシュされるので、上部エリア100Uのリフレッシュレートは20Hzである。ただし、これら第1および第4エリア100aa,100abのそれぞれでは、1/20秒に1回の割合で1/3フレーム期間の走査(A副走査信号線GLA1~GLAnまたはB副走査信号線GLB1~GLBnの走査)よる表示画像がリフレッシュされるに過ぎないので、その駆動周波数は20/3Hzである。
 第2および第5副走査信号線駆動回路GDbL,GDbRによりそれぞれ駆動される第2および第5エリア100ba,100bbでは、並行的な走査により、(1/120)×2=1/60秒に1回の割合で表示画像がリフレッシュされる(図3、図12参照)。これにより、表示部100のうち第2および第5エリア100ba,100bbからなる領域(図13に示す表示部100の中部の領域であり、以下「中部エリア」という)100Mにおける表示画像のリフレッシュが1/60秒に1回の割合で行われるので、中部エリア100Mのリフレッシュレートは60Hzである。ただし、これら第2および第5エリア100ba,100bbのそれぞれでは、1/60秒に1回の割合で1/3フレーム期間の走査(A副走査信号線GLAn+1~GLA2nまたはB副走査信号線GLBn+1~GLB2nの走査)よる表示画像がリフレッシュされるに過ぎないので、その駆動周波数は20Hzである。
 第3および第6副走査信号線駆動回路GDcL,GDcRによりそれぞれ駆動される第3および第6エリア100ca,100cbでは、第1および第4エリア100aa,100abと同様に、並行的な走査により、(1/120)×6=1/20秒に1回の割合で表示画像がリフレッシュされる(図3、図12参照)。したがって、表示部100のうち第3および第6エリア100ca,100cbからなる領域(図13に示す表示部100の下部の領域であり、以下「下部エリア」という)100Dにおける表示画像のリフレッシュレートは20Hzであり、その駆動周波数は20/3Hzである。
 本動作例によれば、図13に示すように、中部エリア100Mのリフレッシュレートは60Hzであるが、上部エリア100Uおよび下部エリア100Dのリフレッシュレートは20Hzであるので、表示すべき画像の中央部に動きの速い動画像が含まれ、上部および下部には動きの遅い画像または静止画像のみが含まれる場合には、1フレーム全体の表示品質を低下させることなく、本実施形態に係る表示装置の消費電力を低減することができる。また、図12に示すように、表示部100における第1~第6エリア100aa~100ca,100ab~100cbが並行的に駆動されるので、従来例(図1)に比べて駆動周波数(フレーム換算駆動周波数)が低くなり、このことも消費電力の低減に寄与する。
<1.3.3 第3動作例>
 本実施形態係る液晶表示装置では、表示部100における第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbのうち任意の1つまたは複数のエリアでのリフレッシュを停止して当該エリアを非表示状態とすることができる。例えば、第1~第6副走査信号線駆動回路GDaL~GDcL,GDaR~GDcRが図14に示すように動作する場合、第1および第4エリア100aa,100abからなる上部エリア100Uと第3および第6エリア100ca,100cbからなる下部エリア100Dとが非表示状態となる。図15は、この場合の表示部100の駆動状態を示している。以下、この場合の本実施形態係る液晶表示装置の動作を第3動作例として説明する。
 本動作例では、第2および第5副走査信号線駆動回路GDbL,GDbRによりそれぞれ駆動される第2および第5エリア100ba,100bbでは、並行的な走査により、(1/120)×2=1/60秒に1回の割合で表示画像がリフレッシュされるが、他のエリア100aa,100ab,100ca,100cbを駆動するための第1および第4副走査信号線駆動回路GDaL,GDaRならびに第3および第6副走査信号線駆動回路GDcL,GDcRは動作を停止している。なお、当該他のエリア100aa,100ab,100ca,100cbを駆動するための第1および第2副データ信号線駆動回路SDaU,SDbUならびに第3および第4副データ信号線駆動回路SDaD,SDbDにおける第7、第8、第11、および第12ソースドライバSD7,SD8,D11,D12も、その動作を停止している。以上により、中部エリア100Mにおける表示画像のフレッシュが1/60秒に1回の割合で行われるので、中部エリア100M(第2および第5エリア100ba,100bb)のリフレッシュレートは60Hzであるが、上部エリア100U(第1および第4エリア100aa,100ab)と下部エリア100D(第3および第6エリア100ca,100cb)とは駆動されないので非表示状態となっている。
 本動作例によれば、画面全体すなわち表示部100の全領域に表示を行う必要がない場合には、表示部100のうち表示すべき領域(本動作例では中部エリア100M)のみを駆動し、他の領域(本動作例では上部エリア100Uおよび下部エリア100D)を駆動せず非表示領域とすることができる。このため、画面全体を表示領域として使用する必要がない場合には、非表示領域に対応する駆動回路(本動作例では、副走査信号線駆動回路GDaL,GDcL,GDaR,GDcR、副データ信号線駆動回路SDaU,SDbU、および、副データ信号線駆動回路SDaD,SDbDにおけるソースドライバSD7,SD8,D11,D12)を動作を停止することにより、消費電力を更に低減することができる。
<1.4 効果>
 既述のように従来では、画面の一部の領域に動画が表示される場合であってもフレーム周波数を低下させたり非リフレッシュ期間を導入したりすることができなかった。しかし上記のように本実施形態によれば、表示部100における複数のエリア100xy(x=a,b,c;y=a,b)を互いに独立に駆動できるので、画面の一部の領域に動画が表示される場合であっても、各エリア100xyをその表示内容(動画か静止画か等)に応じたリフレッシュレートで駆動することにより(図8、図11、図13参照)、表示装置の消費電力を低減することができる。また、表示部100における複数のエリア100xy(x=a,b,c;y=a,b)を並行的に駆動することにより(図3参照)フレーム換算駆動周波数が従来例よりも低下するので、これも消費電力の低減に寄与する。
 図16(A)および図16(B)は、上記実施形態における消費電力の低減効果を説明するための図であり、従来例の液晶表示装置(図1)についての測定例に基づき表示装置における駆動周波数と消費電流との関係を示している。表示部100を複数のエリアに分けて当該複数のエリアを互いに独立に駆動できるように構成された本実施形態とは異なり、従来例では、表示部100は一体的に駆動される。したがって、この従来例における駆動周波数は、本実施形態におけるフレーム換算駆動周波数に相当する。図16(A)および図16(B)から、駆動周波数を低下させることにより消費電力を効果的に削減できることがわかる。したがって、本実施形態によれば、表示すべき画像に応じて表示部100における各エリア100xy(x=a,b,c;y=a,b)のリフレッシュレートを変えることでフレーム換算駆動周波数を平均的に低下させることにより、表示品質の低下を抑えつつ消費電力を低減することができる。また、画面全体を表示領域として使用する必要がない場合には、表示部の100の駆動回路のうち非表示領域に対応する部分の回路の動作を停止することにより、消費電力を更に低減することができる(図14、図15)。
 図17は、表示装置における消費電流の解像度による相違を液晶表示装置についての測定例に基づき示す図である。図17から、解像度をFHD(Full High Definition:1920×1080画素)からQFHD(Quad Full High Definition:3840×2160画素)に変更すると消費電力が少なからず増大することがわかる。したがって、近年の表示装置の高解像度化の進展を考慮すると、本実施形態のような消費電力低減のための構成は特に有効である。
<2.変形例>
 本発明は上記実施形態に限定されるものではなく、本発明の範囲を逸脱しない限りにおいて種々の変形を施すことができる。以下、上記実施形態の変形例について説明する。なお、以下で説明する変形例の構成のうち上記実施形態と同一または対応する部分には同一の参照符号を付して適宜説明を省略する。
<2.1 第1変形例>
 上記実施形態では、表示部100は互いに独立に駆動可能な第1~第6エリア100aa,100ba,100ca,100ab,100bb,100cbに分割されているが(図3)、表示部100の複数のエリアへの分割の仕方はこのような分割形態に限定されない。表示部100における走査信号線またはデータ信号線の少なくとも一方を複数の組に分割し、その分割に応じて決定されるエリアを独立に駆動できるように構成されていればよい。
 例えば図18に示すように、表示部100が、互いに独立に駆動可能な上部エリア100U、中部エリア100M、および、下部エリア100Dに分割されていてもよい(以下、このような構成を「第1変形例」という)。本変形例では、表示部100における走査信号線GL1~GL3nは、上記実施形態と同様、3つの組すなわち、走査信号線GL1~GLnからなる第1組と、走査信号線GLn+1~GL2nからなる第2組と、走査信号線GL2n+1~GL3nからなる第3組とに分割されているが、表示部100におけるデータ信号線SL1~SL2mは分割(組み分け)されていない。この点で本変形例は、表示部100におけるデータ信号線SL1~SL2mが、2つの組すなわち、データ信号線SL1~SLmからなる組とデータ信号線SLm+1~SL2mからなる組に分割されていた上記実施形態とは異なる。本変形例では、走査信号線GL1~GL3nの組み分けに対応して、各データ信号線SLj(j=1~2m)は、上記実施形態と同様、A副データ信号線SLAjとB副データ信号線SLBjとC副データ信号線SLCjとに電気的に分離されているが、各走査信号線GLi(i=1~3n)は1本の導体であって電気的に分離されていない。
 上記のように本変形例では、各走査信号線GLiは電気的に分離されていないので、図3に示す上記実施形態において表示部100の左側に配置されていた第1~第3副走査信号線駆動回路GDaL~GDcLと右側に配置されていた第4~第6副走査信号線駆動回路GDaR~GDcRのうち一方は不要である。図18に示すように本変形例における走査信号線駆動回路は、上記実施形態における第1~第3副走査信号線駆動回路GDaL,GDbL,GDcLに相当する第1~第3走査信号線駆動回路GDa,GDb,GDcのみから構成される。
 一方、本変形例では、各データ信号線SLjは、上記実施形態と同様、A副データ信号線SLAjとB副データ信号線SLBjとC副データ信号線SLCjとに電気的に分離されているので、表示部100の上下両側にデータ線駆動回路が配置される必要がある。ただし、各走査信号線GLjは電気的に分離されていないので、上記実施形態における第1および第2副データ信号線駆動回路SDaU,SDbUは、図18に示すように本変形例では、1つの上側副データ信号線駆動回路SDUと1つの下側副データ信号線駆動回路SDDから構成される。上側副データ信号線駆動回路SDUは、互いに縦続接続されてA副データ信号線SLA1~SLA2mを駆動する4個のソースドライバSD1~SD4を含み、下側副データ信号線駆動回路SDDは、互いに縦続接続されてB副データ信号線SLB1~SLB2mを駆動する4個のソースドライバSD5、SD6,SD9,SD10と、互いに縦続接続されてC副データ信号線SLC1~SLC2mを駆動する4個のソースドライバSD7,SD8,SD11,SD12とを含む。
 本変形例における表示制御回路400は、表示すべき画像を表す画像信号DAとタイミング制御信号CTとを外部から受け取り、これらの信号DA,CTに基づき、ドライバ用デジタル画像信号としての第1~第3デジタル画像信号Da,Db,Dcおよび第1~第3データ側制御信号CSa,CSb,CScと、第1~第3走査側制御信号CGa,CGb,CGcとを生成する。第1デジタル画像信号Daおよび第1データ側制御信号CSaは上側副データ信号線駆動回路SDUに入力され、第2および第3デジタル画像信号Db,Dcならびに第2および第3データ側制御信号CSb,CScは下側副データ信号線駆動回路SDDに入力される。また、第1~第3走査側制御信号CGa,CGb,CGcは、第1~第3走査信号線駆動回路GDa,GDb,GDcにそれぞれ入力される。
 第1データ側制御信号CSaは第1データ側クロック信号SCKaおよび第1データ側スタートパルス信号SSPaを含み、第2データ側制御信号CSbは第2データ側クロック信号SCKbおよび第2データ側スタートパルス信号SSPbを含み、第3データ側制御信号CScは第3データ側クロック信号SCKcおよび第3データ側スタートパルス信号SSPcを含む。また、第1走査側制御信号CGaは第1走査側クロック信号GCKa、第1走査側スタートパルス信号GSPa、および、第1走査側出力制御信号GOEaを含み、第2走査側制御信号CGbは第2走査側クロック信号GCKb、第2走査側スタートパルス信号GSPb、および、第2走査側出力制御信号GOEbを含み、第3走査側制御信号CGcは第3走査側クロック信号GCKc、第3走査側スタートパルス信号GSPc、および、第3走査側出力制御信号GOEcを含む。
 上側副データ信号線駆動回路SDUは、第1データ側スタートパルス信号SSPaおよび第1データ側クロック信号SCKaを用いて第1デジタル画像信号Daに基づき2m個の第1データ信号SA1~SA2mを駆動用画像信号として生成し、これら2m個の第1データ信号SA1~SA2mを上部エリア100UにおけるA副データ信号線SLA1~SLA2mにそれぞれ印加する。
 下側副データ信号線駆動回路SDDは、互いに縦続接続された4個のソースドライバSD5,SD6,S9,S10により、第2データ側スタートパルス信号SSPbおよび第2データ側クロック信号SCKbを用いて第2デジタル画像信号Dbに基づき2m個の第2データ信号SB1~SB2mを駆動用画像信号として生成し、これら2m個の第2データ信号SB1~SB2mを中部エリア100MにおけるB副データ信号線SLB1~SLB2mにそれぞれ印加する。また、下側副データ信号線駆動回路SDDは、互いに縦続接続された4個のソースドライバSD7,SD8,SD11,SD12により、第3データ側スタートパルス信号SSPcおよび第3データ側クロック信号SCKcを用いて第3デジタル画像信号Dcに基づき2m個の第3データ信号SC1~SC2mを駆動用画像信号として生成し、これら2m個の第3データ信号SC1~SC2mを下部エリア100DにおけるC副データ信号線SLC1~SLC2mにそれぞれ印加する。
 第1走査信号線駆動回路GDaは、第1走査側スタートパルス信号GSPa、第1走査側クロック信号GCKa、および、第1走査側出力制御信号GOEaに基づき順次アクティブとなる第1走査信号G1~Gnを生成し、これらの第1走査信号G1~G2nを上部エリア100Uにおける走査信号線GL1~GLnにそれぞれ印加する。これにより走査信号線GL1~GLnが順次選択される。
 第2副走査信号線駆動回路GDbは、第2走査側スタートパルス信号GSPb、第2走査側クロック信号GCKb、および、第2走査側出力制御信号GOEbに基づき順次アクティブとなる第2走査信号Gn+1~G2nを生成し、これらの第2走査信号Gn+1~G2nを中部エリア100Mにおける走査信号線GLn+1~GL2nにそれぞれ印加する。これにより走査信号線GLn+1~GL2nが順次選択される。
 第3副走査信号線駆動回路GDcは、第3走査側スタートパルス信号GSPc、第3走査側クロック信号GCKc、および、第3走査側出力制御信号GOEcに基づき順次アクティブとなる第3走査信号G2n+1~G3nを生成し、これらの第3走査信号G2n+1~G3nを下部エリア100Dにおける走査信号線GL2n+1~GL3nにそれぞれ印加する。これにより走査信号線GL2n+1~GL3nが順次選択される。
 上記のような構成により本変形例では、上部エリア100U、中部エリア100M、および、下部エリア100Dが互いに独立に駆動される。すなわち、上部エリア100Uは上側データ信号線駆動回路SDUおよび第1走査信号線駆動回路GDaにより駆動され、中部エリア100Mは下側副データ信号線駆動回路SDD(における4個のソースドライバSD5,SD6,SD9,SD10)および第2副走査信号線駆動回路GDbにより駆動され、下部エリア100Dは下側副データ信号線駆動回路SDD(における4個のソースドライバSD7,SD8,D11,D12)および第3副走査信号線駆動回路GDcにより駆動される。
 上記のような本変形例によれば、図19のタイミングチャートに示すように表示部100を駆動することにより、図20に示すように、上部エリア100Uでは20Hzのリフレッシュレートで表示画像がリフレッシュされ、中部エリア100Mでは60Hzのリフレッシュレートで表示画像がリフレッシュされ、下部エリア100Dでは20Hzのリフレッシュレートで表示画像がリフレッシュされる。すなわち、上記実施形態における第3動作例(図13)と同様の駆動状態となる。
<2.2 第2変形例>
 上記実施形態については休止駆動方式の液晶表示装置を例に挙げて説明したが、本発明は、これに限定されるものではなく、休止期間を設けずに走査期間のみが繰り返されることにより走査信号線が連続的に走査される駆動方式(以下「通常駆動方式」という)の液晶表示装置にも適用可能である。休止駆動方式を使用した上記実施形態では、互いに隣接する2つの走査期間の間に設けられる休止期間の長さを変えることによりリフレッシュレートが表示部100のエリア100xy(x=a,b,c;y=a,b)毎に独立に変わるように表示制御回路400が駆動回路(各副データ信号線駆動回路SDyZ(Z=U,D)および各副走査信号線駆動回路GDxW(W=L,R))を制御できる構成となっている(図3、図5~図7、図9、図12等参照)。これに対し、通常駆動方式の液晶表示装置に本発明を適用した構成では、表示部の各エリアに対応するデータ側クロック信号および走査側クロック信号の周期を変えることによりリフレッシュレートがエリア毎に独立に変わるように表示制御回路が駆動回路(各副データ信号線駆動回路および各副走査信号線駆動回路)を制御できる構成となっている。以下、このような通常駆動方式の液晶表示装置の一例を第2変形例として説明する。なお、本変形例に係る液晶表示装置における表示部100の独立に駆動可能なエリアへの分割形態は、上記第1変形例と同様であるものとして説明するが、当該分割形態はこれに限定されない。
 本変形例に係る液晶表示装置は、上記第1変形例と同様、図18に示すように構成されている。ただし本変形例では、休止期間が設けられない通常駆動方式が使用されることから、外部からの画像信号DAおよびタイミング制御信号CTに基づき表示制御回路400により生成される第1~第3デジタル画像信号Da,Db,Dcおよび第1~第3データ側制御信号CSa,CSb,CScと、第1~第3走査側制御信号CGa,CGb,CGcとが、下記のように上記第1変形例とは異なる。
 図21は、本変形例に係る液晶表示装置の動作、より詳しくは表示部100の駆動を説明するための信号波形図であり、図21(A)は上部エリア100Uの駆動を示し、図21(B)は中部エリア100Mの駆動を示し、図21(C)は下部エリア100Dの駆動を示している。
 各データ側制御信号CSx(x=a,b,c)に含まれるデータ側クロック信号SCKxは、上記第1変形例では、休止駆動に応じてパルスが間欠的に現れるクロック信号であるが、本変形例では、所定周期でパルスが連続的に現れるクロック信号である。本変形例におけるデータ側クロック信号SCKx(x=a,b,c)の周期は、それに対応するエリア100U,100M,または100Dにおける表示画像のリフレッシュレートに応じた値に設定される。なお、本変形例におけるデジタル画像信号Dxおよび各データ側制御信号CSxに含まれるデータ側スタートパルス信号SSPxも、上記第1変形例とは異なり、このようなデータ側クロック信号SCKxに応じた信号である(x=a,b,c)。
 また、各走査側制御信号CGx(x=a,b,c)に含まれる走査側クロック信号GCKxは、上記第1変形例では、休止駆動に応じてパルスが間欠的に現れるクロック信号であるが、本変形例では、所定周期でパルスが連続的に現れるクロック信号である。本変形例における走査側クロック信号GCKx(x=a,b,c)の周期は、それに対応するエリア100U,100M,または100Dにおける表示画像のリフレッシュレートに応じた値に設定される。なお、本変形例における各走査側制御信号CGxに含まれる走査側スタートパルス信号GSPxおよび走査側出力制御信号GOEcも、上記第1変形例とは異なり、このような走査側クロック信号GCKxに応じた信号である(x=a,b,c)。
 図21に示す例では、上部エリア100Uに対応する第1走査側クロック信号GCKaおよび第1データ側クロック信号SCKaの周期に対し、中部エリア100Mに対応する第2走査側クロック信号GCKbおよび第2データ側クロック信号SCKbの周期はそれぞれ2倍であり、下部エリア100Dに対応する第3走査側クロック信号GCKcおよび第3データ側クロック信号SCKcの周期はそれぞれ3倍である。このようなクロック周期の相違に応じて、上部エリア100Uを駆動する走査信号G1~Gnの周期に対し、中部エリア100Mを駆動する走査信号Gn+1~G2nの周期は2倍であり、下部エリア100Dを駆動する走査信号G2n+1~G3nは3倍である。したがって、上部エリア100Uを駆動する走査信号G1~Gnおよびデータ信号SA1~SA2mと、中部エリア100Mを駆動する走査信号Gn+1~G2nおよびデータ信号SB1~SB2mと、下部エリア100Dを駆動する走査信号G2n+1~G3nおよびデータ信号SC1~SC2mは、図21(A)と図21(B)と図21(C)に示すようにそれぞれ異なっている。
 図21(A)~図21(C)に示すように表示部100が駆動されることにより、図22に示すように、上部エリア100U、中部エリア100M、および下部エリア100Dにおける表示画像のリフレッシュレートは、それぞれ、60Hz、30Hz、および20Hzとなる。
 上記のように本変形例によれば、通常駆動方式を使用した液晶表示装置においても、表示部100におけるエリア単位でリフレッシュレートや駆動周波数が異なるように表示部100をエリア毎に独立に駆動できるので、上記第1変形例や上記実施形態と同様の効果が得られる。
<2.3 その他の変形例>
 上記実施形態ならびに上記第1および第2変形例については、アクティブマトリクス方式の液晶表示装置を例に挙げて説明したが、本発明は、液晶表示装置以外のアクティブマトリクス型表示装置にも適用可能であり、例えば、アクティブマトリクス型の有機EL(Electro Luminescence)表示装置にも適用することができる。また、通常駆動方式の上記第2変形例を考慮すると、パッシブマトリクス型の表示装置にも本発明を適用することができる。
 液晶表示装置では液晶の劣化を防止するために交流駆動が行われるが、交流駆動のための反転駆動方式として、ドット反転駆動方式、ライン反転駆動方式、カラム反転駆動方式、および、フレーム反転駆動方式等のいずれの反転駆動方式が使用される場合であっても本発明を適用することができる。ここで、ドット反転駆動方式とは、各画素形成部に与えられるデータ信号の極性が画素形成部毎に反転するように表示部100を駆動する方式であり、ライン反転駆動方式とは、各画素形成部に与えられるデータ信号の極性が画素形成部行毎に反転するように表示部100を駆動する方式であり、カラム反転駆動方式とは、各画素形成部に与えられるデータ信号の極性が画素形成部列毎に反転するように表示部100を駆動する方式であり、フレーム反転駆動方式とは、各画素形成部に与えられるデータ信号の極性がフレーム毎に極性が反転するように表示部100を駆動する方式である。なお、「画素形成部行」とは、走査信号線の延在方向に並ぶ複数の画素形成部10をいい、「画素形成部列」とは、データ信号線の延在方向に並ぶ複数の画素形成部10をいう。
<3.その他>
 本願は、2017年1月31日に出願された「マトリクス型表示装置およびその駆動方法」という名称の日本国特願2017-015471号に基づく優先権を主張する出願であり、この日本国出願の内容は引用することによって本願の中に含まれる。
 10   …画素形成部
 12   …薄膜トランジスタ(スイッチング素子)
 100  …表示部(液晶パネル)
 100aa…第1エリア
 100ba…第2エリア
 100ca…第3エリア
 100ab…第4エリア
 100bb…第5エリア
 100cb…第6エリア
 400  …表示制御回路
 GLA1~GLA3n …A副走査信号線
 GLB1~GLB3n …B副走査信号線
 GLC1~GLC3n …C副走査信号線
 SLA1~SAL2m …A副データ信号線
 SLB1~SBL2m …B副データ信号線
 SLC1~SCL2m …C副データ信号線
 GDxL,GDxR …副走査信号線駆動回路(x=a,b,c)
 SDxU,SDxD …副データ信号線駆動回路(x=a,b)
 Dxy  …デジタル画像信号(x=a,b,c;y=a,b)
 CSxy …データ側制御信号(x=a,b,c;y=a,b)
 CGxy …走査側制御信号(x=a,b,c;y=a,b)

Claims (9)

  1.  複数のデータ信号線と、前記複数のデータ信号線と交差する複数の走査信号線と、前記複数のデータ信号線および前記複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部とが設けられた表示部を有する表示装置であって、
     前記複数のデータ信号線および前記複数の走査信号線のうち少なくとも一方の複数の信号線を所定数の信号線を1組として2組以上の信号線群に分割し、前記少なくとも一方の複数の信号線が組単位で独立に駆動されるように前記複数のデータ信号線および前記複数の走査信号線を駆動する駆動回路と、
     表示すべき画像を表す複数の画素データが前記複数のデータ信号線および前記複数の走査信号線の駆動により前記複数の画素形成部に与えられるように前記駆動回路を制御する表示制御回路とを備え、
     前記少なくとも一方の複数の信号線が組単位で独立に駆動可能なように前記複数の走査信号線および前記複数のデータ信号線のうち少なくとも他方の信号線のそれぞれは複数の副信号線に電気的に分離されており、
     前記表示制御回路は、所定の駆動モードにおいて、前記少なくとも一方の複数の信号線の前記2組以上の信号線群への分割に応じて前記表示部を分割することにより得られる複数の領域うち少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記駆動回路を制御することを特徴とする、表示装置。
  2.  前記駆動回路は、
      前記複数のデータ信号線を所定数のデータ信号線を1組として2組以上のデータ信号線群に分割し、前記複数のデータ信号線を組単位で独立的に駆動するデータ信号線駆動回路と、
      前記複数の走査信号線を所定数の走査信号線を1組として2組以上の走査信号線群に分割し、各組を構成する走査信号線につき選択的であって組単位では独立的に前記複数の走査信号線を駆動する走査信号線駆動回路とを含み、
     前記複数のデータ信号線のそれぞれは、前記複数の走査信号線が組単位で独立に駆動可能なように複数の副データ信号線に電気的に分離されており、
     前記複数の走査信号線のそれぞれは、前記複数のデータ信号線が組単位で独立に駆動可能なように複数の副走査信号線に電気的に分離されており、
     前記表示制御回路は、所定の駆動モードにおいて、前記複数のデータ信号線の前記2組以上のデータ信号線群への分割および前記複数の走査信号線の前記2組以上の走査信号線群への分割に応じて前記表示部を分割することにより得られる複数の領域のうち少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記駆動回路を制御することを特徴とする、請求項1に記載の表示装置。
  3.  前記表示制御回路は、所定の駆動モードにおいて、前記駆動回路のうち前記複数の領域の少なくとも1つの領域におけるデータ信号線および走査信号線を駆動するための回路の動作が停止するように、前記駆動回路を制御することを特徴とする、請求項1に記載の表示装置。
  4.  前記表示制御回路は、
      前記複数の領域のそれぞれにおいて表示画像をリフレッシュするリフレッシュ期間と当該表示画像のリフレッシュを休止する休止期間とが交互に現れるように前記駆動回路を制御可能に構成されており、
      所定の駆動モードにおいて、前記複数の領域のうち少なくとも2つの領域における表示画像のリフレッシュを休止する休止期間の長さを互いに異ならせることにより当該少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記駆動回路を制御することを特徴とする、請求項1から3のいずれか1項に記載の表示装置。
  5.  前記表示制御回路は、
      前記複数の領域のそれぞれにおける各データ信号線に印加すべきデータ信号を生成するためのデータ側クロック信号と前記複数の領域のそれぞれにおける各走査信号線に印加すべき走査信号を生成するための走査側クロック信号との周期を領域毎に独立に制御可能に構成されており、
      所定の駆動モードにおいて、前記複数の領域のうち少なくとも2つの領域につき前記データ側クロック信号および前記走査側クロック信号の周期を互いに異ならせることにより当該少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記駆動回路を制御することを特徴とする、請求項1から3のいずれか1項に記載の表示装置。
  6.  複数のデータ信号線と、前記複数のデータ信号線と交差する複数の走査信号線と、前記複数のデータ信号線および前記複数の走査信号線に対応してマトリクス状に配置された複数の画素形成部とが設けられた表示部を有する表示装置の駆動方法であって、
     前記複数のデータ信号線および前記複数の走査信号線のうち少なくとも一方の複数の信号線を所定数の信号線を1組として2組以上の信号線群に分割し、前記少なくとも一方の複数の信号線が組単位で独立に駆動されるように前記複数のデータ信号線および前記複数の走査信号線を駆動する駆動ステップを備え、
     前記少なくとも一方の複数の信号線が組単位で独立に駆動可能なように、前記複数のデータ信号線および前記複数の走査信号線のうち少なくとも他方の信号線のそれぞれは複数の副信号線に電気的に分離されており、
     前記駆動ステップでは、表示すべき画像を表す複数の画素データが前記複数の画素形成部に与えられるように前記複数のデータ信号線および前記複数の走査信号線が駆動され、
     前記駆動ステップは、所定の駆動モードにおいて、前記少なくとも一方の複数の信号線の前記2組以上の信号線群への分割に応じて前記表示部を分割することにより得られる複数の領域うち少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記複数のデータ信号線および前記複数の走査信号線を駆動するステップを含むことを特徴とする、駆動方法。
  7.  前記駆動ステップでは、所定の駆動モードにおいて前記複数の領域の少なくとも1つの領域における信号線の駆動が停止していることを特徴とする、請求項6に記載の駆動方法。
  8.  前記駆動ステップでは、前記複数の領域のそれぞれにおいて表示画像をリフレッシュするリフレッシュ期間と当該表示画像のリフレッシュを休止する休止期間とが交互に現れるように前記複数のデータ信号線および前記複数の走査信号線が駆動可能であり、
     前記駆動ステップは、所定の駆動モードにおいて、前記複数の領域のうち少なくとも2つの領域における表示画像のリフレッシュを休止する休止期間の長さを互いに異ならせることにより当該少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記複数のデータ信号線および前記複数の走査信号線を駆動するステップを含むことを特徴とする、請求項6または7に記載の駆動方法。
  9.  前記駆動ステップでは、前記複数の領域のそれぞれにおける各データ信号線に印加すべきデータ信号を生成するためのデータ側クロック信号と前記複数の領域のそれぞれにおける各走査信号線に印加すべき走査信号を生成するための走査側クロック信号との周期が領域毎に独立に制御可能であり、
     前記駆動ステップは、所定の駆動モードにおいて、前記複数の領域のうち少なくとも2つの領域につき前記データ側クロック信号および前記走査側クロック信号の周期を互いに異ならせることにより当該少なくとも2つの領域における表示画像が互いに異なるリフレッシュレートでリフレッシュされるように前記複数のデータ信号線および前記複数の走査信号線を駆動するステップを含むことを特徴とする、請求項6または7に記載の駆動方法。
PCT/JP2018/002080 2017-01-31 2018-01-24 マトリクス型表示装置およびその駆動方法 WO2018143028A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017015471 2017-01-31
JP2017-015471 2017-01-31

Publications (1)

Publication Number Publication Date
WO2018143028A1 true WO2018143028A1 (ja) 2018-08-09

Family

ID=63040481

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/002080 WO2018143028A1 (ja) 2017-01-31 2018-01-24 マトリクス型表示装置およびその駆動方法

Country Status (1)

Country Link
WO (1) WO2018143028A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110111734A (zh) * 2019-05-29 2019-08-09 京东方科技集团股份有限公司 一种显示面板及显示装置
WO2022027787A1 (zh) * 2020-08-06 2022-02-10 武汉华星光电半导体显示技术有限公司 显示面板及其驱动方法
WO2023026137A1 (ja) * 2021-08-26 2023-03-02 株式会社半導体エネルギー研究所 表示装置、及び電子機器
WO2023062472A1 (ja) * 2021-10-15 2023-04-20 株式会社半導体エネルギー研究所 表示装置および当該表示装置を有する電子機器
WO2023074383A1 (ja) * 2021-10-26 2023-05-04 ソニーグループ株式会社 情報処理システム、及び、情報処理方法
US11990075B2 (en) 2020-06-18 2024-05-21 Huawei Technologies Co., Ltd. Drive control method and related device
WO2024109189A1 (zh) * 2022-11-24 2024-05-30 荣耀终端有限公司 显示面板及电子设备

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000187470A (ja) * 1998-12-22 2000-07-04 Sharp Corp 液晶表示装置
JP2002287721A (ja) * 2000-12-30 2002-10-04 Lg Phillips Lcd Co Ltd 液晶表示装置
JP2003248468A (ja) * 2001-12-18 2003-09-05 Sharp Corp 表示装置およびその駆動方法
JP2007298769A (ja) * 2006-04-28 2007-11-15 Sharp Corp 表示装置
JP2007322747A (ja) * 2006-05-31 2007-12-13 Sharp Corp 表示パネル、及び表示装置
JP2008216436A (ja) * 2007-03-01 2008-09-18 Necディスプレイソリューションズ株式会社 画像表示装置
US20110050751A1 (en) * 2009-08-27 2011-03-03 Bong-Oh Park Organic Light Emitting Diode Display and Method of Driving the Same
US20160111055A1 (en) * 2014-10-16 2016-04-21 Samsung Display Co., Ltd. Display apparatus, method of driving display panel using the same and driver for the display apparatus

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000187470A (ja) * 1998-12-22 2000-07-04 Sharp Corp 液晶表示装置
JP2002287721A (ja) * 2000-12-30 2002-10-04 Lg Phillips Lcd Co Ltd 液晶表示装置
JP2003248468A (ja) * 2001-12-18 2003-09-05 Sharp Corp 表示装置およびその駆動方法
JP2007298769A (ja) * 2006-04-28 2007-11-15 Sharp Corp 表示装置
JP2007322747A (ja) * 2006-05-31 2007-12-13 Sharp Corp 表示パネル、及び表示装置
JP2008216436A (ja) * 2007-03-01 2008-09-18 Necディスプレイソリューションズ株式会社 画像表示装置
US20110050751A1 (en) * 2009-08-27 2011-03-03 Bong-Oh Park Organic Light Emitting Diode Display and Method of Driving the Same
US20160111055A1 (en) * 2014-10-16 2016-04-21 Samsung Display Co., Ltd. Display apparatus, method of driving display panel using the same and driver for the display apparatus

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110111734A (zh) * 2019-05-29 2019-08-09 京东方科技集团股份有限公司 一种显示面板及显示装置
US11893952B2 (en) 2019-05-29 2024-02-06 Beijing Boe Technology Development Co., Ltd. Simplifying substrate for display panel with waveguide display region and driving of two display regions by one driving system
US11990075B2 (en) 2020-06-18 2024-05-21 Huawei Technologies Co., Ltd. Drive control method and related device
WO2022027787A1 (zh) * 2020-08-06 2022-02-10 武汉华星光电半导体显示技术有限公司 显示面板及其驱动方法
WO2023026137A1 (ja) * 2021-08-26 2023-03-02 株式会社半導体エネルギー研究所 表示装置、及び電子機器
WO2023062472A1 (ja) * 2021-10-15 2023-04-20 株式会社半導体エネルギー研究所 表示装置および当該表示装置を有する電子機器
WO2023074383A1 (ja) * 2021-10-26 2023-05-04 ソニーグループ株式会社 情報処理システム、及び、情報処理方法
WO2024109189A1 (zh) * 2022-11-24 2024-05-30 荣耀终端有限公司 显示面板及电子设备

Similar Documents

Publication Publication Date Title
WO2018143028A1 (ja) マトリクス型表示装置およびその駆動方法
CN104751757B (zh) 能够以低速驱动的显示装置
KR100659621B1 (ko) 액티브 매트릭스형 액정 표시 장치
CN102968968B (zh) 一种驱动方法及使用该驱动方法的显示驱动装置
US10049629B2 (en) Display device capable of low-speed driving and method of driving the same
US9653013B2 (en) Liquid crystal display device, data line drive circuit, and drive method for liquid crystal display device
US20090102777A1 (en) Method for driving liquid crystal display panel with triple gate arrangement
KR102279280B1 (ko) 표시 장치 및 이의 구동 방법
WO2016084735A1 (ja) データ信号線駆動回路、それを備えた表示装置、およびその駆動方法
JP4899300B2 (ja) 液晶表示装置及び液晶表示装置の駆動制御方法
US20090219237A1 (en) Electro-optical device, driving method thereof, and electronic apparatus
KR20130066076A (ko) 액정표시장치 및 그 구동방법
KR20120075166A (ko) 액정표시장치 및 그의 구동 방법
KR101247114B1 (ko) 구동장치 및 이를 갖는 표시장치
JP2007140192A (ja) アクティブマトリクス型液晶表示装置
JP3913040B2 (ja) 液晶表示装置の駆動方法および液晶表示装置
KR100612304B1 (ko) 액정 표시 장치 및 그의 구동방법
JP2008033107A (ja) 液晶表示装置
US20150022509A1 (en) Display device and drive method therefor
JP5328555B2 (ja) 表示装置
TW594164B (en) Liquid crystal display and driving method thereof
KR101119906B1 (ko) 표시장치
JP2007140191A (ja) アクティブマトリクス型液晶表示装置
JP2014098863A (ja) 表示装置及び表示方法
KR20060109213A (ko) 표시패널 및 이를 갖는 표시장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18748131

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: JP

122 Ep: pct application non-entry in european phase

Ref document number: 18748131

Country of ref document: EP

Kind code of ref document: A1