WO2018117559A1 - Sic 증착층을 포함하는 반도체 제조용 부품 및 그 제조방법 - Google Patents

Sic 증착층을 포함하는 반도체 제조용 부품 및 그 제조방법 Download PDF

Info

Publication number
WO2018117559A1
WO2018117559A1 PCT/KR2017/014907 KR2017014907W WO2018117559A1 WO 2018117559 A1 WO2018117559 A1 WO 2018117559A1 KR 2017014907 W KR2017014907 W KR 2017014907W WO 2018117559 A1 WO2018117559 A1 WO 2018117559A1
Authority
WO
WIPO (PCT)
Prior art keywords
deposition layer
sic
manufacturing
base material
sic deposition
Prior art date
Application number
PCT/KR2017/014907
Other languages
English (en)
French (fr)
Inventor
김정일
김기원
김종현
Original Assignee
주식회사 티씨케이
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020170170791A external-priority patent/KR102051668B1/ko
Application filed by 주식회사 티씨케이 filed Critical 주식회사 티씨케이
Priority to JP2019532781A priority Critical patent/JP6995856B2/ja
Priority to CN201780076234.6A priority patent/CN110050326B/zh
Priority to US16/466,156 priority patent/US11694893B2/en
Publication of WO2018117559A1 publication Critical patent/WO2018117559A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68757Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a coating or a hardness or a material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32458Vessel
    • H01J37/32477Vessel characterised by the means for protecting vessels or internal parts, e.g. coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching

Definitions

  • the present invention relates to a semiconductor manufacturing component used in a dry etching process, and more particularly, to a semiconductor manufacturing component including a SiC deposition layer having excellent plasma resistance and a manufacturing method thereof.
  • a plasma treatment technique used in a semiconductor manufacturing process is a method of etching an object using a gas as one of dry etching processes. This is followed by a process of injecting an etching gas into the reaction vessel, ionizing and then accelerating to the wafer surface to physically and chemically remove the wafer surface.
  • This method is widely used because it is easy to control the etching, high productivity, and fine pattern formation of several tens of nm.
  • SiC material has been a cause of increasing the price of the product because the price is expensive compared to the graphite substrate, and especially in the production of semiconductor manufacturing parts, the price of SiC material has remained a cause of lower productivity.
  • An object of the present invention is to solve the problems described above, and can provide a method for producing a component for manufacturing a semiconductor by a simple method without a large increase in production cost.
  • the semiconductor manufacturing component containing the SiC vapor deposition layer of this invention is a base material; SiC deposition layer formed on the surface of the base material; wherein the ratio of the thickness of the base material and the SiC deposition layer is 1: 1 to 100: 1.
  • the base material may include at least one selected from the group consisting of graphite, reaction sintered SiC, atmospheric pressure sintered SiC, hot press SiC, recrystallized SiC and CVD SiC.
  • the base material may include a stepped structure formed stepped, the cross section of the step may include a curved surface or the surface forming the step may be an obtuse angle.
  • the thickness of the SiC deposition layer may be 2 mm to 20 mm.
  • the SiC deposition layer may include a plurality of layers.
  • the thickness of the SiC deposition layer formed on at least one surface of the base material may be 1.5 to 3 times the thickness of the SiC deposition layer formed on the opposite side of the one surface of the base material.
  • the method for manufacturing a component for manufacturing a semiconductor including the SiC deposition layer of the present invention comprises a base material including at least one selected from the group consisting of graphite, reaction sintered SiC, atmospheric pressure sintered SiC, hot press SiC, recrystallized SiC and CVD SiC. Preparing; And forming a SiC deposition layer on the base material.
  • the thickness ratio of the base material and the SiC deposition layer may be 1: 1 to 100: 1.
  • the forming of the SiC deposition layer may be by CVD.
  • the forming of the SiC deposition layer may be performed at a temperature of 1000 ° C. to 1900 ° C.
  • the forming of the SiC deposition layer may be performed under a condition that a temperature at the end of deposition is higher than a temperature at the beginning of deposition.
  • the forming of the SiC deposition layer may be performed by sequentially increasing the temperature while forming the SiC deposition layer.
  • the forming of the SiC deposition layer may be performed a plurality of times.
  • the residual stress releasing step of heat treatment at 1500 °C to 2000 °C may further include.
  • the base material is mounted on the jig, the jig may have a tapered shape and the width of the base material is increased in the direction of the surface contact portion of the base material.
  • the semiconductor manufacturing part including the SiC deposition layer according to an embodiment of the present invention, by manufacturing the semiconductor manufacturing part by a method of forming a thin SiC deposition layer on the surface of the base material, the cost of expensive products Lowering the productivity is effective.
  • the SiC deposition layer included in the semiconductor manufacturing component provided in the embodiment of the present invention is thin, the substrate is not exposed to plasma, thereby degrading product quality even when producing a semiconductor product by a dry etching process by plasma. You can't let that happen.
  • FIG. 1 is a cross-sectional view of a semiconductor manufacturing part in which a SiC deposition layer is formed on a base material provided in an embodiment of the present invention.
  • FIG. 2 is a cross-sectional view of a component for manufacturing a semiconductor in which a SiC deposition layer is formed on a base material including a stepped structure provided in an embodiment of the present invention.
  • FIG 3 is a cross-sectional view of a base material having a curved cross section of a step provided in an embodiment of the present invention.
  • FIG. 4 is a cross-sectional view of a base material having an obtuse angle in cross section of a step provided in another embodiment of the present invention.
  • FIG. 5 is a cross-sectional view of a structure in which a tapered jig provided on one surface of the base material in one embodiment of the present invention is stably supported.
  • FIG. 1 is a cross-sectional view of a semiconductor manufacturing part in which a SiC deposition layer 200 is formed on a base material 110 provided in an embodiment of the present invention.
  • a relatively thin SiC deposition layer 200 is formed on a surface of a relatively thick base material 110.
  • a base material is included in a semiconductor manufacturing part, and the base material occupies most of the thickness of the semiconductor manufacturing part.
  • the semiconductor manufacturing component containing the SiC vapor deposition layer of this invention is a base material; SiC deposition layer formed on the surface of the base material; wherein the ratio of the thickness of the base material and the SiC deposition layer is 1: 1 to 100: 1.
  • the SiC deposition layer is formed to be relatively thin, including the SiC deposition layer 200 while forming a thick base material to form a component for manufacturing a semiconductor.
  • the thickness ratio of the base material and the SiC deposition layer may be 1: 1 to 100: 1. If the ratio of the base material to the thickness of the SiC deposition layer is less than 1, the thickness of the SiC deposition layer is thick, there may be a problem that the production cost increases, and if it exceeds 100, the SiC deposition layer is too thin to the plasma There is a risk of exposure of the base material.
  • the thickness of the SiC deposition layer means the sum of the vertical length of the thickness deposited on the upper and lower portions of the base material.
  • the thickness of the base material means the vertical length at any arbitrary position even if the base material is a stepped structure, not a rectangular block shape.
  • the base material may include at least one selected from the group consisting of graphite, reaction sintered SiC, atmospheric pressure sintered SiC, hot press SiC, recrystallized SiC and CVD SiC.
  • the components of the base material are components that are not easily separated from the SiC deposition layer, and any material that is not easily separated from the SiC layer formed on the surface of the base material may be included as additional components.
  • the base material may include a stepped structure formed stepped.
  • the semiconductor manufacturing part may be, for example, a focus ring, and the semiconductor manufacturing part may include a stepped structure formed stepwise according to the specifications and characteristics of the semiconductor manufacturing apparatus to which the semiconductor manufacturing part is applied.
  • the base material for manufacturing such a part may also include a stepped structure formed stepwise.
  • FIG. 2 is a cross-sectional view of a semiconductor manufacturing part in which a SiC deposition layer 200 is formed on a base material 120 including a stepped structure provided in an embodiment of the present invention.
  • the cross section of the step may include a curved surface or the surfaces forming the step may have an obtuse angle.
  • FIG. 3 is a cross-sectional view of the base material 130 having a curved cross section of a step provided in an embodiment of the present invention.
  • the cross section of the step is formed to include a curved surface.
  • FIG. 4 is a cross-sectional view of the base material 140 having a stepped obtuse angle cross section provided in another embodiment of the present invention.
  • the base material according to another embodiment of the present invention provided in FIG. 4 is formed to include a structure in which a stepped cross section forms an obtuse angle.
  • the formation of the SiC deposited layer of the present invention may be performed by a CVD process.
  • the recessed portion may have a problem that the deposition gas is not easily entered by the surrounding surface, so that the deposition is relatively less. This problem may cause the uniformity of the SiC deposition layer formed on the base material. Therefore, in one embodiment of the present invention, the stepped structure of the stepped structure may be formed in a curved surface, or the surface forming the step may be an obtuse angle. Since the stepped structure includes a curved surface or an obtuse structure, deposition can be induced more homogeneously on the base material.
  • the thickness of the SiC deposition layer may be 2 mm to 20 mm.
  • the SiC deposition layer is etched when exposed from the plasma, and the SiC deposition layer needs to be formed so that the base material is not exposed even if it is etched.
  • the base metal which is vulnerable to plasma, can significantly degrade the quality of semiconductor products produced by scattering particles when directly exposed to plasma. Therefore, when considering the etching thickness of the SiC deposition layer in a conventional dry etching apparatus, the thickness of the SiC deposition layer may be from 2 mm to 20 mm.
  • the SiC deposition layer may include a plurality of layers.
  • the SiC deposition layer may be formed of a plurality of layers instead of a single layer.
  • the SiC monolayer is formed by CVD, the growth of abnormal tissue may be expanded, which may cause a problem of degrading product quality. Therefore, the SiC deposition layer may be formed of a plurality of layers with a relatively thin thickness.
  • the thickness of the SiC deposition layer formed on at least one surface of the base material may be 1.5 to 3 times the thickness of the SiC deposition layer formed on the opposite side of the one surface of the base material.
  • the SiC deposition layer of the base material may be different in thickness depending on the surface. This is because the surface directly exposed to the plasma needs to be relatively thick, but the surface not directly exposed need not be formed thick. Therefore, in consideration of the productivity of the product, it may be preferable to form the thick side and the thin side to be differential, according to one aspect of the present invention, the thickness ratio of the SiC deposition layer formed on the side opposite to the one side May be 1.5 to 3 times.
  • the method for manufacturing a component for manufacturing a semiconductor including the SiC deposition layer of the present invention comprises a base material including at least one selected from the group consisting of graphite, reaction sintered SiC, atmospheric pressure sintered SiC, hot press SiC, recrystallized SiC and CVD SiC. Preparing; And forming a SiC deposition layer on the base material.
  • the components of the base material are components that are not easily separated from the SiC deposition layer, and any material that is not easily separated from the SiC layer formed on the surface of the base material may be included as additional components.
  • the thickness ratio of the base material and the SiC deposition layer may be 1: 1 to 100: 1.
  • the forming of the SiC deposition layer may be by CVD.
  • the SiC deposition layer may be formed by various methods, but in one embodiment of the present invention may be formed by chemical vapor deposition (CVD) method.
  • the forming of the SiC deposition layer may be performed at a temperature of 1000 ° C. to 1900 ° C.
  • the SiC deposition layer is formed in a chamber formed at a high temperature, if the temperature is less than 1000 °C may cause a problem that the deposition rate and the productivity of the product is lowered when the temperature is too low, and when the temperature exceeds 1900 °C of the peeling due to the increase in the internal stress Problems can arise.
  • the forming of the SiC deposition layer may be performed under a condition that a temperature at the end of deposition is higher than a temperature at the beginning of deposition.
  • deposition can be carried out at a relatively low temperature in the early stages to reduce the internal stresses that may occur on the surface, and evenly at low temperatures, evenly over the entire surface of the substrate without depositing at low temperatures. May induce deposition.
  • the temperature is increased and the deposition rate is increased.
  • the SiC deposition material and the newly deposited SiC deposition material are the same components. Therefore, even deposition of SiC components at a high rate on the evenly formed SiC deposition layer in the initial stage can be formed.
  • an even deposition layer may be formed at a low temperature, and then, the temperature may be increased to quickly form a deposition layer.
  • the internal stress is eliminated during the deposition process to solve the peeling problem, there is an effect that can maintain the productivity.
  • the forming of the SiC deposition layer may be performed by sequentially increasing the temperature while forming the SiC deposition layer.
  • the temperature during the formation of the SiC deposition layer may be sequentially increased, wherein the sequential increase of the temperature may be gradually increasing continuously, while maintaining a constant temperature for a certain time For example, it may be increased by maintaining it again at a higher temperature.
  • the forming of the SiC deposition layer may be performed a plurality of times.
  • the SiC deposition layer may form a structure in which a plurality of layers are stacked in order to suppress growth of abnormal tissue, wherein the plurality of layers perform a process of depositing each of the SiC deposition layers a plurality of times. It may be.
  • the residual stress releasing step of heat treatment at 1500 °C to 2000 °C may further include.
  • the forming of the SiC deposition layer may be formed in a closed space at a high temperature, and a stress may be formed therein, and the stress may remain even after the deposition is completed.
  • the residual stress thus formed may cause a deterioration of the product.
  • the residual stress may be heat treated at 1500 ° C. to 2000 ° C. to eliminate the residual stress.
  • the temperature is less than 1500 °C, there may be a problem that the stress is not effectively solved, if the temperature is above 2000 °C, due to the excessively high temperature causes a phase change in the SiC, rather raising the residual stress in the base material There may be a problem that more peeling of the SiC deposition layer occurs.
  • FIG. 5 is a cross-sectional view of a structure in which a tapered jig 400 that provides one surface of a base material in one embodiment of the present invention is stably supported.
  • the base material is mounted on the jig 400, the jig may have a tapered shape and the width of the base material is increased in the direction of the surface contact portion of the base material.
  • the jig in the process of forming a SiC deposition layer on the surface of the base material can be deposited while supporting with a jig, wherein the jig is deposited in a homogeneous quality by covering the surface of the base material from the SiC deposition gas May interfere with formation. That is, it is preferable to contact the base material with a small area so that the jig does not interfere with SiC deposition if possible.
  • the jig according to one aspect of the present invention forms a stable support structure, even though the base material surface contact is largely covered, and a portion relatively distance from the base material surface relatively hides the base material from the SiC deposition gas. It may be to form a structure. That is, the jig provided in one aspect of the present invention may be formed in a tapered shape. This allows the base material surface contact portion to contact the jig of a larger area, thereby forming a stable support structure. In addition, the outer surface of the deposition layer directly exposed to the plasma is less covered by the jig relative to the base material surface portion can be formed a more homogeneous deposition layer. This means that the plasma resistance of the SiC deposition layer can be maintained with excellent quality while stably forming the SiC deposition layer.

Abstract

본 발명은 건식 식각 공정에서 이용되는 반도체 제조용 부품에 관한 것으로서, 본 발명의 SiC 증착층을 포함하는 반도체 제조용 부품은, 모재; 상기 모재 표면에 형성된 SiC 증착층;을 포함하고, 상기 모재 및 SiC 증착층의 두께 비는 2 : 1 내지 100 : 1 인 것이다.

Description

SIC 증착층을 포함하는 반도체 제조용 부품 및 그 제조방법
본 발명은 건식 식각 공정에서 이용되는 반도체 제조용 부품에 관한 것으로서, 보다 상세하게는 내플라즈마 특성이 우수한 SiC 증착층을 포함하는 반도체 제조용 부품 및 그 제조방법에 관한 것이다.
일반적으로, 반도체 제조공정에서 사용되는 플라즈마 처리 기법은, 건식 식각공정 중 하나로서, 가스를 사용하여 대상을 식각하는 방법이다. 이는, 식각 가스를 반응용기 내로 주입시키고, 이온화시킨 후, 웨이퍼 표면으로 가속시켜, 웨이퍼 표면을 물리적, 화학적으로 제거하는 공정을 따른다. 이 방법은 식각의 조절이 용이하고, 생산성이 높으며, 수십 nm 수준의 미세 패턴형성이 가능하여 널리 사용되고 있다.
건식 식각 장치 내의 포커스링을 비롯한 다양한 반도체 제조용 부품들은 플라즈마가 존재하는 가혹한 조건의 반응용기 내에서 식각 처리가 이루어지는 웨이퍼 주변에 플라즈마가 집중되도록 하는 역할들을 수행하며 부품 스스로도 플라즈마에 노출되어 손상되게 된다. 따라서, 반도체 제조용 부품의 내플라즈마 특성을 증가시키기 위한 연구는 지속적으로 수행되어 왔다. 그 중 하나로서, Si 재질 대신 SiC 재질의 포커스링이나 전극 등의 부품을 제조하는 방법에 대한 연구가 있다.
다만, SiC 재질은 그라파이트 기재에 비해 그 가격이 비싸 제품의 단가를 높이는 원인이 되어 왔으며, 특히 반도체 제조용 부품을 생산할 경우에 SiC 재질의 가격이 문제가 되어 생산성이 떨어지는 원인으로 남아있었다.
본 발명의 목적은, 전술한 바와 같은 문제점을 해결하기 위한 것으로, 생산 단가의 큰 증가 없이 간단한 방법으로 반도체 제조용 부품을 생산하기 위한 방법을 제공할 수 있다.
그러나, 본 발명이 해결하고자 하는 과제는 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 해당 기술분야의 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 발명의 SiC 증착층을 포함하는 반도체 제조용 부품은, 모재; 상기 모재 표면에 형성된 SiC 증착층;을 포함하고, 상기 모재 및 SiC 증착층의 두께 비는 1: 1 내지 100:1 인 것이다.
본 발명의 일 실시예에 따르면, 상기 모재는, 그라파이트, 반응소결 SiC, 상압소결 SiC, 핫프레스 SiC, 재결정 SiC 및 CVD SiC로 이루어진 군에서 선택되는 적어도 어느 하나를 포함하는 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 모재는, 단차있게 형성된 계단식 구조를 포함하고, 상기 단차의 단면이 곡면을 포함하거나 상기 단차를 이루는 면들이 둔각을 이루는 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층의 두께는, 2 mm 내지 20 mm 인 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층은, 복수 개의 층을 포함하는 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 모재의 적어도 일 면에 형성된 SiC 증착층의 두께는, 상기 모재의 상기 일 면의 반대쪽 면에 형성된 SiC 증착층의 두께의 1.5 배 내지 3 배 인 것일 수 있다.
본 발명의 SiC 증착층을 포함하는 반도체 제조용 부품의 제조방법은, 그라파이트, 반응소결 SiC, 상압소결 SiC, 핫프레스 SiC, 재결정 SiC 및 CVD SiC로 이루어진 군에서 선택되는 적어도 어느 하나를 포함하는 모재를 준비하는 단계; 및 상기 모재 상에 SiC 증착층을 형성하는 단계;를 포함한다.
본 발명의 일 실시예에 따르면, 상기 모재 및 상기 SiC 증착층의 두께 비는 1: 1 내지 100:1 인 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계는, CVD 법에 의하는 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계는, 1000 ℃ 내지 1900 ℃ 온도에서 수행되는 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계는, 증착 시작시의 온도보다 증착 종료시의 온도가 더 높은 조건으로 수행되는 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계는, 상기 SiC 증착층을 형성하는 동안 순차적으로 온도를 상승시키면서 수행하는 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계는, 복수 회 수행되는 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계 후에, 1500 ℃ 내지 2000 ℃ 에서 열처리하는 잔류 응력 해소단계;를 더 포함할 수 있다.
본 발명의 일 실시예에 따르면, 상기 모재는 지그에 장착되고, 상기 지그는 테이퍼진 형상을 가지고 상기 모재의 표면 접촉부 방향으로 폭이 늘어나는 것일 수 있다.
본 발명의 일 실시예에 따른 SiC 증착층을 포함하는 반도체 제조용 부품은, 모재를 내부에 포함하고, 그 표면에 SiC 증착층을 얇게 형성하는 방법으로 반도체 제조용 부품을 제조함으로써, 값비싼 제품의 단가를 낮추어 생산성을 향상시키는 효과가 있다.
또한, 본 발명의 일 실시예에서 제공하는 반도체 제조용 부품에 포함되는 SiC 증착층은 얇게 형성되더라도 모재를 플라즈마에 노출시키지 않음으로써, 플라즈마에 의한 건식 식각공정으로 반도체 제품을 생산할 때에도 제품의 품질을 저하시키지 않을 수 있다.
도 1은, 본 발명의 일 실시예에서 제공하는 모재 상에 SiC 증착층이 형성된 반도체 제조용 부품의 단면도이다.
도 2는, 본 발명의 일 실시예에서 제공하는 계단식 단차있는 구조를 포함하는 모재 상에 SiC 증착층이 형성된 반도체 제조용 부품의 단면도이다.
도 3은, 본 발명의 일 실시예에서 제공하는 단차의 단면이 곡면을 이루는 모재의 단면도이다.
도 4는, 본 발명의 다른 일 실시예에서 제공하는 단차의 단면이 둔각을 이루는 모재의 단면도이다.
도 5는, 모재의 일 면을 본 발명의 일 실시예에서 제공하는 테이퍼진 형상의 지그가 안정적으로 지지하는 구조의 단면도이다.
이하에서, 첨부된 도면을 참조하여 실시예들을 상세하게 설명한다. 각 도면에 제시된 동일한 참조 부호는 동일한 부재를 나타낸다.
아래 설명하는 실시예들에는 다양한 변경이 가해질 수 있다. 아래 설명하는 실시예들은 실시 형태에 대해 한정하려는 것이 아니며, 이들에 대한 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
실시예에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 실시예를 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성 요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성 요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 실시예가 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
또한, 첨부 도면을 참조하여 설명함에 있어, 도면 부호에 관계없이 동일한 구성 요소는 동일한 참조 부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다. 실시예를 설명함에 있어서 관련된 공지 기술에 대한 구체적인 설명이 실시예의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
도 1은, 본 발명의 일 실시예에서 제공하는 모재(110) 상에 SiC 증착층(200)이 형성된 반도체 제조용 부품의 단면도이다. 도 1에는, 상대적으로 두껍게 형성된 모재(110)의 표면 위로 상대적으로 얇게 형성된 SiC 증착층(200)이 형성되어 있다. 본 발명의 일 측면에서는 반도체 제조용 부품에 있어서 모재를 포함하고, 그 모재가 반도체 제조용 부품의 대부분의 두께를 차지하는 것을 특징으로 한다.
본 발명의 SiC 증착층을 포함하는 반도체 제조용 부품은, 모재; 상기 모재 표면에 형성된 SiC 증착층;을 포함하고, 상기 모재 및 SiC 증착층의 두께 비는 1: 1 내지 100:1 인 것이다.
본 발명의 일 측면에서는, 모재(110)를 포함하여 증착함을 특징으로 한다. 본 발명의 일 실시예에서는 SiC 증착층(200)을 포함하면서도 반도체 제조용 부품을 형성하기 위해 모재를 두껍게 형성하면서, SiC 증착층을 상대적으로 얇게 형성한다. 본 발명의 일 실시예에 따르면, 상기 모재 및 SiC 증착층의 두께 비는 1: 1 내지 100:1 일 수 있다. 상기 SiC 증착층의 두께 대비 모재의 비가 1 보다 작을 경우, SiC 증착층의 두께가 두꺼워져, 생산 단가가 증가하는 문제가 있을 수 있고, 100을 넘어갈 경우, 상대적으로 SiC 증착층이 너무 얇아져 플라즈마에 모재가 노출될 위험이 있다.
이 때, 상기 SiC 증착층의 두께는 상기 모재의 상부 및 하부에 증착된 두께의 수직 길이의 합을 의미한다. 이 때, 상기 모재의 두께는 모재가 직사각형의 블록 형태가 아닌 단차있게 형성된 구조일지라도 모든 임의의 위치에서의 수직 길이를 의미한다.
본 발명의 일 실시예에 따르면, 상기 모재는, 그라파이트, 반응소결 SiC, 상압소결 SiC, 핫프레스 SiC, 재결정 SiC 및 CVD SiC로 이루어진 군에서 선택되는 적어도 어느 하나를 포함하는 것일 수 있다. 상기 모재의 성분들은 SiC 증착층과 쉽게 분리되지 않는 성분들이며, 모재 표면에 형성되는 SiC 층과 쉽게 분리되지 않는 소재라면 어떠한 것이라도 더 추가적인 성분으로 포함될 수 있다.
본 발명의 일 실시예에 따르면, 상기 모재는, 단차있게 형성된 계단식 구조를 포함하는 것일 수 있다. 상기 반도체 제조용 부품은 일 예로서, 포커스 링일 수 있고, 상기 반도체 제조용 부품이 적용되는 반도체 제조장치의 스펙과 특성에 따라 상기 반도체 제조용 부품은 단차있게 형성된 계단식 구조를 포함할 수 있다. 따라서, 그러한 부품을 제조하기 위한 모재 역시 단차있게 형성된 계단식 구조를 포함할 수 있다.
도 2는, 본 발명의 일 실시예에서 제공하는 계단식 단차있는 구조를 포함하는 모재(120) 상에 SiC 증착층(200)이 형성된 반도체 제조용 부품의 단면도이다.
본 발명의 일 실시예에 따르면, 상기 단차의 단면이, 곡면을 포함하거나 상기 단차를 이루는 면들이 둔각을 이루는 것일 수 있다.
도 3은, 본 발명의 일 실시예에서 제공하는 단차의 단면이 곡면을 이루는 모재(130)의 단면도이다. 도 3에서 제공하는 본 발명의 일 실시예에 따른 모재는, 단차의 단면이 곡면을 포함하도록 형성되어 있다.
도 4는, 본 발명의 다른 일 실시예에서 제공하는 단차의 단면이 둔각을 이루는 모재(140)의 단면도이다. 도 4에서 제공하는 본 발명의 다른 일 실시예에 따른 모재는, 단차의 단면이 둔각을 이루는 구조를 포함하도록 형성되어 있다.
본 발명의 SiC 증착층의 형성은 CVD 공정으로 수행될 수 있다. 이 때 CVD 공정에서는 오목하게 들어간 부분은 주위의 면에 의해 증착 가스가 쉽게 진입하지 못해 상대적으로 덜 증착되는 문제가 생길 수 있다. 이러한 문제는 모재 위에 형성된 SiC 증착층의 균일성을 저해시키는 원인이 될 수 있다. 따라서, 본 발명의 일 실시예에서는 계단식 구조의 단차는 곡면으로 형성되거나, 단차를 이루는 면들이 둔각을 이루는 구조일 수 있다. 계단식 구조가 곡면으로 형성되거나 둔각을 이루는 구조를 포함함으로써, 모재 상에 보다 균질하게 증착을 유도할 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층의 두께는, 2 mm 내지 20 mm 인 것일 수 있다. SiC 증착층은 플라즈마로부터 노출될 때 식각되는데, 상기 SiC 증착층은 식각되더라도 모재가 노출되지 않도록 형성될 필요가 있다. 플라즈마에 취약한 모재는 플라즈마에 직접적으로 노출될 경우 입자가 비산되어 생산되는 반도체 제품의 품질을 크게 저하시킬 수 있기 때문이다. 따라서, 통상적인 건식 식각장치에서 SiC 증착층의 식각 두께를 고려할 때, 상기 SiC 증착층의 두께는 2 mm 내지 20 mm 인 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층은, 복수 개의 층을 포함하는 것일 수 있다. 상기 SiC 증착층은 단일층이 아닌 복수 개의 층으로 형성될 수 있다. CVD 법으로 SiC 단일 층을 형성할 경우, 이상 조직의 성장이 확대되어 제품의 품질을 저하시키는 문제가 생길 수 있다. 따라서, SiC 증착층은 상대적으로 얇은 두께로 복수 겹 형성되는 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 모재의 적어도 일 면에 형성된 SiC 증착층의 두께는, 상기 모재의 상기 일 면의 반대쪽 면에 형성된 SiC 증착층의 두께의 1.5 배 내지 3 배 인 것일 수 있다. 본 발명의 일 측면에 따르면, 상기 모재의 SiC 증착층은 면에 따라 그 두께가 다른 것일 수 있다. 이는, 플라즈마에 직접적으로 노출되는 면은 상대적으로 두꺼울 필요가 있으나, 직접적으로 노출되지 않는 면은 두껍게 형성될 필요가 없기 때문이다. 따라서, 제품의 생산성을 고려할 때, 상기 두꺼운 면과 얇은 면을 차등을 두어 형성하는 것이 바람직할 수 있고, 본 발명의 일 측면에 따를 때, 상기 일 면과 반대쪽 면에 형성된 SiC 증착층의 두께 비는 1.5 배 내지 3 배인 것일 수 있다.
본 발명의 SiC 증착층을 포함하는 반도체 제조용 부품의 제조방법은, 그라파이트, 반응소결 SiC, 상압소결 SiC, 핫프레스 SiC, 재결정 SiC 및 CVD SiC로 이루어진 군에서 선택되는 적어도 어느 하나를 포함하는 모재를 준비하는 단계; 및 상기 모재 상에 SiC 증착층을 형성하는 단계;를 포함한다.
본 발명의 일 측면에서 제공하는 제조방법에 따르면, 모재 상에 SiC 증착층을 형성하는 단계를 포함한다. 상기 모재의 성분들은 SiC 증착층과 쉽게 분리되지 않는 성분들이며, 모재 표면에 형성되는 SiC 층과 쉽게 분리되지 않는 소재라면 어떠한 것이라도 더 추가적인 성분으로 포함될 수 있다.
본 발명의 일 실시예에 따르면, 상기 모재 및 상기 SiC 증착층의 두께 비는 1: 1 내지 100:1 인 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계는, CVD 법에 의하는 것일 수 있다. SiC 증착층은 다양한 방법으로 형성될 수 있지만, 본 발명의 일 실시예에서는 화학적 기상 증착(CVD) 법에 의해 형성할 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계는, 1000 ℃ 내지 1900 ℃ 온도에서 수행되는 것일 수 있다. 상기 SiC 증착층은 고온으로 형성된 챔버 내에서 형성되는데, 1000 ℃ 미만일 경우 온도가 너무 낮아 증착속도 및 제품의 생산성이 저하되는 문제가 생길 수 있고, 1900 ℃를 초과할 경우 내부 응력 증가에 따른 박리의 문제가 생길 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계는, 증착 시작시의 온도보다 증착 종료시의 온도가 더 높은 조건으로 수행되는 것일 수 있다. 온도를 증가시키면서 증착함으로써, 초기 단계에서는 상대적으로 낮은 온도에서 증착함으로써 표면에서 발생할 수 있는 내부 응력을 낮출 수 있고, 증착 속도가 다소 낮더라도 낮은 온도에서 증착되지 않는 부분이 없이 고르게 모재의 전체 면 상에 증착을 유도할 수 있다. 이 후 온도를 높여, 증착 속도를 올려 증착하게 되는데 이 때에는 초기 증착된 SiC 증착 물질과 새로 증착되는 SiC 증착 물질이 같은 성분이므로 속도를 올려 증착하더라도 고르게 잘 달라붙게 된다. 따라서, 일단 초기 단계에서 고르게 형성된 SiC 증착층 상에는 높은 속도로 SiC 성분을 증착하더라도 고른 증착이 형성될 수 있는 것이다. 이와 같이 본 발명의 일 측면에서는 초기 단계에서는 낮은 온도에서 고른 증착층을 형성하고, 이후에는 온도를 올려 빠르게 증착층을 형성할 수 있다. 이로써, 본 발명의 일 측면에 따르면 증착 과정에서 내부 응력이 해소되어 박리 문제를 해결하면서도, 생산성을 유지할 수 있는 효과가 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계는, 상기 SiC 증착층을 형성하는 동안 순차적으로 온도를 상승시키면서 수행하는 것일 수 있다. 본 발명의 일 측면에 따르면, SiC 증착층을 형성하는 동안의 온도는 순차적으로 상승하는 것일 수 있는데, 이 때 온도의 순차적 증가는 서서히 계속적으로 증가하는 것일 수도 있고, 일정 시간 동안 일정 온도를 유지하다가, 더 높은 온도에서 다시 일정 시간 유지하는 식으로 상승하는 것일 수도 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계는, 복수 회 수행되는 것일 수 있다. SiC 증착층은 상술한 것과 같이 이상 조직의 성장을 억제하기 위해, 복수 개의 층으로 적층된 구조를 형성할 수 있는데, 이 때, 상기 복수 개의 층은 SiC 증착층 각각을 증착하는 과정을 복수 회 수행하는 것일 수 있다.
본 발명의 일 실시예에 따르면, 상기 SiC 증착층을 형성하는 단계 후에, 1500 ℃ 내지 2000 ℃ 에서 열처리하는 잔류 응력 해소단계;를 더 포함할 수 있다. 상기 SiC 증착층을 형성하는 단계는 고온의 밀폐된 공간에서 형성되는 것으로서, 내부에 응력이 형성된 것일 수 있으며, 증착이 끝나더라도 상기 응력이 잔류할 수 있다. 이렇게 형성된 잔류 응력은 제품의 품질 저하의 원인이 될 수 있다. 이 때, 본 발명의 일 측면에서는 상기 잔류 응력을 1500 ℃ 내지 2000 ℃에서 열처리하여 잔류 응력을 해소할 수 있다. 상기 온도가 1500 ℃ 미만의 경우, 응력 해소가 효과적으로 이루어지지 않는 문제가 생길 수 있고, 상기 온도가 2000 ℃ 초과의 경우, 지나치게 높은 온도로 인해 SiC에 상변화를 일으키고 오히려 잔류 응력을 상승시켜 모재에서 SiC 증착층의 박리가 더욱 많이 발생하게 되는 문제가 생길 수 있다.
도 5는, 모재의 일 면을 본 발명의 일 실시예에서 제공하는 테이퍼진 형상의 지그(400)가 안정적으로 지지하는 구조의 단면도이다.
본 발명의 일 실시예에 따르면, 상기 모재는 지그(400)에 장착되고, 상기 지그는 테이퍼진 형상을 가지고 상기 모재의 표면 접촉부 방향으로 폭이 늘어나는 것일 수 있다. 본 발명의 일 측면에 따르면, 모재의 표면에 SiC 증착층을 형성하는 과정에서 지그로 지지하면서 증착할 수 있는데, 이 때, 상기 지그가 SiC 증착 가스로부터 모재 표면을 가리워서 균질한 품질의 증착층을 형성하는데 방해가 될 수 있다. 즉, 가급적이면 상기 지그가 SiC 증착을 방해하지 않도록 적은 면적으로 모재와 접촉하는 것이 좋다.
다만, 너무 적은 면적으로 모재와의 접촉이 형성될 경우, 증착 과정에서 모재의 안정적 지지 구조에 문제가 생길 수 있다. 모재가 안정적으로 지지되지 않는다면, 이 또한 증착 과정에서 모재의 흔들림을 유발해 균질한 증착층이 형성되지 않는 원인이 될 수도 있다.
따라서, 본 발명의 일 측면에 따르는 상기 지그는, 비록 모재 표면 접촉부는 크게 가리울지라도 안정적인 지지 구조를 형성하고, 모재 표면으로부터 상대적으로 거리가 있는 부분은 상대적으로 SiC 증착 가스로부터 모재를 적게 가리우는 구조로 형성하는 것일 수 있다. 즉, 본 발명의 일 측면에서 제공하는 지그는 테이퍼진 형태로 형성되는 것일 수 있다. 이로써 모재 표면 접촉부는 더 넓은 면적의 지그와 맞닿아 안정적인 지지 구조가 형성될 수 있다. 또한, 플라즈마에 직접적으로 노출되는 증착층의 외표면은 상기 모재 표층부에 비해 상대적으로 지그에 의해 덜 가리워져 더 균질한 증착층이 형성될 수 있다. 이는, 안정적으로 SiC 증착층을 형성하면서도 SiC 증착층의 내플라즈마성을 우수한 품질로 유지할 수 있음을 의미하는 것이다.
이상과 같이 실시예들이 비록 한정된 실시예와 도면에 의해 설명되었으나, 해당 기술분야에서 통상의 지식을 가진 자라면 상기의 기재로부터 다양한 수정 및 변형이 가능하다. 예를 들어, 설명된 기술들이 설명된 방법과 다른 순서로 수행되거나, 및/또는 설명된 구성요소들이 설명된 방법과 다른 형태로 결합 또는 조합되거나, 다른 구성요소 또는 균등물에 의하여 대치되거나 치환되더라도 적절한 결과가 달성될 수 있다.
그러므로, 다른 구현들, 다른 실시예들 및 특허청구범위와 균등한 것들도 후술하는 특허청구범위의 범위에 속한다.

Claims (15)

  1. 모재;
    상기 모재 표면에 형성된 SiC 증착층;을 포함하고,
    상기 모재 및 SiC 증착층의 두께 비는 1: 1 내지 100:1 인 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품.
  2. 제1항에 있어서,
    상기 모재는, 그라파이트, 반응소결 SiC, 상압소결 SiC, 핫프레스 SiC, 재결정 SiC 및 CVD SiC로 이루어진 군에서 선택되는 적어도 어느 하나를 포함하는 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품.
  3. 제1항에 있어서,
    상기 모재는, 단차있게 형성된 계단식 구조를 포함하고,
    상기 단차의 단면이 곡면을 포함하거나 상기 단차를 이루는 면들이 둔각을 이루는 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품.
  4. 제1항에 있어서,
    상기 SiC 증착층의 두께는, 2 mm 내지 20 mm 인 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품.
  5. 제1항에 있어서,
    상기 SiC 증착층은, 복수 개의 층을 포함하는 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품.
  6. 제1항에 있어서,
    상기 모재의 적어도 일 면에 형성된 SiC 증착층의 두께는, 상기 모재의 상기 일 면의 반대쪽 면에 형성된 SiC 증착층의 두께의 1.5 배 내지 3 배 인 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품.
  7. 그라파이트, 반응소결 SiC, 상압소결 SiC, 핫프레스 SiC, 재결정 SiC 및 CVD SiC로 이루어진 군에서 선택되는 적어도 어느 하나를 포함하는 모재를 준비하는 단계; 및
    상기 모재 상에 SiC 증착층을 형성하는 단계;를 포함하는,
    SiC 증착층을 포함하는 반도체 제조용 부품의 제조방법.
  8. 제7항에 있어서,
    상기 모재 및 상기 SiC 증착층의 두께 비는 1 : 1 내지 100 : 1 인 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품의 제조방법.
  9. 제7항에 있어서,
    상기 SiC 증착층을 형성하는 단계는, CVD 법에 의하는 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품의 제조방법.
  10. 제7항에 있어서,
    상기 SiC 증착층을 형성하는 단계는, 1000 ℃ 내지 1900 ℃ 온도에서 수행되는 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품의 제조방법.
  11. 제7항에 있어서,
    상기 SiC 증착층을 형성하는 단계는, 증착 시작시의 온도보다 증착 종료시의 온도가 더 높은 조건으로 수행되는 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품의 제조방법.
  12. 제7항에 있어서,
    상기 SiC 증착층을 형성하는 단계는, 상기 SiC 증착층을 형성하는 동안 순차적으로 온도를 상승시키면서 수행하는 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품의 제조방법.
  13. 제7항에 있어서,
    상기 SiC 증착층을 형성하는 단계는, 복수 회 수행되는 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품의 제조방법.
  14. 제7항에 있어서,
    상기 SiC 증착층을 형성하는 단계 후에, 1500 ℃ 내지 2000 ℃ 에서 열처리하는 잔류 응력 해소단계;를 더 포함하는,
    SiC 증착층을 포함하는 반도체 제조용 부품의 제조방법.
  15. 제7항에 있어서,
    상기 모재는 지그에 장착되고, 상기 지그는 테이퍼진 형상을 가지고 상기 모재의 표면 접촉부 방향으로 폭이 늘어나는 것인,
    SiC 증착층을 포함하는 반도체 제조용 부품의 제조방법.
PCT/KR2017/014907 2016-12-20 2017-12-18 Sic 증착층을 포함하는 반도체 제조용 부품 및 그 제조방법 WO2018117559A1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2019532781A JP6995856B2 (ja) 2016-12-20 2017-12-18 SiC蒸着層を含む半導体製造用部品及びその製造方法
CN201780076234.6A CN110050326B (zh) 2016-12-20 2017-12-18 包括SiC蒸镀层的半导体制造用部件及其制造方法
US16/466,156 US11694893B2 (en) 2016-12-20 2017-12-18 Semiconductor manufacturing parts comprising SiC deposition layer, and manufacturing method therefor

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR10-2016-0174856 2016-12-20
KR20160174856 2016-12-20
KR1020170170791A KR102051668B1 (ko) 2016-12-20 2017-12-12 SiC 증착층을 포함하는 반도체 제조용 부품 및 그 제조방법
KR10-2017-0170791 2017-12-12

Publications (1)

Publication Number Publication Date
WO2018117559A1 true WO2018117559A1 (ko) 2018-06-28

Family

ID=62626799

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2017/014907 WO2018117559A1 (ko) 2016-12-20 2017-12-18 Sic 증착층을 포함하는 반도체 제조용 부품 및 그 제조방법

Country Status (1)

Country Link
WO (1) WO2018117559A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5576058A (en) * 1994-03-18 1996-11-19 Sandvik Ab Batch loading system for CVD
JP2003086518A (ja) * 2001-09-10 2003-03-20 Toshiba Corp 炭化珪素膜のcvd方法、cvd装置及びcvd装置用サセプター
JP2008277781A (ja) * 2007-03-30 2008-11-13 Covalent Materials Corp 縦型ウエハボート
KR20130049449A (ko) * 2011-11-04 2013-05-14 주식회사 티씨케이 SiC의 응력해소방법 및 이를 이용한 서셉터의 휨개선 방법
KR20160007559A (ko) * 2013-06-06 2016-01-20 이비덴 가부시키가이샤 웨이퍼 캐리어 및 이것을 사용한 에피택셜 성장 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5576058A (en) * 1994-03-18 1996-11-19 Sandvik Ab Batch loading system for CVD
JP2003086518A (ja) * 2001-09-10 2003-03-20 Toshiba Corp 炭化珪素膜のcvd方法、cvd装置及びcvd装置用サセプター
JP2008277781A (ja) * 2007-03-30 2008-11-13 Covalent Materials Corp 縦型ウエハボート
KR20130049449A (ko) * 2011-11-04 2013-05-14 주식회사 티씨케이 SiC의 응력해소방법 및 이를 이용한 서셉터의 휨개선 방법
KR20160007559A (ko) * 2013-06-06 2016-01-20 이비덴 가부시키가이샤 웨이퍼 캐리어 및 이것을 사용한 에피택셜 성장 장치

Similar Documents

Publication Publication Date Title
KR102051668B1 (ko) SiC 증착층을 포함하는 반도체 제조용 부품 및 그 제조방법
WO2012050321A2 (ko) 3차원 구조의 메모리 소자를 제조하는 방법 및 장치
WO2018236201A1 (ko) 기판 지지장치
US20160111319A1 (en) Retainer, Method For Producing Same And Use Thereof
WO2021085913A1 (ko) 결합형 포커스 링
KR20010106245A (ko) Cvd 장치
WO2013154297A1 (ko) 히터 승강형 기판 처리 장치
WO2017018789A1 (ko) 에피택셜 웨이퍼를 제조하기 위한 리액터의 재가동 준비 방법
WO2013089463A1 (en) Method for deposition of silicon carbide and silicon carbide epitaxial wafer
WO2019182306A1 (ko) 하이브리드 코팅법을 이용한 그라파이트 모재의 코팅방법
WO2020017763A1 (ko) 포커스 링, 그 제조 방법, 및 기판 처리 장치
WO2018117557A1 (ko) 반도체 제조용 부품, 복합체 코팅층을 포함하는 반도체 제조용 부품 및 그 제조방법
WO2015156542A1 (ko) 가스 분사 장치 및 이를 포함하는 기판 처리 장치
WO2018042755A1 (ja) 原子層成長装置および原子層成長方法
WO2018117559A1 (ko) Sic 증착층을 포함하는 반도체 제조용 부품 및 그 제조방법
WO2013062317A1 (en) Apparatus and method for fabricating epi wafer and epi wafer
WO2012015132A1 (en) Heat treatment container for vacuum heat treatment apparatus
WO2018117558A1 (ko) 지그를 이용한 반도체 제조용 부품의 제조방법 및 제조장치
WO2011083898A1 (en) Insulation device of single crystal growth device and single crystal growth device including the same
US10982324B2 (en) Method and device for producing coated semiconductor wafers
WO2012144872A2 (en) Apparatus and method for fabricating ingot
WO2014051355A1 (ko) 미세패턴 형성 방법 및 상기 방법으로 형성된 미세패턴
WO2017111374A1 (ko) 풋 프린트를 줄일 수 있는 인터백 타입의 증착 시스템
WO2024010101A1 (ko) 반도체 제조장치용 부품 및 그의 제조방법
JP2963145B2 (ja) Cvd膜の形成方法及び形成装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17883775

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2019532781

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17883775

Country of ref document: EP

Kind code of ref document: A1