WO2018020587A1 - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
WO2018020587A1
WO2018020587A1 PCT/JP2016/071919 JP2016071919W WO2018020587A1 WO 2018020587 A1 WO2018020587 A1 WO 2018020587A1 JP 2016071919 W JP2016071919 W JP 2016071919W WO 2018020587 A1 WO2018020587 A1 WO 2018020587A1
Authority
WO
WIPO (PCT)
Prior art keywords
frame
liquid crystal
video signal
signal
gradation
Prior art date
Application number
PCT/JP2016/071919
Other languages
English (en)
French (fr)
Inventor
長島 伸悦
Original Assignee
堺ディスプレイプロダクト株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 堺ディスプレイプロダクト株式会社 filed Critical 堺ディスプレイプロダクト株式会社
Priority to PCT/JP2016/071919 priority Critical patent/WO2018020587A1/ja
Publication of WO2018020587A1 publication Critical patent/WO2018020587A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Definitions

  • the present invention relates to a liquid crystal display device.
  • a technique for driving a liquid crystal at a frame frequency (for example, 120 Hz) higher than a normal frame frequency (for example, 60 Hz) has been proposed in order to perform smooth moving image display.
  • the active matrix liquid crystal is charged line by line, so if the frame frequency is doubled, the charging time is simply halved. When the charging time is shortened, the liquid crystal is insufficiently charged and may not reach the potential necessary for display, making it difficult to perform accurate gradation display.
  • Patent Document 1 As one method for solving such a problem, a method disclosed in Patent Document 1 has been proposed.
  • Patent Document 1 the first inversion mode in which the polarity of the liquid crystal of each pixel is horizontally inverted every m (m ⁇ 2) lines, and the polarity inversion of each line in the first inversion mode is n (n ⁇ m / 2). )
  • a driving method in which the second inversion mode shifted in line is repeated alternately.
  • Patent Document 1 has a problem that line flicker deteriorates because the charging time is ensured by inverting a plurality of lines with the same polarity.
  • the present invention has been made in view of such circumstances, and an object thereof is to provide a liquid crystal display device capable of ensuring a charging time without generating line flicker.
  • the liquid crystal display device includes a display unit including a plurality of liquid crystal pixels connected to a plurality of scanning lines and signal lines, and scanning for supplying a selection signal for selecting a liquid crystal pixel to which a video signal is written to the scanning lines.
  • the line drive unit and the signal line drive unit that supplies a video signal to the signal line that has a different polarity every two frames and is written to the liquid crystal pixels selected by the scanning line drive unit are different from the video signal of the previous frame.
  • a timing control unit for controlling the switching timing between them.
  • the charging time can be secured without causing line flicker.
  • FIG. 6 is a block diagram illustrating a configuration of a drive control unit according to a second embodiment. It is a schematic diagram which shows the example of the look-up table which an overshoot control part uses. It is a schematic diagram which shows the example of the look-up table which an overshoot control part uses. It is a schematic diagram which shows the example of the look-up table which an overshoot control part uses. It is a schematic diagram which shows the example of the look-up table which an overshoot control part uses. It is a schematic diagram which shows the example of the look-up table which an overshoot control part uses. It is a schematic diagram which shows the example of the look-up table which an overshoot control part uses.
  • FIG. 1 is a block diagram showing a schematic configuration of a liquid crystal display device according to the present embodiment.
  • the liquid crystal display device according to the present embodiment includes, for example, a liquid crystal panel 10, a data input unit 11, a drive control unit 12, a gate driver 13, and a source driver 14.
  • the data input unit 11 acquires display data to be displayed on the liquid crystal panel 10 through the video input terminal.
  • the data input unit 11 outputs the display data acquired through the video input terminal to the drive control unit 12 at the subsequent stage.
  • the drive control unit 12 generates a control signal (a gate drive signal and a source drive signal) for displaying an image on the liquid crystal panel 10 based on the display data input from the data input unit 11, and the gate driver 13 and the source driver 14 to output.
  • a control signal (a gate drive signal and a source drive signal) for displaying an image on the liquid crystal panel 10 based on the display data input from the data input unit 11, and the gate driver 13 and the source driver 14 to output.
  • the gate driver 13 supplies a scanning signal to gate lines 13L, 13L,..., 13L (see FIG. 2) provided in the liquid crystal panel 10 based on a control signal (gate drive signal) input from the drive control unit 12.
  • gate lines 13L, 13L,..., 13L to which the liquid crystal pixels to be written are connected are sequentially switched.
  • the source driver 14 Based on a control signal (source drive signal) input from the liquid crystal controller 123 and a voltage supplied from a power supply circuit (not shown), the source driver 14 switches the write target gate lines 13L, 13L,. , 14L is supplied with a video signal (a signal having a voltage value corresponding to a gradation value) at a timing synchronized with the video signal.
  • the liquid crystal panel 10 includes a plurality of liquid crystal pixels arranged in a matrix (for example, 1024 in the horizontal direction and 768 in the vertical direction).
  • the video display is performed by writing the video signal supplied from 14.
  • FIG. 2 is a schematic diagram showing a configuration example of the liquid crystal panel 10.
  • the liquid crystal panel 10 includes a TFT side glass substrate on which elements such as TFTs (Thin FilmTransistors) 101 and pixel electrodes 102 are formed, a color filter (not shown), a CF (Color Filter) side on which counter electrodes 103 and the like are formed.
  • the TFT side glass substrate and the CF side glass substrate are arranged to face each other, and a liquid crystal substance is sealed in a gap between them.
  • the pixel electrode 102 is formed on the TFT side glass substrate for each liquid crystal pixel, whereas the counter electrode 103 is formed on the CF side glass substrate as an electrode common to the pixel electrodes 102 (common electrode).
  • the pixel electrode 102 is formed on the TFT side glass substrate for each liquid crystal pixel
  • the counter electrode 103 is formed on the CF side glass substrate as an electrode common to the pixel electrodes 102 (common electrode).
  • the TFT side glass substrate has a plurality of gate lines (scanning lines) 13L, 13L,..., 13L connected to the output end of the gate driver 13 and a plurality of source lines (signals) connected to the output end of the source driver 14.
  • Lines 14L, 14L,..., 14L are formed.
  • Each of the gate terminals of TFTs 101, 101,..., 101 arranged in the row direction is connected to each gate line 13L, and each of the TFTs 101, 101,.
  • the source terminal is connected.
  • a pixel electrode 102 corresponding to each liquid crystal pixel is connected to the drain terminal of each TFT 101.
  • the gate driver 13 sequentially supplies scanning signals (selection signals) to the gate lines 13L, 13L,..., 13L, and controls on / off of the TFTs 101, 101,. Select.
  • the source driver 14 supplies a video signal having a voltage value corresponding to the gradation value to the source lines 14L, 14L,..., 14L during the on period (writing period) of the TFT 101, thereby transferring the selected liquid crystal pixel.
  • the video signal is written.
  • the liquid crystal pixel has a holding capacitor (not shown) for holding the video signal, and is configured to hold the video signal written during the on period of the TFT 101 during the off period (holding period) of the TFT 101. Has been.
  • a voltage corresponding to the gradation value is applied to each liquid crystal pixel, and the light transmittance of the liquid crystal substance in each liquid crystal pixel is controlled, so that gradation display based on the video signal is performed. Is done.
  • FIG. 3 is a block diagram illustrating a configuration of the drive control unit 12 according to the first embodiment.
  • the drive control unit 12 includes, for example, a frame rate controller 121 (hereinafter referred to as FRC 121) and a liquid crystal controller 123.
  • FRC 121 frame rate controller 121
  • FRC 121 liquid crystal controller
  • the FRC 121 generates gradation data for each frame (data indicating the gradation value of each pixel) based on the display data input from the data input unit 11, and also generates timing data indicating the timing of polarity inversion between frames. Generate.
  • the FRC 121 outputs the generated gradation data and timing data for each frame to the liquid crystal controller 123 at the subsequent stage.
  • the liquid crystal controller 123 generates a gate drive signal and a source drive signal for controlling operations of the gate driver 13 and the source driver 14 based on the gradation data and timing data in units of frames input from the FRC 121.
  • the gate drive signal generated by the liquid crystal controller 123 includes a gate start pulse and a gate clock signal.
  • the gate start pulse is a signal indicating the start timing of each frame
  • the gate clock signal is a signal indicating the timing of selecting each gate line 13L in line order.
  • the gate driver 13 Based on the gate start pulse and gate clock signal input from the liquid crystal controller 123, the gate driver 13 switches the scanning signal supplied to each gate line 13L from, for example, the low level to the high level, thereby connecting the liquid crystal pixels to be written.
  • the gate lines 13L thus selected are sequentially selected.
  • the source drive signal generated by the liquid crystal controller 123 includes signals such as a source clock signal, a source start pulse, and a latch pulse.
  • the source start pulse is a signal indicating the head of data for one gate line
  • the latch pulse is a signal indicating the switching timing of the output of the source driver 14.
  • the FRC 121 and the liquid crystal controller 123 are individually provided for convenience.
  • the gate driver 13 and the source driver 14 are controlled by one controller having both functions of the FRC 121 and the liquid crystal controller 123.
  • a gate drive signal and a source drive signal for controlling the operation may be generated.
  • FIG. 4 is a waveform diagram showing an example of drive signals output from the gate driver 13 and the source driver 14.
  • the liquid crystal display device of this embodiment inverts the polarity of a video signal written to a liquid crystal pixel every two frames. Therefore, as shown in the source voltage of FIG. 4, the source driver 14 outputs a video signal having a higher voltage than the source center (that is, a positive video signal) continuously for two frames, and then a voltage lower than that of the source center.
  • a process of repeatedly outputting a video signal having a negative polarity (that is, a negative-polarity video signal) continuously for two frames is executed.
  • the frame time is relatively long in the frame (first frame) in which the video signal having the opposite polarity to the video signal of the previous frame is written.
  • a frame (second frame) in which a video signal having the same polarity as that of the video signal is written, the frame switching timing is controlled so that the frame time becomes relatively short.
  • the gate driver 13 has a longer video signal write time (time for turning on the TFT 101) in the first frame, and a video signal write time in the second frame. On / off switching control of the TFT 101 is performed so as to shorten the time.
  • the drain voltage of the TFT 101 repeats positive polarity and negative polarity every two frames as shown in FIG. 4, and conventional control that alternately repeats positive polarity and negative polarity every frame.
  • the charging time of the liquid crystal can be sufficiently secured.
  • FIG. 5 is an explanatory diagram for explaining the operation of the liquid crystal display device according to the first embodiment
  • FIG. 6 is an explanatory diagram for explaining a reference example.
  • FIG. 5 shows the polarity change for each frame of the video signal written by the source driver 14 to the liquid crystal pixels.
  • the liquid crystal display device of this embodiment inverts the polarity of a video signal written to a liquid crystal pixel every two frames. Further, in the present embodiment, in the frame (first frame) in which the video signal of the opposite polarity to the video signal of the previous frame is written, the frame time (the time corresponding to the sum of the writing period and the holding period) is long. In the frame (second frame) in which the video signal having the same polarity as the video signal of the previous frame is written, the FRC 121 controls the frame switching timing so that the frame time is shortened.
  • a positive video signal is written in the Nth frame FR (N).
  • the source driver 14 writes a positive video signal in the (N + 1) th frame FR (N + 1) and further writes a negative video signal in the subsequent (N + 2) th frame FR (N + 2).
  • the frame time of frames FR (N), FR (N + 2), FR (N + 4),..., FR (N + 2k) in which video signals having different polarities from the previous frame are written is T1 (where k is an integer of 0 or more).
  • the frame time of frames FR (N + 1), FR (N + 3), FR (N + 5),..., FR (N + 2k + 1) for writing video signals having the same polarity as the previous frame is T2
  • the FRC 121 satisfies T1> T2.
  • timing data indicating the timing of polarity inversion is generated so that the ratio of T1 and T2 is 3: 1.
  • the FRC 121 may generate gradation data used in each frame based on display data (image data) input through the data input unit 11. Further, the FRC 121 performs an interpolation process for interpolating the other frame of the first frame and the second frame based on the switching timing with respect to the display data input in one frame unit of the first frame and the second frame, The display data of the other frame may be acquired. Then, the FRC 121 may generate gradation data used in each frame based on the input display data and the acquired display data.
  • the FRC 121 displays grayscale data corresponding to the frames FR (N), FR (N + 2), FR (N + 4),..., FR (N + 2k) from display data (for example, 60 Hz display).
  • Data here, display data input in units of the first frame) and gradation data corresponding to the frames FR (N + 1), FR (N + 3), FR (N + 5),..., FR (N + 2k + 1) May be generated as follows.
  • the FRC 12 first displays the display data of the frames FR (N + 1), FR (N + 3), FR (N + 5),..., FR (N + 2k + 1) into the frames FR (N), FR (N + 2), FR (N + 4), ..., FR (N + 2k) based on the display data, these are generated as interpolation data. Then, the FRC 12 generates interpolated data, i.e., frames FR (N + 1), FR (N + 3), corresponding to the frames FR (N + 1), FR (N + 3), FR (N + 5), ..., FR (N + 2k + 1). ), FR (N + 5),..., FR (N + 2k + 1).
  • the FRC 121 when the FRC 121 generates the display data (interpolation data) of FR (N + 1) from the display data of FR (N) and FR (N + 2), the image based on the display data of FR (N + 1) is FR (N).
  • An image based on the display data of FR (N + 2) and an image based on the display data of FR (N + 2) are interpolated at a ratio of the time length T1 of the first frame to the time length T2 of the second frame, that is, FR (N + 2) FR (N + 1) display data (interpolation data) can be generated so that the image is advanced by the time length T1 toward ().
  • the FRC 121 may generate interpolation data as follows in consideration of the fact that the holding period of the video signal in each liquid crystal pixel is different in the vertical direction of the liquid crystal panel 10. That is, in the case of the first frame, the FRC 121 generates interpolation data having a ratio of T1: T2 in the upper area of the liquid crystal panel 10 (the area where the supply of scanning signals is earlier in time), and the lower area of the liquid crystal panel 10 In the region where the scanning signal supply is slow in time, interpolation data having a ratio of T2: T1 is generated, and the vertical center region of the liquid crystal panel 10 (the region where the scanning signal supply is slower than the upper region and earlier than the lower region). ), Interpolation data having a ratio of 1: 1 may be generated.
  • the FRC 121 In the case of the second frame, the FRC 121 generates interpolation data having a ratio of T2: T1 in the upper area of the liquid crystal panel 10 and generates interpolation data having a ratio of T1: T2 in the lower area of the liquid crystal panel 10. In the upper and lower central regions of the liquid crystal panel 10, interpolation data having a ratio of 1: 1 may be generated.
  • the reference example of FIG. 6 shows a configuration in which the polarity of the video signal written to the liquid crystal pixel is inverted for each frame.
  • the frame frequency is 120 Hz (that is, a frequency twice the normal frame frequency)
  • the frame time in one frame is 8.3 msec
  • the number of liquid crystal pixels in the vertical direction is 768
  • one The charging time given to the gate line 13L is about 10 ⁇ sec (8.3 msec ⁇ 768), and a sufficient charging time for the liquid crystal pixels cannot be secured.
  • T1: T2 3: 1
  • the charging time is 16.2 ⁇ sec (12.5 msec ⁇ 768).
  • the charging time for the liquid crystal pixels can be sufficiently secured.
  • FIG. 7 is a block diagram showing a configuration of the drive control unit 12 according to the second embodiment.
  • the drive control unit 12 includes an overshoot control unit 122 and a storage unit 122a in addition to the FRC 121 and the liquid crystal controller 123.
  • the FRC 121 generates gradation data in units of frames based on the display data input from the data input unit 11 and also generates timing data indicating the timing of polarity inversion between frames.
  • the overshoot control unit 122 has a frame memory (not shown) that stores gradation data for one frame input from the FRC 121, and converts the gradation data of the current frame and the gradation data of one frame before. Based on the lookup table stored in the storage unit 122a, the frame unit data to be output to the liquid crystal controller 123 is generated to perform overshoot driving.
  • the overshoot drive when switching from one gradation A to another gradation B, if the rise response of gradation A ⁇ gradation B is satisfied, the gradation level of gradation B ⁇ gradation C is satisfied.
  • This is a driving method in which the liquid crystal is switched at a higher speed than the switching speed from the normal gradation A to the gradation B by inputting the target gradation B after the OS (Overshoot) gradation C is input for a moment. . If the decay response of gradation A> gradation B is satisfied, the target gradation B is input after instantaneously inputting the OS gradation C having the gradation level of gradation B> gradation C. Then, driving is performed to switch the liquid crystal at a higher speed than the switching speed from the normal gradation A to the gradation B.
  • gradation A start gradation (gradation of the previous frame) that is a gradation in each liquid crystal pixel one frame before) and gradation B (arrival of each liquid crystal pixel to be reached in the current frame)
  • the OS parameter gray scale C the first input gray scale input prior to the gray scale of the current frame in the current frame
  • the overshoot control unit 122 generates gradation data for overshoot driving corresponding to the OS gradation C with reference to the lookup table, and outputs the generated gradation data to the liquid crystal controller 123.
  • the liquid crystal controller 123 generates a gate drive signal and a source drive signal for controlling the operations of the gate driver 13 and the source driver 14 based on the gradation data input from the overshoot control unit 122.
  • the gate drive signal generated by the liquid crystal controller 123 includes a gate start pulse and a gate clock signal.
  • the gate start pulse is a signal indicating the start timing of each frame
  • the gate clock signal is a signal indicating the timing of selecting each gate line 13L in line order.
  • the gate driver 13 Based on the gate start pulse and gate clock signal input from the liquid crystal controller 123, the gate driver 13 switches the scanning signal supplied to each gate line 13L from, for example, the low level to the high level, thereby connecting the liquid crystal pixels to be written.
  • the gate lines 13L thus selected are sequentially selected.
  • the source drive signal generated by the liquid crystal controller 123 includes signals such as a source clock signal, a source start pulse, and a latch pulse.
  • the source start pulse is a signal indicating the head of data for one gate line
  • the latch pulse is a signal indicating the switching timing of the output of the source driver 14.
  • the source driver 14 outputs a video signal corresponding to the gradation data for overshoot driving based on the source driving signal output from the liquid crystal controller 123 at the time of switching from the start gradation to the reaching gradation as described above. By supplying to 14L, 14L,..., 14L, overshoot driving can be performed.
  • 8A to 8C are schematic diagrams showing examples of look-up tables used by the overshoot control unit 122.
  • FIG. 8A a plurality of lookup tables are used.
  • 8A to 8C show look-up tables having different overshoot amounts, which are the differences between the start gradation and the OS gradation, in FIG. 8A, the overshoot amount is relatively large, and in FIG. 8B, the overshoot amount. In FIG. 8C, the overshoot amount is relatively small.
  • the overshoot control unit 122 performs overshoot driving corresponding to the OS gradation C based on the gradation data of the previous frame, the gradation data of the current frame, and one lookup table selected from a plurality of lookup tables. Gradation data is generated.
  • the video signal holding period in each liquid crystal pixel differs in the vertical direction of the liquid crystal panel 10. For example, in the upper area of the liquid crystal panel 10 (area where the scanning signal is supplied earlier in time), the video signal holding period in the first frame is relatively long, and the lower area of the liquid crystal panel 10 (where the scanning signal is supplied) In a time-slow region), the video signal holding period in the first frame is relatively short. In the upper area of the liquid crystal panel 10, the video signal holding period in the second frame is relatively short, and in the lower area of the liquid crystal panel 10, the video signal holding period in the second frame is relatively long.
  • the overshoot control unit 122 selects a look-up table as shown in FIG. 8A in which the overshoot amount is relatively large in an area where the video signal holding period is relatively short, and the video signal holding period is relatively high.
  • a look-up table as shown in FIG. 8C having a relatively small overshoot amount is selected to generate gradation data for overshoot driving. For example, when video display is performed based on the gradation data corresponding to the first frame, the overshoot control unit 122 performs the look-up table in FIG. 8C in the upper 1/3 area and the FIG. 8B area in the central 1/3 area. In the lookup table, the lower 1/3 region, the lookup table of FIG.
  • the overshoot control unit 122 When performing the video signal based on the gradation data corresponding to the second frame, the overshoot control unit 122 performs the look-up table in FIG. 8A in the upper 1/3 region and the FIG. 8B in the central 1/3 region. In the lookup table, the lower 1/3 region, the lookup table of FIG. 8C is selected to read out the OS gradation value in each pixel and generate gradation data for overshoot driving.
  • the response time of the liquid crystal element can be appropriately compensated by performing the overshoot drive using the look-up table corresponding to the length of the video signal holding period.
  • the overshoot drive is performed using the lookup table.
  • a function that defines the OS gradation based on the start gradation and the arrival gradation is defined, and the function is used.
  • the configuration may be such that overshoot drive is performed.
  • the liquid crystal display device includes a display unit including a plurality of liquid crystal pixels connected to a plurality of scanning lines and signal lines, and a selection signal for selecting a liquid crystal pixel to which a video signal is to be written.
  • a scanning line driving unit for supplying to the scanning line
  • a signal line driving unit for supplying video signals to the liquid crystal pixels, which have different polarities every two frames and are selected by the scanning line driving unit, and one frame
  • the first frame is configured such that a time length of a first frame for writing a video signal having a different polarity from the previous video signal is longer than a time length of a second frame for writing a video signal having the same polarity as the previous video signal.
  • a timing control unit that controls switching timing between the second frame and the second frame. According to the above configuration, the charging time can be ensured without generating line flicker.
  • the first frame and the writing period in which the video signal is written in the first frame are longer than the writing period in which the video signal is written in the second frame.
  • the time length of the selection signal supplied by the scanning line driving unit may be set in the second frame.
  • the first frame and the second frame are displayed based on the switching timing with respect to display data input in one frame unit of the first frame and the second frame.
  • the image processing apparatus further includes an interpolation processing unit that performs an interpolation process for interpolating the other frame and obtains display data of the other frame, and the signal line driving unit includes the video of the first frame based on the display data of the first frame.
  • the signal and the video signal of the second frame based on the display data of the second frame may be supplied to the signal line.
  • the liquid crystal display device is a table in which a prior input gradation to be input before the gradation of the current frame is determined in the current frame for each combination of the gradation of the previous frame and the gradation of the current frame.
  • a storage unit for storing a plurality of look-up tables having different overshoot amounts, which are the difference between the gray level of the previous frame and the previous input gray level, the gray level data of the previous frame, and the current frame level
  • An overshoot control unit that generates gradation data for overshoot driving corresponding to the previous input gradation based on tone data and one lookup table selected from the plurality of lookup tables;
  • the signal line driving unit supplies a video signal based on the overshoot driving gradation data generated by the overshoot control unit to the signal line. Overshoot driving may be performed.
  • the overshoot control unit may reduce the overshoot amount in a region where a video signal holding period in each frame is shorter among a plurality of regions obtained by dividing the display region by the display unit.
  • a look-up table with a large may be selected.
  • the overshoot control unit selects a lookup table having a larger overshoot amount in a region where the supply of the selection signal is slower in the first frame, In the second frame, a lookup table having a smaller overshoot amount may be selected in a region where the selection signal is supplied earlier in time.
  • the upper region of the liquid crystal panel 10 supplies the scanning signal in terms of time.
  • the scanning signal may be sequentially supplied to the gate line 13L from the lower side to the upper side of the liquid crystal panel 10.
  • the lower area of the liquid crystal panel 10 is an area where the supply of the scanning signal is earlier in time
  • the upper area of the liquid crystal panel 10 is an area where the supply of the scanning signal is later in time.
  • the holding period of the video signal in the first frame is relatively long in the lower area of the liquid crystal panel 10
  • the holding period of the video signal in the first frame is relatively long in the upper area of the liquid crystal panel 10.
  • the holding period of the video signal in the second frame is relatively short in the lower area of the liquid crystal panel 10
  • the holding period of the video signal in the second frame is relatively long in the upper area of the liquid crystal panel 10.
  • Liquid crystal panel (display unit) 11 Data Input Unit 12 Drive Control Unit 13 Gate Driver (Scanning Line Drive Unit) 13L gate line (scanning line) 14 Source driver (signal line driver) 14L source line (signal line) 101 TFT 102 pixel electrode 103 counter electrode 121 frame rate controller (timing control unit, interpolation processing unit) 122 Overshoot control unit 122a Storage unit 123 Liquid crystal controller

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

ラインフリッカを発生させることなく充電時間を確保することができる液晶表示装置を提供する。 複数の走査線及び信号線に接続された複数の液晶画素を備える表示部と、映像信号を書き込むべき液晶画素を選択するための選択信号を走査線へ供給する走査線駆動部と、2フレーム毎に極性が異なり走査線駆動部により選択された液晶画素へ書き込む映像信号を、信号線へ供給する信号線駆動部と、1フレーム前の映像信号と異極性の映像信号を書き込む第1フレームの時間長が、1フレーム前の映像信号と同極性の映像信号を書き込む第2フレームの時間長より長くなるように、第1フレームと第2フレームとの間の切替タイミングを制御するタイミング制御部とを備える。

Description

液晶表示装置
 本発明は、液晶表示装置に関する。
 液晶表示装置において、滑らかな動画表示を行うために、通常のフレーム周波数(例えば60Hz)より高いフレーム周波数(例えば120Hz)で液晶を駆動する技術が提案されている。
 アクティブマトリクス駆動の液晶の充電はライン毎に行われるため、フレーム周波数が2倍となった場合、充電時間は単純に半分になる。充電時間が短くなった場合、液晶に対する充電が不十分となり、表示を行うのに必要な電位に到達しないことがあるため、正確な階調表示を行うことが困難となる。
 このような問題点を解決する1つの方法として、特許文献1に開示された方法が提案されている。
 特許文献1では、m(m≧2)ライン毎に各画素の液晶の極性を水平反転する第1の反転形態と、第1の反転形態における各ラインの極性反転をn(n≦m/2)ラインずらした第2の反転形態とを交互に繰り返す駆動方法が提案されている。
特開2005-189820号公報
 しかしながら、上記の特許文献1では、複数ラインを同極性で反転することにより充電時間を確保する構成としているため、ラインフリッカが悪化するという問題点を有している。
 本発明は、斯かる事情に鑑みてなされたものであり、ラインフリッカを発生させることなく充電時間を確保することができる液晶表示装置を提供することを目的とする。
 本願の液晶表示装置は、複数の走査線及び信号線に接続された複数の液晶画素を備える表示部と、映像信号を書き込むべき液晶画素を選択するための選択信号を前記走査線へ供給する走査線駆動部と、2フレーム毎に極性が異なり前記走査線駆動部により選択された液晶画素へ書き込む映像信号を、前記信号線へ供給する信号線駆動部と、1フレーム前の映像信号と異極性の映像信号を書き込む第1フレームの時間長が、1フレーム前の映像信号と同極性の映像信号を書き込む第2フレームの時間長より長くなるように、前記第1フレームと前記第2フレームとの間の切替タイミングを制御するタイミング制御部とを備える。
 本願によれば、ラインフリッカを発生させることなく充電時間を確保することができる。
本実施の形態に係る液晶表示装置の概略構成を示すブロック図である。 液晶パネルの構成例を示す模式図である。 実施の形態1に係る駆動制御部の構成を示すブロック図である。 ゲートドライバ及びソースドライバから出力される駆動信号の一例を示す波形図である。 実施の形態1における液晶表示装置の動作を説明する説明図である。 参考例を説明する説明図である。 実施の形態2に係る駆動制御部の構成を示すブロック図である。 オーバシュート制御部が用いるルックアップテーブルの例を示す模式図である。 オーバシュート制御部が用いるルックアップテーブルの例を示す模式図である。 オーバシュート制御部が用いるルックアップテーブルの例を示す模式図である。
 本発明の実施の形態を図面に基づいて具体的に説明する。
 (実施の形態1)
 図1は本実施の形態に係る液晶表示装置の概略構成を示すブロック図である。本実施の形態に係る液晶表示装置は、例えば、液晶パネル10、データ入力部11、駆動制御部12、ゲートドライバ13、及びソースドライバ14を備える。
 データ入力部11は、映像入力端子を通じて、液晶パネル10に表示させる表示データを取得する。データ入力部11は、映像入力端子を通じて取得した表示データを後段の駆動制御部12へ出力する。
 駆動制御部12は、データ入力部11から入力される表示データに基づき、液晶パネル10に映像を表示させるための制御信号(ゲート駆動信号及びソース駆動信号)を生成し、ゲートドライバ13及びソースドライバ14へ出力する。
 ゲートドライバ13は、駆動制御部12から入力される制御信号(ゲート駆動信号)に基づいて、液晶パネル10に設けられるゲートライン13L,13L,…,13L(図2を参照)に走査信号を供給することにより、書き込み対象の液晶画素が接続されたゲートライン13L,13L,…,13Lを順次切り替える。
 ソースドライバ14は、液晶コントローラ123から入力される制御信号(ソース駆動信号)、及び電源回路(不図示)から供給される電圧に基づき、書き込み対象のゲートライン13L,13L,…,13Lの切替周期に同期したタイミングで、液晶パネル10に設けられるソースライン14L,14L,…,14Lに映像信号(階調値に応じた電圧値の信号)を供給する。
 液晶パネル10は、マトリクス状(例えば、横方向に1024個、縦方向に768個)に配列された複数の液晶画素を備えており、ゲートドライバ13より選択された液晶画素に対して、ソースドライバ14から供給される映像信号を書き込むことにより、映像表示を行う。
 図2は液晶パネル10の構成例を示す模式図である。液晶パネル10は、TFT(Thin Film Transistor)101、画素電極102などの素子が形成されたTFT側ガラス基板と、カラーフィルタ(不図示)、対向電極103などが形成されたCF(Color Filter)側ガラス基板とを備える。TFT側ガラス基板及びCF側ガラス基板は対向配置され、両者の空隙に液晶物質が封止される。なお、画素電極102は、TFT側ガラス基板上に液晶画素毎に形成されるのに対し、対向電極103は、各画素電極102に共通の電極(共通電極)としてCF側ガラス基板上に形成される。
 TFT側ガラス基板には、ゲートドライバ13の出力端に接続された複数のゲートライン(走査線)13L,13L,…,13L、及びソースドライバ14の出力端に接続された複数のソースライン(信号線)14L,14L,…,14Lが形成されている。各ゲートライン13Lには、行方向に並ぶTFT101,101,…,101のそれぞれのゲート端子が接続されており、各ソースライン14Lには、列方向に並ぶTFT101,101,…,101のそれぞれのソース端子が接続されている。また、各TFT101のドレイン端子には、各液晶画素に対応した画素電極102が接続されている。
 ゲートドライバ13は、ゲートライン13L,13L,…,13Lへ走査信号(選択信号)を順次供給し、TFT101,101,…,101のオン/オフを制御することにより、映像信号を書き込むべき液晶画素を選択する。ソースドライバ14は、TFT101のオン期間(書込期間)において、階調値に応じた電圧値を有する映像信号をソースライン14L,14L,…,14Lへ供給することにより、選択された液晶画素への映像信号の書き込みを行う。また、液晶画素は、映像信号を保持するための保持容量(不図示)を備えており、TFT101のオン期間に書き込まれた映像信号を、TFT101のオフ期間(保持期間)に保持するように構成されている。このような構成により、液晶パネル10では、階調値に応じた電圧が各液晶画素に印加され、各液晶画素における液晶物質の光透過率が制御されることによって、映像信号に基づく階調表示が行われる。
 図3は実施の形態1に係る駆動制御部12の構成を示すブロック図である。駆動制御部12は、例えばフレームレートコントローラ121(以下FRC121という)及び液晶コントローラ123を備える。
 FRC121は、データ入力部11より入力される表示データに基づき、フレーム単位の階調データ(各画素の階調値を示すデータ)を生成すると共に、フレーム間の極性反転のタイミングを示すタイミングデータを生成する。FRC121は、生成したフレーム単位の階調データ及びタイミングデータを後段の液晶コントローラ123へ出力する。
 液晶コントローラ123は、FRC121から入力されるフレーム単位の階調データ及びタイミングデータに基づき、ゲートドライバ13及びソースドライバ14の動作を制御するためのゲート駆動信号及びソース駆動信号を生成する。
 液晶コントローラ123が生成するゲート駆動信号は、ゲートスタートパルス及びゲートクロック信号を含む。ここで、ゲートスタートパルスは各フレームの開始タイミングを示す信号であり、ゲートクロック信号は各ゲートライン13Lをライン順次に選択するタイミングを示す信号である。ゲートドライバ13は、液晶コントローラ123から入力されるゲートスタートパルス及びゲートクロック信号に基づき、各ゲートライン13Lに供給する走査信号を例えばローレベルからハイレベルに切り替えることにより、書き込み対象の液晶画素が接続されたゲートライン13Lを順次選択する。
 液晶コントローラ123が生成するソース駆動信号は、ソースクロック信号、ソーススタートパルス、ラッチパルス等の信号を含む。ここで、ソーススタートパルスは1ゲートライン分のデータの先頭を示す信号であり、ラッチパルスはソースドライバ14の出力の切り替えタイミングを示す信号である。
 なお、本実施の形態では、便宜的にFRC121及び液晶コントローラ123を個別に備える構成としたが、FRC121及び液晶コントローラ123の双方の機能を備えた1つのコントローラにより、ゲートドライバ13及びソースドライバ14の動作を制御するゲート駆動信号及びソース駆動信号を生成してもよい。
 以下、本実施の形態に係る液晶表示装置の動作について説明する。
 図4はゲートドライバ13及びソースドライバ14から出力される駆動信号の一例を示す波形図である。本実施の形態の液晶表示装置は、液晶画素に書き込む映像信号の極性を2フレーム毎に反転させる。このため、図4のソース電圧に示すように、ソースドライバ14は、ソースセンタより高い電圧を有する映像信号(すなわち正極性の映像信号)を2フレーム連続で出力し、次いで、ソースセンタより低い電圧を有する映像信号(すなわち負極性の映像信号)を2フレーム連続で出力する処理を繰り返し実行する。
 また、本実施の形態の液晶表示装置は、1つ前のフレームの映像信号と異極性の映像信号を書き込むフレーム(第1フレーム)では、フレーム時間が相対的に長くなり、1つ前のフレームの映像信号と同極性の映像信号を書き込むフレーム(第2フレーム)では、フレーム時間が相対的に短くなるように、フレームの切り替えタイミングを制御する。また、図4のゲート電圧に示すように、ゲートドライバ13は、第1フレームでは、映像信号の書き込み時間(TFT101がオンにする時間)が長くなり、第2フレームでは、映像信号の書き込み時間が短くなるように、TFT101のオン/オフの切替制御を行う。
 以上の制御により、TFT101のドレイン電圧は、図4に示す如く、2フレーム毎に正極性と負極性とを繰り返すことになり、1フレーム毎に正極性と負極性とを交互に繰り返す従来の制御方法と比較して、液晶の充電時間を十分に確保することができる。
 図5は実施の形態1における液晶表示装置の動作を説明する説明図であり、図6は参考例を説明する説明図である。図5は、ソースドライバ14が液晶画素に書き込む映像信号のフレーム毎の極性変化を示している。本実施の形態の液晶表示装置は、液晶画素に書き込む映像信号の極性を2フレーム毎に反転させる。また、本実施の形態では、1つ前のフレームの映像信号と異極性の映像信号を書き込むフレーム(第1フレーム)では、フレーム時間(書き込み期間及び保持期間の和に相当する時間)が長く、1つ前のフレームの映像信号と同極性の映像信号を書き込むフレーム(第2フレーム)では、フレーム時間が短くなるように、FRC121がフレームの切り替えタイミングを制御する。
 例えば、図5に示す例において、N-1番目のフレームFR(N-1)にて負極性の映像信号を書き込んだ後に、N番目のフレームFR(N)にて正極性の映像信号を書き込んだ場合、ソースドライバ14は、N+1番目のフレームFR(N+1)において正極性の映像信号を書き込み、更に続くN+2番目のフレームFR(N+2)において負極性の映像信号を書き込む。N+3番目以降のフレームについても同様であり、ソースドライバ14は、2フレーム毎に極性を反転させて映像信号の書き込みを行う。
 ここで、前フレームと異極性の映像信号を書き込むフレームFR(N),FR(N+2),FR(N+4),…,FR(N+2k)のフレーム時間をT1(ただし、kは0以上の整数)、前フレームと同極性の映像信号を書き込むフレームFR(N+1),FR(N+3),FR(N+5),…,FR(N+2k+1)のフレーム時間をT2としたとき、FRC121は、T1>T2となるように、例えばT1及びT2の比が3:1となるように、極性反転のタイミングを示すタイミングデータを生成する。
 なお、FRC121は、各フレームで用いる階調データを、データ入力部11を通じて入力される表示データ(画像データ)に基づいて生成してもよい。また、FRC121は、第1フレーム及び第2フレームの一方のフレーム単位で入力された表示データに対して切替タイミングに基づいて第1フレーム及び第2フレームの他方のフレームを補間する補間処理を行い、他方のフレームの表示データを取得してもよい。そして、FRC121は、入力された表示データ及び取得した表示データに基づいて、各フレームで用いる階調データを生成してもよい。
 例えば、FRC121は、フレームFR(N),FR(N+2),FR(N+4),…,FR(N+2k)に対応する階調データを、データ入力部11から入力される表示データ(例えば60Hzの表示データであり、ここでは第1フレーム単位で入力される表示データ)から生成すると共に、フレームFR(N+1),FR(N+3),FR(N+5),…,FR(N+2k+1)に対応する階調データを、次のように生成してもよい。すなわち、FRC12は、まず、フレームFR(N+1),FR(N+3),FR(N+5),…,FR(N+2k+1)の表示データを、フレームFR(N),FR(N+2),FR(N+4),…,FR(N+2k)の表示データに基づきこれらの補間データとして生成する。そして、FRC12は、フレームFR(N+1),FR(N+3),FR(N+5),…,FR(N+2k+1)に対応する階調データを、生成した補間データ、すなわちフレームFR(N+1),FR(N+3),FR(N+5),…,FR(N+2k+1)の表示データから生成してもよい。例えば、FRC121は、FR(N)及びFR(N+2)の表示データからFR(N+1)の表示データ(補間データ)を生成する場合、FR(N+1)の表示データに基づく画像が、FR(N)の表示データに基づく画像とFR(N+2)の表示データに基づく画像とを第1フレームの時間長T1:第2フレームの時間長T2の比で補間した画像、つまりFR(N)からFR(N+2)へ向けて時間長T1だけ進んだ画像となるように、FR(N+1)の表示データ(補間データ)を生成することができる。
 また、FRC121は、液晶パネル10の上下方向で各液晶画素における映像信号の保持期間が異なることを考慮して、次のように補間データを生成してもよい。すなわち、FRC121は、第1フレームの場合は、液晶パネル10の上側領域(走査信号の供給が時間的に早い領域)ではT1:T2の比の補間データを生成し、液晶パネル10の下側領域(走査信号の供給が時間的に遅い領域)ではT2:T1の比の補間データを生成し、液晶パネル10の上下中央領域(走査信号の供給が上側領域よりも遅く下側領域よりも早い領域)では1:1の比の補間データを生成してもよい。また、FRC121は、第2フレームの場合は、液晶パネル10の上側領域ではT2:T1の比の補間データを生成し、液晶パネル10の下側領域ではT1:T2の比の補間データを生成し、液晶パネル10の上下中央領域では1:1の比の補間データを生成してもよい。
 一方、図6の参考例は、液晶画素に書き込む映像信号の極性を1フレーム毎に反転させた構成を示している。例えば、フレーム周波数を120Hz(すなわち、通常のフレーム周波数の倍の周波数)としたき、1つのフレームにおけるフレーム時間は8.3msecであり、縦方向の液晶画素数を768個とすれば、1つのゲートライン13Lに与えられる充電時間は10μsec程度(8.3msec÷768)となり、液晶画素に対する充電時間を十分に確保することができない。
 これに対し、図5に示す本願の駆動方法では、フレーム周波数を120Hz(すなわち、通常のフレーム周波数(=60Hz)の倍の周波数)とする場合であっても、例えばT1:T2=3:1とすれば、充電量の多い逆極性充電の場合のフレーム時間は12.5msec(=8.3msec×2×3/(3+1))であり、16.2μsec(12.5msec÷768)の充電時間を採ることができ、液晶画素に対する充電時間を十分に確保することができる。この結果、本願の液晶表示装置では、液晶画素の充電時間が短いことに伴う表示品質の劣化を抑えることができる。
 また、本実施の形態では、2フレーム毎に極性反転を行うため、フリッカの発生を抑えることが可能である。
 (実施の形態2)
 実施の形態2では、オーバシュート駆動を行う構成について説明する。
 図7は実施の形態2に係る駆動制御部12の構成を示すブロック図である。駆動制御部12は、FRC121及び液晶コントローラ123に加え、オーバシュート制御部122、及び記憶部122aを備える。
 FRC121は、データ入力部11より入力される表示データに基づき、フレーム単位の階調データを生成すると共に、フレーム間の極性反転のタイミングを示すタイミングデータを生成する。
 オーバシュート制御部122は、FRC121から入力される1フレーム分の階調データを記憶するフレームメモリ(不図示)を有しており、現フレームの階調データと1フレーム前の階調データとに基づき、記憶部122aに記憶されているルックアップテーブルを参照して、液晶コントローラ123へ出力するフレーム単位のデータを生成することにより、オーバシュート駆動を行う。
 ここで、オーバシュート駆動は、ある階調Aから別の階調Bにスイッチングするとき、階調A<階調Bのライズ応答であれば、階調B<階調Cとなる階調レベルのOS(Overshoot)階調Cを一瞬入力した後に、目標とする階調Bを入力することにより、通常の階調Aから階調Bへのスイッチング速度よりも高速に液晶をスイッチングさせる駆動方法である。また、階調A>階調Bのディケイ応答であれば、階調B>階調Cとなる階調レベルのOS階調Cを一瞬入力した後に、目標とする階調Bを入力することにより、通常の階調Aから階調Bへのスイッチング速度よりも高速に液晶をスイッチングさせる駆動を行う。
 上記ルックアップテーブルには、階調A(1フレーム前の各液晶画素における階調であるスタート階調(前フレームの階調))と階調B(現フレームで到達すべき各液晶画素の到達階調(現フレームの階調))とに関連付けて、OSパラメータである階調C(現フレームにおいて現フレームの階調よりも先に入力する先入力階調)が格納される。オーバシュート制御部122は、ルックアップテーブルを参照してOS階調Cに対応したオーバシュート駆動用の階調データを生成し、生成した階調データを液晶コントローラ123へ出力する。
 液晶コントローラ123は、オーバシュート制御部122から入力される階調データに基づき、ゲートドライバ13及びソースドライバ14の動作を制御するためのゲート駆動信号及びソース駆動信号を生成する。
 液晶コントローラ123が生成するゲート駆動信号は、ゲートスタートパルス及びゲートクロック信号を含む。ここで、ゲートスタートパルスは各フレームの開始タイミングを示す信号であり、ゲートクロック信号は各ゲートライン13Lをライン順次に選択するタイミングを示す信号である。ゲートドライバ13は、液晶コントローラ123から入力されるゲートスタートパルス及びゲートクロック信号に基づき、各ゲートライン13Lに供給する走査信号を例えばローレベルからハイレベルに切り替えることにより、書き込み対象の液晶画素が接続されたゲートライン13Lを順次選択する。
 液晶コントローラ123が生成するソース駆動信号は、ソースクロック信号、ソーススタートパルス、ラッチパルス等の信号を含む。ここで、ソーススタートパルスは1ゲートライン分のデータの先頭を示す信号であり、ラッチパルスはソースドライバ14の出力の切り替えタイミングを示す信号である。ソースドライバ14は、上述したスタート階調から到達階調へのスイッチングの際、液晶コントローラ123から出力されるソース駆動信号に基づいて、オーバシュート駆動用の階調データに応じた映像信号をソースライン14L,14L,…,14Lへ供給することにより、オーバシュート駆動を行うことが可能である。
 図8A~8Cはオーバシュート制御部122が用いるルックアップテーブルの例を示す模式図である。本実施の形態では、複数のルックアップテーブルを用いる。図8A~図8Cは、スタート階調とOS階調との差であるオーバシュート量が互いに異なるルックアップテーブルを示しており、図8Aではオーバシュート量が比較的大きく、図8Bではオーバシュート量が中程度であり、図8Cではオーバシュート量が比較的小さいものを示している。
 オーバシュート制御部122は、1フレーム前の階調データ及び現フレームの階調データと複数のルックアップテーブルから選択した一のルックアップテーブルとに基づいて、OS階調Cに対応したオーバシュート駆動用の階調データを生成する。本実施の形態では、液晶パネル10の上下方向で、各液晶画素における映像信号の保持期間が異なる。例えば、液晶パネル10の上側領域(走査信号の供給が時間的に早い領域)では、第1フレームにおける映像信号の保持期間は相対的に長く、液晶パネル10の下側領域(走査信号の供給が時間的に遅い領域)では、第1フレームにおける映像信号の保持期間は相対的に短い。また、液晶パネル10の上側領域では、第2フレームにおける映像信号の保持期間は相対的に短く、液晶パネル10の下側領域では、第2フレームにおける映像信号の保持期間は相対的に長い。
 このため、オーバシュート制御部122は、映像信号の保持期間が相対的に短い領域では、オーバシュート量が比較的大きい図8Aに示すようなルックアップテーブルを選択し、映像信号の保持期間が相対的に長い領域では、オーバシュート量が比較的小さい図8Cに示すようなルックアップテーブルを選択して、オーバシュート駆動用の階調データを生成する。たとえば、第1フレームに対応する階調データに基づき映像表示を行う場合、オーバシュート制御部122は、上側1/3の領域では図8Cのルックアップテーブル、中央1/3の領域では図8Bのルックアップテーブル、下側1/3の領域では図8Aのルックアップテーブルを選択して、各画素におけるOS階調値を読み出し、オーバシュート駆動用の階調データを生成する。また、第2フレームに対応する階調データに基づき映像信号を行う場合、オーバシュート制御部122は、上側1/3の領域では図8Aのルックアップテーブル、中央1/3の領域では図8Bのルックアップテーブル、下側1/3の領域では図8Cのルックアップテーブルを選択して、各画素におけるOS階調値を読み出し、オーバシュート駆動用の階調データを生成する。
 以上のように、本実施の形態では、映像信号の保持期間の長短に応じたルックアップテーブルを用いてオーバシュート駆動を行うことにより、液晶素子の応答時間を適切に補うことが可能となる。
 なお、本実施の形態では、オーバシュート量が互いに異なる3種類のルックアップテーブルを用いてオーバシュート駆動を行う構成について示したが、オーバシュート量が互いに異なる2種類のルックアップテーブルを用いる構成であってもよく、オーバシュート量が互いに異なる4種類以上のルックアップテーブルを用いる構成であってもよい。
 また、本実施の形態では、ルックアップテーブルを用いてオーバシュート駆動を行う構成としたが、スタート階調と到達階調とに基づきOS階調を定める関数を規定しておき、当該関数を用いてオーバシュート駆動を行う構成としてもよいことは勿論のことである。
 このように本実施の形態に係る液晶表示装置は、複数の走査線及び信号線に接続された複数の液晶画素を備える表示部と、映像信号を書き込むべき液晶画素を選択するための選択信号を前記走査線へ供給する走査線駆動部と、2フレーム毎に極性が異なり前記走査線駆動部により選択された液晶画素へ書き込む映像信号を、前記信号線へ供給する信号線駆動部と、1フレーム前の映像信号と異極性の映像信号を書き込む第1フレームの時間長が、1フレーム前の映像信号と同極性の映像信号を書き込む第2フレームの時間長より長くなるように、前記第1フレームと前記第2フレームとの間の切替タイミングを制御するタイミング制御部とを備える。上記構成によれば、ラインフリッカを発生させることなく充電時間を確保することができる。
 上記実施の形態に係る液晶表示装置において、前記第1フレームにて映像信号を書き込む書込期間が、前記第2フレームにて映像信号を書き込む書込期間より長くなるように、前記第1フレーム及び前記第2フレームにて前記走査線駆動部が供給する選択信号の時間長を夫々設定してもよい。
 上記実施の形態に係る液晶表示装置は、前記第1フレーム及び前記第2フレームの一方のフレーム単位で入力された表示データに対して前記切替タイミングに基づいて前記第1フレーム及び前記第2フレームの他方のフレームを補間する補間処理を行い、前記他方のフレームの表示データを取得する補間処理部を更に備え、前記信号線駆動部は、前記第1フレームの表示データに基づく前記第1フレームの映像信号と、前記第2フレームの表示データに基づく前記第2フレームの映像信号とを前記信号線へ供給してもよい。
 上記実施の形態に係る液晶表示装置は、前フレームの階調と現フレームの階調との組み合わせごとに現フレームにおいて前記現フレームの階調よりも先に入力する先入力階調を定めたテーブルであって、前記前フレームの階調と前記先入力階調との差であるオーバシュート量が互いに異なる複数のルックアップテーブルを記憶する記憶部と、前フレームの階調データ及び現フレームの階調データと前記複数のルックアップテーブルから選択した一のルックアップテーブルとに基づいて、前記先入力階調に対応したオーバシュート駆動用の階調データを生成するオーバシュート制御部とを更に備え、前記信号線駆動部は、前記オーバシュート制御部により生成されたオーバシュート駆動用の階調データに基づく映像信号を前記信号線へ供給し、オーバシュート駆動を行ってもよい。
 上記実施の形態に係る液晶表示装置において、前記オーバシュート制御部は、前記表示部による表示領域を分割した複数の領域のうち、各フレームにおける映像信号の保持期間が短い領域ほど、前記オーバシュート量が大きいルックアップテーブルを選択してもよい。
 上記実施の形態に係る液晶表示装置において、前記オーバシュート制御部は、前記第1フレームでは、前記選択信号の供給が時間的に遅い領域ほど、前記オーバシュート量が大きいルックアップテーブルを選択し、前記第2フレームでは、前記選択信号の供給が時間的に早い領域ほど、前記オーバシュート量が小さいルックアップテーブルを選択してもよい。
 今回開示された実施の形態は、全ての点で例示であって、制限的なものではないと考えられるべきである。本発明の範囲は、上述した意味ではなく、請求の範囲によって示され、請求の範囲と均等の意味及び範囲内での全ての変更が含まれることが意図される。
 例えば、本実施の形態では、液晶パネル10の上側から下側へ向けて走査信号がゲートライン13Lに順に供給される構成を想定したため、液晶パネル10の上側領域が走査信号の供給が時間的に早い領域となり、液晶パネル10の下側領域が走査信号の供給が時間的に遅い領域となったが、これに限られない。例えば、液晶パネル10の下側から上側へ向けて走査信号がゲートライン13Lに順に供給されてもよい。この場合、液晶パネル10の下側領域が走査信号の供給が時間的に早い領域となり、液晶パネル10の上側領域が走査信号の供給が時間的に遅い領域となる。従って、この場合は、液晶パネル10の下側領域において第1フレームにおける映像信号の保持期間が相対的に長くなり、液晶パネル10の上側領域において第1フレームにおける映像信号の保持期間が相対的に短くなる。また、液晶パネル10の下側領域において第2フレームにおける映像信号の保持期間が相対的に短くなり、液晶パネル10の上側領域において第2フレームにおける映像信号の保持期間が相対的に長くなる。
 10 液晶パネル(表示部)
 11 データ入力部
 12 駆動制御部
 13 ゲートドライバ(走査線駆動部)
 13L ゲートライン(走査線)
 14 ソースドライバ(信号線駆動部)
 14L ソースライン(信号線)
 101 TFT
 102 画素電極
 103 対向電極
 121 フレームレートコントローラ(タイミング制御部、補間処理部)
 122 オーバシュート制御部
 122a 記憶部
 123 液晶コントローラ

Claims (6)

  1.  複数の走査線及び信号線に接続された複数の液晶画素を備える表示部と、
     映像信号を書き込むべき液晶画素を選択するための選択信号を前記走査線へ供給する走査線駆動部と、
     2フレーム毎に極性が異なり前記走査線駆動部により選択された液晶画素へ書き込む映像信号を、前記信号線へ供給する信号線駆動部と、
     1フレーム前の映像信号と異極性の映像信号を書き込む第1フレームの時間長が、1フレーム前の映像信号と同極性の映像信号を書き込む第2フレームの時間長より長くなるように、前記第1フレームと前記第2フレームとの間の切替タイミングを制御するタイミング制御部と
     を備える液晶表示装置。
  2.  前記第1フレームにて映像信号を書き込む書込期間が、前記第2フレームにて映像信号を書き込む書込期間より長くなるように、前記第1フレーム及び前記第2フレームにて前記走査線駆動部が供給する選択信号の時間長を夫々設定してある
     請求項1に記載の液晶表示装置。
  3.  前記第1フレーム及び前記第2フレームの一方のフレーム単位で入力された表示データに対して前記切替タイミングに基づいて前記第1フレーム及び前記第2フレームの他方のフレームを補間する補間処理を行い、前記他方のフレームの表示データを取得する補間処理部
     を更に備え、
     前記信号線駆動部は、
     前記第1フレームの表示データに基づく前記第1フレームの映像信号と、前記第2フレームの表示データに基づく前記第2フレームの映像信号とを前記信号線へ供給する
     請求項1又は請求項2に記載の液晶表示装置。
  4.  前フレームの階調と現フレームの階調との組み合わせごとに現フレームにおいて前記現フレームの階調よりも先に入力する先入力階調を定めたテーブルであって、前記前フレームの階調と前記先入力階調との差であるオーバシュート量が互いに異なる複数のルックアップテーブルを記憶する記憶部と、
     前フレームの階調データ及び現フレームの階調データと前記複数のルックアップテーブルから選択した一のルックアップテーブルとに基づいて、前記先入力階調に対応したオーバシュート駆動用の階調データを生成するオーバシュート制御部と
     を更に備え、
     前記信号線駆動部は、
     前記オーバシュート制御部により生成されたオーバシュート駆動用の階調データに基づく映像信号を前記信号線へ供給し、オーバシュート駆動を行う
     請求項1から請求項3の何れか1つに記載の液晶表示装置。
  5.  前記オーバシュート制御部は、
     前記表示部による表示領域を分割した複数の領域のうち、各フレームにおける映像信号の保持期間が短い領域ほど、前記オーバシュート量が大きいルックアップテーブルを選択する
     請求項4に記載の液晶表示装置。
  6.  前記オーバシュート制御部は、
     前記第1フレームでは、前記選択信号の供給が時間的に遅い領域ほど、前記オーバシュート量が大きいルックアップテーブルを選択し、
     前記第2フレームでは、前記選択信号の供給が時間的に早い領域ほど、前記オーバシュート量が小さいルックアップテーブルを選択する
     請求項5に記載の液晶表示装置。
PCT/JP2016/071919 2016-07-26 2016-07-26 液晶表示装置 WO2018020587A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PCT/JP2016/071919 WO2018020587A1 (ja) 2016-07-26 2016-07-26 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2016/071919 WO2018020587A1 (ja) 2016-07-26 2016-07-26 液晶表示装置

Publications (1)

Publication Number Publication Date
WO2018020587A1 true WO2018020587A1 (ja) 2018-02-01

Family

ID=61015899

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/071919 WO2018020587A1 (ja) 2016-07-26 2016-07-26 液晶表示装置

Country Status (1)

Country Link
WO (1) WO2018020587A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007026551A1 (ja) * 2005-08-29 2007-03-08 Sharp Kabushiki Kaisha 表示装置、表示方法、表示モニターおよびテレビジョン受像機
JP2015018064A (ja) * 2013-07-10 2015-01-29 株式会社ジャパンディスプレイ 表示装置
JP2015197579A (ja) * 2014-04-01 2015-11-09 セイコーエプソン株式会社 電気光学装置、電子機器、及び電子光学装置の駆動方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007026551A1 (ja) * 2005-08-29 2007-03-08 Sharp Kabushiki Kaisha 表示装置、表示方法、表示モニターおよびテレビジョン受像機
JP2015018064A (ja) * 2013-07-10 2015-01-29 株式会社ジャパンディスプレイ 表示装置
JP2015197579A (ja) * 2014-04-01 2015-11-09 セイコーエプソン株式会社 電気光学装置、電子機器、及び電子光学装置の駆動方法

Similar Documents

Publication Publication Date Title
TWI567719B (zh) The liquid crystal display apparatus and a driving method
JP4847447B2 (ja) 方法、ディスプレイドライバ装置及び表示装置
JP2007041548A (ja) データ供給方法、液晶表示装置及びその駆動方法
JP5378613B1 (ja) 表示装置および表示方法
JP2005156661A (ja) 液晶表示装置ならびにその駆動回路および駆動方法
WO2013121720A1 (ja) 液晶表示装置
JP4245550B2 (ja) 動画質の向上した液晶ディスプレイ及びその駆動方法
US8976208B2 (en) Display apparatus and driving method thereof
JPH04204628A (ja) 液晶表示装置
US9165516B2 (en) Display device and drive method therefor
JP4525343B2 (ja) 表示駆動装置、表示装置及び表示駆動装置の駆動制御方法
KR100880942B1 (ko) 액정표시장치의 구동방법 및 구동장치
JP2007328120A (ja) 液晶表示装置の駆動方法およびその装置
US9858890B2 (en) Driver unit for electro-optical device, electro-optical device, electronic apparatus, and method for driving electro-optical device that perform overdrive processing
JP2005250034A (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
WO2017164100A1 (ja) 液晶表示装置およびその制御方法
WO2018020587A1 (ja) 液晶表示装置
KR101117991B1 (ko) 액정 표시장치의 구동장치
JPH0756544A (ja) 表示装置
JPH07120725A (ja) 液晶表示装置の駆動方法及び液晶表示装置
JP2005156633A (ja) 液晶表示装置
JP5640846B2 (ja) 液晶表示素子及び液晶表示素子の駆動方法
KR101616241B1 (ko) 액정 표시 장치의 구동 장치 및 구동 방법
KR20060053514A (ko) 액정 표시장치의 구동장치 및 방법
JP2003005152A (ja) 液晶表示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16910490

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16910490

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP