JPH0756544A - 表示装置 - Google Patents

表示装置

Info

Publication number
JPH0756544A
JPH0756544A JP20669793A JP20669793A JPH0756544A JP H0756544 A JPH0756544 A JP H0756544A JP 20669793 A JP20669793 A JP 20669793A JP 20669793 A JP20669793 A JP 20669793A JP H0756544 A JPH0756544 A JP H0756544A
Authority
JP
Japan
Prior art keywords
pixel
data
display panel
bus line
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP20669793A
Other languages
English (en)
Inventor
Hiroyuki Isogai
博之 磯貝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP20669793A priority Critical patent/JPH0756544A/ja
Publication of JPH0756544A publication Critical patent/JPH0756544A/ja
Withdrawn legal-status Critical Current

Links

Abstract

(57)【要約】 【目的】 本発明は、高精細の解像度を持つOA機器に
対しても、映像信号の処理を低周波数で処理しながらも
1画素を十分に充電することができ、且つ、液晶の劣化
を防ぎ、高い信頼性で高い表示品質を保った表示装置を
提供することを目的とする。 【構成】 映像信号に対応した電圧を印加するデータバ
スラインSm(m=1〜p)と、選択信号を印加するゲ
ートバスラインGn(n=1〜q)と、映像信号に対応
した電圧を保持する画素VDnmとを備え、1つの画素
に対して2つのスイッチング素子Qnm及びPnmが同
一データバスラインに接続され、接続されるデータバス
ラインが画素VDnmを挟んで隣接するデータバスライ
ンSm及びSm+1で行毎に交互になり、ゲートバスラ
インGnは、2ライン分の画素VDn−1m及びVDn
mと接続されている容量性表示パネル1を有して構成す
る。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は容量素子を画像情報記憶
手段として用いた表示装置に係り、特に、高精細の解像
度を持つOA機器に対しても、映像信号の処理を低周波
数で処理しながらも1画素を十分に充電することがで
き、且つ、液晶の劣化を防ぎ、高い信頼性で高い表示品
質を保った表示装置に関する。
【0002】容量素子を画像情報記憶手段として用いた
表示装置の代表である、スイッチングトランジスタを各
画素に設けたアクティブマトリクス型容量表示装置は、
一般家庭用TVだけでなく、OA機器の表示装置として
普及しつつある。これは、アクティブマトリクス型容量
表示装置が、CRTに比べて薄型軽量のものを容易に実
現でき、CRTに劣らない表示品質を得ることができる
ためである。
【0003】しかし、中精細OA機器の画素密度が64
0×480程度であるのに対し、高精細OA機器の画素
密度は1280×1024程度と、高精細の表示装置は
中精細の画素密度の4倍以上となる。このため、映像情
報を容量素子に書き込む時間(充電時間)は非常に短く
なる。特に、容量素子として液晶を用いた場合、液晶自
身の劣化を防ぐために交流駆動(一定の周期毎に固定電
圧に対し正負の電圧を交互に印加する)を行っているた
め、前回書き込み時の情報に変化が生じなくても大きな
電位変動を必要とし、充電不足になる。
【0004】
【従来の技術】フラットパネルディスプレイの中でも表
示品質の高いアクティブマトリクス型容量表示装置にお
ける表示パネルの構成について説明する。
【0005】これはマトリクス状に電極が走り、その交
点にスイッチング素子(TFT等)が接続された基板
と、電極が一様に張り巡らされている基板の間に容量素
子(以下、容量素子として液晶を例に挙げて説明する)
が封入された構造を備えている。ここでは、前者の基板
をTFT基板、後者の基板を共通基板と呼ぶことにす
る。
【0006】図19に示すように、TFT基板にはデー
タバスライン(信号電極)S1,…,S5,…、及びゲ
ートバスライン(走査電極)G1,…,G4,…がマト
リクス状に交差しており、その交点全てにTFTP1
1,…,P44,…がスイッチング素子として接続され
ている。
【0007】ゲートバスラインで選択された行のTFT
がONすることにより、データバスラインに印加された
映像信号電圧が各画素電極VD11,…,VD44,…
に書き込まれて、次にその行が選択されるまで電荷を保
持することで情報が保たれる。保持している情報に対応
して液晶の傾きが決まるので、光の透過量を制御するこ
とができ、階調表示が可能となる。更に、カラー表示を
行う場合には、RGBのカラーフィルタを用いて光の混
合により実現している。
【0008】液晶表示パネル(LCD)を駆動する周辺
回路は、データバスライン側に接続されたデータドライ
バと、ゲートバスライン側に接続されたゲートドライバ
から構成されている。ゲートドライバからON電圧が出
力された時に、映像信号に対応した電圧がゲートドライ
バを通して選択画素に印加される。
【0009】データドライバから出力される電圧は、入
力された映像信号に対応して変化するが、特に極性反転
のタイミングに合わせて大きく電位変動が生じる。画素
電極と共通基板の電位差が液晶に印加される電圧となる
が、液晶の劣化を防ぐために、交流駆動を行わなければ
ならない。
【0010】しかし、交流駆動の周期及び表示パターン
によっては、画面のフリッカ(ちらつき)を生じてしま
う。そのため、従来の液晶表示装置では、フリッカを減
少するために、ゲートバスライン毎に、またはデータバ
スライン毎に、或いは隣接画素毎に加わる電圧極性の反
転を行っている。また、隣接画素毎に加わる電圧極性の
反転を行った場合には、図20に示すような、映像信号
を低い周波数で処理できるパネル構成が提案されてい
る。
【0011】
【発明が解決しようとする課題】従って、従来の液晶表
示装置では、640×480程度の中精細の解像度を持
つOA機器に対応できても、高精細の解像度を持つOA
機器に対応するには1画素を充電する時間が短くなるた
めに、十分な表示品質が得られないという問題があっ
た。
【0012】本発明は、上記問題点を解決するもので、
映像信号の処理を低周波数で処理しながらも1画素を十
分に充電することができ、且つ、TFTが不良の画素に
対しても本来の極性と同極性の疑似電圧を印加すること
により液晶の劣化を防ぎ、表示品質の低下を防ぎ得る表
示装置を提供することを目的とする。
【0013】
【課題を解決するための手段】上記課題を解決するため
に、本発明の第1の特徴の表示装置は、図1に示す如
く、映像信号に対応した電圧を印加するデータバスライ
ン(Sm;m=1〜p;pは任意の正整数)と、選択信
号を印加するゲートバスライン(Gn;n=1〜q;q
は任意の正整数)と、前記映像信号に対応した電圧を保
持する画素(VDnm)とを備え、前記1つの画素に対
して2つのスイッチング素子(Qnm及びPnm)が同
一データバスライン(Sm)に接続され、前記ゲートバ
スライン(Gn)は、2ライン分の画素(VDn−1m
及びVDnm)内の一方のスイッチング素子(Pn−1
m及びQnm)と接続されている容量性表示パネル
(1)を有して構成する。
【0014】また、本発明の第2の特徴の表示装置にお
いては、前記容量性表示パネル(1)は、前記容量性表
示パネルを構成する同一画素列(VDnm;mは一定)
において、前記1つの画素に対して設けられた2つのス
イッチング素子(Qnm及びPnm)が、前記画素列
(VDnm;mは一定)を挟むように配置された2本の
データバスライン(Sm及びSm+1)と、行毎に交互
に接続される容量性表示パネル(1)を有して構成す
る。
【0015】また、本発明の第3の特徴の表示装置にお
いては、前記容量性表示パネル(1)は、前記容量性表
示パネルを構成する同一画素列(VDnm;mは一定)
において、前記1つの画素に対して設けられた2つのス
イッチング素子(Qnm及びPnm)が、前記画素列
(VDnm;mは一定)に隣接する1本のデータバスラ
イン(Sm)に共通して接続される容量性表示パネル
(1’)を有して構成する。
【0016】また、本発明の第4の特徴の表示装置は、
前記容量性表示パネル(1)と、第1の極性を持つデー
タ電圧を奇数番目のデータバスラインに印加する第1デ
ータドライバ(A11)と、第2の極性を持つデータ電
圧を偶数番目のデータバスラインに印加する第2データ
ドライバ(A12)とを有して構成する。
【0017】更に、本発明の第5の特徴の表示装置は、
前記データバスライン(Sm)に印加されるデータ電圧
が、フレーム周期で極性反転するよう構成される。
【0018】
【作用】本発明の第1、第3、及び第4の特徴の表示装
置では、図1に示す如く、映像信号に対応した電圧を印
加するデータバスラインSm(m=1〜p;pは任意の
正整数)と、選択信号を印加するゲートバスラインGn
(n=1〜q;qは任意の正整数)と、映像信号に対応
した電圧を保持する画素VDnmとを備えた容量性表示
パネル1を有して構成し、1つの画素に対して2つのス
イッチング素子(例えば、TFT等)Qnm及びPnm
を同一データバスラインSm側に接続し、該2つのスイ
ッチング素子Qnm及びPnmを行毎に交互に配置し
て、ゲートバスラインGnにより、上下2ライン分の画
素VDn−1m及びVDnmを同時に選択できるように
し、各画素VDnmとも本来のデータ電圧を充電する前
に、本来のデータ電圧と同一極性の疑似電圧を予備充電
するようにしている。
【0019】図2及び図3は、第1、第3、及び第4の
特徴の表示装置の容量性表示パネル1の動作原理を説明
する図である。本発明では、本来のデータ電圧を充電す
る前に、前ラインのデータ電圧を疑似電圧として予備充
電する。原理を説明するために、画素No.2と画素N
o.3の電位変動に注目する。図中データバスラインS
m+1には、フレーム周期で極性が反転するデータ電圧
が印加されているものとする。
【0020】図2(a)はゲートバスラインGnが選択
されている状態であり、この時、画素No.2には正極
性の疑似データ電圧が予備充電される。この時点で画素
No.3は前フレームのデータ電圧が保持されており、
その極性は負である。
【0021】図2(b)はゲートバスラインGn+1が
選択されている状態であり、画素No.2には本来の正
極性データ電圧が印加されると同時に、同じ電圧が画素
No.3にも印加される。画素No.3に書き込まれる
電圧は、次のタイミングで書き込まれる本来のデータ電
圧と同極性であるため、予備充電の役目を果たすことと
なる。
【0022】図3(a)はゲートバスラインGn+2が
選択されている状態であり、画素No.3に本来の正極
性データ電圧が充電される。この一連の過程における画
素No.3の電位変動を示したのが図3(b)であり、
前フレーム時に書き込んだ極性と反対の極性を予備充電
することで、本来のデータ電圧充電時間の不足を補って
いることが分かる。
【0023】以上のように本発明では、1つの画素に対
して2つのスイッチング素子Qnm及びPnmを設け、
1本のゲートバスラインGnにより、同時に上下2ライ
ン分の画素VDn−1m及びVDnmを選択できるよう
に構成したので、各画素VDnmとも本来のデータ電圧
を充電する前に、本来のデータ電圧と同一極性の疑似電
圧を予備充電することができ、高精細の解像度を持つO
A機器に対しても、映像信号の処理を低周波数で処理し
ながらも1画素を十分に充電して高い表示品質を保つこ
とができ、また、冗長構成により2つのスイッチング素
子QnmまたはPnmの何れかに欠陥が生じた場合に
も、本来書き込むデータ電圧と同一極性の疑似データ電
圧を印加することができるため液晶の劣化を防ぐと共
に、表示品質の低下を防ぐことができる。
【0024】また、本発明の第2、第3、及び第4の特
徴の表示装置では、図12に示す如く、映像信号に対応
した電圧を印加するデータバスラインSm(m=1〜
p;pは任意の正整数)と、選択信号を印加するゲート
バスラインGn(n=1〜q;qは任意の正整数)と、
映像信号に対応した電圧を保持する画素VDnmとを備
えた容量性表示パネル1’を有して構成し、1つの画素
に対して2つのスイッチング素子(例えば、TFT等)
Qnm及びPnmを同一データバスラインSm側に接続
し、該2つのスイッチング素子Qnm及びPnmを行毎
に同一方向に配置して、ゲートバスラインGnにより、
上下2ライン分の画素VDn−1m及びVDnmを同時
に選択できるようにし、各画素VDnmとも本来のデー
タ電圧を充電する前に、本来のデータ電圧と同一極性の
疑似電圧を予備充電するようにしている。
【0025】図13及び図14は、第2及び第4の特徴
の表示装置の容量性表示パネル1’の動作原理を説明す
る図である。本発明では、本来のデータ電圧を充電する
前に、前ラインのデータ電圧を疑似電圧として予備充電
する。原理を説明するために、画素No.1と画素N
o.3の電位変動に注目する。図中データバスラインS
m+1には、フレーム周期で極性が反転するデータ電圧
が印加されているものとする。
【0026】図13(a)はゲートバスラインGnが選
択されている状態であり、この時、画素No.1には正
極性の疑似データ電圧が予備充電される。この時点で画
素No.3は前フレームのデータ電圧が保持されてお
り、その極性は負である。
【0027】図13(b)はゲートバスラインGn+1
が選択されている状態であり、画素No.1には本来の
正極性データ電圧が印加されると同時に、同じ電圧が画
素No.3にも印加される。画素No.3に書き込まれ
る電圧は、次のタイミングで書き込まれる本来のデータ
電圧と同極性であるため、予備充電の役目を果たすこと
となる。
【0028】図14(a)はゲートバスラインGn+2
が選択されている状態であり、画素No.3に本来の正
極性データ電圧が充電される。この一連の過程における
画素No.3の電位変動を示したのが図14(b)であ
り、前フレーム時に書き込んだ極性と反対の極性を予備
充電することで、本来のデータ電圧充電時間の不足を補
っていることが分かる。
【0029】以上のように本発明では、1つの画素に対
して2つのスイッチング素子Qnm及びPnmを設け、
1本のゲートバスラインGnにより、同時に上下2ライ
ン分の画素VDn−1m及びVDnmを選択できるよう
に構成したので、各画素VDnmとも本来のデータ電圧
を充電する前に、本来のデータ電圧と同一極性の疑似電
圧を予備充電することができ、高精細の解像度を持つO
A機器に対しても、映像信号の処理を低周波数で処理し
ながらも1画素を十分に充電して高い表示品質を保つこ
とができ、また、冗長構成により2つのスイッチング素
子QnmまたはPnmの何れかに欠陥が生じた場合に
も、本来書き込むデータ電圧と同一極性の疑似データ電
圧を印加することができるため液晶の劣化を防ぐと共
に、表示品質の低下を防ぐことができる。
【0030】
【実施例】次に、本発明に係る実施例を図面に基づいて
説明する。第1実施例 図1に本発明の第1実施例に係る表示装置の液晶表示パ
ネル1の構成図を示す。
【0031】本実施例の液晶表示パネル1は、映像信号
に対応した電圧を印加するデータバスラインSm(m=
1〜p;pは任意の正整数)と、選択信号を印加するゲ
ートバスラインGn(n=1〜q;qは任意の正整数)
と、映像信号に対応した電圧を保持する画素VDnmと
を備えて構成し、1つの画素に対して2つのスイッチン
グ素子(TFT)Qnm及びPnmを同一データバスラ
インSm側に接続し、該2つのTFTQnm及びPnm
を行毎に交互に配置して、ゲートバスラインGnによ
り、上下2ライン分の画素VDn−1m及びVDnmを
同時に選択できるようにし、各画素VDnmとも本来の
データ電圧を充電する前に、本来のデータ電圧と同一極
性の疑似電圧を予備充電するようにしている。
【0032】また図2及び図3は、本実施例の液晶表示
パネル1の動作原理を説明する図であり、既に説明した
通りである。図4は、本実施例の表示装置の構成図であ
り、液晶表示パネル1に周辺回路を付加した構成であ
る。本実施例の表示装置では、データドライバが液晶表
示パネル1の片側に接続されているのが特徴である。
【0033】同図において、本実施例の表示装置は、表
示パネルユニットA、データドライバ制御部B、及びゲ
ートドライバ制御部Cから構成されている。表示パネル
ユニットAの詳細構成を図5に示す。A1はデータバス
ラインSm(m=1〜p)に接続されたデータドライ
バ、A2はゲートバスラインGn(n=1〜q)に接続
されたゲートドライバである。
【0034】また、データドライバ制御部Bの構成を図
6(a)に、ゲートドライバ制御部Cの構成を図6
(b)にそれぞれ示す。データドライバA1を制御する
データドライバ制御部Bは、映像信号処理部B1、タイ
ミング信号発生部B2、及び階調電圧発生部B3から構
成されている。映像信号処理部B1では、片側接続に対
応した映像処理と、垂直同期信号VSに同期してフレー
ム毎に極性反転が行われ、映像データDATAとして出
力される。タイミング信号発生部B2では、同期信号
(水平同期信号HS及び垂直同期信号VS)からデータ
ドライバA1に供給する各種制御信号が生成される。階
調電圧発生部B3では、電源を基にデータドライバA1
用基準電源が作成される。
【0035】また、ゲートドライバA2を制御するゲー
トドライバ制御部Cは、タイミング信号発生部C1及び
ゲート電圧発生部C2から構成されている。タイミング
信号発生部C1では、ゲートドライバA2用の各種制御
信号が生成される。ゲート電圧発生部C2では、ゲート
ドライバA2用基準電源が作成される。
【0036】また、本実施例の表示装置の各部信号のタ
イミング波形を図7に示す。第2実施例 図8に本発明の第2実施例に係る表示装置の構成図を示
す。本実施例の表示装置では、第1実施例と同じ液晶表
示パネル1を使用し、データドライバが液晶表示パネル
1の上下に接続されているのが特徴である。
【0037】同図において、本実施例の表示装置は、表
示パネルユニットA’、データドライバ制御部B’、及
びゲートドライバ制御部Cから構成されている。表示パ
ネルユニットA’の詳細構成を図9に示す。A11は奇
数番目のデータバスラインS1,S3,…に接続された
上側データドライバ、A12は偶数番目のデータバスラ
インS2,S4,…に接続された下側データドライバ、
A2はゲートバスラインGn(n=1〜q)に接続され
たゲートドライバである。
【0038】また、データドライバ制御部B’の構成を
図10(a)に示す。データドライバA11及びA12
を制御するデータドライバ制御部B’は、映像信号処理
部B1’、タイミング信号発生部B2、及び階調電圧発
生部B3から構成されている。映像信号処理部B1’で
は、両側接続に対応した映像処理と、垂直同期信号VS
に同期してフレーム毎に極性反転が行われ、上側データ
ドライバ用映像データDATA1及び下側データドライ
バ用映像データDATA2として出力される。タイミン
グ信号発生部B2では、同期信号(水平同期信号HS及
び垂直同期信号VS)からデータドライバA1及びA2
に供給する各種制御信号が生成される。階調電圧発生部
B3では、電源を基にデータドライバA1及びA2用基
準電源が作成される。また、ゲートドライバA2を制御
するゲートドライバ制御部Cは第1実施例と同様であ
る。
【0039】また、本実施例の表示装置の各部信号のタ
イミング波形を図11に示す。第3実施例 図12に本発明の第3実施例に係る表示装置の液晶表示
パネル1’の構成図を示す。
【0040】本実施例の液晶表示パネル1’は、映像信
号に対応した電圧を印加するデータバスラインSm(m
=1〜p;pは任意の正整数)と、選択信号を印加する
ゲートバスラインGn(n=1〜q;qは任意の正整
数)と、映像信号に対応した電圧を保持する画素VDn
mとを備えて構成し、1つの画素に対して2つのスイッ
チング素子Qnm及びPnmを同一データバスラインS
m側に接続し、該2つのスイッチング素子Qnm及びP
nmを行毎に同一方向に配置して、ゲートバスラインG
nにより、上下2ライン分の画素VDn−1m及びVD
nmを同時に選択できるようにし、各画素VDnmとも
本来のデータ電圧を充電する前に、本来のデータ電圧と
同一極性の疑似電圧を予備充電するようにしている。
【0041】また図13及び図14は、本実施例の液晶
表示パネル1’の動作原理を説明する図であり、既に説
明した通りである。図15は、本実施例の表示装置の構
成図であり、液晶表示パネル1’に周辺回路を付加した
構成である。本実施例の表示装置では、データドライバ
が液晶表示パネル1’の片側に接続されているのが特徴
である。
【0042】同図において、本実施例の表示装置は、表
示パネルユニットA#、データドライバ制御部B、及び
ゲートドライバ制御部Cから構成されている。表示パネ
ルユニットA#の詳細構成を図16に示す。A1はデー
タバスラインSm(m=1〜p)に接続されたデータド
ライバ、A2はゲートバスラインGn(n=1〜q)に
接続されたゲートドライバである。
【0043】また、データドライバA1を制御するデー
タドライバ制御部B、及びゲートドライバA2を制御す
るゲートドライバ制御部Cは、第1実施例の構成と同様
である。第4実施例 図17に本発明の第4実施例に係る表示装置の構成図を
示す。本実施例の表示装置では、第3実施例と同じ液晶
表示パネル1’を使用し、データドライバが液晶表示パ
ネル1’の上下に接続されているのが特徴である。
【0044】同図において、本実施例の表示装置は、表
示パネルユニットA#’、データドライバ制御部B’、
及びゲートドライバ制御部Cから構成されている。表示
パネルユニットA#’の詳細構成を図18に示す。第2
実施例と同様の上側データドライバA11、下側データ
ドライバA12、及びゲートドライバA2、並びに液晶
表示パネル1’から構成されている。
【0045】また、データドライバ制御部B’は第2実
施例と同様の構成であり、ゲートドライバ制御部Cは第
1実施例と同様の構成である。
【0046】
【発明の効果】以上説明したように、本発明によれば、
1つの画素に対して2つのスイッチング素子を設け、1
本のゲートバスラインにより、同時に上下2ライン分の
画素を選択できるように構成したので、各画素とも本来
のデータ電圧を充電する前に、本来のデータ電圧と同一
極性の疑似電圧を予備充電することができ、高精細の解
像度を持つOA機器に対しても、映像信号の処理を低周
波数で処理しながらも1画素を十分に充電して高い表示
品質を保つことができ、また、冗長構成により2つのス
イッチング素子の何れかに欠陥が生じた場合にも、本来
書き込むデータ電圧と同一極性の疑似データ電圧を印加
することができるため、液晶の劣化を防ぐと共に、表示
品質の低下を防ぐことができ、結果として、高精細解像
度のOA機器に対応でき、液晶の劣化を防止でき、高い
信頼性で高い表示品質を保った表示装置を提供すること
ができる。
【図面の簡単な説明】
【図1】本発明の第1実施例に係る表示装置の液晶表示
パネルの構成図である。
【図2】第1、第3、及び第4の特徴(第1実施例)の
表示装置の容量性表示パネルの動作原理説明図(その
1)である。
【図3】第1、第3、及び第4の特徴(第1実施例)の
表示装置の容量性表示パネルの動作原理説明図(その
2)である。
【図4】本発明の第1実施例に係る表示装置の構成図で
ある。
【図5】第1実施例の表示パネルユニットの詳細構成図
である。
【図6】図6(a)は第1実施例のデータドライバ制御
部の構成図、図6(b)は第1実施例のゲートドライバ
制御部の構成図である。
【図7】第1実施例の表示装置の各部信号のタイミング
チャートである。
【図8】本発明の第2実施例に係る表示装置の構成図で
ある。
【図9】第2実施例の表示パネルユニットの詳細構成図
である。
【図10】第2実施例のデータドライバ制御部の構成図
である。
【図11】第2実施例の表示装置の各部信号のタイミン
グチャートである。
【図12】本発明の第3実施例に係る表示装置の液晶表
示パネルの構成図である。
【図13】第2、第3、及び第4の特徴(第3実施例)
の表示装置の容量性表示パネルの動作原理説明図(その
1)である。
【図14】第2、第3、及び第4の特徴(第3実施例)
の表示装置の容量性表示パネルの動作原理説明図(その
2)である。
【図15】本発明の第3実施例に係る表示装置の構成図
である。
【図16】第3実施例の表示パネルユニットの詳細構成
図である。
【図17】本発明の第4実施例に係る表示装置の構成図
である。
【図18】第4実施例の表示パネルユニットの詳細構成
図である。
【図19】従来の液晶表示パネル(第1従来例)の構成
図である。
【図20】従来の液晶表示パネル(第2従来例)の構成
図である。
【符号の説明】
1,1’…容量性表示パネル,液晶表示パネル Sm(m=1〜p)…データバスライン Gn(n=1〜q)…ゲートバスライン VDnm…画素(電極) No.1〜No.4…画素 Qnm,Pnm…スイッチング素子,TFT A11…第1データドライバ,上側データドライバ A12…第2データドライバ,下側データドライバ A,A’,A#,A#’…表示パネルユニット B,B’…データドライバ制御部 C…ゲートドライバ制御部 A1…データドライバ A2…ゲートドライバ B1,B1’…映像信号処理部 B2…タイミング信号発生部 B3…階調電圧発生部 HS…水平同期信号 VS…垂直同期信号 Data…映像信号 DATA…映像データ C1…タイミング信号発生部 C2…ゲート電圧発生部 DATA1…上側データドライバ用映像データ DATA2…下側データドライバ用映像データ

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 映像信号に対応した電圧を印加するデー
    タバスライン(Sm;m=1〜p;pは任意の正整数)
    と、 選択信号を印加するゲートバスライン(Gn;n=1〜
    q;qは任意の正整数)と、 前記映像信号に対応した電圧を保持する画素(VDn
    m)とを備え、 前記1つの画素に対して2つのスイッチング素子(Qn
    m及びPnm)が同一データバスライン(Sm)に接続
    され、前記ゲートバスライン(Gn)は、2ライン分の
    画素(VDn−1m及びVDnm)内の一方のスイッチ
    ング素子(Pn−1m及びQnm)と接続されている容
    量性表示パネル(1)を有することを特徴とする表示装
    置。
  2. 【請求項2】 前記容量性表示パネルは、前記容量性表
    示パネルを構成する同一画素列(VDnm;mは一定)
    において、前記1つの画素に対して設けられた2つのス
    イッチング素子(Qnm及びPnm)が、前記画素列
    (VDnm;mは一定)を挟むように配置された2本の
    データバスライン(Sm及びSm+1)と、行毎に交互
    に接続される容量性表示パネル(1)であることを特徴
    とする請求項1記載の表示装置。
  3. 【請求項3】 前記容量性表示パネル(1)は、前記容
    量性表示パネルを構成する同一画素列(VDnm;mは
    一定)において、前記1つの画素に対して設けられた2
    つのスイッチング素子(Qnm及びPnm)が、前記画
    素列(VDnm;mは一定)に隣接する1本のデータバ
    スライン(Sm)に共通して接続される容量性表示パネ
    ル(1’)であることを特徴とする請求項1記載の表示
    装置。
  4. 【請求項4】 前記容量性表示パネル(1)と、 第1の極性を持つデータ電圧を奇数番目のデータバスラ
    インに印加する第1データドライバ(A11)と、 第2の極性を持つデータ電圧を偶数番目のデータバスラ
    インに印加する第2データドライバ(A12)とを有す
    ることを特徴とする請求項1乃至請求項3に記載の表示
    装置。
  5. 【請求項5】 前記データバスライン(Sm)に印加さ
    れるデータ電圧は、フレーム周期で極性反転することを
    特徴とする請求項1乃至請求項4に記載の表示装置。
JP20669793A 1993-08-20 1993-08-20 表示装置 Withdrawn JPH0756544A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20669793A JPH0756544A (ja) 1993-08-20 1993-08-20 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20669793A JPH0756544A (ja) 1993-08-20 1993-08-20 表示装置

Publications (1)

Publication Number Publication Date
JPH0756544A true JPH0756544A (ja) 1995-03-03

Family

ID=16527623

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20669793A Withdrawn JPH0756544A (ja) 1993-08-20 1993-08-20 表示装置

Country Status (1)

Country Link
JP (1) JPH0756544A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003088201A1 (fr) * 2002-04-12 2003-10-23 Citizen Watch Co., Ltd. Dispositif d'affichage a cristaux liquides
JP2004054292A (ja) * 2002-07-19 2004-02-19 Samsung Electronics Co Ltd 液晶表示装置
KR100492458B1 (ko) * 2001-08-07 2005-05-31 샤프 가부시키가이샤 매트릭스형 화상표시장치
JP2008065174A (ja) * 2006-09-08 2008-03-21 Sharp Corp 表示装置
US7847775B2 (en) 2005-02-28 2010-12-07 Epson Imaging Devices Corporation Electro-optical device, method of driving electro-optical device, and electronic apparatus
US7932889B2 (en) 2001-03-15 2011-04-26 Samsung Electronics Co., Ltd. LCD with adaptive luminance intensifying function and driving method thereof

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7932889B2 (en) 2001-03-15 2011-04-26 Samsung Electronics Co., Ltd. LCD with adaptive luminance intensifying function and driving method thereof
KR100492458B1 (ko) * 2001-08-07 2005-05-31 샤프 가부시키가이샤 매트릭스형 화상표시장치
US7034795B2 (en) 2001-08-07 2006-04-25 Sharp Kabushiki Kaisha Matrix image display device
WO2003088201A1 (fr) * 2002-04-12 2003-10-23 Citizen Watch Co., Ltd. Dispositif d'affichage a cristaux liquides
JP2004054292A (ja) * 2002-07-19 2004-02-19 Samsung Electronics Co Ltd 液晶表示装置
US7847775B2 (en) 2005-02-28 2010-12-07 Epson Imaging Devices Corporation Electro-optical device, method of driving electro-optical device, and electronic apparatus
JP2008065174A (ja) * 2006-09-08 2008-03-21 Sharp Corp 表示装置

Similar Documents

Publication Publication Date Title
US5926161A (en) Liquid crystal panel and liquid crystal display device
JP4859464B2 (ja) 液晶表示装置
US20020084960A1 (en) Method and apparatus for driving liquid crystal display using 2-dot inversion system
JP2006171742A (ja) 表示装置及びその駆動方法
US6717563B2 (en) Method of driving liquid crystal display panel using superposed gate pulses
JP5332485B2 (ja) 電気光学装置
US7286107B2 (en) Liquid crystal display
JP2002149127A (ja) 液晶表示装置及びその駆動制御方法
JP2014032412A (ja) ホールド型画像表示システム
JP2007279539A (ja) ドライバ回路、表示装置及びその駆動方法
JP3891008B2 (ja) 表示装置及び情報機器
JP4597939B2 (ja) 液晶表示装置とその駆動方法
KR20010080830A (ko) 플리커링을 줄이기 위한 액정 표시 장치
JP5302492B2 (ja) インパルシブ駆動液晶表示装置及びその駆動方法
KR100481217B1 (ko) 액정표시소자의 구동방법 및 장치
JPH0756544A (ja) 表示装置
JP2002149117A (ja) 液晶表示装置
JP2003131630A (ja) 液晶表示装置
KR100206563B1 (ko) 박막 트랜지스터 액정 표시 장치의 구동 방법
US20040263453A1 (en) Liquid crystal display device and method of fabricating the same
US7397453B2 (en) Liquid crystal display device and driving method thereof
KR100965587B1 (ko) 액정표시장치 및 이의 구동방법
JP2006047848A (ja) ゲート線駆動回路
KR20060067291A (ko) 표시 장치
JP2004233808A (ja) 液晶装置及びその駆動方法並びに電子機器

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20001031