WO2017043164A1 - 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法 - Google Patents

炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法 Download PDF

Info

Publication number
WO2017043164A1
WO2017043164A1 PCT/JP2016/069799 JP2016069799W WO2017043164A1 WO 2017043164 A1 WO2017043164 A1 WO 2017043164A1 JP 2016069799 W JP2016069799 W JP 2016069799W WO 2017043164 A1 WO2017043164 A1 WO 2017043164A1
Authority
WO
WIPO (PCT)
Prior art keywords
silicon carbide
carrier concentration
thickness
layer
central
Prior art date
Application number
PCT/JP2016/069799
Other languages
English (en)
French (fr)
Inventor
勉 堀
洋典 伊東
Original Assignee
住友電気工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 住友電気工業株式会社 filed Critical 住友電気工業株式会社
Priority to DE112016004127.6T priority Critical patent/DE112016004127T5/de
Priority to CN201690000223.0U priority patent/CN207091557U/zh
Priority to US15/319,130 priority patent/US10121865B2/en
Publication of WO2017043164A1 publication Critical patent/WO2017043164A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/458Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for supporting substrates in the reaction chamber
    • C23C16/4582Rigid and flat substrates, e.g. plates or discs
    • C23C16/4583Rigid and flat substrates, e.g. plates or discs the substrate being supported substantially horizontally
    • C23C16/4584Rigid and flat substrates, e.g. plates or discs the substrate being supported substantially horizontally the substrate being rotated
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/52Controlling or regulating the coating process
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/16Controlling or regulating
    • C30B25/165Controlling or regulating the flow of the reactive gases
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/20Epitaxial-layer growth characterised by the substrate the substrate being of the same materials as the epitaxial layer
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/36Carbides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02378Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02433Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02441Group 14 semiconducting materials
    • H01L21/02447Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02529Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02576N-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02609Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0455Making n or p doped regions or layers, e.g. using diffusion
    • H01L21/046Making n or p doped regions or layers, e.g. using diffusion using ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/0485Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes

Definitions

  • the present disclosure relates to a silicon carbide epitaxial substrate and a method for manufacturing a silicon carbide semiconductor device.
  • This application claims priority based on Japanese Patent Application No. 2015-179566, which was filed on September 11, 2015, and uses all the contents described in the Japanese Patent Application.
  • Patent Document 1 discloses a method of forming a silicon carbide layer on a silicon carbide single crystal substrate by epitaxial growth.
  • a silicon carbide epitaxial substrate includes a silicon carbide single crystal substrate and a silicon carbide layer.
  • the silicon carbide single crystal substrate includes a first main surface.
  • the silicon carbide layer is on the first main surface.
  • the silicon carbide layer includes a second main surface opposite to the surface in contact with the silicon carbide single crystal substrate.
  • the maximum diameter of the second main surface is 100 mm or more.
  • the second main surface has an outer peripheral region within 5 mm from the outer edge of the second main surface and a central region surrounded by the outer peripheral region.
  • the silicon carbide layer has a central surface layer including a central region.
  • the average value of the carrier concentration in the central surface layer is 1 ⁇ 10 14 cm ⁇ 3 or more and 5 ⁇ 10 16 cm ⁇ 3 or less.
  • the circumferential uniformity of the carrier concentration is 2% or less, and the in-plane uniformity of the carrier concentration is 10% or less.
  • the average value of the thickness of the portion of the silicon carbide layer sandwiched between the central region and the silicon carbide single crystal substrate is 5 ⁇ m or more.
  • the circumferential uniformity of thickness is 1% or less, and the in-plane uniformity of thickness is 4% or less.
  • the circumferential uniformity of the carrier concentration is the ratio of the absolute value of the difference between the maximum value and the minimum value of the carrier concentration of the central surface layer in the circumferential direction to the average value of the carrier concentration of the central surface layer in the circumferential direction.
  • the in-plane uniformity of carrier concentration is the ratio of the absolute value of the difference between the maximum value and the minimum value of the carrier concentration of the central surface layer in the entire central region to the average value of the carrier concentration of the central surface layer in the entire central region.
  • the circumferential uniformity of the thickness is a ratio of the absolute value of the difference between the maximum value and the minimum value of the thickness in the circumferential direction with respect to the average value of the thickness in the circumferential direction.
  • the in-plane thickness uniformity is the ratio of the absolute value of the difference between the maximum value and the minimum value of the thickness of the portion in the entire central region to the average value of the thickness of the portion in the entire central region.
  • FIG. 1 is a schematic plan view showing the configuration of the silicon carbide epitaxial substrate according to the present embodiment.
  • FIG. 2 is a schematic cross-sectional view showing the configuration of the silicon carbide epitaxial substrate according to the present embodiment.
  • FIG. 3 is a schematic plan view showing the measurement position of the carrier concentration.
  • FIG. 4 is a diagram showing a method for obtaining the carrier concentration by the CV method.
  • FIG. 5 is a partial schematic cross-sectional view showing the configuration of the susceptor plate of the silicon carbide epitaxial substrate manufacturing apparatus according to this embodiment.
  • FIG. 6 is a functional block diagram showing the configuration of the silicon carbide epitaxial substrate manufacturing apparatus according to this embodiment.
  • FIG. 1 is a schematic plan view showing the configuration of the silicon carbide epitaxial substrate according to the present embodiment.
  • FIG. 2 is a schematic cross-sectional view showing the configuration of the silicon carbide epitaxial substrate according to the present embodiment.
  • FIG. 3 is a schematic plan view showing the measurement position of the carrier concentration.
  • FIG. 7 is a schematic plan view showing the configuration of the gas ejection holes of the silicon carbide epitaxial substrate manufacturing apparatus according to the present embodiment.
  • FIG. 8 is a diagram showing the relationship between the number of rotations of the susceptor plate and time.
  • FIG. 9 is a flowchart schematically showing a method for manufacturing the silicon carbide semiconductor device according to this embodiment.
  • FIG. 10 is a schematic cross-sectional view showing a first step of the method for manufacturing the silicon carbide semiconductor device according to this embodiment.
  • FIG. 11 is a schematic cross-sectional view showing a second step of the method for manufacturing the silicon carbide semiconductor device according to this embodiment.
  • FIG. 12 is a schematic cross-sectional view showing a third step of the method for manufacturing the silicon carbide semiconductor device according to this embodiment.
  • a silicon carbide epitaxial substrate 100 includes a silicon carbide single crystal substrate 10 and a silicon carbide layer 20.
  • Silicon carbide single crystal substrate 10 includes a first main surface 11.
  • Silicon carbide layer 20 is on first main surface 11.
  • Silicon carbide layer 20 includes a second main surface 30 opposite to surface 14 in contact with silicon carbide single crystal substrate 10.
  • the maximum diameter 111 of the second major surface 30 is 100 mm or more.
  • the second main surface 30 has an outer peripheral region 32 within 5 mm from the outer edge 31 of the second main surface 30 and a central region 33 surrounded by the outer peripheral region 32.
  • Silicon carbide layer 20 has a central surface layer 25 including a central region 33.
  • the average value of the carrier concentration in the central surface layer 25 is than 1 ⁇ 10 14 cm -3 5 ⁇ 10 16 cm -3 or less.
  • the circumferential uniformity of the carrier concentration is 2% or less, and the in-plane uniformity of the carrier concentration is 10% or less.
  • the average value of the thickness of portion 27 of the silicon carbide layer sandwiched between central region 33 and silicon carbide single crystal substrate 10 is 5 ⁇ m or more.
  • the circumferential uniformity of thickness is 1% or less, and the in-plane uniformity of thickness is 4% or less.
  • the circumferential uniformity of the carrier concentration is the ratio of the absolute value of the difference between the maximum value and the minimum value of the carrier concentration of the central surface layer 25 in the circumferential direction to the average value of the carrier concentration of the central surface layer 25 in the circumferential direction.
  • the in-plane uniformity of the carrier concentration is the ratio of the absolute value of the difference between the maximum value and the minimum value of the carrier concentration of the central surface layer 25 in the entire central region to the average value of the carrier concentration of the central surface layer 25 in the entire central region. It is.
  • the circumferential uniformity of the thickness is a ratio of the absolute value of the difference between the maximum value and the minimum value of the thickness of the portion 27 in the circumferential direction to the average value of the thickness of the portion 27 in the circumferential direction.
  • the in-plane thickness uniformity is the ratio of the absolute value of the difference between the maximum value and the minimum value of the thickness of the portion 27 in the entire central region to the average value of the thickness of the portion 27 in the entire central region.
  • the silicon carbide layer When forming the silicon carbide layer by epitaxial growth, the silicon carbide layer is formed on the silicon carbide single crystal substrate while rotating the silicon carbide single crystal substrate.
  • the silicon carbide layer is formed at a high temperature of about 1600 ° C., for example. Therefore, for example, a mechanism for mechanically rotating silicon carbide single crystal substrate 10 using a metal such as stainless steel cannot be employed. Therefore, in the epitaxial growth of the silicon carbide layer, a gas foil method is employed in which the susceptor plate is rotated while the susceptor plate holding the silicon carbide single crystal substrate is lifted using a gas such as hydrogen. .
  • the inventors have found that fluctuations in the rotational speed can be suppressed by monitoring the rotational speed of the silicon carbide single crystal substrate and performing feedback control of the gas flow rate based on the rotational speed.
  • the uniformity of the carrier concentration in the silicon carbide layer and the uniformity of the thickness of the silicon carbide layer can be improved in the circumferential direction of the silicon carbide single crystal substrate.
  • the in-plane uniformity of the carrier concentration in the silicon carbide layer and the in-plane uniformity of the thickness of the silicon carbide layer can be improved.
  • the maximum diameter may be 150 mm or more.
  • the average value of the carrier concentration may be 1 ⁇ 10 15 cm ⁇ 3 or more and 1 ⁇ 10 16 cm ⁇ 3 or less.
  • the circumferential uniformity of the carrier concentration may be 1% or less.
  • the in-plane uniformity of the carrier concentration may be 5% or less.
  • Silicon carbide epitaxial substrate 100 includes silicon carbide single crystal substrate 10 and silicon carbide layer 20.
  • Silicon carbide single crystal substrate 10 includes a first main surface 11.
  • Silicon carbide layer 20 is on first main surface 11.
  • Silicon carbide layer 20 includes a second main surface 30 opposite to surface 14 in contact with silicon carbide single crystal substrate 10.
  • the maximum diameter 111 of the second major surface 30 is 150 mm or more.
  • the second main surface 30 has an outer peripheral region 32 within 5 mm from the outer edge 31 of the second main surface 30 and a central region 33 surrounded by the outer peripheral region 32.
  • Silicon carbide layer 20 has a central surface layer 25 including a central region 33.
  • the average value of the carrier concentration in the central surface layer 25 is 1 ⁇ 10 15 cm ⁇ 3 or more and 1 ⁇ 10 16 cm ⁇ 3 or less.
  • the circumferential uniformity of carrier concentration is 1% or less, and the in-plane uniformity of carrier concentration is 5% or less.
  • the average value of the thickness of portion 27 of the silicon carbide layer sandwiched between central region 33 and silicon carbide single crystal substrate 10 is 5 ⁇ m or more.
  • the circumferential uniformity of thickness is 1% or less, and the in-plane uniformity of thickness is 4% or less.
  • the circumferential uniformity of the carrier concentration is the ratio of the absolute value of the difference between the maximum value and the minimum value of the carrier concentration of the central surface layer 25 in the circumferential direction to the average value of the carrier concentration of the central surface layer 25 in the circumferential direction.
  • the in-plane uniformity of the carrier concentration is the ratio of the absolute value of the difference between the maximum value and the minimum value of the carrier concentration of the central surface layer 25 in the entire central region to the average value of the carrier concentration of the central surface layer 25 in the entire central region. It is.
  • the circumferential uniformity of the thickness is a ratio of the absolute value of the difference between the maximum value and the minimum value of the thickness of the portion 27 in the circumferential direction to the average value of the thickness of the portion 27 in the circumferential direction.
  • the in-plane thickness uniformity is the ratio of the absolute value of the difference between the maximum value and the minimum value of the thickness of the portion 27 in the entire central region to the average value of the thickness of the portion 27 in the entire central region.
  • a method for manufacturing a silicon carbide semiconductor device includes the following steps. Silicon carbide epitaxial substrate 100 according to any one of (1) to (6) above is prepared. Silicon carbide epitaxial substrate 100 is processed.
  • silicon carbide epitaxial substrate 100 includes a silicon carbide single crystal substrate 10 and a silicon carbide layer 20.
  • Silicon carbide single crystal substrate 10 includes a first main surface 11 and a third main surface 13 opposite to the first main surface 11.
  • Silicon carbide layer 20 includes a fourth main surface 14 in contact with silicon carbide single crystal substrate 10 and a second main surface 30 opposite to fourth main surface 14.
  • silicon carbide epitaxial substrate 100 may have a first flat 5 extending in first direction 101.
  • Silicon carbide epitaxial substrate 100 may have a second flat (not shown) extending in second direction 102.
  • the first direction 101 is, for example, the ⁇ 11-20> direction.
  • the second direction 102 is, for example, the ⁇ 1-100> direction.
  • Silicon carbide single crystal substrate 10 (hereinafter sometimes abbreviated as “single crystal substrate”) is composed of a silicon carbide single crystal.
  • the polytype of the silicon carbide single crystal is, for example, 4H—SiC. 4H—SiC is superior to other polytypes in terms of electron mobility, dielectric breakdown field strength, and the like.
  • Silicon carbide single crystal substrate 10 contains an n-type impurity such as nitrogen, for example.
  • Silicon carbide single crystal substrate 10 has an n-type conductivity, for example.
  • the first major surface 11 is, for example, a surface that is inclined by 8 ° or less from the ⁇ 0001 ⁇ plane or ⁇ 0001 ⁇ plane. When the first main surface 11 is inclined from the ⁇ 0001 ⁇ plane, the inclination direction of the normal line of the first main surface 11 is, for example, the ⁇ 11-20> direction.
  • Silicon carbide layer 20 is an epitaxial layer formed on silicon carbide single crystal substrate 10. Silicon carbide layer 20 is on first main surface 11. Silicon carbide layer 20 is in contact with first main surface 11. Silicon carbide layer 20 includes an n-type impurity such as nitrogen (N). Silicon carbide layer 20 has an n conductivity type, for example. The concentration of n-type impurities contained in silicon carbide layer 20 may be lower than the concentration of n-type impurities contained in silicon carbide single crystal substrate 10. As shown in FIG. 1, the maximum diameter 111 (diameter) of the second major surface 30 is 100 mm or more. The diameter of the maximum diameter 111 may be 150 mm or more, 200 mm or more, or 250 mm or more. The upper limit of the maximum diameter 111 is not particularly limited. The upper limit of the maximum diameter 111 may be 300 mm, for example.
  • the second main surface 30 may be, for example, a ⁇ 0001 ⁇ plane or a plane inclined by 8 ° or less from the ⁇ 0001 ⁇ plane.
  • the second main surface 30 may be a (0001) plane or a plane inclined by 8 ° or less from the (0001) plane.
  • the inclination direction (off direction) of the normal line of second main surface 30 may be, for example, the ⁇ 11-20> direction.
  • the inclination angle (off angle) from the ⁇ 0001 ⁇ plane may be 1 ° or more, or 2 ° or more.
  • the off angle may be 7 ° or less, or 6 ° or less.
  • the second main surface 30 has an outer peripheral region 32 and a central region 33 surrounded by the outer peripheral region 32.
  • the outer peripheral region 32 is a region within 5 mm from the outer edge 31 of the second main surface 30. In other words, in the radial direction of the second main surface 30, the distance 112 between the outer edge 31 and the boundary between the outer peripheral region 32 and the central region 33 is 5 mm.
  • silicon carbide layer 20 has a buffer layer 21 and a drift layer 24.
  • the concentration of the n-type impurity included in the drift layer 24 may be lower than the concentration of the n-type impurity included in the buffer layer 21.
  • the drift layer 24 includes a surface layer region 23 and a deep layer region 22.
  • the surface layer region 23 constitutes the second main surface 30.
  • the surface layer region 23 has a central surface layer 25 and an outer peripheral surface layer region 19.
  • the central surface layer 25 constitutes a central region 33.
  • the outer peripheral surface region 19 constitutes an outer peripheral region 32.
  • the central surface layer 25 is surrounded by the outer peripheral surface layer region 19 when viewed from the direction perpendicular to the second main surface 30.
  • the central surface layer 25 is a region within about 5 ⁇ m from the central region 33 toward the first main surface.
  • the deep layer region 22 has a central deep layer region 18 and an outer peripheral deep layer region 17.
  • the central deep layer region 18 is surrounded by the outer peripheral deep layer region 17 when viewed from the direction perpendicular to the second major surface 30.
  • the buffer layer 21 has a central buffer region 16 and an outer peripheral buffer region 15.
  • the central buffer region 16 is surrounded by the outer peripheral buffer region 15 when viewed from the direction perpendicular to the second main surface 30.
  • the central deep layer region 18 is sandwiched between the central buffer region 16 and the central surface layer 25.
  • the outer peripheral deep layer region 17 is sandwiched between the outer peripheral buffer region 15 and the outer peripheral surface layer region 19.
  • Silicon carbide layer 20 includes a central silicon carbide region 27 and an outer peripheral silicon carbide region 26.
  • Central silicon carbide region 27 is formed of central surface layer 25, central deep layer region 18, and central buffer region 16.
  • the outer peripheral silicon carbide region 26 includes an outer peripheral surface layer region 19, an outer peripheral deep layer region 17, and an outer peripheral buffer region 15.
  • Silicon carbide layer 20 contains, for example, nitrogen as a dopant.
  • the average value of the carrier concentration in center surface layer 25 is not less than 1 ⁇ 10 14 cm ⁇ 3 and not more than 5 ⁇ 10 16 cm ⁇ 3 .
  • the carrier concentration circumferential uniformity is 2% or less
  • the carrier concentration in-plane uniformity is 10% or less.
  • the circumferential direction uniformity and the in-plane uniformity indicate that the carrier concentration is more uniformly distributed as the value is smaller.
  • the carrier concentration in this application means an effective carrier concentration.
  • the effective carrier concentration is calculated as an absolute value (
  • the average value of the carrier concentration may be 2 ⁇ 10 16 cm ⁇ 3 or less, or 9 ⁇ 10 15 cm ⁇ 3 or less.
  • the average value of the carrier concentration may be, for example, 1 ⁇ 10 15 cm ⁇ 3 or more, or 5 ⁇ 10 15 cm ⁇ 3 or more.
  • the circumferential uniformity of the carrier concentration may be 1.5% or less, 1% or less, or 0.5% or less.
  • the in-plane uniformity of the carrier concentration may be 8% or less, 5% or less, or 3% or less.
  • the carrier concentration is measured by, for example, a mercury probe type CV measuring device. Specifically, one probe is arranged at a measurement position of the central region 33 described later, and the other probe is arranged on the third main surface 13. The area of one probe is, for example, 0.01 cm 2 . A voltage is applied between one probe and the other probe, and the capacitance between one probe and the other probe is measured.
  • the measurement position of the carrier concentration can be a position shown by hatching. Specifically, the carrier concentration measurement position passes on the straight line 4 passing through the center 35 and parallel to the first direction 101, on the straight line 3 passing through the center 35 and parallel to the second direction 102, and through the center 35.
  • the angle formed by the straight line 4 and the straight line 3 is on a straight line 6 that bisects the angle.
  • a line segment connecting the intersection of the boundary line between the outer peripheral region 32 and the central region 33 and the straight line 3 and the center 35 is divided into approximately five equal parts.
  • the positions of the intersections of the five concentric circles 34 that pass through the respective positions where the line segment is equally divided and that have the center 35 as the center, and the straight line 3, the straight line 4, and the straight line 6 may be set as the measurement position.
  • the carrier concentration is measured at a total of 31 measurement positions in the central region.
  • the outer edge 31 includes an arc portion 7 and a linear first flat 5.
  • the center of a circumscribed circle of a triangle formed by any three points on the arc portion 7 may be the center 35 of the second main surface 30.
  • the circumferential uniformity of the carrier concentration is the ratio of the absolute value of the difference between the maximum value and the minimum value of the carrier concentration of the central surface layer 25 in the circumferential direction to the average value of the carrier concentration of the central surface layer 25 in the circumferential direction. . Specifically, the average value, the maximum value, and the minimum value of the carrier concentration at eight measurement positions on a single concentric circle 34 are obtained, and the circumferential uniformity of the carrier concentration is calculated. According to the silicon carbide epitaxial substrate according to the present disclosure, the circumferential uniformity of the carrier concentration is 2% or less in each of the five concentric circles 34.
  • the average value of the carrier concentration at the eight measurement positions is 1.00 ⁇ 10 16 cm ⁇ 3
  • the maximum value is 1.01 ⁇ 10 16 cm ⁇ 3
  • the minimum value is 0.99 ⁇ 10
  • the in-plane uniformity of the carrier concentration is the ratio of the absolute value of the difference between the maximum value and the minimum value of the carrier concentration of the central surface layer 25 in the entire central region to the average value of the carrier concentration of the central surface layer 25 in the entire central region. It is. Specifically, the average value, the maximum value, and the minimum value of the carrier concentration at the 31 measurement positions are obtained, and the in-plane uniformity of the carrier concentration is calculated. According to the silicon carbide epitaxial substrate according to the present disclosure, the in-plane uniformity of the carrier concentration is 10% or less.
  • the average value of the carrier concentration at the 31 measurement positions is 1.00 ⁇ 10 16 cm ⁇ 3
  • the maximum value is 1.05 ⁇ 10 16 cm ⁇ 3
  • the minimum value is 0.95 ⁇ 10 6.
  • the measurement data 41 is plotted with the vertical axis being 1 / C (reciprocal of capacitance) and the horizontal axis being V (voltage). As shown in FIG. 4, as the voltage increases, the reciprocal of the capacitance decreases. From the slope of the measurement data 41, the carrier concentration is obtained. The larger the absolute value of the slope of the measurement data 41, the higher the carrier concentration. In FIG. 4, the carrier concentration of the substrate showing the measurement data 41 represented by a straight line is higher than the carrier concentration of the substrate showing the measurement data 42 represented by a broken line.
  • the measurement depth of the carrier concentration depends on the applied voltage. In the present embodiment, for example, the voltage is swept from 0V to 5V (voltage V1 in FIG. 4). Thereby, the carrier concentration in the central surface layer 25 which is within about 5 ⁇ m from the central region 33 toward the first main surface 11 is measured. When the voltage becomes higher than the voltage V1, the carrier concentration in the region up to a deeper position is measured.
  • the average value of thickness 113 of the portion of the silicon carbide layer sandwiched between central region 33 and silicon carbide single crystal substrate 10 (that is, central silicon carbide region 27) is 5 ⁇ m or more.
  • the average value of the thickness 113 may be 10 ⁇ m or more, or 15 ⁇ m or more.
  • the circumferential uniformity of thickness is 1% or less, and the in-plane uniformity of thickness is 4% or less.
  • the circumferential uniformity of the thickness is a ratio of the absolute value of the difference between the maximum value and the minimum value of the central silicon carbide region 27 in the circumferential direction with respect to the average value of the thickness of the central silicon carbide region 27 in the circumferential direction.
  • the in-plane thickness uniformity is the ratio of the absolute value of the difference between the maximum value and the minimum value of the central silicon carbide region 27 in the entire central region to the average value of the thickness of the central silicon carbide region 27 in the entire central region. is there.
  • the thickness measurement position may be the same as the carrier concentration measurement position described above. Specifically, as shown in FIG. 3, the average value, the maximum value, and the minimum value of the thickness of the central silicon carbide region 27 at eight measurement positions on one concentric circle 34 are obtained, The circumferential uniformity of the thickness of central silicon carbide region 27 is calculated. According to the silicon carbide epitaxial substrate according to the present disclosure, in each of the five concentric circles 34, the circumferential uniformity of the thickness is 1% or less. For example, when the average value of the thickness of the central silicon carbide region 27 at the eight measurement positions is 10.00 ⁇ m, the maximum value is 10.05 ⁇ m, and the minimum value is 9.95 ⁇ m, the thickness is uniform in the circumferential direction.
  • the average value, the maximum value, and the minimum value of the thickness of the central silicon carbide region 27 at the 31 measurement positions are obtained, and the in-plane uniformity of the thickness of the central silicon carbide region 27 is calculated.
  • the average value of the thickness of the central silicon carbide region 27 at the 31 measurement positions is 10.0 ⁇ m
  • the maximum value is 10.2 ⁇ m
  • the minimum value is 9.8 ⁇ m
  • the manufacturing apparatus 200 is, for example, a hot wall type CVD (Chemical Vapor Deposition) apparatus.
  • the manufacturing apparatus 200 mainly includes a heating element 203, a quartz tube 204, a heat insulating material 205, an induction heating coil 206, and a preheating mechanism 211.
  • a cavity surrounded by the heating element 203 is a reaction chamber 201.
  • Reaction chamber 201 is provided with a susceptor plate 210 that holds silicon carbide single crystal substrate 10.
  • the susceptor plate 210 can rotate. Silicon carbide single crystal substrate 10 is placed on susceptor plate 210 with first main surface 11 facing up.
  • the heating element 203 is made of, for example, graphite.
  • the induction heating coil 206 is wound along the outer periphery of the quartz tube 204. By supplying a predetermined alternating current to the induction heating coil 206, the heating element 203 is induction heated. Thereby, the reaction chamber 201 is heated.
  • the manufacturing apparatus 200 further includes a gas introduction port 207 and a gas exhaust port 208.
  • the gas exhaust port 208 is connected to an exhaust pump (not shown).
  • the arrows in FIG. 5 indicate the gas flow.
  • Carrier gas, source gas and doping gas are introduced into the reaction chamber 201 through the gas inlet 207 and exhausted through the gas outlet 208.
  • the pressure in the reaction chamber 201 is adjusted by the balance between the gas supply amount and the gas exhaust amount.
  • the manufacturing apparatus 200 may further include a rotation speed meter 51, a control unit 52, an MFC (Mass Flow Controller) 53, and a gas supply source 54.
  • Revolution meter 51 may be a laser revolution meter configured to be able to monitor the rotation speed of silicon carbide single crystal substrate 10 (in other words, the rotation speed of susceptor plate 210) using, for example, laser light.
  • Rotational speed meter 51 may monitor the rotational speed of silicon carbide single crystal substrate 10 based on first flat 5 of silicon carbide single crystal substrate 10. The rotation speed meter 51 is disposed at a position facing the first main surface 11.
  • the heating element 203 is provided with a recess 68.
  • the recess 68 includes a bottom surface 62 and a side surface 67.
  • a gas ejection hole 63 is provided on the bottom surface 62.
  • the gas ejection hole 63 communicates with a flow path 64 provided in the heating element 203.
  • the gas supply source 54 is configured to be able to supply a gas such as hydrogen to the flow path 64.
  • An MFC 53 is provided between the gas supply source 54 and the flow path 64.
  • the MFC 53 is configured to be able to control the flow rate of the gas supplied from the gas supply source 54 to the flow path 64.
  • the gas supply source is a gas cylinder capable of supplying an inert gas such as hydrogen or argon.
  • the bottom surface 62 is provided with a plurality of gas ejection holes 63.
  • the gas ejection holes 63 may be provided at positions of 0 °, 90 °, 180 °, and 270 °, for example.
  • Each of the plurality of gas ejection holes 63 is configured to eject gas along the circumferential direction of the bottom surface 61 of the susceptor plate 210.
  • the direction of the gas ejected from the gas ejection holes 63 may be inclined with respect to the bottom surface 61. 6 and 7, the direction of the arrow indicates the direction of gas flow.
  • susceptor plate 210 By injecting gas onto bottom surface 61, susceptor plate 210 floats and rotates in circumferential direction 103 of silicon carbide single crystal substrate 10. The susceptor plate 210 rotates in the circumferential direction 103 in a state where the bottom surface 61 of the susceptor plate 210 is separated from the bottom surface 62 of the recess 68 and the side surface 65 of the susceptor plate 210 is separated from the side surface 67 of the recess 68.
  • the control unit 52 is configured to be able to acquire information on the rotational speed of the silicon carbide single crystal substrate 10 measured by the rotational speed meter 51.
  • Control unit 52 is configured to be able to transmit a signal to MFC 53 based on information on the rotational speed of silicon carbide single crystal substrate 10. For example, when the rotation speed of the susceptor plate 210 is lower than the desired rotation speed, the control unit 52 sends a signal for increasing the flow rate of the gas supplied to the flow path 64 to the MFC 53. As a result, the flow rate of the gas supplied from the gas supply source 54 to the flow path 64 increases. As a result, the rotational speed of silicon carbide single crystal substrate 10 increases.
  • the control unit 52 sends a signal for decreasing the flow rate of the gas supplied to the flow path 64 to the MFC 53.
  • the flow rate of the gas supplied from the gas supply source 54 to the flow path 64 is reduced.
  • the rotational speed of silicon carbide single crystal substrate 10 is reduced.
  • the flow rate of the gas introduced into the flow path 64 is adjusted based on the rotational speed of the silicon carbide single crystal substrate 10 detected by the rotational speed meter 51.
  • the rotational speed meter 51, the control unit 52, and the MFC 53 constitute a feedback circuit.
  • the change of the rotation speed of the silicon carbide single crystal substrate 10 can be suppressed.
  • the uniformity of the carrier concentration can be improved in the circumferential direction of the second main surface 30.
  • the susceptor plate 210 and the single crystal substrate 10 are disposed substantially at the center in the axial direction of the reaction chamber 201. As shown in FIG. 5, in the present disclosure, the susceptor plate 210 and the single crystal substrate 10 may be disposed downstream of the center of the reaction chamber 201, that is, on the gas exhaust port 208 side. This is because the decomposition reaction of the source gas sufficiently proceeds until the source gas reaches the single crystal substrate 10. This is expected to make the C / Si ratio distribution uniform in the plane of the single crystal substrate 10.
  • a preheating mechanism 211 is provided on the upstream side of the reaction chamber 201.
  • the ammonia gas can be heated in advance.
  • the preheating mechanism 211 includes a room heated to, for example, 1300 ° C. or higher.
  • the ammonia gas is sufficiently thermally decomposed when passing through the inside of the preheating mechanism 211 and then supplied to the reaction chamber 201. With such a configuration, ammonia gas can be thermally decomposed without causing a large disturbance in the gas flow.
  • the temperature of the inner wall surface of the preheating mechanism 211 is more preferably 1350 ° C. or higher. This is to promote thermal decomposition of ammonia gas. In consideration of thermal efficiency, the temperature of the inner wall surface of the preheating mechanism 211 is preferably 1600 ° C. or lower.
  • the preheating mechanism 211 may be integrated with the reaction chamber 201 or may be a separate body. Further, the gas passing through the inside of the preheating mechanism 211 may be only ammonia gas or may contain other gases. For example, the entire source gas may be passed through the preheating mechanism 211.
  • silicon carbide single crystal substrate 10 is prepared by slicing the silicon carbide single crystal with, for example, a wire saw. Silicon carbide single crystal substrate 10 has a first main surface 11 and a third main surface 13 opposite to first main surface 11. The first main surface 11 is a surface inclined by, for example, 8 ° or less from the ⁇ 0001 ⁇ plane. As shown in FIGS. 5 and 6, silicon carbide single crystal substrate 10 is arranged in recess 66 of susceptor plate 210 such that first main surface 11 is exposed from susceptor plate 210. Next, silicon carbide layer 20 is formed by epitaxial growth on silicon carbide single crystal substrate 10 using manufacturing apparatus 200 described above.
  • the temperature rise of the silicon carbide single crystal substrate 10 is started.
  • hydrogen (H 2 ) gas that is a carrier gas is introduced into the reaction chamber 201.
  • the source gas includes a Si source gas and a C source gas.
  • silane (SiH 4 ) gas can be used as the Si source gas.
  • propane (C 3 H 8 ) gas can be used as the C source gas.
  • the flow rate of silane gas and the flow rate of propane gas are, for example, 46 sccm and 14 sccm.
  • the volume ratio of silane gas to hydrogen is, for example, 0.04%.
  • the C / Si ratio of the source gas is, for example, 0.9.
  • ammonia (NH 3 ) gas is used as the doping gas.
  • Ammonia gas is more easily pyrolyzed than nitrogen gas having a triple bond.
  • the concentration of ammonia gas relative to hydrogen gas is, for example, 1 ppm.
  • the silicon carbide layer 20 is epitaxially grown on the silicon carbide single crystal substrate 10 by introducing the carrier gas, the source gas and the doping gas into the reaction chamber 201 in a state where the silicon carbide single crystal substrate 10 is heated to about 1600 ° C. It is formed by. While the silicon carbide layer 20 is epitaxially grown, the susceptor plate 210 rotates around the rotation shaft 212 (see FIG. 5). The average rotational speed of the susceptor plate 210 is, for example, 20 rpm.
  • Control unit 52 obtains information on the rotational speed of silicon carbide single crystal substrate 10 measured by rotational speed meter 51.
  • Control unit 52 transmits a signal to MFC 53 based on information on the rotational speed of silicon carbide single crystal substrate 10. That is, the flow rate of the gas introduced into the flow path 64 is adjusted based on the rotational speed of the silicon carbide single crystal substrate 10 detected by the rotational speed meter 51.
  • the target rotation speed of the susceptor plate 210 is 20 rpm.
  • the control unit 52 sends a signal for increasing the flow rate of the gas supplied to the flow path 64 to the MFC 53.
  • the flow rate of the gas supplied from the gas supply source 54 to the flow path 64 increases.
  • the rotation speed increases and approaches 20 rpm.
  • the control unit 52 sends a signal for decreasing the flow rate of the gas supplied to the flow path 64 to the MFC 53. Thereby, the flow rate of the gas supplied from the gas supply source 54 to the flow path 64 is reduced. As a result, the rotational speed decreases and approaches 20 rpm.
  • the rotation speed of the susceptor plate 210 slightly changes from the growth start time to the growth end time of the silicon carbide layer 20.
  • the rotational speed may alternately repeat increasing and decreasing.
  • the amplitude of the rotational speed may be reduced as time passes.
  • the rotation speed may converge to a constant value as time passes.
  • the rotation speed of susceptor plate 210 is controlled to an average rotation speed ⁇ 10%.
  • the rotational speed be controlled to 18 rpm or more and 22 rpm or less during the step of forming silicon carbide layer 20.
  • the maximum rotation speed R2 is 22 rpm or less and the minimum rotation speed R1 is 18 rpm or more. More preferably, the rotation speed of the susceptor plate 210 is controlled to an average rotation speed ⁇ 8%, and more preferably an average rotation speed ⁇ 5%.
  • silicon carbide layer 20 is formed on silicon carbide single crystal substrate 10 by epitaxial growth. Thereby, the uniformity of the carrier concentration in silicon carbide layer 20 and the uniformity of the thickness of silicon carbide layer 20 in the circumferential direction of silicon carbide single crystal substrate 10 can be improved. As a result, the in-plane uniformity of the carrier concentration in silicon carbide layer 20 and the in-plane uniformity of the thickness of silicon carbide layer 20 can be improved.
  • the method for manufacturing a silicon carbide semiconductor device mainly includes an epitaxial substrate preparation step (S10: FIG. 9) and a substrate processing step (S20: FIG. 9).
  • an epitaxial substrate preparation step (S10: FIG. 9) is performed. Specifically, silicon carbide epitaxial substrate 100 is prepared by the above-described method for manufacturing a silicon carbide epitaxial substrate (see FIG. 1).
  • a substrate processing step (S20: FIG. 9) is performed.
  • a silicon carbide semiconductor device is manufactured by processing a silicon carbide epitaxial substrate.
  • “Processing” includes, for example, various processes such as ion implantation, heat treatment, etching, oxide film formation, electrode formation, and dicing. That is, the substrate processing step may include at least one of ion implantation, heat treatment, etching, oxide film formation, electrode formation, and dicing.
  • the substrate processing step includes an ion implantation step (S21: FIG. 9), an oxide film formation step (S22: FIG. 9), an electrode formation step (S23: FIG. 9), and a dicing step (S24: FIG. 9). including.
  • an ion implantation step (S21: FIG. 9) is performed.
  • a p-type impurity such as aluminum (Al) is implanted into second main surface 30 on which a mask (not shown) having an opening is formed.
  • body region 132 having p-type conductivity is formed.
  • an n-type impurity such as phosphorus (P) is implanted into a predetermined position in body region 132.
  • a source region 133 having n-type conductivity is formed.
  • a p-type impurity such as aluminum is implanted into a predetermined position in the source region 133.
  • a contact region 134 having a p-type conductivity is formed (see FIG. 10).
  • Source region 133 is separated from drift region 131 by body region 132.
  • Ion implantation may be performed by heating silicon carbide epitaxial substrate 100 to about 300 ° C. or more and 600 ° C. or less. After the ion implantation, activation annealing is performed on silicon carbide epitaxial substrate 100. By the activation annealing, the impurities injected into the silicon carbide layer 20 are activated, and carriers are generated in each region.
  • the atmosphere of activation annealing may be, for example, an argon (Ar) atmosphere.
  • the activation annealing temperature may be about 1800 ° C., for example.
  • the activation annealing time may be about 30 minutes, for example.
  • oxide film forming step (S22: FIG. 9) is performed.
  • silicon carbide epitaxial substrate 100 is heated in an atmosphere containing oxygen, whereby oxide film 136 is formed on second main surface 30 (see FIG. 11).
  • Oxide film 136 is made of, for example, silicon dioxide (SiO 2 ).
  • the oxide film 136 functions as a gate insulating film.
  • the temperature of the thermal oxidation treatment may be about 1300 ° C., for example.
  • the thermal oxidation treatment time may be about 30 minutes, for example.
  • heat treatment may be performed in a nitrogen atmosphere.
  • the heat treatment may be performed at about 1100 ° C. for about 1 hour in an atmosphere such as nitric oxide (NO) or nitrous oxide (N 2 O).
  • heat treatment may be performed in an argon atmosphere.
  • the heat treatment may be performed in an argon atmosphere at about 1100 to 1500 ° C. for about 1 hour.
  • the first electrode 141 is formed on the oxide film 136.
  • the first electrode 141 functions as a gate electrode.
  • the first electrode 141 is formed by, for example, a CVD method.
  • the first electrode 141 is made of, for example, polysilicon containing impurities and having conductivity.
  • the first electrode 141 is formed at a position facing the source region 133 and the body region 132.
  • Interlayer insulating film 137 covering the first electrode 141 is formed.
  • Interlayer insulating film 137 is formed by, for example, a CVD method.
  • Interlayer insulating film 137 is made of, for example, silicon dioxide.
  • the interlayer insulating film 137 is formed so as to be in contact with the first electrode 141 and the oxide film 136.
  • the oxide film 136 and the interlayer insulating film 137 at predetermined positions are removed by etching. As a result, the source region 133 and the contact region 134 are exposed from the oxide film 136.
  • the second electrode 142 is formed on the exposed portion by sputtering.
  • the second electrode 142 functions as a source electrode.
  • Second electrode 142 is made of, for example, titanium, aluminum, silicon, or the like.
  • second electrode 142 and silicon carbide epitaxial substrate 100 are heated at a temperature of about 900 to 1100 ° C., for example. Thereby, second electrode 142 and silicon carbide epitaxial substrate 100 come into ohmic contact.
  • the wiring layer 138 is formed so as to be in contact with the second electrode 142.
  • the wiring layer 138 is made of a material containing aluminum, for example.
  • the third electrode 143 is formed on the third main surface 13.
  • the third electrode 143 functions as a drain electrode.
  • Third electrode 143 is made of, for example, an alloy containing nickel and silicon (eg, NiSi).
  • a dicing step (S24: FIG. 9) is performed.
  • silicon carbide epitaxial substrate 100 is diced along a dicing line, whereby silicon carbide epitaxial substrate 100 is divided into a plurality of semiconductor chips.
  • silicon carbide semiconductor device 300 is manufactured (see FIG. 12).
  • the method for manufacturing the silicon carbide semiconductor device according to the present disclosure has been described by exemplifying the MOSFET, but the manufacturing method according to the present disclosure is not limited to this.
  • the manufacturing method according to the present disclosure is applicable to various silicon carbide semiconductor devices such as IGBT (Insulated Gate Bipolar Transistor), SBD (Schottky Barrier Diode), thyristor, GTO (Gate Turn Off thyristor), and PiN diode.
  • IGBT Insulated Gate Bipolar Transistor
  • SBD Schottky Barrier Diode
  • thyristor thyristor
  • GTO Gate Turn Off thyristor
  • PiN diode PiN diode

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

炭化珪素エピタキシャル基板は、炭化珪素単結晶基板と、炭化珪素層とを有する。炭化珪素層は、炭化珪素単結晶基板と接する面と反対側の第2主面を含む。第2主面は、外縁から5mm以内の外周領域と、外周領域に取り囲まれた中央領域とを有する。炭化珪素層は、中央表面層を有する。中央表面層におけるキャリア濃度の平均値は、1×1014cm-3以上5×1016cm-3以下である。キャリア濃度の周方向均一性は、2%以下であり、かつキャリア濃度の面内均一性は、10%以下である。中央領域と炭化珪素単結晶基板とに挟まれた炭化珪素層の部分の厚みの平均値は、5μm以上である。厚みの周方向均一性は、1%以下であり、かつ厚みの面内均一性は、4%以下である。

Description

炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法
 本開示は、炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法に関する。本出願は、2015年9月11日に出願した日本特許出願である特願2015-179566に基づく優先権を主張し、当該日本特許出願に記載された全ての記載内容を援用するものである。
 特開2014-170891号公報(特許文献1)には、炭化珪素単結晶基板上に炭化珪素層をエピタキシャル成長により形成する方法が開示されている。
特開2014-170891号公報
 本開示に係る炭化珪素エピタキシャル基板は、炭化珪素単結晶基板と、炭化珪素層とを備える。炭化珪素単結晶基板は、第1主面を含む。炭化珪素層は、第1主面上にある。炭化珪素層は、炭化珪素単結晶基板と接する面と反対側の第2主面を含む。第2主面の最大径は、100mm以上である。第2主面は、第2主面の外縁から5mm以内の外周領域と、外周領域に取り囲まれた中央領域とを有する。炭化珪素層は、中央領域を含む中央表面層を有する。中央表面層におけるキャリア濃度の平均値は、1×1014cm-3以上5×1016cm-3以下である。キャリア濃度の周方向均一性は、2%以下であり、かつキャリア濃度の面内均一性は、10%以下である。中央領域と炭化珪素単結晶基板とに挟まれた炭化珪素層の部分の厚みの平均値は、5μm以上である。厚みの周方向均一性は、1%以下であり、かつ厚みの面内均一性は、4%以下である。キャリア濃度の周方向均一性は、周方向における中央表面層のキャリア濃度の平均値に対する、周方向における中央表面層のキャリア濃度の最大値と最小値との差の絶対値の比率である。キャリア濃度の面内均一性は、中央領域全体における中央表面層のキャリア濃度の平均値に対する、中央領域全体における中央表面層のキャリア濃度の最大値と最小値との差の絶対値の比率である。厚みの周方向均一性は、周方向における部分の厚みの平均値に対する、周方向における部分の厚みの最大値と最小値との差の絶対値の比率である。厚みの面内均一性は、中央領域全体における部分の厚みの平均値に対する、中央領域全体における部分の厚みの最大値と最小値との差の絶対値の比率である。
[規則91に基づく訂正 14.11.2016] 
図1は、本実施形態に係る炭化珪素エピタキシャル基板の構成を示す平面模式図である。 図2は、本実施形態に係る炭化珪素エピタキシャル基板の構成を示す断面模式図である。 図3は、キャリア濃度の測定位置を示す平面模式図である。 図4は、C-V法によりキャリア濃度を求める方法を示す図である。 図5は、本実施形態に係る炭化珪素エピタキシャル基板の製造装置のサセプタプレートの構成を示す一部断面模式図である。 図6は、本実施形態に係る炭化珪素エピタキシャル基板の製造装置の構成を示す機能ブロック図である。 図7は、本実施形態に係る炭化珪素エピタキシャル基板の製造装置のガス噴出孔の構成を示す平面模式図である。 図8は、サセプタプレートの回転数と時間との関係を示す図である。 図9は、本実施形態に係る炭化珪素半導体装置の製造方法の概略を示すフローチャートである。 図10は、本実施形態に係る炭化珪素半導体装置の製造方法の第1工程を示す断面模式図である。 図11は、本実施形態に係る炭化珪素半導体装置の製造方法の第2工程を示す断面模式図である。 図12は、本実施形態に係る炭化珪素半導体装置の製造方法の第3工程を示す断面模式図である。
 [本開示の実施形態の説明]
 まず本開示の実施形態について説明する。以下の説明では、同一または対応する要素には同一の符号を付し、それらについて同じ説明は繰り返さない。本明細書の結晶学的記載においては、個別方位を[]、集合方位を<>、個別面を()、集合面を{}でそれぞれ示す。結晶学上の指数が負であることは、通常、数字の上に”-”(バー)を付すことによって表現されるが、本明細書では数字の前に負の符号を付すことによって結晶学上の負の指数を表現する。
 (1)本開示に係る炭化珪素エピタキシャル基板100は、炭化珪素単結晶基板10と、炭化珪素層20とを備える。炭化珪素単結晶基板10は、第1主面11を含む。炭化珪素層20は、第1主面11上にある。炭化珪素層20は、炭化珪素単結晶基板10と接する面14と反対側の第2主面30を含む。第2主面30の最大径111は、100mm以上である。第2主面30は、第2主面30の外縁31から5mm以内の外周領域32と、外周領域32に取り囲まれた中央領域33とを有する。炭化珪素層20は、中央領域33を含む中央表面層25を有する。中央表面層25におけるキャリア濃度の平均値は、1×1014cm-3以上5×1016cm-3以下である。キャリア濃度の周方向均一性は、2%以下であり、かつキャリア濃度の面内均一性は、10%以下である。中央領域33と炭化珪素単結晶基板10とに挟まれた炭化珪素層の部分27の厚みの平均値は、5μm以上である。厚みの周方向均一性は、1%以下であり、かつ厚みの面内均一性は、4%以下である。キャリア濃度の周方向均一性は、周方向における中央表面層25のキャリア濃度の平均値に対する、周方向における中央表面層25のキャリア濃度の最大値と最小値との差の絶対値の比率である。キャリア濃度の面内均一性は、中央領域全体における中央表面層25のキャリア濃度の平均値に対する、中央領域全体における中央表面層25のキャリア濃度の最大値と最小値との差の絶対値の比率である。厚みの周方向均一性は、周方向における部分27の厚みの平均値に対する、周方向における部分27の厚みの最大値と最小値との差の絶対値の比率である。厚みの面内均一性は、中央領域全体における部分27の厚みの平均値に対する、中央領域全体における部分27の厚みの最大値と最小値との差の絶対値の比率である。
 炭化珪素層をエピタキシャル成長により形成する際、炭化珪素単結晶基板を回転させながら炭化珪素層が炭化珪素単結晶基板上に形成される。炭化珪素層は、たとえば1600℃程度の高温で形成される。そのため、たとえばステンレスなどの金属を用いて、炭化珪素単結晶基板10を機械的に回転させる機構を採用することはできない。そこで、炭化珪素層のエピタキシャル成長においては、水素等のガスを用いて、炭化珪素単結晶基板を保持するサセプタプレートを浮上させながら、サセプタプレートを回転させるガスフォイル(gas foil)方式が採用されている。
 しかしながら、ガスフォイル方式の場合、たとえばサセプタプレートに対してガスを噴出するためのガス噴出孔付近に炭化珪素などの堆積物が付着する場合がある。これにより、ガスの流れる方向、速度などが変化するため、サセプタプレートの回転数が変化する。またサセプタプレートの形状がひずんでいる場合は回転数が安定しない。さらに時間の経過につれて炭化珪素単結晶基板およびサセプタプレート上に炭化珪素層が堆積されることで総重量が変化することで、回転数が変化する場合もある。以上のような理由により、ガスフォイル方式の場合は、回転数が安定しないと考えられる。このことが、炭化珪素単結晶基板の周方向において、炭化珪素層の厚みおよび炭化珪素層内のキャリア濃度のばらつきが大きくなる原因であると推定される。
 そこで、発明者らは、炭化珪素単結晶基板の回転数をモニターし、当該回転数に基づいてガスの流量をフィードバック制御することにより、回転数の変動を抑制可能であることを見出した。これにより、炭化珪素単結晶基板の周方向において、炭化珪素層内のキャリア濃度の均一性および炭化珪素層の厚みの均一性を向上することができる。結果として、炭化珪素層内のキャリア濃度の面内均一性および炭化珪素層の厚みの面内均一性を向上することができる。
 (2)上記(1)に係る炭化珪素エピタキシャル基板100において、最大径は、150mm以上であってもよい。
 (3)上記(1)または(2)に係る炭化珪素エピタキシャル基板100において、キャリア濃度の平均値は、1×1015cm-3以上1×1016cm-3以下であってもよい。
 (4)上記(1)~(3)のいずれかに係る炭化珪素エピタキシャル基板100において、キャリア濃度の周方向均一性は、1%以下であってもよい。
 (5)上記(1)~(4)のいずれかに係る炭化珪素エピタキシャル基板100において、キャリア濃度の面内均一性は、5%以下であってもよい。
 (6)本開示に係る炭化珪素エピタキシャル基板100は、炭化珪素単結晶基板10と、炭化珪素層20とを備える。炭化珪素単結晶基板10は、第1主面11を含む。炭化珪素層20は、第1主面11上にある。炭化珪素層20は、炭化珪素単結晶基板10と接する面14と反対側の第2主面30を含む。第2主面30の最大径111は、150mm以上である。第2主面30は、第2主面30の外縁31から5mm以内の外周領域32と、外周領域32に取り囲まれた中央領域33とを有する。炭化珪素層20は、中央領域33を含む中央表面層25を有する。中央表面層25におけるキャリア濃度の平均値は、1×1015cm-3以上1×1016cm-3以下である。キャリア濃度の周方向均一性は、1%以下であり、かつキャリア濃度の面内均一性は、5%以下である。中央領域33と炭化珪素単結晶基板10とに挟まれた炭化珪素層の部分27の厚みの平均値は、5μm以上である。厚みの周方向均一性は、1%以下であり、かつ厚みの面内均一性は、4%以下である。キャリア濃度の周方向均一性は、周方向における中央表面層25のキャリア濃度の平均値に対する、周方向における中央表面層25のキャリア濃度の最大値と最小値との差の絶対値の比率である。キャリア濃度の面内均一性は、中央領域全体における中央表面層25のキャリア濃度の平均値に対する、中央領域全体における中央表面層25のキャリア濃度の最大値と最小値との差の絶対値の比率である。厚みの周方向均一性は、周方向における部分27の厚みの平均値に対する、周方向における部分27の厚みの最大値と最小値との差の絶対値の比率である。厚みの面内均一性は、中央領域全体における部分27の厚みの平均値に対する、中央領域全体における部分27の厚みの最大値と最小値との差の絶対値の比率である。
 (7)本開示に係る炭化珪素半導体装置の製造方法は以下の工程を備えている。上記(1)~上記(6)のいずれか1項に記載の炭化珪素エピタキシャル基板100が準備される。炭化珪素エピタキシャル基板100が加工される。
 [本開示の実施形態の詳細]
 以下、本開示の一実施形態(以下「本実施形態」とも記す)について説明する。ただし本実施形態はこれらに限定されるものではない。
 (炭化珪素エピタキシャル基板)
 図1および図2に示されるように、本実施形態に係る炭化珪素エピタキシャル基板100は、炭化珪素単結晶基板10と、炭化珪素層20とを有している。炭化珪素単結晶基板10は、第1主面11と、第1主面11と反対側の第3主面13とを含む。炭化珪素層20は、炭化珪素単結晶基板10と接する第4主面14と、第4主面14と反対側の第2主面30を含む。図1に示されるように、炭化珪素エピタキシャル基板100は、第1方向101に延在する第1フラット5を有していてもよい。炭化珪素エピタキシャル基板100は、第2方向102に延在する第2フラット(図示せず)を有していてもよい。第1方向101は、たとえば<11-20>方向である。第2方向102は、たとえば<1-100>方向である。
 炭化珪素単結晶基板10(以下「単結晶基板」と略記する場合がある)は、炭化珪素単結晶から構成される。当該炭化珪素単結晶のポリタイプは、たとえば4H-SiCである。4H-SiCは、電子移動度、絶縁破壊電界強度等において他のポリタイプより優れている。炭化珪素単結晶基板10は、たとえば窒素などのn型不純物を含んでいる。炭化珪素単結晶基板10の導電型は、たとえばn型である。第1主面11は、たとえば{0001}面もしくは{0001}面から8°以下傾斜した面である。第1主面11が{0001}面から傾斜している場合、第1主面11の法線の傾斜方向は、たとえば<11-20>方向である。
 炭化珪素層20は、炭化珪素単結晶基板10上に形成されたエピタキシャル層である。炭化珪素層20は、第1主面11上にある。炭化珪素層20は、第1主面11に接している。炭化珪素層20は、たとえば窒素(N)などのn型不純物を含んでいる。炭化珪素層20の導電型は、たとえばn型である。炭化珪素層20が含むn型不純物の濃度は、炭化珪素単結晶基板10が含むn型不純物の濃度よりも低くてもよい。図1に示されるように、第2主面30の最大径111(直径)は、100mm以上である。最大径111の直径は150mm以上でもよいし、200mm以上でもよいし、250mm以上でもよい。最大径111の上限は特に限定されない。最大径111の上限は、たとえば300mmであってもよい。
 第2主面30は、たとえば{0001}面もしくは{0001}面から8°以下傾斜した面であってもよい。具体的には、第2主面30は、(0001)面もしくは(0001)面から8°以下傾斜した面であってもよい。第2主面30の法線の傾斜方向(オフ方向)は、たとえば<11-20>方向であってもよい。{0001}面からの傾斜角(オフ角)は、1°以上であってもよいし、2°以上であってもよい。オフ角は、7°以下であってもよいし、6°以下であってもよい。
 図1に示されるように、第2主面30は、外周領域32と、外周領域32に取り囲まれた中央領域33とを有する。外周領域32は、第2主面30の外縁31から5mm以内の領域である。言い換えれば、第2主面30の径方向において、外縁31と、外周領域32および中央領域33の境界との距離112は、5mmである。
[規則91に基づく訂正 14.11.2016] 
 図2に示されるように、炭化珪素層20は、バッファ層21と、ドリフト層24とを有している。ドリフト層24が含むn型不純物の濃度は、バッファ層21が含むn型不純物の濃度よりも低くてもよい。ドリフト層24は、表層領域23と、深層領域22とを含む。表層領域23は、第2主面30を構成する。表層領域23は、中央表面層25と、外周表層領域19とを有している。中央表面層25は、中央領域33を構成する。外周表層領域19は、外周領域32を構成する。第2主面30に対して垂直な方向から見て、中央表面層25は、外周表層領域19に取り囲まれている。中央表面層25は、中央領域33から第1主面に向かって5μm程度以内の領域である。
 深層領域22は、中央深層領域18と、外周深層領域17とを有している。第2主面30に対して垂直な方向から見て、中央深層領域18は、外周深層領域17に取り囲まれている。同様に、バッファ層21は、中央バッファ領域16と、外周バッファ領域15とを有している。第2主面30に対して垂直な方向から見て、中央バッファ領域16は、外周バッファ領域15に取り囲まれている。中央深層領域18は、中央バッファ領域16と中央表面層25とに挟まれている。同様に、外周深層領域17は、外周バッファ領域15と外周表層領域19とに挟まれている。
 炭化珪素層20は、中央炭化珪素領域27と、外周炭化珪素領域26とにより構成されている。中央炭化珪素領域27は、中央表面層25と、中央深層領域18と、中央バッファ領域16とにより構成されている。同様に、外周炭化珪素領域26は、外周表層領域19と、外周深層領域17と、外周バッファ領域15とにより構成されている。
 (キャリア濃度の周方向均一性および面内均一性)
 炭化珪素層20は、ドーパントとしてたとえば窒素を含有する。本開示に係る炭化珪素エピタキシャル基板100によれば、中央表面層25におけるキャリア濃度の平均値は、1×1014cm-3以上5×1016cm-3以下である。中央表面層25において、キャリア濃度の周方向均一性は、2%以下であり、かつキャリア濃度の面内均一性は、10%以下である。周方向均一性および面内均一性は、その値が小さいほど、キャリア濃度が均一に分布していることを示す。なお、本願におけるキャリア濃度とは、実効キャリア濃度を意味する。たとえば、炭化珪素層がドナーとアクセプタとを含む場合、実効キャリア濃度とは、ドナー濃度(N)とアクセプタ濃度(N)との差の絶対値(|N-N|)として計算される。キャリア濃度の測定方法は後述する。
 中央表面層25において、キャリア濃度の平均値は、2×1016cm-3以下であってもよいし、9×1015cm-3以下であってもよい。キャリア濃度の平均値は、たとえば1×1015cm-3以上であってもよいし、5×1015cm-3以上であってもよい。
 中央表面層25において、キャリア濃度の周方向均一性は、1.5%以下であってもよいし、1%以下であってもよいし、0.5%以下であってもよい。中央表面層25において、キャリア濃度の面内均一性は、8%以下であってもよいし、5%以下であってもよいし、3%以下であってもよい。
 次に、キャリア濃度の測定方法について説明する。キャリア濃度は、たとえば水銀プローブ方式のC-V測定装置により測定される。具体的には、後述する中央領域33の測定位置に一方のプローブが配置され、第3主面13に他方のプローブが配置される。一方のプローブの面積は、たとえば0.01cm2である。一方のプローブと他方のプローブとの間に電圧が印加され、一方のプローブと他方のプローブとの間のキャパシタンスが測定される。
 図3に示されるように、第2主面30の中央35を中心とした複数の同心円34を想定する。複数の同心円34の各々は、共通の中央35を有する。図3に示されるように、キャリア濃度の測定位置は、ハッチングで示した位置とすることができる。具体的には、キャリア濃度の測定位置は、中央35を通りかつ第1方向101に平行な直線4上と、中央35を通りかつ第2方向102に平行な直線3上と、中央35を通りかつ直線4と直線3とにより形成される角度を2等分する直線6上とにある。外周領域32と中央領域33との境界線と直線3との交点と、中央35とを繋ぐ線分が略5等分される。当該線分が5等分された各位置を通り、かつ中央35を中心とする5つの同心円34と、直線3、直線4および直線6との交点の位置が測定位置とされてもよい。図3に示されるように、中央領域における計31カ所の測定位置においてキャリア濃度が測定される。
 図3に示されるように、外縁31は、円弧部7と、直線状の第1フラット5とを含んでいる。円弧部7上における任意の3点により形成される三角形の外接円の中心が、第2主面30の中央35とされてもよい。
 キャリア濃度の周方向均一性は、周方向における中央表面層25のキャリア濃度の平均値に対する、周方向における中央表面層25のキャリア濃度の最大値と最小値との差の絶対値の比率である。具体的には、ある一つの同心円34上の8カ所の測定位置における、キャリア濃度の平均値と、最大値と、最小値とが求められ、キャリア濃度の周方向均一性が計算される。本開示に係る炭化珪素エピタキシャル基板によれば、上記5つの同心円34の各々において、キャリア濃度の周方向均一性が2%以下である。たとえば、上記8カ所の測定位置におけるキャリア濃度の平均値が1.00×1016cm-3であり、最大値が1.01×1016cm-3であり、最小値が0.99×1016cm-3である場合、キャリア濃度の周方向均一性は、(1.01×1016cm-3-0.99×1016cm-3)/1.00×1016cm-3=2%である。
 キャリア濃度の面内均一性は、中央領域全体における中央表面層25のキャリア濃度の平均値に対する、中央領域全体における中央表面層25のキャリア濃度の最大値と最小値との差の絶対値の比率である。具体的には、上記31カ所の測定位置における、キャリア濃度の平均値と、最大値と、最小値とが求められ、キャリア濃度の面内均一性が計算される。本開示に係る炭化珪素エピタキシャル基板によれば、キャリア濃度の面内均一性は、10%以下である。たとえば、上記31カ所の測定位置おけるキャリア濃度の平均値が1.00×1016cm-3であり、最大値が1.05×1016cm-3であり、最小値が0.95×1016cm-3である場合、キャリア濃度の面内均一性は、(1.05×1016cm-3-0.95×1016cm-3)/1.00×1016cm-3=10%である。
 図4に示されるように、縦軸を1/C(キャパシタンスの逆数)とし、横軸をV(電圧)とし、測定データ41がプロットされる。図4に示されるように、電圧が大きくなると、キャパシタンスの逆数は小さくなる。測定データ41の直線の傾きから、キャリア濃度が求められる。測定データ41の傾きの絶対値が大きい程、キャリア濃度は高い。図4において、直線で表わす測定データ41を示す基板のキャリア濃度は、破線で表わす測定データ42を示す基板のキャリア濃度よりも高い。キャリア濃度の測定深さは、印加される電圧に依存する。本実施の形態においては、たとえば0Vから5V(図4における電圧V1)まで電圧が掃引される。これにより、中央領域33から第1主面11に向かって5μm程度以内である中央表面層25におけるキャリア濃度が測定される。電圧が電圧V1よりも大きくなると、より深い位置までの領域におけるキャリア濃度が測定される。
 (炭化珪素層の厚みの周方向均一性および面内均一性)
 中央領域33と炭化珪素単結晶基板10とに挟まれた炭化珪素層の部分(つまり、中央炭化珪素領域27)の厚み113の平均値は、5μm以上である。厚み113の平均値は、10μm以上であってもよいし、15μm以上であってもよいし。厚みの周方向均一性は、1%以下であり、かつ厚みの面内均一性は、4%以下である。厚みの周方向均一性は、周方向における中央炭化珪素領域27の厚みの平均値に対する、周方向における中央炭化珪素領域27の厚みの最大値と最小値との差の絶対値の比率である。厚みの面内均一性は、中央領域全体における中央炭化珪素領域27の厚みの平均値に対する、中央領域全体における中央炭化珪素領域27の厚みの最大値と最小値との差の絶対値の比率である。
 厚みの測定位置は、前述したキャリア濃度の測定位置と同じであってもよい。具体的には、図3に示されるように、ある一つの同心円34上の8カ所の測定位置における、中央炭化珪素領域27の厚みの平均値と、最大値と、最小値とが求められ、中央炭化珪素領域27の厚みの周方向均一性が計算される。本開示に係る炭化珪素エピタキシャル基板によれば、上記5つの同心円34の各々において、厚みの周方向均一性は、1%以下である。たとえば、上記8カ所の測定位置における中央炭化珪素領域27の厚みの平均値が10.00μmであり、最大値が10.05μmであり、最小値が9.95μmである場合、厚みの周方向均一性は、(10.05μm-9.95μm)/10μm=1%である。同様に、上記31カ所の測定位置における、中央炭化珪素領域27の厚みの平均値と、最大値と、最小値とが求められ、中央炭化珪素領域27の厚みの面内均一性が計算される。上記31カ所の測定位置における中央炭化珪素領域27の厚みの平均値が10.0μmであり、最大値が10.2μmであり、最小値が9.8μmである場合、厚みの周方向均一性は、(10.2μm-9.8μm)/10μm=4%である。
 (成膜装置)
 次に、本実施形態に係る炭化珪素エピタキシャル基板100の製造方法で使用される製造装置200の構成について説明する。
 図5に示されるように、製造装置200は、たとえばホットウォール方式のCVD(Chemical Vapor Deposition)装置である。製造装置200は、発熱体203、石英管204、断熱材205、誘導加熱コイル206および予備加熱機構211を主に有する。発熱体203に取り囲まれた空洞は、反応室201である。反応室201には、炭化珪素単結晶基板10を保持するサセプタプレート210が設けられている。サセプタプレート210は自転可能である。炭化珪素単結晶基板10は、第1主面11を上にして、サセプタプレート210に載せられる。
 発熱体203は、たとえば黒鉛製である。誘導加熱コイル206は、石英管204の外周に沿って巻回されている。誘導加熱コイル206に所定の交流電流を供給することにより、発熱体203が誘導加熱される。これにより反応室201が加熱される。
 製造装置200は、ガス導入口207およびガス排気口208をさらに有する。ガス排気口208は、図示しない排気ポンプに接続されている。図5中の矢印は、ガスの流れを示している。キャリアガス、原料ガスおよびドーピングガスは、ガス導入口207から反応室201に導入され、ガス排気口208から排気される。反応室201内の圧力は、ガスの供給量と、ガスの排気量とのバランスによって調整される。
 (フィードバック制御部)
 図6に示されるように、製造装置200は、回転数計51と、制御部52と、MFC(Mass Flow Controller)53と、ガス供給源54とをさらに有していてもよい。回転数計51は、たとえばレーザ光を用いて、炭化珪素単結晶基板10の回転数(言い換えれば、サセプタプレート210の回転数)をモニター可能に構成されているレーザ回転数計であってもよい。回転数計51は、炭化珪素単結晶基板10の第1フラット5を基準として、炭化珪素単結晶基板10の回転数をモニターしてもよい。回転数計51は、第1主面11に対面する位置に配置されている。
 発熱体203には、凹部68が設けられている。凹部68は、底面62と側面67とにより構成されている。底面62には、ガス噴出孔63が設けられている。ガス噴出孔63は、発熱体203に設けられた流路64と連通している。ガス供給源54は、流路64に対して、水素などのガスを供給可能に構成されている。ガス供給源54と流路64との間には、MFC53が設けられている。MFC53は、ガス供給源54から流路64に対して供給されるガスの流量を制御可能に構成されている。ガス供給源は、たとえば水素またはアルゴンなどの不活性ガスを供給可能なガスボンベである。
 図7に示されるように、底面62には、複数のガス噴出孔63が設けられている。底面62に対して垂直な方向から見て、ガス噴出孔63は、たとえば0°、90°、180°および270°の位置に設けられていてもよい。複数のガス噴出孔63の各々は、サセプタプレート210の底面61の周方向に沿って、ガスを噴出可能に構成されている。底面62に対して平行な方向から見て(図6の視野において)、ガス噴出孔63から噴出されるガスの方向は、底面61に対して傾斜していてもよい。図6および図7において、矢印の方向は、ガスの流れの方向を示している。ガスが底面61に噴射されることにより、サセプタプレート210が浮き上がり、炭化珪素単結晶基板10の周方向103に回転する。サセプタプレート210の底面61が凹部68の底面62から離間し、かつサセプタプレート210の側面65が凹部68の側面67から離間した状態で、サセプタプレート210は周方向103に回転する。
 制御部52は、回転数計51により測定された炭化珪素単結晶基板10の回転数の情報を取得可能に構成されている。制御部52は、炭化珪素単結晶基板10の回転数の情報に基づいて、MFC53に対して信号を送信可能に構成されている。たとえば、サセプタプレート210の回転数が、所望の回転数よりも低い場合、制御部52は、MFC53に対して流路64に供給するガスの流量を増加させる信号を送る。これにより、ガス供給源54から流路64に供給されるガスの流量が増加する。結果として、炭化珪素単結晶基板10の回転数が増加する。反対に、サセプタプレート210の回転数が、所望の回転数よりも高い場合、制御部52は、MFC53に対して流路64に供給するガスの流量を減少させる信号を送る。これにより、ガス供給源54から流路64に供給されるガスの流量が減少する。結果として、炭化珪素単結晶基板10の回転数が低減する。
 つまり、回転数計51によって検知された炭化珪素単結晶基板10の回転数に基づいて、流路64に導入されるガスの流量が調整される。言い換えれば、回転数計51と、制御部52と、MFC53とは、フィードバック回路を構成する。これにより、炭化珪素単結晶基板10の回転数の変化を抑制することができる。結果として、第2主面30の周方向において、キャリア濃度の均一性を高めることができる。
 通常、サセプタプレート210および単結晶基板10は、反応室201の軸方向において、略中央に配置されている。図5に示されるように、本開示では、サセプタプレート210および単結晶基板10が、反応室201の中央よりも下流側、すなわちガス排気口208側に配置されていてもよい。原料ガスが単結晶基板10に到達するまでに、原料ガスの分解反応を十分に進行させるためである。これにより単結晶基板10の面内においてC/Si比の分布が均一になることが期待される。
 (予備加熱機構)
 ドーパントガスであるアンモニアガスは、反応室201に供給される前に、十分に加熱し、予め熱分解させておくことが望ましい。これにより炭化珪素層20において、窒素濃度(キャリア濃度)の面内均一性が向上することが期待できる。図5に示されるように、反応室201の上流側に予備加熱機構211が設けられている。予備加熱機構211において、アンモニアガスを事前に加熱することができる。予備加熱機構211は、たとえば1300℃以上に加熱された部屋を備えている。アンモニアガスは、予備加熱機構211の内部を通過する際、十分に熱分解され、その後反応室201へと供給される。こうした構成により、ガスの流れに大きな乱れを生じさせることなく、アンモニアガスの熱分解を行うことができる。
 予備加熱機構211の内壁面の温度は、より好ましくは1350℃以上である。アンモニアガスの熱分解を促進するためである。また熱効率を考慮すると、予備加熱機構211の内壁面の温度は、好ましくは1600℃以下である。予備加熱機構211は、反応室201と一体となっていてもよいし、別体であってもよい。また予備加熱機構211の内部を通過させるガスは、アンモニアガスのみでもよいし、その他のガスを含んでいてもよい。たとえば原料ガス全体を予備加熱機構211の内部を通過させてもよい。
 (炭化珪素エピタキシャル基板の製造方法)
 次に、本実施形態に係る炭化珪素エピタキシャル基板の製造方法について説明する。
 まず、たとえば昇華法により、ポリタイプ6Hの炭化珪素単結晶が製造される。次に、たとえばワイヤーソーによって、炭化珪素単結晶をスライスすることにより、炭化珪素単結晶基板10が準備される。炭化珪素単結晶基板10は、第1主面11と、第1主面11と反対側の第3主面13とを有する。第1主面11は、たとえば{0001}面から8°以下傾斜した面である。図5および図6に示されるように、炭化珪素単結晶基板10は、第1主面11がサセプタプレート210から露出するように、サセプタプレート210の凹部66内に配置される。次に、前述した製造装置200を用いて、炭化珪素単結晶基板10上に炭化珪素層20がエピタキシャル成長によって形成される。
 たとえば反応室201の圧力が大気圧から1×10-6Pa程度に低減された後、炭化珪素単結晶基板10の昇温が開始される。昇温の途中において、キャリアガスである水素(H2)ガスが、反応室201に導入される。
 反応室201内の温度がたとえば1600℃程度となった後、原料ガスおよびドーピングガスが反応室201に導入される。原料ガスは、Si源ガスおよびC源ガスを含む。Si源ガスとして、たとえばシラン(SiH4)ガス用いることができる。C源ガスとして、たとえばプロパン(C38)ガスを用いることができる。シランガスの流量およびプロパンガスの流量は、たとえば46sccmおよび14sccmである。水素に対するシランガスの体積比率は、たとえば0.04%である。原料ガスのC/Si比は、たとえば0.9である。
 ドーピングガスとして、たとえばアンモニア(NH3)ガスが用いられる。アンモニアガスは、三重結合を有する窒素ガスに比べて熱分解されやすい。アンモニアガスを用いることにより、キャリア濃度の面内均一性の向上が期待できる。水素ガスに対するアンモニアガスの濃度は、たとえば1ppmである。アンモニアガスは、反応室201に導入される前に、予備加熱機構211で、予め熱分解させておくことが望ましい。予備加熱機構211により、アンモニアガスは、たとえば1300℃以上に加熱される。
 炭化珪素単結晶基板10が1600℃程度に加熱された状態で、キャリアガス、原料ガスおよびドーピングガスが反応室201に導入されることで、炭化珪素単結晶基板10上に炭化珪素層20がエピタキシャル成長により形成される。炭化珪素層20がエピタキシャル成長している間、サセプタプレート210は回転軸212(図5参照)の周りを回転している。サセプタプレート210の平均回転数は、たとえば20rpmである。
 図6に示されるように、炭化珪素層20が炭化珪素単結晶基板10上にエピタキシャル成長により形成されている間、回転数計51により炭化珪素単結晶基板10の回転数がモニターされる。制御部52は、回転数計51により測定された炭化珪素単結晶基板10の回転数の情報を取得する。制御部52は、炭化珪素単結晶基板10の回転数の情報に基づいて、MFC53に対して信号を送信する。つまり、回転数計51によって検知された炭化珪素単結晶基板10の回転数に基づいて、流路64に導入されるガスの流量が調整される。
 たとえば、サセプタプレート210のターゲット回転数が20rpmである場合を想定する。たとえば、サセプタプレート210の回転数が、20rpmよりも所定の値だけ低くなると、制御部52は、MFC53に対して流路64に供給するガスの流量を増加させる信号を送る。これにより、ガス供給源54から流路64に供給されるガスの流量が増加する。結果として、回転数が増加して20rpmに近づく。反対に、回転数が、20rpmよりも所定の値だけ高くなると、制御部52は、MFC53に対して流路64に供給するガスの流量を減少させる信号を送る。これにより、ガス供給源54から流路64に供給されるガスの流量が減少する。結果として、回転数が低減して20rpmに近づく。
 図8に示されるように、炭化珪素層20の成長開始時点から成長終了時点までの間、サセプタプレート210の回転数は僅かに変化する。炭化珪素層20を形成する工程の間、回転数は、上昇と下降とを交互に繰り返してもよい。回転数の振幅は、時間の経過につれて小さくなってもよい。回転数は、時間の経過につれて一定の値に収束してもよい。好ましくは、サセプタプレート210の回転数は、平均回転数±10%に制御される。たとえば、平均回転数が20rpmである場合、炭化珪素層20を形成する工程の間、回転数は、18rpm以上22rpm以下に制御されることが望ましい。つまり、最高回転数R2は、22rpm以下であり、最低回転数R1は、18rpm以上であることが望ましい。より好ましくは、サセプタプレート210の回転数は、平均回転数±8%に制御され、さらに好ましくは、平均回転数±5%に制御される。以上のようにして、炭化珪素層20がエピタキシャル成長により炭化珪素単結晶基板10上に形成される。これにより、炭化珪素単結晶基板10の周方向において、炭化珪素層20内のキャリア濃度の均一性および炭化珪素層20の厚みの均一性を向上することができる。結果として、炭化珪素層20内のキャリア濃度の面内均一性および炭化珪素層20の厚みの面内均一性を向上することができる。
 (炭化珪素半導体装置の製造方法)
 次に、本実施形態に係る炭化珪素半導体装置300の製造方法について説明する。
 本実施形態に係る炭化珪素半導体装置の製造方法は、エピタキシャル基板準備工程(S10:図9)と、基板加工工程(S20:図9)とを主に有する。
 まず、エピタキシャル基板準備工程(S10:図9)が実施される。具体的には、前述した炭化珪素エピタキシャル基板の製造方法によって、炭化珪素エピタキシャル基板100が準備される(図1参照)。
 次に、基板加工工程(S20:図9)が実施される。具体的には、炭化珪素エピタキシャル基板を加工することにより、炭化珪素半導体装置が製造される。「加工」には、たとえば、イオン注入、熱処理、エッチング、酸化膜形成、電極形成、ダイシング等の各種加工が含まれる。すなわち基板加工ステップは、イオン注入、熱処理、エッチング、酸化膜形成、電極形成およびダイシングのうち、少なくともいずれかの加工を含むものであってもよい。
 以下では、炭化珪素半導体装置の一例としてのMOSFET(Metal Oxide Semiconductor Field Effect Transistor)の製造方法を説明する。基板加工工程(S20:図9)は、イオン注入工程(S21:図9)、酸化膜形成工程(S22:図9)、電極形成工程(S23:図9)およびダイシング工程(S24:図9)を含む。
 まず、イオン注入工程(S21:図9)が実施される。開口部を有するマスク(図示せず)が形成された第2主面30に対して、たとえばアルミニウム(Al)等のp型不純物が注入される。これにより、p型の導電型を有するボディ領域132が形成される。次に、ボディ領域132内の所定位置に、たとえばリン(P)等のn型不純物が注入される。これにより、n型の導電型を有するソース領域133が形成される。次に、アルミニウム等のp型不純物がソース領域133内の所定位置に注入される。これにより、p型の導電型を有するコンタクト領域134が形成される(図10参照)。
 炭化珪素層20において、ボディ領域132、ソース領域133およびコンタクト領域134以外の部分は、ドリフト領域131となる。ソース領域133は、ボディ領域132によってドリフト領域131から隔てられている。イオン注入は、炭化珪素エピタキシャル基板100を300℃以上600℃以下程度に加熱して行われてもよい。イオン注入の後、炭化珪素エピタキシャル基板100に対して活性化アニールが行われる。活性化アニールにより、炭化珪素層20に注入された不純物が活性化し、各領域においてキャリアが生成される。活性化アニールの雰囲気は、たとえばアルゴン(Ar)雰囲気でもよい。活性化アニールの温度は、たとえば1800℃程度でもよい。活性化アニールの時間は、たとえば30分程度でもよい。
 次に、酸化膜形成工程(S22:図9)が実施される。たとえば炭化珪素エピタキシャル基板100が酸素を含む雰囲気中において加熱されることにより、第2主面30上に酸化膜136が形成される(図11参照)。酸化膜136は、たとえば二酸化珪素(SiO2)等から構成される。酸化膜136は、ゲート絶縁膜として機能する。熱酸化処理の温度は、たとえば1300℃程度でもよい。熱酸化処理の時間は、たとえば30分程度でもよい。
 酸化膜136が形成された後、さらに窒素雰囲気中で熱処理が行なわれてもよい。たとえば、一酸化窒素(NO)、亜酸化窒素(N2O)等の雰囲気中、1100℃程度で1時間程度、熱処理が実施されてもよい。さらにその後、アルゴン雰囲気中で熱処理が行なわれてもよい。たとえば、アルゴン雰囲気中、1100~1500℃程度で、1時間程度、熱処理が行われてもよい。
 次に、電極形成工程(S23:図9)が実施される。第1電極141は、酸化膜136上に形成される。第1電極141は、ゲート電極として機能する。第1電極141は、たとえばCVD法により形成される。第1電極141は、たとえば不純物を含有し導電性を有するポリシリコン等から構成される。第1電極141は、ソース領域133およびボディ領域132に対面する位置に形成される。
 次に、第1電極141を覆う層間絶縁膜137が形成される。層間絶縁膜137は、たとえばCVD法により形成される。層間絶縁膜137は、たとえば二酸化珪素等から構成される。層間絶縁膜137は、第1電極141と酸化膜136とに接するように形成される。次に、所定位置の酸化膜136および層間絶縁膜137がエッチングによって除去される。これにより、ソース領域133およびコンタクト領域134が、酸化膜136から露出する。
 たとえばスパッタリング法により当該露出部に第2電極142が形成される。第2電極142はソース電極として機能する。第2電極142は、たとえばチタン、アルミニウムおよびシリコン等から構成される。第2電極142が形成された後、第2電極142と炭化珪素エピタキシャル基板100が、たとえば900~1100℃程度の温度で加熱される。これにより、第2電極142と炭化珪素エピタキシャル基板100とがオーミック接触するようになる。次に、第2電極142に接するように、配線層138が形成される。配線層138は、たとえばアルミニウムを含む材料から構成される。
 次に、第3主面13に第3電極143が形成される。第3電極143は、ドレイン電極として機能する。第3電極143は、たとえばニッケルおよびシリコンを含む合金(たとえばNiSi等)から構成される。
 次に、ダイシング工程(S24:図9)が実施される。たとえば炭化珪素エピタキシャル基板100がダイシングラインに沿ってダイシングされることにより、炭化珪素エピタキシャル基板100が複数の半導体チップに分割される。以上より、炭化珪素半導体装置300が製造される(図12参照)。
 上記において、MOSFETを例示して、本開示に係る炭化珪素半導体装置の製造方法を説明したが、本開示に係る製造方法はこれに限定されない。本開示に係る製造方法は、たとえばIGBT(Insulated Gate Bipolar Transistor)、SBD(Schottky Barrier Diode)、サイリスタ、GTO(Gate Turn Off thyristor)、PiNダイオード等の各種炭化珪素半導体装置に適用可能である。
 今回開示された実施形態はすべての点で例示であって、制限的なものではないと考えられるべきである。本発明の範囲は上記した実施形態ではなく請求の範囲によって示され、請求の範囲と均等の意味、および範囲内でのすべての変更が含まれることが意図される。
[規則91に基づく訂正 14.11.2016] 
 3,4,6 直線、5 第1フラット、7 円弧部、10 炭化珪素単結晶基板、11 第1主面、13 第3主面、14 第4主面(面)、15 外周バッファ領域、16 中央バッファ領域、17 外周深層領域、18 中央深層領域、19 外周表層領域、20 炭化珪素層、21 バッファ層、22 深層領域、23 表層領域、24 ドリフト層、25 中央表面層、26 外周炭化珪素領域、27 中央炭化珪素領域(部分)、30 第2主面、31 外縁、32 外周領域、33 中央領域、34 同心円、35 中心、51 回転数計、52 制御部、54 ガス供給源、61,62 底面、63 ガス噴出孔、64 流路、65,67 側面、68 凹部、100 炭化珪素エピタキシャル基板、101 第1方向、102 第2方向、103 周方向、111 最大径、131 ドリフト領域、132 ボディ領域、133 ソース領域、134 コンタクト領域、136 酸化膜、137 層間絶縁膜、138 配線層、141 第1電極、142 第2電極、143 第3電極、200 製造装置、201 反応室、211 予備加熱機構、203 発熱体、204 石英管、205 断熱材、206 誘導加熱コイル、207 ガス導入口、208 ガス排気口、210 サセプタプレート、212 回転軸、300 炭化珪素半導体装置。

Claims (7)

  1.  第1主面を含む炭化珪素単結晶基板と、
     前記第1主面上の炭化珪素層とを備え、
     前記炭化珪素層は、前記炭化珪素単結晶基板と接する面と反対側の第2主面を含み、
     前記第2主面の最大径は、100mm以上であり、
     前記第2主面は、前記第2主面の外縁から5mm以内の外周領域と、前記外周領域に取り囲まれた中央領域とを有し、
     前記炭化珪素層は、前記中央領域を含む中央表面層を有し、
     前記中央表面層におけるキャリア濃度の平均値は、1×1014cm-3以上5×1016cm-3以下であり、
     前記キャリア濃度の周方向均一性は、2%以下であり、かつ前記キャリア濃度の面内均一性は、10%以下であり、
     前記中央領域と前記炭化珪素単結晶基板とに挟まれた前記炭化珪素層の部分の厚みの平均値は、5μm以上であり、
     前記厚みの周方向均一性は、1%以下であり、かつ前記厚みの面内均一性は、4%以下であり、
     前記キャリア濃度の周方向均一性は、周方向における前記中央表面層のキャリア濃度の平均値に対する、周方向における前記中央表面層のキャリア濃度の最大値と最小値との差の絶対値の比率であり、
     前記キャリア濃度の面内均一性は、前記中央領域全体における前記中央表面層の前記キャリア濃度の平均値に対する、前記中央領域全体における前記中央表面層の前記キャリア濃度の最大値と最小値との差の絶対値の比率であり、
     前記厚みの周方向均一性は、周方向における前記部分の前記厚みの平均値に対する、周方向における前記部分の前記厚みの最大値と最小値との差の絶対値の比率であり、
     前記厚みの面内均一性は、前記中央領域全体における前記部分の前記厚みの平均値に対する、前記中央領域全体における前記部分の前記厚みの最大値と最小値との差の絶対値の比率である、炭化珪素エピタキシャル基板。
  2.  前記最大径は、150mm以上である、請求項1に記載の炭化珪素エピタキシャル基板。
  3.  前記キャリア濃度の平均値は、1×1015cm-3以上1×1016cm-3以下である、請求項1または請求項2に記載の炭化珪素エピタキシャル基板。
  4.  前記キャリア濃度の周方向均一性は、1%以下である、請求項1~請求項3のいずれか1項に記載の炭化珪素エピタキシャル基板。
  5.  前記キャリア濃度の面内均一性は、5%以下である、請求項1~請求項4のいずれか1項に記載の炭化珪素エピタキシャル基板。
  6.  第1主面を含む炭化珪素単結晶基板と、
     前記第1主面上の炭化珪素層とを備え、
     前記炭化珪素層は、前記炭化珪素単結晶基板と接する面と反対側の第2主面を含み、
     前記第2主面の最大径は、150mm以上であり、
     前記第2主面は、前記第2主面の外縁から5mm以内の外周領域と、前記外周領域に取り囲まれた中央領域とを有し、
     前記炭化珪素層は、前記中央領域を含む中央表面層を有し、
     前記中央表面層におけるキャリア濃度の平均値は、1×1015cm-3以上1×1016cm-3以下であり、
     前記キャリア濃度の周方向均一性は、1%以下であり、かつ前記キャリア濃度の面内均一性は、5%以下であり、
     前記中央領域と前記炭化珪素単結晶基板とに挟まれた前記炭化珪素層の部分の厚みの平均値は、5μm以上であり、
     前記厚みの周方向均一性は、1%以下であり、かつ前記厚みの面内均一性は、4%以下であり、
     前記キャリア濃度の周方向均一性は、周方向における前記中央表面層のキャリア濃度の平均値に対する、周方向における前記中央表面層のキャリア濃度の最大値と最小値との差の絶対値の比率であり、
     前記キャリア濃度の面内均一性は、前記中央領域全体における前記中央表面層の前記キャリア濃度の平均値に対する、前記中央領域全体における前記中央表面層の前記キャリア濃度の最大値と最小値との差の絶対値の比率であり、
     前記厚みの周方向均一性は、周方向における前記部分の前記厚みの平均値に対する、周方向における前記部分の前記厚みの最大値と最小値との差の絶対値の比率であり、
     前記厚みの面内均一性は、前記中央領域全体における前記部分の前記厚みの平均値に対する、前記中央領域全体における前記部分の前記厚みの最大値と最小値との差の絶対値の比率である、炭化珪素エピタキシャル基板。
  7.  請求項1~請求項6のいずれか1項に記載の炭化珪素エピタキシャル基板を準備する工程と、
     前記炭化珪素エピタキシャル基板を加工する工程とを備える、炭化珪素半導体装置の製造方法。
PCT/JP2016/069799 2015-09-11 2016-07-04 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法 WO2017043164A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE112016004127.6T DE112016004127T5 (de) 2015-09-11 2016-07-04 Siliziumkarbid-Epitaxiesubstrat und Verfahren zur Herstellung einer Siliziumkarbid-Halbleitervorrichtung
CN201690000223.0U CN207091557U (zh) 2015-09-11 2016-07-04 碳化硅外延衬底
US15/319,130 US10121865B2 (en) 2015-09-11 2016-07-04 Silicon carbide epitaxial substrate and method of manufacturing silicon carbide semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015-179566 2015-09-11
JP2015179566A JP6641814B2 (ja) 2015-09-11 2015-09-11 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法

Publications (1)

Publication Number Publication Date
WO2017043164A1 true WO2017043164A1 (ja) 2017-03-16

Family

ID=58054884

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/069799 WO2017043164A1 (ja) 2015-09-11 2016-07-04 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法

Country Status (5)

Country Link
US (1) US10121865B2 (ja)
JP (1) JP6641814B2 (ja)
CN (2) CN208266305U (ja)
DE (2) DE112016004127T5 (ja)
WO (1) WO2017043164A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017055086A (ja) * 2015-09-11 2017-03-16 昭和電工株式会社 SiCエピタキシャルウェハの製造方法及びSiCエピタキシャルウェハの製造装置
JP6862384B2 (ja) * 2018-03-21 2021-04-21 株式会社東芝 半導体装置、半導体装置の製造方法、インバータ回路、駆動装置、車両、及び、昇降機
CN109379069B (zh) * 2018-08-21 2021-06-25 杭州睿笛生物科技有限公司 一种基于氢闸流管的高压同轴开关装置
JP7117551B2 (ja) 2019-03-22 2022-08-15 パナソニックIpマネジメント株式会社 半導体エピタキシャルウェハ、半導体素子、および半導体エピタキシャルウェハの製造方法
US11984480B2 (en) * 2019-06-19 2024-05-14 Sumitomo Electronic Industries, Ltd. Silicon carbide epitaxial substrate
CN110783218B (zh) * 2019-10-22 2022-04-05 深圳第三代半导体研究院 一种碳化硅外延晶片掺杂浓度三轴型测试方法
KR102229588B1 (ko) 2020-05-29 2021-03-17 에스케이씨 주식회사 웨이퍼의 제조방법, 에피택셜 웨이퍼의 제조방법, 이에 따라 제조된 웨이퍼 및 에피택셜 웨이퍼

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070065577A1 (en) * 2005-09-12 2007-03-22 Sumakeris Joseph J Directed reagents to improve material uniformity
WO2011074453A1 (ja) * 2009-12-14 2011-06-23 昭和電工株式会社 SiCエピタキシャルウェハ及びその製造方法
JP2013098340A (ja) * 2011-10-31 2013-05-20 Nuflare Technology Inc 成膜装置および成膜方法
JP2014093526A (ja) * 2012-10-31 2014-05-19 Lg Innotek Co Ltd エピタキシャルウエハ
WO2015033699A1 (ja) * 2013-09-06 2015-03-12 住友電気工業株式会社 炭化珪素エピタキシャル基板、炭化珪素エピタキシャル基板の製造方法、炭化珪素半導体装置の製造方法、炭化珪素成長装置および炭化珪素成長装置用部材
WO2015114961A1 (ja) * 2014-01-31 2015-08-06 住友電気工業株式会社 炭化珪素エピタキシャル基板および炭化珪素エピタキシャル基板の製造方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3780114A1 (en) * 2010-12-27 2021-02-17 Sumitomo Electric Industries, Ltd. Silicon carbide substrate, semiconductor device, method for producing silicon carbide substrate, and method for producing semiconductor device
US8900974B2 (en) * 2011-11-18 2014-12-02 Invensas Corporation High yield substrate assembly
JP2014170891A (ja) 2013-03-05 2014-09-18 Sumitomo Electric Ind Ltd 炭化珪素基板、炭化珪素基板の製造方法および炭化珪素半導体装置の製造方法
JP6032233B2 (ja) 2014-03-18 2016-11-24 トヨタ自動車株式会社 固体電池及びその製造方法並びに組電池及びその製造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070065577A1 (en) * 2005-09-12 2007-03-22 Sumakeris Joseph J Directed reagents to improve material uniformity
WO2011074453A1 (ja) * 2009-12-14 2011-06-23 昭和電工株式会社 SiCエピタキシャルウェハ及びその製造方法
JP2013098340A (ja) * 2011-10-31 2013-05-20 Nuflare Technology Inc 成膜装置および成膜方法
JP2014093526A (ja) * 2012-10-31 2014-05-19 Lg Innotek Co Ltd エピタキシャルウエハ
WO2015033699A1 (ja) * 2013-09-06 2015-03-12 住友電気工業株式会社 炭化珪素エピタキシャル基板、炭化珪素エピタキシャル基板の製造方法、炭化珪素半導体装置の製造方法、炭化珪素成長装置および炭化珪素成長装置用部材
WO2015114961A1 (ja) * 2014-01-31 2015-08-06 住友電気工業株式会社 炭化珪素エピタキシャル基板および炭化珪素エピタキシャル基板の製造方法

Also Published As

Publication number Publication date
DE112016004127T5 (de) 2018-05-24
JP6641814B2 (ja) 2020-02-05
DE202016107273U1 (de) 2017-01-26
US10121865B2 (en) 2018-11-06
CN208266305U (zh) 2018-12-21
JP2017052674A (ja) 2017-03-16
CN207091557U (zh) 2018-03-13
US20170288025A1 (en) 2017-10-05

Similar Documents

Publication Publication Date Title
WO2017043164A1 (ja) 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法
US10697086B2 (en) Method for manufacturing silicon carbide epitaxial substrate, method for manufacturing silicon carbide semiconductor device, and apparatus for manufacturing silicon carbide epitaxial substrate
JP7052851B2 (ja) 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法
JP6856156B2 (ja) 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法
JP6954316B2 (ja) 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法
JP6791348B2 (ja) 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法
JP6973600B2 (ja) 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法
US11735415B2 (en) Method for manufacturing silicon carbide epitaxial substrate and method for manufacturing silicon carbide semiconductor device
JP7310822B2 (ja) 炭化珪素エピタキシャル基板の製造方法および炭化珪素半導体装置の製造方法
JP6090552B1 (ja) 炭化珪素エピタキシャル基板の製造方法、炭化珪素半導体装置の製造方法および炭化珪素エピタキシャル基板の製造装置
WO2017051611A1 (ja) 炭化珪素エピタキシャル基板の製造方法、炭化珪素半導体装置の製造方法および炭化珪素エピタキシャル基板の製造装置
CN112074928A (zh) 碳化硅外延衬底和制造碳化硅半导体器件的方法
JP6061060B1 (ja) 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法
JP7131146B2 (ja) 炭化珪素エピタキシャル基板の製造方法および炭化珪素半導体装置の製造方法
JP7115084B2 (ja) 炭化珪素エピタキシャル基板の製造方法および炭化珪素半導体装置の製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 15319130

Country of ref document: US

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16834267

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 112016004127

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16834267

Country of ref document: EP

Kind code of ref document: A1