WO2015182663A1 - 電子機器、イヤホン、および電子機器システム - Google Patents

電子機器、イヤホン、および電子機器システム Download PDF

Info

Publication number
WO2015182663A1
WO2015182663A1 PCT/JP2015/065265 JP2015065265W WO2015182663A1 WO 2015182663 A1 WO2015182663 A1 WO 2015182663A1 JP 2015065265 W JP2015065265 W JP 2015065265W WO 2015182663 A1 WO2015182663 A1 WO 2015182663A1
Authority
WO
WIPO (PCT)
Prior art keywords
terminal
pole plug
earphone jack
earphone
connect
Prior art date
Application number
PCT/JP2015/065265
Other languages
English (en)
French (fr)
Inventor
三木 康弘
Original Assignee
京セラ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京セラ株式会社 filed Critical 京セラ株式会社
Publication of WO2015182663A1 publication Critical patent/WO2015182663A1/ja
Priority to US15/359,228 priority Critical patent/US9848270B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R29/00Monitoring arrangements; Testing arrangements
    • H04R29/004Monitoring arrangements; Testing arrangements for microphones
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R3/00Circuits for transducers, loudspeakers or microphones
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R1/00Details of transducers, loudspeakers or microphones
    • H04R1/10Earpieces; Attachments therefor ; Earphones; Monophonic headphones
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R17/00Piezoelectric transducers; Electrostrictive transducers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R5/00Stereophonic arrangements
    • H04R5/04Circuit arrangements, e.g. for selective connection of amplifier inputs/outputs to loudspeakers, for loudspeaker detection, or for adaptation of settings to personal preferences or hearing impairments
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R2107/00Four or more poles
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R24/00Two-part coupling devices, or either of their cooperating parts, characterised by their overall structure
    • H01R24/58Contacts spaced along longitudinal axis of engagement
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R1/00Details of transducers, loudspeakers or microphones
    • H04R1/10Earpieces; Attachments therefor ; Earphones; Monophonic headphones
    • H04R1/1033Cables or cables storage, e.g. cable reels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R1/00Details of transducers, loudspeakers or microphones
    • H04R1/10Earpieces; Attachments therefor ; Earphones; Monophonic headphones
    • H04R1/1041Mechanical or electronic switches, or control elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R2201/00Details of transducers, loudspeakers or microphones covered by H04R1/00 but not provided for in any of its subgroups
    • H04R2201/10Details of earpieces, attachments therefor, earphones or monophonic headphones covered by H04R1/10 but not provided for in any of its subgroups
    • H04R2201/107Monophonic and stereophonic headphones with microphone for two-way hands free communication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R2420/00Details of connection covered by H04R, not provided for in its groups
    • H04R2420/03Connection circuits to selectively connect loudspeakers or headphones to amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R2420/00Details of connection covered by H04R, not provided for in its groups
    • H04R2420/05Detection of connection of loudspeakers or headphones to amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R2420/00Details of connection covered by H04R, not provided for in its groups
    • H04R2420/09Applications of special connectors, e.g. USB, XLR, in loudspeakers, microphones or headphones
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R29/00Monitoring arrangements; Testing arrangements

Definitions

  • the present disclosure relates to an electronic device, an earphone, and an electronic device system.
  • a device that can identify which of a plurality of types of plugs is inserted into the earphone jack is known.
  • a mobile phone provided with a 5-pole earphone jack shared by a 4-pole plug and a 5-pole plug is known.
  • the 4-pole plug transmits a microphone signal, left audio signal, right audio signal, and ground voltage
  • the 5-pole plug transmits a PTT switch signal, microphone signal, left audio signal, right audio signal, and ground voltage.
  • a tone signal is output from the third jack terminal.
  • the tone signal is output as a leak signal from the first jack terminal via the four-pole earphone, and the leak signal is amplified and then input to the control circuit.
  • no leakage signal is output. With such a configuration, it is possible to identify which of the 4-pole plug and the 5-pole plug is inserted into the plug.
  • the five-pole plug earphone includes a first input terminal, a second input terminal, a power supply terminal, and a ground terminal, and a difference between the voltage of the first input terminal and the voltage of the second input terminal.
  • a first differential amplifier configured to amplify the first input terminal, a first input terminal, a second input terminal, a power supply terminal, and a ground terminal, the voltage of the first input terminal and the second input
  • a second differential amplifier configured to amplify a voltage difference between the terminals; a first piezoelectric element configured to receive a voltage amplified by the first differential amplifier; and a first difference
  • a second piezoelectric element configured to receive the voltage amplified by the dynamic amplifier, a microphone having an output terminal and a ground terminal, a first terminal, a second terminal, a third terminal, and a fourth in order from the tip;
  • a five-pole plug having a terminal and a fifth terminal.
  • the first terminal is configured to be connected to the first input terminal of the first differential amplifier.
  • the second terminal is configured to be connected to the first input terminal of the second differential amplifier.
  • the third terminal is configured to be connected to the power terminal of the first differential amplifier and the power terminal of the second differential amplifier.
  • the fourth terminal is configured to be connected to the ground terminal of the first differential amplifier, the ground terminal of the second differential amplifier, and the ground terminal of the microphone, and further, the second input of the first differential amplifier.
  • the terminal is configured to be connected to the second input terminal of the second differential amplifier.
  • the fifth terminal is configured to be connected to the output terminal of the microphone.
  • the electronic device includes an earphone jack that can be connected to a five-pole plug earphone.
  • the earphone jack includes a first terminal, a second terminal, a third terminal, a fourth terminal, a fifth terminal, and a sixth terminal in the order close to the insertion slot.
  • the electronic device further includes a microphone sound processing module configured to be connected to the first terminal of the earphone jack, a ground power source configured to be connected to the second terminal of the earphone jack, and a third terminal of the earphone jack.
  • a power supply module configured to connect to the first terminal, a first audio output module configured to connect to the fourth terminal of the earphone jack, and a first configuration configured to connect to the fifth terminal of the earphone jack.
  • Two audio output modules and a control module configured to be connected to the sixth terminal of the earphone jack and configured to determine insertion of a plug into the earphone jack.
  • FIG. 1 It is a figure showing the structure of the portable terminal of embodiment. It is a figure showing a 3 pole plug earphone. It is a figure showing 4 pole plug earphone. It is a figure showing 5 pole plug earphone. It is a figure showing the connection of the component in a 3 pole plug earphone. It is a figure showing the connection of the component in 4 pole plug earphone. It is a figure showing the connection of the component in a 5 pole plug earphone.
  • A is a figure showing an earphone jack.
  • (B) is a figure showing a 5-pole plug.
  • C) is a figure showing a 4-pole plug.
  • (D) is a figure showing a 3 pole plug.
  • FIG. (A), (b), (c), (d), (e) are the first stage, the second stage, the third stage, the fourth stage, and the fifth stage in the process of inserting the five-pole plug into the earphone jack.
  • FIG. (A), (b), (c), (d), (e) are the sixth stage, the seventh stage, the eighth stage, the ninth stage, the tenth stage of the process of inserting the five-pole plug into the earphone jack. It is a figure showing a stage.
  • (A), (b), (c), (d), (e) are the 11th stage, 12th stage, 13th stage, 14th stage, 15th stage in the process of inserting the 5-pole plug into the earphone jack.
  • the electronic device can connect a new 5-pole plug earphone in addition to the 3-pole plug earphone and the 4-pole plug earphone described in the background art, and has a function of determining which plug is connected. .
  • FIG. 1 is a diagram illustrating a configuration of a mobile terminal 1 according to an embodiment.
  • a mobile terminal 1 includes a CPU (Central Processing Unit) 2, an antenna 61, a microphone 62, a speaker 63, a key input module 64, a display 65, a memory 66, and a secondary battery. 10, an LDO (Low Dropout Regulator) 29, a voltage setting module 154, an audio processing module 3, and an earphone jack 12.
  • the earphone jack 12 can be connected to a three-pole plug earphone 91, a four-pole plug earphone 92, and a five-pole plug earphone 93.
  • the voltage setting module 154 is provided for identifying the insertion / removal state of the earphone 91, 92 or 93 in the earphone jack 12 and the type of the inserted earphone (3 poles, 4 poles or 5 poles). Details will be described later.
  • the CPU 2 is a control module that performs overall control.
  • the antenna 61 can transmit and receive radio signals to and from the radio base station.
  • the key input module 64 is composed of a touch panel or the like and can accept input from the user.
  • the display 65 can display an image sent from the CPU 2.
  • the memory 66 can store various data.
  • the audio processing module 3 can output an audio signal to the speaker 63 and receive an audio signal from the microphone 62 when no earphone is inserted into the earphone jack 12.
  • the sound processing module 3 can output a sound signal to the three-pole plug earphone 91 when the three-pole plug earphone 91 is inserted into the earphone jack 12.
  • the audio processing module 3 can output an audio signal to the 4-pole plug earphone 92 when the 4-pole plug earphone 92 is inserted into the earphone jack 12, and can receive an audio signal from the 4-pole plug earphone 92. it can.
  • the audio processing module 3 can output an audio signal to the 5-pole plug earphone 93 and receive the audio signal from the 5-pole plug earphone 93 when the 5-pole plug earphone 93 is inserted into the earphone jack 12. it can.
  • the microphone 62 can output the input audio signal to the audio processing module 3.
  • the speaker 63 can reproduce the audio signal sent from the audio processing module 3.
  • the secondary battery 10 can supply power to the internal components of the mobile terminal 1.
  • the LDO 29 can be provided in order to prevent a current exceeding the rating from flowing from the secondary battery 10 to the earphones 91, 92, 93.
  • the secondary battery 10 can supply power to the 5-pole plug earphone 93 when the 5-pole plug earphone 93 is inserted into the earphone jack 12.
  • FIG. 2 is a diagram illustrating a three-pole plug earphone 91.
  • the three-pole plug earphone 91 includes a three-pole plug 51, a left ear silicon cap 13a, a housing 16a, and a speaker 17a, and a right ear silicon cap 13b, a housing 16b, and a speaker 17b.
  • FIG. 3 is a diagram showing a four-pole plug earphone 92.
  • the 4-pole plug earphone 92 includes a 4-pole plug 52, a microphone 28, a silicon cap 23a for the left ear, a housing 26a, and a speaker 27a, and a silicon cap 23b for the right ear, a housing 26b, and a speaker 27b. .
  • FIG. 4 is a diagram showing a five-pole plug earphone 93.
  • the 5-pole plug earphone 93 includes a 5-pole plug 53, a microphone 39, a silicon cap 33a for the left ear, a differential amplifier 38a, and a piezoelectric element 37a, a silicon cap 233b for the right ear, a differential amplifier 38b, and And a piezoelectric element 37b.
  • FIG. 5 is a diagram illustrating connection of components in the three-pole plug earphone 91.
  • the 3-pole plug 51 is a plug that conforms to EIAJ (Electronic Industries Association of Japan) standards.
  • the diameter of the tripolar plug 51 is 3.5 mm.
  • the three-pole plug 51 includes a left audio terminal (L) (first terminal), a right audio terminal (R) (second terminal), and a ground terminal (GND) (third terminal) in order from the tip.
  • L left audio terminal
  • R right audio terminal
  • GND ground terminal
  • the portion shown in black is made of an insulator.
  • the speaker 17a has an input terminal 95a and a ground voltage input terminal (ground terminal) 96a.
  • the speaker 17b has an input terminal 95b and a voltage input terminal (ground terminal) 96b for ground.
  • the left audio terminal (L) can be connected to the input terminal 95a of the speaker 17a.
  • the right audio terminal (R) can be connected to the input terminal 95b of the speaker 17b.
  • the ground terminal (GND) can be connected to the ground terminal 96a of the speaker 17a and the ground terminal 96b of the speaker 17b.
  • FIG. 6 is a diagram illustrating connection of components in the four-pole plug earphone 92.
  • the 4-pole plug 52 is a plug compliant with the EIAJ standard.
  • the diameter of the 4-pole plug 52 is 3.5 mm.
  • the signal arrangement of the four-pole plug 52 conforms to CTIA (Cellular Telephone Industry Association).
  • the four-pole plug 52 includes a left audio terminal (L) (first terminal), a right audio terminal (R) (second terminal), a ground terminal (GND) (third terminal), and a microphone terminal in order from the tip. (M) (fourth terminal).
  • the speaker 27a has an input terminal 71a and a ground voltage input terminal (ground terminal) 72a.
  • the speaker 27b has an input terminal 71b and a ground voltage input terminal (ground terminal) 72b.
  • the microphone 28 has an output terminal 74 and a voltage input terminal (ground terminal) 73 for ground.
  • the left audio terminal (L) can be connected to the input terminal 71a of the speaker 27a.
  • the right audio terminal (R) can be connected to the input terminal 71b of the speaker 27b.
  • the ground terminal (GND) can be connected to the ground terminal 72a of the speaker 27a, the ground terminal 72b of the speaker 27b, and the ground terminal 73 of the microphone 28.
  • the microphone terminal (M) can be connected to the output terminal 74 of the microphone 28.
  • FIG. 7 is a diagram illustrating connection of components in the five-pole plug earphone 93.
  • the 5-pole plug 53 includes a left audio terminal (L) (first terminal), a right audio terminal (R) (second terminal), a power supply terminal (V) (third terminal), and a ground terminal in order from the tip. (GND) (fourth terminal) and a microphone terminal (M) (fifth terminal).
  • the differential amplifier 38a has a positive input terminal 82a, a negative input terminal 83a, a voltage input terminal (power supply terminal) 81a for power supply, and a voltage input terminal (ground terminal) 84a for ground.
  • the differential amplifier 38b has a positive input terminal 82b, a negative input terminal 83b, a voltage input terminal (power supply terminal) 81b for power supply, and a voltage input terminal (ground terminal) 84b for ground.
  • the microphone 39 has an output terminal 86 and a ground voltage input terminal (ground terminal) 85.
  • the power supply terminal (V) can be connected to the power supply terminal 81a of the differential amplifier 38a and the power supply terminal 81b of the differential amplifier 38b.
  • the ground terminal (GND) can be further connected to the ground terminal 84a of the differential amplifier 38a.
  • the ground terminal (GND) can be further connected to the ground terminal 84b of the differential amplifier 38b.
  • the ground terminal (GND) can be further connected to the ground terminal 85 of the microphone 39.
  • the microphone terminal (M) can be connected to the output terminal 86 of the microphone 39.
  • the differential amplifier 38a can amplify the difference between the voltage at the positive input terminal 82a and the voltage at the negative input terminal 83a and supply the voltage (L +, L ⁇ ) to the piezoelectric element 37a.
  • the piezoelectric element 37a vibrates according to the magnitude of the supplied voltage.
  • the differential amplifier 38b can amplify the difference between the voltage at the positive input terminal 82b and the voltage at the negative input terminal 83b and supply the voltage (R +, R ⁇ ) to the piezoelectric element 37b.
  • the piezoelectric element 37b can vibrate according to the magnitude of the supplied voltage.
  • 5 to 30 Vpp is applied (that is, the potential difference between the maximum value and the minimum value of the AC voltage waveform is 5 to 30 V), so an efficient class D or class H amplifier is used. be able to.
  • the differential amplifiers 38a and 38b are required because the piezoelectric elements 37a and 37b are driven by a high-voltage input signal.
  • the plugs are connected to voltages (L +, L ⁇ , R +) in order to supply the output voltages of the differential amplifiers 38a and 38b to the piezoelectric elements 37a and 37b. , R-) is required.
  • GND ground terminal
  • M microphone terminal
  • the plug becomes a 6-pole plug, and an earphone jack that can handle the 6-pole plug is also required on the portable terminal side.
  • a configuration that enables connection of all three-pole plugs, four-pole plugs, and six-pole plugs with an earphone jack that can handle six-pole plugs is complicated or difficult. Therefore, in the embodiment, an earphone having a five-pole plug is used, and the differential amplifiers 38a and 38b are provided on the earphone side.
  • FIG. 8A shows the earphone jack 54.
  • the earphone jack 54 includes a terminal A (MIC) (first terminal), a terminal B (GND) (second terminal), a terminal C (VDD) (third terminal), a terminal in order from the side closer to the insertion slot.
  • D (Rch) fourth terminal
  • terminal E (Lch) fifth terminal
  • terminal F (DET) sixthth terminal
  • the terminal A (MIC) (first terminal), the terminal C (VDD) (third terminal), and the terminal E (Lch) (fifth terminal) are arranged in the insertion direction on the cylindrical inner wall of the earphone jack 54. It can be arranged along a parallel first line L1.
  • Terminal B (second terminal), terminal D (Rch) (fourth terminal), and terminal F (DET) (sixth terminal) are arranged in the insertion direction on the cylindrical inner wall of the earphone jack 54. It can be disposed along a second line L2 that is parallel and opposite the first line L1.
  • FIG. 8B is a diagram showing the 5-pole plug 53.
  • the 5-pole plug 53 When the 5-pole plug 53 is completely inserted into the earphone jack 54, it can be connected to the earphone jack 54 as follows.
  • Left audio terminal (L) can be connected to terminal E (Lch) and terminal F (DET).
  • the right audio terminal (R) is connected to the terminal D (Rch).
  • the power supply terminal (V) can be connected to the terminal C (VDD).
  • the ground terminal (G) is connected to the terminal B (GND).
  • a microphone terminal (M) can be connected to terminal A (MIC).
  • FIG. 8C is a diagram showing the four-pole plug 52.
  • the four-pole plug 52 When the four-pole plug 52 is completely inserted into the earphone jack 54, it can be connected to the earphone jack 54 as follows.
  • Left audio terminal (L) can be connected to terminal E (Lch) and terminal F (DET).
  • the right audio terminal (R) can be connected to the terminal D (Rch).
  • the ground terminal (G) can be connected to the terminal B (GND) and the terminal C (VDD).
  • a microphone terminal (M) can be connected to terminal A (MIC).
  • FIG. 8D shows the three-pole plug 51.
  • the three-pole plug 51 When the three-pole plug 51 is completely inserted into the earphone jack 54, it can be connected to the earphone jack 54 as follows.
  • Left audio terminal (L) can be connected to terminal E (Lch) and terminal F (DET).
  • the right audio terminal (R) can be connected to the terminal D (Rch).
  • a ground terminal (G) can be connected to a terminal A (MIC), a terminal B (GND), and a terminal C (VDD).
  • FIG. 9 is a diagram illustrating a configuration related to transmission / reception of signals with the earphone in the mobile terminal 1.
  • the audio processing module 3 includes a microphone audio processing module 151, an audio output module 152, and an audio output module 153.
  • the microphone sound processing module 151 includes an amplifier 5 and an AD converter 4.
  • the amplifier 5 can be connected to the terminal A (MIC) of the earphone jack 54.
  • the amplifier 5 can amplify the audio signal output from the terminal A (MIC).
  • the AD converter 4 can convert the audio signal output from the amplifier 5 into a digital signal.
  • the audio output module 152 includes a DA converter 6 and an amplifier 7.
  • the DA converter 6 can convert a digital audio signal for the left ear into an analog audio signal.
  • the amplifier 7 can amplify or attenuate the audio signal output from the DA converter 6.
  • the amplifier 7 can be connected to the terminal E (Lch) of the earphone jack 54.
  • the audio output module 153 includes a DA converter 8 and an amplifier 9.
  • the DA converter 8 can convert a digital audio signal for the right ear into an analog audio signal.
  • the amplifier 9 can amplify or attenuate the audio signal output from the DA converter 8.
  • the amplifier 9 can be connected to the terminal D (Rch) of the earphone jack 54.
  • the voltage setting module 154 includes a pull-up resistor R1, a pull-down resistor R2, a pull-up resistor R3, an inverter IV, and a ground 155.
  • the pull-up resistor R1 can be connected between a node ND1 on the wiring between the terminal F (DET) of the earphone jack 54 and the CPU 2 and the power supply voltage VDD for pull-up.
  • the pull-down resistor R2 can be connected between the node ND2 on the wiring between the terminal E (Lch) of the earphone jack 54 and the audio output module 152 and the ground 155.
  • the pull-up resistor R3 can be connected between a node ND3 on the wiring between the terminal A (MIC) of the earphone jack 54 and the microphone sound processing module 151 and the bias voltage MICBIAS for pull-up.
  • Inverter IV can invert the voltage of node ND3.
  • the ground 155 can be connected to the terminal B (GND) of the earphone jack 54.
  • the CPU 2 has a GPIO (General Purpose Input / Output) interface 11.
  • the GPIO interface 11 has terminals GPIO_0, GPIO_1, and GPIO_2.
  • the GPIO interface 11 can switch a terminal input from the terminals GPIO_0, GPIO_1, and GPIO_2, and can switch a terminal to be output from the terminals GPIO_0, GPIO_1, and GPIO_2.
  • pull-up (PU) can be set at several hundreds k ⁇ with respect to the power supply inside the terminal
  • pull-down (PD) can be set at several hundreds ⁇ with respect to ground
  • NP neither pull-up nor pull-down
  • the terminal GPIO_0 can be connected to the node ND1.
  • the CPU 2 can control the pull-up of the output of the terminal GPIO_0.
  • the CPU 2 can receive the detection signal DET input to the terminal GPIO_0.
  • the terminal GPIO_1 can be connected to the output of the inverter IV.
  • the CPU 2 can control the pull-up of the output of the terminal GPIO_1.
  • the CPU 2 can receive the signal MIC_SW input to the terminal GPIO_1.
  • the terminal GPIO_2 can be connected to a node ND4 on the wiring between the terminal D (Rch) of the earphone jack 54 and the audio output module 152.
  • the CPU 2 controls the pull-up of the output of the terminal GPIO_2.
  • the CPU 2 can receive the mode signal Mode input to the terminal GPIO_2.
  • FIG. 10 is a diagram illustrating the connection between the three-pole plug earphone 91 and the components of the mobile terminal 1 when the three-pole plug 51 is inserted into the earphone jack 54.
  • FIG. 11 is a diagram illustrating connection between the four-pole plug earphone 92 and the components of the mobile terminal 1 when the four-pole plug 52 is inserted into the earphone jack 54.
  • FIG. 12 is a diagram illustrating the connection between the five-pole plug earphone 93 and the components of the mobile terminal 1 when the five-pole plug 53 is inserted into the earphone jack 54.
  • the left audio terminal (L) of the 5-pole plug 53 can be connected to the positive input terminal 82a of the differential amplifier 38a via the capacitor C1 +.
  • the right audio terminal (R) of the five-pole plug 53 can be connected to the positive input terminal 82b of the differential amplifier 38b via the capacitor C2 +. Therefore, the left audio terminal (L) and the right audio terminal (R) of the five-pole plug 53 can be insulated in a DC state.
  • FIG. 13 is a flowchart showing procedures for plug insertion / removal determination and plug type identification.
  • CPU 2 can pull up GPIO_2 without pulling up GPIO_0 and GPIO_1 of GPIO interface 11 (NP) (PU).
  • the detection signal DET input to GPIO_0 can be at a high level (H).
  • step S102 when the detection signal DET is at the low level (L), the CPU 2 determines that the plug is inserted into the earphone jack 54, and advances the process to step S103.
  • R3 pull-up resistor
  • the node ND3 is further connected to the ground terminal (G), and thus can be at a low level (L).
  • the output of the inverter IV connected to the node ND3 becomes high level (H)
  • the signal Mic_SW input to GPIO_1 can become high level (H).
  • the node ND3 when the 4-pole plug 52 or the 5-pole plug 53 is connected to the earphone jack 54, the node ND3 can be connected to the microphone terminal (M). Since a positive signal is output from the microphone terminal (M), the node ND3 can be at a high level (H). As a result, the output of the inverter IV connected to the node ND3 can be low level (L), and the signal Mic_SW input to GPIO_1 can be low level (H).
  • step S103 if the signal Mic_SW is at the high level (H), the CPU 2 advances the process to step S104, and if the signal Mic_SW is at the low level (L), advances the process to step S105.
  • step S104 the CPU 2 determines that the inserted plug is the three-pole plug 51.
  • the node ND4 can be pulled up by GPIO_2 being pulled up in step S101.
  • the 4-pole plug 52 is connected to the earphone jack 54
  • the node ND4 becomes low level, and the mode signal Mode input to GPIO_2 can become low level.
  • the node ND4 maintains a high level, and the mode signal Mode input to GPIO_2 can be at a high level.
  • step S105 the CPU 2 advances the process to step S106 when the mode signal Mode is at the low level (L), and advances the process to step S107 when the mode signal Mode is at the high level (H). .
  • step S106 the CPU 2 can determine that the inserted plug is the four-pole plug 52.
  • step S107 the CPU 2 can determine that the inserted plug is the 5-pole plug 53.
  • step S108 the CPU 2 can start supplying the power supply voltage VDD from the secondary battery 10 to the earphone jack 54 via the LDO 29.
  • step S109 the CPU 2 can cancel the pull-up of GPIO_2 (NP).
  • the right audio terminal (R) and the terminal D can be used for transmission of an audio signal for the right ear in order to be used as the terminal RCH.
  • FIGS. 14A to 14E are diagrams showing the first to fifth stages in the process of inserting the five-pole plug 53 into the earphone jack 54.
  • FIG. 14A to 14E are diagrams showing the first to fifth stages in the process of inserting the five-pole plug 53 into the earphone jack 54.
  • the left audio terminal (L) of the five-pole plug 53 can be connected to the terminal A (MIC) of the earphone jack 54.
  • the left audio terminal (L) of the five-pole plug 53 can be connected to the terminal B (GND) of the earphone jack 54.
  • the left audio terminal (L) of the five-pole plug 53 can be connected to the terminal A (MIC) and the terminal B (GND) of the earphone jack 54.
  • the left audio terminal (L) of the 5-pole plug 53 is connected to the terminal B (GND) of the earphone jack 54 and the right audio terminal ( R) can be connected to the terminal A (MIC) of the earphone jack 54.
  • the left audio terminal (L) of the five-pole plug 53 can be connected to the terminal B (GND) and the terminal C (VDD) of the earphone jack 54,
  • the right audio terminal (R) of the 5-pole plug 53 can be connected to the terminal A (MIC) of the earphone jack 54.
  • 15 (a) to 15 (e) are diagrams showing the sixth to tenth stages in the process of inserting the five-pole plug 53 into the earphone jack 54.
  • FIG. 15 (a) to 15 (e) are diagrams showing the sixth to tenth stages in the process of inserting the five-pole plug 53 into the earphone jack 54.
  • the left audio terminal (L) of the 5-pole plug 53 can be connected to the terminal B (GND) of the earphone jack 54, and the power supply of the 5-pole plug 53
  • the terminal (V) can be connected to the terminal A (MIC) of the earphone jack 54.
  • the left audio terminal (L) of the five-pole plug 53 can be connected to the terminal D (Rch) of the earphone jack 54, and the right of the five-pole plug 53 can be connected.
  • the audio terminal (R) can be connected to the terminal B (GND) of the earphone jack 54, and the power terminal (V) of the five-pole plug 53 can be connected to the terminal A (MIC) of the earphone jack 54. .
  • the left audio terminal (L) of the 5-pole plug 53 can be connected to the terminal D (Rch) of the earphone jack 54, and the right-hand side of the 5-pole plug 53 can be connected.
  • the audio terminal (R) can be connected to the terminal B (GND) and the terminal C (VDD) of the earphone jack 54.
  • the left audio terminal (L) of the five-pole plug 53 can be connected to the terminal D (Rch) of the earphone jack 54, and the right of the five-pole plug 53 can be connected.
  • the audio terminal (R) can be connected to the terminal B (GND) and the terminal C (VDD) of the earphone jack 54, and the ground terminal (G) of the five-pole plug 53 is connected to the terminal A (MIC) of the earphone jack 54. Can be connected with.
  • the left audio terminal (L) of the five-pole plug 53 can be connected to the terminal D (Rch) of the earphone jack 54, and the right of the five-pole plug 53 can be connected.
  • the audio terminal (R) can be connected to the terminal C (VDD) of the earphone jack 54, and the power terminal (V) of the five-pole plug 53 can be connected to the terminal B (GND) of the earphone jack 54.
  • the ground terminal (G) of the five-pole plug 53 can be connected to the terminal A (MIC) of the earphone jack 54.
  • 16 (a) to 16 (e) are diagrams showing the 11th to 15th stages in the process of inserting the 5-pole plug 53 into the earphone jack 54.
  • FIG. 16 (a) to 16 (e) are diagrams showing the 11th to 15th stages in the process of inserting the 5-pole plug 53 into the earphone jack 54.
  • the left audio terminal (L) of the five-pole plug 53 can be connected to the terminal D (Rch) and the terminal E (Lch) of the earphone jack 54.
  • the right audio terminal (R) of the polar plug 53 can be connected to the terminal C (VDD) of the earphone jack 54, and the power terminal (V) of the five-pole plug 53 is connected to the terminal B (GND) of the earphone jack 54.
  • the ground terminal (G) of the five-pole plug 53 can be connected to the terminal A (MIC) of the earphone jack 54.
  • the left audio terminal (L) of the five-pole plug 53 can be connected to the terminal E (Lch) of the earphone jack 54, and the right of the five-pole plug 53 can be connected.
  • the audio terminal (R) can be connected to the terminal D (Rch) of the earphone jack 54, and the power terminal (V) of the five-pole plug 53 is connected to the terminal B (GND) and the terminal C (VDD) of the earphone jack 54.
  • the ground terminal (G) of the five-pole plug 53 can be connected to the terminal A (MIC) of the earphone jack 54.
  • FIG. 17 is shown for reference, and the process of inserting the five-pole plug 53 into the earphone jack 54 when the position of the terminal F (DET) of the earphone jack 54 is shifted to the insertion port side is shown. It is a figure showing 12 stages.
  • the left audio terminal (L) of the 5-pole plug 53 can be connected to the terminal E (Lch) and the terminal F (DET) of the earphone jack 54
  • the right audio terminal of the 5-pole plug 53 (R) can be connected to the terminal D (Rch) of the earphone jack 54
  • the power terminal (V) of the five-pole plug 53 is connected to the terminal B (GND) and the terminal C (VDD) of the earphone jack 54
  • the ground terminal (G) of the five-pole plug 53 can be connected to the terminal A (MIC) of the earphone jack 54.
  • step S102 in the flowchart of FIG. The insertion of the 5-pole plug 53 can be determined.
  • the determination processing after step S103 in the flowchart of FIG. 13 is performed, and when it is identified as the five-pole plug 53, the power supply voltage VDD can be supplied in step S108. .
  • the power terminal (V) of the five-pole plug 53 to which the power voltage VDD is supplied is connected to the terminal B (GND) of the earphone jack 54, a short circuit occurs.
  • step S102 in the flowchart of FIG. Insertion of the 5-pole plug 53 into the earphone jack 54 is not determined.
  • the power supply voltage VDD is not supplied to the power supply terminal (V) of the five-pole plug 53, so that a short circuit does not occur.
  • the left audio terminal (L) of the five-pole plug 53 is connected to the terminal E (Lch) and the terminal F ( DET)
  • the right audio terminal (R) of the 5-pole plug 53 can be connected to the terminal D (Rch) of the earphone jack 54
  • the power supply terminal (V) of the 5-pole plug 53 is
  • the terminal C (VDD) of the earphone jack 54 can be connected
  • the microphone terminal (M) of the five-pole plug 53 can be connected to the terminal A (MIC) of the earphone jack 54.
  • the left audio terminal (L) of the 5-pole plug 53 is connected to the terminal E (Lch) and the terminal F (DET) of the earphone jack 54, whereby the 5-pole plug 53 is inserted into the earphone jack 54. Can be determined.
  • the power supply voltage VDD can be supplied.
  • the power supply terminal (V) of the 5-pole plug 53 to which the power supply voltage VDD is supplied is not connected to the terminal B (GND) of the earphone jack 54, no short circuit occurs.
  • the left audio terminal (L) of the 5-pole plug 53 is connected to the terminal E (Lch) and the terminal F (DET) of the earphone jack 54.
  • the right audio terminal (R) of the 5-pole plug 53 can be connected to the terminal D (Rch) of the earphone jack 54, and the power supply terminal (V) of the 5-pole plug 53 is connected to the earphone.
  • the terminal 54 can be connected to the terminal C (VDD) of the jack 54, and the ground terminal (G) of the five-pole plug 53 can be connected to the terminal B (GND) of the earphone jack 54.
  • the earphone jack side of the portable terminal and the plug side of the five-pole plug earphone are provided with the terminals for the power supply voltage.
  • a power supply voltage can be supplied to the piezoelectric element.
  • the terminals of the five-pole plug are arranged in order from the end closest to the tip: left audio terminal (L), right audio terminal (R), power supply terminal (V), ground terminal (GND), and microphone terminal (M). Accordingly, a portable terminal having a five-pole earphone jack can be connected to the three-pole plug earphone and the four-pole plug earphone described in the background art.
  • the earphone inserted into the earphone jack becomes 5 It can be identified whether it is a polar plug earphone or a three-pole or four-pole plug earphone.
  • the power supply voltage is supplied from the portable terminal to the 5-pole plug, and the power terminal (V) of the 5-pole plug is connected to the earphone.
  • the left audio terminal (L) of the five-pole plug is not connected to the earphone jack terminal F (DET), so that a short circuit can be prevented.
  • a mobile terminal has been described as an example of an electronic device.
  • the electronic device of the present disclosure is not limited to a mobile terminal, and includes a personal computer or a tablet. It is.
  • the value of the resistor RX which is the equalizer circuit of the speaker 17a
  • the value of the resistor RY which is the equalizer circuit of the speaker 17b
  • the present invention is not limited to this. Even if the values of the anti-RX and the road RY are 16 ⁇ or 32 ⁇ , the plug insertion / removal determination and the plug type identification described in the above embodiment are applicable.
  • the voltage is supplied to the piezoelectric element in the earphone.
  • the component that supplies the voltage is not limited to the piezoelectric element, and may be another component.
  • a light emitting element and a light receiving element for detecting a pulse may be used.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Acoustics & Sound (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • General Health & Medical Sciences (AREA)
  • Otolaryngology (AREA)
  • Circuit For Audible Band Transducer (AREA)
  • Headphones And Earphones (AREA)
  • Piezo-Electric Transducers For Audible Bands (AREA)

Abstract

 5極プラグの端子(V)は、イヤホン内の第1の差動アンプの電源端子および第2の差動アンプの電源端子と接続する。第1の差動アンプおよび第2の差動アンプは、第1の圧電素子および第2の圧電素子に増幅した電圧を供給する。電池は、イヤホンジャックの端子Cと接続する。CPUは、イヤホンジャックの端子Fと接続し、イヤホンジャックへのプラグの挿入を判定する。

Description

電子機器、イヤホン、および電子機器システム
 本開示は、電子機器、イヤホン、および電子機器システムに関する。
 複数種類のプラグのうち、いずれがイヤホンジャックに挿入されたかを識別することができる装置が知られている。
 たとえば、4極プラグおよび5極プラグに共用される5極用イヤホンジャックを備えた携帯電話機が知られている。4極プラグは、マイク信号、左音声信号、右音声信号、グランド電圧を伝送し、5極プラグは、PTTスイッチ信号、マイク信号、左音声信号、右音声信号、グランド電圧を伝送する。
 プラグが挿入されると、第3ジャック端子からトーン信号が出力される。このとき、4極プラグが挿入されていれば、トーン信号は4極イヤホンを経由して第1ジャック端子から漏れ信号として出力され、漏れ信号は、増幅された後に制御回路に入力される。一方、5極プラグが挿入されている場合、漏れ信号は出力されない。このような構成によって、4極プラグと5極プラグのいずれがプラグに挿入されたかを識別することができる。
 ところで、イヤホン内のスピーカを圧電素子で構成したものが開発されている。圧電素子を動作させるためには、圧電素子に電圧を供給する必要があるが、背景技術に記載された携帯電話機の5極イヤホンジャックからは、イヤホンに電圧を供給することができない。
 一実施の形態の5極プラグイヤホンは、第1の入力端子、第2の入力端子、電源端子、およびグランド端子を有し、第1の入力端子の電圧と第2の入力端子の電圧の差を増幅するように構成される第1の差動アンプと、第1の入力端子、第2の入力端子、電源端子、およびグランド端子を有し、第1の入力端子の電圧と第2の入力端子の電圧の差を増幅するように構成される第2の差動アンプと、第1の差動アンプで増幅された電圧を受けるように構成される第1の圧電素子と、第1の差動アンプで増幅された電圧を受けるように構成される第2の圧電素子と、出力端子およびグランド端子とを有するマイクと、先端から順番に第1端子、第2端子、第3端子、第4端子、および第5端子を有する5極プラグとを備える。第1端子は、第1の差動アンプの第1の入力端子と接続するように構成される。第2端子は、第2の差動アンプの第1の入力端子と接続するように構成される。第3端子は、第1の差動アンプの電源端子および第2の差動アンプの電源端子と接続するように構成される。第4端子は、第1の差動アンプのグランド端子、第2の差動アンプのグランド端子、マイクのグランド端子に接続するように構成され、さらに、第1の差動アンプの第2の入力端子、第2の差動アンプの第2の入力端子と接続するように構成される。第5端子は、マイクの出力端子と接続するように構成される。
 他の実施形態の電子機器は、5極プラグイヤホンと接続可能なイヤホンジャックを備える。イヤホンジャックは、挿入口に近い順番に第1端子、第2端子、第3端子、第4端子、第5端子、および第6端子を含む。電子機器は、さらに、イヤホンジャックの第1端子と接続するように構成されるマイク音声処理モジュールと、イヤホンジャックの第2端子と接続するように構成されるグランド電源と、イヤホンジャックの第3端子と接続するように構成される電力供給モジュールと、イヤホンジャックの第4端子と接続するように構成される第1の音声出力モジュールと、イヤホンジャックの第5端子と接続するように構成される第2の音声出力モジュールと、イヤホンジャックの第6端子と接続するように構成され、イヤホンジャックへのプラグの挿入を判定するように構成される制御モジュールとを備える。
実施の形態の携帯端末の構成を表わす図である。 3極プラグイヤホンを表わす図である。 4極プラグイヤホンを表わす図である。 5極プラグイヤホンを表わす図である。 3極プラグイヤホン内の構成要素の接続を表わす図である。 4極プラグイヤホン内の構成要素の接続を表わす図である。 5極プラグイヤホン内の構成要素の接続を表わす図である。 (a)は、イヤホンジャックを表わす図である。(b)は、5極プラグを表わす図である。(c)は、4極プラグを表わす図である。(d)は、3極プラグを表わす図である。 イヤホンとの信号の授受に関連する構成を表わす図である。 イヤホンジャックに3極プラグが挿入されたときの3極プラグイヤホンと、携帯端末の構成要素の接続を表わす図である。 イヤホンジャックに4極プラグが挿入されたときの4極プラグイヤホンと、携帯端末の構成要素の接続を表わす図である。 イヤホンジャックに5極プラグが挿入されたときの5極プラグイヤホンと、携帯端末の構成要素の接続を表わす図である。 プラグの挿脱判定およびプラグの種別識別の手順を表すフローチャートである。 (a)、(b)、(c)、(d)、(e)は、5極プラグのイヤホンジャックへの挿入過程の第1ステージ、第2ステージ、第3ステージ、第4ステージ、5ステージを表わす図である。 (a)、(b)、(c)、(d)、(e)は、5極プラグのイヤホンジャックへの挿入過程の第6ステージ、第7ステージ、第8ステージ、第9ステージ、第10ステージを表わす図である。 (a)、(b)、(c)、(d)、(e)は、5極プラグのイヤホンジャックへの挿入過程の第11ステージ、第12ステージ、第13ステージ、第14ステージ、第15ステージを表わす図である。 イヤホンジャックの端子Fの位置が、挿入口側にずれた場合の、5極プラグのイヤホンジャックへの挿入過程の第12ステージを表わす図である。
 以下、実施形態について図面を用いて説明する。
 イヤホン内のスピーカを圧電素子で構成する場合に、圧電素子を動作させるためには、圧電素子に電圧を供給する必要がある。しかしながら、背景技術に記載された携帯電話機の5極イヤホンジャックからは、イヤホンに電圧を供給することができない。上記問題は、以下の開示によって解決できる。
 実施形態による電子機器は、背景技術に記載された3極プラグイヤホンおよび4極プラグイヤホンに加えて、新たな5極プラグイヤホンを接続可能とし、いずれのプラグが接続されたかを判別する機能を有する。
 以下では、電子機器の一形態としてスマートフォンなどの携帯端末を用いて説明する。
 (携帯端末の構成)
 図1は、実施の形態の携帯端末1の構成を表わす図である。
 図1を参照して、携帯端末1は、CPU(Central Processing Unit)2と、アンテナ61と、マイク62と、スピーカ63と、キー入力モジュール64と、ディスプレイ65と、メモリ66と、二次電池10と、LDO(Low Dropout Regulator)29と、電圧設定モジュール154と、音声処理モジュール3と、イヤホンジャック12とを備える。
 イヤホンジャック12は、3極プラグイヤホン91、4極プラグイヤホン92、および5極プラグイヤホン93と接続可能である。
 電圧設定モジュール154は、イヤホンジャック12におけるイヤホン91,92または93の挿脱状態、および挿入されたイヤホンの種別(3極か、4極か、あるいは5極か)の識別のために設けられる。詳細は後述する。
 CPU2は、全体の制御を行なう制御モジュールである。
 アンテナ61は、無線基地局との間で無線信号の送受信を行なうことができる。
 キー入力モジュール64は、タッチパネルなどで構成され、ユーザによる入力を受け付けることができる。
 ディスプレイ65は、CPU2から送られる画像を表示することができる。
 メモリ66は、各種のデータを記憶することができる。
 音声処理モジュール3は、イヤホンジャック12にイヤホンが挿入されていないときには、スピーカ63へ音声信号を出力することができ、マイク62から音声信号を受けることができる。音声処理モジュール3は、イヤホンジャック12に3極プラグイヤホン91が挿入されているときには、3極プラグイヤホン91へ音声信号を出力することができる。音声処理モジュール3は、イヤホンジャック12に4極プラグイヤホン92が挿入されているときには、4極プラグイヤホン92へ音声信号を出力することができ、4極プラグイヤホン92からの音声信号を受けることができる。音声処理モジュール3は、イヤホンジャック12に5極プラグイヤホン93が挿入されているときには、5極プラグイヤホン93へ音声信号を出力することができ、5極プラグイヤホン93からの音声信号を受けることができる。
 マイク62は、入力される音声信号を音声処理モジュール3へ出力することができる。
 スピーカ63は、音声処理モジュール3から送られる音声信号を再生することができる。
 二次電池10は、携帯端末1の内部の構成要素に電力を供給することができる。
 LDO29は、二次電池10からイヤホン91,92,93へ定格以上の電流が流れないようにするために設けられることができる。
 二次電池10は、イヤホンジャック12に5極プラグイヤホン93が挿入されているときには、5極プラグイヤホン93に電力を供給することができる。
 (イヤホンの構成)
 図2は、3極プラグイヤホン91を表わす図である。
 3極プラグイヤホン91は、3極プラグ51と、左耳用のシリコンキャップ13a、ハウジング16a、およびスピーカ17aと、右耳用のシリコンキャップ13b、ハウジング16b、およびスピーカ17bとを備える。
 図3は、4極プラグイヤホン92を表わす図である。
 4極プラグイヤホン92は、4極プラグ52と、マイク28と、左耳用のシリコンキャップ23a、ハウジング26a、およびスピーカ27aと、右耳用のシリコンキャップ23b、ハウジング26b、およびスピーカ27bとを備える。
 図4は、5極プラグイヤホン93を表わす図である。
 5極プラグイヤホン93は、5極プラグ53と、マイク39と、左耳用のシリコンキャップ33a、差動アンプ38a、および圧電素子37aと、右耳用のシリコンキャップ233b、差動アンプ38b、および圧電素子37bとを備える。
 (イヤホン内の構成要素間の接続関係)
 図5は、3極プラグイヤホン91内の構成要素の接続を表わす図である。
 3極プラグ51は、EIAJ(Electronic Industries Association of Japan )規格に準拠するプラグである。3極プラグ51の直径は3.5mmである。3極プラグ51は、先端から順番に左音声端子(L)(第1端子)と、右音声端子(R)(第2端子)と、グランド端子(GND)(第3端子)とを備える。図5において、黒で示されている部分は、絶縁体で構成されている。
 スピーカ17aは、入力端子95aおよびグランド用の電圧入力端子(グランド端子)96aを有する。スピーカ17bは、入力端子95bおよびグランド用の電圧入力端子(グランド端子)96bを有する。
 左音声端子(L)は、スピーカ17aの入力端子95aに接続されることができる。右音声端子(R)は、スピーカ17bの入力端子95bに接続されることができる。グランド端子(GND)は、スピーカ17aのグランド端子96aおよびスピーカ17bのグランド端子96bに接続されることができる。
 図6は、4極プラグイヤホン92内の構成要素の接続を表わす図である。
 4極プラグ52は、EIAJ規格に準拠するプラグである。4極プラグ52の直径は3.5mmである。4極プラグ52の信号配列は、CTIA(Cellular Telephone Industry Association)に準拠している。4極プラグ52は、先端から順番に左音声端子(L)(第1端子)と、右音声端子(R)(第2端子)と、グランド端子(GND)(第3端子)と、マイク端子(M)(第4端子)とを備える。
 スピーカ27aは、入力端子71aおよびグランド用の電圧入力端子(グランド端子)72aを有する。スピーカ27bは、入力端子71bおよびグランド用の電圧入力端子(グランド端子)72bを有する。マイク28は、出力端子74およびグランド用の電圧入力端子(グランド端子)73を有する。
 左音声端子(L)は、スピーカ27aの入力端子71aに接続されることができる。右音声端子(R)は、スピーカ27bの入力端子71bに接続されることができる。グランド端子(GND)は、スピーカ27aのグランド端子72a、スピーカ27bのグランド端子72b、およびマイク28のグランド端子73に接続されることができる。マイク端子(M)は、マイク28の出力端子74に接続されることができる。
 図7は、5極プラグイヤホン93内の構成要素の接続を表わす図である。
 5極プラグ53は、先端から順番に左音声端子(L)(第1端子)と、右音声端子(R)(第2端子)と、電源端子(V)(第3端子)と、グランド端子(GND)(第4端子)と、マイク端子(M)(第5端子)とを備える。
 差動アンプ38aは、正側入力端子82a、負側入力端子83a、電源用の電圧入力端子(電源端子)81a、およびグランド用の電圧入力端子(グランド端子)84aを有する。差動アンプ38bは、正側入力端子82b、負側入力端子83b、電源用の電圧入力端子(電源端子)81b、およびグランド用の電圧入力端子(グランド端子)84bを有する。マイク39は、出力端子86およびグランド用の電圧入力端子(グランド端子)85を有する。
 左音声端子(L)は、コンデンサC1+(=0.1μF)を介して、差動アンプ38aの正側入力端子82aに接続されることができる。右音声端子(R)は、コンデンサC2+(=0.1μF)を介して、差動アンプ38bの正側入力端子82bに接続されることができる。電源端子(V)は、差動アンプ38aの電源端子81a、および差動アンプ38bの電源端子81bに接続されることができる。グランド端子(GND)は、コンデンサC1-(=0.1μF)を介して差動アンプ38aの負側入力端子83aに接続されることができる。グランド端子(GND)は、さらに差動アンプ38aのグランド端子84aに接続されることができる。グランド端子(GND)は、コンデンサC2-(=0.1μF)を介して差動アンプ38bの負側入力端子83bに接続されることができる。グランド端子(GND)は、さらに差動アンプ38bのグランド端子84bに接続されることができる。グランド端子(GND)は、さらにマイク39のグランド端子85に接続されることができる。マイク端子(M)は、マイク39の出力端子86に接続されることができる。
 差動アンプ38aは、正側入力端子82aの電圧と負側入力端子83aの電圧の差を増幅して、電圧(L+,L-)を圧電素子37aへ供給することができる。圧電素子37aは、供給された電圧の大きさに応じて、振動する。差動アンプ38bは、正側入力端子82bの電圧と負側入力端子83bの電圧の差を増幅して、電圧(R+,R-)を圧電素子37bへ供給することができる。圧電素子37bは、供給された電圧の大きさに応じて、振動することができる。差動アンプ38a,38bについては、5~30Vppが印加される(つまり、交流電圧波形の最高値と最低値の電位差が5~30V)ので、効率の良いD級またはH級のアンプが用いられることができる。
 差動アンプ38a,38bが必要なのは、圧電素子37a,37bが、高電圧の入力信号によって駆動されるからである。
 仮に、差動アンプ38a,38bを携帯端末1側に設けた場合、差動アンプ38a,38bの出力電圧を圧電素子37a,37bに供給するために、プラグは、電圧(L+、L-、R+、R-)を出力する4つの端子が必要となる。その結果、グランド端子(GND)と、マイク端子(M)を加えると、プラグは、6極のプラグとなり、携帯端末側にも6極のプラグに対応可能なイヤホンジャックが必要となる。
 6極のプラグに対応可能なイヤホンジャックによって、3極のプラグ、4極のプラグ、および6極のプラグのすべてを接続可能にする構成は、複雑あるいは困難である。それゆえ、実施の形態では、5極のプラグを有するイヤホンを用い、差動アンプ38a,38bをイヤホン側に設ける。
 (イヤホンジャックの端子と、3極、4極、5極プラグの端子との位置関係)
 図8(a)は、イヤホンジャック54を表わす図である。
 イヤホンジャック54は、挿入口に近い方から順番に端子A(MIC)(第1端子)と、端子B(GND)(第2端子)と、端子C(VDD)(第3端子)と、端子D(Rch)(第4端子)と、端子E(Lch)(第5端子)と、端子F(DET)(第6端子)とを備える。
 端子A(MIC)(第1端子)と、端子C(VDD)(第3端子)と、端子E(Lch)(第5端子)とは、イヤホンジャック54の円筒状の内壁上の挿入方向に平行な第1のラインL1に沿って配置されることができる。
 端子B(GND)(第2端子)と、端子D(Rch)(第4端子)と、端子F(DET)(第6端子)とは、イヤホンジャック54の円筒状の内壁上の挿入方向に平行で、かつ第1のラインL1に対向する第2のラインL2に沿って配置されることができる。
 図8(b)は、5極プラグ53を表わす図である。
 5極プラグ53は、イヤホンジャック54に完全に挿入されたときに、以下のようにしてイヤホンジャック54と接続することができる。
 左音声端子(L)が、端子E(Lch)および端子F(DET)と接続することができる。右音声端子(R)が、端子D(Rch)に接続する。電源端子(V)が、端子C(VDD)に接続することができる。グランド端子(G)が、端子B(GND)に接続する。マイク端子(M)が、端子A(MIC)に接続することができる。
 図8(c)は、4極プラグ52を表わす図である。
 4極プラグ52は、イヤホンジャック54に完全に挿入されたときに、以下のようにしてイヤホンジャック54と接続することができる。
 左音声端子(L)が、端子E(Lch)および端子F(DET)と接続することができる。右音声端子(R)が、端子D(Rch)に接続することができる。グランド端子(G)が、端子B(GND)および端子C(VDD)に接続することができる。マイク端子(M)が、端子A(MIC)に接続することができる。
 図8(d)は、3極プラグ51を表わす図である。
 3極プラグ51は、イヤホンジャック54に完全に挿入されたときに、以下のようにしてイヤホンジャック54と接続することができる。
 左音声端子(L)が、端子E(Lch)および端子F(DET)と接続することができる。右音声端子(R)が、端子D(Rch)に接続することができる。グランド端子(G)が、端子A(MIC)、端子B(GND)、および端子C(VDD)に接続することができる。
 (イヤホンの信号の授受のための構成)
 図9は、携帯端末1における、イヤホンとの信号の授受に関連する構成を表わす図である。
 音声処理モジュール3は、マイク音声処理モジュール151と、音声出力モジュール152と、音声出力モジュール153とを備える。
 マイク音声処理モジュール151は、アンプ5と、AD変換器4とを備える。アンプ5は、イヤホンジャック54の端子A(MIC)と接続することができる。アンプ5は、端子A(MIC)から出力される音声信号を増幅することができる。AD変換器4は、アンプ5から出力される音声信号をデジタル信号に変換することができる。
 音声出力モジュール152は、DA変換器6と、アンプ7とを備える。DA変換器6は、左耳用のデジタルの音声信号をアナログの音声信号に変換することができる。アンプ7は、DA変換器6から出力される音声信号を増幅または減衰させることができる。アンプ7は、イヤホンジャック54の端子E(Lch)と接続することができる。
 音声出力モジュール153は、DA変換器8と、アンプ9とを備える。DA変換器8は、右耳用のデジタルの音声信号をアナログの音声信号に変換することができる。アンプ9は、DA変換器8から出力される音声信号を増幅または減衰させることができる。アンプ9は、イヤホンジャック54の端子D(Rch)と接続することができる。
 電圧設定モジュール154は、プルアップ抵抗R1と、プルダウン抵抗R2と、プルアップ抵抗R3と、インバータIVと、グランド155とを備える。
 プルアップ抵抗R1は、イヤホンジャック54の端子F(DET)とCPU2との間の配線上のノードND1と、プルアップ用の電源電圧VDDとの間に接続されることができる。
 プルダウン抵抗R2は、イヤホンジャック54の端子E(Lch)と音声出力モジュール152との間の配線上のノードND2と、グランド155との間に接続されることができる。
 プルアップ抵抗R3は、イヤホンジャック54の端子A(MIC)とマイク音声処理モジュール151との間の配線上のノードND3と、プルアップ用のバイアス電圧MICBIASとの間に接続されることができる。
 インバータIVは、ノードND3の電圧を反転することができる。
 グランド155は、イヤホンジャック54の端子B(GND)と接続されることができる。
 CPU2は、GPIO(General Purpose Input/Output)インタフェース11を有する。GPIOインタフェース11は、端子GPIO_0、GPIO_1、およびGPIO_2を有する。GPIOインタフェース11は、端子GPIO_0、GPIO_1、およびGPIO_2の中から入力される端子を切り替えることができ、端子GPIO_0、GPIO_1、およびGPIO_2の中から出力する端子を切り替えることができる。入力時には、端子内部で電源に対して数百kΩでプルアップ(PU)、グランドに対して数百Ωでプルダウン(PD)、またはプルアップもプルダウンもしない(NP)が設定できる。
 端子GPIO_0は、ノードND1と接続されることができる。CPU2は、端子GPIO_0の出力のプルアップを制御することができる。CPU2は、端子GPIO_0に入力される検出信号DETを受けることができる。
 端子GPIO_1は、インバータIVの出力と接続することができる。CPU2は、端子GPIO_1の出力のプルアップを制御することができる。CPU2は、端子GPIO_1に入力される信号MIC_SWを受けることができる。
 端子GPIO_2は、イヤホンジャック54の端子D(Rch)と、音声出力モジュール152との間の配線上のノードND4と接続することができる。CPU2は、端子GPIO_2の出力のプルアップを制御する。CPU2は、端子GPIO_2に入力されるモード信号Modeを受けることができる。
 LDO29は、ヤホンジャック54の端子C(VDD)と接続することができる。
 図10は、イヤホンジャック54に3極プラグ51が挿入されたときの3極プラグイヤホン91と、携帯端末1の構成要素の接続を表わす図である。
 3極プラグ51の左音声端子(L)とグランド端子(G)との間に接続されるスピーカ17aは、等化回路で表した場合、抵抗RX(=8Ω)で表されることができる。3極プラグ51の右音声端子(R)とグランド端子(G)との間に接続されるスピーカ17bは、等化回路で表した場合、抵抗RY(=8Ω)で表されることができる。
 図11は、イヤホンジャック54に4極プラグ52が挿入されたときの4極プラグイヤホン92と、携帯端末1の構成要素の接続を表わす図である。
 4極プラグ52の左音声端子(L)とグランド端子(G)との間に接続されるスピーカ27aは、等化回路で表した場合、抵抗RX(=8Ω)で表されることができる。4極プラグ52の右音声端子(R)とグランド端子(G)との間に接続されるスピーカ27bは、等化回路で表した場合、抵抗RY(=8Ω)で表されることができる。
 図12は、イヤホンジャック54に5極プラグ53が挿入されたときの5極プラグイヤホン93と、携帯端末1の構成要素の接続を表わす図である。
 5極プラグ53の左音声端子(L)は、コンデンサC1+を介して、差動アンプ38aの正側入力端子82aに接続されることができる。5極プラグ53の右音声端子(R)は、コンデンサC2+を介して、差動アンプ38bの正側入力端子82bに接続されることができる。したがって、5極プラグ53の左音声端子(L)および右音声端子(R)は、直流状態では絶縁されることができる。
 (プラグの挿脱判定およびプラグの種別識別)
 図13は、プラグの挿脱判定およびプラグの種別識別の手順を表すフローチャートである。
 図9~図13を参照して、ステップS101において、CPU2は、GPIOインタフェース11のGPIO_0およびGPIO_1をプルアップせず(NP)、GPIO_2をプルアップすることができる(PU)。
 図9に示すように、イヤホンジャック54にプラグが挿入されていない場合には、電源電圧VDDに接続される抵抗R1(=100kΩ)によって検出ノードND1の電圧はプルアップされてハイレベル(H)となり得る。その結果、GPIO_0に入力される検出信号DETは、ハイレベル(H)となり得る。
 一方、図10および図11に示すように、イヤホンジャック54にプラグ51または52が挿入されている場合には、ノードND1は、電源電圧VDDに接続されるプルアップ抵抗R1(=100kΩ)と、グランドに接続されるプルダウン抵抗R2(=10kΩ)と、グランドに接続される抵抗RX(=8Ω)に接続されることができる。その結果、ノードND1の電圧はロウレベル(L)となり、GPIO_0に入力される検出信号DETは、ロウレベル(L)となり得る。
 図12に示すように、イヤホンジャック54にプラグ53が挿入されている場合には、ノードND1は、電源電圧VDDに接続されるプルアップ抵抗R1(=100kΩ)と、グランドに接続されるプルダウン抵抗R2(=10kΩ)と、直流的にフローティング状態となるコンデンサC1+(=0.1μF)に接続されることができる。その結果、ノードND1の電圧はロウレベル(L)となり、GPIO_0に入力される検出信号DETは、ロウレベル(L)となり得る。
 ステップS102において、CPU2は、検出信号DETがロウレベル(L)の場合には、プラグがイヤホンジャック54に挿入されたと判定して、処理をステップS103に進ませる。
 図10に示すように、ノードND3は、バイアス電圧MICBIASに接続されるプルアップ抵抗R3(=2.2kΩ)に接続されることができる。3極プラグ51がイヤホンジャック54に接続されている場合には、ノードND3は、さらに、グランド端子(G)に接続されるため、ロウレベル(L)となり得る。その結果、ノードND3に接続されるインバータIVの出力はハイレベル(H)となり、GPIO_1に入力される信号Mic_SWはハイレベル(H)となり得る。
 図11および図12に示すように、4極プラグ52または5極プラグ53がイヤホンジャック54に接続されている場合には、ノードND3は、マイク端子(M)に接続されることができる。マイク端子(M)からは、正の信号が出力されるため、ノードND3は、ハイレベル(H)となり得る。その結果、ノードND3に接続されるインバータIVの出力はロウレベル(L)となり得、GPIO_1に入力される信号Mic_SWはロウレベル(H)となり得る。
 ステップS103において、CPU2は、信号Mic_SWがハイレベル(H)の場合には、処理をステップS104に進ませ、信号Mic_SWがロウレベル(L)の場合には、処理をステップS105に進ませる。
 ステップS104において、CPU2は、挿入されたプラグが3極プラグ51であると判定する。
 図11に示すように、ステップS101において、GPIO_2がプルアップされたことによって、ノードND4がプルアップされることができる。4極プラグ52がイヤホンジャック54に接続されている場合には、ノードND4は、さらに、グランドに接続される抵抗RY(=8Ω)と接続されることができる。その結果、ノードND4は、ロウレベルとなり、GPIO_2に入力されるモード信号Modeは、ロウレベルとなり得る。
 図12に示されるように、5極プラグ53がイヤホンジャック54に接続されている場合には、ノードND4は、さらに、直流が流れるときに絶縁されるコンデンサC2+(=0.1μF)と接続されることができる。その結果、ノードND4は、ハイレベルを維持し、GPIO_2に入力されるモード信号Modeは、ハイレベルとなり得る。
 ステップS105おいて、CPU2は、モード信号Modeがロウレベル(L)の場合には、処理をステップS106に進ませ、モード信号Modeがハイレベル(H)の場合には、処理をステップS107に進ませる。
 ステップS106において、CPU2は、挿入されたプラグが4極プラグ52であると判定することができる。
 ステップS107において、CPU2は、挿入されたプラグが5極プラグ53であると判定することができる。
 ステップS108において、CPU2は、二次電池10からLDO29を介してイヤホンジャック54への電源電圧VDDの供給を開始させることができる。
 ステップS109において、CPU2は、GPIO_2のプルアップを解除することができる(NP)。これによって、端子RCHとして使用するために、右音声端子(R)および端子Dを右耳用の音声信号の伝送に使用することができるようになる。
 (プラグのイヤホンジャックへの挿入過程)
 次に、5極プラグ53のイヤホンジャック54への挿入過程における端子間の接続について説明する。
 図14(a)~(e)は、5極プラグ53のイヤホンジャック54への挿入過程の第1ステージから第5ステージまでを表わす図である。
 図14(a)に示すように、第1ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子A(MIC)と接続することができる。
 図14(b)に示すように、第2ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子B(GND)と接続することができる。
 図14(c)に示すように、第3ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子A(MIC)および端子B(GND)と接続することができる。
 図14(d)に示すように、第4ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子B(GND)と接続し、5極プラグ53の右音声端子(R)が、イヤホンジャック54の端子A(MIC)と接続することができる。
 図14(e)に示すように、第5ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子B(GND)および端子C(VDD)と接続することができ、5極プラグ53の右音声端子(R)が、イヤホンジャック54の端子A(MIC)と接続することができる。
 図15(a)~(e)は、5極プラグ53のイヤホンジャック54への挿入過程の第6ステージから第10ステージまでを表わす図である。
 図15(a)に示すように、第6ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子B(GND)と接続することができ、5極プラグ53の電源端子(V)が、イヤホンジャック54の端子A(MIC)と接続することができる。
 図15(b)に示すように、第7ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子D(Rch)と接続することができ、5極プラグ53の右音声端子(R)が、イヤホンジャック54の端子B(GND)と接続することができ、5極プラグ53の電源端子(V)が、イヤホンジャック54の端子A(MIC)と接続することができる。
 図15(c)に示すように、第8ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子D(Rch)と接続することができ、5極プラグ53の右音声端子(R)が、イヤホンジャック54の端子B(GND)および端子C(VDD)と接続することができる。
 図15(d)に示すように、第9ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子D(Rch)と接続することができ、5極プラグ53の右音声端子(R)が、イヤホンジャック54の端子B(GND)および端子C(VDD)と接続することができ、5極プラグ53のグランド端子(G)が、イヤホンジャック54の端子A(MIC)と接続することができる。
 図15(e)に示すように、第10ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子D(Rch)と接続することができ、5極プラグ53の右音声端子(R)が、イヤホンジャック54の端子C(VDD)と接続することができ、5極プラグ53の電源端子(V)が、イヤホンジャック54の端子B(GND)と接続することができ、5極プラグ53のグランド端子(G)が、イヤホンジャック54の端子A(MIC)と接続することができる。
 図16(a)~(e)は、5極プラグ53のイヤホンジャック54への挿入過程の第11ステージから第15ステージまでを表わす図である。
 図16(a)に示すように、第11ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子D(Rch)および端子E(Lch)と接続ことができ、5極プラグ53の右音声端子(R)が、イヤホンジャック54の端子C(VDD)と接続することができ、5極プラグ53の電源端子(V)が、イヤホンジャック54の端子B(GND)と接続することができ、5極プラグ53のグランド端子(G)が、イヤホンジャック54の端子A(MIC)と接続することができる。
 図16(b)に示すように、第12ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子E(Lch)と接続することができ、5極プラグ53の右音声端子(R)が、イヤホンジャック54の端子D(Rch)と接続することができ、5極プラグ53の電源端子(V)が、イヤホンジャック54の端子B(GND)および端子C(VDD)と接続することができ、5極プラグ53のグランド端子(G)が、イヤホンジャック54の端子A(MIC)と接続することができる。
 図17は、参考のために示すものであり、イヤホンジャック54の端子F(DET)の位置が、挿入口側にずれている場合の、5極プラグ53のイヤホンジャック54への挿入過程の第12ステージを表わす図である。
 図17に示すように、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子E(Lch)および端子F(DET)と接続することができ、5極プラグ53の右音声端子(R)が、イヤホンジャック54の端子D(Rch)と接続することができ、5極プラグ53の電源端子(V)が、イヤホンジャック54の端子B(GND)および端子C(VDD)と接続することができ、5極プラグ53のグランド端子(G)が、イヤホンジャック54の端子A(MIC)と接続することができる。
 5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子E(Lch)および端子F(DET)と接続することによって、図13のフローチャートのステップS102がYESとなり、イヤホンジャック54への5極プラグ53の挿入が判定されることができる。挿入が判定されると、図13のフローチャートのステップS103以降の判定処理が行われて、5極プラグ53であることが識別されると、ステップS108において、電源電圧VDDが供給されることができる。しかしながら、この状態では、電源電圧VDDが供給される5極プラグ53の電源端子(V)が、イヤホンジャック54の端子B(GND)に接続されているため、ショートが発生する。
 これに対して、図16(b)では、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子F(DET)と接続しないので、図13のフローチャートのステップS102がNOとなり、イヤホンジャック54への5極プラグ53の挿入が判定されない。その結果、5極プラグ53の電源端子(V)に電源電圧VDDが供給されず、ショートが発生しないようにできる。
 再び、図16を参照して、図16(c)に示すように、第13ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子E(Lch)および端子F(DET)と接続することができ、5極プラグ53の右音声端子(R)が、イヤホンジャック54の端子D(Rch)と接続することができ、5極プラグ53の電源端子(V)が、イヤホンジャック54の端子C(VDD)と接続することができ、5極プラグ53のマイク端子(M)が、イヤホンジャック54の端子A(MIC)と接続することができる。
 この状態では、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子E(Lch)および端子F(DET)と接続することによって、イヤホンジャック54への5極プラグ53の挿入が判定されることができる。挿入が判定されて、さらに5極プラグ53であることが識別されると、電源電圧VDDが供給されることができる。この状態では、電源電圧VDDが供給される5極プラグ53の電源端子(V)が、イヤホンジャック54の端子B(GND)に接続されていないため、ショートが発生しない。
 図16(d)および(e)に示すように、第14ステージおよび第15ステージでは、5極プラグ53の左音声端子(L)が、イヤホンジャック54の端子E(Lch)および端子F(DET)と接続することができ、5極プラグ53の右音声端子(R)が、イヤホンジャック54の端子D(Rch)と接続することができ、5極プラグ53の電源端子(V)が、イヤホンジャック54の端子C(VDD)と接続することができ、5極プラグ53のグランド端子(G)が、イヤホンジャック54の端子B(GND)と接続することができる。
 以上のように、実施の形態の携帯端末および5極プラグイヤホンによれば、携帯端末のイヤホンジャック側と5極プラグイヤホンのプラグ側が電源電圧用の端子を備えることによって、5極プラグイヤホン内の圧電素子に電源電圧を供給することができる。
 5極プラグの端子の並びが、先端に近い方から順番に、左音声端子(L)、右音声端子(R)、電源端子(V)、グランド端子(GND)、マイク端子(M)とすることによって、5極用のイヤホンジャックを備えた携帯端末が、背景技術に記載された3極プラグイヤホンおよび4極プラグイヤホンとも接続できるようにできる。
 実施の形態では、3極プラグイヤホンおよび4極プラグイヤホンに含まれるスピーカと、5極プラグイヤホンに含まれる差動アンプのインピーダンスの違いを利用することによって、イヤホンジャックに挿入されたイヤホンが、5極プラグイヤホンであるか、あるいは3極または4極プラグイヤホンであるかを識別することができる。
 実施の形態では、挿入されたイヤホンが5極プラグイヤホンであると識別された後で、携帯端末から5極プラグに電源電圧を供給することとし、5極プラグの電源端子(V)が、イヤホンジャックの端子B(GND)と接続するときには、5極プラグの左音声端子(L)が、イヤホンジャックの端子F(DET)と接続しないので、ショートが発生しないようにすることができる。
 なお、上述の実施形態では、電子機器の一例として携帯端末を例として説明したが、本開示の電子機器は、携帯端末に限定されるものではなく、パソコン、またはタブレットなどのようなものも含まれる。
 実施の形態では、スピーカ17aの等化回路である抵抗RXおよびスピーカ17bの等化回路である抵抗RYの値が8Ωであるとしたが、これに限定するものではない。抗RXおよび路RYの値が16Ωまたは32Ωであっても、上記実施の形態で説明したプラグの挿脱判定およびプラグの種別識別は適用可能である。
 実施の形態では、イヤホン内の圧電素子に電圧を供給する構成としたが、電圧を供給する部品は、圧電素子に限らず、他の部品であってもよい。たとえば、脈拍を検知するための発光素子および受光素子であってもよい。
 今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本開示の範囲は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
 1 携帯端末、2 CPU、3 音声処理モジュール、10 二次電池、11 GPIOインタフェース、13a,13b,23a,23b,33a,33b シリコンキャップ、16a,16b,26a,26b ハウジング、17a,17b,27a,27b スピーカ、28,39 マイク、29 LDO、37a,37b 圧電素子、38a,38b 差動アンプ、51 3極プラグ、52 4極プラグ、53 5極プラグ、61 アンテナ、62 マイク、63 スピーカ、64 キー入力モジュール、65 ディスプレイ、66 メモリ、91 3極プラグイヤホン、92 4極プラグイヤホン、93 5極プラグイヤホン、94 イヤホンジャック、71a,71b,82a,82b,83a,83b,95a,95b 入力端子、72a,72b,73,84a,84b,85,96a,96b グランド端子、74,86 出力端子、81a,81b 電源端子、151 マイク音声処理モジュール、152,153 音声出力モジュール、154 電圧設定モジュール、155 グランド、L 左音声端子、R 右音声端子、V 電源端子、G グランド端子、M マイク端子、A~F イヤホンジャックの端子、IV インバータ、R1,R2,R3,RX,RY 抵抗、C1+,C1-,C2+,C2- コンデンサ。

Claims (15)

  1.  第1の入力端子、第2の入力端子、電源端子、およびグランド端子を有し、前記第1の入力端子の電圧と前記第2の入力端子の電圧の差を増幅するように構成された第1の差動アンプと、
     第1の入力端子、第2の入力端子、電源端子、およびグランド端子を有し、前記第1の入力端子の電圧と前記第2の入力端子の電圧の差を増幅するように構成された第2の差動アンプと、
     前記第1の差動アンプで増幅された電圧を受けるように構成された第1の圧電素子と、
     前記第2の差動アンプで増幅された電圧を受けるように構成された第2の圧電素子と、
     出力端子およびグランド端子とを有するマイクと、
     先端から順番に第1端子、第2端子、第3端子、第4端子、および第5端子を有する5極プラグとを備え、
     前記第1端子は、前記第1の差動アンプの前記第1の入力端子と接続するように構成され、
     前記第2端子は、前記第2の差動アンプの前記第1の入力端子と接続するように構成され、
     前記第3端子は、前記第1の差動アンプの前記電源端子および前記第2の差動アンプの前記電源端子と接続するように構成され、
     前記第4端子は、前記第1の差動アンプのグランド端子、前記第2の差動アンプのグランド端子、前記マイクの前記グランド端子に接続するように構成され、さらに、前記第1の差動アンプの前記第2の入力端子、前記第2の差動アンプの前記第2の入力端子と接続するように構成され、
     前記第5端子は、前記マイクの出力端子と接続するように構成される、5極プラグイヤホン。
  2.  5極プラグイヤホンと接続可能なイヤホンジャックを備え、前記イヤホンジャックは、挿入口に近い順番に第1端子、第2端子、第3端子、第4端子、第5端子、および第6端子を含み、
     前記イヤホンジャックの前記第1端子と接続するように構成されたマイク音声処理モジュールと、
     前記イヤホンジャックの前記第2端子と接続するように構成されたグランド電源と、
     前記イヤホンジャックの前記第3端子と接続するように構成された電力供給モジュールと、
     前記イヤホンジャックの前記第4端子と接続するように構成された第1の音声出力モジュールと、
     前記イヤホンジャックの前記第5端子と接続するように構成された第2の音声出力モジュールと、
     前記イヤホンジャックの前記第6端子と接続するように構成され、前記イヤホンジャックへのプラグの挿入を判定するように構成される制御モジュールを備える、電子機器。
  3.  前記第1端子、前記第2端子、前記第3端子は、前記イヤホンジャックの円筒状の内壁上の挿入方向に平行な第1のラインに沿って配置されるように構成され、
     前記第2端子、前記第4端子、前記第6端子は、前記イヤホンジャックの円筒状の内壁上の前記挿入方向に平行で、かつ前記第1のラインに対向する第2のラインに沿って配置されるように構成される、請求項2記載の電子機器。
  4.  前記5極プラグイヤホンは、
     第1の入力端子、第2の入力端子、電源端子、およびグランド端子を有し、前記第1の入力端子の電圧と前記第2の入力端子の電圧の差を増幅するように構成される第1の差動アンプと、
     第1の入力端子、第2の入力端子、電源端子、およびグランド端子を有し、前記第1の入力端子の電圧と前記第2の入力端子の電圧の差を増幅するように構成される第2の差動アンプと、
     前記第1の差動アンプで増幅された電圧を受けるように構成される第1の圧電素子と、
     前記第2の差動アンプで増幅された電圧を受けるように構成される第2の圧電素子と、
     出力端子およびグランド端子とを有するマイクと、
     先端から順番に第1端子、第2端子、第3端子、第4端子、および第5端子を有する5極プラグとを備え、
     前記5極プラグの第1端子は、前記第1の差動アンプの前記第1の入力端子と接続するように構成され、
     前記5極プラグの第2端子は、前記第2の差動アンプの前記第1の入力端子と接続するように構成され、
     前記5極プラグの第3端子は、前記第1の差動アンプの前記電源端子および前記第2の差動アンプの前記電源端子と接続するように構成され、
     前記5極プラグの第4端子は、前記第1の差動アンプのグランド端子、前記第2の差動アンプのグランド端子、前記マイクの前記グランド端子に接続するように構成され、さらに、前記第1の差動アンプの前記第2の入力端子、前記第2の差動アンプの前記第2の入力端子と接続するように構成され、
     前記5極プラグの第5端子は、前記マイクの出力端子と接続するように構成され、
     前記5極プラグイヤホンが前記イヤホンジャックに完全に挿入されたときに、
     前記イヤホンジャックの前記第1端子は、前記5極プラグの前記第5端子と接続するように構成され、
     前記イヤホンジャックの前記第2端子は、前記5極プラグの前記第4端子と接続するように構成され、
     前記イヤホンジャックの前記第3端子は、前記5極プラグの前記第3端子と接続するように構成され、
     前記イヤホンジャックの前記第4端子は、前記5極プラグの前記第2端子と接続するように構成され、
     前記イヤホンジャックの前記第5端子は、前記5極プラグの前記第1端子と接続するように構成され、
     前記イヤホンジャックの前記第6端子は、前記5極プラグの前記第1端子と接続するように構成される、請求項2記載の電子機器。
  5.  前記イヤホンジャックは、3極プラグイヤホンとも接続可能であり、
     前記3極プラグイヤホンは、
     入力端子、およびグランド端子を有する第1のスピーカと、
     入力端子、およびグランド端子を有する第2のスピーカと、
     先端から順番に第1端子、第2端子、および第3端子を含む3極プラグとを備え、
     前記3極プラグの前記第1端子は、前記第1のスピーカの前記入力端子と接続するように構成され、
     前記3極プラグの前記第2端子は、前記第2のスピーカの前記入力端子と接続するように構成され、
     前記3極プラグの前記第3端子は、前記第1のスピーカの前記グランド端子および前記第2のスピーカの前記グランド端子と接続するように構成され、
     前記3極プラグイヤホンが前記イヤホンジャックに完全に挿入されたときに、
     前記イヤホンジャックの前記第1端子は、前記3極プラグの前記第3端子と接続するように構成され、
     前記イヤホンジャックの前記第2端子は、前記3極プラグの前記第3端子と接続するように構成され、
     前記イヤホンジャックの前記第3端子は、前記3極プラグの前記第3端子と接続するように構成され、
     前記イヤホンジャックの前記第4端子は、前記3極プラグの前記第2端子と接続するように構成され、
     前記イヤホンジャックの前記第5端子は、前記3極プラグの前記第1端子と接続するように構成され、
     前記イヤホンジャックの前記第6端子は、前記3極プラグの前記第1端子と接続するように構成される、請求項4記載の電子機器。
  6.  前記イヤホンジャックは、4極プラグイヤホンとも接続可能であり、
     前記4極プラグイヤホンは、
     入力端子、およびグランド端子を有する第1のスピーカと、
     入力端子、およびグランド端子を有する第2のスピーカと、
     出力端子およびグランド端子を有するマイクと、
     先端から順番に第1端子、第3端子、第3端子、および第4端子を有する4極プラグとを備え、
     前記4極プラグの前記第1端子は、前記第1のスピーカの前記入力端子と接続するように構成され、
     前記4極プラグの前記第2端子は、前記第2のスピーカの前記入力端子と接続するように構成され、
     前記4極プラグの前記第3端子は、前記第1のスピーカの前記グランド端子、前記第2のスピーカの前記グランド端子、および前記マイクのグランド端子と接続するように構成され、
     前記4極プラグの前記第4端子は、前記マイクの出力端子と接続するように構成され、
     前記4極プラグイヤホンが前記イヤホンジャックに完全に挿入されたときに、
     前記イヤホンジャックの前記第1端子は、前記4極プラグの前記第4端子と接続するように構成され、
     前記イヤホンジャックの前記第2端子は、前記4極プラグの前記第3端子と接続するように構成され、
     前記イヤホンジャックの前記第3端子は、前記4極プラグの前記第3端子と接続するように構成され、
     前記イヤホンジャックの前記第4端子は、前記4極プラグの前記第2端子と接続するように構成され、
     前記イヤホンジャックの前記第5端子は、前記4極プラグの前記第1端子と接続するように構成され、
     前記イヤホンジャックの前記第6端子は、前記4極プラグの前記第1端子と接続するように構成される、請求項4記載の電子機器。
  7.  前記イヤホンジャックは、3極プラグイヤホンおよび4極プラグイヤホンとも接続可能であり、
     前記3極プラグイヤホンは、
     入力端子、およびグランド端子を有する第1のスピーカと、
     入力端子、およびグランド端子を有する第2のスピーカと、
     先端から順番に第1端子、第2端子、および第3端子を含む3極プラグとを備え、
     前記3極プラグの前記第1端子は、前記第1のスピーカの前記入力端子と接続するように構成され、
     前記3極プラグの前記第2端子は、前記第2のスピーカの前記入力端子と接続するように構成され、
     前記3極プラグの前記第3端子は、前記第1のスピーカの前記グランド端子および前記第2のスピーカの前記グランド端子と接続するように構成され、
     前記3極プラグイヤホンが前記イヤホンジャックに完全に挿入されたときに、
     前記イヤホンジャックの前記第1端子は、前記3極プラグの前記第3端子と接続するように構成され、
     前記イヤホンジャックの前記第2端子は、前記3極プラグの前記第3端子と接続するように構成され、
     前記イヤホンジャックの前記第3端子は、前記3極プラグの前記第3端子と接続するように構成され、
     前記イヤホンジャックの前記第4端子は、前記3極プラグの前記第2端子と接続するように構成され、
     前記イヤホンジャックの前記第5端子は、前記3極プラグの前記第1端子と接続するように構成され、
     前記イヤホンジャックの前記第6端子は、前記3極プラグの前記第1端子と接続するように構成され、
     前記4極プラグイヤホンは、
     入力端子、およびグランド端子を有する第1のスピーカと、
     入力端子、およびグランド端子を有する第2のスピーカと、
     出力端子およびグランド端子を有するマイクと、
     先端から順番に第1端子、第3端子、第3端子、および第4端子を有する4極プラグとを備え、
     前記4極プラグの前記第1端子は、前記第1のスピーカの前記入力端子と接続するように構成され、
     前記4極プラグの前記第2端子は、前記第2のスピーカの前記入力端子と接続するように構成され、
     前記4極プラグの前記第3端子は、前記第1のスピーカの前記グランド端子、前記第2のスピーカの前記グランド端子、および前記マイクのグランド端子と接続するように構成され、
     前記4極プラグの前記第4端子は、前記マイクの出力端子と接続するように構成され、
     前記4極プラグイヤホンが前記イヤホンジャックに完全に挿入されたときに、
     前記イヤホンジャックの前記第1端子は、前記4極プラグの前記第4端子と接続するように構成され、
     前記イヤホンジャックの前記第2端子は、前記4極プラグの前記第3端子と接続するように構成され、
     前記イヤホンジャックの前記第3端子は、前記4極プラグの前記第3端子と接続するように構成され、
     前記イヤホンジャックの前記第4端子は、前記4極プラグの前記第2端子と接続するように構成され、
     前記イヤホンジャックの前記第5端子は、前記4極プラグの前記第1端子と接続するように構成され、
     前記イヤホンジャックの前記第6端子は、前記4極プラグの前記第1端子と接続するように構成される、請求項4記載の電子機器。
  8.  前記イヤホンジャックの前記第6端子と前記制御モジュールとの間の配線上の第1のノードに接続されるプルアップ抵抗と、
     前記イヤホンジャックの前記第5端子と前記第2の音声出力モジュールとの間の配線上の第2のノードに接続されるように構成されるプルダウン抵抗とをさらに備え、
     前記プルアップ抵抗の抵抗値は、前記プルダウン抵抗の抵抗値よりも大きく、
     前記制御モジュールは、前記第1のノードの電圧がロウレベルのときに、前記イヤホンが前記イヤホンジャックに挿入されたと判定するように構成される、請求項4~7のいずれか1項に記載の電子機器。
  9.  前記イヤホンジャックの前記第1端子と前記マイク音声処理モジュールとの間の配線上の第3のノードに接続されるように構成されるプルアップ抵抗をさらに備え、
     前記制御モジュールは、前記第3のノードの電圧がロウレベルの場合に、前記イヤホンジャックに挿入されたイヤホンが前記3極プラグイヤホンであると識別するように構成される、請求項5または7記載の電子機器。
  10.  前記イヤホンジャックの前記第1端子と前記マイク音声処理モジュールとの間の配線上の第3のノードに接続されるように構成されるプルアップ抵抗と、
     前記第3のノードの電圧を受けるように構成されるインバータをさらに備え、
     前記制御モジュールは、前記インバータの出力がハイレベルの場合に、前記イヤホンジャックに挿入されたイヤホンが前記3極プラグイヤホンであると識別するように構成される、請求項5または7記載の電子機器。
  11.  前記イヤホンジャックの前記第4端子と前記第1の音声出力モジュールとの配線上の第4のノードは、さらに前記制御モジュールと接続するように構成され、
     前記制御モジュールは、前記第4のノードをプルアップするように構成され、
     前記制御モジュールは、前記第4のノードの電圧がハイレベルの場合に、前記イヤホンジャックに挿入されたイヤホンが前記5極プラグイヤホンであると識別するように構成される、請求項5~7のいずれか1項に記載の電子機器。
  12.  前記制御モジュールは、前記イヤホンジャックに挿入されたイヤホンが前記5極プラグイヤホンであると識別された後に、前記電力供給モジュールから前記イヤホンジャックの前記第2端子への電力の供給を開始させるように構成される、請求項11記載の電子機器。
  13.  前記5極プラグイヤホンが前記イヤホンジャックに挿入する過程で、前記5極プラグの前記第1端子が前記イヤホンジャックの前記第5端子および前記第6端子と接続するときには、
     前記5極プラグの前記第3端子が、前記イヤホンジャックの前記第2端子に接続しないように構成される、請求項12記載の電子機器。
  14.  前記イヤホンジャックの前記第1端子と前記マイク音声処理モジュールとの間の配線上の第3のノードに接続されるように構成されるプルアップ抵抗と、
     前記第3のノードの電圧を受けるように構成されるインバータとをさらに備え、
     前記イヤホンジャックの前記第4端子と前記第1の音声出力モジュールとの配線上の第4のノードは、さらに前記制御モジュールと接続するように構成され、
     前記制御モジュールは、前記第4のノードをプルアップするように構成され、
     前記制御モジュールは、前記インバータの出力がロウレベルであり、かつ前記第4のノードの電圧がロウレベルの場合に、前記イヤホンジャックに挿入されたイヤホンが前記4極プラグイヤホンであると識別するように構成される、請求項7に記載の電子機器。
  15.  5極プラグイヤホンと、電子機器とからなる電子機器システムであって、
     前記5極プラグイヤホンは、
     第1の入力端子、第2の入力端子、電源端子、およびグランド端子を有し、前記第1の入力端子の電圧と前記第2の入力端子の電圧の差を増幅するように構成される第1の差動アンプと、
     第1の入力端子、第2の入力端子、電源端子、およびグランド端子を有し、前記第1の入力端子の電圧と前記第2の入力端子の電圧の差を増幅するように構成される第2の差動アンプと、
     前記第1の差動アンプで増幅された電圧を受けるように構成される第1の圧電素子と、
     前記第2の差動アンプで増幅された電圧を受けるように構成される第2の圧電素子と、
     出力端子およびグランド端子とを有するマイクと、
     先端から順番に第1端子、第2端子、第3端子、第4端子、および第5端子を有する5極プラグとを備え、
     前記第1端子は、前記第1の差動アンプの前記第1の入力端子と接続するように構成され、
     前記第2端子は、前記第2の差動アンプの前記第1の入力端子と接続するように構成され、
     前記第3端子は、前記第1の差動アンプの前記電源端子および前記第2の差動アンプの前記電源端子と接続するように構成され、
     前記第4端子は、前記第1の差動アンプのグランド端子、前記第2の差動アンプのグランド端子、前記マイクの前記グランド端子に接続するように構成され、さらに、前記第1の差動アンプの前記第2の入力端子、前記第2の差動アンプの前記第2の入力端子と接続するように構成され、
     前記第5端子は、前記マイクの出力端子と接続するように構成され、
     前記電子機器は、
     5極プラグイヤホンと接続可能なイヤホンジャックを備え、前記イヤホンジャックは、挿入口に近い順番に第1端子、第2端子、第3端子、第4端子、第5端子、および第6端子を含み、
     前記イヤホンジャックの前記第1端子と接続するように構成されるマイク音声処理モジュールと、
     前記イヤホンジャックの前記第2端子と接続するように構成されるグランド電源と、
     前記イヤホンジャックの前記第3端子と接続するように構成される電力供給モジュールと、
     前記イヤホンジャックの前記第4端子と接続するように構成される第1の音声出力モジュールと、
     前記イヤホンジャックの前記第5端子と接続するように構成される第2の音声出力モジュールと、
     前記イヤホンジャックの前記第6端子と接続するように構成され、前記イヤホンジャックへの前記5極プラグの挿入を判定するように構成される制御モジュールとを備える、電子機器システム。
PCT/JP2015/065265 2014-05-28 2015-05-27 電子機器、イヤホン、および電子機器システム WO2015182663A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US15/359,228 US9848270B2 (en) 2014-05-28 2016-11-22 Electronic device, earphone, and electronic device system

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014-110606 2014-05-28
JP2014110606A JP6220731B2 (ja) 2014-05-28 2014-05-28 電子機器、5極プラグイヤホン、および電子機器システム

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US15/359,228 Continuation US9848270B2 (en) 2014-05-28 2016-11-22 Electronic device, earphone, and electronic device system

Publications (1)

Publication Number Publication Date
WO2015182663A1 true WO2015182663A1 (ja) 2015-12-03

Family

ID=54698986

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/065265 WO2015182663A1 (ja) 2014-05-28 2015-05-27 電子機器、イヤホン、および電子機器システム

Country Status (3)

Country Link
US (1) US9848270B2 (ja)
JP (1) JP6220731B2 (ja)
WO (1) WO2015182663A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017197743A1 (zh) * 2016-05-16 2017-11-23 中兴通讯股份有限公司 一种耳机插头、耳机、耳机插座及终端

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7047447B2 (ja) * 2018-02-19 2022-04-05 セイコーエプソン株式会社 音声出力回路およびプロジェクター
KR20200143985A (ko) * 2019-06-17 2020-12-28 삼성전자주식회사 이어 잭 내 삽입된 객체를 확인할 수 있는 전자 장치 및 방법
US11457307B2 (en) * 2021-02-23 2022-09-27 Macronix Iniernational Co., Ltd. Headphone driver and driving method thereof

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009194890A (ja) * 2008-01-15 2009-08-27 Nec Infrontia Corp 携帯端末、オーディオ機器判別方法、オーディオ機器判別プログラムおよびプログラム記録媒体
JP2013066149A (ja) * 2011-05-20 2013-04-11 Kyocera Corp 携帯端末、イヤホン識別プログラムおよびイヤホン識別方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101937839B1 (ko) * 2012-08-29 2019-04-10 삼성전자 주식회사 이어폰 접속 인터페이스 및 이를 포함하는 단말기와 단말기 운용 방법
KR20140033916A (ko) * 2012-09-11 2014-03-19 삼성전자주식회사 외부 오디오 출력 장치의 삽입을 감지하는 방법 및 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009194890A (ja) * 2008-01-15 2009-08-27 Nec Infrontia Corp 携帯端末、オーディオ機器判別方法、オーディオ機器判別プログラムおよびプログラム記録媒体
JP2013066149A (ja) * 2011-05-20 2013-04-11 Kyocera Corp 携帯端末、イヤホン識別プログラムおよびイヤホン識別方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017197743A1 (zh) * 2016-05-16 2017-11-23 中兴通讯股份有限公司 一种耳机插头、耳机、耳机插座及终端

Also Published As

Publication number Publication date
US9848270B2 (en) 2017-12-19
JP6220731B2 (ja) 2017-10-25
JP2015226226A (ja) 2015-12-14
US20170078815A1 (en) 2017-03-16

Similar Documents

Publication Publication Date Title
US9362689B2 (en) System and method for detecting the ground and microphone input contacts in an audio plug
US20180220230A1 (en) Audio i o headset plug and plug detection circuitry
KR101607899B1 (ko) 감소된 크로스토크 잡음을 가진 집적 헤드셋 스위치를 위한 방법 및 장치
EP3389248A2 (en) Method and apparatus for easy switching between wired and wireless headset with convenient charging
EP2312813B1 (en) Circuit apparatus for recognizing earphone in mobile terminal
WO2016063830A1 (ja) 電子機器、イヤホン、および電子機器システム
US6984990B2 (en) Apparatus for detecting connection state between stereo earphone plug and corresponding jack of mobile communication terminal
US20140029770A1 (en) Hybrid analog/digital headset
WO2015182663A1 (ja) 電子機器、イヤホン、および電子機器システム
JPWO2017170419A1 (ja) 受信機及びrf信号供給装置
EP2722942A1 (en) Audio signal transfer device
JP2013251728A (ja) コネクタ装置、及び、電子装置
US9179216B2 (en) Audio interface adapter device and audio signal receiving apparatus
JP2016123041A (ja) 電子機器
CN100483865C (zh) 通用音频插孔与插头、音频装置
JP6527795B2 (ja) 電子機器
JP2005057715A (ja) 携帯電話用ステレオイヤホン−マイクロホンセットをステレオシステムに接続するためのアダプタ
CN211019167U (zh) 一种蓝牙耳机及其充电装置和充电系统
KR101810416B1 (ko) 전자 장치
JP2011223313A (ja) 変換アダプタ、電子機器、及び電子機器システム
KR100630205B1 (ko) 이어폰 플러그 연결 여부 검출장치
CN112118031A (zh) 语音交互装置及其控制方法、设备和计算机存储介质
JP2020017785A (ja) スピーカー付きアンプ
JP2003061185A (ja) ジャック回路、これを利用する携帯型電子機器および電話機

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15800189

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15800189

Country of ref document: EP

Kind code of ref document: A1