WO2014017195A1 - 炭化珪素半導体装置 - Google Patents
炭化珪素半導体装置 Download PDFInfo
- Publication number
- WO2014017195A1 WO2014017195A1 PCT/JP2013/066078 JP2013066078W WO2014017195A1 WO 2014017195 A1 WO2014017195 A1 WO 2014017195A1 JP 2013066078 W JP2013066078 W JP 2013066078W WO 2014017195 A1 WO2014017195 A1 WO 2014017195A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- region
- silicon carbide
- layer
- drift layer
- semiconductor device
- Prior art date
Links
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 title claims abstract description 101
- 229910010271 silicon carbide Inorganic materials 0.000 title claims abstract description 101
- 239000004065 semiconductor Substances 0.000 title claims abstract description 68
- 239000012535 impurity Substances 0.000 claims abstract description 74
- 210000000746 body region Anatomy 0.000 claims abstract description 29
- 230000015556 catabolic process Effects 0.000 claims description 39
- 239000013078 crystal Substances 0.000 claims description 34
- 239000000758 substrate Substances 0.000 claims description 22
- 230000002040 relaxant effect Effects 0.000 abstract description 22
- 239000010410 layer Substances 0.000 description 251
- 230000005684 electric field Effects 0.000 description 100
- 238000000034 method Methods 0.000 description 22
- 239000002131 composite material Substances 0.000 description 17
- 239000007789 gas Substances 0.000 description 16
- 238000005530 etching Methods 0.000 description 15
- 238000004519 manufacturing process Methods 0.000 description 14
- MWUXSHHQAYIFBG-UHFFFAOYSA-N Nitric oxide Chemical compound O=[N] MWUXSHHQAYIFBG-UHFFFAOYSA-N 0.000 description 12
- 125000004429 atom Chemical group 0.000 description 11
- 238000004088 simulation Methods 0.000 description 11
- 238000010438 heat treatment Methods 0.000 description 10
- 230000015572 biosynthetic process Effects 0.000 description 8
- 230000000737 periodic effect Effects 0.000 description 8
- 229910052782 aluminium Inorganic materials 0.000 description 5
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 5
- 238000000137 annealing Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 239000011229 interlayer Substances 0.000 description 5
- 238000005468 ion implantation Methods 0.000 description 5
- 238000012986 modification Methods 0.000 description 5
- 230000004048 modification Effects 0.000 description 5
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 4
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 4
- 238000001020 plasma etching Methods 0.000 description 4
- 230000001629 suppression Effects 0.000 description 4
- 238000004630 atomic force microscopy Methods 0.000 description 3
- 239000012159 carrier gas Substances 0.000 description 3
- 239000000460 chlorine Substances 0.000 description 3
- 239000012495 reaction gas Substances 0.000 description 3
- KZBUYRJDOAKODT-UHFFFAOYSA-N Chlorine Chemical compound ClCl KZBUYRJDOAKODT-UHFFFAOYSA-N 0.000 description 2
- MYMOFIZGZYHOMD-UHFFFAOYSA-N Dioxygen Chemical compound O=O MYMOFIZGZYHOMD-UHFFFAOYSA-N 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- ATUOYWHBWRKTHZ-UHFFFAOYSA-N Propane Chemical compound CCC ATUOYWHBWRKTHZ-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000001133 acceleration Effects 0.000 description 2
- 229910052786 argon Inorganic materials 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 2
- 125000004432 carbon atom Chemical group C* 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 230000000052 comparative effect Effects 0.000 description 2
- 230000006378 damage Effects 0.000 description 2
- 229910001882 dioxygen Inorganic materials 0.000 description 2
- 125000005843 halogen group Chemical group 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 239000011261 inert gas Substances 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 125000004433 nitrogen atom Chemical group N* 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 230000000704 physical effect Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 230000000007 visual effect Effects 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 1
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 1
- 238000002441 X-ray diffraction Methods 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 229910052801 chlorine Inorganic materials 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 229910001873 dinitrogen Inorganic materials 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 238000007429 general method Methods 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- 238000009616 inductively coupled plasma Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000001294 propane Substances 0.000 description 1
- 229910000077 silane Inorganic materials 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/3065—Plasma etching; Reactive-ion etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/0619—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
- H01L29/0623—Buried supplementary region, e.g. buried guard ring
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/1608—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66053—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
- H01L29/66068—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7813—Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/04—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
- H01L29/045—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0684—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
- H01L29/0692—Surface layout
- H01L29/0696—Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42356—Disposition, e.g. buried gate electrode
- H01L29/4236—Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42372—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
- H01L29/4238—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out
Definitions
- the present invention relates to a silicon carbide semiconductor device, and more particularly to a silicon carbide semiconductor device having a gate insulating film and a method for manufacturing the same.
- the main determinant of the withstand voltage is the upper limit of the electric field strength that the drift layer forming the withstand voltage holding region can withstand.
- a drift layer made of Si can be broken at a place where an electric field of about 0.3 MV / cm or more is applied. For this reason, it is necessary to suppress the electric field strength to less than a predetermined value in the entire drift layer of the MOSFET.
- the simplest method is to reduce the impurity concentration of the drift layer.
- this method has a disadvantage that the on-resistance of the MOSFET is increased. That is, there is a trade-off relationship between on-resistance and breakdown voltage.
- SiC silicon carbide
- the breakdown due to the electric field concentration at a specific position in the MOSFET structure becomes a problem.
- the breakdown phenomenon of the gate insulating film due to electric field concentration in the gate insulating film at the bottom of the trench, particularly at the corner is the main determinant of the breakdown voltage.
- the determination factor of the breakdown voltage differs between the Si semiconductor device and the SiC semiconductor device. For this reason, if the technology of the above publication, which is considered to be based on the use of Si, is simply applied to improve the breakdown voltage of the SiC semiconductor device, the breakdown voltage can be improved by fully utilizing the advantages of the physical properties of SiC. I can't do it.
- the present invention has been made to solve the above-described problems, and an object of the present invention is to provide a silicon carbide semiconductor device having a high breakdown voltage.
- the silicon carbide semiconductor device of the present invention has a silicon carbide layer, a gate insulating film, a gate electrode, and first and second electrodes.
- the silicon carbide layer has a first main surface and a second main surface opposite to the first main surface.
- the silicon carbide layer has a drift layer, a body region, and a source region.
- the drift layer forms a first main surface and has the first conductivity type.
- the body region is provided on the drift layer and has a second conductivity type different from the first conductivity type.
- the source region is provided on the body region so as to be separated from the drift layer by the body region, forms a second main surface, and has the first conductivity type.
- the silicon carbide layer includes a relaxation region provided in the drift layer and having the second conductivity type.
- the relaxation region has an impurity dose amount D rx and a distance L d from the first main surface.
- Drift layer has an impurity concentration N d between the first main surface and the relaxation region. D rx > L d ⁇ N d is satisfied.
- the gate insulating film is provided on the body region so as to connect the source region and the drift layer.
- the gate electrode is provided on the gate insulating film. The first electrode faces the first main surface. The second electrode faces the second main surface.
- the impurity dose in the relaxation region is increased so as to satisfy D rx > L d ⁇ N d .
- the electric field strength in a portion shallower than the relaxation region can be reduced.
- a higher voltage can be applied between the first and second electrodes without destruction. That is, the breakdown voltage of the silicon carbide semiconductor device is increased.
- L d ⁇ 5 ⁇ m is satisfied.
- a depletion layer having a maximum length of 5 ⁇ m can be formed between the relaxation region and the first main surface.
- a depletion layer having a sufficient length can be more reliably formed between the relaxation region and the first main surface. Therefore, the breakdown voltage of the silicon carbide semiconductor device can be further increased.
- D rx ⁇ 1 ⁇ 10 13 cm ⁇ 2 is satisfied.
- the withstand voltage between the first and second electrodes is 600 V or more.
- a semiconductor device having a withstand voltage of 600 V or more securing the withstand voltage becomes a more important issue. According to the silicon carbide semiconductor device having the above configuration, this problem can be solved.
- the silicon carbide semiconductor device has a single crystal substrate.
- the single crystal substrate is provided between the first main surface of the silicon carbide layer and the first electrode, is in contact with each of the first main surface of the silicon carbide layer and the first electrode, and is made of silicon carbide. , Having the first conductivity type and having an impurity concentration higher than the impurity concentration N d .
- the connection between the drift layer and the first electrode is performed through a single crystal substrate having a higher impurity concentration than the impurity concentration N d. Therefore, the contact resistance of the first electrode can be reduced. Therefore, the electrical resistance of the drift layer can be increased accordingly.
- a trench may be provided on the second main surface of the silicon carbide layer.
- the trench has a side wall surface that penetrates the source region and the body region to reach the drift layer, and a bottom surface located on the drift layer.
- the gate insulating film covers each of the side wall surface and the bottom surface of the trench.
- the relaxation region is provided at a position deeper than the bottom surface of the trench.
- the distance L tr between the relaxation region and the bottom surface of the trench is 4 ⁇ m or less.
- electric field concentration on the gate insulating film on the bottom surface of the trench can be more effectively suppressed. Therefore, the breakdown voltage of the silicon carbide semiconductor device can be further increased.
- the second main surface of the silicon carbide layer may include a flat surface having a source region, a body region, and a drift layer.
- the gate insulating film may be provided on a flat surface.
- the body region is a well region having a side surface and a bottom surface, and a corner between the side surface and the bottom surface.
- the distance L pn between the relaxation region and the corner of the well region is 4 ⁇ m or less.
- the breakdown voltage can be increased.
- FIG. 1 is a partial cross sectional view schematically showing a configuration of a silicon carbide semiconductor device in a first embodiment of the present invention.
- FIG. 2 is a partial perspective view schematically showing a shape of a silicon carbide layer included in the silicon carbide semiconductor device of FIG. 1.
- FIG. 2 is a partial top view schematically showing a shape of a silicon carbide layer included in the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a first step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a second step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a third step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a fourth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a fifth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a sixth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 8 is a partial cross sectional view schematically showing a seventh step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 12 is a partial cross sectional view schematically showing an eighth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 12 is a partial cross sectional view schematically showing a ninth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 12 is a partial cross sectional view schematically showing a tenth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 12 is a partial cross sectional view schematically showing an eleventh step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
- FIG. 4 is a partial top view schematically showing a first modification of the silicon carbide layer in FIG. 3.
- FIG. 10 is a partial top view schematically showing a second modification of the silicon carbide layer in FIG. 3.
- FIG. 18 is a partial top view schematically showing a shape of a silicon carbide layer included in the silicon carbide semiconductor device of FIG. 17. It is a fragmentary sectional view which shows schematically the structure of the silicon carbide semiconductor device in Embodiment 3 of this invention.
- FIG. 20 is a partial top view schematically showing a shape of a silicon carbide layer included in the silicon carbide semiconductor device of FIG. 19.
- FIG. 10 is a partial cross sectional view schematically showing a configuration of a silicon carbide semiconductor device in a fourth embodiment of the present invention.
- FIG. 22 is a partial top view schematically showing a shape of a silicon carbide layer included in the silicon carbide semiconductor device of FIG. 21. It is a fragmentary sectional view showing roughly the fine structure of the surface of a silicon carbide layer which a silicon carbide semiconductor device has.
- FIG. 3 is a diagram showing a crystal structure of a (000-1) plane in polytype 4H hexagonal crystal.
- FIG. 25 is a view showing a crystal structure of a (11-20) plane along line XXV-XXV in FIG.
- FIG. 24 is a view showing a crystal structure in the vicinity of the surface of the composite surface in FIG. 23 in the (11-20) plane.
- FIG. 24 is a view of the composite surface of FIG. 23 as viewed from the (01-10) plane.
- FIG. 5 is a graph showing an example of a relationship between a channel surface and a (000-1) plane viewed macroscopically and channel mobility when a thermal etching is performed and when it is not performed. It is. It is a graph which shows an example of the relationship between the angle between a channel direction and the ⁇ 0-11-2> direction, and channel mobility. It is a figure which shows the modification of FIG.
- FIG. 10 is a partial cross sectional view schematically showing a configuration of a silicon carbide semiconductor device in a fifth embodiment of the present invention.
- the distance L d 3 [mu] m, 5 [mu] m, in the case of each of 10 ⁇ m and 15 [mu] m, is a graph illustrating the impurity concentration N d of the drift layer, the relationship between the breakdown voltage.
- the impurity dose D rx in the relaxation region the impurity dose D rx in the relaxation region, the electric field strength E fp applied to the interface between the drift layer and the relaxation region, the electric field strength E tr applied to the drift layer in the trench, and It is a graph which illustrates the relationship with each of the electric field strength EOX applied to a gate insulating film.
- the impurity dose D rx in the relaxation region When the trench depth is 1.40 ⁇ m, the impurity dose D rx in the relaxation region, the electric field intensity E fp applied to the interface between the drift layer and the relaxation region, the electric field strength E tr applied to the drift layer in the trench, and It is a graph which illustrates the relationship with each of the electric field strength EOX applied to a gate insulating film.
- the voltage and the electric field strength E fp applied to the interface between the drift layer and the relaxation region are applied to the drift layer in the trench. It is a graph which illustrates the relationship between each of electric field strength E tr and electric field strength E OX applied to the gate insulating film.
- the voltage and the electric field strength E fp applied to the interface between the drift layer and the relaxation region are applied to the drift layer in the trench.
- the voltage and the electric field strength E fp applied to the interface between the drift layer and the relaxation region are applied to the drift layer in the trench. It is a graph which illustrates the relationship between each of electric field strength E tr and electric field strength E OX applied to the gate insulating film.
- the voltage and the electric field strength E fp applied to the interface between the drift layer and the relaxation region are applied to the drift layer in the trench.
- the voltage and the electric field strength E fp applied to the interface between the drift layer and the relaxation region are applied to the drift layer in the trench. It is a graph which illustrates the relationship between each of electric field strength E tr and electric field strength E OX applied to the gate insulating film.
- the voltage and the electric field strength E fp applied to the interface between the drift layer and the relaxation region are applied to the drift layer in the trench.
- MOSFET 201 silicon carbide semiconductor device of the present embodiment includes single crystal substrate 80, epitaxial layer 101 (silicon carbide layer), gate oxide film 91 (gate insulating film), A gate electrode 92, an interlayer insulating film 93, a source electrode 94 (second electrode), a source wiring layer 95, and a drain electrode 98 (first electrode).
- MOSFET 201 preferably has a breakdown voltage of 600 V or more between drain electrode 98 and source electrode 94. In other words, the MOSFET 201 is preferably a power semiconductor device having a high breakdown voltage.
- Epitaxial layer 101 is a silicon carbide layer epitaxially grown on single crystal substrate 80.
- Epitaxial layer 101 has a polytype 4H hexagonal crystal structure.
- Epitaxial layer 101 has a lower surface P1 (first main surface) facing single crystal substrate 80 and an upper surface P2 (second main surface) opposite to lower surface P1.
- Epitaxial layer 101 has n drift layer 81 (drift layer), p body layer 82 (body region), n region 83 (source region), p contact region 84, and relaxation region 71.
- N drift layer 81 has n type (first conductivity type).
- the n drift layer 81 has a lower drift layer 81a and an upper drift layer 81b.
- the lower drift layer 81a forms the lower surface P1 of the epitaxial layer 101.
- a relaxation region 71 is partially provided on the surface of lower drift layer 81a opposite to lower surface P1.
- the upper drift layer 81b is provided on the surface of the lower drift layer 81a opposite to the lower surface P1. Thereby, the upper drift layer 81 b covers the relaxation region 71.
- the impurity concentration of n drift layer 81 is preferably lower than the impurity concentration of single crystal substrate 80.
- the donor concentration of n drift layer 81 is preferably not less than 1 ⁇ 10 15 cm ⁇ 3 and not more than 5 ⁇ 10 16 cm ⁇ 3 , for example, 8 ⁇ 10 15 cm ⁇ 3 .
- the impurity concentration of lower drift layer 81a is equal to or lower than the impurity concentration of upper drift layer 81b, and more preferably less than the impurity concentration of upper drift layer 81b.
- the p body layer 82 has p type (second conductivity type). P body layer 82 is provided on upper drift layer 81b.
- the impurity concentration of p body layer 82 is preferably not less than 1 ⁇ 10 17 cm ⁇ 3 and not more than 5 ⁇ 10 18 cm ⁇ 3 , for example, 1 ⁇ 10 18 cm ⁇ 3 .
- N region 83 has n-type. N region 83 is provided on p body layer 82 so as to be separated from n drift layer 81 by p body layer 82. N region 83 forms upper surface P ⁇ b> 2 of epitaxial layer 101 together with p contact region 84. The p contact region 84 has p type. P contact region 84 is connected to p body layer 82.
- a trench TR is provided on the upper surface P2 of the epitaxial layer 101.
- Trench TR has side wall surface SW and bottom surface BT.
- Sidewall surface SW passes through n region 83 and p body layer 82 and reaches upper drift layer 81b.
- Sidewall surface SW includes a channel surface of MOSFET 201 on p body layer 82.
- the side wall surface SW is inclined with respect to the upper surface P2 of the epitaxial layer 101, whereby the trench TR extends in a tapered shape toward the opening.
- the plane orientation of the side wall surface SW is preferably inclined at 50 ° or more and 65 ° or less with respect to the ⁇ 0001 ⁇ plane, and is inclined at 50 ° or more and 65 ° or less with respect to the (000-1) plane. More preferred.
- side wall surface SW has a predetermined crystal plane (also referred to as a special plane), particularly in a portion on p body layer 82. Details of the special surface will be described later.
- bottom surface BT is located on the upper drift layer 81b.
- bottom surface BT has a flat shape substantially parallel to upper surface P2.
- a portion where bottom surface BT and side wall surface SW are connected constitutes a corner portion of trench TR.
- trench TR extends so as to form a mesh having a honeycomb structure in plan view (FIG. 3).
- epitaxial layer 101 has upper surface P2 having a hexagonal shape surrounded by trench TR.
- Relaxation region 71 has p-type. Relaxation region 71 is provided inside n drift layer 81. Relaxation region 71 is separated from p body layer 82 by upper drift layer 81b. Relaxing region 71 is separated from each of sidewall surface SW and bottom surface BT of trench TR.
- Relaxing region 71 has an impurity dose amount D rx .
- the impurity dose with respect to the formed relaxation region means the impurity concentration per unit area of the relaxation region 71.
- D rx ⁇ 1 ⁇ 10 13 cm ⁇ 2 is satisfied.
- Relaxing region 71 has a distance L d from lower surface P1.
- L d ⁇ 5 ⁇ m is satisfied.
- N drift layer 81 has an impurity concentration Nd between lower surface P ⁇ b > 1 and relaxation region 71. In other words, the lower the drift layer 81a has an impurity concentration N d.
- D rx > L d ⁇ N d is satisfied.
- relaxing region 71 is separated from p body layer 82 by 1 ⁇ m or more and 5 ⁇ m or less.
- a value obtained by integrating the impurity concentration per unit volume of the relaxation region 71 in the thickness direction (vertical direction in FIG. 1) corresponds to the dose amount of ion implantation for forming the relaxation region 71.
- This dose is preferably 1 ⁇ 10 12 cm ⁇ 2 or more and 1 ⁇ 10 15 cm ⁇ 2 or less, for example 1 ⁇ 10 13 cm ⁇ 2 .
- Impurity of relaxation region 71 is, for example, aluminum.
- Relaxing region 71 is provided at least partially at a position deeper than the position of bottom surface BT of trench TR.
- relaxing region 71 is provided only at a position deeper than the position of bottom surface BT of trench TR as shown in FIG.
- Relaxing region 71 is provided at a position deeper than bottom surface BT of trench TR. Relaxing region 71 is at least partially disposed outside bottom surface BT of trench TR in plan view.
- the distance L tr between the relaxation region 71 and the bottom surface BT of the trench TR is preferably 4 ⁇ m or less.
- trench TR has a corner portion formed by side wall surface SW and bottom surface BT, and distance L tr between this corner portion and relaxation region 71 is preferably 4 ⁇ m or less.
- relaxation region 71 is arranged only outside bottom surface BT of trench TR in a plan view as shown in FIG. Preferably, in plan view (FIG.
- relaxation region 71 has an opening in plan view. Specifically, relaxing region 71 has an outer edge and an opening that are substantially similar to upper surface P2 having a hexagonal shape.
- the gate oxide film 91 covers each of the side wall surface SW and the bottom surface BT of the trench TR. Thereby, gate oxide film 91 is provided on p body layer 82 so as to connect n region 83 and upper drift layer 81b.
- the gate electrode 92 is provided on the gate oxide film 91.
- Single crystal substrate 80 is made of silicon carbide and has n-type.
- An epitaxial layer 101 is provided on the single crystal substrate 80.
- Single crystal substrate 80 is provided between lower surface P 1 of epitaxial layer 101 and drain electrode 98, and is in contact with lower surface P 1 of epitaxial layer 101 and drain electrode 98.
- Single crystal substrate 80 has an impurity concentration higher than the impurity concentration N d of the lower drift layer 81a.
- the impurity concentration in the single crystal substrate 80 is at least 50 times the impurity concentration N d, in this case, the single crystal substrate 80 is substantially free of breakdown voltage holding function.
- the source electrode 94 is in contact with each of the n region 83 and the p contact region 84.
- the source wiring layer 95 is in contact with the source electrode 94.
- Source wiring layer 95 is, for example, an aluminum layer.
- the interlayer insulating film 93 insulates between the gate electrode 92 and the source wiring layer 95.
- the strength of the electric field in the thickness direction (vertical direction in FIG. 1) applied to the gate oxide film 91 at a position sandwiched between the n drift layer 81 and the corner portion of the trench TR when the MOSFET 201 is in an off state was performed.
- the corner portion electric field strength of the MOSFET 201 having the relaxation region 71 was 4.4 MV / cm.
- the corner electric field strength was 7.8 MV / cm. That is, the relaxation region 71 reduced the corner electric field strength from 7.8 MV / cm to 4.4 MV / cm.
- the impurity concentration of the n drift layer 81 is 8 ⁇ 10 15 cm ⁇ 3
- the voltage of the drain electrode 98 with respect to the source wiring layer 95 is 600 V
- the depth of the trench TR is 1.65 ⁇ m.
- the depth position of the relaxation region 71 is 3 ⁇ m from the upper surface P2
- the impurity of the relaxation region 71 is aluminum
- the width of the relaxation region 71 (lateral dimension in FIG. 1) is 2 ⁇ m
- the formation of the relaxation region 71 The acceleration energy at that time was 100 keV
- the dose during the formation of the relaxation region 71 was 1 ⁇ 10 13 cm ⁇ 2 .
- lower drift layer 81 a that becomes a part of n drift layer 81 (FIG. 1) is formed on single crystal substrate 80.
- lower drift layer 81 a is formed by epitaxial growth on single crystal substrate 80.
- This epitaxial growth is performed by a CVD (Chemical Vapor Deposition) method using, for example, a mixed gas of silane (SiH 4 ) and propane (C 3 H 8 ) as a source gas and using, for example, hydrogen gas (H 2 ) as a carrier gas.
- CVD Chemical Vapor Deposition
- SiH 4 silane
- propane C 3 H 8
- H 2 hydrogen gas
- a p-type relaxation region 71 is formed on a part of the lower drift layer 81a. Specifically, on the lower drift layer 81a, acceptor ions (impurity ions for imparting the second conductivity type) are implanted using an implantation mask (not shown).
- an n-type upper drift layer 81b is formed on the lower drift layer 81a after the relaxation region 71 is formed. Thereby, relaxing region 71 is buried in n drift layer 81 constituted by lower drift layer 81a and upper drift layer 81b.
- Upper drift layer 81b can be formed by a method similar to the method of forming lower drift layer 81a.
- p body layer 82 and n region 83 are formed on n drift layer 81.
- p contact region 84 is formed on p body layer 82.
- These can be formed, for example, by ion implantation on the n drift layer 81 (FIG. 6).
- an impurity such as aluminum (Al) for imparting p-type is ion-implanted.
- an impurity for imparting n-type such as phosphorus (P) is implanted.
- epitaxial growth with addition of impurities may be used.
- N drift layer 81, p body layer 82, n region 83, p contact region 84, and relaxation region 71 constitute epitaxial layer 101 having lower surface P1 and upper surface P2.
- the n drift layer 81 forms the lower surface P1
- the n region 83 forms the upper surface P2.
- the temperature of this heat treatment is preferably 1500 ° C. or higher and 1900 ° C. or lower, for example, about 1700 ° C.
- the heat treatment time is, for example, about 30 minutes.
- the atmosphere of the heat treatment is preferably an inert gas atmosphere, for example, an Ar atmosphere.
- a mask layer 40 having an opening is formed on the surface composed of n region 83 and p contact region 84.
- As mask layer 40 for example, a silicon oxide film or the like can be used.
- the opening is formed corresponding to the position of trench TR (FIG. 1).
- n region 83, p body layer 82, and part of n drift layer 81 are removed by etching in the opening of mask layer 40.
- etching method for example, reactive ion etching (RIE), particularly inductively coupled plasma (ICP) RIE can be used.
- ICP-RIE using SF 6 or a mixed gas of SF 6 and O 2 as a reaction gas can be used.
- thermal etching is performed in the recess TQ.
- the thermal etching can be performed, for example, by heating in an atmosphere containing a reactive gas having at least one or more types of halogen atoms.
- the at least one or more types of halogen atom includes at least one of a chlorine (Cl) atom and a fluorine (F) atom.
- This atmosphere is, for example, Cl 2 , BCL 3 , SF 6 , or CF 4 .
- thermal etching is performed using a mixed gas of chlorine gas and oxygen gas as a reaction gas and a heat treatment temperature of, for example, 700 ° C. or more and 1000 ° C. or less.
- the reaction gas may contain a carrier gas in addition to the above-described chlorine gas and oxygen gas.
- a carrier gas for example, nitrogen (N 2 ) gas, argon gas, helium gas or the like can be used.
- the SiC etching rate is, for example, about 70 ⁇ m / hour.
- the mask layer 40 made of silicon oxide has a very high selectivity with respect to SiC, so that it is not substantially etched during the etching of SiC.
- a trench TR is formed on the upper surface P2 of the epitaxial layer 101 by the thermal etching described above.
- Trench TR has side wall surface SW passing through n region 83 and p body layer 82 to n drift layer 81, and bottom surface BT located on n drift layer 81.
- Each of side wall surface SW and bottom surface BT is away from relaxing region 71.
- a special surface is self-formed on side wall surface SW, particularly on p body layer 82.
- the mask layer 40 is removed by an arbitrary method such as etching.
- gate oxide film 91 is formed to cover each of side wall surface SW and bottom surface BT of trench TR.
- Gate oxide film 91 can be formed, for example, by thermal oxidation. Thereafter, NO annealing using nitrogen monoxide (NO) gas as the atmospheric gas may be performed.
- the temperature profile has, for example, conditions of a temperature of 1100 ° C. to 1300 ° C. and a holding time of about 1 hour. Thereby, nitrogen atoms are introduced into the interface region between gate oxide film 91 and p body layer 82. As a result, the formation of interface states in the interface region is suppressed, so that channel mobility can be improved.
- a gas other than NO gas may be used as the atmospheric gas.
- Ar annealing using argon (Ar) as an atmospheric gas may be further performed after the NO annealing.
- the heating temperature for Ar annealing is preferably higher than the heating temperature for NO annealing and lower than the melting point of the gate oxide film 91.
- the time during which this heating temperature is maintained is, for example, about 1 hour. Thereby, the formation of interface states in the interface region between gate oxide film 91 and p body layer 82 is further suppressed.
- other inert gas such as nitrogen gas may be used as the atmospheric gas instead of Ar gas.
- a gate electrode 92 is formed on the gate oxide film 91.
- gate electrode 92 is formed on gate oxide film 91 so as to fill the region inside trench TR with gate oxide film 91 interposed therebetween.
- the gate electrode 92 can be formed, for example, by film formation of conductor or doped polysilicon and CMP (Chemical Mechanical Polishing).
- interlayer insulating film 93 is formed on gate electrode 92 and gate oxide film 91 so as to cover the exposed surface of gate electrode 92. Etching is performed so that openings are formed in the interlayer insulating film 93 and the gate oxide film 91. Through this opening, each of n region 83 and p contact region 84 is exposed on upper surface P2. Next, source electrode 94 in contact with each of n region 83 and n contact region 84 is formed on upper surface P2. A drain electrode 98 is formed on lower surface P 1 made of n drift layer 81 through single crystal substrate 80.
- source wiring layer 95 is formed. Thereby, MOSFET 201 is obtained.
- MOSFET 201 is a trench type silicon carbide semiconductor device. In this case, it is necessary to suppress the electric field applied to the gate oxide film 91 in order to ensure a breakdown voltage. Such suppression can be achieved by the MOSFET 201 having the above configuration. Details of the function and effect will be described below.
- the relaxation region 71 as the electric field relaxation structure is separated from the sidewall surface SW of the trench TR. As a result, the influence of the electric field relaxation structure on the channel structure can be reduced. Relaxing region 71 is separated from p body layer 82 by n drift layer 81. That is, relaxation region 71 is embedded in n drift layer 81. Thereby, relaxing region 71 can be easily provided at a sufficiently deep position. Therefore, an electric field relaxation structure having a sufficient effect can be easily provided.
- the impurity dose amount D rx of the relaxation region 71 is increased so as to satisfy D rx > L d ⁇ N d .
- the relaxation region 71 before the depletion layer sufficiently extends from the relaxation region 71 to the lower surface P1 of the epitaxial layer 101. Is completely depleted. Thereby, a depletion layer having a sufficient length can be formed between relaxing region 71 and lower surface P1. Therefore, the proportion of the voltage between the drain electrode 98 and the source electrode 94 that is borne by the portion between the relaxing region 71 and the lower surface P1 is increased.
- the voltage borne by the portion shallower than the relaxation region 71 (the upper portion in FIG. 1) is reduced.
- the electric field strength in a portion shallower than the relaxation region 71 can be reduced.
- a higher voltage can be applied between the drain electrode 98 and the source electrode 94 without causing destruction. That is, the breakdown voltage of the MOSFET 201 is increased.
- the electrical connection between the lower drift layer 81a and the drain electrode 98 is performed through the single crystal substrate 80 having a higher impurity concentration than the impurity concentration N d. Therefore, the contact resistance of the drain electrode 98 can be reduced. Therefore, the electrical resistance of n drift layer 81 can be increased by that amount. Therefore, the impurity concentration of n drift layer 81 can be further reduced. Therefore, the breakdown voltage of the MOSFET 201 can be further increased.
- L d ⁇ 5 ⁇ m is satisfied.
- a depletion layer having a maximum length of 5 ⁇ m can be formed between relaxing region 71 and lower surface P1.
- a depletion layer having a sufficient length can be more reliably formed between the relaxation region 71 and the lower surface P1. Therefore, the breakdown voltage of the MOSFET 201 can be further increased.
- D rx ⁇ 1 ⁇ 10 13 cm ⁇ 2 is satisfied.
- the depletion layer is relaxed before sufficiently extending from the relaxation region 71 to the lower surface P1 of the epitaxial layer 101.
- the region 71 is prevented from being completely depleted. Therefore, the breakdown voltage of the MOSFET 201 can be further increased.
- the withstand voltage between the drain electrode 98 and the source electrode 94 is 600 V or more.
- a semiconductor device having a withstand voltage of 600 V or more securing the withstand voltage becomes a more important issue.
- the MOSFET 201 having the above configuration can solve this problem.
- the distance between relaxation region 71 and bottom surface BT of trench TR in particular, the distance L tr between relaxation region 71 and the corner of trench TR is 4 ⁇ m or less.
- electric field concentration on gate oxide film 91 on bottom surface BT of trench TR can be more effectively suppressed. Therefore, the breakdown voltage of the MOSFET 201 can be further increased.
- the relaxation region 71 is provided at a position deeper than the position of the bottom surface BT of the trench TR. Thereby, the effect of the electric field relaxation structure can be further enhanced.
- the relaxation region 71 is disposed outside the bottom surface BT of the trench TR in plan view. Thereby, when MOSFET 201 is in the off state, the depletion layer extends from relaxation region 71 toward the corner of trench TR located at the edge of bottom surface BT of trench TR. Therefore, the effect of the electric field relaxation structure can be further enhanced.
- the relaxation region 71 of the epitaxial layer 101 has an outer edge and an opening that are substantially similar to the upper surface P2 having a hexagonal shape. That is, the relaxation region 71 has a hexagonal outer edge and an opening.
- an epitaxial layer including a relaxation region having a shape other than this can also be used.
- an epitaxial layer 101v including a relaxation region 71 having an annular shape in plan view may be used.
- a relaxation region (not shown) having a rectangular outer edge and an opening may be used.
- an epitaxial layer 101w having a relaxation region 71w arranged at a position corresponding to each of the six corners of the upper surface P2 having a hexagonal shape may be used.
- the relaxation regions may be provided at positions corresponding to some of the six corners of the upper surface P2 having a hexagonal shape.
- MOSFET 202 of the present embodiment has an epitaxial layer 102 instead of epitaxial layer 101 of the first embodiment.
- Epitaxial layer 102 has a relaxation region 72.
- Relaxing region 72 has a shape in which the opening of relaxing region 71 (FIG. 3) is omitted in plan view (FIG. 18). That is, the relaxation region 72 has a shape similar to the hexagonal shape of the upper surface P2 in plan view. Since the configuration other than the above is substantially the same as the configuration of the first embodiment described above, the same or corresponding elements are denoted by the same reference numerals, and description thereof is not repeated.
- MOSFET 203 of the present embodiment has an epitaxial layer 103 instead of epitaxial layer 101 of the first embodiment.
- Epitaxial layer 103 has a relaxation region 73. Relaxation region 73 extends along trench TR in plan view (FIG. 20). Since the configuration other than the above is substantially the same as the configuration of the first embodiment described above, the same or corresponding elements are denoted by the same reference numerals, and description thereof is not repeated.
- the strength of the electric field in the thickness direction (vertical direction in FIG. 19) applied to the gate oxide film 91 at a position sandwiched between the n drift layer 81 and the corner portion of the trench TR when the MOSFET 203 is in an off state was performed.
- the corner electric field strength of the MOSFET 203 having the relaxation region 73 was 5.7 MV / cm.
- the corner electric field strength was 7.8 MV / cm. That is, the relaxation region 73 reduced the corner electric field strength from 7.8 MV / cm to 5.7 MV / cm.
- the impurity concentration of the n drift layer 81 is 8 ⁇ 10 15 cm ⁇ 3
- the voltage of the drain electrode 98 with respect to the source wiring layer 95 is 600 V
- the depth of the trench TR is 1.65 ⁇ m.
- the depth position of the relaxation region 73 is 5 ⁇ m from the upper surface P2
- the impurity of the relaxation region 73 is aluminum
- the width of the relaxation region 73 (lateral dimension in FIG. 19) is 2 ⁇ m
- the formation of the relaxation region 73 The acceleration energy at that time was 100 keV
- the dose during the formation of the relaxation region 73 was 1 ⁇ 10 13 cm ⁇ 2 .
- the structure of the relaxation region has a period corresponding to the period of the structure of the trench TR in plan view (FIGS. 3, 15, 16, 18, and 20).
- the structure of the relaxation region may have other periods.
- region may be arrange
- the interval between the relaxation regions is preferably 2 ⁇ m or more and 5 ⁇ m or less. By setting the interval to 2 ⁇ m or more, the influence of current confinement due to the relaxation region can be reduced. Further, by setting the interval to 5 ⁇ m or less, the effect of electric field relaxation by the relaxation region can be made sufficient.
- the implantation mask used at the time of forming the relaxation region can be formed without precise alignment.
- MOSFET 204 of the present embodiment has epitaxial layer 104 instead of epitaxial layer 101 of the first embodiment.
- Epitaxial layer 104 has a relaxation region 74. Relaxation regions 74 are arranged in a dispersed manner in a plan view (FIG. 22).
- an electric field relaxation structure can be provided by the relaxation region 74. Moreover, since the relaxation region 74 can be finely dispersed, the region where the current is interrupted can also be finely dispersed. Therefore, an increase in on-resistance due to the electric field relaxation structure can be suppressed. Further, since the relaxation region 74 can be formed without precise positioning, the manufacturing method can be made easier.
- Side wall surface SW described above has a special surface particularly in a portion on p body layer 82.
- side wall surface SW having a special surface includes a surface S1 (first surface) having a surface orientation ⁇ 0-33-8 ⁇ .
- the surface including the surface S1 is provided on the p body layer 82 on the sidewall surface SW of the trench TR.
- the plane S1 preferably has a plane orientation (0-33-8).
- the side wall surface SW microscopically includes the surface S1, and the side wall surface SW further microscopically includes a surface S2 (second surface) having a surface orientation ⁇ 0-11-1 ⁇ .
- “microscopic” means that the dimensions are as detailed as at least a dimension of about twice the atomic spacing.
- TEM Transmission Electron Microscope
- the plane S2 preferably has a plane orientation (0-11-1).
- the surface S1 and the surface S2 of the sidewall surface SW constitute a composite surface SR having a surface orientation ⁇ 0-11-2 ⁇ . That is, the composite surface SR is configured by periodically repeating the surfaces S1 and S2. Such a periodic structure can be observed by, for example, TEM or AFM (Atomic Force Microscopy).
- the composite surface SR has an off angle of 62 ° macroscopically with respect to the ⁇ 000-1 ⁇ plane.
- “macroscopic” means ignoring a fine structure having a dimension on the order of atomic spacing. As such a macroscopic off-angle measurement, for example, a general method using X-ray diffraction can be used.
- composite surface SR has a plane orientation (0-11-2). In this case, the composite surface SR has an off angle of 62 ° macroscopically with respect to the (000-1) plane.
- the channel direction CD which is the direction in which carriers flow on the channel surface (that is, the thickness direction of the MOSFET (vertical direction in FIG. 1 and the like)) is along the direction in which the above-described periodic repetition is performed.
- Si atoms are atoms of A layer (solid line in the figure), B layer atoms (broken line in the figure) located below, C layer atoms (dotted line in the figure) located below, and B layer atoms (not shown) located below this It is provided repeatedly. That is, a periodic laminated structure such as ABCBABCBABCB... Is provided with four layers ABCB as one period.
- the atoms in each of the four layers ABCB constituting one cycle described above are (0-11-2) It is not arranged to be completely along the plane.
- the (0-11-2) plane is shown so as to pass through the position of atoms in the B layer.
- the atoms in the A layer and the C layer are separated from the (0-11-2) plane.
- a surface S1 having a surface orientation (0-33-8) and a surface S2 connected to the surface S1 and having a surface orientation different from the surface orientation of the surface S1 are alternately provided. It is configured by being.
- the length of each of the surface S1 and the surface S2 is twice the atomic spacing of Si atoms (or C atoms).
- the surface obtained by averaging the surfaces S1 and S2 corresponds to the (0-11-2) surface (FIG. 25).
- the single crystal structure when the composite surface SR is viewed from the (01-10) plane periodically includes a structure (part of the surface S1) equivalent to the cubic crystal when viewed partially.
- a surface S1 having a surface orientation (001) in a structure equivalent to the above-described cubic crystal and a surface S2 connected to the surface S1 and having a surface orientation different from the surface orientation of the surface S1 are alternated. It is comprised by being provided in.
- polytypes other than 4H may constitute the surface according to S2).
- the polytype may be 6H or 15R, for example.
- the horizontal axis indicates the angle D1 formed by the macroscopic surface orientation of the side wall surface SW having the channel surface and the (000-1) plane
- the vertical axis indicates the mobility MB.
- the plot group CM corresponds to the case where the side wall surface SW is finished as a special surface by thermal etching
- the plot group MC corresponds to the case where such thermal etching is not performed.
- the mobility MB in the plot group MC was maximized when the macroscopic surface orientation of the channel surface was (0-33-8). This is because, when thermal etching is not performed, that is, when the microscopic structure of the channel surface is not particularly controlled, the macroscopic plane orientation is set to (0-33-8). This is probably because the ratio of the formation of the visual plane orientation (0-33-8), that is, the plane orientation (0-33-8) considering the atomic level, stochastically increased.
- the mobility MB in the plot group CM was maximized when the macroscopic surface orientation of the channel surface was (0-11-2) (arrow EX).
- the reason for this is that, as shown in FIGS. 26 and 27, a large number of planes S1 having a plane orientation (0-33-8) are regularly and densely arranged via the plane S2, so that the surface of the channel plane is fine. This is probably because the proportion of the visual plane orientation (0-33-8) has increased.
- the mobility MB has an orientation dependency on the composite surface SR.
- the horizontal axis indicates the angle D2 between the channel direction and the ⁇ 0-11-2> direction
- the vertical axis indicates the mobility MB (arbitrary unit) of the channel surface.
- a broken line is added to make the graph easier to see.
- the angle D2 of the channel direction CD is preferably 0 ° or more and 60 ° or less, and more preferably approximately 0 °. all right.
- the side wall surface SW may further include a surface S3 (third surface) in addition to the composite surface SR. More specifically, the sidewall surface SW may include a composite surface SQ configured by periodically repeating the surface S3 and the composite surface SR.
- the off angle of the side wall surface SW with respect to the ⁇ 000-1 ⁇ plane deviates from 62 ° which is the ideal off angle of the composite surface SR. This deviation is preferably small and preferably within a range of ⁇ 10 °.
- a surface included in such an angle range for example, there is a surface whose macroscopic plane orientation is a ⁇ 0-33-8 ⁇ plane.
- the off angle of the side wall surface SW with respect to the (000-1) plane deviates from 62 °, which is the ideal off angle of the composite surface SR.
- This deviation is preferably small and preferably within a range of ⁇ 10 °.
- a surface included in such an angle range for example, there is a surface whose macroscopic plane orientation is a (0-33-8) plane.
- a MOSFET 205 of a modification of the MOSFET 201 is a planar type.
- Upper surface P2 of epitaxial layer 105 includes a flat surface having upper drift layer 81b, p body region 82P (body region), n region 83P (source region), and p contact region 84P.
- a gate oxide film 91P (gate insulating film) is provided on the flat surface.
- a gate electrode 92P is provided on the gate oxide film 91P.
- the p body region 82P is a well region having a side surface and a bottom surface and a corner CR between the side surface and the bottom surface.
- the distance L pn between the relaxation region 75 and the corner CR of the well region is 4 ⁇ m or less.
- the reason why the distance L pn ⁇ 4 ⁇ m is preferable is the same as the reason why the distance L tr ⁇ 4 ⁇ m or less is preferable in the first embodiment.
- the electric field strength at a position that is likely to be a determining factor of the withstand voltage is suppressed.
- the electric field strength at a position that tends to be a determinant of the breakdown voltage in the planar MOSFET is suppressed. More specifically, it is necessary to suppress the electric field applied to the interface between n drift layer 81 and p body region 82P, and in particular, it is necessary to suppress the electric field applied to corner CR. Such suppression can be achieved by the MOSFET 205 having the above-described configuration.
- the first conductivity type is n-type and the second conductivity type is p-type.
- these conductivity types may be interchanged.
- the donor and acceptor in the above description are also replaced.
- the first conductivity type is preferably n-type.
- the silicon carbide semiconductor device does not necessarily have a single crystal substrate, and the single crystal substrate may be omitted.
- the first electrode may be provided directly on the first main surface of the silicon carbide layer. Thereby, the silicon carbide semiconductor device can be made thinner.
- E ox applied to the gate oxide film 91 was less than 3 MV / cm. Therefore, it was found that the breakdown voltage can be 600V or more.
- the cell pitch in the x direction in the xy coordinate system is 10 ⁇ m
- the thickness of the lower drift layer 81 a is 12 ⁇ m
- the impurity concentration of the lower drift layer 81 a is 4 ⁇ 10 15 cm ⁇ 3
- impurity concentration of upper drift layer 81b 7.5 ⁇ 10 15 cm ⁇ 3
- opening width of trench TR 3 ⁇ m opening width of trench TR 3 ⁇ m
- angle 64.7 of sidewall TR of trench TR with respect to upper surface P2 The condition of degree was used.
- (About distance L tr ) 45 shows the distance L tr (FIG. 17) in the trench MOSFET, the electric field strength E fp applied to the interface between the lower drift layer 81a and the relaxation region 71, and the electric field strength E applied to the upper drift layer 81b in the trench TR.
- the simulation results of the relationship between tr , the electric field intensity E OX applied to the gate oxide film 91, and the electric field intensity E pn applied to the interface between the upper drift layer 81b and the p body layer 82 are shown.
- the impurity concentration of the lower drift layer 81a is 4.5 ⁇ 10 15 cm ⁇ 3
- the upper part This was performed using the conditions of the impurity concentration of the drift layer 81b of 7.5 ⁇ 10 15 cm ⁇ 3 and the impurity dose of the relaxation region 71 of 1.0 ⁇ 10 13 cm ⁇ 2 .
- the thickness of the lower drift layer 81a is 8 ⁇ m
- the thickness of the upper drift layer 81b is 4 ⁇ m
- the thickness of the lower drift layer 81a is 6 ⁇ m
- the thickness of the upper drift layer 81b is 6 ⁇ m
- the impurity concentration of p contact region 84P is 8 ⁇ 10 19 cm ⁇ 3
- the thickness of p contact region 84P is 0.3 ⁇ m
- the impurity concentration of n region 83P is 2 ⁇ 10 19 cm.
- n region 83P thickness 0.2 ⁇ m, p body region 82P surface side impurity concentration 1 ⁇ 10 16 cm ⁇ 3 to 5 ⁇ 10 17 cm ⁇ 3 , p body region 82P bottom side impurity concentration 5 ⁇ 10 17 cm ⁇ 3 to 3 ⁇ 10 18 cm ⁇ 3 , channel length of about 1 ⁇ m, cell pitch 11 ⁇ m, n drift layer 81 impurity concentration 6 ⁇ 10 15 cm ⁇ 3 , n drift layer 81 thickness 15 ⁇ m, relaxation region 75 Impurity dose amount D rx 1 ⁇ 10 13 cm ⁇ 2 .
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Electrodes Of Semiconductors (AREA)
- Recrystallisation Techniques (AREA)
Abstract
ドリフト層(81)は炭化珪素層(101)の第1の主面(P1)をなしており第1の導電型を有する。ソース領域(83)は、ボディ領域(82)によってドリフト層(81)から隔てられるように設けられており、第2の主面(P2)をなしており、第1の導電型を有する。緩和領域(71)は、ドリフト層(81)の内部に設けられており、第1の主面(P1)からの距離Ldを有する。緩和領域(71)は、第2の導電型を有し、不純物ドーズ量Drxを有する。ドリフト層(81)は第1の主面(P1)と緩和領域(71)との間において不純物濃度Ndを有する。Drx>Ld・Ndが満たされる。これにより、高い耐圧を有する炭化珪素半導体装置を提供する。
Description
この発明は、炭化珪素半導体装置に関するものであり、特に、ゲート絶縁膜を有する炭化珪素半導体装置およびその製造方法に関するものである。
広く用いられている電力用半導体装置であるSi(シリコン)MOSFET(Metal Oxide Semiconductor Field Effect Transistor)に関して、耐圧の主な決定要因は、耐圧保持領域をなすドリフト層が耐え得る電界強度の上限である。Siから作られたドリフト層は、0.3MV/cm程度以上の電界が印加された箇所で破壊し得る。このためMOSFETのドリフト層全体において電界強度を所定の値未満に抑えることが必要である。最も単純な方法はドリフト層の不純物濃度を低くすることである。しかしながらこの方法ではMOSFETのオン抵抗が大きくなるという短所がある。すなわちオン抵抗と耐圧との間にトレードオフ関係が存在する。
特開平9-191109号公報において、典型的なSi MOSFETについて、Siの物性値から得られる理論限界を考慮しつつ、オン抵抗と耐圧との間のトレードオフ関係の説明がなされている。そしてこのトレードオフを解消するために、ドレイン電極上のn型基板の上のnベース層中において、下側のp型埋込層と、上側のp型埋込層とを付加することが開示されている。下側のp型埋込層および上側の埋込層によってnベース層は、各々等しい厚さを有する下段と中段と上段とに区分される。この公報によれば、3つの段の各々によって等しい電圧が分担され、各段の最大電界が限界電界強度以下に保たれる。
上述したトレードオフをより大きく改善するための方法として、近年、Siに代わりSiC(炭化珪素)を用いることが活発に検討されている。SiCはSiと異なり0.4MV/cm以上の電界強度にも十分に耐え得る材料である。
このように高い電界が印加され得る場合は、MOSFET構造における特定位置での電界集中に起因した破壊が問題となる。たとえばトレンチ型MOSFETの場合、トレンチの底部、特に角部、における、ゲート絶縁膜中での電界集中に起因したゲート絶縁膜の破壊現象が、耐圧の主な決定要因である。このように耐圧の決定要因がSi半導体装置とSiC半導体装置との間で異なる。このため、Siの使用を前提としていると考えられる上記公報の技術をSiC半導体装置の耐圧を向上させるために単純に適用したとすると、SiCの物性上の利点を十分に利用した耐圧の改善を行うことができない。
本発明は、上記のような課題を解決するために成されたものであり、この発明の目的は、高い耐圧を有する炭化珪素半導体装置を提供することである。
本発明の炭化珪素半導体装置は、炭化珪素層と、ゲート絶縁膜と、ゲート電極と、第1および第2の電極とを有する。炭化珪素層は、第1の主面および第1の主面と反対の第2の主面を有する。炭化珪素層はドリフト層とボディ領域とソース領域とを有する。ドリフト層は第1の主面をなしており第1の導電型を有する。ボディ領域は、ドリフト層上に設けられており、第1の導電型と異なる第2の導電型を有する。ソース領域は、ボディ領域によってドリフト層から隔てられるようにボディ領域上に設けられており、第2の主面をなしており、第1の導電型を有する。炭化珪素層は、ドリフト層の内部に設けられ第2の導電型を有する緩和領域を含む。緩和領域は、不純物ドーズ量Drxを有し、かつ第1の主面からの距離Ldを有する。ドリフト層は第1の主面と緩和領域との間において不純物濃度Ndを有する。Drx>Ld・Ndが満たされる。ゲート絶縁膜は、ソース領域およびドリフト層をつなぐようにボディ領域上に設けられている。ゲート電極はゲート絶縁膜上に設けられている。第1の電極は第1の主面に対向している。第2の電極は第2の主面に対向している。
上記の炭化珪素半導体装置によれば、緩和領域の不純物ドーズ量が、Drx>Ld・Ndを満たすように大きくされる。これにより、炭化珪素半導体装置がオフ状態とされることで第1および第2の電極間の電圧が高まった際に、緩和領域から炭化珪素層の第1の主面へ空乏層が十分に延びる前に緩和領域が完全に空乏化してしまうことが防止される。これにより緩和領域と第1の主面との間に、十分な長さを有する空乏層が形成され得る。よって、第1および第2の電極間の電圧について、緩和領域と第1の主面との間の部分で負担される割合が高められる。言い換えれば、緩和領域よりも浅い部分で負担される電圧が軽減される。これにより、緩和領域よりも浅い部分での電界強度を小さくすることができる。言い換えれば、電界集中によって破壊が生じやすい部分での電界強度を小さくすることができる。これにより、破壊が生じることなく第1および第2の電極間により高い電圧を印加することができる。つまり炭化珪素半導体装置の耐圧が高められる。
好ましくはLd≧5μmが満たされる。これにより、緩和領域と第1の主面との間に、最大で5μmの長さを有する空乏層が形成され得る。言い換えれば、緩和領域と第1の主面との間に、十分な長さを有する空乏層が、より確実に形成され得る。よって炭化珪素半導体装置の耐圧をより高め得る。
好ましくはDrx≧1×1013cm-2が満たされる。これにより、炭化珪素半導体装置がオフ状態とされることで第1および第2の電極間の電圧が高まった際に、緩和領域から炭化珪素層の第1の主面へ空乏層が十分に延びる前に緩和領域が完全に空乏化してしまうことが防止される。よって炭化珪素半導体装置の耐圧をより高め得る。
好ましくは、第1および第2の電極の間での耐圧は600V以上である。600V以上の耐圧を有する半導体装置においては耐圧の確保がより重要な課題となる。上記構成を有する炭化珪素半導体装置によればこの課題を解決することができる。
好ましくは炭化珪素半導体装置は単結晶基板を有する。単結晶基板は、炭化珪素層の第1の主面と第1の電極との間に設けられ、炭化珪素層の第1の主面と第1の電極との各々に接し、炭化珪素からなり、第1の導電型を有し、不純物濃度Ndよりも大きい不純物濃度を有する。これによりドリフト層と第1の電極との接続が、不純物濃度Ndより高い不純物濃度を有する単結晶基板を介して行なわれる。よって第1の電極の接触抵抗を小さくすることができる。よってその分だけドリフト層の電気抵抗を大きくし得る。
炭化珪素層の第2の主面にはトレンチが設けられていてもよい。トレンチは、ソース領域およびボディ領域を貫通してドリフト層に至る側壁面と、ドリフト層上に位置する底面とを有する。ゲート絶縁膜はトレンチの側壁面および底面の各々を覆っている。緩和領域はトレンチの底面よりも深い位置に設けられている。このようなトレンチ型の炭化珪素半導体装置においては、耐圧を確保する上でゲート絶縁膜に印加される電界を抑制することが必要である。上記構成を有する炭化珪素半導体装置により、このような抑制が可能となる。
好ましくは緩和領域とトレンチの底面との間の距離Ltrは4μm以下である。これによりトレンチの底面上でのゲート絶縁膜への電界集中をより効果的に抑制することができる。よって炭化珪素半導体装置の耐圧をより高め得る。
炭化珪素層の第2の主面は、ソース領域とボディ領域とドリフト層とを有する平坦面を含んでもよい。ゲート絶縁膜は平坦面上に設けられてもよい。このようなプレーナ型の炭化珪素半導体装置においては、耐圧を確保する上でドリフト層とボディ領域との界面に印加される電界を抑制することが必要である。上記構成を有する炭化珪素半導体装置により、このような抑制が可能となる。
好ましくは、ボディ領域は、側面および底面と、側面および底面の間の角部とを有するウエル領域である。緩和領域とウエル領域の角部との間の距離Lpnは4μm以下である。これにより、破壊が特に生じやすいウエル領域の角部への電界集中を抑制することができる。よって炭化珪素半導体装置の耐圧をより高め得る。
上記のように本発明によれば、耐圧を高めることができる。
以下、本発明の実施の形態について図に基づいて説明する。なお、以下の図面において、同一または相当する部分には同一の参照番号を付し、その説明は繰り返さない。また、本明細書中の結晶学的記載においては、個別方位を[]、集合方位を<>、個別面を()、集合面を{}でそれぞれ示している。また結晶学上の指数が負であることは、通常、”-”(バー)を数字の上に付すことによって表現されるが、本明細書中では数字の前に負の符号を付している。
(実施の形態1)
図1~図3に示すように、本実施の形態のMOSFET201(炭化珪素半導体装置)は、単結晶基板80と、エピタキシャル層101(炭化珪素層)と、ゲート酸化膜91(ゲート絶縁膜)と、ゲート電極92と、層間絶縁膜93と、ソース電極94(第2の電極)と、ソース配線層95と、ドレイン電極98(第1の電極)とを有する。MOSFET201は、ドレイン電極98およびソース電極94の間で600V以上の耐圧を有することが好ましい。言い換えればMOSFET201は、高耐圧を有する電力用半導体装置であることが好ましい。
図1~図3に示すように、本実施の形態のMOSFET201(炭化珪素半導体装置)は、単結晶基板80と、エピタキシャル層101(炭化珪素層)と、ゲート酸化膜91(ゲート絶縁膜)と、ゲート電極92と、層間絶縁膜93と、ソース電極94(第2の電極)と、ソース配線層95と、ドレイン電極98(第1の電極)とを有する。MOSFET201は、ドレイン電極98およびソース電極94の間で600V以上の耐圧を有することが好ましい。言い換えればMOSFET201は、高耐圧を有する電力用半導体装置であることが好ましい。
エピタキシャル層101は、単結晶基板80上にエピタキシャルに成長させられた炭化珪素層である。エピタキシャル層101は、ポリタイプ4Hの六方晶の結晶構造を有する。エピタキシャル層101は、単結晶基板80に面する下面P1(第1の主面)と、下面P1と反対の上面P2(第2の主面)とを有する。エピタキシャル層101は、nドリフト層81(ドリフト層)と、pボディ層82(ボディ領域)と、n領域83(ソース領域)と、pコンタクト領域84と、緩和領域71とを有する。
nドリフト層81はn型(第1の導電型)を有する。nドリフト層81は下部ドリフト層81aおよび上部ドリフト層81bを有する。下部ドリフト層81aはエピタキシャル層101の下面P1をなしている。下部ドリフト層81aの、下面P1と反対の面上には、緩和領域71が部分的に設けられている。上部ドリフト層81bは、下部ドリフト層81aの、下面P1とは反対の面上に設けられている。これにより上部ドリフト層81bは緩和領域71を覆っている。nドリフト層81の不純物濃度は、単結晶基板80の不純物濃度よりも低いことが好ましい。nドリフト層81のドナー濃度は、好ましくは1×1015cm-3以上5×1016cm-3以下であり、たとえば8×1015cm-3である。好ましくは、下部ドリフト層81aの不純物濃度は、上部ドリフト層81bの不純物濃度以下であり、より好ましくは上部ドリフト層81bの不純物濃度未満である。
pボディ層82はp型(第2の導電型)を有する。pボディ層82は上部ドリフト層81b上に設けられている。pボディ層82の不純物濃度は、好ましくは1×1017cm-3以上5×1018cm-3以下であり、たとえば1×1018cm-3である。
n領域83はn型を有する。n領域83は、pボディ層82によってnドリフト層81から隔てられるようにpボディ層82上に設けられている。n領域83はpコンタクト領域84と共にエピタキシャル層101の上面P2をなしている。pコンタクト領域84はp型を有する。pコンタクト領域84はpボディ層82につながっている。
エピタキシャル層101の上面P2にはトレンチTRが設けられている。トレンチTRは側壁面SWおよび底面BTを有する。側壁面SWはn領域83およびpボディ層82を貫通して上部ドリフト層81bに至っている。側壁面SWはpボディ層82上において、MOSFET201のチャネル面を含む。
側壁面SWはエピタキシャル層101の上面P2に対して傾斜しており、これによりトレンチTRは開口に向かってテーパ状に拡がっている。側壁面SWの面方位は、{0001}面に対して50°以上65°以下傾斜していることが好ましく、(000-1)面に対して50°以上65°以下傾斜していることがより好ましい。好ましくは側壁面SWは、特にpボディ層82上の部分において、所定の結晶面(特殊面とも称する)を有する。特殊面の詳細については後述する。
底面BTは上部ドリフト層81b上に位置している。本実施の形態においては底面BTは上面P2とほぼ平行な平坦な形状を有する。底面BTと側壁面SWとがつながる部分はトレンチTRの角部を構成している。本実施の形態においてはトレンチTRは、平面視(図3)において、ハニカム構造を有する網目を構成するように延びている。これによりエピタキシャル層101は、トレンチTRによって囲まれた、六角形状を有する上面P2を有する。
緩和領域71はp型を有する。緩和領域71はnドリフト層81の内部に設けられている。緩和領域71は、上部ドリフト層81bによってpボディ層82から隔てられている。また緩和領域71はトレンチTRの側壁面SWおよび底面BTの各々から離れている。
緩和領域71は不純物ドーズ量Drxを有する。ここで、形成済みの緩和領域に関して不純物ドーズ量とは、緩和領域71の単位面積当たりの不純物濃度を意味する。好ましくはDrx≧1×1013cm-2が満たされる。緩和領域71は、下面P1からの距離Ldを有する。好ましくはLd≧5μmが満たされる。nドリフト層81は下面P1と緩和領域71との間において不純物濃度Ndを有する。言い換えれば、下部ドリフト層81aは不純物濃度Ndを有する。Drx>Ld・Ndが満たされている。
好ましくは、緩和領域71はpボディ層82から1μm以上5μm以下離れている。緩和領域71の単位体積当たりの不純物濃度を厚さ方向(図1の縦方向)に積分した値は、緩和領域71を形成するためのイオン注入のドーズ量に対応する。このドーズ量は、好ましくは1×1012cm-2以上1×1015cm-2以下であり、たとえば1×1013cm-2である。緩和領域71が有する不純物は、たとえばアルミニウムである。緩和領域71は少なくとも部分的に、トレンチTRの底面BTの位置よりも深い位置に設けられている。好ましくは緩和領域71は、図1に示すように、トレンチTRの底面BTの位置よりも深い位置にのみ設けられている。
緩和領域71はトレンチTRの底面BTよりも深い位置に設けられている。緩和領域71は少なくとも部分的に、平面視においてトレンチTRの底面BTの外に配置されている。緩和領域71とトレンチTRの底面BTとの間の距離Ltrは4μm以下であることが好ましい。具体的には、トレンチTRは側壁面SWと底面BTとがなす角部を有し、この角部と緩和領域71との間の距離Ltrが4μm以下であることが好ましい。
好ましくは緩和領域71は、図3に示すように、平面視においてトレンチTRの底面BTの外にのみ配置されている。好ましくは、平面視(図3)において、緩和領域71と、トレンチTRの底面BTとの距離は、0.5μm以上5μm以下である。本実施の形態においては、緩和領域71は、平面視において、開口部を有している。具体的には緩和領域71は、六角形状を有する上面P2とほぼ相似の外縁および開口部を有する。
好ましくは緩和領域71は、図3に示すように、平面視においてトレンチTRの底面BTの外にのみ配置されている。好ましくは、平面視(図3)において、緩和領域71と、トレンチTRの底面BTとの距離は、0.5μm以上5μm以下である。本実施の形態においては、緩和領域71は、平面視において、開口部を有している。具体的には緩和領域71は、六角形状を有する上面P2とほぼ相似の外縁および開口部を有する。
ゲート酸化膜91は、トレンチTRの側壁面SWおよび底面BTの各々を覆っている。これによりゲート酸化膜91は、n領域83および上部ドリフト層81bをつなぐようにpボディ層82上に設けられている。ゲート電極92はゲート酸化膜91上に設けられている。
単結晶基板80は、炭化珪素からなり、n型を有する。単結晶基板80上にはエピタキシャル層101が設けられている。単結晶基板80は、エピタキシャル層101の下面P1とドレイン電極98との間に設けられ、エピタキシャル層101の下面P1とドレイン電極98との各々に接している。単結晶基板80は、下部ドリフト層81aの不純物濃度Ndよりも大きい不純物濃度を有する。好ましくは単結晶基板80の不純物濃度は不純物濃度Ndの50倍以上であり、この場合、単結晶基板80は耐圧保持機能を実質的に有しない。
ソース電極94は、n領域83およびpコンタクト領域84の各々に接している。ソース配線層95はソース電極94に接している。ソース配線層95は、たとえばアルミニウム層である。層間絶縁膜93はゲート電極92とソース配線層95との間を絶縁している。
次にMOSFET201のオフ状態時における、nドリフト層81と、トレンチTRの角部とに挟まれた位置での、ゲート酸化膜91に加わる厚さ方向(図1の縦方向)における電界の強度(以下、角部電界強度と称する)のシミュレーションを行った。この結果、緩和領域71を有するMOSFET201の角部電界強度は4.4MV/cmであった。これに対して緩和領域を有しない比較例においては角部電界強度は7.8MV/cmであった。すなわち緩和領域71によって角部電界強度が7.8MV/cmから4.4MV/cmへと低減された。
なおこのシミュレーションにおいては、nドリフト層81の不純物濃度は8×1015cm-3とされ、ソース配線層95に対するドレイン電極98の電圧は600Vとされ、トレンチTRの深さは1.65μmとされ、緩和領域71の深さ位置は上面P2から3μmとされ、緩和領域71の不純物はアルミニウムとされ、緩和領域71の幅(図1における横方向の寸法)は2μmとされ、緩和領域71の形成時の加速エネルギーは100keVとされ、緩和領域71の形成時のドーズ量は1×1013cm-2とされた。
次にMOSFET201(図1)の製造方法について、以下に説明する。
図4に示すように、nドリフト層81(図1)の一部となる下部ドリフト層81aが単結晶基板80上に形成される。具体的には、単結晶基板80上におけるエピタキシャル成長によって下部ドリフト層81aが形成される。このエピタキシャル成長は、たとえば原料ガスとしてシラン(SiH4)とプロパン(C3H8)との混合ガスを用い、キャリアガスとしてたとえば水素ガス(H2)を用いたCVD(Chemical Vapor Deposition)法により行うことができる。この際、不純物として、たとえば窒素(N)やリン(P)を導入することが好ましい。
図4に示すように、nドリフト層81(図1)の一部となる下部ドリフト層81aが単結晶基板80上に形成される。具体的には、単結晶基板80上におけるエピタキシャル成長によって下部ドリフト層81aが形成される。このエピタキシャル成長は、たとえば原料ガスとしてシラン(SiH4)とプロパン(C3H8)との混合ガスを用い、キャリアガスとしてたとえば水素ガス(H2)を用いたCVD(Chemical Vapor Deposition)法により行うことができる。この際、不純物として、たとえば窒素(N)やリン(P)を導入することが好ましい。
図5に示すように、下部ドリフト層81aの一部の上に、p型を有する緩和領域71が形成される。具体的には、下部ドリフト層81a上において、注入マスク(図示せず)を用いたアクセプタイオン(第2の導電型を付与するための不純物イオン)の注入が行われる。
図6に示すように、緩和領域71が形成された後に下部ドリフト層81a上に、n型を有する上部ドリフト層81bが形成される。これにより緩和領域71は、下部ドリフト層81aおよび上部ドリフト層81bによって構成されるnドリフト層81に埋め込まれる。上部ドリフト層81bは下部ドリフト層81aの形成方法と同様の方法によって形成され得る。
図7に示すように、nドリフト層81上にpボディ層82およびn領域83が形成される。図8に示すように、pボディ層82上にpコンタクト領域84が形成される。これらの形成は、たとえばnドリフト層81(図6)上へのイオン注入により行い得る。pボディ層82およびコンタクト領域84を形成するためのイオン注入においては、たとえばアルミニウム(Al)などの、p型を付与するための不純物がイオン注入される。またn領域83を形成するためのイオン注入においては、たとえばリン(P)などの、n型を付与するための不純物がイオン注入される。なおイオン注入の代わりに、不純物の添加をともなうエピタキシャル成長が用いられてもよい。
nドリフト層81とpボディ層82とn領域83とpコンタクト領域84と緩和領域71とは、下面P1および上面P2を有するエピタキシャル層101を構成する。nドリフト層81は下面P1をなしn領域83は上面P2をなす。
次に、不純物を活性化するための熱処理が行われる。この熱処理の温度は、好ましくは1500℃以上1900℃以下であり、たとえば1700℃程度である。熱処理の時間は、たとえば30分程度である。熱処理の雰囲気は、好ましくは不活性ガス雰囲気であり、たとえばAr雰囲気である。
図9に示すように、n領域83およびpコンタクト領域84からなる面上に、開口部を有するマスク層40が形成される。マスク層40として、たとえばシリコン酸化膜などを用いることができる。開口部はトレンチTR(図1)の位置に対応して形成される。
図10に示すように、マスク層40の開口部において、n領域83と、pボディ層82と、nドリフト層81の一部とがエッチングにより除去される。エッチングの方法としては、たとえば反応性イオンエッチング(RIE)、特に誘導結合プラズマ(ICP)RIEを用いることができる。具体的には、たとえば反応ガスとしてSF6またはSF6とO2との混合ガスを用いたICP-RIEを用いることができる。このようなエッチングにより、トレンチTR(図1)が形成されるべき領域に、上面P2に対してほぼ垂直な側壁を有する凹部TQが形成される。
次に、凹部TQにおいて熱エッチングが行われる。熱エッチングは、たとえば、少なくとも1種類以上のハロゲン原子を有する反応性ガスを含む雰囲気中での加熱によって行い得る。少なくとも1種類以上のハロゲン原子は、塩素(Cl)原子およびフッ素(F)原子の少なくともいずれかを含む。この雰囲気は、たとえば、Cl2、BCL3、SF6、またはCF4である。たとえば、塩素ガスと酸素ガスとの混合ガスを反応ガスとして用い、熱処理温度を、たとえば700℃以上1000℃以下として、熱エッチングが行われる。
なお、反応ガスは、上述した塩素ガスと酸素ガスとに加えて、キャリアガスを含んでいてもよい。キャリアガスとしては、たとえば窒素(N2)ガス、アルゴンガス、ヘリウムガスなどを用いることができる。そして、上述のように熱処理温度を700℃以上1000℃以下とした場合、SiCのエッチング速度はたとえば約70μm/時になる。また、この場合に、酸化珪素から作られたマスク層40は、SiCに対する選択比が極めて大きいので、SiCのエッチング中に実質的にエッチングされない。
図11に示すように、上記の熱エッチングにより、エピタキシャル層101の上面P2上にトレンチTRが形成される。トレンチTRは、n領域83およびpボディ層82を貫通してnドリフト層81に至る側壁面SWと、nドリフト層81上に位置する底面BTとを有する。側壁面SWおよび底面BTの各々は緩和領域71から離れている。好ましくは、トレンチTRの形成時、側壁面SW上、特にpボディ層82上において、特殊面が自己形成される。次にマスク層40がエッチングなど任意の方法により除去される。
図12に示すように、トレンチTRの側壁面SWおよび底面BTの各々を覆うゲート酸化膜91が形成される。ゲート酸化膜91は、たとえば熱酸化により形成され得る。この後に、雰囲気ガスとして一酸化窒素(NO)ガスを用いるNOアニールが行われてもよい。温度プロファイルは、たとえば、温度1100℃以上1300℃以下、保持時間1時間程度の条件を有する。これにより、ゲート酸化膜91とpボディ層82との界面領域に窒素原子が導入される。その結果、界面領域における界面準位の形成が抑制されることで、チャネル移動度を向上させることができる。なお、このような窒素原子の導入が可能であれば、NOガス以外のガスが雰囲気ガスとして用いられてもよい。このNOアニールの後にさらに、雰囲気ガスとしてアルゴン(Ar)を用いるArアニールが行われてもよい。Arアニールの加熱温度は、上記NOアニールの加熱温度よりも高く、ゲート酸化膜91の融点よりも低いことが好ましい。この加熱温度が保持される時間は、たとえば1時間程度である。これにより、ゲート酸化膜91とpボディ層82との界面領域における界面準位の形成がさらに抑制される。なお、雰囲気ガスとして、Arガスに代えて窒素ガスなどの他の不活性ガスが用いられてもよい。
図13に示すように、ゲート酸化膜91上にゲート電極92が形成される。具体的には、トレンチTRの内部の領域をゲート酸化膜91を介して埋めるように、ゲート酸化膜91上にゲート電極92が形成される。ゲート電極92の形成方法は、たとえば、導体またはドープトポリシリコンの成膜とCMP(Chemical Mechanical Polishing)とによって行い得る。
図14を参照して、ゲート電極92の露出面を覆うように、ゲート電極92およびゲート酸化膜91上に層間絶縁膜93が形成される。層間絶縁膜93およびゲート酸化膜91に開口部が形成されるようにエッチングが行われる。この開口部により上面P2上においてn領域83およびpコンタクト領域84の各々が露出される。次に上面P2上においてn領域83およびnコンタクト領域84の各々に接するソース電極94が形成される。nドリフト層81からなる下面P1上に、単結晶基板80を介して、ドレイン電極98が形成される。
再び図1を参照して、ソース配線層95が形成される。これにより、MOSFET201が得られる。
本実施の形態によれば、MOSFET201はトレンチ型の炭化珪素半導体装置である。この場合、耐圧を確保する上でゲート酸化膜91に印加される電界を抑制することが必要である。上記構成を有するMOSFET201により、このような抑制が可能となる。以下に作用効果の詳細について説明する。
図1に示すように、トレンチTRの側壁面SWから電界緩和構造としての緩和領域71が離れている。これにより電界緩和構造がチャネル構造へ及ぼす影響を小さくすることができる。また緩和領域71がnドリフト層81によってpボディ層82から隔てられている。すなわち緩和領域71がnドリフト層81の内部に埋め込まれている。これにより緩和領域71を十分に深い位置に容易に設けることができる。よって十分に効果を有する電界緩和構造を容易に設けることができる。
また緩和領域71の不純物ドーズ量Drxが、Drx>Ld・Ndを満たすように大きくされる。これにより、MOSFET201がオフ状態とされることでドレイン電極98およびソース電極94間の電圧が高まった際に、緩和領域71からエピタキシャル層101の下面P1へ空乏層が十分に延びる前に緩和領域71が完全に空乏化してしまうことが防止される。これにより緩和領域71と下面P1との間に、十分な長さを有する空乏層が形成され得る。よって、ドレイン電極98およびソース電極94間の電圧について、緩和領域71と下面P1との間の部分で負担される割合が高められる。言い換えれば、緩和領域71よりも浅い部分(図1におけるより上方の部分)で負担される電圧が軽減される。これにより、緩和領域71よりも浅い部分での電界強度を小さくすることができる。言い換えれば、電界集中によって破壊が生じやすい部分での電界強度を小さくすることができる。これにより、破壊が生じることなくドレイン電極98とソース電極94との間により高い電圧を印加することができる。つまりMOSFET201の耐圧が高められる。
また下部ドリフト層81aとドレイン電極98との電気的接続が、不純物濃度Ndより高い不純物濃度を有する単結晶基板80を介して行なわれる。よってドレイン電極98の接触抵抗を小さくすることができる。よってその分だけnドリフト層81の電気抵抗を大きくし得る。よってnドリフト層81の不純物濃度をより低くし得る。よってMOSFET201の耐圧をより高め得る。
好ましくはLd≧5μmが満たされる。これにより、緩和領域71と下面P1との間に、最大で5μmの長さを有する空乏層が形成され得る。言い換えれば、緩和領域71と下面P1との間に、十分な長さを有する空乏層が、より確実に形成され得る。よってMOSFET201の耐圧をより高め得る。
好ましくはDrx≧1×1013cm-2が満たされる。これにより、MOSFET201がオフ状態とされることでドレイン電極98とソース電極94との間の電圧が高まった際に、緩和領域71からエピタキシャル層101の下面P1へ空乏層が十分に延びる前に緩和領域71が完全に空乏化してしまうことが防止される。よってMOSFET201の耐圧をより高め得る。
好ましくはドレイン電極98とソース電極94との間での耐圧は600V以上である。600V以上の耐圧を有する半導体装置においては耐圧の確保がより重要な課題となる。上記構成を有するMOSFET201によればこの課題を解決することができる。
好ましくは緩和領域71とトレンチTRの底面BTとの間の距離、特に緩和領域71とトレンチTRの角部との間の距離Ltrは4μm以下である。これによりトレンチTRの底面BT上でのゲート酸化膜91への電界集中をより効果的に抑制することができる。よってMOSFET201の耐圧をより高め得る。
また図1に示すように、緩和領域71はトレンチTRの底面BTの位置よりも深い位置に設けられている。これにより、電界緩和構造の効果をより高めることができる。
また図3に示すように、緩和領域71は平面視においてトレンチTRの底面BTの外に配置されている。これにより、MOSFET201がオフ状態にある場合に、トレンチTRの底面BTの縁に位置するトレンチTRの角部に向かって、緩和領域71から空乏層が延びる。よって電界緩和構造の効果をより高めることができる。
なお、上述したようにエピタキシャル層101の緩和領域71は、六角形状を有する上面P2とほぼ相似の外縁および開口部を有する。すなわち緩和領域71は、六角形状の外縁と開口部とを有する。しかしながら、これ以外の形状を有する緩和領域を含むエピタキシャル層を用いることもできる。たとえば、図15に示すように、平面視において環状の形状を有する緩和領域71を含むエピタキシャル層101vが用いられてもよい。あるいは、四角形状の外縁と開口部とを有する緩和領域(図示せず)が用いられてもよい。
あるいは、たとえば図16に示すように、六角形状を有する上面P2の6つの角の各々に対応する位置に配置された緩和領域71wを有するエピタキシャル層101wが用いられてもよい。図16においては全ての角に緩和領域が設けられているが、たとえば、六角形状を有する上面P2の6つの角のうちの一部に対応する位置に緩和領域が設けられてもよい。
(実施の形態2)
図17を参照して、本実施の形態のMOSFET202は実施の形態1のエピタキシャル層101の代わりにエピタキシャル層102を有する。エピタキシャル層102は緩和領域72を有する。緩和領域72は、平面視(図18)において、緩和領域71(図3)の開口部が省略された形状を有する。すなわち緩和領域72は、平面視において、上面P2の六角形状と相似の形状を有している。なお、上記以外の構成については、上述した実施の形態1の構成とほぼ同じであるため、同一または対応する要素について同一の符号を付し、その説明を繰り返さない。
図17を参照して、本実施の形態のMOSFET202は実施の形態1のエピタキシャル層101の代わりにエピタキシャル層102を有する。エピタキシャル層102は緩和領域72を有する。緩和領域72は、平面視(図18)において、緩和領域71(図3)の開口部が省略された形状を有する。すなわち緩和領域72は、平面視において、上面P2の六角形状と相似の形状を有している。なお、上記以外の構成については、上述した実施の形態1の構成とほぼ同じであるため、同一または対応する要素について同一の符号を付し、その説明を繰り返さない。
(実施の形態3)
図19を参照して、本実施の形態のMOSFET203は、実施の形態1のエピタキシャル層101の代わりに、エピタキシャル層103を有する。エピタキシャル層103は緩和領域73を有する。緩和領域73は、平面視(図20)において、トレンチTRに沿って延びている。なお、上記以外の構成については、上述した実施の形態1の構成とほぼ同じであるため、同一または対応する要素について同一の符号を付し、その説明を繰り返さない。
図19を参照して、本実施の形態のMOSFET203は、実施の形態1のエピタキシャル層101の代わりに、エピタキシャル層103を有する。エピタキシャル層103は緩和領域73を有する。緩和領域73は、平面視(図20)において、トレンチTRに沿って延びている。なお、上記以外の構成については、上述した実施の形態1の構成とほぼ同じであるため、同一または対応する要素について同一の符号を付し、その説明を繰り返さない。
次にMOSFET203のオフ状態時における、nドリフト層81と、トレンチTRの角部とに挟まれた位置での、ゲート酸化膜91に加わる厚さ方向(図19の縦方向)における電界の強度(以下、角部電界強度と称する)のシミュレーションを行った。この結果、緩和領域73を有するMOSFET203の角部電界強度は5.7MV/cmであった。これに対して緩和領域を有しない比較例においては角部電界強度は7.8MV/cmであった。すなわち緩和領域73によって角部電界強度が7.8MV/cmから5.7MV/cmへと低減された。
なおこのシミュレーションにおいては、nドリフト層81の不純物濃度は8×1015cm-3とされ、ソース配線層95に対するドレイン電極98の電圧は600Vとされ、トレンチTRの深さは1.65μmとされ、緩和領域73の深さ位置は上面P2から5μmとされ、緩和領域73の不純物はアルミニウムとされ、緩和領域73の幅(図19における横方向の寸法)は2μmとされ、緩和領域73の形成時の加速エネルギーは100keVとされ、緩和領域73の形成時のドーズ量は1×1013cm-2とされた。
上記各実施の形態においては、平面視(図3、図15、図16、図18および図20)において、緩和領域の構造がトレンチTRの構造の周期に対応した周期を有している。しかしながら緩和領域の構造は他の周期を有してもよい。あるいは緩和領域はランダムに配置されてもよい。このように、トレンチTRの周期構造と対応しない周期構造またはランダム構造が用いられる場合、各緩和領域の間隔は2μm以上5μm以下であることが好ましい。間隔が2μm以上とされることで、緩和領域による電流狭窄の影響を小さくすることができる。また間隔が5μm以下とされることで、緩和領域による電界緩和の効果を十分なものとすることができる。またトレンチTRの周期構造と対応しない周期構造またはランダム構造が用いられる場合、緩和領域の形成時に用いられる注入マスクは、精密なアラインメントなしに形成され得る。
(実施の形態4)
図21を参照して、本実施の形態のMOSFET204は、実施の形態1のエピタキシャル層101の代わりに、エピタキシャル層104を有する。エピタキシャル層104は緩和領域74を有する。緩和領域74は、平面視(図22)において分散されて配置されている。
図21を参照して、本実施の形態のMOSFET204は、実施の形態1のエピタキシャル層101の代わりに、エピタキシャル層104を有する。エピタキシャル層104は緩和領域74を有する。緩和領域74は、平面視(図22)において分散されて配置されている。
なお、上記以外の構成については、上述した実施の形態1の構成とほぼ同じであるため、同一または対応する要素について同一の符号を付し、その説明を繰り返さない。
本実施の形態によれば、緩和領域74により電界緩和構造を設けることができる。また緩和領域74が微細に分散され得るので、電流が遮断される領域も微細に分散され得る。よって電界緩和構造に起因したオン抵抗の増大を抑制することができる。また緩和領域74は精密な位置決めなしに形成され得るので、製造方法をより容易なものとすることができる。
(特殊面)
上述した側壁面SWは、特にpボディ層82上の部分において、特殊面を有する。特殊面を有する側壁面SWは、図23に示すように、面方位{0-33-8}を有する面S1(第1の面)を含む。言い換えれば、トレンチTRの側壁面SW上においてpボディ層82には、面S1を含む表面が設けられている。面S1は好ましくは面方位(0-33-8)を有する。
上述した側壁面SWは、特にpボディ層82上の部分において、特殊面を有する。特殊面を有する側壁面SWは、図23に示すように、面方位{0-33-8}を有する面S1(第1の面)を含む。言い換えれば、トレンチTRの側壁面SW上においてpボディ層82には、面S1を含む表面が設けられている。面S1は好ましくは面方位(0-33-8)を有する。
より好ましくは、側壁面SWは面S1を微視的に含み、側壁面SWはさらに、面方位{0-11-1}を有する面S2(第2の面)を微視的に含む。ここで「微視的」とは、原子間隔の2倍程度の寸法を少なくとも考慮する程度に詳細に、ということを意味する。このように微視的な構造の観察方法としては、たとえばTEM(Transmission Electron Microscope)を用いることができる。面S2は好ましくは面方位(0-11-1)を有する。
好ましくは、側壁面SWの面S1および面S2は、面方位{0-11-2}を有する複合面SRを構成している。すなわち複合面SRは、面S1およびS2が周期的に繰り返されることによって構成されている。このような周期的構造は、たとえば、TEMまたはAFM(Atomic Force Microscopy)により観察し得る。この場合、複合面SRは{000-1}面に対して巨視的に62°のオフ角を有する。ここで「巨視的」とは、原子間隔程度の寸法を有する微細構造を無視することを意味する。このように巨視的なオフ角の測定としては、たとえば、一般的なX線回折を用いた方法を用い得る。好ましくは複合面SRは面方位(0-11-2)を有する。この場合、複合面SRは(000-1)面に対して巨視的に62°のオフ角を有する。
好ましくは、チャネル面上においてキャリアが流れる方向(すなわちMOSFETの厚さ方向(図1などにおける縦方向))であるチャネル方向CDは、上述した周期的繰り返しが行われる方向に沿っている。
次に複合面SRの詳細な構造について説明する。
一般に、ポリタイプ4Hの炭化珪素単結晶を(000-1)面から見ると、図24に示すように、Si原子(またはC原子)は、A層の原子(図中の実線)と、この下に位置するB層の原子(図中の破線)と、この下に位置するC層の原子(図中の一点鎖線)と、この下に位置するB層の原子(図示せず)とが繰り返し設けられている。つまり4つの層ABCBを1周期としてABCBABCBABCB・・・のような周期的な積層構造が設けられている。
一般に、ポリタイプ4Hの炭化珪素単結晶を(000-1)面から見ると、図24に示すように、Si原子(またはC原子)は、A層の原子(図中の実線)と、この下に位置するB層の原子(図中の破線)と、この下に位置するC層の原子(図中の一点鎖線)と、この下に位置するB層の原子(図示せず)とが繰り返し設けられている。つまり4つの層ABCBを1周期としてABCBABCBABCB・・・のような周期的な積層構造が設けられている。
図25に示すように、(11-20)面(図24の線XXV-XXVの断面)において、上述した1周期を構成する4つの層ABCBの各層の原子は、(0-11-2)面に完全に沿うようには配列されていない。図25においてはB層の原子の位置を通るように(0-11-2)面が示されており、この場合、A層およびC層の各々の原子は(0-11-2)面からずれていることがわかる。このため、炭化珪素単結晶の表面の巨視的な面方位、すなわち原子レベルの構造を無視した場合の面方位が(0-11-2)に限定されたとしても、この表面は、微視的には様々な構造をとり得る。
図26に示すように、複合面SRは、面方位(0-33-8)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。面S1および面S2の各々の長さは、Si原子(またはC原子)の原子間隔の2倍である。なお面S1および面S2が平均化された面は、(0-11-2)面(図25)に対応する。
図27に示すように、複合面SRを(01-10)面から見て単結晶構造は、部分的に見て立方晶と等価な構造(面S1の部分)を周期的に含んでいる。具体的には複合面SRは、上述した立方晶と等価な構造における面方位(001)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。このように、立方晶と等価な構造における面方位(001)を有する面(図24においては面S1)と、この面につながりかつこの面方位と異なる面方位を有する面(図24においては面S2)とによって表面を構成することは4H以外のポリタイプにおいても可能である。ポリタイプは、たとえば6Hまたは15Rであってもよい。
次に図28を参照して、側壁面SWの結晶面と、チャネル面の移動度MBとの関係について説明する。図28のグラフにおいて、横軸は、チャネル面を有する側壁面SWの巨視的な面方位と(000-1)面とのなす角度D1を示し、縦軸は移動度MBを示す。プロット群CMは側壁面SWが熱エッチングによる特殊面として仕上げられた場合に対応し、プロット群MCはそのような熱エッチングがなされない場合に対応する。
プロット群MCにおける移動度MBは、チャネル面の表面の巨視的な面方位が(0-33-8)のときに最大となった。この理由は、熱エッチングが行われない場合、すなわち、チャネル表面の微視的な構造が特に制御されない場合においては、巨視的な面方位が(0-33-8)とされることによって、微視的な面方位(0-33-8)、つまり原子レベルまで考慮した場合の面方位(0-33-8)が形成される割合が確率的に高くなったためと考えられる。
一方、プロット群CMにおける移動度MBは、チャネル面の表面の巨視的な面方位が(0-11-2)のとき(矢印EX)に最大となった。この理由は、図26および図27に示すように、面方位(0-33-8)を有する多数の面S1が面S2を介して規則正しく稠密に配置されることで、チャネル面の表面において微視的な面方位(0-33-8)が占める割合が高くなったためと考えられる。
なお移動度MBは複合面SR上において方位依存性を有する。図29に示すグラフにおいて、横軸はチャネル方向と<0-11-2>方向との間の角度D2を示し、縦軸はチャネル面の移動度MB(任意単位)を示す。破線はグラフを見やすくするために補助的に付してある。このグラフから、チャネル移動度MBを大きくするには、チャネル方向CD(図23)が有する角度D2は、0°以上60°以下であることが好ましく、ほぼ0°であることがより好ましいことがわかった。
図30に示すように、側壁面SWは複合面SRに加えてさらに面S3(第3の面)を含んでもよい。より具体的には、面S3および複合面SRが周期的に繰り返されることによって構成された複合面SQを側壁面SWが含んでもよい。この場合、側壁面SWの{000-1}面に対するオフ角は、理想的な複合面SRのオフ角である62°からずれる。このずれは小さいことが好ましく、±10°の範囲内であることが好ましい。このような角度範囲に含まれる表面としては、たとえば、巨視的な面方位が{0-33-8}面となる表面がある。より好ましくは、側壁面SWの(000-1)面に対するオフ角は、理想的な複合面SRのオフ角である62°からずれる。このずれは小さいことが好ましく、±10°の範囲内であることが好ましい。このような角度範囲に含まれる表面としては、たとえば、巨視的な面方位が(0-33-8)面となる表面がある。
このような周期的構造は、たとえば、TEMまたはAFMにより観察し得る。
(実施の形態5)
図31に示すように、MOSFET201(図1)の変形例のMOSFET205はプレーナ型である。エピタキシャル層105の上面P2は、上部ドリフト層81bとpボディ領域82P(ボディ領域)とn領域83P(ソース領域)とpコンタクト領域84Pとを有する平坦面を含む。この平坦面上にゲート酸化膜91P(ゲート絶縁膜)が設けられている。ゲート酸化膜91P上にゲート電極92Pが設けられている。pボディ領域82Pは、側面および底面と、側面および底面の間の角部CRとを有するウエル領域である。好ましくは、緩和領域75とウエル領域の角部CRとの間の距離Lpnは4μm以下である。距離Lpn≦4μmが好ましい理由は、実施の形態1において距離Ltr≦4μm以下が好ましい理由と同様である。
(実施の形態5)
図31に示すように、MOSFET201(図1)の変形例のMOSFET205はプレーナ型である。エピタキシャル層105の上面P2は、上部ドリフト層81bとpボディ領域82P(ボディ領域)とn領域83P(ソース領域)とpコンタクト領域84Pとを有する平坦面を含む。この平坦面上にゲート酸化膜91P(ゲート絶縁膜)が設けられている。ゲート酸化膜91P上にゲート電極92Pが設けられている。pボディ領域82Pは、側面および底面と、側面および底面の間の角部CRとを有するウエル領域である。好ましくは、緩和領域75とウエル領域の角部CRとの間の距離Lpnは4μm以下である。距離Lpn≦4μmが好ましい理由は、実施の形態1において距離Ltr≦4μm以下が好ましい理由と同様である。
なお、上記以外の構成については、上述した実施の形態1の構成とほぼ同じであるため、同一または対応する要素について同一の符号を付し、その説明を繰り返さない。
本実施の形態によれば、実施の形態1と同様、耐圧の決定要因となりやすい位置での電界強度が抑制される。具体的には、プレーナ型MOSFETにおいて耐圧の決定要因となりやすい位置での電界強度が抑制される。より具体的には、nドリフト層81とpボディ領域82Pとの界面に印加される電界を抑制することが必要であり、特に角部CRに印加される電界を抑制することが必要である。上記構成を有するMOSFET205により、このような抑制が可能となる。
なお上記各実施の形態においては第1の導電型がn型であり第2の導電型がp型であるが、これらの導電型が入れ替えられもよい。この場合、上記説明におけるドナーおよびアクセプタも入れ替えられる。なお、より高いチャネル移動度を得るためには、第1導電型がn型であることが好ましい。
また炭化珪素半導体装置は、必ずしも単結晶基板を有する必要はなく、単結晶基板が省略されてもよい。この場合、たとえば、炭化珪素層の第1の主面上に直接第1の電極が設けられてもよい。これにより炭化珪素半導体装置をより薄くすることができる。
(不純物濃度Ndおよび距離Ldと、耐圧との関係について)
図32のシミュレーション結果に示すように、緩和領域(たとえば図1の緩和領域71)の完全空乏化が生じない程度に緩和領域の不純物ドーズ量が十分に高い場合、緩和領域および下部ドリフト層(たとえば図1の緩和領域71および下部ドリフト層81a)の界面の耐圧は主に、下部ドリフト層の不純物濃度Nd、および緩和領域と下面P1との間の距離Ld(たとえば図1参照)によって決まる。この耐圧は、シリコン半導体装置においては600V程度(図中、破線参照)が上限となる。炭化珪素半導体装置においては、Ld≧5μmの場合、600V以上の耐圧が得られた。
図32のシミュレーション結果に示すように、緩和領域(たとえば図1の緩和領域71)の完全空乏化が生じない程度に緩和領域の不純物ドーズ量が十分に高い場合、緩和領域および下部ドリフト層(たとえば図1の緩和領域71および下部ドリフト層81a)の界面の耐圧は主に、下部ドリフト層の不純物濃度Nd、および緩和領域と下面P1との間の距離Ld(たとえば図1参照)によって決まる。この耐圧は、シリコン半導体装置においては600V程度(図中、破線参照)が上限となる。炭化珪素半導体装置においては、Ld≧5μmの場合、600V以上の耐圧が得られた。
(不純物ドーズ量Drxについて)
図33~図44に、トレンチ型MOSFETに関するシミュレーション結果を示す。図33~図35に示すように、緩和領域71(図1)の不純物ドーズ量Drx≧1×1013cm-2の場合、下部ドリフト層81aおよび緩和領域71の界面に印加される電界強度Efpが、トレンチTRにおいて上部ドリフト層81bに印加される電界強度Etrよりも高められた。言い換えれば、緩和領域71での電界の負担が高められ、これによりトレンチTRでの電界が抑制された。これにより、トレンチTR上でゲート酸化膜91に印加される電界Eoxが抑制されるので、耐圧が高められると考えられる。図36~図44に示すように、ドレイン電極98およびソース電極94(図1)の間に600Vが印加されても、ゲート酸化膜91に印加されるEoxは3MV/cm未満であった。よって耐圧を600V以上とし得ることがわかった。
図33~図44に、トレンチ型MOSFETに関するシミュレーション結果を示す。図33~図35に示すように、緩和領域71(図1)の不純物ドーズ量Drx≧1×1013cm-2の場合、下部ドリフト層81aおよび緩和領域71の界面に印加される電界強度Efpが、トレンチTRにおいて上部ドリフト層81bに印加される電界強度Etrよりも高められた。言い換えれば、緩和領域71での電界の負担が高められ、これによりトレンチTRでの電界が抑制された。これにより、トレンチTR上でゲート酸化膜91に印加される電界Eoxが抑制されるので、耐圧が高められると考えられる。図36~図44に示すように、ドレイン電極98およびソース電極94(図1)の間に600Vが印加されても、ゲート酸化膜91に印加されるEoxは3MV/cm未満であった。よって耐圧を600V以上とし得ることがわかった。
なお図1を参照して、このシミュレーションにおいては、xy座標系におけるx方向におけるセルピッチ10μm、下部ドリフト層81aの厚さ12μm、下部ドリフト層81aの不純物濃度4×1015cm-3、緩和領域71の延在範囲x=1~3μm、上部ドリフト層81bの不純物濃度7.5×1015cm-3、トレンチTRの開口幅3μm、および、上面P2に対するトレンチTRの側壁面SWの角度64.7度、の条件を用いた。
(距離Ltrについて)
図45に、トレンチ型MOSFETにおける距離Ltr(図17)と、下部ドリフト層81aおよび緩和領域71の界面に印加される電界強度Efp、トレンチTRにおいて上部ドリフト層81bに印加される電界強度Etr、ゲート酸化膜91に印加される電界強度EOX、および、上部ドリフト層81bおよびpボディ層82の界面に印加される電界強度Epnの各々との関係のシミュレーション結果を示す。ゲート酸化膜91の破壊は電界強度EOX=8~10MV/cmで生じると言われているが、破壊を確実に防止するためには電界強度EOXを7MV/cm以下とすることが望ましい。この要請が距離Ltrが、4μm以下の場合に満たされた。
図45に、トレンチ型MOSFETにおける距離Ltr(図17)と、下部ドリフト層81aおよび緩和領域71の界面に印加される電界強度Efp、トレンチTRにおいて上部ドリフト層81bに印加される電界強度Etr、ゲート酸化膜91に印加される電界強度EOX、および、上部ドリフト層81bおよびpボディ層82の界面に印加される電界強度Epnの各々との関係のシミュレーション結果を示す。ゲート酸化膜91の破壊は電界強度EOX=8~10MV/cmで生じると言われているが、破壊を確実に防止するためには電界強度EOXを7MV/cm以下とすることが望ましい。この要請が距離Ltrが、4μm以下の場合に満たされた。
なお図17を参照して、このシミュレーションにおいては、xy座標系におけるトレンチ角部の座標(4.6μm, 1.65μm)、下部ドリフト層81aの不純物濃度4.5×1015cm-3、上部ドリフト層81bの不純物濃度7.5×1015cm-3、および、緩和領域71の不純物ドーズ量1.0×1013cm-2、の条件を用いて行った。距離Ltrが比較的小さい構造をシミュレーションするための第1の計算においては、下部ドリフト層81aの厚さを8μm、上部ドリフト層81bの厚さを4μmとし、緩和領域71の延在範囲をx=0~2μm(距離Ltr=3.5μm)、x=1~3μm(距離Ltr=2.84μm)、x=2~4μm(距離Ltr=2.43μm)、およびx=3~5μm(距離Ltr=2.38μm)とした。距離Ltrが比較的大きい構造をシミュレーションするための第2の計算においては、下部ドリフト層81aの厚さを6μm、上部ドリフト層81bの厚さを6μmとし、緩和領域71の延在範囲をx=0~2μm(距離Ltr=5.07μm)、x=1~3μm(距離Ltr=4.63μm)、x=2~4μm(距離Ltr=4.39μm)、およびx=3~5μm(距離Ltr=4.37μm)とした。
(プレーナ型MOSFETにおける電界強度について)
図46のシミュレーション結果に示すように、緩和領域75(図31)を設けることによって、上部ドリフト層81bおよびpボディ領域82Pの界面に印加される電界強度Epnよりもも高い電界強度が、下部ドリフト層81aおよび緩和領域75の界面に印加される電界強度Efpとして生じることがわかった。これにより耐圧が高められると考えられる。
図46のシミュレーション結果に示すように、緩和領域75(図31)を設けることによって、上部ドリフト層81bおよびpボディ領域82Pの界面に印加される電界強度Epnよりもも高い電界強度が、下部ドリフト層81aおよび緩和領域75の界面に印加される電界強度Efpとして生じることがわかった。これにより耐圧が高められると考えられる。
なお図31を参照して、このシミュレーションにおいては、pコンタクト領域84Pの不純物濃度8×1019cm-3、pコンタクト領域84Pの厚さ0.3μm、n領域83Pの不純物濃度2×1019cm-3、n領域83Pの厚さ0.2μm、pボディ領域82Pの表面側の不純物濃度1×1016cm-3~5×1017cm-3、pボディ領域82Pの底側の不純物濃度5×1017cm-3~3×1018cm-3、チャネル長1μm程度、セルピッチ11μm、nドリフト層81の不純物濃度6×1015cm-3、nドリフト層81の厚さ15μm、緩和領域75の不純物ドーズ量Drx=1×1013cm-2とした。
今回開示された実施の形態および実施例はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
40 マスク層、71~75 緩和領域、80 単結晶基板、81 nドリフト層(ドリフト層)、81a 上部ドリフト層、81b 下部ドリフト層、82 pボディ層(第2の層)、82P pボディ領域(ボディ領域)、83,83P n領域(ソース領域)、84,84P pコンタクト領域、91,91P ゲート酸化膜(ゲート絶縁膜)、92,92P ゲート電極、93 層間絶縁膜、94 ソース電極、95 ソース配線層、98 ドレイン電極、101,101v,101w,102~105 エピタキシャル層、201~205 MOSFET(炭化珪素半導体装置)、BT 底面、CD チャネル方向、CR 角部、P1 下面(第1の主面)、P2 上面(第2の主面)、S1 面(第1の面)、S2 面(第2の面)、SQ,SR 複合面、SW 側壁面、TQ 凹部、TR トレンチ。
Claims (9)
- 炭化珪素半導体装置であって、
第1の主面および前記第1の主面と反対の第2の主面を有する炭化珪素層を備え、前記炭化珪素層は、前記第1の主面をなし第1の導電型を有するドリフト層と、前記ドリフト層上に設けられ前記第1の導電型と異なる第2の導電型を有するボディ領域と、前記ボディ領域によって前記ドリフト層から隔てられるように前記ボディ領域上に設けられ、前記第2の主面をなし、前記第1の導電型を有するソース領域と、前記ドリフト層の内部に設けられ前記第2の導電型を有する緩和領域とを含み、前記緩和領域は不純物ドーズ量Drxを有しかつ前記第1の主面からの距離Ldを有し、前記ドリフト層は前記第1の主面と前記緩和領域との間において不純物濃度Ndを有し、Drx>Ld・Ndが満たされ、前記炭化珪素半導体装置はさらに
前記ソース領域および前記ドリフト層をつなぐように前記ボディ領域上に設けられたゲート絶縁膜と、
前記ゲート絶縁膜上に設けられたゲート電極と、
前記第1の主面に対向する第1の電極と、
前記第2の主面に対向する第2の電極とを備える、炭化珪素半導体装置。 - Ld≧5μmが満たされる、請求項1に記載の炭化珪素半導体装置。
- Drx≧1×1013cm-2が満たされる、請求項1または2に記載の炭化珪素半導体装置。
- 前記第1および第2の電極の間での耐圧は600V以上である、請求項1~3のいずれか1項に記載の炭化珪素半導体装置。
- 前記炭化珪素層の前記第1の主面と前記第1の電極との間に設けられ、前記炭化珪素層の前記第1の主面と前記第1の電極との各々に接し、炭化珪素からなり、前記第1の導電型を有し、前記不純物濃度Ndよりも大きい不純物濃度を有する単結晶基板をさらに備える、請求項1~4のいずれか1項に記載の炭化珪素半導体装置。
- 前記炭化珪素層の前記第2の主面にはトレンチが設けられており、前記トレンチは、前記ソース領域および前記ボディ領域を貫通して前記ドリフト層に至る側壁面と、前記ドリフト層上に位置する底面とを有し、
前記ゲート絶縁膜は前記トレンチの前記側壁面および前記底面の各々を覆っており、
前記緩和領域は前記トレンチの前記底面よりも深い位置に設けられている、請求項1~5のいずれか1項に記載の炭化珪素半導体装置。 - 前記緩和領域と前記トレンチの前記底面との間の距離Ltrは4μm以下である、請求項6に記載の炭化珪素半導体装置。
- 前記炭化珪素層の前記第2の主面は、前記ソース領域と前記ボディ領域と前記ドリフト層とを有する平坦面を含み、
前記ゲート絶縁膜は前記平坦面上に設けられている、請求項1~5のいずれか1項に記載の炭化珪素半導体装置。 - 前記ボディ領域は、側面および底面と前記側面および前記底面の間の角部とを有するウエル領域であり、
前記緩和領域と前記ウエル領域の前記角部との間の距離Lpnは4μm以下である、請求項8に記載の炭化珪素半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP13823273.1A EP2879186B1 (en) | 2012-07-25 | 2013-06-11 | Silicon carbide semiconductor device |
CN201380033600.1A CN104380472B (zh) | 2012-07-25 | 2013-06-11 | 碳化硅半导体器件 |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012-164274 | 2012-07-25 | ||
JP2012164274 | 2012-07-25 | ||
JP2013002655A JP6111673B2 (ja) | 2012-07-25 | 2013-01-10 | 炭化珪素半導体装置 |
JP2013-002655 | 2013-01-10 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2014017195A1 true WO2014017195A1 (ja) | 2014-01-30 |
Family
ID=49994033
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2013/066078 WO2014017195A1 (ja) | 2012-07-25 | 2013-06-11 | 炭化珪素半導体装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8803252B2 (ja) |
EP (1) | EP2879186B1 (ja) |
JP (1) | JP6111673B2 (ja) |
CN (1) | CN104380472B (ja) |
WO (1) | WO2014017195A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015153854A (ja) * | 2014-02-13 | 2015-08-24 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9790465B2 (en) | 2013-04-30 | 2017-10-17 | Corning Incorporated | Spheroid cell culture well article and methods thereof |
US9024328B2 (en) * | 2013-07-02 | 2015-05-05 | General Electric Company | Metal-oxide-semiconductor (MOS) devices with increased channel periphery and methods of manufacture |
SG11201703493SA (en) | 2014-10-29 | 2017-05-30 | Corning Inc | Cell culture insert |
JP6930914B2 (ja) | 2014-10-29 | 2021-09-01 | コーニング インコーポレイテッド | 灌流バイオリアクタ・プラットフォーム |
JP6439606B2 (ja) * | 2015-06-18 | 2018-12-19 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
JP6708954B2 (ja) | 2016-03-31 | 2020-06-10 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
JP7195302B2 (ja) | 2017-07-14 | 2022-12-23 | コーニング インコーポレイテッド | 3d培養のための細胞培養容器及び3d細胞の培養方法 |
EP3652290B1 (en) | 2017-07-14 | 2022-05-04 | Corning Incorporated | 3d cell culture vessels for manual or automatic media exchange |
US11857970B2 (en) | 2017-07-14 | 2024-01-02 | Corning Incorporated | Cell culture vessel |
CN107742646A (zh) * | 2017-09-21 | 2018-02-27 | 北京世纪金光半导体有限公司 | 一种具有掩埋悬浮结的碳化硅平面栅mosfet器件元胞结构 |
CN108172609A (zh) * | 2017-12-22 | 2018-06-15 | 北京世纪金光半导体有限公司 | 具有周边深沟槽保护环和接地环的碳化硅悬浮结mosfet器件 |
JP6981890B2 (ja) * | 2018-01-29 | 2021-12-17 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
DE102018112109A1 (de) * | 2018-05-18 | 2019-11-21 | Infineon Technologies Ag | Siliziumcarbid halbleiterbauelement |
EP3649229B1 (en) | 2018-07-13 | 2021-08-25 | Corning Incorporated | Cell culture vessels with stabilizer devices |
CN111032851B (zh) | 2018-07-13 | 2024-03-29 | 康宁股份有限公司 | 具有包含液体介质传递表面的侧壁的微腔皿 |
JP7171696B2 (ja) | 2018-07-13 | 2022-11-15 | コーニング インコーポレイテッド | 相互接続されたウェルを有するマイクロプレートを備えた流体デバイス |
CN109817699B (zh) * | 2018-12-29 | 2022-06-28 | 上海集成电路研发中心有限公司 | 一种晶体管以及图像传感器 |
US11942538B2 (en) | 2019-02-04 | 2024-03-26 | Sumitomo Electric Industries, Ltd. | Silicon carbide semiconductor device |
JP7288827B2 (ja) * | 2019-09-06 | 2023-06-08 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
US20220359666A1 (en) * | 2019-11-11 | 2022-11-10 | Sumitomo Electric Industries, Ltd. | Silicon carbide semiconductor device |
WO2021124800A1 (ja) | 2019-12-20 | 2021-06-24 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
EP3968034B1 (en) | 2020-09-15 | 2024-07-17 | Hitachi Energy Ltd | Method and device for estimating source impedances across one or more transmission lines |
WO2022190456A1 (ja) * | 2021-03-11 | 2022-09-15 | 株式会社デンソー | 電界効果トランジスタとその製造方法 |
US20230326972A1 (en) * | 2022-04-06 | 2023-10-12 | Leap Semiconductor Corp. | Silicon carbide semiconductor power transistor and method of manufacturing the same |
US20240047569A1 (en) * | 2022-08-08 | 2024-02-08 | Leap Semiconductor Corp. | Silicon carbide semiconductor power transistor and method of manufacturing the same |
CN116454117B (zh) * | 2023-06-01 | 2023-09-12 | 苏州华太电子技术股份有限公司 | 沟槽型mosfet器件 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09191109A (ja) | 1995-11-06 | 1997-07-22 | Toshiba Corp | 半導体装置 |
JP2010232503A (ja) * | 2009-03-27 | 2010-10-14 | Furukawa Electric Co Ltd:The | 半導体装置および半導体装置の製造方法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3158973B2 (ja) * | 1995-07-20 | 2001-04-23 | 富士電機株式会社 | 炭化けい素縦型fet |
US6037632A (en) | 1995-11-06 | 2000-03-14 | Kabushiki Kaisha Toshiba | Semiconductor device |
US5719409A (en) | 1996-06-06 | 1998-02-17 | Cree Research, Inc. | Silicon carbide metal-insulator semiconductor field effect transistor |
SE9704149D0 (sv) * | 1997-11-13 | 1997-11-13 | Abb Research Ltd | A semiconductor device of SiC and a transistor of SiC having an insulated gate |
DE19830332C2 (de) * | 1998-07-07 | 2003-04-17 | Infineon Technologies Ag | Vertikales Halbleiterbauelement mit reduziertem elektrischem Oberflächenfeld |
DE19843659A1 (de) * | 1998-09-23 | 2000-04-06 | Siemens Ag | Halbleiterbauelement mit strukturiertem Halbleiterkörper |
JP3506676B2 (ja) * | 2001-01-25 | 2004-03-15 | Necエレクトロニクス株式会社 | 半導体装置 |
JP3954541B2 (ja) * | 2003-08-05 | 2007-08-08 | 株式会社東芝 | 半導体装置及びその製造方法 |
JP5233158B2 (ja) | 2007-04-25 | 2013-07-10 | 富士電機株式会社 | 炭化珪素半導体装置 |
US8421148B2 (en) * | 2007-09-14 | 2013-04-16 | Cree, Inc. | Grid-UMOSFET with electric field shielding of gate oxide |
JP4798119B2 (ja) | 2007-11-06 | 2011-10-19 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
-
2013
- 2013-01-10 JP JP2013002655A patent/JP6111673B2/ja not_active Expired - Fee Related
- 2013-06-11 EP EP13823273.1A patent/EP2879186B1/en active Active
- 2013-06-11 WO PCT/JP2013/066078 patent/WO2014017195A1/ja active Application Filing
- 2013-06-11 CN CN201380033600.1A patent/CN104380472B/zh active Active
- 2013-06-19 US US13/921,674 patent/US8803252B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09191109A (ja) | 1995-11-06 | 1997-07-22 | Toshiba Corp | 半導体装置 |
JP2010232503A (ja) * | 2009-03-27 | 2010-10-14 | Furukawa Electric Co Ltd:The | 半導体装置および半導体装置の製造方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015153854A (ja) * | 2014-02-13 | 2015-08-24 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
EP2879186A1 (en) | 2015-06-03 |
US8803252B2 (en) | 2014-08-12 |
JP6111673B2 (ja) | 2017-04-12 |
CN104380472B (zh) | 2017-04-19 |
EP2879186B1 (en) | 2020-07-22 |
US20140027784A1 (en) | 2014-01-30 |
JP2014041990A (ja) | 2014-03-06 |
CN104380472A (zh) | 2015-02-25 |
EP2879186A4 (en) | 2016-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6111673B2 (ja) | 炭化珪素半導体装置 | |
WO2014141754A1 (ja) | 炭化珪素半導体装置 | |
JP6064614B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6171678B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
WO2014199748A1 (ja) | 炭化珪素半導体装置 | |
JP6127628B2 (ja) | 炭化珪素半導体装置 | |
WO2015012019A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
EP2947694B1 (en) | Silicon carbide semiconductor device | |
WO2013172124A1 (ja) | 炭化珪素半導体装置 | |
WO2016204035A1 (ja) | 炭化珪素半導体装置 | |
US8963234B2 (en) | Semiconductor device | |
WO2014041879A1 (ja) | 炭化珪素半導体装置 | |
WO2013172125A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP5870898B2 (ja) | 炭化珪素半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 13823273 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 2013823273 Country of ref document: EP |
|
NENP | Non-entry into the national phase |
Ref country code: DE |