WO2014002607A1 - 表示装置の駆動方法、表示装置、および液晶表示装置 - Google Patents
表示装置の駆動方法、表示装置、および液晶表示装置 Download PDFInfo
- Publication number
- WO2014002607A1 WO2014002607A1 PCT/JP2013/062444 JP2013062444W WO2014002607A1 WO 2014002607 A1 WO2014002607 A1 WO 2014002607A1 JP 2013062444 W JP2013062444 W JP 2013062444W WO 2014002607 A1 WO2014002607 A1 WO 2014002607A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- frame
- image signal
- polarity
- display device
- display panel
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3622—Control of matrices with row and column drivers using a passive matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/10—Special adaptations of display systems for operation with variable images
- G09G2320/103—Detection of image changes, e.g. determination of an index representative of the image change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/16—Determination of a pixel data signal depending on the signal applied in the previous frame
Definitions
- the present invention relates to a display device driving method, a display device, and a liquid crystal display device.
- liquid crystal display devices are widely installed in various electronic devices. Since the liquid crystal display device has various advantages such as thinness, light weight, and low power consumption, its use is expected to further advance in the future.
- pause driving has been proposed.
- a display device that performs pause driving scans the display panel in each frame during the scanning period, and then does not scan the display panel in each frame in the subsequent pause frame.
- the voltage applied to the pixels of the display panel in the immediately preceding frame is held, and thereby the display of the image is also maintained. Accordingly, since it is not necessary to output the scanning signal and the image signal to the display panel in the pause frame, the power consumption can be reduced correspondingly.
- Patent Document 1 discloses an example of a display device that performs pause driving.
- FIG. 12 is a timing chart showing details of control in each frame when the display device according to the related art operates.
- the host outputs an image signal to the timing controller via the interface for each frame.
- the image signal input to the timing controller through the interface is different from the image signal stored in the frame memory.
- the timing controller writes the image signal input in the second frame in the frame memory.
- the display device performs display refresh of the display panel using the image signal in the frame memory.
- an image signal having a polarity opposite to the polarity of the pixel applied voltage in the second frame is output to the display panel.
- the display image changes to the image “A”
- the pixel applied voltage changes from negative ( ⁇ ) to positive (+).
- the polarity balance value of the pixel applied voltage is “2”. This indicates that the polarity balance of the pixel applied voltage is biased to the positive (+) side.
- the display device does not perform display refresh of the display panel. Therefore, the polarity of the pixel applied voltage remains positive (+) and does not change. As a result, the polarity balance value of the pixel applied voltage increases by one for each frame.
- the image signal input to the timing controller through the interface in the seventh frame is different from the image signal stored in the frame memory.
- the timing controller writes the image signal input in the seventh frame to the frame memory.
- the display device performs display refresh of the display panel using the image signal in the frame memory.
- an image signal having a polarity opposite to the polarity of the pixel applied voltage in the seventh frame is output to the display panel.
- the display image changes to the image “B”, and the pixel application voltage changes from positive (+) to negative ( ⁇ ).
- the polarity balance value of the pixel applied voltage is “5”. This indicates that the polarity balance of the pixel applied voltage is biased to the positive (+) side by five.
- the display device 1 does not execute the display refresh of the display panel 2 in each frame after the ninth frame.
- the image “B” displayed in the eighth frame continues to be displayed in the ninth and subsequent frames.
- the pixel applied voltage remains negative ( ⁇ ) in each frame after the ninth frame. Therefore, the polarity balance value continues to decrease by one for each frame. As a result, in the 25th frame, the polarity balance value decreases to “ ⁇ 12”. This indicates that the polarity balance of the pixel applied voltage is greatly biased to the negative ( ⁇ ) side. If there is no change in the image signal input to the timing controller in each frame as it is, the polarity balance of the pixel applied voltage becomes more negative (-).
- the polarity of the pixel applied voltage is likely to be largely biased to positive (+) or negative ( ⁇ ). Therefore, the voltage applied to the liquid crystal is also likely to be largely biased to positive (+) or negative ( ⁇ ). As a result, the liquid crystal and TFT in the display panel are deteriorated. That is, according to the conventional technique, although the power consumption can be reduced, the display panel 2 cannot be prevented from being deteriorated.
- a display device can reduce power consumption and prevent deterioration of a display panel. Play.
- a driving method of a display device comprising a display panel having pixels, outputting a scanning signal and an image signal to the display panel in a scanning frame, and not outputting a scanning signal and an image signal to the display panel in a pause frame,
- the image signal having a polarity opposite to the polarity of the applied voltage of the pixel in the current frame is It outputs to the said display panel, It is characterized by the above-mentioned.
- a display device comprising a display panel having pixels, which outputs a scanning signal and an image signal to the display panel in a scanning frame and does not output a scanning signal and an image signal to the display panel in a pause frame,
- the polarity balance value representing the polarity balance of the pixel in the current frame matches a predetermined reference value, in the next frame, the image signal having a polarity opposite to the polarity of the applied voltage of the pixel in the current frame is
- An output means for outputting to the display panel is further provided.
- the display device has an effect of being able to prevent deterioration of the display panel while reducing power consumption.
- Timing chart figure showing the details of control in each frame when the display concerning a 3rd modification about a 1st embodiment of the present invention operates. It is a timing chart figure which shows the detail of the control in each flame
- Timing chart figure which shows the detail of the control in each flame
- FIG. 1 is a block diagram showing details of the configuration of the display device 1 according to the present embodiment.
- the display device 1 includes a display panel 2, a gate driver 4 (drive means, output means), a source driver 6 (drive means), a timing controller 8 (write means), a frame memory 10, an interface 12, And a host 14.
- the timing controller 8 includes an image signal determination unit 20 (image signal determination unit), a polarity balance determination unit 22 (calculation unit, polarity balance determination unit), and a polarity instruction unit 24.
- the display panel 2 includes a screen having a plurality of pixels arranged in a matrix.
- the display panel 2 also includes N (N is an arbitrary integer) scanning lines G (gate lines) for selecting and scanning the screen line-sequentially.
- the display panel 2 includes M (M is an arbitrary integer) data lines S (source lines) that supply image signals to pixels for one row included in the selected line.
- Each pixel includes a thin film transistor (TFT) 30 that is a switching element, and a pixel electrode.
- TFT 30 is an n-channel type.
- the pixel electrode is connected to the drain of the TFT 30.
- the display panel 2 further includes a liquid crystal layer (not shown), and a common electrode and an auxiliary electrode facing the pixel electrode with the liquid crystal layer interposed therebetween. That is, the display device 1 is a so-called liquid crystal display device.
- G (n) shown in FIG. 1 represents the nth scanning line (n is an integer from 1 to N).
- G (1), G (2), and G (3) represent the first, second, and third scanning lines G, respectively.
- S (m) represents the m-th data line S (m is an integer from 1 to M).
- S (1), S (2), and S (3) represent the first, second, and third data lines S, respectively.
- the host 14 in the display device 1 transmits a synchronization signal and an image signal to the timing controller 8 through the interface 12.
- the timing controller 8 receives a synchronization signal and an image signal.
- the host 14 transmits a synchronization signal and an image signal to the timing controller 8 in all frames.
- the host 14 transmits at least a clock signal, a horizontal synchronization signal, and a vertical synchronization signal as synchronization signals. Based on these synchronization signals, the timing controller 8 outputs to each circuit a signal that serves as a reference for each circuit to operate in synchronization. Specifically, various scanning control signals (gate start pulse signal GSP, gate clock signal GCK, and gate output enable signal GOE) are output to the gate driver 4. On the other hand, the source driver 6 outputs various synchronization signals (source start pulse signal SSP, source latch strobe signal SLS, and source clock signal SCK).
- the image signal is a signal representing an image for one screen in a certain frame.
- the image signal is input from the host 14 to the timing controller 8 in the frame immediately before the frame that actually supplies the image signal to the display panel 2.
- the timing controller 8 temporarily stores the input image signal in the frame memory 10.
- the frame memory 10 is a volatile memory such as eDRAM.
- the frame memory 10 has at least an image signal memory area for storing image signals for one frame (one screen).
- the timing controller 8 writes the received image signal in the image signal memory area when writing it into the frame memory 10.
- the timing controller 8 reads out the image signal from the frame memory 10 and outputs it to the source driver 6 when a frame that requires the image signal stored in the frame memory 10 is reached.
- the gate driver 4 starts scanning the display panel 2 in response to the gate start pulse signal GSP received from the timing controller 8.
- the gate driver 4 sequentially scans each scanning line G from the top to the bottom of the screen of the display panel 2.
- GCK which is a signal for shifting the selection state of the scanning line G
- a rectangular wave scanning signal for sequentially turning on the TFT 30 is output to each scanning line G. Thereby, the pixels for one row in the screen are selected.
- the source driver 6 calculates the value of the voltage to be output to each pixel for the selected row from the image signal received from the timing controller 8, and outputs the voltage of that value to each data line S. As a result, an image signal is supplied to each pixel (pixel electrode) on the selected scanning line G. Based on the source start pulse signal SSP received from the timing controller 8, the source driver 6 stores the input image signal of each pixel in a register according to the source clock signal SCK. Then, after storing the image signal, the source driver 6 passes the image signal to the pixel electrode of each pixel in the selected state through each data line S of the display panel 2 in accordance with the next source latch strobe signal SLS. Write. For example, an analog amplifier (not shown) included in the source driver 6 is used for writing the image signal.
- the display device 1 further includes a common electrode (not shown) and an auxiliary electrode (not shown) provided for each pixel in the screen.
- the source driver 6 outputs a predetermined common voltage (VCOM) to the common electrode.
- a predetermined voltage liquid crystal applied voltage
- the transmittance of the liquid crystal is controlled according to the liquid crystal applied voltage.
- an amount of backlight light corresponding to the transmittance is output to the outside of the display panel 2 through the pixels.
- each pixel displays the brightness
- the display panel 2 displays an image corresponding to the image signal on the screen.
- the display device 1 performs so-called pause driving. Specifically, the scanning signal and the image signal are output to the display panel 2 in the scanning frame, and the scanning signal and the image signal are not output to the display panel 2 in the pause frame.
- FIG. 2 is a timing chart showing details of control in each frame when the display device 1 according to the first embodiment of the present invention operates.
- the image “Z” is displayed on the display panel 2.
- the frame memory 10 stores an image signal representing the image “Z”. Further, the polarity of the pixel applied voltage is negative ( ⁇ ).
- the polarity balance determination unit 22 calculates a polarity balance value representing the polarity balance of the pixel applied voltage in each frame. At this time, the polarity balance determination unit 22 adds “1” that is a constant value to the polarity balance value if the polarity of the pixel applied voltage in the frame is positive (+) for each frame. On the other hand, if the polarity of the pixel applied voltage is negative ( ⁇ ), a constant value “1” is subtracted from the polarity balance value.
- the display device 1 prevents the deterioration of the quality of the display panel 2 by executing a characteristic process according to the polarity balance value.
- the polarity balance value is “3” in the frame immediately before the first frame.
- the host 14 outputs an image signal representing the image “Z” to the timing controller 8 through the interface 12 in the first frame shown in FIG. 2.
- the image signal determination unit 20 determines whether or not the image signal input to the timing controller 8 matches the image signal stored in the frame memory 10 in the first frame. As described above, the image signal representing the image “Z” is stored in the frame memory 10 in the first frame. Therefore, the image signal determination unit 20 determines that the two coincide with each other in the first frame.
- the timing controller 8 Upon receiving this determination result, the timing controller 8 does not write the input image signal into the frame memory 10. As a result, the image signal in the frame memory 10 is not changed. Further, the timing controller 8 does not drive the display panel 2. Specifically, the timing controller 8 outputs to the gate driver 4 a control signal that instructs the display panel 2 not to output a scanning signal. On the other hand, no image signal is output to the source driver 6. As a result, the gate driver 4 does not output a scanning signal to each scanning line G in the first frame. Further, the source driver 6 does not output an image signal to each data line S. Therefore, display refreshing on the display panel 2 is not performed.
- the voltage applied to the pixel in the previous frame is continuously applied to the pixel.
- the voltage applied to the liquid crystal of the display panel 2 is also maintained as it is in the previous frame.
- the display of the image “Z” is maintained as it is in the first frame.
- the polarity of the pixel applied voltage in the first frame is the same as the polarity of the pixel imprint voltage in the immediately preceding frame. That is, the polarity of the pixel in the first frame is negative ( ⁇ ).
- the polarity balance determination unit 22 subtracts “1”, which is a constant value, from the current polarity balance value.
- the polarity balance value in the first frame is “2”.
- the polarity balance determination unit 22 determines whether or not the polarity balance value calculated in the first frame matches a predetermined reference value. In the present embodiment, the reference value is “0” or “8”. Therefore, the polarity balance determination unit 22 determines that the polarity balance value does not match the reference value in the first frame.
- the host 14 transmits an image signal representing the image “A” to the timing controller 8 through the interface 12.
- the image signal determination unit 20 determines whether or not the image signal input to the timing controller 8 matches the image signal stored in the frame memory 10 in the second frame. As a result, in the second frame, it is determined that the two do not match each other.
- the timing controller 8 erases the image signal representing the image “Z” stored in the frame memory 10. Further, the input image signal is written into the frame memory 10. As a result, the image signal stored in the frame memory 10 is replaced with the image signal representing the image “A” from the image signal representing the image “Z”. Further, the timing controller 8 sets a driving period (first driving period) constituted by at least one continuous scanning frame starting from the third frame next to the second frame. In the present embodiment, the first driving period is constituted by one scanning frame. Although described later in detail, based on this setting, the display device 1 drives the display panel 2 in the third frame within the first drive period.
- the display device 1 does not drive the display panel 2 in the second frame. Therefore, display refreshing on the display panel 2 is not performed. As a result, the display of the image “Z” is maintained as it is in the second frame, and the polarity of the pixel applied voltage is negative ( ⁇ ). As a result, the polarity balance determination unit 22 subtracts “1” from the current polarity balance value. As a result, the polarity balance value in the second frame is “1”.
- the polarity balance determination unit 22 determines whether or not the polarity balance value calculated in the first frame matches a predetermined reference value. As a result, in the second frame, it is determined that the polarity balance value does not match the reference value.
- the host 14 outputs an image signal representing the image “A” to the timing controller 8 through the interface 12.
- the image signal input to the timing controller 8 matches the image signal stored in the frame memory 10. As a result, the image signal in the frame memory 10 is not changed.
- the display device 1 drives the display panel 2 in the third frame.
- the timing controller 8 outputs to the gate driver 4 a control signal that instructs the display panel 2 to output a scanning signal.
- an image signal representing the image “A” is read from the frame memory 10 and output to the source driver 6.
- the polarity instruction unit 24 in the timing controller 8 generates a polarity instruction signal for instructing the polarity of the image signal to be output to the display panel 2 and outputs it to the source driver 6.
- the polarity instruction unit 24 generates a polarity instruction signal for instructing a polarity opposite to the polarity of the pixel applied voltage in the second frame before the third frame.
- the polarity instruction unit 24 outputs a polarity instruction signal indicating the positive (+) polarity to the source driver 6 in the third frame.
- the gate driver 4 outputs a scanning signal to each scanning line G based on a control signal from the timing controller 8.
- the source driver 6 determines the polarity of the image signal output to the display panel 2 based on the polarity instruction signal from the timing controller 8. Then, the image signal having the determined polarity is output to each data line S. Thereby, display refresh on the display panel 2 is performed in the third frame. As a result, the display image on the display panel 2 is changed from the image “Z” to the image “A”.
- the polarity of the pixel applied voltage in the third frame is opposite to the polarity of the pixel imprint voltage in the immediately preceding frame. That is, the polarity of the pixel in the third frame is positive (+).
- the polarity balance determination unit 22 adds “1” to the current polarity balance value.
- the polarity balance value in the third frame is “2”.
- the polarity balance determination unit 22 determines whether or not the polarity balance value calculated in the third frame matches a predetermined reference value. As a result, in the third frame, it is determined that the polarity balance value does not match the reference value.
- the image signals input to the timing controller 8 through the interface 12 are all image signals representing the image “A”. That is, in these frames, the image signal input to the timing controller 8 matches the image signal stored in the frame memory 10. Therefore, in the fourth to sixth frames, the pixel applied voltage in the third frame is maintained as it is. Accordingly, the display refresh of the display panel 2 is not performed, and the display image remains the image “A”.
- the polarity of the pixel applied voltage remains positive (+). Therefore, in these frames, the polarity balance value increases by one. As a result, the polarity balance value in the sixth frame is “5”. In the fourth to sixth frames, the polarity balance determination unit 22 determines that the polarity balance value does not match the reference value.
- the host 14 outputs an image signal representing the image “B” to the timing controller 8 through the interface 12.
- the image signal determination unit 20 determines whether or not the image signal input to the timing controller 8 matches the image signal stored in the frame memory 10 in the second frame. As a result, in the second frame, it is determined that the two do not match each other.
- the timing controller 8 erases the image signal representing the image “A” stored in the frame memory 10. Further, the input image signal is written into the frame memory 10. As a result, the image signal stored in the frame memory 10 is replaced with the image signal representing the image “B” from the image signal representing the image “A”. Further, the timing controller 8 sets a driving period (first driving period) constituted by at least one continuous frame starting from the eighth frame next to the seventh frame. In the present embodiment, the first driving period is constituted by one scanning frame. Although described in detail later, based on this setting, the display device 1 drives the display panel 2 in the eighth frame within the drive period.
- the display device 1 does not drive the display panel 2 in the seventh frame. Therefore, display refreshing on the display panel 2 is not performed.
- the display of the image “A” is maintained as it is, and the polarity of the pixel applied voltage is positive (+).
- the polarity balance determination unit 22 adds “1” from the current polarity balance value.
- the polarity balance value in the seventh frame is “6”.
- the polarity balance determination unit 22 determines whether or not the polarity balance value calculated in the seventh frame matches a predetermined reference value. As a result, in the seventh frame, it is determined that the polarity balance value does not match the reference value.
- the host 14 outputs an image signal representing the image “B” to the timing controller 8 through the interface 12.
- the image signal input to the timing controller 8 matches the image signal stored in the frame memory 10. As a result, the image signal in the frame memory 10 is not changed.
- the display device 1 drives the display panel 2 in the eighth frame.
- the timing controller 8 outputs to the gate driver 4 a control signal that instructs the display panel 2 to output a scanning signal.
- an image signal representing the image “B” is read from the frame memory 10 and output to the source driver 6.
- the polarity instruction unit 24 in the timing controller 8 generates a polarity instruction signal for instructing the polarity of the image signal to be output to the display panel 2 and outputs it to the source driver 6.
- the polarity instruction unit 24 generates a polarity instruction signal for instructing a polarity opposite to the polarity of the pixel applied voltage in the seventh frame before the eighth frame. In other words, the polarity instruction unit 24 outputs a polarity instruction signal indicating a negative ( ⁇ ) polarity to the source driver 6 in the eighth frame.
- the gate driver 4 outputs a scanning signal to each scanning line G based on a control signal from the timing controller 8.
- the source driver 6 determines the polarity of the image signal output to the display panel 2 based on the polarity instruction signal from the timing controller 8. Then, the image signal having the determined polarity is output to each data line S. Thereby, display refresh on the display panel 2 is performed in the third frame. As a result, the display image on the display panel 2 is changed from the image “Z” to the image “A”.
- the polarity of the pixel applied voltage in the eighth frame is the reverse of the polarity of the pixel applied voltage in the immediately preceding frame. That is, the polarity of the pixel in the eighth frame is negative ( ⁇ ).
- the polarity balance determination unit 22 subtracts “1” from the current polarity balance value.
- the polarity balance value in the eighth frame is “5”.
- the polarity balance determination unit 22 determines whether or not the polarity balance value calculated in the eighth frame matches a predetermined reference value. As a result, in the eighth frame, it is determined that the polarity balance value does not match the reference value.
- the image signals input to the timing controller 8 through the interface 12 are all image signals representing the image “B”. That is, in these frames, the image signal input to the timing controller 8 matches the image signal stored in the frame memory 10. Therefore, in the ninth to twelfth frames, the pixel applied voltage in the eighth frame is maintained as it is. Therefore, the display refresh of the display panel 2 is not performed, and the display image remains the image “B”.
- the polarity of the pixel applied voltage remains negative ( ⁇ ). Therefore, in these frames, the polarity balance value decreases one by one. As a result, the polarity balance value in the 12th frame is “1”. In the ninth to twelfth frames, the polarity balance determination unit 22 determines that the polarity balance value does not match the reference value.
- the image signal input to the timing controller 8 through the interface 12 is an image signal representing the image “B”. That is, in the thirteenth frame, the image signal input to the timing controller 8 matches the image signal stored in the frame memory 10. Therefore, in the 13th frame, the pixel applied voltage in the 8th frame is maintained as it is. Therefore, the display refresh of the display panel 2 is not performed, and the display image remains the image “B”.
- the timing controller 8 sets a driving period (second driving period) constituted by at least one continuous frame starting from the 14th frame next to the 13th frame.
- the second driving period is constituted by one scanning frame.
- the display device 1 drives the display panel 2 in the 14th frame.
- the timing controller 8 outputs to the gate driver 4 a control signal that instructs the display panel 2 to output a scanning signal.
- an image signal representing the image “B” is read from the frame memory 10 and output to the source driver 6.
- the timing controller 8 may output the image signal received from the host 14 to the source driver 6 instead of the image signal in the frame memory 10.
- the polarity instruction unit 24 in the timing controller 8 generates a polarity instruction signal for instructing the polarity of the image signal output to the display panel 2 and outputs it to the source driver 6.
- the polarity instruction unit 24 generates a polarity instruction signal that indicates the polarity opposite to the polarity of the pixel applied voltage in the thirteenth frame before the fourteenth frame.
- the polarity instruction unit 24 outputs a polarity instruction signal indicating the positive (+) polarity to the source driver 6 in the fourteenth frame.
- the gate driver 4 outputs a scanning signal to each scanning line G based on a control signal from the timing controller 8.
- the source driver 6 determines the polarity of the image signal output to the display panel 2 based on the polarity instruction signal from the timing controller 8. Then, the image signal having the determined polarity is output to each data line S. As a result, the display on the display panel 2 is refreshed in the fourteenth frame. However, the displayed image remains the image “B”.
- the polarity of the pixel applied voltage in the 14th frame is opposite to the polarity of the pixel imprint voltage in the immediately preceding frame. That is, the polarity of the pixel in the 14th frame is positive (+).
- the polarity balance determination unit 22 adds “1” to the current polarity balance value.
- the polarity balance value in the 14th frame is “1”.
- the polarity balance determination unit 22 determines whether or not the polarity balance value calculated in the 14th frame matches a predetermined reference value. As a result, in the 14th frame, it is determined that the polarity balance value does not match the reference value.
- the image signals input to the timing controller 8 through the interface 12 are all image signals representing the image “B”. That is, in these frames, the image signal input to the timing controller 8 matches the image signal stored in the frame memory 10. Therefore, in the 15th to 20th frames, the pixel applied voltage in the 13th frame is maintained as it is. Therefore, the display refresh of the display panel 2 is not performed, and the display image remains the image “B”.
- the polarity of the pixel applied voltage remains positive (+). Therefore, in these frames, the polarity balance value increases by one. As a result, the polarity balance value in the 20th frame is “7”. In the 15th to 20th frames, the polarity balance determination unit 22 determines that the polarity balance value does not match the reference value.
- the image signal input to the timing controller 8 through the interface 12 is an image signal representing the image “B”. That is, in the 21st frame, the image signal input to the timing controller 8 matches the image signal stored in the frame memory 10. Therefore, in the 21st frame, the pixel applied voltage in the 8th frame is maintained as it is. Therefore, the display refresh of the display panel 2 is not performed, and the display image remains the image “B”.
- the timing controller 8 sets a driving period (second driving period) constituted by at least one continuous frame starting from the 21st frame next to the 20th frame.
- the second driving period is constituted by one scanning frame.
- the host 14 outputs an image signal representing the image “B” to the timing controller 8 through the interface 12 in the 22nd frame shown in FIG. 2.
- the image signal determination unit 20 determines whether or not the image signal input to the timing controller 8 matches the image signal stored in the frame memory 10 in the 22nd frame. As a result, in the 22nd frame, it is determined that the two coincide with each other. In response to this determination result, the timing controller 8 does not write the input image signal in the frame memory 10. As a result, the image signal in the frame memory 10 is not changed.
- the display device 1 drives the display panel 2 in the 22nd frame.
- the timing controller 8 outputs to the gate driver 4 a control signal that instructs the display panel 2 to output a scanning signal.
- an image signal representing the image “B” is read from the frame memory 10 and output to the source driver 6.
- the polarity instruction unit 24 in the timing controller 8 generates a polarity instruction signal for instructing the polarity of the image signal to be output to the display panel 2 and outputs it to the source driver 6.
- the polarity instruction unit 24 generates a polarity instruction signal for instructing a polarity opposite to the polarity of the pixel applied voltage in the 21st frame before the 22nd frame. That is, the polarity instruction unit 24 outputs a polarity instruction signal indicating a negative ( ⁇ ) polarity to the source driver 6 in the 22nd frame.
- the gate driver 4 outputs a scanning signal to each scanning line G based on a control signal from the timing controller 8.
- the source driver 6 determines the polarity of the image signal output to the display panel 2 based on the polarity instruction signal from the timing controller 8. Then, the image signal having the determined polarity is output to each data line S. Thereby, display refresh on the display panel 2 is performed in the 22nd frame. However, the displayed image remains the image “B”.
- the polarity of the pixel applied voltage in the 22nd frame is opposite to the polarity of the pixel imprint voltage in the immediately preceding frame. That is, the polarity of the pixel in the 22nd frame is negative ( ⁇ ).
- the polarity balance determination unit 22 subtracts “1” from the current polarity balance value.
- the polarity balance value in the 22nd frame is “7”.
- the polarity balance determination unit 22 determines whether or not the polarity balance value calculated in the 22nd frame matches a predetermined reference value. As a result, in the 21st frame, it is determined that the polarity balance value does not match the reference value.
- the polarity of the pixel applied voltage remains negative ( ⁇ ). Therefore, in these frames, the polarity balance value decreases one by one. As a result, the polarity balance value in the 25th frame is “4”. In the 23rd to 25th frames, the polarity balance determination unit 22 determines that the polarity balance value does not match the reference value.
- the first drive period is set.
- the “previous frame” is a frame immediately before the current frame.
- the second drive period is set when the image signal of the current frame is the same as the image signal of the previous frame and the polarity balance value matches the reference value.
- the display panel 2 is driven only during the first driving period or the second driving period. In a frame not included in any of these periods, the display panel 2 is not driven. That is, the image displayed in the first drive period or the second drive period continues to be displayed as it is. Therefore, in the display device 1 according to the present embodiment, power consumption can be reduced as compared with the conventional technique in which the display panel is always driven for each frame.
- the polarity of the applied voltage of the pixel is inverted in the next frame.
- the “next frame” is a frame next to the current frame.
- the polarity of the pixel applied voltage does not continue to be biased to either positive or negative. Accordingly, the polarity balance of the pixel applied voltage can be kept within a certain range (0 to 8 in this embodiment).
- an image signal having a polarity opposite to the applied voltage of the pixel in the immediately preceding frame is output to the display panel 2. Therefore, the display image is switched and the polarity of the pixel applied voltage is reversed. Thereby, it is possible to prevent the polarity of the pixel applied voltage from being extremely biased to positive (+) or negative ( ⁇ ). In other words, the polarity balance of the pixel application voltage can be kept within a certain range (0 to 8 in this embodiment).
- an image signal having a polarity opposite to the applied voltage of the pixel in the immediately preceding frame is output to the display panel 2. Therefore, the same image continues to be displayed and the polarity of the pixel applied voltage is reversed. Thereby, it is possible to prevent the polarity of the pixel applied voltage from being extremely biased to positive (+) or negative ( ⁇ ). In other words, the polarity balance of the pixel application voltage can be kept within a certain range (0 to 8 in this embodiment).
- the voltage applied to the liquid crystal in the display panel 2 is not extremely biased to positive (+) or negative ( ⁇ ).
- the liquid crystal and the TFT 30 in the display panel 2 are not extremely biased to positive (+) or negative ( ⁇ ).
- the display device 1 of the present embodiment may always store the image signal input to the timing controller 8 in the frame memory 10 in the current frame.
- the input image signal is always stored in the frame memory 10 even if the image signal input to the timing controller 8 and the image signal stored in the frame memory 10 do not match each other. Is done.
- FIG. 3 is a second timing chart showing details of control in each frame when the display device 1 according to the embodiment of the present invention operates.
- the first drive period is composed of a plurality of frames. Specifically, the third to fifth frames form a first driving period for displaying the image “A”. On the other hand, the 8th to 10th frames constitute a first drive period for displaying the image “B”.
- the processing from the first frame to the third frame in this modification is basically the same as the processing from the first frame to the third frame in the first embodiment.
- the timing controller 8 sets a first driving period constituted by three consecutive scanning frames starting from the third frame next to the second frame. Thereby, the display panel 2 is driven not only in the third frame but also in the fourth and fifth frames.
- the display device 1 In each frame within the first drive period for displaying the image “A”, the display device 1 inverts the polarity of the image signal output to the display panel 2 for each frame. Specifically, a negative ( ⁇ ) image signal is output to the display panel 2 in the fourth frame. On the other hand, in the fifth frame, a positive (+) image signal is output to the display panel 2. However, in the first frame, the image signal output to the display panel 2 is an image signal representing the image “A” only with a different polarity. Therefore, the display image on the display panel 2 remains the image “A” from the third frame to the fifth frame.
- the polarity of the pixel applied voltage is reversed for each frame. Therefore, the polarity balance value increases or decreases by one for each frame. In this modification, the polarity balance value changes from “3” to “5” from “3” to “5”.
- the processing from the sixth frame to the eighth frame in the present modification is basically the same as the processing from the sixth frame to the seventh frame in the first embodiment.
- the timing controller 8 sets a driving period constituted by three consecutive frames starting from the eighth frame next to the seventh frame in the seventh frame. Accordingly, the display panel 2 is driven not only in the eighth frame but also in the ninth frame and the tenth frame.
- the display device 1 In each frame within the first driving period for displaying the image “B”, the display device 1 inverts the polarity of the image signal output to the display panel 2 for each frame. Specifically, in the eighth frame, a negative ( ⁇ ) image signal is output to the display panel 2. On the other hand, in the ninth frame, a positive (+) image signal is output to the display panel 2. In the tenth frame, a negative ( ⁇ ) image signal is output to the display panel 2. In each of these frames, the image signal output to the display panel 2 is an image signal representing the image “A” only with a different polarity. Accordingly, the display image on the display panel 2 remains the image “A” from the eighth frame to the tenth frame.
- the polarity balance value increases or decreases by one for each frame.
- the polarity balance value changes from “8” to “10” as “3”, “4”, and “3”.
- the first drive period is constituted by a plurality of continuous frames. That is, in the first driving period, the same image is continuously displayed over a plurality of frames. Thereby, the afterimage generation of the displayed image can be prevented.
- the polarity of the image voltage is inverted for each frame in the first drive period. Thereby, deterioration of the display panel can be further prevented.
- FIG. 4 is a timing chart showing details of control in each frame when the display device 1 according to the second modified example related to the first embodiment of the present invention operates.
- the first drive period is composed of a plurality of frames. Specifically, the third to fifth frames form a first driving period for displaying the image “A”. On the other hand, the 8th to 10th frames constitute a first drive period for displaying the image “B”.
- the second drive period is composed of a plurality of frames. Specifically, the 14th to 16th frames constitute a second drive period for displaying the image “B”. On the other hand, the 24th to 26th frames constitute another second drive period for displaying the image “B”.
- the process from the first frame to the 14th frame in the present modification is basically the same as the process from the first frame to the 13th frame in the first modification.
- the timing controller 8 sets a second driving period constituted by three consecutive scanning frames starting from the fifteenth frame following the fourteenth frame. Accordingly, the display panel 2 is driven not only in the 14th frame but also in the 15th and 16th frames.
- the display device 1 In each frame within the second driving period for displaying the image “B”, the display device 1 inverts the polarity of the image signal output to the display panel 2 for each frame. Specifically, in the 14th frame, a positive (+) image signal is output to the display panel 2. On the other hand, in the fifteenth frame, a negative ( ⁇ ) image signal is output to the display panel 2. In the 16th frame, a positive (+) image signal is output to the display panel 2.
- the image signal output to the display panel 2 is an image signal representing the image “B” only with a different polarity. Therefore, in the fourteenth to sixteenth frames, the display image on the display panel 2 remains the image “B”.
- the polarity balance value increases or decreases by one for each frame.
- the polarity balance value changes from “14” to “16” as “1”, “0”, and “1”.
- the processing from the 17th frame to the 23rd frame in the present modification is basically the same as the processing from the 15th frame to the 21st frame in the first embodiment.
- the timing controller 8 sets, in the 23rd frame, a second drive period constituted by three consecutive frames starting from the 24th frame next to the 23rd frame. Thereby, the display panel 2 is driven not only in the 24th frame but also in the 25th and 26th frames.
- the display device 1 In each frame within the second driving period for displaying the image “B”, the display device 1 inverts the polarity of the image signal output to the display panel 2 for each frame. Specifically, in the 24th frame, a negative ( ⁇ ) image signal is output to the display panel 2. On the other hand, in the 25th frame, a positive (+) image signal is output to the display panel 2. In the 26th frame, a negative ( ⁇ ) image signal is output to the display panel 2.
- the image signal output to the display panel 2 is an image signal representing the image “B” only with a different polarity. Therefore, in the 24th to 16th frames, the display image of the display panel 2 remains the image “B”.
- the polarity balance value increases or decreases by one for each frame.
- the polarity balance value changes from “24” to 26th frame as “7”, “8”, and “7”.
- the present modification As in the first embodiment, it is possible to prevent the display panel 2 from deteriorating while reducing power consumption. Therefore, the quality of the display image is not deteriorated. Further, afterimage generation of the displayed image can be prevented in the first driving period.
- the second drive period is constituted by a plurality of continuous frames. That is, the same image is continuously displayed over a plurality of frames in the second driving period. Thereby, it is possible to prevent the afterimage of the image displayed in the second driving period.
- the polarity of the image voltage is inverted for each frame in the first and second driving periods. Thereby, deterioration of the display panel can be further prevented.
- FIG. 5 is a timing chart showing details of control in each frame when the display device 1 according to the third modified example related to the first embodiment of the present invention operates. This modification is different from the second modification in that an image signal having the same polarity is output to the display panel 2 in each frame constituting the second drive period. Other points are basically the same as those of the second modification.
- the 14th to 16th frames constitute a second drive period for displaying the image “B”.
- the 22nd to 24th frames constitute another second drive period for displaying the image “B”.
- the source driver 6 outputs an image signal having the same polarity to the display panel 2 from the 14th frame to the 16th constituting the second drive period. Specifically, since the polarity of the pixel applied voltage in the thirteenth frame is negative ( ⁇ ), in the fourteenth to sixteenth frames, the polarity is positive (+) and an image signal representing the image “B” is displayed on the display panel. Output to 2.
- the source driver 6 outputs an image signal having the same polarity to the display panel 2 in the 22nd to 23rd frames constituting another second driving period. Specifically, since the polarity of the pixel applied voltage in the 21st frame is positive (+), the polarity is negative ( ⁇ ) in the 22nd to 24th frames, and an image signal representing the image “B” is displayed on the display panel. Output to 2.
- Embodiment 2 A second embodiment according to the present invention will be described below with reference to FIGS.
- symbol is attached
- the present embodiment is different from the first embodiment in that an image signal having the same polarity is output to the display panel 2 in each frame constituting the first drive period. Other points are the same as in the first embodiment.
- FIG. 6 is a timing chart showing details of control in each frame when the display device 1 according to the second embodiment of the present invention operates.
- the third frame constitutes a first driving period for displaying the image “A”. That is, in the third frame, the display image is switched from the image “Z” to the image “A”.
- the source driver 6 outputs an image signal having the same polarity as the polarity of the pixel applied voltage in the second frame to the display panel 2.
- the pixel applied voltage in the third frame becomes the same as the pixel applied voltage in the second frame. That is, only the display image changes, and the pixel applied voltage does not change.
- the image signal input to the timing controller 8 through the interface 12 coincides with the image signal stored in the frame memory 10, and the polarity balance value becomes “0” which is the reference value.
- the seventh frame is set to constitute the second drive period for displaying the image “A”.
- the source driver 6 outputs to the display panel 2 an image signal having a polarity opposite to the polarity of the pixel applied voltage in the sixth frame and representing the image “A”.
- the pixel applied voltage in the seventh frame becomes positive (+).
- the image signal input to the timing controller 8 through the interface 12 does not match the image signal stored in the frame memory 10. Accordingly, the tenth frame is set to constitute the second drive period for representing the image “B”. As a result, in the tenth frame, the source driver 6 outputs to the display panel 2 an image signal having the same polarity as the pixel applied voltage in the ninth frame and representing the image “B”. As a result, the pixel applied voltage in the tenth frame becomes positive (+).
- the image signal input to the timing controller 8 through the interface 12 and the image signal stored in the frame memory 10 match, and the polarity balance value becomes “8” which is the reference value.
- the fifteenth frame is set to constitute a second drive period for displaying the image “B”.
- the source driver 6 outputs to the display panel 2 an image signal having the opposite polarity to the polarity of the pixel applied voltage in the 14th frame and representing the image “B” in the 15th frame.
- display refresh is performed, and the pixel applied voltage in the seventh frame becomes negative ( ⁇ ).
- the image signal input to the timing controller 8 through the interface 12 matches the image signal stored in the frame memory 10, and the polarity balance value becomes “0” which is the reference value.
- the 23rd frame is set to constitute the second drive period for displaying the image “B”.
- the source driver 6 outputs an image signal representing the image “B” to the display panel 2 in the fifteenth frame, which has a polarity opposite to the polarity of the pixel applied voltage in the fourteenth frame.
- display refresh is performed, and the pixel applied voltage in the seventh frame becomes positive (+).
- the display device 1 of the present embodiment may always store the image signal input to the timing controller 8 in the frame memory 10 in the current frame.
- the input image signal is always stored in the frame memory 10 even if the image signal input to the timing controller 8 and the image signal stored in the frame memory 10 do not match each other. Is done.
- FIG. 7 is a timing chart showing details of control in each frame when the display device 1 according to the first modified example related to the second embodiment of the present invention operates.
- the first driving period includes a plurality of frames. Specifically, the third to fifth frames form a first driving period for displaying the image “A”. On the other hand, the 10th to 12th frames constitute a first drive period for displaying the image “B”.
- Timing controller 8 sets a first driving period constituted by three consecutive scanning frames starting from the third frame next to the second frame in the second frame. Thereby, the display panel 2 is driven not only in the third frame but also in the fourth and fifth frames.
- the source driver 6 outputs an image signal having the same polarity to the display panel 2 in each frame within the first driving period for displaying the image “A”. Specifically, the source driver 6 outputs an image signal having the same polarity as the pixel applied voltage in the second frame to the display panel 2 in the third to fifth frames. As a result, the polarity of the pixel applied voltage in the third to fifth frames is maintained negative ( ⁇ ), similarly to the polarity of the pixel applied voltage in the second frame. That is, display refresh is performed from the third frame to the fifth frame, but neither the display image nor the pixel applied voltage changes at all.
- the source driver 6 outputs an image signal having the same polarity to the display panel 2 in each frame within the first driving period for displaying the image “B”. Specifically, the source driver 6 outputs an image signal having the same polarity as the pixel applied voltage in the ninth frame to the display panel 2 in the tenth to twelfth frames. Thereby, the polarity of the pixel applied voltage in the 10th frame to the 12th frame is maintained to be positive (+) similarly to the polarity of the pixel applied voltage in the 9th frame. That is, display refresh is performed from the third frame to the fifth frame, but neither the display image nor the pixel applied voltage changes at all.
- the first drive period is constituted by a plurality of continuous frames. That is, in the first driving period, the same image is continuously displayed over a plurality of frames. Thereby, it is possible to prevent the afterimage of the displayed image from occurring in the first driving period.
- FIG. 8 is a timing chart showing details of control in each frame when the display device 1 according to the second modified example related to the second embodiment of the present invention operates.
- the first drive period is composed of a plurality of frames. Specifically, the third to fifth frames form a first driving period for displaying the image “A”. On the other hand, the 10th to 12th frames constitute a first drive period for displaying the image “B”.
- the second drive period is composed of a plurality of frames. Specifically, the seventh to ninth frames form a second driving period for displaying the image “A”. On the other hand, the fifteenth through seventeenth frames constitute a second drive period for displaying the image “B”. The 23rd to 25th frames constitute another second drive period for displaying the image “B”.
- the processing from the first frame to the seventh frame in the present modification is basically the same as the processing from the first frame to the seventh frame in the first modification.
- the timing controller 8 sets a second driving period constituted by three consecutive scanning frames starting from the seventh frame next to the sixth frame in the sixth frame. Thereby, the display panel 2 is driven not only in the seventh frame but also in the eighth and ninth frames.
- the source driver 6 outputs an image signal having the same polarity to the display panel 2 in each frame within the second driving period for displaying the image “A”. Specifically, the source driver 6 outputs an image signal having a polarity opposite to the polarity of the pixel applied voltage in the sixth frame to the display panel 2 in the seventh to ninth frames. Thereby, the polarity of the pixel applied voltage in the seventh frame to the ninth frame is maintained as positive (+) opposite to the polarity of the pixel applied voltage in the second frame. That is, display refresh is performed from the seventh frame to the ninth frame, but neither the display image nor the pixel applied voltage changes at all.
- the source driver 6 outputs an image signal having the same polarity to the display panel 2 in each frame within the first driving period for displaying the image “B”. Specifically, the source driver 6 outputs to the display panel 2 an image signal having a polarity opposite to the polarity of the pixel applied voltage in the 14th frame in any of the 15th to 17th frames. Accordingly, the polarity of the pixel applied voltage in the 15th to 17th frames is maintained as negative ( ⁇ ) opposite to the polarity of the pixel applied voltage in the 14th frame. That is, display refresh is performed from the 15th frame to the 17th frame, but neither the display image nor the pixel applied voltage changes at all.
- the source driver 6 outputs an image signal having the same polarity to the display panel 2 in each frame within another first driving period for displaying the image “B”. Specifically, the source driver 6 outputs to the display panel 2 an image signal having a polarity opposite to the polarity of the pixel applied voltage in the 22nd frame in any of the 23rd to 25th frames. Thereby, the polarity of the pixel applied voltage in the 23rd to 25th frames is maintained as positive (+) opposite to the polarity of the pixel applied voltage in the 22nd frame. That is, display refresh is performed from the 23rd frame to the 25th frame, but neither the display image nor the pixel applied voltage changes at all.
- the second drive period is constituted by a plurality of continuous frames. That is, the same image is continuously displayed over a plurality of frames in the second driving period. Thereby, it is possible to prevent the afterimage of the image displayed in the second driving period.
- This embodiment is different from the first embodiment in that the host 14 transmits an image signal to the timing controller 8 through the interface 12 only when the image signal is different from the previous frame in each frame.
- Other points are basically the same as those in the first embodiment.
- FIG. 9 is a timing chart showing details of control in each frame when the display device 1 according to the third embodiment of the present invention operates.
- the host 14 determines whether or not the image signal of the current frame matches the image signal of the immediately preceding frame before transmitting the image signal in each frame. If it is determined that they match, the image signal is not transmitted to the timing controller 8 in the current frame. On the other hand, if it is determined that they do not match, the image signal is transmitted to the timing controller 8 in the current frame. As a result, the image signal is input to the timing controller 8 only in a frame in which the image signal changes from that of the previous frame. In other frames, the interface 12 does not operate, and the image signal is not transmitted to the timing controller 8.
- the host 14 transmits an image signal to the timing controller 8 in the second frame and the seventh frame.
- the image signal is not transmitted to the timing controller 8 in frames other than these frames.
- the display device 1 always drives the display panel 2 using an image signal stored in the frame memory 10 in a frame that requires display refresh. This is because an image signal is not input to the timing controller 8 through the interface 12 in a frame that requires display refresh. That is, the image signals that can be used for driving the display panel 2 are limited to those stored in the frame memory 10.
- the display panel 2 As in the first embodiment, it is possible to prevent the display panel 2 from deteriorating while reducing power consumption. Therefore, the quality of the display image is not deteriorated. In addition to this, power consumption in the interface 12 can be reduced. Therefore, the power consumption of the display device 1 can be further reduced as compared with the first embodiment.
- the display device 1 of the present embodiment may always store the image signal input to the timing controller 8 in the frame memory 10 in the current frame.
- the input image signal is always stored in the frame memory 10 even if the image signal input to the timing controller 8 and the image signal stored in the frame memory 10 do not match each other. Is done.
- This embodiment is different from the first embodiment in that display refresh is immediately performed in a frame in which the host 14 transmits an image signal.
- Other points are basically the same as in the third embodiment.
- FIG. 10 is a timing chart showing details of control in each frame when the display device 1 according to the fourth embodiment of the present invention operates.
- the host 14 transmits an image signal to the timing controller 8 in the second frame and the seventh frame.
- the image signal is not transmitted to the timing controller 8 in frames other than these frames. That is, the interface 12 is stopped.
- the display device 1 immediately executes display refresh in the frame in which the host 14 has transmitted the image signal.
- the display panel 2 is driven using the image signal received from the host 14 by the timing controller 8 instead of the image signal stored in the frame memory 10.
- the timing controller 8 writes the image signal received from the host 14 into the frame memory 10.
- an image signal representing the image “A” is input to the timing controller 8.
- the source driver 6 outputs this image signal to the display panel 2 in the second frame.
- the display image is changed to the image “A”.
- an image signal representing the image “B” is input to the timing controller 8.
- the source driver 6 outputs this image signal to the display panel 2 in the seventh frame.
- the display image is changed to the image “B” in the seventh frame.
- the display device 1 drives the display panel 2 using the image signal stored in the frame memory 10 in the frames (13th frame and 21st frame) following the frame in which the polarity balance value becomes the reference value. . This is because the image signal is not input to the timing controller 8 through the interface 12 in the 13th frame and the 21st frame. That is, image signals that can be used for driving the display panel 2 are limited to those stored in the frame memory 10.
- the display device 1 of the present embodiment may always store the image signal input to the timing controller 8 in the frame memory 10 in the current frame. In this case, in the current frame, the input image signal is always stored in the frame memory 10 even if both image signals do not match each other.
- a TFT in which a so-called oxide semiconductor is used for a semiconductor layer is employed as each TFT 30 of each of the plurality of pixels included in the display panel 2.
- a TFT 30 in which so-called InGaZnOx which is an oxide composed of indium (In), gallium (Ga), and zinc (Zn) is used for a semiconductor layer is employed.
- InGaZnOx which is an oxide composed of indium (In), gallium (Ga), and zinc (Zn) is used for a semiconductor layer
- FIG. 11 is a diagram showing characteristics of various TFTs including the TFT 30 using an oxide semiconductor.
- FIG. 11 shows the characteristics of a TFT 30 using an oxide semiconductor, a general TFT using a-Si (amorphous silicon), and a general TFT using LTPS (Low Temperature / Poly Silicon).
- the horizontal axis (Vgh) indicates the voltage value of the ON voltage supplied to the gate in each TFT.
- the vertical axis (Id) indicates the amount of current between the source and drain in each TFT.
- a period indicated as “TFT-on” indicates a period in which the on state is set in accordance with the voltage value of the on voltage.
- a period indicated as “TFT-off” indicates a period in which the transistor is in an OFF state according to the voltage value of the ON voltage.
- a TFT using an oxide semiconductor has higher electron mobility in the on state than a TFT using a-Si.
- a TFT using a-Si has an Id current of 1 uA when the TFT is turned on, whereas a TFT using an oxide semiconductor is used when the TFT is turned on.
- the Id current is about 20 to 50 uA. From this, it can be seen that a TFT using an oxide semiconductor has an electron mobility about 20 to 50 times higher in an on state than a TFT using a-Si, and has an excellent on-characteristic. .
- the display device 1 of this embodiment employs a TFT 30 using such an oxide semiconductor for each pixel. Accordingly, since the display device 1 of the present embodiment has excellent on characteristics of the TFT 30, the pixel can be driven by a smaller TFT 30, so that the ratio of the area occupied by the TFT 30 in each pixel is reduced. be able to. That is, the aperture ratio in each pixel can be increased, and the backlight transmittance can be increased. As a result, a backlight with low power consumption can be adopted or the luminance of the backlight can be suppressed, so that power consumption can be reduced.
- the on-characteristics of the TFT 30 are excellent, the writing time of the image signal to each pixel can be further shortened, so that the refresh rate of the display panel 2 can be easily increased.
- the TFT 30 using an oxide semiconductor has less leakage current in the off state than the TFT using a-Si.
- a TFT using a-Si has an Id current of 10 pA at the time of TFT-off, whereas a TFT 30 using an oxide semiconductor is at the time of TFT-off.
- the Id current is about 0.1 pA.
- the TFT 30 using an oxide semiconductor has a leakage current in an off state of about 1/100 that of a TFT using a-Si, has almost no leakage current, and has excellent off characteristics.
- the display device 1 of the present embodiment has excellent off characteristics of the TFT 30, the state in which the image signals of each of the plurality of pixels of the display panel 2 are written can be maintained for a long time. Therefore, it is possible to maintain a frame in which an image signal is not written on the display panel 2 over a long period of time while maintaining high display image quality.
- the reference value of the polarity balance value is not limited to “0” or “8” described above, and can be set to any value. For example, it may be a negative value such as “ ⁇ 5”.
- the number of scanning frames constituting the first driving period is not limited to one or three as described above, and can be set to an arbitrary number. This number is preferably 1 or more and 6 or less.
- the number of scanning frames constituting the second driving period is not limited to one or three as described above, and can be set to an arbitrary number. This number is preferably 1 or more and 6 or less.
- a driving method of a display device comprising a display panel having pixels, outputting a scanning signal and an image signal to the display panel in a scanning frame, and not outputting a scanning signal and an image signal to the display panel in a pause frame,
- the image signal having a polarity opposite to the polarity of the applied voltage of the pixel in the current frame is It outputs to the said display panel, It is characterized by the above-mentioned.
- the power consumption of the display device can be reduced by not driving the display panel in the pause frame.
- the polarity balance value in the current frame matches the reference value, the polarity of the applied voltage of the pixel is inverted in the next frame. Therefore, even when the pause frame continues for a long time, the polarity of the pixel applied voltage does not continue to be biased to either positive or negative. In other words, the polarity balance of the pixel applied voltage can be kept within a certain range.
- deterioration of the display panel can be prevented while reducing power consumption.
- a display device comprising a display panel having pixels, which outputs a scanning signal and an image signal to the display panel in a scanning frame and does not output a scanning signal and an image signal to the display panel in a pause frame,
- the polarity balance value representing the polarity balance of the pixel in the current frame matches a predetermined reference value, in the next frame, the image signal having a polarity opposite to the polarity of the applied voltage of the pixel in the current frame is
- An output means for outputting to the display panel is further provided.
- the image signal in the current frame and the image signal in the previous frame do not match each other, the image signal is sent to the display panel in a first driving period constituted by at least one continuous frame starting from the next frame.
- the image signal in the current frame and the image signal in the previous frame match each other and the polarity balance value matches the reference value, the image signal is constituted by at least one continuous frame starting from the next frame
- the second driving period an image signal is output to the display panel, and in the first frame of the second driving period, the polarity is opposite to the polarity of the applied voltage of the pixel in the previous frame of the first frame.
- the image signal to the display panel with polarity It is preferable that no image signal is output to the display panel in each frame not included in either the first driving period or the second driving period.
- the first drive period and the second drive period are set when a certain condition is satisfied.
- Each frame constituting these driving periods is a scanning frame.
- all other frames are pause frames. That is, the scan frame and the pause frame are automatically set even if there is no designation in advance.
- the polarity balance of the pixel applied voltage can be kept within a certain range.
- the display device further includes a timing controller and a frame memory having an area for storing the image signal for at least one frame,
- a timing controller and a frame memory having an area for storing the image signal for at least one frame
- the input image signal is written into the frame memory.
- the input image signal is written to the frame memory.
- the image signal newly input to the timing controller and the image signal stored in the frame memory do not match each other, the input image signal is written to the frame memory.
- the image signal newly input to the timing controller and the image signal stored in the frame memory coincide with each other in the scan frame
- the image signal in the frame memory is displayed on the display panel. Is preferably output.
- the driving method of the display device If the polarity of the applied voltage of the pixel in the current frame is positive, a certain value is added to the polarity balance value, while if the polarity is negative, the certain value is subtracted from the polarity balance value. It is preferable to do.
- the polarity balance value in each frame can be calculated quickly.
- the second driving period is preferably composed of a plurality of the frames.
- each frame in the second driving period it is preferable to output the image signal while inverting the polarity for each frame.
- the display panel can be further prevented from deteriorating.
- the afterimage of the display image can be further prevented.
- the first driving period is preferably configured by a plurality of the frames.
- the image signal is output while inverting the polarity for each frame.
- the display panel can be further prevented from deteriorating.
- the afterimage of the display image can be further prevented.
- the display device further includes a timing controller, an interface for transmitting the image signal, and a host for transmitting the image signal to the timing controller through the interface,
- a timing controller When the image signal in the current frame and the image signal in the previous frame are different from each other, the image signal in the current frame is transmitted to the timing controller. If the image signal in the current frame and the image signal in the previous frame match each other, the image signal in the current frame is not transmitted to the timing controller, When a frame in which the host does not transmit the image signal to the timing controller is included in the second drive period, the image signal stored in the frame memory in the frame is transmitted to the display panel. It is characterized by output.
- the image signal is transmitted from the host to the timing controller only when the image signal is different from that of the previous frame. Therefore, power consumption at the interface can be reduced as compared with the case where the image signal is always transmitted for each frame.
- the image signal in the frame memory is output to the display panel in the frame in which the image signal is the same in the previous and subsequent frames but the display panel needs to be refreshed. Therefore, display refresh can be normally performed even if no image signal is input through the interface.
- the image signal transmitted from the host is output to the display panel in the frame. It is preferable.
- an oxide semiconductor is preferably used for the semiconductor layer of each TFT of the pixel.
- the oxide semiconductor is preferably an oxide composed of indium, gallium, and zinc.
- the off characteristics of the TFT of the pixel are excellent, the state in which the image signal is written to the pixel of the display panel can be maintained for a long period of time, while maintaining high display image quality.
- the pause frame can be maintained for a long time.
- the display device is preferably a liquid crystal display device.
- the display device according to the present invention can be widely used as various display devices such as a liquid crystal display device.
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
タイミングコントローラ(8)は、インタフェース(12)を通じて入力された画像信号と、フレームメモリ(10)内の画像信号とが一致し、かつ、極性バランス値が基準値に一致するフレームの次のフレームにおいて、表示パネル(2)の表示リフレッシュを行う。その際、次のフレームにおいて、一つ前のフレームにおける画素印加電圧の極性とは逆の極性の画像信号を表示パネル(2)に出力する。これにより、消費電力を低減しつつ、表示パネルの劣化を防止する。
Description
本発明は、表示装置の駆動方法、表示装置、および液晶表示装置に関する。
従来、液晶表示装置が各種の電子機器に幅広く搭載されている。液晶表示装置には、薄型、軽量、および低消費電力という各種の利点があるため、今後、その活用はより一層進んでいくと期待されている。
近年、各種の表示装置において消費電力を低下させることが共通の課題となっている。この課題を解決するための有力な技術の一つとして、休止駆動が提案されている。休止駆動を行う表示装置は、走査期間中の各フレームにおいて表示パネルを走査した後、それに続く休止フレーム中の各フレームにおいて、表示パネルを走査しない。この休止フレームでは、直前のフレームにおいて表示パネルの画素に印加された電圧が保持され、それによって、画像の表示も維持される。これにより、休止フレームでは表示パネルに対して走査信号および画像信号を出力せずに済むので、その分、消費電力を低減させることができる。
特許文献1には、休止駆動を行う表示装置の一例が開示されている。
休止駆動の一手法として、前フレームの画像と現フレームの画像とが一致する場合、現フレームまたはその次のフレームにおいて、表示リフレッシュを行わずに、前フレームの画像表示を維持する手法が知られている。以下に、この手法に関する問題を、図12を参照して説明する。
図12は、従来技術に係る表示装置が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。この図に制御を行う表示装置では、フレームごとに、ホストが、インタフェースを介して画像信号をタイミングコントローラに出力する。
図12に示す例では、第2フレームにおいて、インタフェースを通じてタイミングコントローラに入力される画像信号が、フレームメモリに格納されている画像信号と異なる。これによりタイミングコントローラは、第2フレームにおいて入力された画像信号を、フレームメモリに書き込む。また、表示装置は、第3フレームにおいて、フレームメモリ内の画像信号を用いて、表示パネルの表示リフレッシュを行う。その際、第2フレームにおける画素印加電圧の極性とは逆の極性の画像信号を、表示パネルに出力する。これにより、第2フレームにおいて、表示画像が画像「A」に変化し、かつ、画素印加電圧が負(-)から正(+)に変化する。また、画素印加電圧の極性バランス値は「2」となる。これは、画素印加電圧の極性バランスが、正(+)側に2つ偏っていることを示す。
その後、同じ画像信号がタイミングコントローラに入力されるフレームが続く限り、表示装置は、表示パネルの表示リフレッシュを実行しない。したがって、画素印加電圧の極性は、正(+)のまま変化しない。これにより、画素印加電圧の極性バランス値はフレームごとに1つずつ増加してゆく。
図12に示す例では、第7フレームにおいて、インタフェースを通じてタイミングコントローラに入力される画像信号が、フレームメモリに格納されている画像信号と異なる。これによりタイミングコントローラは、第7フレームにおいて入力された画像信号を、フレームメモリに書き込む。また、表示装置は、第8フレームにおいて、フレームメモリ内の画像信号を用いて、表示パネルの表示リフレッシュを行う。その際、第7フレームにおける画素印加電圧の極性とは逆の極性の画像信号を、表示パネルに出力する。これにより、第8フレームにおいて、表示画像が画像「B」に変化し、かつ、画素印加電圧が正(+)から負(-)に変化する。また、画素印加電圧の極性バランス値は「5」となる。これは、画素印加電圧の極性バランスが、正(+)側に5つ偏っていることを示す。
第9フレーム以降、各フレームにおいて、タイミングコントローラ8には、同じ画像信号がずっと入力され続ける。したがって表示装置1は、第9フレーム以降の各フレームでは、表示パネル2の表示リフレッシュを実行しない。その結果、第8フレームにおいて表示された画像「B」が、そのまま、第9フレーム以降も表示され続ける。
一方、画素印加電圧は、第9フレーム以降、各フレームにおいて、ずっと負(-)のままである。したがって、フレームごとに、極性バランス値の値が1つずつ減り続ける。この結果、第25フレームでは、極性バランス値が「-12」まで減少する。これは、画素印加電圧の極性バランスが負(-)側に大きく偏っていることを示す。このまま各フレームにおいてタイミングコントローラに入力される画像信号に変化が無ければ、画素印加電圧の極性バランスは、ますます負(-)側に偏っていく。
以上のように、従来技術に係る表示装置では、画素印加電圧の極性が、正(+)または負(-)に大きく偏りやすくなる。したがって、液晶に印加される電圧も、正(+)または負(-)に大きく偏りやすくなる。その結果、表示パネル内の液晶およびTFTを劣化させてしまう。すなわち、従来技術では、消費電力を低減することはできても、表示パネル2の劣化を防止することができない。
本発明は上記の課題を解決するためになされたものであり、本発明の一態様に係る表示装置によれば、消費電力を低減しつつ、表示パネルの劣化を防止することができるという効果を奏する。
本発明の一態様に係る表示装置の駆動方法は、上記の課題を解決するために、
画素を有する表示パネルを備え、走査フレームにおいては上記表示パネルに走査信号および画像信号を出力し、休止フレームにおいては上記表示パネルに走査信号および画像信号を出力しない表示装置の駆動方法であって、
現フレームにおいて、上記画素の極性バランスを表す極性バランス値が予め定められた基準値と一致する場合、次フレームにおいて、当該現フレームにおける上記画素の印加電圧の極性と反対の極性の上記画像信号を上記表示パネルに出力することを特徴としている。
画素を有する表示パネルを備え、走査フレームにおいては上記表示パネルに走査信号および画像信号を出力し、休止フレームにおいては上記表示パネルに走査信号および画像信号を出力しない表示装置の駆動方法であって、
現フレームにおいて、上記画素の極性バランスを表す極性バランス値が予め定められた基準値と一致する場合、次フレームにおいて、当該現フレームにおける上記画素の印加電圧の極性と反対の極性の上記画像信号を上記表示パネルに出力することを特徴としている。
本発明一態様に係る表示装置は、上記の課題を解決するために、
画素を有する表示パネルを備え、走査フレームにおいては上記表示パネルに走査信号および画像信号を出力し、休止フレームにおいては上記表示パネルに走査信号および画像信号を出力しない表示装置であって、
現フレームにおける上記画素の極性バランスを表す極性バランス値が予め定められた基準値と一致するときに、次フレームにおいて、当該現フレームにおける上記画素の印加電圧の極性と反対の極性の上記画像信号を上記表示パネルに出力する出力手段をさらに備えていることを特徴としている。
画素を有する表示パネルを備え、走査フレームにおいては上記表示パネルに走査信号および画像信号を出力し、休止フレームにおいては上記表示パネルに走査信号および画像信号を出力しない表示装置であって、
現フレームにおける上記画素の極性バランスを表す極性バランス値が予め定められた基準値と一致するときに、次フレームにおいて、当該現フレームにおける上記画素の印加電圧の極性と反対の極性の上記画像信号を上記表示パネルに出力する出力手段をさらに備えていることを特徴としている。
本発明の他の目的、特徴、および優れた点は、以下に示す記載によって十分分かるであろう。また、本発明の利点は、添付図面を参照した次の説明で明白になるであろう。
本発明の一態様に係る表示装置は、消費電力を低減しつつ、表示パネルの劣化を防止することができるという効果を奏する。
〔実施形態1〕
本発明の一実施形態について、図1~図5を参照して以下に説明する。
本発明の一実施形態について、図1~図5を参照して以下に説明する。
(表示装置1)
図1は、本実施形態に係る表示装置1の構成の詳細を示すブロック図である。図1に示すように、表示装置1は、表示パネル2、ゲートドライバ4(駆動手段、出力手段)、ソースドライバ6(駆動手段)、タイミングコントローラ8(書き込み手段)、フレームメモリ10、インタフェース12,およびホスト14を備えている。タイミングコントローラ8は、画像信号判定部20(画像信号判定手段)、極性バランス判定部22(算出手段、極性バランス判定手段)、および極性指示部24を備えている。
図1は、本実施形態に係る表示装置1の構成の詳細を示すブロック図である。図1に示すように、表示装置1は、表示パネル2、ゲートドライバ4(駆動手段、出力手段)、ソースドライバ6(駆動手段)、タイミングコントローラ8(書き込み手段)、フレームメモリ10、インタフェース12,およびホスト14を備えている。タイミングコントローラ8は、画像信号判定部20(画像信号判定手段)、極性バランス判定部22(算出手段、極性バランス判定手段)、および極性指示部24を備えている。
表示パネル2は、マトリックス状に配置された複数の画素を有する画面を備えている。また、表示パネル2は、画面を線順次に選択して走査するためのN本(Nは任意の整数)の走査線G(ゲートライン)を備えている。さらに、表示パネル2は、選択されたラインに含まれる一行分の画素に画像信号を供給するM本(Mは任意の整数)のデータ線S(ソースライン)を備えている。
走査線Gとデータ線Sとは互いに交差している。各画素は、複数の走査線Gおよび複数のデータ線Sの各交差点近傍に個別に設けられている。また、各画素は、スイッチング素子であるTFT(Thin Film Transistor)30、および画素電極を備えている。本実施形態では、TFT30はnチャンネル型のものである。画素電極は、TFT30のドレインに接続されている。
表示パネル2は、さらに、図示しない液晶層と、液晶層を挟んで画素電極に対向する、共通電極および補助電極とを備えている。すなわち表示装置1は、いわゆる液晶表示装置である。
図1に示すG(n)は、n本目(nは1以上N以下の整数)の走査線Gを表す。例えば、G(1)、G(2)、および、G(3)は、それぞれ1本目、2本目および3本目の走査線Gを表す。一方、S(m)はm本目(mは1以上M以下の整数)のデータ線Sを表す。例えば、S(1)、S(2)、および、S(3)は、それぞれ1本目、2本目および3本目のデータ線Sを表す。
(駆動処理の流れ)
以下に、表示装置1が表示パネル2を駆動して画像を表示する際の、基本的な処理の流れを説明する。
以下に、表示装置1が表示パネル2を駆動して画像を表示する際の、基本的な処理の流れを説明する。
まず、表示装置1内のホスト14が、同期信号および画像信号を、インタフェース12を通じて、タイミングコントローラ8に送信する。タイミングコントローラ8は、同期信号および画像信号を受信する。本実施形態では、ホスト14は、全てのフレームにおいて、同期信号および画像信号をタイミングコントローラ8に送信する。
ホスト14は、同期信号として、少なくともクロック信号、水平同期信号、および、垂直同期信号を送信する。タイミングコントローラ8は、これらの同期信号に基づき、各回路が同期して動作するための基準となる信号を各回路に対して出力する。具体的には、ゲートドライバ4には、各種の走査制御信号(ゲートスタートパルス信号GSP、ゲートクロック信号GCK、および、ゲートアウトプットイネーブル信号GOE)を出力する。一方、ソースドライバ6には、各種の同期信号(ソーススタートパルス信号SSP、ソースラッチストローブ信号SLS、および、ソースクロック信号SCK)を出力する。
画像信号は、あるフレームにおける1画面分の画像を表す信号である。表示装置1では、画像信号は、実際にその画像信号を表示パネル2に供給するフレームの直前のフレームにおいて、ホスト14からタイミングコントローラ8に入力される。タイミングコントローラ8は、入力された画像信号をいったんフレームメモリ10に格納する。
フレームメモリ10は、eDRAMなどの揮発性のメモリである。フレームメモリ10は、1フレーム分(1画面分)の画像信号を格納するための、画像信号用メモリ領域を少なくとも有している。タイミングコントローラ8は、受信した画像信号をフレームメモリ10に書き込む際、この画像信号用メモリ領域に書き込む。
タイミングコントローラ8は、フレームメモリ10に格納された画像信号を必要とするフレームになったとき、フレームメモリ10から、当該画像信号を読み出し、ソースドライバ6に出力する。
ゲートドライバ4は、タイミングコントローラ8から受け取ったゲートスタートパルス信号GSPを合図に、表示パネル2の走査を開始する。ゲートドライバ4は、各走査線Gを、表示パネル2の画面の上から下に向かって順次走査する。その際、走査線Gの選択状態をシフトさせていく信号であるゲートクロック信号GCKに従って、各走査線Gに、順次、TFT30をオン状態にさせるための矩形波の走査信号を出力する。これにより、画面内の1行分の画素を選択状態にする。
ソースドライバ6は、タイミングコントローラ8から受け取った画像信号から、選択された1行分の各画素に出力すべき電圧の値を算出し、その値の電圧を各データ線Sに出力する。結果、選択された走査線G上にある各画素(画素電極)に対して、画像信号を供給する。ソースドライバ6は、タイミングコントローラ8から受け取ったソーススタートパルス信号SSPを基に、入力された各画素の画像信号をソースクロック信号SCKに従ってレジスタに蓄える。そして、ソースドライバ6は、画像信号を蓄えた後に、次のソースラッチストローブ信号SLSに従って、表示パネル2の各データ線Sを通して、選択状態となっている各画素が有する画素電極に、画像信号を書き込む。画像信号の書き込みには、例えばソースドライバ6が有するアナログアンプ(不図示)が用いられる。
表示装置1は、さらに、画面内の各画素に対して設けられる共通電極(不図示)および補助電極(不図示)を備えている。ソースドライバ6は、共通電極に対して所定の共通電圧(VCOM)を出力する。
以上の処理によって、各画素に供給された画像信号の電圧に応じて、画素内の液晶層に、所定の電圧(液晶印加電圧)が印加される。この液晶印加電圧に応じて、液晶の透過率が制御される。この結果、透過率に応じた量のバックライト光が、画素を通じて表示パネル2の外部に出力される。これにより、各画素は、供給された画像信号に応じた輝度を表示する。この結果、表示パネル2は、画像信号に応じた画像を画面に表示する。
詳しくは後述するが、表示装置1は、いわゆる休止駆動を行う。具体的には、走査フレームにおいては表示パネル2に走査信号および画像信号を出力し、休止フレームにおいては表示パネル2に走査信号および画像信号を出力しない。
(駆動制御の詳細)
図2は、本発明の第1の実施形態に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。図2に示す第1フレームの直前のフレームにおいて、表示パネル2には画像「Z」が表示されている。また、フレームメモリ10には、画像「Z」を表す画像信号が格納されている。さらに、画素印加電圧の極性は負(-)である。
図2は、本発明の第1の実施形態に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。図2に示す第1フレームの直前のフレームにおいて、表示パネル2には画像「Z」が表示されている。また、フレームメモリ10には、画像「Z」を表す画像信号が格納されている。さらに、画素印加電圧の極性は負(-)である。
(極性バランス値)
本実施形態の表示装置1では、極性バランス判定部22が、各フレームにおいて、画素印加電圧の極性バランスを表す極性バランス値を算出する。その際、極性バランス判定部22は、フレームごとに、当該フレームにおける画素印加電圧の極性が正(+)であれば、一定の値である「1」を極性バランス値に加算する。一方、画素印加電圧の極性が負(-)であれば、一定の値である「1」を極性バランス値から減算する。極性バランス値は、詳しくは後述するが、表示装置1は、この極性バランス値に応じた特徴的な処理を実行することによって、表示パネル2の品位劣化を防止する。本実施形態では、第1フレームの直前のフレームにおいて、極性バランス値は「3」である。
本実施形態の表示装置1では、極性バランス判定部22が、各フレームにおいて、画素印加電圧の極性バランスを表す極性バランス値を算出する。その際、極性バランス判定部22は、フレームごとに、当該フレームにおける画素印加電圧の極性が正(+)であれば、一定の値である「1」を極性バランス値に加算する。一方、画素印加電圧の極性が負(-)であれば、一定の値である「1」を極性バランス値から減算する。極性バランス値は、詳しくは後述するが、表示装置1は、この極性バランス値に応じた特徴的な処理を実行することによって、表示パネル2の品位劣化を防止する。本実施形態では、第1フレームの直前のフレームにおいて、極性バランス値は「3」である。
(第1フレームの処理)
ホスト14は、図2に示す第1フレームにおいて、インタフェース12を通じて、画像「Z」を表す画像信号をタイミングコントローラ8に出力する。画像信号判定部20は、第1フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致するか否かを判定する。上述したように、第1フレームにおいて、フレームメモリ10には、画像「Z」を表す画像信号が格納されている。したがって、画像信号判定部20は、第1フレームにおいては、両者が互いに一致すると判定する。
ホスト14は、図2に示す第1フレームにおいて、インタフェース12を通じて、画像「Z」を表す画像信号をタイミングコントローラ8に出力する。画像信号判定部20は、第1フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致するか否かを判定する。上述したように、第1フレームにおいて、フレームメモリ10には、画像「Z」を表す画像信号が格納されている。したがって、画像信号判定部20は、第1フレームにおいては、両者が互いに一致すると判定する。
この判定結果を受けて、タイミングコントローラ8は、入力された画像信号をフレームメモリ10に書き込まない。これにより、フレームメモリ10内の画像信号は変更されない。また、タイミングコントローラ8は、表示パネル2を駆動しない。具体的には、タイミングコントローラ8は、表示パネル2に走査信号を出力しない旨を指示する制御信号を、ゲートドライバ4に出力する。一方、ソースドライバ6には、画像信号を出力しない。これらの結果、第1フレームにおいて、ゲートドライバ4は、各走査線Gに走査信号を出力しない。また、ソースドライバ6は、各データ線Sに画像信号を出力しない。したがって、表示パネル2における表示のリフレッシュは行われない。
第1フレームでは、その前のフレームにおいて画素に印加されていた電圧が、画素にそのまま印加され続ける。これにより、表示パネル2の液晶に印加される電圧も、直前のフレームのものがそのまま維持される。その結果、第1フレームにおいて、画像「Z」の表示がそのまま維持される。
第1フレームにおける画素印加電圧の極性は、その直前のフレームにおける画素印電圧の極性と同じである。すなわち、第1フレームにおける画素の極性は負(-)である。これにより、極性バランス判定部22は、現在の極性バランス値から、一定の値である「1」を減算する。この結果、第1フレームにおける極性バランス値は「2」となる。
極性バランス判定部22は、第1フレームにおいて算出した極性バランス値が、所定の基準値に一致するか否かを判定する。本実施形態では、基準値は「0」または「8」である。したがって、極性バランス判定部22は、第1フレームにおいては、極性バランス値が基準値に一致しないと判定する。
(第2フレームの処理)
ホスト14は、図2に示す第2フレームにおいて、インタフェース12を通じて、画像「A」を表す画像信号をタイミングコントローラ8に送信する。画像信号判定部20は、第2フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致するか否かを判定する。その結果、第2フレームにおいては、両者が互いに一致しないと判定する。
ホスト14は、図2に示す第2フレームにおいて、インタフェース12を通じて、画像「A」を表す画像信号をタイミングコントローラ8に送信する。画像信号判定部20は、第2フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致するか否かを判定する。その結果、第2フレームにおいては、両者が互いに一致しないと判定する。
この判定結果を受けて、タイミングコントローラ8は、フレームメモリ10に格納されている、画像「Z」を表す画像信号を消去する。さらに、入力された画像信号をフレームメモリ10に書き込む。これにより、フレームメモリ10に格納されている画像信号が、画像「Z」を表す画像信号から画像「A」を表す画像信号に置き換わる。さらに、タイミングコントローラ8は、第2フレームの次の第3フレームから始まる連続した少なくとも1つの走査フレームによって構成される駆動期間(第1の駆動期間)を設定する。本実施形態では、第1の駆動期間は1つの走査フレームによって構成されている。詳しくは後述するが、この設定に基づき、表示装置1は、第1の駆動期間内の第3フレームにおいては、表示パネル2を駆動する。
表示装置1は、第2フレームにおいては表示パネル2を駆動しない。したがって、表示パネル2における表示のリフレッシュは行われない。その結果、第2フレームにおいて、画像「Z」の表示がそのまま維持され、かつ、画素印加電圧の極性は負(-)である。これにより、極性バランス判定部22は、現在の極性バランス値から「1」を減算する。この結果、第2フレームにおける極性バランス値は「1」となる。
極性バランス判定部22は、第1フレームにおいて算出した極性バランス値が、所定の基準値に一致するか否かを判定する。その結果、第2フレームにおいては、極性バランス値が基準値に一致しないと判定する。
(第3フレームの処理)
ホスト14は、図2に示す第3フレームにおいて、インタフェース12を通じて、画像「A」を表す画像信号をタイミングコントローラ8に出力する。第3フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とは一致する。これにより、フレームメモリ10内の画像信号は変更されない。
ホスト14は、図2に示す第3フレームにおいて、インタフェース12を通じて、画像「A」を表す画像信号をタイミングコントローラ8に出力する。第3フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とは一致する。これにより、フレームメモリ10内の画像信号は変更されない。
上述したように、第3フレームは第1の駆動期間を構成することが、表示装置1に設定されている。そこで表示装置1は、第3フレームにおいて、表示パネル2を駆動する。具体的には、タイミングコントローラ8は、表示パネル2に走査信号を出力する旨を指示する制御信号を、ゲートドライバ4に出力する。一方、フレームメモリ10から、画像「A」を表す画像信号を読み出し、ソースドライバ6に出力する。さらに、タイミングコントローラ8内の極性指示部24が、表示パネル2に出力する画像信号の極性を指示する極性指示信号を生成して、ソースドライバ6に出力する。その際、極性指示部24は、第3フレームの前の第2フレームにおける画素印加電圧の極性とは逆の極性を指示する極性指示信号を生成する。すなわち極性指示部24は、第3フレームにおいて、正(+)の極性を指示する極性指示信号をソースドライバ6に出力する。
ゲートドライバ4は、タイミングコントローラ8からの制御信号に基づき、各走査線Gに走査信号を出力する。ソースドライバ6は、タイミングコントローラ8からの極性指示信号に基づき、表示パネル2に出力する画像信号の極性を決定する。そして、決定した極性の画像信号を、各データ線Sに出力する。これにより、第3フレームにおいて、表示パネル2における表示のリフレッシュが行われる。その結果、表示パネル2の表示画像が、画像「Z」から画像「A」に変更される。
また、第3フレームにおける画素印加電圧の極性は、その直前のフレームにおける画素印電圧の極性の逆である。すなわち、第3フレームにおける画素の極性は正(+)である。これにより、極性バランス判定部22は、現在の極性バランス値に「1」を加算する。この結果、第3フレームにおける極性バランス値は「2」となる。
極性バランス判定部22は、第3フレームにおいて算出した極性バランス値が、所定の基準値に一致するか否かを判定する。その結果、第3フレームにおいては、極性バランス値が基準値に一致しないと判定する。
(第4フレームから第6フレームの処理)
図2に示す第4フレームから第6フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、全て、画像「A」を表す画像信号である。すなわち、これらのフレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第4フレームから第6フレームにおいては、第3フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「A」のままである。
図2に示す第4フレームから第6フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、全て、画像「A」を表す画像信号である。すなわち、これらのフレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第4フレームから第6フレームにおいては、第3フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「A」のままである。
また、第4フレームから第6フレームにおいて、画素印加電圧の極性は正(+)のままである。したがって、これらのフレームにおいて、極性バランス値は1つずつ増加していく。その結果、第6フレームにおける極性バランス値は「5」となる。なお、第4フレームから第6フレームにおいて、極性バランス判定部22は、極性バランス値が基準値に一致しないと判定する。
(第7フレームの処理)
ホスト14は、図2に示す第7フレームにおいて、インタフェース12を通じて、画像「B」を表す画像信号をタイミングコントローラ8に出力する。画像信号判定部20は、第2フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致するか否かを判定する。その結果、第2フレームにおいては、両者が互いに一致しないと判定する。
ホスト14は、図2に示す第7フレームにおいて、インタフェース12を通じて、画像「B」を表す画像信号をタイミングコントローラ8に出力する。画像信号判定部20は、第2フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致するか否かを判定する。その結果、第2フレームにおいては、両者が互いに一致しないと判定する。
この判定結果を受けて、タイミングコントローラ8は、フレームメモリ10に格納されている、画像「A」を表す画像信号を消去する。さらに、入力された画像信号をフレームメモリ10に書き込む。これにより、フレームメモリ10に格納されている画像信号が、画像「A」を表す画像信号から画像「B」を表す画像信号に置き換わる。さらに、タイミングコントローラ8は、第7フレームの次の第8フレームから始まる連続した少なくとも1つのフレームによって構成される駆動期間(第1の駆動期間)を設定する。本実施形態では、第1の駆動期間は1つの走査フレームによって構成されている。詳しくは後述するが、この設定に基づき、表示装置1は、駆動期間内の第8フレームにおいては、表示パネル2を駆動する。
表示装置1は、第7フレームにおいては表示パネル2を駆動しない。したがって、表示パネル2における表示のリフレッシュは行われない。その結果、第7フレームにおいて、画像「A」の表示がそのまま維持され、かつ、画素印加電圧の極性は正(+)である。これにより、極性バランス判定部22は、現在の極性バランス値から「1」を加算する。この結果、第7フレームにおける極性バランス値は「6」となる。
極性バランス判定部22は、第7フレームにおいて算出した極性バランス値が、所定の基準値に一致するか否かを判定する。その結果、第7フレームにおいては、極性バランス値が基準値に一致しないと判定する。
(第8フレームの処理)
ホスト14は、図2に示す第8フレームにおいて、インタフェース12を通じて、画像「B」を表す画像信号をタイミングコントローラ8に出力する。第8フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とは一致する。これにより、フレームメモリ10内の画像信号は変更されない。
ホスト14は、図2に示す第8フレームにおいて、インタフェース12を通じて、画像「B」を表す画像信号をタイミングコントローラ8に出力する。第8フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とは一致する。これにより、フレームメモリ10内の画像信号は変更されない。
上述したように、第8フレームは第1の駆動期間を構成することが、表示装置1に設定されている。そこで表示装置1は、第8フレームにおいて表示パネル2を駆動する。具体的には、タイミングコントローラ8は、表示パネル2に走査信号を出力する旨を指示する制御信号を、ゲートドライバ4に出力する。一方、フレームメモリ10から、画像「B」を表す画像信号を読み出し、ソースドライバ6に出力する。さらに、タイミングコントローラ8内の極性指示部24が、表示パネル2に出力する画像信号の極性を指示する極性指示信号を生成して、ソースドライバ6に出力する。その際、極性指示部24は、第8フレームの前の第7フレームにおける画素印加電圧の極性とは逆の極性を指示する極性指示信号を生成する。すなわち極性指示部24は、第8フレームにおいて、負(-)の極性を指示する極性指示信号をソースドライバ6に出力する。
ゲートドライバ4は、タイミングコントローラ8からの制御信号に基づき、各走査線Gに走査信号を出力する。ソースドライバ6は、タイミングコントローラ8からの極性指示信号に基づき、表示パネル2に出力する画像信号の極性を決定する。そして、決定した極性の画像信号を、各データ線Sに出力する。これにより、第3フレームにおいて、表示パネル2における表示のリフレッシュが行われる。その結果、表示パネル2の表示画像が、画像「Z」から画像「A」に変更される。
また、第8フレームにおける画素印加電圧の極性は、その直前のフレームにおける画素印加電圧の極性の逆である。すなわち、第8フレームにおける画素の極性は負(-)である。これにより、極性バランス判定部22は、現在の極性バランス値から「1」を減算する。この結果、第8フレームにおける極性バランス値は「5」となる。
極性バランス判定部22は、第8フレームにおいて算出した極性バランス値が、所定の基準値に一致するか否かを判定する。その結果、第8フレームにおいては、極性バランス値が基準値に一致しないと判定する。
(第9フレームから第12フレームの処理)
図2に示す第9フレームから第12フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、全て、画像「B」を表す画像信号である。すなわち、これらのフレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第9フレームから第12フレームにおいては、第8フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「B」のままである。
図2に示す第9フレームから第12フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、全て、画像「B」を表す画像信号である。すなわち、これらのフレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第9フレームから第12フレームにおいては、第8フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「B」のままである。
また、第9フレームから第12フレームにおいて、画素印加電圧の極性は負(-)のままである。したがって、これらのフレームにおいて、極性バランス値は1つずつ減少していく。その結果、第12フレームにおける極性バランス値は「1」となる。なお、第9フレームから第12フレームにおいて、極性バランス判定部22は、極性バランス値が基準値に一致しないと判定する。
(第13フレームの処理)
図2に示す第13フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、画像「B」を表す画像信号である。すなわち第13フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第13フレームにおいては、第8フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「B」のままである。
図2に示す第13フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、画像「B」を表す画像信号である。すなわち第13フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第13フレームにおいては、第8フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「B」のままである。
また、第13フレームにおいて、画素印加電圧の極性は負(-)のままである。その結果、第13フレームにおける極性バランス値は「0」となる。これにより、極性バランス判定部22は、第13フレームにおいて、極性バランス値が基準値に一致すると判定する。これを受けて、タイミングコントローラ8は、タイミングコントローラ8は、第13フレームの次の第14フレームから始まる連続した少なくとも1つのフレームによって構成される駆動期間(第2の駆動期間)を設定する。本実施形態では、第2の駆動期間は1つの走査フレームによって構成されている。詳しくは後述するが、この設定に基づき、表示装置1は、第2の駆動期間内の第14フレームにおいては、表示パネル2を駆動する。
(第14フレームの処理)
ホスト14は、図2に示す第14フレームにおいて、インタフェース12を通じて、画像「B」を表す画像信号をタイミングコントローラ8に出力する。第14フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。これにより、フレームメモリ10内の画像信号は変更されない。
ホスト14は、図2に示す第14フレームにおいて、インタフェース12を通じて、画像「B」を表す画像信号をタイミングコントローラ8に出力する。第14フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。これにより、フレームメモリ10内の画像信号は変更されない。
上述したように、第14フレームは第2の駆動期間を構成することが、表示装置1に設定されている。そこで表示装置1は、第14フレームにおいて表示パネル2を駆動する。具体的には、タイミングコントローラ8は、表示パネル2に走査信号を出力する旨を指示する制御信号を、ゲートドライバ4に出力する。一方、フレームメモリ10から、画像「B」を表す画像信号を読み出し、ソースドライバ6に出力する。なお、タイミングコントローラ8は、フレームメモリ10内の画像信号ではなく、ホスト14から受け取った画像信号を、ソースドライバ6に出力してもよい。
さらに、タイミングコントローラ8内の極性指示部24が、表示パネル2に出力する画像信号の極性を指示する極性指示信号を生成して、ソースドライバ6に出力する。その際、極性指示部24は、第14フレームの前の第13フレームにおける画素印加電圧の極性とは逆の極性を指示する極性指示信号を生成する。すなわち極性指示部24は、第14フレームにおいて、正(+)の極性を指示する極性指示信号をソースドライバ6に出力する。
ゲートドライバ4は、タイミングコントローラ8からの制御信号に基づき、各走査線Gに走査信号を出力する。ソースドライバ6は、タイミングコントローラ8からの極性指示信号に基づき、表示パネル2に出力する画像信号の極性を決定する。そして、決定した極性の画像信号を、各データ線Sに出力する。これにより、第14フレームにおいて、表示パネル2における表示のリフレッシュが行われる。しかし、表示される画像は画像「B」のまま変わりはない。
また、第14フレームにおける画素印加電圧の極性は、その直前のフレームにおける画素印電圧の極性の逆である。すなわち、第14フレームにおける画素の極性は正(+)である。これにより、極性バランス判定部22は、現在の極性バランス値に「1」を加算する。この結果、第14フレームにおける極性バランス値は「1」となる。
極性バランス判定部22は、第14フレームにおいて算出した極性バランス値が、所定の基準値に一致するか否かを判定する。その結果、第14フレームにおいては、極性バランス値が基準値に一致しないと判定する。
(第15フレームから第20フレームの処理)
図2に示す第15フレームから第20フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、全て、画像「B」を表す画像信号である。すなわち、これらのフレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第15フレームから第20フレームにおいては、第13フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「B」のままである。
図2に示す第15フレームから第20フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、全て、画像「B」を表す画像信号である。すなわち、これらのフレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第15フレームから第20フレームにおいては、第13フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「B」のままである。
また、第15フレームから第20フレームにおいて、画素印加電圧の極性は正(+)のままである。したがって、これらのフレームにおいて、極性バランス値は1つずつ増加していく。その結果、第20フレームにおける極性バランス値は「7」となる。なお、第15フレームから第20フレームにおいて、極性バランス判定部22は、極性バランス値が基準値に一致しないと判定する。
(第21フレームの処理)
図2に示す第21フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、画像「B」を表す画像信号である。すなわち第21フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第21フレームにおいては、第8フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「B」のままである。
図2に示す第21フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、画像「B」を表す画像信号である。すなわち第21フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第21フレームにおいては、第8フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「B」のままである。
また、第21フレームにおいて、画素印加電圧の極性は正(+)のままである。その結果、第21フレームにおける極性バランス値は「8」となる。これにより、極性バランス判定部22は、第20フレームにおいて、極性バランス値が基準値に一致すると判定する。これを受けて、タイミングコントローラ8は、タイミングコントローラ8は、第20フレームの次の第21フレームから始まる連続した少なくとも1つのフレームによって構成される駆動期間(第2の駆動期間)を設定する。本実施形態では、第2の駆動期間は1つの走査フレームによって構成されている。詳しくは後述するが、この設定に基づき、表示装置1は、第2の駆動期間内の第22フレームにおいては、表示パネル2を駆動する。
(第22フレームの処理)
ホスト14は、図2に示す第22フレームにおいて、インタフェース12を通じて、画像「B」を表す画像信号をタイミングコントローラ8に出力する。画像信号判定部20は、第22フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致するか否かを判定する。その結果、第22フレームにおいては、両者が互いに一致すると判定する。この判定結果を受けて、タイミングコントローラ8は、入力された画像信号をフレームメモリ10に書き込まない。これにより、フレームメモリ10内の画像信号は変更されない。
ホスト14は、図2に示す第22フレームにおいて、インタフェース12を通じて、画像「B」を表す画像信号をタイミングコントローラ8に出力する。画像信号判定部20は、第22フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致するか否かを判定する。その結果、第22フレームにおいては、両者が互いに一致すると判定する。この判定結果を受けて、タイミングコントローラ8は、入力された画像信号をフレームメモリ10に書き込まない。これにより、フレームメモリ10内の画像信号は変更されない。
上述したように、第22フレームは第2の駆動期間を構成することが、表示装置1に設定されている。そこで表示装置1は、第22フレームにおいて表示パネル2を駆動する。具体的には、タイミングコントローラ8は、表示パネル2に走査信号を出力する旨を指示する制御信号を、ゲートドライバ4に出力する。一方、フレームメモリ10から、画像「B」を表す画像信号を読み出し、ソースドライバ6に出力する。さらに、タイミングコントローラ8内の極性指示部24が、表示パネル2に出力する画像信号の極性を指示する極性指示信号を生成して、ソースドライバ6に出力する。その際、極性指示部24は、第22フレームの前の第21フレームにおける画素印加電圧の極性とは逆の極性を指示する極性指示信号を生成する。すなわち極性指示部24は、第22フレームにおいて、負(-)の極性を指示する極性指示信号をソースドライバ6に出力する。
ゲートドライバ4は、タイミングコントローラ8からの制御信号に基づき、各走査線Gに走査信号を出力する。ソースドライバ6は、タイミングコントローラ8からの極性指示信号に基づき、表示パネル2に出力する画像信号の極性を決定する。そして、決定した極性の画像信号を、各データ線Sに出力する。これにより、第22フレームにおいて、表示パネル2における表示のリフレッシュが行われる。しかし、表示される画像は画像「B」のまま変わりはない。
また、第22フレームにおける画素印加電圧の極性は、その直前のフレームにおける画素印電圧の極性の逆である。すなわち、第22フレームにおける画素の極性は負(-)である。これにより、極性バランス判定部22は、現在の極性バランス値から「1」を減算する。この結果、第22フレームにおける極性バランス値は「7」となる。
極性バランス判定部22は、第22フレームにおいて算出した極性バランス値が、所定の基準値に一致するか否かを判定する。その結果、第21フレームにおいては、極性バランス値が基準値に一致しないと判定する。
(第23フレームから第25フレームの処理)
図2に示す第23フレームから第25フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、全て、画像「B」を表す画像信号である。すなわち、これらのフレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第23フレームから第25フレームにおいては、第22フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「B」のままである。
図2に示す第23フレームから第25フレームにおいては、インタフェース12を通じてタイミングコントローラ8に入力される画像信号は、全て、画像「B」を表す画像信号である。すなわち、これらのフレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが一致する。したがって、第23フレームから第25フレームにおいては、第22フレームにおける画素印加電圧がそのまま維持される。したがって、表示パネル2の表示リフレッシュは行われず、表示画像は画像「B」のままである。
また、第23フレームから第25フレームにおいて、画素印加電圧の極性は負(-)のままである。したがって、これらのフレームにおいて、極性バランス値は1つずつ減少していく。その結果、第25フレームにおける極性バランス値は「4」となる。なお、第23フレームから第25フレームにおいて、極性バランス判定部22は、極性バランス値が基準値に一致しないと判定する。
(作用効果)
以上のように、本実施形態の表示装置1では、現フレームの画像信号が前フレームの画像信号と異なる場合、第1の駆動期間が設定される。ここでいう「前フレーム」とは、現フレームの1つ前のフレームのことである。また、表示装置1では、現フレームの画像信号が前フレームの画像信号と同一であり、かつ、極性バランス値が基準値に一致する場合、第2の駆動期間が設定される。表示パネル2の駆動が行われるのは、これら第1の駆動期間または第2の駆動期間のみに限られる。これらの期間のいずれにも含まれないフレームにおいては、表示パネル2は駆動されない。すなわち、第1の駆動期間または第2の駆動期間において表示された画像が、そのまま表示されつづける。したがって、本実施形態に係る表示装置1では、フレームごとに必ず表示パネルを駆動する従来技術に比べて、消費電力を低減することができる。
以上のように、本実施形態の表示装置1では、現フレームの画像信号が前フレームの画像信号と異なる場合、第1の駆動期間が設定される。ここでいう「前フレーム」とは、現フレームの1つ前のフレームのことである。また、表示装置1では、現フレームの画像信号が前フレームの画像信号と同一であり、かつ、極性バランス値が基準値に一致する場合、第2の駆動期間が設定される。表示パネル2の駆動が行われるのは、これら第1の駆動期間または第2の駆動期間のみに限られる。これらの期間のいずれにも含まれないフレームにおいては、表示パネル2は駆動されない。すなわち、第1の駆動期間または第2の駆動期間において表示された画像が、そのまま表示されつづける。したがって、本実施形態に係る表示装置1では、フレームごとに必ず表示パネルを駆動する従来技術に比べて、消費電力を低減することができる。
また、表示装置1では、現フレームにおける極性バランス値が基準値と一致する場合、次フレームでは画素の印加電圧の極性が反転する。ここでいう「次フレーム」とは、現フレームの1つ次のフレームのことである。表示装置1では、休止フレームが長く続くような場合でも、画素印加電圧の極性が正または負のいずれかに偏り続けることがない。したがって、画素印加電圧の極性バランスを一定の範囲内(本実施形態では0~8)に保つことができる。
さらに、第1の駆動期間における最初のフレームにおいて、その直前のフレームにおける画素の印加電圧とは反対の極性の画像信号が、表示パネル2に出力される。したがって、表示画像が切り替わると共に、画素印加電圧の極性が反転する。これにより、画素印加電圧の極性が正(+)または負(-)に極端に偏ってしまうことを防止できる。言い換えると、画素印加電圧の極性バランスを一定の範囲内(本実施形態では0~8)に保つことができる。
さらに、第2の駆動期間における最初のフレームにおいて、その直前のフレームにおける画素の印加電圧とは反対の極性の画像信号が、表示パネル2に出力される。したがって、同じ画像が表示され続けると共に、画素印加電圧の極性が反転する。これにより、画素印加電圧の極性が正(+)または負(-)に極端に偏ってしまうことを防止できる。言い換えると、画素印加電圧の極性バランスを一定の範囲内(本実施形態では0~8)に保つことができる。
以上のように、本実施形態に係る表示装置1では、表示パネル2内の液晶に印加される電圧も、正(+)または負(-)に極端に偏ることがない。これにより、表示パネル2内の液晶およびTFT30を劣化させることを防止できる。その結果、本実施形態に係る表示装置1では、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。
(画像信号の格納)
本実施形態の表示装置1は、現フレームにおいて、タイミングコントローラ8に入力された画像信号を、フレームメモリ10に必ず格納してもよい。この場合、現フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが、互いに一致してもしなくても、入力画像信号はフレームメモリ10に必ず格納される。
本実施形態の表示装置1は、現フレームにおいて、タイミングコントローラ8に入力された画像信号を、フレームメモリ10に必ず格納してもよい。この場合、現フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが、互いに一致してもしなくても、入力画像信号はフレームメモリ10に必ず格納される。
〔第1の変形例〕
以下に、第1の実施形態に関する第1の変形例を説明する。第1の変形例における、第1の実施形態と同一の構成については、その詳細な説明を省略する。
以下に、第1の実施形態に関する第1の変形例を説明する。第1の変形例における、第1の実施形態と同一の構成については、その詳細な説明を省略する。
図3は、本発明の一実施形態に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示す第2のタイミングチャート図である。図3に示す例では、第1の駆動期間は、複数のフレームによって構成されている。具体的には、第3フレームから第5フレームが、画像「A」を表示するための第1の駆動期間を構成する。一方、第8フレームから第10フレームが、画像「B」を表示するための第1の駆動期間を構成する。
本変形例における第1フレームから第3フレームの処理は、第1の実施形態における第1フレームから第3フレームの処理と、基本的に同一である。ただし、タイミングコントローラ8は、第2フレームにおいて、第2フレームの次の第3フレームから始まる連続した3つの走査フレームによって構成される第1の駆動期間を設定する。これにより、第3フレームのみならず、第4フレームおよび第5フレームにおいても、表示パネル2が駆動される。
画像「A」を表示するための第1の駆動期間内の各フレームにおいて、表示装置1は、表示パネル2に出力する画像信号の極性を、フレームごと反転させる。具体的には、第4フレームにおいては、負(-)の画像信号を表示パネル2に出力する。一方、第5フレームにおいては、正(+)の画像信号を表示パネル2に出力する。ただし、第1フレームにおいて、表示パネル2に出力する画像信号は、極性が異なるだけで、画像「A」を表す画像信号であることに変わりはない。したがって、第3フレームから第5フレームにおいて、表示パネル2の表示画像は画像「A」のまま変化しない。
一方、第3フレームから第5フレームにおいて、画素印加電圧の極性は、フレームごとに反転する。したがって、極性バランス値はフレームごとに1つずつ増加したり減少したりする。本変形例では、第3フレームから第5フレームにかけて、極性バランス値は「2」、「1」、「2」と変化する。
本変形例における第6フレームから第8フレームの処理は、第1の実施形態における第6フレームから第7フレームの処理と、基本的に同一である。ただし、タイミングコントローラ8は、第7フレームにおいて、第7フレームの次の第8フレームから始まる連続した3つのフレームによって構成される駆動期間を設定する。これにより、第8フレームのみならず、第9フレームおよび第10フレームにおいても、表示パネル2が駆動される。
画像「B」を表示するための第1の駆動期間内の各フレームにおいて、表示装置1は、表示パネル2に出力する画像信号の極性を、フレームごと反転させる。具体的には、第8フレームにおいては、負(-)の画像信号を表示パネル2に出力する。一方、第9フレームにおいては、正(+)の画像信号を表示パネル2に出力する。また、第10フレームにおいては、負(-)の画像信号を表示パネル2に出力する。これらの各フレームにおいて、表示パネル2に出力する画像信号は、極性が異なるだけで、画像「A」を表す画像信号であることに変わりはない。したがって、第8フレームから第10フレームにおいて、表示パネル2の表示画像は画像「A」のまま変化しない。一方、第8フレームから第10フレームにおいて、画素印加電圧の極性は、フレームごとに反転する。したがって、極性バランス値はフレームごとに1つずつ増加したり減少したりする。本変形例では、第8フレームから第10フレームにかけて、極性バランス値は「3」、「4」、「3」と変化する。
なお、第11フレームから第25フレームまでの処理は、第1の実施形態のものと全く同一である。
(作用効果)
以上のように、本変形例では、第1の実施形態と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。これに加えて、本変形例では、第1の駆動期間が、連続する複数のフレームによって構成されている。すなわち、第1の駆動期間において、複数のフレームに渡って、連続して同じ画像を表示する。これにより、表示される画像の残像発生を防止することができる。また、本変形例では、第1の駆動期間において、フレームごとに、画像電圧の極性が反転する。これにより、表示パネルの劣化をより一層防止することができる。
以上のように、本変形例では、第1の実施形態と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。これに加えて、本変形例では、第1の駆動期間が、連続する複数のフレームによって構成されている。すなわち、第1の駆動期間において、複数のフレームに渡って、連続して同じ画像を表示する。これにより、表示される画像の残像発生を防止することができる。また、本変形例では、第1の駆動期間において、フレームごとに、画像電圧の極性が反転する。これにより、表示パネルの劣化をより一層防止することができる。
〔第2の変形例〕
以下に、第1の実施形態に関する第2の変形例を説明する。第2の変形例における、第1の変形例と同一の構成については、その詳細な説明を省略する。
以下に、第1の実施形態に関する第2の変形例を説明する。第2の変形例における、第1の変形例と同一の構成については、その詳細な説明を省略する。
図4は、本発明の第1の実施形態に関する第2の変形例に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。図4に示す例では、第1の駆動期間は、複数のフレームによって構成されている。具体的には、第3フレームから第5フレームが、画像「A」を表示するための第1の駆動期間を構成する。一方、第8フレームから第10フレームが、画像「B」を表示するための第1の駆動期間を構成する。
さらに、第2の駆動期間は、複数のフレームによって構成されている。具体的には、第14フレームから第16フレームが、画像「B」を表示するための第2の駆動期間を構成する。一方、第24フレームから第26フレームが、画像「B」を表示するための、別の第2の駆動期間を構成する。
本変形例における第1フレームから第14フレームまでの処理は、第1の変形例における第1フレームから第13フレームまでの処理と、基本的に同一である。ただし、タイミングコントローラ8は、第14フレームにおいて、第14フレームの次の第15フレームから始まる連続した3つの走査フレームによって構成される第2の駆動期間を設定する。これにより、第14フレームのみならず、第15フレームおよび第16フレームにおいても、表示パネル2が駆動される。
画像「B」を表示するための第2の駆動期間内の各フレームにおいて、表示装置1は、表示パネル2に出力する画像信号の極性を、フレームごとに反転させる。具体的には、第14フレームにおいては、正(+)の画像信号を表示パネル2に出力する。一方、第15フレームにおいては、負(-)の画像信号を表示パネル2に出力する。また、第16フレームにおいては、正(+)の画像信号を表示パネル2に出力する。
ただし、第2の駆動期間において、表示パネル2に出力する画像信号は、極性が異なるだけで、画像「B」を表す画像信号であることに変わりはない。したがって、第14フレームから第16フレームにおいて、表示パネル2の表示画像は画像「B」のまま変化しない。
一方、第14フレームから第16フレームにおいて、画素印加電圧の極性は、フレームごとに反転する。したがって、極性バランス値はフレームごとに1つずつ増加したり減少したりする。本変形例では、第14フレームから第16フレームにかけて、極性バランス値は「1」、「0」、「1」と変化する。
本変形例における第17フレームから第23フレームまでの処理は、第1の実施形態における第15フレームから第21フレームの処理と、基本的に同一である。ただし、タイミングコントローラ8は、第23フレームにおいて、第23フレームの次の第24フレームから始まる連続した3つのフレームによって構成される第2の駆動期間を設定する。これにより、第24フレームのみならず、第25フレームおよび第26フレームにおいても、表示パネル2が駆動される。
画像「B」を表示するための第2の駆動期間内の各フレームにおいて、表示装置1は、表示パネル2に出力する画像信号の極性を、フレームごとに反転させる。具体的には、第24フレームにおいては、負(-)の画像信号を表示パネル2に出力する。一方、第25フレームにおいては、正(+)の画像信号を表示パネル2に出力する。また、第26フレームにおいては、負(-)の画像信号を表示パネル2に出力する。
ただし、第2の駆動期間において、表示パネル2に出力する画像信号は、極性が異なるだけで、画像「B」を表す画像信号であることに変わりはない。したがって、第24フレームから第16フレームにおいて、表示パネル2の表示画像は画像「B」のまま変化しない。
一方、第24フレームから第26フレームにおいて、画素印加電圧の極性は、フレームごとに反転する。したがって、極性バランス値はフレームごとに1つずつ増加したり減少したりする。本変形例では、第24フレームから第26フレームにかけて、極性バランス値は「7」、「8」、「7」と変化する。
(作用効果)
本変形例では、第1の実施形態と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。さらに、第1の駆動期間において、表示される画像の残像発生を防止することができる。これらに加えて、本変形例では、第2の駆動期間が、連続する複数のフレームによって構成されている。すなわち、第2の駆動期間において、複数のフレームに渡って、連続して同じ画像を表示する。これにより、第2の駆動期間において表示される画像の残像発生を防止することができる。また、本変形例では、第1および第2の駆動期間において、フレームごとに、画像電圧の極性が反転する。これにより、表示パネルの劣化をより一層防止することができる。
本変形例では、第1の実施形態と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。さらに、第1の駆動期間において、表示される画像の残像発生を防止することができる。これらに加えて、本変形例では、第2の駆動期間が、連続する複数のフレームによって構成されている。すなわち、第2の駆動期間において、複数のフレームに渡って、連続して同じ画像を表示する。これにより、第2の駆動期間において表示される画像の残像発生を防止することができる。また、本変形例では、第1および第2の駆動期間において、フレームごとに、画像電圧の極性が反転する。これにより、表示パネルの劣化をより一層防止することができる。
〔第3の変形例〕
以下に、第1の実施形態に関する第3の変形例を説明する。第3の変形例における、第2の変形例と同一の構成については、その詳細な説明を省略する。
以下に、第1の実施形態に関する第3の変形例を説明する。第3の変形例における、第2の変形例と同一の構成については、その詳細な説明を省略する。
図5は、本発明の第1の実施形態に関する第3の変形例に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。本変形例は、第2の駆動期間を構成する各フレームにおいて、同じ極性の画像信号を表示パネル2に出力する点において、第2の変形例と相違する。その他の点は、基本的に、第2の変形例と同一である。
図5の例では、第14フレームから第16フレームが、画像「B」を表示するための第2の駆動期間を構成する。一方、第22フレームから第24フレームが、画像「B」を表示するための、別の第2の駆動期間を構成する。
本変形例では、ソースドライバ6は、第2の駆動期間を構成する第14フレームから第16において、同じ極性の画像信号を表示パネル2に出力する。具体的には、第13フレームにおける画素印加電圧の極性が負(-)なので、第14フレームから第16においては、極性が正(+)であり、画像「B」を表す画像信号を表示パネル2に出力する。
また、ソースドライバ6は、別の第2の駆動期間を構成する第22フレームから第23においても、同じ極性の画像信号を表示パネル2に出力する。具体的には、第21フレームにおける画素印加電圧の極性が正(+)なので、第22フレームから第24においては、極性が負(-)であり、画像「B」を表す画像信号を表示パネル2に出力する。
(作用効果)
本変形例では、第2の変形例と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。さらに、第1の駆動期間および第2の駆動期間の双方において、表示される画像の残像発生を防止することができる。
本変形例では、第2の変形例と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。さらに、第1の駆動期間および第2の駆動期間の双方において、表示される画像の残像発生を防止することができる。
〔実施形態2〕
本発明に係る第2の実施形態について、図6~図10を参照して以下に説明する。なお、上述した第1の実施形態と共通する各部材には同じ符号を付し、詳細な説明を省略する。本実施形態は、第1の駆動期間を構成する各フレームにおいて同じ極性の画像信号が表示パネル2に出力される点において、第1の実施形態と相違する。その他の点は、第1の実施形態と同様である。
本発明に係る第2の実施形態について、図6~図10を参照して以下に説明する。なお、上述した第1の実施形態と共通する各部材には同じ符号を付し、詳細な説明を省略する。本実施形態は、第1の駆動期間を構成する各フレームにおいて同じ極性の画像信号が表示パネル2に出力される点において、第1の実施形態と相違する。その他の点は、第1の実施形態と同様である。
(駆動制御の詳細)
図6は、本発明の第2の実施形態に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。
図6は、本発明の第2の実施形態に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。
図6の例では、第3フレームが、画像「A」を表示するための第1の駆動期間を構成する。すなわち、第3フレームにおいて、表示画像が画像「Z」から画像「A」に切り替わる。ソースドライバ6は、第3フレームにおいて、第2フレームにおける画素印加電圧の極性と同一の極性の画像信号を、表示パネル2に出力する。これにより、第3フレームにおける画素印加電圧が、第2フレームにおける画素印加電圧と同一になる。すなわち、表示画像が変化するだけで、画素印加電圧に変化はない。
第6フレームにおいて、インタフェース12を通じてタイミングコントローラ8に入力される画像信号と、フレームメモリ10に格納されている画像信号とが一致し、かつ、極性バランス値が基準値である「0」になる。これにより、第7フレームが、画像「A」を表示するための第2の駆動期間を構成するように設定される。その結果、ソースドライバ6は、第7フレームにおいて、第6フレームにおける画素印加電圧の極性とは逆の極性であり、かつ、画像「A」を表す画像信号が、表示パネル2に出力する。これにより、第7フレームの画素印加電圧は正(+)になる。
第9フレームにおいて、インタフェース12を通じてタイミングコントローラ8に入力される画像信号と、フレームメモリ10に格納されている画像信号とが一致しない。これにより、第10フレームが、画像「B」を表すための第2の駆動期間を構成するように設定される。その結果、ソースドライバ6は、第10フレームにおいて、第9フレームにおける画素印加電圧の極性と同一の極性であり、かつ、画像「B」を表す画像信号を、表示パネル2に出力する。これにより、第10フレームの画素印加電圧は正(+)になる。
第14フレームにおいて、インタフェース12を通じてタイミングコントローラ8に入力される画像信号と、フレームメモリ10に格納されている画像信号とが一致し、かつ、極性バランス値が基準値である「8」になる。これにより、第15フレームが、画像「B」を表示するための第2の駆動期間を構成するように設定される。その結果、ソースドライバ6は、第15フレームにおいて、第14フレームにおける画素印加電圧の極性とは逆の極性であり、かつ、画像「B」を表す画像信号が、表示パネル2に出力する。これにより、表示リフレッシュが行われ、かつ、第7フレームの画素印加電圧は負(-)になる。
第23フレームにおいて、インタフェース12を通じてタイミングコントローラ8に入力される画像信号と、フレームメモリ10に格納されている画像信号とが一致し、かつ、極性バランス値が基準値である「0」になる。これにより、第23フレームが、画像「B」を表示するための第2の駆動期間を構成するように設定される。その結果、ソースドライバ6は、第15フレームにおいて、第14フレームにおける画素印加電圧の極性とは逆の極性であり、かつ、画像「B」を表す画像信号を、表示パネル2に出力する。これにより、表示リフレッシュが行われ、かつ、第7フレームの画素印加電圧は正(+)になる。
図6から分かるように、本実施形態では、極性バランス値が基準値にならない限り、画素印加電圧の極性は正(+)または負(-)を維持し続ける。
(作用効果)
本実施形態においても、第1の実施形態と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。
本実施形態においても、第1の実施形態と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。
(画像信号の格納)
本実施形態の表示装置1は、現フレームにおいて、タイミングコントローラ8に入力された画像信号を、フレームメモリ10に必ず格納してもよい。この場合、現フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが、互いに一致してもしなくても、入力画像信号はフレームメモリ10に必ず格納される。
本実施形態の表示装置1は、現フレームにおいて、タイミングコントローラ8に入力された画像信号を、フレームメモリ10に必ず格納してもよい。この場合、現フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが、互いに一致してもしなくても、入力画像信号はフレームメモリ10に必ず格納される。
〔第1の変形例〕
以下に、第2の実施形態に関する第1の変形例を説明する。第1の変形例における、第2の実施形態と同一の構成については、その詳細な説明を省略する。
以下に、第2の実施形態に関する第1の変形例を説明する。第1の変形例における、第2の実施形態と同一の構成については、その詳細な説明を省略する。
図7は、本発明の第2の実施形態に関する第1の変形例に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。図7に示す例では、第1の駆動期間は、複数のフレームによって構成されている。具体的には、第3フレームから第5フレームが、画像「A」を表示するための第1の駆動期間を構成する。一方、第10フレームから第12フレームが、画像「B」を表示するための第1の駆動期間を構成する。
タイミングコントローラ8は、第2フレームにおいて、第2フレームの次の第3フレームから始まる連続した3つの走査フレームによって構成される第1の駆動期間を設定する。これにより、第3フレームのみならず、第4フレームおよび第5フレームにおいても、表示パネル2が駆動される。
ソースドライバ6は、画像「A」を表示するための第1の駆動期間内の各フレームにおいて、同じ極性の画像信号を表示パネル2に出力する。具体的には、ソースドライバ6は、第3フレームから第5フレームにおいて、いずれも、第2フレームにおける画素印加電圧の極性と同一の極性の画像信号を、表示パネル2に出力する。これにより、第3フレームから第5フレームにおける画素印加電圧の極性が、第2フレームにおける画素印加電圧の極性と同様に、負(-)のまま維持される。すなわち、第3フレームから第5フレームにかけて、表示リフレッシュは行われるが、表示画像も画素印加電圧も全く変化しない。
ソースドライバ6は、画像「B」を表示するための第1の駆動期間内の各フレームにおいて、同じ極性の画像信号を表示パネル2に出力する。具体的には、ソースドライバ6は、第10フレームから第12フレームにおいて、いずれも、第9フレームにおける画素印加電圧の極性と同一の極性の画像信号を、表示パネル2に出力する。これにより、第10フレームから第12フレームにおける画素印加電圧の極性が、第9フレームにおける画素印加電圧の極性と同様に、正(+)のまま維持される。すなわち、第3フレームから第5フレームにかけて、表示リフレッシュは行われるが、表示画像も画素印加電圧も全く変化しない。
(作用効果)
以上のように、本変形例では、第1の実施形態と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。これに加えて、本変形例では、第1の駆動期間が、連続する複数のフレームによって構成されている。すなわち、第1の駆動期間において、複数のフレームに渡って、連続して同じ画像を表示する。これにより、第1の駆動期間において、表示される画像の残像発生を防止することができる。
以上のように、本変形例では、第1の実施形態と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。これに加えて、本変形例では、第1の駆動期間が、連続する複数のフレームによって構成されている。すなわち、第1の駆動期間において、複数のフレームに渡って、連続して同じ画像を表示する。これにより、第1の駆動期間において、表示される画像の残像発生を防止することができる。
〔第2の変形例〕
以下に、第2の実施形態に関する第2の変形例を説明する。第2の変形例における、第1の変形例と同一の構成については、その詳細な説明を省略する。
以下に、第2の実施形態に関する第2の変形例を説明する。第2の変形例における、第1の変形例と同一の構成については、その詳細な説明を省略する。
図8は、本発明の第2の実施形態に関する第2の変形例に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。図8に示す例では、第1の駆動期間は、複数のフレームによって構成されている。具体的には、第3フレームから第5フレームが、画像「A」を表示するための第1の駆動期間を構成する。一方、第10フレームから第12フレームが、画像「B」を表示するための第1の駆動期間を構成する。
さらに、第2の駆動期間は、複数のフレームによって構成されている。具体的には、第7フレームから第9フレームが、画像「A」を表示するための第2の駆動期間を構成する。一方、第15フレームから第17フレームが、画像「B」を表示するための第2の駆動期間を構成する。また、第23フレームから第25フレームが、画像「B」を表示するための別の第2の駆動期間を構成する。
本変形例における第1フレームから第7フレームまでの処理は、第1の変形例における第1フレームから第7フレームまでの処理と、基本的に同一である。ただし、タイミングコントローラ8は、第6フレームにおいて、第6フレームの次の第7フレームから始まる連続した3つの走査フレームによって構成される第2の駆動期間を設定する。これにより、第7フレームのみならず、第8フレームおよび第9フレームにおいても、表示パネル2が駆動される。
ソースドライバ6は、画像「A」を表示するための第2の駆動期間内の各フレームにおいて、同じ極性の画像信号を表示パネル2に出力する。具体的には、ソースドライバ6は、第7フレームから第9フレームにおいて、いずれも、第6フレームにおける画素印加電圧の極性と反対の極性の画像信号を、表示パネル2に出力する。これにより、第7フレームから第9フレームにおける画素印加電圧の極性が、第2フレームにおける画素印加電圧の極性と反対の正(+)のまま維持される。すなわち、第7フレームから第9フレームにかけて、表示リフレッシュは行われるが、表示画像も画素印加電圧も全く変化しない。
また、ソースドライバ6は、画像「B」を表示するための第1の駆動期間内の各フレームにおいて、同じ極性の画像信号を表示パネル2に出力する。具体的には、ソースドライバ6は、第15フレームから第17フレームにおいて、いずれも、第14フレームにおける画素印加電圧の極性と反対の極性の画像信号を、表示パネル2に出力する。これにより、第15フレームから第17フレームにおける画素印加電圧の極性が、第14フレームにおける画素印加電圧の極性と反対の負(-)のまま維持される。すなわち、第15フレームから第17フレームにかけて、表示リフレッシュは行われるが、表示画像も画素印加電圧も全く変化しない。
また、ソースドライバ6は、画像「B」を表示するための別の第1の駆動期間内の各フレームにおいて、同じ極性の画像信号を表示パネル2に出力する。具体的には、ソースドライバ6は、第23フレームから第25フレームにおいて、いずれも、第22フレームにおける画素印加電圧の極性と反対の極性の画像信号を、表示パネル2に出力する。これにより、第23フレームから第25フレームにおける画素印加電圧の極性が、第22フレームにおける画素印加電圧の極性と反対の正(+)のまま維持される。すなわち、第23フレームから第25フレームにかけて、表示リフレッシュは行われるが、表示画像も画素印加電圧も全く変化しない。
(作用効果)
以上のように、本変形例では、第1の変形例と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。さらに、第1の駆動期間において、表示される画像の残像発生を防止することができる。これらに加えて、本変形例では、第2の駆動期間が、連続する複数のフレームによって構成されている。すなわち、第2の駆動期間において、複数のフレームに渡って、連続して同じ画像を表示する。これにより、第2の駆動期間において表示される画像の残像発生を防止することができる。
以上のように、本変形例では、第1の変形例と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。さらに、第1の駆動期間において、表示される画像の残像発生を防止することができる。これらに加えて、本変形例では、第2の駆動期間が、連続する複数のフレームによって構成されている。すなわち、第2の駆動期間において、複数のフレームに渡って、連続して同じ画像を表示する。これにより、第2の駆動期間において表示される画像の残像発生を防止することができる。
〔実施形態3〕
本発明に係る第3の実施形態について、図9を参照して以下に説明する。なお、上述した第1の実施形態または第2の実施形態と共通する各部材には同じ符号を付し、詳細な説明を省略する。
本発明に係る第3の実施形態について、図9を参照して以下に説明する。なお、上述した第1の実施形態または第2の実施形態と共通する各部材には同じ符号を付し、詳細な説明を省略する。
本実施形態は、ホスト14が、各フレームにおいて、直前のフレームとは画像信号が異なる場合に限り、インタフェース12を通じて画像信号をタイミングコントローラ8に送信する点において、第1の実施形態と相違する。その他の点は、基本的に、第1の実施形態と同様である。
(駆動制御の詳細)
図9は、本発明の第3の実施形態に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。
図9は、本発明の第3の実施形態に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。
本実施形態では、ホスト14は、各フレームにおいて、画像信号を送信する前に、現フレームの画像信号が、直前のフレームの画像信号と一致するか否かを判定する。そして、一致すると判定した場合は、現フレームにおいて、画像信号をタイミングコントローラ8に送信しない。一方、一致しないと判定した場合には、現フレームにおいて、画像信号をタイミングコントローラ8に送信する。これにより、タイミングコントローラ8には、画像信号が前フレームのものから変化するフレームに限り、画像信号が入力されることになる。その他のフレームにおいては、インタフェース12は動作せず、画像信号はタイミングコントローラ8には送信されない。
図9の例では、ホスト14は、第2フレームおよび第7フレームにおいて、画像信号をタイミングコントローラ8に送信する。一方、これらのフレーム以外のフレームでは、画像信号をタイミングコントローラ8に送信しない。
また、表示装置1は、表示リフレッシュが必要になるフレームでは、必ず、フレームメモリ10に格納されている画像信号を用いて、表示パネル2を駆動する。なぜなら、表示リフレッシュが必要となるフレームにおいて、インタフェース12を通じて画像信号がタイミングコントローラ8に入力されないからである。すなわち、表示パネル2の駆動に用いることができる画像信号は、フレームメモリ10に格納されているものに限られている。
本実施形態では、第1の実施形態と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。これに加えて、インタフェース12における消費電力を低減することができる。したがって、表示装置1の消費電力を、第1の実施形態に比べてより一層低減することができる。
なお、本実施形態の構成は、第1の実施形態にのみならず、第2の実施形態にも適用できる。さらには、第1の実施形態に関する第1の変形例から第3の変形例、および、第2の実施形態に関する第1の変形例から第2の変形例にも、適用できる。
(画像信号の格納)
本実施形態の表示装置1は、現フレームにおいて、タイミングコントローラ8に入力された画像信号を、フレームメモリ10に必ず格納してもよい。この場合、現フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが、互いに一致してもしなくても、入力画像信号はフレームメモリ10に必ず格納される。
本実施形態の表示装置1は、現フレームにおいて、タイミングコントローラ8に入力された画像信号を、フレームメモリ10に必ず格納してもよい。この場合、現フレームにおいて、タイミングコントローラ8に入力された画像信号と、フレームメモリ10に格納されている画像信号とが、互いに一致してもしなくても、入力画像信号はフレームメモリ10に必ず格納される。
〔実施形態4〕
本発明に係る第4の実施形態について、図10を参照して以下に説明する。なお、上述した第1~第3の実施形態と共通する各部材には同じ符号を付し、詳細な説明を省略する。
本発明に係る第4の実施形態について、図10を参照して以下に説明する。なお、上述した第1~第3の実施形態と共通する各部材には同じ符号を付し、詳細な説明を省略する。
本実施形態は、ホスト14が画像信号を送信したフレームにおいて、直ちに、表示リフレッシュが行われる点において、第1の実施形態と相違する。その他の点は、基本的に、第3の実施形態と同様である。
(駆動制御の詳細)
図10は、本発明の第4の実施形態に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。図10の例では、ホスト14は、第2フレームおよび第7フレームにおいて、画像信号をタイミングコントローラ8に送信する。一方、これらのフレーム以外のフレームでは、画像信号をタイミングコントローラ8に送信しない。すなわち、インタフェース12は停止している。
図10は、本発明の第4の実施形態に係る表示装置1が動作する際の、各フレームにおける制御の詳細を示すタイミングチャート図である。図10の例では、ホスト14は、第2フレームおよび第7フレームにおいて、画像信号をタイミングコントローラ8に送信する。一方、これらのフレーム以外のフレームでは、画像信号をタイミングコントローラ8に送信しない。すなわち、インタフェース12は停止している。
表示装置1は、ホスト14が画像信号を送信したフレームにおいて、直ちに、表示リフレッシュを実行する。その際、フレームメモリ10に格納されている画像信号ではなく、タイミングコントローラ8がホスト14から受信した画像信号を用いて、表示パネル2を駆動する。なお、当該フレームにおいて、タイミングコントローラ8は、ホスト14から受け取った画像信号を、フレームメモリ10に書き込む。
第2フレームでは、画像「A」を表す画像信号がタイミングコントローラ8に入力される。ソースドライバ6は、第2フレームにおいて、この画像信号を表示パネル2に出力する。この結果、第2において、表示画像が画像「A」に変更される。一方、第7フレームでは、画像「B」を表す画像信号がタイミングコントローラ8に入力される。ソースドライバ6は、第7フレームにおいて、この画像信号を表示パネル2に出力する。この結果、第7フレームにおいて、表示画像が画像「B」に変更される。
表示装置1は、極性バランス値が基準値になったフレームの次のフレーム(第13フレームおよび第21フレーム)において、フレームメモリ10に格納されている画像信号を用いて、表示パネル2を駆動する。なぜなら、第13フレームおよび第21フレームにおいて、インタフェース12を通じて画像信号がタイミングコントローラ8に入力されないからである。すなわち、表示パネル2の駆動に用いることができる画像信号は、フレームメモリ10に格納されているものに限られているからである。
(作用効果)
本実施形態では、第1の実施形態と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。これに加えて、インタフェース12における消費電力を低減することができる。したがって、表示装置1の消費電力を、第1の実施形態に比べてより一層低減することができる。さらには、第1の駆動期間内において、表示リフレッシュが必要になった場合、フレームメモリ10にアクセスする必要がない。したがって、フレームメモリ10にアクセスする場合に比べて、消費電力を削減することができる。
本実施形態では、第1の実施形態と同様に、消費電力を低減しつつ、表示パネル2の劣化を防止することができる。したがって、表示画像の品質を劣化させることがない。これに加えて、インタフェース12における消費電力を低減することができる。したがって、表示装置1の消費電力を、第1の実施形態に比べてより一層低減することができる。さらには、第1の駆動期間内において、表示リフレッシュが必要になった場合、フレームメモリ10にアクセスする必要がない。したがって、フレームメモリ10にアクセスする場合に比べて、消費電力を削減することができる。
なお、本実施形態の構成は、第1の実施形態にのみならず、第2の実施形態にも適用できる。さらには、第1の実施形態に関する第1の変形例から第3の変形例、および、第2の実施形態に関する第1の変形例から第2の変形例にも、適用できる。
(画像信号の格納)
本実施形態の表示装置1は、現フレームにおいて、タイミングコントローラ8に入力された画像信号を、フレームメモリ10に必ず格納してもよい。この場合、現フレームにおいて、両画像信号が互いに一致してもしなくても、入力画像信号はフレームメモリ10に必ず格納される。
本実施形態の表示装置1は、現フレームにおいて、タイミングコントローラ8に入力された画像信号を、フレームメモリ10に必ず格納してもよい。この場合、現フレームにおいて、両画像信号が互いに一致してもしなくても、入力画像信号はフレームメモリ10に必ず格納される。
〔TFT30の詳細〕
上述した各実施形態および各変形例の表示装置1においては、表示パネル2が備える複数の画素の各々のTFT30として、いわゆる酸化物半導体が半導体層に用いられているTFTを採用しており、特に、上記酸化物半導体として、インジウム(In)、ガリウム(Ga)、および亜鉛(Zn)から構成される酸化物である、いわゆるInGaZnOxが半導体層に用いられているTFT30を採用している。以下、酸化物半導体を用いたTFT30の優位性を説明する。
上述した各実施形態および各変形例の表示装置1においては、表示パネル2が備える複数の画素の各々のTFT30として、いわゆる酸化物半導体が半導体層に用いられているTFTを採用しており、特に、上記酸化物半導体として、インジウム(In)、ガリウム(Ga)、および亜鉛(Zn)から構成される酸化物である、いわゆるInGaZnOxが半導体層に用いられているTFT30を採用している。以下、酸化物半導体を用いたTFT30の優位性を説明する。
図11は、酸化物半導体を用いたTFT30を含む、各種TFTの特性を示す図である。この図11では、酸化物半導体を用いたTFT30、a-Si(amorphous silicon)を用いた一般的なTFT、およびLTPS(Low Temperature Poly Silicon)を用いた一般的なTFTの各々の特性を示す。
図11において、横軸(Vgh)は、各TFTにおいてゲートに供給されるオン電圧の電圧値を示す。一方、縦軸(Id)は、各TFTにおけるソース-ドレイン間の電流量を示す。また、「TFT-on」と示されている期間は、オン電圧の電圧値に応じてオン状態となっている期間を示す。さらに、「TFT-off」と示されている期間は、オン電圧の電圧値に応じてオフ状態となっている期間を示す。
(オン特性)
図11に示すように、酸化物半導体を用いたTFTは、a-Siを用いたTFTよりも、オン状態の時の電子移動度が高い。図示は省略するが、具体的には、a-Siを用いたTFTは、そのTFT-on時のId電流が1uAであるのに対し、酸化物半導体を用いたTFTは、そのTFT-on時のId電流が20~50uA程度である。このことから、酸化物半導体を用いたTFTは、a-Siを用いたTFTよりも、オン状態の時の電子移動度が20~50倍程度高く、オン特性が非常に優れていることが分かる。
図11に示すように、酸化物半導体を用いたTFTは、a-Siを用いたTFTよりも、オン状態の時の電子移動度が高い。図示は省略するが、具体的には、a-Siを用いたTFTは、そのTFT-on時のId電流が1uAであるのに対し、酸化物半導体を用いたTFTは、そのTFT-on時のId電流が20~50uA程度である。このことから、酸化物半導体を用いたTFTは、a-Siを用いたTFTよりも、オン状態の時の電子移動度が20~50倍程度高く、オン特性が非常に優れていることが分かる。
本実施形態の表示装置1は、このような酸化物半導体を用いたTFT30を各画素に採用している。これにより、本実施形態の表示装置1は、TFT30のオン特性が優れているために、より小型のTFT30で画素を駆動することができるので、各画素において、TFT30が占める面積の割合を小さくすることができる。すなわち、各画素における開口率を高め、バックライト光の透過率を高めることができる。その結果、消費電力が少ないバックライトを採用したり、バックライトの輝度を抑制したりすることができるので、消費電力を低減することができる。
また、TFT30のオン特性が優れているために、各画素に対する画像信号の書き込み時間をより短時間化することもできるので、表示パネル2のリフレッシュレートを容易に高くすることができる。
(オフ特性)
図11に示すように、酸化物半導体を用いたTFT30は、オフ状態のときのリーク電流が、a-Siを用いたTFTよりも少ない。図示は省略するが、具体的には、a-Siを用いたTFTは、そのTFT-off時のId電流が10pAであるのに対し、酸化物半導体を用いたTFT30は、そのTFT-off時のId電流が0.1pA程度である。
図11に示すように、酸化物半導体を用いたTFT30は、オフ状態のときのリーク電流が、a-Siを用いたTFTよりも少ない。図示は省略するが、具体的には、a-Siを用いたTFTは、そのTFT-off時のId電流が10pAであるのに対し、酸化物半導体を用いたTFT30は、そのTFT-off時のId電流が0.1pA程度である。
このことから、酸化物半導体を用いたTFT30は、オフ状態のときのリーク電流が、a-Siを用いたTFTの1/100程度であり、リーク電流が殆ど生じない、オフ特性が非常に優れたものであることが分かる。本実施形態の表示装置1は、TFT30のオフ特性が優れているために、表示パネル2の複数の画素の各々の画像信号が書き込まれている状態を長期間維持することができる。したがって、高い表示画質を維持しつつ、長期間に渡って、画像信号を表示パネル2に書き込まないフレームを維持することができる。
本発明は上述した各実施形態に限定されるものではない。当業者は、請求項に示した範囲内において、本発明をいろいろと変更できる。すなわち、請求項に示した範囲内において、適宜変更された技術的手段を組み合わせれば、新たな実施形態が得られる。
(極性バランス値の基準値)
極性バランス値の基準値は、上述した「0」または「8」に限らず、任意の値に設定することができる。例えば「-5」などの負の値であってもよい。
極性バランス値の基準値は、上述した「0」または「8」に限らず、任意の値に設定することができる。例えば「-5」などの負の値であってもよい。
(駆動期間を構成するフレームの数)
第1の駆動期間を構成する走査フレームの数は、上述した1つまたは3つに限らず、任意の数に設定することができる。この数は、1つ以上6つ以下であることが好ましい。第2の駆動期間を構成する走査フレームの数は、上述した1つまたは3つに限らず、任意の数に設定することができる。この数は、1つ以上6つ以下であることが好ましい。
第1の駆動期間を構成する走査フレームの数は、上述した1つまたは3つに限らず、任意の数に設定することができる。この数は、1つ以上6つ以下であることが好ましい。第2の駆動期間を構成する走査フレームの数は、上述した1つまたは3つに限らず、任意の数に設定することができる。この数は、1つ以上6つ以下であることが好ましい。
〔まとめ〕
本発明の一態様に係る表示装置の駆動方法は、上記の課題を解決するために、
画素を有する表示パネルを備え、走査フレームにおいては上記表示パネルに走査信号および画像信号を出力し、休止フレームにおいては上記表示パネルに走査信号および画像信号を出力しない表示装置の駆動方法であって、
現フレームにおいて、上記画素の極性バランスを表す極性バランス値が予め定められた基準値と一致する場合、次フレームにおいて、当該現フレームにおける上記画素の印加電圧の極性と反対の極性の上記画像信号を上記表示パネルに出力することを特徴としている。
本発明の一態様に係る表示装置の駆動方法は、上記の課題を解決するために、
画素を有する表示パネルを備え、走査フレームにおいては上記表示パネルに走査信号および画像信号を出力し、休止フレームにおいては上記表示パネルに走査信号および画像信号を出力しない表示装置の駆動方法であって、
現フレームにおいて、上記画素の極性バランスを表す極性バランス値が予め定められた基準値と一致する場合、次フレームにおいて、当該現フレームにおける上記画素の印加電圧の極性と反対の極性の上記画像信号を上記表示パネルに出力することを特徴としている。
上記の構成によれば、休止フレームにおいて表示パネルを駆動しないことによって、表示装置の消費電力を低減することができる。また、現フレームにおける極性バランス値が基準値と一致する場合、次フレームでは画素の印加電圧の極性が反転する。したがって、休止フレームが長く続くような場合でも、画素印加電圧の極性が正または負のいずれかに偏り続けることがない。言い換えると、画素印加電圧の極性バランスを一定の範囲内に保つことができる。
以上のように、本発明一態様に係る表示装置の駆動方法では、消費電力を低減しつつ、表示パネルの劣化を防止することができる。
本発明一態様に係る表示装置は、上記の課題を解決するために、
画素を有する表示パネルを備え、走査フレームにおいては上記表示パネルに走査信号および画像信号を出力し、休止フレームにおいては上記表示パネルに走査信号および画像信号を出力しない表示装置であって、
現フレームにおける上記画素の極性バランスを表す極性バランス値が予め定められた基準値と一致するときに、次フレームにおいて、当該現フレームにおける上記画素の印加電圧の極性と反対の極性の上記画像信号を上記表示パネルに出力する出力手段をさらに備えていることを特徴としている。
画素を有する表示パネルを備え、走査フレームにおいては上記表示パネルに走査信号および画像信号を出力し、休止フレームにおいては上記表示パネルに走査信号および画像信号を出力しない表示装置であって、
現フレームにおける上記画素の極性バランスを表す極性バランス値が予め定められた基準値と一致するときに、次フレームにおいて、当該現フレームにおける上記画素の印加電圧の極性と反対の極性の上記画像信号を上記表示パネルに出力する出力手段をさらに備えていることを特徴としている。
上記の構成によれば、本発明に係る表示装置の駆動方法と同様の作用および効果を奏する。
本発明の一態様に係る表示装置の駆動方法では、さらに、
上記現フレームにおける上記画像信号と、前フレームにおける画像信号とが互いに一致しないとき、上記次フレームから始まる連続した少なくとも1つのフレームによって構成される第1の駆動期間に、上記表示パネルに画像信号を出力し、
上記現フレームにおける上記画像信号と、上記前フレームにおける画像信号とが互いに一致し、かつ、上記極性バランス値が上記基準値と一致するときに、上記次フレームから始まる連続した少なくとも1つのフレームによって構成される第2の駆動期間に、上記表示パネルに画像信号を出力すると共に、上記第2の駆動期間の最初のフレームにおいては上記最初のフレームの前フレームにおける上記画素の印加電圧の極性と反対の極性で上記表示パネルに画像信号を出力し、
上記第1の駆動期間または上記第2の駆動期間のいずれにも含まれない各フレームにおいて、上記表示パネルに画像信号を出力しないことが好ましい。
上記現フレームにおける上記画像信号と、前フレームにおける画像信号とが互いに一致しないとき、上記次フレームから始まる連続した少なくとも1つのフレームによって構成される第1の駆動期間に、上記表示パネルに画像信号を出力し、
上記現フレームにおける上記画像信号と、上記前フレームにおける画像信号とが互いに一致し、かつ、上記極性バランス値が上記基準値と一致するときに、上記次フレームから始まる連続した少なくとも1つのフレームによって構成される第2の駆動期間に、上記表示パネルに画像信号を出力すると共に、上記第2の駆動期間の最初のフレームにおいては上記最初のフレームの前フレームにおける上記画素の印加電圧の極性と反対の極性で上記表示パネルに画像信号を出力し、
上記第1の駆動期間または上記第2の駆動期間のいずれにも含まれない各フレームにおいて、上記表示パネルに画像信号を出力しないことが好ましい。
上記の構成によれば、一定の条件を満たしたときに、第1の駆動期間および第2の駆動期間が設定される。これらの駆動期間を構成する各フレームは、すべて走査フレームである。一方、それ以外のフレームは、すべて休止フレームである。すなわち、事前に指定がなくても、自動的に走査フレームおよび休止フレームが設定される。
ここで、第2の駆動期間においては、最初のフレームにおける極性バランス値が基準値と一致する場合、次フレームでは画素の印加電圧の印加電圧が反転する。したがって、画素印加電圧の極性バランスを一定の範囲内に保つことができる。
本発明の一態様に係る表示装置の駆動方法では、さらに、
上記表示装置は、タイミングコントローラと、少なくとも1フレーム分の上記画像信号を格納するための領域を有するフレームメモリとをさらに備えており、
上記現フレームにおいて、上記タイミングコントローラに新たに入力された上記画像信号と、上記フレームメモリに格納されている上記画像信号とが、互いに一致する場合、入力された上記画像信号を上記フレームメモリに書き込まず、
上記現フレームにおいて、上記タイミングコントローラに新たに入力された上記画像信号と、上記フレームメモリに格納されている上記画像信号とが、互いに一致しない場合、入力された上記画像信号を上記フレームメモリに書き込み、
上記走査フレームにおいて、上記タイミングコントローラに新たに入力された上記画像信号と、上記フレームメモリに格納されている上記画像信号とが、互いに一致する場合、上記フレームメモリ内の上記画像信号を上記表示パネルに出力することが好ましい。
上記表示装置は、タイミングコントローラと、少なくとも1フレーム分の上記画像信号を格納するための領域を有するフレームメモリとをさらに備えており、
上記現フレームにおいて、上記タイミングコントローラに新たに入力された上記画像信号と、上記フレームメモリに格納されている上記画像信号とが、互いに一致する場合、入力された上記画像信号を上記フレームメモリに書き込まず、
上記現フレームにおいて、上記タイミングコントローラに新たに入力された上記画像信号と、上記フレームメモリに格納されている上記画像信号とが、互いに一致しない場合、入力された上記画像信号を上記フレームメモリに書き込み、
上記走査フレームにおいて、上記タイミングコントローラに新たに入力された上記画像信号と、上記フレームメモリに格納されている上記画像信号とが、互いに一致する場合、上記フレームメモリ内の上記画像信号を上記表示パネルに出力することが好ましい。
上記の構成によれば、タイミングコントローラへの画像信号の入力周波数と、表示パネルへの画像信号の出力周波数とが一致しない場合でも、表示パネルにおける画像表示表示している正常に行われる。
本発明の一態様に係る表示装置の駆動方法では、さらに、
上記現フレームにおける上記画素の印加電圧の極性が正であれば、一定の値を上記極性バランス値に加算し、一方、当該極性が負であれば、当該一定の値を上記極性バランス値から減算することが好ましい。
上記現フレームにおける上記画素の印加電圧の極性が正であれば、一定の値を上記極性バランス値に加算し、一方、当該極性が負であれば、当該一定の値を上記極性バランス値から減算することが好ましい。
上記の構成によれば、各フレームにおける極性バランス値を素早く算出することができる。
本発明の一態様に係る表示装置では、さらに、
上記第2の駆動期間は、複数の上記フレームによって構成されていることが好ましい。
上記第2の駆動期間は、複数の上記フレームによって構成されていることが好ましい。
上記の構成によれば、表示画像の残像発生を防止することができる。
本発明の一態様に係る表示装置では、さらに、
上記第2の駆動期間内の各フレームにおいて、上記フレームごとに上記極性を反転させながら上記画像信号を出力することが好ましい。
上記第2の駆動期間内の各フレームにおいて、上記フレームごとに上記極性を反転させながら上記画像信号を出力することが好ましい。
上記の構成によれば、より表示パネルの劣化を防止することができる。
本発明の一態様に係る表示装置の駆動方法では、さらに、
上記第2の駆動期間内の各フレームにおいて、同じ上記極性の上記画像信号を出力することが好ましい。
上記第2の駆動期間内の各フレームにおいて、同じ上記極性の上記画像信号を出力することが好ましい。
上記の構成によれば、より表示画像の残像発生を防止することができる。
本発明の一態様に係る表示装置の駆動方法では、さらに、
上記第1の駆動期間は、複数の上記フレームによって構成されていることが好ましい。
上記第1の駆動期間は、複数の上記フレームによって構成されていることが好ましい。
上記の構成によれば、表示画像の残像発生を防止することができる。
本発明の一態様に係る表示装置の駆動方法では、さらに、
上記第1の駆動期間内の各フレームにおいて、上記フレームごとに上記極性を反転させながら上記画像信号を出力することが好ましい。
上記第1の駆動期間内の各フレームにおいて、上記フレームごとに上記極性を反転させながら上記画像信号を出力することが好ましい。
上記の構成によれば、より表示パネルの劣化を防止することができる。
本発明の一態様に係る表示装置の駆動方法では、さらに、
上記第1の駆動期間内の各フレームにおいて、同じ上記極性の上記画像信号を出力することが好ましい。
上記第1の駆動期間内の各フレームにおいて、同じ上記極性の上記画像信号を出力することが好ましい。
上記の構成によれば、より表示画像の残像発生を防止することができる。
本発明の一態様に係る表示装置の駆動方法では、さらに、
上記表示装置は、タイミングコントローラと、上記画像信号を送信するためのインタフェースと、上記インタフェースを通じて上記画像信号を上記タイミングコントローラに送信するホストとをさらに備え、
上記現フレームにおける上記画像信号と、上記前フレームにおける画像信号とが、互いに異なる場合、当該現フレームにおける上記画像信号を上記タイミングコントローラに送信し、
上記現フレームにおける上記画像信号と、上記前フレームにおける画像信号とが、互いに一致する場合、当該現フレームにおける上記画像信号を上記タイミングコントローラに送信せず、
上記ホストが上記画像信号を上記タイミングコントローラに送信しないフレームが、上記第2の駆動期間に含まれている場合、当該フレームにおいて、上記フレームメモリに格納されている上記画像信号を、上記表示パネルに出力することを特徴としている。
上記表示装置は、タイミングコントローラと、上記画像信号を送信するためのインタフェースと、上記インタフェースを通じて上記画像信号を上記タイミングコントローラに送信するホストとをさらに備え、
上記現フレームにおける上記画像信号と、上記前フレームにおける画像信号とが、互いに異なる場合、当該現フレームにおける上記画像信号を上記タイミングコントローラに送信し、
上記現フレームにおける上記画像信号と、上記前フレームにおける画像信号とが、互いに一致する場合、当該現フレームにおける上記画像信号を上記タイミングコントローラに送信せず、
上記ホストが上記画像信号を上記タイミングコントローラに送信しないフレームが、上記第2の駆動期間に含まれている場合、当該フレームにおいて、上記フレームメモリに格納されている上記画像信号を、上記表示パネルに出力することを特徴としている。
上記の構成によれば、画像信号が前フレームのものと異なる場合に限り、ホストからタイミングコントローラに画像信号が送信される。したがって、フレームごとに必ず画像信号を送信する場合に比べて、インタフェースにおける消費電力を低減することができる。
また、画像信号が前後のフレームで同一であるが、表示パネルの表示リフレッシュが必要になったフレームでは、フレームメモリ内の画像信号が表示パネルに出力される。したがって、インタフェースを通じて画像信号が入力されなくても、表示リフレッシュを正常に行うことができる。
本発明の一態様に係る表示装置の駆動方法では、さらに、
上記ホストから上記画像信号を上記タイミングコントローラに送信するフレームが、上記第1の駆動期間に含まれている場合、当該フレームにおいて、上記ホストから送信される上記画像信号を、上記表示パネルに出力することが好ましい。
上記ホストから上記画像信号を上記タイミングコントローラに送信するフレームが、上記第1の駆動期間に含まれている場合、当該フレームにおいて、上記ホストから送信される上記画像信号を、上記表示パネルに出力することが好ましい。
上記の構成によれば、第1の駆動期間内において、表示リフレッシュが必要になった場合、フレームメモリにアクセスする必要がない。したがって、フレームメモリにアクセスする場合に比べて、消費電力を削減することができる。
本発明の一態様に係る表示装置の駆動方法では、前記画素の各々のTFTの半導体層には、酸化物半導体が用いられていることが好ましい。特に、上記酸化物半導体は、インジウム、ガリウム、および亜鉛から構成される酸化物であることが好ましい。
上記の構成によれば、画素のTFTのオフ特性が優れているために、表示パネルの画素に画像信号が書き込まれている状態を長期間維持することができるので、高い表示画質を維持しつつ、休止フレームを長期間維持することができる。
本発明の一態様に係る表示装置は、液晶表示装置であることが好ましい。
上記の構成によれば、消費電力を低減しつつ、表示パネルの劣化を防止することができる液晶表示装置を実現することができる。
発明の詳細な説明の項においてなされた具体的な実施形態または実施例は、あくまでも、本発明の技術内容を明らかにするものであって、そのような具体例にのみ限定して狭義に解釈されるべきものではなく、本発明の精神と次に記載する請求の範囲内で、いろいろと変更して実施することができるものである。
本発明に係る表示装置は、液晶表示装置等の各種の表示装置として、幅広く利用することができる。
1 表示装置
2 表示パネル
4 ゲートドライバ(駆動手段、出力手段)
6 ソースドライバ(駆動手段)
8 タイミングコントローラ(書き込み手段)
10 フレームメモリ
12 インタフェース
14 ホスト
20 画像信号判定部(画像信号判定手段)
22 極性バランス判定部(算出手段、極性バランス判定手段)
24 極性指示部
30 TFT(スイッチング素子)
2 表示パネル
4 ゲートドライバ(駆動手段、出力手段)
6 ソースドライバ(駆動手段)
8 タイミングコントローラ(書き込み手段)
10 フレームメモリ
12 インタフェース
14 ホスト
20 画像信号判定部(画像信号判定手段)
22 極性バランス判定部(算出手段、極性バランス判定手段)
24 極性指示部
30 TFT(スイッチング素子)
Claims (16)
- 画素を有する表示パネルを備え、走査フレームにおいては上記表示パネルに走査信号および画像信号を出力し、休止フレームにおいては上記表示パネルに走査信号および画像信号を出力しない表示装置の駆動方法であって、
現フレームにおいて、上記画素の極性バランスを表す極性バランス値が予め定められた基準値と一致する場合、次フレームにおいて、当該現フレームにおける上記画素の印加電圧の極性と反対の極性の上記画像信号を上記表示パネルに出力することを特徴とする表示装置の駆動方法。 - 上記現フレームにおける上記画像信号と、前フレームにおける画像信号とが互いに一致しないとき、上記次フレームから始まる連続した少なくとも1つのフレームによって構成される第1の駆動期間に、上記表示パネルに画像信号を出力し、
上記現フレームにおける上記画像信号と、上記前フレームにおける画像信号とが互いに一致し、かつ、上記極性バランス値が上記基準値と一致するときに、上記次フレームから始まる連続した少なくとも1つのフレームによって構成される第2の駆動期間に、上記表示パネルに画像信号を出力すると共に、上記第2の駆動期間の最初のフレームにおいては上記最初のフレームの前フレームにおける上記画素の印加電圧の極性と反対の極性で上記表示パネルに画像信号を出力し、
上記第1の駆動期間または上記第2の駆動期間のいずれにも含まれない各フレームにおいて、上記表示パネルに画像信号を出力しないことを特徴とする請求項1に記載の表示装置の駆動方法。 - 上記表示装置は、タイミングコントローラと、少なくとも1フレーム分の上記画像信号を格納するための領域を有するフレームメモリとをさらに備えており、
上記現フレームにおいて、上記タイミングコントローラに新たに入力された上記画像信号と、上記フレームメモリに格納されている上記画像信号とが、互いに一致する場合、入力された上記画像信号を上記フレームメモリに書き込まず、
上記現フレームにおいて、上記タイミングコントローラに新たに入力された上記画像信号と、上記フレームメモリに格納されている上記画像信号とが、互いに一致しない場合、入力された上記画像信号を上記フレームメモリに書き込み、
上記走査フレームにおいて、上記タイミングコントローラに新たに入力された上記画像信号と、上記フレームメモリに格納されている上記画像信号とが、互いに一致する場合、上記フレームメモリ内の上記画像信号を上記表示パネルに出力することを特徴とする請求項2に記載の表示装置の駆動方法。 - 上記現フレームにおける上記画素の印加電圧の極性が正であれば、一定の値を上記極性バランス値に加算し、一方、当該極性が負であれば、当該一定の値を上記極性バランス値から減算することを特徴とする請求項1~3のいずれか1項に記載の表示装置の駆動方法。
- 上記第2の駆動期間は、複数の上記フレームによって構成されていることを特徴とする請求項2~4のいずれか1項に記載の表示装置の駆動方法。
- 上記第2の駆動期間内の各フレームにおいて、上記フレームごとに上記極性を反転させながら上記画像信号を出力することを特徴とする請求項5に記載の表示装置の駆動方法。
- 上記第2の駆動期間内の各フレームにおいて、同じ上記極性の上記画像信号を出力することを特徴とする請求項5に記載の表示装置の駆動方法。
- 上記第1の駆動期間は、複数の上記フレームによって構成されていることを特徴とする請求項2~7のいずれか1項に記載の表示装置の駆動方法。
- 上記第1の駆動期間内の各フレームにおいて、上記フレームごとに上記極性を反転させながら上記画像信号を出力することを特徴とする請求項8に記載の表示装置の駆動方法。
- 上記第1の駆動期間内の各フレームにおいて、同じ上記極性の上記画像信号を出力することを特徴とする請求項8に記載の表示装置の駆動方法。
- 上記表示装置は、タイミングコントローラと、上記画像信号を送信するためのインタフェースと、上記インタフェースを通じて上記画像信号を上記タイミングコントローラに送信するホストとをさらに備え、
上記現フレームにおける上記画像信号と、前フレームにおける画像信号とが、互いに異なる場合、当該現フレームにおける上記画像信号を上記タイミングコントローラに送信し、
上記現フレームにおける上記画像信号と、上記前フレームにおける画像信号とが、互いに一致する場合、当該現フレームにおける上記画像信号を上記タイミングコントローラに送信せず、
上記ホストが上記画像信号を上記タイミングコントローラに送信しないフレームが、上記第2の駆動期間に含まれている場合、当該フレームにおいて、上記フレームメモリに格納されている上記画像信号を、上記表示パネルに出力することを特徴とする請求項3に記載の表示装置の駆動方法。 - 上記ホストから上記画像信号を上記タイミングコントローラに送信するフレームが、上記第1の駆動期間に含まれている場合、当該フレームにおいて、上記ホストから送信される上記画像信号を、上記表示パネルに出力することを特徴とする請求項11に記載の表示装置の駆動方法。
- 前記画素のTFTの半導体層には、酸化物半導体が用いられていることを特徴とする請求項1~12のいずれか1項に記載の表示装置の駆動方法。
- 上記酸化物半導体は、インジウム、ガリウム、および亜鉛から構成される酸化物であることを特徴とする請求項13に記載の表示装置の駆動方法。
- 画素を有する表示パネルを備え、走査フレームにおいては上記表示パネルに走査信号および画像信号を出力し、休止フレームにおいては上記表示パネルに走査信号および画像信号を出力しない表示装置であって、
現フレームにおける上記画素の極性バランスを表す極性バランス値が予め定められた基準値と一致するときに、次フレームにおいて、当該現フレームにおける上記画素の印加電圧の極性と反対の極性の上記画像信号を上記表示パネルに出力する出力手段をさらに備えていることを特徴とする表示装置。 - 液晶表示装置であることを特徴とする請求項15に記載の表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/409,613 US9449571B2 (en) | 2012-06-29 | 2013-04-26 | Display device driving method, display device, and liquid crystal display device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012-147911 | 2012-06-29 | ||
JP2012147911 | 2012-06-29 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2014002607A1 true WO2014002607A1 (ja) | 2014-01-03 |
Family
ID=49782781
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2013/062444 WO2014002607A1 (ja) | 2012-06-29 | 2013-04-26 | 表示装置の駆動方法、表示装置、および液晶表示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9449571B2 (ja) |
TW (1) | TWI552134B (ja) |
WO (1) | WO2014002607A1 (ja) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014080810A1 (ja) * | 2012-11-20 | 2014-05-30 | シャープ株式会社 | 液晶表示装置およびその駆動方法 |
WO2015060312A1 (ja) * | 2013-10-25 | 2015-04-30 | シャープ株式会社 | 表示装置、電子機器、および表示装置の制御方法 |
WO2015199910A1 (en) * | 2014-06-25 | 2015-12-30 | Apple Inc. | Inversion balancing compensation |
JP2016080897A (ja) * | 2014-10-17 | 2016-05-16 | シャープ株式会社 | 液晶表示装置および液晶表示装置の制御方法 |
JP2016133630A (ja) * | 2015-01-20 | 2016-07-25 | Nltテクノロジー株式会社 | 液晶表示用の極性反転制御装置、液晶表示装置、その駆動方法及び駆動プログラム |
WO2016130550A3 (en) * | 2015-02-09 | 2016-11-03 | Apple Inc. | Entry controlled inversion imbalance compensation |
WO2017047464A1 (ja) * | 2015-09-14 | 2017-03-23 | シャープ株式会社 | 液晶表示装置およびその駆動方法 |
WO2017164100A1 (ja) * | 2016-03-25 | 2017-09-28 | シャープ株式会社 | 液晶表示装置およびその制御方法 |
US9984608B2 (en) | 2014-06-25 | 2018-05-29 | Apple Inc. | Inversion balancing compensation |
CN110133926A (zh) * | 2019-04-04 | 2019-08-16 | 惠科股份有限公司 | 一种显示面板和显示装置 |
JP2021196431A (ja) * | 2020-06-10 | 2021-12-27 | 株式会社ジャパンディスプレイ | 液晶表示装置及び表示システム |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016127332A1 (en) * | 2015-02-11 | 2016-08-18 | Shenzhen Yunyinggu Technology Co., Ltd. | Method and apparatus for signal polarity control in display driving |
TWI668684B (zh) * | 2018-08-24 | 2019-08-11 | 瑞鼎科技股份有限公司 | 源極驅動器及其運作方法 |
CN113450719A (zh) * | 2020-03-26 | 2021-09-28 | 聚积科技股份有限公司 | 扫描式显示器的驱动方法及其驱动装置 |
US11568793B2 (en) | 2020-03-26 | 2023-01-31 | Macroblock, Inc. | Scan-type display apparatus, and driving device and driving method thereof |
CN113450723B (zh) | 2020-03-26 | 2024-05-28 | 聚积科技股份有限公司 | 扫描式显示器及其驱动装置与驱动方法 |
US11355057B2 (en) | 2020-03-26 | 2022-06-07 | Macroblock, Inc. | Scan-type display apparatus and driving device thereof |
CN113450721B (zh) | 2020-03-26 | 2024-05-28 | 聚积科技股份有限公司 | 扫描式显示器及其驱动装置与驱动方法 |
CN113450725B (zh) | 2020-03-26 | 2024-09-27 | 聚积科技股份有限公司 | 扫描式显示器及其驱动装置与驱动方法 |
CN112992096B (zh) * | 2021-03-19 | 2022-09-09 | 合肥京东方显示技术有限公司 | 改善残像的方法、装置及显示装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010106713A1 (ja) * | 2009-03-18 | 2010-09-23 | シャープ株式会社 | 液晶表示装置およびその駆動方法 |
JP2011170327A (ja) * | 2010-01-20 | 2011-09-01 | Semiconductor Energy Lab Co Ltd | 液晶表示装置の駆動方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW525122B (en) * | 1999-11-29 | 2003-03-21 | Semiconductor Energy Lab | Electronic device |
WO2001084226A1 (fr) | 2000-04-28 | 2001-11-08 | Sharp Kabushiki Kaisha | Unite d'affichage, procede d'excitation pour unite d'affichage, et appareil electronique de montage d'une unite d'affichage |
JP4137394B2 (ja) | 2000-10-05 | 2008-08-20 | シャープ株式会社 | 表示装置の駆動方法、それを用いた表示装置、およびその表示装置を搭載した携帯機器 |
TWI293750B (en) | 2003-10-02 | 2008-02-21 | Sanyo Electric Co | Method for driving a liquid crystal display device, a liquid crystal display device, and a driving device for such liquid crystal device |
CN1864093A (zh) | 2003-10-02 | 2006-11-15 | 三洋电机株式会社 | 液晶显示装置及其驱动方法以及液晶显示面板的驱动装置 |
KR102329497B1 (ko) | 2009-11-13 | 2021-11-22 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 및 이 표시 장치를 구비한 전자 기기 |
KR101328787B1 (ko) * | 2010-05-07 | 2013-11-13 | 엘지디스플레이 주식회사 | 영상표시장치 및 그 구동방법 |
KR101569978B1 (ko) * | 2011-04-07 | 2015-11-17 | 샤프 가부시키가이샤 | 전자 기기 및 전자 기기의 제어 방법 |
CN103299255B (zh) * | 2011-04-15 | 2015-06-17 | 夏普株式会社 | 显示装置、显示装置的驱动方法以及电子设备 |
-
2013
- 2013-04-26 US US14/409,613 patent/US9449571B2/en active Active
- 2013-04-26 WO PCT/JP2013/062444 patent/WO2014002607A1/ja active Application Filing
- 2013-06-24 TW TW102122424A patent/TWI552134B/zh active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010106713A1 (ja) * | 2009-03-18 | 2010-09-23 | シャープ株式会社 | 液晶表示装置およびその駆動方法 |
JP2011170327A (ja) * | 2010-01-20 | 2011-09-01 | Semiconductor Energy Lab Co Ltd | 液晶表示装置の駆動方法 |
Cited By (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014080810A1 (ja) * | 2012-11-20 | 2014-05-30 | シャープ株式会社 | 液晶表示装置およびその駆動方法 |
WO2015060312A1 (ja) * | 2013-10-25 | 2015-04-30 | シャープ株式会社 | 表示装置、電子機器、および表示装置の制御方法 |
US9881566B2 (en) | 2013-10-25 | 2018-01-30 | Sharp Kabushiki Kaisha | Display device, electronic apparatus, and control method for display device |
KR101782762B1 (ko) | 2014-06-25 | 2017-09-27 | 애플 인크. | 반전 밸런싱 보상 |
US10762820B2 (en) | 2014-06-25 | 2020-09-01 | Apple Inc. | Inversion balancing compensation |
US10229622B2 (en) | 2014-06-25 | 2019-03-12 | Apple Inc. | Inversion balancing compensation |
JP2017522586A (ja) * | 2014-06-25 | 2017-08-10 | アップル インコーポレイテッド | 反転平衡化補償 |
US9767726B2 (en) | 2014-06-25 | 2017-09-19 | Apple Inc. | Electronic display inversion balance compensation systems and methods |
US9984608B2 (en) | 2014-06-25 | 2018-05-29 | Apple Inc. | Inversion balancing compensation |
WO2015199910A1 (en) * | 2014-06-25 | 2015-12-30 | Apple Inc. | Inversion balancing compensation |
JP2016080897A (ja) * | 2014-10-17 | 2016-05-16 | シャープ株式会社 | 液晶表示装置および液晶表示装置の制御方法 |
JP2016133630A (ja) * | 2015-01-20 | 2016-07-25 | Nltテクノロジー株式会社 | 液晶表示用の極性反転制御装置、液晶表示装置、その駆動方法及び駆動プログラム |
US10121426B2 (en) | 2015-01-20 | 2018-11-06 | Nlt Technologies, Ltd. | Polarity inversion control device for liquid crystal display, liquid crystal display device, and driving method thereof |
KR101860283B1 (ko) | 2015-02-09 | 2018-05-21 | 애플 인크. | 입력 제어식 반전 불균형 보상 |
JP2018508819A (ja) * | 2015-02-09 | 2018-03-29 | アップル インコーポレイテッド | 入力制御された反転不均衡補正 |
US9830849B2 (en) | 2015-02-09 | 2017-11-28 | Apple Inc. | Entry controlled inversion imbalance compensation |
WO2016130550A3 (en) * | 2015-02-09 | 2016-11-03 | Apple Inc. | Entry controlled inversion imbalance compensation |
CN108028035A (zh) * | 2015-09-14 | 2018-05-11 | 夏普株式会社 | 液晶显示装置及其驱动方法 |
WO2017047464A1 (ja) * | 2015-09-14 | 2017-03-23 | シャープ株式会社 | 液晶表示装置およびその駆動方法 |
WO2017164100A1 (ja) * | 2016-03-25 | 2017-09-28 | シャープ株式会社 | 液晶表示装置およびその制御方法 |
CN110133926A (zh) * | 2019-04-04 | 2019-08-16 | 惠科股份有限公司 | 一种显示面板和显示装置 |
JP2021196431A (ja) * | 2020-06-10 | 2021-12-27 | 株式会社ジャパンディスプレイ | 液晶表示装置及び表示システム |
JP7391773B2 (ja) | 2020-06-10 | 2023-12-05 | 株式会社ジャパンディスプレイ | 液晶表示装置及び表示システム |
Also Published As
Publication number | Publication date |
---|---|
TW201405538A (zh) | 2014-02-01 |
US9449571B2 (en) | 2016-09-20 |
TWI552134B (zh) | 2016-10-01 |
US20160012787A1 (en) | 2016-01-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2014002607A1 (ja) | 表示装置の駆動方法、表示装置、および液晶表示装置 | |
JP5837177B2 (ja) | 駆動装置および表示装置 | |
EP2819119B1 (en) | Drive device and display device | |
US9390686B2 (en) | Display device and method for driving the same | |
JP5801423B2 (ja) | 表示装置およびその駆動方法 | |
JP5805795B2 (ja) | 表示装置およびその駆動方法 | |
WO2014162791A1 (ja) | 駆動装置及び駆動方法並びに表示装置及び表示方法 | |
US9147372B2 (en) | Display device | |
JP5759613B2 (ja) | 表示装置およびその駆動方法 | |
TWI547929B (zh) | 顯示裝置及其驅動方法 | |
WO2013118685A1 (ja) | 表示装置およびその駆動方法 | |
WO2013024776A1 (ja) | 表示装置およびその駆動方法 | |
WO2013129239A1 (ja) | 駆動装置および表示装置 | |
JP2009069563A (ja) | 液晶表示装置及びその駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 13809528 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 14409613 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 13809528 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |