WO2013121507A1 - 電流検出器 - Google Patents

電流検出器 Download PDF

Info

Publication number
WO2013121507A1
WO2013121507A1 PCT/JP2012/053296 JP2012053296W WO2013121507A1 WO 2013121507 A1 WO2013121507 A1 WO 2013121507A1 JP 2012053296 W JP2012053296 W JP 2012053296W WO 2013121507 A1 WO2013121507 A1 WO 2013121507A1
Authority
WO
WIPO (PCT)
Prior art keywords
wiring pattern
wiring
current
resistor
connection terminal
Prior art date
Application number
PCT/JP2012/053296
Other languages
English (en)
French (fr)
Inventor
雄介 宮村
明実 塩川
省互 一村
裕明 湯浅
洋二 水野
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Priority to CN201280068914.0A priority Critical patent/CN104081215B/zh
Priority to PCT/JP2012/053296 priority patent/WO2013121507A1/ja
Priority to JP2013558599A priority patent/JP5954670B2/ja
Publication of WO2013121507A1 publication Critical patent/WO2013121507A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R15/00Details of measuring arrangements of the types provided for in groups G01R17/00 - G01R29/00, G01R33/00 - G01R33/26 or G01R35/00
    • G01R15/14Adaptations providing voltage or current isolation, e.g. for high-voltage or high-current networks
    • G01R15/18Adaptations providing voltage or current isolation, e.g. for high-voltage or high-current networks using inductive devices, e.g. transformers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R21/00Arrangements for measuring electric power or power factor
    • G01R21/133Arrangements for measuring electric power or power factor by using digital technique

Definitions

  • the present invention relates to a current detector that detects a current to be detected based on an output of a current transformer.
  • the power received by the power receiving facility from the power system is generally branched into a plurality of indoor wirings at the distribution panel or distribution board, and each of the power is distributed via the branched indoor wirings.
  • a system that supplies power to the load is employed.
  • it has been proposed to use a multi-circuit watt-hour meter that measures the amount of power at each of a plurality of measurement points of an AC circuit for example, Japanese Patent Publication No. 2005-55404). reference).
  • This multi-circuit watt-hour meter is equipped with a current detector (current measurement circuit) that measures the current at the measurement point in addition to the voltage measurement circuit that measures the voltage of the AC circuit in order to calculate power from the voltage and current. ing.
  • the current detector is connected to a current transformer coupled to the measurement point of the AC circuit, and measures the current at the measurement point based on the output of the current transformer.
  • This type of current detector includes a circuit board on which a detection unit that detects a current to be detected based on the output of the current transformer is mounted, and the circuit board has a connection terminal (connector) to which the current transformer is connected. Is provided.
  • a pair of wiring patterns that electrically connect the connection terminal and the detection unit are generally formed on the circuit board.
  • magnetic flux generated outside for example, magnetic flux generated around the indoor wiring
  • the detection unit has a problem that the SN ratio is lowered due to the influence of the noise and the current measurement accuracy is lowered.
  • the present invention has been made in view of the above-described reasons, and an object thereof is to provide a current detector that improves the measurement accuracy of current by reducing the influence of externally generated magnetic flux.
  • the current detector of the present invention includes a circuit board on which a detection unit that detects a current to be detected based on an output of a current transformer is mounted, and a connection terminal provided on the circuit board and connected to the current transformer.
  • the circuit board is provided with two or more wiring layers in the thickness direction, and the wiring layer has a first wiring pattern and a second wiring line for electrically connecting the connection terminal and the detection unit.
  • a wiring pattern is formed, and at least a part of the first wiring pattern is formed in the wiring layer adjacent to the wiring layer on which the second wiring pattern is formed, and the thickness direction of the circuit board
  • the second wiring pattern is formed in a shape that fits within the projection plane of the second wiring pattern.
  • the present invention at least a part of the first wiring pattern is formed in the wiring layer adjacent to the wiring layer on which the second wiring pattern is formed, and the projection of the second wiring pattern in the thickness direction of the circuit board. Since it is within the plane, the area of the region surrounded by both wiring patterns can be reduced. Therefore, the magnetic flux passing through the region surrounded by both wiring patterns can be reduced, and as a result, there is an advantage that the current measurement accuracy can be improved by reducing the influence of the magnetic flux generated outside.
  • the circuit board is provided with an input resistor connected to the connection terminal, and the detection unit detects a current to be detected by detecting a voltage generated in the input resistor, It is desirable that the first wiring pattern and the second wiring pattern overlap each other in the thickness direction of the circuit board in at least a part of a portion connecting the input resistance and the detection unit.
  • the input resistor has a first resistor and a second resistor connected in series, and the connection terminal has a first connection connected to both ends of the first resistor.
  • the second connection terminal connected to both ends of the second resistor, and the first wiring pattern is a terminal opposite to the second connection terminal in the first resistor. Is connected to the detection unit, and the second wiring pattern connects a terminal of the second resistor on the opposite side to the first connection terminal to the detection unit, and the first resistor and the first resistor More preferably, the two resistors are the wiring layers different from each other, and are provided at positions overlapping each other in the thickness direction of the circuit board.
  • the second wiring pattern is wider than the first wiring pattern and connected to the reference potential of the detection unit.
  • each of the first wiring pattern and the second wiring pattern is formed across the different wiring layers, and the through-holes connecting the wiring layers of the first wiring patterns different from each other. It is more desirable that the hole is provided adjacent to a through hole that connects the wiring layers having different second wiring patterns.
  • FIG. 3 is a surface view of a main part of the current detector according to Embodiment 1.
  • FIG. 3 is a back view of a main part of the current detector according to the first embodiment. It is a block diagram which shows the structure of the electric quantity management system which concerns on Embodiment 1.
  • FIG. 3 is a circuit diagram illustrating a configuration of a main part of the current detector according to the first embodiment.
  • FIG. 6 is a surface view of a main part illustrating another example of the current detector according to the first embodiment. 6 is a circuit diagram illustrating a configuration of a main part of a current detector according to Embodiment 2.
  • FIG. 6 is a surface view of a main part of a current detector according to Embodiment 2.
  • FIG. 6 is a circuit diagram illustrating a configuration of a main part of a current detector according to a third embodiment. It is a perspective view of the principal part of the current detector concerning Embodiment 3.
  • FIG. 6 is a surface view of a main part of a current detector according to a third embodiment. It is a back view of the principal part of the current detector concerning Embodiment 3.
  • FIG. 10 is a surface view of a main part of a current detector according to a fourth embodiment.
  • FIG. 10 is a surface view of a main part of a current detector according to a fourth embodiment.
  • the current detector of the present embodiment is used in a power measuring device 100 (see FIG. 3) that measures the amount of power at each of a plurality of measurement points of an AC circuit.
  • the power measuring device 100 is provided in a distribution board (not shown) in a house, for example, and measures the amount of power supplied to a load 101 (see FIG. 3) for each branch circuit for each branch circuit.
  • the measurement result is output to the monitoring device 102 (see FIG. 3).
  • the load 101 is, for example, various electric devices such as a lighting fixture, a water heater, an air conditioner, and a television. As a result, the user can confirm the amount of electricity used in the load 101 by the monitoring device 102.
  • the power measuring apparatus 100 calculates the power, a current detector 1 that detects a current flowing in a power supply path (branch circuit) 104 from the AC power supply 103 to the load 101, a voltage detector 2 that detects a voltage of the power supply path 104, and power A power calculation unit 3 that performs data output, and a data output unit 4 that outputs data.
  • the current detector 1 is connected to a current transformer (CT) 5 provided at a measurement point set at a predetermined position of the power feeding path 104 in the distribution board, and is detected based on the output of the current transformer 5. The current at the measurement point is detected.
  • CT current transformer
  • the current detector 1 measures the magnitude of the current flowing through the measurement point of the power supply path 104 and outputs a current signal representing the current value to the power calculation unit 3.
  • the voltage detector 2 is connected to, for example, a main circuit in the distribution board, measures the voltage magnitude of the power supply path 104, and outputs a voltage signal representing the voltage value to the power calculation unit 3.
  • the current detector 1 and the voltage detector 2 have an addition circuit (not shown) that adds a predetermined value to the output signal (current signal, voltage signal). The current signal and voltage signal raised by the amount are input.
  • the power calculation unit 3 is mainly composed of a microcomputer, and based on the current signal from the current detector 1 and the voltage signal from the voltage detector 2, at the measurement point where the current transformer 5 is provided. Calculate power.
  • the power calculation unit 3 includes an A / D conversion unit (not shown) that converts each analog signal from the current detector 1 and the voltage detector 2 into a digital signal, and each signal after A / D conversion.
  • a multiplication unit (not shown) for obtaining power by multiplication. That is, the multiplication unit calculates power by multiplying the current and the voltage.
  • the power calculation unit 3 calculates the amount of power every predetermined time by integrating the power values obtained by the calculation, and outputs the calculated amount of power to the data output unit 4.
  • the power calculation unit 3 calculates the power after subtracting a predetermined value added by the addition circuit of the current detector 1 and the voltage detector 2 from the signal after A / D conversion.
  • the data output unit 4 has a communication function compliant with, for example, RS485, and outputs the amount of power obtained by the power calculation unit 3 to the monitoring device 102 through the communication line 105 by communication.
  • the power measuring apparatus 100 includes an external memory interface (not shown) and a built-in memory, and the data output unit 4 outputs power to these memories and stores the power in the memory. It has a function.
  • the data output unit 4 may output the power amount temporarily stored in the memory to the monitoring device 102 by communication.
  • the power measuring device 100 configured in this way, together with the current transformer 5 and the monitoring device 102, constitutes an electricity quantity management system that manages, for example, the electricity usage for each branch circuit.
  • the monitoring device 102 is composed of, for example, a personal computer (personal computer) connected to the power measuring device 100 via a network, acquires data from the power measuring device 100 periodically (for example, every hour), and stores the acquired data. Thereby, the monitoring apparatus 102 displays the data acquired from the electric power measurement apparatus 100 on a monitor (not shown), and can manage the electric usage etc. for every branch circuit.
  • the current transformer 5 connected to the current detector 1 includes an annular core (not shown) and a coil (not shown) made of a conductive wire wound around the core.
  • the current transformer 5 is attached to a measurement point of the power supply path 104 so that the power supply path 104 penetrates the inside of the core, and both ends of the coil are connected to the current detector 1 via dedicated connection lines 106 (see FIG. 4). Connected to.
  • the current transformer 5 causes the output current corresponding to the current flowing through the power supply path 104 penetrating the core to flow to the current detector 1 via the connection line 106.
  • the current transformer 5 may be a split type that can be attached while the existing wiring is connected.
  • the current detector 1 includes an input resistor 11 to which the current transformer 5 is connected and a detection unit 12 that detects a voltage generated at the input resistor 11.
  • the input resistor 11 generates a voltage corresponding to the current at the measurement point to be detected by flowing the output current from the current transformer 5. Therefore, the detection unit 12 can acquire a value (voltage) corresponding to the current at the measurement point that is the detection target by detecting the voltage generated in the input resistor 11.
  • the input resistor 11 is connected to the detection unit 12 at both ends.
  • the detection unit 12 is connected to a circuit ground (zero potential) as a reference potential.
  • the detection unit 12 connects one end of the input resistor 11 to the reference potential, and measures a voltage generated between the other end of the input resistor 11 and the reference potential as a voltage across the input resistor 11. In this way, the detection unit 12 measures the value of the current flowing through the measurement point of the feed path 104 by measuring the voltage across the input resistor 11.
  • the detection unit 12 includes an addition circuit (not shown) that adds a predetermined value to the voltage across the input resistor 11, and outputs a current signal raised by a predetermined value to the power calculation unit 3. .
  • the detection unit 12 may be realized by a microcomputer configuring the power calculation unit 3 (see FIG. 3). In this case, the input resistor 11 is directly connected to the A / D conversion unit of the microcomputer.
  • the current detector 1 of the present embodiment includes a circuit board 13 (see FIG. 1) on which the detection unit 12 is mounted, and a connection terminal 6 provided on the circuit board 13 to which the current transformer 5 is connected. ing.
  • the connection terminal 6 includes a pair of connection portions 601 and 602 so that the two-wire connection line 106 is connected.
  • the input resistor 11 described above is connected between the pair of connection portions 601 and 602 of the connection terminal 6.
  • the circuit board 13 is provided with two or more wiring layers in the thickness direction.
  • the circuit board 13 includes a double-sided board in which a first wiring layer is provided on one surface 131 of the insulating substrate 130 and a second wiring layer is provided on the other surface 132.
  • the connection terminal 6, the input resistor 11, and the detection unit 12 are all provided on the one surface 131 of the circuit board 13.
  • the input resistance 11 and the detection unit 12 are represented by a two-dot chain line.
  • the first wiring pattern 7 and the second wiring pattern 8 that electrically connect the connection terminal 6 and the detection unit 12 are formed in these wiring layers.
  • One connection part 601 of the connection terminal 6 is connected to the detection part 12 via the first wiring pattern 7, and the other connection part 602 is connected to the detection part 12 via the second wiring pattern 8. Further, an input resistor 11 is connected between the first wiring pattern 7 and the second wiring pattern 8.
  • connection portions 601 and 602 of the connection terminal 6 will be described as the X direction
  • right direction in FIG. 1 will be described as the positive direction of the X axis
  • the upper direction in FIG. 1 will be described as the positive direction of the Y axis.
  • the first wiring pattern 7 has a connection portion 601 of the connection terminal 6 connected to one end portion in the Y direction, and a pad 72 for connecting the detection portion 12 to the other end portion.
  • the first wiring pattern 7 has a pad 71 for connecting the input resistor 11 at an intermediate position in the Y direction and in the vicinity of the connection terminal 6.
  • the second wiring pattern 8 has a connection portion 602 of the connection terminal 6 connected to one end portion in the Y direction, and a pad 82 for connecting the detection portion 12 to the other end portion.
  • the second wiring pattern 8 has a pad 81 for connecting the input resistor 11 at an intermediate position in the Y direction and in the vicinity of the connection terminal 6.
  • the distance between the pads 71 and 81 for connecting the input resistor 11 is the same as the distance between the pair of connection parts 601 and 602, but the distance between the pads 72 and 82 for connecting the detection part 12 is a pair. It is set narrower than the interval between the connecting portions 601 and 602. Therefore, in the first wiring pattern 7, one pad 71 is aligned with the connection portion 601 on a straight line along the Y direction, but the other pad 72 is a pad 82 of the second wiring pattern 8 from this straight line. It is arranged at a position close to the side.
  • the first wiring pattern 7 extends from the pad 72 in the positive direction of the Y axis, and the tip portion thereof is extended in the negative direction of the X axis to connect to the pad 71.
  • the pads 71 and 72 are connected.
  • the two pads 81 and 82 are aligned with the connection portion 602 in a straight line along the Y direction.
  • the first wiring pattern 7 is formed on the first wiring layer provided on the one surface 131 of the circuit board 13, whereas the second wiring pattern 8 is formed on the first wiring layer and the first wiring layer. 2 wiring layers. That is, in the first wiring pattern 7, both the two pads 71 and 72 and the connection pattern 73 that connects the pads 71 and 72 are formed in the first wiring layer. On the other hand, in the second wiring pattern 8, although the two pads 81 and 82 are formed in the first wiring layer, a part of the connection pattern 83 that connects the pads 81 and 82 is part of the second wiring layer. Is formed.
  • connection pattern 83 of the second wiring pattern 8 the leading end of the leading portion 831 drawn from the pad 81 in the negative direction of the Y axis on the one surface 131 passes to the other surface 132 through the through hole 832.
  • the connection pattern 83 the leading end of the lead-out portion 833 drawn from the pad 82 in the positive direction of the Y axis on the one surface 131 is drawn to the other surface 132 through the through hole 834.
  • the connection pattern 83 has a detour portion 84 having one end connected to the lead-out portion 831 through the through hole 832 and the other end connected to the lead-out portion 833 through the through hole 834.
  • the “through hole” means a structure in which a through hole plating is performed on the inner surface of the hole with a conductive material, and the pattern on the one surface 131 side and the pattern on the other surface 132 side are electrically connected. ing.
  • the bypass portion 84 is formed along the Y direction, a first piece 841 extending from the through hole 832 in the negative direction of the X axis, a second piece 842 extending from the through hole 834 in the negative direction of the X axis, and the second piece 842.
  • the first piece 841 and the second piece 842 are composed of a third piece 843 that connects the tip portions of the first piece 841 and the second piece 842.
  • the third piece 843 of the detour portion 84 is disposed at a position overlapping the connection pattern 73 of the first wiring pattern 7 in the thickness direction of the circuit board 13.
  • at least a part of the first wiring pattern 7 is formed in a wiring layer adjacent to the wiring layer in which the second wiring pattern 8 is formed, and the second wiring pattern 8 is formed in the thickness direction of the circuit board 13. It is formed in a shape that fits within the projection plane.
  • the connection pattern 73 of the first wiring pattern 7 and the connection pattern 83 of the second wiring pattern 8 have the same width dimension (thickness). Therefore, the first wiring pattern 7 is formed in the same shape as the projection surface of the second wiring pattern (third piece 843) 8 in the overlapping portion with the second wiring pattern 8.
  • the current detector 1 can suppress the area of the region surrounded by the pair of wiring patterns 7 and 8 that electrically connect the connection terminal 6 and the detection unit 12 in the circuit board 13 as much as possible. . That is, in the current detector 1 of the present embodiment, at least a part of the pair of wiring patterns 7 and 8 overlaps in the thickness direction of the circuit board 13, so that the interval between the pair of wiring patterns 7 and 8 is insulated at the overlapping part. The thickness of the substrate 130 can be reduced. Therefore, the current detector 1 can reduce the distance between the wiring patterns 7 and 8 as compared with the configuration in which the wiring patterns 7 and 8 are formed on the same surface of the circuit board 13. The area of the enclosed region can be reduced.
  • the current detector 1 of the present embodiment can reduce the magnetic flux passing through this area by suppressing the area of the area surrounded by both the wiring patterns 7 and 8 and consequently generated outside. There is an advantage that the measurement accuracy of current can be improved by reducing the influence of magnetic flux.
  • the output of the current transformer 5 is a minute signal, the S / N ratio is likely to be lowered by the detection unit 12 due to the influence of the noise. It is useful to keep it small.
  • the first wiring pattern 7 and the second wiring pattern 8 overlap each other at a part of the connection patterns 73 and 83 that connect the input resistor 11 and the detection unit 12.
  • a current mode signal passes between the connection terminal 6 and the input resistor 11
  • a voltage mode signal passes between the input resistor 11 and the detection unit 12. Therefore, in the wiring patterns 7 and 8, portions through which the voltage mode signal passes overlap each other, and as a result, the interference between the wiring patterns 7 and 8 becomes relatively small.
  • connection pattern 83 of the second wiring pattern 8 may be formed wider than the connection pattern 73 of the first wiring pattern 7. Good.
  • the bypass portion 85 formed on the other surface 132 of the circuit board 13 is formed as a so-called solid pattern.
  • at least a part of the connection pattern 73 is formed in the projection plane of the second wiring pattern (detour 85) 8 in the thickness direction of the circuit board 13.
  • a lead portion 831 is drawn from the pad 81 in the positive direction of the X axis, and the leading end of the lead portion 831 is connected to the through hole 832.
  • the pads 72 and 82 are provided at positions shifted in the positive direction of the X axis with respect to the pads 71 and 81.
  • the second wiring pattern 8 is connected to the reference potential (circuit ground) of the detection unit 12. Accordingly, in the portion of the first wiring pattern 7 that overlaps with the second wiring pattern 8, the second wiring pattern 8 functions as an electromagnetic shield and is not particularly easily affected by external noise.
  • connection terminal 6 is not limited to a configuration in which only one connection terminal 6 is provided on one circuit board 13, and a plurality of connection terminals 6 may be provided on one circuit board 13.
  • the current detector 1 may detect the current of a plurality of circuits with the plurality of connection terminals 6 or may detect the current of one circuit with the plurality of connection terminals 6.
  • the current detector 1 can detect the current of one circuit with one current transformer 5 if the detection target is a single-phase alternating current such as a single-phase two-wire system or a single-phase three-wire system.
  • a terminal 6 can detect currents of a plurality of circuits.
  • the detection target is a multi-phase alternating current such as a three-phase four-wire system
  • the current detector 1 detects a current with one current transformer 5 for each phase, so that a plurality of connection terminals 6 1 The circuit current can be detected.
  • the current detector 1 can detect the current of a plurality of circuits if a plurality of sets of connection terminals 6 for detecting a current for one circuit are provided. It is.
  • connection terminal 6 for connecting the current transformer 5 has a first connection terminal 61, a second connection terminal 62, a third connection terminal 63, and a fourth connection terminal. 64 in that it is different from the current detector 1 of the first embodiment.
  • the same configurations as those of the first embodiment are denoted by common reference numerals, and description thereof is omitted as appropriate.
  • the current detector 1 of the present embodiment includes a first current transformer 501, a second current transformer 502, a third current transformer 503, and a fourth current transformer as the current transformer 5.
  • Four types of current transformers 505 are configured to be connectable. These current transformers 501 to 504 are attached to measurement points so that different feed paths 104 (see FIG. 3) pass through the inside of the core, and both ends of the coil are connected to current detectors via dedicated connection lines 106. 1 is connected.
  • each of the current transformers 501 to 504 causes an output current corresponding to the current flowing through the feeding path 104 penetrating the core to flow through the current detector 1 via the connection line 106.
  • each input resistor 16 is connected to the detection unit 12 via the circuit switch 15 and the other end is connected to a circuit ground as a reference potential.
  • the circuit ground serving as the reference potential may be a zero potential or a predetermined potential other than the zero potential.
  • the circuit switch 15 selectively selects the input resistors 161 to 164 and electrically connects it to the detector 12.
  • the detector 12 measures the voltage across the input resistor 16 selected by the circuit switch 15 and flows through the measurement point where the current transformer 5 connected to the input resistor 16 is installed. Measure the current value. For example, in a state in which the first current transformer 501 is selected by the circuit switch 15, the detection unit 12 can detect the current at the measurement point based on the output current of the first current transformer 501. In a state where the second current transformer 502 is selected by the circuit switch 15, the detection unit 12 can detect the current at the measurement point based on the output current of the second current transformer 502.
  • the first current transformer 501 is connected to the first connection terminal 61
  • the second current transformer 502 is connected to the second connection terminal 62
  • the third current transformer 503 is connected to the third connection terminal 63
  • the fourth current transformer 504 is connected to the fourth connection terminal 64 via the connection line 106.
  • the first connection terminal 61 includes a pair of connection portions 611 and 612 so that the two-wire connection line 106 is connected
  • the second connection terminal 62 is A pair of connection portions 621 and 622 are provided so that the two-wire connection line 106 is connected.
  • connection terminal 63 includes a pair of connection parts 631 and 632 so that the two-wire connection line 106 is connected, and the fourth connection terminal 64 is the two-wire connection line 106.
  • connection part 611,621,631,641 of each connection terminal 6 is connected to the circuit switch 15 (FIG. 6) via the separate 1st wiring pattern 7. As shown in FIG. Connected).
  • the other connection parts 612, 622, 632, and 642 are connected to the detection part 12 (see FIG. 6) via the common second wiring pattern 8.
  • the circuit switch 15 is connected to the pad 72 of the first wiring pattern 7.
  • the connection pattern 83 that connects the pads 81 and 82 is formed wider than the connection pattern 73 of the first wiring pattern 7.
  • the detour portion 85 formed on the other surface 132 of the circuit board 13 in the second wiring pattern 8 is formed in a so-called solid pattern.
  • the second wiring pattern 8 has pads 811 to 814 for connecting the input resistors 161 to 164. From these pads 811 to 814, lead-out portions 831, 835, 837, and 839 are drawn out in the positive direction of the X-axis, respectively. The leading ends of the lead portions 831, 835, 837, and 839 are routed to the other surface 132 through the through holes 832, 836, 838, and 840, and are electrically connected to the common bypass 85.
  • connection pattern 731 is within the projection plane of the second wiring pattern (detour 85) 8 in the thickness direction of the circuit board 13. Is formed.
  • the second wiring pattern (the detour route 85) 8 is routed to pass through the projection plane.
  • the second wiring pattern 8 is connected to the reference potential (circuit ground) of the detection unit 12. Accordingly, in the portion of the first wiring pattern 7 that overlaps with the second wiring pattern 8, the second wiring pattern 8 functions as an electromagnetic shield and is not particularly easily affected by external noise.
  • a detection target is a single-phase alternating current such as a single-phase two-wire system or a single-phase three-wire system
  • a single current transformer 5 detects one circuit current. Therefore, it is possible to detect currents of a plurality of circuits with the plurality of connection terminals 6.
  • the detection target is a multi-phase alternating current such as a three-phase four-wire system
  • the current detector 1 detects a current with one current transformer 5 for each phase, so that a plurality of connection terminals 6 1 The circuit current can be detected.
  • the current detector 1 of the present embodiment is the same as that of the first embodiment in that the connection terminal 6 for connecting the current transformer 5 has a first connection terminal 61 and a second connection terminal 62. 1 and different.
  • the same configurations as those of the first embodiment are denoted by common reference numerals, and description thereof is omitted as appropriate.
  • the current detector 1 of the present embodiment is configured so that two types of current transformers, that is, a first current transformer 51 and a second current transformer 52 can be connected as the current transformer 5.
  • a first current transformer 51 and a second current transformer 52 can be connected as the current transformer 5.
  • These different types of current transformers 51 and 52 differ in the magnitude of the output current at the time of current detection, and accordingly the overall size also differs. Basically, any one type is selected and the current is changed. Connected to the detector 1.
  • These different types of current transformers may be used depending on the application, but the main current transformers may differ depending on the country or region.
  • the first current transformer 51 is configured such that a relatively small current (for example, about several tens of mA) flows through the coil when a current flows through the power supply path 104 (see FIG. 3). Is relatively small and the overall size is also relatively small.
  • the second current transformer 52 is configured such that a relatively large current (for example, about several A) flows through the coil when a rated current (for example, several hundred A) flows through the power supply path 104.
  • the core is relatively large and the overall size is relatively large.
  • connection line 106 of the first current transformer 51 is connected to the first connection terminal 61, and the connection line 106 of the second current transformer 52 is connected to the second connection terminal 62.
  • the first connection terminal 61 includes a pair of connection portions 611 and 612 so that the two-wire connection line 106 is connected, and the second connection terminal 62 is connected to the two-wire connection line 106.
  • a pair of connection portions 621 and 622 are provided.
  • the detection unit 12 is common to the first current transformer 51 and the second current transformer 52, the output currents of these different types of current transformers 51 and 52 are significantly different.
  • the input resistor 11 includes two types of resistors 111 and 112 having different resistance values connected in series, and the first current transformer 51 is connected to both ends of the first resistor 111, The second current transformer 52 is connected to both ends of the second resistor 112. That is, the first connection terminal 61 is connected to both ends of the first resistor 111, and the second connection terminal 62 is connected to both ends of the second resistor 112.
  • the first resistor 111 is a resistor having a resistance value of 3.3 ⁇
  • the second resistor 112 is a shunt resistor having a resistance value of 5 m ⁇ .
  • the shunt resistor is a highly accurate resistor having a small resistance value and made for current measurement of a circuit through which a large current flows.
  • the detection unit 12 measures the value of the current flowing through the measurement point of the feed path 104 by measuring the voltage across the input resistor 11 that is a series circuit of the resistors 111 and 112. In short, in a state where the first current transformer 51 is connected to the first connection terminal 61, the detection unit 12 can detect the current at the measurement point based on the output current of the first current transformer 51. On the other hand, in a state where the second current transformer 52 is connected to the second connection terminal 62, the detection unit 12 can detect the current at the measurement point based on the output current of the second current transformer 52.
  • the first connection terminal 61 and the second connection terminal 62 are formed on one surface 131 (see FIG. 10) and the other surface 132 (see FIG. 11) of the circuit board 13 as shown in FIGS. Separately provided.
  • the first connection terminal 61 is surface-mounted on one surface 131 of the circuit board 13
  • the second connection terminal 62 is surface-mounted on the other surface 132.
  • the first connection terminal 61 and the second connection terminal 62 are provided at positions overlapping each other in the thickness direction of the circuit board 13. That is, these connection terminals 61 and 62 are provided separately on the front and back of the circuit board 13 so that at least a part of one of the connection terminals 61 and 62 is located in the other projection plane.
  • the first resistor 111 is provided on one surface 131 of the circuit board 13, and the second resistor 112 is provided on the other surface 132 of the circuit board 13, and the detection unit 12 (see FIG. 8). Is provided on one surface 132 of the circuit board 13.
  • FIG. 9 shows a model in which the thickness dimension of the insulating substrate 130 is larger than the actual thickness for the sake of explanation.
  • connection part 611 of the first connection terminal 61 is electrically connected to the detection part 12 by the first wiring pattern 7, and the connection part 622 of the second connection terminal 62 is connected by the second wiring pattern 8.
  • the detection unit 12 is electrically connected.
  • connection portion 612 of the first connection terminal 61 and the connection portion 621 of the second connection terminal 62 are electrically connected by the third wiring pattern 9.
  • the second wiring pattern 8 Since the shape of the first wiring pattern 7 is the same as that of the first embodiment (see FIG. 1), the description thereof is omitted here.
  • a connection portion 622 is connected to one end portion in the Y direction provided on the other surface 132, and the other end portion provided on the one surface 131 is connected to the detection portion 12.
  • a pad 82 is provided.
  • the second wiring pattern 8 has a pad 81 for connecting the second resistor 112 in the vicinity of the second connection terminal 62 on the other surface 132 at an intermediate position in the Y direction.
  • the third wiring pattern 9 has a pad 91 (see FIG. 10) connected to the connection portion 612 on one surface 131 and a pad 92 (see FIG. 11) connected to the connection portion 621 on the other surface 132. is doing.
  • the pad 91 is arranged so as to be aligned with the pad 71 of the first wiring pattern 7 in the X direction, and is used to connect the first resistor 111.
  • the pad 92 is arranged so as to be aligned with the pad 81 of the second wiring pattern 8 in the X direction, and is used to connect the second resistor 112.
  • the third wiring pattern 9 includes a lead portion 93 drawn from the pad 91 in the positive direction of the X axis on one surface 131 and a lead portion drawn out from the pad 92 in the positive direction of the X axis on the other surface 132.
  • the ends of the portion 94 are electrically connected through the through hole 95.
  • the first resistor 111 and the second resistor 112 are connected in series.
  • one pad 81 is formed in the second wiring layer, and the other pad 82 is formed in the first wiring layer. That is, in the second wiring pattern 8, the connection pattern 86 that connects both the pads 81 and 82 is the first wiring layer provided on the one surface 131 of the circuit board 13 and the second pattern 132 provided on the other surface 132. It is formed across the wiring layer.
  • connection pattern 86 of the second wiring pattern 8 has a leading end of a leading portion 861 that is pulled out from the pad 82 in the positive direction of the Y axis on one surface 131. It is routed through the hole 862 to the other surface 132. On the other surface 132, as shown in FIG. 11, the connection pattern 86 has a detour portion 87 having one end connected to the pad 81 and the other end connected to the lead-out portion 861 through the through hole 862.
  • the detour portion 87 is formed along the Y direction with a first piece 871 extending from the pad 81 in the positive direction of the X axis, a second piece 872 extending from the through hole 862 in the negative direction of the X axis, and the Y piece. It is comprised with the 3rd piece 873 which connects the front-end
  • the first piece 871 and the third piece 873 of the detour portion 87 are arranged at positions overlapping the connection pattern 73 of the first wiring pattern 7 in the thickness direction of the circuit board 13.
  • at least a part of the first wiring pattern 7 is formed in a wiring layer adjacent to the wiring layer in which the second wiring pattern 8 is formed, and the second wiring pattern 8 is formed in the thickness direction of the circuit board 13. It is formed in a shape that fits within the projection plane.
  • the width dimension (thickness) of the connection pattern 73 of the first wiring pattern 7 and the connection pattern 86 of the second wiring pattern 8 are set to be the same. Therefore, the first wiring pattern 7 is formed in the same shape as the projection surface of the second wiring pattern (the first piece 871 and the third piece 873) in the overlapping portion with the second wiring pattern 8. become.
  • connection terminal 6 is for connecting the first connection terminal 61 for connecting the first current transformer 51 and the second current transformer 52. And a second connection terminal 62. Therefore, the current detector 1 can correspond to different types of current transformers 51 and 52.
  • the first resistor 111 and the second resistor 112 are wiring layers different from each other, and are provided at positions overlapping each other in the thickness direction of the circuit board 13. Therefore, in the first wiring pattern 7 connected to the first resistor 111 and the second wiring pattern 8 connected to the second resistor 112, a portion overlapping in the thickness direction of the circuit board 13 increases. . As a result, according to the configuration of the present embodiment, the area surrounded by the wiring patterns 7 and 8 can be reduced as much as possible, and the magnetic flux passing through this area is further reduced. There is an advantage that the current measurement accuracy can be further improved by reducing the current.
  • the current detector 1 of this embodiment is different from the current detector 1 of Embodiment 1 in that a multilayer substrate having four wiring layers is used as a circuit board.
  • the circuit board 14 (see FIG. 12) has a first wiring layer on one surface 141 (see FIG. 12), a fourth wiring layer on the other surface (not shown), and a second wiring as an intermediate layer. And a third wiring layer. These wiring layers are laminated via an insulating substrate in order of the first wiring layer, the second wiring layer, the third wiring layer, and the fourth wiring layer from the one surface 141 side.
  • the same configurations as those of the first embodiment are denoted by common reference numerals, and description thereof is omitted as appropriate.
  • connection terminal 6 (see FIG. 1) and the input resistor 11 (see FIG. 1) are provided on one surface 141 of the circuit board 14, and the detection unit 12 (see FIG. It is provided on the surface.
  • FIG. 12 shows the circuit board 14 viewed from the one surface 141 side.
  • the wiring patterns 7 and 8 formed in the first wiring layer are solid lines
  • the wiring patterns 7 and 8 formed in the second wiring layer, 8 is represented by a broken line.
  • FIG. 13 shows the circuit board 14 viewed from the one surface 141 side excluding the first wiring layer and the second wiring layer
  • the wiring patterns 7 and 8 formed in the third wiring layer are solid lines.
  • the wiring patterns 7 and 8 formed in the fourth wiring layer are indicated by broken lines.
  • the pad 71 for connecting the input resistor 11 is formed in the first wiring layer
  • the pad 72 for connecting the detection unit 12 is formed in the fourth wiring layer.
  • 72 is formed across the first wiring layer and the fourth wiring layer.
  • the second wiring pattern 8 has a pad 81 for connecting the input resistor 11 formed in the first wiring layer, and a pad 82 for connecting the detection unit 12 formed in the fourth wiring layer.
  • a connection pattern 88 for connecting 82 is formed across all the first to fourth wiring layers.
  • connection pattern 74 of the first wiring pattern 7 extends from the pad 72 in the positive direction of the Y axis and is extended in the negative direction of the X axis as shown in FIGS. It is formed in a substantially L shape that is connected to 71.
  • the connection pattern 74 has a through hole 741 that penetrates the circuit board 14 at the approximate center in the Y direction, and is divided into two in the Y direction by the through hole 741. That is, in the connection pattern 74, a portion between the through hole 741 and the pad 71 is formed in the first wiring layer, and a portion between the through hole 741 and the pad 72 is formed in the fourth wiring layer. Yes.
  • connection pattern 88 of the second wiring pattern 8 has a through hole 881 that penetrates the circuit board 14 at the approximate center in the Y direction. Divided into two in the Y direction. However, in the second wiring pattern 8, the portion of the connection pattern 88 between the through hole 881 and the pad 81 is formed across the first and second wiring layers, and the connection between the through hole 881 and the pad 82. The intermediate portion is formed across the third and fourth wiring layers.
  • connection pattern 88 includes a via hole 882 that electrically connects the first wiring layer and the second wiring layer between the through hole 881 and the pad 81.
  • the detour portion 883 that connects the via hole 882 and the through hole 881 is formed in the second wiring layer and overlaps with the first wiring pattern 7 formed in the first wiring layer. It is formed in a shape detoured in the direction.
  • connection pattern 88 includes a via hole 884 that electrically connects the third wiring layer and the fourth wiring layer between the through hole 881 and the pad 82.
  • the detour portion 885 that connects the through hole 881 and the via hole 884 is formed in the third wiring layer and overlaps the first wiring pattern 7 formed in the fourth wiring layer. It is formed in a shape detoured in the direction.
  • the through hole 741 of the first wiring pattern 7 and the through hole 881 of the second wiring pattern 8 are formed side by side in the X direction so as to be adjacent to each other. That is, the through hole 741 that connects the first and fourth wiring layers of the first wiring pattern 7 is provided adjacent to the through hole 881 that connects the second and third wiring layers of the second wiring pattern 8. .
  • the distance between these through holes 741 and 881 is set to be as small as possible.
  • the distance between the first wiring pattern 7 and the second wiring pattern 8 can be reduced as much as possible in the through holes 741 and 881 formed in the circuit board 14. Therefore, according to the configuration of this embodiment, the area of the region surrounded by the wiring patterns 7 and 8 can be reduced as much as possible, and the magnetic flux passing through this region is further reduced. There is an advantage that the current measurement accuracy can be further improved.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measuring Instrument Details And Bridges, And Automatic Balancing Devices (AREA)
  • Measurement Of Current Or Voltage (AREA)

Abstract

 電流検出器は、検出部12を実装した回路基板13と、変流器が接続される接続端子6とを備えている。回路基板13は、一表面131に第1の配線層が設けられ、他表面に第2の配線層が設けられた両面基板からなる。これらの配線層には、接続端子6と検出部12とを電気的に接続する第1の配線パターン7と第2の配線パターン8とが形成されている。第1の配線パターン7は第1の配線層に形成されているのに対し、第2の配線パターン8は第1の配線層と第2の配線層とに跨って形成されている。第2の配線パターン8のうち他表面に形成された迂回部84は、その一部が第1の配線パターン7と重なる位置に配置されている。これにより、両配線パターン7,8で囲まれた領域の面積を小さくでき、この領域を通過する磁束を低減することができ、結果的に、外部で発生した磁束の影響を低減して電流の計測精度を向上できる。

Description

電流検出器
 本発明は、変流器の出力に基づいて検出対象の電流を検出する電流検出器に関する。
 従来から、住宅やオフィスビル等においては、一般的に電力系統(配電系統)から受電設備で受電した電力を配電盤や分電盤で複数の屋内配線に分岐し、分岐した屋内配線を介して各負荷に電力を供給するシステムが採用されている。この種のシステムにおいて、省エネルギー等の目的で、交流回路の複数の計測点における電力量をそれぞれ計測する多回路電力量計を用いることが提案されている(たとえば日本国公開特許公報2005-55404号参照)。
 この多回路電力量計は、電圧と電流とから電力を演算するため、交流回路の電圧を測定する電圧測定回路に加えて、計測点における電流を計測する電流検出器(電流測定回路)を備えている。電流検出器は、交流回路の計測点にカップリングされた変流器に接続され、変流器の出力に基づいて計測点の電流を計測する。この種の電流検出器は、変流器の出力に基づいて検出対象の電流を検出する検出部を実装した回路基板を備え、回路基板には、変流器が接続される接続端子(コネクタ)が設けられている。
 ところで、このような構成の電流検出器では、一般的に、接続端子と検出部とを電気的に接続する一対の配線パターンが回路基板に形成されている。しかし、この配線パターンで囲まれた領域を、外部で発生した磁束(たとえば屋内配線の周囲に生じる磁束)が通過すると、磁束の影響で配線パターンに電流が流れるため、検出部の入力にノイズが生じる可能性がある。とくに、変流器の出力が徴少信号である場合、検出部は、上記ノイズの影響によりSN比が低下し、電流の計測精度が低下するという問題がある。
 本発明は上記事由に鑑みて為されており、外部で発生した磁束の影響を低減して電流の計測精度を向上させた電流検出器を提供することを目的とする。
 本発明の電流検出器は、変流器の出力に基づいて検出対象の電流を検出する検出部を実装した回路基板と、前記回路基板に設けられ前記変流器が接続される接続端子とを備え、前記回路基板は、厚み方向に2層以上の配線層が設けられており、前記配線層には前記接続端子と前記検出部とを電気的に接続する第1の配線パターンと第2の配線パターンとが形成されており、前記第1の配線パターンの少なくとも一部は、前記第2の配線パターンが形成された前記配線層と隣接する前記配線層に形成され、前記回路基板の厚み方向において前記第2の配線パターンの投影面内に収まる形状に形成されていることを特徴とする。
 この発明によれば、第1の配線パターンの少なくとも一部は、第2の配線パターンが形成された配線層と隣接する配線層に形成され、回路基板の厚み方向において第2の配線パターンの投影面内に収まるので、両配線パターンで囲まれた領域の面積を小さくできる。したがって、両配線パターンで囲まれた領域を通過する磁束を低減することができ、結果的に、外部で発生した磁束の影響を低減して電流の計測精度を向上できる、という利点がある。
 この電流検出器において、前記回路基板には前記接続端子に接続された入力抵抗が設けられ、前記検出部は、前記入力抵抗で発生した電圧を検出することにより検出対象の電流を検出し、前記第1の配線パターンと前記第2の配線パターンとは、前記入力抵抗と前記検出部とを接続する部分の少なくとも一部において、前記回路基板の厚み方向に互いに重なっていることが望ましい。
 この電流検出器において、前記入力抵抗は、直列に接続された第1の抵抗と第2の抵抗とを有し、前記接続端子は、前記第1の抵抗の両端に接続された第1の接続端子と前記第2の抵抗の両端に接続された前記第2の接続端子とを有し、前記第1の配線パターンは、前記第1の抵抗における前記第2の接続端子とは反対側の端子を前記検出部に接続し、前記第2の配線パターンは、前記第2の抵抗における前記第1の接続端子とは反対側の端子を前記検出部に接続し、前記第1の抵抗と前記第2の抵抗とは、互いに異なる前記配線層であって、前記回路基板の厚み方向において互いに重なる位置に設けられていることがより望ましい。
 この電流検出器において、前記第2の配線パターンは前記第1の配線パターンに比べて幅広であって、前記検出部の基準電位に接続されていることがより望ましい。
 この電流検出器において、前記第1の配線パターンと前記第2の配線パターンとの各々は、異なる前記配線層に跨って形成されており、前記第1の配線パターンの異なる前記配線層間をつなぐスルーホールは、前記第2の配線パターンの異なる前記配線層間をつなぐスルーホールに隣接して設けられていることがより望ましい。
実施形態1に係る電流検出器の要部の表面図である。 実施形態1に係る電流検出器の要部の裏面図である。 実施形態1に係る電気量管理システムの構成を示すブロック図である。 実施形態1に係る電流検出器の要部の構成を示す回路図である。 実施形態1に係る電流検出器の他の例を示す要部の表面図である。 実施形態2に係る電流検出器の要部の構成を示す回路図である。 実施形態2に係る電流検出器の要部の表面図である。 実施形態3に係る電流検出器の要部の構成を示す回路図である。 実施形態3に係る電流検出器の要部の斜視図である。 実施形態3に係る電流検出器の要部の表面図である。 実施形態3に係る電流検出器の要部の裏面図である。 実施形態4に係る電流検出器の要部の表面図である。 実施形態4に係る電流検出器の要部の表面図である。
 (実施形態1)
 本実施形態の電流検出器は、交流回路の複数の計測点における電力量をそれぞれ計測する電力計測装置100(図3参照)に用いられている。この電力計測装置100は、たとえば住宅等における分電盤(図示せず)内に設けられ、複数の分岐回路について負荷101(図3参照)に供給されている電力量を分岐回路ごとに計測し、計測結果を監視装置102(図3参照)に出力する。負荷101は、たとえば照明器具、給湯器、空調装置、テレビなどの各種電気機器である。これにより、ユーザは負荷101での電気使用量等を監視装置102にて確認可能となる。
 まず、電力計測装置100の概略構成について図3を参照して説明する。
 電力計測装置100は、交流電源103から負荷101への給電路(分岐回路)104に流れる電流を検出する電流検出器1と、給電路104の電圧を検出する電圧検出器2と、電力を演算する電力演算部3と、データを出力するデータ出力部4とを有している。
 電流検出器1は、分電盤内において給電路104の所定箇所に設定されている計測点に設けられた変流器(CT)5に接続され、変流器5の出力に基づいて検出対象となる計測点の電流を検出する。ここでは、電流検出器1は、給電路104の計測点を流れる電流の大きさを計測しており、電流値を表す電流信号を電力演算部3に出力する。電圧検出器2は、分電盤内でたとえば主幹回路に接続され、給電路104の電圧の大きさを計測して、電圧値を表す電圧信号を電力演算部3に出力する。なお、電流検出器1および電圧検出器2は、出力する信号(電流信号、電圧信号)に所定値を加算する加算回路(図示せず)を有しており、電力演算部3には所定値分だけ底上げされた電流信号、電圧信号が入力される。
 電力演算部3は、マイコン(マイクロコンピュータ)を主構成としており、電流検出器1からの電流信号および電圧検出器2からの電圧信号に基づいて、変流器5が設けられている計測点における電力を演算する。ここでは、電力演算部3は、電流検出器1および電圧検出器2からの各アナログ信号をデジタル信号に変換するA/D変換部(図示せず)と、A/D変換後の各信号を乗算することにより電力を求める乗算部(図示せず)とを有している。つまり、乗算部は、電流と電圧とを乗算することにより電力を算出する。電力演算部3は、演算により求めた電力値を積算することによって所定時間ごとの電力量を求め、求めた電力量をデータ出力部4に出力する。なお、電力演算部3は、A/D変換後の信号から、電流検出器1および電圧検出器2の加算回路で加算された所定値分を減算した上で、電力の演算を行う。
 データ出力部4は、たとえばRS485などに準拠した通信機能を有しており、電力演算部3で求められた電力量を、通信により通信線105を通して監視装置102へ出力する。また、電力計測装置100は、図示しない外部メモリ用のインタフェースや内蔵メモリを具備しており、データ出力部4は、これらのメモリに対しても電力量を出力し、電力量をメモリに記憶する機能を有している。さらに、データ出力部4は、メモリに一旦記憶した電力量を、通信により監視装置102へ出力してもよい。
 このように構成される電力計測装置100は、変流器5および監視装置102と共に、たとえば分岐回路ごとの電気使用量等を管理する電気量管理システムを構成する。監視装置102は、たとえば電力計測装置100とネットワーク接続されたパソコン(パーソナルコンピュータ)からなり、定期的(たとえば1時間毎)に電力計測装置100からデータを取得し、取得したデータを記憶する。これにより、監視装置102は、電力計測装置100から取得したデータをモニタ(図示せず)に表示し、分岐回路ごとの電気使用量等を管理可能とする。
 ここで、電流検出器1に接続される変流器5は、環状のコア(図示せず)と、コアに巻き付けられた導線からなるコイル(図示せず)とを具備している。この変流器5は、コアの内側を給電路104が貫通するように給電路104の計測点に取り付けられ、コイルの両端が専用の接続線106(図4参照)を介して電流検出器1に接続される。これにより、変流器5は、コアを貫通した給電路104を流れる電流に応じた出力電流を、接続線106を介して電流検出器1に流すことになる。なお、変流器5は、既設配線を接続したままで取り付けることができる分割形であってもよい。
 次に、電流検出器1の構成について図4を参照して説明する。
 電流検出器1は、図4に示すように、変流器5が接続される入力抵抗11と、入力抵抗11で生じた電圧を検出する検出部12とを有している。入力抵抗11は、変流器5からの出力電流を流すことにより検出対象である計測点の電流に応じた電圧を生じる。したがって、検出部12は、入力抵抗11で生じた電圧を検出することによって、検出対象である計測点の電流に応じた値(電圧)を取得できる。
 入力抵抗11は、両端が検出部12に接続されている。ここで、検出部12は、基準電位としての回路グランド(ゼロ電位)に接続されている。検出部12は、入力抵抗11の一端を基準電位に接続し、入力抵抗11の他端と基準電位との間に生じる電圧を、入力抵抗11の両端電圧として測定する。このようにして、検出部12は、入力抵抗11の両端電圧を測定することにより、給電路104の計測点を流れる電流値を計測する。ここで、検出部12は、入力抵抗11の両端電圧に所定値を加算する加算回路(図示せず)を具備しており、所定値分だけ底上げされた電流信号を電力演算部3に出力する。なお、検出部12は、電力演算部3(図3参照)を構成するマイコンにて実現されていてもよく、この場合、入力抵抗11はマイコンのA/D変換部に直接接続される。
 ところで、本実施形態の電流検出器1は、検出部12を実装した回路基板13(図1参照)と、回路基板13に設けられており変流器5が接続される接続端子6とを備えている。接続端子6は、2線式の接続線106が接続されるように一対の接続部601,602を具備している。この接続端子6の一対の接続部601,602間には、上述した入力抵抗11が接続されている。これにより、変流器5の接続線106が接続端子6に接続された状態では、変流器5に入力抵抗11が接続され、変流器5からの出力電流に応じた電圧が入力抵抗11の両端に発生することになる。そのため、検出部12は、変流器5の出力電流に基づいて計測点の電流を検出できる。
 ここで、回路基板13は、図1および図2に示すように、厚み方向に2層以上の配線層が設けられている。本実施形態では、回路基板13は、絶縁基板130の一表面131に第1の配線層が設けられ、他表面132に第2の配線層が設けられた両面基板からなる。本実施形態では、接続端子6と入力抵抗11と検出部12とは、いずれも回路基板13の一表面131に設けられている。なお、図1では入力抵抗11および検出部12は2点鎖線で表している。
 これらの配線層には、接続端子6と検出部12とを電気的に接続する第1の配線パターン7と第2の配線パターン8とが形成されている。接続端子6の一方の接続部601は第1の配線パターン7を介して検出部12に接続され、他方の接続部602は第2の配線パターン8を介して検出部12に接続されている。さらに、第1の配線パターン7と第2の配線パターン8との間には入力抵抗11が接続されている。
 以下に、これらの配線パターンの形状について詳しく説明する。以下では、接続端子6の一対の接続部601,602が並ぶ図1の左右方向をX方向とし、図1の右方向をX軸の正方向として説明し、また、図1の上下方向をY方向とし、図1の上方向をY軸の正方向として説明する。
 第1の配線パターン7は、図1に示すように、Y方向の一端部に接続端子6の接続部601が接続されており、他端部には検出部12を接続するためのパッド72を有している。さらに、第1の配線パターン7は、Y方向の中間位置であって接続端子6の近傍に、入力抵抗11を接続するためのパッド71を有している。同様に、第2の配線パターン8は、Y方向の一端部に接続端子6の接続部602が接続されており、他端部には検出部12を接続するためのパッド82を有している。さらに、第2の配線パターン8は、Y方向の中間位置であって接続端子6の近傍に、入力抵抗11を接続するためのパッド81を有している。
 本実施形態では一例として、入力抵抗11接続用のパッド71,81の間隔は一対の接続部601,602の間隔と同じであるが、検出部12接続用のパッド72,82の間隔は一対の接続部601,602の間隔よりも狭く設定されている。そのため、第1の配線パターン7においては、一方のパッド71は接続部601とY方向に沿った一直線上に並んでいるが、他方のパッド72はこの直線から第2の配線パターン8のパッド82側に寄った位置に配置されている。したがって、第1の配線パターン7は、パッド72からY軸の正方向に延び、その先端部がX軸の負方向に延長されてパッド71につながる略L字状の連結パターン73にて、両パッド71,72間が接続されている。第2の配線パターン8においては、2つのパッド81,82は接続部602とY方向に沿った一直線上に並んでいる。
 ここで、第1の配線パターン7は、回路基板13の一表面131に設けられた第1の配線層に形成されているのに対し、第2の配線パターン8は第1の配線層と第2の配線層とに跨って形成されている。すなわち、第1の配線パターン7においては、2つのパッド71,72および両パッド71,72間をつなぐ連結パターン73のいずれも第1の配線層に形成されている。これに対し、第2の配線パターン8では2つのパッド81,82は第1の配線層に形成されているものの、両パッド81,82間をつなぐ連結パターン83の一部は第2の配線層に形成されている。
 具体的に説明すると、第2の配線パターン8の連結パターン83は、一表面131上でパッド81からY軸の負方向に引き出された引出部831の先端が、スルーホール832を通して他表面132へ引き回されている。さらに、連結パターン83は、一表面131上でパッド82からY軸の正方向に引き出された引出部833の先端が、スルーホール834を通して他表面132へ引き回されている。他表面132においては、連結パターン83は、図2に示すように、一端部がスルーホール832を通して引出部831につながり、他端部がスルーホール834を通して引出部833につながる迂回部84を有している。なお、ここでいう「スルーホール」は、孔の内面に導電性材料によりスルーホールめっきが施され、一表面131側のパターンと他表面132側のパターンとを電気的に接続する構造を意味している。
 迂回部84は、スルーホール832からX軸の負方向に延長された第1片841と、スルーホール834からX軸の負方向に延長された第2片842と、Y方向に沿って形成され第1片841および第2片842の先端部同士をつなぐ第3片843とからなる。
 ここで、迂回部84のうち第3片843は、回路基板13の厚み方向において第1の配線パターン7の連結パターン73と重なる位置に配置されている。言い換えれば、第1の配線パターン7の少なくとも一部は、第2の配線パターン8が形成された配線層と隣接する配線層に形成され、回路基板13の厚み方向において第2の配線パターン8の投影面内に収まる形状に形成されている。本実施形態では、第1の配線パターン7の連結パターン73と、第2の配線パターン8の連結パターン83とでは幅寸法(太さ)が同一に設定されている。そのため、第1の配線パターン7は、第2の配線パターン8との重複部分において、第2の配線パターン(第3片843)8の投影面と同じ形状に形成されることになる。
 以上説明した電流検出器1によれば、第1の配線パターン7の少なくとも一部は、第2の配線パターン8が形成された配線層と隣接する配線層に形成され、回路基板13の厚み方向において第2の配線パターン8の投影面内に収まっている。そのため、電流検出器1は、回路基板13において接続端子6と検出部12とを電気的に接続する一対の配線パターン7,8で囲まれた領域の面積を、極力小さく抑えることが可能である。すなわち、本実施形態の電流検出器1は、一対の配線パターン7,8の少なくとも一部が回路基板13の厚み方向に重なるので、この重複部分では、一対の配線パターン7,8の間隔を絶縁基板130の厚み寸法にまで小さくすることができる。したがって、この電流検出器1は、両配線パターン7,8が回路基板13の同一面に形成される構成に比べて、両配線パターン7,8の間隔を小さくでき、両配線パターン7,8で囲まれた領域の面積を小さくできる。
 ここにおいて、両配線パターン7,8で囲まれた領域を、外部で発生した磁束(たとえば屋内配線の周囲に生じる磁束)が通過すると、磁束の影響で配線パターン7,8に電流が流れるため、検出部12の入力にノイズが生じる可能性がある。本実施形態の電流検出器1は、両配線パターン7,8で囲まれた領域の面積を小さく抑えることにより、この領域を通過する磁束を低減することができ、結果的に、外部で発生した磁束の影響を低減して電流の計測精度を向上できる、という利点がある。とくに、変流器5の出力が微小信号である場合、検出部12は上記ノイズの影響によりSN比が低下しやすいので、上述のように両配線パターン7,8で囲まれた領域の面積を小さく抑えることは有用である。
 また、本実施形態では、第1の配線パターン7と第2の配線パターン8とは、入力抵抗11と検出部12とを接続する連結パターン73,83の一部で互いに重なっている。ここで、接続端子6と入力抵抗11との間は電流モードの信号が通過するのに対し、入力抵抗11と検出部12との間は電圧モードの信号が通過する。したがって、両配線パターン7,8は、電圧モードの信号が通過する部分同士が重なることとなり、その結果、両配線パターン7,8間の干渉が比較的小さくなる。
 ところで、本実施形態の他の例として、図5に示すように、第2の配線パターン8の連結パターン83は、第1の配線パターン7の連結パターン73に比べて幅広に形成されていてもよい。
 図5の構成では、第2の配線パターン8のうち、回路基板13の他表面132に形成された迂回部85は、面状の所謂ベタパターンにて形成されている。この場合でも、第1の配線パターン7は、連結パターン73の少なくとも一部が、回路基板13の厚み方向において第2の配線パターン(迂回路85)8の投影面内に形成されている。図5の例では、パッド81からX軸の正方向に引出部831が引き出され、引出部831の先端がスルーホール832に接続されている。また、パッド72,82は、パッド71,81に対してX軸の正方向にシフトした位置に設けられている。
 さらにこの例では、第2の配線パターン8は検出部12の基準電位(回路グランド)に接続されている。したがって、第1の配線パターン7のうち第2の配線パターン8と重なる部分については、第2の配線パターン8が電磁シールドとして機能し、外来ノイズの影響をとくに受けにくくなる。
 なお、接続端子6は、1枚の回路基板13に1個のみ設けられている構成に限らず、1枚の回路基板13に複数個設けられていてもよい。この場合、電流検出器1は、複数個の接続端子6で複数回路の電流を検出してもよいし、複数個の接続端子6で1回路の電流を検出してもよい。
 すなわち、電流検出器1は、検出対象が単相二線式や単相三線式などの単相交流であれば1個の変流器5で1回路の電流を検出できるので、複数個の接続端子6で複数回路の電流を検出可能である。また、検出対象が三相四線式などの複相交流であれば、電流検出器1は、各相につき1個の変流器5で電流を検出するので、複数個の接続端子6で1回路の電流を検出可能である。さらに、検出対象が複相交流の場合でも、1回路分の電流を検出する複数個の接続端子6の組が複数組設けられていれば、電流検出器1は、複数回路の電流を検出可能である。
 (実施形態2)
 本実施形態の電流検出器1は、変流器5を接続するための接続端子6が、第1の接続端子61と第2の接続端子62と第3の接続端子63と第4の接続端子64とを有する点で、実施形態1の電流検出器1と相違する。以下、実施形態1と同様の構成については、共通の符号を付して適宜説明を省略する。
 本実施形態の電流検出器1は、図6に示すように、変流器5として第1の変流器501、第2の変流器502、第3の変流器503、第4の変流器505の4種類の変流器を接続可能に構成されている。これらの変流器501~504は、コアの内側をそれぞれ異なる給電路104(図3参照)が貫通するように計測点に取り付けられ、コイルの両端が専用の接続線106を介して電流検出器1に接続される。これにより、各変流器501~504は、それぞれコアを貫通した給電路104を流れる電流に応じた出力電流を、接続線106を介して電流検出器1に流すことになる。
 これらの変流器501~504は、それぞれ個別の入力抵抗161~164(以下、各々を区別しないときにはまとめて入力抵抗16という)に接続されており、各入力抵抗16の両端電圧が検出部12に入力される。ここで、各入力抵抗16は、一端が回路切替器15を介して検出部12に接続され、他端が基準電位としての回路グランドに接続されている。基準電位となる回路グランドはゼロ電位であってもよいし、ゼロ電位以外の所定電位であってもよい。回路切替器15は、入力抵抗161~164を択一的に選択して検出部12に対して電気的に接続する。
 これにより、検出部12は、回路切替器15で選択されている入力抵抗16の両端電圧を測定することにより、この入力抵抗16に接続された変流器5が設置されている計測点を流れる電流値を計測する。たとえば回路切替器15で第1の変流器501が選択された状態では、検出部12は、第1の変流器501の出力電流に基づいて計測点の電流を検出できる。回路切替器15で第2の変流器502が選択された状態では、検出部12は、第2の変流器502の出力電流に基づいて計測点の電流を検出できる。
 また、第1の変流器501は第1の接続端子61に、第2の変流器502は第2の接続端子62に、第3の変流器503は第3の接続端子63に、第4の変流器504は第4の接続端子64にそれぞれ接続線106を介して接続される。ここで、図7に示すように、第1の接続端子61は、2線式の接続線106が接続されるように一対の接続部611,612を具備し、第2の接続端子62は、2線式の接続線106が接続されるように一対の接続部621,622を具備している。同様に、第3の接続端子63は、2線式の接続線106が接続されるように一対の接続部631,632を具備し、第4の接続端子64は、2線式の接続線106が接続されるように一対の接続部641,642を具備している。
 ところで、本実施形態においては、図7に示すように、各接続端子6の一方の接続部611,621,631,641は別々の第1の配線パターン7を介して回路切替器15(図6参照)に接続される。他方の接続部612,622,632,642は共通の第2の配線パターン8を介して検出部12(図6参照)に接続される。なお、図7において、第1の配線パターン7のパッド72には回路切替器15が接続される。
 第2の配線パターン8は、実施形態1で説明した図5の構成と同様に、両パッド81,82間をつなぐ連結パターン83が第1の配線パターン7の連結パターン73に比べて幅広に形成されている。つまり、本実施形態では、第2の配線パターン8のうち、回路基板13の他表面132に形成された迂回部85は、面状の所謂ベタパターンにて形成されている。さらに、第2の配線パターン8は、各入力抵抗161~164を接続するためのパッド811~814を有している。これらのパッド811~814からは、それぞれX軸の正方向に引出部831,835,837,839が引き出されている。各引出部831,835,837,839の先端は、スルーホール832,836,838,840を通して他表面132へ引き回され、共通の迂回路85に電気的に接続されている。
 第1の接続端子61に接続された第1の配線パターン701は、連結パターン731の少なくとも一部が、回路基板13の厚み方向において第2の配線パターン(迂回路85)8の投影面内に形成されている。同様に、接続端子62,63,64にそれぞれ接続された第1の配線パターン702,703,704についても、連結パターン732,733,734の少なくとも一部が第2の配線パターン(迂回路85)8の投影面内を通るように引き回されている。
 さらにこの例では、第2の配線パターン8は検出部12の基準電位(回路グランド)に接続されている。したがって、第1の配線パターン7のうち第2の配線パターン8と重なる部分については、第2の配線パターン8が電磁シールドとして機能し、外来ノイズの影響をとくに受けにくくなる。
 以上説明した本実施形態の電流検出器1によれば、検出対象が単相二線式や単相三線式などの単相交流であれば1個の変流器5で1回路の電流を検出できるので、複数個の接続端子6で複数回路の電流を検出可能になる。また、検出対象が三相四線式などの複相交流であれば、電流検出器1は、各相につき1個の変流器5で電流を検出するので、複数個の接続端子6で1回路の電流を検出可能である。
 その他の構成および機能は実施形態1と同様である。
 (実施形態3)
 本実施形態の電流検出器1は、変流器5を接続するための接続端子6が、第1の接続端子61と第2の接続端子62とを有する点で、実施形態1の電流検出器1と相違する。以下、実施形態1と同様の構成については、共通の符号を付して適宜説明を省略する。
 本実施形態の電流検出器1は、図8に示すように、変流器5として第1の変流器51と第2の変流器52との2種類の変流器を接続可能に構成されている。種類の異なるこれらの変流器51,52は、電流検出時の出力電流の大きさが異なり、それに伴い全体的なサイズも異なっており、基本的には、いずれか一種類が選択されて電流検出器1に接続される。これら種類の異なる変流器は用途によって使い分けられることもあるが、国や地域によって主流となる変流器が異なることもある。
 ここで、第1の変流器51は、給電路104(図3参照)に電流が流れたときにコイルに比較的小さな電流(たとえば数十mA程度)が流れるように構成されており、コアが比較的小さく全体的なサイズも比較的小型である。これに対して、第2の変流器52は、給電路104に定格電流(たとえば数百A)が流れたときにコイルに比較的大きな電流(たとえば数A程度)が流れるように構成されており、コアが比較的大きく全体的なサイズも比較的大型である。
 第1の変流器51の接続線106は第1の接続端子61に接続され、第2の変流器52の接続線106は第2の接続端子62に接続される。第1の接続端子61は、2線式の接続線106が接続されるように一対の接続部611,612を具備し、第2の接続端子62は、2線式の接続線106が接続されるように一対の接続部621,622を具備している。
 検出部12は第1の変流器51と第2の変流器52とで共通であるものの、これら種類の異なる変流器51,52はその出力電流が大幅に異なるので、電流検出器1は、変流器51,52ごとに別々の抵抗111,112を有している。図8の例では、入力抵抗11は、抵抗値の異なる2種類の抵抗111,112が直列に接続されてなり、第1の変流器51は第1の抵抗111の両端に接続され、第2の変流器52は第2の抵抗112の両端に接続される。つまり、第1の抵抗111の両端には第1の接続端子61が接続され、第2の抵抗112の両端には第2の接続端子62が接続されている。たとえば、第1の抵抗111は抵抗値が3.3Ωの抵抗であり、第2の抵抗112は抵抗値が5mΩのシャント抵抗である。なお、シャント抵抗は、大電流が流れる回路の電流計測用に作られた、抵抗値が小さく高精度な抵抗器である。
 これら2種類の抵抗111,112の直列回路は、第1の抵抗111側となる一端が検出部12に接続され、第2の抵抗112側となる他端が基準電位としての回路グランドに接続されている。基準電位となる回路グランドはゼロ電位であってもよいし、ゼロ電位以外の所定電位であってもよい。このように、検出部12は、抵抗111,112の直列回路からなる入力抵抗11の両端電圧を測定することにより、給電路104の計測点を流れる電流値を計測する。要するに、検出部12は、第1の接続端子61に第1の変流器51が接続された状態では、第1の変流器51の出力電流に基づいて計測点の電流を検出できる。一方、第2の接続端子62に第2の変流器52が接続された状態では、検出部12は、第2の変流器52の出力電流に基づいて計測点の電流を検出できる。
 また、第1の接続端子61と第2の接続端子62とは、図9乃至11に示すように回路基板13の一表面131(図10参照)と、他表面132(図11参照)とに分かれて設けられている。ここでは、第1の接続端子61は回路基板13の一表面131に表面実装されており、第2の接続端子62は他表面132に表面実装されている。さらに、第1の接続端子61と第2の接続端子62とは、回路基板13の厚み方向において、互いに重なる位置に設けられている。つまり、これらの接続端子61,62は、一方の少なくとも一部が他方の投影面内に位置するように、回路基板13の表裏に分かれて設けられている。
 また、本実施形態においては、第1の抵抗111は回路基板13の一表面131に設けられ、第2の抵抗112は回路基板13の他表面132に設けられ、検出部12(図8参照)は回路基板13の一表面132に設けられる。
 次に、回路基板13に形成されている配線パターンの構成について、図9乃至11を参照して説明する。なお、図9では、説明のために絶縁基板130の厚み寸法を実際よりも大きくしたモデルを表している。
 すなわち、第1の接続端子61の接続部611は、第1の配線パターン7によって検出部12と電気的に接続され、第2の接続端子62の接続部622は、第2の配線パターン8によって検出部12と電気的に接続されている。さらに、第1の接続端子61の接続部612と第2の接続端子62の接続部621とは、第3の配線パターン9によって電気的に接続されている。
 第1の配線パターン7の形状については、実施形態1(図1参照)と同じであるから、ここでは説明を省略する。第2の配線パターン8は、他表面132に設けられたY方向の一端部に接続部622が接続されており、一表面131に設けられた他端部には検出部12を接続するためのパッド82を有している。さらに、第2の配線パターン8は、Y方向の中間位置であって他表面132における第2の接続端子62の近傍に、第2の抵抗112を接続するためのパッド81を有している。
 第3の配線パターン9は、接続部612に接続されたパッド91(図10参照)を一表面131に有し、接続部621に接続されたパッド92(図11参照)を他表面132に有している。パッド91は、第1の配線パターン7のパッド71とX方向に並ぶように配置されており、第1の抵抗111を接続するために用いられる。パッド92は、第2の配線パターン8のパッド81とX方向に並ぶように配置されており、第2の抵抗112を接続するために用いられる。さらに、第3の配線パターン9は、一表面131上でパッド91からX軸の正方向に引き出された引出部93と、他表面132上でパッド92からX軸の正方向に引き出された引出部94との先端同士が、スルーホール95を通して電気的に接続されている。これにより、第1の抵抗111と第2の抵抗112とが直列接続される。
 上述したように、第2の配線パターン8においては、一方のパッド81は第2の配線層に形成され、他方のパッド82は第1の配線層に形成されている。すなわち、第2の配線パターン8では、両パッド81,82間をつなぐ連結パターン86は、回路基板13の一表面131に設けられた第1の配線層と他表面132に設けられた第2の配線層とに跨って形成されている。
 具体的に説明すると、第2の配線パターン8の連結パターン86は、図10に示すように、一表面131上でパッド82からY軸の正方向に引き出された引出部861の先端が、スルーホール862を通して他表面132へ引き回されている。他表面132においては、連結パターン86は、図11に示すように、一端部がパッド81につながり、他端部がスルーホール862を通して引出部861につながる迂回部87を有している。
 迂回部87は、パッド81からX軸の正方向に延長された第1片871と、スルーホール862からX軸の負方向に延長された第2片872と、Y方向に沿って形成され第1片871および第2片872の先端部同士をつなぐ第3片873とで構成されている。
 ここで、迂回部87のうち第1片871および第3片873は、回路基板13の厚み方向において第1の配線パターン7の連結パターン73と重なる位置に配置されている。言い換えれば、第1の配線パターン7の少なくとも一部は、第2の配線パターン8が形成された配線層と隣接する配線層に形成され、回路基板13の厚み方向において第2の配線パターン8の投影面内に収まる形状に形成されている。本実施形態では、第1の配線パターン7の連結パターン73と、第2の配線パターン8の連結パターン86とでは幅寸法(太さ)が同一に設定されている。そのため、第1の配線パターン7は、第2の配線パターン8との重複部分において、第2の配線パターン(第1片871および第3片873)8の投影面と同じ形状に形成されることになる。
 以上説明した本実施形態の電流検出器1によれば、接続端子6が第1の変流器51を接続するための第1の接続端子61と第2の変流器52を接続するための第2の接続端子62とを有している。そのため、電流検出器1は、種類の異なる変流器51,52に対応することができる。
 しかも、この電流検出器1では、第1の抵抗111と第2の抵抗112とは、互いに異なる配線層であって、回路基板13の厚み方向において互いに重なる位置に設けられている。したがって、第1の抵抗111に接続される第1の配線パターン7と、第2の抵抗112に接続される第2の配線パターン8とにおいては、回路基板13の厚み方向に重なる部分が多くなる。その結果、本実施形態の構成によれば、両配線パターン7,8で囲まれた領域の面積を極力小さくでき、この領域を通過する磁束がさらに低減されるので、外部で発生した磁束の影響を低減して電流の計測精度をさらに向上できる、という利点がある。
 その他の構成および機能は実施形態1と同様である。
 (実施形態4)
 本実施形態の電流検出器1は、回路基板として4層の配線層を有する多層基板を用いている点で、実施形態1の電流検出器1と相違する。この回路基板14(図12参照)は、一表面141(図12参照)に第1の配線層、他表面(図示せず)に第4の配線層を有し、中間層として第2の配線層および第3の配線層を有している。これらの配線層は、一表面141側から第1の配線層、第2の配線層、第3の配線層、第4の配線層の順に、絶縁基板を介して積層されている。以下、実施形態1と同様の構成については、共通の符号を付して適宜説明を省略する。
 本実施形態においては、接続端子6(図1参照)および入力抵抗11(図1参照)は、回路基板14の一表面141に設けられ、検出部12(図1参照)は回路基板4の他表面に設けられている。
 以下、第1の配線パターン7および第2の配線パターン8の構成について、図12および図13を参照して説明する。図12は、一表面141側から見た回路基板14を示しており、第1の配線層に形成された配線パターン7,8については実線、第2の配線層に形成された配線パターン7,8については破線で表している。図13は、第1の配線層、第2の配線層を除いて一表面141側から見た回路基板14を示しており、第3の配線層に形成された配線パターン7,8については実線、第4の配線層に形成された配線パターン7,8については破線で表している。
 ここで、第1の配線パターン7は、入力抵抗11接続用のパッド71が第1の配線層に形成され、検出部12接続用のパッド72が第4の配線層に形成され、両パッド71,72間をつなぐ連結パターン74が第1の配線層と第4の配線層と跨って形成されている。また、第2の配線パターン8は、入力抵抗11接続用のパッド81が第1の配線層に形成され、検出部12接続用のパッド82が第4の配線層に形成され、両パッド81,82間をつなぐ連結パターン88が第1~4の全配線層に跨って形成されている。
 第1の配線パターン7の連結パターン74は、平面視では、図12,13に示すように、パッド72からY軸の正方向に延び、その先端部がX軸の負方向に延長されてパッド71につながる略L字状に形成されている。ただし、連結パターン74は、Y方向における略中央に、回路基板14を貫通するスルーホール741を有しており、このスルーホール741にてY方向に2分されている。つまり、連結パターン74のうち、スルーホール741とパッド71との間の部分は第1の配線層に形成され、スルーホール741とパッド72との間の部分は第4の配線層に形成されている。
 第2の配線パターン8の連結パターン88においても、第1の連結パターン7と同様にY方向における略中央に、回路基板14を貫通するスルーホール881を有しており、このスルーホール881にてY方向に2分されている。ただし、第2の配線パターン8においては、連結パターン88のうち、スルーホール881とパッド81との間の部分は第1,2の配線層に跨って形成され、スルーホール881とパッド82との間の部分は第3,4の配線層に跨って形成されている。
 すなわち、連結パターン88は、図12に示すように、スルーホール881とパッド81との間に、第1の配線層と第2の配線層とを電気的に接続するビアホール882を有している。連結パターン88のうち、ビアホール882とスルーホール881とをつなぐ迂回部883は、第2の配線層に形成され、且つ第1の配線層に形成された第1の配線パターン7と重なるようにX方向に迂回した形状に形成されている。
 また、連結パターン88は、図13に示すように、スルーホール881とパッド82との間に、第3の配線層と第4の配線層とを電気的に接続するビアホール884を有している。連結パターン88のうち、スルーホール881とビアホール884とをつなぐ迂回部885は、第3の配線層に形成され、且つ第4の配線層に形成された第1の配線パターン7と重なるようにX方向に迂回した形状に形成されている。
 ここにおいて、本実施形態では、第1の配線パターン7のスルーホール741と、第2の配線パターン8のスルーホール881とは、互いに隣接するようにX方向に並べて形成されている。つまり、第1の配線パターン7の第1,4の配線層間をつなぐスルーホール741は、第2の配線パターン8の第2,3の配線層間をつなぐスルーホール881に隣接して設けられている。これらのスルーホール741,881間の距離は、極力小さくなるように設定されている。
 以上説明した構成によれば、回路基板14に形成されたスルーホール741,881についても、第1の配線パターン7と第2の配線パターン8との間隔を極力小さくできる。したがって、本実施形態の構成によれば、両配線パターン7,8で囲まれた領域の面積を極力小さくでき、この領域を通過する磁束がさらに低減されるので、外部で発生した磁束の影響を低減して電流の計測精度をさらに向上できる、という利点がある。
 その他の構成および機能は実施形態1と同様である。

Claims (5)

  1.  変流器の出力に基づいて検出対象の電流を検出する検出部を実装した回路基板と、前記回路基板に設けられ前記変流器が接続される接続端子とを備え、
     前記回路基板は、厚み方向に2層以上の配線層が設けられており、前記配線層には前記接続端子と前記検出部とを電気的に接続する第1の配線パターンと第2の配線パターンとが形成されており、
     前記第1の配線パターンの少なくとも一部は、前記第2の配線パターンが形成された前記配線層と隣接する前記配線層に形成され、前記回路基板の厚み方向において前記第2の配線パターンの投影面内に収まる形状に形成されていることを特徴とする電流検出器。
  2.  前記回路基板には前記接続端子に接続された入力抵抗が設けられ、前記検出部は、前記入力抵抗で発生した電圧を検出することにより検出対象の電流を検出し、
     前記第1の配線パターンと前記第2の配線パターンとは、前記入力抵抗と前記検出部とを接続する部分の少なくとも一部において、前記回路基板の厚み方向に互いに重なっていることを特徴とする請求項1に記載の電流検出器。
  3.  前記入力抵抗は、直列に接続された第1の抵抗と第2の抵抗とを有し、前記接続端子は、前記第1の抵抗の両端に接続された第1の接続端子と前記第2の抵抗の両端に接続された前記第2の接続端子とを有し、
     前記第1の配線パターンは、前記第1の抵抗における前記第2の接続端子とは反対側の端子を前記検出部に接続し、前記第2の配線パターンは、前記第2の抵抗における前記第1の接続端子とは反対側の端子を前記検出部に接続し、
     前記第1の抵抗と前記第2の抵抗とは、互いに異なる前記配線層であって、前記回路基板の厚み方向において互いに重なる位置に設けられていることを特徴とする請求項2に記載の電流検出器。
  4.  前記第2の配線パターンは前記第1の配線パターンに比べて幅広であって、前記検出部の基準電位に接続されていることを特徴とする請求項1~3のいずれか1項に記載の電流検出器。
  5.  前記第1の配線パターンと前記第2の配線パターンとの各々は、異なる前記配線層に跨って形成されており、前記第1の配線パターンの異なる前記配線層間をつなぐスルーホールは、前記第2の配線パターンの異なる前記配線層間をつなぐスルーホールに隣接して設けられていることを特徴とする請求項1~4のいずれか1項に記載の電流検出器。
     
PCT/JP2012/053296 2012-02-13 2012-02-13 電流検出器 WO2013121507A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201280068914.0A CN104081215B (zh) 2012-02-13 2012-02-13 电流检测器
PCT/JP2012/053296 WO2013121507A1 (ja) 2012-02-13 2012-02-13 電流検出器
JP2013558599A JP5954670B2 (ja) 2012-02-13 2012-02-13 電流検出器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2012/053296 WO2013121507A1 (ja) 2012-02-13 2012-02-13 電流検出器

Publications (1)

Publication Number Publication Date
WO2013121507A1 true WO2013121507A1 (ja) 2013-08-22

Family

ID=48983671

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/053296 WO2013121507A1 (ja) 2012-02-13 2012-02-13 電流検出器

Country Status (3)

Country Link
JP (1) JP5954670B2 (ja)
CN (1) CN104081215B (ja)
WO (1) WO2013121507A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015208161A (ja) * 2014-04-22 2015-11-19 パナソニックIpマネジメント株式会社 電流計測器、分電盤用電流計測器及びそれを用いた分電盤
WO2016194368A1 (ja) * 2015-06-04 2016-12-08 日本電気株式会社 実装基板及び蓄電池の電流検出装置
JP2019158621A (ja) * 2018-03-13 2019-09-19 パナソニックIpマネジメント株式会社 分岐用ハーネス及び計測システム

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001066329A (ja) * 1999-08-30 2001-03-16 Nf Corp 電流検出回路
JP2003121477A (ja) * 2001-10-15 2003-04-23 Koa Corp 電流検出用抵抗器の実装構造および方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6392401B1 (en) * 1998-06-05 2002-05-21 Chathan M. Cooke Closely-coupled multiple-winding magnetic induction-type sensor
US6798189B2 (en) * 2001-06-14 2004-09-28 Koa Corporation Current detection resistor, mounting structure thereof and method of measuring effective inductance
JP2006214815A (ja) * 2005-02-02 2006-08-17 Mitsubishi Electric Corp 電流センサー
JP2007003237A (ja) * 2005-06-21 2007-01-11 Denso Corp 電流センサ
JP5024587B2 (ja) * 2005-12-07 2012-09-12 日本電気株式会社 磁界および電流測定に使用される磁界検出器及び電流測定方法
JP5756910B2 (ja) * 2010-01-07 2015-07-29 パナソニックIpマネジメント株式会社 プリント基板、電流センサ及び分電盤
CN102087903B (zh) * 2010-12-14 2012-07-04 中国人民解放军海军工程大学 双面对称布线pcb型罗氏线圈
CN202421292U (zh) * 2011-12-28 2012-09-05 宁波锦澄电子科技有限公司 一种电流传感器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001066329A (ja) * 1999-08-30 2001-03-16 Nf Corp 電流検出回路
JP2003121477A (ja) * 2001-10-15 2003-04-23 Koa Corp 電流検出用抵抗器の実装構造および方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015208161A (ja) * 2014-04-22 2015-11-19 パナソニックIpマネジメント株式会社 電流計測器、分電盤用電流計測器及びそれを用いた分電盤
WO2016194368A1 (ja) * 2015-06-04 2016-12-08 日本電気株式会社 実装基板及び蓄電池の電流検出装置
JP2019158621A (ja) * 2018-03-13 2019-09-19 パナソニックIpマネジメント株式会社 分岐用ハーネス及び計測システム

Also Published As

Publication number Publication date
CN104081215A (zh) 2014-10-01
JPWO2013121507A1 (ja) 2015-05-11
JP5954670B2 (ja) 2016-07-20
CN104081215B (zh) 2017-04-26

Similar Documents

Publication Publication Date Title
CA2380934C (en) Current sensor
US9804211B2 (en) Indicators for a power meter
JP5258815B2 (ja) 電力計測システム
US11137421B1 (en) Non-contact voltage sensing system
JP5954670B2 (ja) 電流検出器
JP5756910B2 (ja) プリント基板、電流センサ及び分電盤
TWI458991B (zh) 電力量測裝置
JP2021081240A (ja) 電気信号検出装置
JP7149701B2 (ja) 電流センサ及び電力量計
JP2020180797A (ja) 電流センサ及び電力量計
JP6471990B2 (ja) 導電バー、分電盤用キャビネットおよび分電盤
JP6277550B2 (ja) 電流計測器、分電盤用電流計測器、分電盤、電流計測器の製造方法
US20190187191A1 (en) Energy metering for a building
JP6598108B2 (ja) 電流計測装置及びそれを用いた分電盤
JP2015198470A (ja) 計測器付き分電盤用キャビネットおよび分電盤
JP2015208095A (ja) 電流計測器及びそれを用いた分電盤
WO2013121506A1 (ja) 電流検出器
JP2019152558A (ja) 電流センサ及び電力量計
CN203774709U (zh) 电源分配单元和连接模块
JP2023009618A (ja) 電流センサ及び電力量計
JP6256838B2 (ja) 計測器付き分電盤用キャビネットおよび分電盤
JP6260822B2 (ja) 分電盤用キャビネットおよび分電盤
JP6238172B2 (ja) 分電盤用キャビネットおよび分電盤
JP2015201938A (ja) 電流計測器、分電盤用電流計測器及びそれを用いた分電盤
JP2015207429A (ja) 分電盤用ブレーカ及びそれを用いた分電盤

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12868780

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2013558599

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12868780

Country of ref document: EP

Kind code of ref document: A1