WO2013118215A1 - El表示装置の製造方法 - Google Patents

El表示装置の製造方法 Download PDF

Info

Publication number
WO2013118215A1
WO2013118215A1 PCT/JP2012/007521 JP2012007521W WO2013118215A1 WO 2013118215 A1 WO2013118215 A1 WO 2013118215A1 JP 2012007521 W JP2012007521 W JP 2012007521W WO 2013118215 A1 WO2013118215 A1 WO 2013118215A1
Authority
WO
WIPO (PCT)
Prior art keywords
pixel
voltage
display device
film transistor
thin film
Prior art date
Application number
PCT/JP2012/007521
Other languages
English (en)
French (fr)
Inventor
塩田 昭教
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Priority to JP2013557251A priority Critical patent/JP5792837B2/ja
Publication of WO2013118215A1 publication Critical patent/WO2013118215A1/ja
Priority to US14/283,956 priority patent/US9576513B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/60Forming conductive regions or layers, e.g. electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/831Aging

Definitions

  • the present disclosure relates to a method for manufacturing an EL display device in which electroluminescence (hereinafter referred to as EL) elements using an organic material as a light emitting material are arranged in a matrix.
  • EL electroluminescence
  • An EL display device in which a large number of EL elements that emit light by itself is arranged is not required to have a backlight and the viewing angle is not limited. Therefore, development is progressing as a next-generation image display device.
  • an EL element that is a light-emitting element is a current light-emitting element that controls luminance by the amount of current that flows.
  • a method of driving the EL element there are a simple matrix method and an active matrix method. Although the former has a simple pixel circuit, it is difficult to realize a large and high-definition display. For this reason, in recent years, an active matrix EL display device having a driving transistor for each pixel circuit has become mainstream.
  • the drive transistor and its peripheral circuit are generally formed of thin film transistors using polysilicon, amorphous silicon, or the like.
  • the thin film transistor has a weak point that the mobility is small and the change with time of the threshold voltage is large, the thin film transistor is suitable for a large EL display device because it is easy to increase in size and is inexpensive. Further, a method for overcoming the change with time of the threshold voltage, which is a weak point of the thin film transistor, by devising the pixel circuit has been studied.
  • the thin film transistor in the pixel may be electrostatically damaged or damaged during the manufacturing process, so that the panel inspection is performed in the manufacturing process like other display devices. (See Patent Document 1).
  • the present disclosure includes an EL display device including an EL display panel including a light emitting unit in which a light emitting layer is disposed between a pair of electrodes, and a thin film transistor array device that controls light emission of the light emitting unit, and in which a plurality of RGB pixels are disposed. It is a manufacturing method. After fabrication of the EL display panel, a reverse bias voltage, which is a potential difference that is a reverse bias voltage between the anode voltage and the cathode voltage at the time of lighting and is set in advance for each pixel of RGB color, is applied to each pixel. The inspection process is carried out.
  • FIG. 1 is a perspective view of an EL display device according to an embodiment.
  • FIG. 2 is a perspective view illustrating an example of a pixel bank of an EL display device according to an embodiment.
  • FIG. 3 is an electric circuit diagram illustrating a circuit configuration of a pixel circuit of an EL display device according to an embodiment.
  • FIG. 4 is a configuration diagram showing a wiring configuration of a plurality of pixels and each wiring of the EL display device according to the embodiment.
  • the EL display device includes a thin film transistor array device 1 in which a plurality of thin film transistors are arranged, an anode 2 as a lower electrode, an EL layer 3 as a light emitting layer made of an organic material, and a lower layer. It is constituted by a laminated structure with an EL element as a light emitting portion composed of a cathode 4 which is a transparent upper electrode.
  • the light emitting part is controlled to emit light by the thin film transistor array device.
  • the EL element has a configuration in which an EL layer 3 is disposed between an anode 2 and a cathode 4 which are a pair of electrodes, and a hole transport layer is formed between the anode 2 and the EL layer 3 to form an EL layer 3. And a transparent cathode 4 are laminated with an electron transport layer.
  • each pixel 5 includes an EL element and a pixel circuit 6 that controls light emission of the EL element.
  • the thin film transistor array device 1 includes a plurality of gate wirings 7 arranged in a row, a plurality of signal wirings arranged in a row so as to intersect the gate wirings 7, and a parallel to the source wiring 8. Are connected to the respective pixels 5. That is, the EL display device is an active matrix system in which display control is performed for each pixel 5 located at the intersection of the gate line 7 and the source line 8.
  • each pixel 5 of the EL display device includes red (R), green (G), and blue (B) sub-pixels 5R, 5G, and 5B.
  • These sub-pixels 5R, 5G, 5B is formed so as to be arranged in a matrix on the display surface (hereinafter referred to as a sub-pixel column).
  • the sub-pixels 5R, 5G, and 5B are separated from each other by the bank 5a.
  • the bank 5a is formed such that a ridge extending in parallel with the gate wiring 7 and a ridge extending in parallel with the source wiring 8 intersect each other.
  • subpixels 5R, 5G, and 5B are formed in a portion surrounded by the protrusions (that is, an opening of the bank 5a).
  • the anode 2 is formed for each of the sub-pixels 5R, 5G, and 5B on the interlayer insulating film on the thin film transistor array device 1 and in the opening of the bank 5a.
  • the EL layer 3 is formed for each of the sub-pixels 5R, 5G, and 5B on the anode 2 and in the opening of the bank 5a.
  • the transparent cathode 4 is continuously formed on the plurality of EL layers 3 and the banks 5a so as to cover all the subpixels 5R, 5G, and 5B.
  • a pixel circuit 6 is formed for each of the sub-pixels 5R, 5G, and 5B.
  • Each of the sub-pixels 5R, 5G, and 5B and the corresponding pixel circuit 6 are electrically connected by a contact hole and a relay electrode that will be described later.
  • the subpixels 5R, 5G, and 5B have the same configuration except that the emission color of the EL layer 3 is different. Therefore, in the following description, the sub-pixels 5R, 5G, and 5B are all referred to as pixels 5 without being distinguished.
  • the pixel circuit 6 includes a thin film transistor 10 that operates as a switch element, a thin film transistor 11 that operates as a drive element, and a capacitor 12 that stores data to be displayed in a corresponding pixel.
  • An EL element 13 is connected in series to the source electrode 11s and the drain electrode 11d.
  • the gate wiring 7 is connected to the gate electrode 10g of the thin film transistor 10 operating as a switching element included in each of the pixel circuits 6 for each row, and the source wiring 8 is connected to the source electrode 10s of the thin film transistor 10 for each column. ing.
  • One power supply wiring 9 a is connected to the drain electrode 11 d of the pixel circuit 6 and the thin film transistor 11 for each column, and the other power supply wiring 9 b is connected to the EL element 13.
  • the thin film transistor 10 includes a gate electrode 10g connected to the gate wiring 7, a source electrode 10s connected to the source wiring 8, a drain electrode 10d connected to the gate electrode 11g of the capacitor 12 and the thin film transistor 11, and a semiconductor film (FIG. Not shown).
  • the thin film transistor 10 stores the voltage value applied to the source wiring 8 in the capacitor 12 as display data.
  • the thin film transistor 11 includes a gate electrode 11g connected to the drain electrode 10d of the thin film transistor 10, a drain electrode 11d connected to the power supply wiring 9a and the capacitor 12, a source electrode 11s connected to the anode 2, and a semiconductor film (not shown). Z).
  • the thin film transistor 11 supplies a current corresponding to the voltage value held by the capacitor 12 from the power supply wiring 9a to the anode side of the EL element 13 through the source electrode 11s.
  • the cathode voltage Vss is applied to the cathode terminal of the EL element 13 from the power supply wiring 9b, and the anode voltage Vdd is applied to the anode terminal of the EL element 13 from the power supply wiring 9a via the thin film transistor 11.
  • the anode voltage Vdd and the cathode voltage Vss are set such that the anode voltage Vdd> the cathode voltage Vss.
  • an ESD (electrostatic) protection element 14 is connected as a non-linear resistance element to each gate wiring 7 connected to each RGB pixel 5, and each source wiring 8 ⁇ / b> R of each RGB pixel 5 is connected.
  • An ESD protection element 15 is connected to 8G and 8B.
  • 17 is an electrode terminal of the gate wiring 7, 18R, 18G, and 18B are electrode terminals of the source wirings 8R, 8G, and 8B, and 19a and 19b are electrode terminals of the power supply wirings 9a and 9b.
  • the anode voltage Vdd is applied to the power supply terminal 19a
  • the cathode voltage Vss is applied to the power supply terminal 19b so that Vdd> Vss.
  • the electrode terminal 18R is set to the zero potential.
  • a positive potential may be applied to the electrode terminals 18G and 18B.
  • a reverse bias voltage of 10 (V) to 30 (V) is applied as the anode voltage Vdd on the high voltage side to 0 (V) and the cathode voltage Vss on the low voltage side
  • a screening test can be performed with a reverse bias voltage of about 20 (V), a reverse bias voltage of about 25 (V) for the B pixel, and a reverse bias voltage of about 30 (V) for the R pixel. did.
  • each pixel has a potential difference that is a reverse bias voltage between the anode voltage and the cathode voltage at the time of lighting.
  • An inspection process for applying a reverse bias voltage having a set size is provided.
  • the dark spots and dark spots occurring in the future can be screened in advance after the panel is manufactured, and the generation of defective products due to pixel defects can be reduced after commercialization, and the yield in manufacturing as an EL display device can be reduced. Can be improved.
  • a dark spot or a dark spot that will occur in the future can be screened in advance simply by providing an inspection process for applying a reverse bias voltage to each pixel.
  • generation of defective products due to pixel defects after commercialization can be reduced, and the yield of EL display devices can be improved.

Abstract

本開示は、一対の電極間に発光層を配置した発光部と、発光部の発光を制御する薄膜トランジスタアレイ装置とを備え、RGBの複数個の画素を配置したEL表示パネルを有するEL表示装置の製造方法である。EL表示パネルの作製後、各画素(5)に、点灯時のアノード電圧とカソード電圧とは逆バイアス電圧となる電位差であって、RGBの色の画素(5)毎にあらかじめ大きさを設定した逆バイアス電圧を印加する検査工程を実施する。

Description

EL表示装置の製造方法
 本開示は、発光材料として有機材料を用いたエレクトロルミネッセンス(以下、ELという)素子がマトリックス状に配置されたEL表示装置の製造方法に関する。
 自ら発光するEL素子を多数配列したEL表示装置は、バックライトが不要で視野角にも制限がないため、次世代の画像表示装置として開発が進められている。
 EL表示装置において、発光素子であるEL素子は、流す電流量によって輝度を制御する電流発光素子である。EL素子を駆動する方式としては、単純マトリックス方式とアクティブマトリックス方式とがある。前者は画素回路が単純であるものの大型かつ高精細のディスプレイの実現が困難である。このため、近年は、画素回路毎に駆動トランジスタを備えたアクティブマトリックス型のEL表示装置が主流となってきている。
 駆動トランジスタおよびその周辺回路は、一般にポリシリコンやアモルファスシリコン等を用いた薄膜トランジスタで形成される。薄膜トランジスタは移動度が小さく閾値電圧の経時変化が大きいという弱点があるものの、大型化が容易かつ安価であるために大型のEL表示装置に適している。また、薄膜トランジスタの弱点である閾値電圧の経時変化を画素回路の工夫により克服する方法についても検討されている。
 この種のEL表示装置を製造する場合、製造工程時に画素内の薄膜トランジスタが静電破壊されたり、損傷を受けたりすることがあるため、その他の表示デバイス同様、製造工程においてパネル検査が実施される(特許文献1参照)。
特開2010-176966号公報
 本開示は、一対の電極間に発光層を配置した発光部と、前記発光部の発光を制御する薄膜トランジスタアレイ装置とを備え、RGBの複数個の画素を配置したEL表示パネルを有するEL表示装置の製造方法である。EL表示パネルの作製後、各画素に、点灯時のアノード電圧とカソード電圧とは逆バイアス電圧となる電位差であって、RGBの色の画素毎にあらかじめ大きさを設定した逆バイアス電圧を印加する検査工程を実施している。
図1は一実施の形態におけるEL表示装置の斜視図である。 図2は一実施の形態におけるEL表示装置のピクセルバンクの例を示す斜視図である。 図3は一実施の形態におけるEL表示装置の画素回路の回路構成を示す電気回路図である。 図4は一実施の形態におけるEL表示装置の複数の画素と各配線との配線構成を示す構成図である。
 以下、一実施の形態におけるEL表示装置の製造方法について、図面を用いて説明する。
 以下、一実施の形態における薄膜トランジスタアレイ装置及びそれを用いたEL表示装置について、図1~図4の図面を用いて説明する。
 図1~図3に示すように、EL表示装置は、下層より、複数個の薄膜トランジスタを配置した薄膜トランジスタアレイ装置1と、下部電極である陽極2、有機材料からなる発光層であるEL層3及び透明な上部電極である陰極4からなる発光部としてのEL素子との積層構造により構成されている。
 発光部は薄膜トランジスタアレイ装置により発光制御される。
 EL素子は、一対の電極である陽極2と陰極4との間にEL層3を配置した構成であり、陽極2とEL層3の間には正孔輸送層が積層形成され、EL層3と透明な陰極4の間には電子輸送層が積層形成されている。
 このEL表示装置は、赤色、緑色、青色に発光する画素5が複数個マトリックス状に配置され、各画素5は、EL素子とそのEL素子の発光制御を行う画素回路6によって構成されている。
 また、薄膜トランジスタアレイ装置1は、行状に配置される複数のゲート配線7と、ゲート配線7と交差するように列状に配置される複数の信号配線としてのソース配線8と、ソース配線8に平行に延びる複数の電源配線(図1では省略)とを備え、各画素5に接続されている。すなわち、EL表示装置は、ゲート配線7とソース配線8との交点に位置する画素5毎に表示制御を行うアクティブマトリックス方式である。
 図2に示すように、EL表示装置の各画素5は、赤色(R)、緑色(G)、青色(B)のサブ画素5R、5G、5Bによって構成され、これらのサブ画素5R、5G、5Bは、表示面上に複数個マトリクス状に配列されるように形成されている(以下、サブ画素列と表記する)。各サブ画素5R、5G、5Bは、バンク5aによって互いに分離されている。バンク5aは、ゲート配線7に平行に延びる突条と、ソース配線8に平行に延びる突条とが互いに交差するように形成されている。そして、この突条で囲まれる部分(すなわち、バンク5aの開口部)にサブ画素5R、5G、5Bが形成されている。
 陽極2は、薄膜トランジスタアレイ装置1上の層間絶縁膜上でかつバンク5aの開口部内に、サブ画素5R、5G、5B毎に形成されている。同様に、EL層3は、陽極2上でかつバンク5aの開口部内に、サブ画素5R、5G、5B毎に形成されている。透明な陰極4は、複数のEL層3及びバンク5a上で、かつ全てのサブ画素5R、5G、5Bを覆うように、連続的に形成されている。
 さらに、薄膜トランジスタアレイ装置1には、各サブ画素5R、5G、5B毎に画素回路6が形成されている。そして、各サブ画素5R、5G、5Bと、対応する画素回路6とは、後述するコンタクトホール及び中継電極によって電気的に接続されている。なお、サブ画素5R、5G、5Bは、EL層3の発光色が異なることを除いて同一の構成である。そこで、以降の説明では、サブ画素5R、5G、5Bを区別することなく、全て画素5と表記する。
 図3に示すように、画素回路6は、スイッチ素子として動作する薄膜トランジスタ10と、駆動素子として動作する薄膜トランジスタ11と、対応する画素に表示するデータを記憶するキャパシタ12とで構成され、薄膜トランジスタ11のソース電極11s、ドレイン電極11dに直列にEL素子13が接続されている。
 そして、ゲート配線7は、画素回路6のそれぞれに含まれるスイッチング素子として動作する薄膜トランジスタ10のゲート電極10gに行毎に接続され、ソース配線8は、薄膜トランジスタ10のソース電極10sに列毎に接続されている。一方の電源配線9aは、画素回路6の薄膜トランジスタ11とのドレイン電極11dに列毎に接続され、他方の電源配線9bは、EL素子13に接続されている。
 薄膜トランジスタ10は、ゲート配線7に接続されるゲート電極10gと、ソース配線8に接続されるソース電極10sと、キャパシタ12及び薄膜トランジスタ11のゲート電極11gに接続されるドレイン電極10dと、半導体膜(図示せず)とで構成される。この薄膜トランジスタ10は、接続されたゲート配線7及びソース配線8に電圧が印加されると、当該ソース配線8に印加された電圧値を表示データとしてキャパシタ12に保存する。
 薄膜トランジスタ11は、薄膜トランジスタ10のドレイン電極10dに接続されるゲート電極11gと、電源配線9a及びキャパシタ12に接続されるドレイン電極11dと、陽極2に接続されるソース電極11sと、半導体膜(図示せず)とで構成される。この薄膜トランジスタ11は、キャパシタ12が保持している電圧値に対応する電流を電源配線9aからソース電極11sを通じてEL素子13の陽極側に供給する。
 すなわち、EL素子13のカソード端子には、電源配線9bからカソード電圧Vssが印加され、EL素子13のアノード端子には、薄膜トランジスタ11を介して電源配線9aからアノード電圧Vddが印加されており、それらのアノード電圧Vddとカソード電圧Vssとは、アノード電圧Vdd>カソード電圧Vssの関係になるように設定されている。
 図4に示すように、RGBの各画素5に接続される各ゲート配線7には、非線形抵抗素子としてESD(静電気)保護素子14が接続され、またRGBの各画素5それぞれのソース配線8R、8G、8Bには、ESD保護素子15が接続されている。
 なお、図4において、17はゲート配線7の電極端子、18R、18G、18Bはソース配線8R、8G、8Bの電極端子、19a、19bは電源配線9a、9bの電極端子であり、通常の点灯時は電源端子19aにアノード電圧Vddを印加し、電源端子19bにカソード電圧Vssを、Vdd>Vssとなるように印加する。例えば、高圧側のアノード電圧Vdd=10(V)、低圧側のカソード電圧Vss=0(V)を印加し、そして、Rの画素5のみを点灯させる場合は、電極端子18Rを0電位、その他の電極端子18G、18Bにプラスの電位を印加すればよい。
 このようなEL表示装置において、製造時に画素の欠陥を検査する方法について検討した結果、各画素5に印加されるアノード電圧Vdd、カソード電圧Vssについて、Vdd<Vssとなる逆バイアス電圧を印加し、滅点をスクリーニングすることで、将来発生する欠陥を事前に発見することができることを見出した。
 また、印加する逆バイアス電圧の電位差を大きくすることにより、滅点の個数が増え、しかもRGB毎にその個数が異なることが判明した。
 これは、逆バイアス電圧を印加することにより、画素内に異物などが存在する場合に、その異物によって電界が集中し、またEL表示パネルを構成する各構成層の膜厚が薄くなっているところは、リークが発生し、これによりその画素が滅点になるものと考えられる。さらに、RGBのEL層の構成材料の違いにより、RGBの画素毎で滅点になる逆バイアス電圧の電位差の大きさが異なるものと考えられる。
 具体的な一例としては、高圧側のアノード電圧Vddを0(V)とし、低圧側のカソード電圧Vssとして、10(V)から30(V)の逆バイアス電圧を印加したところ、Gの画素については約20(V)の逆バイアス電圧、Bの画素では約25(V)の逆バイアス電圧、Rの画素では約30(V)の逆バイアス電圧で滅点となるスクリーニング検査が行えることが判明した。
 すなわち、本開示の製造方法においては、EL表示パネルを作製した後、各画素に、点灯時のアノード電圧とカソード電圧とは逆バイアス電圧となる電位差であって、RGBの色の画素毎にあらかじめ大きさを設定した逆バイアス電圧を印加する検査工程を設けるものである。これにより、将来発生する滅点や暗点をパネル作製後に、事前にスクリーニングすることができ、製品化後に画素欠陥による不良品の発生を少なくすることができ、EL表示装置としての製造時の歩留まりを向上させることができる。
 以上のように本開示によれば、EL表示パネルを作製した後に、各画素に逆バイアス電圧を印加する検査工程を設けるだけで、将来発生する滅点や暗点を事前にスクリーニングすることができ、製品化後に画素欠陥による不良品の発生を少なくすることができ、EL表示装置の歩留まり向上を実現することができる。
 以上のように本開示によれば、EL表示装置の製造歩留まりを向上させる上で有用である。
 1  薄膜トランジスタアレイ装置
 2  陽極
 3  EL層
 4  陰極
 5  画素
 6  画素回路
 7  ゲート配線
 8,8R,8B,8G  ソース配線
 9a,9b  電源配線
 10,11  薄膜トランジスタ
 13  EL素子

Claims (1)

  1. 一対の電極間に発光層を配置した発光部と、前記発光部の発光を制御する薄膜トランジスタアレイ装置とを備え、RGBの複数個の画素を配置したEL表示パネルを有するEL表示装置の製造方法であって、前記EL表示パネルの作製後、各画素に、点灯時のアノード電圧とカソード電圧とは逆バイアス電圧となる電位差であって、RGBの色の画素毎にあらかじめ大きさを設定した逆バイアス電圧を印加する検査工程を実施するEL表示装置の製造方法。
PCT/JP2012/007521 2012-02-09 2012-11-22 El表示装置の製造方法 WO2013118215A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2013557251A JP5792837B2 (ja) 2012-02-09 2012-11-22 El表示装置の製造方法
US14/283,956 US9576513B2 (en) 2012-02-09 2014-05-21 Method for manufacturing EL display apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-025761 2012-02-09
JP2012025761 2012-02-09

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/283,956 Continuation US9576513B2 (en) 2012-02-09 2014-05-21 Method for manufacturing EL display apparatus

Publications (1)

Publication Number Publication Date
WO2013118215A1 true WO2013118215A1 (ja) 2013-08-15

Family

ID=48947025

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/007521 WO2013118215A1 (ja) 2012-02-09 2012-11-22 El表示装置の製造方法

Country Status (3)

Country Link
US (1) US9576513B2 (ja)
JP (1) JP5792837B2 (ja)
WO (1) WO2013118215A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021205563A1 (ja) * 2020-04-08 2021-10-14 シャープ株式会社 表示装置の製造方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN205845952U (zh) * 2016-07-28 2016-12-28 京东方科技集团股份有限公司 一种阵列基板及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002260857A (ja) * 2000-12-28 2002-09-13 Semiconductor Energy Lab Co Ltd 発光装置の作製方法および薄膜形成装置
JP2007207703A (ja) * 2006-02-06 2007-08-16 Sharp Corp 有機エレクトロルミネッセンス装置の修復方法
JP2010009964A (ja) * 2008-06-27 2010-01-14 Panasonic Corp 有機elパネル製造方法および製造装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6909111B2 (en) 2000-12-28 2005-06-21 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a light emitting device and thin film forming apparatus
JP2006100099A (ja) 2004-09-29 2006-04-13 Shimadzu Corp パネル検査装置
JP2010176966A (ja) 2009-01-28 2010-08-12 Panasonic Corp 有機el表示パネルの検査及びリペア装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002260857A (ja) * 2000-12-28 2002-09-13 Semiconductor Energy Lab Co Ltd 発光装置の作製方法および薄膜形成装置
JP2007207703A (ja) * 2006-02-06 2007-08-16 Sharp Corp 有機エレクトロルミネッセンス装置の修復方法
JP2010009964A (ja) * 2008-06-27 2010-01-14 Panasonic Corp 有機elパネル製造方法および製造装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021205563A1 (ja) * 2020-04-08 2021-10-14 シャープ株式会社 表示装置の製造方法

Also Published As

Publication number Publication date
US9576513B2 (en) 2017-02-21
JP5792837B2 (ja) 2015-10-14
JPWO2013118215A1 (ja) 2015-05-11
US20140253133A1 (en) 2014-09-11

Similar Documents

Publication Publication Date Title
JP6577224B2 (ja) 表示装置
US7394446B2 (en) Organic electroluminescence device
KR102112649B1 (ko) 유기전계 발광소자 및 이의 리페어 방법
US9245908B2 (en) Thin-film transistor array substrate, display device including the same, and method of manufacturing the thin-film transistor array substrate
US20060279499A1 (en) Organic light-emitting device
US7830341B2 (en) Organic electroluminescence display device
US20060081854A1 (en) Organic electro luminescence device and fabrication method thereof
TWI588804B (zh) 有機發光二極體顯示器及其測試方法
US7888683B2 (en) Organic light emitting display and method for making the same
WO2016013264A1 (ja) 表示装置、表示装置の製造方法、及び、電子機器
US10411076B2 (en) EL display device
TW201519436A (zh) 有機發光顯示設備、其修復方法及其驅動方法
US7163833B2 (en) Display panel and manufacturing method of display panel
WO2019179058A1 (zh) Oled器件及其制作方法
WO2019186929A1 (ja) 表示装置およびその欠陥画素修復方法
US9293516B2 (en) Display device
US20110241036A1 (en) Light-emitting apparatus
JP2007213999A (ja) 有機el装置の製造方法及び有機el装置
JP6111487B2 (ja) El表示装置
JP5792837B2 (ja) El表示装置の製造方法
KR20150113530A (ko) 유기 발광 표시 장치
US20140332767A1 (en) Thin film transistor and organic light emitting diode display including the same
WO2014174806A1 (ja) El表示装置の製造方法
JP4483264B2 (ja) 表示装置及び電子機器
KR102242982B1 (ko) 유기전계 발광표시장치 및 그 제조방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12868304

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2013557251

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12868304

Country of ref document: EP

Kind code of ref document: A1