WO2013073298A1 - 制御回路およびこれを備えたインターリーブ電源 - Google Patents

制御回路およびこれを備えたインターリーブ電源 Download PDF

Info

Publication number
WO2013073298A1
WO2013073298A1 PCT/JP2012/075205 JP2012075205W WO2013073298A1 WO 2013073298 A1 WO2013073298 A1 WO 2013073298A1 JP 2012075205 W JP2012075205 W JP 2012075205W WO 2013073298 A1 WO2013073298 A1 WO 2013073298A1
Authority
WO
WIPO (PCT)
Prior art keywords
pulse signal
main
edge
slave
switch
Prior art date
Application number
PCT/JP2012/075205
Other languages
English (en)
French (fr)
Inventor
伸也 飯嶋
英之 小野
久保田 健一
Original Assignee
新電元工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新電元工業株式会社 filed Critical 新電元工業株式会社
Priority to KR1020137025021A priority Critical patent/KR101440747B1/ko
Priority to JP2012556336A priority patent/JP5409935B2/ja
Priority to EP12849150.3A priority patent/EP2782236B1/en
Priority to CN201280015442.2A priority patent/CN103460580B/zh
Priority to US14/005,271 priority patent/US9160243B2/en
Publication of WO2013073298A1 publication Critical patent/WO2013073298A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33569Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements
    • H02M3/33576Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements having at least one active switching element at the secondary side of an isolation transformer
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1584Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load with a plurality of power processing stages connected in parallel
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1584Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load with a plurality of power processing stages connected in parallel
    • H02M3/1586Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load with a plurality of power processing stages connected in parallel switched with a phase shift, i.e. interleaved

Definitions

  • the present invention relates to a control circuit that controls an interleaved power source that is less affected by component variations and is suitable for mass production, and an interleaved power source including the control circuit.
  • FIG. 1 As a conventional interleave type switching power supply, there is one disclosed in FIG.
  • two critical step-up chopping converters are provided with a control circuit for controlling on / off of a switch element provided between the other end of the transformer and the ground, and the first critical step-up step-up converter
  • the control circuit of the chopping converter generates the on-timing of the switch element of the first critical boost chopping converter by the voltage of the control winding of the first critical boost chopping converter, and controls the second critical boost chopping converter
  • the circuit generates the ON timing of the switch element of the second critical boost chopping converter at the timing when the switch element of the first critical boost chopping converter is turned OFF.
  • the control circuit used for the first critical boost chopping converter and the second critical boost chopping converter are used. It is necessary to use a control circuit that approximates the relationship between the voltage at the FB terminal (VFB) and the ON time width (TON) of the switch element Q31 shown in FIG.
  • the first critical step-up chopping converter and the second critical type are used.
  • the ON time width of each switching current becomes unbalanced.
  • the current critical operation of the second critical step-up chopping converter cannot be maintained, which may lead to a decrease in power factor, an increase in output voltage ripple, an increase in noise, and an increase in noise noise of the choke.
  • the on-time widths of the switching currents of the first critical boost chopping converter and the second critical boost chopping converter cannot be automatically aligned, so that they are selected in mass production. May be required. Therefore, particularly in the case of configuring a multi-stage current critical type interleaved switching power supply that uses more than two critical step-up chopping converters, there is a problem that it is difficult in terms of mass productivity.
  • an object of one embodiment of the present invention is to provide a control circuit that controls an interleaved power source that is less affected by component variations and is suitable for mass production, and an interleaved power source including the control circuit.
  • the aspect of the present invention proposes the following matters.
  • a main converter having a main switch that performs switching operation, and a sub converter having a sub switch that switches at a predetermined phase difference with respect to the switching operation of the main switch, the main converter
  • a control circuit that controls the switching operation of a slave switch for interleaved power supply that forms a master-slave relationship with a slave converter
  • a clock generator that generates a clock pulse of a predetermined frequency and a drive switch of the master converter are switched.
  • a main switch on-width pulse signal representing on-time information of the main switch is generated, and a double duty pulse signal having a duty twice that of the main switch on-width pulse signal is generated.
  • An edge pulse generator that generates an edge pulse signal and generates a second edge pulse signal based on the double duty pulse signal; an on-time width of the main switch based on the first edge pulse signal and the second edge pulse signal;
  • a control circuit including at least a slave drive pulse signal generating section that generates a slave drive pulse signal for switching and driving the slave switch so that the ON time width of the slave switch is the same.
  • a clock pulse having a predetermined frequency is generated by the clock generation unit.
  • a main switch on-width pulse signal representing on-time information of the main switch is generated based on a main drive pulse signal and a clock pulse for switching and driving the main switch of the main converter by the signal multiplier, and the main switch on-width pulse is generated.
  • a double duty pulse signal having a duty twice that of the signal is generated.
  • the edge pulse generator generates a first edge pulse signal based on the main drive pulse signal, and generates a second edge pulse signal based on the double duty pulse signal. Based on the first edge pulse signal and the second edge pulse signal, the slave drive pulse signal generation unit switches the slave switch so that the ON time width of the main switch and the ON time width of the slave switch are the same.
  • a drive pulse signal is generated.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal.
  • a control circuit is proposed.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal.
  • a control circuit is proposed in which the second edge pulse signal is generated in synchronization with the negative edge timing of the double duty pulse signal.
  • the second edge pulse signal is generated in synchronization with the negative edge timing of the double duty pulse signal.
  • a main converter having a main switch that performs a switching operation, a sub converter having a sub switch that switches at a predetermined phase difference with respect to the switching operation of the main switch, and a switching operation of the sub switch
  • the control circuit includes a clock generator that generates clock pulses of a predetermined frequency, and a main switch of the main converter
  • a main switch on-width pulse signal representing on-time information of the main switch is generated based on a main drive pulse signal and a clock pulse for switching driving, and a double duty pulse having a time width twice as large as that of the main switch on-width pulse signal Based on signal multiplier and main drive pulse signal to generate signal
  • An edge pulse generator that generates a first edge pulse signal and generates a second edge pulse signal based on the double duty pulse signal, and an on-time of the main switch based on the first edge pulse signal and
  • a clock pulse having a predetermined frequency is generated by the clock generation unit.
  • a main switch on-width pulse signal representing on-time information of the main switch is generated based on a main drive pulse signal and a clock pulse for switching and driving the main switch of the main converter by the signal multiplier, and the main switch on-width pulse is generated.
  • a double duty pulse signal having a duty twice that of the signal is generated.
  • the edge pulse generator generates a first edge pulse signal based on the main drive pulse signal, and generates a second edge pulse signal based on the double duty pulse signal. Based on the first edge pulse signal and the second edge pulse signal, the slave drive pulse signal generation unit switches the slave switch so that the ON time width of the main switch and the ON time width of the slave switch are the same.
  • a drive pulse signal is generated.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal. Proposed interleaved power.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal.
  • an interleaved power supply is proposed in which the second edge pulse signal is generated in synchronization with the negative edge timing of the double duty pulse signal.
  • the second edge pulse signal is generated in synchronization with the negative edge timing of the double duty pulse signal.
  • a main converter having a main switch that performs switching operation, and a sub converter having a sub switch that switches at a predetermined phase difference with respect to the switching operation of the main switch, the main converter
  • a control circuit that controls the switching operation of a slave switch for interleaved power supply that forms a master-slave relationship with a slave converter
  • a clock generator that generates a clock pulse of a predetermined frequency and a drive switch of the master converter are switched.
  • a main switch-on width pulse signal representing on-time information of the main switch is generated, and a frequency and a duty ratio are set to 1 / n (n is 2) with respect to the main switch-on width pulse signal.
  • N is divided into n number of divided signals.
  • a frequency dividing signal multiplier for generating a double duty pulse signal for doubling the duty, a first edge pulse signal based on the main drive pulse signal, and a second edge pulse based on the double duty pulse signal Based on the edge pulse generator that generates the signal, and the first edge pulse signal and the second edge pulse signal, the on-time width of the main switch and the on-time width of the sub-switch are switched and driven.
  • a control circuit including at least a slave drive pulse signal generator for generating slave drive pulse signals is proposed.
  • a clock pulse having a predetermined frequency is generated by the clock generation unit.
  • a frequency division signal multiplier generates a main switch on width pulse signal that represents on-time information of the main switch based on a main drive pulse signal and a clock pulse for switching the main switch of the main converter.
  • N frequency-divided signals having a frequency and a duty ratio of 1 / n (n is an integer of 2 or more) with respect to the width pulse signal are generated, and a double duty pulse signal that doubles the duty of the frequency-divided signal Is generated.
  • the edge pulse generator generates a first edge pulse signal based on the main drive pulse signal, and generates a second edge pulse signal based on the double duty pulse signal. Based on the first edge pulse signal and the second edge pulse signal, the slave drive pulse signal generation unit switches the slave switch so that the ON time width of the main switch and the ON time width of the slave switch are the same.
  • a drive pulse signal is generated.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal.
  • a control circuit is proposed.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal.
  • a control circuit is proposed in which the second edge pulse signal is generated in synchronization with the negative edge timing of the double duty pulse signal.
  • the second edge pulse signal is generated in synchronization with the negative edge timing of the double duty pulse signal.
  • a main converter having a main switch that performs switching operation, a sub converter having a sub switch that switches at a predetermined phase difference with respect to the switching operation of the main switch, and the switching operation of the sub switch are controlled.
  • An interleaved power supply comprising a master-slave relationship between the main converter and the slave converter, wherein the control circuit includes a clock generator for generating clock pulses of a predetermined frequency and a main switch of the main converter.
  • a main switch on width pulse signal representing on-time information of the main switch is generated, and the frequency and the duty ratio are set to 1 / n ( (n is an integer greater than or equal to 2) and n divided signals are generated and divided.
  • a frequency division signal multiplier for generating a double duty pulse signal that doubles the duty of the signal, a first edge pulse signal based on the main drive pulse signal, and a second signal based on the double duty pulse signal Based on the edge pulse generator that generates the edge pulse signal and the first edge pulse signal and the second edge pulse signal, the on-time width of the main switch and the on-time width of the sub-switch are set to be the same.
  • An interleaved power supply is proposed that includes at least a slave drive pulse signal generator that generates a slave drive pulse signal for switching driving.
  • a clock pulse having a predetermined frequency is generated by the clock generation unit.
  • a frequency division signal multiplier generates a main switch on width pulse signal that represents on-time information of the main switch based on a main drive pulse signal and a clock pulse for switching the main switch of the main converter.
  • N frequency-divided signals having a frequency and a duty ratio of 1 / n (n is an integer of 2 or more) with respect to the width pulse signal are generated, and a double duty pulse signal that doubles the duty of the frequency-divided signal Is generated.
  • the edge pulse generator generates a first edge pulse signal based on the main drive pulse signal, and generates a second edge pulse signal based on the double duty pulse signal. Based on the first edge pulse signal and the second edge pulse signal, the slave drive pulse signal generation unit switches the slave switch so that the ON time width of the main switch and the ON time width of the slave switch are the same.
  • a drive pulse signal is generated.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal. Proposed interleaved power.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal.
  • an interleaved power supply is proposed in which the second edge pulse signal is generated in synchronization with the negative edge timing of the double duty pulse signal.
  • the second edge pulse signal is generated in synchronization with the negative edge timing of the double duty pulse signal.
  • a clock pulse having a predetermined frequency is generated by the clock generation unit.
  • a main switch on-width pulse signal representing on-time information of the main switch is generated based on a main drive pulse signal and a clock pulse for switching and driving the main switch of the main converter by the signal multiplier, and the main switch on-width pulse is generated.
  • a double duty pulse signal having a duty twice that of the signal is generated.
  • the edge pulse generator generates a first edge pulse signal based on the main drive pulse signal, and generates a second edge pulse signal based on the double duty pulse signal.
  • the slave drive pulse signal generation unit switches the slave switch so that the ON time width of the main switch and the ON time width of the slave switch are the same. Since the drive pulse signal is generated, the on-time widths of the switching currents of the main converter and the slave converter can be made substantially the same. As a result, it is possible to easily realize a control circuit that controls an interleaved power source that is less affected by component variations and suitable for mass production.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal. Therefore, the ON time widths of the switching currents of the main converter and the sub converter can be accurately and surely aligned to substantially the same width.
  • the method of generating the first edge pulse signal in synchronization with the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal is to synchronize the end point of the main driving pulse signal with the timing of the clock pulse.
  • the switching drive pulse signal can be generated more accurately than the method of generating the first edge pulse in synchronization with the negative edge timing of the main drive pulse signal.
  • the on-time widths of the switching currents of the main converter and the slave converter are made the same. Can be aligned.
  • a clock pulse having a predetermined frequency is generated by the clock generation unit.
  • a main switch on-width pulse signal representing on-time information of the main switch is generated based on a main drive pulse signal and a clock pulse for switching and driving the main switch of the main converter by the signal multiplier, and the main switch on-width pulse is generated.
  • a double duty pulse signal having a duty twice that of the signal is generated.
  • the edge pulse generator generates a first edge pulse signal based on the main drive pulse signal, and generates a second edge pulse signal based on the double duty pulse signal.
  • the slave drive pulse signal generation unit Based on the first edge pulse signal and the second edge pulse signal, the slave drive pulse signal generation unit switches the slave switch so that the ON time width of the main switch and the ON time width of the slave switch are the same. Since the drive pulse signal is generated, the on-time widths of the switching currents of the main converter and the slave converter can be made substantially the same. As a result, an interleaved power source that is less affected by component variations and is suitable for mass production can be easily realized.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal. Therefore, the ON time widths of the switching currents of the main converter and the sub converter can be accurately and surely aligned to substantially the same width.
  • the method of generating the first edge pulse signal in synchronization with the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal is to synchronize the end point of the main driving pulse signal with the timing of the clock pulse.
  • the switching drive pulse signal can be generated more accurately than the method of generating the first edge pulse in synchronization with the negative edge timing of the main drive pulse signal.
  • the on-time widths of the switching currents of the main converter and the slave converter are made the same. Can be aligned.
  • a clock pulse having a predetermined frequency is generated by the clock generation unit.
  • a frequency division signal multiplier generates a main switch on width pulse signal that represents on-time information of the main switch based on a main drive pulse signal and a clock pulse for switching the main switch of the main converter.
  • N frequency-divided signals having a frequency and a duty ratio of 1 / n (n is an integer of 2 or more) with respect to the width pulse signal are generated, and a double duty pulse signal that doubles the duty of the frequency-divided signal Is generated.
  • the edge pulse generator generates a first edge pulse signal based on the main drive pulse signal, and generates a second edge pulse signal based on the double duty pulse signal.
  • the slave drive pulse signal generation unit switches the slave switch so that the ON time width of the main switch and the ON time width of the slave switch are the same. Since the drive pulse signal is generated, even when the duty of the switching operation of the main converter changes, the on-time widths of the switching currents of the main converter and the sub converter can be made substantially the same. As a result, it is possible to easily realize a control circuit that controls an interleaved power source that is less affected by component variations and suitable for mass production.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal. Therefore, even when the duty of the switching operation of the main converter changes, the on-time widths of the switching currents of the main converter and the sub converter can be accurately and reliably aligned to substantially the same width.
  • the method of generating the first edge pulse signal in synchronization with the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal is to synchronize the end point of the main driving pulse signal with the timing of the clock pulse.
  • the switching drive pulse signal can be generated more accurately than the method of generating the first edge pulse in synchronization with the negative edge timing of the main drive pulse signal.
  • the second edge pulse signal is generated in synchronization with the negative edge timing of the double duty pulse signal, even when the duty of the switching operation of the main converter changes,
  • the on-time widths of the switching currents of the converter and the slave converter can be made the same.
  • a clock pulse having a predetermined frequency is generated by the clock generation unit.
  • a frequency division signal multiplier generates a main switch on width pulse signal that represents on-time information of the main switch based on a main drive pulse signal and a clock pulse for switching the main switch of the main converter.
  • N frequency-divided signals having a frequency and a duty ratio of 1 / n (n is an integer of 2 or more) with respect to the width pulse signal are generated, and a double duty pulse signal that doubles the duty of the frequency-divided signal Is generated.
  • the edge pulse generator generates a first edge pulse signal based on the main drive pulse signal, and generates a second edge pulse signal based on the double duty pulse signal.
  • the slave drive pulse signal generation unit switches the slave switch so that the ON time width of the main switch and the ON time width of the slave switch are the same. Since the drive pulse signal is generated, even when the duty of the switching operation of the main converter changes, the on-time widths of the switching currents of the main converter and the sub converter can be made substantially the same. As a result, an interleaved power source that is less affected by component variations and is suitable for mass production can be easily realized.
  • the first edge pulse signal is generated in synchronization with the negative edge timing of the main driving pulse signal or the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal. Therefore, even when the duty of the switching operation of the main converter changes, the on-time widths of the switching currents of the main converter and the sub converter can be accurately and reliably aligned to substantially the same width.
  • the method of generating the first edge pulse signal in synchronization with the timing of the first clock pulse generated after the negative edge timing of the main driving pulse signal is to synchronize the end point of the main driving pulse signal with the timing of the clock pulse.
  • the switching drive pulse signal can be generated more accurately than the method of generating the first edge pulse in synchronization with the negative edge timing of the main drive pulse signal.
  • the second edge pulse signal is generated in synchronization with the negative edge timing of the double duty pulse signal, even when the duty of the switching operation of the main converter changes,
  • the on-time widths of the switching currents of the converter and the slave converter can be made the same.
  • FIG. 6 is a circuit diagram illustrating a modification of control circuit 60b in FIG. 2. 6 is a timing chart showing the operation of the control circuit 60b of FIG. It is a timing chart showing operation
  • movement of the interleave power supply of FIG. 3 is a timing chart showing operations of the control circuit 60b and the interleaved power supply 1 according to the first embodiment of the present invention when the duty of the main drive pulse signal of FIG. 2 is 50% or more.
  • FIG. 1 is a connection diagram of an interleaved power supply including a control circuit according to an embodiment of the present invention.
  • the control circuit according to the present embodiment includes a main converter 70 having a main switch Q1 that performs a switching operation, and a slave switch Q2 that switches at a predetermined phase difference with respect to the switching operation of the main switch Q1.
  • the interleaved switching power supply 1 or the like is provided with a plurality of converters constituting a master-slave relationship.
  • the interleaved switching power supply 1 includes a rectifier circuit 10, a main converter 70, a sub converter 80, and a sub converter 90.
  • control circuit 60a and the control circuit 60b have a master-slave relationship in which the control circuit 60a serves as a control circuit on the main converter side, and the control circuit 60b serves as a control circuit on the slave converter side.
  • the control circuit 60b and the control circuit 60c have a master-slave relationship with the control circuit 60b serving as a control circuit on the main converter side and the control circuit 60c serving as a control circuit on the slave converter side. That is, in the relationship between the main converter 70 and the sub converter 80, the main converter 70 is on the main converter side, and the sub converter 80 is on the sub converter side. In the relationship between the secondary converter 80 and the secondary converter 90, the secondary converter 80 is on the main converter side, and the secondary converter 90 is on the secondary converter side.
  • the interleaved switching power supply 1 shown in FIG. 1 is a three-stage interleaved power supply.
  • a slave converter having a master-slave relationship with the slave converter 90 as the main converter may be further provided.
  • the relationship between the control circuit 60a and the control circuit 60b will be described.
  • the rectifier circuit 10 includes a bridge diode BD that rectifies a pulsating current obtained by full-wave rectification of the alternating current of a commercial power supply, for example, and a capacitor C1.
  • the rectifier circuit 10 is connected to a main converter 70, a sub converter 80, and the like.
  • FIG. 1 shows an example in which a main converter 70, a sub converter 80, and the like are configured by a boost chopper circuit.
  • the main converter 70 includes a transformer 20, a main switch Q1, a diode D1, a capacitor C2, a control circuit 60a, a drive unit DR1, a resistor R1, and a resistor R2.
  • the slave converter 80 includes a choke coil L3, a slave switch Q2, a diode D2, and a control circuit 60b.
  • the transformer 20 includes a choke coil L1, a control winding L2, and a magnetic core (not shown).
  • the transformer 20 stores energy corresponding to the voltage difference between input and output in the choke coil L1 when the main switch Q1 is on, and supplies energy stored in the choke coil L1 to the load when the main switch Q1 is off. To do.
  • the control winding L2 supplies a signal corresponding to the current flowing through the choke coil L1 to the VZ terminal of the control circuit 60a. This signal becomes a trigger signal for turning on the main switch Q1.
  • the control circuit 60a controls the on-timing and on-time width of the main switch Q1 by signals input to the VZ terminal and the FB terminal.
  • the VZ terminal of the control circuit 60a is connected to the control winding L2 of the transformer 20, and a signal corresponding to the current flowing through the choke coil L1 is input to the control circuit 60a. Therefore, the control circuit 60a turns on the main switch Q1 at the timing when the current flowing through the choke coil L1 becomes zero, and the critical operation is possible.
  • the switching control of the main switch Q1 is performed by inputting a drive pulse signal from the IL_OUT terminal of the control circuit 60a to the control terminal of the main switch Q1 via the drive unit DR1. Further, the resistors FB1 and R2 for detecting the output voltage are connected to the FB terminal of the control circuit 60a. When the divided value of the output voltage by the resistors R1 and R2 becomes higher than a predetermined voltage, the control circuit 60a Control is performed to reduce the ON time width of the switch Q1.
  • FIG. 2 is a circuit diagram showing the configuration of the control circuit according to the first embodiment of the present invention.
  • the control circuit 60b is used for an interleaved power source that constitutes a master-slave relationship as shown in FIG.
  • the control circuit 60b includes a clock generation unit 110, a signal multiplication unit 120, an edge pulse generation unit 150, and a slave drive pulse signal generation unit 180, as shown in FIG.
  • the clock generation unit 110 is configured to generate a clock pulse having a predetermined frequency.
  • the frequency of the clock pulse generated by the clock generator 110 is preferably about 15 MHz in the case where the main switch Q1 and the sub switch Q2 are designed to be switched at 50 kHz to 500 kHz, for example.
  • the on-time signals of the main drive pulse signal and the slave drive pulse signal can be made substantially equal, and the current critical operation of the slave converter 80 is stabilized.
  • the current critical operation of the slave converter 80 becomes more reliable by setting the frequency of the clock pulse sufficiently higher than the switching frequency of the main switch Q1 and the slave switch Q2.
  • the signal multiplication unit 120 includes, for example, a main switch-on width pulse generation circuit 130 and a double duty pulse signal generation unit 140.
  • the signal multiplier 120 generates a main switch-on width pulse signal C representing on-time information of the main switch Q1 based on the main drive pulse signal A and the clock pulse B for switching the main switch Q1, and the main switch on It is configured to generate a double duty pulse signal D having a time width twice that of the width pulse signal C.
  • the main switch-on width pulse generation circuit 130 in the signal multiplier 120 can be easily designed by using, for example, the D flip-flop 131.
  • the main drive pulse signal A is input to the first input terminal D of the D flip-flop 131, and the clock pulse B generated by the clock generator 110 is input to the second input terminal CLK.
  • the output terminal Q of the D flip-flop 131 is connected to the input terminal UP / DOWN terminal of the up / down counter 141.
  • the main switch-on width pulse generation unit 130 is configured to generate the main switch-on width pulse signal C based on the main drive pulse signal A and the clock pulse B that drive the main switch Q1.
  • the double duty pulse signal generation unit 140 includes an up / down counter 141 that can add and count numerical values in order and subtract and count the numerical values, and an OR circuit 142. When configured, it can be easily designed.
  • the first input terminal UP / DOWN terminal of the up / down counter 141 is configured to receive the main switch-on width pulse signal C generated by the main switch-on width pulse generation circuit 130.
  • the second input terminal CLK of the up / down counter 141 is configured to receive the clock pulse B generated by the clock generation unit 110.
  • the counter output Q (Q0 to Qn) of the up / down counter 141 is connected to the input of the OR circuit 142, and the output thereof is connected to the edge pulse generator 150.
  • the up / down counter 141 is configured to generate a double duty pulse signal D having a time width twice that of the main switch on width pulse signal C based on the input main switch on width pulse signal C and the clock pulse B. Is done.
  • the edge pulse generation unit 150 includes, for example, a first edge pulse signal generation circuit 160 and a second edge pulse signal generation circuit 170.
  • the edge pulse generator 150 is configured to generate the first edge pulse signal E based on the main drive pulse signal A and generate the second edge pulse signal F based on the double duty pulse signal D.
  • the first edge pulse signal E is configured to be generated in synchronization with the negative edge timing of the main drive pulse signal A or the first clock pulse B generated after the negative edge timing of the main drive pulse signal A. .
  • the configuration shown in FIG. 2 is possible.
  • the second edge pulse signal F is configured to be generated in synchronization with the negative edge timing of the double duty pulse signal D.
  • the first edge pulse signal E is generated in synchronism with the positive edge timing of the main drive pulse signal A or the timing of the first clock pulse generated after the positive edge timing of the main drive pulse signal A.
  • the two-edge pulse signal F may be generated in synchronization with the positive edge timing of the double duty pulse signal D.
  • the slave drive pulse signal G is configured so that the generation timing of the first edge pulse signal E is the start point and the generation timing of the second edge pulse signal F is the end point.
  • the sub-drive pulse signal G may have the generation timing of the second edge pulse signal F as the start point and the generation timing of the first edge pulse signal E as the end point.
  • the edge pulse generation unit 150 is configured to have, for example, two input terminals and two output terminals, and one of the input terminals of the edge pulse generation unit 150 (the input unit of the first edge pulse signal generation circuit 160) includes The main drive pulse signal A input via the terminal IL_IN is input.
  • a double duty pulse signal D generated by the double duty pulse signal generation unit 140 is input to the other input terminal of the edge pulse generation unit 150 (an input unit of the second edge pulse signal generation circuit 170).
  • the One of the output terminals of the edge pulse generator 150 is connected to the first input terminal TM1 of the slave drive pulse signal generator 180, and the other output terminal of the edge pulse generator 150 is connected to the slave drive pulse signal generator 180. It is connected to the second input terminal TM2.
  • the first edge pulse signal generation circuit 160 includes, for example, a switch 161, a switch 162, a capacitive element 163, an inverter 164, an inverter 165, an AND 166, and a constant current source 167.
  • the first edge pulse generation signal circuit 160 shown in FIG. 2 outputs a narrow pulse at the falling timing of the input main drive pulse signal A, and uses the narrow pulse as the first edge pulse signal E of the sub drive pulse signal generation unit 180. It is configured to input to the first input terminal TM1.
  • a first edge pulse generation signal circuit 160 shown in FIG. 4 to be described later outputs a narrow pulse at the falling timing of the inputted main switch-on width pulse signal C, and is driven as a first edge pulse signal E.
  • the pulse signal generator 180 is configured to be input to the first input terminal TM1.
  • the second edge pulse signal generation circuit 170 includes, for example, a switch 171, a switch 172, a capacitor 173, an inverter 174, an inverter 175, an AND 176, and a constant current source 177.
  • the second edge pulse generation signal circuit 170 outputs a narrow pulse at the falling timing of the input double duty pulse signal D, and uses this as the second edge pulse signal F as the second input of the slave drive pulse signal generator 180. It is configured to input to the terminal TM2.
  • the slave drive pulse signal generation unit 180 switches the slave switch so that the ON time width of the main switch Q1 and the ON time width of the slave switch Q2 are the same.
  • a sub-drive pulse signal G for switching and driving Q2 is generated.
  • the slave drive pulse signal generation unit 180 includes, for example, a flip-flop circuit 181.
  • the set terminal S of the flip-flop circuit 181 is connected to the output of the first edge pulse signal generation circuit 160 via the first input terminal TM1.
  • the reset terminal R of the flip-flop circuit 181 is connected to the output of the second edge pulse signal generation circuit 170 via the second input terminal TM2.
  • the terminal Q of the flip-flop circuit 181 is connected to the IL_OUT terminal of the control circuit 60b as the slave drive pulse signal G.
  • the flip-flop circuit 181 when a narrow pulse is input as the first edge pulse signal E to the set terminal S, the output signal of the terminal Q becomes Hi state, and the narrow pulse is input as the second edge pulse signal F to the reset terminal R. Then, the output signal of the terminal Q is configured to be in a low state.
  • FIG. 4 is a circuit diagram showing a modification of the first embodiment of the configuration of the control circuit 60b shown in FIG. Unlike the control circuit 60b shown in FIG. 2, the control circuit 60b shown in FIG. 4 synchronizes the first edge pulse signal E with the timing of the clock pulse B generated first after the negative edge timing of the main drive pulse signal A. It is modified to generate. Therefore, in the control circuit 60b of FIG. 4, the input terminal of the first edge pulse generation circuit 160 is not the node (terminal IL_IN) of the main drive pulse signal A in FIG. Output node of the switch-on width pulse generation circuit 130).
  • Reference numerals 180 respectively correspond to a main switch, a main converter, a sub switch, a sub converter, an interleave power supply, a control circuit, a clock generation unit, a signal multiplication unit, an edge pulse generation unit, and a sub drive pulse signal generation unit according to the present invention.
  • FIG. 3 is a timing chart showing the operation of the control circuit 60b as the first embodiment shown in FIG. A, B, C, D, E, F and G shown in FIG. 3 are the main drive pulse signal A, clock pulse B, main switch-on width pulse signal C, double duty pulse signal D shown in FIG. Each voltage waveform of the 1 edge pulse signal E, the 2nd edge pulse signal F, and the sub drive pulse signal G is shown.
  • FIG. 5 is a timing chart showing the operation of the control circuit 60b shown in FIG. A, B, C, D, E, F and G shown in FIG. 5 are the main drive pulse signal A, clock pulse B, main switch-on width pulse signal C, double duty pulse signal D shown in FIG. Each voltage waveform of the 1 edge pulse signal E, the 2nd edge pulse signal F, and the sub drive pulse signal G is shown.
  • the main drive pulse signal A in FIG. 3 is synchronized with a signal for driving and controlling the main switch Q1 in FIG. Further, the clock pulse B in FIG. 3 is set as a pulse with a frequency of 15 MHz, for example.
  • the main switch on width pulse signal C is generated as a signal representing on-time information of the main switch Q1.
  • the D flip-flop 131 When the D flip-flop 131 is used as the main switch-on width pulse generation circuit 130, the D flip-flop 131 outputs the input value of the D terminal at the positive edge timing of the clock pulse input to the CLK terminal to the Q terminal. .
  • the main switch-on width pulse C is, for example, the positive edge timing of the first clock pulse B after the time when the main drive pulse signal A becomes High (time t1 in FIG. 3). From Low to High at (time t2 in FIG. 3). Thereafter (after time t2 in FIG. 3), the main switch-on width pulse signal C is, for example, the first clock pulse B after the time when the main drive pulse signal A becomes low (time t3 in FIG. 3). It changes from High to Low at the positive edge timing (time t4 in FIG. 3).
  • the signal multiplier 120 uses the main switch on-width pulse representing the on-time information of the main switch Q1 based on the main drive pulse signal A and the clock pulse B for switching the main switch Q1 of the main converter 70.
  • a signal C is generated.
  • the signal doubler 120 generates a double duty pulse signal D having a time width that is twice that of the main switch-on width pulse signal C.
  • the double duty pulse signal generation unit 140 in the signal multiplication unit 120 is configured with an up / down counter 141 and an OR circuit 142 as shown in FIG. 2, for example, the up / down counter 141 receives the UP / DOWN terminal input.
  • the up / down counter 141 receives the UP / DOWN terminal input.
  • signals are output from the Q0, Q1, Q2... Qn terminals corresponding to the respective pulses input to the CLK terminal, and the OR circuit
  • the clock pulse B is counted up. Therefore, the double duty pulse signal D becomes High during the period (time t2 to time t4 in FIG. 3) when the value of the UP / DOWN terminal input is High.
  • the up / down counter 141 has a period during which the value of the UP / DOWN terminal input is High (in FIG. 3).
  • the clock pulse B is counted down by the same count as the count up of the clock pulse B. Therefore, the double duty pulse signal D becomes High during the same period (time T1 in FIG. 3) as the period (time t2 to time t4 in FIG. 3) in which the value of the UP / DOWN terminal input is High.
  • the double duty pulse signal D becomes a High signal (time T2 to time t5 in FIG. 3) having a time width (time T2 in FIG. 3) twice that of the main switch-on width pulse signal C.
  • the signal multiplier 120 generates a double duty pulse signal D having a duty twice that of the main switch-on width pulse signal C.
  • the edge pulse generator 150 shown in FIG. 2 generates a first edge pulse signal E based on the main drive pulse signal A, and generates a second edge pulse signal F based on the double duty pulse signal D.
  • the edge pulse generator 150 shown in FIG. 4 generates a first edge pulse signal E based on the main switch-on width pulse C, and generates a second edge pulse signal F based on the double duty pulse signal D.
  • the first edge pulse signal E is generated in synchronization with the negative edge timing of the main drive pulse signal A (time t3 in FIG. 3).
  • the first edge pulse signal E is the timing of the first clock pulse B generated after the negative edge timing (time t3 in FIG. 5) of the main drive pulse signal A (FIG. 5). It is generated in synchronization with the middle time t4).
  • the second edge pulse signal F is generated in synchronization with the negative edge timing (time t5 in FIG. 3) of the double duty pulse signal D.
  • the slave drive pulse signal generator 180 generates the slave drive pulse signal G based on the first edge pulse signal E and the second edge pulse signal F.
  • the slave drive pulse signal G starts from the generation timing of the first edge pulse signal E (time t3 in FIG. 3), and the generation timing of the second edge pulse signal F (in FIG. 3).
  • the time level t5) of FIG. In the case of the configuration shown in FIG. 4, the generation timing of the first edge pulse signal E (time t4 in FIG. 5) is used as the starting point, and the generation timing of the second edge pulse signal F (time t5 in FIG. 5) is used.
  • a high level signal is set as the end point.
  • the negative edge timing in order to synchronize the end point (time t4 in FIG. 5) of the main switch-on width pulse signal C with the timing of the clock pulse B, the negative edge timing (see FIG. 5, it is possible to generate the follower driving pulse signal more accurately than the method of generating the first edge pulse E in synchronization with the time t 3).
  • the main drive pulse signal A and the slave drive pulse signal G can be approximated by the time ⁇ T shown in FIG.
  • FIG. 6 is a timing chart showing the operation of the interleaved switching power supply shown in FIG.
  • the control circuit 60b shown in FIG. 2 or FIG. 4 is used in the interleaved switching power supply 1 of FIG. 1 so that the choke current IL (M) that flows through the choke coil L1 of the main converter 70 and the choke that flows through the choke coil L3 of the sub converter 80 are used.
  • the current IL (S) is controlled with a predetermined phase difference. This is because, as shown in FIGS. 3 and 5, the main drive pulse signal A and the sub drive pulse signal G are controlled to have the same time width (including substantially the same time width).
  • FIG. 3 and FIG. As shown, it is desirable to use the input / output voltage specification of the power supply so that the switching operation with the duty of the main drive pulse signal A is less than 50%.
  • the clock generator 110 generates the clock pulse B having a predetermined frequency. Further, a main switch on width pulse signal C representing on-time information of the main switch Q1 is generated based on the main drive pulse signal A and the clock pulse B for switching the main switch Q1 of the main converter 70 by the signal multiplier 120. Thus, a double duty pulse signal D having a duty twice that of the main switch-on width pulse signal C is generated. Further, the edge pulse generator 150 generates a first edge pulse signal E based on the main drive pulse signal A, and generates a second edge pulse signal F based on the double duty pulse signal D.
  • the slave drive pulse signal generation unit 180 switches the slave switch Q1 so that the ON time width of the main switch Q1 is the same as the ON time width of the slave switch Q2. Since the slave drive pulse signal G for driving the switching of Q2 is generated, the ON time widths of the switching currents of the main converter 70 and the slave converter 80 can be made substantially the same. As a result, an interleaved power source that is less affected by component variations and is suitable for mass production can be easily realized.
  • the current critical operation is performed on the slave converter 80 side. Can be realized reliably.
  • the first edge pulse signal E includes the negative edge timing of the main drive pulse signal A or the timing of the clock pulse B generated first after the negative edge timing of the main drive pulse signal A. Since they are generated in synchronism, the ON time widths of the switching currents of the main converter and the sub converter can be accurately and reliably aligned to substantially the same width.
  • the method of generating the first edge pulse signal E in synchronization with the timing of the clock pulse B generated first after the negative edge timing of the main drive pulse signal A is based on the end point of the main drive pulse signal A as the clock pulse B.
  • the switching drive pulse signal G can be generated more accurately than the method of generating the first edge pulse E in synchronization with the negative edge timing of the main drive pulse signal A.
  • the on-time widths of the switching currents of the main converter and the sub-converter respectively. can be aligned to the same width.
  • the control circuit 60b of the first embodiment is used with the input / output voltage specifications of the power supply such that the duty of the main drive pulse signal A is 50% or more, the operation shown in the timing chart of FIG. Become. As shown in FIG. 7, the main drive pulse signal A and the sub drive pulse signal G cannot be controlled to have the same time width (including substantially the same time width).
  • the interleaved power supply 1 as shown in FIG. 1 constituted by a plurality of converters that step-up chop the rectified output of the commercial power supply, the critical current operation cannot be reliably realized on the slave converter 80 side.
  • control circuit 60b according to the second embodiment described below in the input / output voltage specification of the power supply in which the duty of the main drive pulse signal is a switching operation of 50% or more.
  • FIG. 8 is a circuit diagram showing a configuration of a control circuit 60b according to the second embodiment of the present invention.
  • the control circuit 60b shown in FIG. 8 is used for an interleaved power source that constitutes a master-slave relationship as shown in FIG.
  • the control circuit 60b includes a main converter having a main switch that performs a switching operation, a sub converter having a sub switch that switches at a predetermined phase difference with respect to the switching operation of the main switch, And a control circuit for controlling the switching operation of the slave switch for the interleaved power source that constitutes the master-slave relationship between the main converter and the slave converter.
  • the control circuit 60b according to the second embodiment includes a clock generation unit 110, a frequency division signal multiplication unit 200, an edge pulse generation unit 250, a slave drive pulse signal generation unit 180, It has.
  • the signal multiplication unit 120 and the edge pulse generation unit 150 of the control circuit 60b according to the first embodiment are changed to the frequency division signal multiplication unit 200 and the edge pulse generation unit 250, respectively.
  • the clock generator 110 and the slave drive pulse signal generator 180 have the same configuration. Therefore, in the following description, description of the configuration and operation of the clock generation unit 110 and the slave drive pulse signal generation unit 180 is omitted.
  • Frequency division signal doubling section 200 generates main switch on-width pulse signal C representing on-time information of main switch Q1 based on main drive pulse signal A and clock pulse B for driving switching main switch Q1 of main converter 70. And n frequency-divided signals having a frequency and a duty ratio of 1 / n (n is an integer of 2 or more) with respect to the main switch-on width pulse signal C, and a duty ratio of 2 for the frequency-divided signal. It is configured to generate double duty pulse signals D1 and D2 to be doubled.
  • the frequency division signal multiplication unit 200 includes, for example, a main switch-on width pulse generation circuit 130, a frequency division circuit 220, and a double duty pulse signal generation circuit 240.
  • the main switch-on width pulse generation circuit 130 in the frequency-divided signal multiplier 200 can be easily designed by using, for example, the D flip-flop 131.
  • the main drive pulse signal A is input to the first input terminal D of the D flip-flop 131, and the clock pulse B generated by the clock generator 110 is input to the second input terminal CLK.
  • the output terminal Q of the D flip-flop 131 is connected to the frequency dividing circuit 220.
  • the frequency dividing circuit 220 includes, for example, a D flip-flop 221, an AND circuit 222, and an AND circuit 223.
  • the first input signal D of the D flip-flop 221 is configured to receive an inverted signal of the output terminal Q of the D flip-flop 221.
  • the output terminal Q of the flip-flop 221 and the main switch-on width pulse signal C are input to the input terminal of the AND circuit 222.
  • the output of the AND circuit 222 is connected to the double duty signal generation circuit 240, and the first divided pulse.
  • the signal I1 is configured to be output from the output terminal of the AND circuit 222.
  • the inverted signal of the output terminal Q of the flip-flop 223 and the main switch-on width pulse signal C are input to the input terminal of the AND circuit 223, and the output of the AND circuit 223 is connected to the double duty signal generation circuit 240 to
  • the peripheral pulse signal I2 is configured to be output from the output terminal of the AND circuit 223.
  • the double duty pulse signal generation circuit 240 includes, for example, a first up / down counter 241, a second up / down counter 243, an OR circuit 242, and an OR circuit 244.
  • the first input terminal UP / DOWN terminal of the up / down counter 241 receives the first frequency division pulse signal I1 generated by the frequency dividing circuit 220, and the second input terminal CLK of the up / down counter 241 receives the clock signal.
  • the clock pulse B generated by the generation unit 110 is input.
  • the counter output Q of the up / down counter 241 is connected to the input of the OR circuit 242, and the output of the OR circuit 242 is connected to the second edge pulse signal generation circuit 270 of the edge pulse generation unit 250.
  • the first input terminal UP / DOWN terminal of the up / down counter 243 receives the second divided pulse signal I2 generated by the frequency dividing circuit 220, and the second input terminal CLK of the up / down counter 243 receives the clock.
  • the clock pulse B generated by the generation unit 110 is input.
  • the counter output Q of the up / down counter 243 is connected to the input of the OR circuit 244, and the output of the OR circuit 244 is connected to the third edge pulse signal generation circuit 280 of the edge pulse generation unit 250.
  • the up / down counters 241 and 243 are respectively doubled in time width of the first divided pulse signal I1 and the second divided pulse signal I2 based on the input divided pulse signals I1 and I2 and the clock pulse B, respectively. Are configured to generate a first double duty pulse signal D1 and a second double duty pulse signal D2.
  • the edge pulse generation unit 250 generates the first edge pulse signal E based on the main drive pulse signal A, similarly to the edge pulse generation unit 150 of the control circuit 60b according to the first embodiment of the present invention, and doubles the duty.
  • the second edge pulse signal J is configured to be generated based on the pulse signal.
  • the double duty pulse signal is generated as a double duty pulse signal D1 and a double duty pulse signal D2 from the double duty signal generation circuit 240, and is input to the edge pulse generation unit 250.
  • the edge pulse generation unit 250 includes, for example, a first edge pulse signal generation circuit 160, a second edge pulse signal generation circuit 270, a third edge pulse signal generation circuit 280, and an OR circuit 290.
  • the first double duty pulse signal D1 and the second double duty pulse signal D2 are input to the input terminals of the second edge pulse signal generation circuit 270 and the third edge pulse signal generation circuit 280, respectively.
  • Output terminals of the second edge pulse signal generation circuit 270 and the third edge pulse signal generation circuit 280 are connected to an input of the OR circuit 290.
  • the output terminal of the OR circuit 290 is connected to the slave drive pulse generator 180.
  • the second edge pulse signal J is output from the output terminal of the OR circuit 290. That is, in the control circuit 60b configured as shown in FIG. 8, the edge pulse generator 250 generates the first edge pulse signal E based on the main drive pulse signal A, and further, the first double duty pulse signal D1 and the second The second edge pulse signal J is generated based on the two-fold duty pulse signal D2.
  • the first edge pulse signal E is generated in synchronization with the timing of the clock pulse B that first occurs after the negative edge timing of the main driving pulse signal A or the negative edge timing of the main driving pulse signal A.
  • the second edge pulse signal J is configured to be generated in synchronization with the negative edge timing of the double duty pulse signals D1 and D2.
  • the clock generation unit 110, the frequency division signal multiplication unit 200, the edge pulse generation unit 250, and the slave drive pulse signal generation unit 180 are respectively a clock generation unit, a frequency division signal multiplication unit, and an edge pulse generation according to the present invention. And a sub-drive pulse signal generator.
  • the first double duty pulse signal D1 and the second double duty pulse signal D2 correspond to the double duty pulse signal according to the present invention.
  • the first divided pulse signal I1 and the second divided pulse signal I2 correspond to the divided signals according to the present invention.
  • FIG. 9 is a timing chart showing the operation of the control circuit 60b as the second embodiment shown in FIG. A, B, C, D1, D2, E, F1, F2, G, H, I1, I2, and J shown in FIG. 9 are the main drive pulse signal A, clock pulse B, and main switch shown in FIG. ON width pulse signal C, first double duty pulse signal D1, second double duty pulse signal D2, first edge pulse signal E, output signal F1 of second edge pulse signal generation circuit 270, third edge pulse signal generation
  • the voltage waveforms of the output signal F2, the sub-drive pulse signal G, the output signal H of the D flip-flop 221, the first divided pulse signal I1, the second divided pulse signal I2, and the second edge pulse signal J are shown. .
  • FIG. 11 is a timing chart showing the operation of the control circuit 60b shown in FIG. A, B, C, D1, D2, E, F1, F2, G, H, I1, I2, and J shown in FIG. 11 are the main drive pulse signal A, clock pulse B, and main switch shown in FIG. ON width pulse signal C, first double duty pulse signal D1, second double duty pulse signal D2, first edge pulse signal E, output signal F1 of second edge pulse signal generation circuit 270, third edge pulse signal generation
  • the voltage waveforms of the output signal F2, the driven pulse signal G of the circuit 280, the output signal H of the D flip-flop 221, the first divided pulse signal I1, the second divided pulse signal I2, and the second edge pulse signal J are shown. Show.
  • the main drive pulse signal A in FIG. 11 is synchronized with a signal for driving and controlling the main switch Q1 in FIG. Further, the clock pulse B in FIG. 9 is set as a pulse with a frequency of 15 MHz, for example.
  • the main switch on width pulse signal C is generated as a signal representing on-time information of the main switch Q1.
  • the D flip-flop 131 When the D flip-flop 131 is used as the main switch-on width pulse generation circuit 130, the D flip-flop 131 outputs the input value of the D terminal at the positive edge timing of the clock pulse input to the CLK terminal to the Q terminal. .
  • the main switch-on width pulse C is, for example, the positive edge timing (first edge of the clock pulse B after the time when the main drive pulse signal A becomes High (time t1 in FIG. 9) ( From Low to High at time t2) in FIG. Thereafter (after time t2 in FIG. 9), the main switch-on width pulse signal C is, for example, the first clock pulse B after the time when the main drive pulse signal A becomes low (time t3 in FIG. 9). It changes from High to Low at the positive edge timing (time t4 in FIG. 9).
  • the frequency-divided signal multiplier 200 generates the main switch on-width pulse signal C that represents the on-time information of the main switch Q1 based on the main drive pulse signal A and the clock pulse B.
  • the frequency dividing circuit 220 in the frequency dividing signal multiplying unit 200 includes a D flip-flop 221, an AND circuit 222, and an AND circuit 223 as shown in FIG.
  • the D terminal input value High is output to the output terminal Q at the timing when the D terminal input value is High and the CLK terminal input value is switched from Low to High (time t2 in FIG. 9), and the CLK terminal input value is again set.
  • the value of the output Q is held (H in FIG. 9) until the timing of switching from Low to High (time t5 in FIG. 8).
  • the output Q of the D flip-flop 221 is connected to one end of the AND circuit 222 input terminal, and the inverted signal of the output Q of the D flip-flop 221 is connected to one end of the AND circuit 223 input terminal.
  • Each of the output signals of the AND circuit 222 and the AND circuit 223 includes a pulse as the on-time information of the main switch Q1 in which the main switch on width pulse signal C becomes High, and the first divided pulse signal I1 and the second divided pulse.
  • the signal I2 is alternately distributed.
  • the high pulse of the main switch-on width pulse signal C from time t2 to t4 is synchronized with the high pulse of the first divided pulse signal I1 from time t2 to t4 as the first divided pulse signal I1.
  • the high pulse of the main switch-on width pulse signal C from time t5 to t8 appears as the second divided pulse signal I2 in synchronization with the high pulse of the second divided pulse signal I2 from time t5 to t8.
  • the double duty pulse signal generation circuit 240 in the frequency division signal multiplication unit 200 includes, for example, a first up / down counter 241, a second up / down counter 243, an OR circuit 242, and an OR circuit 244 as shown in FIG.
  • the first up / down counter 241 has Q0, Q1,... Corresponding to the pulse input to the CLK terminal during the period when the value of the UP / DOWN terminal input is High (time t2 to time t4 in FIG. 9).
  • a signal is output from the Q3... Qn terminals and input to the OR circuit 242, and the clock pulse B is counted up.
  • the first double duty pulse signal D1 becomes High during a period (time t2 to time t4 in FIG. 8) in which the value of the UP / DOWN terminal input is High.
  • the first up / down counter 241 has a period during which the value of the UP / DOWN terminal input is High (FIG. 9).
  • the clock pulse B is counted down by the same count as the count up of the clock pulse B. Therefore, the first double duty pulse signal D1 becomes High for the same period (time T1 in FIG. 9) as the period (time t2 to time t4 in FIG. 9) in which the value of the UP / DOWN terminal input is High. .
  • the first double duty pulse signal D1 becomes a High signal having a time width (time T2 in FIG. 9) twice as long as the first divided pulse signal I1 (time T1 in FIG. 9) (FIG. 9).
  • the second up / down counter 243 and the OR circuit 244 operate in the same manner as the first up / down counter 241 and the OR circuit 242, and the second divided pulse signal I2 (time in FIG. 9) input to the UP / DOWN terminal is obtained.
  • a second duty pulse signal D2 having a time width twice as long as T3) (time T4 in FIG. 9) is output.
  • a frequency-divided pulse signal I1 and a second frequency-divided pulse signal I2) are generated, and double-duty pulse signals D1 and D2 that double the duty of the frequency-divided signal are generated.
  • the edge pulse generator 250 shown in FIG. 8 generates a first edge pulse signal E based on the main drive pulse signal A, and generates a first edge pulse signal E1 based on the first double duty pulse signal D1 and the second double duty pulse signal D2.
  • a two-edge pulse signal J is generated.
  • the edge pulse generator 250 shown in FIG. 10 generates the first edge pulse signal E based on the main switch-on width pulse C, and based on the first double duty pulse signal D1 and the second double duty pulse signal D2.
  • a second edge pulse signal J is generated.
  • the first edge pulse signal E is generated in synchronization with the negative edge timing (time t3 in FIG. 9) of the main drive pulse signal A.
  • the first edge pulse signal E is the timing of the first clock pulse B generated after the negative edge timing (time t3 in FIG. 11) of the main drive pulse signal A (FIG. 11). It is generated in synchronization with the middle time t4).
  • the second edge pulse signal J is generated in synchronization with the negative edge timing (time t6 and t10 in FIG. 8) of each of the first double duty pulse signal D1 and the second double duty pulse signal D2.
  • the slave drive pulse signal generator 180 generates a slave drive pulse signal G based on the first edge pulse signal E point and the second edge pulse signal J.
  • the slave drive pulse signal G starts from the generation timing of the first edge pulse signal E (time t3 in FIG. 9), and the generation timing of the second edge pulse signal J (in FIG. 9). Is a high level signal whose end point is time t6).
  • the generation timing of the first edge pulse signal E (time t4 in FIG. 11) is used as the starting point, and the generation timing of the second edge pulse signal J (time t6 in FIG. 11) is used.
  • a high level signal is set as the end point.
  • the negative edge timing in order to synchronize the end point of the main switch-on width pulse signal C (time t4 in FIG. 11) with the timing of the clock pulse B, the negative edge timing (see FIG. 11, the follower driving pulse signal G can be generated more accurately than the method of generating the first edge pulse signal E in synchronization with the time t3) in FIG.
  • the main drive pulse signal A and the slave drive pulse signal G can be approximated by the time ⁇ T shown in FIG.
  • the clock generator 110 generates the clock pulse B having a predetermined frequency. Further, based on the main drive pulse signal A and the clock pulse B for switching the main switch Q1 of the main converter 70 by the frequency division signal doubler 200, the main switch on width pulse signal C representing the on-time information of the main switch Q1.
  • n frequency-divided signals first frequency-divided pulse signal I1 and second frequency-divided pulse
  • the signal I2) is generated, and a double duty pulse signal (first double duty pulse signal D1 and second double duty pulse signal D2) that doubles the duty of the divided signal is generated.
  • the edge pulse generator 250 generates a first edge pulse signal E based on the main drive pulse signal A, and generates a second edge pulse signal J based on the double duty pulse signal.
  • the slave drive pulse signal generator 180 sets the slave switch Q2 so that the ON time width of the main switch and the ON time width of the slave switch are the same.
  • the slave drive pulse signal G for switching drive is generated, even when the duty of the switching operation of the main converter 70 changes, the ON time widths of the switching currents of the main converter 70 and the slave converter 80 are substantially the same. Can be aligned. As a result, an interleaved power source that is less affected by component variations and is suitable for mass production can be easily realized.
  • the first edge pulse signal E includes the negative edge timing of the main drive pulse signal A or the timing of the clock pulse B generated first after the negative edge timing of the main drive pulse signal A. Since they are generated synchronously, even when the duty of the switching operation of the main converter 70 changes, the on-time widths of the switching currents of the main converter 70 and the sub converter 80 are accurately and reliably aligned to substantially the same width. be able to.
  • the method of generating the first edge pulse signal E in synchronization with the timing of the first clock pulse B generated after the negative edge timing of the main drive pulse signal A is based on the end point of the main drive pulse signal A as the clock pulse timing. Therefore, the switching drive pulse signal G can be generated more accurately than the method of generating the first edge pulse E in synchronization with the negative edge timing of the main drive pulse signal A.
  • the second edge pulse signal J is generated in synchronization with the negative edge timing of the double duty pulse signals D1, D2, the duty of the switching operation of the main converter 70 changes. Even in this case, the on-time widths of the switching currents of the main converter 70 and the sub-converter 80 can be made the same.
  • Interleaved power supply 10 Rectifier circuit 20: Transformers 60a, 60b, 60c: Control circuit 70: Main converter 80: Subordinate converter 110: Clock generator 120: Signal multiplier 130: Main switch-on width pulse generator 140: multiplier Duty pulse signal generation unit 150: edge pulse generation unit 160: first edge pulse signal generation circuit 170: second edge pulse signal generation circuit 180: slave drive pulse signal generation unit 200: frequency division signal multiplication unit 220: frequency division circuit 240: Double duty pulse signal generation circuit 250: Edge pulse generation unit

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

 部品ばらつきの影響が少なく量産に適したインターリーブ電源を制御する制御回路およびこれを備えたインターリーブ電源を提供する。クロック生成部により所定の周波数のクロックパルスが生成される。信号倍化部により主コンバータの主スイッチを主駆動パルス信号およびクロックパルスに基づいて主スイッチオン幅パルス信号が生成され、主スイッチオン幅パルス信号に対して2倍のデューティの倍デューティパルス信号が生成される。エッジパルス生成部により主駆動パルス信号に基づいて第1エッジパルス信号が生成され、倍デューティパルス信号に基づいて第2エッジパルス信号が生成される。従駆動パルス信号生成部により第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従駆動パルス信号が生成される。

Description

制御回路およびこれを備えたインターリーブ電源
 本発明は、部品ばらつきの影響が少なく量産に適したインターリーブ電源を制御する制御回路およびこれを備えたインターリーブ電源に関する。
 本願は、2011年11月18日に、日本に出願された特願2011-252579号に基づき優先権を主張し、その内容をここに援用する。
 従来のインターリーブ型スイッチング電源として、特許文献1の図1に開示されたものがある。この従来のインターリーブ型スイッチング電源では、例えば2つの臨界型昇圧チョッピングコンバータが、トランスの他端と接地間に設けられたスイッチ素子のオン/オフを制御する制御回路を備え、第1の臨界型昇圧チョッピングコンバータの制御回路が、第1の臨界型昇圧チョッピングコンバータの制御巻線の電圧により第1の臨界型昇圧チョッピングコンバータのスイッチ素子のオンタイミングを生成し、第2の臨界型昇圧チョッピングコンバータの制御回路が、第1の臨界型昇圧チョッピングコンバータのスイッチ素子がオフしたタイミングで第2の臨界型昇圧チョッピングコンバータのスイッチ素子のオンタイミングを生成する。
 特許文献1の図1に開示されたインターリーブ型スイッチング電源においては、2個の臨界型昇圧チョッピングコンバータのFB端子及びGND端子を共通接続させることにより、極めて簡易な構成で制御可能なインターリーブ型スイッチング電源を実現することができる。
 上記のような2個の臨界型昇圧チョッピングコンバータのFB端子及びGND端子を共通接続させる方式では、第1の臨界型昇圧チョッピングコンバータに使用する制御回路と、第2の臨界型昇圧チョッピングコンバータに使用する制御回路とで、特許文献1の図4に示されたFB端子の電圧(VFB)とスイッチ素子Q31のオン時間幅(TON)との関係が略近似した制御回路を使用する必要がある。
特開2009-261229号公報
 しかしながら、仮に、FB端子の電圧(VFB)とスイッチ素子Q31のオン時間幅(TON)との関係が近似していない制御回路を使用すると、第1の臨界型昇圧チョッピングコンバータと第2の臨界型昇圧チョッピングコンバータとで、それぞれのスイッチング電流のオン時間幅がアンバランスとなってしまう。その結果、第2の臨界型昇圧チョッピングコンバータの電流臨界動作が保たれなくなってしまい、力率の低下、出力電圧リップルの増加、ノイズの増加、更には、チョークのノイズ音増加に繋がってしまう虞がある。そのため、上記従来型のインターリーブ型スイッチング電源では、第1の臨界型昇圧チョッピングコンバータと第2の臨界型昇圧チョッピングコンバータそれぞれのスイッチング電流のオン時間幅を自動的に揃えることができないため、量産において選別を必要とする可能性がある。したがって、特に、2つよりも多く臨界型昇圧チョッピングコンバータを使用する多段の電流臨界型インターリーブ型スイッチング電源を構成する場合には、量産性という面で困難であるという課題があった。
 そこで、本発明の一態様は、部品ばらつきの影響が少なく量産に適したインターリーブ電源を制御する制御回路およびこれを備えたインターリーブ電源を提供することを目的とする。
 本発明の一態様は、以下の事項を提案している。
 本発明の一態様によれば、スイッチング動作する主スイッチを有する主コンバータと、前記主スイッチのスイッチング動作に対して所定の位相差でスイッチングする従スイッチを有する従コンバータと、を備え、主コンバータと従コンバータとの間で主従関係を構成するインターリーブ電源用の従スイッチのスイッチング動作を制御する制御回路において、 所定の周波数のクロックパルスを生成するクロック生成部と、主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて、主スイッチのオン時間情報を表す主スイッチオン幅パルス信号を生成し、主スイッチオン幅パルス信号に対して2倍のデューティの倍デューティパルス信号を生成する信号倍化部と、主駆動パルス信号に基づいて第1エッジパルス信号を生成し、倍デューティパルス信号に基づいて第2エッジパルス信号を生成するエッジパルス生成部と、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号を生成する従駆動パルス信号生成部と、を少なくとも含む制御回路を提案している。
 本発明の一態様によれば、クロック生成部により所定の周波数のクロックパルスが生成される。また、信号倍化部により主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて、主スイッチのオン時間情報を表す主スイッチオン幅パルス信号が生成され、主スイッチオン幅パルス信号に対して2倍のデューティの倍デューティパルス信号が生成される。更に、エッジパルス生成部により主駆動パルス信号に基づいて第1エッジパルス信号が生成され、倍デューティパルス信号に基づいて第2エッジパルス信号が生成される。従駆動パルス信号生成部により、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号が生成される。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成される制御回路を提案している。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成される。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成される制御回路を提案している。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成される。
 本発明の一態様によれば、スイッチング動作する主スイッチを有する主コンバータと、前記主スイッチのスイッチング動作に対して所定の位相差でスイッチングする従スイッチを有する従コンバータと、従スイッチのスイッチング動作を制御する制御回路と、を備え、主コンバータと従コンバータとの間で主従関係を構成するインターリーブ電源において、制御回路は、所定の周波数のクロックパルスを生成するクロック生成部と、主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて主スイッチのオン時間情報を表す主スイッチオン幅パルス信号を生成し、主スイッチオン幅パルス信号に対して2倍の時間幅の倍デューティパルス信号を生成する信号倍化部と、主駆動パルス信号に基づいて第1エッジパルス信号を生成し、倍デューティパルス信号に基づいて第2エッジパルス信号を生成するエッジパルス生成部と、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号を生成する従駆動パルス信号生成部と、を少なくとも含むインターリーブ電源を提案している。
 本発明の一態様によれば、クロック生成部により所定の周波数のクロックパルスが生成される。また、信号倍化部により主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて、主スイッチのオン時間情報を表す主スイッチオン幅パルス信号が生成され、主スイッチオン幅パルス信号に対して2倍のデューティの倍デューティパルス信号が生成される。更に、エッジパルス生成部により主駆動パルス信号に基づいて第1エッジパルス信号が生成され、倍デューティパルス信号に基づいて第2エッジパルス信号が生成される。従駆動パルス信号生成部により、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号が生成される。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成されるインターリーブ電源を提案している。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成される。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成されるインターリーブ電源を提案している。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成される。
 本発明の一態様によれば、スイッチング動作する主スイッチを有する主コンバータと、前記主スイッチのスイッチング動作に対して所定の位相差でスイッチングする従スイッチを有する従コンバータと、を備え、主コンバータと従コンバータとの間で主従関係を構成するインターリーブ電源用の従スイッチのスイッチング動作を制御する制御回路において、 所定の周波数のクロックパルスを生成するクロック生成部と、主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて、主スイッチのオン時間情報を表す主スイッチオン幅パルス信号を生成し、主スイッチオン幅パルス信号に対して周波数およびデューディ比を1/n(nは2以上の整数)とするn個の分周信号を生成し、分周信号に対してデューティを2倍とする倍デューティパルス信号を生成する分周信号倍化部と、主駆動パルス信号に基づいて第1エッジパルス信号を生成し、倍デューティパルス信号に基づいて第2エッジパルス信号を生成するエッジパルス生成部と、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号を生成する従駆動パルス信号生成部と、を少なくとも含む制御回路を提案している。
 本発明の一態様によれば、クロック生成部により所定の周波数のクロックパルスが生成される。また、分周信号倍化部により主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて、主スイッチのオン時間情報を表す主スイッチオン幅パルス信号が生成され、主スイッチオン幅パルス信号に対して周波数およびデューディ比を1/n(nは2以上の整数)とするn個の分周信号が生成され、分周信号に対してデューティを2倍とする倍デューティパルス信号が生成される。更に、エッジパルス生成部により主駆動パルス信号に基づいて第1エッジパルス信号が生成され、倍デューティパルス信号に基づいて第2エッジパルス信号が生成される。従駆動パルス信号生成部により、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号が生成される。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成される制御回路を提案している。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成される。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成される制御回路を提案している。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成される。
 本発明の一態様によれば、スイッチング動作する主スイッチを有する主コンバータと、主スイッチのスイッチング動作に対して所定の位相差でスイッチングする従スイッチを有する従コンバータと、従スイッチのスイッチング動作を制御する制御回路と、を備え、主コンバータと従コンバータとの間で主従関係を構成するインターリーブ電源において、制御回路は、所定の周波数のクロックパルスを生成するクロック生成部と、主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて、主スイッチのオン時間情報を表す主スイッチオン幅パルス信号を生成し、主スイッチオン幅パルス信号に対して周波数およびデューディ比を1/n(nは2以上の整数)とするn個の分周信号を生成し、分周信号に対してデューティを2倍とする倍デューティパルス信号を生成する分周信号倍化部と、主駆動パルス信号に基づいて第1エッジパルス信号を生成し、倍デューティパルス信号に基づいて第2エッジパルス信号を生成するエッジパルス生成部と、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号を生成する従駆動パルス信号生成部と、を少なくとも含むインターリーブ電源を提案している。
 本発明の一態様によれば、クロック生成部により所定の周波数のクロックパルスが生成される。また、分周信号倍化部により主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて、主スイッチのオン時間情報を表す主スイッチオン幅パルス信号が生成され、主スイッチオン幅パルス信号に対して周波数およびデューディ比を1/n(nは2以上の整数)とするn個の分周信号が生成され、分周信号に対してデューティを2倍とする倍デューティパルス信号が生成される。更に、エッジパルス生成部により主駆動パルス信号に基づいて第1エッジパルス信号が生成され、倍デューティパルス信号に基づいて第2エッジパルス信号が生成される。従駆動パルス信号生成部により、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号が生成される。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成されるインターリーブ電源を提案している。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成される。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成されるインターリーブ電源を提案している。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成される。
 本発明の一態様によれば、クロック生成部により所定の周波数のクロックパルスが生成される。また、信号倍化部により主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて、主スイッチのオン時間情報を表す主スイッチオン幅パルス信号が生成され、主スイッチオン幅パルス信号に対して2倍のデューティの倍デューティパルス信号が生成される。更に、エッジパルス生成部により主駆動パルス信号に基づいて第1エッジパルス信号が生成され、倍デューティパルス信号に基づいて第2エッジパルス信号が生成される。従駆動パルス信号生成部により、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号が生成されるため、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を略同じ幅に揃えることができる。これにより、部品ばらつきの影響が少なく量産に適したインターリーブ電源を制御する制御回路を容易に実現することができる。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成されるため、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を略同じ幅に正確且つ確実に揃えることができる。特に、主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して第1エッジパルス信号を生成する方法は、主駆動パルス信号の終点をクロックパルスのタイミングに同期させるため、主駆動パルス信号のネガエッジタイミングと同期して第1エッジパルスを生成する方法よりも更に正確に従スイッチング駆動パルス信号を生成することが可能となる。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成されるため、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を同じ幅に揃えることができる。
 本発明の一態様によれば、クロック生成部により所定の周波数のクロックパルスが生成される。また、信号倍化部により主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて、主スイッチのオン時間情報を表す主スイッチオン幅パルス信号が生成され、主スイッチオン幅パルス信号に対して2倍のデューティの倍デューティパルス信号が生成される。更に、エッジパルス生成部により主駆動パルス信号に基づいて第1エッジパルス信号が生成され、倍デューティパルス信号に基づいて第2エッジパルス信号が生成される。従駆動パルス信号生成部により、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号が生成されるため、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を略同じ幅に揃えることができる。これにより、部品ばらつきの影響が少なく量産に適したインターリーブ電源を容易に実現することができる。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成されるため、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を略同じ幅に正確且つ確実に揃えることができる。特に、主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して第1エッジパルス信号を生成する方法は、主駆動パルス信号の終点をクロックパルスのタイミングに同期させるため、主駆動パルス信号のネガエッジタイミングと同期して第1エッジパルスを生成する方法よりも更に正確に従スイッチング駆動パルス信号を生成することが可能となる。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成されるため、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を同じ幅に揃えることができる。
 本発明の一態様によれば、クロック生成部により所定の周波数のクロックパルスが生成される。また、分周信号倍化部により主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて、主スイッチのオン時間情報を表す主スイッチオン幅パルス信号が生成され、主スイッチオン幅パルス信号に対して周波数およびデューディ比を1/n(nは2以上の整数)とするn個の分周信号が生成され、分周信号に対してデューティを2倍とする倍デューティパルス信号が生成される。更に、エッジパルス生成部により主駆動パルス信号に基づいて第1エッジパルス信号が生成され、倍デューティパルス信号に基づいて第2エッジパルス信号が生成される。従駆動パルス信号生成部により、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号が生成されるため、主コンバータのスイッチング動作のデューティが変化する場合であっても、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を略同じ幅に揃えることができる。これにより、部品ばらつきの影響が少なく量産に適したインターリーブ電源を制御する制御回路を容易に実現することができる。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成されるため、主コンバータのスイッチング動作のデューティが変化する場合であっても、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を略同じ幅に正確且つ確実に揃えることができる。特に、主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して第1エッジパルス信号を生成する方法は、主駆動パルス信号の終点をクロックパルスのタイミングに同期させるため、主駆動パルス信号のネガエッジタイミングと同期して第1エッジパルスを生成する方法よりも更に正確に従スイッチング駆動パルス信号を生成することが可能となる。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成されるため、主コンバータのスイッチング動作のデューティが変化する場合であっても、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を同じ幅に揃えることができる。
 本発明の一態様によれば、クロック生成部により所定の周波数のクロックパルスが生成される。また、分周信号倍化部により主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号およびクロックパルスに基づいて、主スイッチのオン時間情報を表す主スイッチオン幅パルス信号が生成され、主スイッチオン幅パルス信号に対して周波数およびデューディ比を1/n(nは2以上の整数)とするn個の分周信号が生成され、分周信号に対してデューティを2倍とする倍デューティパルス信号が生成される。更に、エッジパルス生成部により主駆動パルス信号に基づいて第1エッジパルス信号が生成され、倍デューティパルス信号に基づいて第2エッジパルス信号が生成される。従駆動パルス信号生成部により、第1エッジパルス信号および第2エッジパルス信号に基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチをスイッチング駆動する従駆動パルス信号が生成されるため、主コンバータのスイッチング動作のデューティが変化する場合であっても、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を略同じ幅に揃えることができる。これにより、部品ばらつきの影響が少なく量産に適したインターリーブ電源を容易に実現することができる。
 本発明の一態様によれば、第1エッジパルス信号は、主駆動パルス信号のネガエッジタイミング又は主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成されるため、主コンバータのスイッチング動作のデューティが変化する場合であっても、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を略同じ幅に正確且つ確実に揃えることができる。特に、主駆動パルス信号のネガエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して第1エッジパルス信号を生成する方法は、主駆動パルス信号の終点をクロックパルスのタイミングに同期させるため、主駆動パルス信号のネガエッジタイミングと同期して第1エッジパルスを生成する方法よりも更に正確に従スイッチング駆動パルス信号を生成することが可能となる。
 本発明の一態様によれば、第2エッジパルス信号は、倍デューティパルス信号のネガエッジタイミングと同期して生成されるため、主コンバータのスイッチング動作のデューティが変化する場合であっても、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を同じ幅に揃えることができる。
本発明の実施形態に係る制御回路を備えたインターリーブ電源の構成を示す回路図である。 本発明の第1の実施形態に係る制御回路の構成を示す回路図である。 図2の制御回路60bの動作を表すタイミングチャートである。 図2の制御回路60bの変形例を表す回路図である。 図4の制御回路60bの動作を表すタイミングチャートである。 図1のインターリーブ電源の動作を表すタイミングチャートである。 図2の主駆動パルス信号のデューティが50%以上となった場合の本発明の第1の実施形態に係る制御回路60bおよびインターリーブ電源1の動作を表すタイミングチャートである。 本発明の第2の実施形態に係る制御回路の構成を示す回路図である。 図8の制御回路60bの動作を表すタイミングチャートである。 図8の制御回路60bの変形例を表す回路図である。 図10の制御回路60bの動作を表すタイミングチャートである。
 以下、本発明の実施の形態について図面を参照しながら説明する。なお、本実施形態における構成要素は適宜、既存の構成要素等との置き換えが可能であり、また、他の既存の構成要素との組合せを含む様々なバリエーションが可能である。したがって、本実施形態の記載をもって、特許請求の範囲に記載された発明の内容を限定するものではない。
<インターリーブ電源の接続>
 図1は、本発明の実施形態に係る制御回路を備えたインターリーブ電源の接続図である。本実施形態に係る制御回路は、図1に示すように、スイッチング動作する主スイッチQ1を有する主コンバータ70と、前記主スイッチQ1のスイッチング動作に対して所定の位相差でスイッチングする従スイッチQ2を有する従コンバータ80等と、を備え、主従関係を構成する複数のコンバータが多段接続されたインターリーブ型スイッチング電源1等に用いられる。インターリーブ型スイッチング電源1は、図1に示すように、整流回路10と、主コンバータ70と、従コンバータ80と、従コンバータ90と、を備えている。
 図1のような構成において、制御回路60aと制御回路60bの関係は、制御回路60aが主コンバータ側の制御回路となり、制御回路60bが従コンバータ側の制御回路となって、主従関係を有する。また、制御回路60bと制御回路60cの関係は、制御回路60bが主コンバータ側としての制御回路となり、制御回路60cが従コンバータ側の制御回路となって、主従関係を有する。すなわち、主コンバータ70と従コンバータ80の関係では、主コンバータ70が主コンバータ側、従コンバータ80が従コンバータ側となる。また、従コンバータ80と従コンバータ90の関係では、従コンバータ80が主コンバータ側、従コンバータ90が従コンバータ側となる。なお、図1に示すインターリーブ型スイッチング電源1は、3段構成のインターリーブ電源であるが、従コンバータ90を主コンバータ側として主従関係となるような従コンバータを更に設けるようにしても良い。以下、説明を理解し易くするために、制御回路60aと制御回路60bの関係に注目して説明する。
 整流回路10は、商用電源の交流を例えば全波整流し、全波整流して得られる脈流を整流するブリッジダイオードBDと、コンデンサC1と、を備えている。整流回路10には、主コンバータ70と従コンバータ80等が接続されている。図1は、主コンバータ70と従コンバータ80等が昇圧チョッパ回路で構成された例である。
 主コンバータ70は、トランス20と、主スイッチQ1と、ダイオードD1と、コンデンサC2と、制御回路60aと、駆動部DR1と、抵抗R1と、抵抗R2を備えている。従コンバータ80は、チョークコイルL3と、従スイッチQ2と、ダイオードD2と、制御回路60bと、を備えている。
 トランス20は、チョークコイルL1と、制御巻線L2と、図示しない磁性体コアと、を備えている。トランス20は、主スイッチQ1がオンの場合に、入出力の電圧差に相当するエネルギーをチョークコイルL1に蓄積し、主スイッチQ1がオフの場合に、チョークコイルL1に蓄積したエネルギーを負荷に供給する。制御巻線L2は、チョークコイルL1を流れる電流に対応した信号を制御回路60aのVZ端子に供給する。この信号は、主スイッチQ1をオンするためのトリガ信号となる。
 制御回路60aは、VZ端子およびFB端子に入力される信号により、主スイッチQ1のオンタイミングおよびオン時間幅を制御するようになっている。
 すなわち、制御回路60aのVZ端子は、トランス20の制御巻線L2に接続されており、チョークコイルL1を流れる電流に対応した信号が制御回路60aに入力される。したがって、制御回路60aは、チョークコイルL1を流れる電流がゼロになるタイミングで主スイッチQ1をオンさせ、臨界動作が可能になっている。
 主スイッチQ1のスイッチング制御は、制御回路60aのIL_OUT端子からの駆動パルス信号が駆動部DR1を介して主スイッチQ1の制御端子に入力されることにより行われる。また、制御回路60aのFB端子は、出力電圧を検出するための抵抗R1およびR2が接続され、抵抗R1およびR2による出力電圧の分圧値が所定電圧よりも高くなると、制御回路60aは、主スイッチQ1のオン時間幅を小さくするよう制御する。
<第1の実施形態としての制御回路60bの構成>
 次に、図2を用いて、従コンバータ側制御回路60bの構成(第1の実施形態)について説明する。
 図2は、本発明の第1の実施形態に係る制御回路の構成を示す回路図である。制御回路60bは、図1に示すような主従関係を構成するインターリーブ電源に用いられる。
 制御回路60bは、図2に示すように、クロック生成部110と、信号倍化部120と、エッジパルス生成部150と、従駆動パルス信号生成部180と、を備えている。
 クロック生成部110は、所定の周波数のクロックパルスを生成するように構成される。クロック生成部110が生成するクロックパルスの周波数は、例えば、主スイッチQ1および従スイッチQ2を50kHz~500kHzでスイッチングさせる設計の場合には、約15MHzとすることが望ましい。これにより、主駆動パルス信号と従駆動パルス信号のオン時間信号を略等しくすることが可能となり、従コンバータ80の電流臨界動作が安定する。このように、従コンバータ80の電流臨界動作は、主スイッチQ1および従スイッチQ2のスイッチング周波数に対して、クロックパルスの周波数を十分に高く設定することでより確実になる。
 信号倍化部120は、例えば、主スイッチオン幅パルス生成回路130と、倍デューティパルス信号生成部140とを有している。信号倍化部120は、主スイッチQ1をスイッチング駆動する主駆動パルス信号AおよびクロックパルスBに基づいて、主スイッチQ1のオン時間情報を表す主スイッチオン幅パルス信号Cを生成し、主スイッチオン幅パルス信号Cに対して2倍の時間幅の倍デューティパルス信号Dを生成するように構成される。
 信号倍化部120内の主スイッチオン幅パルス生成回路130は、例えばDフリップフロップ131で用いて構成すると、容易に設計することができる。Dフリップフロップ131の第1の入力端子Dには主駆動パルス信号Aが入力され、第2の入力端子CLKには、クロック生成部110で生成されたクロックパルスBが入力されるように構成される。また、Dフリップフロップ131の出力端子Qは、アップダウンカウンタ141の入力端子UP/DOWN端子に接続される。主スイッチオン幅パルス生成部130は、主スイッチQ1をスイッチング駆動する主駆動パルス信号AおよびクロックパルスBに基づいて、主スイッチオン幅パルス信号Cを生成するように構成される。
 倍デューティパルス信号生成部140は、例えば、図2に示すように、数値を順に加算して計数すると共に数値を減算して計数することが可能なアップダウンカウンタ141と、OR回路142と、で構成すると、容易に設計することができる。アップダウンカウンタ141の第1の入力端子UP/DOWM端子は、主スイッチオン幅パルス生成回路130で生成された主スイッチオン幅パルス信号Cが入力されるように構成される。また、アップダウンカウンタ141の第2の入力端子CLKには、クロック生成部110で生成されたクロックパルスBが入力されるように構成される。
 更に、アップダウンカウンタ141のカウンタ出力Q(Q0~Qn)はそれぞれOR回路142の入力に接続され、その出力はエッジパルス生成部150に接続されている。アップダウンカウンタ141は、入力された主スイッチオン幅パルス信号CとクロックパルスBに基づいて、主スイッチオン幅パルス信号Cの2倍の時間幅をもつ倍デューティパルス信号Dを生成するように構成される。
 エッジパルス生成部150は、例えば、第1エッジパルス信号生成回路160と、第2エッジパルス信号生成回路170とから構成される。エッジパルス生成部150は、主駆動パルス信号Aに基づいて第1エッジパルス信号Eを生成し、倍デューティパルス信号Dに基づいて第2エッジパルス信号Fを生成するように構成される。
 第1エッジパルス信号Eは、主駆動パルス信号Aのネガエッジタイミング又は主駆動パルス信号Aのネガエッジタイミングの後に最初に発生するクロックパルスBのタイミングと同期して生成されるように構成される。第1エッジパルス信号Eが主駆動パルス信号Aのネガエッジタイミングと同期して生成されるようにするには、図2に示す構成とすれば可能である。また、第1エッジパルス信号Eが主駆動パルス信号Aのネガエッジタイミングの後に最初に発生するクロックパルスBのタイミングと同期して生成されるようにするには、図4に示す構成とすれば可能である。
 第2エッジパルス信号Fは、倍デューティパルス信号Dのネガエッジタイミングと同期して生成されるように構成される。
 また、第1エッジパルス信号Eは、主駆動パルス信号Aのポジエッジタイミング又は主駆動パルス信号Aのポジエッジタイミングの後に最初に発生するクロックパルスのタイミングと同期して生成されるようにし、第2エッジパルス信号Fは、倍デューティパルス信号Dのポジエッジタイミングと同期して生成されるようにしてもよい。
 従駆動パルス信号Gは、第1エッジパルス信号Eの発生タイミングを始点とし、第2エッジパルス信号Fの発生タイミングを終点とするように構成される。
 また、従駆動パルス信号Gは、第2エッジパルス信号Fの発生タイミングを始点とし、第1エッジパルス信号Eの発生タイミングを終点とするようにしてもよい。
 エッジパルス生成部150は、例えば、2つの入力端子と2つの出力端子を有するよう構成し、エッジパルス生成部150の入力端子の一方(第1エッジパルス信号生成回路160の入力部)には、端子IL_INを介して入力される主駆動パルス信号Aが入力されるように構成される。
 エッジパルス生成部150の入力端子の他方(第2エッジパルス信号生成回路170の入力部)には、倍デューティパルス信号生成部140により生成された倍デューティパルス信号Dが入力されるように構成される。エッジパルス生成部150の出力端子の一方は、従駆動パルス信号生成部180の第1の入力端子TM1に接続され、エッジパルス生成部150の出力端子の他方は、従駆動パルス信号生成部180の第2の入力端子TM2に接続されている。
 第1エッジパルス信号生成回路160は、例えば、スイッチ161、スイッチ162、容量素子163、インバータ164、インバータ165、AND166および定電流源167から構成される。図2に示す第1エッジパルス生成信号回路160は、入力された主駆動パルス信号Aの立ち下がりタイミングで狭パルスを出力し、それを第1エッジパルス信号Eとして従駆動パルス信号生成部180の第1の入力端子TM1に入力するように構成される。また、後述の図4に示す第1エッジパルス生成信号回路160は、入力された主スイッチオン幅パルス信号Cの立ち下がりタイミングで狭パルスを出力し、それを第1エッジパルス信号Eとして従駆動パルス信号生成部180の第1の入力端子TM1に入力するように構成される。
 第2エッジパルス信号生成回路170は、例えば、スイッチ171、スイッチ172、容量素子173、インバータ174、インバータ175、AND176および定電流源177から構成される。第2エッジパルス生成信号回路170は、入力された倍デューティパルス信号Dの立ち下がりタイミングで狭パルスを出力し、それを第2エッジパルス信号Fとして従駆動パルス信号生成部180の第2の入力端子TM2に入力するように構成される。
 従駆動パルス信号生成部180は、第1エッジパルス信号Eおよび第2エッジパルス信号Fに基づいて、主スイッチQ1のオン時間幅と従スイッチQ2のオン時間幅とが同一となるように従スイッチQ2をスイッチング駆動する従駆動パルス信号Gを生成するように構成される。
 従駆動パルス信号生成部180は、例えば、フリップフロップ回路181で構成される。フリップフロップ回路181のセット端子Sは、第1の入力端子TM1を介して第1エッジパルス信号生成回路160の出力に接続されている。フリップフロップ回路181のリセット端子Rは、第2の入力端子TM2を介して第2エッジパルス信号生成回路170の出力に接続されている。フリップフロップ回路181の端子Qは、従駆動パルス信号Gとして制御回路60bのIL_OUT端子に接続されている。
 フリップフロップ回路181は、セット端子Sに第1エッジパルス信号Eとして狭パルスが入力されると端子Qの出力信号がHi状態になり、リセット端子Rに第2エッジパルス信号Fとして狭パルスが入力されると端子Qの出力信号はLow状態になるように構成される。
<第1の実施形態の変形例>
 次に、図4を用いて、制御回路60bの構成の第1の実施形態の変形例について説明する。
 図4は、図2に示した制御回路60bの構成の第1の実施形態の変形例を表す回路図である。図4に示す制御回路60bは図2に示す制御回路60bと異なり、第1エッジパルス信号Eを、主駆動パルス信号Aのネガエッジタイミングの後に最初に発生するクロックパルスBのタイミングと同期して生成するように変形したものである。そのため、図4の制御回路60bは、第1エッジパルス生成回路160の入力端子が図4中の主駆動パルス信号Aのノード(端子IL_IN)ではなく、主スイッチオン幅パルス信号Cのノード(主スイッチオン幅パルス生成回路130の出力ノード)に接続されている。
 なお、上記主スイッチQ1、主コンバータ70、従スイッチQ2、従コンバータ80、インターリーブ電源1、制御回路60b、クロック生成部110、信号倍化部120、エッジパルス生成部150および従駆動パルス信号生成部180は、それぞれ本発明に係る主スイッチ、主コンバータ、従スイッチ、従コンバータ、インターリーブ電源、制御回路、クロック生成部、信号倍化部、エッジパルス生成部および従駆動パルス信号生成部に相当する。
<第1の実施形態としての制御回路60bの動作>
 続いて、第1の実施形態としての制御回路60bの動作について、図3および図5を用いて説明する。
 図3は、図2に示した第1の実施形態としての制御回路60bの動作を表すタイミングチャートである。図3中に示すA、B、C、D、E、FおよびGは、図2中に示す主駆動パルス信号A、クロックパルスB、主スイッチオン幅パルス信号C、倍デューティパルス信号D、第1エッジパルス信号E、第2エッジパルス信号Fおよび従駆動パルス信号Gの各電圧波形を示す。
 図5は、図4に示した制御回路60bの動作を表すタイミングチャートである。図5中に示すA、B、C、D、E、FおよびGは、図4中に示す主駆動パルス信号A、クロックパルスB、主スイッチオン幅パルス信号C、倍デューティパルス信号D、第1エッジパルス信号E、第2エッジパルス信号Fおよび従駆動パルス信号Gの各電圧波形を示す。
 図3中の主駆動パルス信号Aは、図1の主スイッチQ1を駆動制御する信号と同期している。また、図3中のクロックパルスBは、例えば、15MHzの周波数のパルスとして設定されている。主スイッチオン幅パルス信号Cは、主スイッチQ1のオン時間情報を表す信号として生成される。主スイッチオン幅パルス生成回路130としてDフリップフロップ131を用いた場合、Dフリップフロップ131は、CLK端子に入力されるクロックパルスのポジエッジのタイミングにおけるD端子の入力の値がQ端子に出力される。
 図3中の時刻t1~t4において、主スイッチオン幅パルスCは、例えば、主駆動パルス信号AがHighとなった時刻(図3中の時刻t1)後の最初のクロックパルスBのポジエッジタイミング(図3中の時刻t2)でLowからHighとなる。その後(図3中の時刻t2の後)、主スイッチオン幅パルス信号Cは、例えば、主駆動パルス信号AがLowとなった時刻(図3中の時刻t3)後の最初のクロックパルスBのポジエッジタイミング(図3中の時刻t4)でHighからLowとなる。
 このようにして、信号倍化部120は、主コンバータ70の主スイッチQ1をスイッチング駆動する主駆動パルス信号AおよびクロックパルスBに基づいて、主スイッチQ1のオン時間情報を表す主スイッチオン幅パルス信号Cを生成する。
 また、信号倍化部120は、主スイッチオン幅パルス信号Cに対して2倍の時間幅の倍デューティパルス信号Dを生成する。信号倍化部120内の倍デューティパルス信号生成部140を、例えば、図2に示すように、アップダウンカウンタ141およびOR回路142とで構成した場合、アップダウンカウンタ141は、UP/DOWN端子入力の値がHighである期間(図3中の時刻t2~時刻t4)、CLK端子に入力される各々のパルスに対応してQ0、Q1、Q2・・・Qn端子から信号が出力され、OR回路142に入力され、クロックパルスBがカウントアップされる。そのため、倍デューティパルス信号Dは、UP/DOWN端子入力の値がHighである期間(図3中の時刻t2~時刻t4)、Highとなる。
 そして、UP/DOWN端子入力の値がHighからLowとなった時刻(図3中の時刻t4)の後、アップダウンカウンタ141は、UP/DOWN端子入力の値がHighである期間(図3中の時刻t2~時刻t4)にクロックパルスBをカウントアップしたカウント数と同じカウント数でクロックパルスBをカウントダウンする。そのため、倍デューティパルス信号Dは、UP/DOWN端子入力の値がHighである期間(図3中の時刻t2~時刻t4)と同じ時間(図3中の時間T1)、Highとなる。その結果、倍デューティパルス信号Dは、主スイッチオン幅パルス信号Cに対して2倍の時間幅(図3中の時間T2)のHigh信号となる(図3中の時刻t2~時刻t5)。
 このようにして、信号倍化部120は、主スイッチオン幅パルス信号Cに対して2倍のデューティの倍デューティパルス信号Dを生成する。
 図2に示すエッジパルス生成部150は、主駆動パルス信号Aに基づいて第1エッジパルス信号Eを生成し、倍デューティパルス信号Dに基づいて第2エッジパルス信号Fを生成する。図4に示すエッジパルス生成部150は、主スイッチオン幅パルスCに基づいて第1エッジパルス信号Eを生成し、倍デューティパルス信号Dに基づいて第2エッジパルス信号Fを生成する。
 図2に示した構成の場合、第1エッジパルス信号Eは、主駆動パルス信号Aのネガエッジタイミング(図3中の時刻t3)と同期して生成される。また、図4に示した構成の場合、第1エッジパルス信号Eは、主駆動パルス信号Aのネガエッジタイミング(図5中の時刻t3)の後に最初に発生するクロックパルスBのタイミング(図5中の時間時刻t4)と同期して生成される。
 第2エッジパルス信号Fは、倍デューティパルス信号Dのネガエッジタイミング(図3中の時刻t5)と同期して生成される。
 従駆動パルス信号生成部180は、第1エッジパルス信号Eおよび第2エッジパルス信号Fに基づいて、従駆動パルス信号Gを生成する。図2に示した構成の場合、従駆動パルス信号Gは、第1エッジパルス信号Eの発生タイミング(図3中の時刻t3)を始点とし、第2エッジパルス信号Fの発生タイミング(図3中の時刻t5)を終点とするHighレベル信号とされる。また、図4に示した構成の場合、第1エッジパルス信号Eの発生タイミング(図5中の時刻t4)を始点とし、第2エッジパルス信号Fの発生タイミング(図5中の時刻t5)を終点とするHighレベル信号とされる。
 なお、図4に示す制御回路60bでは、主スイッチオン幅パルス信号Cの終点(図5中の時刻t4)をクロックパルスBのタイミングに同期させるため、主駆動パルス信号Aのネガエッジタイミング(図5中の時刻t3)と同期して第1エッジパルスEを生成する方法よりも、正確に従駆動パルス信号を生成することが可能となる。具体的には、図5中に示される時間ΔTの分だけ主駆動パルス信号Aと従駆動パルス信号Gとを近似させることができることとなる。
<第1の実施形態としてのインターリーブ型スイッチング電源の動作>
 続いて、図1に示したインターリーブ型スイッチング電源1の動作について、図6を用いて説明する。
 図6は、図1に示したインターリーブ型スイッチング電源の動作を表すタイミングチャートである。図2又は図4に示す制御回路60bを図1のインターリーブ型スイッチング電源1に用いることにより、主コンバータ70のチョークコイルL1に流れるチョーク電流IL(M)と従コンバータ80のチョークコイルL3に流れるチョーク電流IL(S)は所定の位相差で制御される。これは、図3および図5に示したように、主駆動パルス信号Aと従駆動パルス信号Gとを同一(略同一も含む)の時間幅となるように制御するためである。
 第1の実施形態に係る制御回路60bでは、主駆動パルス信号Aと従駆動パルス信号Gとを同一(略同一も含む)の時間幅となるように制御するには、図3および図5に示すように、主駆動パルス信号Aのデューティが50%未満のスイッチング動作となるような電源の入出力電圧仕様で使用することが望ましい。
 以上、説明したように、第1の実施形態によれば、クロック生成部110により所定の周波数のクロックパルスBが生成される。また、信号倍化部120により主コンバータ70の主スイッチQ1をスイッチング駆動する主駆動パルス信号AおよびクロックパルスBに基づいて、主スイッチQ1のオン時間情報を表す主スイッチオン幅パルス信号Cが生成され、主スイッチオン幅パルス信号Cに対して2倍のデューティの倍デューティパルス信号Dが生成される。更に、エッジパルス生成部150により主駆動パルス信号Aに基づいて第1エッジパルス信号Eが生成され、倍デューティパルス信号Dに基づいて第2エッジパルス信号Fが生成される。従駆動パルス信号生成部180により、第1エッジパルス信号Eおよび第2エッジパルス信号Fに基づいて、主スイッチQ1のオン時間幅と従スイッチQ2のオン時間幅とが同一となるように従スイッチQ2をスイッチング駆動する従駆動パルス信号Gが生成されるため、主コンバータ70と従コンバータ80それぞれのスイッチング電流のオン時間幅を略同じ幅に揃えることができる。これにより、部品ばらつきの影響が少なく量産に適したインターリーブ電源を容易に実現することができる。特に、商用電源の整流出力を昇圧チョッピングする複数のコンバータで構成されるインターリーブ電源において、本発明の第1の実施形態に係る制御回路60bを用いた場合には、従コンバータ80側で電流臨界動作を確実に実現できる。
 また、第1の実施形態によれば、第1エッジパルス信号Eは、主駆動パルス信号Aのネガエッジタイミング又は主駆動パルス信号Aのネガエッジタイミングの後に最初に発生するクロックパルスBのタイミングと同期して生成されるため、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を略同じ幅に正確且つ確実に揃えることができる。特に、主駆動パルス信号Aのネガエッジタイミングの後に最初に発生するクロックパルスBのタイミングと同期して第1エッジパルス信号Eを生成する方法は、主駆動パルス信号Aの終点をクロックパルスBのタイミングに同期させるため、主駆動パルス信号Aのネガエッジタイミングと同期して第1エッジパルスEを生成する方法よりも更に正確に従スイッチング駆動パルス信号Gを生成することが可能となる。
 更に、第1の実施形態によれば、第2エッジパルス信号Fは、倍デューティパルス信号Dのネガエッジタイミングと同期して生成されるため、主コンバータと従コンバータそれぞれのスイッチング電流のオン時間幅を同じ幅に揃えることができる。
 ところで、第1の実施形態では、上記の通り、主駆動パルス信号Aのデューティが50%未満のスイッチング動作となるような電源の入出力電圧仕様で使用することが望ましいが、主駆動パルス信号Aのデューティが50%以上のスイッチング動作となるような電源の入出力電圧仕様での使用は望ましくない。仮に、主駆動パルス信号Aのデューティが50%以上のスイッチング動作となるような電源の入出力電圧仕様で、第1の実施形態の制御回路60bを使用すると、図7のタイミングチャートに示す動作となる。図7に示すように、主駆動パルス信号Aと従駆動パルス信号Gとを同一(略同一も含む)の時間幅となるように制御できていない。その結果、例えば、商用電源の整流出力を昇圧チョッピングする複数のコンバータで構成される図1のようなインターリーブ電源1においては、従コンバータ80側で電流臨界動作を確実に実現できなくなる。
 したがって、主駆動パルス信号のデューティが50%以上のスイッチング動作となるような電源の入出力電圧仕様では、以下に説明する第2の実施形態としての制御回路60bを使用することが望ましい。
<第2の実施形態としての制御回路60bの構成>
 次に、図8を用いて、制御回路60bの構成(第2の実施の形態)について説明する。
 図8は、本発明の第2の実施形態に係る制御回路60bの構成を示す回路図である。図8に示す制御回路60bは、図1に示すような主従関係を構成するインターリーブ電源に用いられる。
 本発明の第2の実施形態に係る制御回路60bは、スイッチング動作する主スイッチを有する主コンバータと、前記主スイッチのスイッチング動作に対して所定の位相差でスイッチングする従スイッチを有する従コンバータと、を備え、主コンバータと従コンバータとの間で主従関係を構成するインターリーブ電源用の従スイッチのスイッチング動作を制御する制御回路である。
 第2の実施形態に係る制御回路60bは、図8に示すように、クロック生成部110と、分周信号倍化部200と、エッジパルス生成部250と、従駆動パルス信号生成部180と、を備えている。第2の実施形態に係る制御回路60bは、第1の実施形態に係る制御回路60bの信号倍化部120およびエッジパルス生成部150がそれぞれ分周信号倍化部200およびエッジパルス生成部250に置き換わり、クロック生成部110および従駆動パルス信号生成部180は同様の構成である。そのため、以下の説明では、クロック生成部110と従駆動パルス信号生成部180の構成および動作の説明を省略する。
 分周信号倍化部200は、主コンバータ70の主スイッチQ1をスイッチング駆動する主駆動パルス信号AおよびクロックパルスBに基づいて、主スイッチQ1のオン時間情報を表す主スイッチオン幅パルス信号Cを生成し、主スイッチオン幅パルス信号Cに対して周波数およびデューディ比を1/n(nは2以上の整数)とするn個の分周信号を生成し、分周信号に対してデューティを2倍とする倍デューティパルス信号D1,D2を生成するように構成される。
 分周信号倍化部200は、例えば、主スイッチオン幅パルス生成回路130と、分周回路220と、倍デューティパルス信号生成回路240と、を有している。分周信号倍化部200内の主スイッチオン幅パルス生成回路130は、例えばDフリップフロップ131で用いて構成すると、容易に設計することができる。Dフリップフロップ131の第1の入力端子Dには主駆動パルス信号Aが入力され、第2の入力端子CLKには、クロック生成部110で生成されたクロックパルスBが入力されるように構成される。また、Dフリップフロップ131の出力端子Qは、分周回路220に接続されている。
 分周回路220は、例えば、Dフリップフロップ221、AND回路222、AND回路223と、を有している。Dフリップフロップ221の第1入力信号DにはDフリップフロップ221の出力端子Qの反転信号が入力されるように構成される。
 AND回路222の入力端子には、フリップフロップ221の出力端子Q、および主スイッチオン幅パルス信号Cが入力され、AND回路222の出力は倍デューティ信号生成回路240に接続され、第1分周パルス信号I1がAND回路222の出力端子から出力されるように構成される。AND回路223の入力端子には、フリップフロップ223の出力端子Qの反転信号および主スイッチオン幅パルス信号Cが入力され、AND回路223の出力は倍デューティ信号生成回路240に接続され、第2分周パルス信号I2がAND回路223の出力端子から出力されるように構成される。
 倍デューティパルス信号生成回路240は、例えば、第1アップダウンカウンタ241、第2アップダウンカウンタ243、OR回路242、OR回路244と、を有している。アップダウンカウンタ241の第1の入力端子UP/DOWM端子は、分周回路220で生成された第1分周パルス信号I1が入力され、アップダウンカウンタ241の第2の入力端子CLKには、クロック生成部110で生成されたクロックパルスBが入力されるように構成される。
 更に、アップダウンカウンタ241のカウンタ出力QはそれぞれOR回路242の入力に接続され、OR回路242の出力はエッジパルス生成部250の第2エッジパルス信号生成回路270に接続されている。アップダウンカウンタ243の第1の入力端子UP/DOWM端子は、分周回路220で生成された第2分周パルス信号I2が入力され、アップダウンカウンタ243の第2の入力端子CLKには、クロック生成部110で生成されたクロックパルスBが入力されるように構成される。
 また、アップダウンカウンタ243のカウンタ出力QはそれぞれOR回路244の入力に接続され、OR回路244の出力はエッジパルス生成部250の第3エッジパルス信号生成回路280に接続されている。アップダウンカウンタ241および243は、それぞれ入力された分周パルス信号I1,I2とクロックパルスBに基づいて、第1分周パルス信号I1、および第2分周パルス信号I2のそれぞれ2倍の時間幅をもつ第1の倍デューティパルス信号D1、および第2の倍デューティパルス信号D2を生成するように構成される。
 エッジパルス生成部250は、本発明の第1の実施形態に係る制御回路60bのエッジパルス生成部150と同様に、主駆動パルス信号Aに基づいて第1エッジパルス信号Eを生成し、倍デューティパルス信号に基づいて第2エッジパルス信号Jを生成するように構成される。倍デューティパルス信号は、倍デューティ信号生成回路240より倍デューティパルス信号D1および倍デューティパルス信号D2として生成され、エッジパルス生成部250に入力されるように構成される。
 エッジパルス生成部250は、例えば、第1エッジパルス信号生成回路160と、第2エッジパルス信号生成回路270と、第3エッジパルス信号生成回路280と、OR回路290とから構成される。第2エッジパルス信号生成回路270および第3エッジパルス信号生成回路280の入力端子には、それぞれ第1の倍デューティパルス信号D1および第2の倍デューティパルス信号D2が入力されるように構成される。第2エッジパルス信号生成回路270および第3エッジパルス信号生成回路280の出力端子は、OR回路290の入力に接続されている。
 OR回路290の出力端子は、従駆動パルス生成部180に接続される。OR回路290の出力端子からは、第2エッジパルス信号Jが出力されるように構成される。すなわち、図8の構成の制御回路60bにおいては、エッジパルス生成部250は、主駆動パルス信号Aに基づいて第1エッジパルス信号Eを生成し、更に、第1の倍デューティパルス信号D1および第2の倍デューティパルス信号D2に基づいて第2エッジパルス信号Jを生成するように構成される。
 なお、上述の通り、第1エッジパルス信号Eは、主駆動パルス信号Aのネガエッジタイミング又は主駆動パルス信号Aのネガエッジタイミングの後に最初に発生するクロックパルスBのタイミングと同期して生成されるように構成される。第1エッジパルス信号Eが主駆動パルス信号Aのネガエッジタイミングと同期して生成されるようにするには、図8に示す構成とすれば可能である。また、第1エッジパルス信号Eが主駆動パルス信号Aのネガエッジタイミングの後に最初に発生するクロックパルスBのタイミングと同期して生成されるようにするには、図10に示す構成とすれば可能である。
 第2エッジパルス信号Jは、倍デューティパルス信号D1,D2のネガエッジタイミングと同期して生成されるように構成される。
 なお、上記クロック生成部110、分周信号倍化部200、エッジパルス生成部250および従駆動パルス信号生成部180は、それぞれ本発明に係るクロック生成部、分周信号倍化部、エッジパルス生成部および従駆動パルス信号生成部に相当する。上記の第1の倍デューティパルス信号D1および第2の倍デューティパルス信号D2は、本発明に係る倍デューティパルス信号に相当する。また、上記の第1分周パルス信号I1および第2分周パルス信号I2は、本発明に係る分周信号に相当する。
<第2の実施形態としての制御回路60bの動作>
 続いて、第2の実施形態としての制御回路60bの動作について、図9乃至図11を用いて説明する。
 図9は、図8に示した第2の実施形態としての制御回路60bの動作を表すタイミングチャートである。図9中に示すA、B、C、D1、D2、E、F1、F2、G、H、I1、I2、およびJは、図8中に示す主駆動パルス信号A、クロックパルスB、主スイッチオン幅パルス信号C、第1の倍デューティパルス信号D1、第2の倍デューティパルス信号D2、第1エッジパルス信号E、第2エッジパルス信号生成回路270の出力信号F1、第3エッジパルス信号生成回路280の出力信号F2、従駆動パルス信号G、Dフリップフロップ221の出力信号H、第1分周パルス信号I1、第2分周パルス信号I2および第2エッジパルス信号Jの各電圧波形を示す。
 図11は、図10に示した制御回路60bの動作を表すタイミングチャートである。図11中に示すA、B、C、D1、D2、E、F1、F2、G、H、I1、I2、およびJは、図10中に示す主駆動パルス信号A、クロックパルスB、主スイッチオン幅パルス信号C、第1の倍デューティパルス信号D1、第2の倍デューティパルス信号D2、第1エッジパルス信号E、第2エッジパルス信号生成回路270の出力信号F1、第3エッジパルス信号生成回路280の出力信号F2、従駆動パルス信号G、Dフリップフロップ221の出力信号H、第1分周パルス信号I1、第2分周パルス信号I2、および第2エッジパルス信号Jの各電圧波形を示す。
 図11中の主駆動パルス信号Aは、図1の主スイッチQ1を駆動制御する信号と同期している。また、図9中のクロックパルスBは、例えば、15MHzの周波数のパルスとして設定されている。主スイッチオン幅パルス信号Cは、主スイッチQ1のオン時間情報を表す信号として生成される。主スイッチオン幅パルス生成回路130としてDフリップフロップ131を用いた場合、Dフリップフロップ131は、CLK端子に入力されるクロックパルスのポジエッジのタイミングにおけるD端子の入力の値がQ端子に出力される。
 図11中の時刻t1~t4において、主スイッチオン幅パルスCは、例えば主駆動パルス信号AがHighとなった時刻(図9中の時刻t1)後の最初のクロックパルスBのポジエッジタイミング(図9中の時刻t2)でLowからHighとなる。その後(図9中の時刻t2の後)、主スイッチオン幅パルス信号Cは、例えば、主駆動パルス信号AがLowとなった時刻(図9中の時刻t3)後の最初のクロックパルスBのポジエッジタイミング(図9中の時刻t4)でHighからLowとなる。
 このようにして、分周信号倍化部200は、主駆動パルス信号AおよびクロックパルスBに基づいて、主スイッチQ1のオン時間情報を表す主スイッチオン幅パルス信号Cを生成する。
 分周信号倍化部200内の分周回路220を、例えば、図8に示すようにDフリップフロップ221と、AND回路222と、AND回路223と、で構成した場合、Dフリップフロップ221は、D端子入力の値がHighかつCLK端子入力の値がLowからHighに切り替わるタイミング(図9中の時刻t2)でD端子入力の値Highが出力端子Qに出力され、再びCLK端子入力の値がLowからHighに切り替わるタイミング(図8中の時刻t5)まで出力Qの値は保持される(図9中のH)。
 また、AND回路222入力端子の一端には、Dフリップフロップ221の出力Qが接続され、AND回路223入力端子の一端には、Dフリップフロップ221における出力Qの反転信号が接続されているため、AND回路222およびAND回路223それぞれの出力信号は、主スイッチオン幅パルス信号CがHighとなる、主スイッチQ1のオン時間情報としてのパルスを、第1分周パルス信号I1および第2分周パルス信号I2として交互に振り分ける形となる。
 したがって、例えば、時刻t2~t4における主スイッチオン幅パルス信号CのHighのパルスは、時刻t2~t4における第1分周パルス信号I1のHighのパルスと同期して第1分周パルス信号I1として表れ、時刻t5~t8における主スイッチオン幅パルス信号CのHighのパルスは、時刻t5~t8における第2分周パルス信号I2のHighのパルスと同期して第2分周パルス信号I2として表れる。
 分周信号倍化部200内の倍デューティパルス信号生成回路240を、例えば、図8に示すように、第1アップダウンカウンタ241、第2アップダウンカウンタ243、OR回路242およびOR回路244で構成した場合、第1アップダウンカウンタ241は、UP/DOWN端子入力の値がHighである期間(図9中の時刻t2~時刻t4)、CLK端子に入力されるパルスに対応してQ0、Q1、Q3・・・Qn端子から信号が出力されてOR回路242に入力され、クロックパルスBがカウントアップされる。そのため、第1の倍デューティパルス信号D1は、UP/DOWN端子入力の値がHighである期間(図8中の時刻t2~時刻t4)、Highとなる。
 そして、UP/DOWN端子入力の値がHighからLowとなった時刻(図9中の時刻t4)の後、第1アップダウンカウンタ241は、UP/DOWN端子入力の値がHighである期間(図9中の時刻t2~時刻t4)にクロックパルスBをカウントアップしたカウント数と同じカウント数でクロックパルスBをカウントダウンする。そのため、第1の倍デューティパルス信号D1は、UP/DOWN端子入力の値がHighである期間(図9中の時刻t2~時刻t4)と同じ時間(図9中の時間T1)、Highとなる。その結果、第1の倍デューティパルス信号D1は、第1分周パルス信号I1(図9中の時間T1)の2倍の時間幅(図9中の時間T2)のHigh信号となる(図9中の時刻t2~時刻t6)。
 第2アップダウンカウンタ243およびOR回路244については、第1アップダウンカウンタ241およびOR回路242と同様の動作となり、UP/DOWN端子に入力された第2分周パルス信号I2(図9中の時間T3)の2倍の時間幅(図9中の時間T4)を持った第2デューティパルス信号D2を出力する。
 このようにして、分周信号倍化部200は、主スイッチオン幅パルス信号Cに対して周波数およびデューディ比を1/n(例えばn=2)とするn個の分周信号(第1分周パルス信号I1および第2分周パルス信号I2)を生成し、分周信号に対してデューティを2倍とする倍デューティパルス信号D1およびD2を生成する。
 図8に示すエッジパルス生成部250は、主駆動パルス信号Aに基づいて第1エッジパルス信号Eを生成し、第1の倍デューティパルス信号D1および第2の倍デューティパルス信号D2に基づいて第2エッジパルス信号Jを生成する。図10に示すエッジパルス生成部250は、主スイッチオン幅パルスCに基づいて第1エッジパルス信号Eを生成し、第1の倍デューティパルス信号D1および第2の倍デューティパルス信号D2に基づいて第2エッジパルス信号Jを生成する。
 図8に示した構成の場合、第1エッジパルス信号Eは、主駆動パルス信号Aのネガエッジタイミング(図9中の時刻t3)と同期して生成される。また、図10に示した構成の場合、第1エッジパルス信号Eは、主駆動パルス信号Aのネガエッジタイミング(図11中の時刻t3)の後に最初に発生するクロックパルスBのタイミング(図11中の時間時刻t4)と同期して生成される。
 第2エッジパルス信号Jは、第1の倍デューティパルス信号D1および第2の倍デューティパルス信号D2それぞれのネガエッジタイミング(図8中の時刻t6およびt10)と同期して生成される。
 従駆動パルス信号生成部180は、第1エッジパルス信号E点および第2エッジパルス信号Jに基づいて、従駆動パルス信号Gを生成する。図8に示した構成の場合、従駆動パルス信号Gは、第1エッジパルス信号Eの発生タイミング(図9中の時刻t3)を始点とし、第2エッジパルス信号Jの発生タイミング(図9中の時刻t6)を終点とするHighレベル信号とされる。また、図11に示した構成の場合、第1エッジパルス信号Eの発生タイミング(図11中の時刻t4)を始点とし、第2エッジパルス信号Jの発生タイミング(図11中の時刻t6)を終点とするHighレベル信号とされる。
 なお、図10に示す制御回路60bでは、主スイッチオン幅パルス信号Cの終点(図11中の時刻t4)をクロックパルスBのタイミングに同期させるため、主駆動パルス信号Aのネガエッジタイミング(図11中の時刻t3)と同期して第1エッジパルス信号Eを生成する方法よりも、正確に従駆動パルス信号Gを生成することが可能となる。具体的には、図11中に示される時間ΔTの分だけ主駆動パルス信号Aと従駆動パルス信号Gとを近似させることができることとなる。
 以上、説明したように、第2の実施形態によれば、クロック生成部110により所定の周波数のクロックパルスBが生成される。また、分周信号倍化部200により主コンバータ70の主スイッチQ1をスイッチング駆動する主駆動パルス信号AおよびクロックパルスBに基づいて、主スイッチQ1のオン時間情報を表す主スイッチオン幅パルス信号Cが生成され、主スイッチオン幅パルス信号Cに対して周波数およびデューディ比を1/n(例えばn=2)とするn個の分周信号(第1分周パルス信号I1および第2分周パルス信号I2)が生成され、分周信号に対してデューティを2倍とする倍デューティパルス信号(第1の倍デューティパルス信号D1および第2の倍デューティパルス信号D2)が生成される。更に、エッジパルス生成部250により主駆動パルス信号Aに基づいて第1エッジパルス信号Eが生成され、倍デューティパルス信号に基づいて第2エッジパルス信号Jが生成される。従駆動パルス信号生成部180により、第1エッジパルス信号Eおよび第2エッジパルス信号Jに基づいて、主スイッチのオン時間幅と従スイッチのオン時間幅とが同一となるように従スイッチQ2をスイッチング駆動する従駆動パルス信号Gが生成されるため、主コンバータ70のスイッチング動作のデューティが変化する場合であっても、主コンバータ70と従コンバータ80それぞれのスイッチング電流のオン時間幅を略同じ幅に揃えることができる。これにより、部品ばらつきの影響が少なく量産に適したインターリーブ電源を容易に実現することができる。
 また、第2の実施形態によれば、第1エッジパルス信号Eは、主駆動パルス信号Aのネガエッジタイミング又は主駆動パルス信号Aのネガエッジタイミングの後に最初に発生するクロックパルスBのタイミングと同期して生成されるため、主コンバータ70のスイッチング動作のデューティが変化する場合であっても、主コンバータ70と従コンバータ80それぞれのスイッチング電流のオン時間幅を略同じ幅に正確且つ確実に揃えることができる。特に、主駆動パルス信号Aのネガエッジタイミングの後に最初に発生するクロックパルスBのタイミングと同期して第1エッジパルス信号Eを生成する方法は、主駆動パルス信号Aの終点をクロックパルスのタイミングに同期させるため、主駆動パルス信号Aのネガエッジタイミングと同期して第1エッジパルスEを生成する方法よりも更に正確に従スイッチング駆動パルス信号Gを生成することが可能となる。
 更に、第2の実施形態によれば、第2エッジパルス信号Jは、倍デューティパルス信号D1,D2のネガエッジタイミングと同期して生成されるため、主コンバータ70のスイッチング動作のデューティが変化する場合であっても、主コンバータ70と従コンバータ80それぞれのスイッチング電流のオン時間幅を同じ幅に揃えることができる。
 以上、本発明の実施形態について説明したが、本発明は、上述した実施形態に限定されるものではなく、本発明の要旨を逸脱しない範囲内で様々な変形や応用が可能である。
1:インターリーブ電源
10:整流回路
20:トランス
60a、60b、60c:制御回路
70:主コンバータ
80:従コンバータ
110:クロック生成部
120:信号倍化部
130:主スイッチオン幅パルス生成回路
140:倍デューティパルス信号生成部
150:エッジパルス生成部
160:第1エッジパルス信号生成回路
170:第2エッジパルス信号生成回路
180:従駆動パルス信号生成部
200:分周信号倍化部
220:分周回路
240:倍デューティパルス信号生成回路
250:エッジパルス生成部

Claims (8)

  1.  スイッチング動作する主スイッチを有する主コンバータと、前記主スイッチのスイッチング動作に対して所定の位相差でスイッチングする従スイッチを有する従コンバータと、を備え、前記主コンバータと前記従コンバータとの間で主従関係を構成するインターリーブ電源用の前記従スイッチのスイッチング動作を制御する制御回路において、
     所定の周波数のクロックパルスを生成するクロック生成部と、
     前記主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号および前記クロックパルスに基づいて、前記主スイッチのオン時間情報を表す主スイッチオン幅パルス信号を生成し、前記主スイッチオン幅パルス信号に対して2倍のデューティの倍デューティパルス信号を生成する信号倍化部と、
     前記主駆動パルス信号に基づいて第1エッジパルス信号を生成し、前記倍デューティパルス信号に基づいて第2エッジパルス信号を生成するエッジパルス生成部と、
     前記第1エッジパルス信号および前記第2エッジパルス信号に基づいて、前記主スイッチのオン時間幅と前記従スイッチのオン時間幅とが同一となるように前記従スイッチをスイッチング駆動する従駆動パルス信号を生成する従駆動パルス信号生成部と、
     を少なくとも含む制御回路。
  2.  前記第1エッジパルス信号は、前記主駆動パルス信号のネガエッジタイミング又は前記主駆動パルス信号のネガエッジタイミングの後に最初に発生する前記クロックパルスのタイミングと同期して生成される請求項1に記載の制御回路。
  3.  前記第2エッジパルス信号は、前記倍デューティパルス信号のネガエッジタイミングと同期して生成される請求項1に記載の制御回路。
  4.  請求項1に記載する制御回路と、
     スイッチング動作する主スイッチを有する主コンバータと、
     前記主スイッチのスイッチング動作に対して所定の位相差でスイッチングする従スイッチを有する従コンバータと、
     を備え、前記主コンバータと前記従コンバータとの間で主従関係を構成するインターリーブ電源。
  5.  スイッチング動作する主スイッチを有する主コンバータと、前記主スイッチのスイッチング動作に対して所定の位相差でスイッチングする従スイッチを有する従コンバータと、を備え、前記主コンバータと前記従コンバータとの間で主従関係を構成するインターリーブ電源用の前記従スイッチのスイッチング動作を制御する制御回路において、
     所定の周波数のクロックパルスを生成するクロック生成部と、
     前記主コンバータの主スイッチをスイッチング駆動する主駆動パルス信号および前記クロックパルスに基づいて、前記主スイッチのオン時間情報を表す主スイッチオン幅パルス信号を生成し、前記主スイッチオン幅パルス信号に対して周波数およびデューディ比を1/n(nは2以上の整数)とするn個の分周信号を生成し、前記分周信号に対してデューティを2倍とする倍デューティパルス信号を生成する分周信号倍化部と、
     前記主駆動パルス信号に基づいて第1エッジパルス信号を生成し、前記倍デューティパルス信号に基づいて第2エッジパルス信号を生成するエッジパルス生成部と、
     前記第1エッジパルス信号および前記第2エッジパルス信号に基づいて、前記主スイッチのオン時間幅と前記従スイッチのオン時間幅とが同一となるように前記従スイッチをスイッチング駆動する従駆動パルス信号を生成する従駆動パルス信号生成部と、
     を少なくとも含む制御回路。
  6.  前記第1エッジパルス信号は、前記主駆動パルス信号のネガエッジタイミング又は前記主駆動パルス信号のネガエッジタイミングの後に最初に発生する前記クロックパルスのタイミングと同期して生成される請求項5に記載の制御回路。
  7.  前記第2エッジパルス信号は、前記倍デューティパルス信号のネガエッジタイミングと同期して生成される請求項5に記載の制御回路。
  8.  請求項5に記載する制御回路と、
     スイッチング動作する主スイッチを有する主コンバータと、
     前記主スイッチのスイッチング動作に対して所定の位相差でスイッチングする従スイッチを有する従コンバータと、
     を少なくとも含み、前記主コンバータと前記従コンバータとの間で主従関係を構成するインターリーブ電源。
PCT/JP2012/075205 2011-11-18 2012-09-28 制御回路およびこれを備えたインターリーブ電源 WO2013073298A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020137025021A KR101440747B1 (ko) 2011-11-18 2012-09-28 제어 회로 및 이것을 구비한 인터리브 전원
JP2012556336A JP5409935B2 (ja) 2011-11-18 2012-09-28 制御回路およびこれを備えたインターリーブ電源
EP12849150.3A EP2782236B1 (en) 2011-11-18 2012-09-28 Control circuit and interleave power supply provided with same
CN201280015442.2A CN103460580B (zh) 2011-11-18 2012-09-28 控制电路以及包含控制电路的交互电源
US14/005,271 US9160243B2 (en) 2011-11-18 2012-09-28 Control circuit and interleaved power supply including that control circuit

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-252579 2011-11-18
JP2011252579 2011-11-18

Publications (1)

Publication Number Publication Date
WO2013073298A1 true WO2013073298A1 (ja) 2013-05-23

Family

ID=48429368

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/075205 WO2013073298A1 (ja) 2011-11-18 2012-09-28 制御回路およびこれを備えたインターリーブ電源

Country Status (7)

Country Link
US (1) US9160243B2 (ja)
EP (1) EP2782236B1 (ja)
JP (1) JP5409935B2 (ja)
KR (1) KR101440747B1 (ja)
CN (1) CN103460580B (ja)
TW (1) TWI458230B (ja)
WO (1) WO2013073298A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015177636A (ja) * 2014-03-14 2015-10-05 新電元工業株式会社 高調波抑制電源およびその制御回路
JP2016208742A (ja) * 2015-04-24 2016-12-08 株式会社デンソー 電力変換装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6255999B2 (ja) * 2013-12-27 2018-01-10 株式会社リコー Dc/dcコンバータ、スイッチング電源装置及び電子機器
WO2018025452A1 (ja) * 2016-08-04 2018-02-08 三菱電機株式会社 直流電圧変換回路
US10802519B2 (en) * 2018-05-25 2020-10-13 Renesas Electronics America Inc. Automatic configuration of multiple-phase digital voltage regulator

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009261229A (ja) 2008-03-28 2009-11-05 Shindengen Electric Mfg Co Ltd インターリーブ型スイッチング電源
WO2011122172A1 (ja) * 2010-03-29 2011-10-06 ダイキン工業株式会社 スイッチング電源回路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6144194A (en) * 1998-07-13 2000-11-07 Linear Technology Corp. Polyphase synchronous switching voltage regulators
US6495995B2 (en) 2001-03-09 2002-12-17 Semtech Corporation Self-clocking multiphase power supply controller
US6977489B2 (en) 2003-01-10 2005-12-20 Intersil Americas, Inc Multiphase converter controller using single gain resistor
US7107468B2 (en) * 2003-07-08 2006-09-12 California Micro Devices Peak current sharing in a multi-phase buck converter power system
US7348948B2 (en) * 2004-06-09 2008-03-25 Analog Modules, Inc Polyphase diode driver

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009261229A (ja) 2008-03-28 2009-11-05 Shindengen Electric Mfg Co Ltd インターリーブ型スイッチング電源
WO2011122172A1 (ja) * 2010-03-29 2011-10-06 ダイキン工業株式会社 スイッチング電源回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015177636A (ja) * 2014-03-14 2015-10-05 新電元工業株式会社 高調波抑制電源およびその制御回路
JP2016208742A (ja) * 2015-04-24 2016-12-08 株式会社デンソー 電力変換装置

Also Published As

Publication number Publication date
EP2782236B1 (en) 2018-07-18
TWI458230B (zh) 2014-10-21
TW201334378A (zh) 2013-08-16
US9160243B2 (en) 2015-10-13
CN103460580A (zh) 2013-12-18
US20140056037A1 (en) 2014-02-27
EP2782236A4 (en) 2015-11-04
KR101440747B1 (ko) 2014-09-17
JP5409935B2 (ja) 2014-02-05
CN103460580B (zh) 2015-10-07
KR20130124982A (ko) 2013-11-15
EP2782236A1 (en) 2014-09-24
JPWO2013073298A1 (ja) 2015-04-02

Similar Documents

Publication Publication Date Title
US10361633B2 (en) Control method and device for switching power supplies having more than one control mode
JP5409935B2 (ja) 制御回路およびこれを備えたインターリーブ電源
JP2009296851A (ja) 電源装置及び電源装置の制御方法
US9729063B2 (en) Voltage adjustment system and method for parallel-stage power converter
US10263528B2 (en) Resonant converter with adaptive switching frequency and the method thereof
US8279645B2 (en) Synchronizing frequency and phase of multiple variable frequency power converters
US8842449B1 (en) LLC resonant converter with lossless primary-side current feedback
JP2000324837A (ja) 直流電源回路
WO2017097260A1 (zh) 误差放大装置和包含所述误差放大装置的驱动电路
CN110932553B (zh) 电源控制设备
US20100296317A1 (en) Extensible switching power circuit
CN107834822B (zh) 用于开关模式功率转换器的控制器和功率转换器
CN109818501B (zh) 具有频率-接通时间转换器的控制器
CN101989818A (zh) 双级交换式电源转换电路
CN103378726B (zh) 切换式电源供应器及其控制电路与控制方法
JP5732431B2 (ja) 直列共振型コンバータシステム
KR100966965B1 (ko) 다중출력 직류/직류 컨버터
KR20090102949A (ko) 다중출력 직류/직류 컨버터
WO2021171700A1 (ja) 電源制御装置、dc/dcコンバータ、およびac/dcコンバータ
JP5930769B2 (ja) 負荷駆動回路
JP4805076B2 (ja) アーク加工用電源装置
CN203674980U (zh) 一种多相同步开关稳压器
JP5563997B2 (ja) 制御回路
JP7327110B2 (ja) Dc-dcコンバータ
JP3191756B2 (ja) スイッチング電源装置

Legal Events

Date Code Title Description
ENP Entry into the national phase

Ref document number: 2012556336

Country of ref document: JP

Kind code of ref document: A

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12849150

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14005271

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2012849150

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 20137025021

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE