WO2012128061A1 - 液晶駆動方法及び液晶表示装置 - Google Patents

液晶駆動方法及び液晶表示装置 Download PDF

Info

Publication number
WO2012128061A1
WO2012128061A1 PCT/JP2012/056052 JP2012056052W WO2012128061A1 WO 2012128061 A1 WO2012128061 A1 WO 2012128061A1 JP 2012056052 W JP2012056052 W JP 2012056052W WO 2012128061 A1 WO2012128061 A1 WO 2012128061A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
liquid crystal
electrodes
electric field
pair
Prior art date
Application number
PCT/JP2012/056052
Other languages
English (en)
French (fr)
Inventor
洋典 岩田
村田 充弘
安宏 那須
吉田 秀史
大明 淺木
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US14/005,640 priority Critical patent/US20140002762A1/en
Publication of WO2012128061A1 publication Critical patent/WO2012128061A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134381Hybrid switching mode, i.e. for applying an electric field with components parallel and orthogonal to the substrates
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0434Flat panel display in which a field is applied parallel to the display plane
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0469Details of the physics of pixel operation
    • G09G2300/0478Details of the physics of pixel operation related to liquid crystal pixels
    • G09G2300/0495Use of transitions between isotropic and anisotropic phases in liquid crystals, by voltage controlled deformation of the liquid crystal molecules, as opposed to merely changing the orientation of the molecules as in, e.g. twisted-nematic [TN], vertical-aligned [VA], cholesteric, in-plane, or bi-refringent liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0823Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes

Definitions

  • the present invention relates to a liquid crystal driving method and a liquid crystal display device. More specifically, the present invention relates to a liquid crystal driving method and a liquid crystal display device that perform display by applying a vertical electric field and a horizontal electric field by a plurality of electrodes.
  • the liquid crystal driving method is a method in which liquid crystal molecules in a liquid crystal layer sandwiched between a pair of substrates are moved by generating an electric field between electrodes, thereby changing the optical characteristics of the liquid crystal layer, that is, the light is liquid crystal An on / off state can be created by allowing the layer to pass or not pass.
  • various types of liquid crystal display devices are provided in various applications by taking advantage of thin, light weight and low power consumption.
  • various driving methods have been devised and put into practical use in in-vehicle devices such as personal computers, televisions, car navigation systems, and displays of portable information terminals such as mobile phones.
  • Display modes have been developed for liquid crystal display devices depending on the characteristics of liquid crystal, electrode arrangement, substrate design, and the like.
  • Display modes that have been widely used in recent years can be broadly classified as a vertical alignment (VA) mode in which liquid crystal molecules having negative dielectric anisotropy are vertically aligned with respect to the substrate surface, In-plane switching (IPS) mode in which liquid crystal molecules having negative dielectric anisotropy are horizontally aligned with respect to the substrate surface and a horizontal electric field is applied to the liquid crystal layer, and striped electric field switching (FFS) Fringe Field Switching).
  • VA vertical alignment
  • IPS In-plane switching
  • FFS striped electric field switching
  • an FFS driving type liquid crystal display device a thin film transistor type liquid crystal display having high-speed response and a wide viewing angle, a first substrate having a first common electrode layer, a pixel electrode layer, and a second common A second substrate having both electrode layers, a liquid crystal sandwiched between the first substrate and the second substrate, high-speed response to a high input data transfer rate, and a wide field of view for a viewer An electric field is generated between the first common electrode layer on the first substrate and both the pixel electrode layer and the second common electrode layer on the second substrate to provide a corner.
  • a display including the means is disclosed (for example, refer to Patent Document 1).
  • a liquid crystal device for applying a lateral electric field by a plurality of electrodes a liquid crystal device in which a liquid crystal layer made of a liquid crystal having a positive dielectric anisotropy is sandwiched between a pair of substrates arranged opposite to each other, The first substrate and the second substrate constituting the substrate are opposed to each other with the liquid crystal layer sandwiched therebetween, and an electrode for applying a vertical electric field to the liquid crystal layer is provided.
  • a liquid crystal device provided with a plurality of electrodes for applying a lateral electric field to the liquid crystal layer is disclosed (for example, see Patent Document 2).
  • the rise occurs between the upper layer slit electrode and the lower surface electrode on the lower substrate.
  • the fringe electric field Due to the fringe electric field (FFS drive), the fall (while the display state changes from the bright state [white display] to the dark state [black display]) is caused by the vertical electric field generated by the potential difference between the substrates. It can be rotated for high speed response.
  • FFS drive fringe electric field
  • Patent Document 1 even when a fringe electric field is applied to a liquid crystal display device in which liquid crystal molecules are vertically aligned using a slit electrode, only the liquid crystal molecules near the end of the slit electrode rotate (see FIG. 62), sufficient transmittance cannot be obtained.
  • FIG. 60 is a schematic cross-sectional view of a liquid crystal display panel having a conventional FFS drive type electrode structure on the lower substrate.
  • 61 is a schematic plan view of the liquid crystal display panel shown in FIG. 62 is a schematic diagram showing simulation results showing the director distribution, the electric field distribution, and the transmittance distribution in the liquid crystal display panel shown in FIG. 60 shows the structure of the liquid crystal display panel, in which the slit electrode is applied to a constant voltage (in the figure, 14 V.
  • the potential difference with the counter electrode 313 may be equal to or greater than a threshold value.
  • FIG. 62 shows the simulation result at the rising edge, and shows the voltage distribution, the distribution of the director D, and the transmittance distribution (solid line).
  • Patent Document 2 describes that a response speed is improved by using comb driving in a liquid crystal display device having a three-layer electrode structure.
  • a response speed is improved by using comb driving in a liquid crystal display device having a three-layer electrode structure.
  • a twisted nematic (TN) mode liquid crystal device as a display method, and a vertical alignment type liquid crystal display device that is advantageous for obtaining a wide viewing angle, high contrast characteristics, etc.
  • TN twisted nematic
  • the present invention has been made in view of the above-described present situation, and provides a liquid crystal driving method and a liquid crystal display device capable of sufficiently increasing the response speed, sufficiently excellent in transmittance, and sufficiently reducing the transmittance during black display. It is for the purpose.
  • the present inventor has studied a liquid crystal driving method in which high-speed response, high transmittance, and sufficient reduction in transmittance at the time of black display have been achieved in a vertical alignment type liquid crystal display panel and liquid crystal display device. Attention was focused on causing a potential difference in at least two pairs of electrodes for controlling the alignment of liquid crystal molecules by an electric field at both the falling edges. Further, the driving method is further examined, and in the driving method including the subframe which is the driving cycle until the liquid crystal is changed and returned to the initial state, the first electrode pair of the first electrode pair is included in the subframe cycle.
  • Electric field on-field on switching by two pairs of electrodes by forming an electric field state in each of a driving operation that generates a potential difference between the electrodes and a driving operation that generates a potential difference between the electrodes of the second electrode pair. It has been found that (switching from an electric field application state to another electric field application state) is suitably performed. Accordingly, the liquid crystal display device can be made to respond at high speed by rotating the liquid crystal molecules by the electric field in both electric field application states. Further, during the period of the subframe, by performing a driving operation that does not cause a potential difference between all the electrodes of the first electrode pair and the second electrode pair, the liquid crystal near the electrode edge of the first electrode pair, etc.
  • the inventors have arrived at the present invention by conceiving that the molecular orientation can be suitably initialized, the transmittance can be sufficiently lowered during black display, and the above-mentioned problems can be solved brilliantly.
  • the liquid crystal is driven using two pairs of electrodes as described above, and the driving operation that does not cause a potential difference between all the electrodes of the first electrode pair and the second electrode pair is performed to align the liquid crystal. It is characterized in that it is preferably initialized, and is different from the invention described in the prior art document in this respect. Furthermore, the problem of response speed becomes particularly noticeable in a low-temperature environment. In the present invention, this problem can be solved and the transmittance can be made extremely excellent.
  • the present invention is a method of driving a liquid crystal by generating a potential difference between at least two pairs of electrodes arranged on the upper and lower substrates, and the liquid crystal driving method is a driving until the liquid crystal is changed and returned to the initial state.
  • This is a driving method including a subframe having a period.
  • Driving operation for generating a potential difference between the electrodes of the electrode pair driving operation for generating a potential difference between the electrodes of the second electrode pair, and generating a potential difference between all the electrodes of the first electrode pair and the second electrode pair
  • This is a liquid crystal driving method for executing a driving operation that does not occur.
  • the generation of a potential difference between the electrodes of the first electrode pair means that a potential difference is generated at least between the electrodes of the first electrode pair, and the orientation of the liquid crystal is between the electrodes of the second electrode pair. What is necessary is just to be controlled by the electric field between the electrodes of the first electrode pair rather than the electric field.
  • the generation of a potential difference between the electrodes of the second electrode pair means that a potential difference is generated at least between the electrodes of the second electrode pair, and the orientation of the liquid crystal is between the electrodes of the first electrode pair. What is necessary is just to be controlled by the electric field between the electrodes of the second electrode pair rather than the electric field.
  • the at least two pairs of electrodes arranged on the upper and lower substrates means that at least two pairs of electrodes are arranged on at least one of the upper and lower substrates.
  • the driving operation that does not cause a potential difference between all the electrodes of the first electrode pair and the second electrode pair is the first as long as the effect of the present invention can be exhibited.
  • Any electrode can be used as long as it does not cause a potential difference between all the electrodes of the first electrode pair and the second electrode pair.
  • the liquid crystal molecules can be returned to the initial alignment.
  • the transmittance floats remains not equipotential all electrodes can be lowered sufficiently to the initial black state (e.g., portions surrounded by a dotted line in FIG. 11 to be described later).
  • the initialization step may be one that performs substantially not to cause a potential difference driving operation between all the electrodes, for example, be done by floating at least one of the pair of comb electrodes and the TFT in the OFF state may, instead, or a constant voltage is applied to at least one of the pair of comb electrodes and all the TFT in the oN state, at least the pair of comb electrodes and the TFT in the even lines or odd lines in the oN state Alternatively, a constant voltage may be applied to each of the even and odd lines.
  • the three driving operations may be performed as long as they are executed during the period of the subframe. A preferable order of the driving operation is as described later.
  • the liquid crystal driving method After a driving operation that generates a potential difference between the electrodes of the second electrode pair, a driving operation that does not generate a potential difference between all the electrodes of the first electrode pair and the second electrode pair is executed. Is preferred. As a result, the alignment state of the liquid crystal molecules, which has been insufficiently initialized even by a driving operation that generates a potential difference between the electrodes of the second electrode pair, can be sufficiently initialized.
  • the liquid crystal driving method includes a first driving operation for generating a potential difference between the electrodes of the first electrode pair, a second driving operation for generating a potential difference between the electrodes of the second electrode pair, and the first electrode.
  • the third drive operation is executed in the order of the third drive operation in which no potential difference is generated between all the electrodes of the pair and the second electrode pair. Even in the second driving operation, the alignment state of the liquid crystal molecules, which has been insufficiently initialized, such as the equipotential surface does not become horizontal between the first electrode pair or the like, can be sufficiently initialized.
  • the liquid crystal driving method is a method of driving by an active matrix driving method, and the active matrix driving method is driven by a plurality of bus lines using thin film transistors, and an electrode on the Nth bus line and the (N + 1) th bus. It is preferable to execute the driving operation by reversing the potential change applied to the electrodes in the line. Reversing the potential change applied to the electrode in the Nth bus line and the electrode in the (N + 1) th bus line means that a positive potential change and a negative potential change are performed with respect to a certain potential. .
  • the absolute values of both potential changes are preferably substantially equal.
  • the first driving operation turns on the thin film transistor connected to the Nth bus line
  • the second driving operation turns on the thin film transistor connected to the Nth bus line. It is preferable. Furthermore, it is preferable that the thin film transistor connected to the Nth bus line is turned on or off in the third driving operation.
  • the second driving operation turns on the thin film transistor connected to the Nth bus line (for example, Embodiment 1 and Embodiment described later).
  • Embodiment 2 a modification of Embodiment 2, Embodiment 3
  • the second driving operation turning off the thin film transistor connected to the Nth bus line is also a preferred embodiment of the liquid crystal driving method of the present invention.
  • the thin film transistors connected to the Nth bus line are preferably turned on or off in order to turn on substantially all the thin film transistors connected to the Nth bus line.
  • N is an even number or an odd number.
  • the electrode connected to the thin film transistor can be floated, and the potential thereof can be brought close to the potential of a nearby electrode (for example, an electrode provided on the same substrate as the floating substrate).
  • Examples of the bus line include a gate bus line and a source bus line.
  • the active matrix driving method uses the electrode on one side of the second electrode pair as a common electrode for each bus line and connects it to the electrode on one side of the first electrode pair. It can be driven by applying a constant voltage to the other electrode of the two electrode pairs.
  • the potential of the electrode on one side of the second electrode pair connected to the electrode on one side of the first electrode pair is the electrode corresponding to the Nth bus line and the electrode corresponding to the (N + 1) th bus line.
  • the potentials may be different in the initial state or the same potential.
  • the electrode on one side of the second electrode pair is used as an electrode common to each bus line, and is connected to the electrode on one side of the first electrode pair, and is common to the Nth bus line.
  • the potential applied to the electrode and the electrode common to the (N + 1) th bus line is different in the initial state, and a constant voltage (predetermined voltage) is applied to the other electrode of the second electrode pair. It is one of the preferred embodiments of the liquid crystal driving method of the present invention.
  • the electrode on one side of the second electrode pair is an electrode common to each bus line, the electrode common to the Nth bus line and the electrode common to the (N + 1) th bus line
  • One of the preferable modes of the liquid crystal driving method of the present invention is a mode in which the potential applied to is set to the same potential in the initial state and driven by applying a constant voltage to the other electrode of the second electrode pair. It is.
  • the other electrode of the second electrode pair is also common to each bus line, and the electrode common to the Nth bus line and the electrode common to the (N + 1) th bus line It may be driven so that the potentials applied to are different in the initial state.
  • one electrode of the second electrode pair is used as an electrode common to each bus line, and is connected to one electrode of the first electrode pair, and is shared by the Nth bus line.
  • the potential applied to the electrode and the electrode common to the (N + 1) th bus line is different in the initial state, and the other electrode of the second electrode pair is also a common electrode for each bus line.
  • the liquid crystal driving method of the present invention is driven such that the potential applied to the electrode common to the Nth bus line and the electrode common to the (N + 1) th bus line is different in the initial state. This is one of the preferred forms.
  • the thin film transistor connected to the Nth bus line and the thin film transistor connected to the (N + 1) th bus line are turned on between the first driving operation and the second driving operation.
  • the first electrode pair is preferably a pair of comb-tooth electrodes, for example, and is more preferably arranged so that the two comb-tooth electrodes face each other when the main surface of the substrate is viewed in plan. preferable. Since these comb-teeth electrodes can suitably generate a transverse electric field between the comb-teeth electrodes, when the liquid crystal layer contains liquid crystal molecules having a positive dielectric anisotropy, the response performance and transmittance at the time of rising are When the liquid crystal layer includes liquid crystal molecules having negative dielectric anisotropy, the liquid crystal molecules can be rotated at a high speed by a lateral electric field at the time of falling.
  • the comb-tooth portions are respectively along when the main surface of the substrate is viewed in plan.
  • the comb-tooth portions of the pair of comb-tooth electrodes are substantially parallel, in other words, each of the pair of comb-tooth electrodes has a plurality of substantially parallel slits.
  • FIG. 15 and the like schematically show a pair of comb-tooth electrodes having one comb-tooth portion.
  • one comb-tooth electrode has two or more comb-tooth portions.
  • the second electrode pair is preferably capable of providing a potential difference between the substrates, for example.
  • a vertical electric field with the potential difference and rotate the liquid crystal molecules by the electric field to achieve high-speed response.
  • an electric field generated between the upper and lower substrates can rotate the liquid crystal molecules in the liquid crystal layer so as to be perpendicular to the main surface of the substrate, thereby achieving high-speed response.
  • the first electrode pair is a pair of comb electrodes disposed on either one of the upper and lower substrates
  • the second electrode pair is a counter electrode disposed on each of the upper and lower substrates.
  • the counter electrode disposed on each of the upper and lower substrates is more preferably a planar electrode.
  • the planar electrode includes a form electrically connected in a plurality of pixels, for example, a form electrically connected in all pixels, and electrically in the same pixel column. A connected form is preferable.
  • the planar shape only has to be a planar shape in the technical field of the present invention. When the planar shape has an orientation regulation structure such as a rib or a slit in a part of the region, or when the main surface of the substrate is viewed in plan view The alignment regulating structure may be provided at the center of the pixel, but those having substantially no alignment regulating structure are suitable.
  • the electrode on the liquid crystal layer side (upper layer electrode) is used as the first electrode pair, and the electrode on the opposite side to the liquid crystal layer side (lower layer electrode) is used as the second electrode pair.
  • the first electrode pair is used as the first electrode pair
  • the electrode on the opposite side to the liquid crystal layer side is used as the second electrode pair.
  • the form of one of these is particularly preferred.
  • one of the second electrode pairs can be provided under the first electrode pair (a layer opposite to the liquid crystal layer as viewed from the second substrate) with an insulating layer interposed therebetween.
  • one of the second electrode pairs may be independent for each pixel, but is preferably electrically connected in the same pixel column.
  • one of the first electrode pairs is electrically connected to one of the second electrode pairs that are the lower layer electrodes
  • one of the second electrode pairs is electrically connected in the same pixel column.
  • the first electrode pair is electrically connected within the same pixel column, and this form is also a preferred form of the present invention.
  • at least one of the second electrode pairs has a planar shape that overlaps at least the other of the second electrode pairs when the main surface of the substrate is viewed in plan.
  • 69 and 70 are schematic cross-sectional views showing one embodiment of a comb electrode according to the liquid crystal driving method of the present invention.
  • a pair of comb electrodes 417, 419 may be provided in the same layer, and as shown in FIG. 70, as long as the effects of the present invention can be exhibited, a pair of comb electrodes is provided.
  • the tooth electrodes 517 and 519 may be provided in different layers, but the pair of comb electrodes are preferably provided in the same layer.
  • a pair of comb electrodes is provided in the same layer when each comb electrode has a common member (for example, an insulating layer, a liquid crystal layer side and / or a side opposite to the liquid crystal layer side). A liquid crystal layer, etc.).
  • the liquid crystal preferably includes liquid crystal molecules that are aligned in a direction perpendicular to the main surface of the substrate when no voltage is applied.
  • the term “orienting in the direction perpendicular to the main surface of the substrate” may be anything that can be said to be oriented in the direction perpendicular to the main surface of the substrate. Including. It is preferable that the liquid crystal is substantially composed of liquid crystal molecules which are less than a threshold voltage and are aligned in a direction perpendicular to the main surface of the substrate.
  • the “when no voltage is applied” may be anything as long as it can be said that substantially no voltage is applied in the technical field of the present invention.
  • Such vertical alignment type liquid crystal is an advantageous method for obtaining a wide viewing angle, high contrast characteristics, and the like, and its application is expanding.
  • the first electrode pair can have different potentials at a threshold voltage or higher.
  • it means a voltage value that gives a transmittance of 5% when the transmittance in the bright state is set to 100%.
  • the potential different from the threshold voltage can be any voltage as long as it can realize a driving operation with a potential different from the threshold voltage. This makes it possible to suitably control the electric field applied to the liquid crystal layer. Become.
  • a preferable upper limit value of the different potential is, for example, 20V.
  • one electrode of the first electrode pair is driven by a TFT and the other electrode is driven by another TFT.
  • the first electrode pair can be set to different potentials by conducting with the lower layer electrode.
  • the width of the comb portion in the pair of comb electrodes is preferably 2 ⁇ m or more, for example.
  • the width between the comb tooth portions is preferably 2 ⁇ m to 7 ⁇ m, for example.
  • the same pixel column is a pixel column arranged along the gate bus line in the active matrix driving method when the main surface of the substrate is viewed in plan.
  • at least one of the second electrode pairs is electrically connected within the same pixel column, so that, for example, every pixel corresponding to an even number of gate bus lines and each corresponding to an odd number of gate bus lines
  • a voltage can be applied to the electrode so that the potential change is reversed, and a vertical electric field is preferably generated to achieve high-speed response.
  • the liquid crystal is preferably aligned with a horizontal component with respect to the main surface of the substrate when the potential difference between the first electrode pair is equal to or higher than the threshold voltage. “Orienting in the horizontal direction” may be anything that can be said to be oriented in the horizontal direction in the technical field of the present invention. Accordingly, high-speed response can be achieved, and the transmittance can be improved when the liquid crystal contains liquid crystal molecules (positive liquid crystal molecules) having positive dielectric anisotropy. It is preferable that the liquid crystal is substantially composed of liquid crystal molecules that are aligned at a threshold voltage or higher and oriented in the horizontal direction with respect to the main surface of the substrate.
  • the liquid crystal preferably contains liquid crystal molecules (positive liquid crystal molecules) having positive dielectric anisotropy.
  • the liquid crystal molecules having positive dielectric anisotropy are aligned in a certain direction when an electric field is applied, and the alignment control is easy, and a faster response can be achieved.
  • the liquid crystal layer preferably also includes liquid crystal molecules having negative dielectric anisotropy (negative liquid crystal molecules). Thereby, the transmittance can be further improved. That is, it is preferable that the liquid crystal molecules are substantially composed of liquid crystal molecules having positive dielectric anisotropy from the viewpoint of high-speed response, and the liquid crystal molecules are negative from the viewpoint of transmittance. It can be said that it is preferable to be substantially composed of liquid crystal molecules having a dielectric anisotropy of
  • the upper and lower substrates usually have an alignment film on at least one liquid crystal layer side.
  • the alignment film is preferably a vertical alignment film.
  • Examples of the alignment film include an alignment film formed from an organic material and an inorganic material, a photo-alignment film formed from a photoactive material, and an alignment film that has been subjected to alignment treatment by rubbing or the like.
  • the alignment film may be an alignment film that has not been subjected to an alignment process such as a rubbing process.
  • the upper and lower substrates preferably have a polarizing plate on the side opposite to at least one liquid crystal layer side.
  • the polarizing plate is preferably a circular polarizing plate. With such a configuration, the transmittance improvement effect can be further exhibited.
  • the polarizing plate is also preferably a linear polarizing plate. With such a configuration, the viewing angle characteristics can be improved.
  • the liquid crystal driving method of the present invention when a vertical electric field is generated, between the electrodes of the second electrode pair (for example, between the counter electrodes disposed on the upper and lower substrates) (for example, between the electrodes of the first electrode pair) It is preferable to generate a potential difference higher than that between a pair of comb electrodes disposed on either one of the upper and lower substrates.
  • the potential of the counter electrode included in the upper substrate and the potential of the counter electrode included in the lower substrate are set to 7.5 V and 0 V, respectively, and the potential of the pair of comb electrodes is set to 0 V, or the upper substrate has The potential of the counter electrode and the potential of the counter electrode of the lower substrate are set to 7.5 V and 15 V, respectively, and the potential of the pair of comb electrodes is set to 15 V.
  • the potential of the counter electrode included in the substrate can be set to 0V and 15V, respectively, and the potential of the pair of comb-shaped electrodes included in the lower substrate can be set to 15V.
  • the driving method of the present invention is configured to execute a driving operation that does not cause a potential difference substantially between all the electrodes of the first electrode pair and the second electrode pair (initialization) after the vertical electric field is generated.
  • Step) the orientation of the liquid crystal in the vicinity of the edge of at least one of the first electrode pair and the second electrode pair (for example, a pair of comb electrodes) can be suitably controlled, and the transmittance is further improved.
  • the initialization step is preferably performed after the generation of the vertical electric field, and other electric fields may be generated after the generation of the vertical electric field, but are preferably performed immediately after the generation of the vertical electric field.
  • a potential difference is usually generated at least between the electrodes of the first electrode pair (for example, between a pair of comb electrodes disposed on either one of the upper and lower substrates). For example, a higher potential difference can be generated between the electrodes of the first electrode pair than between the electrodes of the second electrode pair (for example, between the opposing electrodes arranged on the upper and lower substrates).
  • the potential of the counter electrode of the substrate and the potential of the counter electrode of the lower substrate are set to 7.5 V and 0 V, respectively, and the potential of the pair of comb-tooth electrodes of the lower substrate is set to 15 V and 0 V, respectively.
  • the potential of the counter electrode on the substrate and the potential of the counter electrode on the lower substrate are set to 7.5 V and 7.5 V, respectively, and the potential of the pair of comb electrodes on the lower substrate is set to 15 V and 0 V, respectively.
  • the potential of the counter electrode on the upper substrate and the potential of the counter electrode on the lower substrate are set to 0 V and 0 V, respectively, and the potential of the pair of comb electrodes on the lower substrate is set to 15 V and 0 V, respectively.
  • Door can be.
  • a potential difference lower than that between the electrodes of the second electrode pair may be generated between the electrodes of the first electrode pair.
  • the potential of the counter electrode of the upper substrate and the potential of the counter electrode of the lower substrate are 7.5 V and 0 V, respectively, and the potential of the pair of comb-tooth electrodes of the lower substrate is 10 V and 5 V, respectively (comb
  • the interdental potential is 5 V).
  • the potential change can be reversed by applying to the lower layer electrode (one electrode of the second electrode pair) commonly connected to each of the even and odd lines.
  • the potential of the electrode held at a constant voltage may be an intermediate potential.
  • the potential of the electrode held at the constant voltage is considered to be 0 V, the polarity of the voltage applied to the lower layer electrode for each bus line is reversed. It can be said that it is done.
  • the upper and lower substrates provided in the liquid crystal display panel of the present invention are usually a pair of substrates for sandwiching liquid crystal.
  • an insulating substrate such as glass or resin is used as a base, and wiring, electrodes, color filters, etc. are formed on the insulating substrate. It is formed by making.
  • a dielectric layer is provided on at least one of the upper and lower substrates.
  • the liquid crystal driving method of the present invention can be applied to any of transmissive, reflective, and transflective liquid crystal display devices.
  • the present invention is also a liquid crystal display device driven using the liquid crystal driving method of the present invention.
  • the preferred form of the liquid crystal driving method in the liquid crystal display device of the present invention is the same as the preferred form of the liquid crystal driving method of the present invention described above.
  • Examples of the liquid crystal display device include in-vehicle devices such as personal computers, televisions, and car navigation systems, and displays of portable information terminals such as mobile phones. In particular, in a low-temperature environment such as in-vehicle devices such as car navigation systems. It is preferable to be applied to devices used in the above.
  • the configuration of the liquid crystal driving method and the liquid crystal display device of the present invention is not particularly limited by other components as long as such components are formed as essential, and the liquid crystal driving method and the liquid crystal display are not limited. Other configurations normally used in the apparatus can be applied as appropriate.
  • the liquid crystal is driven by the first electrode pair and the second electrode pair so that the response is sufficiently fast and the transmittance is sufficiently excellent.
  • the transmittance can be sufficiently reduced.
  • FIG. 3 is a schematic cross-sectional view of the liquid crystal display panel according to Embodiment 1 when a horizontal electric field is generated.
  • FIG. 3 is a schematic cross-sectional view of the liquid crystal display panel according to Embodiment 1 when a vertical electric field is generated.
  • FIG. 6 is a schematic cross-sectional view of the liquid crystal display panel according to Embodiment 1 during an initialization process.
  • FIG. 3 is a schematic cross-sectional view of the liquid crystal display panel according to Embodiment 1 when a horizontal electric field is generated.
  • FIG. 4 is a schematic plan view of picture elements of the liquid crystal display panel according to Embodiment 1.
  • FIG. 3 is a picture element equivalent circuit diagram of the liquid crystal display panel according to Embodiment 1.
  • FIG. 3 is a diagram illustrating a potential change of each electrode of the liquid crystal display panel according to the first embodiment.
  • FIG. 3 is a schematic cross-sectional view showing each electrode of the Nth row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 1.
  • FIG. 3 is a schematic cross-sectional view showing each electrode of the Nth row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 1.
  • FIG. 4 is a schematic cross-sectional view showing each electrode in the Nth row in an initialization process after the occurrence of a vertical electric field in the liquid crystal display panel according to Embodiment 1.
  • FIG. 3 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 1.
  • FIG. 3 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 1.
  • FIG. 3 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to Embodiment 1.
  • FIG. 6 is a schematic cross-sectional view of a liquid crystal display panel according to Embodiment 2.
  • FIG. 6 is a schematic plan view of picture elements of a liquid crystal display panel according to Embodiment 2.
  • FIG. 6 is a picture element equivalent circuit diagram of a liquid crystal display panel according to Embodiment 2.
  • FIG. 6 is a diagram showing a potential change of each electrode of a liquid crystal display panel according to Embodiment 2.
  • 10 is a schematic cross-sectional view showing each electrode of the Nth row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 2.
  • FIG. 10 is a schematic cross-sectional view illustrating each electrode in the Nth row in an initialization process after generation of a horizontal electric field in the liquid crystal display panel according to Embodiment 2.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the Nth row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 2.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the Nth row in an initialization process after generation of a vertical electric field in the liquid crystal display panel according to Embodiment 2.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the (N + 1) th row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 2.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the (N + 1) th row in an initialization process after generation of a horizontal electric field in the liquid crystal display panel according to Embodiment 2.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the (N + 1) th row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 2.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in an initialization process after generation of a vertical electric field in the liquid crystal display panel according to Embodiment 2.
  • 10 is a schematic cross-sectional view of a liquid crystal display panel according to a modification of Embodiment 2.
  • FIG. 11 is a schematic plan view of picture elements of a liquid crystal display panel according to a modification of the second embodiment.
  • FIG. 10 is a picture element equivalent circuit diagram of a liquid crystal display panel according to a modification of the second embodiment.
  • FIG. 10 is a diagram illustrating a potential change of each electrode of a liquid crystal display panel according to a modification of the second embodiment.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the Nth row when a horizontal electric field is generated in a liquid crystal display panel according to a modification of the second embodiment.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the Nth row when a vertical electric field is generated in a liquid crystal display panel according to a modification of the second embodiment.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the Nth row in an initialization process after the occurrence of a vertical electric field in a liquid crystal display panel according to a modification of Embodiment 2.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a horizontal electric field is generated in a liquid crystal display panel according to a modification of the second embodiment.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the (N + 1) th row when a vertical electric field is generated in a liquid crystal display panel according to a modification of Embodiment 2.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the Nth row in an initialization process after the occurrence of a vertical electric field in a liquid crystal display panel according to a modification of Embodiment 2.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a horizontal electric field is generated in a liquid crystal display panel according to
  • FIG. 11 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in an initialization process after a vertical electric field is generated in a liquid crystal display panel according to a modification of Embodiment 2.
  • 6 is a schematic cross-sectional view of a liquid crystal display panel according to Embodiment 3.
  • FIG. 6 is a schematic plan view of picture elements of a liquid crystal display panel according to Embodiment 3.
  • FIG. 6 is a picture element equivalent circuit diagram of a liquid crystal display panel according to Embodiment 3.
  • FIG. It is a figure which shows the electrical potential change of each electrode of the liquid crystal display panel which concerns on Embodiment 3.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the Nth row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 3.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the Nth row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 3.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the Nth row in an initialization process after generation of a vertical electric field in the liquid crystal display panel according to Embodiment 3.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 3.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 3.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the (N + 1) th row in an initialization process after generation of a vertical electric field in the liquid crystal display panel according to Embodiment 3.
  • It is a plane schematic diagram which shows the form of the drive method of this invention.
  • It is a plane schematic diagram which shows the drive form of the liquid crystal display panel of this invention.
  • It is a plane schematic diagram which shows the drive form of the liquid crystal display panel of this invention.
  • It is a plane schematic diagram which shows the drive form of the liquid crystal display panel of this invention.
  • It is a plane schematic diagram which shows the drive form of the liquid crystal display panel of this invention.
  • FIG. 6 is a schematic cross-sectional view of a liquid crystal display panel according to Comparative Example 1 when a fringe electric field is generated.
  • FIG. 6 is a schematic plan view of a liquid crystal display panel according to Comparative Example 1.
  • FIG. 61 is a simulation result for the liquid crystal display panel shown in FIG. 60. It is a simulation result about a liquid crystal display panel when a vertical electric field is continuously applied without providing an initialization process. It is a simulation result about a liquid crystal display panel when an initialization process is provided.
  • 14 is a graph showing a response waveform by a comb tooth drive simulation using a TN mode in Comparative Example 3. It is a simulation result about the liquid crystal display panel which concerns on the comparative example 3.
  • FIG. 61 is a simulation result for the liquid crystal display panel shown in FIG. 60. It is a simulation result about a liquid crystal display panel when a vertical electric field is continuously applied without providing an initialization process. It is a simulation result about a liquid crystal display panel when an initialization process is
  • FIG. 6 is a schematic cross-sectional view of a liquid crystal display panel according to Embodiment 4.
  • FIG. 10 is a schematic plan view of picture elements of a liquid crystal display panel according to Embodiment 4.
  • FIG. 6 is a picture element equivalent circuit diagram of a liquid crystal display panel according to Embodiment 4.
  • FIG. 10 is a diagram showing a potential change of each electrode of a liquid crystal display panel according to Embodiment 4.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the Nth row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 4.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the Nth row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 4.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the Nth row in an initialization process after generation of a vertical electric field in a liquid crystal display panel according to Embodiment 4.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 4.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the (N + 1) th row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 4.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the (N + 1) th row in an initialization process after generation of a vertical electric field in a liquid crystal display panel according to Embodiment 4.
  • 6 is a schematic cross-sectional view of a liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a schematic plan view of picture elements of a liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a schematic plan view of picture elements of a liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a picture element equivalent circuit diagram of a liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a diagram showing a change in potential of each electrode of a liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the Nth row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the Nth row in an initialization process after generation of a horizontal electric field in a liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the Nth row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a picture element equivalent circuit diagram of a liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a diagram showing a change in potential of each electrode of a liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the Nth row in an initialization process after generation of a vertical electric field in a liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the (N + 1) th row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in an initialization process after generation of a horizontal electric field in a liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the (N + 1) th row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 5.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the (N + 1) th row in an initialization process after generation of a vertical electric field in a liquid crystal display panel according to Embodiment 5.
  • 10 is a schematic cross-sectional view of a liquid crystal display panel according to a modification of Embodiment 5.
  • FIG. 10 is a schematic plan view of picture elements of a liquid crystal display panel according to a modified example of Embodiment 5.
  • FIG. 10 is a picture element equivalent circuit diagram of a liquid crystal display panel according to a modification of the fifth embodiment.
  • FIG. 10 is a diagram showing a potential change of each electrode of a liquid crystal display panel according to a modified example of Embodiment 5.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in the (N + 1) th row in an initialization process after generation of a vertical electric field in a liquid crystal display panel according to Embodiment 5.
  • 10 is a schematic cross-sectional view of a liquid crystal display panel according to
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the Nth row when a horizontal electric field is generated in a liquid crystal display panel according to a modification of Embodiment 5.
  • FIG. 16 is a schematic cross-sectional view showing each electrode of the Nth row when a vertical electric field is generated in a liquid crystal display panel according to a modification of Embodiment 5.
  • FIG. 16 is a schematic cross-sectional view showing each electrode in the Nth row in an initialization process after the occurrence of a vertical electric field in a liquid crystal display panel according to a modification of Embodiment 5.
  • FIG. 16 is a schematic cross-sectional view showing each electrode of the (N + 1) th row when a horizontal electric field is generated in a liquid crystal display panel according to a modification of Embodiment 5.
  • FIG. 16 is a schematic cross-sectional view showing each electrode of the (N + 1) th row when a vertical electric field is generated in a liquid crystal display panel according to a modification of Embodiment 5.
  • FIG. 16 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in an initialization process after a vertical electric field is generated in a liquid crystal display panel according to a modification of Embodiment 5.
  • 7 is a schematic cross-sectional view of a liquid crystal display panel according to Embodiment 6.
  • FIG. 10 is a picture element equivalent circuit diagram of a liquid crystal display panel according to Embodiment 6.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the Nth row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 6.
  • FIG. 10 is a schematic cross-sectional view showing each electrode in an Nth row when a vertical electric field is generated in a liquid crystal display panel according to Embodiment 6.
  • FIG. 10 is a schematic cross-sectional view showing each electrode of the Nth row in an initialization process after generation of a vertical electric field in a liquid crystal display panel according to Embodiment 6.
  • Embodiment 6 it is a graph which shows the transmittance
  • the time T ON, transmission at T OFF3.6Ms for the layer thickness of the dielectric layer, the time T ON, transmission at T OFF3.6Ms, and is a graph showing these contrast ratios.
  • the time T ON, transmission at T OFF3.6Ms is a graph showing these contrast ratios.
  • a pixel may be a picture element (sub-pixel) unless otherwise specified.
  • a subframe refers to a frame that is displayed by all pixels (for example, pixels including RGB), for example, in one frame by field sequential (time division) driving using some or all picture elements.
  • the time spent for displaying one color is referred to as a period for the display in this specification.
  • planar electrode is a planar electrode in the technical field of the present invention
  • dot-shaped ribs and / or slits may be formed, but the planar electrode has a substantially alignment regulating structure. What is not preferred is preferred.
  • a pair of substrates sandwiching the liquid crystal layer is also referred to as an upper substrate and a lower substrate.
  • a substrate on the display surface side is also referred to as an upper substrate
  • a substrate on the opposite side to the display surface is also referred to as a lower substrate.
  • the electrode on the display surface side is also referred to as an upper layer electrode
  • the electrode on the opposite side to the display surface is also referred to as a lower layer electrode.
  • the circuit substrate (second substrate) of this embodiment is also referred to as a TFT substrate or an array substrate because it includes a thin film transistor element (TFT).
  • the TFT is turned on and a voltage is applied to at least one electrode (pixel electrode) of the pair of comb-teeth electrodes both at the rising edge (lateral electric field application) and the falling edge (vertical electric field application). ing.
  • the member and part which exhibit the same function are attached
  • (i) shows the potential of one of the comb-shaped electrodes on the upper layer of the lower substrate, and (ii) shows the other potential of the comb-shaped electrode on the upper layer of the lower substrate.
  • (Iii) shows the potential of the planar electrode on the lower layer of the lower substrate, and (iv) shows the potential of the planar electrode on the upper substrate.
  • the two pairs of electrodes are preferably composed of (i) and (ii), (iii) and (iv), but the effects of the present invention can be exhibited even in other forms.
  • FIG. 1 is a schematic cross-sectional view of the liquid crystal display panel according to Embodiment 1 when a lateral electric field is generated.
  • FIG. 2 is a schematic cross-sectional view of the liquid crystal display panel according to Embodiment 1 when a vertical electric field is generated. 1 and 2, the dotted line indicates the direction of the generated electric field.
  • the liquid crystal display panel according to the first embodiment, the liquid crystal molecules 31 is a positive liquid crystal three-layer electrode structure (here vertically oriented type using, upper electrode of the lower substrate located in the second layer is comb electrodes ). As shown in FIG.
  • the rise is caused by a lateral electric field generated by a potential difference of 14 V between a pair of comb electrodes 16 (for example, a comb electrode 17 having a potential of 0 V and a comb electrode 19 having a potential of 14 V). Rotate the liquid crystal molecules. At this time, a potential difference between the substrates (between the counter electrode 13 having a potential of 7V and the counter electrode 23 having a potential of 7V) does not substantially occur.
  • the fall occurs between the substrates (for example, between the counter electrode 13, the comb electrode 17 and the comb electrode 19 each having a potential of 14 V, and the counter electrode 23 having a potential of 7 V.
  • the liquid crystal molecules are rotated by a vertical electric field generated at a potential difference of 7V.
  • there is substantially no potential difference between the pair of comb-shaped electrodes 16 for example, the comb-shaped electrode 17 having a potential of 14V and the comb-shaped electrode 19 having a potential of 14V).
  • FIG. 3 is a schematic cross-sectional view of the liquid crystal display panel according to Embodiment 1 during the initialization process.
  • the initialization step as shown in FIG. 3, it is assumed that a potential difference is not substantially generated between all the electrodes of the first electrode pair and the second electrode pair.
  • all the electrodes are at 0V, but they may be substantially equipotential, and need not be 0V.
  • a period for returning the liquid crystal molecules to the initial completely vertical alignment is provided (FIG. 9).
  • the transmittance that slightly floats when the longitudinal electric field is applied can be reduced to the initial black state.
  • High-speed response is achieved by rotating the liquid crystal molecules by an electric field for both rising and falling. That is, at the rising edge, the lateral electric field between the pair of comb electrodes is turned on to increase the transmittance, and at the falling edge, the vertical electric field between the substrates is turned on to increase the response speed. Further, a high transmittance can be realized by a lateral electric field driven by a comb.
  • a positive liquid crystal is used as the liquid crystal, but a negative liquid crystal may be used instead of the positive liquid crystal.
  • the liquid crystal molecules are aligned in the horizontal direction due to the potential difference between the pair of substrates, and the liquid crystal molecules are aligned in the vertical direction due to the potential difference between the pair of comb electrodes.
  • the transmittance is excellent, and the liquid crystal molecules can be rotated by an electric field at both the rise and fall to achieve high-speed response.
  • a driving operation for generating a potential difference between the counter electrodes arranged on the upper and lower substrates a driving operation for generating a potential difference between the electrodes of the pair of comb-tooth electrodes, the counter electrode and the pair of comb-tooth electrodes It is preferable to execute in the order of the driving operation in which no potential difference is generated between all the electrodes.
  • a driving operation for generating a potential difference between the electrodes of a pair of comb-teeth electrodes and a driving operation for generating a potential difference between the opposing electrodes arranged on the upper and lower substrates respectively.
  • the driving operations in order of not causing a potential difference between all the electrodes of the counter electrode and the pair of comb electrodes.
  • the potential of the pair of comb electrodes is indicated by (i) and (ii)
  • the potential of the planar electrode of the lower substrate is indicated by (iii)
  • the potential of the planar electrode of the upper substrate is ( iv).
  • the liquid crystal display panel according to the first embodiment as shown in FIGS. 1 and 2, the array substrate 10, the liquid crystal layer 30 and the counter substrate 20 (color filter substrate), the viewing surface side from the back side of the liquid crystal display panel
  • the layers are stacked in this order.
  • the liquid crystal display panel of Embodiment 1 vertically aligns liquid crystal molecules when the voltage difference between the comb electrodes is less than the threshold voltage.
  • comb electrodes 17 and 19 when the voltage difference between the comb electrodes is equal to or higher than the threshold voltage, comb electrodes 17 and 19 (a pair of comb teeth) which are upper layers formed on the glass substrate 11 (lower substrate).
  • the amount of transmitted light is controlled by tilting the liquid crystal molecules in the horizontal direction between the comb electrodes by an electric field generated between the electrodes 16).
  • the planar lower electrode (counter electrode 13) is formed with the insulating layer 15 sandwiched between the comb electrodes 17 and 19 (a pair of comb electrodes 16).
  • the insulating layer 15 for example, an oxide film SiO 2 , a nitride film SiN, an acrylic resin, or the like can be used, or a combination of these materials can also be used.
  • a polarizing plate is disposed on the opposite side of the liquid crystal layers of both substrates.
  • the polarizing plate either a circular polarizing plate or a linear polarizing plate can be used.
  • alignment films are arranged on the liquid crystal layer side of both substrates, and these alignment films are either organic alignment films or inorganic alignment films as long as the liquid crystal molecules stand vertically with respect to the film surfaces. There may be.
  • the voltage supplied from the video signal line is applied to the comb electrode 19 for driving the liquid crystal through the thin film transistor element (TFT).
  • the comb-teeth electrode 17 and the comb-teeth electrode 19 are formed in the same layer, and a form in which the comb-teeth electrode 17 and the comb-teeth electrode 19 are formed in the same layer is preferable. As long as the effect of the present invention of improving the transmittance by applying an electric field can be exhibited, it may be formed in a separate layer.
  • the comb electrode 19 is connected to a drain electrode extending from the TFT through a contact hole.
  • the counter electrodes 13 and 23 have a planar shape, and the counter electrode 13 is commonly connected to each of the even and odd lines of the gate bus line. Such an electrode is also referred to as a planar electrode in this specification.
  • the counter electrode 23 is connected in common to all the pixels.
  • an oxide semiconductor TFT (IGZO or the like) is preferably used from the viewpoint of the transmittance improvement effect.
  • An oxide semiconductor shows higher carrier mobility than amorphous silicon. As a result, the area of the transistor occupying one pixel can be reduced, so that the aperture ratio increases and the light transmittance per pixel can be increased. Therefore, by using the oxide semiconductor TFT, the transmittance improving effect which is one of the effects of the present invention can be obtained more remarkably.
  • the electrode width L of the comb-tooth electrode is 2.4 ⁇ m, but for example, 2 ⁇ m or more is preferable.
  • the electrode spacing S of the comb electrodes is 2.6 ⁇ m, but preferably 2 ⁇ m or more, for example.
  • a preferable upper limit is, for example, 7 ⁇ m.
  • the ratio (L / S) between the electrode spacing S and the electrode width L is preferably 0.4 to 3, for example.
  • a more preferable lower limit value is 0.5, and a more preferable upper limit value is 1.5.
  • the cell gap d is 5.4 ⁇ m, but may be 2 ⁇ m to 7 ⁇ m, and is preferably within the range.
  • the cell gap d thickness of the liquid crystal layer
  • the cell gap d is preferably calculated by averaging all the thicknesses of the liquid crystal layers in the liquid crystal display panel.
  • FIG. 4 is a schematic cross-sectional view of the liquid crystal display panel according to Embodiment 1 when a lateral electric field is generated.
  • a lateral electric field is generated between a pair of comb electrodes 16 (for example, a comb electrode 17 having a potential of 0V and a comb electrode 19 having a potential of 14V).
  • the liquid crystal molecules can be rotated over a wide range between the pair of comb electrodes (see FIGS. 4 and 5).
  • FIG. 5 shows simulation results for the liquid crystal display panel shown in FIG.
  • the director D, electric field, and the transmittance distribution shows the simulation results at the time of 2.2ms after the rising (Note that, as shown in FIG. [Graph] to be described later, the first 0.4ms drive Not.)
  • the graph indicated by the solid line indicates the transmittance.
  • Director D indicates the alignment direction of the major axis of the liquid crystal molecule.
  • the cell thickness was 5.4 ⁇ m
  • the comb-teeth spacing was 2.6 ⁇ m.
  • FIG. 6 is a schematic cross-sectional view of the liquid crystal display panel according to Embodiment 1 when a vertical electric field is generated.
  • Liquid crystal molecules are generated by a vertical electric field generated by a potential difference of 7 V between the substrates (for example, between the counter electrode 13, the comb electrode 17 and the comb electrode 19 each having a potential of 14 V, and the counter electrode 23 having a potential of 7 V). Rotate.
  • FIG. 7 shows simulation results for the liquid crystal display panel shown in FIG. 7 shows director D, electric field, and the transmittance distribution, after past the rising period of the end point (point of 2.8 ms), a simulation result at the time of 3.5 ms.
  • the equipotential surface is not horizontal between the comb electrodes, and the liquid crystal molecules are not completely vertical.
  • FIG. 8 is a schematic cross-sectional view of an initialization process after the generation of a vertical electric field in the liquid crystal display panel according to Embodiment 1.
  • FIG. 9 shows simulation results for the liquid crystal display panel shown in FIG. By making all the electrodes equipotential, a period for initializing the liquid crystal molecules to the initial sufficiently perpendicular alignment state is provided.
  • all the electrodes of the first electrode pair and the second electrode pair are set to 0 V, but the present invention is not limited to 0 V, and all the electrodes are equipotential (substantially cause no potential difference). If it is.
  • FIG. 10 is a graph comparing response waveforms obtained by simulation of comb tooth drive and FFS drive. Since the first 0.4 ms period is not driven, the rising period (horizontal electric field application period) is 2.4 ms, and the falling period (vertical electric field application period) is 0.8 ms. Thereafter, an alignment initialization period is provided because all the electrodes are at the same potential.
  • Comb drive (Embodiment 1) is compared with FFS drive (Comparative Example 1) described later. The simulation conditions were performed with a cell thickness of 5.4 ⁇ m and an electrode interval of a pair of comb-teeth electrodes of 2.6 ⁇ m.
  • the response speed can be considered as follows.
  • the transmittance (18.6%) obtained by the comb driving according to the first embodiment is higher than that of the FFS driving (3.6%) according to Comparative Example 1. Therefore, when trying to obtain a transmittance of 3.6% with the comb drive according to the first embodiment, a faster response can be realized by using the overdrive drive as compared with the FFS drive. That is, by applying a voltage larger than the rated voltage necessary to obtain a transmittance of 3.6% by at least comb driving, the liquid crystal is made to respond quickly and reaches the rated voltage at the timing when the desired transmittance is reached. By reducing the applied voltage, the rise response time can be shortened. For example, in FIG. 10, the response time of the rise can be shortened by reducing the voltage to the rated voltage at the time 41 of 0.6 ms. The response time of falling from the same transmittance is the same.
  • FIG. 11 is a graph showing the measured drive response waveform and the applied rectangular wave of each electrode in the first embodiment.
  • the evaluation cell had a cell thickness of 5.4 ⁇ m, and the distance between the pair of comb electrodes was 2.6 ⁇ m.
  • the measurement temperature was 25 ° C.
  • a voltage was applied to the electrodes as shown in FIGS. 4 and 6, and a horizontal electric field and a vertical electric field were applied to the liquid crystal molecules, respectively. That is, the rising period is 2.4 ms between the pair of comb electrodes 17 and 19 (first embodiment), and the falling period is opposite to the pair of comb electrodes 17 and 19 and the counter electrode 13.
  • the vertical electric field drive between the electrodes 23 was 0.8 ms (see FIG. 11 for the waveform applied to each electrode).
  • the maximum transmittance is 17.7% in the first embodiment (the transmittance in the simulation is 18.6%), which is higher than the comparative example 1 (simulation transmittance 3.6%) described later.
  • the rise is 10% -90% transmittance (value when the maximum transmittance is 100%) and the response speed is 0.9 ms, and the fall is 90-10% transmittance (when the maximum transmittance is 100%).
  • the value was 0.4 ms, and both the rise and fall were faster.
  • the preferred comb electrode width (L; Line), comb electrode spacing (S; Space), and cell thickness (d) for the longitudinal electric field on-lateral electric field on in the first embodiment were studied.
  • the transmittance increases in proportion to the decrease in the comb electrode width L.
  • the comb electrode width L is too small, problems such as leakage and disconnection occur in device fabrication. .
  • FIG. 12 is a graph showing the relationship between the maximum transmittance and the cell thickness d in the first embodiment.
  • FIG. 13 is a graph showing the relationship between the maximum transmittance and the space S in the first embodiment.
  • the maximum transmittance when the cell thickness d and the space S are changed is simulated by an LCD MASTER (see FIG. 12, FIG. 13, Table 1 and Table 2). Both the cell thickness d and the space S are from 2 ⁇ m. The maximum transmittance increased as the value increased, but decreased significantly when the value exceeded 7 ⁇ m. Therefore, the cell thickness d and the space S are desirably 7 ⁇ m or less. Therefore, both the cell thickness d and the space S are preferably 2 ⁇ m or more and 7 ⁇ m or less.
  • FIG. 14 is a schematic cross-sectional view of the liquid crystal display panel according to the first embodiment.
  • FIG. 15 is a schematic plan view of picture elements of the liquid crystal display panel according to the first embodiment.
  • FIG. 16 is a pixel equivalent circuit diagram of the liquid crystal display panel according to the first embodiment.
  • FIG. 17 is a diagram illustrating a potential change of each electrode of the liquid crystal display panel according to the first embodiment.
  • the wiring electrically connected to the lower layer electrode of the lower substrate is indicated by a two-dot chain line.
  • a wiring electrically connected to one of the pair of comb electrodes on the lower substrate is indicated by a one-dot chain line.
  • a wiring electrically connected to the other of the pair of comb electrodes on the lower substrate is represented by a dotted line having a narrower interval in the drawing.
  • Wirings electrically connected to the electrodes of the upper substrate are represented by dotted lines with wider intervals in the drawing.
  • the lower layer electrode also serves as the Cs electrode, and is commonly connected to each of the even line and the odd line.
  • the auxiliary capacitance formed by the overlapping of the comb-tooth electrode and the Cs electrode is indicated by Cs
  • the liquid crystal capacitance formed between the pair of comb-tooth electrodes is indicated by Clc1
  • the formed liquid crystal capacitance is denoted by Clc2.
  • the voltage applied to the lower layer electrode (iii) is 7.5V during bright display, then 15V during dark display (black display), and 7.5V during the initialization process.
  • the voltage applied to the lower layer electrode (iii) is 7.5 V during bright display, then becomes 0 V during dark display (black display), and 7.5 V during the initialization process. It has become.
  • the Nth row may be an even line
  • the N + 1th row may be an odd line
  • the Nth row may be an odd line
  • the N + 1th row may be an even line.
  • the potential change is reversed by applying to the lower layer electrode (iii) commonly connected to each of the even-numbered lines and odd-numbered lines.
  • the potential of the electrode held at a constant voltage is expressed as 7.5 V, this can be said to be substantially 0 V, and thus it can be said that the N line and the N + 1 line are driven with the polarity reversed.
  • FIG. 18 is a schematic cross-sectional view showing each electrode in the Nth row when the horizontal electric field is generated in the liquid crystal display panel according to Embodiment 1.
  • FIG. 19 is a schematic cross-sectional view showing each electrode of the Nth row when the vertical electric field is generated in the liquid crystal display panel according to Embodiment 1.
  • FIG. 20 is a schematic cross-sectional view showing each electrode in the Nth row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to Embodiment 1.
  • FIG. 21 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when the horizontal electric field is generated in the liquid crystal display panel according to the first embodiment.
  • FIG. 22 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when the vertical electric field is generated in the liquid crystal display panel according to Embodiment 1.
  • FIG. 23 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to Embodiment 1.
  • the liquid crystal is driven by a lateral electric field between a pair of comb electrodes.
  • a vertical electric field is applied to both the comb electrode and the lower layer electrode at 15 V or 0 V (TFT is turned on every even line / odd line).
  • the TFT in the Nth row is turned off to float the pair of comb electrodes, or all the TFTs are turned on and the pair of comb electrodes are set to 7.5 V, and the lower layer electrode
  • the initial alignment is refreshed (initialization process) at 7.5V.
  • the liquid crystal display device provided with the liquid crystal display panel of Embodiment 1 can appropriately include a member (for example, a light source or the like) included in a normal liquid crystal display device. The same applies to the embodiments described later.
  • FIG. 24 is a schematic cross-sectional view of the liquid crystal display panel according to the second embodiment.
  • FIG. 25 is a schematic plan view of picture elements of the liquid crystal display panel according to the second embodiment.
  • FIG. 26 is a pixel equivalent circuit diagram of the liquid crystal display panel according to the second embodiment.
  • FIG. 27 is a diagram illustrating a potential change of each electrode of the liquid crystal display panel according to the second embodiment. As a driving method using a module in the second embodiment, one TFT is driven per picture element. 24 to 27, the wiring electrically connected to the lower layer electrode of the lower substrate is indicated by a two-dot chain line. A wiring electrically connected to one of the pair of comb electrodes on the lower substrate is indicated by a one-dot chain line.
  • the wiring electrically connected to the other of the pair of comb electrodes on the lower substrate is indicated by a two-dot chain line because the other of the comb electrodes is electrically connected to the lower electrode of the lower substrate.
  • a wiring electrically connected to the electrode of the upper substrate is represented by a dotted line.
  • the lower layer electrode also serves as the Cs electrode, and is commonly connected to each of the even line and the odd line.
  • the voltage applied to the lower layer electrode (iii) is 0V during bright display, and then undergoes an initialization process 7.5V (all TFTs on) during dark display (black display). Thereafter, the voltage is 15 V when the vertical electric field is applied, and 7.5 V in the initialization process after the vertical electric field is applied.
  • the voltage applied to the lower layer electrode (iii) is 15V during bright display, and then the initialization process is 7.5V (all TFTs on) during dark display (black display). After passing, the voltage is 0 V when the vertical electric field is applied, and 7.5 V in the initialization process after the vertical electric field is applied.
  • the Nth row may be an even line
  • the N + 1th row may be an odd line
  • the Nth row may be an odd line
  • the N + 1th row may be an even line.
  • the potential change is inverted by applying to the lower layer electrode commonly connected to each of the even and odd lines. Note that although the potential of the electrode held at a constant voltage is expressed as 7.5 V, this can be said to be substantially 0 V, so that it can be said that the N line and the N + 1 line are driven with the polarity reversed.
  • FIG. 28 is a schematic cross-sectional view showing each electrode in the Nth row when the horizontal electric field is generated in the liquid crystal display panel according to the second embodiment.
  • FIG. 29 is a schematic cross-sectional view showing each electrode in the Nth row in the initialization process after the generation of the horizontal electric field in the liquid crystal display panel according to the second embodiment.
  • FIG. 30 is a schematic cross-sectional view showing each electrode in the Nth row when the vertical electric field is generated in the liquid crystal display panel according to the second embodiment.
  • FIG. 31 is a schematic cross-sectional view showing each electrode in the Nth row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to the second embodiment.
  • FIG. 32 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when the horizontal electric field is generated in the liquid crystal display panel according to the second embodiment.
  • FIG. 33 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in the initialization process after the generation of the horizontal electric field in the liquid crystal display panel according to the second embodiment.
  • FIG. 34 is a schematic cross-sectional view showing each electrode of the (N + 1) th row when a vertical electric field is generated in the liquid crystal display panel according to the second embodiment.
  • FIG. 35 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to Embodiment 2.
  • the liquid crystal is driven by a lateral electric field between a pair of comb electrodes.
  • all TFTs are turned on and all electrodes are once reset to 7.5V.
  • the TFT is turned off to float one of the pair of comb-teeth electrodes, or the TFT is turned on every even line / odd line and one of the pair of comb-teeth electrodes is set to 15V or 0V.
  • the vertical electric field is applied by setting the lower electrode to 15V or 0V.
  • the TFT is turned off to float one of the pair of comb electrodes, or the entire TFT is turned on and the pair of comb electrodes is set to 7.5V, and the lower electrode 7.5V is initially set.
  • the alignment is refreshed (initialization process).
  • Other reference numerals in the drawing according to the second embodiment are the same as those shown in the drawing according to the first embodiment except that 1 is added to the hundreds place.
  • FIG. 36 is a schematic cross-sectional view of a liquid crystal display panel according to a modification example of the second embodiment.
  • FIG. 37 is a schematic plan view of picture elements of a liquid crystal display panel according to a modification of the second embodiment.
  • FIG. 38 is a pixel equivalent circuit diagram of a liquid crystal display panel according to a modification of the second embodiment.
  • FIG. 39 is a diagram illustrating a change in potential of each electrode of the liquid crystal display panel according to the modification of the second embodiment.
  • the wiring electrically connected to the lower layer electrode of the lower substrate is indicated by a two-dot chain line.
  • a wiring electrically connected to one of the pair of comb electrodes on the lower substrate is indicated by a one-dot chain line.
  • the wiring electrically connected to the other of the pair of comb electrodes on the lower substrate is indicated by a two-dot chain line because the other of the comb electrodes is electrically connected to the lower electrode of the lower substrate.
  • a wiring electrically connected to the electrode of the upper substrate is represented by a dotted line.
  • the lower layer electrode also serves as the Cs electrode, and is commonly connected to each of the even line and the odd line. In the pixel in the Nth row, the voltage applied to the lower layer electrode (iii) is 0 V during bright display, and then 15 V during vertical electric field application, which is dark display (black display), and dark display (black display).
  • the voltage applied to the lower layer electrode (iii) is 15 V during bright display, and then 0 V during vertical electric field application, which is dark display (black display).
  • the voltage is 7.5V.
  • the Nth row may be an even line
  • the N + 1th row may be an odd line
  • the Nth row may be an odd line
  • the N + 1th row may be an even line.
  • the potential change is inverted by applying to the lower layer electrode connected in common for each of the even and odd lines. Note that although the potential of the electrode held at a constant voltage is expressed as 7.5 V, this can be said to be substantially 0 V, so that it can be said that the N line and the N + 1 line are driven with the polarity reversed.
  • FIG. 40 is a schematic cross-sectional view showing each electrode in the Nth row when a horizontal electric field is generated in the liquid crystal display panel according to the modification of the second embodiment.
  • FIG. 41 is a schematic cross-sectional view showing each electrode in the Nth row when a vertical electric field is generated in a liquid crystal display panel according to a modification of the second embodiment.
  • FIG. 42 is a schematic cross-sectional view showing each electrode in the Nth row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to the modification of the second embodiment.
  • FIG. 43 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a horizontal electric field is generated in the liquid crystal display panel according to the modification of the second embodiment.
  • FIG. 44 is a schematic cross-sectional view showing each electrode of the (N + 1) th row when a vertical electric field is generated in the liquid crystal display panel according to the modification of the second embodiment.
  • FIG. 45 is a schematic cross-sectional view showing each electrode in the (N + 1) th row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to the modification of the second embodiment.
  • the liquid crystal is driven by a lateral electric field between a pair of comb electrodes.
  • the TFT is turned on for every even-numbered line and odd-numbered line, and the vertical electric field is applied with both the comb electrode and the lower layer electrode set to 15V or 0V.
  • the TFT is turned off to float one of the pair of comb electrodes, or all the TFTs are turned on to set the pair of comb electrodes to 7.5V and the lower layer electrode to 7.5V.
  • the initial orientation is refreshed (initialization process).
  • the other reference numbers of the figure which concerns on the modification of Embodiment 2 are the same as that of what was shown to the figure which concerns on Embodiment 1 except adding 1 to the hundreds place and attaching "'".
  • FIG. 46 is a schematic cross-sectional view of a liquid crystal display panel according to Embodiment 3.
  • FIG. 47 is a schematic plan view of picture elements of a liquid crystal display panel according to the third embodiment.
  • FIG. 48 is a pixel equivalent circuit diagram of the liquid crystal display panel according to the third embodiment.
  • FIG. 49 is a diagram illustrating a change in potential of each electrode of the liquid crystal display panel according to the third embodiment. As a driving method by the module in the third embodiment, one TFT is driven per picture element. 46 to 49, the wiring electrically connected to the lower layer electrode of the lower substrate is indicated by a two-dot chain line.
  • a wiring electrically connected to one of the pair of comb electrodes on the lower substrate is indicated by a one-dot chain line.
  • the wiring electrically connected to the other of the pair of comb electrodes on the lower substrate is indicated by a two-dot chain line because the other of the comb electrodes is electrically connected to the lower layer electrode of the lower substrate.
  • a wiring electrically connected to the electrode of the upper substrate is represented by a dotted line.
  • the lower layer electrode also serves as the Cs electrode, and is commonly connected to each of the even line and the odd line. Further, in the third embodiment, the counter electrode on the counter substrate side is also commonly connected for every even line / odd line.
  • the voltage applied to the lower layer electrode (iii) is 0 V during bright display, and then 15 V during vertical electric field application, which is dark display (black display), and dark display (black display).
  • the voltage applied to the lower layer electrode (iii) is 15 V during bright display, and then 0 V during vertical electric field application, which is dark display (black display).
  • black display In the initialization process (black display), it is 0V.
  • the voltage applied to the counter electrode (iv) on the counter substrate side is 0 V during bright display, and then 0 V during vertical electric field application during dark display (black display).
  • the potential change is reversed to 15V.
  • the voltage applied to the counter electrode (iv) on the counter substrate side is 15 V at the time of bright display, and then 15 V at the time of applying a vertical electric field that is dark display (black display).
  • the potential change is reversed to 0V.
  • the Nth row may be an even line
  • the N + 1th row may be an odd line
  • the Nth row may be an odd line
  • the N + 1th row may be an even line.
  • the potential change is reversed by applying to the lower electrode and the counter electrode on the counter substrate side that are commonly connected to the even lines and the odd lines.
  • FIG. 50 is a schematic cross-sectional view illustrating each electrode in the Nth row when a horizontal electric field is generated in the liquid crystal display panel according to the third embodiment.
  • FIG. 51 is a schematic cross-sectional view showing each electrode in the Nth row when a vertical electric field is generated in the liquid crystal display panel according to the third embodiment.
  • FIG. 52 is a schematic cross-sectional view showing each electrode in the Nth row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to Embodiment 3.
  • FIG. 53 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when the horizontal electric field is generated in the liquid crystal display panel according to Embodiment 3.
  • FIG. 54 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 3.
  • FIG. 55 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to Embodiment 3.
  • the liquid crystal is driven by a lateral electric field between a pair of comb electrodes.
  • the TFT is turned on for each even line / odd line, both the comb electrode and the lower layer electrode are set to 15 V or 0 V, and the counter electrode on the counter substrate side is set to 0 V or 15 V to generate a vertical electric field.
  • the TFT is turned off to float one of the pair of comb-teeth electrodes, or the TFT is turned on every even line / odd line and one of the pair of comb-teeth electrodes is set to 15V or 0V.
  • the counter electrode and the lower layer electrode of the counter substrate are set to 15 V or 0 V and refreshed to the initial orientation (initialization process).
  • the other reference numerals in the drawing according to the third embodiment are the same as those shown in the drawing according to the first embodiment, except that 2 is added to the hundreds place.
  • the liquid crystal display panels of Embodiments 1 to 3 are easy to manufacture, can achieve high-speed response and high transmittance, and can have a sufficiently low transmittance during black display.
  • the TFT driving method described above is a method of driving including a subframe that is a driving cycle until the liquid crystal is changed back to the initial state, and a potential difference is generated between the electrodes of the pair of comb electrodes during the subframe cycle.
  • a driving operation that generates a potential difference higher than that between the electrodes of the pair of comb electrodes, and a potential difference between all the electrodes of the pair of comb electrodes and the pair of counter electrodes. Performing a drive operation that does not occur.
  • a potential difference is substantially generated between the pair of comb electrodes and all the electrodes of the pair of counter electrodes.
  • a driving operation that does not occur is performed, whereby the orientation of liquid crystal molecules can be suitably controlled, and the transmittance during black display can be made sufficiently low.
  • FIG. 56 is a schematic plan view showing the form of the driving method of the present invention.
  • FIG. 56 shows how white display is written on the liquid crystal display panel.
  • white writing is applied like vertical line inversion. Black writing is not reversed.
  • the gate bus line side is scanned (binary of + 35V and ⁇ 5V).
  • the lower layer electrode is also scanned (three values of 7.5V, 15V, and 0V).
  • the white (halftone) display is already written, and the white (halftone) display is maintained (display maintenance 41).
  • the lower electrode is maintained at 7.5V.
  • the voltage of the gate bus line is 35 V, and white (halftone) display is written (display writing 42).
  • the lower electrode is also scanned and becomes 7.5V.
  • black maintenance 43 In the pixels along the third bus line from the top, black is written and held (black maintenance 43).
  • the lower layer electrode is 15V. Even in the pixels along the fourth bus line from the top, black is written and held (black maintenance 43 ').
  • the lower layer electrode is 0V.
  • the counter electrode 23 is always 7.5V.
  • FIG. 57 is a schematic plan view showing a driving mode of the liquid crystal display panel of the present invention.
  • FIG. 58 is a schematic plan view showing a driving mode of the liquid crystal display panel of the present invention.
  • FIG. 59 is a schematic plan view showing the drive mode of the liquid crystal display panel of the present invention.
  • FIG. 57 conceptually shows the entire display panel shown in FIG.
  • a data signal is applied by display writing and held.
  • 35V is applied to the gate bus line
  • 7.5V is applied to the lower layer electrode
  • the data signal is applied.
  • the black maintenance 43 display writing has not yet been performed.
  • FIG. 58 and 59 conceptually show the entire display panel on which black writing is performed.
  • black is written in a lump without scanning. This increases the writing speed.
  • FIG. 59 similarly to display writing, scanning is sequentially performed to write black.
  • 15V or 0V input may be performed alternately on the line or on the frame.
  • the electrode structure and the like according to the liquid crystal display panel and the liquid crystal display device of the present invention can be confirmed by microscopic observation such as SEM (Scanning / Electron / Microscope).
  • FIG. 60 is a schematic cross-sectional view of the liquid crystal display panel according to Comparative Example 1 when a fringe electric field is generated.
  • 61 is a schematic plan view of a liquid crystal display panel according to Comparative Example 1.
  • FIG. FIG. 62 shows a simulation result for the liquid crystal display panel shown in FIG. Similar to Patent Document 1, the liquid crystal display panel according to Comparative Example 1 generates a fringe electric field by FFS driving.
  • FIG. 62 shows the simulation results of the director, the electric field, and the transmittance distribution (cell thickness 5.4 ⁇ m, comb tooth interval 2.6 ⁇ m).
  • the reference numbers in FIG. 60 according to the comparative example 1 are the same as those shown in the drawings according to the first embodiment, except that 3 is added to the hundreds place.
  • the slit electrode 317 is set to 14V and the planar counter electrode 323 is set to 7V.
  • the slit electrode 317 may be set to 5V and the planar counter electrode 323 may be set to 0V.
  • liquid crystal molecules are rotated by a fringe electric field generated between the upper layer and lower layer electrodes of the lower substrate. .
  • the transmittance in the simulation is low, which is 3.6%. The transmittance could not be improved as in the above-described embodiment (see FIG. 62).
  • FIG. 63 shows a simulation result of the liquid crystal display panel when the vertical electric field is continuously applied without providing the initialization step. If a vertical electric field is continuously applied without providing an initialization step, the molecules near the comb electrodes are not oriented vertically indefinitely, and the transmittance is increased. At this time, the transmittance was 0.02%, and the contrast ratio between bright display and dark display was 861.
  • FIG. 64 shows a simulation result of the liquid crystal display panel when the initialization process is provided. When the initialization process is provided, the molecules in the vicinity of the comb electrode return to the initial vertical alignment, and the transmittance is sufficiently lowered. At this time, the transmittance was 0.01%, and the contrast ratio between bright display and dark display was 2020.
  • FIG. 65 is a graph showing response waveforms obtained by simulation of comb drive using the TN mode in Comparative Example 3. Since the duration of the first 0.4ms is not driven, the rising period (vertical electric field application period) is 2.4 ms, the falling time (horizontal electric field application period) is 1.6 ms.
  • FIG. 66 to 68 show simulation results for the liquid crystal display panel according to Comparative Example 3.
  • FIG. 67 the simulation result at the time of 4.2 ms of the director D, the electric field, and the transmittance distribution is shown.
  • FIG. 68 the simulation result at the time of 5.6 ms of the director D, the electric field, and the transmittance distribution is shown.
  • the first 0.4 ms is not driven.
  • the graph indicated by the solid line indicates the transmittance.
  • Director D indicates the alignment direction of the major axis of the liquid crystal molecule.
  • Comparative Example 3 the comb electrode described in Patent Document 2 and the TN mode were used.
  • the cell thickness was 5.4 ⁇ m
  • the comb-teeth spacing was 2.6 ⁇ m.
  • the liquid crystal molecules respond vertically by the vertical electric field as shown in FIG.
  • the time of 4.2 ms as shown in FIG. 67, the liquid crystal molecules between the comb electrodes are horizontal due to the horizontal electric field, but the liquid crystal molecules on the comb electrodes are caused by the vertical electric field between the lower substrate and the upper substrate, Don't respond while facing vertically.
  • the counter substrate electrode is com and is driven only at 7.5V during driving.
  • the voltage applied to the counter electrode is changed to 0V (or 15V) when the vertical electric field is applied.
  • the following are listed (exemplification of 2TFT drive and 1TFT drive).
  • an embodiment in which the transmittance is improved by providing a dielectric layer (also referred to as an overcoat layer or an OC layer) on the counter substrate will be described.
  • the liquid crystal display panel of the embodiment described later is also easy to manufacture, can achieve high speed response and high transmittance, and can have a sufficiently low transmittance during black display.
  • FIG. 71 is a schematic cross-sectional view of a liquid crystal display panel according to Embodiment 4.
  • FIG. 72 is a schematic plan view of picture elements of a liquid crystal display panel according to Embodiment 4.
  • FIG. 73 is a pixel equivalent circuit diagram of the liquid crystal display panel according to the fourth embodiment.
  • FIG. 74 is a diagram showing a change in potential of each electrode of the liquid crystal display panel according to the fourth embodiment.
  • the module is driven by driving two TFTs per picture element. 71 to 74, the wiring electrically connected to the lower layer electrode of the lower substrate is indicated by a two-dot chain line.
  • a wiring electrically connected to one of the pair of comb electrodes on the lower substrate is indicated by a one-dot chain line.
  • a wiring electrically connected to the other of the pair of comb electrodes on the lower substrate is represented by a dotted line having a narrower interval in the drawing.
  • Wirings electrically connected to the electrodes of the upper substrate are represented by dotted lines with wider intervals in the drawing.
  • the lower layer electrode also serves as the Cs electrode and is commonly connected to all the pixels.
  • the auxiliary capacitance formed by the overlap of the comb-tooth electrode and the Cs electrode is indicated by Cs
  • the liquid crystal capacitance formed between the pair of comb-tooth electrodes is indicated by Clc1
  • the formed liquid crystal capacitance is denoted by Clc2.
  • the voltage applied to the counter electrode (iv) on the counter substrate side is 7.5 V during bright display, then becomes 0 V during dark display (black display), and 7 V during the initialization process. .5V.
  • the voltage applied to the counter electrode (iv) on the counter substrate side is 7.5 V during bright display, and then becomes 0 V during dark display (black display). Then it is 7.5V.
  • the Nth row may be an even line
  • the N + 1th row may be an odd line
  • the Nth row may be an odd line
  • the N + 1th row may be an even line.
  • a vertical electric field is applied by changing the applied voltage to the counter electrode (iv) on the counter substrate side commonly connected in all pixels in the section (2) shown in FIG.
  • the counter electrode was a common electrode and was always fixed at 7.5 V). Note that although the potential of the electrode held at a constant voltage is expressed as 7.5 V, this can be said to be substantially 0 V, and thus it can be said that the N line and the N + 1 line are driven with the polarity reversed.
  • FIG. 75 is a schematic cross-sectional view showing each electrode in the Nth row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 4.
  • FIG. 76 is a schematic cross-sectional view showing each electrode in the Nth row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 4.
  • FIG. 77 is a schematic cross-sectional view showing each electrode in the Nth row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to Embodiment 4.
  • FIG. 78 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 4.
  • FIG. 80 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to Embodiment 4.
  • the liquid crystal is driven by a lateral electric field between a pair of comb electrodes.
  • a vertical electric field is applied with both the comb electrode and the lower layer electrode set to 7.5 V and the counter electrode on the counter substrate side set to 0 V.
  • FIGS. 77 and 80 show the case where all electrodes are set to 7.5 V (a pair of comb electrodes may be floated), and the initial alignment is refreshed (initialization process).
  • the other reference numbers in the diagram according to the fourth embodiment are the same as those shown in the diagram according to the first embodiment, except that 6 is added to the hundreds place.
  • the vertical electric field is applied by changing the voltage applied to the counter electrode commonly connected to all the pixels.
  • both the counter electrode and the lower layer electrode may be planar electrodes common to all pixels, or may be electrodes common to even / odd lines along a bus line such as a scanning line.
  • the planar electrode is common to all the pixels, the element can be simplified. (1) The horizontal electric field was driven by dot inversion, and (2) the vertical electric field was applied by frame inversion driving.
  • FIG. 81 is a schematic cross-sectional view of a liquid crystal display panel according to Embodiment 5.
  • FIG. 82 is a schematic plan view of picture elements of a liquid crystal display panel according to Embodiment 5.
  • FIG. 83 is a pixel equivalent circuit diagram of the liquid crystal display panel according to the fifth embodiment.
  • FIG. 84 is a diagram showing a change in potential of each electrode of the liquid crystal display panel according to the fifth embodiment.
  • the module is driven by driving one TFT per pixel.
  • the wiring electrically connected to the lower layer electrode of the lower substrate is indicated by a two-dot chain line.
  • a wiring electrically connected to one of the pair of comb electrodes on the lower substrate is indicated by a one-dot chain line.
  • the wiring electrically connected to the other of the pair of comb electrodes on the lower substrate is indicated by a two-dot chain line because the other of the comb electrodes is electrically connected to the lower electrode of the lower substrate.
  • a wiring electrically connected to the electrode of the upper substrate is represented by a dotted line.
  • the lower layer electrode also serves as the Cs electrode, and is commonly connected to each of the even line and the odd line. In the picture element in the Nth row, the voltage applied to the lower layer electrode (iii) is 0V during bright display, and then undergoes an initialization process 7.5V (all TFTs on) during dark display (black display).
  • the voltage is 7.5 V when the vertical electric field is applied, and 7.5 V in the initialization process after the vertical electric field is applied.
  • the voltage applied to the counter electrode (iv) on the counter substrate side is 7.5V at the time of bright display, and then after the initialization process 7.5V (all TFTs on) at the dark display (black display), It is 0 V when an electric field is applied, and 7.5 V in an initialization process after application of a vertical electric field.
  • the voltage applied to the lower layer electrode (iii) is 15V during bright display, and then the initialization process is 7.5V (all TFTs on) during dark display (black display).
  • the voltage is 7.5 V when the vertical electric field is applied, and 7.5 V in the initialization process after the vertical electric field is applied.
  • the voltage applied to the counter electrode (iv) on the counter substrate side is 7.5V at the time of bright display, and then after the initialization process 7.5V (all TFTs on) at the dark display (black display), It is 0 V when an electric field is applied, and 7.5 V in an initialization process after application of a vertical electric field.
  • the Nth row may be an even line
  • the N + 1th row may be an odd line
  • the Nth row may be an odd line
  • the N + 1th row may be an even line.
  • a vertical electric field is defined by applying to a common electrode connected in common to all pixels. Note that although the potential of the electrode held at a constant voltage is expressed as 7.5 V, this can be said to be substantially 0 V, so that it can be said that the N line and the N + 1 line are driven with the polarity reversed.
  • FIG. 85 is a schematic cross-sectional view showing each electrode in the Nth row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 5.
  • FIG. 86 is a schematic cross-sectional view showing each electrode in the Nth row in the initialization process after the generation of the horizontal electric field in the liquid crystal display panel according to Embodiment 5.
  • FIG. 87 is a schematic cross-sectional view showing each electrode in the Nth row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 5.
  • FIG. 88 is a schematic cross-sectional view showing each electrode in the Nth row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to Embodiment 5.
  • FIG. 89 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a horizontal electric field is generated in the liquid crystal display panel according to Embodiment 5.
  • FIG. 90 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in the initialization process after the generation of the horizontal electric field in the liquid crystal display panel according to Embodiment 5.
  • FIG. 91 is a schematic cross-sectional view showing each electrode of the (N + 1) th row when a vertical electric field is generated in the liquid crystal display panel according to Embodiment 5.
  • FIG. 92 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to Embodiment 5.
  • the liquid crystal is driven by a lateral electric field between a pair of comb electrodes.
  • 86 and 90 all TFTs are turned on and all electrodes are once reset to 7.5V.
  • Figure 87 and Figure 91 the electrode of the lower substrate 7.5V, the counter electrode of the counter substrate side applies a vertical electric field at 0V (off one of the TFT of the pair of comb electrodes of the pair One of the comb electrodes may be floated.)
  • 88 and FIG. 92 are those in which all electrodes 7.5V are refreshed to the initial orientation (initialization process) (one of the pair of comb electrodes is turned off by turning off one TFT of the pair of comb electrodes).
  • both the counter electrode and the lower layer electrode may be electrodes common to all pixels, or may be electrodes common to even / odd lines along a bus line such as a scanning line. Since the lower layer electrode performs line inversion driving, it is usually an electrode that is common to even / odd lines along a bus line such as a scanning line.
  • the counter electrode of the counter substrate side iv
  • has been assumed to have been commonly connected every pixel in Embodiment 5 may be one which is commonly connected to each even and odd line.
  • FIG. 93 is a schematic cross-sectional view of a liquid crystal display panel according to a modification example of Embodiment 5.
  • FIG. 94 is a schematic plan view of picture elements of a liquid crystal display panel according to a modification of the fifth embodiment.
  • FIG. 95 is a pixel equivalent circuit diagram of a liquid crystal display panel according to a modification of the fifth embodiment.
  • FIG. 96 is a diagram illustrating a change in potential of each electrode of the liquid crystal display panel according to the modification of the fifth embodiment.
  • a driving method with a module in the modification of the fifth embodiment one TFT is driven per pixel.
  • the wiring electrically connected to the lower layer electrode of the lower substrate is indicated by a two-dot chain line.
  • a wiring electrically connected to one of the pair of comb electrodes on the lower substrate is indicated by a one-dot chain line.
  • the wiring electrically connected to the other of the pair of comb electrodes on the lower substrate is indicated by a two-dot chain line because the other of the comb electrodes is electrically connected to the lower electrode of the lower substrate.
  • a wiring electrically connected to the electrode of the upper substrate is represented by a dotted line.
  • the lower layer electrode also serves as the Cs electrode, and is commonly connected to each of the even line and the odd line. In the picture element in the Nth row, the voltage applied to the lower layer electrode (iii) is 0 V during bright display, and then 7.5 V during vertical electric field application, which is dark display (black display).
  • the voltage is 7.5V.
  • the voltage applied to the counter electrode (iv) on the counter substrate side is 7.5V at the time of bright display, then 0V at the dark display (black display), and 7.5V at the initialization step.
  • the voltage applied to the lower layer electrode (iii) is 15 V during bright display, and then 7.5 V during vertical electric field application that is dark display (black display).
  • the initialization process which is a display (black display) it is 7.5V.
  • the voltage applied to the counter electrode (iv) on the counter substrate side is 7.5V during bright display, 15V during dark display (black display), and 7.5V during the initialization process.
  • the Nth row may be an even line
  • the N + 1th row may be an odd line
  • the Nth row may be an odd line
  • the N + 1th row may be an even line.
  • the potential change is inverted by applying to the lower electrode commonly connected for each even line / odd line and the counter electrode on the opposite substrate side commonly connected for each even line / odd line.
  • the driving of the modified example of the fifth embodiment may be that the counter electrode (iv) on the counter substrate side is connected in common to all the pixels instead of being connected in common for each even line / odd line, In this case, in the section (2) of the electrode (iv) shown in FIG.
  • the applied voltage is 0 V for both the Nth line and the N + 1th line, but the potential change of the other electrodes is a modification of the fifth embodiment. Similar to the example. Note that although the potential of the electrode held at a constant voltage is expressed as 7.5 V, this can be said to be substantially 0 V, so that it can be said that the N line and the N + 1 line are driven with the polarity reversed.
  • FIG. 97 is a schematic cross-sectional view showing electrodes in the Nth row when a horizontal electric field is generated in a liquid crystal display panel according to a modification of the fifth embodiment.
  • FIG. 98 is a schematic cross-sectional view showing each electrode in the Nth row when a vertical electric field is generated in the liquid crystal display panel according to the modification of the fifth embodiment.
  • FIG. 99 is a schematic cross-sectional view showing each electrode in the Nth row in the initialization process after the generation of the vertical electric field in the liquid crystal display panel according to the modification of the fifth embodiment.
  • FIG. 100 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a horizontal electric field is generated in the liquid crystal display panel according to the modification of the fifth embodiment.
  • FIG. 101 is a schematic cross-sectional view showing each electrode in the (N + 1) th row when a vertical electric field is generated in a liquid crystal display panel according to a modification of the fifth embodiment.
  • FIG. 102 is a schematic cross-sectional view showing each electrode of the (N + 1) th row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to the modification of the fifth embodiment.
  • the liquid crystal is driven by a lateral electric field between a pair of comb electrodes.
  • the vertical electric field is applied with both the comb-tooth electrode and the lower layer electrode set to 7.5 V and the counter electrode on the counter substrate side set to 0 V or 15 V.
  • all electrodes are refreshed to an initial orientation (initialization process) with 7.5V (the TFT may be turned off and one of the pair of comb electrodes may be floated).
  • the other reference numbers of the figure which concerns on the modification of Embodiment 5 are the same as that of what was shown to the figure which concerns on Embodiment 1 except having attached 8 to the hundreds place.
  • FIG. 103 is a schematic cross-sectional view of a liquid crystal display panel according to the sixth embodiment.
  • FIG. 104 is a graph showing response waveform comparison by simulation for the presence or absence of a dielectric layer on the counter electrode surface.
  • FIG. 105 is a pixel equivalent circuit diagram of the liquid crystal display panel according to the sixth embodiment.
  • the module is driven by driving two TFTs per picture element.
  • the wiring electrically connected to the lower layer electrode of the lower substrate is indicated by a two-dot chain line.
  • a wiring electrically connected to one of the pair of comb electrodes on the lower substrate is indicated by a one-dot chain line.
  • a wiring electrically connected to the other of the pair of comb electrodes on the lower substrate is represented by a dotted line having a narrower interval in the drawing.
  • Wirings electrically connected to the electrodes of the upper substrate are represented by dotted lines with wider intervals in the drawing.
  • the lower layer electrode also serves as the Cs electrode and is commonly connected to all the pixels.
  • the auxiliary capacitance formed by the overlap of the comb-tooth electrode and the Cs electrode is denoted by Cs
  • the liquid crystal capacitance formed between the pair of comb-tooth electrodes is denoted by Clc1
  • Clc2 the capacitance of the dielectric layer formed between the electrodes of the pair of substrates is denoted by Coc.
  • the voltage applied to the counter electrode (iv) on the counter substrate side is 7.5 V during bright display, then becomes 0 V during dark display (black display), and 7 V during the initialization process. .5V.
  • the voltage applied to the counter electrode (iv) on the counter substrate side is 7.5V during bright display, and then becomes 0V during dark display (black display). Then it is 7.5V.
  • the Nth row may be an even line
  • the N + 1th row may be an odd line
  • the Nth row may be an odd line
  • the N + 1th row may be an even line.
  • FIG. 106 is a schematic cross-sectional view showing each electrode in the Nth row when a horizontal electric field is generated in the liquid crystal display panel according to the sixth embodiment.
  • FIG. 107 is a schematic cross-sectional view showing each electrode in the Nth row when a vertical electric field is generated in the liquid crystal display panel according to the sixth embodiment.
  • FIG. 108 is a schematic cross-sectional view showing each electrode in the Nth row in the initialization process after the vertical electric field is generated in the liquid crystal display panel according to Embodiment 6.
  • the liquid crystal is driven by a lateral electric field between the pair of comb electrodes.
  • a vertical electric field is applied with both the comb electrode and the lower layer electrode set to 7.5 V and the counter electrode on the counter substrate side set to 0 V.
  • all electrodes are set to 7.5 V (a pair of comb electrodes may be floated), and the initial alignment is refreshed (initialization process).
  • the other reference numerals in the drawing according to the sixth embodiment are the same as those shown in the drawing according to the first embodiment except that 9 is added to the hundreds place.
  • the applied voltage to each electrode is the same as in the fourth embodiment.
  • the transmittance is improved by providing a dielectric layer (also referred to as an overcoat layer or an OC layer) over the counter electrode commonly connected to all the pixels (FIG. 104).
  • the OC layer general materials can be used (with a thickness 1-3 ⁇ m about or an organic insulating film such as an acrylic resin having a dielectric constant of about 3-4, dielectric constant thickness of about 50-150 nm 6 Inorganic insulating film such as silicon nitride of about ⁇ 7).
  • an organic insulating film such as an acrylic resin having a dielectric constant of about 3-4, dielectric constant thickness of about 50-150 nm 6 Inorganic insulating film such as silicon nitride of about ⁇ 7.
  • the same effect can be obtained by applying the structure in which the OC layer is provided as in the sixth embodiment to the 1TFT driving in the fifth embodiment or the driving methods in the first to third embodiments. Even if the liquid crystal is a negative liquid crystal, the same effect can be obtained.
  • FIG. 109 is a graph showing the transmittance with respect to time when the thickness of the dielectric layer is changed in the sixth embodiment.
  • FIG. 110 is a graph showing the transmittance at time T ON and T OFF of 3.6 ms and the contrast ratio (CR) thereof with respect to the thickness of the dielectric layer in the sixth embodiment.
  • the CR graph shows the value on the right vertical axis, and the other graphs show the value on the left vertical axis.
  • Applied waveform A horizontal electric field is applied between 1.4 msec and 7 msec (between 5.6 msec), then a vertical electric field is applied between 7 msec and 12.6 msec (between 5.6 msec), and then the applied voltage is set to 0V. did.
  • an OC layer of 0.5 ⁇ m or more is preferable in that a great effect can be seen in improving the transmittance and the transmittance can be improved.
  • the fall time becomes longer as the layer thickness is increased.
  • the transmittance improving effect is also in a saturation tendency.
  • the dielectric layer thickness d OC is, for example, 0 ⁇ m ⁇ d OC ⁇ 4 ⁇ m.
  • ON_T is the transmittance at the time indicated as ON_T in FIG. 109, and after 3.6 ms OFF_T and OFF 3.6 ms_normalized T are OFF 3.6 msec_T in FIG. 109, respectively.
  • FIG. 111 is a graph showing the transmittance with respect to time when the relative dielectric constant of the dielectric layer is changed in the sixth embodiment.
  • FIG. 112 is a graph showing the transmittance at time T ON and T OFF of 3.6 ms , and the contrast ratio (CR) thereof relative to the dielectric constant of the dielectric layer in the sixth embodiment.
  • the CR graph shows the value on the right vertical axis, and the other graphs show the value on the left vertical axis.
  • a vertical electric field is applied, the normalized transmittance after 3.6 msec (standardized by 7 msec transmittance On_T) is less than 1%, and the contrast at the two times is 100 or more.
  • the contrast at the two times is 100 or more.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Geometry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

 本発明は、充分に高速応答化すると共に、透過率が充分に優れ、黒表示時には透過率を充分に低下させる液晶駆動方法を提供する。 本発明の液晶駆動方法では、サブフレームの周期中に、第1の電極対(17)(19)の電極間に電位差を生じさせる第1駆動操作、第2の電極対(13)(23)の電極間に電位差を生じさせる第2駆動操作、並びに、第1の電極対(17)(19)及び第2の電極対(13)(23)の全電極間に電位差を生じさせない第3駆動操作を順次実行する。

Description

液晶駆動方法及び液晶表示装置
本発明は、液晶駆動方法及び液晶表示装置に関する。より詳しくは、複数の電極により縦電界及び横電界を印加して表示をおこなう液晶駆動方法及び液晶表示装置に関する。
液晶駆動方法は、一対の基板間に狭持された液晶層中の液晶分子を電極間に電界を発生させて動かす手法であり、これによって液晶層の光学特性を変化させること、すなわち光が液晶層を透過したり透過しなかったりさせて、オン・オフ状態を生じさせることができる。
このような液晶駆動により、種々の形態の液晶表示装置が薄型で軽量かつ低消費電力といった利点を活かして様々な用途において提供されている。例えば、パーソナルコンピュータ、テレビジョン、カーナビゲーション等の車載用の機器、携帯電話等の携帯情報端末のディスプレイ等において種々の駆動方法が考案されており、実用化されている。
ところで、液晶表示装置には、液晶の特性や電極配置、基板設計等によって種々の表示方式(表示モード)が開発されている。近年広く用いられている表示モードとしては、大別すれば、負の誘電率異方性を有する液晶分子を基板面に対して垂直配向させた垂直配向(VA:Vertical Alignment)モードや、正又は負の誘電率異方性を有する液晶分子を基板面に対して水平配向させて液晶層に対し横電界を印加する面内スイッチング(IPS:In-Plane Switching)モード及び縞状電界スイッチング(FFS:Fringe Field Switching)等が挙げられる。これらの表示モードにおいて、いくつかの液晶駆動方法が提案されている。
例えば、FFS駆動方式の液晶表示装置として、高速応答性及び広視野角を有する薄膜トランジスタ型液晶ディスプレイであって、第1の共通電極層を有する第1の基板と、ピクセル電極層及び第2の共通電極層の両方を有する第2の基板と、前記第1の基板と前記第2の基板との間に挟まれた液晶と、高速な入力データ転送速度に対する高速応答性及び見る人にとっての広視野角をもたらすために、前記第1の基板にある前記第1の共通電極層と、前記第2の基板にある前記ピクセル電極層及び第2の共通電極層の両方との間に電界を発生させる手段とを含むディスプレイが開示されている(例えば、特許文献1参照。)。
また複数の電極により横電界を印加する液晶装置として、互いに対向配置された一対の基板間に誘電率異方性が正の液晶からなる液晶層が挟持された液晶装置であって、前記一対の基板を構成する第1の基板、第2の基板のそれぞれに前記液晶層を挟んで対峙し、該液晶層に対して縦電界を印加する電極が設けられると共に、前記第2の基板には、前記液晶層に対して横電界を印加する複数の電極が設けられた液晶装置が開示されている(例えば、特許文献2参照。)。
特表2006-523850号公報 特開2002-365657号公報
FFS駆動方式の液晶表示装置においては、立上がり(暗状態〔黒表示〕から明状態〔白表示〕に表示状態が変化する間)は下側基板の上層スリット電極-下層面状電極間で発生するフリンジ電界(FFS駆動)により、立下がり(明状態〔白表示〕から暗状態〔黒表示〕に表示状態が変化する間)は基板間の電位差で発生する縦電界により、それぞれ電界によって液晶分子を回転させて高速応答化できる。一方、特許文献1に記載されるように、液晶分子が垂直配向している液晶表示装置にスリット電極を用いてフリンジ電界を印加しても、スリット電極端近傍の液晶分子しか回転しないため(図62参照。)、充分な透過率が得られない。
なお、図60は、下側基板上に従来のFFS駆動方式の電極構造を有する液晶表示パネルの断面模式図である。図61は、図60に示した液晶表示パネルの平面模式図である。図62は、図60に示した液晶表示パネルにおける、ダイレクタ分布、電界分布及び透過率分布を示すシミュレーション結果である模式図である。図60では、液晶表示パネルの構造を示しており、スリット電極が一定の電圧に印加され(図では14V。例えば、対向電極313との電位差が閾値以上であればよい。上記閾値とは、液晶層が光学的な変化を起こし、液晶表示装置において表示状態が変化することになる電場及び/又は電界を生じる電圧値を意味する。)、スリット電極が配置された基板と、対向基板に、それぞれ対向電極313、323が配置されている。対向電極313、323は、7Vである。図62は、立上がりにおけるシミュレーション結果を示しており、電圧分布、ダイレクタDの分布、透過率分布(実線)が示されている。
上記特許文献2は、3層電極構造を有する液晶表示装置において櫛歯駆動を用いて応答速度を向上させることを記載している。しかしながら、実質的に表示方式がツイステッドネマティック(TN)モードの液晶装置についての記載しかなく、広視野角、高コントラストの特性等を得るのに有利な方式である垂直配向型の液晶表示装置については何ら開示されていない。また、透過率の改善や、電極構造と透過率との関連性についても何ら開示されていない。
本発明は、上記現状に鑑みてなされたものであり、充分に高速応答化すると共に、透過率が充分に優れ、黒表示時には透過率を充分に低下させる液晶駆動方法及び液晶表示装置を提供することを目的とするものである。
本発明者は、垂直配向型の液晶表示パネル及び液晶表示装置において高速応答化、高透過率、及び、黒表示時における充分な透過率の低下が達成された液晶駆動方法を検討し、立上がり・立下がりの両方において液晶分子を電界によって配向制御させるための少なくとも二対の電極に電位差を生じさせることに着目した。そして、駆動方法について更なる検討をおこない、液晶を変化させて初期状態に戻すまでの駆動周期であるサブフレームを含んで駆動する方法において、該サブフレームの周期中に、第1の電極対の電極間に電位差を生じさせる駆動操作と、第2の電極対の電極間に電位差を生じさせる駆動操作とで、それぞれ電界状態を形成することにより、二対の電極によって電界オン-電界オンのスイッチング(電界印加状態から別の電界印加状態へのスイッチング)を好適におこなうことを見出した。これにより、両電界印加状態において電界によって液晶分子を回転させて液晶表示装置を高速応答化することができる。更に、上記サブフレームの周期中に、第1の電極対及び第2の電極対の全電極間に電位差を生じさせない駆動操作を実行することにより、第1の電極対の電極エッジ近傍等における液晶分子の配向を好適に初期化することができ、黒表示時における透過率の充分な低下も実現でき、上記課題をみごとに解決することができることに想到し、本発明に到達したものである。本発明では、このように、二対の電極を用いて液晶を駆動し、第1の電極対及び第2の電極対の全電極間に電位差を生じさせない駆動操作を実行して液晶の配向を好適に初期化することを特徴とし、この点で先行技術文献に記載の発明と異なる。更に言えば、低温環境下では応答速度の課題が特に顕著になるところ、本発明ではこれを解決し、かつ透過率にも非常に優れたものとすることができる。
すなわち、本発明は、上下基板に配置された少なくとも二対の電極に電位差を生じさせて液晶を駆動する方法であって、上記液晶駆動方法は、液晶を変化させて初期状態に戻すまでの駆動周期であるサブフレームを含んで駆動する方法であり、一対の電極を第1の電極対、それとは異なる一対の電極を第2の電極対とすると、上記サブフレームの周期中に、第1の電極対の電極間に電位差を生じさせる駆動操作、第2の電極対の電極間に電位差を生じさせる駆動操作、並びに、第1の電極対及び第2の電極対の全電極間に電位差を生じさせない駆動操作を実行する液晶駆動方法である。
上記第1の電極対の電極間に電位差を生じさせるとは、少なくとも第1の電極対の電極間に電位差を生じさせるものであり、液晶の配向が、上記第2の電極対の電極間の電界よりも上記第1の電極対の電極間の電界によって制御されるものであればよい。上記第2の電極対の電極間に電位差を生じさせるとは、少なくとも第2の電極対の電極間に電位差を生じさせるものであり、液晶の配向が、上記第1の電極対の電極間の電界よりも上記第2の電極対の電極間の電界により制御されるものであればよい。上記上下基板に配置された少なくとも二対の電極とは、上下基板の少なくとも一方に、少なくとも二対の電極が配置されていることをいう。
上記第1の電極対及び第2の電極対の全電極間に電位差を生じさせない駆動操作(本明細書中、初期化工程ともいう。)とは、本発明の効果を発揮できる限り、第1の電極対及び第2の電極対の全電極間に実質的に電位差を生じさせないといえるものであればよい。上記全電極を等電位にすることにより、液晶分子を初期の配向に戻すことができる。これにより、全電極を等電位にしないままでは浮いてしまう透過率を、初期の黒状態まで充分に下げることができる(例えば、後述する図11の点線で囲んだ箇所)。上記初期化工程は、全電極間に実質的に電位差を生じさせない駆動操作を実行するものであればよく、例えば、TFTをオフ状態にして一対の櫛歯電極の少なくとも一方をフローティングさせておこなってもよく、その代わりに、すべてのTFTをオン状態にして一対の櫛歯電極の少なくとも一方に一定電圧を印加したり、偶数ライン又は奇数ラインにおけるTFTをオン状態にして一対の櫛歯電極の少なくとも一方に偶数ライン・奇数ラインごとに一定電圧を印加したりすることによりおこなってもよい。上記3つの駆動操作は、上記サブフレームの周期中に実行されるものであればよい。駆動操作の好ましい順序は、後述する通りである。
上記液晶駆動方法は、第2の電極対の電極間に電位差を生じさせる駆動操作の後に、第1の電極対及び第2の電極対の全電極間に電位差を生じさせない駆動操作を実行することが好ましい。これにより、第2の電極対の電極間に電位差を生じさせる駆動操作によっても初期化が不充分であった液晶分子の配向状態を充分に初期化することができる。中でも、上記液晶駆動方法は、第1の電極対の電極間に電位差を生じさせる第1駆動操作、第2の電極対の電極間に電位差を生じさせる第2駆動操作、並びに、第1の電極対及び第2の電極対の全電極間に電位差を生じさせない第3駆動操作の順に実行する形態がより好ましい。第2駆動操作においても第1の電極対間等で等電位面が水平にならない等、初期化が不充分であった液晶分子の配向状態を、充分に初期化することができる。
上記液晶駆動方法は、アクティブマトリクス駆動方式によって駆動する方法であり、上記アクティブマトリクス駆動方式は、薄膜トランジスタを用いた複数のバスラインによって駆動され、N番目のバスラインにおける電極と(N+1)番目のバスラインにおける電極とに印加する電位変化を反転させて駆動操作を実行することが好ましい。N番目のバスラインにおける電極と(N+1)番目のバスラインにおける電極とに印加する電位変化を反転させるとは、ある電位に対して、正の電位変化と負の電位変化とをおこなうことをいう。両電位変化の絶対値は、実質的に等しいことが好ましい。
上記アクティブマトリクス駆動方式は、第1駆動操作がN番目のバスラインに接続される薄膜トランジスタをオン状態とし、第2駆動操作がN番目のバスラインに接続される薄膜トランジスタをオン状態又はオフ状態とすることが好ましい。更に、第3駆動操作がN番目のバスラインに接続される薄膜トランジスタをオン状態又はオフ状態とすることが好ましい。ここで、第2駆動操作がN番目のバスラインに接続される薄膜トランジスタをオン状態とすることが、本発明の液晶駆動方法における好ましい形態の一つであり(例えば、後述する実施形態1、実施形態2、実施形態2の変形例、実施形態3)、第2駆動操作がN番目のバスラインに接続される薄膜トランジスタをオフ状態とすることもまた、本発明の液晶駆動方法における好ましい形態の一つである(例えば、後述する実施形態2)。N番目のバスラインに接続される薄膜トランジスタをオン状態又はオフ状態とするとは、実質的にすべてのN番目のバスラインに接続される薄膜トランジスタをオン状態又はオフ状態にすることが好ましい。ここでNは、偶数又は奇数をいう。薄膜トランジスタをオフ状態とすることにより、薄膜トランジスタと接続される電極をフローティングさせることができ、その電位を近傍の電極(例えば、フローティングした基板と同一基板に設けられた電極)の電位と近づけることができる。上記バスラインとしては、ゲートバスライン、ソースバスラインが挙げられる。
上記アクティブマトリクス駆動方式としては、例えば、上記アクティブマトリクス駆動方式が第2の電極対の片側の電極をバスライン毎に共通する電極とすると共に第1の電極対の片側の電極と接続し、第2の電極対のもう片側の電極に一定電圧を印加して駆動されるものとすることができる。このとき、第1の電極対の片側の電極と接続された第2の電極対の片側の電極の電位は、N番目のバスラインに対応する電極と(N+1)番目のバスラインに対応する電極とで初期状態で異なった電位であってもよく、同電位であってもよい。すなわち、上記アクティブマトリクス駆動方式が、第2の電極対の片側の電極をバスライン毎に共通する電極とすると共に第1の電極対の片側の電極と接続し、N番目のバスラインに共通する電極と(N+1)番目のバスラインに共通する電極とに印加する電位が初期状態で異なった電位となるようにし、第2の電極対のもう片側の電極に一定電圧(所定電圧)を印加して駆動されることが本発明の液晶駆動方法の好ましい形態の一つである。また、上記アクティブマトリクス駆動方式が、第2の電極対の片側の電極をバスライン毎に共通する電極とし、N番目のバスラインに共通する電極と(N+1)番目のバスラインに共通する電極とに印加する電位が初期状態で同電位となるようにし、第2の電極対のもう片側の電極に一定電圧を印加して駆動される形態もまた本発明の液晶駆動方法の好ましい形態の一つである。
上記アクティブマトリクス駆動方式は、更に、第2の電極対のもう片側の電極もバスライン毎に共通する電極とし、N番目のバスラインに共通する電極と(N+1)番目のバスラインに共通する電極とに印加する電位が初期状態で異なった電位となるようにして駆動されるものであってもよい。例えば、上記アクティブマトリクス駆動方式は、第2の電極対の片側の電極をバスライン毎に共通する電極とすると共に第1の電極対の片側の電極と接続し、N番目のバスラインに共通する電極と(N+1)番目のバスラインに共通する電極とに印加する電位が初期状態で異なった電位となるようにし、上記第2の電極対のもう片側の電極もバスライン毎に共通する電極とし、N番目のバスラインに共通する電極と(N+1)番目のバスラインに共通する電極とに印加する電位が初期状態で異なった電位となるようにして駆動されることが本発明の液晶駆動方法の好ましい形態の一つである。
上記第1駆動操作と上記第2駆動操作との間に、N番目のバスラインに接続される薄膜トランジスタと(N+1)番目のバスラインに接続される薄膜トランジスタとをオン状態とすることが好ましい。
上記第1の電極対は、例えば一対の櫛歯電極であることが好ましく、基板主面を平面視したときに、2つの櫛歯電極が対向するように配置されているものであることがより好ましい。これら櫛歯電極により櫛歯電極間で横電界を好適に発生させることができるため、液晶層が正の誘電率異方性を有する液晶分子を含むときは、立上がり時の応答性能及び透過率が優れたものとなり、液晶層が負の誘電率異方性を有する液晶分子を含むときは、立下がり時において横電界によって液晶分子を回転させて高速応答化することができる。上記一対の櫛歯電極は、基板主面を平面視したときに、櫛歯部分がそれぞれ沿っていることが好ましい。中でも、一対の櫛歯電極の櫛歯部分がそれぞれ略平行であること、言い換えれば、一対の櫛歯電極がそれぞれ複数の略平行なスリットを有することが好適である。また、図15等に模式的に1つの櫛歯部分を有する一対の櫛歯電極が示されているが、通常は、1つの櫛歯電極が2つ以上の櫛歯部分を有するものである。
上記第2の電極対は、例えば基板間に電位差を付与することができるものであることが好ましい。これにより、液晶層が正の誘電率異方性を有する液晶分子を含むときの立下がり時、並びに、液晶層が負の誘電率異方性を有する液晶分子を含むときの立上がり時において基板間の電位差で縦電界を発生させ、電界によって液晶分子を回転させて高速応答化することができる。例えば立下がり時において、上下基板間で生じる電界により、液晶層における液晶分子が基板主面に対して垂直方向になるように回転させて高速応答化することができる。上記第1の電極対は、上下基板のいずれか一方に配置された一対の櫛歯電極であり、上記第2の電極対は、上下基板のそれぞれに配置された対向電極であることが特に好ましい。
上記上下基板のそれぞれに配置された対向電極は、面状電極であることが更に好ましい。これにより、より好適に縦電界を発生させることができる。本明細書中、面状電極とは、複数の画素内で電気的に接続された形態を含み、例えば、すべての画素内で電気的に接続された形態、同一の画素列内で電気的に接続された形態等が好適なものとして挙げられる。面状とは、本発明の技術分野において面形状といえるものであればよく、その一部の領域にリブやスリット等の配向規制構造体を有していたり、基板主面を平面視したときに画素の中心部分に当該配向規制構造体を有していたりしてもよいが、実質的に配向規制構造体を有さないものが好適である。また、横電界・縦電界を好適に印加するうえで、液晶層側の電極(上層電極)を第1の電極対とし、液晶層側と反対側の電極(下層電極)を第2の電極対の一方とする形態が特に好ましい。例えば、第1の電極対の下層(第2基板からみて液晶層と反対側の層)に絶縁層を介して第2の電極対の一方を設けることができる。更に、上記第2の電極対の一方は、各画素単位で独立であってもよいが、同一の画素列内で電気的に接続されているものであることが好ましい。なお、第1の電極対の一方をその下層電極である第2の電極対の一方と導通させた場合に、当該第2の電極対の一方が同一の画素列内で電気的に接続されているときは、当該第1の電極対の一方も同一の画素列内で電気的に接続されている形態となり、当該形態も本発明の好ましい形態の一つである。そして、上記第2の電極対の一方は、少なくとも、基板主面を平面視したときに第2の電極対の他方と重畳する箇所が面状であることが好ましい。
図69及び図70は、本発明の液晶駆動方法に係る櫛歯電極の一形態を示す断面模式図である。図69に示されるように、一対の櫛歯電極417、419が同一の層に設けられていてもよく、また、図70に示されるように、本発明の効果を発揮できる限り、一対の櫛歯電極517、519が異なる層に設けられていてもよいが、一対の櫛歯電極は、同一の層に設けられていることが好ましい。一対の櫛歯電極が同一の層に設けられているとは、それぞれの櫛歯電極が、その液晶層側、及び/又は、液晶層側と反対側において、共通する部材(例えば、絶縁層、液晶層等)と接していることを言う。
上記液晶は、電圧無印加時に基板主面に対して垂直方向に配向する液晶分子を含むことが好ましい。なお、基板主面に対して垂直方向に配向するとは、本発明の技術分野において、基板主面に対して垂直方向に配向するといえるものであればよく、実質的に垂直方向に配向する形態を含む。上記液晶は、閾値電圧未満で基板主面に対して垂直方向に配向する液晶分子から実質的に構成されるものであることが好適である。上記「電圧無印加時に」は、本発明の技術分野において実質的に電圧が印加されていないといえるものであればよい。このような垂直配向型の液晶は、広視野角、高コントラストの特性等を得るのに有利な方式であり、その適用用途が拡大しているものである。
上記第1の電極対は、閾値電圧以上で異なる電位とすることができることが好ましい。例えば、明状態の透過率を100%に設定したとき、5%の透過率を与える電圧値を意味する。閾値電圧以上で異なる電位とすることができるとは、閾値電圧以上で異なる電位とする駆動操作を実現できるものであればよく、これにより液晶層に印加する電界を好適に制御することが可能となる。異なる電位の好ましい上限値は、例えば20Vである。異なる電位とすることができる構成としては、例えば、第1の電極対のうち、一方の電極をあるTFTで駆動すると共に、他方の電極を、別のTFTで駆動したり、該他方の電極の下層電極と導通させたりすることにより、第1の電極対をそれぞれ異なる電位とすることができる。上記第1の電極対が一対の櫛歯電極である場合は、一対の櫛歯電極における櫛歯部分の幅は、例えば2μm以上が好ましい。また、櫛歯部分と櫛歯部分との間の幅(本明細書中、スペースともいう。)は、例えば2μm~7μmであることが好ましい。
上記同一の画素列とは、例えばアクティブマトリクス駆動方式である場合、基板主面を平面視したときに、アクティブマトリクス駆動方式におけるゲートバスラインに沿って配置される画素列である。このように上記第2の電極対の少なくとも一方が同一の画素列内で電気的に接続されていることにより、例えば偶数のゲートバスラインに対応する画素ごと・奇数のゲートバスラインに対応する画素ごとに、電位変化が反転するように電極に電圧を印加することができ、好適に縦電界を発生させて高速応答化することができる。
上記液晶は、第1の電極対の電位差が閾値電圧以上となることにより、基板主面に対して水平成分を含んで配向するものであることが好ましい。水平方向に配向するとは、本発明の技術分野において水平方向に配向するといえるものであればよい。これにより、高速応答化できるとともに、液晶が正の誘電率異方性を有する液晶分子(ポジ型液晶分子)を含む場合に、透過率を向上することができる。上記液晶は、閾値電圧以上で基板主面に対して水平方向に配向する液晶分子から実質的に構成されるものであることが好適である。
上記液晶は、正の誘電率異方性を有する液晶分子(ポジ型液晶分子)を含むことが好ましい。正の誘電率異方性を有する液晶分子は、電界を印加した場合に一定方向に配向されるものであり、配向制御が容易であり、より高速応答化することができる。また、上記液晶層は、負の誘電率異方性を有する液晶分子(ネガ型液晶分子)を含むこともまた好ましい。これにより、より透過率を向上することができる。すなわち、高速応答化の観点からは、上記液晶分子が正の誘電率異方性を有する液晶分子から実質的に構成されることが好適であり、透過率の観点からは、上記液晶分子が負の誘電率異方性を有する液晶分子から実質的に構成されることが好適であるといえる。
上記上下基板は、少なくとも一方の液晶層側に、通常は配向膜を有する。該配向膜は、垂直配向膜であることが好ましい。また、該配向膜としては、有機材料、無機材料から形成された配向膜、光活性材料から形成された光配向膜、ラビング等によって配向処理がなされた配向膜等が挙げられる。なお、上記配向膜は、ラビング処理等による配向処理がなされていない配向膜であってもよい。有機材料、無機材料から形成された配向膜、光配向膜等の、配向処理が必要ない配向膜を用いることによって、プロセスの簡略化によりコストを削減するとともに、信頼性及び歩留まりを向上することができる。また、ラビング処理をおこなった場合、ラビング布などからの不純物混入による液晶汚染、異物による点欠陥不良、液晶パネル内でラビングが不均一であるために表示ムラが発生するなどのおそれがあるが、これら不利点も無いものとすることができる。また、上記上下基板は、少なくとも一方の液晶層側と反対側に、偏光板を有することが好ましい。該偏光板は、円偏光板が好ましい。このような構成により、透過率改善効果を更に発揮することができる。該偏光板は、直線偏光板であることもまた好ましい。このような構成により、視野角特性を優れたものとすることができる。
本発明の液晶駆動方法は、縦電界発生時においては、第2の電極対の電極間(例えば、上下基板のそれぞれに配置された対向電極間)に、第1の電極対の電極間(例えば、上下基板のいずれか一方に配置された一対の櫛歯電極間)よりも高い電位差を生じさせることが好ましい。例えば、上基板が有する対向電極の電位及び下基板が有する対向電極の電位を、それぞれ、7.5V、0Vとすると共に、一対の櫛歯電極の電位を、ともに0Vとしたり、上基板が有する対向電極の電位及び下基板が有する対向電極の電位を、それぞれ、7.5V、15Vとすると共に、一対の櫛歯電極の電位を、ともに15Vとしたり、上基板が有する対向電極の電位及び下基板が有する対向電極の電位を、それぞれ、0V、15Vとすると共に、下基板が有する一対の櫛歯電極の電位を、ともに15Vとしたりすることができる。
また上述したように、本発明の駆動方法は、縦電界発生後に、第1の電極対及び第2の電極対の全電極間に実質的に電位差を生じさせない駆動操作を実行する形態(初期化工程)を含むことが好ましい。この形態により、第1の電極対及び第2の電極対の少なくとも一方(例えば、一対の櫛歯電極)のエッジ付近における液晶の配向を好適に制御でき、透過率をより優れたものとすることができる。上記初期化工程は、縦電界発生後におこなうものであることが好ましく、縦電界発生後にその他の電界が発生させてもよいが、縦電界発生直後におこなうものであることが好適である。
また横電界発生時においては、通常、少なくとも第1の電極対の電極間(例えば、上下基板のいずれか一方に配置された一対の櫛歯電極間)に、電位差を生じさせる。例えば、第1の電極対の電極間に、第2の電極対の電極間(例えば、上下基板のそれぞれに配置された対向電極間)よりも高い電位差を生じさせる形態とすることができ、上基板が有する対向電極の電位及び下基板が有する対向電極の電位を、それぞれ、7.5V、0Vとすると共に、下基板が有する一対の櫛歯電極の電位を、それぞれ15V、0Vとしたり、上基板が有する対向電極の電位及び下基板が有する対向電極の電位を、それぞれ、7.5V、7.5Vとすると共に、下基板が有する一対の櫛歯電極の電位を、それぞれ15V、0Vとしたり、上基板が有する対向電極の電位及び下基板が有する対向電極の電位を、それぞれ、0V、0Vとすると共に、下基板が有する一対の櫛歯電極の電位を、それぞれ15V、0Vとしたりすることができる。また、第1の電極対の電極間に、第2の電極対の電極間よりも低い電位差を生じさせる形態とすることもでき、櫛歯間の横電界により低階調表示をおこなう場合、例えば、上基板が有する対向電極の電位及び下基板が有する対向電極の電位を、それぞれ、7.5V、0Vとすると共に、下基板が有する一対の櫛歯電極の電位を、それぞれ10V、5V(櫛歯間電位5V)とする場合等が挙げられる。
ここで、偶数ライン・奇数ラインごとに共通接続された下層電極(第2の電極対の一方の電極)に印加して電位変化を反転させるものとすることができる。また一定電圧で保持された電極の電位を中間電位としてもよく、この一定電圧で保持された電極の電位を0Vであると考えると、バスラインごとの下層電極に印加される電圧の極性が反転されているともいえる。
本発明の液晶表示パネルが備える上下基板は、通常は液晶を挟持するための一対の基板であり、例えば、ガラス、樹脂等の絶縁基板を母体とし、絶縁基板上に配線、電極、カラーフィルタ等を作り込むことで形成される。また、本発明の液晶駆動方法において、上記上下基板の少なくとも一方には、誘電体層が設けられていることが好ましい。
なお、上記第1の電極対の少なくとも一方が画素電極であること、上記第1の電極対を備える基板がアクティブマトリクス基板であることが好適である。また、本発明の液晶駆動方法は、透過型、反射型、半透過型のいずれの液晶表示装置にも適用することができる。
本発明はまた、本発明の液晶駆動方法を用いて駆動される液晶表示装置でもある。本発明の液晶表示装置における液晶駆動方法の好ましい形態は、上述した本発明の液晶駆動方法の好ましい形態と同様である。液晶表示装置としては、パーソナルコンピュータ、テレビジョン、カーナビゲーション等の車載用の機器、携帯電話等の携帯情報端末のディスプレイ等が挙げられ、特に、カーナビゲーション等の車載用の機器等の低温環境下等で用いられる機器に適用されることが好ましい。
本発明の液晶駆動方法及び液晶表示装置の構成としては、このような構成要素を必須として形成されるものである限り、その他の構成要素により特に限定されるものではなく、液晶駆動方法及び液晶表示装置に通常用いられるその他の構成を適宜適用することができる。
上述した各形態は、本発明の要旨を逸脱しない範囲において適宜組み合わされてもよい。
本発明の液晶駆動方法及び液晶表示装置によれば、第1の電極対と第2の電極対により液晶を駆動させて、充分に高速応答化すると共に、透過率が充分に優れ、黒表示時には透過率を充分に低下させることができる。
実施形態1に係る液晶表示パネルの横電界発生時における断面模式図である。 実施形態1に係る液晶表示パネルの縦電界発生時における断面模式図である。 実施形態1に係る液晶表示パネルの初期化工程時における断面模式図である。 実施形態1に係る液晶表示パネルの横電界発生時における断面模式図である。 図4に示した液晶表示パネルについてのシミュレーション結果である。 実施形態1に係る液晶表示パネルの縦電界発生時における断面模式図である。 図6に示した液晶表示パネルについてのシミュレーション結果である。 実施形態1に係る液晶表示パネルの縦電界発生後の初期化工程における断面模式図である。 図8に示した液晶表示パネルについてのシミュレーション結果である。 櫛歯駆動とFFS駆動のシミュレーションによる応答波形比較を示すグラフである。 実施形態1における駆動応答波形実測値及び各電極の印加矩形波を示すグラフである。 実施形態1における最大透過率とセル厚dとの関係を示すグラフである。 実施形態1における最大透過率とスペースSとの関係を示すグラフである。 実施形態1に係る液晶表示パネルの断面模式図である。 実施形態1に係る液晶表示パネルの絵素平面模式図である。 実施形態1に係る液晶表示パネルの絵素等価回路図である。 実施形態1に係る液晶表示パネルの各電極の電位変化を示す図である。 実施形態1に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態1に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態1に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。 実施形態1に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態1に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態1に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。 実施形態2に係る液晶表示パネルの断面模式図である。 実施形態2に係る液晶表示パネルの絵素平面模式図である。 実施形態2に係る液晶表示パネルの絵素等価回路図である。 実施形態2に係る液晶表示パネルの各電極の電位変化を示す図である。 実施形態2に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態2に係る液晶表示パネルの横電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。 実施形態2に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態2に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。 実施形態2に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態2に係る液晶表示パネルの横電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。 実施形態2に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態2に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。 実施形態2の変形例に係る液晶表示パネルの断面模式図である。 実施形態2の変形例に係る液晶表示パネルの絵素平面模式図である。 実施形態2の変形例に係る液晶表示パネルの絵素等価回路図である。 実施形態2の変形例に係る液晶表示パネルの各電極の電位変化を示す図である。 実施形態2の変形例に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態2の変形例に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態2の変形例に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。 実施形態2の変形例に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態2の変形例に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態2の変形例に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。 実施形態3に係る液晶表示パネルの断面模式図である。 実施形態3に係る液晶表示パネルの絵素平面模式図である。 実施形態3に係る液晶表示パネルの絵素等価回路図である。 実施形態3に係る液晶表示パネルの各電極の電位変化を示す図である。 実施形態3に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態3に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態3に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。 実施形態3に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態3に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態3に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。 本発明の駆動方法の形態を示す平面模式図である。 本発明の液晶表示パネルの駆動形態を示す平面模式図である。 本発明の液晶表示パネルの駆動形態を示す平面模式図である。 本発明の液晶表示パネルの駆動形態を示す平面模式図である。 比較例1に係る液晶表示パネルのフリンジ電界発生時における断面模式図である。 比較例1に係る液晶表示パネルの平面模式図である。 図60に示した液晶表示パネルについてのシミュレーション結果である。 初期化工程を設けず縦電界を印加し続けたときの液晶表示パネルについてのシミュレーション結果である。 初期化工程を設けたときの液晶表示パネルについてのシミュレーション結果である。 比較例3におけるTNモードを用いた櫛歯駆動のシミュレーションによる応答波形を示すグラフである。 比較例3に係る液晶表示パネルについてのシミュレーション結果である。 比較例3に係る液晶表示パネルについてのシミュレーション結果である。 比較例3に係る液晶表示パネルについてのシミュレーション結果である。 本発明の液晶駆動方法に係る櫛歯電極の一形態を示す断面模式図である。 本発明の液晶駆動方法に係る櫛歯電極の一形態を示す断面模式図である。 実施形態4に係る液晶表示パネルの断面模式図である。 実施形態4に係る液晶表示パネルの絵素平面模式図である。 実施形態4に係る液晶表示パネルの絵素等価回路図である。 実施形態4に係る液晶表示パネルの各電極の電位変化を示す図である。 実施形態4に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態4に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態4に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。 実施形態4に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態4に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態4に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。 実施形態5に係る液晶表示パネルの断面模式図である。 実施形態5に係る液晶表示パネルの絵素平面模式図である。 実施形態5に係る液晶表示パネルの絵素等価回路図である。 実施形態5に係る液晶表示パネルの各電極の電位変化を示す図である。 実施形態5に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態5に係る液晶表示パネルの横電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。 実施形態5に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態5に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。 実施形態5に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態5に係る液晶表示パネルの横電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。 実施形態5に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態5に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。 実施形態5の変形例に係る液晶表示パネルの断面模式図である。 実施形態5の変形例に係る液晶表示パネルの絵素平面模式図である。 実施形態5の変形例に係る液晶表示パネルの絵素等価回路図である。 実施形態5の変形例に係る液晶表示パネルの各電極の電位変化を示す図である。 実施形態5の変形例に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態5の変形例に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態5の変形例に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。 実施形態5の変形例に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態5の変形例に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。 実施形態5の変形例に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。 実施形態6に係る液晶表示パネルの断面模式図である。 対向電極面上の誘電体層の有無に対するシミュレーションによる応答波形比較を示すグラフである。 実施形態6に係る液晶表示パネルの絵素等価回路図である。 実施形態6に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態6に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。 実施形態6に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。 実施形態6において、誘電体層の層厚を変化させた場合の時間に対する透過率を示すグラフである。 実施形態6において、誘電体層の層厚に対する、時間TON、TOFF3.6msでの透過率、及び、これらのコントラスト比を示すグラフである。 実施形態6において、誘電体層の比誘電率を変化させた場合の時間に対する透過率を示すグラフである。 実施形態6において、誘電体層の比誘電率に対する、時間TON、TOFF3.6msでの透過率、及び、これらのコントラスト比を示すグラフである。
以下に実施形態を掲げ、本発明を図面を参照して更に詳細に説明するが、本発明はこれらの実施形態のみに限定されるものではない。本明細書中、画素とは、特に明示しない限り、絵素(サブ画素)であってもよい。また、サブフレームとは、すべての画素(例えば、RGBを含む画素)による表示であるフレームに対し、一部又は全ての絵素を用いて、例えば、フィールドシーケンシャル(時分割)駆動で1フレーム内での各色の連続表示をおこなう際に、1色を表示するために費やす時間をいい、本明細書中では該表示のための期間をいう。更に、面状電極は、本発明の技術分野において面状電極であるといえる限り、例えば、点形状のリブ及び/又はスリットが形成されていてもよいが、実質的に配向規制構造体を有さないものが好ましい。そして、液晶層を挟持する一対の基板を上下基板ともいい、これらのうち、表示面側の基板を上側基板ともいい、表示面と反対側の基板を下側基板ともいう。また、基板に配置される電極のうち、表示面側の電極を上層電極ともいい、表示面と反対側の電極を下層電極ともいう。更に、本実施形態の回路基板(第2基板)を、薄膜トランジスタ素子(TFT)を有すること等から、TFT基板又はアレイ基板ともいう。なお、本実施形態では、立上がり(横電界印加)・立下がり(縦電界印加)の両方において、TFTをオン状態にして一対の櫛歯電極の少なくとも一方の電極(画素電極)に電圧を印加している。
なお、各実施形態において、同様の機能を発揮する部材及び部分は同じ符号を付している。また、図中、特に断らない限り、(i)は、下側基板の上層にある櫛歯電極の一方の電位を示し、(ii)は、下側基板の上層にある櫛歯電極の他方の電位を示し、(iii)は、下側基板の下層の面状電極の電位を示し、(iv)は、上側基板の面状電極の電位を示す。二対の電極が(i)と(ii)、(iii)と(iv)から構成されることが好ましいが、これ以外の形態であっても、本発明の効果を発揮することができる。
実施形態1
図1は、実施形態1に係る液晶表示パネルの横電界発生時における断面模式図である。図2は、実施形態1に係る液晶表示パネルの縦電界発生時における断面模式図である。図1及び図2において、点線は、発生する電界の向きを示す。実施形態1に係る液晶表示パネルは、ポジ型液晶である液晶分子31を用いた垂直配向型の3層電極構造(ここで、第2層目に位置する下側基板の上層電極は櫛歯電極である。)を有する。立上がりは、図1に示すように、一対の櫛歯電極16(例えば、電位0Vである櫛歯電極17と電位14Vである櫛歯電極19とからなる)間の電位差14Vで発生する横電界により、液晶分子を回転させる。このとき、基板間(電位7Vである対向電極13と電位7Vである対向電極23との間)の電位差は実質的に生じていない。
また、立下がりは、図2に示すように、基板間(例えば、それぞれ電位14Vである対向電極13、櫛歯電極17、及び、櫛歯電極19と、電位7Vである対向電極23との間)の電位差7Vで発生する縦電界により、液晶分子を回転させる。このとき、一対の櫛歯電極16(例えば、電位14Vである櫛歯電極17と電位14Vである櫛歯電極19とからなる)間の電位差は実質的に生じていない。
図3は、実施形態1に係る液晶表示パネルの初期化工程時における断面模式図である。初期化工程は、図3に示すように、第1の電極対及び第2の電極対の全電極間に電位差を実質的に生じさせないものとする。図3では、全電極が0Vとなっているが、実質的に等電位であればよく、0Vである必要はない。全電極を等電位にすることにより、液晶分子を初期の完全に垂直な配向に戻す期間を設ける(図9)。これにより、縦電界を印加したままでは若干浮いてしまう透過率を、初期の黒状態まで下げることができる。
立上がり、立下がり共に電界によって液晶分子を回転させることにより、高速応答化する。すなわち、立上がりでは、一対の櫛歯電極間の横電界でオン状態として高透過率化し、立下がりでは、基板間の縦電界でオン状態として高速応答化する。更に、櫛歯駆動の横電界により高透過率化も実現することができる。なお、実施形態1及びこれ以降の実施形態では液晶としてポジ型液晶を用いているが、ポジ型液晶の代わりにネガ型液晶を用いてもよい。ネガ型液晶を用いた場合は、一対の基板間の電位差により、液晶分子が水平方向に配向し、一対の櫛歯電極間の電位差により、液晶分子が垂直方向に配向することになるが、初期化工程により液晶分子をより充分に垂直方向に配向させることにより、ポジ型液晶の場合と同様に黒表示時の透過率を充分に低くする効果を発揮することができる。また、透過率が優れたものとなるとともに、立上がり・立下がりの両方において電界によって液晶分子を回転させて高速応答化することができる。この場合は、上下基板のそれぞれに配置された対向電極間に電位差を生じさせる駆動操作、該一対の櫛歯電極の電極間に電位差を生じさせる駆動操作、該対向電極及び該一対の櫛歯電極間の全電極間に電位差を生じさせない駆動操作の順に実行することが好適である。なお、ポジ型液晶を用いた場合は、後述するように、一対の櫛歯電極の電極間に電位差を生じさせる駆動操作、上下基板のそれぞれに配置された対向電極間に電位差を生じさせる駆動操作、該対向電極及び該一対の櫛歯電極の全電極間に電位差を生じさせない駆動操作の順に実行することが好適である。また、本明細書中、一対の櫛歯電極の電位を(i)、(ii)で示し、下層基板の面状電極の電位を(iii)で示し、上層基板の面状電極の電位を(iv)で示す。
実施形態1に係る液晶表示パネルは、図1及び図2に示されるように、アレイ基板10、液晶層30及び対向基板20(カラーフィルタ基板)が、液晶表示パネルの背面側から観察面側に向かってこの順に積層されて構成されている。実施形態1の液晶表示パネルは、図2に示されるように、櫛歯電極間の電圧差が閾値電圧未満では液晶分子を垂直配向させる。また、図1に示されるように、櫛歯電極間の電圧差が閾値電圧以上ではガラス基板11(下側基板)上に形成された上層電極である櫛歯電極17、19(一対の櫛歯電極16)間に発生する電界で、液晶分子を櫛歯電極間で水平方向に傾斜させることによって透過光量を制御する。面状の下層電極(対向電極13)は、櫛歯電極17、19(一対の櫛歯電極16)との間に絶縁層15を挟んで形成される。絶縁層15には、例えば、酸化膜SiOや、窒化膜SiNや、アクリル系樹脂等が使用され、または、それらの材料の組み合わせも使用可能である。
図1、図2には示していないが、偏光板が、両基板の液晶層とは反対側に配置されている。偏光板としては、円偏光板又は直線偏光板のいずれも使用することが可能である。また、両基板の液晶層側にはそれぞれ配向膜が配置され、これら配向膜には、膜面に対して液晶分子を垂直に立たせるものである限り、有機配向膜又は無機配向膜のいずれであってもよい。
走査信号線で選択されたタイミングで、映像信号線から供給された電圧を薄膜トランジスタ素子(TFT)を通じて、液晶を駆動する櫛歯電極19に印加する。なお、本実施形態では櫛歯電極17と櫛歯電極19とは同層に形成されており、同層に形成される形態が好適であるが、櫛歯電極間に電圧差を発生させて横電界を印加し、透過率を向上するという本発明の効果を発揮できる限り、別層に形成されるものであってもよい。櫛歯電極19は、コンタクトホールを介してTFTから伸びているドレイン電極と接続されている。なお、図1、図2では、対向電極13、23が面状形状であり、対向電極13は、ゲートバスラインの偶数ライン・奇数ラインごとに共通接続されている。このような電極も本明細書では面状電極という。また、対向電極23は、すべての画素に対応して共通接続されている。
薄膜トランジスタ素子には、透過率改善効果の観点から酸化物半導体TFT(IGZO等)を用いることが好ましい。酸化物半導体は、アモルファスシリコンよりも高いキャリア移動度を示す。これにより、1画素に占めるトランジスタの面積を小さくすることができるため開口率が増加し、1画素あたりの光の透過率を高めることが可能となる。したがって、酸化物半導体TFTを用いることで、本発明の効果の1つである透過率改善効果をより顕著に得ることができる。
本実施形態では、櫛歯電極の電極幅Lは2.4μmであるが、例えば2μm以上が好ましい。櫛歯電極の電極間隔Sは、2.6μmであるが、例えば2μm以上が好ましい。なお、好ましい上限値は、例えば7μmである。また、電極間隔Sと電極幅Lとの比(L/S)としては、例えば0.4~3であることが好ましい。より好ましい下限値は、0.5であり、より好ましい上限値は、1.5である。
セルギャップdは、5.4μmであるが、2μm~7μmであればよく、当該範囲内であることが好適である。セルギャップd(液晶層の厚み)は、本明細書中、液晶表示パネルにおける液晶層の厚みの全部を平均して算出されるものであることが好ましい。
(シミュレーションによる応答性能及び透過率の検証)
図4は、実施形態1に係る液晶表示パネルの横電界発生時における断面模式図である。実施形態1に係る櫛歯駆動による駆動操作では、一対の櫛歯電極16(例えば、電位0Vである櫛歯電極17と電位14Vである櫛歯電極19とからなる)間で横電界を発生させることにより、一対の櫛歯電極間の広範囲にわたって液晶分子を回転させることが可能となる(図4及び図5参照)。
図5は、図4に示した液晶表示パネルについてのシミュレーション結果である。図5では、ダイレクタD、電界、および透過率分布の、立上がり後2.2msの時点でのシミュレーション結果を示す(なお、後述する図〔グラフ〕等に示すように、最初の0.4msは駆動していない。)。実線で示されたグラフは、透過率を示す。また、ダイレクタDは、液晶分子長軸の配向方向を示す。シミュレーション条件として、セル厚は5.4μmとし、櫛歯間隔は2.6μmとした。
実施形態1の液晶表示パネルにおいて櫛歯駆動による横電界を印加した場合は、櫛歯電極間の広範囲で液晶分子を回転させることができ、高透過率化を実現した(シミュレーションにおける透過率18.6%〔図10参照〕、後述する実測透過率17.7%〔図11等参照〕)。一方、後述する比較例1(先行資料のFFS駆動)では、充分な透過率を得ることができなかった。なお、図6は、実施形態1に係る液晶表示パネルの縦電界発生時における断面模式図である。基板間(例えば、それぞれ電位14Vである対向電極13、櫛歯電極17、及び、櫛歯電極19と、電位7Vである対向電極23との間)の電位差7Vで発生する縦電界により、液晶分子を回転させる。図7は、図6に示した液晶表示パネルについてのシミュレーション結果である。図7では、ダイレクタD、電界、および透過率分布の、立上がり期間の終点(2.8msの時点)を過ぎた後の、3.5msの時点でのシミュレーション結果を示す。ここで、未だ、点線で囲った領域では櫛歯電極間で等電位面が水平にならず、液晶分子が完全に垂直にならない。
図8は、実施形態1に係る液晶表示パネルの縦電界発生後の初期化工程における断面模式図である。図9は、図8に示した液晶表示パネルについてのシミュレーション結果である。全電極を等電位にすることで、液晶分子を初期の充分に垂直な配向状態に初期化する期間を設ける。ここで、図8では第1の電極対及び第2の電極対の全電極を0Vとしているが、0Vに限定されるものではなく、当該全電極が等電位(実質的に電位差を生じさせない)であればよい。
図10は、櫛歯駆動とFFS駆動のシミュレーションによる応答波形を比較したグラフである。最初の0.4msの期間は駆動していないため、立上がり期間(横電界印加期間)は、2.4msであり、立下がり期間(縦電界印加期間)は0.8msである。その後、上記全電極が当電位であることによる配向初期化期間を設けている。櫛歯駆動(実施形態1)と後述するFFS駆動(比較例1)とを比較している。なお、シミュレーション条件は、セル厚5.4μm、一対の櫛歯電極の電極間隔2.6μmでおこなったものである。
なお、応答速度については、以下のように考えられる。実施形態1に係る櫛歯駆動で得られる透過率(18.6%)は、比較例1に係るFFS駆動の場合(3.6%)と比較して高い。そのため、実施形態1に係る櫛歯駆動で3.6%の透過率を得ようとする際には、オーバードライブ駆動を用いることにより、FFS駆動と比較してより高速な応答を実現できる。すなわち、少なくとも櫛歯駆動で3.6%の透過率を得るために必要な定格電圧よりも大きい電圧を印加して、液晶を速く応答させておき、目的の透過率に達するタイミングで定格電圧まで印加電圧を下げることにより、立上がりの応答時間を短縮することができる。例えば、図10では、0.6msの時点41で定格電圧まで下げて、立上がりの応答時間を短縮できる。同じ透過率からの立下りの応答時間は同等である。
(実測による応答性能及び透過率の検証)
図11は、実施形態1における駆動応答波形実測値及び各電極の印加矩形波を示すグラフである。評価セルは、上述したシミュレーションと同様に、セル厚5.4μmとし、一対の櫛歯電極の電極間隔は2.6μmとした。なお、測定温度は、25℃であった。
立上がり及び立下がりにおいては、図4及び図6に示したように電極に電圧を印加し、それぞれ横電界及び縦電界を液晶分子に印加した。すなわち、立上がり期間は、一対の櫛歯電極17、19間で櫛歯駆動(実施形態1)2.4msであり、立下がり期間は、一対の櫛歯電極17、19及び対向電極13と、対向電極23との間で、縦電界駆動0.8ms(各電極の印加波形は図11参照)であった。
実測の結果、実施形態1では最大透過率17.7%(シミュレーションでの透過率は18.6%)で、後述する比較例1(シミュレーション透過率3.6%)と比較して高透過率化を実現した。また、立上がりは透過率10%-90%(最大透過率を100%としたときの値)で応答速度0.9ms、立下がりは透過率90-10%(最大透過率を100%としたときの値)で0.4msであり、立上がり、立下がり共に高速化を実現した。
実施形態1における縦電界オン-横電界オンの好ましい櫛歯電極幅(L;Line)、櫛歯電極間隔(S;Space)、セル厚(d)について検討した。
(透過率とライン幅〔L〕との関係)
透過率は櫛歯電極幅Lの減少に比例して増大するが、櫛歯電極幅Lを小さくしすぎると、リーク、断線等デバイス作製上の問題が発生するため、2μm以上であることが望ましい。
(透過率とセル厚d、櫛歯電極間隔Sの関係)
図12は、実施形態1における最大透過率とセル厚dとの関係を示すグラフである。図13は、実施形態1における最大透過率とスペースSとの関係を示すグラフである。セル厚d、スペースS共に、大きくなるにしたがって応答速度は遅くなる。よって、応答速度の観点からは、セル厚d、スペースSは小さいほどよいが、あまり小さくしすぎるとリーク、断線などデバイス作製上の問題が発生するおそれがある。このため、セル厚d、スペースSは、2μm以上であることが望ましい。次に、セル厚d、スペースSを変化させた際の最大透過率をLCD MASTERによりシミュレーションしたところ(図12、図13、表1及び表2参照)、セル厚d、スペースS共に、2μmから大きくなるにしたがって最大透過率は増大するが、7μmを超えると大きく減少した。よって、セル厚d、スペースSは7μm以下であることが望ましい。したがって、セル厚d、スペースS共に、2μm以上、7μm以下であることが望ましい。
Figure JPOXMLDOC01-appb-T000001
Figure JPOXMLDOC01-appb-T000002
(TFT駆動方法)
図14は、実施形態1に係る液晶表示パネルの断面模式図である。図15は、実施形態1に係る液晶表示パネルの絵素平面模式図である。図16は、実施形態1に係る液晶表示パネルの絵素等価回路図である。図17は、実施形態1に係る液晶表示パネルの各電極の電位変化を示す図である。実施形態1におけるモジュールでの駆動法としては、1絵素当たり2つのTFTを駆動させておこなう。図14~図17では、下側基板の下層電極と電気的に接続される配線は、二点鎖線で示す。下側基板の一対の櫛歯電極の一方と電気的に接続される配線は、一点鎖線で示す。下側基板の一対の櫛歯電極の他方と電気的に接続される配線は、当該図においてより間隔の狭い点線で表す。上側基板の電極と電気的に接続される配線は、当該図においてより間隔の広い点線で表す。下層電極は、Cs電極を兼ねており、偶数ライン・奇数ラインごとに共通接続されている。なお、図14において、櫛歯電極とCs電極との重なりで形成される補助容量をCsで示し、一対の櫛歯電極間で形成される液晶容量をClc1で示し、一対の基板の電極間で形成される液晶容量をClc2で示す。
N行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には7.5Vであり、その後暗表示(黒表示)では15Vとなり、初期化工程では7.5Vとなっている。また、N+1行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には7.5Vであり、その後暗表示(黒表示)では0Vとなり、初期化工程では7.5Vとなっている。なお、N行目が偶数ラインであり、N+1行目が奇数ラインであってもよく、N行目が奇数ラインであり、N+1行目が偶数ラインであってもよい。実施形態1では、偶数ライン・奇数ラインごとに共通接続された下層電極(iii)に印加して電位変化を反転させる。なお、一定電圧で保持された電極の電位を7.5Vと表記しているが、これは実質的に0Vともいえるため、NラインとN+1ラインは極性反転させて駆動されるともいえる。
図18は、実施形態1に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。図19は、実施形態1に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。図20は、実施形態1に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。図21は、実施形態1に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。図22は、実施形態1に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。図23は、実施形態1に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。
図18及び図21は、一対の櫛歯電極間の横電界で液晶駆動している。図19及び図22は、櫛歯電極と下層電極とを共に15V、又は、0Vとして縦電界印加(偶数ライン・奇数ラインごとにTFTオン)している。図20及び図23は、N行目のTFTをオフして一対の櫛歯電極をフローティング(float)させるか、又は、全TFTをオンして一対の櫛歯電極を7.5Vとして、下層電極7.5Vで初期配向にリフレッシュ(初期化工程)をおこなったものである。
なお、実施形態1の液晶表示パネルを備える液晶表示装置は、通常の液晶表示装置が備える部材(例えば、光源等)を適宜備えることができる。後述する実施形態においても同様である。
実施形態2
図24は、実施形態2に係る液晶表示パネルの断面模式図である。図25は、実施形態2に係る液晶表示パネルの絵素平面模式図である。図26は、実施形態2に係る液晶表示パネルの絵素等価回路図である。図27は、実施形態2に係る液晶表示パネルの各電極の電位変化を示す図である。実施形態2におけるモジュールでの駆動法としては、1絵素当たり1つのTFTを駆動させておこなう。図24~図27では、下側基板の下層電極と電気的に接続される配線は、二点鎖線で示す。下側基板の一対の櫛歯電極の一方と電気的に接続される配線は、一点鎖線で示す。下側基板の一対の櫛歯電極の他方と電気的に接続される配線は、櫛歯電極の他方が下側基板の下層電極と電気的に接続されているので、二点鎖線で示す。上側基板の電極と電気的に接続される配線は、点線で表す。下層電極は、Cs電極を兼ねており、偶数ライン・奇数ラインごとに共通接続されている。
N行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には0Vであり、その後暗表示(黒表示)では、初期化工程7.5V(全TFTオン)を経た後、縦電界印加時では15Vであり、縦電界印加後の初期化工程では7.5Vとなっている。また、N+1行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には15Vであり、その後暗表示(黒表示)では、初期化工程7.5V(全TFTオン)を経た後、縦電界印加時では0Vであり、縦電界印加後の初期化工程では7.5Vとなっている。なお、N行目が偶数ラインであり、N+1行目が奇数ラインであってもよく、N行目が奇数ラインであり、N+1行目が偶数ラインであってもよい。実施形態2では、偶数ライン・奇数ラインごとに共通接続された下層電極に印加して電位変化を反転させる。なお、一定電圧で保持された電極の電位を7.5Vと表記しているが、これは実質的に0Vともいえるため、NラインとN+1ラインは極性反転させて駆動されるといえる。
図28は、実施形態2に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。図29は、実施形態2に係る液晶表示パネルの横電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。図30は、実施形態2に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。図31は、実施形態2に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。図32は、実施形態2に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。図33は、実施形態2に係る液晶表示パネルの横電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。図34は、実施形態2に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。図35は、実施形態2に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。
図28及び図32は、一対の櫛歯電極間の横電界で液晶駆動している。図29及び図33は、すべてのTFTをオンにして、一度全電極を7.5Vにリセットしている。図30及び図34は、TFTをオフして一対の櫛歯電極の一方をフローティングさせるか、又は、TFTを偶数ライン・奇数ラインごとにオンして一対の櫛歯電極の一方を15Vまたは0Vとして、下層電極を15V、又は、0Vとして縦電界印加している。図31及び図35は、TFTをオフして一対の櫛歯電極の一方をフローティングさせるか、又は、全TFTをオンして一対の櫛歯電極を7.5Vとして、下層電極7.5Vで初期配向にリフレッシュ(初期化工程)をおこなったものである。なお、実施形態2に係る図のその他の参照番号は、百の位に1を付した以外は、実施形態1に係る図に示したものと同様である。
実施形態2の変形例
図36は、実施形態2の変形例に係る液晶表示パネルの断面模式図である。図37は、実施形態2の変形例に係る液晶表示パネルの絵素平面模式図である。図38は、実施形態2の変形例に係る液晶表示パネルの絵素等価回路図である。図39は、実施形態2の変形例に係る液晶表示パネルの各電極の電位変化を示す図である。実施形態2の変形例におけるモジュールでの駆動法としては、1絵素当たり1つのTFTを駆動させておこなう。図36~図39では、下側基板の下層電極と電気的に接続される配線は、二点鎖線で示す。下側基板の一対の櫛歯電極の一方と電気的に接続される配線は、一点鎖線で示す。下側基板の一対の櫛歯電極の他方と電気的に接続される配線は、櫛歯電極の他方が下側基板の下層電極と電気的に接続されているので、二点鎖線で示す。上側基板の電極と電気的に接続される配線は、点線で表す。下層電極は、Cs電極を兼ねており、偶数ライン・奇数ラインごとに共通接続されている。N行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には0Vであり、その後暗表示(黒表示)である縦電界印加時は15Vとなり、暗表示(黒表示)である初期化工程では7.5Vとなっている。また、N+1行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には15Vであり、その後暗表示(黒表示)である縦電界印加時では0Vとなり、暗表示(黒表示)である初期化工程では7.5Vとなっている。なお、N行目が偶数ラインであり、N+1行目が奇数ラインであってもよく、N行目が奇数ラインであり、N+1行目が偶数ラインであってもよい。実施形態2の変形例では、偶数ライン・奇数ラインごとに共通接続された下層電極に印加して電位変化を反転させる。なお、一定電圧で保持された電極の電位を7.5Vと表記しているが、これは実質的に0Vともいえるため、NラインとN+1ラインは極性反転させて駆動されるといえる。
図40は、実施形態2の変形例に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。図41は、実施形態2の変形例に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。図42は、実施形態2の変形例に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。図43は、実施形態2の変形例に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。図44は、実施形態2の変形例に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。図45は、実施形態2の変形例に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。
図40及び図43は、一対の櫛歯電極間の横電界で液晶駆動している。図41及び図44は、TFTを偶数ライン・奇数ラインごとにオンにして、櫛歯電極と下層電極とを共に15V又は0Vとして縦電界を印加している。図42及び図45は、TFTをオフして一対の櫛歯電極の一方をフローティングさせるか、又は、全TFTをオンして一対の櫛歯電極を7.5Vとして、下層電極を7.5Vで初期配向にリフレッシュ(初期化工程)をおこなったものである。なお、実施形態2の変形例に係る図のその他の参照番号は、百の位に1を付すと共に「′」を付した以外は、実施形態1に係る図に示したものと同様である。
実施形態3
図46は、実施形態3に係る液晶表示パネルの断面模式図である。図47は、実施形態3に係る液晶表示パネルの絵素平面模式図である。図48は、実施形態3に係る液晶表示パネルの絵素等価回路図である。図49は、実施形態3に係る液晶表示パネルの各電極の電位変化を示す図である。実施形態3におけるモジュールでの駆動法としては、1絵素当たり1つのTFTを駆動させておこなう。図46~図49では、下側基板の下層電極と電気的に接続される配線は、二点鎖線で示す。下側基板の一対の櫛歯電極の一方と電気的に接続される配線は、一点鎖線で示す。下側基板の一対の櫛歯電極の他方に電気的に接続される配線は、当該櫛歯電極の他方が下側基板の下層電極と電気的に接続されているので、二点鎖線で示す。上側基板の電極と電気的に接続される配線は、点線で表す。下層電極は、Cs電極を兼ねており、偶数ライン・奇数ラインごとに共通接続されている。また、実施形態3においては、対向基板側の対向電極も、偶数ライン・奇数ラインごとに共通接続されている。
N行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には0Vであり、その後暗表示(黒表示)である縦電界印加時では15Vとなり、暗表示(黒表示)である初期化工程では15Vとなっている。また、N+1行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には15Vであり、その後暗表示(黒表示)である縦電界印加時では0Vとなり、暗表示(黒表示)である初期化工程では0Vとなっている。また、N行目の絵素においては、対向基板側の対向電極(iv)に印加される電圧は、明表示時には0Vであり、その後暗表示(黒表示)である縦電界印加時にも0Vが維持されるが、初期化工程では15Vと電位変化が反転する。また、N+1行目の絵素においては、対向基板側の対向電極(iv)に印加される電圧は、明表示時には15Vであり、その後暗表示(黒表示)である縦電界印加時にも15Vが維持されるが、初期化工程では0Vと電位変化が反転する。なお、N行目が偶数ラインであり、N+1行目が奇数ラインであってもよく、N行目が奇数ラインであり、N+1行目が偶数ラインであってもよい。実施形態3では、偶数ライン・奇数ラインごとに共通接続された下層電極及び対向基板側の対向電極に印加して電位変化が反転される。
図50は、実施形態3に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。図51は、実施形態3に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。図52は、実施形態3に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。図53は、実施形態3に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。図54は、実施形態3に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。図55は、実施形態3に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。
図50及び図53は、一対の櫛歯電極間の横電界で液晶駆動している。図51及び図54は、TFTを偶数ライン・奇数ラインごとにオンにして、櫛歯電極と下層電極とを共に15V又は0Vとすると共に、対向基板側の対向電極を0V又は15Vとして縦電界を印加している。図52及び図55は、TFTをオフして一対の櫛歯電極の一方をフローティングさせるか、又は、TFTを偶数ライン・奇数ラインごとにオンして一対の櫛歯電極の一方を15Vまたは0Vとして、対向基板の対向電極及び下層電極を、15V又は0Vとして、初期配向にリフレッシュ(初期化工程)をおこなったものである。なお、実施形態3に係る図のその他の参照番号は、百の位に2を付した以外は、実施形態1に係る図に示したものと同様である。実施形態1~3の液晶表示パネルは、製造が容易で、高速応答化・高透過率化が達成可能なものであり、黒表示時の透過率を充分に低いものとすることができる。
上述したTFT駆動方法は、液晶を変化させて初期状態に戻すまでの駆動周期であるサブフレームを含んで駆動する方法であり、サブフレームの周期中に、一対の櫛歯電極の電極間に電位差を生じさせる駆動操作、対向電極間に一対の櫛歯電極の電極間よりも高い電位差を生じさせる駆動操作、並びに、一対の櫛歯電極及び一対の対向電極の全電極間に実質的に電位差を生じさせない駆動操作を実行することを含む。上述した実施形態では、対向電極間に一対の櫛歯電極の電極間よりも高い電位差を生じさせる駆動操作の後に、一対の櫛歯電極及び一対の対向電極の全電極間に実質的に電位差を生じさせない駆動操作を実行しており、これにより液晶分子の配向を好適に制御し、黒表示時の透過率を充分に低いものとすることができる。
図56は、本発明の駆動方法の形態を示す平面模式図である。図56は、液晶表示パネルにおいて白表示が書き込まれていく様子を示している。ソース側は、白書き込みは、縦ライン反転のように印加する。黒書き込みは、反転しない。図56では、ゲートバスライン側をスキャンしている(+35Vと-5Vとの2値)。また、下層電極もスキャンしている(7.5V、15V、0Vの3値)。図56において、一番上のバスラインに沿った画素では、白(中間調)表示がすでに書き込まれた後であり、白(中間調)表示が維持(表示維持41)されている。下層電極は、7.5Vが維持されている。上から二番目のバスラインに沿った画素では、ゲートバスラインの電圧が35Vとなっており、白(中間調)表示が書き込まれている(表示書き込み42)。下層電極もスキャンされ、7.5Vとなっている。上から三番目のバスラインに沿った画素では、黒が書き込まれて保持されている(黒維持43)。下層電極は、15Vとなっている。上から四番目のバスラインに沿った画素でも、黒が書き込まれて保持されている(黒維持43′)。下層電極は、0Vとなっている。なお、対向電極23は、常に7.5Vである。
図57は、本発明の液晶表示パネルの駆動形態を示す平面模式図である。図58は、本発明の液晶表示パネルの駆動形態を示す平面模式図である。図59は、本発明の液晶表示パネルの駆動形態を示す平面模式図である。
図57は、図56で示した表示書き込みされる表示パネルの全体を概念的に示している。表示維持41では、表示書き込みによりデータ信号が印加され、これが保持されている。表示書き込み42では、ゲートバスラインに35Vが印加され、下層電極に7.5Vが印加されて、データ信号が印加されている。また、黒維持43では、まだ表示書き込みがおこなわれていない。
図58及び図59は、黒書き込みされる表示パネルの全体を概念的に示している。図58では、スキャニングすることなく、一括で黒を書き込んでいる。これにより、書き込みの速度はより速くなる。図59では、表示書き込みと同様に、順次、スキャニングをおこない、黒を書き込んでいる。下層電極には、15V又は0Vの入力を、ライン交互でおこなってもよく、フレーム交互でおこなってもよい。
なお、TFT基板及び対向基板において、SEM(Scanning Electron Microscope:走査型電子顕微鏡)等の顕微鏡観察により、本発明の液晶表示パネル及び液晶表示装置に係る電極構造等を確認することができる。
比較例1
図60は、比較例1に係る液晶表示パネルのフリンジ電界発生時における断面模式図である。図61は、比較例1に係る液晶表示パネルの平面模式図である。図62は、図60に示した液晶表示パネルについてのシミュレーション結果である。比較例1に係る液晶表示パネルは、特許文献1と同様に、FFS駆動によりフリンジ電界を発生させるものである。図62は、ダイレクタ、電界、および透過率分布のシミュレーション結果(セル厚5.4μm、櫛歯間隔2.6μm)を示す。なお、比較例1に係る図60の参照番号は、百の位に3を付した以外は、実施形態1に係る図に示したものと同様である。
なお、図ではスリット電極317を14Vとし、面状の対向電極323を7Vとしているが、例えば、スリット電極317を5Vとし、面状の対向電極323を0Vとするものであってもよい。上述した特許文献1に記載のFFS駆動のディスプレイ(一対の櫛歯電極の代わりにスリット電極を用いたもの)では、下側基板の上層-下層電極間で発生するフリンジ電界で液晶分子を回転させる。この場合スリット電極端近傍の液晶分子しか回転しないため、シミュレーションにおける透過率は低く、3.6%となった。上述した実施形態のように透過率を向上させることができなかった(図62参照)。
比較例2
比較例2では、本発明の初期化工程を設けず、黒表示時に透過率が浮いてしまう状態を検討するためのシミュレーションをおこなった。図63は、初期化工程を設けず縦電界を印加し続けたときの液晶表示パネルについてのシミュレーション結果である。初期化工程を設けず縦電界を印加し続けると、櫛歯電極近傍の分子がいつまでも垂直に配向せず、透過率が浮いてしまう。このとき、透過率は、0.02%であり、明表示時と暗表示時とのコントラスト比は、861であった。図64は、初期化工程を設けたときの液晶表示パネルについてのシミュレーション結果である。初期化工程を設けると、櫛歯電極近傍の分子も初期の垂直配向にもどり、透過率が充分に低下する。このとき、透過率は、0.01%であり、明表示時と暗表示時とのコントラスト比は、2020であった。
比較例3
図65は、比較例3におけるTNモードを用いた櫛歯駆動のシミュレーションによる応答波形を示すグラフである。最初の0.4msの期間は駆動していないため、立上がり期間(縦電界印加期間)は、2.4msであり、立下がり期間(横電界印加期間)は1.6msである。
図66~図68は、比較例3に係る液晶表示パネルについてのシミュレーション結果である。すなわち、図66では、ダイレクタD、電界、及び、透過率分布の、2.6msの時点でのシミュレーション結果を示す。図67では、ダイレクタD、電界、及び、透過率分布の、4.2msの時点でのシミュレーション結果を示す。図68では、ダイレクタD、電界、及び、透過率分布の、5.6msの時点でのシミュレーション結果を示す。なお、図65に示すように、最初の0.4msは駆動していない。実線で示されたグラフは、透過率を示す。また、ダイレクタDは、液晶分子長軸の配向方向を示す。比較例3では、特許文献2に記載の櫛歯電極、及び、TNモードを用いた。LCD MASTER 2Dによるシミュレーションをおこなったところ、比較例3では高速応答化の効果が得られないことを確認した。なお、シミュレーション条件として、セル厚は5.4μmとし、櫛歯間隔は2.6μmとした。2.6msの時点では、図66に示されるように縦電界により液晶分子が垂直に応答する。4.2msの時点では、図67に示されるように横電界により櫛歯電極間の液晶分子は水平になるが、櫛歯電極上の液晶分子は下側基板と上側基板との縦電界により、垂直を向いたままで応答しない。5.6msの時点では、図68に示されるように初期化工程を設けても横電界により配向が乱れたため、初期の配向になかなか戻らない。比較例3の結果から、特許文献2に記載の櫛歯電極、及び、TNモードを用いた場合は、高速応答化の効果が得られないことが分かった。
上述した実施形態では、対向基板電極がcomで駆動中常時7.5Vの場合のみとしていたのに対し、縦電界印加時に対向電極に印加される電圧を0V(又は15V)に変化させる駆動例を以下に挙げる(2TFT駆動と1TFT駆動の各々を例示する。)。また、対向基板上に誘電体層(オーバーコート層又はOC層とも言う。)を設けることで透過率を向上させる実施形態を挙げる。後述する実施形態の液晶表示パネルも、製造が容易で、高速応答化・高透過率化が達成可能なものであり、黒表示時の透過率を充分に低いものとすることができる。
実施形態4
図71は、実施形態4に係る液晶表示パネルの断面模式図である。図72は、実施形態4に係る液晶表示パネルの絵素平面模式図である。図73は、実施形態4に係る液晶表示パネルの絵素等価回路図である。図74は、実施形態4に係る液晶表示パネルの各電極の電位変化を示す図である。実施形態4におけるモジュールでの駆動法としては、1絵素当たり2つのTFTを駆動させておこなう。図71~図74では、下側基板の下層電極と電気的に接続される配線は、二点鎖線で示す。下側基板の一対の櫛歯電極の一方と電気的に接続される配線は、一点鎖線で示す。下側基板の一対の櫛歯電極の他方と電気的に接続される配線は、当該図においてより間隔の狭い点線で表す。上側基板の電極と電気的に接続される配線は、当該図においてより間隔の広い点線で表す。下層電極は、Cs電極を兼ねており、すべての画素で共通接続されている。なお、図71において、櫛歯電極とCs電極との重なりで形成される補助容量をCsで示し、一対の櫛歯電極間で形成される液晶容量をClc1で示し、一対の基板の電極間で形成される液晶容量をClc2で示す。
N行目の絵素においては、対向基板側の対向電極(iv)に印加される電圧は、明表示時には7.5Vであり、その後暗表示(黒表示)では0Vとなり、初期化工程では7.5Vとなっている。また、N+1行目の絵素においても、対向基板側の対向電極(iv)に印加される電圧は、明表示時には7.5Vであり、その後暗表示(黒表示)では0Vとなり、初期化工程では7.5Vとなっている。なお、N行目が偶数ラインであり、N+1行目が奇数ラインであってもよく、N行目が奇数ラインであり、N+1行目が偶数ラインであってもよい。実施形態4では、図74に示した(2)の区間で、すべての画素で共通接続された対向基板側の対向電極(iv)への印加電圧を変化させることにより、縦電界を印加する(実施形態1では、対向電極は共通電極で常時7.5Vに固定していた。)。なお、一定電圧で保持された電極の電位を7.5Vと表記しているが、これは実質的に0Vともいえるため、NラインとN+1ラインは極性反転させて駆動されるともいえる。
図75は、実施形態4に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。図76は、実施形態4に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。図77は、実施形態4に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。図78は、実施形態4に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。図79は、実施形態4に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。図80は、実施形態4に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。
図75及び図78は、一対の櫛歯電極間の横電界で液晶駆動している。図76及び図79は、櫛歯電極と下層電極とを共に7.5Vとし、対向基板側の対向電極を0Vとして縦電界印加している。図77及び図80は、全電極を7.5Vとして(一対の櫛歯電極はフローティング(float)させてもよい。)、初期配向にリフレッシュ(初期化工程)をおこなったものである。なお、実施形態4に係る図のその他の参照番号は、百の位に6を付した以外は、実施形態1に係る図に示したものと同様である。
実施形態4では、すべての画素に共通に接続された対向電極への印加電圧を変化させることにより、縦電界を印加している。これにより、対向電極、下層電極共にすべての画素に共通に接続された電極での駆動が可能であり、好適である。すなわち、対向電極・下層電極共に、すべての画素に共通の面状電極でも良く、走査線等のバスラインに沿って偶奇ラインごとに共通する電極でも良い。すべての画素に共通の面状電極とする場合は、素子の簡略化が可能である。
なお、(1)横電界はドット反転駆動をおこない、(2)縦電界印加はフレーム反転駆動をおこなった。
実施形態5
図81は、実施形態5に係る液晶表示パネルの断面模式図である。図82は、実施形態5に係る液晶表示パネルの絵素平面模式図である。図83は、実施形態5に係る液晶表示パネルの絵素等価回路図である。図84は、実施形態5に係る液晶表示パネルの各電極の電位変化を示す図である。実施形態5におけるモジュールでの駆動法としては、1絵素当たり1つのTFTを駆動させておこなう。図81~図84では、下側基板の下層電極と電気的に接続される配線は、二点鎖線で示す。下側基板の一対の櫛歯電極の一方と電気的に接続される配線は、一点鎖線で示す。下側基板の一対の櫛歯電極の他方と電気的に接続される配線は、櫛歯電極の他方が下側基板の下層電極と電気的に接続されているので、二点鎖線で示す。上側基板の電極と電気的に接続される配線は、点線で表す。下層電極は、Cs電極を兼ねており、偶数ライン・奇数ラインごとに共通接続されている。
N行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には0Vであり、その後暗表示(黒表示)では、初期化工程7.5V(全TFTオン)を経た後、縦電界印加時では7.5Vであり、縦電界印加後の初期化工程では7.5Vとなっている。対向基板側の対向電極(iv)に印加される電圧は、明表示時には7.5Vであり、その後暗表示(黒表示)では、初期化工程7.5V(全TFTオン)を経た後、縦電界印加時では0Vであり、縦電界印加後の初期化工程では7.5Vとなっている。また、N+1行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には15Vであり、その後暗表示(黒表示)では、初期化工程7.5V(全TFTオン)を経た後、縦電界印加時では7.5Vであり、縦電界印加後の初期化工程では7.5Vとなっている。対向基板側の対向電極(iv)に印加される電圧は、明表示時には7.5Vであり、その後暗表示(黒表示)では、初期化工程7.5V(全TFTオン)を経た後、縦電界印加時では0Vであり、縦電界印加後の初期化工程では7.5Vとなっている。なお、N行目が偶数ラインであり、N+1行目が奇数ラインであってもよく、N行目が奇数ラインであり、N+1行目が偶数ラインであってもよい。実施形態5では、すべての画素で共通接続された対向電極に印加することにより縦電界を規定する。なお、一定電圧で保持された電極の電位を7.5Vと表記しているが、これは実質的に0Vともいえるため、NラインとN+1ラインは極性反転させて駆動されるといえる。
図85は、実施形態5に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。図86は、実施形態5に係る液晶表示パネルの横電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。図87は、実施形態5に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。図88は、実施形態5に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。図89は、実施形態5に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。図90は、実施形態5に係る液晶表示パネルの横電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。図91は、実施形態5に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。図92は、実施形態5に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。
図85及び図89は、一対の櫛歯電極間の横電界で液晶駆動している。図86及び図90は、すべてのTFTをオンにして、一度全電極を7.5Vにリセットしている。図87及び図91は、下側基板の電極を7.5V、対向基板側の対向電極を0Vで縦電界を印加している(一対の櫛歯電極の一方のTFTをオフして該一対の櫛歯電極の一方をフローティングさせてもよい。)。図88及び図92は、全電極7.5Vで初期配向にリフレッシュ(初期化工程)をおこなったものである(一対の櫛歯電極の一方のTFTをオフして該一対の櫛歯電極の一方をフローティングさせてもよい。)。なお、実施形態5に係る図のその他の参照番号は、百の位に7を付した以外は、実施形態1に係る図に示したものと同様である。
なお、(1)横電界はライン反転駆動をおこない、(2)縦電界印加はフレーム反転駆動をおこなった。
また、実施形態4では、対向電極、下層電極共に、すべての画素に共通の電極でも良く、走査線等のバスラインに沿って偶奇ラインごとに共通する電極でも良いのに対し、実施形態5においては、下層電極は、ライン反転駆動をおこなうため、通常は、走査線等のバスラインに沿って偶奇ラインごとに共通する電極である。一方、対向基板側の対向電極(iv)は、実施形態5ではすべての画素で共通接続されたものとしたが、偶奇ラインごとに共通接続されたものであってもよい。
実施形態5の変形例
図93は、実施形態5の変形例に係る液晶表示パネルの断面模式図である。図94は、実施形態5の変形例に係る液晶表示パネルの絵素平面模式図である。図95は、実施形態5の変形例に係る液晶表示パネルの絵素等価回路図である。図96は、実施形態5の変形例に係る液晶表示パネルの各電極の電位変化を示す図である。実施形態5の変形例におけるモジュールでの駆動法としては、1絵素当たり1つのTFTを駆動させておこなう。図93~図96では、下側基板の下層電極と電気的に接続される配線は、二点鎖線で示す。下側基板の一対の櫛歯電極の一方と電気的に接続される配線は、一点鎖線で示す。下側基板の一対の櫛歯電極の他方と電気的に接続される配線は、櫛歯電極の他方が下側基板の下層電極と電気的に接続されているので、二点鎖線で示す。上側基板の電極と電気的に接続される配線は、点線で表す。下層電極は、Cs電極を兼ねており、偶数ライン・奇数ラインごとに共通接続されている。N行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には0Vであり、その後暗表示(黒表示)である縦電界印加時は7.5Vとなり、暗表示(黒表示)である初期化工程では7.5Vとなっている。対向基板側の対向電極(iv)に印加される電圧は、明表示時には7.5Vであり、その後暗表示(黒表示)では0Vとなり、初期化工程では7.5Vとなっている。また、N+1行目の絵素においては、下層電極(iii)に印加される電圧は、明表示時には15Vであり、その後暗表示(黒表示)である縦電界印加時では7.5Vとなり、暗表示(黒表示)である初期化工程では7.5Vとなっている。対向基板側の対向電極(iv)に印加される電圧は、明表示時には7.5Vであり、その後暗表示(黒表示)では15Vとなり、初期化工程では7.5Vとなっている。なお、N行目が偶数ラインであり、N+1行目が奇数ラインであってもよく、N行目が奇数ラインであり、N+1行目が偶数ラインであってもよい。実施形態5の変形例では、偶数ライン・奇数ラインごとに共通接続された下層電極、及び、偶数ライン・奇数ラインごとに共通接続された対向基板側の対向電極に印加して電位変化を反転させる。実施形態5の変形例の駆動は、対向基板側の対向電極(iv)が偶数ライン・奇数ラインごとに共通接続される代わりに、全画素に共通して接続されるものであってもよく、この場合は、図96に示した電極(iv)の区間(2)で印加電圧はNライン目とN+1ライン目でともに0Vとなるが、その他の各電極の電位変化は、実施形態5の変形例と同様である。なお、一定電圧で保持された電極の電位を7.5Vと表記しているが、これは実質的に0Vともいえるため、NラインとN+1ラインは極性反転させて駆動されるといえる。
図97は、実施形態5の変形例に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。図98は、実施形態5の変形例に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。図99は、実施形態5の変形例に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。図100は、実施形態5の変形例に係る液晶表示パネルの横電界発生時におけるN+1行目の各電極を示す断面模式図である。図101は、実施形態5の変形例に係る液晶表示パネルの縦電界発生時におけるN+1行目の各電極を示す断面模式図である。図102は、実施形態5の変形例に係る液晶表示パネルの縦電界発生後の初期化工程におけるN+1行目の各電極を示す断面模式図である。
図97及び図100は、一対の櫛歯電極間の横電界で液晶駆動している。図98及び図101は、櫛歯電極と下層電極とを共に7.5Vとし、対向基板側の対向電極を0Vあるいは15Vとして縦電界を印加している。図99及び図102は、全電極を7.5Vとして初期配向にリフレッシュ(初期化工程)をおこなったものである(TFTをオフして一対の櫛歯電極の一方をフローティングさせてもよい。)。なお、実施形態5の変形例に係る図のその他の参照番号は、百の位に8を付した以外は、実施形態1に係る図に示したものと同様である。
実施形態6(対向電極面上に誘電体層を設けた以外は、実施形態4と同様であり、実施形態4の変形例とも言える。)
図103は、実施形態6に係る液晶表示パネルの断面模式図である。図104は、対向電極面上の誘電体層の有無に対するシミュレーションによる応答波形比較を示すグラフである。図105は、実施形態6に係る液晶表示パネルの絵素等価回路図である。実施形態4におけるモジュールでの駆動法としては、1絵素当たり2つのTFTを駆動させておこなう。図103~図105では、下側基板の下層電極と電気的に接続される配線は、二点鎖線で示す。下側基板の一対の櫛歯電極の一方と電気的に接続される配線は、一点鎖線で示す。下側基板の一対の櫛歯電極の他方と電気的に接続される配線は、当該図においてより間隔の狭い点線で表す。上側基板の電極と電気的に接続される配線は、当該図においてより間隔の広い点線で表す。下層電極は、Cs電極を兼ねており、すべての画素で共通接続されている。なお、図103において、櫛歯電極とCs電極との重なりで形成される補助容量をCsで示し、一対の櫛歯電極間で形成される液晶容量をClc1で示し、一対の基板の電極間で形成される液晶容量をClc2で示し、同様に一対の基板の電極間で形成される誘電体層の容量をCocで示す。
N行目の絵素においては、対向基板側の対向電極(iv)に印加される電圧は、明表示時には7.5Vであり、その後暗表示(黒表示)では0Vとなり、初期化工程では7.5Vとなっている。また、N+1行目の絵素においては、対向基板側の対向電極(iv)に印加される電圧は、明表示時には7.5Vであり、その後暗表示(黒表示)では0Vとなり、初期化工程では7.5Vとなっている。なお、N行目が偶数ラインであり、N+1行目が奇数ラインであってもよく、N行目が奇数ラインであり、N+1行目が偶数ラインであってもよい。
図106は、実施形態6に係る液晶表示パネルの横電界発生時におけるN行目の各電極を示す断面模式図である。図107は、実施形態6に係る液晶表示パネルの縦電界発生時におけるN行目の各電極を示す断面模式図である。図108は、実施形態6に係る液晶表示パネルの縦電界発生後の初期化工程におけるN行目の各電極を示す断面模式図である。
図106は、一対の櫛歯電極間の横電界で液晶駆動している。図107は、櫛歯電極と下層電極とを共に7.5Vとし、対向基板側の対向電極を0Vとして縦電界印加している。図108は、全電極を7.5Vとして(一対の櫛歯電極はフローティング(float)させてもよい。)、初期配向にリフレッシュ(初期化工程)をおこなったものである。なお、実施形態6に係る図のその他の参照番号は、百の位に9を付した以外は、実施形態1に係る図に示したものと同様である。また、各電極への印加電圧は実施形態4と同様である。
実施形態6ではすべての画素に共通接続されている対向電極上に誘電体層(オーバーコート層又はOC層とも言う。)を設けることにより、透過率が向上する(図104)。
図104は、液晶層厚d=3μm、L/S=2.6μm/3μm、OC層厚1.5μm、OC層の比誘電率ε=3.7でのシミュレーション結果であり、OC層を設けることにより、透過率は8%(OC無)から20%(OC有)に向上した。
これは、同一液晶層厚でOC層の有無を比較した場合、OC層が有る構成の方が、櫛歯間電位差発生時(白表示時)に、液晶層内電界分布の縦方向成分が弱まり、横方向成分が強まるためである。
本実施形態の、好適範囲の一例は、以下の通りである。誘電体層比誘電率:1<ε、誘電体層厚み:0<dOC<4μm
OC層において、層厚を厚くするか、又は、OC層の誘電率を小さくすると、横電界駆動時の透過率が向上するが、縦電界印加時の立下り応答時間の改善効果は弱まる(後述する図109、図111参照。)。
なお、OC層としては、一般的な材料が使用可能である(厚さ1-3μm程度で誘電率3-4程度のアクリル樹脂等の有機絶縁膜や、厚さ50-150nm程度で誘電率6-7程度の窒化シリコン等の無機絶縁膜等。)。
なお、実施形態5の1TFT駆動や、実施形態1~3の駆動法に対して実施形態6のようにOC層を設ける構成を適用しても、同様の効果が得られる。また、液晶がネガ型液晶であっても、同様の効果が得られる。
(透過率とOC層厚との関係)
図109は、実施形態6において、誘電体層の層厚を変化させた場合の時間に対する透過率を示すグラフである。図110は、実施形態6において、誘電体層の層厚に対する、時間TON、TOFF3.6msでの透過率、及び、これらのコントラスト比(CR)を示すグラフである。CRのグラフは、右側の縦軸の値を示し、その他のグラフは、左側の縦軸の値を示す。
シミュレーション条件は、以下の通りである:液晶層厚d=3.5μm、L/S=2.6μm/3μm、OC層の誘電率=3.7で、OC層の層厚を0μmから4μmまで変化させた。印加波形:1.4msec~7msec(5.6msecの間)では横電界を印加し、次いで、7msec~12.6msec(5.6msecの間)では縦電界を印加し、次いで、印加電圧を0Vとした。
図109、110及び下記表3に示すように、OC層0.5μm以上で透過率向上に大きな効果がみられ、透過率を向上できる点で好ましい。一方、層厚を厚くするに伴い、立下り時間が長くなる。また、透過率向上効果も飽和傾向にある。これらを総合的に考慮すると、誘電体層厚みdOCは、例えば0μm<dOC<4μmであることが好ましい。なお、図110、下記表3において、ON_Tは、図109にON_Tとして示した時点での透過率であり、OFF3.6ms後_T、OFF3.6ms_規格化Tは、それぞれ、図109にOFF3.6msec_Tで示した時点での透過率、規格化透過率である。
Figure JPOXMLDOC01-appb-T000003
(透過率とOC層の比誘電率との関係)
図111は、実施形態6において、誘電体層の比誘電率を変化させた場合の時間に対する透過率を示すグラフである。図112は、実施形態6において、誘電体層の比誘電率に対する、時間TON、TOFF3.6msでの透過率、及び、これらのコントラスト比(CR)を示すグラフである。CRのグラフは、右側の縦軸の値を示し、その他のグラフは、左側の縦軸の値を示す。
シミュレーション結果は、以下の通りである:液晶層厚d=3.5μm、L/S=2.6μm/3μm,OC層厚=1.5μmで、OC層の比誘電率を1から15まで変化させた。印加波形は、上述した(透過率とOC層厚との関係)において示したものと同様である。
図111、図112及び下記表4に示すように、OC層の誘電率が小さくなるに伴い、透過率は向上するが立下り時間が大きくなる。誘電体層の比誘電率は、1<εが好適である。なお、ON_T、OFF3.6ms_Tは、図109に示した時点での透過率を表す。
Figure JPOXMLDOC01-appb-T000004
好適範囲の設定理由は、以下の通りである。
1フレーム(60Hz、16.67ms)を3つのサブフレームに分割し、前の2つのサブフレームを横電界印加期間、最後の1サブフレームを縦電界による立ち下げ期間という駆動を考えた場合、立下り時間の許容時間は(5.56msec=1/180Hz)となる。更に、ゲートバスラインの画面上端から下端までの遅延時間を2msec(1ライン当たり4μsec×500ライン)とすると、画面全面でムラの無い映像を表示するためには、3.6msec以内に白→黒応答が完了していることが望ましいといえる。 
そこで、本実施形態では、縦電界を印加し、3.6msec後の規格化透過率(7msec透過率On_Tで規格化)が1%未満であり、またそれら2時刻のコントラストが100以上である条件を好適範囲とした。
上述した実施形態における各形態は、本発明の要旨を逸脱しない範囲において適宜組み合わされてもよい。
なお、本願は、2011年3月18日に出願された日本国特許出願2011-061663号及び2011年12月14日に出願された日本国特許出願2011-273874号を基礎として、パリ条約ないし移行する国における法規に基づく優先権を主張するものである。該出願の内容は、その全体が本願中に参照として組み込まれている。
10、110、110′、210、410、510:アレイ基板
11、21、411、421、511、521:ガラス基板
13、23、113、113′、213、313、323、413、423、513、523:対向電極
15、415、515:絶縁層
16:一対の櫛歯電極
17、19、117、117′、119、119′、217、219、417、419、517、519:櫛歯電極
20 、120、120′、220、420、520:対向基板
30、130、130′、230、430、530:液晶層
31:液晶(液晶分子)
41、63:表示維持
42:表示書き込み
43、43′、61、61′:黒維持
51、62:黒書き込み

Claims (15)

  1. 上下基板に配置された少なくとも二対の電極に電位差を生じさせて液晶を駆動する方法であって、
    該液晶駆動方法は、液晶を変化させて初期状態に戻すまでの駆動周期であるサブフレームを含んで駆動する方法であり、一対の電極を第1の電極対、それとは異なる一対の電極を第2の電極対とすると、該サブフレームの周期中に、第1の電極対の電極間に電位差を生じさせる駆動操作、第2の電極対の電極間に電位差を生じさせる駆動操作、並びに、第1の電極対及び第2の電極対の全電極間に電位差を生じさせない駆動操作を実行することを特徴とする液晶駆動方法。
  2. 前記液晶駆動方法は、第2の電極対の電極間に電位差を生じさせる駆動操作の後に、第1の電極対及び第2の電極対の全電極間に電位差を生じさせない駆動操作を実行することを特徴とする請求項1に記載の液晶駆動方法。
  3. 前記液晶駆動方法は、第1の電極対の電極間に電位差を生じさせる第1駆動操作、第2の電極対の電極間に電位差を生じさせる第2駆動操作、並びに、第1の電極対及び第2の電極対の全電極間に電位差を生じさせない第3駆動操作の順に実行することを特徴とする請求項2に記載の液晶駆動方法。
  4. 前記液晶駆動方法は、アクティブマトリクス駆動方式によって駆動する方法であり、
    該アクティブマトリクス駆動方式は、薄膜トランジスタを用いた複数のバスラインによって駆動され、N番目のバスラインにおける電極と(N+1)番目のバスラインにおける電極とに印加する電位変化を反転させて駆動操作を実行することを特徴とする請求項1~3のいずれかに記載の液晶駆動方法。
  5. 前記アクティブマトリクス駆動方式は、第1駆動操作がN番目のバスラインに接続される薄膜トランジスタをオン状態とし、第2駆動操作がN番目のバスラインに接続される薄膜トランジスタをオン状態又はオフ状態とし、第3駆動操作がN番目のバスラインに接続される薄膜トランジスタをオン状態又はオフ状態とすることを特徴とする請求項3又は4に記載の液晶駆動方法。
  6. 前記第2駆動操作は、N番目のバスラインに接続される薄膜トランジスタをオン状態とすることを特徴とする請求項5に記載の液晶駆動方法。
  7. 前記第2駆動操作は、N番目のバスラインに接続される薄膜トランジスタをオフ状態とすることを特徴とする請求項5に記載の液晶駆動方法。
  8. 前記アクティブマトリクス駆動方式は、第2の電極対の片側の電極をバスライン毎に共通する電極とすると共に第1の電極対の片側の電極と接続し、N番目のバスラインに共通する電極と(N+1)番目のバスラインに共通する電極とに印加する電位が初期状態で異なった電位となるようにし、第2の電極対のもう片側の電極に所定電圧を印加して駆動されることを特徴とする請求項3~7のいずれかに記載の液晶駆動方法。
  9. 前記アクティブマトリクス駆動方式は、第2の電極対の片側の電極をバスライン毎に共通する電極とし、N番目のバスラインに共通する電極と(N+1)番目のバスラインに共通する電極とに印加する電位が初期状態で同電位となるようにし、第2の電極対のもう片側の電極に所定電圧を印加して駆動されることを特徴とする請求項3~7のいずれかに記載の液晶駆動方法。
  10. 前記アクティブマトリクス駆動方式は、第2の電極対の片側の電極をバスライン毎に共通する電極とすると共に第1の電極対の片側の電極と接続し、N番目のバスラインに共通する電極と(N+1)番目のバスラインに共通する電極とに印加する電位が初期状態で異なった電位となるようにし、
    該第2の電極対のもう片側の電極もバスライン毎に共通する電極とし、N番目のバスラインに共通する電極と(N+1)番目のバスラインに共通する電極とに印加する電位が初期状態で異なった電位となるようにして駆動されることを特徴とする請求項3~7のいずれかに記載の液晶駆動方法。
  11. 前記第1駆動操作と前記第2駆動操作との間に、N番目のバスラインに接続される薄膜トランジスタと(N+1)番目のバスラインに接続される薄膜トランジスタとをオン状態とすることを特徴とする請求項3~10のいずれかに記載の液晶駆動方法。
  12. 前記第1の電極対は、上下基板のいずれか一方に配置された一対の櫛歯電極であり、
    前記第2の電極対は、上下基板のそれぞれに配置された対向電極であることを特徴とする請求項1~10のいずれかに記載の液晶駆動方法。
  13. 前記上下基板のそれぞれに配置された対向電極は、面状電極であることを特徴とする請求項12に記載の液晶駆動方法。
  14. 前記上下基板の少なくとも一方には、誘電体層が設けられていることを特徴とする請求項1~13のいずれかに記載の液晶駆動方法。
  15. 請求項1~14のいずれかに記載の液晶駆動方法を用いて駆動されることを特徴とする液晶表示装置。
PCT/JP2012/056052 2011-03-18 2012-03-09 液晶駆動方法及び液晶表示装置 WO2012128061A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/005,640 US20140002762A1 (en) 2011-03-18 2012-03-09 Liquid crystal drive method and liquid crystal display device

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2011-061663 2011-03-18
JP2011061663 2011-03-18
JP2011273874 2011-12-14
JP2011-273874 2011-12-14

Publications (1)

Publication Number Publication Date
WO2012128061A1 true WO2012128061A1 (ja) 2012-09-27

Family

ID=46879215

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/056052 WO2012128061A1 (ja) 2011-03-18 2012-03-09 液晶駆動方法及び液晶表示装置

Country Status (2)

Country Link
US (1) US20140002762A1 (ja)
WO (1) WO2012128061A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102929045A (zh) * 2012-10-08 2013-02-13 京东方科技集团股份有限公司 高分子分散液晶面板及其制备方法、液晶显示装置
WO2013146856A1 (ja) * 2012-03-29 2013-10-03 シャープ株式会社 液晶表示装置及び液晶駆動方法
WO2014034394A1 (ja) * 2012-08-27 2014-03-06 シャープ株式会社 液晶表示装置および液晶表示装置の駆動方法
WO2014087869A1 (ja) * 2012-12-03 2014-06-12 シャープ株式会社 薄膜トランジスタアレイ基板、及び、液晶表示装置
CN105793769A (zh) * 2013-12-02 2016-07-20 夏普株式会社 液晶显示装置

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014097998A1 (ja) * 2012-12-19 2014-06-26 シャープ株式会社 液晶表示装置
US10426637B2 (en) * 2015-05-11 2019-10-01 The Hong Kong Polytechnic University Exoskeleton ankle robot
JP6548015B2 (ja) * 2015-08-07 2019-07-24 Tianma Japan株式会社 液晶表示装置
TWI585499B (zh) * 2016-10-26 2017-06-01 友達光電股份有限公司 顯示面板
CN110568676B (zh) * 2019-01-07 2021-12-21 友达光电股份有限公司 像素结构
CN111221159B (zh) * 2020-03-02 2022-06-14 上海天马微电子有限公司 液晶模组、空间光调制器、全息3d显示设备及驱动方法
CN112198693B (zh) * 2020-10-23 2021-07-23 Tcl华星光电技术有限公司 显示面板和母板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004354407A (ja) * 2003-05-26 2004-12-16 Hitachi Ltd 液晶表示装置
JP2007264080A (ja) * 2006-03-27 2007-10-11 Epson Imaging Devices Corp 液晶表示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6642984B1 (en) * 1998-12-08 2003-11-04 Fujitsu Display Technologies Corporation Liquid crystal display apparatus having wide transparent electrode and stripe electrodes
KR101421627B1 (ko) * 2007-10-09 2014-07-24 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
EP2600178A4 (en) * 2010-07-29 2015-12-30 Toppan Printing Co Ltd COLOR FILTER FOR A LIQUID CRYSTAL DISPLAY DEVICE AND LIQUID CRYSTAL DISPLAY DEVICE

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004354407A (ja) * 2003-05-26 2004-12-16 Hitachi Ltd 液晶表示装置
JP2007264080A (ja) * 2006-03-27 2007-10-11 Epson Imaging Devices Corp 液晶表示装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013146856A1 (ja) * 2012-03-29 2013-10-03 シャープ株式会社 液晶表示装置及び液晶駆動方法
WO2014034394A1 (ja) * 2012-08-27 2014-03-06 シャープ株式会社 液晶表示装置および液晶表示装置の駆動方法
CN102929045A (zh) * 2012-10-08 2013-02-13 京东方科技集团股份有限公司 高分子分散液晶面板及其制备方法、液晶显示装置
WO2014087869A1 (ja) * 2012-12-03 2014-06-12 シャープ株式会社 薄膜トランジスタアレイ基板、及び、液晶表示装置
JPWO2014087869A1 (ja) * 2012-12-03 2017-01-05 シャープ株式会社 薄膜トランジスタアレイ基板、及び、液晶表示装置
CN105793769A (zh) * 2013-12-02 2016-07-20 夏普株式会社 液晶显示装置
US9835911B2 (en) 2013-12-02 2017-12-05 Sharp Kabushiki Kaisha Liquid crystal display device
CN105793769B (zh) * 2013-12-02 2019-04-05 夏普株式会社 液晶显示装置

Also Published As

Publication number Publication date
US20140002762A1 (en) 2014-01-02

Similar Documents

Publication Publication Date Title
WO2012128085A1 (ja) 液晶表示パネル及び液晶表示装置
WO2012128061A1 (ja) 液晶駆動方法及び液晶表示装置
JP5719439B2 (ja) 液晶駆動装置及び液晶表示装置
US9430979B2 (en) Liquid crystal display panel, method for driving the same and display device
WO2013146635A1 (ja) 液晶駆動方法及び液晶表示装置
JP5728587B2 (ja) 液晶駆動方法及び液晶表示装置
US9116568B2 (en) Liquid crystal display device
JP5898307B2 (ja) 液晶駆動方法及び液晶表示装置
KR20090123738A (ko) 표시판 및 이를 포함하는 액정 표시 장치 및 그 제조 방법
WO2013065529A1 (ja) 薄膜トランジスタアレイ基板及び液晶表示装置
US9645453B2 (en) Liquid crystal panel having a plurality of first common electrodes and a plurality of first pixel electrodes alternately arranged on a lower substrate, and display device incorporating the same
WO2013001983A1 (ja) 液晶表示パネル及び液晶表示装置
US8339533B2 (en) Vertical alignment mode liquid crystal display and method of manufacturing the same
US7599036B2 (en) In-plane switching active matrix liquid crystal display apparatus
WO2013175917A1 (ja) 液晶駆動方法及び液晶表示装置
WO2017130293A1 (ja) 液晶表示装置
JP3334714B1 (ja) 液晶表示装置
WO2017170069A1 (ja) 液晶表示装置
WO2013146856A1 (ja) 液晶表示装置及び液晶駆動方法
JP3334715B1 (ja) 液晶表示装置
JP7464625B2 (ja) 表示パネル及び表示装置
WO2016006506A1 (ja) 液晶表示装置
KR101878170B1 (ko) 액정 표시장치
WO2014034394A1 (ja) 液晶表示装置および液晶表示装置の駆動方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12760030

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14005640

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12760030

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP