WO2011148728A1 - 表示装置およびその製造方法 - Google Patents

表示装置およびその製造方法 Download PDF

Info

Publication number
WO2011148728A1
WO2011148728A1 PCT/JP2011/059205 JP2011059205W WO2011148728A1 WO 2011148728 A1 WO2011148728 A1 WO 2011148728A1 JP 2011059205 W JP2011059205 W JP 2011059205W WO 2011148728 A1 WO2011148728 A1 WO 2011148728A1
Authority
WO
WIPO (PCT)
Prior art keywords
wiring
electrode
layer
display device
display
Prior art date
Application number
PCT/JP2011/059205
Other languages
English (en)
French (fr)
Inventor
裕之 貝川
敏弘 牛田
藤原 正弘
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Publication of WO2011148728A1 publication Critical patent/WO2011148728A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • H01L23/53223Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • H10K59/80518Reflective anodes, e.g. ITO combined with thick metallic layers

Definitions

  • the present invention relates to a display device and a manufacturing method thereof. More specifically, the present invention relates to a display device using aluminum for electrodes and wiring and a method for manufacturing the same.
  • Display devices such as liquid crystal display devices and organic EL displays are widely used in electronic devices such as monitors, projectors, mobile phones, and personal digital assistants (PDAs) by taking advantage of their thin and light weight and low power consumption. Yes. In recent years, display devices have been reduced in size and weight, and accordingly, downsizing around the display area, that is, narrowing of the frame has been promoted.
  • a TFT array substrate including a thin film transistor (TFT) as a switching element is often used for a device substrate used for a display device.
  • TFT thin film transistor
  • an active matrix type liquid crystal display device using a TFT array substrate includes a display panel in which a liquid crystal layer is held via an alignment film between a TFT array substrate and a counter substrate arranged at a predetermined interval.
  • the alignment state of the liquid crystal in each pixel region is displayed by changing the transmittance of light by changing.
  • the TFT array substrate includes source wirings and gate wirings arranged in a grid pattern on the main surface of the transparent substrate.
  • a pixel electrode is disposed in the pixel region partitioned by the source wiring and the gate wiring.
  • a TFT is disposed as a switching element in the vicinity of the intersection of the source wiring and the gate wiring.
  • the TFT includes a gate electrode connected to the gate wiring, a source electrode connected to the source wiring, and a drain electrode connected to the pixel electrode, and further includes amorphous silicon (a-Si), polysilicon, and single crystal silicon.
  • a-Si amorphous silicon
  • the semiconductor layer which consists of etc. is provided.
  • the gate electrode is covered with a gate insulating film, and the TFT individually and selectively controls the pixel electrode.
  • the above-described source wiring, gate wiring, pixel electrode, etc. are formed of a thin film made of aluminum or an alloy thereof having a low resistance as the pixel is miniaturized. Heating inside may cause fine protrusions called hillocks, which may reduce the insulating properties of the insulating film covering the top. Therefore, a laminated film in which the thin film is covered with another metal layer may be used.
  • Patent Document 1 shows an example of a cross-sectional shape when a laminated film whose lower layer is an aluminum alloy 21 and whose upper layer is a molybdenum alloy 22 is wet-etched with different etchant compositions.
  • Fig. 4 the composition of the etchant is optimized, and as shown in FIGS. 4B to 4D, the cross-section of the laminated film is processed into a tapered shape, whereby an insulating film on the pattern of the laminated film is obtained. The step coverage has been improved.
  • JP 2001-311954 A (published on November 9, 2001)
  • the laminated film is processed by wet etching, it is necessary to consider not only the composition of the etchant but also the battery reaction that occurs between the laminated metals.
  • the etching rate of the lower aluminum alloy 21 increases, and the upper molybdenum alloy 22 squeezes into a bowl shape as shown in FIG.
  • the cross-sectional shape becomes. If the cross-section of the laminated film has a bowl-like shape as described above, the step coverage of the insulating layer covering the upper part will be insufficient, resulting in poor insulation, or metal flaws may be peeled off, resulting in debris, etc., reducing yield. There's a problem.
  • Patent Document 1 when the etchant contains ammonium fluoride or hydrogen fluoride, the surface of the transparent substrate or insulating film, which is the base of the laminated film, is etched to become a rough surface, which is used as a display device. In such a case, there is a problem that the transmittance decreases.
  • the present invention has been made in view of the above problems, and eliminates an etching end surface of an electrode or a wiring using a laminated film from being hook-like, so that an insulating film or a conductive film formed on the electrode or the wiring is formed.
  • An object of the present invention is to provide a display device in which the step coverage of the film is sufficiently secured.
  • a display device of the present invention is a display device having a display electrode and a wiring arranged in a lower layer of the display electrode, wherein at least one of the display electrode and the wiring is an upper layer A laminated film made of IZO / Mo / Al is used.
  • the etching end face of the electrode or wiring using the laminated film is eliminated from being wrinkled, and the step coverage of the insulating film or conductive film formed on the electrode or wiring is sufficient. There is an effect that it can be secured.
  • a transflective liquid crystal display device that has a pixel electrode including a transparent electrode and a reflective electrode and can perform both transmissive display and reflective display is shown as an example of a display device.
  • the present invention will be described by way of examples, but the present invention is not limited only to these embodiments and examples.
  • Embodiment An embodiment of the display device of the present invention will be described with reference to FIGS.
  • FIG. 5 is a plan view showing the configuration of the TFT array substrate 100.
  • a TFT array substrate (active substrate) 100 in which a TFT 31 as a switching element is arranged for each pixel (pixel region) 30 and a TFT array substrate 100 via a liquid crystal layer.
  • a counter substrate on which common electrodes and color filters are arranged.
  • the liquid crystal display device includes a drive circuit for image display control.
  • the TFT array substrate 100 includes a plurality of gate wirings (scanning lines) GS arranged so as to be parallel to each other, and a plurality of source wirings (signal lines) SS arranged so as to be parallel to each other. Yes. Further, an auxiliary capacitance line Cs is arranged between the plurality of gate lines GS so as to be parallel to the gate line GS.
  • the plurality of gate wirings GS and the plurality of source wirings SS are arranged orthogonal to each other through the interlayer insulating film 6 in plan view.
  • a region defined by the plurality of gate lines GS and the source lines SS is the pixel 30.
  • a TFT 31 as a switching element is arranged in the pixel 30 and in the vicinity of the intersection of the gate wiring GS and the source wiring SS.
  • the TFT 31 includes a gate electrode 5 extending from the gate line GS into the pixel 30, and a source line 8 a and a drain line 8 b extending from the source line SS into the pixel 30 via the gate electrode 5.
  • the gate electrode 5 intersects with the source wiring 8a and the drain wiring 8b through an interlayer insulating film 6 (not shown in FIG. 5) described later.
  • the gate electrode 5 is formed below the interlayer insulating film 6, and the source wiring 8 a and the drain wiring 8 b are formed above the interlayer insulating film 6.
  • the gate wiring GS and the gate electrode 5 may be referred to as a first wiring
  • the source wiring SS, the source wiring 8a, and the drain wiring 8b may be referred to as a second wiring 8.
  • the source wiring 8a and the drain wiring 8b are three layers of IZO layer (indium zinc oxide) / Mo layer (Mo alloy layer) / Al layer (Al alloy layer) in order from the upper layer. It is comprised as the laminated film which consists of.
  • the source wiring SS is also configured as a laminated film including three layers of IZO layer (indium zinc oxide) / Mo layer (Mo alloy layer) / Al layer (Al alloy layer).
  • the source wiring 8a and the drain wiring 8b are connected to the semiconductor layer 3 (not shown in FIG. 5) formed in the lower layer through the contact hole 7, respectively.
  • the gate electrode 5 and the gate wiring GS are made of a commonly used single layer metal material, and as an example, are made of Al, Cu or the like.
  • a pixel electrode (display electrode) 35 including a transparent electrode 11 and a reflective electrode 10 is disposed.
  • the transparent electrode 11 generates a potential difference with the common electrode opposed to the liquid crystal layer when a voltage for gradation display is applied. Thereby, the transmission state of the liquid crystal is controlled for each pixel 30, and a desired image can be displayed.
  • the transparent electrode 11 is disposed on almost the entire surface of the pixel 30.
  • the transparent electrode 11 is made of a transparent conductive material, and is made of, for example, ITO or IZO.
  • the transparent electrode 11 is connected to the drain wiring 8b through the contact hole 12.
  • the reflective electrode 10 is disposed in a partial region of the pixel 30. Of the pixel 30, a region where the reflective electrode 10 is disposed is a reflective region. In the present embodiment, the reflective electrode 10 is disposed in a region on the side where the TFT 31 is formed, in a region sandwiched between the gate wiring GS and the auxiliary capacitance wiring Cs of the pixel 30.
  • the reflective electrode 10 is made of a metal material having high reflectance, and is made of Al (aluminum) as an example.
  • FIG. 1 is a schematic cross-sectional view of a TFT array substrate 100 used in the liquid crystal display device according to the present embodiment.
  • the TFT array substrate 100 includes a pixel electrode 35 (display electrode) and a first wiring and a second wiring 8 arranged below the pixel electrode 35 (display electrode).
  • a semiconductor layer 3 is formed on an insulating film 2 formed on the entire surface of the transparent substrate 1.
  • the semiconductor layer 3 is provided with a source electrode 3a and a drain electrode 3b of the TFT 31, and a channel region 3c, and a gate insulating film 4 is formed thereon.
  • a gate wiring GS and a gate electrode 5 are formed as a first wiring.
  • An interlayer insulating film 6 is formed so as to cover these, and a contact hole 7 is provided.
  • a source wiring SS, a source wiring 8a and a drain wiring 8b are formed as the second wiring 8.
  • the source wiring 8a and the drain wiring 8b are connected to the source electrode 3a and the drain electrode 3b through the contact holes 7, respectively.
  • a transparent resin layer 9 such as a photosensitive resin is formed on the source wiring 8a and the drain wiring 8b so as to cover them, and a contact hole 12 is provided.
  • a reflective electrode 10 and a transparent electrode 11 are formed on the transparent resin layer 9 as a pixel electrode 35 (display electrode).
  • the transparent electrode 11 of the pixel electrode 35 is electrically connected to the drain wiring 8 b through the contact hole 12.
  • the arrow T represents the transmissive display area
  • the arrow R represents the reflective display area
  • the TFT array substrate 100 includes the source wiring 8a and the drain wiring 8b (second wiring 8) in order from the upper layer, an IZO layer (indium zinc oxide) / Mo layer ( It is comprised by the laminated film which consists of three layers of Mo alloy layer) / Al layer (Al alloy layer).
  • the etching end faces of the source wiring 8a and drain wiring 8b are eliminated from being hooked, and sufficient step coverage of the transparent resin layer 9 formed above the source wiring 8a and drain wiring 8b is ensured. Can do.
  • the pixel electrode 35 (display electrode), the gate wiring GS / gate electrode 5 (first wiring), the source wiring SS / source wiring 8a / drain wiring.
  • 8b (second wiring 8), at least one of which is a laminated film consisting of three layers of an IZO layer (indium zinc oxide) / Mo layer (Mo alloy layer) / Al layer (Al alloy layer) from the upper layer Should just be used.
  • the gate wiring GS / gate electrode 5 first wiring
  • the source wiring SS / source wiring 8a / drain wiring 8b second wiring 8
  • the present inventors assumed that the cause of wrinkles on the etching end face of a laminated film containing aluminum is due to a battery reaction, and conducted various studies on combinations of various metal layers constituting the laminated film.
  • the present inventors have found that the etching end face is tapered when a combination of three layers of IZO layer (indium zinc oxide) / Mo layer (Mo alloy layer) / Al layer (Al alloy layer) is used.
  • the above-mentioned laminated structure has been adopted.
  • the Mo layer (Mo alloy layer) prevents hillocks in the lower Al layer (Al alloy layer), and the IZO layer suppresses the cell reaction of the laminated film.
  • an insulating film 2 made of silicon oxide (SiO 2) / silicon oxynitride film (SiNO), SiO 2 or the like is formed on the main surface of the transparent substrate 1 serving as a base material.
  • a semiconductor layer 3 such as amorphous silicon (a-Si), polysilicon, or single crystal silicon is formed on the insulating film 2.
  • a-Si amorphous silicon
  • PECVD plasma enhanced chemical vapor deposition
  • CGS Continuous Grain Silicon; continuous. It was obtained by forming a silicon layer made of continuous grain boundary polysilicon by performing a low temperature poly silicon (LPS) process including a solid phase crystal growth method for forming a grain boundary crystal silicon).
  • LPS low temperature poly silicon
  • a gate insulating film 4 made of any one of SiO 2, SiN, SiN / SiO 2, or the like is formed so as to cover the semiconductor layer 3, and a gate made of W / TaN as a first wiring is formed on the gate insulating film 4.
  • the electrode 5 and the gate wiring were formed in a desired shape.
  • the semiconductor layer 3 was doped with phosphorus, boron, or the like as an impurity to form a source electrode 3a, a drain electrode 3b, and a channel region 3c of the TFT.
  • an interlayer insulating film 6 made of any one of SiO 2 / SiN, SiO 2 / SiN / SiO 2, SiO 2, or SIN is formed so as to cover the gate electrode 5 and the gate wiring GS, and a contact hole is formed in the interlayer insulating film 6. 7 was provided.
  • a source wiring 8 a and a drain wiring 8 b were formed as second wirings on the interlayer insulating film 6.
  • a laminated film composed of three layers of IZO / Mo / Al is used as the second wiring (that is, the source wiring 8a and the drain wiring 8b).
  • the three-layered laminated film was formed in the order of, for example, from the lower layer, the Al film 13 was 350 nm, the Mo film 14 was 40 nm, and the IZO film 15 was 40 nm using a film forming apparatus such as sputtering or PECVD.
  • a film forming apparatus such as sputtering or PECVD.
  • a resist pattern was formed on the laminated film by photolithography, and wet etching was performed on the three laminated films at once.
  • the above laminated film of IZO / Mo / Al can be wet-etched with a general etchant that does not contain ammonium fluoride or hydrogen fluoride.
  • a general etchant composed of phosphoric acid (73.4% by weight), nitric acid (1.6% by weight), acetic acid (5.0% by weight), and water (20.0% by weight) is used as the etchant. Etching was performed at 200 ° C. by a shower method over 200 to 300 seconds.
  • FIG. 2 is a schematic cross-sectional view of the laminated film after etching.
  • the cross-sectional shape of the second wiring 8 composed of the Al film 13, the Mo film 14, and the IZO film 15 was tapered as shown in FIG. 2, and no wrinkles were formed.
  • the etchant does not contain ammonium fluoride or hydrogen fluoride, and the surface of the underlying interlayer insulating film 6 is not etched, so that the surface is roughened and the transmittance of the display device is reduced. Can be prevented.
  • the three layers of the laminated film can be wet etched by a single operation, an increase in the number of steps can be suppressed.
  • a transparent resin layer 9 made of a photosensitive resin was formed so as to cover the upper part of the data signal line made up of the source wiring 8a and the drain wiring 8b. At this time, the end surface of the data signal line was tapered, and the step coverage of the transparent resin layer 9 was good.
  • the reflective electrode 10 made of aluminum and the transparent electrode 11 made of indium tin oxide (ITO), zinc oxide or the like are used as the pixel electrode 35 (display electrode). Then, the TFT array substrate 100 was manufactured by electrically connecting to the drain wiring 8b through the contact hole 12.
  • ITO indium tin oxide
  • the battery reaction during wet etching is suppressed, and the etching end face of the data signal line is tapered.
  • a good step coverage of the transparent resin layer 9 formed on the interlayer insulating film 6 and the second wiring 8 was obtained.
  • the upper IZO film 15 can be used as a material for the transparent electrode 11, and the film formation apparatus can be shared to reduce the capital investment.
  • the laminated film composed of three layers of IZO / Mo / Al is used as the second wiring 8, but the present invention is not limited to the above embodiment. Further, the present invention can be applied to wirings and electrodes containing Al as a material, such as the gate wiring GS and the gate electrode 5 (first wiring) and the pixel electrode 35 (display electrode). Hereinafter, these configurations will be described.
  • FIG. 6 is a cross-sectional view showing a configuration of a TFT array substrate 100 ′ in which the first wiring has a three-layer structure of IZO / Mo / Al.
  • the TFT array substrate 100 ′ includes a gate electrode 5 ′ instead of the gate electrode 5 of the TFT array substrate 100.
  • the gate electrode 5 ′ is configured by laminating an Al film 13, a Mo film 14, and an IZO film 15 in order from the lower layer to the upper layer.
  • the gate wiring GS is similarly configured by laminating the Al film 13, the Mo film 14, and the IZO film 15 in order from the lower layer to the upper layer.
  • each of the source wiring SS, the source wiring 8a, and the drain wiring 8b is made of a commonly used single layer metal material, and as an example, is made of Al, Cu, or the like.
  • the gate electrode 5 ′ (first wiring) is, in order from the upper layer, IZO layer (indium zinc oxide) / Mo layer (Mo alloy layer) / Al layer (Al alloy layer). It is comprised by the laminated film which consists of these three layers.
  • the etching end face of the gate electrode 5 ′ can be prevented from becoming a bowl shape, and the step coverage of the interlayer insulating film 6 formed on the gate electrode 5 ′ can be sufficiently ensured.
  • FIG. 7 is a cross-sectional view showing a configuration of a TFT array substrate 100 ′ in which the pixel electrode 35 has a three-layer structure of IZO / Mo / Al.
  • the TFT array substrate 100 ′′ includes a pixel electrode 35 ′ instead of the pixel electrode 35 of the TFT array substrate 100.
  • the pixel electrode 35 ′ is configured by laminating the reflective electrode 10 made of aluminum, the Mo film 14, and the transparent electrode 11 made of IZO in order from the lower layer to the upper layer.
  • the Mo film 14 is formed in the upper layer of the reflective electrode 10 and in the formation region of the reflective electrode 10.
  • the pixel electrode 35 ′ of the TFT array substrate 100 ′′ is made of the transparent electrode 11 made of IZO disposed on the substantially entire surface in the pixel 30 and Al disposed in a partial region in the pixel 30. And a Mo film 14 made of Mo.
  • the pixel electrode 35 ′ is laminated so as to become the transparent electrode 11, the Mo film 14, and the reflective electrode 10 in order from the upper layer.
  • the etching end face of the pixel electrode 35 ′ is eliminated from becoming a bowl shape, and a sufficient step coverage of an alignment film (not shown) formed on the pixel electrode 35 ′ can be ensured.
  • the laminated film of three layers is IZO / Mo / Al and the Al film 13 and the Mo film 14 are made of a single metal has been described. It is possible to etch the end faces of these three-layer laminated films in a tapered manner in the same manner by adding a few percent of Nb or the like having the function of improving the properties to form Mo alloys or Al alloys.
  • the taper shape of the etching end face can be obtained in the range of 100 to 1000 nm for the Al film 13, 10 to 100 nm for the Mo film 14, and 10 to 100 nm for the IZO film 15.
  • the TFT array substrate 100 of FIG. 1 includes all of the pixel electrode 35, the gate wiring GS / gate electrode 5, the source wiring SS / source wiring 8a / drain wiring 8b in order from the upper layer to the IZO layer / Mo layer. It may be a laminated film composed of three layers of / Al layers.
  • FIG. 3 is a schematic sectional view obtained by etching the laminated film according to the comparative example. Since the configuration of the liquid crystal display device is the same as that of the above embodiment, the description thereof is omitted here.
  • the same components as those in FIG. 2 are denoted by the same reference numerals, and description thereof is omitted here.
  • the uppermost IZO film 15 of the three laminated films is changed to an ITO (indium tin oxide) layer 16. Specifically, it was composed of three layers of ITO (40 nm) / Mo (40 nm) / Al (350 nm), and wet etching was performed under the same conditions such as etchant.
  • the etching end face of the above laminated film has a shape in which the upper ITO layer 16 and the Mo film 14 protrude as outwards as a result of the increase in the etching rate of the Al film 13. It was. For this reason, sufficient step coverage of the transparent resin layer 9 formed on the second wiring 8 cannot be ensured.
  • the embodiments of the present invention have been described by taking the transflective liquid crystal display device as an example.
  • the present invention is not limited to this, and the present invention can be applied to both transmissive and reflective liquid crystal display devices.
  • the present invention can be applied, and can also be applied to an organic EL display or the like.
  • the display device of the present invention is a display device having a display electrode and a wiring arranged in a lower layer of the display electrode, and at least one of the display electrode and the wiring is from an upper layer.
  • a laminated film made of IZO / Mo / Al is used.
  • the etching end face of the electrode or wiring using the laminated film is eliminated and the step coverage of the insulating film or conductive film formed on the electrode or wiring is sufficiently ensured. Can do.
  • Nb may be added to at least one of Mo and Al.
  • the corrosion resistance can be improved.
  • an active substrate in which a TFT as a switching element is arranged for each pixel region, and a counter substrate arranged to face the active substrate through a liquid crystal layer are provided.
  • the display electrode is disposed in the pixel region, and the wiring includes a first wiring that is a gate electrode of the TFT and a second wiring that is a source electrode and a drain electrode of the TFT. It may be.
  • At least one of the display electrode, the gate electrode of the TFT, and the source electrode and the drain electrode of the TFT is formed of a laminated film made of IZO / Mo / Al from the upper layer, and an etching end face Can be eliminated and the step coverage of the insulating film and the conductive film formed on the stacked film can be sufficiently ensured.
  • the second wiring may be composed of a laminated film made of IZO / Mo / Al in order from the upper layer. As a result, the etching end face of the second wiring is eliminated from being hooked, and the step coverage of the insulating film formed on the second wiring can be sufficiently ensured.
  • the first wiring may be composed of a laminated film made of IZO / Mo / Al in order from the upper layer. As a result, the etching end face of the first wiring is eliminated from being hooked, and the step coverage of the insulating film formed on the first wiring can be sufficiently ensured.
  • the display electrode is made of a transparent electrode made of IZO arranged on substantially the entire surface in the pixel region, a reflective electrode made of Al arranged in a partial region in the pixel region, and Mo. Each of which may be stacked in order from the upper layer so as to be the transparent electrode, the Mo film, and the reflective electrode.
  • the etching end face of the display electrode is eliminated from being hooked, and the step coverage of the alignment film formed on the display electrode can be sufficiently secured.
  • the display device manufacturing method of the present invention is a method for manufacturing a display device having a display electrode and a wiring arranged under the display electrode, wherein at least one of the display electrode and the wiring is made of Al. , Mo and IZO are formed in this order, and the laminated film is patterned by wet etching.
  • the etching end face of the electrode or wiring using the laminated film is eliminated and the step coverage of the insulating film or conductive film formed on the electrode or wiring is sufficiently ensured. Can do.
  • the wet etching may be performed using an etchant made of phosphoric acid, nitric acid, acetic acid, and water.
  • the present invention can be widely used for image display devices such as liquid crystal display devices and organic EL display devices.

Abstract

 表示装置は、画素電極と画素電極の下層に配置されたソース配線及びドレイン配線とを有し、ソース配線及びドレイン配線は、上層からIZO(15)/Mo(14)/Al(13)からなる積層膜が用いられている。これにより、積層膜を用いたソース配線及びドレイン配線のエッチング端面に庇が生じることを解消して、ソース配線及びドレイン配線の上部に形成される透明樹脂層の充分なステップカバレッジを確保できる。

Description

表示装置およびその製造方法
 本発明は、表示装置およびその製造方法に関する。より詳しくは、電極や配線にアルミニウムを用いた表示装置およびその製造方法に関するものである。
 液晶表示装置や有機ELディスプレイ等の表示装置は、薄型で軽量、かつ、低消費電力といった特長を活かして、モニター、プロジェクタ、携帯電話、携帯情報端末(PDA)等の電子機器に幅広く利用されている。近年では、表示装置の小型化及び軽量化が進んでおり、これにより表示領域周辺の小型化、すなわち、狭額縁化も進められている。
 表示装置に使用されるデバイス基板には、スイッチング素子として薄膜トランジスタ(TFT;Thin Film Transistor)を含むTFTアレイ基板を用いることが多い。例えば、TFTアレイ基板を用いたアクティブマトリクス型の液晶表示装置は、所定の間隔で配置されたTFTアレイ基板と対向基板との間に配向膜を介して液晶層が保持された表示パネルを備える。
 そして、TFTアレイ基板側に形成された各画素領域の画素電極と、対向基板側に形成された共通電極との間に印加される電界強度を制御することにより、各画素領域における液晶の配向状態を変えることによって光の透過率を変化させて画像を表示している。
 TFTアレイ基板は、透明基板の主面上に格子状に配置されたソース配線と、ゲート配線とを備えている。そして、ソース配線とゲート配線とによって区画された画素領域には、画素電極が配置される。また、ソース配線とゲート配線との交点近傍には、スイッチング素子としてTFTが配置される。
 TFTは、ゲート配線に接続されたゲート電極、ソース配線に接続されたソース電極、及び、画素電極に接続されたドレイン電極を含み、更に、アモルファスシリコン(a-Si)やポリシリコン、単結晶シリコン等からなる半導体層を備える。ゲート電極は、ゲート絶縁膜にて覆われており、TFTは、画素電極を個別かつ選択的に制御する。
 上記したソース配線、ゲート配線、画素電極等には、画素の微細化にともなって抵抗の小さいアルミニウムやその合金等からなる薄膜にて形成されるが、このような材料からなる膜は、製造工程中の加熱によりヒロックと呼ばれる微細な突起が生じて上部を被覆する絶縁膜の絶縁性が低下することがある。そのため、上記薄膜を他の金属層で覆った積層膜を利用することがある。
 特許文献1には、下層がアルミニウム合金21であり上層がモリブデン合金22である積層膜を、異なるエッチャント組成で湿式エッチングしたときの断面形状の例が示されている。(図4)
 前記特許文献1では、エッチャントの組成を最適化して、図4の(b)~(d)に示すように、積層膜の断面をテーパー状に加工することにより、積層膜のパターン上の絶縁膜のステップカバレージを向上している。
日本国公開特許公報「特開2001-311954号公報(2001年11月9日公開)」
 しかしながら、積層膜を湿式エッチングで加工する場合、エッチャントの組成以外に、積層した金属間に生じる電池反応も考慮する必要がある。例えば、特許文献1の積層膜において電池反応が生じると、下層のアルミニウム合金21のエッチング速度が速くなって、図4の(a)に示すように、上層のモリブデン合金22が庇状に迫り出した断面形状になる。積層膜の断面が上記のような庇状の形状になると、上部を被覆する絶縁層のステップカバレッジが不足して絶縁不良が生じたり、金属の庇が剥離し破片等となって歩留りを低下させる問題がある。
 また、特許文献1のように、エッチャントに弗化アンモニウムや弗化水素が含まれていると、積層膜の下地である透明基板や絶縁膜の表面がエッチングされて粗面となり、表示装置として用いた場合に透過率が低下する問題がある。
 本発明は、上記問題に鑑みてなされたものであり、積層膜を用いた電極や配線のエッチング端面が庇状となることを解消して、電極や配線の上部に形成される絶縁膜や導電膜のステップカバレッジを充分に確保した表示装置を提供することを目的とするものである。
 上記の課題を解決するために、本発明の表示装置は、表示用電極と表示用電極の下層に配置された配線とを有する表示装置であって、表示用電極および配線の少なくとも一方は、上層からIZO/Mo/Alからなる積層膜が用いられていることを特徴としている。
 本発明の表示装置によれば、積層膜を用いた電極や配線のエッチング端面が庇状となることを解消して、電極や配線の上部に形成される絶縁膜や導電膜のステップカバレッジを充分に確保することができるという効果を奏する。
本発明の表示装置の断面模式図である。 本発明の表示装置に係る積層膜の断面模式図である。 比較例の表示装置に係る積層膜の断面模式図である。 従来の液晶表示装置に係る積層膜の断面模式図である。 本発明の表示装置のTFTアレイ基板の構成を表す平面図である。 第1の配線をIZO/Mo/Alの3層構造としたTFTアレイ基板の構成を表す断面図である。 画素電極をIZO/Mo/Alの3層構造としたTFTアレイ基板の構成を表す断面図である。
 以下、図1~3を用いて、本発明の実施の形態及び実施例について説明する。
 本実施の形態及び実施例では、表示装置の一例として、透明電極と反射電極とからなる画素電極を有し、透過表示及び反射表示の両方を行うことができる、半透過型の液晶表示装置を例に挙げて説明するが、本発明はこれらの実施の形態及び実施例のみに限定されるものではない。
 〔実施の形態〕
 図1~3、5を用いて、本発明の表示装置の一実施形態について説明する。
 まず、図5を用いて、本発明の表示装置に用いられているTFTアレイ基板100の構成の概略について説明する。図5は、TFTアレイ基板100の構成を表す平面図である。
 本実施の形態に係る液晶表示装置は、各画素(画素領域)30毎に、スイッチング素子としてのTFT31が配されているTFTアレイ基板(アクティブ基板)100と、液晶層を介してTFTアレイ基板100と対向配置されており、コモン電極やカラーフィルタが配されている対向基板とを備えている。また、液晶表示装置は、画像表示制御用の駆動回路を備えている。
 TFTアレイ基板100は、互いに平行となるように配されている複数のゲート配線(走査線)GSと、互いに平行となるように配されている複数のソース配線(信号線)SSとを備えている。また、複数のゲート配線GS間には、ゲート配線GSと平行となるようにして、補助容量配線Csが配されている。
 複数のゲート配線GSと、複数のソース配線SSとは、平面視で、層間絶縁膜6を介して互いに直交して配されている。複数のゲート配線GSと、ソース配線SSとによって区画されている領域が、画素30である。
 TFTアレイ基板100には、画素30内であって、ゲート配線GSと、ソース配線SSとの交差部分の近傍に、スイッチング素子としてのTFT31が配されている。
 TFT31は、ゲート配線GSから画素30内へ延びるゲート電極5と、ソース配線SSから画素30内へゲート電極5を介して延びるソース配線8a及びドレイン配線8bとを備えている。ゲート電極5と、ソース配線8a及びドレイン配線8bとは、後述する層間絶縁膜6(図5には不図示)を介して交差している。
 ゲート電極5は、層間絶縁膜6の下層に形成されており、ソース配線8a及びドレイン配線8bは、層間絶縁膜6の上層に形成されている。なお、以下の説明では、ゲート配線GS及びゲート電極5を第1の配線、ソース配線SS、ソース配線8a及びドレイン配線8bを第2の配線8と称する場合がある。
 本実施の形態では、後述するように、ソース配線8a及びドレイン配線8bが、上層から順に、IZO層(酸化インジウム亜鉛)/Mo層(Mo合金層)/Al層(Al合金層)の3層からなる積層膜として構成されている。また、ソース配線SSも同様に、IZO層(酸化インジウム亜鉛)/Mo層(Mo合金層)/Al層(Al合金層)の3層からなる積層膜として構成されている。
 ソース配線8a及びドレイン配線8bは、コンタクトホール7を介して、下層に形成されている半導体層3(図5には不図示)と、それぞれ接続されている。
 ゲート電極5及びゲート配線GSは、一般的に用いられている単層の金属材料からなり、一例として、AlやCu等からなる。
 画素30内には、透明電極11及び反射電極10からなる画素電極(表示用電極)35が配されている。
 透明電極11は、階調表示用の電圧が印加されることで、液晶層を介して対向配置されているコモン電極との間で電位差を発生させる。これにより、各画素30毎に液晶の透過状態が制御され、所望の画像を表示することができる。
 透明電極11は、画素30内のほぼ全面に配されている。透明電極11は、透明な導電性材料からなり、例えば、ITOや、IZOなどからなる。透明電極11は、コンタクトホール12を介してドレイン配線8bと接続されている。
 反射電極10は、画素30の一部領域に配されている。画素30のうち、反射電極10が配されている領域が反射領域である。本実施の形態では、反射電極10は、画素30のゲート配線GSと補助容量配線Csとに挟まれた領域のうち、TFT31が形成されている側の領域に配されている。
 反射電極10は、反射率が高い金属材料からなり、一例としてAl(アルミニウム)からなる。
 次に、図1、2を用いて、TFT31の断面構成について説明する。
 図1は、本実施の形態に係る液晶表示装置に用いられるTFTアレイ基板100の断面模式図である。
 TFTアレイ基板100は、画素電極35(表示用電極)と画素電極35(表示用電極)の下層に配置される第1の配線及び第2の配線8とを有している。
 詳しくは、図1に示すように、透明基板1の全面に形成された絶縁膜2の上に、半導体層3が形成されている。半導体層3には、TFT31のソース電極3aとドレイン電極3b、及び、チャネル領域3cが設けられており、これらの上部にはゲート絶縁膜4が形成されている。
 ゲート絶縁膜4上には、第1の配線としてゲート配線GSとゲート電極5が形成されている。これらを覆うように層間絶縁膜6が形成され、コンタクトホール7が設けられている。
 層間絶縁膜6の上には、第2の配線8としてソース配線SS、ソース配線8a及びドレイン配線8bが形成されている。そして、ソース配線8aと、ドレイン配線8bとは、それぞれ、コンタクトホール7を通じて、ソース電極3a、ドレイン電極3bと接続されている。
 ソース配線8a、ドレイン配線8bの上部には、これらを覆うように感光性樹脂等の透明樹脂層9が形成され、コンタクトホール12が設けられている。透明樹脂層9の上部には、画素電極35(表示用電極)として反射電極10と透明電極11とが形成されている。また、画素電極35(表示用電極)のうち透明電極11は、コンタクトホール12を通じてドレイン配線8bに電気的に接続されている。
 図1では、矢印Tは透過表示領域を表しており、矢印Rは反射表示領域を表している。
 図1及び図2を用いて説明したように、TFTアレイ基板100は、ソース配線8a・ドレイン配線8b(第2の配線8)は、上層から順に、IZO層(酸化インジウム亜鉛)/Mo層(Mo合金層)/Al層(Al合金層)の3層からなる積層膜で構成されている。
 これにより、ソース配線8a・ドレイン配線8bのエッチング端面が庇状となることを解消して、ソース配線8a・ドレイン配線8bの上部に形成される透明樹脂層9のステップカバレッジを充分に確保することができる。
 しかし、上記の液晶表示装置の構成において、本発明では、画素電極35(表示用電極)と、ゲート配線GS・ゲート電極5(第1の配線)と、ソース配線SS・ソース配線8a・ドレイン配線8b(第2の配線8)とのうち、少なくとも一つに、上層から、IZO層(酸化インジウム亜鉛)/Mo層(Mo合金層)/Al層(Al合金層)の3層からなる積層膜が用いられていればよい。
 これにより、画素電極35(表示用電極)と、ゲート配線GS・ゲート電極5(第1の配線)と、ソース配線SS・ソース配線8a・ドレイン配線8b(第2の配線8)とのうち、積層膜を用いた電極や配線のエッチング端面が庇状となることを解消して、電極や配線の上部に形成される絶縁膜や導電膜のステップカバレッジを充分に確保することができる。
 〔実施例〕
 以下、本発明の実施例について説明する。
 本発明者らは、アルミニウムを含む積層膜のエッチング端面に庇が生じる原因を電池反応によるものと想定し、積層膜を構成する各種金属層の組み合わせについて種々検討を行った。
 その結果、本発明者らは、IZO層(酸化インジウム亜鉛)/Mo層(Mo合金層)/Al層(Al合金層)の3層の組み合わせのときにエッチング端面がテーパー状となるのを見いだし、上記の積層構造を採用するに至った。この積層構造において、Mo層(Mo合金層)は下層のAl層(Al合金層)のヒロックを防止し、IZO層は積層膜の電池反応を抑制すると考えられる。
 以下に、TFTアレイ基板100の製造方法の一例を具体例に基づき説明する。
 図1のように、まず、基材となる透明基板1の主面上に、酸化シリコン(SiO2)/シリコン酸窒化膜(SiNO)やSiO2等からなる絶縁膜2を形成する。
 次いで、絶縁膜2の上にアモルファスシリコン(a-Si)、ポリシリコン、単結晶シリコン等の半導体層3を形成する。ここでは、半導体層3として、プラズマ化学気相成長(Plasma Enhanced Chemical Vapor Deposition:PECVD)法等によりアモルファスシリコン(a-Si)層を絶縁膜2上に形成した後、CGS(Continuous Grain Silicon;連続粒界結晶シリコン)化のための固相結晶成長法を含む低温ポリシリコン(Low Temperature Poly Silicon;LPS)化処理を行い、連続粒界ポリシリコンからなるシリコン層を形成することにより得た。
 次いで、半導体層3を覆うようにSiO2、SiN、又はSiN/SiO2等のうちいずれかからなるゲート絶縁膜4を形成し、ゲート絶縁膜4上に、第1の配線としてW/TaNからなるゲート電極5及びゲート配線を所望の形状に形成した。続いて、このゲート電極5をマスクとして、半導体層3に不純物としてリンやボロンなどをドーピングして、TFTのソース電極3aとドレイン電極3b、及び、チャネル領域3cを形成した。
 次いで、ゲート電極5及びゲート配線GSを覆うように、SiO2/SiN、SiO2/SiN/SiO2、SiO2、又はSIN等のいずれかからなる層間絶縁膜6を形成し、この層間絶縁膜6にコンタクトホール7を設けた。
 次いで、層間絶縁膜6上に、第2の配線としてソース配線8aとドレイン配線8bとを形成した。本発明では、第2の配線(すなわちソース配線8a及びドレイン配線8b)としてIZO/Mo/Alの3層からなる積層膜を用いた。
 3層の上記積層膜は、スパッタリング、PECVD等の成膜装置を用いて、例えば、下層から、Al膜13を350nm、Mo膜14を40nm、IZO膜15を40nm、順次成膜した。ここで、3層の上記積層膜を同一真空中で連続して成膜することにより、層間の接触抵抗を小さくできるとともに、密着性を上げることができる。
 次いで、上記積層膜上にレジストパターンをフォトリソグラフィ法により形成し、3層の上記積層膜を一括して湿式エッチングを行った。
 IZO/Mo/Alの上記積層膜は、弗化アンモニウムや弗化水素を含まない一般的なエッチャントにより湿式エッチングすることができる。ここでは、エッチャントとして、燐酸(73.4重量%)、硝酸(1.6重量%)、酢酸(5.0重量%)、水(20.0重量%)からなるエッチャントを用い、液温35℃でシャワー方式により200~300秒かけてエッチングした。
 図2は、エッチング後の上記積層膜の断面模式図である。Al膜13、Mo膜14、IZO膜15からなる第2の配線8の断面形状は、図2に示すようにテーパー状となり、庇が形成されることはなかった。
 また、上記エッチャントは弗化アンモニウムや弗化水素を含まず、下地の層間絶縁膜6の表面がエッチングされることがないため、表面が粗面化されて表示装置の透過率が低下することを防止できる。
 また、3層の上記積層膜を単一の操作により湿式エッチングできるため、工程数の増加を抑えることができる。
 次いで、図1に示したように、ソース配線8aとドレイン配線8bからなるデータ信号線の上部を覆うように、感光性樹脂からなる透明樹脂層9を形成した。このとき、データ信号線の端面はテーパー状となっており、透明樹脂層9のステップカバレッジは良好であった。
 次いで、透明樹脂層9にコンタクトホール12を設けた後、画素電極35(表示用電極)として、アルミニウムからなる反射電極10と、酸化インジウム錫(ITO)や酸化亜鉛等からなる透明電極11とを形成し、コンタクトホール12を通じてドレイン配線8bに電気的に接続して、TFTアレイ基板100を作製した。
 本実施例では、第2の配線8としてIZO/Mo/Alの3層からなる上記積層膜を用いることにより、湿式エッチング時の電池反応が抑制されて、データ信号線のエッチング端面がテーパー状になり、層間絶縁膜6及び第2の配線8の上層に形成される透明樹脂層9の良好なステップカバレッジが得られた。
 また、上層のIZO膜15は、透明電極11の材料としても用いることが可能であり、成膜装置を共有化して設備投資を抑えることができる。
 なお、上記実施例では、IZO/Mo/Alの3層からなる上記積層膜を第2の配線8に用いたものとして説明したが、本発明は上記実施例に限定されるものではなく、例えば、ゲート配線GS及びゲート電極5(第1の配線)や画素電極35(表示用電極)など、Alを材料として含む配線や電極において適用することが可能である。以下、これらの構成について説明する。
 (変形例)
 図6は、第1の配線をIZO/Mo/Alの3層構造としたTFTアレイ基板100’の構成を表す断面図である。
 図6に示すようにTFTアレイ基板100’は、TFTアレイ基板100のゲート電極5に換えて、ゲート電極5’を備えている。ゲート電極5’は、下層から上層にかけて順に、Al膜13、Mo膜14、IZO膜15が積層して構成されている。TFTアレイ基板100’では、ゲート配線GSも同様に下層から上層にかけて順に、Al膜13、Mo膜14、IZO膜15が積層して構成されている。一方、ソース配線SS、ソース配線8a及びドレイン配線8bは、それぞれ、一般的に用いられている単層の金属材料からなり、一例として、AlやCu等から構成されている。
 このように、TFTアレイ基板100’は、ゲート電極5’(第1の配線)は、上層から順に、IZO層(酸化インジウム亜鉛)/Mo層(Mo合金層)/Al層(Al合金層)の3層からなる積層膜で構成されている。
 これにより、ゲート電極5’のエッチング端面が庇状となることを解消して、ゲート電極5’の上部に形成される層間絶縁膜6のステップカバレッジを充分に確保することができる。
 図7は、画素電極35をIZO/Mo/Alの3層構造としたTFTアレイ基板100’の構成を表す断面図である。
 図7に示すようにTFTアレイ基板100’’は、TFTアレイ基板100の画素電極35に換えて、画素電極35’を備えている。画素電極35’は、下層から上層にかけて順に、アルミニウムからなる反射電極10、Mo膜14、IZOからなる透明電極11が積層して構成されている。
 TFTアレイ基板100’’では、Mo膜14は、反射電極10の上層であって、反射電極10の形成領域に形成されている。
 このように、TFTアレイ基板100’’の画素電極35’は、画素30内の略全面に配されているIZOからなる透明電極11と、画素30内の一部領域に配されているAlからなる反射電極10と、MoからなるMo膜14とを備えている。そして画素電極35’は、上層から順に、透明電極11、Mo膜14、及び反射電極10となるように積層されている。
 これにより、画素電極35’のエッチング端面が庇状となることを解消して、画素電極35’の上部に形成される配向膜(不図示)のステップカバレッジを充分に確保することができる。
 また、上記説明では、3層の積層膜をIZO/Mo/Alとして、Al膜13、Mo膜14を単金属で構成した例を説明したが、Al膜13もしくはMo膜14に、例えば、耐蝕性を向上させる働きをもつNb等を数%添加し、Mo合金もしくはAl合金としても、これらの3層の積層膜の端面を同様にテーパー状にエッチングすることが可能である。
 また、3層のそれぞれの膜厚についても、Al膜13が100~1000nm、Mo膜14が10~100nm、IZO膜15が10~100nmの範囲でエッチング端面のテーパー形状が得られる。
 さらに、図1のTFTアレイ基板100は、画素電極35と、ゲート配線GS・ゲート電極5と、ソース配線SS・ソース配線8a・ドレイン配線8bとのすべてが、上層から順に、IZO層/Mo層/Al層の3層から構成されている積層膜となっていてもよい。
 (比較例1)
 以下に、比較例として積層膜の上層のIZOをITOに置き換えた場合について説明する。
 図3は、比較例に係る積層膜をエッチングした断面模式図である。液晶表示装置としての構成は、上記実施例と同じであるため、ここでは説明を省略する。また、図3において、図2と同様の構成を示すものについては、同一の符号を付け、ここでは説明を省略する。
 比較例では、図3に示すように、3層の上記積層膜のうち、最上層のIZO膜15をITO(酸化インジウム錫)層16に変更している。具体的には、ITO(40nm)/Mo(40nm)/Al(350nm)の3層からなり、エッチャント等の条件を同じにして湿式エッチングを行った。
 上記の積層膜のエッチング端面は、図3のように、Al膜13のエッチング速度が速くなった結果、上層のITO層16とMo膜14が庇17となって外側に迫り出した形状となった。このため、第2の配線8の上部に形成される透明樹脂層9の充分なステップカバレッジを確保することができなかった。
 なお、上記のITO層16の結晶状態を異ならせて非晶質のα-ITO層としても、電池反応を抑制することはできず、庇状の断面形状となった。
 以上、本発明の実施例について、半透過型の液晶表示装置を例に挙げて説明したが、本発明はこれに限定されるものではなく、透過型と反射型のいずれの液晶表示装置にも適用することができ、更に、有機ELディスプレイ等にも適用することができる。
 本発明は上述した各実施形態に限定されるものではなく、請求項に示した範囲で種々の変更が可能であり、異なる実施形態にそれぞれ開示された技術的手段を適宜組み合わせて得られる実施形態についても本発明の技術的範囲に含まれる。
 以上のように、本発明の表示装置は、表示用電極と前記表示用電極の下層に配置された配線とを有する表示装置であって、前記表示用電極および前記配線の少なくとも一方は、上層からIZO/Mo/Alからなる積層膜が用いられていることを特徴としている。
 前記構成によると、積層膜を用いた電極や配線のエッチング端面が庇状となることを解消して、電極や配線の上部に形成される絶縁膜や導電膜のステップカバレッジを充分に確保することができる。
 また、前記IZO/Mo/Alの積層膜において、MoおよびAlの少なくとも一方にNbを添加してもよい。これにより、耐蝕性を向上させることができる
 また、画素領域毎にスイッチング素子としてのTFTが配されているアクティブ基板と、当該アクティブ基板と液晶層を介して対向配置されている対向基板とを備え、前記表示用電極は前記画素領域内に配されており、前記配線は、前記TFTのゲート電極である第1の配線と、前記TFTのソース電極及びドレイン電極である第2の配線とを備えていてもよい。
 これにより、前記表示用電極と、前記TFTのゲート電極と、前記TFTのソース電極及びドレイン電極とのうち、少なくとも一つを、上層からIZO/Mo/Alからなる積層膜で構成し、エッチング端面が庇状となることを解消して、当該積層膜の上部に形成される絶縁膜や導電膜のステップカバレッジを充分に確保することができる。
 また、前記第2の配線は、上層から順に、IZO/Mo/Alからなる積層膜で構成されていてもよい。これにより、第2の配線のエッチング端面が庇状となることを解消して、第2の配線の上部に形成される絶縁膜のステップカバレッジを充分に確保することができる。
 また、前記第1の配線は、上層から順に、IZO/Mo/Alからなる積層膜で構成されていてもよい。これにより、第1の配線のエッチング端面が庇状となることを解消して、第1の配線の上部に形成される絶縁膜のステップカバレッジを充分に確保することができる。
 また、前記表示用電極は、前記画素領域内の略全面に配されているIZOからなる透明電極と、前記画素領域内の一部領域に配されているAlからなる反射電極と、MoからなるMo膜とを備え、それぞれ、上層から順に、前記透明電極、前記Mo膜、及び前記反射電極となるように積層されていてもよい。
 これにより、前記表示電極のエッチング端面が庇状となることを解消して、当該表示電極の上部に形成される配向膜のステップカバレッジを充分に確保することができる。
 本発明の表示装置の製造方法は、表示用電極と前記表示用電極の下層に配置された配線とを有する表示装置の製造方法であって、前記表示用電極および前記配線の少なくとも一方は、Al、Mo、IZOの順に積層膜を成膜し、前記積層膜を湿式エッチングによりパターニングすることを特徴とする。
 前記構成によると、積層膜を用いた電極や配線のエッチング端面が庇状となることを解消して、電極や配線の上部に形成される絶縁膜や導電膜のステップカバレッジを充分に確保することができる。
 また、前記湿式エッチングは、燐酸、硝酸、酢酸、及び水からなるエッチャントを用いて行われてもよい。
 本発明は、液晶表示装置や、有機EL表示装置など、画像の表示装置に広く利用することができる。
1 透明基板
2 絶縁膜
3 半導体層
3a ソース電極
3b ドレイン電極
3c チャネル領域
4 ゲート絶縁膜
5・5’ ゲート電極(配線、第1の配線)
6、20 層間絶縁膜
7、12 コンタクトホール
8 第2の配線(配線)
8a ソース配線(配線、第2の配線)
8b ドレイン配線(配線、第2の配線)
9 透明樹脂層
10 反射電極
11 透明電極
13 Al膜
14 Mo膜
15 IZO膜
16 ITO層
17 庇
21 アルミニウム合金
22 モリブデン合金
30 画素(画素領域)
31 TFT
35・35’ 画素電極(表示用電極)
100・100’・100’’ TFTアレイ基板(アクティブ基板)
T 透過表示領域
R 反射表示領域

Claims (8)

  1.  表示用電極と前記表示用電極の下層に配置された配線とを有する表示装置であって、
     前記表示用電極および前記配線の少なくとも一方は、上層からIZO/Mo/Alからなる積層膜が用いられていることを特徴とする表示装置。
  2.  前記IZO/Mo/Alの積層膜において、MoおよびAlの少なくとも一方にNbが添加されていることを特徴とする請求項1に記載の表示装置。
  3.  画素領域毎にスイッチング素子としてのTFTが配されているアクティブ基板と、当該アクティブ基板と液晶層を介して対向配置されている対向基板とを備え、
     前記表示用電極は前記画素領域内に配されており、
     前記配線は、上記TFTのゲート電極である第1の配線と、前記TFTのソース電極及びドレイン電極である第2の配線とを備えていることを特徴とする請求項1又は2に記載の表示装置。
  4.  前記第2の配線は、上層から順に、IZO/Mo/Alからなる積層膜で構成されていることを特徴とする請求項3に記載の表示装置。
  5.  前記第1の配線は、上層から順に、IZO/Mo/Alからなる積層膜で構成されていることを特徴とする請求項3又は4に記載の表示装置。
  6.  前記表示用電極は、前記画素領域内の略全面に配されているIZOからなる透明電極と、前記画素領域内の一部領域に配されているAlからなる反射電極と、MoからなるMo膜とを備え、それぞれ、上層から順に、前記透明電極、前記Mo膜、及び前記反射電極となるように積層されていることを特徴とする請求項1~5の何れか1項に記載の表示装置。
  7.  表示用電極と前記表示用電極の下層に配置された配線とを有する表示装置の製造方法であって、
     前記表示用電極および前記配線の少なくとも一方は、Al、Mo、IZOの順に積層膜を成膜し、前記積層膜を湿式エッチングによりパターニングすることを特徴とする表示装置の製造方法。
  8.  前記湿式エッチングは、燐酸、硝酸、酢酸、及び水からなるエッチャントを用いて行われることを特徴とする請求項7に表示装置の製造方法。
PCT/JP2011/059205 2010-05-26 2011-04-13 表示装置およびその製造方法 WO2011148728A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010120080A JP2014016375A (ja) 2010-05-26 2010-05-26 表示装置およびその製造方法
JP2010-120080 2010-05-26

Publications (1)

Publication Number Publication Date
WO2011148728A1 true WO2011148728A1 (ja) 2011-12-01

Family

ID=45003721

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/059205 WO2011148728A1 (ja) 2010-05-26 2011-04-13 表示装置およびその製造方法

Country Status (2)

Country Link
JP (1) JP2014016375A (ja)
WO (1) WO2011148728A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3432348A4 (en) * 2016-02-01 2019-03-20 Ricoh Company, Ltd. FIELD EFFECT TRANSISTOR, METHOD FOR MANUFACTURING THE SAME, DISPLAY ELEMENT, DISPLAY APPARATUS, AND SYSTEM

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111584426B (zh) * 2020-05-14 2023-03-28 深圳市华星光电半导体显示技术有限公司 一种显示面板的制备方法、显示面板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007040194A1 (ja) * 2005-10-05 2007-04-12 Idemitsu Kosan Co., Ltd. Tft基板及びtft基板の製造方法
JP2007189120A (ja) * 2006-01-16 2007-07-26 Idemitsu Kosan Co Ltd Tft基板及びその製造方法
JP2007212699A (ja) * 2006-02-09 2007-08-23 Idemitsu Kosan Co Ltd 反射型tft基板及び反射型tft基板の製造方法
JP2008003319A (ja) * 2006-06-22 2008-01-10 Mitsubishi Electric Corp Tftアレイ基板及びその製造方法
JP2008176142A (ja) * 2007-01-19 2008-07-31 Sharp Corp 液晶表示パネル及び液晶表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007040194A1 (ja) * 2005-10-05 2007-04-12 Idemitsu Kosan Co., Ltd. Tft基板及びtft基板の製造方法
JP2007189120A (ja) * 2006-01-16 2007-07-26 Idemitsu Kosan Co Ltd Tft基板及びその製造方法
JP2007212699A (ja) * 2006-02-09 2007-08-23 Idemitsu Kosan Co Ltd 反射型tft基板及び反射型tft基板の製造方法
JP2008003319A (ja) * 2006-06-22 2008-01-10 Mitsubishi Electric Corp Tftアレイ基板及びその製造方法
JP2008176142A (ja) * 2007-01-19 2008-07-31 Sharp Corp 液晶表示パネル及び液晶表示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3432348A4 (en) * 2016-02-01 2019-03-20 Ricoh Company, Ltd. FIELD EFFECT TRANSISTOR, METHOD FOR MANUFACTURING THE SAME, DISPLAY ELEMENT, DISPLAY APPARATUS, AND SYSTEM
US10748784B2 (en) 2016-02-01 2020-08-18 Ricoh Company, Ltd. Field effect transistor, method for manufacturing same, display element, display device, and system

Also Published As

Publication number Publication date
JP2014016375A (ja) 2014-01-30

Similar Documents

Publication Publication Date Title
US9236405B2 (en) Array substrate, manufacturing method and the display device thereof
KR100698950B1 (ko) 박막 트랜지스터 어레이 기판의 제조방법
JP5244295B2 (ja) Tft基板及びtft基板の製造方法
JP2007157916A (ja) Tft基板及びtft基板の製造方法
JP5244439B2 (ja) 透明導電膜、表示装置、及びこれらの製造方法
WO2014017406A1 (ja) 半導体装置およびその製造方法
JP2008140984A (ja) 半導体素子、半導体素子の製造方法、及び表示装置
CN108027541B (zh) 薄膜晶体管基板及其制造方法
JP4802462B2 (ja) 薄膜トランジスタアレイ基板の製造方法
JP2007212699A (ja) 反射型tft基板及び反射型tft基板の製造方法
US9799678B2 (en) Manufacturing method of thin film and metal line for display using the same, thin film transistor array panel, and method for manufacturing the same
US11637132B2 (en) Active matrix substrate and method for manufacturing same
JP2016122683A (ja) 薄膜トランジスタ基板およびその製造方法
WO2018061954A1 (ja) 薄膜トランジスタ基板、薄膜トランジスタ基板の製造方法及び表示装置
KR20000022736A (ko) 박막 트랜지스터 및 액정 표시 장치
JP2005057240A (ja) 薄膜半導体素子、及び薄膜半導体素子の製造方法
US20070231974A1 (en) Thin film transistor having copper line and fabricating method thereof
WO2016021320A1 (ja) アクティブマトリクス基板およびその製造方法
WO2011148728A1 (ja) 表示装置およびその製造方法
JP2008268830A (ja) 電気光学装置及び電気光学装置製造方法
WO2018061851A1 (ja) アクティブマトリクス基板およびその製造方法
US20220181356A1 (en) Active matrix substrate and method for manufacturing same
JP5393071B2 (ja) 電子デバイス、及びその製造方法、並びに電子機器
JP2937126B2 (ja) 薄膜トランジスタアレイ基板及びその製造方法
JPH10247733A (ja) 薄膜トランジスタ及びその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11786428

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 11786428

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP