WO2007017396A3 - Verfahren und vorrichtung zur überwachung von funktionen eines rechnersystems - Google Patents

Verfahren und vorrichtung zur überwachung von funktionen eines rechnersystems Download PDF

Info

Publication number
WO2007017396A3
WO2007017396A3 PCT/EP2006/064742 EP2006064742W WO2007017396A3 WO 2007017396 A3 WO2007017396 A3 WO 2007017396A3 EP 2006064742 W EP2006064742 W EP 2006064742W WO 2007017396 A3 WO2007017396 A3 WO 2007017396A3
Authority
WO
WIPO (PCT)
Prior art keywords
computer system
monitoring operations
execution units
mode
comparison
Prior art date
Application number
PCT/EP2006/064742
Other languages
English (en)
French (fr)
Other versions
WO2007017396A2 (de
Inventor
Juergen Sauler
Reinhard Weiberle
Bernd Mueller
Eberhard Boehl
Yorck Collani
Rainer Gmehlich
Original Assignee
Bosch Gmbh Robert
Juergen Sauler
Reinhard Weiberle
Bernd Mueller
Eberhard Boehl
Yorck Collani
Rainer Gmehlich
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bosch Gmbh Robert, Juergen Sauler, Reinhard Weiberle, Bernd Mueller, Eberhard Boehl, Yorck Collani, Rainer Gmehlich filed Critical Bosch Gmbh Robert
Priority to JP2008525528A priority Critical patent/JP2009505186A/ja
Priority to EP06778027A priority patent/EP1915690A2/de
Priority to US11/990,097 priority patent/US8108716B2/en
Publication of WO2007017396A2 publication Critical patent/WO2007017396A2/de
Publication of WO2007017396A3 publication Critical patent/WO2007017396A3/de

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3065Monitoring arrangements determined by the means or processing involved in reporting the monitored data
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B9/00Safety arrangements
    • G05B9/02Safety arrangements electric
    • G05B9/03Safety arrangements electric with multiple-channel loop, i.e. redundant control systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/1629Error detection by comparing the output of redundant processing systems
    • G06F11/1641Error detection by comparing the output of redundant processing systems where the comparison is not performed by the redundant processing components
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2201/00Indexing scheme relating to error detection, to error correction, and to monitoring
    • G06F2201/845Systems in which the redundancy can be transformed in increased performance

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Hardware Redundancy (AREA)
  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

Verfahren und Vorrichtung zur Überwachung von Funktionen eines Rechnersystems mit wenigstens zwei Ausführungseinheiten, wobei Umschaltmittel enthalten sind und zwischen wenigstens zwei Betriebsmodi umgeschaltet wird und Vergleichsmittel enthalten sind, wobei ein erster Betriebsmodus einem Vergleichsmodus und ein zweiter Betriebsmodus einem Performanzmodus entspricht und eine erste Funktion von einer zweiten Funktion überwacht wird, wobei die zweite Funktion im Vergleichsmodus auf wenigstens zwei Ausführungseinheiten abgearbeitet wird und jede dieser zweiten Funktionen, die auf wenigstens zwei Ausführungseinheiten abgearbeitet werden, die selbe erste Funktion überwacht.
PCT/EP2006/064742 2005-08-08 2006-07-27 Verfahren und vorrichtung zur überwachung von funktionen eines rechnersystems WO2007017396A2 (de)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2008525528A JP2009505186A (ja) 2005-08-08 2006-07-27 コンピュータシステムの機能監視方法および機能監視装置
EP06778027A EP1915690A2 (de) 2005-08-08 2006-07-27 Verfahren und vorrichtung zur überwachung von funktionen eines rechnersystems
US11/990,097 US8108716B2 (en) 2005-08-08 2006-07-27 Method and device for monitoring functions of a computer system

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE102005037230A DE102005037230A1 (de) 2005-08-08 2005-08-08 Verfahren und Vorrichtung zur Überwachung von Funktionen eines Rechnersystems
DE102005037230.9 2005-08-08

Publications (2)

Publication Number Publication Date
WO2007017396A2 WO2007017396A2 (de) 2007-02-15
WO2007017396A3 true WO2007017396A3 (de) 2007-10-25

Family

ID=37680924

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP2006/064742 WO2007017396A2 (de) 2005-08-08 2006-07-27 Verfahren und vorrichtung zur überwachung von funktionen eines rechnersystems

Country Status (9)

Country Link
US (1) US8108716B2 (de)
EP (1) EP1915690A2 (de)
JP (1) JP2009505186A (de)
KR (1) KR101031181B1 (de)
CN (1) CN101243403A (de)
DE (1) DE102005037230A1 (de)
RU (1) RU2008108475A (de)
TW (1) TW200736901A (de)
WO (1) WO2007017396A2 (de)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102005037230A1 (de) 2005-08-08 2007-02-15 Robert Bosch Gmbh Verfahren und Vorrichtung zur Überwachung von Funktionen eines Rechnersystems
DE102011086530A1 (de) * 2010-11-19 2012-05-24 Continental Teves Ag & Co. Ohg Mikroprozessorsystem mit fehlertoleranter Architektur
CN103797489B (zh) * 2011-03-21 2017-12-12 爱迪德技术有限公司 用于安全地将程序执行绑定到且节点锁定到受信任的签名授权机构的系统和方法
JP5541246B2 (ja) * 2011-07-21 2014-07-09 株式会社デンソー 電子制御ユニット
DE102012207215A1 (de) 2012-04-30 2013-10-31 Robert Bosch Gmbh Verfahren und Vorrichtung zur Überwachung von Funktionen eines Rechnersystems, vorzugsweise eines Motorsteuersystems eines Kraftfahrzeuges
KR101558280B1 (ko) 2013-09-02 2015-10-12 주식회사 팀스톤 계측 윈도우 제어 방법 및 이를 수행하는 사용자 단말
DE102013224702A1 (de) 2013-12-03 2015-06-03 Robert Bosch Gmbh Steuergerät für ein Kraftfahrzeug
DE102013227165A1 (de) * 2013-12-27 2015-07-16 Siemens Aktiengesellschaft Überwachungsvorrichtung zur Überwachung eines Schaltkreises
DE102016125240A1 (de) * 2016-12-21 2018-06-21 Endress+Hauser SE+Co. KG Elektronische Schaltung für ein Feldgerät der Automatisierungstechnik
DE102018120344A1 (de) * 2018-08-21 2020-02-27 Pilz Gmbh & Co. Kg Automatisierungssystem zur Überwachung eines sicherheitskritischen Prozesses
DE102020001561A1 (de) 2020-03-10 2021-09-16 Drägerwerk AG & Co. KGaA Medizingeräteanordnung mit einem Prüfmodul
DE102020119297A1 (de) 2020-07-22 2022-01-27 Endress+Hauser SE+Co. KG Verfahren zum Überwachen eines ersten Prozessors eines Sensormoduls durch einen zweiten Prozessor

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5233615A (en) * 1991-06-06 1993-08-03 Honeywell Inc. Interrupt driven, separately clocked, fault tolerant processor synchronization
US5751932A (en) * 1992-12-17 1998-05-12 Tandem Computers Incorporated Fail-fast, fail-functional, fault-tolerant multiprocessor system
WO2001046806A1 (en) * 1999-12-21 2001-06-28 Intel Corporation Firmware mechanism for correcting soft errors
US20020073357A1 (en) * 2000-12-11 2002-06-13 International Business Machines Corporation Multiprocessor with pair-wise high reliability mode, and method therefore
WO2003010638A1 (de) * 2001-07-26 2003-02-06 Infineon Technologies Ag Prozessor mit mehreren rechenwerken
US6615366B1 (en) * 1999-12-21 2003-09-02 Intel Corporation Microprocessor with dual execution core operable in high reliability mode
US6640313B1 (en) * 1999-12-21 2003-10-28 Intel Corporation Microprocessor with high-reliability operating mode
US20040006722A1 (en) * 2002-07-03 2004-01-08 Safford Kevin David Method and apparatus for recovery from loss of lock step
DE10349581A1 (de) * 2003-10-24 2005-05-25 Robert Bosch Gmbh Verfahren und Vorrichtung zur Umschaltung zwischen wenigstens zwei Betriebsmodi einer Prozessoreinheit

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08297588A (ja) 1995-04-25 1996-11-12 Fujitsu Ltd 二重照合装置
US5875195A (en) * 1997-03-31 1999-02-23 International Business Machines Corporation Method and apparatus for error injection techniques
JP2004259137A (ja) * 2003-02-27 2004-09-16 Denso Corp 電子制御装置
JP4232987B2 (ja) * 2003-06-24 2009-03-04 ローベルト ボッシュ ゲゼルシャフト ミット ベシュレンクテル ハフツング プロセッサユニットの少なくとも2つの動作モードを切替る方法および対応するプロセッサユニット
GB0325553D0 (en) * 2003-11-01 2003-12-03 Ibm Method and apparatus for activating/deactivating run-time determined software routines in Java compiled bytecode applications
JP2008518296A (ja) * 2004-10-25 2008-05-29 ローベルト ボッシュ ゲゼルシャフト ミット ベシュレンクテル ハフツング 少なくとも2つの実行ユニットを備えるコンピュータシステムで切換をする方法及び装置
EP1812857B1 (de) * 2004-10-25 2008-09-03 Robert Bosch Gmbh Vorrichtung und verfahren zur modusumschaltung bei einem rechnersystem mit wenigstens zwei ausführungseinheiten
KR100663864B1 (ko) * 2005-06-16 2007-01-03 엘지전자 주식회사 멀티-코어 프로세서의 프로세서 모드 제어장치 및 방법
DE102005037230A1 (de) 2005-08-08 2007-02-15 Robert Bosch Gmbh Verfahren und Vorrichtung zur Überwachung von Funktionen eines Rechnersystems

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5233615A (en) * 1991-06-06 1993-08-03 Honeywell Inc. Interrupt driven, separately clocked, fault tolerant processor synchronization
US5751932A (en) * 1992-12-17 1998-05-12 Tandem Computers Incorporated Fail-fast, fail-functional, fault-tolerant multiprocessor system
WO2001046806A1 (en) * 1999-12-21 2001-06-28 Intel Corporation Firmware mechanism for correcting soft errors
US6615366B1 (en) * 1999-12-21 2003-09-02 Intel Corporation Microprocessor with dual execution core operable in high reliability mode
US6640313B1 (en) * 1999-12-21 2003-10-28 Intel Corporation Microprocessor with high-reliability operating mode
US20020073357A1 (en) * 2000-12-11 2002-06-13 International Business Machines Corporation Multiprocessor with pair-wise high reliability mode, and method therefore
WO2003010638A1 (de) * 2001-07-26 2003-02-06 Infineon Technologies Ag Prozessor mit mehreren rechenwerken
US20040006722A1 (en) * 2002-07-03 2004-01-08 Safford Kevin David Method and apparatus for recovery from loss of lock step
DE10349581A1 (de) * 2003-10-24 2005-05-25 Robert Bosch Gmbh Verfahren und Vorrichtung zur Umschaltung zwischen wenigstens zwei Betriebsmodi einer Prozessoreinheit

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JONES D: "FEHLERTOLERANZ UND ZUVERLAESSIGKEIT IN MIKROPROZESSOR-SYSTEMEN. ÖAM BEISPIEL DER FAMILIE MC88000", ELEKTRONIK, WEKA FACHZEITSCHRIFTENVERLAG, POING, DE, vol. 39, no. 24, 23 November 1990 (1990-11-23), pages 54 - 60, XP000172269, ISSN: 0013-5658 *

Also Published As

Publication number Publication date
DE102005037230A1 (de) 2007-02-15
CN101243403A (zh) 2008-08-13
US8108716B2 (en) 2012-01-31
WO2007017396A2 (de) 2007-02-15
TW200736901A (en) 2007-10-01
RU2008108475A (ru) 2009-09-20
EP1915690A2 (de) 2008-04-30
KR101031181B1 (ko) 2011-04-26
KR20080032168A (ko) 2008-04-14
JP2009505186A (ja) 2009-02-05
US20100192021A1 (en) 2010-07-29

Similar Documents

Publication Publication Date Title
WO2007017396A3 (de) Verfahren und vorrichtung zur überwachung von funktionen eines rechnersystems
WO2006045777A8 (de) Vorrichtung und verfahren zur modusumschaltung bei einem rechnersystem mit wenigstens zwei ausführungseinheiten
WO2006045773A3 (de) Vorrichtung und verfahren zur modusumschaltung bei einem rechnersystem mit wenigstens zwei ausführungseinheiten
WO2006045806A3 (de) Verfahren und vorrichtung zur steuerung eines rechnersystems
WO2006045801A3 (de) Verfahren und vorrichtung zur überwachung einer speichereinheit in einem mehrprozessorsystem
WO2009019691A3 (en) System and method for predictive network monitoring
WO2006018307A3 (en) Operating systems
WO2010126805A3 (en) Application efficiency engine
WO2008121744A3 (en) Network context triggers for activating virtualized computer applications
WO2007017378A3 (de) Verfahren und vorrichtung zur steuerung eines rechnersystems
ATE409904T1 (de) Betriebssysteme
WO2006102668A3 (en) Method and system for variable thread allocation and switching in a multithreaded processor
WO2011008861A3 (en) Keyboard comprising swipe-switches performing keyboard actions
WO2009029643A3 (en) Dynamic core switching
TW200712875A (en) Method for fast switching between different operating systems in computer device with multiple operating systems
WO2008016778A3 (en) System and method to facilitate handover
WO2003073185A3 (en) Predictive control system and method
WO2009046194A3 (en) Fibrin sealant
WO2008155797A1 (ja) 演算装置
WO2006031675A3 (en) Fault tolerant control system
WO2007129196A3 (en) Operational mode switching in a mobile communication terminal
WO2009134601A3 (en) Method of selecting a communication system for operating with a communication device in an idle mode, and communication device
WO2008039992A3 (en) Method and system for detecting abnormal operation in a hydrocracker
WO2008018055A3 (en) Extranet security
PL1812856T3 (pl) Sposób i urządzenie do oceny sygnału systemu komputerowego z co najmniej dwiema jednostkami wykonawczymi

Legal Events

Date Code Title Description
REEP Request for entry into the european phase

Ref document number: 2006778027

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2006778027

Country of ref document: EP

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 06778027

Country of ref document: EP

Kind code of ref document: A2

WWE Wipo information: entry into national phase

Ref document number: 1020087003210

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 2008525528

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 200680029402.8

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 2050/DELNP/2008

Country of ref document: IN

WWE Wipo information: entry into national phase

Ref document number: 2008108475

Country of ref document: RU

WWP Wipo information: published in national office

Ref document number: 2006778027

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 11990097

Country of ref document: US