WO2003075335A1 - Procede de formation d'une couche mince - Google Patents

Procede de formation d'une couche mince Download PDF

Info

Publication number
WO2003075335A1
WO2003075335A1 PCT/JP2003/002433 JP0302433W WO03075335A1 WO 2003075335 A1 WO2003075335 A1 WO 2003075335A1 JP 0302433 W JP0302433 W JP 0302433W WO 03075335 A1 WO03075335 A1 WO 03075335A1
Authority
WO
WIPO (PCT)
Prior art keywords
thin film
forming
surfactant
film
substrate
Prior art date
Application number
PCT/JP2003/002433
Other languages
English (en)
French (fr)
Inventor
Norikazu Nishiyama
Yoshiaki Oku
Shunsuke Tanaka
Korekazu Ueyama
Original Assignee
Rohm Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co., Ltd. filed Critical Rohm Co., Ltd.
Priority to US10/506,730 priority Critical patent/US7105459B2/en
Priority to EP03743556A priority patent/EP1482540A4/en
Priority to KR1020047013831A priority patent/KR100863386B1/ko
Priority to JP2003573692A priority patent/JP4391240B2/ja
Publication of WO2003075335A1 publication Critical patent/WO2003075335A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02197Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides the material having a perovskite structure, e.g. BaTiO3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02203Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being porous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02282Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process liquid deposition, e.g. spin-coating, sol-gel techniques, spray coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31604Deposition from a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31604Deposition from a gas or vapour
    • H01L21/31608Deposition of SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31695Deposition of porous oxides or porous glassy oxides or oxide based porous glass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • H10B53/30Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors characterised by the memory core region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen
    • H01L21/02216Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen the compound being a molecule comprising at least one silicon-oxygen bond and the compound having hydrogen or an organic group attached to the silicon or oxygen, e.g. a siloxane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition

Definitions

  • the present invention relates to a method for forming a thin film, and more particularly to a method for forming a thin film using a vapor deposition method.
  • Fluorine is added to a silica film which is an inorganic insulating film.
  • An organic insulating material having a low dielectric constant is formed as a base material.
  • the moisture resistance of the insulating film is deteriorated, only a few% can be added at the element ratio, and the relative dielectric constant is 10% to 1% lower than that of the conventional silica-based interlayer insulating film. There is a problem that only 5% can be reduced.
  • the porous structure is random, so that the mechanical strength of the interlayer insulating film is remarkably reduced, and there is no resistance to CMP (chemical mechanical polishing). However, this has caused a decrease in the reliability of the semiconductor device.
  • the porous structure is often not closed, and if not closed, the moisture resistance of the interlayer insulating film is remarkably reduced, causing a reduction in the reliability of the semiconductor element.
  • the conventional insulating film cannot sufficiently lower the dielectric constant. There was a problem that the mechanical strength was not sufficient.
  • the present inventors dissolved a surfactant, a silica derivative, and an acid catalyst in a solvent at a desired molar ratio, prepared a precursor (precursor) solution in a mixing vessel, and prepared a substrate. And then polymerize the silica derivative by hydrolysis (polycondensation reaction) (preliminary cross-linking process) to form a mesoporous silica thin film with cavities that form periodic self-aggregates of surfactant.
  • a method is proposed in which a ⁇ -type surfactant is completely thermally decomposed and removed in the firing step to form a pure mesoporous silicide thin film.
  • the substrate Prior to firing, the substrate is exposed to a silica derivative atmosphere and heated while supplying the silica derivative, whereby the film shrinkage due to hydrolysis is suppressed, and the cavities are maintained without being destroyed.
  • a mesoporous silica thin film having a self-aggregate of a strong surfactant as a ⁇ -type is obtained, and a ⁇ -type surfactant is completely thermally decomposed and removed by a calcination process to form a pure mesoporous silica thin film. can get.
  • the present invention has been made in view of the above circumstances, and an object of the present invention is to provide a thin film which is easy to manufacture, has a high porosity, and has excellent mechanical strength with good controllability.
  • Another object of the present invention is to provide a dielectric thin film having an extremely low dielectric constant and extremely excellent mechanical strength with good controllability.
  • Forming a dielectric thin film comprising: a vapor growth step of forming a thin film containing a silica derivative; and a step of firing the substrate on which the thin film is formed and decomposing and removing the surfactant. It is characterized by.
  • the step of forming the thin film containing the silicic acid derivative is performed by a vapor phase growth Therefore, it is possible to grow at a higher temperature (for example, 180 ° C) than when using a coating method (the temperature at the time of preparing the precursor solution for coating is at most 90 ° C), and therefore, the crosslinking is performed.
  • a higher temperature for example, 180 ° C
  • the temperature at the time of preparing the precursor solution for coating is at most 90 ° C
  • a substrate temperature of 100 ° C or more is suitable, and 180 ° C or more is more suitable.
  • the in-plane spacing d sp a c e of the periodic structure is large, but is small at 180 ° C.
  • the plane spacing becomes small. This is thought to be because the TEOS (tetraethoxysilane) molecules react quickly with each other, so that the reaction ends immediately and the silica wall thickness becomes thin.
  • TEOS tetraethoxysilane
  • the same material can provide different porosity (relative permittivity) depending on the temperature during vapor phase growth.
  • the porosity can be appropriately changed by adjusting the composition of the gas phase. For example, it is possible to form a dielectric thin film having greatly different film quality depending on the presence or absence of a catalyst.
  • a catalyst Currently NH 3 or, although with NH 4 0H as a catalyst, in the case of not using the catalyst TE 0 kinetics of S molecule is small, Siri ChikarakabeAtsu's increased and vacancies The spacing increases.
  • NH 3 is used as the catalyst because HC 1 corrodes the stainless steel container or the chamber.
  • the coating solution When no catalyst is added, the coating solution is inactive because it contains only a surfactant, a solvent such as water and ethanol, and the bottle life becomes extremely long.
  • the thickness of the surfactant film can be controlled by controlling the concentration of the surfactant (CTAB) solvent formed prior to the vapor phase growth and the number of rotations at the time of coating. Since the above adjustments can be made by adjusting, the degree of freedom becomes extremely large.
  • porosity, dielectric constant, strength, and moisture resistance can be well controlled by controlling the gas phase (TEOS atmosphere) in addition to the catalyst and coating conditions, and the workability is extremely good.
  • a desired insulator thin film can be formed.
  • an inorganic insulating film having a porosity of 50% or more is formed. Since the dielectric constant of air is low, the dielectric constant can be further reduced as compared with the case where fluorine is added. It is possible to achieve a low dielectric constant.
  • the vapor phase growth step includes a silica derivative having a siloxane skeleton (particularly, a cyclic siloxane skeleton, and further, a siloxane skeleton having four or more members) and a surfactant, and the pores are periodically arranged.
  • a step of forming a thin film containing a silica derivative for example, HSQ (hydrogenated silsesquioxane ), A process comprising forming a thin film containing a silica derivative having voids such as MSQ (methylsilsesquioxane) and a surfactant and a surfactant, and having pores arranged periodically. .
  • the use of Krassil is also possible.
  • a mesoporous silica thin film can be formed at a higher temperature than a low-dielectric-constant thin film formed by a conventional coating method or a dip method, so that mechanical strength can be improved.
  • This makes it possible to form a thin film having a lower dielectric constant.
  • a silica derivative having a cyclic siloxane skeleton small pores can be provided in the silica wall film, and the porosity can be further increased and the relative dielectric constant can be further reduced. More desirably, a silica derivative having a siloxane skeleton of 6 or more members is preferably used.
  • the surfactant film forming step is a coating step of applying a solution containing a surfactant.
  • the application step is a spin coating step.
  • a uniform surfactant film can be formed. Further, it is possible to easily control the film thickness by adjusting the viscosity of the coating solution, the rotation speed of the spinner, the concentration of the surfactant, and the viscosity.
  • the step of forming a surfactant film is a dipping step of dipping in a solution containing a surfactant.
  • the vapor phase growth step is performed at a substrate temperature of 100 ° C. or higher, more preferably at 180 ° C. or higher.
  • the growth temperature can be 100 ° C or more, and even 180 ° C or more.
  • the in-plane spacing dspace of the periodic structure is large.
  • the wall thickness of silica is smaller at 180 ° C than at 100 ° C, and the degree of porosity is higher.
  • the surfactant is thermally decomposed.
  • the mechanical strength is increased. Also, since it does not shrink during firing, the film stress is low, stable film formation is possible, the dielectric constant can be easily controlled, the film strength can be increased, the moisture resistance is excellent, and the film stress is small. In addition, it becomes possible to form a dielectric film having excellent adhesion to a base.
  • the firing step is a step of firing at 300 ° C. to 500 ° C., more preferably at 300 ° C. to 400 ° C. or more.
  • a surfactant film forming step of applying and forming a film containing a surfactant and a catalyst on the surface of the semiconductor substrate on which a desired element region is formed; and maintaining the semiconductor substrate at a desired set temperature while maintaining a TEOS atmosphere.
  • Forming a dielectric thin film by exposing the substrate to a vapor phase growth step of forming a dielectric thin film; and baking the substrate on which the thin film is formed to decompose and remove the surfactant. It is characterized by having done.
  • the TEOS atmosphere is desirably in a saturated vapor of TEOS. According to such a configuration, a highly reliable dielectric thin film is formed.
  • the thin film has a porosity of 50% or more.
  • the thin film is an inorganic dielectric thin film having a porosity of 50% or more.
  • the thin film is formed on the surface of the substrate, and the holes have an orientation.
  • the thin film has a periodic porous structure including columnar holes oriented parallel to the substrate surface.
  • the thin film has a periodic porous structure including layered vacancies oriented so as to be parallel to the substrate surface.
  • the thin film has a different orientation for each domain, such as a layered hole or a columnar hole oriented so as to be parallel to the substrate surface, or a mixture of these holes for each domain.
  • a periodic porous structure is provided.
  • the holes h become a three-dimensional network structure (cubic) as shown in Fig. 11. I know.
  • the molecular ratio is smaller than this range, the thin film has a low dielectric constant in which the cylindrical holes are oriented.
  • the molecular ratio is larger than this range, the thin film has a low dielectric constant in which the layered holes are oriented. Become.
  • the thin film has a periodic porous structure having a honeycomb structure skeleton on the substrate surface.
  • the temperature is higher than room temperature by spin coating or dipping or 90 ° C. by hydrothermal synthesis. Since the reaction of the silica derivative is used, the mechanical strength is high, the destruction of the structure is suppressed, and a strong and pure mesoporous silica thin film can be obtained.
  • the plane spacing refers to a repeating unit in the film thickness direction obtained by the X-ray diffraction method.
  • FIG. 1 is a diagram showing an FRAM using a dielectric thin film formed by the method according to the first embodiment of the present invention
  • FIG. 2 is a diagram showing a manufacturing process of the FRAM of FIG. 1
  • FIG. 3 is an explanatory diagram showing a step of forming a dielectric thin film according to the first embodiment of the present invention
  • FIG. 4 is an explanatory diagram showing a dielectric thin film according to the first embodiment of the present invention
  • FIG. 5 is an explanatory diagram showing a process of forming the dielectric thin film according to the second embodiment of the present invention.
  • FIG. 6 is an explanatory view showing a dielectric thin film according to the third embodiment of the present invention
  • FIG. 7 is an explanatory view showing a process of forming the dielectric thin film according to the fourth embodiment of the present invention.
  • FIG. 8 is a view showing an X-ray diffraction (XRD) result at the time of forming a dielectric thin film (mesoporous silica thin film) according to the fourth embodiment of the present invention.
  • XRD X-ray diffraction
  • FIG. 9 is a diagram showing a Fourier transform infrared spectrum of a mesoporous silica thin film of a dielectric thin film (mesoporous silica thin film) according to the fourth embodiment of the present invention.
  • FIG. FIG. 7 is a diagram showing a relationship between a CVD temperature and a d-space of a dielectric thin film (mesoporous silicon thin film) in the embodiment of FIG.
  • FIG. 11 is a view showing a modification of the structure of the dielectric thin film obtained by the present invention.
  • h is a hole
  • 1 is a silicon substrate
  • 2 is an element isolation insulating film
  • 3 is a gate insulating film
  • 4 is a gate electrode
  • 5 is a source region
  • 6 is a drain region
  • 7 is an insulating film
  • 8 is a contact hole
  • 9 is a lower electrode
  • 10 is a ferroelectric film
  • 11 is an upper electrode.
  • the method for forming a low-dielectric-constant thin film according to the first embodiment of the present invention comprises spin-coating a surfactant solution onto a substrate surface and then exposing the substrate solution to a TEOS vapor atmosphere.
  • a rigid silica derivative thin film with excellent orientation on all the surfactant layers and baking it a stable thin film with high mechanical strength and a low dielectric constant is formed.
  • this FRAM has a switching transistor formed in an element region surrounded by an element isolation insulating film 2 formed on the surface of a silicon substrate 1, and a ferroelectric capacitor.
  • the present invention is characterized in that the thin film 7 formed by the method of the present invention is used as an interlayer insulating film between the switching transistor and the lower electrode 9 of the ferroelectric capacitor.
  • this low dielectric constant thin film has a periodic structure including cylindrical holes h oriented in one direction so as to be parallel to the substrate surface. It is composed of a mesoporous silica thin film formed so as to include a plurality of porous structure domains. Others are formed in the usual way.
  • This switching transistor has a gate electrode formed on the surface of a silicon substrate 1 with a gate insulating film 3 interposed therebetween, a source region 5 and a drain region 6 formed so as to sandwich the gate electrode, and a contact 8 with the drain region 6.
  • the lower electrode 9 is connected via the lower electrode 9 while the source / drain region is connected to the bit line BL.
  • the ferroelectric capacitor has a ferroelectric thin film 10 made of PZT interposed between a lower electrode 9 and an upper electrode 11.
  • the gate electrode 4 formed on the surface of the silicon substrate 1 via the gate insulating film 3 is formed by a usual method, and the source region 5 and the drain region 6 are formed by performing impurity diffusion using the gate electrode as a mask. ( Figure 2 (a)).
  • a mesoporous silica thin film is formed by the method of the present invention so as to include a plurality of periodic porous structure domains including cylindrical voids oriented in one direction so as to be parallel to the substrate surface (FIG. 2 (b)).
  • first cationic cetyl trimethylammonium Moniumuburomai de as surfactants: As (CTAB C 16 H 33 N + (CH 3) 3 Br ") with an acid catalyst Of the hydrochloride (HC1), it was dissolved in H 2 0 / alcohol mixed solvent, which was coated on the substrate surface spinner one Te cowpea, to form a film containing CTAB. Then, by drying at room temperature, a film in which the surfactant is oriented is formed as shown in the explanatory view of FIG.
  • the catalyst may be NH 4 0H basic catalyst also applicable and is to also catalyst free of such without being limited to acid catalyst.
  • a TEOS solution as a silica derivative is placed in the chamber C, the substrate 1 is mounted, the lid is covered, the temperature is raised to 180 ° C, and the temperature is raised to 180 ° C, as shown in Fig. 3 (b).
  • a silica derivative film having a cylindrical one-dimensional periodic structure is formed in which a periodic self-aggregate of such a surfactant is shaped like a triangle. Depending on the film formation conditions at this time, the arrangement may be as shown in FIG. 3 (c).
  • the substrate 1 thus dried is heated and baked for 5 hours in the air as shown in FIG. Form a mesoporous silica thin film.
  • heating and firing are preferably performed in a 0 2 atmosphere, but firing can be performed at a lower temperature in an 0 2 atmosphere.
  • the low dielectric constant thin film 7 of the embodiment of the present invention is formed.
  • this low dielectric constant thin film 7 is formed. Must be formed in two parts.
  • a contact hole 8 is formed in the low dielectric constant thin film 7 by a usual method.
  • an iridium oxide layer is formed using iridium as a target and a mixed gas of argon and oxygen.
  • a platinum layer is formed on the upper layer using platinum as a target.
  • an iridium oxide layer having a thickness of about 5 O nm and a platinum layer having a thickness of about 20 O nm were formed, and this was patterned by photolithography.
  • the lower electrode 9 is formed.
  • a PZT film is formed as a ferroelectric film 10 on the lower electrode 9 by a sol-gel method.
  • As starting material using a mixed solution of Pb (CH 3 C00) 2 -3H 2 0, Zr (t-0C 4 H 9) 45 Ti (i-0C 3 H 7) 4. After spin-coating this mixed solution, it was dried at 150 ° C., and calcined at 400 ° C. for 30 minutes in an atmosphere of dry air. This was repeated 5 times, in 0 2 atmosphere, it was subjected to 7 0 0 ° C or more heat treatment. In this way, a 25 Onm ferroelectric film 10 was formed.
  • PbZr x Ti 1-x 0 3 ( expressed as follows PZT (5 2/4 8)) X as 0.5 2, to form a PZT film (FIG. 2 (d)) .
  • a laminated film of an oxide film and a film film is formed by sputtering.
  • the laminated film of the oxide layer and the layer is referred to as an upper electrode 11.
  • the iridium layer and the iridium oxide layer were formed so as to have a thickness of 20 Onm.
  • a ferroelectric capacitor can be obtained, and the FRAM shown in FIG. 1 is formed.
  • Fig. 8 shows the results of X-ray diffraction (XRD) during the formation of the low dielectric constant thin film (mesoporous silica thin film).
  • XRD X-ray diffraction
  • Curve A shows the surfactant film before CVD
  • curve B shows the synthesized mesoporous silica thin film
  • curve C shows the calcined mesoporous silica thin film.
  • the (100) diffraction peaks are consistent without being shifted by firing, and good orientation is maintained. It can be seen that there is no structural change in the film formed by CVD and the film is maintained.
  • the treatment in the TEOS vapor atmosphere allows the crosslinking reaction to proceed favorably, improves the strength of the structure, and maintains the structure during firing without collapse.
  • the diffraction peaks coincided with each other, and it is considered that the firing was successfully completed without breaking the periodic structure.
  • FIG. 9 is a diagram showing a Fourier transform infrared spectrum of a mesoporous silica thin film analyzed at 4 cm- 1 on a spectrometer made by Shimadzu, designated as FTIR-8200PC.
  • Curve A is a layered surfactant film
  • Curve B is a mesoporous thin film formed by using 135 ° C TEOS vapor
  • Curve C is a mesoporous thin film after firing
  • Curve D is a zolgel method.
  • FIG. 2 is a view showing a mesoporous silica thin film obtained. This sol-gel film was formed using water / EtOH / CTAB / TEOS.
  • the interlayer insulating film has excellent film strength, good adhesion to the substrate, excellent moisture resistance, and a low dielectric constant made of a mesoporous silica thin film having extremely excellent orientation. Because it is composed of a thin film, the capacitance due to the interlayer insulating film is reduced, and it is possible to form an FRAM with good switching characteristics and high-speed operation.
  • the holes are well oriented so as to be parallel to the substrate surface, the strength is enhanced, and the dielectric constant is uniformly low in a direction perpendicular to the substrate surface.
  • a closed structure that has no opening with respect to the electrodes, wiring, and underlying substrate can be obtained, and a highly reliable and effective low dielectric constant thin film with excellent moisture resistance can be obtained. Therefore, there is no leakage current and the interlayer insulating film has a long life.
  • TEOS Tetramethoxy Silane
  • a silicic acid derivative having the structural formula shown below can be used.
  • R1 may be used instead of "IU-0" in the above chemical formula.
  • cationic cetyltrimethylammonium bromide (CTAB: C 16 H 33 N + (CH 3 ) 3 Br_) is used as a surfactant, but the surfactant is not limited to this. Needless to say, other surfactants may be used.
  • an alkaline ion such as Na ion is used as a catalyst, the semiconductor material is likely to be deteriorated. Therefore, it is desirable to use a cationic surfactant and to use an acid catalyst as the catalyst.
  • an acid catalyst other HC1, nitric acid (HN0 3), sulfuric acid (H 2 S0 4), phosphoric acid (H 3 P0 4), it may be used inorganic catalyst such as H 4 S0 4.
  • an organic acid catalyst such as carboxylic acid, sulfonic acid, sulfinic acid, and phenol may be used.
  • any basic catalyst containing no alkali metal element or alkaline earth metal element such as NH 4 OH and NH 3 , can be used.
  • Examples of the solvent with water H 2 0 / alcohol mixed solvent may be only water alone or alcohol.
  • the oxygen atmosphere was used as the firing atmosphere, it may be in the air, under reduced pressure, or in a nitrogen atmosphere.
  • a forming gas composed of a mixed gas of nitrogen and hydrogen the moisture resistance is improved and the leakage current can be reduced.
  • the mixing ratio of the surfactant, the silica derivative, the acid catalyst, and the solvent can be appropriately changed.
  • the step of exposing TES to a saturated vapor pressure of 180 ° C. may be about 1 hour to 3 hours. Furthermore, it is possible to shorten the time by supplying TEOS vapor into the vessel from the outside, increasing the TEOS partial pressure, and increasing the process temperature. Further, plasma CVD or low pressure CVD can be used. Further, the temperature is not limited to 180 ° C. since it may be exposed to the vapor of the silica derivative, and may be 90 ° C. or less. The upper limit may be lower than the starting temperature of thermal decomposition of the surfactant (200 to 300 ° C).
  • Figure 10 shows the results of measuring the relationship between the CVD temperature and the in-plane spacing (d-space) of the periodic structure by changing the CVD temperature.
  • indicates a mesoporous thin film immediately after synthesis, and ⁇ indicates a mesoporous thin film after firing.
  • the surfactant film was formed on a silicon substrate by spin coating at a speed of 4000 rpm and spinning.
  • the CVD thin film was formed using TEOS vapor.
  • the d space on the (100) plane in all samples did not change before and after firing, indicating that there was no structural change.
  • the firing step is performed at 400 ° C. for 5 hours, but may be performed at 300 ° C. to 500 ° C. for about 1 to 5 hours. Desirably, it should be 300 ° C to 400 ° C.
  • the film prior to the firing, the film is exposed to the TEOS saturated vapor pressure to form the silicic acid derivative film.
  • the surface may be accompanied by deposits such as oxides.
  • the deposit may be removed by performing a surface treatment after firing.
  • the surfactant film is formed by the spin coating method.
  • the present invention is not limited to the spin coating method, and a dip coating method may be used.
  • Embodiment 3 is not limited to the spin coating method, and a dip coating method may be used.
  • a dielectric thin film having a periodic porous structure including columnar holes oriented in one direction has been described.
  • a periodic porous structure including layered holes may be used.
  • an insulating film in which a plurality of periodic porous structure domains including columnar holes are included, and adjacent porous structure domains are oriented in different directions from each other is also effective.
  • the holes h may be formed so as to be distributed in the same direction over the entire surface of the substrate.
  • a structure in which the holes h are oriented in a layered manner as shown in FIG. 7 (f) is also effective.
  • it is formed by further increasing the concentration of the surfactant in the precursor solution, and the other steps are the same as those in the first embodiment.
  • concentration of the surfactant is further increased in the structure shown in FIG. 4 (c)
  • the molecules are oriented in a layered manner as shown in FIG. 7 (e)
  • pores h as shown in FIG. 7 (f) are formed.
  • a low-dielectric-constant insulating film oriented in layers is formed.
  • the porosity is higher than that having a cylindrical hole, and a lower dielectric constant can be achieved.
  • the interlayer insulating film of FRAM has been described.
  • various semiconductor devices using silicon high-speed devices such as devices using compound semiconductors such as HEMT, microwave ICs, etc. It is also applicable to high frequency devices, MFMIS-type highly integrated ferroelectric memories, microwave transmission lines using film carriers, etc., or multilayer wiring boards.
  • the present invention is not limited to an insulating film, and can be applied to various devices other than a semiconductor device such as a fuel cell, utilizing the high porosity and high strength.
  • a thin film containing a silica derivative is formed by a vapor phase growth process, so that structural changes occur.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Formation Of Insulating Films (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Chemical Vapour Deposition (AREA)
  • Led Device Packages (AREA)

Description

明 細 書 薄膜形成方法 ぐ技術分野 >
本発明は、 薄膜形成方法に係り、 特に気相成長法を用いた薄膜の形成方法に関 する。
<背景技術 >
半導体装置の高速化,低消費電力化には、 層間絶縁膜の低誘電率化が重要な課 題である。 そして低誘電率化を目的として種々の工夫がなされているが、 従来の 半導体装置では、
( 1 ) 無機絶縁膜であるシリカ膜にフッ素を添加する。
( 2 ) 母体材料として低誘電率である有機絶縁材料を形成する。
( 3 ) 意図的にポ一ラスな膜を形成する。
などの方法が提案されている。
しかしながら、 ( 1 ) の方法の場合、 絶縁膜の耐湿性が劣化するために、 元素 比でせいぜい数%しか添加できないため、 比誘電率は従来のシリカ系層間絶縁膜 よりも 1 0 %から 1 5 %しか低減することが出来ないと言う問題がある。
また (2 ) の方法の場合、 有機材料であるために耐熱性および機械的強度が従 来のシリカ系層間絶縁膜よりも格段に劣化し、 半導体素子の信頼性を低下させる ことにつながると言う問題がある。
さらにまた (3 ) の場合、 ポーラスな構造がランダムであるために層間絶縁膜 の機械的強度が著しく低下し、 CMP (化学的機械的研磨) 耐性もないことから、 パッケージングに際し、 破損しやすく、 半導体素子の信頼性低下の原因となって いた。
また、 ポーラスな構造が閉じていない場合が多く、 閉じていないと層間絶縁膜 の耐湿性が著しく低下し、 半導体素子の信頼性低下の原因となっていた。
このように従来の絶縁膜では、 十分に誘電率を下げることができず、 また、 機 械的強度も充分でないという問題があった。
そこで本発明者らは、 界面活性剤と、 シリカ誘導体と、 酸触媒とを、 所望のモ ル比で溶媒に溶解し、 混合容器内で、 前駆体 (プレカーサ一) 溶液を調整し、 基 板に塗布し、 シリカ誘導体を加水分解 (重縮合反応) で重合させて (予備架橋ェ 程) 、 界面活性剤の周期的な自己凝集体を銪型とする空洞を備えた、 メゾポーラ スシリカ薄膜を形成し、 焼成工程において铸型の界面活性剤を完全に熱分解除去 して純粋なメゾポーラスシリ力薄膜を形成する方法を提案している。
このとき、 焼成に先立ち、 基板をシリカ誘導体雰囲気下に晒し、 シリカ誘導体 を供給しつつ加熱することにより、 加水分解による膜の収縮が抑制され、 空洞は 破壊されることなくそのまま維持された状態で、 強固な界面活性剤の自己凝集体 を錶型とするメゾポーラスシリカ薄膜が得られ、 そしてさらに焼成工程により、 錄型の界面活性剤を完全に熱分解除去して純粋なメゾポーラスシリカ薄膜が得ら れる。
このようにして、 極めて制御性よく機械的強度に優れ極めて低い誘電率をもつ 誘電体薄膜を提供することが可能となる。
しかしながら、 強度的にも誘電率としても十分なものではなく、 さらなる特性 の向上が求められていた。
<発明の開示 >
本発明は、 前記実情に鑑みてなされたもので、 製造が容易で、 空孔度が高く、 機械的強度に優れた薄膜を制御性よく提供することを目的とする。
また本発明は、 極めて低い誘電率をもち、 かつ極めて機械的強度に優れた誘電 体薄膜を制御性よく提供することを目的とする。
そこで本発明の方法では、 低誘電率の薄膜を形成しょうとする基板表面に界面 活性剤を含む膜を形成する界面活性剤膜形成工程と、 この基板をシリカ誘導体を 含有するガス相に接触させ、シリカ誘導体を含む薄膜を形成する気相成長工程と、 前記薄膜が形成された基板を焼成し、 前記界面活性剤を分解除去する工程とを含 み、 誘電体薄膜を形成するようにしたことを特徴とする。
かかる方法によれば、 シリ力誘導体を含む薄膜を形成する工程が気相成長工程 によってなされるため、 塗布法 (塗布用の前駆体溶液調整時の温度がせいぜい 9 0°Cである) による場合に比べより高温下 (たとえば 180°C) での成長が可能 となり、 従って、 架橋度が高くなるため、 ネッ トワークが高められ、 壁となって いる部分の結合強度が高くなる。 したがって、 焼成工程において、 構造変化が生 じにく く、 安定して機械的強度が高く空孔度の高い低誘電率の薄膜を形成するこ とが可能となる。
また焼成時の温度が 300° (:〜 400°C程度と比較的低くても形成が可能であ るため、 集積回路の層間絶縁膜として用いる場合にも下地に影響を与えることな く信頼性の高い絶縁膜を形成することが可能となる。 気相成長工程として減圧 C VD法などを用いることにより、 均一な膜を形成することが可能となる。
成長温度としては基板温度が 100°C以上が適しており、 180°C以上が更に 適している。 100°Cでの成長の場合、 周期構造の面内間隔 d s p a c eが大き いが、 180°Cでは小さい。
ポア径が一定と仮定すると、 180°Cの方が 100°Cよりシリカの壁厚が薄く ポーラス度が高い。 またおよそ 250°C以上では界面活性剤が熱分解するという 問題がある。
180°C程度の高温下で成長させた場合は、 面間隔が小さくなる。 これは、 T EOS (テトラエトキシシラン)分子同士が速やかに反応するため、 即時に反応が 終了し、 シリカ壁膜厚は薄くなるものと考えられる。
一方 100°C程度の低温下で成長させた場合は、 面間隔は大きくなる。 これは 、 TE OS分子同士の反応は遅いため、 シリカ壁膜厚は厚くなるものと考えられ o
従って気相成長時の温度により、 同一材料で異なる空孔率 (比誘電率) を提供 することが可能となる。
また、 気相の組成を調整することにより空孔率は適宜変更可能である。 例えば 触媒の有無によっても大きく膜質の異なる誘電体薄膜を形成することが可能とな る。 現在は NH3もしくは、 NH40Hを触媒として用いているが、 触媒を使用し ない場合には T E 0 S分子の反応速度は小さく、 シリ力壁厚は大きくなり空孔の 間隔は大きくなる。 ここで触媒として N H3を用いているのは H C 1はステンレ ス容器もしくはチャンバ一を腐蝕するためである。
一方圧力を低く した場合も T E 0 S分子の反応速度は小さく、 シリ力壁厚は大 きくなり面間隔は大きくなると考えられる。
また触媒を添加しない場合には、 塗布液は界面活性剤と水およびエタノールな ど、 溶媒のみであるため不活性であり、 ボトルライフが極限的に長くなる。 また、 気相成長に先立ち形成される、 界面活性剤 (C T A B ) ノ溶媒の濃度と 塗布時の回転数を制御することにより界面活性剤膜の膜厚を制御することができ 、 さらに気相を調整することにより上述のような調整が可能となるため、 自由度 は極めて大きくなる。
このように本発明によれば、 触媒 ·塗布条件に加えて気相 (T E O S雰囲気) の制御により空孔率、 誘電率、 強度、 耐湿性を良好に制御することができ、 極め て作業性よく所望の絶縁体薄膜を形成することが可能となる。
このようにして、 空孔率 5 0 %以上の無機絶縁膜が形成され、 空気の誘電率は 低いためフッ素を添加したりするよりもさらに誘電率を低下せしめることができ 、 絶縁膜の極限的な低誘電率化をはかることが可能となる。
従来のポーラスシリカに比べてはるかに高い機械的強度を維持することができ かつ低誘電率化をはかることが可能となる。
また、 耐湿性、 耐薬品性の向上を図ると共に均一な低誘電率の薄膜を形成する ことが可能となる。
従ってエッチングによるスルーホールの形成やパターニングに際してもシャ一 プなパターンを得ることができる。
さらにまたエッチング後のアツシング工程にも強度を維持することが可能とな る。
望ましくは、 前記気相成長工程は、 シロキサン骨格 (特に、 環状のシロキサン 骨格、 更には 4員環以上のシロキサン骨格) を有するシリカ誘導体と界面活性剤 を含み、 空孔が周期的に配列されたシリカ誘導体を含む薄膜を形成する工程であ ることを特徴とする。 あるいはまた、 たとえば HSQ (水素化シルセスキォキサン ) 、 MSQ (メチルシルセスキォキサン) などの空洞を有するシリカ誘導体と界面 活性剤を含み、 空孔が周期的に配列されたシリカ誘導体を含む薄膜を形成する工 程であることを特徴とする。 また、 クラスシルの使用も可能である。
かかる方法によれば、 従来の塗布法やディップ法によって形成した低誘電率の 薄膜に比べ、 より高温でのメゾポ一ラスシリカ薄膜の形成が可能となるため、 機 械的強度の向上を図ることが可能となるとともに、 より誘電率の低い薄膜を形成 することが可能となる。 また、 環状のシロキサン骨格を有するシリカ誘導体を使 用することにより、 シリカ壁膜中にも小さな空孔を設けることができ、 更に空孔 率が上がり、 より比誘電率を低下することができる。 さらに望ましくは 6員環以 上のシロキサン骨格を有するシリカ誘導体を用いるのがよい。
望ましくは、 前記界面活性剤膜形成工程は、 界面活性剤を含む溶液を塗布する 塗布工程であることを特徴とする。
かかる構成によれば、 簡便に成膜することが可能となる。
望ましくは、 前記塗布工程はスピンコート工程であることを特徴とする。
かかる構成によれば、 均一な界面活性剤膜の形成が可能となる。 また塗布液の 粘度と、 スピナ一の回転数と界面活性剤濃度および粘度を調整することにより容 易に膜厚を制御することが可能となる。
望ましくは、 前記界面活性剤膜形成工程は、 界面活性剤を含む溶液に浸漬する 浸漬工程であることを特徴とする。
かかる構成によれば、 バッチ処理可能になり極めて生産性の高い成膜が可能で ある。
望ましくは、 前記気相成長工程は、 基板温度 1 0 0 °C以上、 更に好ましくは、 1 8 0 °C以上で実行されるようにしたことを特徴とする。
かかる構成によれば、 室温程度で成膜する塗布法による場合に比べより高温下 (例えば 1 8 0 °C) での成長が可能となり、 従って、 架橋度が高くなるため、 結 合強度が高くなる。
成長温度としては 1 0 0 °C以上、 更には 1 8 0 °C以上が可能であり、 1 0 0 °C での成長の場合、 周期構造の面内間隔 d s p a c eが大きいが ポア径が一定と仮定すると、 1 8 0 °Cの方が 1 0 0 °Cよりシリカの壁厚が薄く ポーラス度が高い。 またおよそ 2 5 0 °C以上では界面活性剤が熱分解するという 問題がある。
したがって、 機械的強度が高められる。 また焼成で収縮しないので膜応力が低 く、 安定な成膜が可能となり誘電率を容易に制御することができる上、 膜強度の 増大を図ることができ、 耐湿性に優れ、 膜応力の小さな、 下地との密着性にも優 れた誘電体膜を形成することが可能となる。
望ましくは、 前記焼成工程は 3 0 0 °C〜 5 0 0 °Cさらに望ましくは 3 0 0 °Cか ら 4 0 0 °C以上で焼成する工程であることを特徴とする。
かかる構成によれば、 0H基の取り込みがなく、 半導体装置への適用が有効とな る。また界面活性剤が除去されるまでに TE0S分子同士の架橋が完了しているため 、 4 0 0 °C以下での成膜が可能となる。
望ましくは、 所望の素子領域の形成された半導体基板表面に界面活性剤および 触媒を含む膜を塗布形成する界面活性剤膜形成工程と、 前記半導体基板を所望の 設定温度に維持しつつ、 T E O S雰囲気中にさらすことによりシリ力誘導体薄膜 を形成する気相成長工程と、 前記薄膜が形成された基板を焼成し、 前記界面活性 剤を分解除去する工程とを含み、 誘電体薄膜を形成するようにしたことを特徴と する。 ここで T E O S雰囲気は T E 0 Sの飽和蒸気中であることが望ましい。 かかる構成によれば、 信頼性の高い誘電体薄膜が形成される。
なおここで触媒を添加することなく形成しても条件によっては良好な誘電体薄 膜を形成することが可能となる。
望ましくは、 前記薄膜は、 空孔率 5 0 %以上の薄膜であることを
特徴とする。
望ましくは、 前記薄膜は、 空孔率 5 0 %以上の無機誘電体薄膜であることを 特徴とする。
かかる構成によれば、 前記薄膜は、 基板表面に形成され、 空孔が配向性 を具備していることを特徴とする。 望ましくは、 前記薄膜は、 前記基板表面に平行となるように配向せしめられた 円柱状の空孔を含む周期的ポーラス構造を具備してなることを特徴とする。
望ましくは、 前記薄膜は、 前記基板表面に平行となるように配向せしめられた 層状の空孔を含む周期的ポーラス構造を具備してなることを特徴とする。
望ましくは、 前記薄膜は、 前記基板表面に平行となるように配向せしめられた 層状の空孔あるいは円柱状の空孔、あるいはこれらがドメイン毎に混在するなど、 ドメイン毎に異なる配向性をもつように構成した周期的ポーラス構造を具備して なることを特徴とする。
また、 界面活性剤とシリカ誘導体の比率により、 得られる構造体の構造が変化 することがわかっている。
例えば C T A B / T E◦ Sなど界面活性剤とシリ力誘導体の分子比が所定の範 囲であるときは、 図 11に示すように、 空孔 hが 3次元ネッ トワーク構造(キュー ビック) となることがわかっている。 この範囲よりも小さいときは筒状の空孔が 配向してなる低誘電率の薄膜となり、 一方この分子比よりも大きいときは層状の 空孔が配向してなる低誘電率の誘電体薄膜となる。
また、 前記薄膜は、 前記基板表面にハニカム構造の骨格を有する周期的 ポーラス構造を具備してなることを特徴とする。
かかる構成によれば、 焼成工程において、 鍊型の界面活性剤を熱分解除去する 際に、 スピンコート法やディップ法での室温あるいは水熱合成法での 9 0 °Cに比 ベて高温下でのシリカ誘導体の反応を用いているため、 機械的強度が高く、 構造 体の破壊が抑制され、 強く純粋なメゾポーラスシリカ薄膜を得ることが可能とな る。
ここで面間隔とは、 X線回折法で求められる膜厚方向の繰り返し単位をいうも のとする。
く図面の簡単な説明 >
図 1は、 本発明の第 1の実施の形態の方法で形成した誘電体薄膜を用いた F R A Mを示す図であり、
図 2は、 図 1の F R A Mの製造工程を示す図であり、 図 3は、 本発明の第 1の実施の形態における誘電体薄膜の形成工程を示す説明 図であり、
図 4は、 本発明の第 1の実施の形態における誘電体薄膜を示す説明図であり、 図 5は、 本発明の第 2の実施の形態における誘電体薄膜の形成工程を示す説明 図であり、
図 6は、 本発明の第 3の実施の形態における誘電体薄膜を示す説明図であり、 図 7は、 本発明の第 4の実施の形態における誘電体薄膜の形成工程を示す説明 図であり、
図 8は、 本発明の第 4の実施の形態における誘電体薄膜 (メゾポ一ラスシリカ 薄膜) の形成時における X線回折 (X R D ) 結果を示す図であり、
図 9は、 本発明の第 4の実施の形態における誘電体薄膜 (メゾポーラスシリカ 薄膜)のメゾポ一ラスシリカ薄膜のフーリエ変換赤外スペクトルを示す図であり、 図 1 0は、 本発明の第 4の実施の形態における誘電体薄膜 (メゾポーラスシリ 力薄膜) の CVD温度と dスペースとの関係を示す図であり、
図 1 1は、 本発明で得られる誘電体薄膜の構造の変形例を示す図である。
なお、 図中の符号、 hは空孔、 1はシリコン基板、 2は素子分離絶縁膜、 3はゲート絶縁膜、 4はゲート電極、 5はソース領域、 6はドレイン領域、 7は 絶縁膜、 8はコンタクトホール、 9は下部電極、 1 0は強誘電体膜、 1 1は上部 電極である。
<発明を実施するための最良の形態 >
本発明に係る半導体装置の製造方法の一実施の形態を図面を参照しつつ詳細に 説明する。
実施の形態 1
本発明の第 1の実施の形態として、 本発明の方法を用いて形成した低誘電率の 薄膜を層間絶縁膜として用いた F e R A Mについて説明する。
本発明の第 1の実施の形態の低誘電率の薄膜の形成方法は、 界面活性剤溶液を 基板表面にスピンコートしたのち、 T E O S蒸気雰囲気に晒すことにより、 この 界面活性剤全層に配向性にすぐれリジッドなシリカ誘導体薄膜を形成し、 焼成す ることにより、機械的強度が高く安定で誘電率の低い薄膜を形成するものである。 この FRAMは、 図 1 (a) および (b) に示すように、 シリコン基板 1表面 に形成された素子分離絶縁膜 2で囲まれた素子領域に形成されたスィツチングト ランジス夕と、 強誘電体キャパシ夕とからなるもので、 本発明ではスイッチング トランジスタと強誘電体キャパシ夕の下部電極 9との間に層間絶縁膜として本発 明の方法で形成した薄膜 7を用いたことを特徴とするもので、 この低誘 電率薄膜は、 図 1 (b) に要部拡大斜視図を示すように、 基板表面に平行となる ように一方向に配向せしめられた円柱状の空孔 hを含む周期的ポ一ラス構造ドメ ィンを複数含むように形成されたメゾポーラスシリカ薄膜からなるものである。 他は通常の方法で形成される。 このスィツチングトランジスタはシリコン基板 1表面にゲート絶縁膜 3を介して形成されたゲート電極と、 このゲート電極を挟 むように形成されたソース領域 5およびドレイン領域 6と、 このドレイン領域 6 にコンタクト 8を介して下部電極 9が接続されており、 一方ソースドレイン領域 はビッ ト線 BLに接続されている。
一方強誘電体キャパシ夕は下部電極 9と上部電極 1 1との間に P Z Tからなる 強誘電体薄膜 10を挟んでなるものである。
図 2 (a) 乃至 (d) にこの FRAMの製造工程について説明する。
まず、 通常の方法で、 シリコン基板 1表面にゲート絶縁膜 3を介して形成され たゲート電極 4を形成するとともに、 このゲート電極をマスクとして不純物拡散 を行いソース領域 5およびドレイン領域 6を形成する (図 2 (a) ) 。
続いて、 本発明の方法で、 基板表面に平行となるように一方向に配向せしめら れた円柱状の空孔を含む周期的ポーラス構造ドメインを複数含むようにメゾポー ラスシリカ薄膜を形成する (図 2 (b) ) 。
すなわち、 図 5に示すスピナ一を用い、 スピナ一上に載置された被処理基板 1 表面に滴下し、 500乃至 6000 r pmで回転し、 界面活性剤を含む塗布膜を 形成する。 すなわち、 まず界面活性剤として陽イオン型のセチルトリメチルアン モニゥムブロマイ ド (CTAB : C16H33N+ (CH3) 3Br") と酸触媒として の塩酸 (HC1) とを、 H20/アルコール混合溶媒に溶解し、 これをスピナ一によつ て基板表面に塗布し、 CTABを含む膜を形成する。 そして室温下で乾燥させる ことにより、 図 3 (a) に説明図を示すように、 界面活性剤が配向してなる膜が 形成される。 なおここで触媒としては酸触媒に限定されることなく NH40Hなどの 塩基性触媒も適用可能であるしまた触媒フリーでもよい。
この後シリカ誘導体として T EO S溶液を、 チャンバ一 C内に存在させ、 基板 1を装着し、 蓋をして、 180°Cに昇温し、 気相成長により、 図 3 (b) に示す ような界面活性剤の周期的な自己凝集体を錶型とする、 筒状一次元周期構造をも つシリカ誘導体膜を形成する。 なお、 この時の成膜条件によって図 3 (c) のよ うな配列状態となることもある。
この自己凝集体は図 4 (a) に示すように C16H3;JN+ (CH3) 3B r' (CT AB) を 1分子とする複数の分子が凝集してなる球状のミセル構造体 (図 4 (b ) ) を形成し、 この球状のミセル構造体骨格に配向してシリカ誘導体薄膜が形成 される。
この後、 このようにして乾燥のなされた基板 1を、 図 4 (d) に示すように、 大気中で 5時間加熱 ·焼成し、 錶型の界面活性剤を完全に熱分解除去して純粋な メゾポーラスシリカ薄膜を形成する。ここで望ましくは 02雰囲気で加熱 ·焼成す るが、 02雰囲気中であればより低温下での焼成が可能である。
かかる方法によれば、 機械的強度の高い構造体が形成されるため、 焼成に際し ても、 空洞は破壊されることなくそのまま維持される (図 4 (d) ) 。
このため、 円柱状の空孔が配向してなる円筒体 (図 4 (d) ) が形成され、 よ り低誘電率の薄膜の形成が可能となるものである。
このようにして、 空孔が配向してなるポ一ラスな薄膜からなる低誘電率の薄膜 となっていることがわかる。
このようにして、 図 2 (b) に示すように本発明実施の形態の低誘電率の薄膜 7が形成されるが、 実際にはビッ ト線 BLを形成するため、 この低誘電率の薄膜 は 2回に分けて形成しなければならない。 この後、 通常の方法で、 この低誘電率の薄膜 7にコンタクトホール 8を形成す る。 そして、 このコンタクトホール内に高濃度にドープされた多結晶シリコン層 を埋め込みプラグを形成した後、 イ リジウムをターゲットとし、 アルゴンと酸素 との混合ガスを用いて、 酸化イ リジウム層を形成する。 そして更にこの上層にプ ラチナをターゲッ トとして用いてプラチナ層を形成する。このようにして図 2 ( c ) に示すように、 膜厚 5 O nm程度の酸化ィリジゥム層、 および膜厚 2 0 O nm 程度のプラチナ層を形成し、 これをフォトリソグラフィによりパ夕一ニングし、 下部電極 9を形成する。
次に、 この下部電極 9の上に、 ゾルゲル法によって、 強誘電体膜 1 0として P Z T膜を形成する。 出発原料として、 Pb(CH3C00)2-3H20,Zr(t-0C4H9)45Ti(i-0C3 H7)4の混合溶液を用いた。 この混合溶液をスピンコートした後、 1 5 0°Cで乾燥 させ、 ドライエア一雰囲気において 4 0 0°Cで 3 0分の仮焼成を行った。 これを 5回繰り返した後、 02の雰囲気中で、 7 0 0°C以上の熱処理を施した。 このよ うにして、 2 5 Onmの強誘電体膜 1 0を形成した。 なお、 ここでは、 PbZrxTi1-x 03において、 Xを 0. 5 2として (以下 P Z T ( 5 2/4 8 ) と表す) 、 P Z T 膜を形成している (図 2 (d) ) 。
さらに、 強誘電体膜 1 0の上に、 スパッタリングにより酸化ィリジゥムとィ リ ジゥムとの積層膜を形成する。 この酸化ィ リジゥム層とィリジゥム層との積層膜 を、 上部電極 1 1とする。 ここでは、 イリジウム層と酸化イリジウム層とをあわ せて 2 0 Onmの厚さとなるように形成した。 このようにして、 強誘電体キャパシ 夕を得ることができ、 図 1に示した F RAMが形成される。
上記、 低誘電率の薄膜 (メゾポーラスシリカ薄膜) の形成時における X線回折 (XRD) 結果を図 8に示す。 この X線回折パターンは Θ = Θ スキャンモード における波長入 = 1.5 4 1 8オングストロームの CuKひ線を用いたフィ リッ ブス Xパート一 MPD上で記録されたものである。 曲線 Aは CVD前の界面活性 剤膜、 曲線 Bは合成されたメゾポ一ラスシリカ薄膜、 曲線 Cは焼成されたメゾポ 一ラスシリカ薄膜を示す。曲線 B、Cの比較から明らかなように、焼成によって( 1 0 0 ) 回折ピークはずれることなく一致しており、 良好な配向性を維持しており 、 CVDで形成された膜の構造的な変化はなく維持されていることがわかる。
この結果から、 本発明の実施の形態の方法によれば、 T E O S蒸気雰囲気中で の処理により、 架橋反応が良好に進行し、 構造体の強度が向上し、 焼成に際して も、 崩れることなく維持され、 その結果、 回折ピークが一致し、 周期構造のくず れなしに、 良好に焼成が完了しているものと考えられる。
図 9は、 FTIR- 8200PCと指称されている島津製のスぺクトロメ一夕上で 4 c m— 1で分析されたメゾポ一ラスシリカ薄膜のフーリエ変換赤外スペクトルを示す図 である。曲線 Aは層構造の界面活性剤膜、曲線 Bは 1 3 5 °Cの TE0S蒸気を用いて 形成されたメゾポ一ラス薄膜、 曲線 Cは焼成後のメゾポーラス薄膜、 曲線 Dはゾ ルゲル法で形成されたメゾポーラスシリカ薄膜を示す図である。 このゾルゲル膜 は水/ E t O H / C T A B /TE0Sを用いて形成した。スピンコ一夕で急速蒸着法 によってシリコン基板上に形成されたものである。 焼成前後のメゾポーラス薄膜 については、 3 5 0◦ c m—1での広帯域にピークがないことから、 メゾポ一ラス 薄膜のシリカ壁における Si— 0H基が極めて低濃度であることが分かる。このよう にゾルゲル法に比べて 0H基の取り込みがなくなり、耐湿性が向上していることが わかる。
かかる構成によれば、 層間絶縁膜が、 優れた膜強度を有し、 基板への密着性が 良好で、 耐湿性に優れかつ極めて配向性に優れたメゾポーラスシリカ薄膜からな る低誘電率の薄膜で構成されているため、層間絶縁膜に起因する容量が低減され、 スィツチング特性が良好で、 高速動作の可能な F R A Mを形成することが可能と なる。
また、 基板表面に平行となるように空孔が良好に配向せしめられているため、 強度が高められまた、 基板表面に垂直な方向で均一に低誘電率をもつことになり 、 特に上層の下部電極および配線、 下地基板に対して開口部を持たない閉じた構 造をとることができ、 耐湿性に優れ信頼性の高い有効な低誘電率の薄膜となる。 従ってリーク電流もなく、 長寿命の層間絶縁膜となる。
なお、 前記実施例では焼成に先立ち、 シリカ誘導体として T E O Sを用い、 界 面活性剤の形成された基板を T E 0 S蒸気雰囲気下にさらすようにしたが、 この 、 蒸気雰囲気として用いるシリカ誘導体としては、 TEOSに限定されることな く、 TMOS (テトラメ トキシシラン TMO S : Tetramethoxy Silane) などの シリコンアルコキシド材料を用いるのが望ましい。
また、 TE0S、 TMOSあるいはこれらの混合物以外にも、 下式に示すような構造式 をもつシリ力誘導体は使用可能である。
(化学式 1 )
R2
I
0
I
Rl-0-Si-0-R3
0 R4
Rn ( n = 1 , 2, 3, 4 · . ) は CH3, C2H5などの飽和鎖状炭化水素系や、 不飽和鎖状炭化水素系、 あるいはベンゼン環などの芳香族系、 シクロへキサンな どの飽和環状炭化水素であり、 R l, R 2 , R3, R 4は同一でもそれそれ異な るものでもよい。
さらにまた、 上記工程で用いる、 シリカ誘導体としては、 上記の化学式におい て、 "IU-0"に代えて R1を用いるようにしてもよい。
更に望ましくは、 "R卜◦"、 "R2-0"、 "R3- 0"、 "R4-0"、 の官能基の内、 1原子団から 3原子団までをそれそれ" Rl"、 "R2"、 "R3"、 "R4"等に置換する ようにしてもよい。 その一例を次式に示す。 (化学式 2)
R2
I
Rl-0-Si-0-R3 I
R4 このような、 シリル化剤をべ一パーとして用いることにより、 高強度,高密着 性の特性のみならず、 極めて耐湿性に優れたメソポーラスシリ力膜を構築するこ とが可能となる。
また、 前記実施の形態では、 界面活性剤として陽イオン型のセチルトリメチル アンモニゥムブロマイ ド (CTAB : C16H33N+ (CH3) 3Br_) を用いたが、 これに限定されることなく、 他の界面活性剤を用いてもよいことは言うまでもな い。
ただし、 触媒として N aイオンなどのアル力リイオンを用いると半導体材料と しては、 劣化の原因となるため、 陽イオン型の界面活性剤を用い、 触媒としては 酸触媒を用いるのが望ましい。 酸触媒としては、 HC1の他、 硝酸 (HN03) 、 硫酸 (H2S04) 、 燐酸 (H3P04) 、 H4S04等の無機触媒を用いてもよい 。 また、 カルボン酸、 スルホン酸、 スルフィン酸、 フヱノールなどの有機酸触媒 を用いるようにしてもよい。
又このほか NH4OH, NH3系のようにアルカリ金属元素、 アルカリ土類金属 元素を含まない塩基触媒であれば使用可能である。
また溶媒としては水 H20 /アルコール混合溶媒を用いたが、 水のみもしくはアル コールのみでもよい。
さらにまた、 焼成雰囲気としては酸素雰囲気を用いたが、 大気中でも、 減圧下 でも、 窒素雰囲気中でもよい。 望ましくは窒素と水素の混合ガスからなるフォー ミングガスを用いることにより、 耐湿性が向上し、 リーク電流の低減を図ること が可能となる。 また、 界面活性剤、 シリカ誘導体、 酸触媒、 溶媒の混合比については適宜変更 可能である。
また、 TEO Sを 180°Cの飽和蒸気圧下に晒す工程は、 1時間から 3時間程 度であればよい。 さらにまた、 容器内に外部から TEOS蒸気を供給したり、 T EOS分圧を高めたり、 プロセス温度を高めることで、 時間の短縮化を図ること も可能である。 さらに又プラズマ CVDあるいは減圧 CVDなども使用可能であ る。 また、 温度については、 シリカ誘導体の蒸気に晒せばよいため、 180°Cに 限定されることなく、 90°C以下でもよい。 また上限は界面活性剤の熱分解の開 始温度 (200〜300°C) 以下であればよい。
図 10は CVD温度を変化させ、 CVD温度と周期構造の面内間隔 (dスペース) との関係を測定した結果を示す。 〇は合成直後のメゾポーラス薄膜、 △は焼成後 のメゾポーラス薄膜を示す。 ここで界面活性剤膜は 4000 r pmスピナ一を回 転しスピンコート法によってシリコン基板上に形成した。 CVD薄膜は TEOS蒸気を 用いて形成した。 全ての試料における ( 100) 面での dスペースは焼成前後で 変化せず、 構造的変化はなかったことがわかった。
また、 焼成工程は、 400°C5時間としたが、 300°Cから 500°Cで 1乃至 5時間程度としてもよい。 望ましくは 300°Cから 400°Cとする。
加えて、 前記実施の形態では、 焼成に先立ち、 TEOSの飽和蒸気圧下に晒し シリ力誘導体膜を形成するようにしたが、 さらに T E 0 Sなどのシリ力誘導体蒸 気雰囲気下で焼成するようにしてもよい。 この場合は表面に酸化物などの堆積物 を伴う場合がある。 その場合は、 焼成後表面処理を行うことにより堆積物を除去 するようにすればよい。 実施の形態 2
なお、 前記第 1の実施の形態では、 界面活性剤膜の形成は、 回転塗布法によつ て行ったが、 回転塗布法に限定されることなく、 ディップコート法を用いてもよ い。 実施の形態 3
なお前記実施の形態では、 一方向に配向せしめられた円柱状の空孔を含む周期 的ポ一ラス構造をもつ誘電体薄膜について説明したが、 このほか層状の空孔を含 む周期的ポーラス構造、 図 6に示すように、 円柱状の空孔を含む周期的ポ一ラス 構造ドメインが複数含まれ、 隣接する各ポーラス構造ドメインは互いに異なる方 向に配向している絶縁膜も有効である。 又、 空孔 hが基板表面で全体にわたって 同一方向に配孔しているように形成してもよい。 実施の形態 4
さらにまた、 図 7 ( f ) に示すように空孔 hが層状に配向してなる構造も有効 である。 ここでは更に前駆体溶液における界面活性剤の濃度を高めることにより 形成したもので、 他の工程については前記第 1の実施の形態と同様である。 図 4 ( c ) に示した構造体においてさらに界面活性剤の濃度を高めると、 図 7 ( e ) に示すように分子が層状に配向し、 図 7 ( f ) に示すような空孔 hが層状 に配向してなる低誘電率の絶縁膜が形成される。 この構造では円筒状の空孔を有 するものに比べてさらに空孔率が高く低誘電率化を図ることが可能となる。 加えて、 前記実施の形態では、 F R A Mの層間絶縁膜について説明したが、 シ リコンを用いた種々の半導体デバイス、 H E M Tなど化合物半導体を用いたデバ イスをはじめとする高速デバイス、 マイクロ波 I Cなどの高周波デバイス、 M F M I S型の高集積強誘電体メモリ、 フィルムキヤリアなどを用いたマイクロ波伝 送線路あるいは多層配線基板、 などにも適用可能である。
また、 絶縁膜に限定されることなく、 空孔度が高く、 高強度であることを利用 し、 燃料電池など半導体装置以外にも種々のデバイスに適用可能である。
本発明を詳細にまた特定の実施態様を参照して説明したが、 本発明の精神と範 囲を逸脱することなく様々な変更や修正を加えることができることは当業者にと つて明らかである。 本出願は、 2002年 3月 4日出願の日本特許出願 (特願 2002— 57985) に基づく ものであり、 その内容はここに参照として取り込まれる。
<産業上の利用可能性 >
以上説明してきたように、 本発明によれば、 界面活性剤で周期的構造を構築し た後に、 気相成長工程によってシリカ誘導体を含む簿膜を形成しているため、 構 造変化が生じにく く、 安定して機械的強度が高く空孔度の高い薄膜を形成するこ とが可能となる。
また、 容易に制御性よく、 極めて機械的強度および下地との密着性が高い薄膜 を得ることが可能となる。

Claims

請 求 の 範 囲
1 . 基板表面に界面活性剤を含む膜を形成する界面活性剤膜形成工程と、 前記基板をシリ力誘導体を含有するガス相に接触させ、 シリ力誘導体を含む薄 膜を形成する気相成長工程と、
前記薄膜が形成された基板を焼成し、 前記界面活性剤を分解除去する工程とを 含み、 薄膜を形成するようにしたことを特徴とする薄膜形成方法。
2 . 前記気相成長工程は、 シロキサン骨格を有するシリカ誘導体と界面活 性剤を含み、 空孔が周期的に配列されたシリ力誘導体を含む薄膜を形成する工程 であることを特徴とする請求の範囲 1に記載の薄膜形成方法。
3 . 前記気相成長工程は、 基板温度 1 8 0 °C以上で実行されるようにした ことを特徴とする請求の範囲 1または 2に記載の薄膜形成方法。
4 . 前記分解除去する工程は、 3 0 0〜4 0 0 °Cで焼成する工程を含むこ とを特徴とする請求の範囲 1乃至 3のいずれかに記載の薄膜形成方法。
5 . 所望の素子領域の形成された半導体基板表面に界面活性剤を含む膜を 塗布形成する界面活性剤膜形成工程と、
前記半導体基板を所望の設定温度に維持しつつ、 T E 0 S雰囲気中にさらすこ とによりシリ力誘導体薄膜を形成する気相成長工程と、
前記シリ力誘導体薄膜が形成された基板を焼成し、 前記界面活性剤を分解除去 する工程とを含み、 薄膜を形成するようにしたことを特徴とする請求の範囲 1乃 至 4のいずれかに記載の簿膜形成方法。
6 . 前記分解除去工程は、 空孔率 5 0 %以上の薄膜を形成する工程である ことを特徴とする請求の範囲 1乃至 5のいずれかに記載の薄膜形成方法。
7 . 前記分解除去工程は、 空孔率 5 0 %以上の無機誘電体薄膜を形成する 工程であることを特徴とする請求の範囲 1乃至 5のいずれかに記載の薄膜形成方 法。
8 . 前記分解除去工程は、 基板表面に形成され、 空孔が配向性を具備した 薄膜を形成する工程であることを特徴とする請求の範囲 1乃至 7のいずれかに記 載の薄膜形成方法。
PCT/JP2003/002433 2002-03-04 2003-03-03 Procede de formation d'une couche mince WO2003075335A1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US10/506,730 US7105459B2 (en) 2002-03-04 2003-03-03 Method for forming thin film
EP03743556A EP1482540A4 (en) 2002-03-04 2003-03-03 METHOD FOR FORMING A THIN FILM
KR1020047013831A KR100863386B1 (ko) 2002-03-04 2003-03-03 박막 형성 방법
JP2003573692A JP4391240B2 (ja) 2002-03-04 2003-03-03 薄膜形成方法および半導体装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002-057855 2002-03-04
JP2002057855 2002-03-04

Publications (1)

Publication Number Publication Date
WO2003075335A1 true WO2003075335A1 (fr) 2003-09-12

Family

ID=27784671

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/002433 WO2003075335A1 (fr) 2002-03-04 2003-03-03 Procede de formation d'une couche mince

Country Status (7)

Country Link
US (1) US7105459B2 (ja)
EP (1) EP1482540A4 (ja)
JP (1) JP4391240B2 (ja)
KR (1) KR100863386B1 (ja)
CN (1) CN1327497C (ja)
TW (1) TWI277138B (ja)
WO (1) WO2003075335A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022137985A1 (ja) 2020-12-24 2022-06-30 富士フイルム株式会社 内視鏡用可撓管、内視鏡型医療機器、及びこれらの製造方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7427570B2 (en) * 2005-09-01 2008-09-23 Micron Technology, Inc. Porous organosilicate layers, and vapor deposition systems and methods for preparing same
TW200730042A (en) * 2005-10-14 2007-08-01 Ibiden Co Ltd Method for manufacturing high-dielectric sheet
US20070107818A1 (en) * 2005-11-16 2007-05-17 Bowe Donald J Deoxygenation of furnaces with hydrogen-containing atmoshperes
JP5205763B2 (ja) * 2006-09-19 2013-06-05 株式会社リコー 有機薄膜トランジスタ
JP5156256B2 (ja) * 2007-04-17 2013-03-06 花王株式会社 メソポーラスシリカ膜
WO2010064715A1 (en) * 2008-12-04 2010-06-10 Canon Kabushiki Kaisha Mesoporous silica film and process for production thereof

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1094506A2 (en) * 1999-10-18 2001-04-25 Applied Materials, Inc. Capping layer for extreme low dielectric constant films
WO2001075957A1 (fr) * 2000-04-03 2001-10-11 Ulvac, Inc. Procede de preparation d'un film poreux sog
JP2002217190A (ja) * 2001-01-15 2002-08-02 Hitachi Chem Co Ltd 薄膜及びその製造方法
JP2002293529A (ja) * 2000-04-28 2002-10-09 Mitsui Chemicals Inc 撥水性多孔質シリカ、その製造方法および用途
WO2003003440A1 (en) * 2001-06-29 2003-01-09 Rohm Co., Ltd. Semiconductor device and production method therefor

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1124252A2 (en) * 2000-02-10 2001-08-16 Applied Materials, Inc. Apparatus and process for processing substrates
US6573131B2 (en) * 2000-07-13 2003-06-03 The Regents Of The University Of California Silica zeolite low-k dielectric thin films and methods for their production
TW561634B (en) * 2001-09-25 2003-11-11 Rohm Co Ltd Method for producing semiconductor device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1094506A2 (en) * 1999-10-18 2001-04-25 Applied Materials, Inc. Capping layer for extreme low dielectric constant films
WO2001075957A1 (fr) * 2000-04-03 2001-10-11 Ulvac, Inc. Procede de preparation d'un film poreux sog
JP2002293529A (ja) * 2000-04-28 2002-10-09 Mitsui Chemicals Inc 撥水性多孔質シリカ、その製造方法および用途
JP2002217190A (ja) * 2001-01-15 2002-08-02 Hitachi Chem Co Ltd 薄膜及びその製造方法
WO2003003440A1 (en) * 2001-06-29 2003-01-09 Rohm Co., Ltd. Semiconductor device and production method therefor

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1482540A4 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022137985A1 (ja) 2020-12-24 2022-06-30 富士フイルム株式会社 内視鏡用可撓管、内視鏡型医療機器、及びこれらの製造方法

Also Published As

Publication number Publication date
KR100863386B1 (ko) 2008-10-13
US20050106802A1 (en) 2005-05-19
TW200305933A (en) 2003-11-01
CN1639851A (zh) 2005-07-13
JPWO2003075335A1 (ja) 2005-06-30
KR20040088579A (ko) 2004-10-16
TWI277138B (en) 2007-03-21
US7105459B2 (en) 2006-09-12
CN1327497C (zh) 2007-07-18
EP1482540A4 (en) 2009-11-25
EP1482540A1 (en) 2004-12-01
EP1482540A9 (en) 2005-11-02
JP4391240B2 (ja) 2009-12-24

Similar Documents

Publication Publication Date Title
EP1482567A1 (en) Light-emitting device comprising led chip and method for manufacturing this device
US20070164437A1 (en) Semiconductor device and method of manufacturing the same
US7385276B2 (en) Semiconductor device, and method for manufacturing the same
JP4391240B2 (ja) 薄膜形成方法および半導体装置
JP4170219B2 (ja) 半導体装置の製造方法および半導体装置
KR100622713B1 (ko) 반도체장치 및 그 제조방법
KR100882090B1 (ko) 반도체소자의 캐패시터 제조방법
JP2003017486A (ja) 半導体装置およびその製造方法
JP5278804B2 (ja) 絶縁性被膜の形成方法および半導体装置の製造方法。
JP2003017485A (ja) 半導体装置およびその製造方法
JP2003017483A (ja) 半導体装置およびその製造方法
JP2003017484A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN JP KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2003573692

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2003743556

Country of ref document: EP

Ref document number: 10506730

Country of ref document: US

Ref document number: 1020047013831

Country of ref document: KR

Ref document number: 20038051494

Country of ref document: CN

WWP Wipo information: published in national office

Ref document number: 1020047013831

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2003743556

Country of ref document: EP