WO2000008683A1 - Flat semiconductor device, method for manufacturing the same, and converter comprising the same - Google Patents

Flat semiconductor device, method for manufacturing the same, and converter comprising the same Download PDF

Info

Publication number
WO2000008683A1
WO2000008683A1 PCT/JP1999/004072 JP9904072W WO0008683A1 WO 2000008683 A1 WO2000008683 A1 WO 2000008683A1 JP 9904072 W JP9904072 W JP 9904072W WO 0008683 A1 WO0008683 A1 WO 0008683A1
Authority
WO
WIPO (PCT)
Prior art keywords
main
main electrode
semiconductor device
semiconductor element
electrode plate
Prior art date
Application number
PCT/JP1999/004072
Other languages
English (en)
French (fr)
Inventor
Hironori Kodama
Kazuhiro Suzuki
Atsuo Watanabe
Shuji Kato
Yukio Sonobe
Mitsuo Kato
Mamoru Sawahata
Mitsuru Hasegawa
Original Assignee
Hitachi, Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP22403098A external-priority patent/JP2000058693A/ja
Priority claimed from JP23044898A external-priority patent/JP2000058717A/ja
Application filed by Hitachi, Ltd. filed Critical Hitachi, Ltd.
Priority to KR1020017001647A priority Critical patent/KR20010072328A/ko
Priority to EP99933154A priority patent/EP1115151A1/en
Priority to CA002339523A priority patent/CA2339523A1/en
Publication of WO2000008683A1 publication Critical patent/WO2000008683A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/043Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body
    • H01L23/051Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body another lead being formed by a cover plate parallel to the base plate, e.g. sandwich type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3185Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01012Magnesium [Mg]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0104Zirconium [Zr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01052Tellurium [Te]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1301Thyristor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1301Thyristor
    • H01L2924/13034Silicon Controlled Rectifier [SCR]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance

Definitions

  • the present invention relates to a flat semiconductor device, which realizes a sealing structure between electrodes connected to a built-in semiconductor element, and which can ensure high insulation reliability at a low cost, and a conversion using the flat semiconductor device.
  • a flat semiconductor device which realizes a sealing structure between electrodes connected to a built-in semiconductor element, and which can ensure high insulation reliability at a low cost, and a conversion using the flat semiconductor device.
  • Background art
  • MOS field-effect transistors MOS field-effect transistors
  • the main electrode cathode, emitter electrode
  • the other main electrode anode, collector electrode
  • elements are packaged for each wafer.
  • the two main electrodes of the above element are in pressure contact with a pair of external main electrodes of the package via a heat buffer electrode plate made of Mo or W, and have a flat structure suitable for pressurization. Is common.
  • IGBTs and the like have so far mainly mounted a plurality of chips in a package form of an electrode connection method using wires, which is called a modular structure.
  • heat generated inside the element is released only from one side of the package, that is, only from the collector side directly mounted on the metal base.
  • the number of chips (heat generation or current capacity) that can be mounted on the cage was limited.
  • IGBT devices have been It is assembled in parallel in a flat package similar to a package such as a lithograph, and the emitter electrode and collector electrode formed on its main surface are brought into surface contact with a pair of external main electrode plates provided on the package side, respectively. Attention is drawn to a flat semiconductor device having a multi-chip parallel-type pressure contact structure that is drawn out. According to the flat package structure, 1) the connection of the main electrode is no longer wirebonded and the connection reliability is improved. 2) The inductance and resistance of the connection conductor are lower than those of the conventional module type package. It is possible to expect improvements such as 3) cooling the semiconductor chip from both sides, which can increase the cooling efficiency.
  • the inside of the package has a hermetically sealed structure (a hermetic structure).
  • a hermetic structure JP-A-7-66228, JP-A-7-254669, JP-A-8-330338, etc.
  • the external main electrode plates 4 and 5 and the dense ceramic component 31 are hermetically bonded using metal flanges 32 and 33 to hermetically seal the inside.
  • the withstand voltage of semiconductor devices tends to be higher in the future.
  • the tendency of the devices to have higher withstand voltages is becoming remarkable.
  • the insulation between the heat sink exposed to the outside of the package and the element (ground insulation performance) is ensured, and at the same time, the problem of discharge between the mounting wiring inside the package is dealt with.
  • insulation reliability is ensured by filling the inside of the package with gel.
  • the present invention has been made in consideration of the above problems, and provides means for ensuring the insulation reliability of a flat semiconductor device.
  • the present invention also provides a highly reliable large capacity converter.
  • the electrically insulating outer cylinder that insulates and seals between the pair of common main electrode plates exposed on both surfaces is a resin component.
  • the insulating outer cylinder is a composite insulating outer cylinder of an inorganic material-based dense insulating component and a resin component, and the inorganic material-based dense insulating component is used as an airtight seal.
  • the structure is tightly sealed and a sufficient external creepage distance is ensured at the resin part.
  • the material for hermetic sealing and the material for ensuring the insulation distance (creepage distance) are functionally separated to achieve high long-term Reliability and low cost can be realized. It is intended to reduce the cost by realizing a complicated shape using resin parts that are easy to process and mold, and by ensuring sufficient external insulation distance of the semiconductor device.
  • At least one semiconductor element having at least a first main electrode on a first main surface and at least a second main electrode on a second main surface between a pair of main electrode plates.
  • a separate intermediate electrode plate is interposed for each semiconductor element between two main electrodes of the semiconductor element and a main electrode plate facing the two main electrodes.
  • An assembly structure (tube carrier structure) of a semiconductor element and an intermediate electrode plate in which at least a part of an outer peripheral portion that is not opposed to and a side surface of the intermediate electrode plate is sealed with an electrically insulating material is used.
  • FIG. 1 shows an embodiment of the present invention applied to an IGBT element.
  • FIG. 2 shows an embodiment of the present invention applied to a GTO device.
  • Figure 3 shows an embodiment (a) of a split-type resin outer cylinder part and an enlarged view (b) of a combination part of the split-type resin outer cylinder part.
  • Figure 4 shows the all-resin outer cylinder part and its mounting form (a), the all-resin outer cylinder part and its mounting form (b), and the all-resin outer cylinder part and its mounting form (c) .
  • FIG. 5 shows an embodiment of the present invention.
  • FIG. 6 shows another embodiment of the present invention.
  • FIG. 7 shows another embodiment of the present invention.
  • FIG. 8 shows another embodiment of the present invention.
  • FIG. 9 shows another embodiment of the present invention.
  • FIG. 10 shows another embodiment of the present invention in which a control terminal is formed.
  • Fig. 11 shows an all-resin outer cylinder part and its mounting form.
  • FIG. 12 shows a circuit for one bridge using the semiconductor device of the present invention.
  • Fig. 13 shows a self-excited transformer in which the three-phase bridge of Fig. 8 is multiplexed by four.
  • FIG. 14 shows a conventional flat semiconductor device. BEST MODE FOR CARRYING OUT THE INVENTION
  • FIG. 1 shows an example in which the present invention is applied to a reverse conduction type switching device incorporating a flywheel diode (FWD) connected in antiparallel with a switching device using an IGBT.
  • the figure shows only a part of the cross section of the flat type semiconductor device from the outermost part to the middle toward the center.
  • the IGBT chip 1 has an emitter electrode formed on almost the entire first main surface on the upper surface side, a collector electrode formed on the second main surface on the lower surface side, and a control electrode on the first main surface.
  • a pole (gate electrode) is formed.
  • FWD chip 2 an anode electrode is formed on the upper surface side of the silicon substrate, and a force source electrode is formed on the lower surface side.
  • intermediate electrodes 3 and 4 made of M0 which perform both heat dissipation and electrical connection, are fixed in contact with the respective main electrodes on the chip. It is sandwiched between a main electrode plate 5 (Cu) and a second common main electrode plate 6 (Cu). Further, a wire is drawn out from the gate electrode of the IGBT chip 1 by a wire bond 7 and further connected to a gate electrode wire 8 formed on the common main electrode 6.
  • the semiconductor chip and the intermediate electrode are fixed to each other by a frame 9 made of Teflon.
  • the space between the pair of common main electrode plates 5 and 6 is externally insulated by an electrically insulating outer cylinder 10 made of alumina porcelain, and the space between the common main electrode plates 5 and 6 and the insulating outer cylinder 10 is made of metal.
  • the package has a hermetic structure in which the inside of the package is sealed and sealed with flanges 11 and 12.
  • the gate electrode wiring is drawn out of the package by a sealed wiring 13 penetrating the outer cylinder 10.
  • a mold is set in the ceramic outer cylinder 10, silicone rubber is ported, and then cured at 150 ° C. to make the resinous outer cylinder part 14 a ceramic outer cylinder. It was integrally molded with the cylinder 10.
  • FIG. 2 shows an example applied to GTO.
  • the semiconductor element 21 is formed of one silicon wafer, and has at least one PN junction inside.
  • a force source electrode and a gate electrode composed of an aluminum (A 1) are formed on one main surface, and an armature (A 1) is formed on the other main surface.
  • a node electrode is formed.
  • intermediate electrode plates 22 and 23 made of Mo were arranged. Further, the whole of the intermediate electrode plates 22 and 23 was pressurized from outside using a pair of external main electrode plates 24 and 25 made of copper (Cu).
  • a cap material 26 is disposed on a side surface of the semiconductor element 21.
  • a part of the gate lead 27 is placed in contact with the gate electrode on the semiconductor substrate, and a part thereof is pressed against the gate electrode by the gate insulator 28 and the flat panel 29.
  • All of the above parts are arranged in an airtight package surrounded by a ceramic insulator 30, a pair of external electrodes 24, 25, and flanges 31, 32.
  • the other end of the gate 27 is led out of the insulator 30 as a gate terminal 33 via a seal structure.
  • Polyphenylene sulfide resin molded by injection molding (tracking resistance
  • the outer ring 34 made of a material having a property of 600 V or more was bonded to the outer cylinder 30 made of a ceramic with a silicone adhesive 35.
  • the required external creepage distance can be secured sufficiently, and sufficient reliability has been confirmed in the accelerated test.
  • FIG. 3A shows an example in which the resin outer cylinder ring as described above is divided into two parts.
  • the split parts are fitted together at their ends.
  • the division is not limited to the two divisions in the present example, and the division may be made according to the shape of the ceramic outer cylinder part to be combined so as to facilitate the assembly.
  • Fig. 3b is an enlarged view of the combined part (fitted part) in a state where the two parts of Fig. 3a are combined.
  • a composite insulating outer cylinder may be formed before the element is incorporated, or as in the above embodiment.
  • the resin portion may be manufactured by potting, fitting / adhering, or the like.
  • the resin portion may be formed to cover the entire surface of the ceramic component. In this case, there is also an effect of preventing the ceramic from being cracked or broken due to an impact during handling, which is more preferable.
  • FIG. 4 shows an example in which the insulating outer cylinder is entirely made of resin.
  • FIG. 4a shows an example in which a pair of outer main electrode plates 41 and 42 is externally insulated and sealed by an aromatic polyamide outer cylinder 44.
  • the outer main electrode plates 41 and 42 and the insulating outer cylinder 44 have a sealing structure in which they are bonded with an organic adhesive 43. Further, a metal wiring 45 fixed with an adhesive 46 is formed on the insulating outer cylinder 44, so that the gate electrode wiring is drawn out of the package.
  • FIG. 4B shows a similar example in which the sealing structure of the bonding portion between the external main electrode plates 41 and 42 and the insulating outer cylinder 44 is changed.
  • the direction in which the adhesive portion is constantly pressed to make the seal stronger is preferable.
  • the seal structure shown in Fig. 4c when the space between the outer main electrode plates 4 1 and 4 2 expands and contracts, a part of the adhesive is always pressurized, and it is in the direction to secure the seal. More preferred. It is preferable to use an adhesive having a large deformability as it can cope with a change in the distance between the main electrodes during pressurization and deformation during use.
  • the anti-tracking property be 400 V or more, more preferably, 600 V or more.
  • UL 94 V It is preferable to use a 10-level one.
  • thermo-mechanical properties it is preferable to use a material system which has high mechanical strength and fracture toughness, and whose thermal expansion coefficient can be adjusted to an optimum value determined in consideration of other mounting materials and mounting forms.
  • a silicone-based or fluorine-based elastomer in addition to a thermosetting resin such as an epoxy-based or phenol-based resin.
  • a thermosetting resin such as an epoxy-based or phenol-based resin.
  • engineering plastic thermoplastic resins such as polyphenylene sulfide (PPS), aromatic polyamide, and thermoplastic polyimide.
  • PPS polyphenylene sulfide
  • aromatic polyamide aromatic polyamide
  • thermoplastic polyimide thermoplastic polyimide
  • a mixture of these materials and various fillers may be used. Since it is a resin component, the shape of the external creepage can be designed relatively freely as compared with the conventional ceramic component, so that there is an advantage that the design restrictions for securing the external creepage distance can be reduced.
  • the resin component can be manufactured by injection molding, transfer molding, compression molding, powder sintering, or the like.
  • An optimum method may be selected according to the material and the mounting method.
  • Examples of the material of the electrically insulating parts used for hermetic sealing include ordinary porcelain, such as feldspar-like ordinary porcelain, Cristono's porcelain, alumina-containing porcelain, alumina-containing cristobalite porcelain, and alumina, magnesia, and the like. Glass-based materials such as beryllia, steatite, forsterite, cordierite, mulite, zircon, zirconia, glass ceramics, borosilicate glass, quartz glass, high-silicate glass, etc. It is preferable to use a material.
  • ordinary porcelain such as feldspar-like ordinary porcelain, Cristono's porcelain, alumina-containing porcelain, alumina-containing cristobalite porcelain, and alumina, magnesia, and the like.
  • Glass-based materials such as beryllia, steatite, forsterite, cordierite, mulite, zircon, zirconia, glass ceramics, borosilicate glass, quartz glass
  • the inorganic material-based electrically insulated outer cylinder part When joining the inorganic material-based electrically insulated outer cylinder part and the resin part, it is also effective to increase the joint strength with the resin part by making the surface of the inorganic material-based electrically insulated outer cylinder part uneven. .
  • the surface of the inorganic material-based electrically insulating outer cylinder is intentionally left with irregularities depending on the sintering conditions, After sintering, it is effective to simply process using techniques such as sandblasting, liquid honing, etching, chemical grinding, and electrolytic grinding.
  • the method of the present invention comprises a flat semiconductor device in which a number of semiconductor chips are juxtaposed and incorporated between a pair of main electrode plates, and a semiconductor element wafer in which a semiconductor element has at least one PN junction.
  • the present invention can be applied to any method such as a flat semiconductor device.
  • flat semiconductor devices consisting only of switching semiconductors, such as IGBTs, which do not include diodes, it is of course effective to mount a large number of diode chips alone in a flat package.
  • the present invention is intended for general semiconductor devices having at least a first main electrode on a first main surface and a second main electrode on a second main surface, and is an insulating gate type transistor (MOS transistor) other than an IGBT.
  • MOS transistor insulating gate type transistor
  • Gate type thyristor including IGCT (Insulated Gate Controlled Thyristor), GT0 thyristor, GCT thyristor, optical thyristor, optical thyristor, etc. This can be similarly performed.
  • the present invention is similarly effective for compound semiconductor devices other than Si devices, such as SiC and GaN.
  • FIG. 12 is a configuration circuit diagram of one bridge in which the IGBT flat semiconductor device according to the embodiment of FIGS. 1 to 4 is applied to a power converter as a main conversion element.
  • An IGBT 21 and a diode 22 serving as main conversion elements are arranged in anti-parallel, and n pieces are connected in series.
  • the IGBT 21 and the diode 22 represent a flat semiconductor device in which a number of semiconductor chips according to the embodiment of the present invention are mounted in parallel.
  • the IGBT 21 and the diode 22 shown in the figure are put together in one package.
  • FIG. 13 shows a configuration of a self-excited converter in which the three-phase bridge of FIG. 12 is multiplexed by four.
  • the flat-type semiconductor device of the present invention is mounted in a so-called stack structure in which a plurality of the devices are connected in series with a water-cooled electrode interposed therebetween so as to make surface contact with the outside of the main electrode plate, and pressurizes the entire stack at once.
  • the flat semiconductor device of the present invention is not particularly limited to the above example, and is particularly suitable for a self-excited large-capacity converter used in a power system or a large-capacity converter used as a converter for a mill.
  • Substation equipment, railway substation equipment, sodium-sulfur (NaS) battery system, also used in converters for vehicles, etc. Can be.
  • FIG. 5 shows an example of a semiconductor device in which the semiconductor element 1 is mounted between a pair of main electrode plates 4 and 5, and two main electrodes of the semiconductor element 1 and respective main electrodes facing the same.
  • Intermediate electrode plates 2 and 3 are mounted between the plates 4 and 5 for each semiconductor element.
  • the A1 electrode of the first main electrode of the semiconductor element 1 and the Mo intermediate electrode plate 2 having the Au plating layer formed on the surface on the first main electrode side are joined via a joining layer. .
  • the Ag bonding layer is also formed between the Ag electrode of the second main electrode of the semiconductor element 1 and the Mo intermediate electrode plate 3 having the Ag plating layer formed on the surface of the second main electrode side. Are joined through.
  • Liquid silicone resin 6 was applied so as to seal at least a part of the side surface of No. 3, and heated and cured at 15 CTC.
  • a chip carrier structure (assembly structure) including the semiconductor element 1 and the intermediate electrode plates 2 and 3 is formed.
  • the outer peripheral portion of the semiconductor element surface not facing the intermediate electrode plate includes the side surface of the semiconductor element.
  • the chip carrier structure (adsembly structure) consisting of the semiconductor element 1 and the intermediate electrode plates 2 and 3 sealed with an electrically insulating material is a very compact and thimble structure, and is a low-cost insulating material-sealed semiconductor device. Can be realized. It is desirable that the size of the chip carrier structure in the plane direction is as compact as possible, substantially equal to the size of the semiconductor element. More specifically, the maximum outer diameter area of the carrier is preferably about 1.4 times or less the area of the semiconductor element, and the side dimension is preferably about 1.2 times or less.
  • the semiconductor element is used in a form protected by a resin.
  • FIG. 5 shows at least a side surface of the semiconductor element 1, an outer peripheral portion of the first main electrode surface of the semiconductor element 1 not facing the intermediate electrode plate 2, and a side surface of the intermediate electrode plate 2 interposed on the first main electrode side.
  • An example of a chip carrier partially sealed with a silicone-modified resin 6 is shown.
  • the chip carrier has the above configuration.
  • FIGS. 7 (a) and 7 (b) show the side surface of the semiconductor element 1, the outer peripheral portion of the first main electrode surface of the semiconductor element 1 not facing the intermediate electrode plate 2, and the first main electrode side as in FIG.
  • an intermediate electrode plate 3 on the second main electrode side is individually provided for each semiconductor element 1.
  • FIG. Fig. 7 (a) shows the electrical insulating material 6 infused with a slurry obtained by kneading ceramic powder such as silica, zirconia, and magnesia with water using a mold, casting, and then cooling at room temperature.
  • FIG. 7 (b) shows an example in which the electrically insulating material 6 is mainly composed of glass or crystallized glass.
  • Paste-type lead-based glass main component: PbO—SiC—AhC
  • the coating 7 is formed.
  • FIG. 8 shows at least a side surface of the semiconductor element 1, an outer peripheral portion of the first main electrode surface of the semiconductor element 1 not facing the intermediate electrode plate 2, and a side surface of the intermediate electrode plate 2 interposed on the second main electrode side.
  • An example of a form of a chip carrier partially sealed with an electrically insulating material 6 is shown.
  • the first main electrode of the semiconductor element 1 and the intermediate electrode plate 2 on the first main electrode side are not joined.
  • the feature of this structure is that only the periphery of the semiconductor element is insulated and sealed, and only the most important part for ensuring insulation around the semiconductor element is sealed. Even with this shape, insulation reliability can be sufficiently ensured, There is no problem at all.
  • the semiconductor element surface is not completely sealed, in order to ensure the moisture resistance reliability, a pair of main electrode plates exposed on both sides of the flat type semiconductor device are externally insulated.
  • the insulating outer cylinder must be made of ceramics and hermetically sealed. It is of course possible to use the chip carrier of the completely sealed type of the insulating material of the present invention and to perform hermetic sealing even on the insulating outer cylinder portion.
  • hermetic sealing is essential, at least a part of the electrically insulating outer cylinder that insulates and seals between a pair of common main electrode plates exposed on both sides is made of a resin component.
  • a composite insulating outer cylinder made of a material-based dense insulating component and a resin component may be hermetically sealed with the inorganic dense insulating component, and the resin component may have a sufficient external creepage distance.
  • This is an effective method. In other words, by separating the function of the material for hermetic sealing and the material for securing the insulation distance (creepage distance), high long-term reliability and low cost can be realized.
  • the use of resin parts that are easy to process and mold enables the realization of complex shapes, and achieves low cost by securing a sufficient external insulation distance for semiconductor devices.
  • an outer cylindrical ring made of a polyphenylene sulfide resin (tracking resistance is more than fe600 V or more) molded by injection molding in advance is a simple cylindrical shape made of ceramic with a silicone adhesive. To the outer part of the outer cylinder. As a result, the specified external creepage distance can be secured sufficiently, and sufficient reliability has been confirmed in the accelerated test.
  • an example is shown in which the resin outer ring as described above is divided into two parts. The divided parts are designed to fit together at their ends. The division is not limited to the two divisions in the present example, and the division may be made according to the shape of the ceramic outer cylinder part to be combined so as to facilitate the assembly.
  • a composite insulating outer cylinder may be formed before the element is incorporated, or as in the above embodiment.
  • the resin part can be made by potting, fitting / adhesion, etc.
  • the resin portion may be formed to cover the entire surface of the ceramic component. In this case, there is also an effect of preventing the ceramic from being cracked or broken due to an impact during handling, which is more preferable.
  • the anti-tracking property is at least 400 V, more preferably at least 600 V.
  • UL 94 V It is preferable to use a 10-level one.
  • thermo-mechanical properties it is preferable to use a material system which has high mechanical strength and fracture toughness, and whose thermal expansion coefficient can be adjusted to an optimum value determined in consideration of other mounting materials and mounting forms.
  • methods for manufacturing resin parts include injection molding, transfer molding, compression molding, powder sintering, and other methods.
  • An optimal method may be selected according to the method.
  • a thermosetting material such as fat.
  • materials used for ceramic outer cylinder parts include ordinary porcelain such as feldspathic ordinary porcelain, cristobalite porcelain, alumina-containing porcelain, alumina-containing cristobalite porcelain, alumina, magnesia, beryllia, steatite, forsterite, It is preferable to use glass-based materials such as glass ceramics, borosilicate glass, quartz glass, and high-silicate glass, in addition to materials mainly containing cordierite, mullite, zircon, and zirconium.
  • the inorganic material-based electrically insulating outer cylinder part When joining the inorganic material-based electrically insulating outer cylinder part and the resin part, it is also an effective method to increase the bonding strength with the resin part by making the surface of the inorganic material-based electrically insulating outer cylinder part an uneven surface.
  • inorganic materials Depending on the sintering conditions of the gas-insulated outer cylinder, the surface can be intentionally left with irregularities, or simply applied after normal sintering using techniques such as sand plast, liquid honing, etching, chemical grinding, and electrolytic grinding. It is effective.
  • FIG. 9 (a) shows an embodiment of the double resin filling structure.
  • the second insulating sealing material 8 is filled.
  • the first sealing material can be a silicone resin
  • the second sealing material can be a silicone rubber or a silicone gel. Since gel cannot provide moldability by itself, another frame material is required to maintain the shape as the first sealing material.Therefore, in terms of cost reduction and workability, It is not so preferable as the first insulating material.
  • FIG. 9 (b) shows another embodiment of the double resin filling structure.
  • the first insulating sealing material 9 for example, an engineering plastic resin
  • the second insulating sealing material 9 silicone resin
  • FIG. 10 shows an embodiment of a chip carrier in which a semiconductor element having a first main electrode and a control electrode (gate electrode) on a first main surface is incorporated (FIG. 5 + FIG. 9 + gate wiring).
  • FIG. 10A shows an example in which a pin 10 for taking out a gate is joined to a gate control electrode formed in the center of the semiconductor element 1.
  • the pin 10 for taking out the gate is provided with a head processing 11 having a larger diameter than the pin at the tip on the tube side.
  • Side surface of the semiconductor element 1 and the outer peripheral portion of the first main electrode surface that is not in contact with the intermediate electrode plate 2 with the first sealing material 6 (phenolic resin), and the side surface of the intermediate electrode plate 3 on the second main electrode side Is uniformly sealed, and the remaining portion is filled with a second sealing material 8 (silicon gel) to obtain a completely sealed chip carrier.
  • a second sealing material 8 silicon gel
  • FIG. 10 (b) shows a wire bond to the gate control electrode 12 formed on the periphery of the semiconductor element 1.
  • An example in which a gate wiring 13 is formed by etching is shown.
  • the first sealing material 6 epoxy resin
  • the first sealing material 6 is used for the side surface of the semiconductor element 1 and the outer peripheral portion of the first main electrode surface which is not in contact with the intermediate electrode plate 2 and the intermediate electrode plate 3 on the second main electrode side. At least a portion of the side surface of the resin is uniformly sealed, and the remaining portion is filled with a second sealing material 8 (silicone rubber) to obtain a completely sealed chip carrier.
  • a second sealing material 8 silicone rubber
  • FIG. 10 (c) shows another embodiment in which a gate wiring 13 is formed by wire bonding on a gate control electrode 12 formed on the periphery of the semiconductor element 1.
  • FIG. The epoxy resin was filled with quartz powder but low thermal expansion composite material was used as the insulating sealing material.
  • the side surface of the semiconductor element 1 and the outer peripheral portion of the first main electrode surface which is not in contact with the intermediate electrode plate 2, at least a part of the side surfaces of the intermediate electrode plates 2 and 3, and the wire drawing portion are made of the above-described composite resin.
  • the chip carrier was uniformly sealed to obtain a completely sealed chip carrier.
  • an electrically insulating resin such as an epoxy resin, a phenol resin, or a polyester resin
  • a thermosetting resin having a composition that is gradually cured by heating is preferable.
  • Particularly suitable are those based on epoxy resins, and curing agents, catalysts, pigments, fillers, and additives can be used to improve / retain the properties as needed.
  • a low thermal expansion inorganic material powder such as crystalline and fusible silica powder and alumina powder as the filler, the thermal expansion coefficient of the composite material of the resin and the powder can be reduced by using a semiconductor chip. Since the coefficient of thermal expansion of the electrode plate can be made close to that of the electrode plate, reliability with respect to a temperature cycle is improved.
  • the epoxy resin composition used in the present invention may contain a rubber component such as silicone oil, silicone rubber, synthetic rubber, etc. in addition to the above-mentioned additives to reduce stress, and to improve moisture resistance reliability.
  • An ion trapping agent such as a hydrotalcite may be added for the purpose of improvement.
  • thermoplastic resin As the material, thermoplastic polyimide, aromatic polyamide, polyamide resin, polyetheretherketone (PEEK), PPO, PPS, liquid crystal polymer and the like can be used. However, it is necessary to heat and melt and inject, and care must be taken when handling.
  • thermosetting resins semiconductor devices using active energy beam-curable resins that cure with active energy rays, such as UV-curable resins and electron beam-curable resins, are also used depending on the application and process conditions. be able to.
  • active energy ray-curable resins include alkyd resins, acrylic resins, urethane resins, into which unsaturated groups such as acrylic acid groups, aryl groups, itaconic acid groups, and conjugated double bonds have been introduced. Examples include polyurethane resin and epoxy resin.
  • the sealing of the semiconductor element using the organic resin composition is not particularly limited, and can be performed by a known molding method such as ordinary transfer molding. Furthermore, in order to reduce the size and thickness, save labor, and reduce the number of processes, there is a method in which a semiconductor element is mounted on an intermediate electrode plate and bonded, and a resin is dropped and coated. In order to improve workability, it is preferable to apply a thermosetting resin at a predetermined position with an automatic dispenser or the like, and then perform thermosetting. In addition, with the semiconductor element and the intermediate electrode plate set in the frame for the sealing work, the liquid sealing resin is poured over the entire surface of the frame, and vacuum degassing is performed. Can be stopped.
  • FIG. 11 shows an example in which the present invention is applied to a reverse conduction type switching device incorporating a flywheel diode (FWD) connected in anti-parallel with a switching device using an IGBT.
  • the figure shows only a part of the cross section of the flat semiconductor device from the outermost part to the middle toward the center.
  • the IGBT chip 14 has an emitter electrode formed on almost the entire first main surface on the upper surface side and a collector electrode on the second main surface on the lower surface side. -Electrode) is formed.
  • a cathode electrode is formed on the upper surface side of the silicon substrate, and a force source electrode is formed on the lower surface side.
  • intermediate electrodes 2 and 3 made of M0 which are both for heat dissipation and for electrical connection are joined to the main electrodes on the chip, and these are further connected to the first main electrode plate 4 (C u) and the second main electrode plate 5 (Cu). Further, the wiring 13 is drawn out from the gate electrode of the IGBT chip 14 by wire bonding, and further connected to the gate electrode wiring 16 formed on the main electrode plate 5.
  • the above semiconductor chips 14, 15 and the intermediate electrode plates 2 and 3 have a structure sealed with a silicone resin 6.
  • the insulating outer cylinder is made of resin and has a non-hermetic structure (non-hermetic structure, non-sealing structure), that is, an aromatic polymer is provided between the pair of external main electrode plates 4 and 5.
  • the outer main electrode plates 4 and 5 and the insulating outer cylinder 17 have a sealed structure bonded with an organic adhesive 19. Further, a metal wiring 20 fixed with an adhesive is formed on the insulating outer cylinder 17, whereby the gate electrode wiring 16 is drawn out of the package.
  • the seal structure of the bonding portion 19 of the present embodiment when the semiconductor device is used under pressure, the direction in which the bonding portion is always pressed to make the seal stronger is preferable. It is preferable to use an adhesive having a large elastic deformability as the adhesive can cope with a change in the distance between the main electrodes during pressurization and deformation during use. Compared with the conventional ceramic outer cylinder parts, when resin is used, it is easy to increase the external irregularities and increase the edge surface distance. In addition, a resin device whose insulating outer cylinder is made of resin is not as brittle as a ceramic even with a shock, so that the semiconductor device has excellent shock resistance reliability.
  • the method of the present invention comprises a flat type semiconductor device in which a number of semiconductor elements are juxtaposed and incorporated between a pair of main electrode plates, or a single semiconductor element wafer in which the semiconductor elements have at least one PN junction.
  • the present invention can be applied to any method such as a flat semiconductor device.
  • a flat semiconductor device comprising only a switching element such as an IGBT without a diode, a flat diode device in which only a plurality of diode chips are mounted in a flat package, and the like are effective. It is.
  • the present invention is intended for general semiconductor devices having at least a first main electrode on a first main surface and a second main electrode on a second main surface, and includes insulated gate transistors (MOS transistors) other than IGBTs, IGCTs, and the like.
  • MOS transistors Insulated Gate Control led Thyristor
  • Insulated gate type thyristor MS control thyristor
  • GT0 thyristor GT0 thyristor
  • GCT thyristor optical thyristor
  • thyristor etc.
  • the present invention is similarly effective when using compound semiconductor elements such as SiC and GaN other than Si elements and in their new use environment (for example, high-temperature environment).
  • FIG. 12 described above shows an example in which the IGBT flat semiconductor device according to the embodiment of FIG. 5-11 is applied to a power converter as a main conversion element.
  • An IGBT 21 and a diode 22 as main conversion elements are arranged in anti-parallel, and n pieces are connected in series.
  • the IGBT 21 and the diode 22 represent a flat semiconductor device in which a number of semiconductor chips according to the embodiment of the present invention are mounted in parallel.
  • the IGBT 21 and the diode 22 in the figure are put together in one package.
  • a snubber circuit 23 This is provided with a snubber circuit 23 and a current limiting circuit.
  • the configuration of a self-excited converter in which four 3-phase bridges are multiplexed is shown in Fig. 13 described above.
  • the flat semiconductor device of the present invention is mounted in a so-called stack structure in which a plurality of the semiconductor devices are connected in series with a water-cooled electrode interposed therebetween so as to make surface contact with the outside of the main electrode plate.
  • the insulation reliability of a flat semiconductor device can be improved.
  • the carrier structure (assembly structure) between the semiconductor element and the intermediate electrode plate sealed with an insulating material can reduce the size of the mounting unit and improve the mounting density.
  • workability (handling performance) during assembly is improved, and repair on a chip carrier basis becomes very easy. Stability is improved from the viewpoint of protection from the external environment during and after production. Therefore, the flat type semiconductor device according to the present invention can realize a reduction in component cost, assembly cost, and the like, and an improvement in yield while ensuring high reliability. Further, the cost can be further reduced by changing the outer cylindrical component that insulates between the pair of main electrode plates from a conventional ceramics material to an inexpensive resin or the like.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Description

明 細 書
平型半導体装置、 その製法及びこれを用いた変換器
技術分野
本発明は、 平型半導体装置に係り、 内蔵する半導体素子に接続された電極間の封止構造を 実現し、 かつ高い絶縁信頼性を安価に確保できる平型半導体装置、 及びこれを用いた変換器 に関する。 背景技術
半導体エレクトロ二タスの技術を駆使して主回路電流を制御するパワーエレクトロニクス の技術は、 幅広い分野で応用され、 さらにその適用拡大がなされつつある。 パワー用半導体 素子としては、 サイリスタ, 光サイリスタ, G TOサイリスタ (Gate Turn- off) , GCT サイリスタ(Gate Co廳 utated Turn-off) や、 MO S制御デバイスである絶縁ゲート型バイ ポーラトランジスタ (以下 IGBTと略す) や MOS型電界効果トランジスタ (以下 M〇S FETと略す) などがある。 これらのデバイスでは、 主に半導体チヅブの第一主面上に主電 極 (カゾード, ェミッタ電極) 、 第二主面側にはもう一方の主電極(アノード, コレクタ電 極) が形成される。
GTO, 光サイリス夕等の大電力用の半導体装置においては、 素子を 1枚のウェハ毎にパ ッケ一ジングしている。 上記素子の両主電極は、 Moまたは Wからなる熱緩衝用電極板を介 してパッケージの一対の外部主電極により加圧接触される構造となっており、 加圧に適した 平型の構造が一般的である。
一方、 I GBT等ではこれまで主にモジュール型構造と呼ばれる、 ワイヤによる電極接続 方式のパヅケージ形態により複数個のチップを実装していた。 このようなモジュール型パッ ケージの場合、 素子内部で発生した熱はパッケージの片面、 すなわち金属ベース上に直接マ ゥントしたコレクタ側のみから逃がすことになるため、 一般に熱抵抗が大きく、 一つのパヅ ケージに実装できるチヅブ数 (発熱量、 または電流容量) に制限があった。 最近、 このよう な問題に対処し大容量化の要求に応えるため、 複数個の I GBT素子を上記 GT0, 光サイ リス夕等のパッケージに類似した平型のパッケージ内に並列に組み込み、 その主面に形成さ れたェミツ夕電極, コレクタ電極をそれぞれパヅケージ側に設けた一対の外部主電極板に面 接触させて引き出すようにした多チップ並列型加圧接触構造の平型半導体装置が注目されて いる。 平型パッケージ構造によれば、 従来のモジュール型のパッケージに比べて、 1 ) 主電 極の接続がワイヤボンドでなくなるために接続信頼性が向上する、 2 ) 接続導体のィンダク タンス、 及び抵抗が小さくなる、 3 ) 半導体チップを両面から冷却ができるので冷却効率を 上げることができる、 等の改善が期待できる。
従来の平型半導体装置では、 図 1 4に示したように内蔵する半導体素子 (図示せず) を保 護するために、 パヅケージ内部を気密封止構造 (ハ一メチック構造) としている (例えば特 開平 7— 66228号公報, 特開平 7— 254669 号公報, 特開平 8— 330338号公報等に開示) 。 具体 的には、 外部主電極板 4, 5と緻密なセラミヅク部品 3 1の間を金属フランジ 3 2 , 3 3を 用いて気密接合し、 内部を気密封止する構造としている。 この気密封止構造により、 平型半 導体装置の耐湿信頼性を確保しているが、 気密仕様の部品自体のコスト、 及び気密封止の為 の作業コストが高いという問題があった。
さらに上記半導体装置ではパッケージ外側の絶縁性を長期保証するために、 素子の耐圧に 応じた所定の長さ以上のパッケージ外部沿面距離を確保する必要がある。 このためセラミッ クス製外筒 3 1の外側部分 (図 1 4の A部) に複雑な形状加工を施して外部沿面距離を増加 させる方法を一般的に用いている。 しかしながら、 セラミックスは一般に非常に硬く、 難加 ェ性材料である為、 セラミックスの上記のような複雑な形状加工はコストが高く、 パヅケ一 ジコストが上昇する大きな要因の一つになっている。
半導体素子の耐圧は今後ますます高くなる傾向にあり、 特に平型半導体装置では大容量化 が強く要求されていることもあって、 素子の高耐圧化傾向が顕著になりつつある。 モジュ一 ル型構造のパッケージでは、 パッケージ外部に露出するヒ一トシンクと素子との間の絶縁性 (対地絶縁性能) の確保や、 パッケージ内部の実装配線間の放電の問題等に対処すると同時 に、 パッケージのサイズをコンパクト化するために、 パッケージ内部にゲルを充填すること により絶縁信頼性を確保している。 一方、 平型構造の素子では、 オフ時に主電極間の絶縁性 が確保できればよく、 これまでは基本的には空間距離を確保することで対処している。 しか しながら今後、 素子がさらに高耐圧化するにつれて、 実装構造を含めた半導体素子周辺での 耐圧を確保 (放電防止) し、 絶縁信頼性を確保することが非常に難しい課題になりつつある。 さらに多チップを並列に実装するタイプの平型半導体装置においては、 例えば特開平 7— 9 4673号公報ゃ富士時報, Vol . 6 9, No. 5 ( 1 9 9 6 )に開示されているように、 各チヅブの 位置決めのための枠部品等を利用しているが、 これらの部材の分だけ実装密度が低下する。 平型半導体装置のサイズをできるだけコンパクトにし、かつ変換容量を大きくするためには、 内蔵する半導体素子の実装密度をさらに向上することが必要である。 また位置決めのための 個別部品が余分に必要となり部品点数が増えるため、 組立作業性、 部品コスト、 等の面でも 改善すべき課題である。 発明の開示
本発明は、 上記の問題を考慮してなされたものであり、 平型半導体装置の絶縁信頼性を確 保する手段を提供する。 また本発明は、 高信頼の大容量変換器を提供する。
本発明による平型半導体装置においては、 両面に露出する一対の共通主電極板の間を絶縁 封止する電気絶縁性の外筒の少なくとも一部を樹脂部品とする。 特に気密封止が必須の場合 には、上記絶縁性の外筒を無機材料系の緻密質絶縁性部品と樹脂部品の複合型絶縁外筒とし、 該無機材料系の緻密質絶縁性部品により気密封止し、 樹脂部品部分で外部沿面距離を十分に 確保する構造とする、 すなわちハーメチヅクシ一ルするための材料と絶縁距離 (沿面距離) を確保するための材料を機能分離することにより、 高い長期信頼性と低コスト化を実現でき る。 加工、 成形の容易な樹脂部品を用いて複雑形状部分を実現し、 半導体装置の外部絶縁距 離を十分に確保することにより低コスト化を達成するものである。
本発明における他の半導体装置においては、 一対の主電極の板の間に、 第- の主面に少な くとも第一主電極、 第二の主面に少なくとも第二主電極を有する少なくとも一つの半導体素 子を組み込んだ半導体装置において、 半導体素子の二つの主電極とこれに対向する主電極板 との間に半導体素子毎に個別の中間電極板を介装し、 半導体素子表面のうち中間電極板と対 向しない外周部分と、 中間電極板の側面の少なくとも一部を電気絶縁性材料により封止した 半導体素子と中間電極板とのアッセンプリ構造 (チヅブキャリア構造) を用いる。 さらに両面に露出する一対の主電極板の間を絶縁封止する電気絶縁性の外筒を樹脂部品と し、 非ハ一メチック構造とすることによりいっそうの低コスト化を実現できる。 図面の簡単な説明
図 1は I G B T素子に適用した本発明の実施例を示す。
図 2は G T 0素子に適用した本発明の実施例を示す。
図 3は分割型樹脂製外筒部品の実施例 (a ) , 並びに分割型樹脂製外筒部品の組み合せ部分 の拡大図 (b ) を示す。
図 4は全樹脂製外筒部品、 およびその実装形態 (a ) , 全樹脂製外筒部品、 およびその実装 形態 (b ) , 並びに全樹脂製外筒部品、 およびその実装形態 (c ) を示す。
図 5は本発明の実施例を示す。
図 6は別の本発明の実施例を示す。
図 7は別の本発明の実施例を示す。
図 8は別の本発明の実施例を示す。
図 9は別の本発明の実施例を示す。
図 1 0は制御端子を形成した別の本発明の実施例を示す。
図 1 1は全樹脂製外筒部品、 及びその実装形態を示す。
図 1 2は本発明の半導体装置を用いた 1プリッジ分の回路を示す。
図 1 3は図 8の 3相プリッジを 4多重した自励式変圧器を示す。
図 1 4は従来の平型半導体装置を示す。 発明を実施するための最良の形態
図 1は、 I G B Tを用いたスィツチングデバイスと逆並列に接続したフライホイ一ルダイ オード (FWD ) を組み込んだ逆導通型スイッチングデバイスに本発明を適用した例を示し たものである。 図には、 平型半導体装置断面のうち、 最外部から中央に向かった途中までの 一部断面のみを示している。 I G B Tチップ 1には上面側の第一主面のほぼ全面にェミッタ 電極、 下面側の第二主面にはコレクタ電極が形成されており、 さらに第一主面には制御用電 極 (ゲート電極) が形成されている。 また、 F WDチヅプ 2には、 シリコン基板の上面側に アノード電極, 下面側に力ソード電極が形成されている。 これらの各半導体チップには、 放 熱と電気的接続を兼ねた M 0からなる中間電極 3, 4がチッブ上の各主電極と接する形で固 定されており、 これらがさらに第 1の共通主電極板 5 ( C u ) と第 2の共通主電極板 6 ( C u ) に挟まれている。 また、 I G B Tチップ 1のゲート電極からはワイヤボンド 7により配 線が引き出され、 さらに共通主電極 6上に形成されたゲ一ト電極配線 8に接続される。 上記 半導体チップ、 及び中間電極はテフロン製の枠 9により互いに固定されている。 上記一対の 共通主電極板 5, 6の間は、 アルミナ磁器製の電気絶縁性外筒 1 0により外部絶縁され、 さ らに共通主電極板 5 , 6と絶縁外筒 1 0の間を金属フランジ 1 1, 1 2によりパッケージ内 部をシール封止したハーメチック構造となっている。 ゲート電極配線は外筒 1 0を貫通する シールされた配線 1 3によりパッケージ外に引き出される。 本実施例では内蔵する素子を気 密封止した後、 セラミック外筒 1 0に型をセットし、 シリコーンゴムをポヅティング後、 1 5 0 °Cで硬化して樹脂性外筒部品 1 4をセラミック外筒 1 0に一体成形した。
従来のセラミック部品の場合に比べて、 図に見られるように外部の凹凸を大きくして縁面 距離を簡単に非常に大きくすることが可能であり、加速試験でも十分な信頼性が確認できた。 図 2は、 G T Oに適用した例を示す。 半導体素子 2 1は、 1枚のシリコンウェハで構成さ れ、 内部に少なくとも 1つの P N接合を有している。 半導体素子 2 1には、 一方の主面にァ ルミニゥム (A 1 ) で構成された力ソ一ド電極及びゲート電極が形成され、 他方の主面にァ ルミニゥム (A 1 ) で構成されたァノ一ド電極が形成される。 さらに M oからなる中間電極 板 2 2 , 2 3を配置した。 さらにこの中間電極板 2 2 , 2 3の外側から銅 ( C u) の一対の 外部主電極板 2 4 , 2 5を用いて全体を加圧した。 半導体素子 2 1の側面にはキャップ材 2 6が配置される。半導体基板上のゲート電極には、 ゲ一トリード 2 7の一部が接触配置され、 その一部はゲート絶縁体 2 8と皿パネ 2 9によりゲート電極に圧接されている。
上記部分はすべてセラミックス製絶縁体 3 0、 一対の外部電極 2 4 , 2 5、 及びフランジ 3 1 , 3 2により囲まれた気密パッケージ内に配置されている。 ゲ一トリ一ド 2 7の他端部 はシール構造を介して絶縁体 3 0の外部にゲート端子 3 3として導出される。
あらかじめ射出成形により成形されたポリフエ二レンサルフアイ ド樹脂 (耐トラッキング 性 6 0 0 V以上) 製の外筒リング 3 4をシリコーン接着剤 3 5でセラミックス製外筒 3 0に 接着した。 これにより、 外部沿面距離は規定値を十分確保できるようになり、 加速試験にお いても十分な信頼性が確認できた。
図 3 aは、 上記のような樹脂製の外筒リングを、 2分割構造とした例を示す。 分割された 部品はその端部で組み合って篏合するようになつている。 分割は、 本例の 2分割に限らず、 組み合せるセラミック外筒部品の形状に応じて組み立ての容易になるように分割すればよい。 図 3 bは、 図 3 aの部品 2個を組み合せた状態の、 組み合せ部分 (篏合部分) を拡大して 示したものである。
上記のようなセラミックス等の絶縁性外筒部品と樹脂部品の複合型絶縁外筒においては、 素子を組み込む前に複合型の絶縁外筒を作っておいてもよいし、 上記実施例のように素子を 組み込んで封止した後に樹脂部分をポッティング、はめ込み/接着等により作製してもよい。 また、 樹脂部分をセラミックス部品の全面を覆う形としてももちろんよい。 この場合には取 扱時の衝撃によるセラミックスの割れ, かけを防止できる効果もあり、 より好ましい。
図 4は、 絶縁性の外筒をすベて樹脂により構成した場合の例である。 図 4 aは、 一対の外 部主電極板 4 1, 4 2の間を、 芳香族ポリアミ ド製の外筒 4 4により外部絶縁封止した例を 示したものである。 外部主電極板 4 1, 4 2と絶縁外筒 4 4の間は有機接着剤 4 3により接 着した封止構造となっている。 さらにこの絶縁外筒 4 4には接着剤 4 6で固定された金属配 線 4 5が形成されており、 これによりゲ一ト電極配線をパッケ一ジ外に引き出す構造となつ ている。 図 4 bは、 外部主電極板 4 1 , 4 2と絶縁外筒 4 4の間の接着部分のシール構造を 変更した同様な例を示したものである。 この場合には、 半導体装置を加圧して使用する際に は、 常に接着部を加圧してシールをより強固にする方向になるので好ましい。 さらに図 4 c のシール構造では、 外部主電極板 4 1 , 4 2間が膨張した場合にも収縮した場合にも常に接 着剤の一部が加圧され、 シールを確保する方向になるのでより好ましい。 接着剤としては弹 性変形能の大きな接着剤を用いる方が、 加圧時の主電極間距離の変化や使用時の変形に対応 できるので、 好ましい。
上記の樹脂系材料に必要な特性として、 まず耐トラヅキング性 ( C T I値) が 4 0 0 V以 上、 より好ましくは 6 0 0 V以上であることが望ましい。 また難燃性としては、 U L 9 4 V 一 0レベルのものを用いるのが好ましい。 熱機械特性では、 機械強度や破壊じん性が高く、 さらに熱膨張係数が他の実装材料、 及び実装形態との兼ね合いで決まる最適な値のものに調 整できる材料系であることが好ましい。 セラミックス等の電気絶縁外筒部品と複合一体化す る場合にはできるだけセラミックス系部品に近い熱膨張係数を有するものが好ましい。 具体 的な材料としては、 エポキシ系, フヱノール系等の熱硬化性樹脂の他、 シリコーン系, フヅ 素系エラストマ一を用いることが好ましい。 またポリフエ二レンサルファイ ド (P P S ), 芳香族ポリアミ ド,熱可塑性ポリイミ ド等のエンプラ系熱可塑性樹脂を用いることもできる。 さらには、 これらの材料に各種の充填剤を複合ィヒしたものを用いることもできる。 樹脂部品 であるため、従来のセラミック部品に比べて外部沿面の形状を比較的自由に設計できるので、 外部沿面距離を確保するための設計上の制約を少なくできる利点がある。
樹脂部品の製法としては、 上記の例にも示したポッティングの他に、 射出成形, トランス ファ一モ一ルド, コンプレヅシヨンモ一ルド, 粉末焼結成形、 等の方法を用いることができ、 材料や実装方式に応じて最適な方法を選択すれば良い。
特にポッティングを用いて直接にセラミヅクス外筒に樹脂部品を一体成形するには、 シリ コーン, ウレタン, ポリスチレン, ポリブタジエン等、 及びこれらの共重合体からなるエラ ストマ一や、 エポキシ, フエノール樹脂等の熱硬化性材料を用いることが好適である。 あら かじめ成形した樹脂部品をセラミックス等の電気絶縁外筒部品や電極材料に接着して一体化 する場合には、 接着剤として、 特にシリコーン系, フッ素系, エポキシ系ゴムを用いること により接着する材料間の応力緩和ができるため好ましい。
気密封止を行うために用いる電気絶縁製部品の材料としては、 長石質普通磁器, クリスト ノ'ライ ト磁器, アルミナ含有磁器, アルミナ含有クリストバライ ト磁器等の普通磁器や、 ァ ルミナ, マグネシア, ベリリア, ステアタイ ト, フオルステライ ト, コ一デイエライ ト, ム ライ ト, ジルコン, ジルコ二ァ等を主成分とする材料の他、 ガラスセラミックス, ホウケィ 酸ガラス, 石英ガラス, 高ケィ酸ガラス等のガラス系材料を用いるのが好ましい。 上記無機 材料系電気絶縁外筒部品と樹脂部品とを接合する場合には、 無機材料系電気絶縁外筒部品表 面を凹凸面として、 樹脂部品との接合強度を高めることも有効な方法である。 このためには 無機材料系電気絶縁外筒の焼結条件により表面に意識的に凹凸を残すようにしたり、 通常の 焼結後にサンドブラスト, 液体ホーニング, エッチング, 化学研削, 電解研削等の手法を用 いて簡単に加工することが有効である。
本発明の方式は、 多数の半導体チッブが複数個並置されて一対の主電極板の間に組み込ま れている平型半導体装置や、 半導体素子が少なくとも一つの PN接合を有する 1枚の半導体 素子ウェハからなる平型半導体装置等のいずれの方式にも適用可能である。 またダイオード を含まない I GBT等のスィツチング半導体のみからなる平型半導体装置の他、 例えばダイ オードチップのみを多数個平型パッケ一ジに実装することももちろん有効である。 本発明は 少なくとも第一主面に第一の主電極と第二主面に第二の主電極を有する半導体素子全般を対 象としており、 I GBT以外の絶縁ゲ一ト形トランジス(MOSトランジスタ)や、 I GCT (Insulated Gate Controlled Thyristor) などを含む絶縁ゲート形サイリス夕 (M0S制 御サイリスタ) , GT0サイリス夕, GCTサイリスタ, 光サイリス夕, サイリス夕などの 制御電極付き半導体素子、 及びダイォードなどに対しても同様に実施できる。 また、 S i素 子以外の S i C, GaNなどの化合物半導体素子に対しても同様に有効である。
本発明の平型半導体装置を用いることにより、 変換器コストを大幅に削減した大容量変換 器が実現できる。 図 12に図 1〜図 4の実施例による I GBTの平型半導体装置を主変換素 子として電力用変換器に応用した場合の例を 1プリッジ分の構成回路図で示す。 主変換素子 となる I GB T 21とダイオード 22が逆並列に配置され、 これらが n個直列に接続された 構成となっている。 これら I GBT 21とダイオード 22は、 本発明実施例による多数の半 導体チップを並列実装した平型半導体装置を示している。 上記実施例の逆導通型 I GBT平 型半導体装置の場合には図中の I GBT 21とダイオード 22がまとめて一つのパッケージ に収められた形となる。 これにスナバ回路 53、 及び限流回路が設けてある。 図 13は、 図 12の 3相ブリッジを 4多重した自励式変換器の構成を示したものである。 本発明の平型半 導体装置は、 複数個をその主電極板外側と面接触する形で水冷電極を挟んで直列接続するス タック構造と呼ぶ形に実装され、 スタック全体を一括で加圧する。
本発明の平型半導体装置は、 上記の例に限らず電力系統に用いられる自励式大容量変換器 やミル用変換器として用いられる大容量変換器に特に好適で、 可変速揚水発電, ビル内変電 所設備, 電鉄用変電設備, ナトリウム硫黄 (NaS) 電池システム, 車両等の変換器にも用 いることができる。
図 5は、 一対の主電極板 4 , 5の間に半導体素子 1を実装した半導体装置の一例を示した ものであって、 半導体素子 1の二つの主電極とこれに対向する各々の主電極板 4, 5との間 に半導体素子毎に個別の中間電極板 2, 3を介装して実装されている。 上記半導体素子 1の 第一主電極の A 1電極と、 第一主電極側の表面に A uめっき層が形成された M o中間電極板 2の間は、 接合層を介して接合されている。 同様に、 上記半導体素子 1の第二主電極の A g 電極と、 第二主電極側の表面に A gめっき層が形成された M o中間電極板 3の間も、 A gの 接合層を介して接合されている。 上記半導体素子 1と中間電極板 2, 3を主電極板 4 , 5の 間に組み込む前に、 あらかじめ半導体素子 1の表面のうち中間電極板 2と対向しない外周部 分と、 中間電極板 2 , 3の側面の少なくとも一部を封止するように、 液状のシリコーン樹月旨 6を塗布し、 1 5 CTCで加熱硬ィ匕した。 これにより、 半導体素子 1と中間電極板 2 , 3から なるチップキャリア構造 (アッセンプリ構造) を形成している。 ここで言う半導体素子表面 のうち中間電極板と対向しない外周部分には、 もちろん半導体素子の側面も含まれる。 電気絶縁性材料により封止された半導体素子 1と中間電極板 2, 3からなるチップキヤリ ァ構造 (ァヅセンプリ構造) は、 非常にコンパクトでシンブルな構造であり、 安価な絶縁材 封止型の半導体装置を実現できる。 上記チップキャリア構造体の面方向のサイズは、 該半導 体素子のサイズとほぼ同等のできるだけコンパクトなものであることが望ましい。 より具体 的には、 キヤリァの最大外径面積が半導体素子面積の約 1 . 4倍以下、 辺寸法で約 1 . 2倍以 下であることが好ましい。
半導体素子 1の製造途中でのハンドリングや、 外部環境からの保護の観点からも、 樹脂に より半導体素子が保護された形で用いられることは望ましい。
図 5では、 チップキャリア構造体の表面に露出する電極となる中間電極板 2, 3と主電極 板 4, 5の間は直接に接触するように平型半導体装置に組み込まれており、 半導体装置の接 触熱抵抗, 接触電気抵抗をできるだけ低減するには、 直接に接触させるのが好ましい。 図 6は半導体素子 1の側面、 半導体素子 1の第一主電極面のうち中間電極板 2と対向しな い外周部分、 及び第一主電極側に介装した中間電極板 2の側面の少なくとも一部をシリコー ン変性樹脂 6により封止したチップキャリァの例を示している。 上記半導体素子 1の第一主 電極と、 第一主電極側の中間電極板 2の間は、 接合されており、 上記半導体素子 1の第二主 電極と、 第二主電極側の中間電極板 3の間は接合されていない。 本実施例では中間電極板 3 が複数の半導体素子 1に共通の基板として用いられる為、 上記構成のチップキヤリアとなつ ている。 上記のチヅプキャリアを多数個実装する場合には、 図に示したように、 それらの側 面の絶縁材料同士をすき間なく突き合わせて実装することが好ましい。
図 7 ( a )( b ) は、 図 2と同様に半導体素子 1の側面、 半導体素子 1の第一主電極面のう ち中間電極板 2と対向しない外周部分、 及び第一主電極側に介装した中間電極板 2の側面の 少なくとも一部を電気絶縁性材料 6により封止したチップキヤリアの別の形態の例として、 第二主電極側の中間電極板 3が半導体素子 1毎に個別に分割されている例を示している。 図 7 ( a ) は、 電気絶縁性材料 6を、 シリカ, ジルコニァ, マグネシア等のセラミックス 粉末と水を練り合わせたスラリーを型を用いて注入, 注型後、 常温硬ィ匕して図のような形状 に形成したもので、 得られるセラミヅタス封止したチヅブキャリアは電気絶縁性, 耐熱性に 優れている。 図 7 ( b ) は、 電気絶縁性材料 6が、 ガラス、 又は結晶化ガラスを主体とする 材料の例である。 ペースト状の鉛系ガラス (主成分: P b O— S i C — A h C )を塗布し、 酸素雰囲気中で 7 8 0〜 8 5 0 ° 4 0分の熱処理を施してガラス焼成したガラス被膜 7を 形成して構成されている。 材料としては、 Z n O— B i C — S i C 系ガラス, P b O— A 1 ! C — S i Ch系ガラス, Z n O— B 2〇3— S i C 系結晶化ガラス、 等の熱膨張係数ができ るだけ半導体素子に近く、 かつ低温で溶融する組成のガラスが望ましい。 また、 アルカリ不 純物のできるだけ少ないガラスを用いることが好ましい。 特に、 高い耐環境性能が必要な過 酷な使用条件下で使われる場合などには、 無機材料系の気密性で、 耐熱性にも優れる材料が 好ましい。
図 8は、 半導体素子 1の側面、 半導体素子 1の第一主電極面のうち中間電極板 2と対向し ない外周部分、 及び第二主電極側に介装した中間電極板 2の側面の少なくとも一部を電気絶 縁性材料 6により封止したチップキャリァの形態の例を示している。 上記半導体素子 1の第 一主電極と、 第一主電極側の中間電極板 2の間は、 接合されていない。 本構造の特徴は、 半 導体素子周辺部のみを絶縁封止した構造であって、 半導体素子周辺の絶縁性を確保するのに 最も重要な部分のみを封止した形をとつている。この形状でも絶縁信頼性は十分に確保でき、 何ら問題はない。
但し、 上記の場合には半導体素子面を完全に封止していないので、 耐湿信頼性を確保する ためには、 平型半導体装置の両面に露出する一対の主電極板の間を外部絶縁する為の絶縁性 の外筒をセラミックス製とし、 気密封止することが必要である。 本発明の絶縁材完全封止型 のチップキャリアを用い、 さらに絶縁性外筒部分でも気密封止を行うことももちろん可能で ある。 気密封止が必須の場合には両面に露出する一対の共通主電極板の間を絶縁封止する電 気絶縁性の外筒の少なくとも一部を樹脂部品とする、 すなわち上記絶縁性の外筒を無機材料 系の緻密質絶縁性部品と樹脂部品の複合型絶縁外筒とし、 該無機系緻密質絶縁性部品により 気密封止し、 樹脂部品部分で外部沿面距離を十分に確保する構造とすることも有効な方法で ある。 すなわちハーメチヅクシ一ルするための材料と絶縁距離 (沿面距離) を確保するため の材料を機能分離することにより、 高い長期信頼性と低コスト化を実現できる。 加工, 成形 の容易な樹脂部品を用いて複雑形状部分を実現し、 半導体装置の外部絶縁距離を十分に確保 することにより低コスト化を達成するものである。
具体的な実施例として、 例えばあらかじめ射出成形により成形されたポリフエニレンサル フアイ ド樹脂 (耐トラッキング^ fe 6 0 0 V以上) 製の外筒リングをシリコーン接着剤でセラ ミックス製の単純な円筒形状の外筒の外側部分に接着した。 これにより、 外部沿面距離は規 定値を十分確保できるようになり、 加速試験においても十分な信頼性が確認できた。 別の方 法として、 上記のような樹脂製の外筒リングを、 2分割構造とした例を示す。 分割された部 品はその端部で組み合って嵌合するようになつている。 分割は、 本例の 2分割に限らず、 組 み合わせるセラミック外筒部品の形状に応じて組み立ての容易になるように分割すればよい。 上記のようなセラミックス等の絶縁性外筒部品と樹脂部品の複合型絶縁外筒においては、 素子を組み込む前に複合型の絶縁外筒を作っておいてもよいし、 上記実施例のように素子を 組み込んで封止した後に樹脂部分をポッティング,はめ込み/接着等により作製してもよレ、。 また、 樹脂部分をセラミックス部品の全面を覆う形としてももちろんよい。 この場合には取 扱時の衝撃によるセラミックスの割れ, かけを防止できる効果もあり、 より好ましい。
上記の樹脂系材料に必要な特性として、 まず耐トラヅキング性 (C T I値) が 4 0 0 V以 上、 より好ましくは 6 0 0 V以上であることが望ましい。 また難燃性としては、 U L 9 4 V 一 0レベルのものを用いるのが好ましい。 熱機械特性では、 機械強度や破壊じん性が高く、 さらに熱膨張係数が他の実装材料、 及び実装形態との兼ね合いで決まる最適な値のものに調 整できる材料系であることが好ましい。
セラミツクス等の電気絶縁外筒部品と複合一体化する場合にはできるだけセラミックス系 部品に近い熱膨張係数を有するものが好ましい。 具体的な材料としては、 エポキシ系, フエ ノール系等の熱硬化性樹脂の他、 シリコーン系, フッ素系エラストマ一を用いることが好ま しい。 またポリフエ二レンサルファイ ド (P P S ) , 芳香族ポリアミ ド, 熱可塑性ポリイミ ド等のエンプラ系熱可塑性樹脂を用いることもできる。 さらには、 これらの材料に各種の充 填剤を複合化したものを用いることもできる。 樹脂部品であるため、 従来のセラミック部品 に比べて外部沿面の形状を比較的自由に設計できるので、 外部沿面距離を確保するための設 計上の制約を少なくできる利点がある。
樹脂部品の製法としては、 上記の例にも示したポッティングの他に、 射出成形, トランス ファーモールド, コンプレツシヨンモ一ルド, 粉末焼結成形、 等の方法を用いることができ、 材料や実装方式に応じて最適な方法を選択すれば良い。 特にポッティングを用いて直接にセ ラミヅクス外筒に樹脂部品を一体成形するには、 シリコーン, ウレタン, ポリスチレン, ポ リブタジエン等、 及びこれらの共重合体からなるエラストマ一や、 エポキシ, フエノ一ル樹 脂等の熱硬化性材料を用いることが好適である。 あらかじめ成形した樹脂部品をセラミック ス等の電気絶縁外筒部品や電極材料に接着して一体化する場合には、 接着剤として、 特にシ リコ一ン系, フッ素系, エポキシ系ゴムを用いることにより接着する材料間の応力緩和がで きるため好ましい。
一方、 セラミックス外筒部品に用いる材料としては、 長石質普通磁器, クリストバライ ト 磁器, アルミナ含有磁器, アルミナ含有クリストバライ ト磁器等の普通磁器や、 アルミナ, マグネシア, ベリリア, ステアタイ ト, フオルステライ ト, コ一デイエライ ト, ムライ ト, ジルコン, ジルコ二ァ等を主成分とする材料の他、 ガラスセラミックス, ホウケィ酸ガラス, 石英ガラス, 高ケィ酸ガラス等のガラス系材料を用いるのが好ましい。 上記無機材料系電気 絶縁外筒部品と樹脂部品とを接合する場合には、 無機材料系電気絶縁外筒部品表面を凹凸面 として、 樹脂部品との接合強度を高めることも有効な方法である。 この為には無機材料系電 気絶縁外筒の焼結条件により表面に意識的に凹凸を残すようにしたり、 通常の焼結後にサン ドプラスト, 液体ホーニング, エッチング, 化学研削, 電解研削等の手法を用いて簡単に加 ェすることが有効である。
図 9 ( a ) は、 二重樹脂充填構造の実施例を示している。 第一の絶縁封止材 6を形成した 後、 第二の絶縁封止材 8を充填した構造となっている。 第一の絶縁封止材 6と、 第二の絶縁 封止材 8の物性を変えることによって、 半導体装置の使用条件に最適な応力状態を保つチッ プキャリア構造を選択できるようになる。 例えば、 第二の封止材料のヤング率を、 第一の封 止材料のヤング率より低い材料とすることにより、 半導体素子面に発生応力を緩和し、 かつ 第二の封止材料により絶縁性と、 作業性の確保ができる組み合わせを選択することなどが可 能となる。 具体的には、 第一の封止材料をシリコーン樹脂とし、 第二の封止材料をシリコー ンゴムや、 シリコーンゲルとすることができる。 ゲルはそれ単独では成形性を付与すること ができない為、 第一の封止材料として形状を保っためには別の枠材が必要になるので、 低コ スト化や、 作業性の点でも、 第一の絶縁材料としてはあまり好ましくない。
図 9 ( b ) は、 別の二重樹脂充填構造の実施例を示している。 第一の絶縁封止材 9 (例え ばエンジニアリングプラスチヅク系の樹脂) は、 主に第二の絶縁封止材 9 (シリコーン樹脂 ) を充填するための枠として用いて、 そのままチヅブキャリアの一部とした例である。 例え ば、 第一の絶縁封止材 9と、 第二の絶縁封止材 8の物性を変えることによって、 チヅブキヤ リァに対する外部からの応力に対して安定な構造が実現できるようになる。
図 1 0は、 第一主面に第一の主電極と制御電極 (ゲート電極) を有する半導体素子を組み 込む場合のチヅブキヤリァの実施例を示す(図 5 +図 9 +ゲート配線)。
図 1 0 ( a ) は、 半導体素子 1の中央に形成したゲート制御電極にゲート取り出し用のピ ン 1 0を接合した例を示した。 ゲート取り出し用のピン 1 0には、 チヅブ側先端をピンより 径の大きなヘッド加工 1 1を施してある。 第一の封止材料 6 (フエノール樹脂) で半導体素 子 1の側面、 および第一主電極面のうち中間電極板 2と接しない外周部分と、 第二主電極側 の中間電極板 3の側面の少なくとも一部を一様に封止し、 さらに第二の封止材料 8 (シリコ —ンゲル) を残りの部分に充填して完全封止されたチップキヤリアを得る。
図 1 0 ( b ) は、 半導体素子 1の周辺部に形成したゲート制御電極 1 2にワイヤボンディ ングによりゲート配線 1 3を形成した例を示す。 第一の封止材料 6 (エポキシ樹脂) で半導 体素子 1の側面、 および第一主電極面のうち中間電極板 2と接しない外周部分と、 第二主電 極側の中間電極板 3の側面の少なくとも一部を一様に封止し、 さらに第二の封止材料 8 (シ リコ一ンゴム) を残りの部分に充填して完全封止されたチヅプキヤリアを得る。
図 1 0 ( c ) は、 半導体素子 1の周辺部に形成したゲート制御電極 1 2にワイヤボンディ ングによりゲ一ト配線 1 3を形成した別の実施例を示す。 エポキシ系樹脂に石英粉未を充填 し、 低熱膨張化した複合材料を絶縁封止材料として用いた。 半導体素子 1の側面、 および第 一主電極面のうち中間電極板 2と接しない外周部分と、 中間電極板 2, 3の側面の少なくと も一部、 さらにワイヤ引き出し部分を上記複合樹脂にて一様に封止して完全封止されたチッ プキャリアを得た。
有機材料系の封止樹脂としては、 エポキシ樹脂, フエノール樹脂, ポリエステル樹脂など の電気絶縁性樹脂が適しており、加熱により徐々に硬化する組成の熱硬化性樹脂が好ましい。 特にエポキシ樹脂をベースとするものが適当であり、 硬化剤, 触媒, 顔料, 充填剤, 添加剤 も必要に応じて特性改善/保持のために使用できる。 特に充填剤としては例えば結晶性およ び溶融性シリカ粉末, アルミナ粉などの低熱膨張の無機材料粉末を使用することにより、 樹 脂と前記粉末との複合材料の熱膨張係数を半導体チップゃ中間電極板の熱膨張係数に近くす ることができるので、 温度サイクルに対する信頼性が向上する。 一般に樹脂組成物全体の 6 0 %程度以上含有するのが好ましく、 特に?〜 9重量%の範囲に設定するのが好ましい。 さ らに無機質充填剤の高充填化を行うことにより吸水量の低減と樹脂強度の向上を図ることも 可能である。 さらに、 この発明に用いられるエポキシ樹脂組成物には、 上記添加剤以外に、 シリコ一ンオイルおよびシリコ一ンゴム, 合成ゴム等のゴム成分を配合して低応力化を図つ たり、 耐湿信頼性の向上を目的としてハイ ドロタルサイ ト等のイオントラップ剤を配合して もよい。
流れ性, 低温硬化性, 脱泡性, 低チクソ性, 型を用いて成形する場合の型材との離型性な どの作業性を良くすることや、 低熱膨脹, 含有不純物イオンの低いなどの要求に対して、 最 適な樹脂、 または複合樹脂を選ぶことができる。 またシリコーンゴム, シリコーン変性樹脂 を用いて低応力化を図り、 耐熱衝撃性を向上させることも可能である。 熱可塑性樹脂を用いることももちろん可能で、 材料としては熱可塑性ポリイミ ド, 芳香族 ポリアミ ド, ポリアミ ドイミ ド樹脂, ポリエーテルエーテルケトン (P E E K ) , P P O , P P S , 液晶ポリマー等が使用できる。 但し、 加熱して溶融させて注入することが必要であ り、 取り扱う際には注意が必要である。
熱硬化性樹脂の他に、 紫外線硬化型樹脂, 電子線硬化型樹脂のような活性エネルギ線で硬 化する活性ェネルギ線硬化型樹脂を用いた半導体装置も用途, プロセス条件等によっては使 用することができる。活性エネルギ線硬化型樹脂の代表的な組成物としては、 アクリル酸基, ァリル基, ィタコン酸基, 共役 2重結合などの不飽和基が導入されたアルキッド樹脂, ァク リル樹脂, ウレタン樹脂, ポリウレタン樹脂, エポキシ樹脂などが挙げられる。
有機系樹脂組成物を用いての半導体素子の封止は、 特に限定するものではなく、 通常のト ランスファー成形等の公知のモールド方法により行うことができる。 さらに、 小形 ·薄型化 や省力化, 工程削減のため、 半導体素子を中間電極板に搭載して接着し、 樹脂を滴下しコ— ティングする方法もある。 作業性の向上には、 熱硬化性樹脂を自動ディスペンザ等で所定位 置に塗布した後、 熱硬化する方法等が好ましい。 さらには半導体素子、 及び中間電極板を封 止作業の為の枠の内にセットした状態で、 液状封止樹脂を枠内全面に流し込み、 真空脱泡す ることにより、 気泡のない良好な封止ができる。
図 1 1には、 I G B Tを用いたスイッチングデバイスと逆並列に接続したフライホイール ダイオード (FWD ) を組み込んだ逆導通型スイッチングデバイスに本発明を適用した例を 示した。 図には、 平型半導体装置断面のうち、 最外部から中央に向かった途中までの一部断 面のみを示している。 I G B Tチップ 1 4には上面側の第一主面のほぼ全面にエミッ夕電極、 下面側の第二主面にはコレクタ電極が形成されており、 さらに第一主面には制御用電極 (ゲ —ト電極) が形成されている。 また、 FWDチヅプ 1 5には、 シリコン基板の上面側にァノ —ド電極, 下面側に力ソード電極が形成されている。 これらの各半導体チヅプには、 放熱と 電気的接続を兼ねた M 0からなる中間電極 2, 3がチップ上の各主電極と接合されており、 これらがさらに第 1の主電極板 4 ( C u ) と第 2の主電極板 5 ( C u) に挟まれている。 ま た、 I G B Tチップ 1 4のゲート電極からはワイヤボンドにより配線 1 3が引き出され、 さ らに主電極板 5上に形成されたゲ一ト電極配線 1 6に接続される。 上記半導体チッブ 1 4 , 1 5、 及び中間電極板 2 , 3はシリコーン樹脂 6により封止された構造となっている。 図 1 1では、 絶縁性の外筒を樹脂により構成し非ハ一メチック構造 (ノンハーメチック 構造, 非密封構造) とした場合、 すなわち一対の外部主電極板 4, 5の間を、 芳香族ポリア ミ ド製の外筒 1 7により外部絶縁封止した例を示したものである。 外部主電極板 4, 5と絶 縁外筒 1 7の間は有機接着剤 1 9により接着した封止構造となっている。 さらにこの絶縁外 筒 1 7には接着剤で固定された金属配線 2 0が形成されており、 これによりゲート電極配線 1 6をパッケージ外に引き出す構造となっている。 本実施例の接着部分 1 9のシール構造の 場合、 半導体装置を加圧して使用する際には、 常に接着部を加圧してシールをより強固にす る方向になるので好ましい。 接着剤としては弾性変形能の大きな接着剤を用いる方が、 加圧 時の主電極間距離の変化や使用時の変形に対応できるので好ましい。 従来のセラミック製の 外筒部品に比べて、 樹脂を用いた場合には外部の凹凸を大きくして縁面距離を大きくするこ とが簡単に可能となる。 また、 絶縁性の外筒が樹脂製のものは、 衝撃に対してもセラミック のようにもろくないので、 耐衝撃信頼性に優れた半導体装置となる。
本発明の方式は、 多数の半導体素子が並置されて一対の主電極板の間に組み込まれている 平型半導体装置や、 半導体素子が少なくとも一つの P N接合を有する 1枚の半導体素子ゥェ ハからなる平型半導体装置等のいずれの方式にも適用可能である。 また上記の実施例のほか に、 ダイオードを含まない I G B T等のスィツチング素子のみからなる平型半導体装置や、 ダイォ一ドチップのみを多数個平型パッケージに実装した平型ダイォード装置、 等ももちろ ん有効である。 本発明は少なくとも第一主面に第一の主電極と第二主面に第二の主電極を有 する半導体素子全般を対象としており、 I G B T以外の絶縁ゲート形トランジスタ (M O S トランジスタ) や、 I G C T (Insulated Gate Control led Thyristor)などを含む絶縁ゲー ト形サイリス夕 (M〇S制御サイリス夕) , G T 0サイリス夕, G C Tサイリス夕, 光サイ リスタ, サイリス夕などの制御電極付き半導体素子、 及び制御電極のなレヽダイォードなどに 対しても同様に実施できる。 また、 本発明は S i素子以外の S i C, G a Nなどの化合物半 導体素子を用いた場合、 及びそれらの新しい使用環境 (例えば高温環境等) に対しても同様 に有効である。
本発明の平型半導体装置を用いることにより、 変換器コストを大幅に削減した大容量変換 器が実現できる。 図 5— 1 1の実施例による I G B Tの平型半導体装置を主変換素子として 電力用変換器に応用した場合の例を前述した図 1 2によって示す。 主変換素子となる I G B T 2 1とダイオード 2 2が逆並列に配置され、 これらが n個直列に接続された構成となって いる。 これら I G B T 2 1とダイオード 2 2は、 本発明実施例による多数の半導体チップを 並列実装した平型半導体装置を示している。 上記実施例の逆導通型 I G B T平型半導体装置 の場合には図中の I G B T 2 1とダイオード 2 2がまとめて一つのパッケージに収められた 形となる。 これにスナバ回路 2 3、 及び限流回路が設けてある。 3相ブリッジを 4多重した 自励式変換器の構成を前述した図 1 3によって示す。 本究明の平型半導体装置は、 複数個を その主電極板外側と面接触する形で水冷電極を挟んで直列接続するスタック構造と呼ぶ形に 実装され、 スタック全体を一括で加圧する。
本発明によれば、 平型半導体装置の絶縁信頼性を向上できる。 また、 本発明によれば、 さ らに、 絶縁材で封止された半導体素子と中間電極板とのキャリア構造 (アッセンプリ構造) により、 実装単位の小型化、 実装密度が向上できる。 また、 組立の際の作業性 (ハンドリン グ性) が向上し、 かつチヅブキャリア単位でのリペアも非常に容易となる。 製造途中、 及び 製造後の外部環境からの保護という観点でも安定性が向上する。 したがつて本発明による平 型半導体装置は、 高い信頼性を確保しながら、 半導体装置としての部品コスト、 組立コスト 等の低減や、 歩留り向上を実現することが可能となる。 また、 一対の主電極板間を外部絶縁 する外筒部品を従来のセラミヅクス製のものから安価な樹脂などに変えることにより、 一層 の低コスト化が可能となる。
上記のような特徴を有する本発明の平型半導体装置を用いることによって、 変換器システ ムのコストダウンを図れる。

Claims

請 求 の 範 囲
1 . 両面に露出する一対の共通主電極板の間を絶縁性の外筒により絶縁封止した平型パッケ —ジの中に、 第一主面に第一の主電極, 第二主面に第二の主電極を有する少なくとも一つ以 上の半導体素子を組み込んだ半導体装置であって、 該絶縁性の外筒の少なくとも一部が樹脂 部品により構成されていることを特徴とする平型半導体装置。
2 . 請求項 1において、 該絶縁性の外筒が無機材料部品と前記樹脂部品の複合体により構成 され、 かつ該パッケージ内部が気密封止されることを特徴とする平型半導体装置。
3 . 両面に露出する一対の共通主電極板の間の空間距離に比べて、 半導体装置の外部沿面距 離が上記樹脂部品により大きくなつていることを特徴とする請求項 1および 2記載の平型半 導体装置。
4 . 上記共通主電極板間の変位に対して、 該共通主電極板と上記樹脂部品を接着するための 接着剤の少なくとも一部が加圧される構造を有する請求項 1記載の平型半導体装置。
5 . 両面に露出する一対の共通主電極板の間を絶縁性の外筒により絶縁封止した平型パッケ —ジの中に、 第一主面に第一の主電極, 第二主面に第二の主電極を有する少なくとも一つ以 上の半導体素子を組み込んだ半導体装置であって、 該絶縁性の外筒の少なくとも一部が樹脂 部品により構成されていることを特徴とする平型半導体装置を主変換素子として用いたこと を特徴とする電力変換器。
6 . 両面に露出する一対の主電極板の間を絶縁性の外筒により外部絶縁した平型パッケージ の中に、 第一主面に少なくとも第一の主電極, 第二主面に第二の主電極を有する少なくとも 一つ以上の半導体素子を組み込んだ半導体装置であって、 該半導体素子の二つの主電極とこ れに対向する該主電極板との間に該半導体素子毎に個別の中間電極板を介装し、 該半導体素 子表面のうち該中間電極板と対向しない外周部分と、 該中間電極板の側面の少なくとも一部 を電気絶縁性材料により封止したことを特徴とする平型半導体装置。
7 . 両面に露出する一対の主電極板の間を絶縁性の外筒により外部絶縁した平型パッケージ の中に、 第一主面に少なくとも第一の主電極, 第二主面に第二の主電極を有する少なくとも 一つ以上の半導体素子を組み込んだ半導体装置であって、 該半導体素子の主電極とこれに対 向する該主電極板との間の少なくとも第一主電極側に個別の中間電極板を介装し、 該半導体 素子の側面、 該半導体素子の第一主電極面のうち中間電極板と対向しない外周部分、 及び第 一主電極側に介装した中間電極板の側面の少なくとも一部を電気絶縁性材料により封止した ことを特徴とする平型半導体装置。
8 . 両面に露出する一対の主電極板の間を絶縁性の外筒により外部絶縁した平型パッケージ の中に、 第一主面に少なくとも第一の主電極、 第二主面に第二の主電極を有する少なくとも 一つ以上の半導体素子を組み込んだ半導体装置であって、 該半導体素子の二つの主電極とこ れに対向する該主電極板との間に該半導体素子毎に個別の中間電極板を介装し、 該半導体素 子の側面、 該半導体素子の第一主電極面のうち中間電極板と対向しない外周部分、 及び第二 主電極側に介装した中間電極板の側面の少なくとも一部を電気絶縁性材料により封止したこ とを特徴とする平型半導体装置。
9 . 上記半導体素子の主電極のうち、 少なくとも第二の主電極とこれに対向する中間電極板 が接合されていることを特徴とする請求項 1乃至 3記載の平型半導体装置。
1 0 . 上記半導体素子の主電極のうち、 少なくとも第一の主電極とこれに対向する中間電極 板が接合されていることを特徴とする請求項 1乃至 4記載の平型半導体装置。
1 1 . 上記電気絶縁性材料が、 成形性を有する材料であることを特徴とする請求項 1乃至 5 記載の平型半導体装置。
1 2 . 上記電気絶縁材料が、 熱硬化性、 または熱可塑性の樹脂を主体とする材料であること を特徴とする請求項 1乃至 6記載の平型半導体装置。
1 3 . 上記電気絶縁性材料が、 熱硬化性樹脂と無機材料粉末の複合材料であることを特徴と する請求項 1乃至 7記載の平型半導体装置。
1 4 . 上記電気絶縁性材料が、 ガラス、 又はセラミックスを主体とする材料であることを特 徴とする請求項 1乃至 6記載の平型半導体装置。
1 5 . 上記電気絶縁性材料により封止され該半導体素子及び該中間電極板と一体化した構造 体の面方向のサイズが該半導体素子のサイズとほぼ同等であることを特徴とする請求項 1乃 至 9記載の平型半導体装置。
1 6 . 両面に露出する一対の主電極板の間を絶縁性の外筒により外部絶縁した平型パッケ一 ジの中に、 第一主面に少なくとも第一の主電極、 第二主面に第二の主電極を有する少なくと も一つ以上の半導体素子を組み込んだ半導体装置であって、 該半導体素子の二つの主電極と これに対向する該主電極板との間に該半導体素子毎に個別の中間電極板を介装し、 該半導体 素子表面のうち該中間電極板と対向しない外周部分と、 該中間電極板の側面の少なくとも一 部を電気絶縁性材料により封止した平型半導体装置を主変換素子として用いたことを特徴と する電力変換器。
1 7 . 両面に露出する一対の主電極板の間を絶縁性の外筒により外部絶縁した平型パヅケ一 ジの中に、 第一主面に少なくとも第一の主電極、 第二主面に第二の主電極を有する少なくと も一つ以上の半導体素子を組み込んだ半導体装置であって、 該半導体素子の主電極とこれに 対向する該主電極板との間の少なくとも第一主電極側に個別の中間電極板を介装し、 該半導 体素子の側面、 該半導体素子の第一主電極面のうち中間電極板と対向しない外周部分、 及び 第一主電極側に介装した中間電極板の側面の少なくとも一部を電気絶縁性材料により封止し た平型半導体装置を主変換素子として用いたことを特徴とする電力変換器。
1 8 . 両面に露出する一対の主電極板の間を絶縁性の外筒により外部絶縁した平型パヅケ一 ジの中に、 第一主面に少なくとも第一の主電極、 第二主面に第二の主電極を有する少なくと も一つ以上の半導体素子を組み込んだ半導体装置であって、 該半導体素子の二つの主電極と これに対向する該主電極板との間に該半導体素子毎に個別の中間電極板を介装し、 該半導体 素子の側面、 該半導体素子の第一主電極面のうち中間電極板と対向しない外周部分、 及び第 二主電極側に介装した中間電極板の側面の少なくとも一部を電気絶縁性材料により封止した 平型半導体装置を主変換素子として用いたことを特徴とする電力変換器。
PCT/JP1999/004072 1998-08-07 1999-07-29 Flat semiconductor device, method for manufacturing the same, and converter comprising the same WO2000008683A1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020017001647A KR20010072328A (ko) 1998-08-07 1999-07-29 평형 반도체 장치, 그 제법 및 이것을 이용한 변환기
EP99933154A EP1115151A1 (en) 1998-08-07 1999-07-29 Flat semiconductor device, method for manufacturing the same, and converter comprising the same
CA002339523A CA2339523A1 (en) 1998-08-07 1999-07-29 Flat semiconductor device, method for manufacturing the same, and converter comprising the same

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP10/224030 1998-08-07
JP22403098A JP2000058693A (ja) 1998-08-07 1998-08-07 平型半導体装置、その製法及びこれを用いた変換器
JP10/230448 1998-08-17
JP23044898A JP2000058717A (ja) 1998-08-17 1998-08-17 平型半導体装置、及びこれを用いた変換器

Publications (1)

Publication Number Publication Date
WO2000008683A1 true WO2000008683A1 (en) 2000-02-17

Family

ID=26525812

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1999/004072 WO2000008683A1 (en) 1998-08-07 1999-07-29 Flat semiconductor device, method for manufacturing the same, and converter comprising the same

Country Status (5)

Country Link
EP (1) EP1115151A1 (ja)
KR (1) KR20010072328A (ja)
CN (1) CN1322376A (ja)
CA (1) CA2339523A1 (ja)
WO (1) WO2000008683A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022505219A (ja) * 2018-10-19 2022-01-14 ヒタチ・エナジー・スウィツァーランド・アクチェンゲゼルシャフト 浮動性実装を有する電力半導体装置

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3815936B2 (ja) 2000-01-25 2006-08-30 株式会社ルネサステクノロジ Icカード
US7130528B2 (en) 2002-03-01 2006-10-31 Thomson Licensing Audio data deletion and silencing during trick mode replay
JP4125908B2 (ja) * 2002-03-28 2008-07-30 三菱電機株式会社 半導体装置
KR101887199B1 (ko) * 2011-06-16 2018-09-10 후지 덴키 가부시키가이샤 반도체 유닛 및 그것을 이용한 반도체 장치
CN104247012B (zh) 2012-10-01 2017-08-25 富士电机株式会社 半导体装置及其制造方法
CN103346130B (zh) * 2013-07-01 2015-11-11 株洲南车时代电气股份有限公司 Gct门极绝缘座及门极组件
DE102013216709B4 (de) 2013-08-22 2021-03-25 Infineon Technologies Ag Halbleiteranordnung, verfahren zur herstellung einer anzahl von chipbaugruppen und verfahren zur herstellung einer halbleiteranordnung
CN108122895B (zh) * 2015-03-27 2021-07-27 英飞凌科技股份有限公司 具有芯片阵列的半导体组件
DE112018001239T5 (de) * 2017-03-08 2019-12-12 Mitsubishi Electric Corporation Halbleiterbauelement, verfahren zur herstellung desselben und halbleitermodul

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS589344A (ja) * 1981-05-06 1983-01-19 ル−カス・インダストリ−ズ・ピ−エルシ− 半導体外囲器
JPS60163760U (ja) * 1985-03-20 1985-10-30 株式会社日立製作所 平型サイリスタ
JPH0738082A (ja) * 1993-07-16 1995-02-07 Fuji Electric Co Ltd 圧接型半導体装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS589344A (ja) * 1981-05-06 1983-01-19 ル−カス・インダストリ−ズ・ピ−エルシ− 半導体外囲器
JPS60163760U (ja) * 1985-03-20 1985-10-30 株式会社日立製作所 平型サイリスタ
JPH0738082A (ja) * 1993-07-16 1995-02-07 Fuji Electric Co Ltd 圧接型半導体装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022505219A (ja) * 2018-10-19 2022-01-14 ヒタチ・エナジー・スウィツァーランド・アクチェンゲゼルシャフト 浮動性実装を有する電力半導体装置
JP7203214B2 (ja) 2018-10-19 2023-01-12 ヒタチ・エナジー・スウィツァーランド・アクチェンゲゼルシャフト 浮動性実装を有する電力半導体装置

Also Published As

Publication number Publication date
CA2339523A1 (en) 2000-02-17
CN1322376A (zh) 2001-11-14
KR20010072328A (ko) 2001-07-31
EP1115151A1 (en) 2001-07-11

Similar Documents

Publication Publication Date Title
JP6719569B2 (ja) 半導体装置および電力変換装置
JP6371610B2 (ja) パワーモジュールおよびその製造方法
WO2017138402A1 (ja) 半導体装置、パワーモジュール、およびその製造方法
US11532600B2 (en) Semiconductor module
WO2005013361A1 (ja) 高耐熱半導体装置
US20090237890A1 (en) Semiconductor device and method for manufacturing the same
JP7091878B2 (ja) パワーモジュール、電力変換装置、及びパワーモジュールの製造方法
JP2003197864A (ja) パワー半導体モジュール
JP7155748B2 (ja) 半導体装置
JP2011216564A (ja) パワーモジュール及びその製造方法
WO2000008683A1 (en) Flat semiconductor device, method for manufacturing the same, and converter comprising the same
JP2015046476A (ja) 電力用半導体装置およびその製造方法
JP3243789U (ja) パワー半導体モジュール
JP2000058717A (ja) 平型半導体装置、及びこれを用いた変換器
US20210391299A1 (en) Semiconductor device, method for manufacturing semiconductor device, and power conversion device
US20210118815A1 (en) Semiconductor device and power conversion device
CN114078790A (zh) 功率半导体模块装置及其制造方法
JP2000058693A (ja) 平型半導体装置、その製法及びこれを用いた変換器
EP4187589A1 (en) Directly cooled power module
JP6697941B2 (ja) パワーモジュールおよびその製造方法
JPWO2020148879A1 (ja) 半導体装置、半導体装置の製造方法及び電力変換装置
US20130001758A1 (en) Power Semiconductor Package
EP4050645A1 (en) Power semiconductor device and manufacturing method
JP2001230373A (ja) 平型半導体装置及びこれを用いた電力変換器
JP2002289772A (ja) 高耐熱半導体素子、およびこれを用いた電力変換器

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 99811858.3

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): CA CN KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
ENP Entry into the national phase

Ref document number: 2339523

Country of ref document: CA

Ref document number: 2339523

Country of ref document: CA

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 1999933154

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 09762475

Country of ref document: US

Ref document number: 1020017001647

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 1999933154

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1020017001647

Country of ref document: KR

WWR Wipo information: refused in national office

Ref document number: 1020017001647

Country of ref document: KR

WWW Wipo information: withdrawn in national office

Ref document number: 1999933154

Country of ref document: EP