WO1998009371A1 - Verfahren und anordnung zur modulatorindividuellen kompensation von gleichspannungs-abweichungen eines modulators - Google Patents

Verfahren und anordnung zur modulatorindividuellen kompensation von gleichspannungs-abweichungen eines modulators Download PDF

Info

Publication number
WO1998009371A1
WO1998009371A1 PCT/DE1997/001619 DE9701619W WO9809371A1 WO 1998009371 A1 WO1998009371 A1 WO 1998009371A1 DE 9701619 W DE9701619 W DE 9701619W WO 9809371 A1 WO9809371 A1 WO 9809371A1
Authority
WO
WIPO (PCT)
Prior art keywords
modulator
digital
signal
analog
compensation
Prior art date
Application number
PCT/DE1997/001619
Other languages
English (en)
French (fr)
Inventor
Martin Wahl
Original Assignee
Siemens Aktiengesellschaft
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens Aktiengesellschaft filed Critical Siemens Aktiengesellschaft
Publication of WO1998009371A1 publication Critical patent/WO1998009371A1/de

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C1/00Amplitude modulation
    • H03C1/02Details
    • H03C1/06Modifications of modulator to reduce distortion, e.g. by feedback, and clearly applicable to more than one type of modulator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C1/00Amplitude modulation
    • H03C1/52Modulators in which carrier or one sideband is wholly or partially suppressed
    • H03C1/60Modulators in which carrier or one sideband is wholly or partially suppressed with one sideband wholly or partially suppressed

Definitions

  • Circuit parts or assemblies in which one or more of these modulators are used have different specification parameters. If the component or the modulator implemented therein does not meet the specification requirements, it must be selected and discarded using today's manufacturing methods. This causes high manufacturing costs, dependencies on component manufacturers and can lead to considerable production delays.
  • the invention has for its object to improve the suppression of modulators, taking into account the current manufacturing processes.
  • the object is achieved by the characterizing features of claims 1 and 5.
  • the essential aspect of the method according to the invention is that at least one, a digital compensation signal representing the compensation value is stored in a memory and digital compensation signals are formed with the aid of a program-controlled processor in accordance with the at least one stored compensation value and the compensation signals formed in this way are superimposed on the respective modulator signal and fed to the modulator.
  • a major advantage of the method according to the invention is that the use of digital means, i.e. with the aid of a program-controlled processor for each modulator in accordance with at least one compensation value stored in a memory, modulator-specific direct voltage compensation signals for compensating internal, modulator-specific direct voltage deviations are generated in a simple manner.
  • the compensation value which can be stored in the memory and which represents the at least one digital compensation signal can be determined by checking the corresponding module or the modulator arranged therein
  • At least one compensation value representing a digital compensation signal is stored in the memory for each modulator signal
  • the method according to the invention for modulator-specific compensation of DC voltage deviations of a modulator can advantageously be used both with analog and with digital modulator signals.
  • the at least one digital compensation signal representing a DC voltage signal is superimposed on the digital modulator signal by means of digital linking means and converted to a corrected, analog modulator signal by means of conversion means for converting digital signals into analog signals and supplied to the modulator - claim 3
  • the at least one digital compensation signal representing a DC voltage signal is converted to an analog DC voltage compensation signal by conversion means for converting digital signals into analog signals and a corrected by means of analog logic means from the analog DC voltage compensation signal formed and from the analog modulator signal , analog modulator signal formed and fed to the modulator -
  • the essential aspect of the arrangement according to the invention is that a memory for storing at least one compensation value representing a digital compensation signal and a control unit for generating digital compensation signals according to the at least one stored compensation value are arranged, each digital compensation signal formed being connected to an output of the control unit is led. Furthermore, logic units are provided for superimposing one of the digital compensation signals formed on the respective modulator signal. Each logic unit has a first input for supplying one of the modulator signals and a second input, which is connected to one of the outputs of the control unit via connecting lines, and an output. At this one in the link unit from the Superimposition of the digital compensation signal on the formed, corrected, analog modulator signal. The output is connected via a further connecting line to one of the modulator inputs of the modulator - claim 5.
  • Linking means for linking a plurality of signals according to a mathematical function and conversion means for converting digital signals into analog signals are advantageously arranged in each linking unit, the first
  • Input of the linkage unit is connected to a first input of the linkage means.
  • the linkage and conversion means which can be arranged as desired, can be used universally for both analog and digitally generated modulator signals.
  • each linking unit design of the linking and converting means arranged in each linking unit is described in claims 7 and 8 in the presence of digital modulator signals to be fed to the modulator.
  • a further embodiment variant of the method according to the invention when analog modulator signals are present can be found in claim 9.
  • the control unit is assigned means for detecting the temperature, the control unit being designed in such a way that the digital compensation signals are formed as a function of the detected temperature temperature-dependent DC voltage deviations of a modulator, the DC voltage compensation signal compensating the respective DC voltage deviation in terms of the value, for example amplitude, is adjusted and thus an optimal generation of high-frequency signals is guaranteed.
  • the temperature-dependent generation of the Voltage compensation signals can take place on the basis of a determined temperature-function curve.
  • the block diagram according to the exemplary embodiment shows a modulator MO - for example an active quadrature modulator for generating a high-frequency signal hf - with two modulator inputs EMO1, EM02.
  • a local carrier signal ts required for generating the high-frequency signal hf and generated by means of a local oscillator (not shown) is brought to a further input LO of the modulator MO.
  • an internal DC voltage deviation (DC offset voltage) which caused a carrier suppression deviation was found. Since the modulator MO does not meet the specification requirements due to the inadequate carrier suppression, it cannot be used.
  • the DC voltage deviations of the modulator are measured individually for the modulator when checking the modulator or the module containing the modulator MO and these are compensated values KW1, KW2 in stored in a non-volatile memory SP.
  • the memory SP is part of a control unit DST having a program-controlled processor PR.
  • the program-controlled processor PR two digital compensation signals gkl, gk2, each representing a DC voltage signal, are formed in the control unit DST in accordance with the modulator-specific compensation values KW1, KW2 stored in the non-volatile memory SP and each lead to an output A01, A02 of the control unit DST.
  • a digital modulator signal ds is to be given as an example to an input E1 of the circuit arrangement and an analog modulator signal to another input E2 as led.
  • the digital modulator signal ds is conducted via n connecting lines DLl ... n in parallel to inputs EV of a first logic unit VE1, which are connected to first inputs EDI of a digital adder DAD.
  • Further inputs EO of the first logic unit VE1 connected to second inputs ED2 of the digital adder DAD are connected to outputs AO1 of the control unit DST via a plurality of connecting lines VLAl ... m.
  • the digital adder DAD realizing the digital linking means in the first linking unit VE1
  • the digital modulator signal ds brought up to the inputs EV and the digital compensation signal gkl coming up to the inputs EO are added to a digital linking signal dvs and by one, likewise in the first Linking unit VE1 arranged, the conversion means representing digital / analog converter DUM converted to a corrected, analog modulator signal kml and passed to an output AV of the linking unit VEl, for which purpose outputs ADA of the digital adder DAD with inputs EDU of the digital / analog converter DUM and its Output ADU is connected to the output AV of the first logic unit VE1.
  • the analog modulator signal as present at the further input E2 is conducted via a connecting line AL to an input EV of a further logic unit VE2 and in this to a first input EA1 of an analog adder AAD which realizes the analog logic means.
  • Further inputs EO of the further logic unit VE2 are connected via a plurality of connecting lines VLBl ... m to further outputs A02 of the control unit DST, the further inputs EO to inputs EAU of a digital / analog converter representing the conversion means for converting digital signals into analog signals AUM are switched.
  • the digital compensation signal gk2 which is brought to the inputs EO via the connecting lines VLBl ...
  • the analog adder AAD adds the analog DC voltage compensation signal agk and the analog modulator signal as to a corrected analog modulator signal km.2, which is passed via an output AA of the analog adder AAD to an output AV of the further logic unit VE2.
  • the corrected analog modulator signals kml, km.2 present at the outputs AV of the linking units VE1, VE2 are routed via connecting lines WL1, WL2 to the corresponding inputs EMOl, EM02 of the modulator MO, in which the two corrected modulator signals kml, km.2 and a high-frequency signal hf is formed from the supplied local carrier signal ts.
  • the inventive superimposition of the digital compensation signals gkl, gk2 generated by the program-controlled processor PR on the two modulator signals ds, as to be supplied to the modulator MO can compensate for the measured DC-voltage deviation of the modulator MO and optimize the modulator-specific carrier suppression. be lubricated. If the DC voltage deviations and the associated quality of carrier suppression are subject to temperature-related fluctuations, the control unit DST can be assigned a temperature sensor TM for detecting the ambient temperature of the circuit arrangement. As a result, the digital compensation signals gksl, gks2 to be generated, which compensate for the DC voltage deviations, can be formed as a function of the currently measured ambient temperature.

Landscapes

  • Optical Modulation, Optical Deflection, Nonlinear Optics, Optical Demodulation, Optical Logic Elements (AREA)
  • Amplifiers (AREA)

Abstract

Mit Hilfe eines programmgesteuerten Prozessors (PR) werden gemäß zumindest eines abgespeicherten Kompensationswertes (KW1, KW2) digitale Kompensationswerte (gk1, gk2) gebildet und dem jeweiligen, dem Modulator (MO) zuzuführenden Modulatorsignal (as, ds) überlagert, wodurch die modulatorspezifischen Gleichspannungs-Abweichungen modulatorindividuell kompensiert werden und die Trägerunterdrückung optimiert wird. Durch einen Temperatursensor (TM) können die digitalen Kompensationssignale (gk1, gk2) hinsichtlich ihres Wertes in Abhängigkeit der Umgebungstemperatur des Modulators (MO) angepaßt werden.

Description

Beschreibung
Verfahren und Anordnung zur modulatorindividuellen Kompensation von Gleichspannungs-Abweichungen eines Modulators
Bei aktuellen Modulationsverfahren - z.B. im Mobilfunk-Bereich - werden zur Erzeugung hochfrequenter Signale Modulatoren - beispielsweise aktive Quadraturmodulatoren - eingesetzt. Um den hohen Spzifikations-Anforderungen der aktuellen Kommunikationstechnologie zu entsprechen, werden an die in mittlerweile vielen Schaltungsteilen bzw. Baugruppen integrierten Modulatoren hohe Anforderungen wie z.B. an die Trägerunterdrückung gestellt; insbesondere bei hohen Anforderungen an die Linearität und einer damit verbundenen kleinen Aussteuerung des Modulators. Eine unzureichende Trägerunterdrückung als Folge von internen Gleichspannungs-Abweichungen (DC-Offset) verursacht beispielsweise große Phasenfehler. Die für jeden Modulator spezifische Trägerunterdrückung ist jedoch, bedingt durch unvermeidbare Schwankungen beim Her- Stellungsprozeß, unterschiedlich ausgeprägt, wodurch die
Schaltungsteile bzw. Baugruppen, in denen ein oder mehrere dieser Modulatoren eingesetzt werden, unterschiedliche Spezifikations-Parameter aufweisen. Entspricht das Bauteil bzw. der darin implementierte Modulator nicht den Spezifikations- Anforderungen, muß dieser nach heutigen Fertigungsmethoden selektiert und verworfen werden. Dies verursacht hohe Fertigungskosten, Abhängigkeiten von Bauteile-Herstellern und kann zu erheblichen Produktionsverzögerungen führen.
Der Erfindung liegt die Aufgabe zugrunde, die Trägerunterdrückung von Modulatoren unter Berücksichtigung der aktuellen Herstellungsprozesse zu verbessern. Die Aufgabe wird durch die kennzeichnenden Merkmale der Patentansprüche 1 und 5 gelöst.
Der wesentliche Aspekt des erfindungsgemäßen Verfahrens besteht darin, daß zumindest ein, ein digitales Kompensations- signal repräsentierender Kompensationswert in einem Speicher gespeichert wird und mit Hilfe eines programmgesteuerten Prozessors gemäß dem zumindest einen gespeicherten Kompensationswert digitale Kompensationssignale gebildet werden und die so gebildeten Kompensationssignale dem jeweiligen Modulatorsignal überlagert und dem Modulator zugeführt werden.
Ein wesentlicher Vorteil des erfindungsgemäßen Verfahrens besteht darin, das durch den Einsatz digitaler Mittel d.h. mit Hilfe eines programmgesteuerten Prozessors für jeden Modulator gemäß zumindest eines in einem Speicher abgespeicherten Kompensationswertes auf einfache Weise modulatorindividuelle Gleichspannungs-Kompensationssignale zur Kompensation von internen, modulatorspezifischen Gleichspannungs-Abweichungen erzeugt werden. Der in den Speicher abspeicherbare und das zumindest eine digitale Kompensationssignal repräsentierende Kompensationswert kann durch Prüfung der entsprechenden Baugruppe bzw. des darin angeordneten Modulators bestimmt werden
- z.B. indirekt durch iterative Bestimmung des Maximums der Trägerunterdrückung. Daher kann durch ein besonders einfaches, universell einsetzbares und somit besonders wirtschaftliches Verfahren eine durch Gleichspannungs-Abweichung hervorgerufene mangelhafte Trägerunterdrückung für einzelne Modulatoren individuell korrigiert und optimiert werden. Durch die modulatorindividuelle ,. digitale Gleichspannungs - Kompensationssignal -Steuerung bzw. -Erzeugung können durch das erfindungsgemäße Verfahren auch solche Modulatoren in Baugruppen integriert werden, die nicht alle Anforderungen der Spezifikation erfüllen, wodurch die Anzahl der nicht zu verwendenden Modulatoren bzw. Baugruppen erheblich reduziert wird und somit Produktionskosten und -aufwand gesenkt werden.
Um die modulatorsignalindividuelle Kompensation der Gleichspannungs-Abweichung zu verbessern, wird für jedes Modulator- signal zumindest ein, ein digitales Kompensationssignal repräsentierender Kompensationswert in dem Speicher gespeichert
- Anspruch 2. Das erfindungsgemäße Verfahren zur modulatorindividuellen Kompensation von Gleichspannungs-Abweichungen eines Modulators kann vorteilhaft sowohl bei analogen als auch bei digi- talen Modulatorsignalen eingesetzt werden. Bei einem mit digitalen Mitteln erzeugten Modulatorsignal wird das zumindest eine ein Gleichspannungssignal repräsentierende digitale Kompensationssignal mittels digitaler Verknüpfungsmittel dem digitalen Modulatorsignal überlagert und mittels U wandlungs- mittel zur Umwandlung digitaler Signale in analoge Signale in ein korrigiertes, analoges Modulatorsignal umgewandelt und dem Modulator zugeführt - Anspruch 3. Bei einem analogen Modulatorsignal wird das zumindest eine ein Gleichspannungs- signal repräsentierende digitale Kompensationssignal durch Umwandlungsmittel zur Umwandlung digitaler Signale in analoge Signale zu einem analogen Gleichspannungs-Kompensationssignal umgewandelt und mittels analoger Verknüpfungsmittel aus dem gebildeten analogen Gleichspannungs-Kompensationssignal und aus dem analogen Modulatorsignal ein korrigiertes, analoges Modulatorsignal gebildet und dem Modulator zugeführt -
Anspruch 4.
Der wesentliche Aspekt der erfindungsgemäßen Anordnung besteht darin, daß ein Speicher zum Speichern zumindest eines, ein digitales Kompensationssignal repräsentierenden Kompensationswertes sowie eine Steuereinheit zum Erzeugen von digitalen Kompensationssignalen gemäß dem zumindest einen gespeicherten Kompensationswert angeordnet ist, wobei jedes gebildete digitale Kompensationssignal an einen Ausgang der Steu- ereinheit geführt ist. Desweiteren sind Verknüpfungseinheiten zur Überlagerung jeweils eines der gebildeten digitalen Kompensationssignale auf das jeweilige Modulatorsignal vorgesehen. Jede Verknüpfungseinheit weist einen ersten Eingang zum Zuführen jeweils eines der Modulatorsignale sowie einen zweiten Eingang, der über Verbindungsleitungen mit einem der Ausgänge der Steuereinheit verbunden ist, und einen Ausgang auf. An diesen wird ein in der Verknüpfungseinheit aus der Überlagerung des digitalen Kompensationssignals auf das Modulatorsignal gebildetes, korrigiertes, analoges Modulatorsignal geführt. Der Ausgang ist über eine weitere Verbindungsleitung mit einem der Modulatoreingänge des Modulators verbunden - Anspruch 5.
Vorteilhaft sind in jeder Verknüpfungseinheit Verknüpfungsmittel zur Verknüpfung mehrerer Signale gemäß einer mathematischen Funktion und Umwandlungsmittel zur Umwandlung digita- 1er Signale in analoge Signale angeordnet, wobei der erste
Eingang der Verknüpfungseinheit mit einem ersten Eingang des Verknüpfungsmittels verbunden ist - Anspruch 6. Durch die beliebig anordenbaren Verknüpfungs- und Umwandlungsmittel kann das erfindungsgemäße Verfahren universell sowohl bei analog als auch bei digital erzeugten Modulatorsignalen eingesetzt werden .
Die Ausgestaltung der in jeder Verknüpfungseinheit angeordneten Verknüpfungs- und Umwandlungsmittel ist bei Vorliegen von digitalen, dem Modulator zuzuführenden Modulatorsignalen in den Ansprüchen 7 und 8 beschrieben. Eine weitere Ausgestaltungsvariante des erfindungsgemäßen Verfahrens bei Vorliegen von analogen Modulatorsignalen ist dem Anspruch 9 zu entnehmen .
Um eine weitere Verbesserung der modulatorindividuellen Kompensation von Gleichspannungs-Abweichungen zu erreichen, sind der Steuereinheit Mittel zur Erfassung der Temperatur zugeordnet, wobei die Steuereinheit derart ausgestaltet ist, daß die digitalen Kompensationssignale in Abhängigkeit von der erfaßten Temperatur gebildet werden - Anspruch 10. Dadurch kann bei temperaturabhängigen Gleichspannungs-Abweichungen eines Modulators das die jeweilige Gleichspannungs-Abweichung kompensierende Gleichspannungs -Kompensationssignal hinsichtlich des Wertes - z.B. Amplitude - angepaßt und somit eine optimale Erzeugung hochfrequenter Signale gewährleistet werden. Die temperaturabhängige Erzeugung des Gleich- spannungs-Kompensationssignales kann dabei anhand eines ermittelten Temperatur-Funktionsverlaufes erfolgen.
Im folgenden wird das erfindungsgemäße Verfahren zur modula- torindividuellen Kompensation der Gleichspannungs-Abweichungen eines Modulators anhand eines Blockschaltbildes näher erläutert :
Das Blockschaltbild nach dem Ausführungsbeispiel zeigt einen Modulator MO - beispielsweise einen aktiven Quadraturmodulator zur Erzeugung eines hochfrequenten Signals hf - mit zwei Modulatoreingängen EMOl, EM02. An einen weiteren Eingang LO des Modulators MO ist ein zur Erzeugung des hochfrequenten Signals hf erforderliches und mittels eines lokalen Oszilla- tors - nicht dargestellt - gebildetes, lokales Trägersignal ts herangeführt. Bei einer meßtechnischen Überprüfung des Modulators MO bzw. der den Modulator MO enthaltenden Baugruppe wurde eine interne, eine Trägerunterdrückungs-Abweichung verursachende Gleichspannungs-Abweichung (DC-Offsetspannung) festgestellt. Da der Modulator MO aufgrund der mangelhaften Trägerunterdrückung die Spezifikations-Anforderungen nicht erfüllt, kann dieser nicht eingesetzt werden. Um den Modulator MO dennoch zu verwenden, d.h. an die geforderten Spezifi- kations -Anforderungen anzupassen, werden erfindungsgemäß bei der Überprüfung des Modulators bzw. der den Modulator MO enthaltenden Baugruppe die Gleichspannungs-Abweichungen des Modulators modulatorindividuell gemessen und diese als Kompensationswerte KW1, KW2 in einem nicht flüchtigen Speicher SP gespeichert. Der Speicher SP ist Teil einer einen programmge- steuerten Prozessor PR aufweisenden Steuereinheit DST. Mittels dem programmgesteuerten Prozessor PR werden in der Steuereinheit DST gemäß den modulatorspezifischen, im nicht flüchtigen Speicher SP gespeicherten Kompensationswerten KW1 , KW2 zwei jeweils ein Gleichspannungssignal repräsentierende digitale Kompensationssignale gkl, gk2 gebildet und jeweils an einen Ausgang A01, A02 der Steuereinheit DST geführt. Durch eine Überlagerung der beiden gebildeten digitalen Korn- pensationssignale gkl, gk2 mit den entsprechenden, an den Eingängen El, E2 der Schaltungsanordnung anliegenden, an den Modulator MO zuzuführenden Modulatorsignale ds, as kann die meßtechnisch erfaßte Gleichspannungs-Abweichung des Modula- tors MO kompensiert und damit die Trägerunterdrückung optimiert werden.
Um die unterschiedlichen Ausgestaltungsvarianten des erfindungsgemäßen Verfahrens, insbesondere die Einspeisung des digitalen Kompensationssignals gkl, gk2 sowohl auf digitale als auch auf analoge Modulatorsignale näher zu erläutern, sind beispielhaft an einen Eingang El der Schaltungsanordnung ein digitales Modulatorsignal ds und an einen weiteren Eingang E2 ein analoges Modulatorsignal as geführt. Das digitale Modulatorsignal ds wird über n Verbindungsleitungen DLl...n parallel an Eingänge EV einer ersten Verknüpfungseinheit VE1 geführt, die mit ersten Eingängen EDI eines digitalen Addierers DAD verbunden sind. Weitere mit zweiten Eingängen ED2 des digitalen Addierers DAD verbundene Eingänge EO der ersten Verknüpfungseinheit VEl sind über mehrere Verbindungsleitungen VLAl...m an Ausgänge AOl der Steuereinheit DST geschaltet. Mittels des in der ersten Verknüpfungseinheit VEl das digitale Verknüpfungsmittel realisierenden digitalen Addierers DAD wird das an die Eingängen EV herangeführte di- gitale Modulatorsignal ds und das an den Eingängen EO herangeführte digitale Kompensationssignal gkl zu einem digitalen Verknüpfungssignal dvs addiert und durch einen, ebenfalls in der ersten Verknüpfungseinheit VEl angeordneten, die Umwandlungsmittel repräsentierenden Digital/Analog-Wandler DUM zu einem korrigierten, analogen Modulatorsignal kml umgewandelt und an einen Ausgang AV der Verknüpfungseinheit VEl geleitet, wozu Ausgänge ADA des digitalen Addierers DAD mit Eingängen EDU des Digital/Analog-Wandlerε DUM und dessen Ausgang ADU mit dem Ausgang AV der ersten Verknüpfungseinheit VEl verbunden ist. Das am weiteren Eingang E2 anliegende analoge Modulatorsignal as wird über eine Verbindungsleitung AL an einen Eingang EV einer weiteren Verknüpfungseinheit VE2 und in dieser zu einem ersten Eingang EA1 eines die analogen Verknüpfungsmittel rea- lisierenden analogen Addierers AAD geführt. Weitere Eingänge EO der -weiteren Verknüpfungseinheit VE2 sind über mehrere Verbindungsleitungen VLBl...m mit weiteren Ausgängen A02 der Steuereinheit DST verbunden, wobei die weiteren Eingänge EO an Eingänge EAU eines die Umwandlungsmittel zur Umwandlung digitaler Signale in analoge Signale repräsentierenden Digital/Analog-Wandlers AUM geschaltet sind. Das über die Verbindungsleitungen VLBl...m an die Eingänge EO herangeführte digitale Kompensationssignal gk2 wird durch den in der Verknüpfungseinheit VE2 angeordneten Digital/Analog-Wandler AUM in ein analoges Gleichspannungs-Kompensationssignal agk umgewandelt und über den Ausgang AAU des Digital/Analog-Wandlers AUM an einen zweiten Eingang EA2 des analogen Addierers AAD geführt. Der analoge Addierer AAD addiert das herangeführte analoge Gleichspannungs -Kompensationssignal agk und das her- angeführte analoge Modulatorsignal as zu einem korrigierten, analogen Modulatorsignal km.2 , welches über einen Ausgang AA des analogen Addierers AAD an einen Ausgang AV der weiteren Verknüpfungseinheit VE2 geleitet wird. Die jeweils an den Ausgängen AV der Verknüpfungseinheiten VEl, VE2 anliegenden, korrigierten, analogen Modulatorsignale kml , km.2 werden über Verbindungsleitungen WL1 , WL2 an die entsprechenden Eingänge EMOl, EM02 des Modulators MO geführt, in welchen aus den beiden zugeführten korrigierten Modulatorsignalen kml, km.2 und aus dem zugeführten lokalen Trägersignal ts ein hochfrequen- tes Signal hf gebildet wird.
Durch die erfindungsgemäße Überlagerung der mittels des programmgesteuerten Prozessors PR erzeugten digitalen Kompensationssignale gkl, gk2 auf die beiden dem Modulator MO zuzu- führenden Modulatorsignale ds, as kann die meßtechnisch erfaßte Gleichspannungs-Abweichung des Modulators MO kompensiert und die modulatorspezifische Trägerunterdrückung opti- miert werden. Sind die Gleichspannungs-Abweichungen und die damit verbundene Qualität der Trägerunterdrückung tempera- turbedingeten Schwankungen unterworfen, kann der Steuereinheit DST ein Temperatursensor TM zur Erfassung der Umgebungstemperatur der Schaltungsanordnung beigeordnet werden. Hierdurch können in Abhängigkeit von der aktuell gemessenen Umgebungstemperatur die zu erzeugenden, die Gleichspannungs- Abweichungen kompensierenden, digitalen Kompensationssignale gksl, gks2 gebildet werden.

Claims

Patentansprüche
1. Verfahren zur modulatorindividuellen Kompensation von Gleichspannungs-Abweichungen eines Modulators (MO) , der zwei Modulatoreingänge (EM01, EM02) zum Zuführen jeweils eines analogen Modulatorsignales aufweist,
- bei dem zumindest ein, ein digitales Kompensationssignal
(gkl, gk2) repräsentierender Kompensationswert (KWl, KW2 ) in einem Speicher (SP) gespeichert wird, - bei dem mit Hilfe eines programmgesteuerten Prozessors (PR) gemäß dem zumindest einen gespeicherten Kompensationswert
(KWl, KW2) digitale Kompensationssignale (gkl, gk2 ) gebildet werden,
- bei dem die gebildeten Kompensationssignale (gkl, gk2) dem jeweiligen Modulatorsignal (ds, as) überlagert und dem Modulator (MO) zugeführt werden.
2. Verfahren nach Anspruch 1 d a d u r c h g e k e n n z e i c h n e t , daß für jedes Modulatorsignal (as, ds) zumindest ein, ein digitales Kompensationssignal (gkl, gk2) repräsentierender Kompensationswert (KWl, KW2) in dem Speicher (SP) gespeichert wird.
3. Verfahren nach Anspruch 1 oder 2 d a d u r c h g e k e n n z e i c h n e t , daß das zumindest eine digitale Kompensationssignal (gkl) mittels digitaler Verknüpfungsmittel (DAD) einem digitalen Modulatorssignal (ds) überlagert und mittels Umwandlungsmit- tel (DUM) zur Umwandlung digitaler Signale in analoge Signale in ein korrigiertes, analoges Modulatorsignal (kml) umgewandelt und dem Modulator (MO) zugeführt wird.
4. Verfahren nach Anspruch 1 oder 2 d a d u r c h g e k e n n z e i c h n e t ,
- daß das zumindest eine digitale Kompensationssignal (gk2) durch Umwandlungsmittel (AUM) zur Umwandlung digitaler Si- gnale in analoge Signale in ein analoges Gleichspannungs- Kompensationssignal (agk) umgewandelt wird, und
- daß mittels analoger Verknüpfungsmittel (AAD) aus dem gebildeten analogen Gleichspannungs-Kompensationssignal (agk) und aus dem analogen Modulatorsignal (as) ein korrigiertes, analoges Modulatorsignal (km2) gebildet und dem Modulator (MO) zugeführt wird.
5. Anordnung zur modulatorindividuellen Kompensation von Gleichspannungs-Abweichungen eines Modulators (MO) , der zwei Modulatoreingänge (EMOl, EM02) zum Zuführen jeweils eines analogen Modulatorsignales aufweist,
- mit einem Speicher (SP) zum Speichern zumindest eines, ein digitales Kompensationssignal (gkl, gk2) repräsentierenden Kompensationswertes (KWl, KW2) ,
- mit einer Steuereinheit (DST) zum Erzeugen von digitalen Kompensationssignalen (gkl, gk2 ) gemäß dem zumindest einen gespeicherten Kompensationswert (KWl, KW2), wobei jedes gebildete, digitale Kompensationssignal (gkl, gk2) an einen Ausgang (A01, A02) der Steuereinheit (DST) geführt ist,
- mit Verknüpfungseinheiten (VEl, VE2) zur Überlagerung jeweils eines der gebildeten digitalen Kompensationssignale
(gkl, gk2) auf das jeweilige Modulatorsignal (ds, as) , wobei jede Verknüpfungseinheit (VEl, VE2) -- einen ersten Eingang (EV) zum Zuführen jeweils eines der Modulatorsignale (as, ds) , und -- einen zweiten Eingang (EO) , der über Verbindungsleitungen (VLAl...m, VLBl...m) mit einem der Ausgänge (AOl , A02) der Steuereinheit (DST) verbunden ist, und -- einen Ausgang (AV) aufweist, an den ein in der Verknüpfungseinheit (VEl, VE2) aus der
Überlagerung des digitalen Kompensationssignals (gkl, gk2) auf das Modulatorsignal (ds, as) gebildetes, korrigiertes, analoges Modulatorsignal (kml, km.2) geführt ist, und der über eine weitere Verbindungsleitung (WL1, WL2) mit einem der Modulatoreingänge (EM01, EM02) des Modulators (MO) verbunden ist .
6. Anordnung nach Anspruch 5 d a d u r c h g e k e n n z e i c h n e t , daß in der Verknüpfungseinheit (VEl, VE2)
- Verknüpfungsmittel (DAD, AAD) zur Verknüpfung mehrerer Signale gemäß einer mathematischen Funktion und - Umwandlungsmittel (UM) zur Umwandlung digitaler Signale in analoge Signale angeordnet sind, wobei der erste Eingang (EV) der Verknüpfungseinheit (VEl, VE2) mit einem ersten Eingang (EDI, EAl) des Verknüpfungsmittels (DAD, AAD) verbunden ist.
7. Anordnung nach Anspruch 6 d a d u r c h g e k e n n z e i c h n e t ,
- daß digitale Verknüpfungsmittel (DAD) zum Verknüpfen eines zugeführten, digitalen Modulatorsignales (ds) mit den digi- talen Kompensationssignal (gkl) zu einem digitalen Verknüpfungssignal (dvs) vorgesehen sind, wobei der zweite Eingang (EO) der Verknüpfungseinheit (VEl) den zweiten Eingang (ED2) des digitalen Verknüpfungsmittels (DAD) repräsentiert und das gebildete digitale Verknüpfungssignal (dvs) an ei- nen Ausgang (ADA) des digitalen Verknüpfungsmittels (DAD) geführt ist, und
- daß der Ausgang (ADA) über Verbindungsleitungen an einen Eingang (EDU) des Umwandlungsmittels (DUM) geschaltet ist, wobei durch das Umwandlungsmittel (DUM) das digitale Ver- knüpfungssignal (dvs) in das korrigierte, analoge Modulatorsignal (kml) umgewandelt und an einen den Ausgang (AV) der Verknüpfungseinheit (VEl) repräsentierenden Ausgang (ADU) des Umwandlungsmittels (DUM) geführt wird.
8. Anordnung nach Anspruch 6 d a d u r c h g e k e n n z e i c h n e t , - daß der zweite Eingang (EO) der Verknüpfungseinheit (VE2) mit einem Eingang (EAU) des Umwandlungsmittels (AUM) verbunden ist, wobei durch die Umwandlungsmittel (AUM) das zugeführte digitale Kompensationssignal (gk2) in ein analoges Gleichspannungs-Kompensationssignal (agk) umgewandelt wird und an einen Ausgang (AAU) des Umwandlungsmittels (AUM) geführt ist, und
- daß analoge Verknüpfungsmittel (AAD) zum Verknüpfen des an den ersten Eingang (EAl) zugeführten, analogen Modulatorsi- gnals (as) mit den gebildeten analogen Gleichspannungs-Kom- pensationssignal (agk) zu dem korrigierten, analogen Modulatorsignal (km.2) vorgesehen sind, wobei -- ein zweiter Eingang (EA2) des analogen Verknüpfungsmittels (AAD) mit dem Ausgang (AAU) des Umwandlungsmittels (AUM) verbunden ist, und
-- der Ausgang (AA) des analogen Verknüpfungsmittels (AAD) den Ausgang (AV) der Verknüpfungseinheit (VE2) repräsentiert, über den das gebildete korrigierte, analoge Modulatorsignal (km.2) geführt ist.
9. Anordnung nach Anspruch 7 oder 8 d a d u r c h g e k e n n z e i c h n e t , daß die in der Verknüpfungseinheit (VEl, VE2 ) angeordneten digitalen oder analogen Verknüpfungsmittel (DAD, AAD) durch einen digitalen oder analogen Addierer realisiert sind.
10. Anordnung nach einen der vorherigen Ansprüche d a d u r c h g e k e n n z e i c h n e t , daß der Steuereinheit (DST) Mittel (TM) zur Erfassung der Temperatur zugeordnet sind und die Steuereinheit (DST) derart ausgestaltet ist, daß die digitalen Kompensationssignale (gkl, gk2) in Abhängigkeit von der erfaßten Temperatur gebildet werden.
PCT/DE1997/001619 1996-08-30 1997-07-30 Verfahren und anordnung zur modulatorindividuellen kompensation von gleichspannungs-abweichungen eines modulators WO1998009371A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19635330.0 1996-08-30
DE1996135330 DE19635330A1 (de) 1996-08-30 1996-08-30 Verfahren und Anordnung zur modulatorindividuellen Kompensation von Gleichspannungs-Abweichungen eines Modulators

Publications (1)

Publication Number Publication Date
WO1998009371A1 true WO1998009371A1 (de) 1998-03-05

Family

ID=7804253

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/DE1997/001619 WO1998009371A1 (de) 1996-08-30 1997-07-30 Verfahren und anordnung zur modulatorindividuellen kompensation von gleichspannungs-abweichungen eines modulators

Country Status (2)

Country Link
DE (1) DE19635330A1 (de)
WO (1) WO1998009371A1 (de)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58106481A (ja) * 1981-12-18 1983-06-24 Fujitsu Ltd 反射波測定装置の信号送出方式
GB2213006A (en) * 1987-11-27 1989-08-02 Stc Plc Zero-IF transmitter with error correction
US5162763A (en) * 1991-11-18 1992-11-10 Morris Keith D Single sideband modulator for translating baseband signals to radio frequency in single stage
US5486789A (en) * 1995-02-28 1996-01-23 Motorola, Inc. Apparatus and method for providing a baseband digital error signal in an adaptive predistorter

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3415152A1 (de) * 1984-04-21 1985-10-31 ANT Nachrichtentechnik GmbH, 7150 Backnang Verfahren zur linearisierung von quadratur-amplitudenmodulatoren
DE3732171A1 (de) * 1987-09-24 1989-04-06 Adolf Strobel Gmbh & Co Kg Mischschaltung zur erzeugung eines modulationsprodukts

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58106481A (ja) * 1981-12-18 1983-06-24 Fujitsu Ltd 反射波測定装置の信号送出方式
GB2213006A (en) * 1987-11-27 1989-08-02 Stc Plc Zero-IF transmitter with error correction
US5162763A (en) * 1991-11-18 1992-11-10 Morris Keith D Single sideband modulator for translating baseband signals to radio frequency in single stage
US5486789A (en) * 1995-02-28 1996-01-23 Motorola, Inc. Apparatus and method for providing a baseband digital error signal in an adaptive predistorter

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN vol. 007, no. 212 (P - 224) 20 September 1983 (1983-09-20) *

Also Published As

Publication number Publication date
DE19635330A1 (de) 1998-03-12

Similar Documents

Publication Publication Date Title
DE69014338T2 (de) Sendeanordnung für digital modulierte Signale.
DE2814754C2 (de) Digital/Analog-Umsetz-System
DE69019548T2 (de) Steuerspannungsgenerator in einer Senderanordnung für digital modulierte Signale.
DE3039901C2 (de) Digital-Analog-Wandler
DE3006451C2 (de)
EP0314873B1 (de) Einrichtung zum automatischen Anlegen der Abgleichspannung an die abstimmbaren Schaltungselemente des ZF-Verstärkers eines Fernsehempfängers
DE10305972A1 (de) Kompensationsschaltungsanordnung und Kompensationsverfahren zum Kompensieren von nicht-linearen Verzerrungen eines AD-Wandlers
DE102020121780A1 (de) Verfahren zum filtern von referenzspannungsrauschen
DE69932723T2 (de) Nichtlineare Korrekturvorrichtung
DE2306294A1 (de) Schaltung zur kompensation der nichtlinearitaet eines verstaerkers, insbesondere des leistungsverstaerkers eines fernsehsenders
DE69027889T2 (de) Modulator
WO1998009371A1 (de) Verfahren und anordnung zur modulatorindividuellen kompensation von gleichspannungs-abweichungen eines modulators
DE1288123B (de) Regelschaltung für eine Ultraschallverzögerungsleitung für Zeilendauer in einem Farbfernsehgerät·
DE1774302B2 (de) Verfahren und schaltungsanordnung zum ausgleich von zeitfehlern bei elektrischen signalen, die von einem informationstraeger abgenommen werden
EP0444233A1 (de) Verfahren und Vorrichtung zur Analog/Digital-Wandlung eines sich zeitlich ändernden analogen Eingangssignals
DE2619314A1 (de) Analog-digital-umsetzer
DE19720017B4 (de) 90°-Phasenschieber
EP0254763A1 (de) Digitale Horizontalablenkschaltung
DE851364C (de) Kippschaltung
DE602004008857T2 (de) Leistungsverstärkungsschaltung
DE19757636B4 (de) Datenübertragungs-Verfahren und -Vorrichtung in einem Pulsamplitudenmodulations-Kommunikationssystem
DE3232920A1 (de) Verfahren zur korrektur objektivabhaengiger linearitaets- und deckungsfehler
DE602004009778T2 (de) Kopplungsanordnung für RF Differenzsignal-Übertragung
DE3928886C2 (de)
DE102020211321A1 (de) Vorrichtung und Verfahren zur Konvertierung eines analogen Eingangssignals in einen digitalen Signalwert und Sensorvorrichtung

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FI FR GB GR IE IT LU MC NL PT SE

121 Ep: the epo has been informed by wipo that ep was designated in this application
122 Ep: pct application non-entry in european phase