WO1990000339A1 - Method of automatically editing data for controlling a processor that carries out distributed control and a system using the same - Google Patents

Method of automatically editing data for controlling a processor that carries out distributed control and a system using the same Download PDF

Info

Publication number
WO1990000339A1
WO1990000339A1 PCT/JP1989/000656 JP8900656W WO9000339A1 WO 1990000339 A1 WO1990000339 A1 WO 1990000339A1 JP 8900656 W JP8900656 W JP 8900656W WO 9000339 A1 WO9000339 A1 WO 9000339A1
Authority
WO
WIPO (PCT)
Prior art keywords
processor
data
processing device
processing
request
Prior art date
Application number
PCT/JP1989/000656
Other languages
English (en)
French (fr)
Inventor
Masayoshi Suzuki
Original Assignee
Fujitsu Limited
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Limited filed Critical Fujitsu Limited
Priority to EP89907816A priority Critical patent/EP0383931B1/en
Priority to DE68920989T priority patent/DE68920989T2/de
Priority to US07/465,169 priority patent/US5299316A/en
Publication of WO1990000339A1 publication Critical patent/WO1990000339A1/ja

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0407Selecting arrangements for multiplex systems for time-division multiplexing using a stored programme control

Definitions

  • the present invention relates to a method for automatically editing data for managing a processor that performs distributed control, and a system using the same. More specifically, the present invention relates to a method for automatically editing office data in a storage program control system having a hiring structure that accommodates a large number of terminals and has a random load, and a system using the same.
  • Fig. 1 shows a switching system that is an example of a conventional program control system. It is a block diagram.
  • the illustrated switching system is configured as follows.
  • Console (CS) 10 is connected to path 19-1 and is operated by maintenance personnel.
  • the magnetic tape unit (MT) 2 is connected to the bus 19-2, and stores files of file data on all components required for system operation.
  • Operation The Z maintenance processor (hereinafter simply referred to as the OM processor) is connected to paths 19-1 and 19-2, exchanges data with the console 10 and the magnetic tape unit 1, and connects to the bus 19-2.
  • the call processor controls communication between ⁇ 3- ⁇ (CPR # i) and ⁇ 3-2 (CPR # j).
  • the call processors 13-1 and 13-2 control the switching networks ⁇ 4-1 (SN i) and 14-12 (SN j), respectively.
  • a plurality of line concentrators 15 (LC # m, LC # n,..., LC # 0) are connected to the switching networks 14-1 and 14-2.
  • Each line concentrator 15 is controlled by a peripheral processor (PPR) 16.
  • PPR peripheral processor
  • Each line concentrator 15 houses a plurality of peripheral devices (a, b. C-) 17.
  • Each shuttle device # 7 accommodates a plurality of terminals (for example, telephones) 18 via a distribution frame (distribution frame: MDF) 20.
  • Each peripheral device 17 has a package structure (usually called a card) accommodating a large number of subscriber line circuits, and each peripheral S device # 7 multiplexes the signal from the terminal 18 by time division multiplexing. The corresponding signal is supplied to the corresponding line concentrator 15.
  • Each line concentrator 15 connects the peripheral devices ⁇ 7 and controls the peripheral device 17 to the corresponding switching device under the control of the corresponding peripheral processor 16.
  • Call processors 13-1 and 13-2 are switching networks 14-1 and 14-1-2 to form a communication path between different line concentrators 15 in the peripheral switching network according to the request from each line concentrator ⁇ 5, A communication path is formed with another switching network.
  • Each of the call processors 13-1 and 13-2 has a memory therein and has office data relating to the lower peripheral processor 16 and the peripheral device 17 necessary for controlling the above-mentioned communication path formation and the like.
  • the office data in this case is data relating to the device type, characteristics (use), number, arrangement, and the like.
  • each peripheral processor 16 has an internal memory, and has office data such as the type, number, and arrangement of the peripheral device # 7, which is a lower-level device of the line concentrator # 5.
  • the OM processor 12 stores office data on all the units under its management in its internal memory, and extracts and processes data necessary for managing and operating the system.
  • the magnetic tape unit # 1 always stores the office data stored in the internal memory of the OM processor 12 and the office data at the same time as backup data.
  • Fig. 1 shows an example of reconfiguration in which the system configuration is changed in three places A to C. That is, A connects the peripheral device 17 of b connected to the line concentrator 15 of number m, to the line concentrator 15 of number n.
  • B switches the line concentrator 15 with the number #n belonging to the switching network (SN i) ⁇ 4-1 to the switching network. Changed to accommodate the work 1 41-2 (SN j). G changes the peripheral device 17 of c to be accommodated in the line concentrator 15 of number # 0.
  • the original drawing of the system is corrected in parallel with the connection change of the configuration unit at the site, and data relating to the configuration change is created based on the correction.
  • office data is created using a computer.
  • the scale of the change is not large, input data from the console ⁇ 0 and edit the data held in the internal memory of the OM processor 12 to a new one based on the input data.
  • the OM processor 12 notifies each of the call processors 13-and 13-2, which are distributed processing processors, and stores the resource data on the managed components stored in their internal memories. Update.
  • Each of the call processors 3-1 and 1 32 further notifies the peripheral device 16 of the line concentrator 15 as a lower device of the changed data, and similarly updates the internal memory.
  • a main object of the present invention is to provide a method for automatically editing office data and a system using the same, which solves the above problems. More specifically, the object of the present invention is to issue a request for a connection change from a unit to be changed, and display a confirmation instruction from a higher-level unit on the unit to be changed. An object of the present invention is to provide a method for automatically editing office data in which office data is automatically updated at each level within the system, and a system using the same.
  • the present invention is a method for automatically editing data for managing a plurality of processing devices having a hierarchical structure provided in a system.
  • This system includes a management processor having data for managing the plurality of processing devices, and an upper processing device in the hierarchical configuration has data necessary for managing a lower processing device managed by itself.
  • the present invention has the following steps.
  • step (a) the upper processing unit monitors whether a request for connection change has been made from the lower processing unit.
  • step (b) when it is detected in step (a) that a request for connection change has been made from a lower processing device, the requesting processing device is identified by the higher processing device and notified to the management processor. I do.
  • the management sends back the received request acknowledgment signal to the requesting lower-level device.
  • Step (d) after receiving the acknowledge signal, the management processor is notified of a disconnection signal generated by disconnecting the requesting processing device.
  • Step (e) upon receiving the notification, edits data relating to the processing device that has issued the connection change request among the data managed by the management processor.
  • step (e) the management processor monitors whether the requesting processing device is newly connected to any one of the processing devices.
  • step (f) in step (e), the requesting processing device monitors the requesting processing device. When it is detected that the processing device is newly connected, the data relating to the newly connected requesting processing device is edited and transferred to a higher-level processing device, and the requesting processing device is notified of the completion of the connection change. Notice.
  • Step (g) deletes the data related to the requesting processing device from the data of the upper processing device related to the requesting processing device before the switching.
  • the present invention is a system including the following elements.
  • the hierarchical system has a plurality of processing units connected to form a hierarchical structure, and a management processor connected to the highest-level processing unit.
  • the management processor manages the plurality of processing devices S1 and holds data necessary for managing the parentheses.
  • the plurality of processing devices function as upper processing devices or lower processing devices.
  • the processing device functioning as a lower-level processing device includes a first means for generating a request for changing a connection in the system, and a second means for giving an indication to an operator based on an acknowledge signal or a confirmation signal sent from the management processor. And a third means for generating a first signal when each of the lower processing units is disconnected from the system and generating a second signal when the lower processing unit is reconnected to the system.
  • a processing unit functioning as a higher-order processing device comprising: fourth means for monitoring whether or not the request has occurred in any of the related lower-order processing devices and notifying the management processor of the occurrence of the request; Fifth means for storing data used for managing a lower-level processing device.
  • the management processor When the management processor is notified of the occurrence of the request, the management processor supplies the acknowledge signal to a processing device that has issued the request, and the management processor generates the request signal from the third and fourth devices generated by the third means. Seventh means for editing the data relating to the processing device which has issued the request when receiving the second signal, and a management processor has received the second signal generated by the third means. Eighth means for sending the edited data together with the confirmation signal to a higher-level processing device which is disconnected from the system and connected again to the processing device which has issued the request.
  • the data stored in the fifth means is changed based on edited data from the management processor.
  • Figure 1 is a block diagram of the conventional system configuration:
  • Figure 2A is a block diagram of the tree structure of the tree invention:
  • FIG. 2B is a diagram showing a main part of a unit used in the basic configuration of FIG. 2A.
  • FIG. 3 is a block diagram of a configuration in which the present invention is applied to a peripheral device and a concentrator of an exchange system;
  • Figure 4 shows a diagram of the multi-frame format used to transmit the change request and change confirmation bits:
  • Fig. 5 is a block diagram of the entire system configuration when the present invention is applied to an exchange system:
  • Figure 6 shows an example of the physical configuration of the switching system
  • Figure 7 is a perspective view of an unshelf shelf:
  • Figure 8 is a perspective view of the concentrator shelf:
  • Fig. 9 is a block diagram of the part related to the connection change processing in the c-line:
  • Fig. 1OA and Fig. 0B are diagrams showing an example of office data stored in the internal memory of the peripheral processor:
  • FIGS 11A, 11B and 11G show examples of office data stored in the internal memory of the call processor:
  • Figure 12 shows an example of office data stored in the internal memory of the OM processor:
  • Fig. III, Fig. 13B and Fig. 13G are flow charts of the processing of the peripheral processor or call processor;
  • FIG. 14 is a flowchart of the processing of the OM processor
  • Figure 15 shows an example of a connection change
  • Fig. 6 shows the operation sequence diagram of the embodiment:
  • Figure 7 shows the change of office data stored in the internal memory of each part in the system
  • Fig. 18 and Fig. 18 show specific examples of office data changes.
  • Fig. 19 shows some areas of the internal memory used for connection change request detection:
  • FIG. 20 is a flowchart for detecting a connection change request in the peripheral device.
  • the management processor 20 is called the control processor 22-1.
  • the management processor 20 has an internal memory (not shown) for storing office data relating to components of the entire system
  • the magnetic disk unit 21 holds the office data together with the internal memory of the management processor 20 for backup.
  • the control processor 22 — ⁇ manages the control units 23-1 and 23-2, and the internal memory (not shown) that stores office data necessary for the management of the control units 23-1 and 23-2
  • the control processor 22-2 manages the control units 23-3 and 23-4 and stores office data necessary for the management of the control units 23-3 and 23-4. It has an internal memory (not shown)
  • the control unit 23-1 is a processor that manages the peripheral units 24-1. 24-2, ... connected to it.
  • the processor has an internal memory (not shown) for storing office data necessary for managing the connected peripheral units 24-24, 24-2,.
  • Units 23-2, 23-13 and 23-4 are also configured in the same way as control unit 23-1.Peripheral units 24-1 and 24-2 managed by control unit 23-.1. Manages a plurality of terminals 25-1 and 25-2, respectively.
  • the peripheral units 23-3 and 23-4 also manage a plurality of terminals (not shown).
  • Each of 23-4 and the peripheral units 24-1, 24-2,... Has a package structure (card) and is detachably mounted on a rack (not shown).
  • the control unit 23-II to 23 — 4 and peripheral units 24 — Each of ⁇ , 24- 2,... changes the connection in the system The unit shown in Fig.
  • FIG. 2 has the configuration shown in Fig. 2.
  • the configuration shown in Fig. 2 is used when the connection is changed, and the control units 23- 23 to 23-4 and the peripheral unit 24 are used. — ⁇ , 24-2, "'originally -1 o-Partially used and additionally provided.
  • unit 26 is a control unit 23— ⁇ to 23—4
  • the unit 26 has a switch 27, a display element 28, a status register 261 including a change request bit 263 indicating a connection request, and a control register 262 including a change confirmation bit 264 indicating a change confirmation.
  • the status register 261 and the control register 262 are normally used, and a new change request bit 263 and a confirmation bit 264 are newly assigned to them.
  • a change request is transmitted to the host device by turning on the switch 27 of the unit 26.
  • the display is performed by the display element 28.
  • the data relating to the unit 26 is taken out, the office data is transferred to the higher-level device (including the management processor 20) after the change, and the contents of the memory at each higher level are updated.
  • the maintenance person sets the switch 27 (FIG. 2B) of the peripheral unit 24-2 to the ON state. Then, the change request pin 263 of the status register 261 becomes "1".
  • the contents of the status register 263 of the peripheral unit 24-2 are constantly monitored by the control unit 23-1, which is a higher-level device, through periodic scanning. When scanning is performed.
  • the control unit 23-1 is a peripheral unit that is stored in its internal memory 24—
  • the control unit 23-1 is connected to the peripheral unit.
  • the fact that a connection change request has been issued from 24-2 is notified to the upper-level devices, namely, the control processor 22- ⁇ and the management processor 20 via the communication path (solid line in the figure).
  • the management processor 20 recognizes the unit issuing the change request from the content, and holds the recognition result in a predetermined area of the internal memory.
  • the management algorithm processor 20 transfers an acknowledgment indicating that the request has been accepted to the control processor 22-1. This acknowledgment is performed by using a predetermined bit in the control information.
  • the control processor 22-1 blocks the data relating to the peripheral unit 24-2 held by itself (use prohibited state). Then, the control processor 22-1 sends an acknowledgment to the control unit 23- "I
  • control unit 23-1 When this is received by the control unit 23-1, the data relating to the peripheral unit 24-2 held by itself is blocked. Then, the control unit 23-4 sends control information including acknowledgment to the peripheral unit 24-2. From this acknowledgment, the change confirmation bit 264 in the control register 262 shown in FIG. 2B is set to “ ⁇ ”. As a result, the display element 28 is turned on to notify the maintenance person that the connection change request has been accepted by the management processor 28.
  • the maintenance person disconnects the peripheral unit 24-2 from the control unit 23-1 while attaching the switch 27 to the on state, and attaches the peripheral unit 24-2 to the control unit 23-3.
  • the control unit 23-1 detects that the peripheral unit 24-2 has disappeared by monitoring the status, and notifies the host that the peripheral unit 24-2 has been disconnected.
  • the management processor 20 which has received this notification via the control processor 22-1 edits the office data relating to the peripheral unit 242 using the magnetic disk device 21.
  • the peripheral unit 24-2 is attached to the control unit 23-3 Then, since the switch 27 of the peripheral unit 24-2 is closed (ON state), a power supply loop is formed, and the change request bit 263 in the status register 261 is set to "1". 3 detects that the change request bit relating to the peripheral unit 24-2 has become "1" due to the periodic scan, and notifies the management processor 20 via the control processor 22-2 of this. Upon receiving this notification, the management processor 20 edits the office data of the peripheral unit 24-2 previously prepared in the internal memory, and the management processor 20 sends the control data to the control processor 22-2 and the control unit 23. — Transmit the office data for the peripheral unit 24-2 that was edited to 3.
  • the control processor 22-2 and the control unit 23-3 transmit the office data in each internal memory according to the contents.
  • the display element 28 of the peripheral unit 24-2 connected to the control unit 23-3 is lit to notify the maintenance person of the change, and the maintenance person has completed the data editing related to the connection change.
  • the change request bit 263 becomes “0.” This is sent from the control unit 23-3 to the management processor 20 via the control processor 22-2. Then, the procedure completion notification is sequentially sent from the management processor 20 to the control processor 22-1 and the control unit 23- ⁇ used before the change, and the office data on the peripheral unit 24-2 is transmitted. It is erased from the internal memory of the control processor 22-1 and the control unit 23-1.
  • FIG. 3 is a block diagram of a configuration obtained by applying the present invention to a portion including a peripheral unit and a line concentrator unit of an exchange.
  • Peripheral units 37-II and 37-2 each house multiple subscriber circuits (SLCs) 38.
  • SLCs subscriber circuits
  • each A terminal (such as a telephone) is connected to the subscriber circuit 38 via a distribution frame MDF.
  • the peripheral unit 37-2 that houses the subscriber circuit 38 is a common part to the subscriber circuit 38. Therefore, in the following description, each of the peripheral units 37-1 and 37-2 is referred to as a subscriber circuit common unit (or SLC common unit).
  • Each of the common parts 37-1 and 37-2 of the subscriber circuits multiplexes the signal lines from the plurality of subscriber circuits 38 and separates the signal lines to the subscriber circuits 38.
  • Each of the subscriber circuits 37-1 and 37-2 has a switch SW and a light emitting diode SLD.
  • the switch SW and the light emitting diode ED function as the switch 27 and the display element 28 in FIG. 2B, respectively.
  • the display element 28 can be composed of other elements.
  • Concentrator switch (SW) 35 “1” demultiplexes signal lines 1 and 1.2 to accommodate subscriber circuit common parts 37-1 and 37-2.
  • Concentrator switch “35-1” is a switch SW and LED.
  • Peripheral processor 34— ⁇ is connected to concentrator switch 35—1.
  • Peripheral Prosegga 34- ⁇ is configured as follows.
  • the signal receiving / distributing device (SRD) 341 sends and receives signals for forming a communication path in the concentrator switch 35-1, and transmits signals related to each terminal (telephone) and the upper switching network to the scanner / signal distribution memory.
  • the scanner signal distribution memory 342 that transmits and receives via the 342 stores the status monitor data SCN and control (data SD) of the subscriber circuit common units 37-1 and 37-2.
  • the scanner signal distribution memory 342 is simply referred to as a scanner memory 342.
  • the peripheral processor (PPR) 343 controls the concentrator switch 35-1 and the common part of the subscriber's circuit 37-1 and 37-2.
  • SGC common line signal controller
  • Figure 4 shows the status monitoring data including change request bit 263 ( Figure 2B).
  • paths A, B, C, D, and E for transmitting the control data SD including the SCN and the change confirmation bit 264 are shown. It is used to send and receive status monitoring data SGN and control data SD between units 37-1 and 37-2 and the peripheral processor 343.
  • Path B uses the status monitoring data S CN of the concentrator switch 35-1 as the upper processor.
  • the path C is a signal path provided between the host processor for control data for setting a communication path of the terminal, transmission and reception of control signals for connection change, and reception of edited office data.
  • Path D represents the signal path of digital signals such as speech voice.
  • Path E is the signal path between peripheral processor 343 and scanner / memory 342.
  • the change request bit 263, the change confirmation bit 264, and the information related to the editing of office data between the upper and lower processing units are transmitted as follows through each of the routes A to E.
  • Each channel A to D is a multiplex transmission line.
  • many time slots are provided in a multiplexed transmission line.
  • Figure 4 shows a frame format in which one frame is composed of 32 time slots. In this frame format, 30 time slots out of 32 time slots are allocated to the communication channel. Of the remaining two time slots, time slot 0 is used as the upper monitoring data SCN or a maintenance time slot used to monitor the lower device. In addition, time slot 6 is used as the time slot for individual line signals.
  • a change request bit 263 and a change confirmation bit 264 are transmitted by allocating specific bits of time slot 0 of a plurality of frames 1, 2,... *, N. That is, as shown in FIG. 4, the first bit of each of frame 1, frame 2,..., Frame n of time slot 0 is used for frame synchronization, and the remaining 7 bits are used for status monitoring data SCN or the like. Used to transmit control data SD. In the case of a multi-frame format composed of n frames, information of n ⁇ 7 bits is transmitted. In this way, the change request bit 263 and the change confirmation bit 264 are transmitted using the specific bit in the multiframe of the specific time slot of the multiplexed signal path in the uplink and downlink directions.
  • the status monitor data SCN and control data SD are transmitted and received between the subscriber circuit common parts 37-1 and 37-2 and the concentrator switch 35-1 via multiplexed signal paths (A and D in Fig. 3). You. Similarly, this is performed in the multiplexed signal path (B, D in FIG. 3) between the peripheral processor 343 of the concentrator switch 35-1 and the upper processor (not shown).
  • FIG. 5 is a block diagram of the entire switching system having the configuration of FIG. 3.
  • the switching system has a concentrator switch 35-2, a peripheral processor 34-2, a subscriber circuit (SC) common part 37-'3, 37-4, and a subscriber circuit 38. These components are the same as those shown in FIG.
  • the switching system has a plurality of switching networks (SNs) 33-1, 33-2, ..., 33-n.
  • the switching network 33 accommodates the collecting switches 35-1 and 35-2. Switching
  • the network 33-1 also has a trunk common part 41 and a receiver common part.
  • the trunk common unit 4 is a common circuit for a plurality of trunks 43.
  • the trunk (TRK) 43 is connected to another switch via the MDF, and the u- receiver common part 42 is a common circuit for a plurality of trunk receivers (REGs) 44.
  • the tone receiver 44 is used to receive a DTM F signal from a telephone and an MF signal from another station.
  • Call processor (CRP) 32— ⁇ , 32—2,..., 32—n control the switching networks 33-1, 33-2,..., 33-n, respectively. 32-1, 32-2, and 32- ⁇ are also connected to the OM processor 30 via path 3 ⁇ --1 and further to the magnetic disk unit (DKU) 31 via path 39-2. .
  • the subscriber circuit 38, the subscriber circuit 37- ⁇ to 374, the concentrator switches 35-1 to 35-2, the trunk common section 41, the trunk 43, the receiver common section 42, and the tone receiver 44 Is a component whose connection can be changed.
  • Figure shows the connector connection
  • "A" is also c, shows the Kepuru connection
  • switch SW ⁇ Pi emitting diode LED is not provided in the subscriber circuit 38 and Bok No. 43 in Figure 5. That is, these are not the objects of the connection change according to the present invention as far as the system configuration in FIG. 5 is concerned.
  • a switch SW and a light emitting diode LED having the functions shown in FIG. 2B may be provided.
  • FIG. 6 is a diagram showing a physical positional relationship between the rack and the shelf.
  • the column with the column number 01 has a plurality of columns 0101, 0102, 0103,...
  • the column 0101 Can accommodate six shelves 0-5 (six-tier configuration).
  • Each shelf can be identified by the rack number and the tier number.
  • a shaded shelf can be identified by 0101-4.
  • the first two numbers of 0101 indicate a frame, and the following two numbers indicate a frame.
  • the shelves are roughly divided into terminal shelves, concentrating shelves, and distribution shelves.
  • the terminal shea I Ruff there is a subscriber circuit shelf, Bok Rankushi Elf and Bok one down receiver sheet Weru off D
  • FIG. 7 is a perspective view of a main part of the terminal shelf. It has a common terminal shelf 5 ⁇ and a plurality of cards 52.
  • the common part of the shelf corresponds to the subscriber circuit common parts 37-1 to 37-4, the trunk common part 41 or the receiver common part 42 in FIG. S:
  • the common part J1 has a connector 53a, a light emitting diode, an E.D. and a switch SW on its front panel.
  • the card 52 corresponds to each subscriber circuit 38, each trunk 43, or each token receiver 44.
  • Each card 52 has a light emitting diode LED and a switch SW on its front panel. When the card 52 is not subjected to the connection change of the present invention, the light emitting diode i.ED and the switch SW are unnecessary.
  • This higher-level device is the concentrator stage Sielf that constitutes LSW 35-1 and 35-2 in FIG. 5 for the subscriber circuit shelves, and the trunk:!: , 33-2, ..., 33-n.
  • FIG. 8 is a perspective view of a main part of a line concentrator t-lf.
  • Concentration stage shield 55 has a shield common portion 55 and a lower device connection terminal group 57 composed of a plurality of terminals 56.
  • Shelf common part 55 is connected to the front panel by It has a light emitting diode LED and a switch SW.
  • the common shelf 55 is connected to a higher-level device (distribution stage shelf) via an optical fiber dial 58 (corresponding to L3 in FIG. 5). Since the distribution stage shelf only connects the lower-level devices, a switch SW and a light emitting diode LED with the functions shown in Fig. 2B are not required in the common part of the shelf.
  • FIG. 9 is a main part circuit diagram of the shelf common unit 51 and the card 52 shown in FIG.
  • the card 52 has a register circuit 52a.
  • the register circuit 52a corresponds to the status register 261 and the control register 262 in FIG. 2B.
  • the register circuit 52a has a change request bit 263 and a change confirmation bit 264.
  • the shelf common unit 51 has a register circuit 51a 51b, a multiplexer Z demultiplexer (MPXZDMPX) 51c, and an insertion / extraction unit (inserter / dropper) 51d.
  • the register circuit 5a corresponds to the status register 261 and the control register 262 in FIG. 2B, and has a change request bit 263 and a change confirmation bit 264.
  • the register circuit 51b is used to indicate whether or not each card 52 is enshrined in the 1: 1: Luff. When the illustrated card 52 is inserted into the shelf, a power loop 59a is formed, and the corresponding bit in the register H3 path 51b becomes "1".
  • the Multilexa Z demultiplexer 51c multiplexes the contents of the register circuits 52a, 51a and 51b and sends them to the insertion Z extraction section 51d. Send to a and 51 b.
  • Insertion Z extraction unit 51 d is a maintenance time slot 0 for the frame signal containing the received multiplexed speech signal (signal related to the speech channel in Fig. 4). In the meantime, the signal from the multiplexer / demultiplexer 51c is input.
  • the insertion / extraction unit 51d is connected to an optical fiber cable and a connector 53a (a photoelectric conversion unit is provided at the preceding stage, but is omitted here.
  • the necessary data is extracted from the multiplexed signal received through ⁇ and output to the multiplexer / demultiplexer 51c
  • the connection between the shelf common unit 5 ⁇ and its higher-level equipment, and the shelf common unit 5 Monitored in the same way as ⁇ and card 52.
  • each of the peripheral processors 34-1 and 34-2 has stored office data for the components it controls in memory 345 (Figure 3).
  • This office data is stored in a table format as shown in Fig. 1 OA and Fig. 1 OB.
  • Figure 1 OA shows the terminal allocation table for the concentrator switch 35- ⁇ or 35-2.
  • This table contains the data on the connection change, such as the concentration switch (LSW) terminal number, shelf number, and E-type.
  • the concentrator switch terminal numbers indicate the terminals 56 of the lower device connection terminal group 57 shown in FIG.
  • the shelf number indicates the shelf in which each terminal 56 is housed: t-lf.
  • the shelf type indicates the type of shelf.
  • FIG. 1 OB shows a card allocation table that specifies the card positions and card types accommodated in the shelf of shelf number 0203-1 in FIG. OA.
  • each subscriber circuit 38 is formed in a card 52 (FIG. 7).
  • FIG. 118 to FIG. 11C show an example of office data stored in the internal memory of each of the “processors 32-—, 32-2,..., 32-n shown in FIG.
  • FIG. 11A shows a switching network terminal allocation table. This table shows the switching network terminal numbers. No., I-LF number, and L: Specify the L-LF type.
  • FIG. 11B shows a card location staple. This staple is provided for each shelves, and specifies the position of the card to be stored and the card type.
  • Fig. 11C shows a table that specifies outgoing subscriber data required for call processing in each of the call processors 32-1, 32-2,-, and 32-n. This table is provided for each system and specifies the device number and the attributes of the calling subscriber. The device number consists of the shelf number, the card number in the shelf, and the number of the circuit on the card. Attributes indicate, for example, the type of device and whether three-way calling is possible.
  • called party data is defined as unique office data.
  • Fig. 2 shows a table that defines the called subscriber data.
  • the table shown defines the subscriber number, call processor number, peripheral processor number, device number, and office data related to attributes.
  • the attributes here include, for example, data indicating whether the current status of the called subscriber is in call-it-writing.
  • FIG. 14 is a flowchart showing the operation of the OM processor 30.
  • the processing shown is the call processor 32-,, 32-2 related to the maintenance person (unit to be changed).
  • ⁇ , 32 evident in communication with ⁇ .
  • Arose "Zosa is a cop ⁇ , 32-n, the processing shown is communication between the maintenance person (unit for connection change) and the OM processor 30 or the related peripheral processor 34 ⁇
  • the contents of the registers in the unit whose connection is to be changed are periodically stored in the internal memory of the processor via the SGN memory (for example, the scanner memory 342 in FIG. 3) in the multi-frame format shown in FIG.
  • the corresponding connection request pit (Fig. 19B) in the memory becomes "1".
  • the processor scans the memory at a slower rate and monitors for connection change requests (step 101 in Figure 13A). At the same time, the processor also monitors whether a connection change has actually occurred (step 101). Now, upon detecting a connection change request (step 102), the processor freezes the ellipsis in FIG. 9 (B), which will be described later, and does not accept a new connection change request thereafter (step 103). After that, the processor notifies the OM processor 30 of the unit requested to change (step 104), and the processor waits for an acknowledgment from the OM processor 30 (step 105).
  • the OM processor 30 receives a connection change request from the processor in step 202.
  • the OM processor 30 sends an acknowledgment to the processor (step 203), and waits until the unit for which the connection change request has been made is cut off and axle (step 204).
  • the target unit When receiving the message (step 106), the target unit is closed (step 106). 107). This means that access to related station data of the unit whose connection is to be changed cannot be made in the processing of a service request generated after the connection change request. This is to avoid a situation in which service is suddenly interrupted due to a connection change during service provision. Thereafter, the processor gives an acknowledgment to the target unit indicating that the change request has been accepted. (Stair 108). Then, the processor waits for cutting of the target unit (step 109). In the state of step 105, when the switch is turned off by the target unit to cancel the connection change request (step 110), the processor notifies the OM processor 30 of this (step 111), and proceeds to step 101. Return.
  • Step 112 When the processor detects that the target unit has been disconnected (step 112), it notifies the OM processor 30 of this (step 113), and the processor waits for the connection of the disconnected processor to be completed. (Step # 4) If the connection change request is canceled in the state of step 19, the processor behaves in the same manner as the step knobs 110 and 111 (steps 115 and 116).
  • step 205 when the OM processor 30 receives the notification of the step t13 from the processor (step 205), the OM processor 30 waits for the connection of the target unit (step 206). When the notification of the cancellation has been received (step 207), the process returns to the idle state in step 201.
  • Step 121 the processor performs the processing of Step 131 in FIG. 13G and, at the same time, waits for the connection completion notification from the OM port processor. .
  • the processor notifies the OM processor 30 that the target unit has been connected. Then, the processor waits for the edited data to be sent from the OM processor 30 (Step 132).
  • the OM processor 30 Upon receiving the notification of step 131 (step 208), the OM processor 30 edits the data resulting from the change in the connection of the target unit (step 2 9) . The OM processor 30 then edits the edited data into the target unit. The data is transferred to the newly connected processor (step 210), and a notification of the completion of the data editing is waited for from the processor (step 211) When the cancellation of the connection change request is received in step 206 (step 212) Return to step 201.
  • the processor when the processor receives the data transferred from the OM processor 30 (step 133), it edits the data (step 134).
  • the processor When the data editing is completed, the processor notifies the completion of the data editing to the target unit (step 135). Then, the processor waits for a change confirmation (connection completion) from the target unit (step 136).
  • the maintenance person turns off the switch SW, sets the change confirmation bit 264 to "0", and notifies the D-processor of the connection completion.
  • the processor receiving this at step 137 sends a connection completion notice to the OM processor 30 (step 138), and returns to step 101.
  • the OM processor 30 receives the connection completion notification from the processor relating to the target unit after the connection (step 212 in FIG.
  • the OM processor 30 is updated.
  • a connection completion notification is sent to the processor relating to the new target unit (step 213).
  • the processor After receiving the connection completion notification (step 117 in FIG. 13B), the processor deletes the data of the target unit stored in the memory inside the processor (step 118), and returns to step 101.
  • FIG. 15 when the subscriber's circuit (S LG> common part 37-2) connected to the concentrator switch 35-1 in Fig. 5 is disconnected and connected to the concentrator switch 35-2.
  • the sequence is shown in Fig. 16, where the processor before and after the connection (referred to as PPR (m, i) hereinafter), the call processor 32-1 (hereinafter referred to as CPR ⁇ m)),
  • Figure 17 shows the changes in the internal memory of the OiVl processor 30, the call processor 32-2 (hereinafter referred to as CPR (n)), and the peripheral processor 34-2 (hereinafter referred to as PPR (n, j)). Show.
  • Travel subscriber circuit common unit 37 to turn on an 2 changes Suitsuchi SW (P ⁇ ) £ status of the monitored data SGN connection change request bit I becomes "1", the peripheral-flop D processor PPR (m, ⁇ "( ⁇ 2> ⁇ ) The peripheral processor PPR (m, i) detects the connection request and notifies the call processor CPR (m) (P3).
  • the PSA CPR (m) is also notified to the OM processor 30 (P3) ⁇ A signal of approval is transmitted to the OM processor 30 ⁇ GPR (m) ⁇ PPR (m, t), and the target unit (subscribed) Block the data in the common part of the user circuit 37-2) (P4) o
  • the change confirmation bit of the control information memory of the peripheral processor PPR (m, i) becomes "1", which is transmitted to the target unit.
  • P5 The light emitting diode indicating the approval of disconnection is turned on (P6), and the target unit is disconnected from the shelf (P7). This application follows the same sequence as normal maintenance work. Peripheral processor PPR that was cut
  • the change request bit 263 becomes "0" (the change request bit in the status monitoring data SCN is in the OFF state), and PPR (n, j) ⁇ ⁇ PR (n) ⁇ OM processor 30—CPR (m) ⁇
  • the completion notification is transmitted in the order of PPR (m.j>) (P18)
  • the contents of the control information bits of the peripheral processor PPR ⁇ n.j) are changed, the change confirmation bit becomes "0", and the target unit is sent to the target unit. It is transmitted ( ⁇ ⁇ 9).
  • the light emitting diode of the target unit disappears and the maintenance person completes the work (P20) According to the diagram for changing the internal memory contents of each part of the system shown in Fig.
  • the call processor CPR (n) in which the target unit is connected to the device under management receives the data of the target unit from the magnetic disk unit 31 for backup via the OM processor 30. Edited and updated office data is newly stored. Then, a part of the data received by the call processor CPR ⁇ n> is sent to the internal memory of the peripheral processor PPR (n, j), and is edited, updated, and stored based on the data.
  • FIGS. 18A and 18B A specific example of a change in the content of the internal memory will be described with reference to FIGS. 18A and 18B.
  • a specific example of the following is: “System 2: RLF 0203-2 is connected to the peripheral processor PPR of the call processor CPR (m). This is the case where the connection is changed to the terminal of the concentrator switch terminal No. 2 of the processor PPR (J).
  • the table of shelf 0203-2 has been sent due to the PPR (j). -21-The office data of the call processors CPR (m) and CPR (n) are changed as follows. In the call processor CPR (m), the data corresponding to L: LF 0203-2 is deleted. The call processor CPR (n) receives the data corresponding to the self 0203-2 from the OM processor 30. The office data of the OM processor 30 is changed as shown in 18Bf !. Accordingly, the magnetic disk device 31 rewrites all office data relating to the change, and notifies the new connection destination of the changed portion.
  • ⁇ Word consists of 32 bits. Each word is switched and corresponds to the end of the SW. The position of each word corresponds to the terminal number of the line switch LSW. 0 bit of each word is used for each terminal! : Allocated to the Luff common part 51 (Fig. 7), and the remaining bits are allocated to the card accommodated in the terminal Sirso. '
  • the change request bit is stored in the area (E3) in Fig. 19.
  • this area (B) the multiplexing transmitted in the multi-frame format via the optical fiber cable 53 in Fig. 9 is used.
  • the ON / OFF information of the switch SW in the maintenance time slot in the signal (Fig. 4) is written in.
  • This maintenance time slot is extracted by the insertion extraction unit 5 Id (part 9) and the multiplexer Z
  • the internal memory (not shown in Fig. 9) is transferred via the multiplexer 51c. It is determined by the cycle of the frame.
  • the word stored here is particularly called a change request word.
  • the area (A) records the state when the peripheral processor PPR processing (program) last accessed the change request bit (iast look).
  • the writing period is equal to this access frequency.
  • the code stored here is also referred to as a change request last look code.
  • the area (D) indicates the state of insertion of the card.
  • the writing cycle is determined by the multi-frame cycle.
  • FIG. 20 is a flowchart showing how the peripheral processor PPR detects a connection change request.
  • Program which defines the 11 shown, by a task scheduler of the peripheral processor, t> also be activated periodically, since the present invention that only one circumferential particularly those connectable change, accepting one connection change request After that, other connection change requests are ignored until all processing (connection change completion) is completed (step 103 in Fig. 13 /).
  • word n change request word
  • word n change request last look word
  • step 307 learns that there is a request to change the connection of the shelf common part 51, that is, the shelf having the same, and notifies the higher-level arousesa of the shelf number (step 307).
  • the processing of step 307 is processed by another program module of the peripheral processor PPR.
  • the connection status bit when the peripheral processor PPR last accessed the area ⁇ D) in FIG. 19 is written (step 310) D
  • step 303 If there is "1" in bit m (m> 1) in step 303, the peripheral processor PPR knows that a connection change request has been made to card m, and notifies the upper processor of the number of this card. . Then, step 310 is executed.
  • connection change of the device to be changed and the repair of office data can be performed at the same time, so that a great number of man-hours required for the conventional office data change can be reduced.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Exchange Systems With Centralized Control (AREA)
  • Computer And Data Communications (AREA)

Description

明 細 書
Γ分散制御を行うプロセッサを管理するためのデータを自動的に編集す る方法及びこれを用いたシステム」
技術分野
本発明は分散制御を行うプロセッサを管理するためデータを自動的に 編集する方法及びこれを用いたシステムに関する。 より詳細には、 本発 明は多くの端末を収容し負荷の発生がランダムな階雇構造の蓄積プログ ラム制御システムにおけるオフィスデータの自動編集方法及びこれを用 いたシステムに関する。
近年、 中央処理装置の下に負荷を複数のサブシステムにより分散処理 するプログラム制御システムが存在する。 その場合、 負荷に応じた複数 のサブシステムが更に下位のサブシステムを備えた階層構造をとるシス テムがある。 そのようなシステムでは、 負荷の予測値に基づいて、 シス テムを構成する各段階の構成装置 (プロセッサを備える下位装置も含む) を配置する。 ところが、 稼動開始の後に実際に加わる負荷が予測値とず れたり、 サブシステム間に負荷処理の不均衡が存在する場合にはシステ ムの再構成が必要となる。 このようなシステムでは、 全てのュニッ 卜に 関するデータが中央処理装置のメモリに蓄積されている。 従って、 シス テム再構成時には中央処理装置のメモリに蓄積されているデータ変更も 必要となる。 このためには多くの手間と、 時間を要する。 従って、 その 改善が望まれている。
背景技術
第 1 図は、 従来のプログラム制御システムの一例である交換システム ブロック図である。 図示する交換システムは、 次のとおり構成されてい る。 コンソール (CS) 10はパス 19— 1に接続され、 保守者により 操作される。 磁気テープ装置 (MT) 2はバス 19— 2に接続され、 シ ステム運用上必要なすべての構成要素に関する才フィスデータのフアイ ルを格納している。 オペレーション Zメンテナンスプロセッサ (以下、 単に OMプロセッサという) はパス 19一 1及び 19 -- 2に接続され、 コンソール 10及び磁気テープ装置 1 とのデータの授受、 並びにバス 19— 2に接続される 2つのコールプロセッサ Ί 3— Ί ( C P R # i ) 及び Ί 3— 2 ( C P R # j ) 間の通信の制御などを行う。 コールプロセ ッサ 13— 1及び 13— 2はそれぞれ、 スイッチングネッ 卜ワーク Ί 4 — 1 (SN i ) 及び 14一 2 (SN j ) を制御する。 スイッチングネッ 卜ワーク 1 4— 1及び 14— 2には、 複数のラインコンセン卜レータ 1 5 ( LC#m, LC# n, ···, L C # 0 ) が接続されている。 各ライ ンコンセントレータ 1 5は、 周辺プロセッサ ( PPR) 1 6で制御され る。 各ラインコンセントレータ 15は複数の周辺装置 ( a, b. c〜) 1 7を収容する。 各周迎装置 Ί 7は、 ディス卜リビューティングフレー ム (分配フレーム : MD F ) 20を介して複数の端末 (例えば電話機) 18を収容する。
各周辺装置 1 7は多数の加入者線回路を収容したパッケージ構造 (通 常、 カードと呼ばれる〉 をもつ。 各周 S装置 Ί 7は端末 18からの信号 を時分割多重して、 多重化された信号を対応するラインコンセントレー タ 1 5に供給する。 各ラインコンセントレータ 1 5は対応する周辺プロ セッサ 1 6の制御により、 周辺装置 Ί 7を相互に接続したり、 周辺装置 17を対応するスイッチングネッ トワーク 1 4— Ί , 1 4一 2に接続す る。 コールプロセッサ 13— 1及び 13— 2はスイッチングネッ 卜ヮー ク 1 4— 1及び 1 4一 2を制御して、 各ラインコンセントレータ Ί 5か らの要求に応じて周一スイッチングネッ トワーク内の異なるラインコン セン卜レータ 1 5間で通信路を形成したり、 他のスイッチングネッ トヮ 一夕との間で通信路を形成する。 また、 各コールブセッサ 1 3— 1 及び 1 3— 2は内部にメモリを具備し、 上記通信路の形成等の制御に必要な 下位の周辺プロセッサ 1 6や周辺装置 1 7に関するオフィスデータを備 えている。 この場合のオフィスデータとは、 装置種別, 特性 (用途) , 個数, 配置関係等に関するデータである。 同様に、 各周辺プロセッサ 1 6は内部メモリを有し、 ラインコンセントレータ Ί 5の下位装置であ る周辺装置 Ί 7についての種別, 個数, 配置等のオフィスデータを備え ている。 O Mプロセッサ 1 2は管理下のすべてのュニッ 卜に関するオフ イスデータを内部メモリに蓄積しており、 システムを管理し運営する上 で必要なデータを取り出して処理を行う。 磁気テープ装置 Ί 1 は、 O M プロセッサ 1 2の内部メモリに蓄積されているオフィスデータと周一の オフィスデータを、 バックアップデータとして常に蓄積している。
このような第 1 図のシステム構成で稼動している時に、 各部にかかる 負荷に不均衡 (例えば、 処理量の過大または過少, 端末の増大, 減少等) が生じると、 設備が不足したり、 余剰設備を備えることになる。 このた めサービスが悪化したり、 コス卜が過大となり設備管理上好ましくない。 従来はこれに対処するために、 次の手順でシステムの再構成を行う。 第 1 図に再構成の例として A〜Cの 3か所でシステム構成を変更する場 合を示す。 すなわち、 Aは番号杯 mのラインコンセントレータ 1 5に接 続していた bの周辺装置 1 7を、 番号 # nのラインコンセントレータ 1 5に接続する。 Bはスイッチングネッ トワーク ( S N i ) Ί 4— 1 に 属していた番号 # nのラインコンセントレータ 1 5をスイッチングネッ 卜ワーク 1 4一 2 ( S N j ) に収容するよう変更する。 Gは cの周辺装 置 1 7を番号 # 0のラインコンセントレータ 1 5に収容するよう変更す る。
このような変更を行う場合、 従来は現場において構成ュニッ 卜の接続 変更作業と平行して、 システムの原図面を訂正し、 それに基づいて構成 変更に係わるデータを作成する。 変更の規模が大きいとコンピュータを 用いてオフィスデータを作成する。 変更の規模が大きくないとコンソ一 ル Ί 0からデータを入力し、 その入力データに基づいて O Mプロセッサ 1 2の内部メモリに保持するデータを新たなものに編集 ♦ 更新する。 そ の更新が終了すると、 O Mプロセッサ 1 2は分散処理プロセッサである 各コールプロセッサ 1 3 --及び 1 3— 2に通知し、 それぞれの内部メモ リに保持する管理下の構成要素に関する才ブイスデータを更新する。 各 コールプ□セッサ Ί 3— 1 及ぴ 1 3 2はさらに、 その下位の装置であ るラインコンセントレータ 1 5の周辺装置 1 6に対し変更データを通知 して、 同様に内部メモリを更新する。
しかしながら、 上記従来のシステムは次の問題点を有する
第 1 に、 変更の対象となるュニッ 卜の接続変更とこれに伴うオフィス データの修正とを同時に行うことができない。 すなわち、 保守者はュニ V 卜の接続変更を行った後、 コンソール 1 0を用いて必要なデータを入 力するか又は M T Ί Ί から新しい局データファイルを投入してデータの 修正を行わなければならな
Figure imgf000006_0001
従って、 ュニッ 卜接続変更に係る作業の 簡略化が望まれる。
第 2に、 データの修正はオペレータによるマニュアル作業に負うとこ ろが大きいため、 人為ミスが多く発生する可能性がある。
第 3に、 データの 正には多くの時間を要する。 オフィスデータの修 正が完了するまで変吏されるュニッ 卜は使用できないため、 これに関す るサービス提供が長時間中断してしまう。
従って、 本発明の主たる目的は、 上記問題点を解決したオフィスデー タの自動編集方法及びこれを用いたシステムを提供することにある。 本発明の目的をより特定すれば、 接続変更の対象となるュニッ 卜から 接続変更の要求を発し、 上位ュニッ 卜からの確認の指示を該接続変更の 対象となるユニッ トに表示するだけでシステム内の各階層におけるオフ イスデータの更新が自動的に行われるオフィスデータの自動編集方法及 びこれを用いたシステムを提供することにある。
発明の開示
本発明はシステム中に設けられた階層構造の複数の処理装置を管理す るためのデータを自動的に編集する方法である。 このシステムは前記複 数の処理装置を管理するためのデータを有する管理プロセッサを具備し 階層構成における上位の処理装置は自己が管理する下位の処理装置を管 理するために必要なデータを有する„ 本発明は次のステップを有する。
ステップ ( a ) は上位の処理装置において、 下位の処理装置から接続 変更の要求があつたかどうかを監視する。
ステップ ( b ) はステップ ( a ) において、 下位の処理装置から接続 変更の要求があったことを検出すると、 該要求元である処理装置を前記 上位の処理装置で識別して前記管理プロセッサに通知する。
ステップ ( c ) は前記管理から要求元の下位装置に、 受信した要求の ァクノリ ッジ信号を返送する。
ステップ ( d ) は該ァクノリッジ信号を受信した後、 要求元の処理装 置を切り離すことで生じる切り離し信号を前記管理プロセッサに通知す る。 ステップ ( e ) は該通知を受けると、 管理プロセッサが管理するデー タのうち接続変更要求を発した要求元の処理装置に関するデータを編集 する。
ステップ ( e〉 は前記管理プロセッサにおいて、 要求元の処理装置が 新たに前記処现装置のいずれか 1つに接続されたかどうかを監視する。 ステップ ( f ) は、 ステップ ( e ) において要求元の処理装置が新た に接続されたことを検出すると、 新たに接続された要求元の処理装置に 関するデータを編集して上位の処理装置に転送するとともに、 要求元の 処理装置に接続変更の完了を通知する。
ステップ ( g ) は切り換え前まで要求元の処理装置に関連していた上 位の処 ¾装置のデータから、 要求元の処理装置に関するデータを削除す る。 - また、 本発明は以下の要素を具備したシステムである。 ' 階層構造のシステムは、 階層構造を形成するように接続された複数の 処理装置と、 最高位の処理装置に接続された管理プロセッサとを有する。 この管理プロセッサは前記複数の処 S1裝置を管理し、 かっこの管理に必 要なデータを保持している。
前記複数の処理装置は上位の処理装置又は下位の処理装置として機能 する。
下位処理装置として機能する処理装置は、 システム中の接続の変更要 求を生成する第 1 の手段と、 前記管理プロセッサから送られてくるァク ノリッジ信号又は確認信号に基づき表示をオペレータに与える第 2の手 段と、 下位の各処理装置がシステムから切り離されたときに第 1 の信号 を生成し、 システムに再び接続されたときに第 2の信号を生成する第 3 の手段とを有する。 上位の処理装置として機能する処理装置は、 関連する下位の処理装置 のいずれかに前記要求が発生したかどうかを監視して前記管理プロセッ サに該要求の発生を知らせる第 4の手段と、 関連する下位の処理装置を 管理するために用いられるデータを記憶する第 5の手段とを有する。 前記管理プロセッサは前記要求の発生を知らされるとこの要求を発し た処理装置に前記ァクノリッジ信号を供給する第 6の手段と、 管理プロ セッサが前記第 3の手段で生成された前記第 Ί 及び第 2の信号を受信し たときに前記要求を発した処理装置に関する前記データを編集する第 7 の手段と、 管理プロセッサが前記第 3の手段で生成された前記第 2の信 号を受信した後に前記システムから切り離されそして再び接続され 前 記要求を発した処理装置に関する上位の処理装置に前記確認信号ととも に前記編集されたデータを送出する第 8の手段とを有する。
前記第 5の手段に記憶されている前記データは、 前記管理プロセッサ からの編集されたデータに基づき変更される。
闵面の簡単な説明
第 1 図は従来のシステム構成のブロック図 :
第 2 A図は木発明の基木構成のブロック図 :
第 2 B図は第 2 A図の基本構成で用いられるュニッ 卜の要部を示す図 第 3図は本発明を交換機システムの周辺装置と集線装置の部分に実施 した構成のブロック図 ;
第 4図は変更要求ビッ 卜と変更確認ビッ 卜を伝送するために用いられ るマルチフレームフォーマツ 卜の図 :
第 5図は本発明を交換機システムに適用した場合のシステム構成全体 のブロック図 :
第 6図は交換機システムの物理的な構成例を示す図 : 第 7図は端未シェルフの斜視図 :
第 8図は集線段シェルフの斜視図 :
第 9図はシ: cルフ中の接続変更処理に関する部分のブロック図 : 第 1 O A図及び第 Ί 0 B図は周辺プロセッサの内部メモリに格納され るオフィスデータの一例を示す図 :
第 1 1 A図, 第 1 1 B図及び第 1 1 G図はコールプロセッサの内部メ モリに格納されるオフィスデータの例を示す図 :
第 1 2図は O Mプロセッサの内部メモリに格納されるオフィスデータ の例を示す図 :
第 Ί 3 Α図, 第 1 3 B図及び第 1 3 G図は周辺プロセッサ又はコール プロセッサの処理のフローチヤ一卜 ;
第 1 4図は O Mプ ΰセッサの処理のフローチヤ一卜 ;
第 1 5図は接続変更の例を示す図 :
第 Ί 6図は実施例の動作シーケンス図 :
第 Ί 7図はシステム内の各部の内部メモリに格納されているオフィス データの変更を示す図 ;
第 1 8 Α図及び第 1 8 Β図はオフィスデータの変更の具体例を示す図 第 1 9図は接続変更要求検出のために用いられる内部メモリの一部の エリァを示す図 :及び
第 2 0図は周辺装置における接続変更要求検出のフローチヤ一卜であ る。
発明を実施するための最良の形熊
はじめに、 本発明の基本構成を第 2 Α図及び第 2 B図を参照して説明 する。
第 2 A図において、 管理プロセッサ 2 0は制御プロセッサ 2 2— 1 と 22— 2を管理する。 また、 管理プロセッサ 20はシステム全体の構成 要素に関するオフィスデータを格納した内部メモリ (図示なし〉 を有す る。 磁気ディスク装置 21は管理プロセッサ 20の内部メモリとともに オフィスデータをパックアップのために保持する。 制御プロセッサ 22 — Ίは、 制御ユニッ ト 23— 1及び 23— 2を管理するとともに、 制御 ユニッ ト 23— 1及び 23— 2の管理に必要なオフィスデータを格納し た内部メモリ (図示なし) を有する。 同様に、 制御プロセッサ 22— 2 は、 制御ユニッ ト 23— 3及び 23— 4を管理するとともに、 制御ュニ ッ 卜 23— 3及び 23— 4に関する管理に必要なオフィスデータを格納 した内部メモリ (図示なし) を有する。 制御ユニッ ト 23 - · 1 はこれに 接続されている周辺ュニッ 卜 24— 1. 24— 2, …を管理するプロセ ッサ (図示なし) を具備する。 このプロセッサは接続される周辺ュニッ 卜 24— Ί, 24 - 2 , …を管理するために必要なオフィスデータを格 納する内部メモリ (図示なし) を有する。 制御ュニッ 卜 23 - 2 , 23 一 3及び 23— 4も制御ュニッ 卜 23— 1 と同様に構成されている。 制 御ュニッ 卜 23 -.1 に管理される周辺ュニッ 卜 24— 1及び 24 - 2は それぞれ、 複数の端末 25— 1及び 25— 2を管理する。 周様に、 周辺 ユニッ ト 23— 3及び 23— 4も複数の端末 (図示なし) を管理する。 制御ユニッ ト 23— Ί〜23— 4及び周辺ユニッ ト 24— 1 , 24— 2, ·"の各々はパヅケージ構造 (カード) を有し、 図示しない架に取り はずし可能に設けられる。 また、 制御ュニッ 卜 23— Ί〜23— 4及び 周辺ユニッ ト 24— Ί , 24- 2, …の各々はシステム中の接続を変更 することができるユニッ トであって、 第 2 Β図に示す構成を具備する。 第 2 Β図に示す構成は接続変更時に用いられ、 制御ユニッ ト 23 - Ί〜 23— 4及び周辺ユニッ ト 24— Ί , 24 - 2, "'が本来備える構成を - 1 o - 一部使用しまた付加的に設けられる。
第 2 B図において、 ユニッ ト 26は制御ユニ^ 卜 23— Ί〜23— 4
ΐ
及び周辺ユニッ ト 24— 1 , 24- 2. ··♦の各々に相当する。 ュニッ 卜 26はスィッチ 27, 表示素子 28, 接続要求を表す変更要求ビッ 卜 263を含む状態レジスタ 261, 及び変更確認を表わす変更確認ビッ ト 264を含む制御レジスタ 262を有する。 状態レジスタ 261及び制御レジ スタ 262は通常用いられるものであり、 これらに新たに変更要求ビット 263及び確認ビッ ト 264を新たに割り当てる。
本発明では保守者により変更可能なュニッ 卜 26の接続を変更する際 に、 当該ユニッ ト 26のスィッチ 27をオンとすることにより上位装置 に対し、 変更要求が発信される。 ユニッ ト 26は、 上記からのその要求 を受け付たことを表わす確認信号を受信すると表示素子 28により表示 を行う。 上位では当該ュニッ 卜 26に関するデータを取り出して変更後 の上位の装置 (管理プロセッサ 20を含む) に当該オフィスデータを転 送して、 上位の各階層のメモリの内容を更新するものである。
—例として、 第 2Α図の周辺ユニッ ト 24— 2 (第 1図 ( b ) の 26 の構成を備える) を取り外して制御ユニッ ト 23 -3に接続する場合に つき説明する。 保守者は周辺ュニッ 卜 24— 2のスィッチ 27 (第 2 B 図) をオン状態にセッ 卜する。 すると、 状態レジスタ 261の変更要求ピ y 卜 263が " 1 " となる。 この周辺ユニッ ト 24— 2の状態レジスタ 263の内容は、 上位装置である制御ュニッ 卜 23— 1により常時周期的 なスキャン (走査) により状態監視されている。 スキャンが行われると. 制御ュニッ 卜 23— 1はその内部メモリに保持する周辺ユニッ ト 24—
2に関する状態倩報を更新する。 この場合、 その中の変更要求ピッ 卜 263が " 1 "であることにより、 制御ユニッ ト 23— 1は周辺ュニッ 卜 2 4 -- 2から接続変更要求が発したことを通信路 (図の実線) を介して 上位の各装置、 すなわち制御プロセッサ 2 2 - Ί及び管理プロセッサ 2 0へ通知する。 すると、 管理プロセッサ 2 0はその内容から、 変更要 求を発しているュニッ 卜を認識して、 認識結果を内部メモリの所定エリ ァに保持する。 そして、 管理ァロセッサ 2 0は要求を受け付けたことを 表わすァクノリ ッジを制御プロセッサ 2 2— 1 に転送する。 このァクノ リ ッジは制御情報中の所定のビッ 卜を用いて行われる。 制御プロセッサ 2 2 — 1 はァクノリッジを受け取ると、 自己が保持'する周辺ュニッ 卜 2 4 -· 2に係るデータを閉塞 (使用禁止状態) する。 そして、 制御プロ セッ ト 2 2— 1 はァクノリッジを制御ユニッ ト 2 3— "I に送信する
これを制御ユニッ ト 2 3 - 1 で受けとると自己が保持する周辺ュニッ 卜 2 4— 2に係るデータを閉塞する。 そして制御ユニッ ト 2 3— Ί は周 辺ュニッ 卜 2 4— 2に対してァクノリ ッジを含む制御情報を送出する。 このァクノリ ッジより第 2 B図に示す制御レジスタ 262中の変更確認ビ ッ 卜 264が " Ί " にセッ 卜される。 これにより、 表示素子 2 8が点灯し て保守者に、 接続変更要求が管理プロセッサ 2 ϋに受け付けられたこと を知らせる。
次に、 保守者がスィッチ 2 7をオン状態のままその周辺ユニッ ト 2 4 - 2を制御ユニッ ト 2 3— 1 から切り離して、 制御ユニッ ト 2 3— 3に 取り付ける。 制御ユニッ ト 2 3— 1 は状態監視により周辺ュニッ 卜 2 4 -· 2が無くなつたことを検出して、 上位へ周辺ユニッ ト 2 4 - 2が切り 離されたことを通知する。 この通知を制御プロセッサ 2 2— 1 を経て受 信した管理プロセッサ 2 0は、 周辺ユニッ ト 2 4 2に関するオフィス データの編集を磁気ディスク装置 2 1 を利用して行う。
—方、 周辺ユニッ ト 2 4 -· 2が制御ユニッ ト 2 3— 3に取り付けられ ると、 周辺ュニッ 卜 24— 2のスィッチ 27が閉じている (ON状態〉 ため、 電源ループが形成され、 状態レジスタ 261中の変更要求ビッ 卜 263が " 1 " になる。 制御ユニッ ト 23— 3は周期的に行うスキャンに より周辺ュニ y卜 24— 2に係る変更要求ビッ 卜が " 1 " になったこと を検出し、 この旨を制御プロセッサ 22— 2を介して管理プロセッサ 20に通知する。 管理プロセッサ 20はこの通知を受けると、 先に内部 メモリに用意した周辺ユニッ ト 24— 2に関するオフィスデータを編集 する。 そして管理プロセッサ 20は、 制御プロセッサ 22— 2, 制御ュ ニッ 卜 23— 3に編集した周辺ユニッ ト 24— 2に関するオフィスデー タを送信する。 制御プロセッサ 22— 2及び制御ユニッ ト 23— 3では、 それぞれの内部メモリのオフィスデータをその内容に従って編集して更 新し、 制御ユニッ ト 23— 3に接続された周辺ユニッ ト 24— 2の表示 素子 28を点灯して保守者に知らせる。 これにより、 保守者は接続変更 に関するデータ編集が完了したことを知る。 そしてスィッチ 27を保守 者がオフにすると、 変更要求ビッ 卜 263が "0" となる。 これが、 制御 ュニッ 卜 23— 3から制御プロセッサ 22— 2を介して管理プ iセッサ 20に通知される。 そして、 管理プロセッサ 20から変更前に用いられ ていた制御プロセッサ 22— 1及び制御ユニッ ト 23— Ίに順次手続完 了通知を送る。 そして、 周辺ユニッ ト 24— 2に関するオフィスデータ が、 制御プロセッサ 22— 1及び制御ュニッ 卜 23— 1の内部メモリか ら消去される。
次に、 本発明の好ましい実施例を説明する。
第 3図は本発明を交換機の周辺ュニッ 卜と集線ュニッ 卜を含む部分に 実施して得られる構成のブロック図である。 周辺ユニッ ト 37— Ί及び 37— 2はそれぞれ、 複数の加入者回路 (S LC) 38を収容する。 各 加入者回路 38には分配フレーム MD Fを介して端末 (電話機など) が 接続されている。 加入者回路 38を収容する周辺ユニッ ト 37— 2は、 加入者回路 38に対する共通部である。 従って、 以下の説明では、 周辺 ユニッ ト 37— 1及び 37— 2の各々を加入者回路共通部 (又は S L C 共通部) と呼ぶ。 加入者回路各共通部 37 -· 1及び 37 -· 2はそれぞれ 複数の加入者回路 38からの信号線を多重化し、 また加入者回路 38へ の信号線を分離する。 加入者回路 37 - 1及び 37 - 2はそれぞれスィ ツチ SW及び発光ダイオード S L Dを有する。 スィッチ SW及び発光ダ ィオードし E Dはそれぞれ、 第 2 B図のスィッチ 27及び表示素子 28 として機能する。 勿論、 表示素子 28は他の素子で構成できる。
集線スィッチ (し SW) 35— "1は、 信号線し 1及び 1.2を多重分離 化して、 加入者回路共通部 37— 1及び 37— 2を収容する。 集線スィ "ノ チ 35 - 1はスィッチ SW及び発光ダイオード L E Dを有する。 周辺 プロセッサ 34— Ίが集線スィッチ 35— 1に接続されている。 周辺プ ロセッガ 34 - Ίは次のとおり構成されている。 信号受 分配装置 ( S R D ) 341は、 集線スィッチ 35— 1内の通信路形成のための信号を送 受し、 各端末 (電話機) や上位のスイッチングネッ 卜ワークに関する信 号をスキャナ/信号分配メモリ (SCN/S D ) 342を介して送受する スキャナ 信号分配メモリ 342は加入者回路共通部 37— 1及び 37— 2の状態監視データ SCN号及び制御 (データ SD ) を蓄積する。 以下 スキャナノ信号分配メモリ 342を単にスキャナノメモリ 342という。 周 辺プロセッサ ( PPR〉 343は集線スィッチ 35— 1及び管理下の加入 者回路共通部 37 - · 1及び 37 - · 2を制御する。 共通線信号制御装置 ( S G C ) 344はスキャナ メモリ 342と周辺プロセッサ 343との間の インタフ 1ース及び上位プロセッ (図示なし)'との通信を行う。 第 4図には、 変更要求ビッ 卜 263 (第 2 B図) を含む状態監視データ
SCNと変更確認ビッ 卜 264(第 2 B図〉 を含む制御データ S Dとを伝送 するための経路 (パス) A, B, C, D, Eが示されている。 経路 Aは 加入者線共通部 37 - 1及び 37- 2と周辺プロセッサ 343間で、 状態 監視データ SGNと制御データ SDを送受するために用いられる。 経路 Bは集線スィツチ 35— 1の状態監視データ S CNを上位のプロセッサ
(図示せず) へ送信し、 上位のプロセッサからの制御データ SDを集鎳 スィッチ 35— 1で受信するために用いられる。 以上の経路により送受 信される状態監視データ S GNと制御データ SDはスキャナ/メモリ
342を介して送受信が行われる。
また、 経路 Cは端末簡の通信パスを設定するための制御データ、 接続 変更のための制御信号の送受信、 及び編集後のオフィスデータ受信用に、 上位プロセッサとの間に設けた信号路である。 経路 Dは通話音声等のデ イジタル信号の信号路を表す。 経路 Eは周辺プロセッサ 343とスキャナ /メモリ 342の間の信号路である。
以上の各経路 A〜Eを介して、 変更要求ピッ ト 263及び変更確認ビッ 卜 264及び上位と下位の処理装置間のオフィスデータ編集に関する情報 は次のとおり伝送される。
各轻路 A〜Dは多重化伝送路である。 通常, 多重化伝送路には多数の タイムスロットが設けられている。 第 4図に、 32タイムス□ッ 卜で 1 フレームが構成されるフレームフォーマツ 卜を示す。 このフレームフォ 一マツ 卜の場合、 32タイムスロッ ト中の 30タイムスロッ トは通話チ ャネルに割り当てられる。 残りの 2タイムスロ ^ 卜のうち、 タイムス口 ッ卜 0を上位監視データ S CN又は下位装置を監視するために用いられ るメンテナンス用タイムスロッ 卜として用いる。 また、 タイムスロッ 卜 6を個別線信号用タイムスロッ 卜として用いる。
この多重化信号の周期は 125x m であるが、 状態監視データ SCNや 制瑯データ SDはこれより遅い速度である。 よって、 複数フレーム 1 , 2, ··*, nのタイムスロッ ト 0の特定ビッ トを割り当てて変更要求ビッ 卜 263及び変更確認ビッ 卜 264を伝送する。 即ち、 第 4図に示すように タイムスロッ ト 0のフレーム 1 , フレーム 2 , …, フレーム nの各々の 先頭のビッ 卜はフレーム同期用に使用し、 残りの各 7ビッ トを状態監視 データ SCNや制御データ SDを伝送するために用いる。 nフレームか らなるマルチフレーム形式の場合、 n x 7ピッ 卜の情報が伝送される。 このようにして、 上り方向と下り方向の多重化信号路の特定タイムス口 ッ 卜のマルチフレームの中の特定ビッ トを用いて、 変更要求ビッ ト 263 と変更確認ビッ ト 264を伝送する。
加入者回路共通部 37 - 1 , 37— 2と集線スィツチ 35 - 1間は多 重化信号路 (第 3図の A , D ) を介して状態監視データ SCNと制御デ ータ S Dが送受される。 同様に、 集線スィッチ 35— 1の周辺プロセッ サ 343と上位ブロセッ (図示せず) の間での多重化信号路 (第 3図の B, D ) においてあ行われる。
第 5図は第 3図の構成を有する交換システム全体のブロック図である, 第 5図中、 第 3図と同一の構成要素には周一の参照番号を付している。 第 5図において、 交換システムは集線スィッチ 35— 2 , 周辺プロセッ サ 34 -· 2, 加入者回路 ( Sし C ) 共通部 37 -' 3 , 37- 4 , 及び加 入者回路 38を有する。 これらの構成要素は、 第 3図に示すものと同様 である。 交換システムは複数のスイッチングネッ トワーク ( SN ) 33 - 1 , 33- 2 , …, 33— nを有する。 スイッチングネッ トワーク 33— ίΐは集鎳スィッチ 35— 1 , 35— 2を収容する。 スイッチング ネットワーク 33 - 1はまた、 卜ランク共通部 41及びレシーバ共通部 42を有する。 卜ランク共通部 4 は複数のトランク 43に関する共通 回路である。 卜ランク (TRK) 43は MD Fを介して他の交換機に接 続される u レシーバ共通部 42は複数の卜一ンレシーバ (R EG) 44 に関する共通回路である。 トーンレシーバ 44は、 電話機からの DTM F信号や他局からの M F信号を受信するために用いられる。 各卜ーンレ シーパ 44はスィッチ SWと発光ダイオード L E= Dを有する。 コールプ 口セッサ (CR P》 32— Ί , 32— 2, ···, 32— nはそれぞれスィ "ノチングネッ卜ワーク 33— 1 , 33 - 2, ··', 33- nを制御する。 コールプロセッサ 32— 1 , 32- 2, 32— πは、 またパス 3 Ί - - 1を介して OMプロセッサ 30に接続し、 更にパス 39- 2を介して 磁気ディスク装置 (DKU ) 31に接続されている。
第 5図中、 加入者回路 38 , 加入者回路 37 - Ί〜37 4 , 集線ス イッチ 35— 1〜35— 2 , 卜ランク共通部 41 , トランク 43, レシ ーパ共通部 42及びトーンレシーバ 44は接続変更可能な構成要素であ る。 図中 はコネクタ接続を示し、 "一" はケープル接続を示す c, また、 第 5図中の加入者回路 38及び卜ランク 43にはスィッチ SW及 ぴ発光ダイオード L E Dが設けられていない。 すなわち、 これらは第 5 図のシステム構成に関する限り本発明による接続変更の対象ではない。 しかしながら、 これらを本発明に従い接続変更するためには、 第 2B図 の機能をもつスイツチ SW及び発光ダイオード L E Dを設ければ良い。 上記のこれらの構成要素は架 (bay ) に収容されるシェルフ内またはシ Iルフ内に収容されるパッケージ (カード) 内に形成される。
第 6図は架とシェルフの物理的な位置関係を示す図である。 架列番号 01の架列は複数の架 0101, 0102, 0103, · "を有する。 例えば、 架 0101 は 6つのシェルフ 0〜5 ( 6段構成) を収容できる。 各シェルフは架の 番号と段の番号とで特定できる。 例えば、 斜線を施したシ Iルフは 0101- 4で特定できる。 ここで 0101の最初の 2つの数字は架列を示し、 続 く 2つの数字は架を示す。
シエルフは主として端末シ ルフ, 集線段シエルフ及び分配段シェル フに大別される。 端末シ Iルフには、 加入者回路シェルフ, 卜ランクシ エルフ及び卜一ンレシーバシヱルフがある D
第 7図は端末シエルフの要部の斜視図である。 端末シェルフ共通部 5 Ί と複数のカード 52とを有する。 シ Iルフ共通部 は、 第 5図の 加入者回路共通部 37— 1〜37— 4、 卜ランク共通部 41は又はレシ ーパ共通部 4 2に相当する。 シ: tルフ共通部 J 1はそのソロン卜パネル にコネクタ 53 a, 発光ダイオードし E D.及びスィツチ S Wを ¾する。 カード 52は各加入者回路 38、 各卜ランク 43又は各卜一ンレシーバ 44に相当する。 各カード 52はそのフロン卜パネルに発光ダイオード L E D及びスィッチ SWを有する。 尚、 カード 52を本発明の接続変更 の対象としない場合には、 発光ダイオード i. E D及びスィッチ SWは不 要である。 シ Xルフ共通部 51はコクネタ! 53 a及び光ファイバケーブ ル 53を介して上位装置へ接続される。 この上位装置とは加入者回路シ エルフにとっては第 5図で LSW35— 1 , 35— 2を構成する集線段 シエルフであり、 卜ランクシ:!:ルフゃ卜一ンレシーバシエルフにとって は第 5図で SN 33— Ί , 33 - 2 , …, 33— nを構成する分配段シ 1ルフである。
第 8図は集線段シ:tルフの要部の斜視図である。 集線段シ Iルソ 55 はシ 1ルフ共通部 55と、 複数の端子 56からなる下位装置接続端子群 57とを有する。 シェルフ共通部 55はそのフロン卜パネルに、 コネク タ 58 a, 発光ダイオード LED及びスィッチ SWを有する。 シエルフ 共通部 55は光ファイバケーアル 58 (第 5図の L 3に相当) を介して 上位装置 (分配段シエルフ) に接続される。 分配段シ Xルフは下位装置 の接続を行うのみなので、 シエルフ共通部に第 2 B図の機能を持ったス イッチ SWや発光ダイオード LE Dは不要である。
第 9図は、 第 7図に示すシェルフ共通部 51とカード 52の要部回路 図である。 第 9図においてカード 52はレジスタ回路 52 aを有する。 このレジスタ回路 52 aは、 第 2B図の状態レジスタ 261及び制御レジ スタ 262に相当する,, レジスタ回路 52 aは変更要求ピッ ト 263及び変 更確認ビッ ト 264を有する。 カード 52はシェルフ内に挿入されたとき、 その後部に設けられたコネクタ 52 b及び信号線 59を介してシ Iルフ 共通部 51に接続される。
シエルフ共通部 51はレジスタ回路 51 a 51 b、 マルチプレクサ Zデマルチプレクサ (MPXZDMPX) 51 c、 及び挿入/抽出部 (インサータ ドロッパ) 51 dを有する。 レジスタ回路 5 Ί aは、 第 2B図の状態レジスタ 261及び制御レジスタ 262に相当し、 変更要求ビ ッ 卜 263及び変更確認ビッ 卜 264を有する。 レジスタ回路 51 bは、 各 カード 52がシ: 1:ルフに禅入されているかどうかを示すために用いられ る。 例示するカード 52がシヱルフに挿入されると電源ループ 59 aが 形成され、 レジスタ H3路 51 b中の対応するビプ 卜が " 1 " になる。 マ ルチアレクサ Zデマルチプレクサ 51 cはレジスタ回路 52 a, 51 a 及び 51 bの内容を多重化して挿入 Z抽出部 51 dに送り、 またここか らの信号を分離して各レジスタ回路 52 a, 51 a及び 51 bに送る。 挿入 Z抽出部 51 dは受信した多重化通話信号 (第 4図の通話チャネル に関する信号) を含むフレーム信号のメンテナンス用タイムスロッ ト 0 中に、 マルチプレクサ/デマルチプレクサ 51 cからの信号を揷入する また、 挿入/抽出部 51 dは光ファイバケーブル及びコネクタ 53 a (その前段には光電変換部が設けられるが、 ここでは省略してある。 〉 を介して受信した多重化信号から必要なデータを抽出して、 マルチプレ クサ/デマルチプレクサ 51 cに出力する。 シエルフ共通部 5 Ί とその 上位装置との接続関係お、 シエルフ共通部 5 Ί とカード 52と同様にし て監視される。
前述したように、 各周辺プロセッサ 34— 1及び 34 - 2は支配下に ある構成要素に関するオフィスデータをメモリ 345(第 3図) に記億して いる。 このオフィスデータは第 1 OA図及び第 1 OB図に示すように、 テーブル形式で記億されている。 第 1 OA図は集線スィッチ 35— Ί又 は 35— 2の端子アロケーションテーブルを示す。 このテーブルは接続 変更に関するデータとして、 集線スィッチ ( LSW) 端子番号, シェル フ番号及びシ: Eルフタイプを含む。 集線スィッチ端子番号は、 第 8図に 示す下位装置接続端子群 57の各端子 56を示す。 シエルフ番号は各端 子 56が収容されているシ: tルフを示す。 シエルフタイプはシヱルフの 種類を示す。
第 1 O B図は、 第 Ί OA図のシェルフ番号 0203- 1のシエルフに収容さ れているカード位置とカードタイプを規定したカードアロケーションテ —ブルを示す。 前述したように、 各加入者回路 38はカード 52 (第 7 図) 中に形成される。
第 1 1八図〜第1 1 C図は第 5図に示す各」ールプロセッサ 32— Ί , 32- 2 , …, 32— nの内部メモリに格納されているオフィスデータ の一例を示す。 第 1 1 A図はスイッチングネッ 卜ワーク端子ァロケーシ ヨンテーブルを示す。 このテーブルはスイッチングネッ トワーク端子番 号, シ Iルフ番号、 及ぴシ : Lルフタイプを規定する。 第 1 1 B図はカー ドアロケーションテープルを示す。 このテープルはシエルフごとに設け られ、 カード収容するカード位置とカードタイプを規定する。 第 1 1 C 図は各コールプロセッサ 32— 1 , 32 -2, -, 32— nにおける呼 処理に必要な発信加入者データを規定するテーブルを示す。 このテープ ルはシ: Eルフごとに設けられ、 装置番号と発信加入者の属性を規定する。 装置番号はシエルフ番号と、 シ Iルフ内のカード番号と、 カード上の回 路の番号とからなる。 属性は例えば、 装置のタイプと三者通話が可能か どうかを示す。
第 5図に示す OMプロセッサ 30の内部メモリには、 特有なオフィス データとして着加入者データを規定する。 第 Ί 2図はこの着加入者デー タを規定するテーブルを示す。 図示するテーブルは加入者番号, コール プロセッサ番号, 周辺プロセッサ番号, 装置番号, 及び属性に関するォ フィスデータを規定する。 ここでの属性とは、 例えば着加入者の現在の ステータスがコールゥ Iィティングにあるかどうかを示すデータを含む。 次に、 本実施例の動作について説明する。
第 13 A図, 第 13B図及び第 13 G図は第 5図に示すコールプロセ ッサ 32— Ί , 32- 2, ··、 32— n及び周辺プロセッサ 34— Ί , 34- 2の各々の動作フローチャートである。 以下の説明では特にこと わらないかぎり、 これらのプロセッサを単にプロセッサと呼ぷ。 また、 第 14図は OMプロセッサ 30の動作フローチヤ一卜である。 第 Ί 3Α 図〜第 13 G図において、 プロセッサが周辺プロセッサ 34 - , 34— 2のときは、 図示する処理は保守者 (接続変更対象ュニッ 卜) と 関係するコールプロセッサ 32— Ί , 32 - 2, ···, 32— πとの通信 に顯する。 一方、 ァロセ "ゾサがコールプ□セヅ 32 - 1 , 32— 2, ···, 32- nのときは図示する処理は保守者 (接続変更対象ュニッ 卜) と OMプロセッサ 30との通信、 又は関連する周辺プロセッサ 34— Ί
34— 2と OMプロセッサ 30との通信に簡する。 以下の説明では、 便 宜上、 プロセッサは保守者と OMプロセッサ間の通信処理を実行するも のとして説明する。
前述したように、 接続変更対象ュニッ 卜内レジスタの内容は第 4図の マルチフレームフォーマツ 卜形式でプロセッサの内部メモリに S GNメ モリ (例えば第 3図のスキャナノメモリ 342) 経由で周期的に書き込ま _ れており、 接続変更要求があると対応するメモリ内の接続要求ピッ ト (第 1 9 B図) が " 1 " になる。'プロセッサはより遅い周期でメモリを スキャンし、 接続変更要求があるかどうかを監視する (第 1 3A図のス テツプ 101) 。 同時にプロセッサは実際に接続変更がなされたかどうか も監視する (ステップ 101) 。 今、 プロセッサは接続変更要求を検出す ると (ステップ 102〉 、 後述する第 Ί 9図 ( B ) のエリフを凍結して、 以後新たな接続変更要求があっても受けつけない (ステップ 103) 。 そ の後、 プロセッサは変更要求のあったュニッ 卜を OMプロセッサ 30に 通知する (ステップ 104) 。 そして、 プロセッサは OMプロセッサ 30 からのァクノリ ッジ (承認) 待ち状態となる (ステップ 105) 。
—方、 ステップ 104で通知を受けたアイドル状態 (第 1 4図のステツ プ 201) OMプロセッサ 30は、 ステップ 202でプロセッサから接続変 更要求を受信する。 そして、 OMプロセ "ノ 30はァクノリ ッジをプロ セッサに送出し (ステップ 203》 、 接続変更要求のあったュニッ 卜が切 り鉞されるのを待つ (ステップ 204) 。
第 13A図に戻り、 プロセッサは OMプロセッサ 30からァクノリツ
—f ジを受信すると (ステップ 106) 、 対象ユニッ トを閉塞する (ステ yノ 107) 。 接続変更要求のあった後に発生したサービス要求の処理におい て接続変更対象ュニッ 卜の関連する局データにアクセスできなくするこ とを意味する。 これは、 サービス提供中に接続変更によって突然サーピ スが中断されるような事態を避けるためである。 この後、 プロセッサは 対象ュニッ卜に対して変更要求を受け付けたことを示すァクノリッジを 与える。 (ステヅァ 108) 。 そして、 プロセッサは対象ュニッ 卜の切り 錐しを待つ (ステップ 109) 。 ステップ 105の状態において対象ュニッ 卜からスィッチ SWをオフにして接続変更要求の取り消しが発せられる と (ステップ 110) 、 プロセ"ノサはこの旨を OMプロセッサ 30に通知 し (ステップ 111) 、 ステップ 101に戻る。
プロセッサは対象ュニヅ 卜が切り離されたことを検出すると (ステツ プ 112〉 、 この旨を OMプロセッサ 30に通知する (ステップ 113) 。 そして、 プロセッサは切り離されたプロセッサの接続が完了するのを待 つ (ステップ Π4) 。 もし、 ステップ 1 9の状態で接続変更要求の取り 消しがあると、 プロセッサはステ"ノブ 110と 111の迅理と同様に動作す る (ステップ 115, 116) 。
第 14図において、 OMプロセッサ 30はプロセッサからステップ t13の通知を受けると (ステップ 205) 、 対象ュニッ 卜が接続されるの を待つ (ステップ 206》 。 OMプロセ^サ 30がプロセッサから接続変 更要求の取り消しがあった旨の通知を受けると (ステップ 207) 、 ス亍 ップ 201のアイドル状態に戻る。
この後、 接続完了の通知があり、 これが対象ュニッ 卜が同一場所に接 続されたことが通知されると (第 1 3B図のステップ 119) 、 プロセッ サは OMプロセッサ 30に接続変更要求の取り消しがあったことを通知 する (ステップ 120) 。 そして、 ステップ 101にもどる。 一方、 対象ュ ニッ 卜が別の場所に接続されたことが通知されると 《ステップ 121) 、 プロセッサは第 1 3 G図のステップ 131の処理を行うと同時に、 OMプ 口セッサからの接続完了通知を待ち続ける。 この場合、 接続変更が同じ プロセッサ配下で行われているので、 周一プロセッサ内で 2つの処理が 進行する。 ステップ 121では、 プロセッサは対象ュニッ 卜が接続された ことを OMプロセッサ 30に通知する。 そして、 プロセッサは OMプロ セッサ 30からデータ編集後のデータが送られてくるのを待つ (ステツ プ 132〉 。
OMプロセッサ 30はステップ 131の通知を受けると (ステップ 208) 、 対象ユニッ トの接続変更に起因したデータ編集を行う (ステツ プ 2ひ 9〉 。 そして OMプロセッサ 30は、 編集後のデータを対象ュニッ 卜が新たに接続されたプロセッサに転送する (ス ップ 210) 。 そして そのプロセッサからデータ編集完了の通知を待つ (ステップ 211) 。 ス テツプ 206で接続変更要求の取り消しを受信すると (ステップ 212〉 、 ステップ 201に戻る。
第 1 3 C図に戻り、 プロセッサは OMプロセッサ 30から転送された データを受信すると (ステップ 133〉 、 データ編集を行う 〈ステップ 134) 。 データ編集が完了すると、 プロセッサはデータ編集の完了を対 象ユニッ トに通知する (ステップ 135) 。 そして、 プロセッサは対象ュ ニッ 卜からの変更確認 (接続完了) を待つ (ステップ 136) 。 保守者は スィッチ SWをオフにして変更確認ピッ 卜 264を "0" にして接続完了 をプ Dセッサに通知する。 ステップ 137でこれを受信したプロセッサは OMプロセッサ 30に接続完了通知を送出し (ステップ 138) 、 ステツ プ 101に戻る。 OMプロセッサ 30は接続後の対象ユニッ トに関するプ 口セッサから接続完了通知を受けると (第 1 4図のステップ 212) 、 更 新前の対象ュニットに関するプロセッサに対し接続完了通知を送出する (ステップ 213) 。 このプロセッサはこの接続完了通知を受信した後 (第 13 B図のステップ 117) 、 プロセッサの内部のメモリに格納され ている対象ュニッ トのデータを消去し (ステヅプ 118〉 、 ステップ 101 に戻る。
次に、 上記手順に従う具体例を説明する。 いま、 第 15図に示すよう に、 第 5図中の集線スィッチ 35— 1に接続されている加入者回路 (S LG>共通部 37— 2を切り離して、 集線スィッチ 35 - 2へ接続する 場合について説明する。 この場合シーケンスを第 16図に示し、 接続前 後における周迈プ セッサ 34— Ί (以下 PPR (m, i ) という) 、 コールプロセッサ 32— 1 (以下 CPR <m ) という) 、 OiVlプロセッ サ 30, コールプロセッサ 32— 2 (以下 CPR { n ) という) 、 及び 周辺プロセッサ- 34— 2 (以下 PPR (n, j ) という) の内部メモリ の^容の変化を第 1 7図に示す。
以下、 第 16図のシーケンスを類に説明する。
旅入者回路共通部 37一 2の変更スィツチ SWをオンにする ( P Ί ) £ 状態監視データ SGN中の接続変更要求ビッ 卜が " 1 " になり、 周辺プ Dセッサ PPR (m, ί 》 の監視情報メモリ (後述する) に記録される ( Ρ 2 > ο 周辺プロセッサ P PR (m, i ) が接続要求を検出し、 コー ルプロセッサ CPR (m)へ通知する ( P3 ) 。 さらに、 コールプロセ プサ CPR (m) から OMプロセッサ 30へも通知される (P3 ) 。 砣 認の信号が OMプロセッサ 30→GPR (m)→P PR (m, t } へ伝 送され、 対象ュニッ 卜 (加入者回路共通部 37 - 2 ) のデータを閉塞す る ( P 4 ) o 周辺プロセッサ P P R ( m, i ) の制御情報メモリの変更 確認ビッ卜が "1 " となり、 それが対象ュニッ卜に伝送される (P5〉 切り離し承認を表す発光ダイオードし EDが才ン (点灯) する ( P6 ) , 対象ユニッ トをシェルフから切り離す ( P 7 ) 。 この手願は通常の保守 作業と同一の :順を踏む。 切り雛されたことを周辺プロセッサ PPR
(m, i 〉 が検出し、 PPR (m, i )→CPR (m〉 →OMプロセッ サ 30の類に伝送する < P8 ) 。 対象ュニッ 卜 (加入者回路共通部 37 — 2〉 を集線ステッチ LSW ( j ) 35 - 2へ接続する ( P9〉 。 周辺 プロセッサ PPR ( n, j ) が接続を検出し、 PPR ( n, j )→CP R ( n) -→OMプロセッサ 30の頭に伝送する ( P 10 > 。 OMプロセ ッサ 30が新たな接続場所を識別し、 OMプロセッサ 30は転送すべき データを磁気ディスク装置 3 Ίから抽出して転送に備え < Ρ Ί ) 、 0 Μプロセッサ 30の内部メモリ と磁気ディスク装置 3 Ίの編集 · 更新を 始める ( Ρ 1 2 ) 。 ΟΜブロセッサ 30が新しい接続場所を識別した後. 直ちに対象ユニッ トのデータを転送する ( Ρ 13〉 。 コールプロセッサ C P R ( η ) は必要なデータのみ周辺プロセッサ p PR { n , j ) へ転 送する < P 13 ) 。 周辺プロセッサ PPR ( π , j ) の制御データが内 部メモリにセッ 卜され、 変更確認ビッ 卜が " Ί " となつて対象ュニッ 卜
(加入者回路共通部 37— 2 ) に伝送される < P1 4 ) 。 そして、 デ— タ転送完了を示す発光ダイオードし E Dが点灯する < P 1 5 ) 。 作業終 了を伝える fcめスィッチ SWをオフに切替える ( P 1 6 ) 。 変更要求ビ ッ 卜 263が " 0" (状態監視データ SCN中の変更要求ビッ トがオフ状 態) となり、 PPR ( n , j )→〇PR ( n )→OMプロセッサ 30— CPR (m)→PPR (m. j > の順に完了通知を伝える ( P 18 ) 。 周辺プロセッサ PPR { n . j ) の制御情報ビッ トの内容が変更し、 変 更確認ビッ 卜が " 0" となり対象ユニッ トに伝送される ( Ρ Ί 9 ) 。 対 象ュニッ 卜の発光ダイォードが消えて保守者は作業を完了する ( P20) 第 17図に示すシステム各部の内部メモリ内容の変更説明図によれば、 変更前には周辺プロセッサ PPR (m, i ) およびコールプロセッサ C PR (m) のメモリに保持されていた対象ュニッ卜のデータが消去され、 OMプロセッサ 30では内部メモリと磁気ディスク装置 31のデータが 編集 *更新により変更される。 また、 管理下の装置に対象ュニッ 卜が接 続されたコールプロセッサ C P R ( n ) には、 パックアップ用の磁気デ イスク装置 31から OMプロセッサ 30を経由して対象ュニッ 卜のデー タを受信して編集 ·更新したオフィスデータが新たに格納される。 そし て、 周辺プロセヅサ P PR ( n , j ) の内部メモリにはコールプロセッ サ CPR 《 n〉 が受け取ったデータの一部が送られてきて、 それを元に 編集 ·更新して格納される。
上記! ¾部メモリの内容変更の具体例を第 18 A図および第 18 B図を 参照して説明する。 以" の具体例は、 'シ 2:ルフ 0203-2をコールプロセッ サ CPR (m) の周辺プロセッサ PPR ( ί > の集線スィッチ端子番号 1の篛子から、 コールプロセッサ CP R { n ) の周辺プロセヅサ PPR ( J ) の集線スィッチ端子番号 2の端子へ接続変更した場合である。 第 18 A図には、 周辺プロセッ l PPR ( i ) , PPR ( j ) 変更前後の 集籙スィッチの端子番号
ァロケーションテーブルの内容が示されている。
この変更に伴い、 カードアロケーションテーブルの内容は次のとおり 変更される。 コールプロセッサ CPR (m) の周辺プロセッサ PPR
( i ) のシェルフ 02G3-2のテーアルを削除する。 コ一ルブロセグサ CP R ( π》 の周辺プロセッサ P PR 《 j ) には OMプロッサ 30→C P R
( Π >→ P P R ( j〉 の照で、 シェルフ 0203-2のテーブルが送られてい る。 - 21 - コールプロセッサ CPR (m) , CPR ( n ) のオフィスデータは次 のとおり変更される。 コールプロセッサ C PR (m) では、 シ: Lルフ 0203-2に対応するデータを削除する。 コールプロセッサ CP R ( n ) で は、 シ Iルフ 0203-2に対応するデータを OMプロセッサ 30から受信す る。 OMプロセッサ 30のオフィスデータは、 第 1 8Bf!に示すよう に変更される。 またこれに伴い、 磁気ディスク装置 31では、 変更に関 係するすべてのオフィスデータを書き替え、 変更部分を新しい接続先へ 通知する。
最後に、 第 Ί 3A図のステップ 102における接続変更要求検出につい て説明する。 接続変更要求検出を行うために、 周辺プロセッサ PPR及 ぴコールプロセッサ C P Rのおのおの内部メモリの一部のエリアを、 第 19図に示すように、 接続変更要求状態監視に用いる。 例えば、 周辺プ 口セッサ P PRの場合、 第 19図のエリアは次のとおり構成される。 Ί ワードは 32ビッ トからなる。 各ワードが集綜スィッチし SWの端未シ エルフに対応する。 各ワードの位置は集線スィッチ L S Wの端子番号に 一致する。 各ワードの 0ビッ トが各端末シ!:ルフ共通部 51 (第 7図) に割り当てられ、 ビッ ト Ί以降は端末シヱルソに収容されているカード に割り当てられる。 '
第 19図のエリア ( E3〉 には変更要求ビッ トが格納される。 このエリ ァ (B ) には、 第 9図の光ファイバケーブル 53を介してマルチフレー ム形式で送られてきた多重化信号中のメンテナンスタイムスロッ 卜 (第 4図) 中にあるスィッチ SWのオン Zオフ情報が書き込まれる。 このメ ンテナンスタイムスロッ トは挿入ノ抽出部 5 I d (第 9部》 で抽出され マルチプレクサ Z マルチプレクサ 51 cを介して内部メモリ (第 9図 に図示なし〉 転送される。 ONZO F F情報の書き込み周期は、 マル チフレームの周期で定まる。 尚、 ここに格納されるワードを特に変更要 求ワードという。
エリア (A ) は周辺プロセッサ P PRの処理 (プログラム) が最後に 変更要求ビットにアクセス ( iast look ) したときの状態を記億する。 書き込み厨期はこのアクセス頻度に等しい。 尚、 ここに格納されるヮー ドを特に変更要求ラス卜ルックヮードとも言う。
エリア (D ) はカードの挿技状態を示す。 書き込み周期はマルチフレ ームの周期で定まる。
エリア (C) は周辺プロセッサ PPRの処理が最後に接続状態ビッ 卜 にアクセスした ( last look ) 畤の状態を示す。 書き込み周期はこのァ クセス頻度に等しい。
第 20図は周辺プロセッサ P PRが接続変更要求を検出する手顕を示 すフローチヤ一卜である。 図示する 11を規定するプログラムは、 周辺 プロセッサのタスクスケジューラによって、 周期的に起動される t> また、 本発明では周特に接続変更可能なものは 1つのみなので、 1つの接続変 更要求を受け付けた後は、 すべての処理 (接続変更完了) が完了するま では、 他の接続変更要求を無視する (第 13/ 図のステップ 103) 。 ま ず、 第 1 9図のエリア (A) 中のワード n (変更要求ワード) とエリア (B) 中のワード n (変更要求ラストルックワード) との排他的論理和 を、 ワード 0 ( n 0 ) から賜番にとる (ステップ 301, 302) 。 この 演算で、 前回とくらべ変化のあつ fc個所にのみ " 1 " が立つ。 そして、 周辺プロセッサ P PRは最若番の "1 " を探す (ステップ 303) 。 ステ ヅプ 302での演算結果がビッ 卜 " 1 " を含まないときは、 n = nffla か どうかを讕ベる (ステップ 304) 。 すなわち、 すべてのワードを迅理し たかどうかを識ベる。 ステップ 304の結果が YL:Sのときは、 周辺プロ セッサ P P Rは逃理を終了する。 これに対し、 ステップ 304の結果が NOのときはステップ 305で π - n + 1 とした後、 ステップ 302に戻る ステップ 303でビッ 卜 0に があるときは、 周辺プロセッサ PP
Rはシ Iルフ共通部 51すなわち、 これを有するシェルフの接統変更要 求があったことを知り、 上位ァロセッサにシエルフ番号を通知する (ス テツプ 307) 。 尚、 ステップ 307の処理は周辺プロセッサ PPRの別の プログラムモジュールで処理される。 そして、 第 1 9図のエリア ( C ) に、 周辺プロセッサ P PRが最後に第 1 9図のエリア < D ) をアクセス したときの接続状態ビッ 卜を霉き込む (ステップ 310〉 D
ステップ 303でビッ 卜 m (m> 1 ) に " 1 " があるときは、 周辺プロ セッサ PPRはカード mに接続変更要求があったことを知り、 上位のプ ロセッ にこのカードの番号を通知する。 そして、 ステップ 310を実行 する。
産業上の利用可能性
本発明によれば変更の対象となる装置の接続変更とオフィスデータの 修 ΪΗを同時に行えるので従来のようなオフィスデータ変更に要する多大 な工数を削減することができる。
従来は保守者によるマニュアル作業の占める割合が多かったために人 為ミスが多く発生したが、 それを排除することができる。
保守者は全ての作業を接続変更する現場に居るだけで完了することが でき、 プロセッサのコンソール等操作装置の設置場所に出向いて作業を する必要がなくなった。
本発明は、 階層構成の交換機システムの構築に好適である。

Claims

請求の範囲
1. システム中に設けられた階層構成の複数の処理装置を管理するため のデータを自動的に編集する方法であって、 前記システムは前記複数の 理装置を管理するためのデータを有する管理プロセッサを具備し、 階 屢構成における上位の迅理装置は関連する下位の処理装置を管理するた めのデータを有し、 前記方法は以下のステップを有する :
( a ) 上位の処理装置において、 下位の処理装置から接続変更の要 求があつたかどうかを監視し ;
( b》 該ステップ ( a > において、 下位の処理装置から接続変更の 要求があったことが検出されると、 該要求元である処理装置を前記上 位の処理装置で識別して前記管理プロセッサに通知し :
• ( c ) 前記管理プロセッサから要求元の下位装置に受信した要求の ァクノリッジ信号を返送し :
( d ) 該ァクノリッジ信号を受信した後、 要求元の処理装置を切り 離すことで生じる切り離し信号を上位の処理装置を介して前記管理プ ロセ yサに通知し :
( e ) 前記管理プロセッサにおいて、' 要求元の処理装置が新たに前 記処理装置のいずれかに接続されたかどうかを監視し ;
( f ) 該ステップ ( e ) において要求元の処理装置が新たに接続さ れたことを検出すると、 新たに接続された要求元の処理装置に閿する データを前記管理ァ Dセッサで編集して上位の処理装置にデータを転 送するとともに要求元の処理装置に接続変更の完了を通知し : ( Q } 切り換え前まで要求元の処理装置に関連していた上位の迅理 装置のデータから、 要求元の処班裝置に IIするデータを削除する。
2. 請求項 1 に記載の方法において、 前記ステップ < b ) における接続 変更の要求は、 該要求を発した要求元の処理装置に設けられたスイツチ をオンにすることで行う。
3. 請求項 1 に記載の方法において、 前記ステップ ( c〉 は更に、 返送 されたァクノリッジ信号を要求元の処理装置に設けられた表示素子を介 して保守者に通知するステップを有する。
4. 請求項 1 に記載の方法において、 前記ステップ ( a〉 は周期的に行 われる。 "
5. 請求項 1 に記載の方法において、 前記ステップ < c ) は更に、 要求 元の下位装置と管理プロセッサとの に位置する処 SI装置が管理するデ 一夕のうち、 要求元の下位装置に関するデータを閉塞する。
6. 請求項 Ί に記載の方法において、 前記ステップ ( e ) は周期的に行 われる。
7. 請求項 1 に記載の方法において、 前記ステップ ( f > は要求元の処 理装置に設けられた表示素子を介して保守者に通知するステツァを有す る
8. 請求項 Ί に記載の方法において、 前記方法は要求元の下位装置から 接较変更要求の取り消しがあつたかどうかを判新するステップと、 要求 の取り消しがあつたときは直ちにステップ ( a ) に戻るステツ'プとを有 する。
9. 請求項 1に記載の方法において、 前記複数の処理装置は分散処理を 行うプロセッサを含む。
1 . 請求項 1記載の方法において、 前記各処理装置は、 分散迅理を行う プロセッサと該プロセッサに接続される複数の被制御装置とを含む。
11. 階層構造のシステムであって、 該システムは下記を有する :
階層構造を形成するように接続された複数の処理装置と、 最高位の処 理装置に接綠された管理ァ Dセッサとを有し、 該管理-ァ Dセッサは前記 複数の ¾理装置を管理し、 かつ管理に必要なデータを保持しており、 前記複数の処理装置は上位の処理装置又は下位の処理装置として機能 し、
下位処理装置として機能する処理装置はシステム中の接続の変更と要 求を生成する第 1の手段と、 前記管理プロセッサから送られてくるァク ノリッジ信号又は確認信号に基づき表示をオペレータに与える第 2の手 段と、 下位の各処 S装置がシステムから切り離されたときに第 1の信号 を生成し、 システムに再び接続されたときに第 2の信号を生成する第 3 の手段とを有し、
上位の処理装置として機能する処理装置は闋連する下位の処理装置の いずれかに葡記要求が発生したかどうかを監視して前記管理プロセッサ に該要求の発生を知らせる第 4の手段と、 関連する下位の処理装置を管 理するために用いられるデータを記憶する第 5の手段とを有し、 前記管理プロセッサは前記要求の発生を知らされると前記要求を発し た処理装置に前記ァクノリッジ信号を供給する第 6の手段と、 該管理プ ロセッザが前記第 3の手段で生成された韵記第 1及び第 2の信号を受信 したときに前記要求を発した処理装置に関する前記データを編集する第 7の手段と、 該管理プロセッサが前記第 3の手段で生成された前記第 2 の信号を受信した後に前記システムから切り離されそして再び接続され た前記迅理装置に調する上位の迅理装置に前記確認信号とともに前記編 集されたデータを送出する第 8の手段とを有し、
前記第 5の手段に記憶されている前記データは、 前記管理プロセッサ からの編集されたデータに基づき変更される。
12. 請求項 1 1 に記載のシステムにおいて、 前記第 1 の手段はスィッチ を含み; 該スィッチをオンにすることで前記第 1 の手段は前記接続変更 の要求を生成する。
13. 請求項 Ί 1 に記載のシステムにおいて、 前記第 Ί の手段はスィッチ を含み、 該スイツチをオンにすることで前記第 1 の手段は前記接続変更 の要求を生成し、 さらに前記第 Ί の手段は前記スィッチのオン/オフ状 態を示すビッ 卜データを格納するレジスタを有する。
U. 請求項 1 Ί に記載のシステムにおいて、 前記第 2の手段は前記ァク ノリッジ ifj号又は確認 if?号を受信すると発光する表示手段を含む。
15. 請求項 1 1 に記載のシステムにおいて、 前記第 2の手段は前記ァク ノリッジ信芎又は確認信号を受信したことを示すビッ 卜データを格納す るレジスタと、 該レジスタに前記ビッ トデータが書き込まれると発光す る表示手段とを含む。
16. 請求項 1 1 に記載のシステムにおいて、 前記第 3の手段は電源ルー プを有し、 該電源ループは顯連する下位の処理装置がシステムから切り 雛されると電源ループが開放されて前記第 1の信号を生成し、 システム に接较されると電源ループが確立されて前記第 2の信号を生成する。
1 請求項 Ί 1 に記載のシステムにおいて、 第 3の手段は電源ループを 有し、 該電源ループは靄連する下位の処理装置がシステムから切り離さ れれると電源ループが開放されて前記第 1の信号を生成し、 システムに 接続されると電源ループが確立されて前記第 2の信号を生成し、 さらに 前記第 3の手段は前記第 1の信号が生成されると第 1のビッ 卜データを 格納し、 前記第 2の信号が生成されると第 2のビッ 卜データを格納する レジスタを有する。
18. 請求項 Ί 1 に記載のシステムにおいて、 前記第 4の手段は関連する 1、—位の処理装置を周期的にスキャンすることで、 いすれかの下位の処理 装置に前記要求が発生したかどうかを判断する。
19. 請求項 1 3に記載のシステムにおいて、 前記第 4の :段は II連する 下位の処理装置に設けられたレジスタを周期的にスキャンする。
20. 請求項 1 1記載のシステムにおいて、 前記複数の処理装置は第 1の 処理装置を含み、 該第 1の処理装置はプロセッサと該ブロセッサによつ て直接制御される複薮の要素を有する。
21 . 請求項 1 1 に記載のシステムにおいて、 上位の各処理装置は関連す る複数の下位の処理装置からの前記接続変更の要求並びに前記第 3の手 段で生成される第 1 及び第 2の信号を多重化して多重化デ一タを生成し これをマルチフレーム形式で更に上位の処理装置に送出する手段を有す る。
22. 請求項 2 1 に記載のシステムにおいて、 前記多重化データは前記マ ルチフレーム形式の所定のタイムス οッ 卜中に与えられる。
23. 請求項 1 に記載のシステムにおて、 前記システムは架を有し、 前 記処理装置はシ Iルフを有し、 該シ Iルフは前記架内に収容される。
24. 請求項 2 3に記載のシステムにおいて、 前記シ Iルフは複数の力一 ドを収容し、 該カードは前記処 SI装置を収容する。
25. 請求項 2 3に記載のシステムにおいて、 前記シ: Lルソは第 Ί の手段 及び第 2の手段を取り付けるフロン卜パネルを有する。
26. 請求項 2 4に記載のシステムにおいて、 前記カードは前記第 1 の手 段及び第 2の手段を取り付けるフロン卜パネルを有する。
27· 請求項 1 1 に記載のシステムにおいて、 前記要求を発した処理装置 の第 2の 段が前記ァクノリッジ信号を受け取つ fc時にオペレータに与 えられる表示は、 管理プロセッサが該処理装置に与えた切り離し許可を 示す。
28. 請求項 1 1に記載のシステムにおいて、 前記要求を発した迅理装置 の第 2の手段が前記確認信号を受け取ったときにオペレータに与えられ る表示は、 接続変更の完了を示す。
2 請求項 1 1に記載のシステムにおいて、 下位装置として機能する前 記処理装置は複数の加入者を収容する加入者回路を含み、 上記装置とし て糠能する前記迅理装置は複数の加入者回路を収容する集線スィツチと これを制御するプ!3セッサを有する。
3 . 請求項 1 1 に記載のシステムにおいて、 下位装置として機能する前 記処理装置は複数の加入者回路を収容する集鎳スイツチとこれを制御す るプロセッサとを含み、 上位装置として機能する前記処理装置は複数の 集線スイツチを収容するスィッチングネッ卜ワークとこれを制御するプ ロゼッサとを有する。
3K 請求項 1 1 に記載のシステムにおいて、 下位装置として機能する前 記迅理装置は複数の卜ランクとこれらを制御する卜ランク制御手段とを 有し、 上位装置として機能する前記処理装置は複数の卜ランク鲥御手段 と収容するスイッチングネッ卜ワークとこれを制御するプロセッサを有 する。
32. 請求項 1 1 に記載のシステムにおいて、 前記システムは複数の電話 機を有し、 下位装置として機能する前記処理装置は前記電話器からの卜 ーン信号を受信する受信手段を有し、 上位装置として搽能する前記処理 装置は該複数の受信 :段を制御する制御手 gtを有する。
33. 請求項 1 1 に記載のシステムにおいて、 前記システムは交換機シス テムである。
PCT/JP1989/000656 1988-06-30 1989-06-30 Method of automatically editing data for controlling a processor that carries out distributed control and a system using the same WO1990000339A1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP89907816A EP0383931B1 (en) 1988-06-30 1989-06-30 Method of automatically editing data for controlling a processor that carries out distributed control and a system using the same
DE68920989T DE68920989T2 (de) 1988-06-30 1989-06-30 Verfahren zur selbsttätigen vorbereitung von daten zur regelung eines prozessors, der eine verteilte regelung durchführt, und system zur verwendung.
US07/465,169 US5299316A (en) 1988-06-30 1989-06-30 Method of automatically editing data for managing processor that carries out distributed control and a system using the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP63/163024 1988-06-30
JP63163024A JPH0213197A (ja) 1988-06-30 1988-06-30 蓄積プログラム制御システムにおけるオフィスデータの自動編集方式

Publications (1)

Publication Number Publication Date
WO1990000339A1 true WO1990000339A1 (en) 1990-01-11

Family

ID=15765737

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1989/000656 WO1990000339A1 (en) 1988-06-30 1989-06-30 Method of automatically editing data for controlling a processor that carries out distributed control and a system using the same

Country Status (5)

Country Link
US (1) US5299316A (ja)
EP (1) EP0383931B1 (ja)
JP (1) JPH0213197A (ja)
DE (1) DE68920989T2 (ja)
WO (1) WO1990000339A1 (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2529694Y2 (ja) * 1990-08-30 1997-03-19 株式会社東芝 遠心圧縮機
JP3056551B2 (ja) * 1991-09-02 2000-06-26 富士通株式会社 加入者系伝送装置のアラーティングケーダンス制御方式
US5651059A (en) * 1993-06-29 1997-07-22 Lucent Technologies Inc. Service package field update for a-i-net SCN and SCP
US5996075A (en) * 1995-11-02 1999-11-30 Sun Microsystems, Inc. Method and apparatus for reliable disk fencing in a multicomputer system
US7168088B1 (en) 1995-11-02 2007-01-23 Sun Microsystems, Inc. Method and apparatus for reliable disk fencing in a multicomputer system
US6421322B1 (en) 1997-11-17 2002-07-16 Adc Telecommunications, Inc. System and method for electronically identifying connections of a cross-connect system
AU2093299A (en) 1997-12-24 1999-07-19 Adc Telecommunications, Incorporated Test access system and method for digital communication networks
BR9815810A (pt) 1998-04-13 2000-11-28 Adc Telecommunications Inc Sistema de monitoração de desempenho e acesso de teste e método para conexão cruzada de redes de comunicação
US6657966B1 (en) 1998-12-23 2003-12-02 Adc Telecommunications, Inc. Test access system and method for digital cross connect communication networks
JP4879526B2 (ja) * 2005-07-11 2012-02-22 株式会社荏原製作所 ポンプ
US10153954B2 (en) 2013-08-14 2018-12-11 Commscope Technologies Llc Inferring physical layer connection status of generic cables from planned single-end connection events

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53116004A (en) * 1977-03-22 1978-10-11 Hitachi Ltd Block system for unit circuit
JPS61116494A (ja) * 1984-10-31 1986-06-03 Fujitsu Ltd 収容機器デ−タ自動作成交換システム
JPS63142948A (ja) * 1986-12-06 1988-06-15 Fujitsu Ltd システム保守方式

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3641505A (en) * 1969-06-25 1972-02-08 Bell Telephone Labor Inc Multiprocessor computer adapted for partitioning into a plurality of independently operating systems
JPS53124943A (en) * 1977-04-08 1978-10-31 Agency Of Ind Science & Technol Composite information processor
US4617642A (en) * 1982-05-06 1986-10-14 Data General Corporation Select switch responsive to a break code
JPS61212156A (ja) * 1985-03-15 1986-09-20 Nec Corp パツケ−ジ実装状況表示方式
US4718002A (en) * 1985-06-05 1988-01-05 Tandem Computers Incorporated Method for multiprocessor communications
US4644532A (en) * 1985-06-10 1987-02-17 International Business Machines Corporation Automatic update of topology in a hybrid network
GB2181023B (en) * 1985-09-24 1989-04-05 Stc Plc Telecommunications switching system
US5060140A (en) * 1986-01-16 1991-10-22 Jupiter Technology Inc. Universal programmable data communication connection system
BE905426A (nl) * 1986-09-12 1987-03-12 Bell Telephone Mfg Communicatiesysteem.
GB2202062B (en) * 1987-03-14 1991-05-01 Plessey Co Plc Apparatus for checking a system configuration
US4827411A (en) * 1987-06-15 1989-05-02 International Business Machines Corporation Method of maintaining a topology database
US5121486A (en) * 1987-11-20 1992-06-09 Hitachi, Ltd Network control system for dynamically switching a logical connection between an identified terminal device and an indicated processing unit
US5049873A (en) * 1988-01-29 1991-09-17 Network Equipment Technologies, Inc. Communications network state and topology monitor
US5101348A (en) * 1988-06-23 1992-03-31 International Business Machines Corporation Method of reducing the amount of information included in topology database update messages in a data communications network
US4933967A (en) * 1989-06-01 1990-06-12 At&T Company Automatically-effected move of a subscriber between electronic message service systems in a network

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53116004A (en) * 1977-03-22 1978-10-11 Hitachi Ltd Block system for unit circuit
JPS61116494A (ja) * 1984-10-31 1986-06-03 Fujitsu Ltd 収容機器デ−タ自動作成交換システム
JPS63142948A (ja) * 1986-12-06 1988-06-15 Fujitsu Ltd システム保守方式

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP0383931A4 *

Also Published As

Publication number Publication date
EP0383931B1 (en) 1995-02-01
DE68920989T2 (de) 1995-07-06
US5299316A (en) 1994-03-29
EP0383931A1 (en) 1990-08-29
JPH0213197A (ja) 1990-01-17
DE68920989D1 (de) 1995-03-16
EP0383931A4 (en) 1990-12-12

Similar Documents

Publication Publication Date Title
CN100385855C (zh) 集中远程自动升级软件的系统及其方法
FI75248C (fi) Microprocessorkontrollkomplex.
AU667559B2 (en) System for changing software during computer operation
JP4475818B2 (ja) 漸進変化を伴うオブジェクトハッシング
EP0676692A1 (en) Execution control system
WO1990000339A1 (en) Method of automatically editing data for controlling a processor that carries out distributed control and a system using the same
CN100407712C (zh) 网关系统和综合管理方法
CN101656631A (zh) 一种统一管理平台中实现支持多网关的方法和装置
JPH10190832A (ja) コミュニケーションシステム
BRPI0105478B1 (pt) método e arquitetura de rede para implementar um carregamento dinâmico de mensagem de voz de serviço em uma rede inteligente
US20050207347A1 (en) Provisioning control apparatus
JPH0879370A (ja) 交換機のオペレーションシステム
CN101202663A (zh) 一种交换网络批量制作局数据的方法和装置
JP3445027B2 (ja) 情報設定方法及び情報設定装置
CN117349025B (zh) 一种组态迁移方法、装置、电子设备和存储介质
JP3025126B2 (ja) ネットワークの回線設定情報管理方式
JP2000267869A (ja) リソース異常制御方法、リソース異常制御装置、コンピュータシステムおよび記録媒体
GB2396790A (en) Optical line terminal
SUNAGA et al. Automatic code production of office data handling programs for switching systems
US8412803B1 (en) Rescue configuration
JPH05153642A (ja) 回線登録制御方式
US20040136365A1 (en) Exchange for establishing connections and corresponding method
JPH07203501A (ja) 分散交換システム
CN115883515A (zh) 可分离会议终端ip配置方法、装置、计算机设备及介质
JP2002232428A (ja) ネットワーク接続装置の設定情報管理装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): DE GB SE

WWE Wipo information: entry into national phase

Ref document number: 1989907816

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1989907816

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1989907816

Country of ref document: EP