WO1988001410A3 - Procede et dispositif pour transmettre, de maniere fiable sur le plan de la technique de signalisation, des donnees serielles entre des ordinateurs fiables travaillant de preference sur deux canaux, au moyen d'un systeme de bus a double boucle - Google Patents

Procede et dispositif pour transmettre, de maniere fiable sur le plan de la technique de signalisation, des donnees serielles entre des ordinateurs fiables travaillant de preference sur deux canaux, au moyen d'un systeme de bus a double boucle

Info

Publication number
WO1988001410A3
WO1988001410A3 PCT/EP1987/000438 EP8700438W WO8801410A3 WO 1988001410 A3 WO1988001410 A3 WO 1988001410A3 EP 8700438 W EP8700438 W EP 8700438W WO 8801410 A3 WO8801410 A3 WO 8801410A3
Authority
WO
WIPO (PCT)
Prior art keywords
bus
data
reliable
buses
control station
Prior art date
Application number
PCT/EP1987/000438
Other languages
German (de)
English (en)
Other versions
WO1988001410A2 (fr
Inventor
Manfred Opper
Original Assignee
Licentia Gmbh
Manfred Opper
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Licentia Gmbh, Manfred Opper filed Critical Licentia Gmbh
Priority to DE8787905605T priority Critical patent/DE3765539D1/de
Priority to HU874340A priority patent/HUT51010A/hu
Priority to AT87905605T priority patent/ATE57438T1/de
Priority to FI880883A priority patent/FI880883A0/fi
Publication of WO1988001410A2 publication Critical patent/WO1988001410A2/fr
Priority to DK158988A priority patent/DK158988A/da
Publication of WO1988001410A3 publication Critical patent/WO1988001410A3/fr
Priority to NO881744A priority patent/NO881744D0/no

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/1608Error detection by comparing the output signals of redundant hardware
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/42Loop networks
    • H04L12/437Ring fault isolation or reconfiguration

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)
  • Hardware Redundancy (AREA)
  • Multi Processors (AREA)

Abstract

En fonctionnement normal, les deux bus à boucle sont parcourus par les données en sens contraire, parallèlement et de manière redondante, un canal de chaque ordinateur étant affecté respectivement à un bus par l'intermédiaire d'un coupleur de bus activé. En cas d'incident, les bus sont interrompus cycliquement par sections en vue de localiser les pannes, et des connexions transversales sont établies avec l'autre bus respectif. Après localisation de la panne, les sections adjacentes sont transférées en continu dans une structure à simple boucle sans redondance avec séparation de la section en panne. Il est en même temps prévu pour la commande des deux bus un poste de commande actif avec un ordinateur pilote à deux canaux, qui gère hiérarchiquement les droits d'accès au bus pour les autres participants au bus ayant leur propre ordinateur, et compare en croix, par l'intermédiaire de fonctions de contrôle correspondantes, les données circulant dans un bus respectivement avec les données de transmission de l'autre bus et vice-versa. La non-concordance révèle un incident qui provoque une commutation sur le fonctionnement en mode essai, dans lequel le poste de commande appelle cycliquement les sous-postes, des coupleurs de bus activés groupés respectivement par paires dans des unités de commande de bus établissent progressivement des coupures et des connexions transversales jusqu'à ce qu'une non-concordance des données émises et des données reçues à l'intérieur du poste de commande signale l'endroit de la panne, ce qui provoque une commutation sur le fonctionnement en mode ''PANNE''.
PCT/EP1987/000438 1986-08-21 1987-08-11 Procede et dispositif pour transmettre, de maniere fiable sur le plan de la technique de signalisation, des donnees serielles entre des ordinateurs fiables travaillant de preference sur deux canaux, au moyen d'un systeme de bus a double boucle WO1988001410A2 (fr)

Priority Applications (6)

Application Number Priority Date Filing Date Title
DE8787905605T DE3765539D1 (de) 1986-08-21 1987-08-11 Anordnung zum signaltechnisch sicheren uebertragen von seriellen daten zwischen vorzugsweise zweikanalig arbeitenden sicheren rechnern unter verwendung eines doppelring-bussystems.
HU874340A HUT51010A (en) 1986-08-21 1987-08-11 Method and system for reliable signal transmission of serial data favourably between two-channel reliable computers by application of two-ring bus system
AT87905605T ATE57438T1 (de) 1986-08-21 1987-08-11 Anordnung zum signaltechnisch sicheren uebertragen von seriellen daten zwischen vorzugsweise zweikanalig arbeitenden sicheren rechnern unter verwendung eines doppelring-bussystems.
FI880883A FI880883A0 (fi) 1986-08-21 1988-02-25 Foerfarande och anordning foer signaltekniskt saeker transmission av serieformig data mellan foerdelaktigt tvaokanaligt arbetande saekra datorer med anvaendande av ett dubbelring-bussystem.
DK158988A DK158988A (da) 1986-08-21 1988-03-23 Fremgangsmaade og apparat til signalteknisk sikker overfoersel af seriedata mellem fortrinsvis to-kanal-operende sikre datamaskiner ved anvendelse af et dobbelring-bussystem
NO881744A NO881744D0 (no) 1986-08-21 1988-04-21 Fremgangsmaate og anordning til signalteknisk paalitelig overfoering av serielle data mellom paalitelige datamaskiner paa fortrinnsvis to kanaler ved hjelp av et dobbeltringbussystem.

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DEP3628299.5 1986-08-21
DE19863628299 DE3628299A1 (de) 1986-08-21 1986-08-21 Verfahren und anordnung zum signaltechnisch sicheren uebertragen von seriellen daten zwischen vorzugsweise zweikanaligen sicheren rechnern unter verwendung eines doppelringbussystems

Publications (2)

Publication Number Publication Date
WO1988001410A2 WO1988001410A2 (fr) 1988-02-25
WO1988001410A3 true WO1988001410A3 (fr) 1988-04-07

Family

ID=6307818

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP1987/000438 WO1988001410A2 (fr) 1986-08-21 1987-08-11 Procede et dispositif pour transmettre, de maniere fiable sur le plan de la technique de signalisation, des donnees serielles entre des ordinateurs fiables travaillant de preference sur deux canaux, au moyen d'un systeme de bus a double boucle

Country Status (8)

Country Link
EP (1) EP0279831B1 (fr)
CA (1) CA1294683C (fr)
DE (2) DE3628299A1 (fr)
DK (1) DK158988A (fr)
ES (1) ES2008185A6 (fr)
FI (1) FI880883A0 (fr)
HU (1) HUT51010A (fr)
WO (1) WO1988001410A2 (fr)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3826821C2 (de) * 1988-08-06 1996-03-07 Asea Brown Boveri Schaltungsanordnung zur Busüberwachung
DE4041235C1 (en) * 1990-12-19 1992-02-20 Aeg Westinghouse Transport-Systeme Gmbh, 1000 Berlin, De Double ring bus system - has two buses which normally operate in parallel or are cross-coupled for testing to identify failure
JP3172387B2 (ja) * 1994-06-01 2001-06-04 インターナショナル・ビジネス・マシーンズ・コーポレ−ション 入出力通信サブシステム及び方法
DE19509558A1 (de) * 1995-03-16 1996-09-19 Abb Patent Gmbh Verfahren zur fehlertoleranten Kommunikation unter hohen Echtzeitbedingungen
DE19922171B4 (de) * 1999-05-12 2009-08-27 Infineon Technologies Ag Kommunikationssystem mit einem Kommunikationsbus
DE19935192A1 (de) * 1999-07-27 2001-02-22 Moeller Gmbh Adressierung von Teilnehmern eines Bussystems
DE102004020830B4 (de) 2004-02-19 2010-06-10 Lenze Automation Gmbh Sicherheits-Schaltungsverbund mit Ringkonzept für Steuergeräte der Leistungselektronik
US20060206657A1 (en) * 2005-03-10 2006-09-14 Clark Scott D Single port/multiple ring implementation of a hybrid crossbar partially non-blocking data switch
US7389459B2 (en) * 2005-03-22 2008-06-17 Arm Limited Provision of debug via a separate ring bus in a data processing apparatus
US7293212B2 (en) * 2005-03-22 2007-11-06 Arm Limted Memory self-test via a ring bus in a data processing apparatus
DE102005035611C5 (de) * 2005-07-29 2014-05-15 Diehl Aerospace Gmbh Busarchitektur sowie Verfahren zum Datenaustausch
KR101340763B1 (ko) * 2008-11-19 2013-12-12 엘에스아이 코포레이션 신호 송신 방법 및 전송 유닛
DE102011007049A1 (de) * 2011-04-08 2012-10-11 Siemens Ag Österreich Verfahren zur raschen Notabschaltung von verteilten Anlagen und zugehörige Vorrichtung

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
Computer, 1984, IEEE Computer Society, (Long Beach, US), H. Ihara et al.: "Autonomous decentralized computer control systems", Seiten 57-66 in der Anmeldung erwähnt *
Nachrichtentechnik, Elektronik, Nr. 6, 1986, (Ost-Berlin, DD), B. Kaufhold et al.: "Uberblick zur Funktionssicherung in Ring- und Liniennetzen; Teil 2: Funktionssichere LAN", Seiten 216-219 siehe seite 217, rechte Spalte; Zeile 33 - Seite 218, linke Spalte, Zeile 16 *
Proceedings of the Eight Triennial World Congress of the International Federation of Automatic control, Kyoto, Japan, 24-28 August 1981, volume 3, Pergamon Press, (Oxford, GB), R.M. Konakovsky: "On safe information processing system", Seiten 1669-1674 siehe Seite 1669, rechte Spalte, Zeile 7 - Seite 1670, linke Spalte, Zeile 11 *

Also Published As

Publication number Publication date
CA1294683C (fr) 1992-01-21
DK158988A (da) 1988-04-20
EP0279831B1 (fr) 1990-10-10
ES2008185A6 (es) 1989-07-16
EP0279831A1 (fr) 1988-08-31
DE3765539D1 (de) 1990-11-15
WO1988001410A2 (fr) 1988-02-25
FI880883A (fi) 1988-02-25
DE3628299A1 (de) 1988-02-25
FI880883A0 (fi) 1988-02-25
HUT51010A (en) 1990-03-28
DE3628299C2 (fr) 1988-12-01
DK158988D0 (da) 1988-03-23

Similar Documents

Publication Publication Date Title
WO1988001410A3 (fr) Procede et dispositif pour transmettre, de maniere fiable sur le plan de la technique de signalisation, des donnees serielles entre des ordinateurs fiables travaillant de preference sur deux canaux, au moyen d'un systeme de bus a double boucle
WO2019080477A1 (fr) Système d'imbrication basé sur des ordinateurs et procédé de commutation à redondance associé
DE3362110D1 (en) Monitoring system for one or several similarly constructed process stations
JPS6450151A (en) Fault tolerant digital data processor for performing improved communication monitoring
CA1258115A (fr) Systeme pour indiquer l'etat d'occupation ou de non-occupation des sections de pistes dans une zone verrouillage
CN108459496A (zh) 用于铁路信号系统的安全冗余系统
CN107967194A (zh) 一种基于冗余以太网的安全计算机系统
Miyamoto et al. Autonomous decentralized control and its application to the rapid transit system
JPS62150948A (ja) バス故障箇所検出方式
US4048482A (en) Arrangement for controlling a signal switching system and a method for using this arrangement
JPH04116473A (ja) 信号ケーブル接続状態監視機能付きの分散制御システム
JPS63269773A (ja) 分散形列車運行管理システム
JPS6410752A (en) Line monitoring system
JPS57157301A (en) Transmitter for plant monitor and control
CN114439345A (zh) 一种基于安全计算机的站台门控制装置及系统
Malik et al. Logic minimization for factored forms
JPS63285053A (ja) 網管理装置の障害処理方式
JPS62140155A (ja) 装置のデ−タバス自動切替回路
JPH02231603A (ja) 2重化切換方式
JPS61239743A (ja) 信号伝送方式
Clark et al. Traffic Service Position System No. 1B: Hardware Configuration
CN117856223A (zh) 一种航空交流配电系统容错供电控制方法及装置
Kubota et al. Fail-safe LAN for train control systems
JPS60128794A (ja) 障害表示方式
JPS58105649A (ja) 2重ル−プ状デ−タ伝送システムのデ−タ伝送方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 1987905605

Country of ref document: EP

AK Designated states

Kind code of ref document: A2

Designated state(s): DK FI HU NO SU US

AL Designated countries for regional patents

Kind code of ref document: A2

Designated state(s): AT BE CH DE FR GB IT LU NL SE

WWE Wipo information: entry into national phase

Ref document number: 880883

Country of ref document: FI

AK Designated states

Kind code of ref document: A3

Designated state(s): DK FI HU NO SU US

AL Designated countries for regional patents

Kind code of ref document: A3

Designated state(s): AT BE CH DE FR GB IT LU NL SE

WWP Wipo information: published in national office

Ref document number: 1987905605

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1987905605

Country of ref document: EP