TWI822153B - 封裝結構及其形成方法 - Google Patents

封裝結構及其形成方法 Download PDF

Info

Publication number
TWI822153B
TWI822153B TW111124374A TW111124374A TWI822153B TW I822153 B TWI822153 B TW I822153B TW 111124374 A TW111124374 A TW 111124374A TW 111124374 A TW111124374 A TW 111124374A TW I822153 B TWI822153 B TW I822153B
Authority
TW
Taiwan
Prior art keywords
die
component
bridge
bonding
bonding pad
Prior art date
Application number
TW111124374A
Other languages
English (en)
Other versions
TW202315029A (zh
Inventor
陳明發
蕭閔謙
胡致嘉
普翰屏
黃靖祐
林振昇
葉松峯
史朝文
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202315029A publication Critical patent/TW202315029A/zh
Application granted granted Critical
Publication of TWI822153B publication Critical patent/TWI822153B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5381Crossover interconnections, e.g. bridge stepovers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30625With simultaneous mechanical treatment, e.g. mechanico-chemical polishing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • H01L2221/68331Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding of passive members, e.g. die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83053Bonding environment
    • H01L2224/83091Under pressure
    • H01L2224/83092Atmospheric pressure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83053Bonding environment
    • H01L2224/83095Temperature settings
    • H01L2224/83096Transient conditions
    • H01L2224/83097Heating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • H01L2225/06531Non-galvanic coupling, e.g. capacitive coupling
    • H01L2225/06534Optical coupling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06582Housing for the assembly, e.g. chip scale package [CSP]
    • H01L2225/06586Housing with external bump or bump-like connectors

Abstract

實施例利用橋接晶粒直接接合並橋接兩個或多個元件晶 粒。每個元件晶粒上可以堆疊額外的元件晶粒。在一些實施例中,橋接晶粒可以同時橋接設置在橋接晶粒的下方和上方的元件晶粒。在一些實施例中,數個橋接晶粒可以用來將元件晶粒橋接到其他相鄰的元件晶粒。

Description

封裝結構及其形成方法
本發明的實施例是有關於一種封裝結構及其形成方法。
積體電路的封裝日益複雜,在同一個封裝中封裝更多的元件晶粒以實現更多的功能。舉例來說,系統整合單晶片(System on Integrate Chip,SoIC)已被開發為在同一封裝中包括多個元件晶粒,例如處理器和記憶體方塊。SoIC可以包括使用不同技術形成並具有不同功能的元件晶粒,該些元件晶粒接合到相同的元件晶粒,從而形成系統。這可以節省製造成本並優化元件性能。
根據本發明的一個或多個實施例,一種形成封裝結構的方法,包括將第一元件晶粒安裝到載板。方法還包括將第二元件晶粒安裝到載板。方法還包括以第一包封體圍繞第一元件晶粒和第二元件晶粒。方法還包括減薄第一包封體、第一元件晶粒和第二元件晶粒以暴露第一元件晶粒的第一背側通孔並暴露第二元件 晶粒的第二背側通孔。方法還包括在第一背側通孔之上形成第一接合墊且在第二背側通孔之上形成第二接合墊。方法還包括將橋接晶粒的第一金屬墊直接接合到第一接合墊,且將橋接晶粒的第二金屬墊直接接合到第二接合墊。方法還包括去除載板且形成設置在第一元件晶粒和第二元件晶粒的前側的第一連接件。
根據本發明的一個或多個實施例,一種形成封裝結構的方法,包括將第一晶粒的前側和第二晶粒的前側連接到承載基底。方法還包括以第一包封體包封第一晶粒和第二晶粒。方法還包括暴露第一晶粒中的第一金屬特徵,且暴露第二晶粒中的第二金屬特徵。方法還包括在第一晶粒、第二晶粒和第一包封體上形成接合層。方法還包括將第一接合墊沉積在第一金屬特徵上方並與第一金屬特徵接觸,將第二接合墊放置在第二金屬特徵上方並與第二金屬特徵接觸。方法還包括將橋接晶粒接合至第一晶粒和第二晶粒二者,橋接晶粒將第一接合墊電耦合至第二接合墊。方法還包括以第二包封體包封橋接晶粒。
根據本發明的一個或多個實施例,一種封裝結構,包括第一元件晶粒和第二元件晶粒。結構還包括橫向圍繞第一元件晶粒和第二元件晶粒的第一包封體。結構還包括設置在第一元件晶粒和第二元件晶粒之上的橋接晶粒,橋接晶粒橫跨第一包封體的部分,橋接晶粒將第一元件晶粒電耦合到第二元件晶粒。結構還包括介於橋接晶粒和第一元件晶粒之間以及橋接晶粒和第二元件晶粒之間的接合介面層。結構還包括設置在接合介面層中的及第 一接合墊和第二接合墊,第一接合墊設置在第一元件晶粒之上,第二接合墊設置在第二元件晶粒之上,橋接晶粒耦合到第一接合墊和第二接合墊,其中第一接合墊和橋接晶粒之間的介面沒有焊料材料。
10:承載基底
12:釋放層
14、22、40:包封體
16:絕緣層
18、36:接合層
20、38、154、254、354、454、554、654:接合墊
20b、38b:主動接合墊
20d、38d:虛設接合墊
24:晶圓接合層
26、200、300、400、500、600:晶圓
28:鈍化層
30:凸塊下金屬
32:焊料凸塊
34:接點
50:封裝結構
100:封裝組件
105、105a、105b、105c、105d、205、205a、205b:元件晶粒
106:切割線
116、216、316、416、516、616:矽穿孔
120、220:半導體基底
122、222:積體電路元件
124、224:層間介電質
128、228:接觸插栓
130、230、330、430、530、630:內連線結構
132、132A、138、238、238A、238B、238C、332、338:介電層
134、134A、234、334:金屬線
136、146、236、246、336:通孔
138A、138B、138C:介電子層
144、244、444、544、644:金屬特徵
152、252、352:介電接合層
156、157、256、257、356、357:接合墊通孔
160:切單製程
305、405、405a、405b、505、505a、505b、605、605a、605b、SB:橋接晶粒
305a、305b:矽橋接晶粒
320:基底
334d:底部金屬線
422:積體被動元件
522:主動元件
622:被動元件
623:光子元件
625:光障壁
當與隨附的圖一起閱讀時,從以下詳細描述中可以最好地理解本揭露的各個方面。應注意,根據本行業中的標準慣例,各種特徵並未按比例繪製。事實上,為使論述清晰起見,可任意增大或減小各種特徵的尺寸。
圖1示出了根據一些實施例的中間步驟中的封裝結構的透視圖。
圖2示出了封裝組件的俯視圖,其中定義了多個元件晶粒。
圖3到圖4示出了根據本揭露的一些實施例的形成封裝組件的中間階段的剖視圖。
圖5到圖6示出了根據本揭露的一些實施例的形成封裝組件的中間階段的剖視圖。
圖7至圖8示出了根據本揭露的一些實施例的形成橋接件組件的中間階段的剖視圖。
圖9至圖20示出了根據一些實施例的用於形成其中使用了橋接晶粒的封裝結構的中間階段。
圖21至圖23示出了根據一些實施例的用於形成包括不同橋 接晶粒的封裝元件的中間步驟。
圖24至圖26示出了根據一些實施例的用於形成包括不同橋接晶粒的封裝元件的中間步驟。
圖27至圖29示出了根據一些實施例的用於形成包括不同橋接晶粒的封裝元件的中間步驟。
圖30、圖31A和圖31B示出了根據一些實施例的橋接晶粒和元件晶粒的各種配置。
圖32至圖34示出了根據一些實施例的形成四交聯的橋接晶粒和元件結構的中間步驟。
圖35示出了根據另一實施例的四交聯橋接晶粒。
以下揭露內容提供用於實施本發明的不同特徵的許多不同的實施例或實例。以下闡述組件及排列的具體實例以簡化本揭露。當然,這些僅為實例而非旨在進行限制。舉例來說,在以下說明中,在第二特徵之上或第二特徵上形成第一特徵可包括其中第一特徵與第二特徵被形成為直接接觸的實施例,且也可包括其中在第一特徵與第二特徵之間可形成附加特徵從而使得第一特徵與第二特徵可不直接接觸的實施例。另外,本揭露可在各種實例中重複使用參考編號和/或字母。此種重複使用是為了簡明及清晰起見,且自身並不表示所論述的各種實施例和/或配置之間的關係。
此外,為易於說明,本文中可能使用例如「在…之下 (underlying)」、「在…下方(below)」、「下部的(lower)」、「在…上方(overlying)」、「上部的(upper)」等空間相對性用語來闡述圖中所示一個元件或特徵與另一(其他)元件或特徵的關係。除了圖中所繪示的取向以外,所述空間相對性用語還旨在囊括元件在使用或操作中的不同取向。裝置可具有其他取向(旋轉90度或處於其他取向),且本文中所使用的空間相對性描述語可同樣相應地作出解釋。
矽橋可用於將金屬特徵從一個半導體晶片電耦合到另一個半導體晶片。舉例來說,矽橋可以提供從矽橋的第一外部連接件到矽橋的第二外部連接件的電通路。然後,第一連接件可以例如通過焊料凸塊連接到第一晶片,且第二連接件可以連接到第二晶片,從而在第一晶片和第二晶片之間形成橋接。這種矽橋的一個問題是晶片和矽橋之間的連接路徑可能具有電阻,其導致信號損失、能量消耗增加和廢熱生成增加。
實施例為直接結合到目標半導體晶片的矽橋接晶粒提供了多種配置,從而通過增加連接件密度、減少能量消耗、減少廢熱產生和增加信號通量來提供增加的效能,從而提供在目標晶片之間使用更高速度信號的能力。實施例提供使用局部矽內連線作為矽橋、積體被動元件元件晶粒作為矽橋、主動元件元件晶粒作為矽橋和/或光子晶粒作為矽橋的能力。實施例還提供了利用矽橋將兩個以上的晶粒連接在一起的能力,例如將三個、四個、五個或六個等晶粒連接在一起。實施例也可以用於在單個封裝中提供 多個矽橋,以將多個晶粒相互連接。額外的晶粒也可以與矽橋一起使用,以提供更高的靈活性和功能。
本文討論的實施例是在系統整合單晶片(SoIC)封裝和形成其的方法的背景下進行討論,但應理解,所公開的技術和元件可用於其他封裝背景。示出根據一些實施例的形成SoIC封裝的中間階段。討論了一些實施例的一些變體。在各種視圖和說明性的實施例中,類似的參考標號用於表示類似的元件。可以理解,雖然以SoIC封裝的形成為例來解釋本揭露的實施例的概念,但是本揭露的實施例也很容易適用於金屬墊和通孔相互結合的其他接合方法和結構。
圖1示出了根據一些實施例的中間步驟中的SoIC封裝元件的透視圖。雖然下面列出了元件晶粒105和205的類型的一些示例,但元件晶粒105和205可以是任何晶粒。元件晶粒105可以是邏輯晶粒,例如中央處理單元(CPU)晶粒、微型控制單元(MCU)晶粒、輸入-輸出(IO)晶粒、基帶(Base-Band,BB)晶粒、應用處理器(Application processor,AP)晶粒等。元件晶粒105也可以是記憶體晶粒,例如動態隨機存取記憶體(DRAM)晶粒或靜態隨機存取記憶體(SRAM)晶粒等。元件晶粒105可能是晶圓的一部分(參見圖2)。元件晶粒205電性接合至元件晶粒105。元件晶粒205可以是邏輯晶粒,它可以是CPU晶粒、MCU晶粒、IO晶粒、基帶晶粒或AP晶粒。元件晶粒205也可以是記憶體晶粒。多個元件晶粒205可以接合到元件晶粒105,每一者具 有不同的功能。
矽橋接晶粒305/405/505/605接合到第一元件晶粒105a和第二元件晶粒105b之間,且在第一元件晶粒105a和第二元件晶粒105b之間建立連接。每個矽橋接晶粒305/405/505/605的不同配置將在下面進一步詳細討論。在一些實施例中,多個矽橋接晶粒305/405/505/605可以用於橋接晶粒305、橋接晶粒405、橋接晶粒505和橋接晶粒605的各種組合中。
圖2示出了封裝組件100(其可以是一個晶圓,如圖所示),其中定義或形成多個元件晶粒105。元件晶粒105可以全部具有相同的設計和功能,或者可以具有不同的設計和功能。虛線表示切割線106,其中元件晶粒105將在隨後的切單製程中彼此分離。
圖3至圖5示出了根據本揭露的一些實施例的形成SoIC封裝的中間階段的剖視圖。圖3示出了形成封裝組件100中的剖視圖。根據本揭露的一些實施例,封裝組件100是元件晶圓的部分,包括積體電路元件122,例如主動元件(例如電晶體和/或二極體),並且可能是被動元件(例如電容、電感器、電阻器等)。封裝組件100可以在其中包括多個元件晶粒105,其中示出了元件晶粒105a的部分和元件晶粒105b的部分。應該理解,這些視圖僅僅是說明性的而不是限制性的。
按照本揭露的其他實施例,封裝組件100包括被動元件(沒有主動元件)。在一些實施例中,並且如下面的討論中提到 的,封裝組件100可以是元件晶圓。本揭露中的實施例也可以應用於其他類型的封裝組件,例如中介晶圓(interposer wafers)。
根據本揭露的一些實施例,晶圓100包括半導體基底120和形成在半導體基底120的頂表面的特徵。半導體基底120可由結晶矽、結晶鍺、結晶矽鍺和/或諸如GaAsP、AlInAs、AlGaAs、GaInAs、GaInP、GaInAsP等的III-V族化合物半導體形成。半導體基底120也可以是塊狀矽基底或絕緣層覆矽(SOI)基底。淺溝渠隔離(Shallow Trench Isolation,STI)區(未顯示)可以形成在半導體基底120中以隔離半導體基底120中的主動區。可選的穿孔(through-vias)116可以形成為延伸到半導體基底120中,且可選的穿孔116可以用於使位於晶圓100的相對側上的特徵相互電耦合。
根據本揭露的一些實施例、晶圓100包括積體電路元件122,其形成在半導體基底120的頂表面上。實例積體電路元件122可以包括互補金屬氧化物半導體(CMOS)、電晶體、電阻器、電容、二極體等。積體電路元件122的細節在此不再贅述。根據其他實施例,晶圓100用於形成中介物,其中半導體基底120可以是半導體基底或介電基底。
層間介電質(Inter-Layer Dielectric,ILD)124形成在半導體基底120之上,並填充積體電路元件122中電晶體(未示出)的閘疊層之間的空間。根據一些實施例,ILD 124由磷矽玻璃(Phospho Silicate Glass,PSG)、硼矽玻璃(Boro Silicate Glass, BSG)、硼磷矽玻璃(Boron-Doped Phospho Silicate Glass,BPSG)、氟摻雜矽酸鹽玻璃(Fluorine-Doped Silicate Glass,FSG)、四乙基正矽酸酯(Tetra Ethyl Ortho Silicate,TEOS)形成的氧化矽等形成。ILD 124可以使用旋塗、可流動化學氣相沉積(Flowable Chemical Vapor Deposition,FCVD)、化學氣相沉積(CVD)、電漿增強化學氣相沉積(Plasma Enhanced Chemical Vapor Deposition,PECVD)、低壓化學氣相沉積(Low Pressure Chemical Vapor Deposition,LPCVD)等來形成。
接觸插栓128形成在ILD 124中,並且用於將積體電路元件122電連接到上覆金屬線134和通孔136。根據本揭露的一些實施例,接觸插栓128由選自鎢、鋁、銅、鈦、鉭、氮化鈦、氮化鉭、其合金和/或其多層的導電材料形成。接觸插栓128的形成可以包括在ILD 124中形成接點開口,將導電材料填充到接點開口中,以及執行平坦化(例如化學機械研磨(CMP)製程)以使接觸插栓128的頂表面與ILD 124的頂表面齊平。
在ILD 124和接觸插栓128之上設有內連線結構130。內連線結構130包括介電層132,金屬線134和通孔136形成在介電層132中。在下文中,介電層132也被稱為內金屬介電質(Inter-Metal Dielectric,IMD)層132。根據本揭露的一些實施例,至少介電層132中較低的那些由具有低於約3.0或約2.5的介電常數(k-值)的低介電常數介電材料形成。介電層132可以由黑金剛石(應用材料(AppliedMaterials)的註冊商標)、含碳低介電常 數介電材料、氫矽倍半氧烷(HSQ)、甲基矽倍半氧烷(MSQ)等形成。根據本揭露的替代實施例,介電層132的一些或全部由諸如氧化矽、碳化矽(SiC)、碳氮化矽(SiCN)、碳氮氧化矽(SiOCN)等的非低介電常數介電材料形成。根據本揭露的一些實施例,介電層132的形成包括沉積含致孔劑的介電材料,然後進行固化製程以驅除致孔劑,因此剩餘的介電層132變為多孔的。蝕刻停止層(未示出)可以由碳化矽、氮化矽或其類似形成,可以形成在IMD層132之間,並且為簡單起見未示出。
金屬線134和通孔136形成在介電層132中。以下將同一層的金屬線134統稱為金屬層。根據本揭露的一些實施例,內連線結構130包括多個金屬層,其通過通孔136相互連接。金屬線134和通孔136可以由銅或銅合金形成,也可以由其他金屬形成。形成製程可以包括單鑲嵌和雙鑲嵌製程。在單鑲嵌製程中,溝渠首先形成在介電層132之一中,然後用導電材料填充溝渠。然後執行諸如CMP製程的平坦化製程以去除高於IMD層的頂表面的導電材料的多餘部分,在溝渠中留下金屬線。在雙鑲嵌製程中,溝渠和通孔開口都在IMD層中形成,其中通孔開口在下並連接到溝渠。然後將導電材料填充到溝渠和通孔開口中,分別形成金屬線和通孔。導電材料可以包括擴散阻擋件和在擴散阻擋件之上的含銅金屬材料。擴散阻擋件可以包括鈦、氮化鈦、鉭、氮化鉭等。
金屬線134包括金屬線134A,其可以稱為頂部金屬線。 頂部金屬線134A也統稱為頂部金屬層。各個介電層132A可以由諸如未摻雜矽酸鹽玻璃(Un-doped Silicate Glass,USG)、氧化矽、氮化矽等的非低介電常數介電材料形成。介電層132A也可以由低介電常數介電材料形成,其可以選自下層IMD層132的類似材料。
根據本揭露的一些實施例,介電層138和介電接合層152形成在頂部金屬線134A之上。例如,介電層138和介電接合層152可以由氧化矽、氮氧化矽、碳氧化矽等形成,且在一些實施例中,介電層138可以由多個介電子層138A、138B和138C形成。首先,可以形成介電子層138A。接下來可以使用光蝕刻製程在介電子層138A中形成對應於通孔146的通孔開口,使用例如光阻和/或硬質遮罩,其在介電子層138A上形成和圖案化以幫助形成對應於通孔146的通孔開口。非等向性蝕刻可用於通過光阻和/或硬質遮罩形成這些溝渠。
通孔146和金屬特徵144可以形成在介電子層138A之上。通孔146和金屬特徵144可以由類似於上述形成通孔136和金屬線134的製程形成,儘管可以使用其他合適的製程。金屬特徵144和通孔146可以由銅或銅合金形成,也可以由其他金屬形成。在一實施例中,金屬特徵144和/或通孔146可以由鋁或鋁銅合金形成。在一些實施例中,金屬特徵144可用於晶粒測試。
在一些實施例中,可以直接探測金屬特徵144以執行晶圓100的晶片探頭(chip probe,CP)測試。可選地,焊料區(例如,焊球或焊料凸塊)可以設置在金屬特徵144上,並且焊料區 可以用於對晶圓100進行CP測試。可以在晶圓100上執行CP測試以確定晶圓100中的每個元件晶粒105是否是已知良好的晶粒(KGD)。因此,只有作為KGD的元件晶粒105進行後續的封裝處理,而未通過CP測試的晶粒不進行封裝。經過測試,焊料區(如果有的話)可能會在後續的處理步驟中被移除。
然後可以將介電子層138B沉積在金屬特徵144上,直至達到所需的厚度。在一些實施例中,然後可以將介電子層138B平坦化以使頂表面平整,而在其他實施例中,可以省略平整步驟。在一些實施例中,接著沉積介電子層138C。其他實施例可能不使用介電子層138C而可以省略介電子層138C。
接下來,可以形成接合墊通孔156和接合墊通孔157。接合墊通孔156通過整個介電層138延伸到內連線結構130,並且接合墊通孔157延伸到金屬特徵144並且電耦合到金屬特徵144。用於接合墊通孔156和接合墊通孔157的開口的形成可以使用在介電層138之上形成和圖案化的光阻(未示出)和/或硬質遮罩(未示出)以幫助形成用於接合墊通孔156和接合墊通孔157的開口。根據本揭露的一些實施例,執行非等向性蝕刻以形成開口。蝕刻可以停在接合墊通孔157的金屬特徵144或接合墊通孔156的內連線結構130的金屬線134上。
接合墊通孔156和接合墊通孔157的開口接下來可能會被導電材料填充。可以先形成導電擴散阻擋件(未示出)。根據本揭露的一些實施例,導電擴散阻擋件可以由鈦、氮化鈦、鉭、氮 化鉭等形成。可以使用例如原子層沉積(ALD)、物理氣相沉積(PVD)等形成導電擴散阻擋件。導電擴散阻擋件可以包括用於接合墊通孔156和接合墊通孔157的開口中的層和在介電層138的上表面之上延伸的層。
接下來,例如通過電化學電鍍(ECP)或其他合適的沉積製程,沉積金屬材料以形成接合墊通孔156和接合墊通孔157。金屬材料沉積在導電擴散阻擋件上,並為接合墊通孔156和接合墊通孔157填充剩餘的開口。金屬材料也可以在介電層138的頂表面上延伸。金屬材料可以包括銅或銅合金。接合墊通孔156和接合墊通孔157可以同時形成。
然後可以執行諸如化學機械研磨(CMP)製程的平坦化製程以去除金屬材料和擴散阻擋件中的多餘部分,直到介電層138被暴露。擴散阻擋件和金屬材料中的剩餘部分包括接合墊通孔156和接合墊通孔157。
接下來,可以在介電層138之上形成介電接合層152,且在介電接合層152中形成用於接合墊154的開口。開口的形成可以使用在介電接合層152之上形成和圖案化的光阻(未示出)和/或硬質遮罩(未示出)以幫助形成用於接合墊154的開口。根據本揭露的一些實施例,執行非等向性蝕刻或濕蝕刻以形成用於接合墊154的開口。在一些實施例中,蝕刻可能停在介電子層138C上,其可能是作為蝕刻停止。在其他實施例中,介電接合層152相對於介電層138可能有蝕刻選擇性,使得在介電接合層152被 蝕刻穿透後介電層138不會被蝕刻穿透。在一些實施例中,蝕刻可能是基於時間的。用於接合墊154的開口可能會暴露接合墊通孔156和接合墊通孔157的上表面。
接下來,可以在開口中沉積擴散阻擋件和金屬材料以形成接合墊154。形成接合墊154可以使用如上所述的與用於形成接合墊通孔156和接合墊通孔157類似的製程和材料。然後可以執行諸如化學機械研磨(CMP)製程的平坦化製程以去除金屬材料和擴散阻擋件中的多餘部分,直到介電接合層152被暴露。擴散阻擋件和金屬材料中的剩餘部分包括接合墊154,這些接合墊154隨後用於接合到另一個元件。可以理解,金屬線也可以與接合墊154同時形成。
在一些實施例中,接合墊通孔156和157可以與接合墊154同時形成。在這樣的實施例中,在形成介電接合層152之後,在介電接合層152中形成開口,如上所述。然後,如上所述,在介電層138中為接合墊通孔156和接合墊通孔157製作另外的開口。然後,如上所述,為了接合墊通孔156和157以及接合墊154二者,可以在同一製程中形成導電擴散阻擋件和金屬材料。之後,可以使用諸如CMP製程的平坦化製程來去除金屬材料和擴散阻擋件中的多餘部分,直到介電接合層152暴露。擴散阻擋件和金屬材料中的剩餘部分包括接合墊154,接合墊154隨後用於接合到另一個元件。與接合墊154在同一層中運行的金屬線也可以與接合墊154同時形成。
接合墊154的位置和數量可以根據後續製程中要接合的元件進行調整。在一些實施例中,接合墊154中的一個或多個可不電性連接到元件晶粒105中的任何元件。這樣的接合墊154可以被認為是虛設接合墊。在一些實施例中,虛設接合墊154可以連續跨越元件晶粒105的表面,而在其他實施例中,接合墊154包括虛設接合墊可能僅位於要連接其他元件的位置。
圖4示出了從晶圓100分離後的元件晶粒105。用於從晶圓100單體化元件晶粒的切單製程160(參見圖3)可以是任何合適的製程,例如使用晶粒切鋸(die saw)、雷射切割等來切穿晶圓100和其上形成的結構。
圖5說明了晶圓200的形成,其中包括元件晶粒205(例如元件晶粒205a和元件晶粒205b)。根據本揭露的一些實施例,元件晶粒205是邏輯晶粒,可能是CPU晶粒、MCU晶粒、IO晶粒、基帶晶粒或AP晶粒。元件晶粒205也可能是記憶體晶粒。晶圓200包括半導體基底220,它可以是矽基底。
元件晶粒205可以包括積體電路元件222、積體電路元件222上方的ILD 224和接觸插栓228以電連接到積體電路元件222。元件晶粒205還可以包括用於連接到元件晶粒205中的主動元件和被動元件的內連線結構230。內連線結構230包括金屬線234和通孔236。
矽穿孔(Through-Silicon Vias,TSV)216,有時稱為半導體穿孔或穿孔,可以可選地形成為穿透到半導體基底220中(並 最終通過從相對側露出而穿過半導體基底220)。如果使用,TSV 216可用於將形成在半導體基底220的前側(圖示的頂部側)上的元件和金屬線連接到背側。TSV 216可以使用類似於前述的用於形成接合墊通孔156的製程和材料形成,包括例如基於時間的蝕刻製程,因此TSV 216可以具有設置在半導體基底220的頂表面和底表面之間的底部。此處不再重述。
元件晶粒205可以包括介電層238和介電接合層252。通孔246和金屬特徵244可以形成並設置在介電層238中(其可以包括多個介電層238A、介電層238B和介電層238C)。接合墊通孔256和接合墊通孔257也形成並設置在介電層238中,接合墊254形成並設置在介電接合層252中。
用於形成元件晶粒205的各種特徵的製程和材料可以類似於用於形成元件晶粒105中的相似特徵的製程和材料,在此不再贅述。元件晶粒105和元件晶粒205之間的相似特徵在其標號中共用相同的最後兩個數字。
在圖6中,晶圓200被分割成多個離散元件晶粒205,包括例如元件晶粒205a和元件晶粒205b。切單製程160(見圖5)可以與以上關於圖4所述的切單製程相同或相似。
圖7示出了根據一些實施例的晶圓300的形成,其中包括橋接晶粒305(例如矽橋接晶粒305a和305b)。基底320可以包括以上關於半導體基底120所述的任何可選基底。提供內連線結構330以將各種接合墊354電連接到各種接合墊354中的其他 和/或可選地電連接到TSV 316。
內連線結構330包括介電層332,和形成在介電層332中的金屬線334和通孔336。形成內連線結構330可以使用與以上關於內連線結構130所述的相同的製程和材料(對於介電層332為關於介電層132所述的、對於金屬線334為關於金屬線134所述的、對於通孔336為關於通孔136所述的)。
可選的TSV 316也在圖7中示出。TSV 316可以在形成沉積底部金屬線334d之前或同時形成。TSV 316穿透到基底320中(並且可以可選地在隨後的製程中從相對側中露出)。如果使用,TSV 316可用於將形成在基底320的前側(圖示的頂部側)上的元件和金屬線連接到背側。TSV 316可以使用類似於前述的用於形成接合墊通孔156的製程和材料形成,包括例如基於時間的蝕刻製程,因此TSV 316可以具有設置在基底320的頂表面和底表面之間的底部。此處不再重述。
橋接晶粒305可以包括介電層338和介電接合層352。接合墊通孔356和接合墊通孔357形成並設置在介電層338中,接合墊354形成並設置在介電接合層352中。用於形成橋接晶粒305的各種特徵的製程和材料可以類似於用於形成元件晶粒105中的相似特徵的製程和材料,在此不再贅述。元件晶粒105和橋接晶粒305之間的相似特徵在其標號中共用相同的最後兩個數字。
在圖8中,晶圓300被分割成多個離散橋接晶粒305,包括例如矽橋接晶粒305a和矽橋接晶粒305b。切單製程160(見圖 7)可以與以上關於圖4所述的切單製程相同或相似。
圖9至圖20示出了使用矽橋接晶粒(例如橋接晶粒305)形成SOIC封裝的中間步驟。雖然製程是針對使用橋接晶粒305的進行描述的,但橋接晶粒405、橋接晶粒505或橋接晶粒605可以被替代。圖9至圖16在每一圖的頂部示出了根據一些示例性實施例的頂視圖且在每一圖的底部示出剖視圖。應該理解,這些視圖僅僅是實例並且其變形在本文描述的範圍之內。舉例來說,為圖中的每一個提供的頂視圖和剖視圖可能只是局部視圖,並且可以併入其他元件或結構。
在圖9中,提供了承載基底10,並在承載基底10上形成釋放層12。承載基底10可以是玻璃承載基底、陶瓷承載基底等。承載基底10可以是晶圓,如此可以在承載基底10上同時形成多個封裝。
釋放層12可以由聚合物基材料形成,其可以與承載基底10一起從將在隨後的步驟中形成的上覆結構中去除。在一些實施例中,釋放層12是環氧基熱釋放材料,在加熱時會失去其接著性,例如光熱轉換(light-to-heat-conversion,LTHC)釋放塗層。在其他實施例中,釋放層12可能是紫外線(UV)膠,暴露在UV光下會失去其接著性。釋放層12可以以液體型態分配並固化,可以是層壓到承載基底10上的層壓膜,或可以是類似者。釋放層12的頂表面可能是水平的,可能具有高平整度。
兩個或多個元件晶粒105可以放置在承載基底10上並連 接到釋放層12。每個元件晶粒105(例如元件晶粒105a和元件晶粒105b)可以通過拾取放置製程以元件晶粒105面朝下(背側向上)放置在承載基底10上。應當理解,每個晶粒105可以具有相同或不同的功能,並且可以是彼此相同的尺寸,也可以是彼此不同的尺寸。
在圖10中,諸如絕緣材料或包封體14的填充材料可以沉積在元件晶粒105上方並橫向圍繞元件晶粒105。包封體14可包括介電材料,例如樹脂、環氧樹脂、聚合物、氧化物、氮化物等或其組合,其可由任何合適的製程沉積,例如通過可流動CVD、旋塗、PVD等或其組合。
在圖11中,可以使用平坦化製程使包封體14的上表面與元件晶粒105的上表面齊平。平坦化製程可以包括研磨和/或化學機械研磨(CMP)製程。平坦化製程可以繼續直到TSV 116通過元件晶粒105的半導體基底120(參見圖4)暴露。
在圖12中,每個元件晶粒105的半導體基底120(參見圖4)可以凹陷以進一步暴露TSV 116,導致它們從半導體基底120的上表面突出。在不使用TSV 116的實施例中,TSV可以通過蝕刻通過半導體基底120到內連線結構130的開口並形成TSV(例如,使用以上關於TSV 116描述的製程和材料)來形成。在使半導體基底120凹陷之後,可以通過在元件晶粒105的上表面(即背側)上沉積絕緣材料和在使絕緣材料平坦化以使絕緣材料的上表面與包封體14的上表面齊平來形成絕緣層16,從而在每個元件 晶粒105之上形成絕緣層16。
在圖13中,接合層18可以形成在包封體14和絕緣層16的上表面之上。接合墊20形成在接合層18中。接合墊20可以包括物理耦合到TSV 116的主動接合墊20b和不連接到元件晶粒105的任何金屬特徵的虛設接合墊20d。接合層18可由任何合適的絕緣層形成,例如氧化矽、氮化矽、碳化矽、碳氧化矽、氮氧化矽等或其組合,並且可以使用任何合適的技術(例如CVD、PVD、旋塗等)來沉積。開口可以根據接合墊20的位置形成在接合層18中以形成接合墊20。開口的形成可以使用在接合層18上形成和圖案化的光阻(未示出)和/或硬質遮罩(未示出)來幫助形成接合墊20的開口。在一些實施例中,執行非等向性蝕刻或濕蝕刻以形成接合墊20的開口。蝕刻可能會停在包封體14和絕緣層16上。接合墊20的開口可以暴露TSV 116的上表面。
接下來,可以在開口中沉積擴散阻擋件和金屬材料以形成接合墊20。可以使用例如上述的用於形成接合墊通孔156和接合墊通孔157的材料和技術來沉積擴散阻擋件和金屬材料。然後可以執行諸如化學機械研磨(CMP)製程的平坦化製程以去除金屬材料和擴散阻擋件的多餘部分,直到接合層18被暴露。擴散阻擋件和金屬材料中的剩餘部分包括接合墊20,這些接合墊20隨後用於接合到另一元件。
如圖13所示,在一些實施例中,一個或多個虛設接合墊20d可以設置在兩個元件晶粒105之間的包封體14的部分之上。 虛設接合墊20d可能基於圖案負載(pattern loading)的考量被採用,也可能有助於提供更佳的直接接合,從而減少故障的可能性。
在圖14中,橋接晶粒305同時與至少兩個元件晶粒105接合。此外,如圖14所示,一個或多個次級元件晶粒205也可以可選地接合到元件晶粒105。可以使用拾取放置製程將每個部件定位在接合墊20上方。在一些實施例中,每一元件晶粒205和每一橋接晶粒305可以逐一放置和接合,而在其他實施例中,全部的元件晶粒205和橋接晶粒305可以放置然後同時全部接合。用於將橋接晶粒305接合到元件晶粒105a和元件晶粒105b的接合機制可以使用混合接合(hybrid bonding)製程,其中接合墊20的金屬直接接合到接合墊354的金屬(參見圖8)和接合墊254的金屬(參見圖6),而沒有在接合墊354和接合墊254的介面中使用焊料材料。
接合到元件晶粒105的每個元件晶粒205可能已經在接合到元件晶粒105之前經過測試並確定為KGD。雖然示出了一個元件晶粒205接合到元件晶粒105a和元件晶粒105b中的每一個,應當理解,類似於元件晶粒205的其他元件晶粒可以接合到元件晶粒105。其他元件晶粒可能與元件晶粒205相同或可能與元件晶粒205不同。舉例來說,元件晶粒205和其他元件晶粒可以是從以上列出的類型中選擇的不同類型的晶粒。此外,元件晶粒205可以是數位電路晶粒,而另一元件晶粒可以是類比電路晶粒。元件晶粒105和元件晶粒205(以及其他元件晶粒,如果有)的組合 作用為一系統。將系統的功能和電路拆分為不同的晶粒,例如元件晶粒105和元件晶粒205,可以優化這些晶粒的形成,並可能導致製造成本的減少。
元件晶粒205和橋接晶粒305接合到元件晶粒105a和元件晶粒105b可以通過混合接合來實現。舉例來說,接合墊254和接合墊354通過金屬到金屬直接接合接合到接合墊20。根據本揭露的一些實施例,金屬到金屬直接接合就是銅到銅直接接合。接合墊254和接合墊354的尺寸可以大於、等於或小於相應接合墊20的尺寸。此外,介電接合層252和介電接合層352通過介電質對介電質接合接合到接合層18,其可以是融合結合,例如產生Si-O-Si鍵接。
為了實現混合接合,元件晶粒205和橋接晶粒305相對於元件晶粒105定位以使它們各自的接合墊20(即接合墊20b和接合墊20d)和元件晶粒205的接合墊254和橋接晶粒305的接合墊354對齊。上部晶粒(元件晶粒205和橋接晶粒305)與下部元件晶粒105a和元件晶粒105b壓在一起。然後,執行退火使接合墊20中的金屬與對應的上覆接合墊254和接合墊354中的金屬相互擴散。根據一些實施例,退火溫度可以高於約350℃,並且可以在約350°到約550℃之間的範圍內。根據一些實施例,退火時間可以在約1.5小時到約3.0小時之間的範圍內,並且可以在約1.0小時到約2.5小時之間的範圍內。通過混合接合,接合墊254和接合墊354通過金屬相互擴散引起的直接金屬接合接合到對應的接 合墊20上。同樣,介電接合層252和介電接合層352融合接合到相應的接合層18。
如在圖14中所見,設置在元件晶粒105a和元件晶粒105b之間的包封體14之上的虛設接合墊20d可以耦合到橋接晶粒305的對應接合墊354。
使用混合接合連接橋接晶粒305,元件晶粒105a可以交叉連接到元件晶粒105b,同時減少能量消耗,提供更小的接觸電阻,並提供比使用凸塊連接件連接的橋接元件更高的頻率流通量。
在圖15中,填充材料(例如絕緣材料或包封體22)可以沉積在元件晶粒105上方並橫向圍繞元件晶粒105。包封體22可以包括介電材料例如樹脂、環氧樹脂、聚合物、氧化物、氮化物等或其組合,其可以通過任何合適的製程例如通過可流動CVD、旋塗、PVD等或其組合沉積。
在圖16中,可以使用平坦化製程使包封體22的上表面與元件晶粒205的上表面和橋接晶粒305的上表面齊平。平坦化製程可以包括研磨和/或化學機械研磨(CMP)製程。平坦化製程可以繼續直到TSV 216(如果使用)(參見圖6)通過元件晶粒205的基底220暴露並且直到TSV 316(如果使用)(參見圖8)通過橋接晶粒305的基底320暴露。
在一些實施例中,圖16的結構只是多個封裝位置中的一個封裝位置。舉例來說,承載基底10可以是延伸超出包封體14的圖示側壁的晶圓,並且可以在圖示的封裝區附近形成附加的封 裝區。這樣的封裝區可以在隨後的製程中彼此分離。在這樣的實施例中,包封體14、接合層18和包封體22也可以延伸到承載基底10的橫向范圍。在其他實施例中,圖16中所示的結構是不同的結構並且可以單獨形成在單獨的承載基底10上。
在圖17中,晶圓接合層24可以沉積在圖16的結構上,並且晶圓26可以接合到圖16的結構。在一些實施例中,晶圓26可以是支撐晶圓並且可以由任何合適的材料製成,例如矽、藍寶石等。可以使用旋塗技術沉積晶圓接合層24以實現高平整度,並且可以將晶圓壓靠在晶圓接合層24上以黏附到其上。晶圓接合層可以包括通過CVD、PECVD、HDP-CVD(高密度電漿CVD)等沉積的任何合適的材料(例如氮氧化矽、碳氮化矽、無摻雜矽玻璃、TEOS形成的氧化矽等或其組合)。在一些實施例中,晶圓接合層可以包括金、銦、錫、銅等或其組合,通過濺鍍、PVD、鍍覆(電鍍或化學鍍)等沉積。在又一個實施例中,晶圓接合層可以包括聚合物或膠並且可以由旋塗、積層等沉積。
在圖18中,執行承載基底去接合以將承載基底10從元件晶粒105和包封體14的前側中分離(或「去接合」)。根據一些實施例,去接合包括將光(例如雷射光或UV光)投射到釋放層12上,使得釋放層12在光的熱量下分解而可以去除承載基底10。然後可以將結構翻轉並放置在膠帶上(未示出)。
在圖19中,鈍化層28形成在元件晶粒105a和元件晶粒105b和包封體14的前側之上。鈍化層28可以是單層或複合層, 並且可以由非多孔材料形成。在一些實施例中,鈍化層28是複合層,其包括氧化矽層(未單獨示出)以及在氧化矽層之上的氮化矽層(未單獨示出)。鈍化層28也可以由其他非多孔介電材料形成,例如無摻雜矽玻璃(USG)、氮氧化矽等。鈍化層28也可以由聚醯亞胺、聚苯并噁唑(polybenzoxazole,PBO)等形成。鈍化層28可通過任何合適的技術沉積,例如通過PVD、CVD、旋塗等或其組合。
在圖20中,鈍化層28被圖案化,因此鈍化層28中的開口暴露了元件晶粒105a和元件晶粒105b的接合墊154。接點34可以形成在開口中並且電耦合和物理耦合到元件晶粒105a和元件晶粒105b的接合墊154。在一些實施例中,接點34可以包括凸塊下金屬30和焊料凸塊32。在其他實施例中,焊料凸塊32可以直接在接合墊154上形成。
得到的封裝結構50可進一步用於覆晶封裝、基底上晶圓上晶片(chip on wafer on substrate)封裝或積體扇出(integrated fan out)封裝。
圖21至圖23示出了包括橋接晶粒405的封裝結構50的形成,其中橋接晶粒405包括積體被動元件(integrated passive device,IPD)。圖21示出了晶圓400的形成,其中包括橋接晶粒405(例如,橋接晶粒405a和橋接晶粒405b)。橋接晶粒405具有第一目的,即在晶粒的一側(即,耦合到第一元件晶粒)處的接合墊454和晶粒的另一側(即,耦合到第二元件晶粒)處的接合 墊454之間形成橋接件。橋接晶粒405還具有第二目的,即包括一個或多個IPD 422(例如電容、電阻器、電感器、二極體、變壓器(transformer)、熱阻器、變容二極體(varactor)、轉換器等)。在一些實施例中,IPD 422可以沿從橋接晶粒405的一側處的一個或多個接合墊454到橋接晶粒405的另一側處的一個或多個接合墊454的電路路徑使用。在一些實施例中,IPD 422可以沿從橋接晶粒405的一側處的一個或多個接合墊454到橋接晶粒405的同一側上的一個或多個接合墊454的電路路徑使用。
橋接晶粒405可以包括電耦合到內連線結構430的可選TSV 416。橋接晶粒405還可以包括金屬特徵444,該金屬特徵444可用於測試橋接晶粒405的功能是否符合預期,以確定橋接晶粒405是否為已知良好的晶粒(KGD)。用於形成橋接晶粒405的各種特徵的製程和材料可以類似於用於形成元件晶粒105中的相似特徵的製程和材料,在此不再贅述。元件晶粒105和橋接晶粒405之間的相似特徵在其標號中共用相同的最後兩個數字。
在圖22中,晶圓400被分割成多個離散橋接晶粒405,包括例如橋接晶粒405a和橋接晶粒405b。切單製程160(參見圖5)可以與以上關於圖4所述的切單製程相同或相似。
在圖23中,顯示了封裝結構50,它使用橋接晶粒405代替橋接晶粒305(參見圖9到20)。
圖24至圖26示出了包括橋接晶粒505的封裝結構50的形成,其中橋接晶粒505包括主動元件。圖21說明了晶圓500的 形成,其中包括橋接晶粒505(例如,橋接晶粒505a和橋接晶粒505b)。橋接晶粒505具有第一目的,即在晶粒的一側(即,耦合到第一元件晶粒)處的接合墊554和晶粒的另一側(即,耦合到第二元件晶粒)處的接合墊554之間形成橋接件。橋接晶粒505還具有第二目的,即包括一個或多個主動元件522,例如電晶體。在一些實施例中,主動元件522可以沿從橋接晶粒505的一側處的一個或多個接合墊554到橋接晶粒505的另一側處的一個或多個接合墊554的電路路徑使用。在一些實施例中,主動元件522可以沿從橋接晶粒505的一側處的一個或多個接合墊554到橋接晶粒505的同一側上的一個或多個接合墊554的電路路徑使用。
橋接晶粒505可以包括電耦合到內連線結構530的可選TSV 516。橋接晶粒505還可以包括金屬特徵544,該金屬特徵544可用於測試橋接晶粒505的功能是否符合預期,以確定橋接晶粒505是否為已知良好的晶粒(KGD)。用於形成橋接晶粒505的各種特徵的製程和材料可以類似於用於形成元件晶粒105中的相似特徵的製程和材料,在此不再贅述。元件晶粒105和橋接晶粒505之間的相似特徵在其標號中共用相同的最後兩個數字。
在圖25中,晶圓500被分割成多個離散橋接晶粒505,包括例如橋接晶粒505a和橋接晶粒505b。切單製程160(參見圖5)可以與以上關於圖4所述的切單製程相同或相似。
在圖26中,示出了封裝結構50,其使用橋接晶粒505代替橋接晶粒305(參見圖9到20)。
圖27到圖29示出包括橋接晶粒605的封裝結構50的形成,其中橋接晶粒605包括光子元件。圖27說明了晶圓600的形成,其中包括橋接晶粒605(例如,橋接晶粒605a和橋接晶粒605b)。橋接晶粒605具有第一目的,即在晶粒的一側(即,耦合到第一元件晶粒)處的接合墊654和晶粒的另一側(即,耦合到第二元件晶粒)處的接合墊654之間形成橋接件。橋接晶粒605還具有第二目的,即包括一個或多個光子元件623,例如發光二極體、雷射二極體、太陽能和光伏電池(solar and photovoltaic cells)、顯示器、光學放大器、光偵測計、解多工器(de-multiplexers)、多工器(multiplexers)和衰減器等。在一些實施例中,光子元件623可用於影響信號沿從橋接晶粒605的一側處的一個或多個接合墊654到橋接晶粒605的另一側處的一個或多個接合墊654的電路路徑進出接合墊654。在一些實施例中,光子元件623可以沿從橋接晶粒605的一側處的一個或多個接合墊654到橋接晶粒605的同一側上的一個或多個接合墊654的電路路徑使用。橋接晶粒605還可以具有可選地提供的主動或被動元件622,例如以協助處理來自光子元件623的光學信息。
金屬元件可以相對光子元件623保持清楚。因此,如圖27所示,金屬特徵可以形成為與光子元件623分開。可選的光障壁625可以作為光子元件623沉積在層中,以阻擋自橋接晶粒605的側邊進出的光。
橋接晶粒605可以包括電耦合到內連線結構630的可選 TSV 616。橋接晶粒605還可以包括金屬特徵644,該金屬特徵644可用於測試橋接晶粒605的功能是否符合預期,以確定橋接晶粒605是否為已知良好的晶粒(KGD)。用於形成橋接晶粒605的各種特徵的製程和材料可以類似於用於形成元件晶粒105中的相似特徵的製程和材料,在此不再贅述。元件晶粒105和橋接晶粒605之間的相似特徵在其標號中共用相同的最後兩個數字。
在圖28中,晶圓600被分割成多個離散橋接晶粒605,包括例如橋接晶粒605a和橋接晶粒605b。切單製程160(參見圖5)可以與以上關於圖4所述的切單製程相同或相似。
在圖29中,示出了封裝結構50,其使用橋接晶粒605代替橋接晶粒305(參見圖9到20)。
圖30是示出使用多個橋接晶粒SB(橋接晶粒305/405/505/605)以從多個元件晶粒105橋接信號的俯視圖。如圖30所示,可以使用任意數量的橋接晶粒SB,也可以使用任意數量的元件晶粒105。另外,可以使用多個橋接晶粒SB來連接兩個相同的元件晶粒105。元件晶粒205可以安裝在一個或多個元件晶粒105上。可以使用的多個橋接晶粒SB中的每一個可以是不同類型的,例如上面所述。
圖31A和圖31B是示出使用橋接晶粒跨越兩個以上元件晶粒105的俯視圖。圖31B示出了一個實施例,使用一個橋接晶粒橋接三個不同的下層元件晶粒105,而圖31A示出了一個實施例,使用一個橋接晶粒橋接四個晶粒。
圖32至圖37示出了根據一些實施例的形成封裝結構50的中間步驟,其在橋接晶粒之上添加了兩個或更多個元件晶粒並連接到橋接晶粒以使用橋接晶粒作為堆疊的元件晶粒和/或橫向定位的元件晶粒之間的交叉連接。圖32中所示的元件表示應用於圖16中所示的元件的製程。
在圖32中,接合層36可以形成在包封體22和絕緣層16的上表面之上。接合墊38是在接合層18中形成的。接合墊38可以包括物理耦合到TSV 116的主動接合墊38b和不連接到橋接晶粒305/405/505/605或元件晶粒205中的任何金屬特徵的虛設接合墊38d。如上所述,用於形成接合層36和接合墊38的材料和製程可以與用於形成接合層18和接合墊20相同。在形成接合層36之前,可以在橋接晶粒上形成絕緣層(未單獨示出)。絕緣層可以使用類似於先前關於絕緣層16所述的製程和材料形成。
在圖33中,元件晶粒105c和元件晶粒105d與接合墊38和接合層36結合。元件晶粒105c和元件晶粒105d可以使用混合接合技術接合,例如先前關於圖14所述的。元件晶粒105c和元件晶粒105d可以同時接合到橋接晶粒305/405/505/605以及元件晶粒205。包封體40可以以類似於包封體14(如上述)的方式沉積在元件晶粒105c和元件晶粒105d之上並橫向圍繞元件晶粒105c和元件晶粒105d。
在圖34中,在結構上執行以上關於圖17至圖20所述的製程以形成封裝結構50。在圖35中,元件晶粒205已從封裝結構 50中省略。
應當理解和認知,上述實施例中的每一個都可以相互組合而沒有限制。
實施例在使用矽橋時利用混合接合技術具有優勢,通過降低電阻、增加高頻通量以及降低功耗和廢熱產生可以實現高效能增益。橋接晶粒可以靈活地包括被動元件、主動元件或光子元件。因此,橋接晶粒可以提供多個功能,以通過橋接件連接晶粒,也可以通過橋接晶粒被動或主動控制信號。
一個實施例是一種方法,包括將第一元件晶粒安裝到載板。方法還包括將第二元件晶粒安裝到載板。方法還包括以第一包封體圍繞第一元件晶粒和第二元件晶粒。方法還包括減薄第一包封體、第一元件晶粒和第二元件晶粒以暴露第一元件晶粒的第一背側通孔並暴露第二元件晶粒的第二背側通孔。方法還包括在第一背側通孔之上形成第一接合墊且在第二背側通孔之上形成第二接合墊。方法還包括將橋接晶粒的第一金屬墊直接接合到第一接合墊,且將橋接晶粒的第二金屬墊直接接合到第二接合墊。方法還包括去除載板且形成設置在第一元件晶粒和第二元件晶粒的前側的第一連接件。在一實施例中,將第一金屬墊直接接合到第一接合墊包括:將橋接晶粒放在第一元件晶粒和第二元件晶粒上;按壓第一金屬墊至第一接合墊;及對橋接晶粒、第一元件晶粒和第二元件晶粒的組合進行退火以使第一金屬墊的金屬材料與第一接合墊的金屬材料相互擴散。在一實施例中,方法還包括形 成插入在第一接合墊和第二接合墊之間的第三接合墊,第三接合墊對齊以位於第一元件晶粒和第二元件晶粒之間的第一包封體之上,第三接合墊是虛設接合墊。在一實施例中,橋接晶粒包括積體被動元件、主動元件或光子元件。在一實施例中,方法還包括將元件晶粒的第一金屬墊直接接合到形成在第一元件晶粒之上的第三接合墊。在一實施例中,橋接晶粒是第一橋接晶粒,方法還包括將第二橋接晶粒的第三金屬墊直接接合到形成在第一元件晶粒之上的第三接合墊,及將第二橋接晶粒的第四金屬墊直接接合到形成在第三元件晶粒之上的第四接合墊。在一實施例中,方法還包括在橋接晶粒上方和周圍沉積第二包封體,及平坦化第二包封體和橋接晶粒。在一實施例中,平坦化橋接晶粒暴露橋接晶粒的第三金屬通孔和第四金屬通孔,方法還包括在第三金屬通孔上形成第三接合墊,在第四金屬通孔上形成第四接合墊;將第三元件晶粒對準第三接合墊;將第四元件晶粒對準第四接合墊;及將第三元件晶粒直接接合到第三接合墊且將第四元件晶粒直接接合到第四接合墊,第三接合墊和第三元件晶粒的介面沒有焊料材料,橋接晶粒將第三元件晶粒電耦合到第四元件晶粒。
另一實施例是一種方法,包括將第一晶粒的前側和第二晶粒的前側連接到承載基底。方法還包括以第一包封體包封第一晶粒和第二晶粒。方法還包括暴露第一晶粒中的第一金屬特徵,且暴露第二晶粒中的第二金屬特徵。方法還包括在第一晶粒、第二晶粒和第一包封體上形成接合層。方法還包括將第一接合墊沉 積在第一金屬特徵上方並與第一金屬特徵接觸,將第二接合墊放置在第二金屬特徵上方並與第二金屬特徵接觸。方法還包括將橋接晶粒接合至第一晶粒和第二晶粒二者,橋接晶粒將第一接合墊電耦合至第二接合墊。方法還包括以第二包封體包封橋接晶粒。在一實施例中,第一接合墊和橋接晶粒之間的介面沒有焊料材料。在一實施例中,接合橋接晶粒包括將橋接晶粒的前側壓到接合層,將橋接晶粒的接合墊與接合層的接合墊對齊;及在按壓的同時,執行退火製程,其中來自橋接晶粒的材料元素與來自接合層的元素相互擴散。在一實施例中,方法還包括在接合層中沉積第三接合墊,第三接合墊與第一包封體的設置在第一晶粒和第二晶粒之間部分對齊;及將橋接晶粒接合到第三接合墊。在一實施例中,橋接晶粒是第一橋接晶粒,第一橋接晶粒交疊第一晶粒的第一邊緣,方法還包括將第二橋接晶粒接合至第一晶粒和第三晶粒,第二橋接晶粒交疊第一晶粒的除了第一邊緣之外的邊緣。在一實施例中,方法還包括在橋接晶粒的背側上暴露第三金屬特徵和第四金屬特徵;在橋接晶粒之上形成第二接合層;在第二接合層中沉積第三接合墊,第三接合墊位於第三金屬特徵上方並與第三金屬特徵接觸,在第二接合層中沉積第四接合墊,第四接合墊位於第四金屬特徵上方並與第四金屬特徵接觸;及將第三晶粒接合至第三接合墊且將第四晶粒接合至第四接合墊,橋接晶粒將第三接合墊電耦合至第四接合墊。在一實施例中,橋接晶粒包含被動元件、主動元件或光子元件,方法還包括將晶圓連接到第二包 封體;去除承載基底;及在第一晶粒和第二晶粒上形成前側連接件。
另一實施例是一種結構,包括第一元件晶粒和第二元件晶粒。結構還包括橫向圍繞第一元件晶粒和第二元件晶粒的第一包封體。結構還包括設置在第一元件晶粒和第二元件晶粒之上的橋接晶粒,橋接晶粒橫跨第一包封體的部分,橋接晶粒將第一元件晶粒電耦合到第二元件晶粒。結構還包括介於橋接晶粒和第一元件晶粒之間以及橋接晶粒和第二元件晶粒之間的接合介面層。結構還包括設置在接合介面層中的及第一接合墊和第二接合墊,第一接合墊設置在第一元件晶粒之上,第二接合墊設置在第二元件晶粒之上,橋接晶粒耦合到第一接合墊和第二接合墊,其中第一接合墊和橋接晶粒之間的介面沒有焊料材料。
在一實施例中,結構還包括設置在接合介面層上的第三接合墊,第三接合墊為虛設接合墊,第三接合墊設置在第一包封體的部分之上,其中在第三接合墊和橋接晶粒之間的介面沒有焊料材料。在一實施例中,結構還包括設置在第一元件晶粒上並電耦合到第一元件晶粒的第三元件晶粒,及設置在第二元件晶粒上並電耦合到第二元件晶粒的第四元件晶粒。在一實施例中,橋接晶粒是第一橋接晶粒,第一橋接晶粒交疊第一元件晶粒的第一邊緣;結構更包括與第一元件晶粒相鄰設置的第三元件晶粒和設置在第一元件晶粒和第三元件晶粒二者之上的第二橋接晶粒,第二橋接晶粒將第一元件晶粒電耦合到第三元件晶粒。在一實施例 中,橋接晶粒包含被動元件、主動元件或光子元件。
以上概述了若干實施例的特徵,以使所屬領域中的技術人員可更好地理解本發明的各個方面。所屬領域中的技術人員應理解,他們可容易地使用本發明作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的和/或實現與本文中所介紹的實施例相同的優點。所屬領域中的技術人員還應認識到,這些等效構造並不背離本發明的精神及範圍,而且他們可在不背離本發明的精神及範圍的條件下對其作出各種改變、替代及變更。
14、22:包封體
18:接合層
20b:主動接合墊
20d:虛設接合墊
24:晶圓接合層
26:晶圓
28:鈍化層
30:凸塊下金屬
32:焊料凸塊
34:接點
50:封裝結構
105a、105b、205:元件晶粒
116:矽穿孔
122、222:積體電路元件
130:內連線結構
138:介電層
154、254、354:接合墊
220:半導體基底
305:橋接晶粒
320:基底
352:介電接合層

Claims (10)

  1. 一種形成封裝結構的方法,包括:將第一元件晶粒安裝到載板;將第二元件晶粒安裝到所述載板;以第一包封體圍繞所述第一元件晶粒和所述第二元件晶粒;減薄所述第一包封體、所述第一元件晶粒和所述第二元件晶粒以暴露所述第一元件晶粒的第一背側通孔並暴露所述第二元件晶粒的第二背側通孔;在所述第一背側通孔之上形成第一接合墊且在所述第二背側通孔之上形成第二接合墊;將橋接晶粒的第一金屬墊直接接合到所述第一接合墊,且將所述橋接晶粒的第二金屬墊直接接合到所述第二接合墊;及去除所述載板且形成設置在所述第一元件晶粒和所述第二元件晶粒的前側的第一連接件。
  2. 如請求項1所述的方法,其中將所述第一金屬墊直接接合到所述第一接合墊包括:將所述橋接晶粒放在所述第一元件晶粒和所述第二元件晶粒上;按壓所述第一金屬墊至所述第一接合墊;及對所述橋接晶粒、所述第一元件晶粒和所述第二元件晶粒的組合進行退火以使所述第一金屬墊的金屬材料與所述第一接合墊的金屬材料相互擴散。
  3. 如請求項1所述的方法,還包括將另一橋接晶粒的第一金屬墊直接接合到形成在所述第一元件晶粒之上的第三接合墊。
  4. 一種形成封裝結構的方法,包括:將第一晶粒的前側和第二晶粒的前側連接到承載基底;以第一包封體包封所述第一晶粒和所述第二晶粒;暴露所述第一晶粒中的第一金屬特徵,且暴露所述第二晶粒中的第二金屬特徵;在所述第一晶粒、所述第二晶粒和所述第一包封體上形成接合層;將第一接合墊沉積在所述第一金屬特徵上方並與所述第一金屬特徵接觸,將第二接合墊沉積在所述第二金屬特徵上方並與所述第二金屬特徵接觸;將橋接晶粒接合至所述第一晶粒和所述第二晶粒二者,所述橋接晶粒將所述第一接合墊電耦合至所述第二接合墊;及以第二包封體包封所述橋接晶粒。
  5. 如請求項4所述的方法,其中接合所述橋接晶粒包括:將所述橋接晶粒的前側壓到所述接合層,將所述橋接晶粒的接合墊與所述接合層的接合墊對齊;及在按壓的同時,執行退火製程,其中來自所述橋接晶粒的材料元素與來自所述接合層的元素相互擴散。
  6. 如請求項4所述的方法,更包括:在所述接合層中沉積第三接合墊,所述第三接合墊與所述第一包封體的設置在所述第一晶粒和所述第二晶粒之間部分對齊;及將所述橋接晶粒接合到所述第三接合墊。
  7. 如請求項4所述的方法,更包括:在所述橋接晶粒的背側上暴露第三金屬特徵和第四金屬特徵;在所述橋接晶粒之上形成第二接合層;在所述第二接合層中沉積第三接合墊,所述第三接合墊位於所述第三金屬特徵上方並與所述第三金屬特徵接觸,在所述第二接合層中放置第四接合墊,所述第四接合墊位於所述第四金屬特徵上方並與所述第四金屬特徵接觸;及將第三晶粒接合至所述第三接合墊且將第四晶粒接合至所述第四接合墊,所述橋接晶粒將所述第三接合墊電耦合至所述第四接合墊。
  8. 如請求項4所述的方法,其中所述橋接晶粒包含被動元件、主動元件或光子元件,所述方法更包括:將晶圓連接到所述第二包封體;去除所述承載基底;及在所述第一晶粒和所述第二晶粒上形成前側連接件。
  9. 一種封裝結構,包括: 第一元件晶粒和第二元件晶粒;第一包封體,橫向圍繞所述第一元件晶粒和所述第二元件晶粒;橋接晶粒,設置在所述第一元件晶粒和所述第二元件晶粒之上,所述橋接晶粒橫跨所述第一包封體的部分,所述橋接晶粒將所述第一元件晶粒電耦合到所述第二元件晶粒;接合介面層,介於所述橋接晶粒和所述第一元件晶粒之間以及所述橋接晶粒和所述第二元件晶粒之間;第一接合墊和第二接合墊,設置在所述接合介面層中,所述第一接合墊設置在所述第一元件晶粒之上,所述第二接合墊設置在所述第二元件晶粒之上,所述橋接晶粒耦合到所述第一接合墊和所述第二接合墊,其中所述第一接合墊和所述橋接晶粒之間的介面沒有焊料材料;及第三接合墊,設置在所述接合介面層上,所述第三接合墊為虛設接合墊,所述第三接合墊設置在所述第一包封體的部分之上,其中在所述第三接合墊和所述橋接晶粒之間的介面沒有焊料材料。
  10. 如請求項9所述的封裝結構,其中所述橋接晶粒是第一橋接晶粒,所述第一橋接晶粒交疊所述第一元件晶粒的第一邊緣,所述結構更包括:第三元件晶粒,與所述第一元件晶粒相鄰設置;和第二橋接晶粒,設置在所述第一元件晶粒和所述第三元件晶 粒二者之上,所述第二橋接晶粒將所述第一元件晶粒電耦合到所述第三元件晶粒。
TW111124374A 2021-09-29 2022-06-29 封裝結構及其形成方法 TWI822153B (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
US202163249861P 2021-09-29 2021-09-29
US63/249,861 2021-09-29
US202163251099P 2021-10-01 2021-10-01
US63/251,099 2021-10-01
US17/698,121 2022-03-18
US17/698,121 US20230095134A1 (en) 2021-09-29 2022-03-18 Method and structure for a bridge interconnect

Publications (2)

Publication Number Publication Date
TW202315029A TW202315029A (zh) 2023-04-01
TWI822153B true TWI822153B (zh) 2023-11-11

Family

ID=85060789

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111124374A TWI822153B (zh) 2021-09-29 2022-06-29 封裝結構及其形成方法

Country Status (5)

Country Link
US (1) US20230095134A1 (zh)
KR (1) KR20230046934A (zh)
CN (1) CN115692376A (zh)
DE (1) DE102022106663A1 (zh)
TW (1) TWI822153B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180366436A1 (en) * 2017-06-15 2018-12-20 Invensas Corporation Multi-Chip Modules Formed Using Wafer-Level Processing of a Reconstitute Wafer
US20190371778A1 (en) * 2018-06-04 2019-12-05 Intel Corporation Multi-chip packaging
TW202121616A (zh) * 2019-08-07 2021-06-01 美商英特爾公司 超薄橋接與多晶粒超細間距補塊架構及其製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180366436A1 (en) * 2017-06-15 2018-12-20 Invensas Corporation Multi-Chip Modules Formed Using Wafer-Level Processing of a Reconstitute Wafer
US20190371778A1 (en) * 2018-06-04 2019-12-05 Intel Corporation Multi-chip packaging
TW202121616A (zh) * 2019-08-07 2021-06-01 美商英特爾公司 超薄橋接與多晶粒超細間距補塊架構及其製造方法

Also Published As

Publication number Publication date
TW202315029A (zh) 2023-04-01
US20230095134A1 (en) 2023-03-30
DE102022106663A1 (de) 2023-03-30
CN115692376A (zh) 2023-02-03
KR20230046934A (ko) 2023-04-06

Similar Documents

Publication Publication Date Title
US20210074684A1 (en) Structure and formation method for chip package
CN109786264B (zh) 用于封装件形成的工艺控制
TW201822311A (zh) 用於散熱的封裝結構的製造方法
TWI783269B (zh) 封裝、半導體封裝及其形成方法
KR20210028115A (ko) 본딩 구조물 및 그 형성 방법
KR102555614B1 (ko) Soic 상의 비활성 구조물
CN113517221B (zh) 半导体结构及其形成方法
US20210384158A1 (en) Isolation Bonding Film for Semiconductor Packages and Methods of Forming the Same
US20230395573A1 (en) Semiconductor package and method of manufacturing semiconductor package
US20220384314A1 (en) Die on die bonding structure
US20220375793A1 (en) Semiconductor Device and Method
CN112582389A (zh) 半导体封装件、封装件及其形成方法
TWI822153B (zh) 封裝結構及其形成方法
US20230361068A1 (en) Packaged Semiconductor Devices and Methods of Forming the Same
US20240055371A1 (en) Integrated circuit packages and methods of forming the same
TW202407904A (zh) 積體電路封裝及其形成方法
TW202349522A (zh) 形成封裝體的方法