TWI817917B - 測量光刻對準的方法與半導體結構 - Google Patents

測量光刻對準的方法與半導體結構 Download PDF

Info

Publication number
TWI817917B
TWI817917B TW112114271A TW112114271A TWI817917B TW I817917 B TWI817917 B TW I817917B TW 112114271 A TW112114271 A TW 112114271A TW 112114271 A TW112114271 A TW 112114271A TW I817917 B TWI817917 B TW I817917B
Authority
TW
Taiwan
Prior art keywords
mark
rectangular window
photolithography
layer
photolithographic
Prior art date
Application number
TW112114271A
Other languages
English (en)
Inventor
倪玉梅
林家仲
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Priority to TW112114271A priority Critical patent/TWI817917B/zh
Application granted granted Critical
Publication of TWI817917B publication Critical patent/TWI817917B/zh

Links

Images

Landscapes

  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)

Abstract

一種測量光刻對準的方法包括多個流程。形成光刻標記,其中光刻標記包括在第一方向延伸的複數個條帶結構。形成切口遮罩層於光刻標記上。在切口遮罩層定義矩形窗口暴露光刻標記的所有條帶結構,其中矩形窗口在垂直第一方向的第二方向延伸,矩形窗口在第二方向的寬度大於光刻標記在第二方向的寬度。

Description

測量光刻對準的方法與半導體結構
本揭露有關於測量光刻對準的方法與半導體結構。
在半導體的多重圖案化製程,例如自對準雙重圖案化(簡稱SADP)或自對準四重圖案化(簡稱SAQP)製程中,需要形成切口(chop)層以將關鍵圖形轉移到晶圓上。後續的層會對切口層所定義之窗口中光刻標記進行測量,來確認製程是否正確地執行並給予補值。然而,光刻圖案的所在的實際環境與相應的晶片佈局設計可能存在極大的差異。如何讓切口層的窗口停留在正確的位置,以正確地反映光刻標記的主要特徵尺寸,對於微影製程來說是非常重要的課題。
舉例而言,若完全參照晶片佈局設計提供光刻標記,由於環境的差異,容易由於切口層的窗口增加量測雜訊,造成補值錯誤。詳細而言,在執行半導體的多重圖案化製程之後,切口層的窗口可停留的空間小,導致切口層的窗口與光刻標記之間可能會產生非預期的間隙或填充,而這些非預期的間隙或填充可能會在判讀對準時產生特徵尺寸的誤判,造成補值錯誤。
本揭露的一態樣有關於一種測量光刻對準的方法。
根據本揭露的一或多個實施方式,一種測量光刻對準的方法包括多個流程。形成光刻標記,其中光刻標記包括在第一方向延伸的複數個條帶結構。形成切口遮罩層於光刻標記上。在切口遮罩層定義矩形窗口暴露光刻標記的所有條帶結構,其中矩形窗口在垂直第一方向的第二方向延伸,矩形窗口在第二方向的寬度大於光刻標記在第二方向的寬度。
在本揭露的一或多個實施方式中,矩形窗口在第一方向上的長度小於光刻標記在第一方向上的長度。
在本揭露的一或多個實施方式中,測量光刻對準的方法進一步包括以下流程。在切口遮罩層定義另一矩形窗口暴露光刻標記的所有條帶結構,其中矩形窗口與另一矩形窗口位在光刻標記在第一方向上的長度內。
在本揭露的一或多個實施方式中,形成光刻標記包括在自對準雙重圖案化製程或自對準四重圖案化製程中形成光刻標記的條帶結構。
在本揭露的一或多個實施方式中,形成光刻標記進一步包括多個流程。形成犧牲層於半導體層堆疊上。形成圖案化的光阻於犧牲層上。通過圖案化的光阻蝕刻犧牲層,以在半導體層堆疊上形成在第一方向上延伸的複數個心軸條帶。形成複數個間隔物於心軸條帶的複數個側壁上。移除心軸條帶。通過間隔物作為硬遮罩蝕刻半導體層堆疊,以形成光刻標記的條帶結構。
在本揭露的一或多個實施方式中,在第一方向上,矩形窗口的邊緣相距最鄰近的條帶結構的距離大於條帶結構中最鄰近的二者之間的距離。
本揭露的一態樣有關於一種半導體結構。
根據本揭露的一或多個實施方式,一種半導體結構包括基板、光刻標記以及矩形窗口。光刻標記形成於基板上。光刻標記包括在第一方向延伸的複數個條帶結構。矩形窗口在基板上且於垂直第一方向的第二方向上延伸。矩形窗口暴露光刻標記的所有條帶結構。
在本揭露的一或多個實施方式中,矩形窗口在第一方向上的長度小於光刻標記在第一方向上的長度。
在本揭露的一或多個實施方式中,半導體結構進一步包括另一矩形窗口。另一矩形窗口暴露光刻標記的所有條帶結構。矩形窗口與另一矩形窗口位在光刻標記在第一方向上的長度內。
在本揭露的一或多個實施方式中,在第一方向上,矩形窗口的邊緣相距最鄰近的條帶結構的距離大於條帶結構中最鄰近的二者之間的距離。
綜上所述,通過在切口遮罩層定義出垂直於光刻標記之多個條帶結構的矩形窗口,並且矩形窗口能夠暴露到所有的條帶結構,能夠避免光刻標記相關於條帶結構的特徵尺寸失真的問題。
應當理解,上述一般性描述與以下詳細描述都僅是示例,旨在對所要求保護的揭露內容提供進一步解釋。
下文係舉實施例配合所附圖式進行詳細說明,但所提供之實施例並非用以限制本揭露所涵蓋的範圍,而結構運作之描述非用以限制其執行之順序,任何由元件重新組合之結構,所產生具有均等功效的裝置,皆為本揭露所涵蓋的範圍。另外,圖式僅以說明為目的,並未依照原尺寸作圖。為便於理解,下述說明中相同元件或相似元件將以相同之符號標示來說明。
另外,在全篇說明書與申請專利範圍所使用之用詞(terms),除有特別註明外,通常具有每個用詞使用在此領域中、在此揭露之內容中與特殊內容中的平常意義。某些用以描述本揭露之用詞,將於下或在此說明書的別處討論,以提供本領域技術人員在有關本揭露之描述上額外的引導。
在本文中,「第一」、「第二」等等用語僅是用於區隔具有相同技術術語的元件或操作方法,而非旨在表示順序或限制本揭露。
此外,「包含」、「包括」、「提供」等相似的用語,在本文中都是開放式的限制,意指包含但不限於。
進一步地,在本文中,除非內文中對於冠詞有所特別限定,否則「一」與「該』可泛指單一個或多個。將進一步理解的是,本文中所使用之「包含」、「包括」、「具有」及相似詞彙,指明其所記載的特徵、區域、整數、步驟、操作、元件與/或組件,但不排除其所述或額外的其一個或多個其它特徵、區域、整數、步驟、操作、元件、組件,與/或其中之群組。
請參照第1圖。第1圖根據本揭露的一或多個實施方式繪示終端光刻標記FM的示意圖。在本揭露的一或多個實施方式中,可以在形成的半導體結構中包括終端光刻標記FM,以通過終端光刻標記FM來測量不同半導體層之間的疊對誤差。
如第1圖所示,在方向x-方向y的平面上,終端光刻標記FM包括多個條帶結構FMP。在本實施方式中,多個條帶結構FMP在方向y上延伸,並且多個條帶結構FMP在方向x上彼此以等間距d排列。在方向y上,每一個條帶結構FMP具有長度L1。在方向x上,多個條帶結構FMP所形成的光刻標記具有寬度WFM。
應留意到,多個條帶結構FMP中最鄰近二者之間的間距d,可以被認為是終端光刻標記FM的特徵尺寸,反映終端光刻標記FM相應的多重圖案化製程的執行是否影響到對準。
在本揭露的一或多個實施方式中,每一個條帶結構FMP可以是通過圖案化半導體層堆疊來形成。換言之,每一個條帶結構FMP可以包括多個半導體的層,詳情請見後續的說明。
終端光刻標記FM可以通過形成於其上之切口遮罩層的多個矩形窗口OCH來曝露。如第1圖所示,多個矩形窗口OCH定義在終端光刻標記FM上方。每一個矩形窗口OCH在方向x上具有寬度WO,並且每一個矩形窗口OCH在方向y上的長度L2。在本實施方式中,如第1圖所示,在方向x上,矩形窗口OCH的寬度WO是大於終端光刻標記FM的多個條帶結構FMP所佔據的寬度WFM。這使得矩形窗口OCH在方向x上橫跨到終端光刻標記FM的所有條帶結構FMP。
另一方面,矩形窗口OCH的邊緣E在方向x上與最鄰近的有條帶結構FMP之間具有距離D1,其中距離D1大於條帶結構FMP中最鄰近二者之間的間距d,確保在矩形窗口OCH中不會形成影響到疊對對準判讀的間隙。大的長度L2長度也便於在半導體製程中依照佈局設計形成在半導體結構上。
進一步地,在本揭露的一或多個實施方式中,於方向y上終端光刻標記FM的長度L1內,可以包括多個橫跨所有條帶結構FMP的矩形窗口OCH。每一個矩形窗口OCH都能夠完整且不失真的呈現終端光刻標記FM的特徵尺寸。
在通過多個矩形窗口OCH來完整呈現終端光刻標記FM的特徵尺寸(間距d)之後,隨後可以執行一或多個光學測量流程,以測量出在多個矩形窗口OCH內能夠完整呈現的間距d。舉例而言,可以通過光學影像測量,或是對矩形窗口OCH內的所有條帶結構FMP執行光學繞射測量光強度分布,以獲得在多個矩形窗口OCH內多個條帶結構FMP的多個位置與相應的間隙。
在本揭露的一或多個實施方式中,當通過光學方式來測量終端光刻標記FM的特徵尺寸,終端光刻標記FM相應的光強度分度的平均值的大小將相關於矩形窗口OCH的數量。在本揭露的一或多個實施方式中,矩形窗口OCH的數量是可以設計的,以在比對多的不同矩形窗口OCH測量終端光刻標記FM與增強相應光強度的平均大小使光訊號更清楚之間取得平衡。
請參照第2A圖至第11B圖。第2A圖至第11B圖根據本揭露的一或多個實施方式繪示形成包括終端光刻標記FM的半導體結構的多個示意立體視圖與示意剖面視圖。第2A圖、第3A圖、第4A圖、第5A圖、第6A圖、第7A圖、第8A圖、第9A圖、第10A圖與第11A圖為中間結構的示意立體視圖,第2B圖、第3B圖、第4B圖、第5B圖、第6B圖、第7B圖、第8B圖、第9B圖、第10B圖與第11B圖為分別對應到第2A圖、第3A圖、第4A圖、第5A圖、第6A圖、第7A圖、第8A圖、第9A圖、第10A圖與第11A圖的多個示意剖面視圖。
請參照第2A圖與第2B圖。第2A圖繪示半導體結構中後續形成終端光刻標記FM的局部,包括標記區域MR與虛設(dummy)標記區域DMR。在標記區域MR內可形成終端光刻標記FM。虛設標記區域DMR中的圖案將在後續形成終端光刻標記FM之後被消除。
在第2B圖繪示的示意剖面視圖中,半導體層堆疊形成在基板110上。半導體層堆疊可包括層115、層120、層125、層130、層135、層140、層145、層150。犧牲層155形成在層150之上。作為用以圖案化犧牲層155的光阻,層160與光阻層165形成在犧牲層155之上。在第2B圖中,光阻層165被圖案化而具有開口O1。同時參照第2A圖與第2B圖,開口O1為在方向y上延伸的長條開口。開口O1在方向x上具有寬度W1。
在本揭露的一或多個實施方式中,作為實施例而不以此為限,基板110之上半導體層堆疊的層115、層120、層125、層130、層135、層140、層145與層150依序可分別為間隔物(spacer)層、抗反射的塗層、金屬層、氮化層、多晶(poly)矽的層、另一個氮化層與另一個抗反射的塗層。犧牲層155形成在層150之上。在本揭露的一或多個實施方式中,層160例如也為抗反射的塗層。在一些實施方式中,作為舉例但不以此過度限制本揭露,層115例如為氧化物層,層120例如為多晶(poly)矽的層,層125例如為氮化物的層,層130例如為金屬的層,層135例如為氮化物的層,層140例如為碳的層,層145例如為抗反射的層,層150例如為抗反射的層,層155例如為碳的層,層160例如為抗反射的層,光阻層165形成在層160上。
請參照第3A圖與第3B圖。通過光阻層165,犧牲層155與層160被圖案化,並且犧牲層155與層160可包括在方向x上具有寬度W1的多個長條開口O2,其中多個長條開口O2是在方向y上延伸。
請參照第4A圖與第4B圖,犧牲層155上的層160被移除,使得犧牲層155可包括在方向x上具有寬度W1的多個長條開口O3,且多個長條開口O3是在方向y上延伸。
請參照第5A圖與第5B圖。在本實施方式中,共形地沉積間隔物層170在犧牲層155之長條開口O3的側壁與底面上。間隔物層170包括多個位於長條開口O3的側壁上的間隔物170M。
隨後,請參照第6A圖與第6B圖。在第6A圖與第6B圖中,在方向z上執行蝕刻,以去除在犧牲層155之頂面與長條開口O3底面上的間隔物層170,使得多個間隔物170M能夠殘留在犧牲層155的側壁上。隨後,犧牲層155被移除,如第6B圖所示,多個間隔物170M殘留在層150的頂面上。
在本實施方式中,具有長條開口O3的犧牲層155可以視為SADP製程中的心軸(mandrel) 條帶,多個間隔物170M是形成在心軸條帶的側壁上。在作為心軸條帶的犧牲層155被移除之後,殘留多個間隔物170M在層150的頂面上,這些間隔物170M可以被認為是SADP製程中的硬遮罩。後續,可以通過間隔物170M作為硬遮罩,進一步蝕刻下方的層堆疊,以形成終端光刻標記的多個條帶結構。
另一方面,由於是通過間隔物170M作為硬遮罩執行了SADP製程,並且間隔物170M是在開口O3的側壁上形成,二個最鄰近的間隔物170M之間可包括寬度W21或寬度W22,其中無論是寬度W21或寬度W22都是小於開口O3的寬度。寬度W21或寬度W22將可以對應第1圖中的條帶結構FMP之間的間隙(間距d)。
在一些實施方式中,也可以執行例如SAQP等多圖形圖案化製程,以進一步縮小尺寸。
請參照第7A圖與第7B圖,形成切口遮罩層175於層150的頂面上。進一步地,切口遮罩層175包括暴露間隔物170M的開口。切口遮罩層175的開口將在後續形成對應第1圖之矩形窗口OCH的多個窗口。
請參照第8A圖與第8B圖,通過間隔物170M作為硬遮罩執行SADP製程,分別圖案化在切口遮罩層175之開口內的層150與層145為圖案150p與圖案145p。
應留意到,在通過間隔物170M作為硬遮罩執行了SADP製程的同時,在基板110的其他局部上,也可以執行SADP製程。換言之,通過間隔物170M,能夠確認在執行SADP製程中是否發生非預期的錯位,導致不同半導體層之間的疊對是否失真。
請參照第9A圖與第9B圖,移除切口遮罩層175與多個間隔物170M,以通過圖案140p與圖案135p進一步向負的方向z蝕刻。
隨後,請參照第10A圖與第10B圖。在本實施方式中,層140被蝕刻為厚度減少的層141。圖案140p被蝕刻為厚度減少的圖案141p。進一步地,在對應切口遮罩層175的開口處內部,層130、層125與層120被分別蝕刻而圖案化為圖案130p、圖案125p與圖案120p。蝕刻終止在基板110上的層115。在一些實施方式中,層115可以認為是蝕刻停止層。
在第11A圖與第11B圖中,層141與圖案141p被移除,形成包括終端光刻標記FM的半導體結構100。如第11A圖與第11B圖所示,圖案135p、圖案130p、圖案125p與圖案120p形成多個條帶結構FMP,並且由多個條帶結構FMP所形成的終端光刻標記FM可以包括寬度W21與寬度W22為特徵尺寸。在本揭露的一些實施方式中,寬度W21等於寬度W22,使得多個條帶結構FMP彼此是等間距地排列在基板110之上。
第12圖根據本揭露的一或多個實施方式繪示終端光刻標記FM的示意圖。第12圖繪示的光刻標記FM對應到第11A圖的示意立體視圖與第11B圖剖面視圖。在第12圖中,在方向x上分離的三組條帶結構FMP組形成終端光刻標記FM。條帶結構FMP在方向x上延伸。多個矩形窗口OCH在垂直方向x的方向y上延伸。
第13圖根據本揭露的一或多個實施方式繪示測量光刻對準的方法200的示意流程圖。方法200可包括流程201與流程202。
請參照第2A圖至第11B圖。在流程201,形成包括多個條帶結構FMP的終端光刻標記FM。在第6B圖中,於切口遮罩層175形成之前,形成多個間隔物170M作為硬遮罩來圖案化下方的層堆疊。在第11B圖中,多個層被圖案化為堆疊的長條圖案,這些長條圖案堆疊形成多個條帶結構FMP。
請參照第7A圖至第11B圖。在流程202中,通過在終端光刻標記FM上的切口遮罩層175定義垂直於多個條帶結構FMP的矩形窗口OCH,矩形窗口OCH暴露終端光刻標記FM的所有條帶結構FMP,從而能夠反映到終端光刻標記FM的所有特徵尺寸。如第7B圖所示,切口遮罩層175定義出後續流程的矩形窗口OCH。在第11B圖中,多個矩形窗口OCH形成且橫跨在終端光刻標記FM的所有條帶結構FMP上。
隨後,將可以測量在矩形窗口OCH,例如通過光學測量的方式獲得相應的影像或光強度在空間上的分布,獲得終端光刻標記FM的特徵尺寸,從而可以在後續流程確認疊對是否發生偏差。
綜上所述,在本揭露的一或多個實施方式中,能夠針對光刻標記設計改善的切口遮罩佈局設計,使得定義出的窗口能夠顯示出完整的光刻標記的特徵尺寸,以在後續微影製程中提供正確的補值,並使前後層的疊對符合製程需求,以增加良率。定義出的矩形窗口將橫跨光刻標記的所有條帶結構,能夠精確反映出光刻標記的所有特徵尺寸。此外,這樣的切口遮罩佈局設計所形成的矩形窗口,更能夠直接應用在SADP/SAQP等用以縮小半導體元件尺寸的多重圖案化製程中。
雖然本揭露已以實施方式揭露如上,然其並非用以限定本揭露,任何本領域具通常知識者,在不脫離本揭露之精神和範圍內,當可作各種之更動與潤飾,因此本揭露之保護範圍當視後附之申請專利範圍所界定者為準。
對本領域技術人員來說顯而易見的是,在不脫離本公開的範圍或精神的情況下,可以對本揭露的實施例的結構進行各種修改和變化。鑑於前述,本揭露旨在涵蓋本發明的修改和變化,只要它們落入所附的保護範圍內。
100:半導體結構
110:基板
115:層
120,125,130,135,140,141,145,150:層
120p,125p,130p,135p,140p,141p,145p,150p:圖案
155:犧牲層
160:層
165:光阻層
170:間隔物層
170M:間隔物
175:切口遮罩層
200:方法
201~202:流程
D1:距離
d:間距
E:邊緣
FM:光刻標記
L1,L2:長度
MR:標記區域
DMR:虛設標記區域
O1,O2,O3:開口
OCH:矩形窗口
W1,WFM,WO:寬度
W21,W22:寬度
x,y,z:方向
本揭露的優點與圖式,應由接下來列舉的實施方式,並參考附圖,以獲得更好的理解。這些圖式的說明僅僅是列舉的實施方式,因此不該認為是限制了個別實施方式,或是限制了發明申請專利範圍的範圍。 第1圖根據本揭露的一或多個實施方式繪示終端光刻標記的示意圖; 第2A圖至第11B圖根據本揭露的一或多個實施方式繪示形成包括終端光刻標記的半導體結構的多個示意立體視圖與示意剖面視圖; 第12圖根據本揭露的一或多個實施方式繪示終端光刻標記的示意圖;以及 第13圖根據本揭露的一或多個實施方式繪示測量光刻對準的方法的示意流程圖。
200:方法
201~202:流程

Claims (8)

  1. 一種測量光刻對準的方法,包括:形成一光刻標記,其中該光刻標記包括在一第一方向延伸的複數個條帶結構;以及通過在該光刻標記上的一切口遮罩層定義一矩形窗口暴露該光刻標記的所有該些條帶結構,其中該矩形窗口在垂直該第一方向的一第二方向延伸,該矩形窗口在該第二方向的一寬度大於該光刻標記在該第二方向的一寬度,其中在該第一方向上,該矩形窗口的一邊緣相距最鄰近的該條帶結構的一距離大於該些條帶結構中最鄰近的二者之間的一距離。
  2. 如請求項1所述之方法,其中該矩形窗口在該第一方向上的一長度小於該光刻標記在該第一方向上的一長度。
  3. 如請求項1所述之方法,進一步包括:在該切口遮罩層定義另一矩形窗口暴露該光刻標記的所有該些條帶結構,其中該矩形窗口與該另一矩形窗口位在該光刻標記在該第一方向上的一長度內。
  4. 如請求項1所述之方法,其中形成該光刻標記包括在一自對準雙重圖案化製程或一自對準四重圖案化製程中形成該光刻標記的該些條帶結構。
  5. 如請求項1所述之方法,形成該光刻標記進一步包括:形成一犧牲層於一半導體層堆疊上;形成圖案化的一光阻於該犧牲層上;通過圖案化的該光阻蝕刻該犧牲層,以在該半導體層堆疊上形成在該第一方向上延伸的複數個心軸條帶;形成複數個間隔物於該些心軸條帶的複數個側壁上;移除該些心軸條帶;以及通過該些間隔物作為一硬遮罩蝕刻該半導體層堆疊,以形成該光刻標記的該些條帶結構。
  6. 一種半導體結構,包括:一基板;一光刻標記,形成於該基板上,其中該光刻標記包括在一第一方向延伸的複數個條帶結構;以及一矩形窗口,在該基板上且於垂直該第一方向的一第二方向上延伸,其中該矩形窗口暴露該光刻標記的所有該些該些條帶結構,在該第一方向上,該矩形窗口的一邊緣相距最鄰近的該條帶結構的一距離大於該些條帶結構中最鄰近的二者之間的一距離。
  7. 如請求項6所述之半導體結構,其中該矩形窗口在該第一方向上的一長度小於該光刻標記在該第一方 向上的一長度。
  8. 如請求項6所述之半導體結構,進一步包括:另一矩形窗口,暴露該光刻標記的所有該些條帶結構,該矩形窗口與該另一矩形窗口位在該光刻標記在該第一方向上的一長度內。
TW112114271A 2023-04-17 2023-04-17 測量光刻對準的方法與半導體結構 TWI817917B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW112114271A TWI817917B (zh) 2023-04-17 2023-04-17 測量光刻對準的方法與半導體結構

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW112114271A TWI817917B (zh) 2023-04-17 2023-04-17 測量光刻對準的方法與半導體結構

Publications (1)

Publication Number Publication Date
TWI817917B true TWI817917B (zh) 2023-10-01

Family

ID=89857466

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112114271A TWI817917B (zh) 2023-04-17 2023-04-17 測量光刻對準的方法與半導體結構

Country Status (1)

Country Link
TW (1) TWI817917B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103019052A (zh) * 2011-09-23 2013-04-03 中芯国际集成电路制造(北京)有限公司 光刻对准标记以及包含其的掩模板和半导体晶片
CN111916427A (zh) * 2020-08-24 2020-11-10 福建省晋华集成电路有限公司 光刻对准标记、光刻对准方法以及半导体器件制备方法
CN108346581B (zh) * 2018-02-08 2021-06-11 吉林华微电子股份有限公司 一种改善光刻标记对准的方法、用于光刻标记对准的外延层及超级结的制备方法
CN114121707A (zh) * 2021-11-25 2022-03-01 华虹半导体(无锡)有限公司 一种检测sti沟槽深度的方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103019052A (zh) * 2011-09-23 2013-04-03 中芯国际集成电路制造(北京)有限公司 光刻对准标记以及包含其的掩模板和半导体晶片
CN108346581B (zh) * 2018-02-08 2021-06-11 吉林华微电子股份有限公司 一种改善光刻标记对准的方法、用于光刻标记对准的外延层及超级结的制备方法
CN111916427A (zh) * 2020-08-24 2020-11-10 福建省晋华集成电路有限公司 光刻对准标记、光刻对准方法以及半导体器件制备方法
CN114121707A (zh) * 2021-11-25 2022-03-01 华虹半导体(无锡)有限公司 一种检测sti沟槽深度的方法

Similar Documents

Publication Publication Date Title
US20220155696A1 (en) Overlay measurement structures and method of overlay errors
US6645823B2 (en) Reticle and method of fabricating semiconductor device
US8072601B2 (en) Pattern monitor mark and monitoring method suitable for micropattern
US8790851B2 (en) Mask and method for fabricating semiconductor device
US6368980B1 (en) Resist mark having measurement marks for measuring the accuracy of overlay of a photomask disposed on semiconductor wafer and method for manufacturing semiconductor wafer having it
US8717539B2 (en) Calibration of optical line shortening measurements
JP2009064951A (ja) アライメントマーク、アライメントマーク形成方法及びパターン形成方法
CN112034677B (zh) 一种套刻标记、套刻标记方法及套刻测量方法
US7427774B1 (en) Targets for measurements in semiconductor devices
US8288242B2 (en) Overlay vernier key and method for fabricating the same
WO2022057534A1 (zh) 半导体器件的制备方法
TWI817917B (zh) 測量光刻對準的方法與半導體結構
TWI736317B (zh) 用於黃光製程的辨識方法與半導體元件
US7736844B2 (en) Overlay mark and method of forming the same
WO2023035658A1 (zh) 半导体结构及其制作方法、存储器
CN114200780A (zh) 一种套刻对准标记结构及相关方法和器件
TWI808692B (zh) 自對準多重圖案化標記
JP2995061B2 (ja) フォトマスク
JP4013727B2 (ja) バーニアパターン及びそれを用いたマスク合わせ方法、パターン測長方法
WO2021249171A1 (zh) 半导体结构及其制备方法
KR0172287B1 (ko) 중첩 정확도와 노광장비의 포커스를 동시에 측정하기 위한 측정마크를 이용한 중첩 정확도 및 노광장비의 포커스 측정 방법
JP4788258B2 (ja) 荷電粒子用転写マスク及びその製造方法並びに荷電粒子用転写マスクを用いた転写方法
KR20090079713A (ko) 반도체 장치의 오버레이 키 및 그 형성방법
KR20090001077A (ko) 반도체 소자의 오버레이 버니어 형성 방법