TWI815734B - 具兼容二通訊模組之m.2連接器的電子裝置及其兼容方法與電腦實施方法 - Google Patents
具兼容二通訊模組之m.2連接器的電子裝置及其兼容方法與電腦實施方法 Download PDFInfo
- Publication number
- TWI815734B TWI815734B TW111144295A TW111144295A TWI815734B TW I815734 B TWI815734 B TW I815734B TW 111144295 A TW111144295 A TW 111144295A TW 111144295 A TW111144295 A TW 111144295A TW I815734 B TWI815734 B TW I815734B
- Authority
- TW
- Taiwan
- Prior art keywords
- pin
- module
- connector
- protection
- flag
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 50
- 238000004891 communication Methods 0.000 title description 24
- 230000008569 process Effects 0.000 claims abstract description 14
- 230000000903 blocking effect Effects 0.000 claims description 10
- 230000008878 coupling Effects 0.000 claims description 3
- 238000010168 coupling process Methods 0.000 claims description 3
- 238000005859 coupling reaction Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000001351 cycling effect Effects 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Landscapes
- Power Sources (AREA)
- Coupling Device And Connection With Printed Circuit (AREA)
Abstract
一種電子裝置包含M.2連接器、保護電路與處理器。保護電路耦接於M.2連接器的第一腳位與第二腳位。處理器用以判斷插入至M.2連接器的是4G模組或5G模組。於判定插入的是4G模組時,處理器致使保護電路執行保護程序。於判定插入的是5G模組時,則處理器致使保護電路不執行保護程序。在保護程序中,保護電路阻隔M.2連接器之第一腳位與第一電源之間的電性連接,並阻隔M.2連接器之第二腳位與重置訊號之間的電性連接。
Description
本發明是關於M.2連接器的應用,特別是一種具有可兼容腳位定義不同之二通訊模組之M.2連接器的電子裝置及其兼容方法與電腦實施方法。
4G通訊技術已廣泛應用於各式電子裝置中。例如,電子裝置可透過4G模組之設置來運用4G通訊功能。近年來,更發展出新一代的5G通訊技術,且電子裝置可透過5G模組之設置來運用5G通訊功能。
雖然,4G模組以及5G模組都是透過M.2連接器連接於電子裝置,但是4G模組與5G模組在連接腳位上的定義上不大相同,使得4G模組以及5G模組無法直接相容於同一個M.2連接器。
在一實施例中,本發明提供一種電子裝置。所述電子裝置包含M.2連接器、保護電路以及處理器。M.2連接器具有第一腳位與第二腳位。保護電路耦接於第一腳位與第二腳位。處理器用以判斷插入至M.2連接器的是4G模組或5G模組。於判定插入至M.2連接器的是4G模組時,處理器致使保護電路執行保護程序。而於判定插入至M.2連接器的是5G模組時,處理器則致使保護電路不執行保護程序。於保護程序中,保護電路阻隔第一腳位與第一電源之間的電性連接,並阻隔第二腳位與重置訊號之間的電性連接。
在一實施例中,本發明提供一種使4G模組與5G模組相容於單一M.2連接器的兼容方法。所述兼容方法包含:判斷插入至M.2連接器的是4G模組或5G模組;於判定插入至M.2連接器的是4G模組時,執行保護程序;以及於判定插入至M.2連接器的是5G模組時,不執行保護程序。其中,保護程序包含:阻隔第一腳位與第一電源之間的電性連接;以及阻隔第二腳位與重置訊號之間的電性連接。
在一實施例中,本發明提供一種使4G模組與5G模組相容於單一M.2連接器的電腦實施方法。所述兼容方法包含在處理器上執行的以下步驟:判斷插入至M.2連接器的是4G模組或5G模組;於判定插入至M.2連接器的是4G模組時,致使保護電路執行保護程序;以及於判定插入至M.2連接器的是5G模組時,致使保護電路不執行保護程序。其中,保護程序包含:阻隔第一腳位與第一電源之間的電性連接;以及阻隔第二腳位與重置訊號之間的電性連接。
綜上所述,任一實施例之電子裝置、兼容方法與電腦實施方法可判斷插入至M.2連接器的是4G模組或5G模組。於判定到插入至M.2連接器的是4G模組時,任一實施例之電子裝置及兼容方法會致使保護電路執行保護程序,以避免耦接於M.2連接器之第一腳位的第一電源與耦接於M.2連接器之第二腳位的重置訊號會影響到4G模組。而於判定到插入至M.2連接器的是5G模組時,則致使保護電路不執行保護程序,以致5G模組得以透過第一腳位電性連接到第一電源並透過第二腳位電性連接到重置訊號。如此一來,4G模組與5G模組可共同使用同一個M.2連接器(即使用同一個印刷電路板組件(PCBA))而不再需要分別設置對應的線路。
以下在實施方式中詳細敘述本發明之詳細特徵以及優點,其內容足以使任何熟習相關技藝者瞭解本發明之技術內容並據以實施,且根據本說明書所揭露之內容、申請專利範圍及圖式,任何熟習相關技藝者可輕易地理解本發明相關之目的及優點。
為使本發明之實施例之上述目的、特徵和優點能更明顯易懂,下文配合所附圖式,作詳細說明如下。
圖1為電子裝置之一實施例的方塊示意圖。請參閱圖1。電子裝置100可執行任一實施例之兼容方法或電腦實施方法,以使不同之二通訊模組可相容於電子裝置100的同一個M.2連接器。在一實施例中,電子裝置100包含至少一M.2連接器110、保護電路120與處理器130。其中,保護電路120耦接於M.2連接器110,且處理器130耦接於M.2連接器110與保護電路120。此外,電子裝置100可更包含一系統電路140,且保護電路120耦接於系統電路140與M.2連接器110之間。以下為便於解說,是以M.2連接器110之數量為一來進行說明,但其數量並非僅限於此。
M.2連接器110具有複數腳位,並可用以與通訊模組相接。例如,藉由將通訊模組之連接介面(其具有複數連接腳位)插入至M.2連接器110的插槽以接觸M.2連接器110之腳位的方式來相接。在一些實施例中,通訊模組可為用以提供4G通訊功能的4G模組210或用以提供5G通訊功能的5G模組220。在一些實施態樣中,M.2連接器之類型可為B Key型。此外,4G模組210的連接介面可為USB 3.0,且5G模組220的連接介面可為PCIe。
在一些實施例中,系統電路140是對應於5G模組220之運作需求而設置的系統線路,而可供5G模組220直接運用。換言之,在5G模組220插入至M.2連接器110後,5G模組220可透過系統電路140正常運作,以向電子裝置100提供5G通訊功能。
在一些實施例中,系統電路140中至少包含第一電源V1與重置訊號SR。其中,第一電源V1是耦接至M.2連接器110之複數腳位中的第一腳位P1,且重置訊號SR是耦接至M.2連接器110之複數腳位中的第二腳位P2。
在一些實施態樣中,於4G模組210是使用產品序號為EM7511的模組且5G模組220是使用產品序號為EM9190來實施時,所述的第一腳位P1之腳位編號是24,且所述的第二腳位P2之腳位編號是50。
在一些實施態樣中,5G模組220中用以連接M.2連接器110之第一腳位P1的連接腳位之腳位名稱可定義為+3.3V,且系統電路140中的第一電源V1為3.3伏特。並且,5G模組220中用以連接M.2連接器110之第二腳位P2的連接腳位之腳位名稱可定義為PCIE_PERST_N,且重置訊號SR為PCIe介面中用於重置的訊號。相對地,4G模組210中用以連接M.2連接器110之第一腳位P1的連接腳位之腳位名稱可定義為PCM_DOUT/I2S DOUT,且此連接腳位所需的訊號電位為1.8伏特,而不同於5G模組220。並且,4G模組210中用以連接M.2連接器110之第二腳位P2的連接腳位之腳位名稱可定義為PCIE_PERST_N。於此,雖然4G模組210中用以連接M.2連接器110之第二腳位P2的連接腳位之腳位名稱與5G模組220中用以連接M.2連接器110之第二腳位P2的連接腳位之腳位名稱的定義相同,但因4G模組210的連接介面為USB 3.0而並不使用此連接腳位上的訊號。
為了使腳位定義與5G模組220不同的4G模組210在插入至此M.2連接器110後亦可透過系統電路140正常運作,以向電子裝置100提供4G通訊功能,本案的保護電路120耦接於M.2連接器110的第一腳位P1與第二腳位P2以及系統電路140之第一電源V1與重置訊號SR之間。保護電路120可用以控制M.2連接器110之第一腳位P1與系統電路140中之第一電源V1之間的電性連接,以及控制M.2連接器110之第二腳位P2與系統電路140中之重置訊號SR之間的電性連接。
處理器130用以判斷插入到M.2連接器110的通訊模組是4G模組或5G模組,並根據判斷之結果來控制保護電路120之作動,以使得無論插入至此M.2連接器110的通訊模組是4G模組210或5G模組220都可透過系統電路140正常運作,而向電子裝置100提供相應的4G或5G通訊功能。在一些實施態樣中,處理器130可利用系統單晶片(System on Chip,SoC)、中央處理單元(Central Processing Unit,CPU)、微處理器(Microprocessor)、應用處理器(Application Processor,AP)、數位信號處理器(Digital Signal Processor,DSP)、特殊應用積體電路(Application Specific Integrated Circuit ,ASIC)及其組合或任何適用電路來實現,但本案不限於此。
圖2為兼容方法或電腦實施方法之一實施例的流程示意圖。請參閱圖1與圖2。在兼容方法或電腦實施方法之一實施例中,電子裝置100可先利用處理器130判斷插入到M.2連接器110的通訊模組是4G模組或5G模組(步驟S10)。在步驟S10之一實施例中,處理器130可藉由於電子裝置100之開機時,透過BIOS(basic input/output system)讀取裝置列表(device list)來進行判斷。舉例而言,處理器130可透過BIOS來讀取USB 3.0列表以及PCIe列表。其中,當讀取到插入的通訊模組之設備名稱是出現在USB 3.0列表中時,處理器130可判定插入至M.2連接器110的通訊模組是4G模組210。而當讀取到插入的通訊模組之設備名稱是出現在PCIe列表中時,則處理器130可判定插入至M.2連接器110的通訊模組是5G模組220。
於判定插入至M.2連接器110的通訊模組是4G模組210時,電子裝置100會透過處理器130致使保護電路120執行一保護程序(步驟S20)。而於判定插入至M.2連接器110的通訊模組是5G模組220時,電子裝置100則會透過處理器130致使保護電路120不執行保護程序(步驟S30)。
在一些實施例中,電子裝置100更包含一控制器150,且控制器150耦接於處理器130與保護電路120之間。控制器150用以根據處理器130所設置的一控制旗標來控制保護電路120之作動。
圖3為步驟S20之一實施例的流程示意圖。請參閱圖1至圖3。在步驟S20之一實施例中,處理器130會將控制旗標設置成4G旗標F1(步驟S21),且控制器150會根據被設置成4G旗標F1的控制旗標來產生一啟動訊號SE給保護電路120,以致保護電路120因接收到啟動訊號SE而執行保護程序(步驟S22)。
圖4為步驟S30之一實施例的流程示意圖。請參閱圖1至圖4。相對於步驟S20,在步驟S30之一實施例中,處理器130則會將控制旗標設置成5G旗標F2(步驟S31),且致控制器150會根據被設置成5G旗標F2的控制旗標來產生一關閉訊號SD給保護電路120,以致保護電路120因接收到關閉訊號SD而不執行保護程序(步驟S32)。
圖5為步驟S22之一實施例的流程示意圖。請參閱圖1至圖3以及圖5。在一些實施例中,於保護程序中(步驟S22中),保護電路120會根據啟動訊號SE阻隔M.2連接器110之第一腳位P1與系統電路140中之第一電源V1之間的電性連接(步驟S221),並且阻隔M.2連接器110之第二腳位P2與系統電路140中之重置訊號SR之間的電性連接(步驟S222)。
在一些實施例中,保護電路120包含開關模組121與三態緩衝器122。開關模組121耦接於M.2連接器110之第一腳位P1與系統電路140中之第一電源V1之間,以控制第一腳位P1與第一電源V1之間的電性連接。三態緩衝器122具有輸入端與輸出端。三態緩衝器122的輸入端耦接重置訊號SR,且三態緩衝器122的輸出端耦接於M.2連接器110的第二腳位P2,以控制第二腳位P2與重置訊號SR之間的電性連接。
在步驟S221之一實施例中,保護電路120的開關模組121可因接收到啟動訊號SE而被禁能。並且,開關模組121於禁能後會斷開第一腳位P1與第一電源V1之間的電性連接,以避免第一電源V1經由第一腳位P1去影響到4G模組210,例如燒毀4G模組210。在一些實施態樣中,開關模組121可利用各種開關組件,例如但不限於電晶體、傳輸閘等來實施。在另一些實施態樣中,開關模組121更可以具有防逆向電流功能的開關模組來實施,以更防止4G模組210上會有電流經由第一腳位P1流入而影響到系統電路140。
在步驟S222之一實施例中,保護電路120的三態緩衝器122可因接收到啟動訊號SE而被禁能。並且,三態緩衝器122於禁能後會使其輸出端呈現高阻抗狀態,以防止重置訊號SR經由第二腳位P2造成4G模組210誤動作,例如會導致4G模組210在電源重啟(power cycling)時發生無法識別之情況。
圖6為步驟S32之一實施例的流程示意圖。請參閱圖1、圖2、圖4與圖6。在一些實施例中,於不執行保護程序時(即步驟S32),保護電路120的開關模組121可根據關閉訊號SD導通M.2連接器110之第一腳位P1與第一電源V1之間的電性連接(步驟S321)。並且,保護電路120的三態緩衝器122可因接收到關閉訊號SD而致能以導通M.2連接器110之第二腳位P2與重置訊號SR之間的電性連接,進而使得重置訊號SR得以在經過三態緩衝器122的緩衝後經由第二腳位P2提供給5G模組220(步驟S322)。
在一些實施態樣中,保護電路120之電路可概如圖7所示。在圖7中,保護電路120包含開關模組121、三態緩衝器122與控制模組123。在開關模組121中,一電源開關晶片,例如但不現於產品序號為APL3552的電源開關晶片具有六個接腳,分別為接腳IN、接腳GND、接腳EN、接腳OUT、接腳ILIM以及接腳OCB。其中,接腳IN用以電性連接第一電源V1,並且二電容電性連接於接腳IN與接地訊號之間。接腳EN用以電性連接由控制模組123所產生的一控制訊號EM9190_PWR_EN。電源開關晶片的接腳GND用以電性連接一接地訊號。接腳OUT用以電性連接M.2連接器110之第一腳位P1,並且二電容電性連接於接腳OUT與接地訊號之間。接腳ILIM用以電性連接一電阻,並透過此電阻耦接至接地訊號。接腳OCB呈空接。在三態緩衝器122中,一三態緩衝器晶片,例如但不現於產品序號為74AHC1G125的三態緩衝器晶片具有五個接腳,分別為接腳VCC、接腳Y、接腳
、接腳A以及接腳GND。其中,接腳VCC用以電性連接至一電壓訊號+V3.3A。接腳Y(即,所述之三態緩衝器122的輸出端)用以耦接M.2連接器110之第二腳位P2,並輸出訊號5G_RST_OE#。接腳
用以電性連接由控制模組123所產生的一控制訊號5G_SEL#。接腳A(即,所述之三態緩衝器122的輸入端)用以電性連接重置訊號SR。三態緩衝器晶片的接腳GND用以電性連接接地訊號。在控制模組123中,第一電晶體之控制端用以電性連接由控制器150所產生的控制訊號5G_SEL(即,啟動訊號SE或關閉訊號SD),並透過一電阻電性連接至一電壓訊號+VDD3S。第一電晶體之第一連接端電性連接接地訊號,且第一電晶體之第二連接端透過一電阻電性連接至電壓訊號+V3.3A。於此,第一電晶體之第二連接端上會產生一控制訊號5G_SEL#。第二電晶體之控制端用以電性連接第一電晶體之第二連接端,並接收控制訊號5G_SEL#。第二電晶體之第一連接端電性連接接地訊號,且第二電晶體之第二連接端透過一電阻電性連接至第一電源V1。於此,第二電晶體之第二連接端上會產生用以提供至開關模組121之控制訊號EM9190_PWR_EN。
在一些實施態樣中,於控制器150根據4G旗標F1產生邏輯值為0的控制訊號5G_SEL(即,啟動訊號SE)後,保護電路120之控制模組123的第一電晶體會截止而產生邏輯值為1的控制訊號5G_SEL#,且保護電路120之控制模組123的第二電晶體可因控制訊號5G_SEL#而導通以產生邏輯值為0的控制訊號EM9190_PWR_EN。此時,開關模組121會因接收到邏輯值為0的控制訊號EM9190_PWR_EN而禁能,進而斷開了第一腳位P1與第一電源V1之間的電性連接,並且三態緩衝器122會因接收到邏輯值為1的控制訊號5G_SEL#而禁能,進而在接腳Y(即,所述之三態緩衝器122的輸出端)上呈現高阻抗狀態(即訊號5G_RST_OE#為一高阻抗訊號)。而於控制器150根據5G旗標F2產生邏輯值為1的控制訊號5G_SEL(即,關閉訊號SD)後,保護電路120之控制模組123的第一電晶體會導通而產生邏輯值為0的控制訊號5G_SEL#,且保護電路120之控制模組123的第二電晶體可根據控制訊號5G_SEL#而截止以產生邏輯值為1的控制訊號EM9190_PWR_EN。此時,開關模組121會因接收到邏輯值為1的控制訊號EM9190_PWR_EN而致能,進而導通了第一腳位P1與第一電源V1之間的電性連接(即接腳IN至接腳OUT的路徑),並且三態緩衝器122會因接收到邏輯值為0的控制訊號5G_SEL#而致能,進而導通了第二腳位P2與重置訊號SR之間的電性連接(即導通接腳A至接腳Y的路徑),且此時所述之訊號5G_RST_OE#即為重置訊號SR。
綜上所述,任一實施例之電子裝置100、兼容方法與電腦實施方法可判斷插入至M.2連接器110的是4G模組210或5G模組220。於判定到插入至M.2連接器110的是4G模組210時,任一實施例之電子裝置100及兼容方法會致使保護電路120執行保護程序,以避免耦接於M.2連接器110之第一腳位P1的第一電源V1與耦接於M.2連接器110之第二腳位P2的重置訊號SR會影響到4G模組210。而於判定到插入至M.2連接器110的是5G模組220時,則致使保護電路120不執行保護程序,以致5G模組220得以透過第一腳位P1電性連接到第一電源V1並透過第二腳位P2電性連接到重置訊號SR。如此一來,4G模組210與5G模組220可共同使用同一個M.2連接器110(即使用同一個印刷電路板組件(PCBA))而不再需要分別設置對應的線路。
雖然本案的技術內容已經以較佳實施例揭露如上,然其並非用以限定本案,任何熟習此技藝者,在不脫離本案之精神所作些許之更動與潤飾,皆應涵蓋於本案的範疇內,因此本案之保護範圍當視後附之申請專利範圍所界定者為準。
100:電子裝置
110:M.2連接器
120:保護電路
121:開關模組
122:三態緩衝器
123:控制模組
130:處理器
140:系統電路
150:控制器
210:4G模組
220:5G模組
5G_RST_OE#:訊號
5G_SEL:控制訊號
5G_SEL#:控制訊號
A:接腳
F1:4G旗標
F2:5G旗標
EM9190_PWR_EN:控制訊號
EN:接腳
GND:接腳
ILIM:接腳
IN:接腳
OCB:接腳
:接腳
OUT:接腳
P1:第一腳位
P2:第二腳位
SD:關閉訊號
SE:啟動訊號
SR:重置訊號
V1:第一電源
VCC:接腳
+V3.3A:電壓訊號
+VDD3S:電壓訊號
Y:接腳
S10~S30:步驟
S21~S22:步驟
S221~S222:步驟
S31~S32:步驟
S321~S322:步驟
圖1為電子裝置之一實施例的方塊示意圖。
圖2為兼容方法或電腦實施方法之一實施例的流程示意圖。
圖3為步驟S20之一實施例的流程示意圖。
圖4為步驟S30之一實施例的流程示意圖。
圖5為步驟S22之一實施例的流程示意圖。
圖6為步驟S32之一實施例的流程示意圖。
圖7為保護電路之一實施態樣的電路概要示意圖。
100:電子裝置
110:M.2連接器
120:保護電路
121:開關模組
122:三態緩衝器
130:處理器
140:系統電路
150:控制器
210:4G模組
220:5G模組
F1:4G旗標
F2:5G旗標
P1:第一腳位
P2:第二腳位
SD:關閉訊號
SE:啟動訊號
SR:重置訊號
V1:第一電源
Claims (12)
- 一種電子裝置,包含:一M.2連接器,具有用以與一4G模組或一5G模組相接的一第一腳位與一第二腳位;一保護電路,耦接於該第一腳位與該第二腳位;及一處理器,用以判斷插入至該M.2連接器的是該4G模組或該5G模組,其中於判定插入至該M.2連接器的是該4G模組時,該處理器致使該保護電路執行一保護程序,以及於判定插入至該M.2連接器的是該5G模組時,該處理器致使該保護電路不執行該保護程序;其中,於該保護程序中,該保護電路阻隔該第一腳位與一第一電源之間的電性連接,並阻隔該第二腳位與一重置訊號之間的電性連接。
- 如請求項1所述的電子裝置,其中該第一腳位之腳位編號為24,且該第二腳位之腳位編號為50。
- 如請求項1所述的電子裝置,更包含:一控制器,用以根據一控制旗標來控制該保護電路;其中,於判定插入至該M.2連接器的是該4G模組時,該處理器設置該控制旗標成一4G旗標,以致該控制器根據該4G旗標致使該保護電路執行該保護程序;以及其中,於判定插入至該M.2連接器的是該5G模組時,該處理器設置該控制旗標成一5G旗標,以致該控制器根據該5G旗標致使該保護電路不執行該保護程序。
- 如請求項1所述的電子裝置,其中該保護電路包含: 一開關模組,耦接於該第一腳位與該第一電源之間,其中於該保護程序中,該開關模組斷開該第一腳位與該第一電源之間的電性連接;及一三態緩衝器,具有一輸入端與一輸出端,該輸入端耦接於該重置訊號,且該輸出端耦接於該第二腳位,其中於該保護程序中,該三態緩衝器的該輸出端呈高阻抗狀態。
- 一種使4G模組與5G模組相容於單一M.2連接器的兼容方法,包含:判斷插入至一M.2連接器的是一4G模組或一5G模組,其中該M.2連接器具有用以與該4G模組或該5G模組相接的一第一腳位與一第二腳位;於判定插入至該M.2連接器的是該4G模組時,執行一保護程序;及於判定插入至該M.2連接器的是該5G模組時,不執行該保護程序;其中,該保護程序包含:阻隔該M.2連接器的該第一腳位與一第一電源之間的電性連接;以及阻隔該M.2連接器的該第二腳位與一重置訊號之間的電性連接。
- 如請求項5所述的兼容方法,其中該第一腳位之腳位編號為24,且該第二腳位之腳位編號為50。
- 如請求項5所述的兼容方法,其中:於判定插入至該M.2連接器的是該4G模組時之步驟包含:設置一控制旗標成一4G旗標;以及根據該4G旗標執行該保護程序;以及於判定插入至該M.2連接器的是該5G模組時之步驟包含: 設置該控制旗標成一5G旗標;以及根據該5G旗標不執行該保護程序。
- 如請求項5所述的兼容方法,其中阻隔該M.2連接器的該第一腳位與該第一電源之間的電性連接之步驟係禁能耦接於該第一腳位與該第一電源之間的一開關模組,以藉由該開關模組斷開該第一腳位與該第一電源之間的電性連接,以及其中阻隔該M.2連接器的該第二腳位與該重置訊號之間的電性連接之步驟係禁能耦接於該第二腳位與該重置訊號之間的一三態緩衝器,其中該三態緩衝器的一輸入端耦接於該重置訊號,且該三態緩衝器的一輸出端耦接於該第二腳位,以及其中該三態緩衝器於禁能後,該三態緩衝器的該輸出端呈高阻抗狀態。
- 一種用於使4G模組與5G模組相容於單一M.2連接器的電腦實施方法,包含在一處理器上執行的以下步驟:判斷插入至一M.2連接器的是一4G模組或一5G模組,其中該M.2連接器具有用以與該4G模組或該5G模組相接的一第一腳位與一第二腳位;於判定插入至該M.2連接器的是該4G模組時,致使一保護電路執行一保護程序;及於判定插入至該M.2連接器的是該5G模組時,致使該保護電路不執行該保護程序;其中,該保護程序包含:阻隔該M.2連接器的該第一腳位與一第一電源之間的電性連接;以及阻隔該M.2連接器的該第二腳位與一重置訊號之間的電性連接。
- 如請求項9所述的電腦實施方法,其中該第一腳位之腳位編號為24,且該第二腳位之腳位編號為50。
- 如請求項9所述的電腦實施方法,其中:於判定插入至該M.2連接器的是該4G模組時之步驟包含:將一控制器的一控制旗標設置成一4G旗標;以及利用該控制器根據該4G旗標致使該保護電路執行該保護程序;以及於判定插入至該M.2連接器的是該5G模組時之步驟包含:設置該控制旗標成一5G旗標;以及利用該控制器根據該5G旗標致使該保護電路不執行該保護程序。
- 如請求項9所述的電腦實施方法,其中該保護電路包含一開關模組與一三態緩衝器,該開關模組耦接於該第一腳位與該第一電源之間,該三態緩衝器的一輸入端耦接於該重置訊號,且該三態緩衝器的一輸出端耦接於該第二腳位,其中阻隔該M.2連接器的該第一腳位與該第一電源之間的電性連接之步驟係禁能該開關模組,以藉由該開關模組斷開該第一腳位與該第一電源之間的電性連接,以及其中阻隔該M.2連接器的該第二腳位與該重置訊號之間的電性連接之步驟係禁能該三態緩衝器,且該三態緩衝器的該輸出端於禁能後呈高阻抗狀態。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111144295A TWI815734B (zh) | 2022-11-18 | 2022-11-18 | 具兼容二通訊模組之m.2連接器的電子裝置及其兼容方法與電腦實施方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111144295A TWI815734B (zh) | 2022-11-18 | 2022-11-18 | 具兼容二通訊模組之m.2連接器的電子裝置及其兼容方法與電腦實施方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI815734B true TWI815734B (zh) | 2023-09-11 |
TW202422356A TW202422356A (zh) | 2024-06-01 |
Family
ID=88966182
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111144295A TWI815734B (zh) | 2022-11-18 | 2022-11-18 | 具兼容二通訊模組之m.2連接器的電子裝置及其兼容方法與電腦實施方法 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI815734B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110088709A (zh) * | 2017-01-28 | 2019-08-02 | 惠普发展公司,有限责任合伙企业 | 具有外部i/o端口的可适配连接器 |
US10402359B2 (en) * | 2014-06-18 | 2019-09-03 | Ngd Systems, Inc. | Interface compatible with M.2 connector socket for ultra high capacity solid state drive |
CN210609503U (zh) * | 2019-09-24 | 2020-05-22 | 上海禾视信息技术有限公司 | 一种用于移动计算的无线接入装置 |
TW202024934A (zh) * | 2018-12-20 | 2020-07-01 | 宏碁股份有限公司 | 電子裝置與其訊號傳輸方法 |
CN111478714A (zh) * | 2019-01-24 | 2020-07-31 | 宏碁股份有限公司 | 一种电子装置及其信号传输方法 |
CN113688078A (zh) * | 2021-09-23 | 2021-11-23 | 北京世宁达科技有限公司 | 支持m.2接口兼容不同硬盘的实现方法和m.2连接器 |
-
2022
- 2022-11-18 TW TW111144295A patent/TWI815734B/zh active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10402359B2 (en) * | 2014-06-18 | 2019-09-03 | Ngd Systems, Inc. | Interface compatible with M.2 connector socket for ultra high capacity solid state drive |
CN110088709A (zh) * | 2017-01-28 | 2019-08-02 | 惠普发展公司,有限责任合伙企业 | 具有外部i/o端口的可适配连接器 |
TW202024934A (zh) * | 2018-12-20 | 2020-07-01 | 宏碁股份有限公司 | 電子裝置與其訊號傳輸方法 |
CN111478714A (zh) * | 2019-01-24 | 2020-07-31 | 宏碁股份有限公司 | 一种电子装置及其信号传输方法 |
CN210609503U (zh) * | 2019-09-24 | 2020-05-22 | 上海禾视信息技术有限公司 | 一种用于移动计算的无线接入装置 |
CN113688078A (zh) * | 2021-09-23 | 2021-11-23 | 北京世宁达科技有限公司 | 支持m.2接口兼容不同硬盘的实现方法和m.2连接器 |
Also Published As
Publication number | Publication date |
---|---|
TW202422356A (zh) | 2024-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101556496B (zh) | 主板供电系统 | |
WO2011009409A1 (zh) | Jtag设备及实现jtag数据传输的方法 | |
TWI443497B (zh) | 主機裝置、usb的接口模組與其電源管理方法 | |
CN102478940A (zh) | 一种用于计算机系统复用引脚的控制电路 | |
US20210157763A1 (en) | Compactflash express (cfx) adapters | |
CN112486756B (zh) | 一种利用扩展i2c协议调试芯片的方法、存储介质、电子设备 | |
TWI815734B (zh) | 具兼容二通訊模組之m.2連接器的電子裝置及其兼容方法與電腦實施方法 | |
TW502197B (en) | Device and method for automatically detecting USB and PS/2 dual-purposed computer keyboard | |
TWI817862B (zh) | 電腦組件及其控制方法 | |
US7818554B2 (en) | Expansion device for BIOS chip | |
CN116243148B (zh) | 一种针对芯片i3c协议的调试和验证架构 | |
TWI709851B (zh) | Usb連接埠測試系統及動態測試usb連接埠之方法 | |
AU2023200832B2 (en) | Electronic device having m.2 connector compatible with two communication modules, method for making two communication modules be compatible in single m.2 connector, and computer-implemented method thereof | |
WO2021253805A1 (zh) | 辅助检测电路、装置、主板和终端设备 | |
TW202314504A (zh) | 快速週邊組件互連介面的自我測試系統及其方法 | |
CN116148627A (zh) | 电路板中PCIe CEM连接接口的检测系统及其方法 | |
CN108572935B (zh) | Usb接口控制电路 | |
TWI817373B (zh) | 主機板 | |
CN216486415U (zh) | 一种usb接口功能的切换电路 | |
CN218647100U (zh) | 接口测试电路和接口测试系统 | |
CN111769863B (zh) | 一种用于tpcm通信的中继方法及中继板卡 | |
KR100518563B1 (ko) | 드라이브에서의 마스터/슬레이브 설정 인터페이스 장치 | |
CN214670578U (zh) | 一种调整strapping pin信号初始值的装置 | |
TWI381276B (zh) | 電腦裝置 | |
CN110688260B (zh) | 基于耳机接口的ec复位电路以及电子设备 |