TWI792344B - 用於轉換速率控制的電路和控制電路的方法 - Google Patents

用於轉換速率控制的電路和控制電路的方法 Download PDF

Info

Publication number
TWI792344B
TWI792344B TW110121185A TW110121185A TWI792344B TW I792344 B TWI792344 B TW I792344B TW 110121185 A TW110121185 A TW 110121185A TW 110121185 A TW110121185 A TW 110121185A TW I792344 B TWI792344 B TW I792344B
Authority
TW
Taiwan
Prior art keywords
transistor
edge
voltage
circuit
drive signal
Prior art date
Application number
TW110121185A
Other languages
English (en)
Other versions
TW202224351A (zh
Inventor
唐振
馬亞琪
潘磊
Original Assignee
台灣積體電路製造股份有限公司
大陸商台積電(中國)有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司, 大陸商台積電(中國)有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202224351A publication Critical patent/TW202224351A/zh
Application granted granted Critical
Publication of TWI792344B publication Critical patent/TWI792344B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/165Modifications for eliminating interference voltages or currents in field-effect transistor switches by feedback from the output circuit to the control circuit
    • H03K17/166Soft switching
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/14Modifications for compensating variations of physical values, e.g. of temperature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/162Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
    • H03K17/163Soft switching
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/12Shaping pulses by steepening leading or trailing edges

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)
  • Networks Using Active Elements (AREA)

Abstract

一種用於轉換速率控制的電路,包括:驅動器電路,該驅動器電路用以產生具有第一邊緣的驅動信號;輸出電路,該輸出電路經由連接被耦接至驅動器電路以在連接上接收驅動信號;以及補償電路,該補償電路被耦接至連接。輸出電路用以回應於驅動信號而產生輸出信號。輸出信號的第二邊緣具有與驅動信號在第一邊緣上的電壓的變化速率相對應的轉換速率。補償電路用以在第一邊緣的開始處被啟用,以將驅動信號在第一邊緣上的電壓拉向閾值電壓。補償電路還用以響應於驅動信號在第一邊緣上的電壓達到閾值電壓並且在驅動信號在第一邊緣上的電壓達到閾值電壓之後被禁用。此外,一種控制電路的方法亦在此揭露。

Description

用於轉換速率控制的電路和控制電路的方法
本揭示內容是有關於一種用於轉換速率控制的電路和控制電路的方法。
隨著積體電路(IC)技術的發展,IC的速度提高。提高的速度與在IC中一個或多個電路處的較快切換ON/OFF相關聯。較快切換ON/OFF可能會產生問題,例如SSO(同步切換輸出)雜訊、相鄰信號之間的串擾、EMI(電磁干擾)等。在一些情況下,可以通過轉換速率(slew rate)控制來解決這類潛在問題。
本揭示內容是關於一種用於轉換速率控制的電路包括:驅動器電路,驅動器電路用以產生具有第一邊緣的驅動信號;輸出電路,輸出電路經由連接被耦接至驅動器電路以在連接上接收驅動信號;以及補償電路,補償電路被耦接至連接。輸出電路用以回應於驅動信號而產生輸出信號。輸出信號的第二邊緣具有與驅動信號在第一邊緣上的電壓的變化速率相對應的轉換速率。補償電路用以在第 一邊緣的開始處被啟用,以將驅動信號在第一邊緣上的電壓拉向閾值電壓。補償電路還用以響應於驅動信號在第一邊緣上的電壓達到閾值電壓並且在驅動信號在第一邊緣上的電壓達到閾值電壓之後被禁用。
本揭示內容是關於一種用於轉換速率控制的電路,包括:第一連接,第一連接用以承載第一驅動信號;第一類型的第一電晶體;第二類型的第二電晶體;第一類型的第三電晶體;以及第一類型的第四電晶體。第一電晶體包括:柵極端子,被耦接至第一連接以接收第一驅動信號;第一端子,被耦接至第一電源電壓;以及第二端子。第二電晶體包括:柵極端子,被耦接至第一連接以接收第一驅動信號;第一端子,被耦接至第一電晶體的第二端子;以及第二端子,被耦接至第二電源電壓。第三電晶體包括:柵極端子,被耦接至第一電晶體的第二端子和第二電晶體的第一端子;第一端子,被耦接至第一連接;以及第二端子,直接被耦接至第二電源電壓、或經由第二電晶體被耦接至第二電源電壓。第四電晶體包括:柵極端子,被耦接至第一連接以接收第一驅動信號;第一端子,被耦接至第一電源電壓;以及第二端子,被耦接至輸出節點,輸出信號將在輸出節點被輸出。第一電晶體、第三電晶體和第四電晶體具有相同的第一閾值電壓,第一電晶體、第三電晶體和第四電晶體用以在第一閾值電壓處進行切換。
本揭示內容是關於一種操作電路的方法。方法包含:在驅動信號的第一邊緣的開始處,啟用補償電路,並且將 驅動信號在第一邊緣上的電壓拉向閾值電壓。響應於驅動信號在第一邊緣上的電壓達到閾值電壓,禁用補償電路,並且響應於驅動信號的第一邊緣而使得輸出電路開始輸出信號的第二邊緣。第二邊緣具有與驅動信號在第一邊緣上的電壓的變化速率相對應的轉換速率。
100、200、300、400:電路
110、210、310、410:驅動器電路
111、211、311:第一轉換速率控制電路
112、212:第二轉換速率控制電路
312:轉換速率控制電路
113、213:柵極端子
114:第一輸入
115、125、134、138、142、145、148、152、155、158、214、218:第一端子
116、118、126、128:端子
117、123、127、133、137、141、144、147、151、154、157、217:柵極端子
119、129、135、139、143、146、149、153、156、159、215、219:第二端子
124:第二輸入
130、430:輸出電路
131:第一連接
132:第二連接
136:輸出節點
140、440:補償電路
161:第一邊緣
162:第二邊緣
163、164:邊緣
500:方法
515、525、535:操作
當結合附圖理解時,根據以下詳細描述最佳理解本揭示案的態樣。應當注意,根據業界的標準實踐,各種特徵並未按比例繪製。事實上,出於論述清楚的目的,可任意地增大或縮小各種特徵的尺寸。
第1A圖是根據一些實施例的用於轉換速率控制的電路的示意性電路圖。
第1B圖包括根據一些實施例的第1A圖的電路中的各種信號的時間圖。
第2圖是根據一些實施例的用於轉換速率控制的電路的示意性電路圖。
第3圖是根據一些實施例的用於轉換速率控制的電路的示意性電路圖。
第4A圖是根據一些實施例的用於轉換速率控制的電路的示意性電路圖。
第4B圖包括根據一些實施例的第4A圖的電路中的各種信號的時間圖。
第5圖是根據一些實施例的操作用於轉換速率控制的電路的方法的流程圖。
以下揭示案提供了用於實施所提供標的的不同特徵的許多不同實施例或實例。下文描述部件及配置的具體實例以簡化本揭示案。當然,這些僅僅為實例且並非意欲限制性的。例如,在以下描述中,在第二特徵之上或在其上製造第一特徵可包括將第一特徵及第二特徵製造為直接接觸的實施例,且亦可包括可在第一特徵與第二特徵之間製造額外特徵以使得第一特徵與第二特徵可不直接接觸的實施例。另外,本揭示案可重複各種實例中的元件符號及/或字母。此重複是出於簡單與清晰的目的,且其自身不指示所論述的各種實施例及/或配置之間的關係。
本文中可使用空間相對術語,諸如「下方」、「在...之下」、「下」、「上方」、「上」、「在...前方」、「在...後方」等,以便於描述,以描述一個元件或特徵與另一(些)元件或特徵的關係,如附圖中所圖示。空間相對術語意欲涵蓋裝置使用時或操作時除附圖中所描繪的定向以外的不同定向。可以其他方式來定向裝置(旋轉90度或以其他定向),且可同樣相應地解釋本文所使用的空間相對描述詞。
描述了本揭示案的一些實施例。可在這些實施例中所描述的階段之前、期間、及/或之後提供額外操作。可針對不同實施例代替或消除所描述的階段中的一些。可向半導體裝置添加額外特徵。可針對不同實施例代替或消除下文所描述的特徵中的一些。儘管藉由以特定次序執行的操 作論述一些實施例,這些操作可以另一邏輯次序執行。
如上所述,較快切換ON/OFF可能會產生問題,例如SSO雜訊、相鄰信號之間的串擾、EMI等。在一些情況下,這些問題中的一個或多個可以通過減慢輸入至輸出電路(該輸出電路產生輸出信號)的驅動信號來緩解,使得輸出信號的轉換速率被可控地降低。輸出信號的轉換速率的受控降低被稱為轉換速率控制,並且實現轉換速率控制的方法包括如上所述的減慢驅動信號。在一些情況下,驅動信號的減慢具有增加輸出信號相對於驅動信號的傳播延遲的不良後果。
為了減少傳播延遲,在一些實施例中,在驅動信號的第一邊緣的開始處,補償電路被啟用以加速輸出電路中的電晶體的切換(例如,導通或關斷),從而開始輸出信號的相應第二邊緣。在輸出電路中的電晶體被切換(例如,導通或關斷)並且輸出信號的第二邊緣開始上升或下降時,補償電路被禁用。此後,通過驅動信號的第一邊緣上的電壓的變化速率來控制輸出信號的第二邊緣的轉換速率。作為結果,在至少一個實施例中,與沒有提供補償電路的其他方法相比,分別減小了驅動信號和輸出信號的相應第一邊緣和第二邊緣的開始(或起始)之間的傳播延遲。在至少一個實施例中,較短的傳播延遲進一步確保了所設計的速度性能。在至少一個實施例中,因為補償電路在輸出信號的第二邊緣開始上升或下降時被禁用,所以可以按設計實現對輸出信號的轉換速率控制,而不受補償電路的影響。 在一些實施例中,信號的邊緣的開始是其中信號開始從信號的最大或最小電壓電平下降或上升的邊緣的起點。在一些實施例中,信號的最大或最小電壓電平在給定時刻間段內。
第1A圖是根據一些實施例的用於轉換速率控制的電路100的示意性電路圖。電路100包括驅動器電路110、輸出電路130和補償電路140。本文描述的示例電路包括一個或多個第一類型的電晶體(例如,p溝道金屬氧化物半導體(PMOS)電晶體)、以及一個或多個第二類型的電晶體(例如,n溝道金屬氧化物半導體(NMOS)電晶體)。在至少一個實施例中,NMOS電晶體被稱為第一類型的電晶體,而PMOS電晶體被稱為第二類型的電晶體。在附圖中,PMOS電晶體被標記為“MP”,並且NMOS電晶體被標記為“MN”。其他類型的電晶體或開關器件落入各種實施例的範圍內。
在第1A圖的示例配置中,驅動器電路110包括電晶體MP10、電晶體MN10、電晶體MP11、電晶體MN11、第一轉換速率控制電路111和第二轉換速率控制電路112。電晶體MP10包括:柵極端子113,被耦接至第一輸入114以接收第一輸入信號pre-PGATE(以下稱為“pre-PGATE”);第一端子115,被耦接至第一電源電壓VDDIO(以下稱為“VDDIO”);以及第二端子116。電晶體MN10包括:柵極端子117,被耦接至第一輸入114以接收pre-PGATE;第一端子118;以及第二端子 119,被耦接至第二電源電壓VSS(以下稱為“VSS”)。電晶體MN11包括:柵極端子123,被耦接至第二輸入124以接收第二輸入信號pre-NGATE(以下稱為“pre-NGATE”);第一端子125,被耦接至VSS;以及第二端子126。電晶體MP11包括:柵極端子127,被耦接至第二輸入124以接收pre-NGATE;第一端子128;以及第二端子129,被耦接至VDDIO。在至少一個實施例中,VDDIO是正電源電壓,並且VSS是接地電壓。在至少一個實施例中,pre-PGATE是pre-NGATE的反相信號。
電路100還包括第一連接131和第二連接132。第一連接131將驅動器電路110耦接至輸出電路130,並且將由驅動器電路110產生的第一驅動信號PGATE(以下稱為“PGATE”)提供至輸出電路130。第二連接132將驅動器電路110耦接至輸出電路130,並且將由驅動器電路110產生的第二驅動信號NGATE(以下稱為“NGATE”)提供至輸出電路130。驅動器電路110用以從pre-PGATE產生PGATE。例如,當pre-PGATE處於低電平(例如,VSS)時,電晶體MP10導通,電晶體MN10關斷,並且第一連接131上的PGATE的電壓經由導通的電晶體MP10向VDDIO上升。當pre-PGATE處於高電平(例如,VDDIO)時,電晶體MP10關斷,電晶體MN10導通,並且第一連接131上的PGATE的電壓經由導通的電晶體MN10向VSS下降。類似地,驅 動器電路110用以從pre-NGATE產生NGATE。例如,當pre-NGATE處於低電平(例如,VSS)時,電晶體MP11導通,電晶體MN11關斷,並且第二連接132上的NGATE的電壓經由導通的電晶體MP11向VDDIO上升。當pre-NGATE處於高電平(例如,VDDIO)時,電晶體MP11關斷,電晶體MN11導通,並且第二連接132上的NGATE的電壓經由導通的電晶體MN11向VSS下降。
第一轉換速率控制電路111被耦接至第一連接131以控制PGATE的電壓隨時間在VSS和VDDIO之間變化的變化速率或速度。類似地,第二轉換速率控制電路112被耦接至第二連接132以控制NGATE的電壓隨時間在VSS和VDDIO之間變化的變化速率或速度。針對第2圖~第3圖描述了第一轉換速率控制電路111和第二轉換速率控制電路112的示例電路。第1圖中的配置(其中第一轉換速率控制電路111分別耦接在電晶體MP10和電晶體MN10的端子116、118之間)是示例。在至少一個實施例中,例如,如針對第2圖所描述的,電晶體MP10和電晶體MN10的端子116、118分別直接彼此耦接。在至少一個實施例中,例如,如針對第3圖所描述的,電晶體MP10和電晶體MN10的端子116、118分別經由第一轉換速率控制電路111的元件(例如,電阻器)彼此耦接。類似地,第1圖中的配置(其中第二轉換速率控制電路112分別耦接在電晶體MN11和電晶體MP11的端子 126、128之間)是示例。在至少一個實施例中,例如,如針對第2圖所描述的,電晶體MN11和電晶體MP11的端子126、128分別直接彼此耦接。在至少一個實施例中,例如,如針對第3圖所描述的,電晶體MN11和電晶體MP11的端子126、128分別經由第二轉換速率控制電路112的元件(例如,電阻器)彼此耦接。用於將第一轉換速率控制電路111和/或第二轉換速率控制電路112耦接至驅動器電路110的其他部件的其他配置落入各種實施例的範圍內。
在第1A圖的示例配置中,在至少一個實施例中,輸出電路130包括電晶體MP12和電晶體MN12,它們被稱為“後驅動器”。電晶體MP12包括:柵極端子133,被耦接至第一連接131以接收PGATE;第一端子134,被耦接至VDDIO;以及第二端子135,被耦接至輸出節點136,輸出信號OUTPUT(以下稱為“信號OUTPUT”)將在該輸出節點136被輸出。電晶體MN12包括:柵極端子137,被耦接至第二連接132以接收NGATE;第一端子138,被耦接至VSS;以及第二端子139,被耦接至輸出節點136。輸出電路130用以回應於PGATE和NGATE而產生信號OUTPUT。此外,如本文所述,PGATE的電壓的變化速率對應於由輸出電路130產生的信號OUTPUT的邊緣的轉換速率,並且NGATE的電壓的變化速率對應於信號OUTPUT的另一邊緣的轉換速率。
在第1A圖的示例配置中,補償電路140包括耦接至第一連接131的電晶體MP1、電晶體MN1和電晶體MP2。電晶體MP1包括:柵極端子141,被耦接至第一連接131以接收PGATE;第一端子142,被耦接至VDDIO;以及第二端子143。電晶體MN1包括:柵極端子144,被耦接至第一連接131以接收PGATE;第一端子145,被耦接至電晶體MP1的第二端子143;以及第二端子146,被耦接至VSS。電晶體MP2包括:柵極端子147,經由連接net1被耦接至電晶體MP1的第二端子143和電晶體MN1的第一端子145;第一端子148,被耦接至第一連接131;第二端子149,被耦接至電晶體MN10的端子118。電晶體MP2的第二端子149經由電晶體MN10被耦接至VSS。在至少一個實施例中,電晶體MP2的第二端子149經由另一電晶體(未示出)被耦接至VSS,或者例如針對第2圖所描述的直接耦接至VSS。
補償電路140還包括耦接至第二連接132的電晶體MN2、電晶體MP3和電晶體MN3。電晶體MN2包括:柵極端子151,被耦接至第二連接132以接收NGATE;第一端子152,被耦接至VSS端子;以及第二端子153。電晶體MP3包括:柵極端子154,被耦接至第二連接132以接收NGATE;第一端子155,被耦接至電晶體MN2的第二端子153;以及第二端子156,被耦接至VDDIO。電晶體MN3包括:柵極端子157,經由連接net2被耦接至電晶體MN2的第二端子153和電晶體MP3的第一端子 155;第一端子158,被耦接至第二連接132;以及第二端子159,被耦接至電晶體MP11的端子128。換句話說,電晶體MN3的第二端子159經由電晶體MP11被耦接至VDDIO;然而,這是示例。在至少一個實施例中,電晶體MN3的第二端子159經由另一電晶體(未示出)被耦接至VDDIO,或者例如針對第2圖所描述的直接耦接至VDDIO。
第1B圖包括根據一些實施例的第1A圖的電路100中的各種信號的時間圖。具體地,在第1B圖中給出了第一連接131上的PGATE、第二連接132上的NGATE、和輸出節點136處的信號OUTPUT的電壓的時間圖。
在時刻t0處,PGATE的電壓處於高電壓電平,例如VDDIO。時刻t0是PGATE的第一邊緣161的開始。第一邊緣161是下降邊緣,PGATE的電壓沿著該下降邊緣從VDDIO下降到VSS。例如,如針對第1A圖所描述的,該下降邊緣是通過以下方式產生的:當pre-PGATE處於VDDIO時,使得電晶體MP10關斷,電晶體MN10導通,並且第一連接131上的PGATE的電壓經由導通的電晶體MN10向VSS下降。PGATE的電壓沿著第一邊緣161從VDDIO下降至VSS的下降速率或速度是由第一轉換速率控制電路111控制的,回應於如針對第2圖所描述的轉換速率控制信號而主動地控制,或者通過如針對第3圖所描述的第一轉換速率控制電路 111的電路配置而被動地控制,或兩者兼而有之。提供補償電路140以增加PGATE在第一邊緣161的初始階段中的下降速率。
具體地,在補償電路140中,PGATE的第一邊緣161的開始處的高電壓電平經由第一連接131分別施加至電晶體MP1和電晶體MN1的柵極端子141、144,使得電晶體MP1關斷,電晶體MN1導通。VSS經由導通的電晶體MN1和連接net1施加至電晶體MP2的柵極端子147,使得電晶體MP2導通。作為結果,VSS經由導通的電晶體MN1和導通的電晶體MP2施加到第一連接131,使得PGATE的電壓以增加的下降速率向VSS下降。
在時刻t1處,向VSS下降的PGATE的電壓達到閾值電壓VDDIO-Vt(以下稱為“VDDIO-Vt”),至少輸出電路130和補償電路140中的PMOS電晶體在該VDDIO-Vt處導通。在補償電路140中,當PGATE的電壓達到VDDIO-Vt並且進一步下降到VDDIO-Vt以下時,電晶體MP1導通並且電晶體MN1關斷。VDDIO經由導通的電晶體MP1和連接net1施加到電晶體MP2的柵極端子147,使得電晶體MP2關斷。作為結果,VSS通過至少關斷的電晶體MP2從第一連接131被斷開。對於在時刻t1之後的第一邊緣161的剩餘部分,補償電路140不再影響PGATE。如第1B圖中的示例時間圖所示,PGATE的電壓在第一邊緣161的初始階段期間(在基於PGATE啟用補償電路140以進行操作的時刻t0與時刻 t1之間)的下降速率大於在第一邊緣161的剩餘部分期間(在基於PGATE禁用補償電路140的時刻t1之後)的下降速率。
在輸出電路130中,當PGATE的電壓達到VDDIO-Vt並且進一步下降到VDDIO-Vt以下時,電晶體MP12導通。VDDIO經由導通的電晶體MP12施加到輸出節點136,使得信號OUTPUT的第二邊緣162(其是上升邊緣)在時刻t1處開始上升。響應於從驅動器電路110提供的PGATE的第一邊緣161,由輸出電路130產生信號OUTPUT的第二邊緣162。信號OUTPUT的第二邊緣162以傳播延遲TD1跟隨PGATE的相應第一邊緣161,該傳播延遲TD1是PGATE的第一邊緣161在時刻t0處的開始與信號OUTPUT的第二邊緣162在時刻t1處的開始之間的延遲。
第二邊緣162的轉換速率被確定為ΔV/Δt,其中,Δt是信號OUTPUT從最大電壓電平的一個預定百分比上升到最大電壓電平的另一個預定百分比所花費的時間。在示例中,用於確定轉換速率的預定百分比是10%和90%,即,ΔV是最大電壓電平的80%。在另一示例中,用於確定轉換速率的預定百分比是20%和80%,即,ΔV是最大電壓電平的60%。用於確定轉換速率的其他預定百分比落入各種實施例的範圍內。在本文描述的示例中,用於確定轉換速率的預定百分比是最大電壓電平的10%和90%,並且ΔV是最大電壓電平的80%。
在第1B圖的示例配置中,第二邊緣162的轉換速率被確定為ΔV/T上升,其中,T上升是從時刻t2(在時刻t2處,信號OUTPUT在第二邊緣162上的電壓達到VDDIO的10%)到時刻t3(在時刻t3處,信號OUTPUT在第二邊緣162上的電壓達到VDDIO的90%)的時間。T上升越長,轉換速率越小。第二邊緣162的轉換速率對應於PGATE在第一邊緣161上的電壓的下降速率(如由第一轉換速率控制電路111控制的)。例如,當PGATE的電壓沿著第一邊緣161從時刻t1處的VDDIO-Vt緩慢下降到VSS時,信號OUTPUT的電壓也沿著第二邊緣162緩慢上升,或者換句話說,第二邊緣162具有較小轉換速率。當PGATE的電壓沿著第一邊緣161從VDDIO-Vt迅速下降到VSS時,信號OUTPUT的電壓也沿著第二邊緣162迅速上升,或者換句話說,第二邊緣162具有更大轉換速率。
如本文中所述,補償電路140在第一邊緣161的開始處被啟用以將PGATE的電壓拉向閾值電壓VDDIO-Vt。當補償電路140影響PGATE在第一邊緣161上的電壓的變化速率時,啟用補償電路140。例如,在初始階段期間(在啟用的補償電路140增加了PGATE的電壓沿著第一邊緣161朝向VDDIO-Vt的下降速率的時刻t0與時刻t1之間),通過電晶體MP2的導通,來啟用補償電路140。作為結果,在至少一個實施例中,與沒有補償電路的其他方法相比,PGATE的電壓更快地達到 VDDIO-Vt,產生信號OUTPUT的第二邊緣162在時刻t1處的較早開始或起點,以及較短傳播延遲TD1。在至少一個實施例中,較短傳播延遲TD1確保了所設計的電路100的速度性能。相反,沒有補償電路的其他方法可能會遭受較低操作速度,這是因為由於過度的傳播延遲,輸出信號可能無法在有限的可用時間內實現全擺幅(full swing)。
此外,回應於PGATE在第一邊緣161上的電壓達到閾值電壓VDDIO-Vt並且在PGATE在第一邊緣161上的電壓達到閾值電壓VDDIO-Vt之後,禁用補償電路140。當補償電路140不再影響PGATE在第一邊緣161上的電壓的變化速率時,禁用補償電路140。例如,在第一邊緣161在時刻t1之後的剩餘部分期間,通過電晶體MP2的關斷,來禁用補償電路140。作為結果,在至少一個實施例中,信號OUTPUT的第二邊緣162的轉換速率由第一轉換速率控制電路111按設計進行控制,而不受補償電路140的影響。
電路100基於NGATE的操作類似於所描述的基於PGATE的操作。具體地,在時刻t4處,NGATE的電壓處於低電壓電平,例如VSS。時刻t4是NGATE的第三邊緣163的開始。第三邊緣163是上升邊緣,NGATE的電壓沿著該上升邊緣從VSS上升到VDDIO。例如,如針對第1A圖所描述的,該上升邊緣是通過以下方式產生的:當pre-NGATE處於VSS時,使得電晶體MN11關 斷,電晶體MP11導通,並且第二連接132上的NGATE的電壓經由導通的電晶體MP11向VDDIO上升。NGATE的電壓沿著第三邊緣163從VSS上升到VDDIO的上升速率或速度是由第二轉換速率控制電路112控制的,回應於如針對第2圖所描述的轉換速率控制信號而主動地控制,或者通過如針對第3圖所描述的第二轉換速率控制電路112的電路配置而被動地控制,或兩者兼而有之。提供補償電路140以增加NGATE在第三邊緣163的初始階段中的上升速率。
具體地,在補償電路140中,NGATE的第三邊緣163的開始處的低電壓電平經由第二連接132分別施加至電晶體MN2和電晶體MP3的柵極端子151、154,使得電晶體MN2關斷,電晶體MP3導通。VDDIO經由導通的電晶體MP3和連接net2施加至電晶體MN3的柵極端子157,使得電晶體MN3導通。作為結果,VDDIO經由導通的電晶體MP3和導通的電晶體MN3施加到第二連接132,使得NGATE的電壓以增加的上升速率向VDDIO上升。
在時刻t5處,向VDDIO上升的NGATE的電壓達到閾值電壓Vt(以下稱為“Vt”),至少輸出電路130和補償電路140中的NMOS電晶體在該Vt處導通。在補償電路140中,當NGATE的電壓達到Vt並且進一步上升高於Vt時,電晶體MN2導通並且電晶體MP3關斷。VSS經由導通的電晶體MN2和連接net2施加至電晶體 MN3的柵極端子157,使得電晶體MN3關斷。作為結果,VDDIO通過至少關斷的電晶體MN3從第二連接132被斷開。對於在時刻t5之後的第三邊緣163的剩餘部分,補償電路140不再影響NGATE。如第1B圖中的示例時間圖所示,NGATE的電壓在第三邊緣163的初始階段期間(在基於NGATE啟用補償電路140以進行操作的時刻t4與時刻t5之間)的上升速率大於在第三邊緣163的剩餘部分期間(在基於NGATE禁用補償電路140的時刻t5之後)的上升速率。
在輸出電路130中,當NGATE的電壓達到Vt並且進一步上升高於Vt時,電晶體MN12導通。VSS經由導通的電晶體MN12施加到輸出節點136,使得信號OUTPUT的第四邊緣164(其是下降邊緣)在時刻t5處開始下降。響應於從驅動器電路110提供的NGATE的第三邊緣163,由輸出電路130產生信號OUTPUT的第四邊緣164。信號OUTPUT的第四邊緣164以傳播延遲TD2跟隨NGATE的相應第三邊緣163,該傳播延遲TD2是NGATE的第三邊緣163在時刻t4處的開始與信號OUTPUT的第四邊緣164在時刻t5處的開始之間的延遲。
在第1B圖的示例配置中,第四邊緣164的轉換速率被確定為ΔV/T下降,其中,T下降是從時刻t6(在時刻t6處,信號OUTPUT在第四邊緣164上的電壓達到VDDIO的90%)到時刻t7(在時刻t7處,信號OUTPUT 在第四邊緣164上的電壓達到VDDIO的10%)的時間。T下降越長,轉換速率越小。第四邊緣164的轉換速率對應於NGATE在第三邊緣163上的電壓的上升速率(如由第二轉換速率控制電路112控制的)。例如,當NGATE的電壓沿著第三邊緣163從時刻t5處的Vt緩慢上升到VDDIO時,信號OUTPUT的電壓也沿著第四邊緣164緩慢下降,或者換句話說,第四邊緣164具有較小轉換速率。當NGATE的電壓沿著第三邊緣163從Vt迅速上升到VDDIO時,信號OUTPUT的電壓也沿著第四邊緣164迅速下降,或者換句話說,第四邊緣164具有更大轉換速率。
在至少一個實施例中,針對基於PGATE的操作所描述的一個或多個優點(例如,減小的傳播延遲、確保的速度性能、和/或按設計的轉換速率控制),對於基於NGATE的操作也是可實現的。
在第1A圖~第1B圖的示例配置中,具體描述的電路和/或具體描述的各種電晶體的導通或關斷是示例。其他配置落入各種實施例的範圍內。在示例中,在一個或多個實施例中,補償電路140的其他電路配置是可能的,只要補償電路140在PGATE或NGATE的邊緣的初始階段被啟用,並且然後在PGATE或NGATE達到相應閾值電壓時並且在PGATE或NGATE達到相應閾值電壓之後自動地被禁用。在另一示例中,雖然針對第1A圖~第1B圖描述了當輸出電路130的電晶體(即,電晶體MP12或電 晶體MN12)導通時,信號OUTPUT的邊緣開始上升或下降,但是在至少一個實施例中,可以配置電路100,使得當輸出電路130中的電晶體關斷時,信號OUTPUT的邊緣開始上升或下降。
在一些實施例中,電路100中的PMOS電晶體都具有相同的閾值電壓VDDIO-Vt,和/或電路100中的NMOS電晶體都具有相同的閾值電壓Vt。例如,電路100中的所有電晶體是I/O(輸入/輸出)器件,或者電路100中的所有電晶體是核心器件。核心器件是具有較薄柵極氧化物層的低壓器件,並且用以足夠大以處理較低電壓擺幅信號,但通常不夠大且不能處理較大電壓擺幅信號。另一方面,I/O器件是具有較厚柵極氧化物層的高壓器件,並且用以處理較大電壓擺幅信號,並且通常比核心器件佔用更大的管芯空間。
在一些實施例中,在電路100中包括具有不同閾值電壓的PMOS電晶體和/或具有不同閾值電壓的NMOS電晶體。例如,補償電路140中的電晶體MP1和電晶體MP2在與輸出電路130中的電晶體MP12進行切換的閾值電壓相比不同的閾值電壓處進行切換。在至少一個實施例中,在電晶體MP12導通之前(即,在與PGATE相對應的信號OUTPUT開始上升之前),電晶體MP1導通並且電晶體MP2關斷(即,在基於PGATE的操作中禁用補償電路140)。
在第1A圖的示例配置中,相同的正電源電壓 VDDIO被提供給電路100中的各種電晶體和/或電路。在一些實施例中,不同的正電源電壓被提供給電路100中的各種電晶體和/或電路。例如,如針對第4A圖所描述的,VDDIO被提供給驅動器電路和補償電路,而不同的電源電壓VBUS(以下稱為“VBUS”)被提供給輸出電路。在至少一個實施例中,VBUS高於VDDIO。
例如,如針對第1A圖所描述的,一些實施例用以以具有一對信號(例如,PGATE/NGATE和/或pre-PGATE/pre-NGATE)的雙信號方案進行操作。至少一個實施例用以以單端信號方案進行操作,例如,如針對第4A圖所描述的。
一些實施例適用於使用轉換速率控制的各種應用,例如,放大器、音訊電子設備、標準opamp(運算放大器)電路等。
第2圖是根據一些實施例的用於轉換速率控制的電路200的示意性電路圖。電路200包括驅動器電路210、輸出電路130和補償電路240。
與驅動器電路110相比,驅動器電路210包括第一轉換速率控制電路211和第二轉換速率控制電路212,它們分別是第一轉換速率控制電路111和第二轉換速率控制電路112的示例電路。第一轉換速率控制電路211包括電晶體MN13,該電晶體MN13具有:柵極端子213,被耦接以接收第一轉換速率控制信號SLB(以下稱為“SLB”);第一端子214,被耦接至第一連接131;以及 第二端子215,被耦接至VSS。第二轉換速率控制電路212包括電晶體MP13,該電晶體MP13具有:柵極端子217,被耦接以接收第二轉換速率控制信號SL(以下稱為“SL”);第一端子218,被耦接至第二連接132;以及第二端子219,被耦接至VDDIO。
與補償電路140相比,補償電路240的不同之處在於,電晶體MP2的第二端子149直接耦接至VSS,並且電晶體MN3的第二端子159直接耦接至VDDIO。
除了通過第一轉換速率控制電路211和第二轉換速率控制電路212實現的特定轉換速率控制之外,電路200的操作類似於電路100的操作。第一轉換速率控制電路211和第二轉換速率控制電路212用以分別根據SLB和SL主動地執行(或不執行)轉換速率控制。在至少一個實施例中,SLB是SL的反相信號。在至少一個實施例中,SLB和SL分別從電路200外部的電路輸入到第一轉換速率控制電路211和第二轉換速率控制電路212中,以用於在轉換速率控制模式和非轉換速率控制模式之間對電路200進行切換。
在轉換速率控制模式中,SL處於邏輯高電平,SLB處於低邏輯電平,並且電晶體MP13和電晶體MN13關斷。PGATE的電壓經由導通的電晶體MN10從VDDIO-Vt緩慢下降至VSS,使得信號OUTPUT以較小轉換速率緩慢上升。類似地,NGATE的電壓經由導通的電晶體MP11從Vt緩慢上升至VDDIO,使得信號 OUTPUT以較小轉換速率緩慢下降。作為結果,執行轉換速率控制。
在非轉換速率控制模式中,SL處於邏輯低電平,SLB處於高邏輯電平,並且電晶體MP13和電晶體MN13導通。PGATE的電壓經由導通的電晶體MN10和導通的電晶體MN13兩者從VDDIO-Vt迅速下降至VSS,使得信號OUTPUT以較大轉換速率迅速上升。類似地,NGATE的電壓經由導通的電晶體MP11和導通的電晶體MP13兩者從Vt迅速上升至VDDIO,使得信號OUTPUT以較大轉換速率迅速下降。作為結果,不執行轉換速率控制。
在至少一個實施例中,針對電路100描述的一個或多個優點和/或應用和/或修改也可以在電路200中實現。
第3圖是根據一些實施例的用於轉換速率控制的電路300的示意性電路圖。電路300包括驅動器電路310、輸出電路130和補償電路140。
與驅動器電路110相比,驅動器電路310包括第一轉換速率控制電路311和第二轉換速率控制電路312,它們分別是第一轉換速率控制電路111和第二轉換速率控制電路112的示例電路。第一轉換速率控制電路311包括電容器C1和電阻器R1。電容器C1被耦接在第一連接131和輸出節點136之間。電阻器R1的一端被耦接至電晶體MN10的第一端子118和電晶體MP2的第二端子149, 而另一端被耦接至第一連接131和電晶體MP10的第二端子116。第二轉換速率控制電路312包括電容器C2和電阻器R2。電容器C2被耦接在第二連接132和輸出節點136之間。電阻器R2的一端被耦接至電晶體MP11的第一端子128和電晶體MN3的第二端子159,並且另一端被耦接至第二連接132和電晶體MN11的第二端子126。
除了通過第一轉換速率控制電路311和第二轉換速率控制電路312實現的特定轉換速率控制之外,電路300的操作類似於電路100的操作。第一轉換速率控制電路311和第二轉換速率控制電路312用以通過各自的相應電路配置來被動地執行轉換速率控制。
在PGATE從VDDIO到VSS的下降邊緣上,電容器C1(該電容器C1在PGATE的先前上升邊緣中進行充電)通過電阻器R1和導通的電晶體MN10放電至VSS。由於電容器C1通過電阻器R1放電,PGATE的電壓在下降邊緣緩慢下降,產生信號OUTPUT的相應緩慢上升邊緣以及降低的轉換速率。類似地,在NGATE從VDDIO到VSS的下降邊緣上,電容器C2(該電容器C2在NGATE的先前上升邊緣中進行充電)通過導通的電晶體MN11放電至VSS。電容器C2的放電不如電容器C1的放電慢,因為電阻器R2不參與電容器C2的放電。作為結果,NGATE的電壓下降到VSS的速度比PGATE的電壓下降到VSS的速度快,但是仍然比不包括轉換速率控制電路的情況慢。
在NGATE從VSS到VDDIO的上升邊緣上,電容器C2通過導通的電晶體MP11和電阻R2從VDDIO進行充電。由於通過電阻器R2對電容器C2進行充電,NGATE的電壓在上升邊緣緩慢上升,產生信號OUTPUT的相應緩慢下降邊緣以及降低的轉換速率。類似地,在PGATE從VSS到VDDIO的上升邊緣上,電容器C1通過導通的電晶體MP10從VDDIO進行充電。電容器C1的充電不比電容器C2的充電慢,因為電阻器R1不參與電容器C1的充電。作為結果,PGATE的電壓上升到VDDIO的速度比NGATE的電壓上升到VDDIO的速度快,但是仍然比不包括轉換速率控制電路的情況慢。
在至少一個實施例中,針對電路100描述的一個或多個優點和/或應用和/或修改也可以在電路300中實現。
第4A圖是根據一些實施例的用於轉換速率控制的電路400的示意性電路圖。電路400包括驅動器電路410、輸出電路430和補償電路440。與用以以雙信號方案進行操作的電路300相比,電路400用以以單端信號方案進行操作,並且包括電路300的一半。具體地,驅動器電路410包括驅動器電路310與NGATE相關聯的一半。輸出電路430包括輸出電路130與NGATE相關聯的一半。補償電路440包括補償電路140與NGATE相關聯的一半。在電路400中,輸出節點136經由外部電阻器ExternalR被耦接至電源電壓VBUS。在至少一個實施例 中,電路400是經由輸出節點136耦接至由電源電壓VBUS供電的外部電路的I/O電路。電阻器ExternalR表示電路400的負載並且對應於外部電路的等效電阻器。
第4B圖包括根據一些實施例的第4A圖的電路400中的各種信號的時間圖。與電路100、電路200和電路300(其中針對信號OUTPUT的上升邊緣和下降邊緣兩者來實現相應補償電路140或240的轉換速率控制和操作)相比,在電路400中,針對信號OUTPUT的一個邊緣來實現補償電路440的轉換速率控制和操作。
具體地,如第4B圖中的示例時間圖所示,並且類似於針對第1B圖所描述的基於NGATE的操作,補償電路440在與NGATE的上升邊緣163的開始相對應的時刻t4處被啟用,以將NGATE的電壓拉向閾值電壓Vt,並且加速輸出電路430的電晶體MN12的導通以及信號OUTPUT的相應下降邊緣164的相關聯開始。響應於NGATE在上升邊緣163上的電壓達到閾值電壓Vt,禁用補償電路340,並且信號OUTPUT的電壓在時刻t5處開始上升。此後,如針對第3圖所描述的,信號OUTPUT的下降邊緣164的轉換速率(與第4B圖中的T下降成反比)由轉換速率控制電路312控制,而不受已經被禁用的補償電路440的影響。
在至少一個實施例中,針對電路100描述的一個或多個優點和/或應用和/或修改也可以在電路400中實現。
第5圖是根據一些實施例的操作用於轉換速率控制的電路的方法500的流程圖。在至少一個實施例中,方法500由本文所描述的電路100、電路200、電路300和電路400中的一個或多個執行。
在操作515處,補償電路在驅動信號的第一邊緣的開始處被啟用,以將驅動信號的第一邊緣上的電壓拉向閾值電壓。例如,補償電路140在時刻t0(即,驅動信號PGATE的第一邊緣161的開始)處被啟用,以將驅動信號PGATE的第一邊緣161上的電壓拉向閾值電壓VDDIO-Vt,如針對第1A圖~第1B圖所描述的。對於另一示例,補償電路440在時刻t0(即,驅動信號NGATE的邊緣163的開始)處被啟用,以將驅動信號NGATE的邊緣163上的電壓拉向閾值電壓Vt,如針對第4A圖~第4B圖所描述的。
在操作525處,回應於驅動信號的第一邊緣上的電壓達到閾值電壓,禁用補償電路。例如,在驅動信號PGATE的第一邊緣161上的電壓達到VDDIO-Vt的時刻t1處,禁用補償電路140,如針對第1A圖~第1B圖所描述的。對於另一示例,在驅動信號NGATE的邊緣163上的電壓達到Vt的時刻t5處,禁用補償電路440,如針對第4A圖~第4B圖所描述的。
在操作535處,輸出電路開始輸出信號的第二邊緣,並且第二邊緣具有與驅動信號的第一邊緣上的電壓的變化速率相對應的轉換速率。例如,當補償電路140被禁 用時,輸出電路130開始信號OUTPUT的第二邊緣162,如針對第1A圖~第1B圖所描述的。此外,第二邊緣162具有與驅動信號PGATE的第一邊緣161上的電壓的變化速率相對應的轉換速率(例如,與第1B圖中的T上升成反比),如針對第1A圖~第1B圖、第2圖和第3圖所描述的。對於另一示例,當補償電路440被禁用時,輸出電路430開始信號OUTPUT的邊緣164,如針對第4A圖~第4B圖所描述的。此外,邊緣164具有與驅動信號NGATE的邊緣163上的電壓的變化速率相對應的轉換速率(例如,與第1B圖或第4B圖中的Tfall成反比),如針對第3圖和第4A圖~第4B圖所描述的。
所描述的方法和演算法包括示例操作,但是不一定需要以所示循序執行它們。根據本公開的實施例的精神和範圍,操作可以被適當地增加、替換、改變順序和/或消除。對不同特徵和/或不同實施例進行組合的實施例落入本公開的範圍內,並且對於本領域的普通技術人員在回顧本公開之後將是顯而易見的。
在一些實施例中,一種用於轉換速率控制的電路包括:驅動器電路,驅動器電路用以產生具有第一邊緣的驅動信號;輸出電路,輸出電路經由連接被耦接至驅動器電路以在連接上接收驅動信號;以及補償電路,補償電路被耦接至連接。輸出電路用以回應於驅動信號而產生輸出信號。輸出信號的第二邊緣具有與驅動信號在第一邊緣上的電壓的變化速率相對應的轉換速率。補償電路用以在第一 邊緣的開始處被啟用,以將驅動信號在第一邊緣上的電壓拉向閾值電壓。補償電路還用以響應於驅動信號在第一邊緣上的電壓達到閾值電壓並且在驅動信號在第一邊緣上的電壓達到閾值電壓之後被禁用。在一些實施例中,輸出電路包括一電晶體,電晶體用以回應於驅動信號在第一邊緣上的電壓達到閾值電壓而切換,以開始輸出信號的第二邊緣。在一些實施例中,第一邊緣是驅動信號的一下降邊緣,並且補償電路用以在下降邊緣的開始處被啟用,以將驅動信號的電壓下拉向閾值電壓,以及回應於驅動信號在下降邊緣上的電壓達到並且低於閾值電壓而被禁用。在一些實施例中,輸出電路包括一電晶體,電晶體用以回應於驅動信號在下降邊緣上的電壓達到閾值電壓而切換,以開始輸出信號的第二邊緣,第二邊緣是上升邊緣。在一些實施例中,第一邊緣是驅動信號的一上升邊緣,並且補償電路用以:在上升邊緣的開始處被啟用,以將驅動信號的電壓上拉向閾值電壓,以及回應於驅動信號在上升邊緣上的電壓達到並且高於閾值電壓而被禁用。在一些實施例中,輸出電路包括一電晶體,電晶體用以回應於驅動信號在上升邊緣上的電壓達到閾值電壓而切換,以開始輸出信號的第二邊緣,第二邊緣是一下降邊緣。在一些實施例中,補償電路包括:一第一電晶體,第一電晶體是一第一類型的,第一電晶體包括:一柵極端子,被耦接至連接以接收驅動信號;一第一端子,被耦接至一第一電源電壓;以及一第二端子;一第二電晶體,第二電晶體是第二類型的,第二電 晶體包括:一柵極端子,被耦接至連接以接收驅動信號;一第一端子,被耦接至第一電晶體的第二端子;以及一第二端子,被耦接至一第二電源電壓;以及一第三電晶體,第三電晶體是第一類型的,第三電晶體包括:一柵極端子,被耦接至第一電晶體的第二端子和第二電晶體的第一端子,一第一端子,被耦接至連接,以及一第二端子,直接被耦接至第二電源電壓,或通過一電晶體被耦接至第二電源電壓。在一些實施例中,在驅動信號的第一邊緣的開始處,第一電晶體用以關斷,第二電晶體用以導通,以向第三電晶體的柵極端子提供第二電源電壓,第三電晶體用以導通,以將驅動信號在第一邊緣上的電壓拉向第二電源電壓和閾值電壓,第三電晶體導通對應於補償電路被啟用,並且回應於驅動信號在第一邊緣上的電壓達到閾值電壓並且在驅動信號在第一邊緣上的電壓達到閾值電壓之後,第一電晶體用以導通,以向第三電晶體的柵極端子提供第一電源電壓,第二電晶體用以關斷,以及第三電晶體用以關斷,第三電晶體關斷對應於補償電路被禁用。在一些實施例中,輸出電路包括一第四電晶體,第四電晶體是第一類型的,第四電晶體包括:一柵極端子,被耦接至連接以接收驅動信號;一第一端子,被耦接至第一電源電壓;以及一第二端子,被耦接至一輸出節點,輸出信號將在輸出節點被輸出,第四電晶體用以:在第一邊緣的開始處關斷,以及回應於驅動信號在第一邊緣上的電壓達到閾值電壓並且在驅動信號在第一邊緣上的電壓達到閾值電壓之後導通,以在 輸出節點處開始輸出信號的第二邊緣。在一些實施例中,驅動器電路包括:一第五電晶體,第五電晶體是第一類型的,第五電晶體包括:一柵極端子,被耦接至一輸入以接收一輸入信號;一第一端子,被耦接至第一電源電壓;以及一第二端子,被耦接至連接;以及一第六電晶體,第六電晶體是第二類型的,第六電晶體包括:一柵極端子,被耦接至輸入以接收輸入信號;一第一端子,被耦接至連接;以及一第二端子,被耦接至第二電源電壓。
在一些實施例中,一種用於轉換速率控制的電路,包括:第一連接,第一連接用以承載第一驅動信號;第一類型的第一電晶體;第二類型的第二電晶體;第一類型的第三電晶體;以及第一類型的第四電晶體。第一電晶體包括:柵極端子,被耦接至第一連接以接收第一驅動信號;第一端子,被耦接至第一電源電壓;以及第二端子。第二電晶體包括:柵極端子,被耦接至第一連接以接收第一驅動信號;第一端子,被耦接至第一電晶體的第二端子;以及第二端子,被耦接至第二電源電壓。第三電晶體包括:柵極端子,被耦接至第一電晶體的第二端子和第二電晶體的第一端子;第一端子,被耦接至第一連接;以及第二端子,直接被耦接至第二電源電壓、或經由第二電晶體被耦接至第二電源電壓。第四電晶體包括:柵極端子,被耦接至第一連接以接收第一驅動信號;第一端子,被耦接至第一電源電壓;以及第二端子,被耦接至輸出節點,輸出信號將在輸出節點被輸出。第一電晶體、第三電晶體和第四 電晶體具有相同的第一閾值電壓,第一電晶體、第三電晶體和第四電晶體用以在第一閾值電壓處進行切換。在一些實施例中,電路還包括:一第五電晶體,第五電晶體是第一類型的,第五電晶體包括:一柵極端子,被耦接至一第一輸入以接收一第一輸入信號;一第一端子,被耦接至第一電源電壓;以及一第二端子,被耦接至第一連接;以及一第六電晶體,第六電晶體是第二類型的,第六電晶體包括:一柵極端子,被耦接至第一輸入以接收第一輸入信號;一第一端子,被耦接至第一連接;以及一第二端子,被耦接至第二電源電壓。在一些實施例中,電路還包括:一第七電晶體,第七電晶體是第二類型的,第七電晶體包括:一柵極端子,被耦接以接收一轉換速率控制信號;一第一端子,被耦接至第一連接;以及一第二端子,被耦接至第二電源電壓。在一些實施例中,電路還包括:一第一電阻器,第六電晶體的第一端子經由第一電阻器被耦接至第一連接;以及一第一電容器,被耦接在第一連接和輸出節點之間。在一些實施例中,電路還包括:一第二連接,用以承載一第二驅動信號;一第七電晶體,第七電晶體是第二類型的,第七電晶體包括:一柵極端子,被耦接至第二連接以接收第二驅動信號;一第一端子,被耦接至第二電源電壓;以及一第二端子;一第八電晶體,第八電晶體是第一類型的,第八電晶體包括:一柵極端子,被耦接至第二連接以接收第二驅動信號;一第一端子,被耦接至第七電晶體的第二端子;以及一第二端子,被耦接至第一電源電 壓;一第九電晶體,第九電晶體是第二類型的,第九電晶體包括:一柵極端子,被耦接至第七電晶體的第二端子和第八電晶體的第一端子;一第一端子,被耦接至第二連接;以及一第二端子,直接被耦接至第一電源電壓或通過一電晶體被耦接至第一電源電壓;以及一第十電晶體,第十電晶體是第二類型的,第十電晶體包括:一柵極端子,被耦接至第二連接以接收第二驅動信號;一第一端子,被耦接至第二電源電壓;以及一第二端子,被耦接至輸出節點,其中第七電晶體、第九電晶體和第十電晶體具有相同的第二閾值電壓,第七電晶體、第九電晶體和第十電晶體用以在第二閾值電壓處切換。在一些實施例中,電路還包括:一第十一電晶體,第十一電晶體是第二類型的,第十一電晶體包括:一柵極端子,被耦接至一第二輸入以接收一第二輸入信號;一第一端子,被耦接至第二電源電壓;以及一第二端子,被耦接至第二連接;以及一第十二電晶體,第十二電晶體是第一類型的,第十二電晶體包括:一柵極端子,被耦接至第二輸入以接收第二輸入信號;一第一端子,被耦接至第二連接;以及一第二端子,被耦接至所述第一電源電壓。
在根據一些實施例的一種操作電路的方法中,在驅動信號的第一邊緣的開始處,啟用補償電路,並且將驅動信號在第一邊緣上的電壓拉向閾值電壓。響應於驅動信號在第一邊緣上的電壓達到閾值電壓,禁用補償電路,並且響應於驅動信號的第一邊緣而使得輸出電路開始輸出信號 的第二邊緣。第二邊緣具有與驅動信號在第一邊緣上的電壓的變化速率相對應的轉換速率。在一些實施例中,補償電路在被啟用時以一增加的變化速率將驅動信號在第一邊緣上的電壓拉向閾值電壓,增加的變化速率大於在補償電路在被禁用時驅動信號的第一邊緣上的電壓的變化速率。在一些實施例中,驅動信號的第一邊緣是一下降邊緣,補償電路在被啟用時將驅動信號在第一邊緣上的電壓下拉向閾值電壓,並且輸出信號的第二邊緣是一上升邊緣,上升邊緣在驅動信號在第一邊緣上的電壓達到閾值電壓並且禁用補償電路時開始上升。在一些實施例中,驅動信號的第一邊緣是一上升邊緣,補償電路在被啟用時將驅動信號在第一邊緣上的電壓上拉向閾值電壓,並且輸出信號的第二邊緣是一下降邊緣,下降邊緣在驅動信號在第一邊緣上的電壓達到閾值電壓並且禁用補償電路時開始下降。
前述概述了若干實施例的特徵,使得熟習此項技術者可更好地理解本揭示案的多個態樣。熟習此項技術者應當理解,他們可容易地將本揭示案用作設計或修改其他製程與結構的基礎,以用於實施與本文所介紹的實施例相同的目的及/或達成相同的優點。熟習此項技術者亦應認識到,此類等效構造並不偏離本揭示案的精神及範疇,而是可在不偏離本揭示案的精神及範疇的情況下進行各種改變、替換及更改。
500:方法
515、525、535:操作

Claims (10)

  1. 一種用於轉換速率控制的電路,包括:一驅動器電路,用以產生具有一第一邊緣的一驅動信號;一輸出電路,經由一連接被耦接至該驅動器電路,以在該連接上接收該驅動信號,該輸出電路用以回應於該驅動信號而產生一輸出信號,該輸出信號的一第二邊緣具有與該驅動信號在該第一邊緣上的一電壓的一變化速率相對應的一轉換速率;以及一補償電路,被耦接至該連接,並且用以:在該第一邊緣的一開始處被啟用,以將該驅動信號在該第一邊緣上的該電壓拉向一閾值電壓,以及回應於該驅動信號在該第一邊緣上的該電壓達到該閾值電壓並且在該驅動信號在該第一邊緣上的該電壓達到該閾值電壓之後被禁用。
  2. 如請求項1所述的電路,其中:該輸出電路包括一電晶體,該電晶體用以回應於該驅動信號在該第一邊緣上的該電壓達到該閾值電壓而切換,以開始該輸出信號的該第二邊緣。
  3. 如請求項1所述的電路,其中:該第一邊緣是該驅動信號的一下降邊緣,並且該補償電路用以 在該下降邊緣的該開始處被啟用,以將該驅動信號的該電壓下拉向該閾值電壓,以及回應於該驅動信號在該下降邊緣上的該電壓達到並且低於該閾值電壓而被禁用。
  4. 如請求項1所述的電路,其中:該第一邊緣是該驅動信號的一上升邊緣,並且該補償電路用以:在該上升邊緣的該開始處被啟用,以將該驅動信號的該電壓上拉向該閾值電壓,以及回應於該驅動信號在該上升邊緣上的該電壓達到並且高於該閾值電壓而被禁用。
  5. 如請求項1所述的電路,其中該補償電路包括:一第一電晶體,該第一電晶體是一第一類型的,該第一電晶體包括:一柵極端子,被耦接至該連接以接收該驅動信號;一第一端子,被耦接至一第一電源電壓;以及一第二端子;一第二電晶體,該第二電晶體是第二類型的,該第二電晶體包括:一柵極端子,被耦接至該連接以接收該驅動信號;一第一端子,被耦接至該第一電晶體的該第二端子; 以及一第二端子,被耦接至一第二電源電壓;以及一第三電晶體,該第三電晶體是該第一類型的,該第三電晶體包括:一柵極端子,被耦接至該第一電晶體的該第二端子和該第二電晶體的該第一端子,一第一端子,被耦接至該連接,以及一第二端子,直接被耦接至該第二電源電壓,或通過一電晶體被耦接至該第二電源電壓。
  6. 一種用於轉換速率控制的電路,包括:一第一連接,用以承載一第一驅動信號;一第一電晶體,該第一電晶體是一第一類型的,該第一電晶體包括:一柵極端子,被耦接至該第一連接以接收該第一驅動信號;一第一端子,被耦接至一第一電源電壓;以及一第二端子;一第二電晶體,該第二電晶體是第二類型的,該第二電晶體包括:一柵極端子,被耦接至該第一連接以接收該第一驅動信號;一第一端子,被耦接至該第一電晶體的該第二端子;以及 一第二端子,被耦接至一第二電源電壓;一第三電晶體,該第三電晶體是該第一類型的,該第三電晶體包括:一柵極端子,被耦接至該第一電晶體的該第二端子和該第二電晶體的該第一端子;一第一端子,被耦接至該第一連接;以及一第二端子,直接被耦接至該第二電源電壓或通過一電晶體被耦接至該第二電源電壓;以及一第四電晶體,該第四電晶體是該第一類型的,該第四電晶體包括:一柵極端子,被耦接至該第一連接以接收該第一驅動信號;一第一端子,被耦接至該第一電源電壓;以及一第二端子,被耦接至一輸出節點,一輸出信號將在該輸出節點被輸出,其中該第一電晶體、該第三電晶體和該第四電晶體具有相同的第一閾值電壓,該第一電晶體、該第三電晶體和該第四電晶體用以在該第一閾值電壓處切換;其中該第三電晶體用以:在該第一驅動信號的一第一邊緣的一開始處被導通,以將該第一驅動信號在該第一邊緣上的一電壓拉向該第一閾值電壓,以及回應於該第一驅動信號在該第一邊緣上的該電壓達到該第一閾值電壓並且在該第一驅動信號在該第一邊緣上 的該電壓達到該第一閾值電壓之後被關斷。
  7. 如請求項6所述的電路,還包括:一第五電晶體,該第五電晶體是該第一類型的,該第五電晶體包括:一柵極端子,被耦接至一第一輸入以接收一第一輸入信號;一第一端子,被耦接至該第一電源電壓;以及一第二端子,被耦接至該第一連接;以及一第六電晶體,該第六電晶體是該第二類型的,該第六電晶體包括:一柵極端子,被耦接至該第一輸入以接收該第一輸入信號;一第一端子,被耦接至該第一連接;以及一第二端子,被耦接至該第二電源電壓。
  8. 一種操作電路的方法,該方法包括:在一驅動信號的一第一邊緣的一開始處,啟用一補償電路,將該驅動信號在該第一邊緣上的一電壓拉向一閾值電壓;回應於該驅動信號在該第一邊緣上的該電壓達到該閾值電壓,禁用該補償電路,並且回應於該驅動信號的該第一邊緣而使得一輸出電路開 始一輸出信號的一第二邊緣,該第二邊緣具有與該驅動信號在該第一邊緣上的該電壓的一變化速率相對應的一轉換速率。
  9. 如請求項8所述的方法,其中:該驅動信號的該第一邊緣是一下降邊緣,該補償電路在被啟用時將該驅動信號在該第一邊緣上的該電壓下拉向該閾值電壓,並且該輸出信號的該第二邊緣是一上升邊緣,該上升邊緣在該驅動信號在該第一邊緣上的該電壓達到該閾值電壓並且禁用該補償電路時開始上升。
  10. 如請求項8所述的方法,其中:該驅動信號的該第一邊緣是一上升邊緣,該補償電路在被啟用時將該驅動信號在該第一邊緣上的該電壓上拉向該閾值電壓,並且該輸出信號的該第二邊緣是一下降邊緣,該下降邊緣在該驅動信號在該第一邊緣上的該電壓達到該閾值電壓並且禁用該補償電路時開始下降。
TW110121185A 2020-06-11 2021-06-10 用於轉換速率控制的電路和控制電路的方法 TWI792344B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202010527467.7 2020-06-11
CN202010527467.7A CN113810040B (zh) 2020-06-11 2020-06-11 用于转换速率控制的电路和方法

Publications (2)

Publication Number Publication Date
TW202224351A TW202224351A (zh) 2022-06-16
TWI792344B true TWI792344B (zh) 2023-02-11

Family

ID=76971477

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110121185A TWI792344B (zh) 2020-06-11 2021-06-10 用於轉換速率控制的電路和控制電路的方法

Country Status (3)

Country Link
US (3) US11075625B1 (zh)
CN (1) CN113810040B (zh)
TW (1) TWI792344B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113810040B (zh) * 2020-06-11 2024-03-22 台湾积体电路制造股份有限公司 用于转换速率控制的电路和方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5489862A (en) * 1994-11-18 1996-02-06 Texas Instruments Incorporated Output driver with slew and skew rate control
US20020043997A1 (en) * 1998-12-28 2002-04-18 Rambus Inc. Charge compensation control circuit and method for use with output driver
US8421506B2 (en) * 2010-05-27 2013-04-16 National Sun Yat-Sen University Output buffer with process and temperature compensation

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6359484B1 (en) * 2000-07-19 2002-03-19 Exar Corporation Slew-rate-control structure for high-frequency operation
US6873196B2 (en) * 2001-08-02 2005-03-29 Agilent Technologies, Inc. Slew rate control of output drivers using FETs with different threshold voltages
US6559676B1 (en) * 2001-11-30 2003-05-06 Oki Electric Industry Co., Ltd. Output buffer circuit
US7471113B1 (en) * 2006-09-26 2008-12-30 Marvell International Ltd. Low crowbar current slew rate controlled driver
KR100800491B1 (ko) * 2007-01-27 2008-02-04 삼성전자주식회사 업 슬루 레이트와 다운 슬루 레이트의 매칭을 위한 출력버퍼 및 이를 포함하는 소스 드라이버
US7786778B1 (en) * 2007-01-31 2010-08-31 Marvell International Ltd. Output voltage slew rate control in hard disk motor drive
US7449913B1 (en) * 2007-06-20 2008-11-11 Smartech Worldwide Limited Pre-driver having slew-rate and crowbar-current controls for a CMOS output buffer
US9831875B2 (en) * 2014-12-19 2017-11-28 Synopsys, Inc. Circuit technique to enhance slew rate for high speed applications
US9450573B2 (en) * 2015-02-25 2016-09-20 Taiwan Semiconductor Manufacturing Company, Ltd. Input/output circuit
CN113810040B (zh) * 2020-06-11 2024-03-22 台湾积体电路制造股份有限公司 用于转换速率控制的电路和方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5489862A (en) * 1994-11-18 1996-02-06 Texas Instruments Incorporated Output driver with slew and skew rate control
US20020043997A1 (en) * 1998-12-28 2002-04-18 Rambus Inc. Charge compensation control circuit and method for use with output driver
US8421506B2 (en) * 2010-05-27 2013-04-16 National Sun Yat-Sen University Output buffer with process and temperature compensation

Also Published As

Publication number Publication date
US11626872B2 (en) 2023-04-11
US11075625B1 (en) 2021-07-27
US20210391857A1 (en) 2021-12-16
TW202224351A (zh) 2022-06-16
CN113810040A (zh) 2021-12-17
CN113810040B (zh) 2024-03-22
US20230238953A1 (en) 2023-07-27

Similar Documents

Publication Publication Date Title
US7227400B1 (en) High speed MOSFET output driver
US6593795B2 (en) Level adjustment circuit and data output circuit thereof
TW201128952A (en) Low speed, load independent, slew rate controlled output buffer with no DC power consumption
TWI468892B (zh) 用以調整電壓之設備及方法以及電子裝置
WO2005107073A1 (en) Break before make predriver and level-shifter
JP2003198343A (ja) クロックデューティ/スキュー補正機能を有する位相分周回路
JP2005333618A (ja) 出力バッファ回路
JPH04229714A (ja) バッファを有する集積回路
JP2017112537A (ja) インバータ回路
TWI792344B (zh) 用於轉換速率控制的電路和控制電路的方法
JP2002208849A (ja) 誘導性負荷駆動回路
CN109921769B (zh) 一种高速低功耗电平位移电路
JP2004159329A (ja) 出力データのスキューを減少させうる出力バッファ回路
US7199638B2 (en) High speed voltage level translator
JP3553967B2 (ja) 増速cmosバッファ回路
US20140306738A1 (en) Input/output line driver circuit
KR100568107B1 (ko) 고속 및 저전력 전압 레벨 변환 회로
KR19990057843A (ko) 인버팅 버퍼형 전압 레벨 쉬프터
TWI755921B (zh) 用於積體電路的低電壓位準移位器
TWI817389B (zh) 位準偏移器與電子裝置
KR100604658B1 (ko) 전압레벨 쉬프터
WO2008028012A1 (en) Junction field effect transistor input buffer level shifting circuit
JP3665560B2 (ja) 半導体集積回路
TW202337138A (zh) 具有上拉和下拉電晶體的動態全閘極升壓的輸入/輸出(i/o)電路
TWM628475U (zh) 低功耗高性能電位轉換電路