TWI791874B - 電漿蝕刻方法及電漿處理裝置 - Google Patents

電漿蝕刻方法及電漿處理裝置 Download PDF

Info

Publication number
TWI791874B
TWI791874B TW108126451A TW108126451A TWI791874B TW I791874 B TWI791874 B TW I791874B TW 108126451 A TW108126451 A TW 108126451A TW 108126451 A TW108126451 A TW 108126451A TW I791874 B TWI791874 B TW I791874B
Authority
TW
Taiwan
Prior art keywords
substrate
electrostatic chuck
voltages
electrode
plasma
Prior art date
Application number
TW108126451A
Other languages
English (en)
Other versions
TW202032657A (zh
Inventor
澤田石真之
廣瀨潤
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202032657A publication Critical patent/TW202032657A/zh
Application granted granted Critical
Publication of TWI791874B publication Critical patent/TWI791874B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23QDETAILS, COMPONENTS, OR ACCESSORIES FOR MACHINE TOOLS, e.g. ARRANGEMENTS FOR COPYING OR CONTROLLING; MACHINE TOOLS IN GENERAL CHARACTERISED BY THE CONSTRUCTION OF PARTICULAR DETAILS OR COMPONENTS; COMBINATIONS OR ASSOCIATIONS OF METAL-WORKING MACHINES, NOT DIRECTED TO A PARTICULAR RESULT
    • B23Q3/00Devices holding, supporting, or positioning work or tools, of a kind normally removable from the machine
    • B23Q3/15Devices for holding work using magnetic or electric force acting directly on the work
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32082Radio frequency generated discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32623Mechanical discharge control means
    • H01J37/32642Focus rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • H01L21/6833Details of electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68735Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by edge profile or support profile
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02NELECTRIC MACHINES NOT OTHERWISE PROVIDED FOR
    • H02N13/00Clutches or holding devices using electrostatic attraction, e.g. using Johnson-Rahbek effect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Plasma & Fusion (AREA)
  • Analytical Chemistry (AREA)
  • Mechanical Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Drying Of Semiconductors (AREA)
  • Plasma Technology (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Manufacturing Of Printed Circuit Boards (AREA)

Abstract

本發明之目的在於提供一種電漿蝕刻方法,其兼顧「相對於基板的邊緣區域令離子大略垂直地射入」,以及「防止在基板上方的電漿的狀態發生變化」二者。為了達成上述目的,在一個例示的實施態樣的電漿蝕刻方法中,基板配置在靜電夾頭上且配置在被聚焦環所包圍的區域內。基板,在被靜電夾頭所保持的狀態下被來自電漿的離子所蝕刻。靜電夾頭,具有包含第1電極以及第2電極在內的複數個電極。第1電極,在基板的中央區域的下方延伸。第2電極,在基板的邊緣區域的下方延伸。對複數個電極,分別施加了以在基板被靜電夾頭所保持的狀態下來自電漿的離子大略垂直地射入中央區域以及邊緣區域二者的方式所決定的複數個電壓。

Description

電漿蝕刻方法及電漿處理裝置
本發明之例示的實施態樣,係關於一種電漿蝕刻方法以及電漿處理裝置。
在電子裝置的製造過程中會使用電漿處理裝置。電漿處理裝置,具有處理室以及基板支持台。基板支持台,設置在處理室內。基板支持台,具有下部電極以及靜電夾頭。下部電極與高頻電源電連接。靜電夾頭,具有介電體製的本體以及電極。電極內建在本體內。靜電夾頭的電極與直流電源電連接。在基板支持台上搭載了聚焦環。基板,配置在靜電夾頭上且配置在被聚焦環所包圍的區域內。
在電漿蝕刻中,吾人要求除了基板的中央區域之外對邊緣區域也令離子大略垂直地射入。因此,如專利文獻1所記載的,開發了一種電漿處理裝置,其構成對聚焦環施加負極性的直流電壓的構造。當對聚焦環施加負極性的直流電壓時,在聚焦環的上方的鞘層與電漿的界線的高度方向的位置會受到調整。因此,藉由對聚焦環施加負極性的直流電壓,便可調整離子相對於基板的邊緣區域的入射角度。 [先前技術文獻] [專利文獻]
[專利文獻1] 日本特開2007-258417號公報
[發明所欲解決的問題]
吾人要求,在電漿蝕刻中,兼顧「除了基板的中央區域之外對邊緣區域也令離子大略垂直地射入」以及「防止在基板的上方的電漿的狀態發生變化」二者。 [解決問題的手段]
在一個例示的實施態樣中,提供了一種電漿蝕刻方法。電漿蝕刻方法,包含在電漿處理裝置的基板支持台上載置基板的步驟。基板支持台,具有下部電極以及靜電夾頭,且設置在電漿處理裝置的處理室內。靜電夾頭設置在下部電極上。基板,配置在靜電夾頭上,且配置在被聚焦環所包圍的區域內。電漿蝕刻方法,更包含決定分別對靜電夾頭的複數個電極所施加的複數個電壓的步驟。複數個電極,包含第1電極以及第2電極。第1電極,在基板的中央區域的下方延伸。第2電極,在基板的邊緣區域的下方延伸。複數個電壓,以在基板被靜電夾頭所保持的狀態下來自電漿的離子大略垂直地射入中央區域以及邊緣區域二者的方式決定之。電漿蝕刻方法,更包含在分別對複數個電極施加了複數個電壓的狀態下利用來自在處理室內所產生之電漿的離子對基板進行蝕刻的步驟。 [發明的功效]
若根據一個例示的實施態樣的電漿蝕刻方法,便可在電漿蝕刻中,兼顧「除了基板的中央區域之外對邊緣區域也令離子大略垂直地射入」,以及「防止在基板的上方的電漿的狀態發生變化」二者。
以下,針對各種例示的實施態樣進行說明。
在一個例示的實施態樣中,提供一種電漿蝕刻方法。電漿蝕刻方法,包含在電漿處理裝置的基板支持台上載置基板的步驟。基板支持台,具有下部電極以及靜電夾頭,且設置在電漿處理裝置的處理室內。靜電夾頭設置在下部電極上。基板,配置在靜電夾頭上,且配置在被聚焦環所包圍的區域內。電漿蝕刻方法,更包含決定分別對靜電夾頭的複數個電極所施加的複數個電壓的步驟。複數個電極,包含第1電極以及第2電極。第1電極,在基板的中央區域的下方延伸。第2電極,在基板的邊緣區域的下方延伸。複數個電壓,以在基板被靜電夾頭所保持的狀態下來自電漿的離子垂直射入中央區域以及邊緣區域二者的方式決定之。電漿蝕刻方法,更包含在分別對複數個電極施加複數個電壓的狀態下利用來自在處理室內所產生之電漿的離子對基板進行蝕刻的步驟。
在一個例示的實施態樣的電漿蝕刻方法中,當將所決定的複數個電壓施加於複數個電極以令基板被靜電夾頭所保持時,基板的形狀會受到調整。基板的形狀,以離子相對於基板的中央區域以及邊緣區域的入射角度均為大略垂直的方式,受到調整。在被靜電夾頭所保持之狀態下的基板的形狀對基板上方的電漿狀態所造成的影響較小。因此,若根據該電漿蝕刻方法,便可兼顧「除了基板的中央區域之外對邊緣區域也令離子大略垂直地射入」以及「防止在基板的上方的電漿的狀態發生變化」二者。
在一個例示的實施態樣中,複數個電壓,亦可使用表示聚焦環的狀態的第1參數以及表示基板的翹曲的狀態的第2參數的組合與分別對複數個電極所賦予的複數個電壓之間的預定關係而決定之。
在一個例示的實施態樣中,第1參數,亦可為聚焦環的厚度、聚焦環的頂面的高度方向的位置,或聚焦環在處理室內曝露於電漿中的累積時間。
在一個例示的實施態樣中,第2參數,亦可利用對處於被靜電夾頭保持前之狀態的基板的光學或電性測量而取得之。
在一個例示的實施態樣中,複數個電壓,亦可以修正在處理室內對測試基板進行電漿蝕刻而於測試基板所形成的開口的角度的方式決定之。
在一個例示的實施態樣中,當離子沿著向基板的中心軸線傾斜的方向射入邊緣區域時,複數個電壓,以邊緣區域的頂面的高度方向的位置隨著與中心軸線的距離的增加而降低的方式決定之。當離子沿著垂直方向射入邊緣區域時,複數個電壓,以邊緣區域的頂面呈水平的方式決定之。
在一個例示的實施態樣中,基板,會因為分別對複數個電極施加複數個電壓而變形。
在一個例示的實施態樣中,在包含第2電極在內的區域中,靜電夾頭的頂面,以隨著與靜電夾頭的中心的半徑方向的距離的增加而其高度方向的位置降低的方式形成。
在另一例示的實施態樣中,提供了一種電漿處理裝置。電漿處理裝置,具備:處理室、基板支持台、高頻電源、一個以上的直流電源,以及控制部。基板支持台,設置在處理室內。基板支持台,具有下部電極以及靜電夾頭。靜電夾頭,設置在下部電極上。靜電夾頭具有複數個電極。複數個電極,包含第1電極以及第2電極。第1電極,在配置於靜電夾頭上且配置於被聚焦環所包圍的區域內的基板的中央區域的下方延伸。第2電極,在基板的邊緣區域的下方延伸。高頻電源,與下部電極連接。一個以上的直流電源,以對複數個電極施加個別經過調整的複數個電壓的方式構成。控制部,以在基板被靜電夾頭所保持的狀態下來自電漿的離子大略垂直地射入中央區域以及邊緣區域二者的方式決定複數個電壓。控制部,以控制複數個直流電源進而將所決定的複數個電壓施加於複數個電極的方式構成。
在一個例示的實施態樣中,控制部,亦可以使用第1參數以及第2參數的組合與分別對複數個電極所賦予的複數個電壓之間的預定關係決定複數個電壓的方式構成。第1參數,係表示聚焦環的狀態的參數。第2參數,係表示基板的翹曲的狀態的參數。
在一個例示的實施態樣中,第1參數,亦可為聚焦環的厚度、聚焦環的頂面的高度方向的位置,或聚焦環在處理室內曝露於電漿中的累積時間。
在一個例示的實施態樣中,控制部,亦可以為了決定複數個電壓而使用藉由對處於被靜電夾頭保持前之狀態的基板的光學或電性測量所取得的第2參數的方式構成。
在一個例示的實施態樣中,複數個電壓,亦可以修正藉由在處理室內對測試基板的電漿蝕刻而於測試基板所形成的開口的角度的方式預先決定之。
在一個例示的實施態樣中,當離子沿著向基板的中心軸線傾斜的方向射入邊緣區域時,控制部,以邊緣區域的頂面的高度方向的位置隨著與中心軸線的距離的增加而降低的方式,決定複數個電壓。當離子沿著垂直方向射入邊緣區域時,控制部,以邊緣區域的頂面呈水平的方式,決定複數個電壓。
在一個例示的實施態樣中,控制部,亦可以令基板變形的方式決定複數個電壓。
在一個例示的實施態樣中,在包含第2電極在內的區域中,靜電夾頭的頂面,亦可以隨著與靜電夾頭的中心的半徑方向的距離的增加而其高度方向的位置降低的方式形成。
以下,參照圖式針對各種例示的實施態樣詳細進行說明。另外,在各圖式中對於相同或相當的部分會附上相同的符號。
圖1,係表示一個例示的實施態樣的電漿蝕刻方法的流程圖。在圖1所示的電漿蝕刻方法(以下稱為「方法MT」)的實行中,係使用電漿處理裝置。圖2,係將一個例示的實施態樣的電漿處理裝置以概略方式表示的圖式。圖2所示的電漿處理裝置1,可在方法MT的實行中使用。
電漿處理裝置1,係電容耦合型的電漿處理裝置。電漿處理裝置1,具備處理室10。處理室10,在其中提供了內部空間10s。在一實施態樣中,處理室10,包含處理室本體12。處理室本體12,具有大略圓筒形狀。在處理室本體12之中,提供了內部空間10s。處理室本體12,例如係由鋁所構成。處理室本體12電性接地。於處理室本體12的內壁面,亦即,於區劃出內部空間10s的壁面,形成了具有耐電漿性的膜層。該膜層,可為由陽極氧化處理所形成的膜層或由氧化釔所形成的膜層等陶瓷製的膜層。
於處理室本體12的側壁形成了通路12p。當在內部空間10s與處理室10的外部之間搬運基板W時,其會通過通路12p。為了開啟或關閉該通路12p,沿著處理室本體12的側壁設置了閘閥12g。
在處理室10之中,設置了基板支持台,亦即支持台16。支持台16,構成支持其上所載置的基板W的構造。基板W,具有大略圓盤形狀。支持台16,被支持部15所支持。支持部15,從處理室本體12的底部往上方延伸。支持部15,具有大略圓筒形狀。支持部15,係由石英等絕緣材料所形成。
支持台16,可具有下部電極18以及靜電夾頭20。支持台16,亦可更具有電極平板19。電極平板19,係由鋁等導電性材料所形成,具有大略圓盤形狀。下部電極18,設置在電極平板19上。下部電極18,係由鋁等導電性材料所形成,具有大略圓盤形狀。下部電極18,與電極平板19電連接。
在下部電極18內,形成了流通管路18f。流通管路18f,係熱交換媒體用的流通管路。作為熱交換媒體,係使用液狀的冷媒,或利用其氣化冷卻下部電極18的冷媒(例如,氟氯烷)。流通管路18f,與熱交換媒體的循環裝置(例如冷卻單元)連接。該循環裝置,設置在處理室10的外部。從循環裝置透過配管23a供給熱交換媒體到流通管路18f。供給到流通管路18f的熱交換媒體,透過配管23b回到循環裝置。
以下,與圖2一起,參照圖3以及圖4。圖3,係表示一個例示的實施態樣的電漿處理裝置的基板支持台的一部分的縱剖面圖。圖4,係將一個例示的實施態樣的電漿處理裝置的靜電夾頭的一部分的橫剖面的構造以概略方式表示的圖式。靜電夾頭20,設置在下部電極18上。基板W,在內部空間10s之中進行處理時,係載置在靜電夾頭20上,而被靜電夾頭20所保持。
靜電夾頭20,具有本體20m以及複數個電極21。本體20m,係由氧化鋁或氮化鋁等介電體所形成。本體20m,具有大略圓盤形狀。本體20m,包含基板載置區域20w以及聚焦環搭載區域20f。基板載置區域20w,係具有大略圓盤形狀的區域。在一實施態樣中,基板載置區域20w的頂面,沿著水平面延伸。基板載置區域20w,與靜電夾頭20以及本體20m共有中心軸線(圖中的軸線AX)。基板W,在處理室10內進行處理時,係載置在基板載置區域20w的頂面之上。
聚焦環搭載區域20f,在靜電夾頭20的中心軸線的周圍以包圍基板載置區域20w的方式在周圍方向(圖中的方向CD)上延伸。在聚焦環搭載區域20f的頂面之上搭載了聚焦環FR。聚焦環FR,具有環狀形狀,在其中心軸線(圖中的軸線AX)的周圍,沿著周圍方向延伸。基板W,配置在被聚焦環FR所包圍的區域內。亦即,聚焦環FR,包圍靜電夾頭20的基板載置區域20w上所載置的基板W的邊緣。聚焦環FR,可具有導電性。聚焦環FR,例如係由矽或碳化矽所形成。聚焦環FR,亦可透過導體22與下部電極18連接。
靜電夾頭20的複數個電極21,係膜狀的電極。複數個電極21,設置在本體20m內。基板載置區域20w,包含第1區域201以及第2區域202。第1區域201,係在基板W的中央區域WC的下方延伸的區域。第1區域201,係具有大略圓盤形狀的區域,與基板載置區域20w共有中心軸線(圖中的軸線AX)。第2區域202,係在基板W的邊緣區域WE的下方延伸的區域。第2區域202,在基板載置區域20w的中心軸線的周圍以包圍第1區域201的方式在周圍方向(圖中的方向CD)上延伸。
複數個電極21,包含第1電極211以及第2電極212。第1電極211,在基板W的中央區域WC的下方延伸。第1電極211,設置在第1區域201內。第1電極211,可具有大略圓形的平面形狀。第1電極211,可與第1區域201共有中心軸線(圖中的軸線AX)。第1電極211的直徑,比第1區域201的直徑更小。第2電極212,在基板W的邊緣區域WE的下方延伸。第2電極212,設置在第2區域202內。第2電極212的平面形狀,可為環狀且帶狀。第2電極212,在第1區域201的中心軸線的周圍,沿著周圍方向延伸。第2電極212的內徑比第2區域202的內徑更大,第2電極212的外徑比第2區域202的外徑更小。
複數個電極21,與一個以上的直流電源24電連接。一個以上的直流電源24,以對複數個電極21施加個別經過調整的直流電壓的方式構成。在一實施態樣中,電漿處理裝置1,包含直流電源241以及直流電源242作為一個以上的直流電源24。直流電源241以及直流電源242,各自為可變直流電源。直流電源241,透過開關251與第1電極211電連接。直流電源242,透過開關252與第2電極212電連接。當從一個以上的直流電源24對靜電夾頭20的複數個電極21施加直流電壓時,會在靜電夾頭20與基板W之間產生靜電吸引力。利用所產生的靜電吸引力,基板W,被靜電夾頭20所吸引,而被靜電夾頭20所保持。
電漿處理裝置1,可更具備氣體供給管線25。氣體供給管線25,將來自氣體供給機構的導熱氣體,例如He氣,供給到靜電夾頭20的頂面與基板W的背面(底面)之間。
電漿處理裝置1,可更具備筒狀部28以及絕緣部29。筒狀部28,從處理室本體12的底部往上方延伸。筒狀部28,沿著支持部15的外周圍延伸。筒狀部28,係由導電性材料所形成,具有大略圓筒形狀。筒狀部28,電性接地。絕緣部29,設置在筒狀部28之上。絕緣部29,係由具有絕緣性的材料所形成。絕緣部29,例如係由石英等陶瓷所形成。絕緣部29,具有大略圓筒形狀。絕緣部29,沿著電極平板19的外周圍、下部電極18的外周圍以及靜電夾頭20的外周圍延伸。
電漿處理裝置1,更具備上部電極30。上部電極30,設置在支持台16的上方。上部電極30,與構件32一起閉合處理室本體12的上部開口。構件32,具有絕緣性。上部電極30,透過該構件32在處理室本體12的上部受到支持。
上部電極30,包含頂板34以及支持體36。頂板34的底面,區劃出內部空間10s。於頂板34,形成了複數個氣體吐出孔34a。複數個氣體吐出孔34a,各自在板厚方向(垂直方向)上貫通頂板34。該頂板34,雖並未受到限定,惟例如由矽所形成。或者,頂板34,可具有於鋁製構件的表面設置了耐電漿性膜層的構造。該膜層,可為由陽極氧化處理所形成的膜層或由氧化釔所形成的膜層等陶瓷製的膜層。
支持體36,以隨意裝卸的方式支持著頂板34。支持體36,例如由鋁等導電性材料所形成。在支持體36的內部,設置了氣體擴散室36a。複數個氣體孔36b從氣體擴散室36a往下方延伸。複數個氣體孔36b分別與複數個氣體吐出孔34a連通。於支持體36,形成了氣體導入埠36c。氣體導入埠36c,與氣體擴散室36a連接。氣體導入埠36c,與氣體供給管38連接。
氣體供給管38,與氣體源群40,透過閥門群41、流量控制器群42以及閥門群43連接。氣體源群40、閥門群41、流量控制器群42以及閥門群43,構成氣體供給部。氣體源群40,包含複數個氣體源。閥門群41以及閥門群43,各自包含複數個閥門(例如開閉閥門)。流量控制器群42,包含複數個流量控制器。流量控制器群42的複數個流量控制器,各自為質量流量控制器或壓力控制式流量控制器。氣體源群40的複數個氣體源,各自透過閥門群41的對應閥門、流量控制器群42的對應流量控制器以及閥門群43的對應閥門,與氣體供給管38連接。電漿處理裝置1,可將從氣體源群40的複數個氣體源之中所選出的一個以上的氣體源的氣體,以個別經過調整的流量,供給到內部空間10s。
在筒狀部28與處理室本體12的側壁之間,設置了擋板48。擋板48,例如,可由對鋁製構件被覆氧化釔等陶瓷所構成。於該擋板48,形成了複數個貫通孔。在擋板48的下方,排氣管52與處理室本體12的底部連接。該排氣管52,與排氣裝置50連接。排氣裝置50,具有自動壓力控制閥等壓力控制器以及渦輪分子泵等真空泵,可減少內部空間10s中的壓力。
在一實施態樣中,電漿處理裝置1,可更具備高頻電源61。高頻電源61,係產生電漿產生用的高頻電力HF的電源。高頻電力HF,具有27~100MHz的範圍內的頻率,例如具有40MHz或60MHz的頻率。高頻電源61,為了將高頻電力HF供給到下部電極18,透過匹配器63以及電極平板19與下部電極18連接。匹配器63,具有用以令高頻電源61的輸出阻抗與負載側(下部電極18側)的阻抗匹配的匹配電路。另外,高頻電源61,亦可並未與下部電極18電連接,亦可透過匹配器63與上部電極30連接。
電漿處理裝置1,更具備高頻電源62。高頻電源62,係用以將離子吸引到基板W的偏壓高頻電力,亦即產生高頻電力LF的電源。高頻電力LF的頻率,比高頻電力HF的頻率更低。高頻電力LF的頻率,係在400kHz~13.56MHz的範圍內的頻率,例如為400kHz。高頻電源62,為了將高頻電力LF供給到下部電極18,透過匹配器64以及電極平板19與下部電極18連接。匹配器64,具有用以令高頻電源62的輸出阻抗與負載側(下部電極18側)的阻抗匹配的匹配電路。
在該電漿處理裝置1中,會對內部空間10s供給氣體。然後,藉由供給高頻電力HF、高頻電力LF,或高頻電力HF以及高頻電力LF,在內部空間10s之中將氣體激發。其結果,會在內部空間10s之中產生電漿。利用來自所產生的電漿的離子及/或自由基等化學物種,對基板W進行處理。
在一實施態樣中,電漿處理裝置1,可更具備第1測定器71以及第2測定器72。第1測定器71,以取得第1參數的方式構成。第1參數,表示聚焦環的狀態。第1參數,例如,係聚焦環FR的厚度或聚焦環搭載區域20f上的聚焦環FR的頂面的高度方向的位置。第1測定器71,可光學地或電性地測定第1參數。第1測定器71,例如,亦可為用光測定聚焦環FR的厚度或聚焦環搭載區域20f上的聚焦環FR的頂面的高度方向的位置的裝置。或者,第1測定器71,亦可為電性測定聚焦環FR的電性參數(例如靜電容)以取得聚焦環FR的厚度的裝置。另外,第1參數,亦可為聚焦環FR在處理室10內曝露於電漿中的累積時間。此時,第1參數,由後述的控制部MC取得之。
第2測定器72,以取得第2參數的方式構成。第2參數,表示基板W的翹曲的狀態。第2測定器72,可對處於被靜電夾頭20保持前之狀態的基板W,利用光學或電性測量,取得第2參數。例如,第2測定器72,對處於被靜電夾頭20保持前之狀態的基板W利用光學或電性測量,測定基板W的頂面的三維形狀,作為第2參數。
電漿處理裝置1,更具備控制部MC。控制部MC,係具備處理器、記憶裝置、輸入裝置、顯示裝置等的電腦,並控制電漿處理裝置1的各部位。具體而言,控制部MC,執行記憶於記憶裝置的控制程式,根據記憶於該記憶裝置的配方資料,控制電漿處理裝置1的各部位。藉由控制部MC的控制,配方資料所指定的程序在電漿處理裝置1中實行。各種實施態樣的電漿蝕刻方法,可藉由控制部MC對電漿處理裝置1的各部位的控制,而在電漿處理裝置1中實行。
以下,回到圖1,針對方法MT進行說明。在以下的說明中,亦針對控制部MC對電漿處理裝置1的各部位的控制進行說明。在以下的說明中,除了圖1之外,更參照圖5(a)、圖5(b)、圖5(c)、圖6(a)、圖6(b)、圖6(c)、圖7(a)、圖7(b),以及圖7(c)。圖5(a),係表示不具有翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖。圖5(b)以及圖5(c),係表示圖5(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。圖6(a),係表示具有凸狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖。圖6(b)以及圖6(c),係表示圖6(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。圖7(a),係表示具有凹狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖。圖7(b)以及圖7(c),係表示圖7(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。
圖5(b)、圖6(b)以及圖7(b),顯示出聚焦環FR處於初期狀態的態樣或聚焦環FR曝露在電漿中的累積時間較短的態樣。當聚焦環FR處於初期狀態時或聚焦環FR曝露在電漿中的累積時間較短時,聚焦環FR實質上並無消耗,而具有較大的厚度。圖5(c)、圖6(c)以及圖7(c),顯示出聚焦環FR有所消耗的態樣。當聚焦環FR有所消耗時,聚焦環FR的厚度較小。
如圖1所示的,在方法MT的步驟ST1中,決定第1參數。如上所述的,第1參數,表示聚焦環的狀態。第1參數,例如,係聚焦環FR的厚度或聚焦環搭載區域20f上的聚焦環FR的頂面的高度方向的位置。第1參數,可由第1測定器71測定之。或者,第1參數,亦可為聚焦環FR在處理室10內曝露於電漿中的累積時間。此時,第1參數,由控制部MC取得之。
在步驟ST2中,決定第2參數。如上所述的,第2參數,表示處於被靜電夾頭20保持前之狀態的基板W的翹曲狀態。第2參數,可由第2測定器72取得之。步驟ST2,亦可在步驟ST1之前實行。
在步驟ST3中,基板W載置在支持台16上。基板W,係配置在靜電夾頭20的基板載置區域20w的頂面之上,且係配置在被聚焦環FR所包圍的區域內。步驟ST3,亦可在步驟ST1之前或步驟ST2之前實行,或是在後述的步驟ST4之後實行。
在步驟ST4中,為了利用靜電夾頭20保持基板W而決定分別對靜電夾頭20的複數個電極21所施加的複數個電壓VESC 。複數個電壓VESC ,可由控制部MC決定之。複數個電壓VESC ,以在基板W被靜電夾頭20所保持的狀態下來自在步驟ST5所產生的電漿的離子大略垂直地射入基板W的中央區域WC以及邊緣區域WE二者的方式決定之。所謂大略垂直,係指離子的入射角為90°±0.15°。
在一實施態樣中,複數個電壓VESC ,係使用第1參數以及第2參數的組合與複數個電壓之間的預定關係決定之。該關係,儲存於控制部MC的記憶裝置,作為函數或表格。控制部MC,用該函數或表格特定出與分別在步驟ST1以及步驟ST2所決定的第1參數以及第2參數對應的複數個電壓,並使用所特定出的複數個電壓作為複數個電壓VESC
在另一實施態樣中,於實行步驟ST4之前,會先在處理室10內對測試基板實行電漿蝕刻。然後,求出該電漿蝕刻於測試基板所形成的開口的角度。接著,複數個電壓VESC ,以將所求出的開口的角度修正為垂直的方式決定之。在該實施態樣中,步驟ST1以及步驟ST2從方法MT中省略。
接著,在步驟ST5中,實行基板W的電漿蝕刻。在步驟ST5中,在複數個電壓VESC 施加於複數個電極21的狀態下,在處理室10內從氣體形成電漿。在步驟ST5中,來自所產生的電漿的離子照射到基板W,基板W受到蝕刻。在步驟ST5中,氣體供給部被控制部MC所控制,以指定的流量供給氣體到處理室10內。在步驟ST5中,排氣裝置50被控制部MC所控制,以將處理室10內的壓力設定成指定的壓力。在步驟ST5中,高頻電源61及/或高頻電源62被控制部MC所控制,以供給高頻電力HF及/或高頻電力LF。在步驟ST5中,一個以上的直流電源24被控制部MC所控制,以將所決定的複數個電壓VESC 分別施加於複數個電極21。
如圖5(b)、圖6(b)以及圖7(b)所示的,當聚焦環FR實質上並無消耗時,在步驟ST4中,複數個電壓VESC ,係以被靜電夾頭20所保持的基板W的頂面大略為平坦的方式決定之。亦即,當聚焦環FR實質上並無消耗時,複數個電壓VESC ,係以被靜電夾頭20所保持的基板W的中央區域WC的頂面以及邊緣區域WE的頂面大略呈水平的方式決定之。其結果,基板W的頂面的高度方向的位置與聚焦環FR的頂面的高度方向的位置大略相同。在基板W的頂面的高度方向的位置與聚焦環FR的頂面的高度方向的位置大略相同的狀態下,聚焦環FR上的電漿與鞘層之間的界線BPS的高度方向的位置,與基板W的上方的界線BPS的高度方向的位置大略相同。因此,如圖5(b)、圖6(b)以及圖7(b)所示的,在步驟ST5中,來自電漿的離子,係沿著垂直方向射入基板W的中央區域WC以及邊緣區域WE二者。因此,離子,便垂直射入中央區域WC以及邊緣區域WE二者。另外,在圖5(b)、圖6(b)以及圖7(b)中,離子,以圓形的圖形描繪之。
例如,當不具有翹曲的基板W配置在被實質上並無消耗的聚焦環FR所包圍的區域內時,如圖5(b)所示的,分別對第1電極211以及第2電極212所施加的電壓,為相同的VM 。當具有凸狀翹曲的基板W配置在被實質上並無消耗的聚焦環FR所包圍的區域內時,如圖6(b)所示的,分別對第1電極211、第2電極212所施加的電壓,為VH 、VM 。其結果,基板W,在從圖6(a)所示的形狀變形成圖6(b)所示的形狀的狀態下,被靜電夾頭20所保持。當具有凹狀翹曲的基板W配置在被實質上並無消耗的聚焦環FR所包圍的區域內時,如圖7(b)所示的,分別對第1電極211、第2電極212所施加的電壓,為VM 、VH 。其結果,基板W,在從圖7(a)所示的形狀變形成圖7(b)所示的形狀的狀態下,被靜電夾頭20所保持。另外,VH 以及VM ,具有VH >VM 的關係。
如圖5(c)、圖6(c)以及圖7(c)所示的,當聚焦環FR有所消耗時,聚焦環FR上的電漿與鞘層之間的界線BPS的高度方向的位置,比基板W的上方的界線BPS的高度方向的位置更低。因此,在步驟ST5中,來自電漿的離子,係沿著大略垂直的方向射入基板W的中央區域WC,並沿著向基板W的中心軸線傾斜的方向射入基板W的邊緣區域WE。在步驟ST4中,如圖5(c)、圖6(c)以及圖7(c)所示的,當聚焦環FR有所消耗時,複數個電壓VESC ,以邊緣區域WE的頂面的高度方向的位置隨著與基板W的中心軸線的距離的增加而降低的方式決定之。亦即,當聚焦環FR有所消耗時,複數個電壓VESC ,以被靜電夾頭20所保持的基板W的頂面具有凸出形狀的方式決定之。其結果,在步驟ST5中,離子,垂直地射入中央區域WC以及邊緣區域WE二者。另外,在圖5(c)、圖6(c)以及圖7(c)中,離子,以圓形的圖形描繪之。
例如,當不具有翹曲的基板W配置在被有所消耗的聚焦環FR所包圍的區域內時,如圖5(c)所示的,分別對第1電極211、第2電極212所施加的電壓,為VL 、VH 。其結果,基板W,在從圖5(a)所示的形狀變形成圖5(c)所示的形狀的狀態下,被靜電夾頭20所保持。當具有凸狀翹曲的基板W配置在被有所消耗的聚焦環FR所包圍的區域內時,如圖6(c)所示的,分別對第1電極211以及第2電極212所施加的電壓,為相同的VM 。當具有凹狀翹曲的基板W配置在被有所消耗的聚焦環FR所包圍的區域內時,如圖7(c)所示的,分別對第1電極211、第2電極212所施加的電壓,為VL 、VH 。其結果,基板W,在從圖7(a)所示的形狀變形成圖7(c)所示的形狀的狀態下,被靜電夾頭20所保持。另外,VH 、VM 以及VL ,具有VH >VM >VL 的關係。
在上述的方法MT以及電漿處理裝置1中,在步驟ST4中所決定的複數個電壓VESC 施加於複數個電極21,基板W被靜電夾頭20所保持。其結果,基板W的形狀受到調整。基板W的形狀,以離子分別對基板W的中央區域WC以及邊緣區域WE的入射角度為大略垂直的方式,受到調整。在被靜電夾頭20所保持的狀態下的基板的形狀對基板W的上方的電漿的狀態所造成的影響很小。因此,可兼顧到「除了基板W的中央區域WC之外對邊緣區域WE也令離子大略垂直地射入」以及「防止基板W的上方的電漿的狀態發生變化」二者。
以下,針對在電漿處理裝置1中可採用的另一靜電夾頭進行說明。在另一實施態樣中,電漿處理裝置1的靜電夾頭,除了第1電極211與第2電極212之外,更具有一個以上的電極。一個以上的電極,在第1電極211與第2電極212之間,沿著周圍方向延伸。在該實施態樣中,基板載置區域20w,除了第1區域201與第2區域202之外,更具有一個以上的區域。一個以上的區域,在第1區域201與第2區域202之間,沿著周圍方向延伸。一個以上的電極,分別設置在一個以上的區域內。對包含第1電極211、第2電極212以及一個以上的電極在內的靜電夾頭的複數個電極,從一個以上的直流電源24,施加個別經過調整的直流電壓。
圖8,係將另一例示的實施態樣的電漿處理裝置的靜電夾頭的一部分的橫剖面的構造以概略方式表示的圖式。吾人可採用圖8所示的靜電夾頭20A,取代靜電夾頭20,作為電漿處理裝置1的靜電夾頭。靜電夾頭20A的複數個電極21,除了第1電極211與第2電極212之外,更包含第3電極213。第3電極213,具有環狀且帶狀的平面形狀。第3電極213,在第1電極211與第2電極212之間,沿著周圍方向延伸。基板載置區域20w,除了第1區域201與第2區域202之外,更具有第3區域203。第3區域203,在第1區域201與第2區域202之間,沿著周圍方向延伸。第3電極213,設置在第3區域203內。
對包含第1電極211、第2電極212以及第3電極213在內的靜電夾頭20A的複數個電極21,從一個以上的直流電源24,施加個別經過調整的直流電壓。一個以上的直流電源24,除了直流電源241以及直流電源242之外,可更包含直流電源243。直流電源243,透過開關253與第3電極213電連接。
以下,針對當使用圖8所示的靜電夾頭20A時在方法MT的步驟ST4所決定的複數個電壓VESC 進行說明。在以下的說明中,係參照圖9(a)、圖9(b)、圖9(c)、圖10(a)、圖10(b)、圖10(c)、圖11(a)、圖11(b)以及圖11(c)。圖9(a),係表示不具有翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖。圖9(b)以及圖9(c),係表示圖9(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。圖10(a),係表示具有凸狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖。圖10(b)以及圖10(c),係表示圖10(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。圖11(a),係表示具有凹狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖。圖11(b)以及圖11(c),係表示圖11(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。
圖9(b)、圖10(b)以及圖11(b),顯示出聚焦環FR處於初期狀態的態樣或聚焦環FR曝露在電漿中的累積時間較短的態樣。當聚焦環FR處於初期狀態時或聚焦環FR曝露在電漿中的累積時間較短時,聚焦環FR實質上並無消耗,而具有較大的厚度。圖9(c)、圖10(c)以及圖11(c),顯示出聚焦環FR有所消耗的態樣。當聚焦環FR有所消耗時,聚焦環FR的厚度較小。
當不具有翹曲的基板W配置在被實質上並無消耗的聚焦環FR所包圍的區域內時,如圖9(b)所示的,分別對第1電極211、第2電極212以及第3電極213所施加的電壓,為相同的VM 。當具有凸狀翹曲的基板W配置在被實質上並無消耗的聚焦環FR所包圍的區域內時,如圖10(b)所示的,分別對第1電極211、第3電極213、第2電極212所施加的電壓,為VH 、VH 、VM 。其結果,基板W,在從圖10(a)所示的形狀變形成圖10(b)所示的形狀(亦即不具有翹曲的形狀)的狀態下,被靜電夾頭20所保持。當具有凹狀翹曲的基板W配置在被實質上並無消耗的聚焦環FR所包圍的區域內時,如圖11(b)所示的,分別對第1電極211、第3電極213、第2電極212所施加的電壓,為VM 、VM 、VH 。其結果,基板W,在從圖11(a)所示的形狀變形成圖11(b)所示的形狀(亦即不具有翹曲的形狀)的狀態下,被靜電夾頭20所保持。另外,VH 以及VM ,具有VH >VM 的關係。
當不具有翹曲的基板W配置在被有所消耗的聚焦環FR所包圍的區域內時,如圖9(c)所示的,分別對第1電極211、第3電極213、第2電極212所施加的電壓,為VL 、VM 、VH 。其結果,基板W,在從圖9(a)所示的形狀變形成圖9(c)所示的形狀(亦即凸出形狀)的狀態下,被靜電夾頭20所保持。當具有凸狀翹曲的基板W配置在被有所消耗的聚焦環FR所包圍的區域內時,如圖10(c)所示的,分別對第1電極211、第2電極212以及第3電極213所施加的電壓,為相同的VM 。當具有凹狀翹曲的基板W配置在被有所消耗的聚焦環FR所包圍的區域內時,如圖11(c)所示的,分別對第1電極211、第3電極213、第2電極212所施加的電壓,為VL 、VL 、VH 。其結果,基板W,在從圖11(a)所示的形狀變形成圖11(c)所示的形狀(亦即凸出形狀)的狀態下,被靜電夾頭20所保持。另外,VH 、VM 以及VL ,具有VH >VM >VL 的關係。
以下,針對在電漿處理裝置1中可採用的再另一靜電夾頭進行說明。在再另一實施態樣中,電漿處理裝置1的靜電夾頭的基板載置區域20w,除了第1區域201與第2區域202之外,更具有一個以上的區域。一個以上的區域,在第1區域201與第2區域202之間,沿著周圍方向延伸。在包含第1區域201、第2區域202以及一個以上的區域在內的基板載置區域20w的複數個區域的各自之中,設置了複數個電極。在基板載置區域20w的複數個區域的各自之中,複數個電極,沿著周圍方向排列。對該實施態樣的靜電夾頭的複數個電極,從一個以上的直流電源24,施加個別經過調整的直流電壓。
圖12,係將再另一例示的實施態樣的電漿處理裝置的靜電夾頭的一部分的橫剖面的構造以概略方式表示的圖式。吾人可採用圖12所示的靜電夾頭20B,取代靜電夾頭20,作為電漿處理裝置1的靜電夾頭。在靜電夾頭20B中,基板載置區域20w,除了第1區域201與第2區域202之外,更具有第3區域203。第3區域203,在第1區域201與第2區域202之間,沿著周圍方向延伸。靜電夾頭20B,具有複數個電極。靜電夾頭20B的複數個電極,包含四個第1電極211a、211b、211c、211d、四個第2電極212a、212b、212c、212d,以及四個第3電極213a、213b、213c、213d。第1電極211a、211b、211c、211d,設置在第1區域201內,沿著周圍方向排列。第2電極212a、212b、212c、212d,設置在第2區域202內,沿著周圍方向排列。第3電極213a、213b、213c、213d,設置在第3區域203內,沿著周圍方向排列。另外,在基板載置區域20w的複數個區域的各自之中所設置的複數個電極的個數,可為任意個數。
對靜電夾頭20B的複數個電極,從一個以上的直流電源24,施加個別經過調整的直流電壓。在一實施態樣中,一個以上的直流電源24,包含四個直流電源241a~241d、四個直流電源242a~242d、四個直流電源243a~243d。四個直流電源241a~241d,分別透過四個開關251a~251d,與四個第1電極211a~211d連接。四個直流電源242a~242d,分別透過四個開關252a~252d,與四個第2電極212a~212d連接。四個直流電源243a~243d,分別透過四個開關253a~253d,與四個第3電極213a~213d連接。
靜電夾頭20B等再另一實施態樣的靜電夾頭,與靜電夾頭20以及靜電夾頭20A同樣,可調整基板的形狀。靜電夾頭20B等再另一實施態樣的靜電夾頭,為了與靜電夾頭20以及靜電夾頭20A同樣調整基板的形狀,會對基板載置區域20w的各區域所包含的複數個電極,施加相同的電壓。另外,靜電夾頭20B等再另一實施態樣的靜電夾頭,可調整具有半圓柱狀(semi-cylindrical)翹曲或鞍狀(saddle-shaped)翹曲的基板W的形狀。
以下,針對當使用圖12所示的靜電夾頭20B時在方法MT的步驟ST4所決定的複數個電壓VESC 進行說明。在以下的說明中,係使用「X」、「Y」以及「Z」的用語,作為表示方向的用語。Z方向係垂直方向。X方向,係與水平面平行的一個方向。Y方向,係與水平面平行的另一個方向,且係與X方向正交的方向。
在以下的說明中,係參照圖13(a)、圖13(b)、圖13(c)、圖13(d)、圖14(a)、圖14(b)、圖14(c)以及圖14(d)。另外,係參照圖15(a)、圖15(b)、圖15(c)、圖15(d)、圖16(a)、圖16(b)、圖16(c)以及圖16(d)。圖13(a)以及圖13(b),係表示具有半圓柱狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;圖13(c)以及圖13(d),係表示該基板被靜電夾頭所保持的狀態的例子的剖面圖。圖14(a)以及圖14(b),係表示具有半圓柱狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;圖14(c)以及圖14(d),係表示該基板被靜電夾頭所保持的狀態的例子的剖面圖。圖15(a)以及圖15(b),係表示具有鞍狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;圖15(c)以及圖15(d),係表示該基板被靜電夾頭所保持的狀態的例子的剖面圖。圖16(a)以及圖16(b),係表示具有鞍狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;圖16(c)以及圖16(d),係表示該基板被靜電夾頭所保持的狀態的例子的剖面圖。
於圖13(a)、圖14(a)、圖15(a)、圖16(a),分別顯示出基板W的XZ剖面。於圖13(b)、圖14(b)、圖15(b)、圖16(b),分別顯示出基板W的YZ剖面。如圖13(a)以及圖13(b)或圖14(a)以及圖14(b)所示的,具有半圓柱狀翹曲的基板W,在與一個方向(在圖中為X方向)正交的任意剖面中具有凸出形狀。具有半圓柱狀翹曲的基板W,在和與該一個方向正交的方向(在圖中為Y方向)正交的任意剖面中具有平坦的形狀。如圖15(a)以及圖15(b)或圖16(a)以及圖16(b)所示的,具有鞍狀翹曲的基板W,在與一個方向(在圖中為X方向)正交的任意剖面中具有凸出形狀。具有鞍狀翹曲的基板W,在和與該一個方向正交的方向(在圖中為Y方向)正交的任意剖面中具有凹入形狀。
圖13(c)、圖13(d)、圖15(c)以及圖15(d),顯示出聚焦環FR處於初期狀態的態樣或聚焦環FR曝露在電漿中的累積時間較短的態樣。當聚焦環FR處於初期狀態時或聚焦環FR曝露在電漿中的累積時間較短時,聚焦環FR實質上並無消耗,而具有較大的厚度。圖14(c)、圖14(d)、圖16(c)以及圖16(d),顯示出聚焦環FR有所消耗的態樣。當聚焦環FR有所消耗時,聚焦環FR的厚度較小。
在以下的說明中,第2電極212a、第3電極213a、第1電極211a、第1電極211c、第3電極213c以及第2電極212c,為沿著X方向排列。另外,第2電極212b、第3電極213b、第1電極211b、第1電極211d、第3電極213d以及第2電極212d,為沿著Y方向排列。
於圖13(c)以及圖13(d),顯示出當具有半圓柱狀翹曲的基板配置在被實質上並無消耗的聚焦環FR所包圍的區域內時,分別對靜電夾頭20B的複數個電極所施加的複數個電壓。具體而言,分別對第2電極212a、第3電極213a、第1電極211a、第1電極211c、第3電極213c以及第2電極212c所施加的電壓,如圖13(c)所示的,為相同的VH 。另外,分別對第2電極212b、第3電極213b、第1電極211b、第1電極211d、第3電極213d、第2電極212d所施加的電壓,如圖13(d)所示的,為VL 、VH 、VH 、VH 、VH 、VL 。其結果,基板W,在從翹曲成半圓柱狀的形狀變形成如圖13(c)以及圖13(d)所示的不具有翹曲的形狀的狀態下,被靜電夾頭20所保持。另外,VH 以及VL ,具有VH >>VL 的關係。
於圖14(c)以及圖14(d),顯示出當具有半圓柱狀翹曲的基板配置在被有所消耗的聚焦環FR所包圍的區域內時,分別對靜電夾頭20B的複數個電極所施加的複數個電壓。具體而言,分別對第2電極212a、第3電極213a、第1電極211a、第1電極211c、第3電極213c、第2電極212c所施加的電壓,如圖14(c)所示的,為VH 、VM 、VM 、VM 、VM 、VH 。另外,分別對第2電極212b、第3電極213b、第1電極211b、第1電極211d、第3電極213d以及第2電極212d所施加的電壓,如圖14(d)所示的,為相同的VM 。其結果,基板W,在從翹曲成半圓柱狀的形狀變形成圖14(c)以及圖14(d)所示的形狀(亦即凸出形狀)的狀態下,被靜電夾頭20所保持。另外,VH 以及VM ,具有VH >VM 的關係。
於圖15(c)以及圖15(d),顯示出當具有鞍狀翹曲的基板配置在被實質上並無消耗的聚焦環FR所包圍的區域內時,分別對靜電夾頭20B的複數個電極所施加的複數個電壓。具體而言,分別對第2電極212a、第3電極213a、第1電極211a、第1電極211c、第3電極213c、第2電極212c所施加的電壓,如圖15(c)所示的,為VH 、VM 、VM 、VM 、VM 、VH 。另外,分別對第2電極212b、第3電極213b、第1電極211b、第1電極211d、第3電極213d、第2電極212d所施加的電壓,如圖15(d)所示的,為VL 、VM 、VM 、VM 、VM 、VL 。其結果,基板W,在從沿著鞍狀的形狀變形成如圖15(c)以及圖15(d)所示的不具有翹曲的形狀的狀態下,被靜電夾頭20所保持。另外,VH 、VM 以及VL ,具有VH >VM >VL 的關係。
於圖16(c)以及圖16(d),顯示出當具有鞍狀翹曲的基板配置在被有所消耗的聚焦環FR所包圍的區域內時,分別對靜電夾頭20B的複數個電極所施加的複數個電壓。具體而言,分別對第2電極212a、第3電極213a、第1電極211a、第1電極211c、第3電極213c、第2電極212c所施加的電壓,如圖16(c)所示的,為VH 、VM 、VM 、VM 、VM 、VH 。另外,分別對第2電極212b、第3電極213b、第1電極211b、第1電極211d、第3電極213d以及第2電極212d所施加的電壓,如圖16(d)如所示的,為相同的VM 。其結果,基板W,在從翹曲成鞍狀的形狀變形成圖16(c)以及圖16(d)所示的形狀(亦即凸出形狀)的狀態下,被靜電夾頭20所保持。另外,VH 以及VM ,具有VH >VM 的關係。
以上,係針對各種例示的實施態樣進行說明,惟並非僅限於上述例示的實施態樣,亦可作出各種省略、置換以及變更。另外,可將相異實施態樣中的要件組合形成另一實施態樣。
在另一實施態樣中,電漿處理裝置,亦可為有別於電容耦合型的其他類型的電漿處理裝置。關於其他類型的電漿處理裝置,例如:電感耦合型的電漿處理裝置或使用微波等表面波產生電漿的電漿處理裝置。
圖17,係表示再另一例示的實施態樣的電漿處理裝置的靜電夾頭的縱剖面圖。如圖17所示的,基板載置區域20w的頂面,亦可沿著凸狀面延伸。另外,基板載置區域20w的頂面,亦可在基板載置區域20w的中央區域20c為大略平坦,亦可在基板載置區域20w的外周圍區域20p,以對應與基板載置區域20w的中心軸線的距離而高度方向位置降低的方式形成。另外,基板載置區域20w的外周圍區域20p,可與基板載置區域20w的中心軸線具有135mm以上的距離。
根據以上的說明,本案的各種實施態樣,係為了說明之目的而以本說明書進行說明,吾人應可理解,在不超出本案之範圍以及主旨的情況下可作出各種變更。因此,本說明書所揭示的各種實施態樣並無限定之意圖,其真正的範圍與主旨,由所附的專利請求範圍表示之。
1:電漿處理裝置 10:處理室 10s:內部空間 12:處理室本體 12g:閘閥 12p:通路 15:支持部 16:支持台 18:下部電極 18f:流通管路 19:電極平板 20:靜電夾頭 201:第1區域 202:第2區域 203:第3區域 20A、20B:靜電夾頭 20c:中央區域 20f:聚焦環搭載區域 20m:本體 20p:外周圍區域 20w:基板載置區域 21:電極 211、211a、211b、211c、211d:第1電極 212、212a、212b、212c、212d:第2電極 213、213a、213b、213c、213d:第3電極 22:導體 23a、23b:配管 24、241、241a~241d、242、242a~242d、243、243a~243d:直流電源 25:氣體供給管線 251、251a~251d、252a~252d、253a~253d、252、253:開關 28:筒狀部 29:絕緣部 30:上部電極 32:構件 34:頂板 34a:氣體吐出孔 36:支持體 36a:氣體擴散室 36b:氣體孔 36c:氣體導入埠 38:氣體供給管 40:氣體源群 41:閥門群 42:流量控制器群 43:閥門群 48:擋板 50:排氣裝置 52:排氣管 61、62:高頻電源 63、64:匹配器 71:第1測定器 72:第2測定器 AX:軸線 BPS:界線 CD:方向 FR:聚焦環 HF、LF:高頻電力 MC:控制部 MT:方法 ST1~ST5:步驟 VH、VL、VM:電壓 W:基板 WC:中央區域 WE:邊緣區域 X、Y、Z:方向
[圖1] 係表示一個例示的實施態樣的電漿蝕刻方法的流程圖。 [圖2] 係將一個例示的實施態樣的電漿處理裝置以概略方式表示的圖式。 [圖3] 係表示一個例示的實施態樣的電漿處理裝置的基板支持台的一部分的縱剖面圖。 [圖4] 係將一個例示的實施態樣的電漿處理裝置的靜電夾頭的一部分的橫剖面的構造以概略方式表示的圖式。 [圖5] (a)係表示不具有翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;(b)以及(c)係表示(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。 [圖6] (a)係表示具有凸狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;(b)以及(c)係表示(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。 [圖7] (a)係表示具有凹狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;(b)以及(c)係表示(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。 [圖8] 係將另一例示的實施態樣的電漿處理裝置的靜電夾頭的一部分的橫剖面的構造以概略方式表示的圖式。 [圖9] (a)係表示不具有翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;(b)以及(c)係表示(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。 [圖10] (a)係表示具有凸狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;(b)以及(c)係表示(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。 [圖11] (a)係表示具有凹狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;(b)以及(c)係表示(a)所示的基板被靜電夾頭所保持的狀態的例子的剖面圖。 [圖12] 係將再另一例示的實施態樣的電漿處理裝置的靜電夾頭的一部分的橫剖面的構造以概略方式表示的圖式。 [圖13] (a)以及(b)係表示具有半圓柱狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;(c)以及(d)係表示該基板被靜電夾頭所保持的狀態的例子的剖面圖。 [圖14] (a)以及(b)係表示具有半圓柱狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;(c)以及(d)係表示該基板被靜電夾頭所保持的狀態的例子的剖面圖。 [圖15] (a)以及(b)係表示具有鞍狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;(c)以及(d)係表示該基板被靜電夾頭所保持的狀態的例子的剖面圖。 [圖16] (a)以及(b)係表示具有鞍狀翹曲的基板載置在靜電夾頭上的狀態的例子的剖面圖;(c)以及(d)係表示該基板被靜電夾頭所保持的狀態的例子的剖面圖。 [圖17] 係表示再另一例示的實施態樣的電漿處理裝置的靜電夾頭的縱剖面圖。
MT:方法
ST1~ST5:步驟

Claims (14)

  1. 一種電漿蝕刻方法,包含:在電漿處理裝置的基板支持台上載置基板的步驟;該基板支持台,具有下部電極以及設置在該下部電極上的靜電夾頭,且設置在該電漿處理裝置的處理室內;該基板,配置在該靜電夾頭上,且配置在被聚焦環所包圍的區域內;決定分別對該靜電夾頭的複數個電極所施加的複數個電壓的步驟;該複數個電極,包含在該基板的中央區域的下方延伸的第1電極以及在該基板的邊緣區域的下方延伸的第2電極;該複數個電壓,以在該基板被該靜電夾頭所保持的狀態下來自電漿的離子大略垂直地射入該中央區域以及該邊緣區域二者的方式決定之;以及在對該複數個電極分別施加了該複數個電壓的狀態下,利用來自在該處理室內所產生的電漿的離子對該基板進行蝕刻的步驟;其中,在決定複數個電壓的該步驟中,分別對該複數個電極所施加的該複數個電壓,在離子沿著向該基板的中心軸線傾斜的方向射入該邊緣區域的情形時,係以該邊緣區域的頂面的高度方向的位置隨著與該中心軸線的距離的增加而降低的方式決定之,而在離子沿著垂直方向射入該邊緣區域的情形時,係以該邊緣區域的頂面呈水平的方式決定之。
  2. 如申請專利範圍第1項之電漿蝕刻方法,其中, 該複數個電壓,係使用表示該聚焦環的狀態的第1參數以及表示該基板的翹曲的狀態的第2參數之組合與分別對該複數個電極所賦予的複數個電壓之間的預定關係決定之。
  3. 如申請專利範圍第2項之電漿蝕刻方法,其中,該第1參數,係該聚焦環的厚度、該聚焦環的頂面的高度方向的位置,或該聚焦環在該處理室內曝露於電漿中的累積時間。
  4. 如申請專利範圍第2或3項之電漿蝕刻方法,其中,該第2參數,係藉由對處於被該靜電夾頭保持前之狀態的該基板的光學或電性測量而取得。
  5. 如申請專利範圍第1項之電漿蝕刻方法,其中,該複數個電壓,以對於藉由在該處理室內對測試基板進行電漿蝕刻而於該測試基板所形成的開口的角度加以修正的方式而決定之。
  6. 如申請專利範圍第1、2、3、5項中任一項之電漿蝕刻方法,其中,該基板,因為對該複數個電極分別施加該複數個電壓而變形。
  7. 如申請專利範圍第1、2、3、5項中任一項之電漿蝕刻方法,其中,在包含該第2電極在內的區域中,該靜電夾頭的頂面,係以隨著與該靜電夾頭的中心的半徑方向的距離的增加而其高度方向的位置降低的方式形成。
  8. 一種電漿處理裝置,包含:處理室;基板支持台,其具有下部電極以及設置在該下部電極上的靜電夾頭,且設置在該處理室內;該靜電夾頭具有複數個電極;該複數個電極包含第1電極以及第2電極;該第1電極,在配置於該靜電夾頭上且配置於被聚焦環所包圍的區域內的基板的中央區域的下方延伸;該第2電極在該基板的邊緣區域的下方延伸;高頻電源,其與該下部電極連接;一個以上的直流電源,其以對該複數個電極施加個別經過調整的複數個電壓的方式構成;以及控制部,其以在該基板被該靜電夾頭所保持的狀態下來自電漿的離子大略垂直地射入該中央區域以及該邊緣區域二者的方式,決定該複數個電壓;並以控制該一個以上的直流電源,將所決定的該複數個電壓施加於該複數個電極的方式構成;其中,該控制部,係以下述方式決定分別對該複數個電極所施加的該複數個電壓:在離子沿著向該基板的中心軸線傾斜的方向射入該邊緣區域的情形時,以該邊緣區域的頂面的高度方向的位置隨著與該中心軸線的距離的增加而降低的方式決定,而在離子沿著垂直方向射入該邊緣區域的情形時,以該邊緣區域的頂面呈水平的方式決定。
  9. 如申請專利範圍第8項之電漿處理裝置,其中,該控制部,以使用表示該聚焦環的狀態的第1參數以及表示該基板的翹曲的狀態的第2參數之組合與分別對該複數個電極所賦予的複數個電壓之間的預定關係決定該複數個電壓的方式構成。
  10. 如申請專利範圍第項9之電漿處理裝置,其中,該第1參數,係該聚焦環的厚度、該聚焦環的頂面的高度方向的位置,或該聚焦環在該處理室內曝露於電漿中的累積時間。
  11. 如申請專利範圍第9或10項之電漿處理裝置,其中,該控制部,以為了決定該複數個電壓而使用藉由對處於被該靜電夾頭保持前之狀態的該基板的光學或電性測量所取得的該第2參數的方式構成。
  12. 如申請專利範圍第8項之電漿處理裝置,其中,該複數個電壓,以對於藉由在該處理室內對測試基板進行電漿蝕刻而於該測試基板所形成的開口的角度加以修正的方式而決定之。
  13. 如申請專利範圍第8、9、10、12項中任一項之電漿處理裝置,其中,該控制部,以令該基板變形的方式決定該複數個電壓。
  14. 如申請專利範圍第8、9、10、12項中任一項之電漿處理裝置,其中,在包含該第2電極在內的區域中,該靜電夾頭的頂面,係以隨著與該靜電夾頭的 中心的半徑方向的距離的增加而其高度方向的位置降低的方式形成。
TW108126451A 2018-08-02 2019-07-26 電漿蝕刻方法及電漿處理裝置 TWI791874B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018145816A JP7089977B2 (ja) 2018-08-02 2018-08-02 プラズマエッチング方法及びプラズマ処理装置
JP2018-145816 2018-08-02

Publications (2)

Publication Number Publication Date
TW202032657A TW202032657A (zh) 2020-09-01
TWI791874B true TWI791874B (zh) 2023-02-11

Family

ID=69231136

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108126451A TWI791874B (zh) 2018-08-02 2019-07-26 電漿蝕刻方法及電漿處理裝置

Country Status (6)

Country Link
US (1) US11062881B2 (zh)
JP (1) JP7089977B2 (zh)
KR (1) KR102503843B1 (zh)
CN (1) CN111868891B (zh)
TW (1) TWI791874B (zh)
WO (1) WO2020026861A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7129325B2 (ja) * 2018-12-14 2022-09-01 東京エレクトロン株式会社 搬送方法及び搬送システム
KR20220027509A (ko) 2020-08-27 2022-03-08 삼성전자주식회사 플라즈마 공정 장치 및 플라즈마 공정 장치에서의 웨이퍼 디척킹 방법
CN112289732B (zh) * 2020-10-19 2022-11-08 Tcl华星光电技术有限公司 基板处理装置
WO2024075785A1 (ja) * 2022-10-07 2024-04-11 東京エレクトロン株式会社 基板処理装置および静電チャック

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016032096A (ja) * 2014-07-25 2016-03-07 株式会社日立ハイテクノロジーズ プラズマ処理装置
TW201721801A (zh) * 2015-08-07 2017-06-16 應用材料股份有限公司 陶瓷加熱器和具有增強的晶片邊緣效能的esc
US20180122680A1 (en) * 2016-10-31 2018-05-03 Samsung Electronics Co., Ltd. Electrostatic chuck assembly and semiconductor manufacturing apparatus including the same

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04236449A (ja) * 1991-01-21 1992-08-25 Fuji Electric Co Ltd 静電チャック
JP2503364B2 (ja) * 1992-08-20 1996-06-05 富士通株式会社 ウエハの静電吸着装置、ウエハの静電吸着方法、ウエハの離脱方法及びドライエッチング方法
JP2659919B2 (ja) * 1994-01-13 1997-09-30 インターナショナル・ビジネス・マシーンズ・コーポレイション プラズマの不均一性を補正するプラズマ装置
JP4504061B2 (ja) 2004-03-29 2010-07-14 東京エレクトロン株式会社 プラズマ処理方法
KR100610010B1 (ko) * 2004-07-20 2006-08-08 삼성전자주식회사 반도체 식각 장치
JP4884047B2 (ja) 2006-03-23 2012-02-22 東京エレクトロン株式会社 プラズマ処理方法
JP5657262B2 (ja) * 2009-03-27 2015-01-21 東京エレクトロン株式会社 プラズマ処理装置
JP5496568B2 (ja) 2009-08-04 2014-05-21 東京エレクトロン株式会社 プラズマ処理装置及びプラズマ処理方法
JP6013740B2 (ja) * 2012-02-03 2016-10-25 東京エレクトロン株式会社 離脱制御方法及びプラズマ処理装置の制御装置
JP6120527B2 (ja) * 2012-11-05 2017-04-26 東京エレクトロン株式会社 プラズマ処理方法
JP5654083B2 (ja) 2013-05-09 2015-01-14 東京エレクトロン株式会社 静電チャック及び基板処理装置
US9558981B2 (en) * 2013-11-19 2017-01-31 Applied Materials, Inc. Control systems employing deflection sensors to control clamping forces applied by electrostatic chucks, and related methods
JP6204869B2 (ja) * 2014-04-09 2017-09-27 東京エレクトロン株式会社 プラズマ処理装置及びプラズマ処理方法
JP6556046B2 (ja) * 2015-12-17 2019-08-07 東京エレクトロン株式会社 プラズマ処理方法およびプラズマ処理装置
JP6595334B2 (ja) 2015-12-28 2019-10-23 株式会社日立ハイテクノロジーズ プラズマ処理装置及びプラズマ処理方法
CN107644802B (zh) * 2016-07-21 2019-09-06 中微半导体设备(上海)股份有限公司 等离子体刻蚀装置及其边缘环组件与静电夹盘

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016032096A (ja) * 2014-07-25 2016-03-07 株式会社日立ハイテクノロジーズ プラズマ処理装置
TW201721801A (zh) * 2015-08-07 2017-06-16 應用材料股份有限公司 陶瓷加熱器和具有增強的晶片邊緣效能的esc
US20180122680A1 (en) * 2016-10-31 2018-05-03 Samsung Electronics Co., Ltd. Electrostatic chuck assembly and semiconductor manufacturing apparatus including the same

Also Published As

Publication number Publication date
JP2020021866A (ja) 2020-02-06
US20210005427A1 (en) 2021-01-07
KR102503843B1 (ko) 2023-02-24
US11062881B2 (en) 2021-07-13
WO2020026861A1 (ja) 2020-02-06
JP7089977B2 (ja) 2022-06-23
CN111868891B (zh) 2022-11-22
KR20210035071A (ko) 2021-03-31
TW202032657A (zh) 2020-09-01
CN111868891A (zh) 2020-10-30

Similar Documents

Publication Publication Date Title
TWI814837B (zh) 電漿處理裝置及電漿處理裝置的射頻電源之控制方法
TWI791874B (zh) 電漿蝕刻方法及電漿處理裝置
TWI849020B (zh) 電漿處理裝置及電漿處理方法
KR102383357B1 (ko) 배치대 및 기판 처리 장치
KR102455673B1 (ko) 포커스 링 및 기판 처리 장치
CN109509694B (zh) 等离子体处理装置和等离子体处理方法
US11361947B2 (en) Apparatus for plasma processing and method of etching
KR20170072809A (ko) 플라즈마 처리 방법 및 플라즈마 처리 장치
TW201908523A (zh) 電漿處理裝置、靜電吸附方法及靜電吸附程式
JP7174687B2 (ja) プラズマ処理装置及びエッチング方法
CN105702572B (zh) 等离子体蚀刻方法
TW202127964A (zh) 電漿處理裝置及電漿處理方法
CN110085502B (zh) 控制等离子体处理装置的方法和等离子体处理装置
JP2021090018A (ja) エッジリング及び基板処理装置
US11171007B2 (en) Plasma processing apparatus and plasma etching method
CN111095496A (zh) 静电卡盘、聚焦环、支撑台、等离子体处理装置及等离子体处理方法
JP2022023211A (ja) プラズマ処理装置及びプラズマ処理方法
US11581168B2 (en) Plasma processing apparatus and method
TWI857215B (zh) 基板支持器及電漿處理裝置
TWI850271B (zh) 蝕刻方法及電漿處理裝置
TW202107950A (zh) 電漿處理方法及電漿處理裝置