TWI778264B - 設計為基礎之對準之效能監控 - Google Patents
設計為基礎之對準之效能監控 Download PDFInfo
- Publication number
- TWI778264B TWI778264B TW108117284A TW108117284A TWI778264B TW I778264 B TWI778264 B TW I778264B TW 108117284 A TW108117284 A TW 108117284A TW 108117284 A TW108117284 A TW 108117284A TW I778264 B TWI778264 B TW I778264B
- Authority
- TW
- Taiwan
- Prior art keywords
- alignment
- wafer
- score
- processor
- frame
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67242—Apparatus for monitoring, sorting or marking
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F9/00—Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically
- G03F9/70—Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically for microlithography
- G03F9/7003—Alignment type or strategy, e.g. leveling, global alignment
- G03F9/7007—Alignment other than original with workpiece
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01N—INVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
- G01N21/00—Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
- G01N21/84—Systems specially adapted for particular applications
- G01N21/88—Investigating the presence of flaws or contamination
- G01N21/93—Detection standards; Calibrating baseline adjustment, drift correction
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01N—INVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
- G01N21/00—Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
- G01N21/84—Systems specially adapted for particular applications
- G01N21/88—Investigating the presence of flaws or contamination
- G01N21/95—Investigating the presence of flaws or contamination characterised by the material or shape of the object to be examined
- G01N21/9501—Semiconductor wafers
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01N—INVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
- G01N21/00—Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
- G01N21/84—Systems specially adapted for particular applications
- G01N21/88—Investigating the presence of flaws or contamination
- G01N21/95—Investigating the presence of flaws or contamination characterised by the material or shape of the object to be examined
- G01N21/956—Inspecting patterns on the surface of objects
- G01N21/95607—Inspecting patterns on the surface of objects using a comparative method
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/70483—Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
- G03F7/70605—Workpiece metrology
- G03F7/70616—Monitoring the printed patterns
- G03F7/7065—Defects, e.g. optical inspection of patterned layer for defects
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F9/00—Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically
- G03F9/70—Registration or positioning of originals, masks, frames, photographic sheets or textured or patterned surfaces, e.g. automatically for microlithography
- G03F9/7003—Alignment type or strategy, e.g. leveling, global alignment
- G03F9/7019—Calibration
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/34—Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
- G06F11/3466—Performance evaluation by tracing or monitoring
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/68—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for positioning, orientation or alignment
- H01L21/682—Mask-wafer alignment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
- H01L22/22—Connection or disconnection of sub-entities or redundant parts of a device in response to a measurement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
- H01L22/26—Acting in response to an ongoing measurement without interruption of processing, e.g. endpoint detection, in-situ thickness measurement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/34—Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/10—Measuring as part of the manufacturing process
- H01L22/12—Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
Landscapes
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Health & Medical Sciences (AREA)
- Chemical & Material Sciences (AREA)
- Pathology (AREA)
- Biochemistry (AREA)
- Analytical Chemistry (AREA)
- Immunology (AREA)
- Health & Medical Sciences (AREA)
- Life Sciences & Earth Sciences (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Automation & Control Theory (AREA)
- Quality & Reliability (AREA)
- Investigating Materials By The Use Of Optical Means Adapted For Particular Applications (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Polyamides (AREA)
- Eye Examination Apparatus (AREA)
Abstract
可藉由定位每對準框架之至少一個對準驗證位置來監控對準。該對準驗證位置係該對準框架內之一座標。判定該等對準驗證位置之各者與一對準目標之一最近例項之間的一距離。可基於該距離判定一對準分數。該對準分數可包含該對準驗證位置與該對準目標之間的該等對準框架之一數目。若該對準分數低於一臨限值,則可執行對準設置。
Description
本發明係關於在半導體晶圓檢測期間之對準。
半導體製造業之發展對良率管理,且特定言之對計量及檢測系統提出更高要求。關鍵尺寸繼續縮小,但業界需要減少達成高良率、高價值生產之時間。最小化自偵測一良率問題至修復其之總時間判定一半導體製造商之投資回報。
製造半導體裝置(諸如邏輯及記憶體裝置)通常包含使用大量製程處理一半導體晶圓以形成各種特徵及多級半導體裝置。例如,光微影係一半導體製程,其涉及將一圖案自一倍縮光罩轉移至經配置於一半導體晶圓上之一光阻劑。半導體製程之額外實例包含(但不限於)化學機械拋光(CMP)、蝕刻、沉積及離子植入。可在一單一半導體晶圓上之一配置中製造多個半導體裝置,該等半導體裝置經分成個別半導體裝置。
檢測程序用於半導體製造期間之各個步驟中以偵測晶圓上之缺陷以促進製程中之更高良率,且因此提高利潤。檢測一直係製造半導體裝置(諸如積體電路(IC))之一重要部分。然而,隨著半導體裝置之尺寸減小,對於成功製造可接受之半導體裝置,檢測變得更加重要,因為較小之缺陷可致使裝置失效。例如,隨著半導體裝置之尺寸減小,偵測尺寸減小之缺陷變得必要,因為即使相對小缺陷亦可在半導體裝置中導致非所要像差。
在檢測期間使用之某些缺陷識別演算法需要附近之一對準目標以找到一缺陷。對準目標通常用於正確放置關照區域並執行缺陷偵測,其靈敏度取決於關照區域。若關照區域之放置稍有不同,則若缺陷歸因於關照區域之一移位而處於一較低靈敏度關照區域中,則缺陷檢測可經受低靈敏度。
判定一缺陷識別演算法可是否足夠準確可能具挑戰性。例如,一影像上之對比度可能不足或設計對準目標可能不可用。由於檢測系統在晶圓之間切換,判定準確度亦可能有問題,因為雖然兩個晶圓可具有相同設計,但在晶圓上形成之特徵或影像中之特徵可在兩個晶圓之間不同。
此外,許多滋擾過濾技術依賴於截圖影像與設計之準確對準。對準品質之輕微差異(例如,歸因於晶圓至晶圓之變化或對準目標之密度不足)可致使偏移或缺失缺陷,而無準確度不足係根本原因之任何通知。然而,可能難以判定設計為基礎之對準是否不為一個晶圓內或自晶圓至晶圓內缺陷密度變化之根本原因,其對於故障排除可為重要的。
當前使用兩個度量。第一度量係一基於缺陷之圖案來設計對準(PDA)品質。計算所偵測缺陷與最近對準位點之間的距離。若距離小,則對準分數高。若距離大,則對準分數低。然而,若在一給定晶圓之某一區段上未偵測到缺陷,則不清楚是否不良對準係未偵測到缺陷之原因。
另一度量係一基於條帶(swath)之PDA分數。若每條帶有一定數目個對準目標,則條帶得到一通過分數。否則其得到一失敗分數。基於條帶之PDA分數具有不提供細細微性資訊之缺點。一條帶內之整個區可不接近任何對準目標並仍接收一通過分數。反之亦然。可報告一條帶為一失敗對準,但該條帶內之某些區實際上具有足夠對準位點且可正確偵測缺陷。
因此,需要一種在半導體晶圓檢測期間判定對準之一經改良技術。
在第一實施例中提供一種系統。該系統包含:一光源,其將一光束引導於一晶圓處;一平台,其經組態以固持該晶圓;一偵測器,其接收自該晶圓反射之該光束;及一處理器,其與該偵測器電子通信。該處理器經組態以在該晶圓之一影像之每對準框架定位至少一個對準驗證位置。該對準驗證位置係該對準框架內之一座標。該處理器經組態以判定該等對準驗證位置之各者與一對準目標之一最近例項之間的一距離。該處理器亦經組態以基於該距離判定一對準分數。該對準分數包含該對準驗證位置與該對準目標之間的該等對準框架之一數目。
該處理器可經組態以檢測該晶圓且若該對準分數高於一臨限值則報告缺陷。該處理器亦可經組態以若該對準分數低於一臨限值則執行對準設置。
該對準分數可經判定用於該對準框架中之一關照區域。
該對準框架可為自5 μm2
至10 μm2
。
該處理器可經組態以判定該晶圓之對準分數之一圖。
在一第二實施例中提供一種方法。該方法包括使用一處理器在一晶圓之至少一個影像上之每對準框架定位至少一個對準驗證位置。該對準驗證位置係該對準框架內之一座標。使用該處理器,判定該等對準驗證位置之各者與一對準目標之一最近例項之間的一距離。使用該處理器,基於該距離判定一對準分數。該對準分數包含該對準驗證位置與該對準目標之間的該等對準框架之一數目。
該對準目標可為該對準框架中之一裝置或圖案。
該方法可進一步包括檢測該晶圓且若該對準分數高於一臨限值則報告缺陷。該方法亦可進一步包括若該對準分數低於一臨限值則執行對準設置。
該對準分數可經判定用於該對準框架中之一關照區域。
該對準框架可為自5 μm2
至10 μm2
。
該方法可進一步包括使用該處理器判定該晶圓之對準分數之一圖。
在一第三實施例中提供一種非暫時性電腦可讀儲存媒體,其包括用於在一或多個計算裝置上執行以下步驟之一或多個程式。該等步驟包含在一晶圓之至少一個影像上每對準框架定位至少一個對準驗證位置。該對準驗證位置係該對準框架內之一座標。判定該等對準驗證位置之各者與一對準目標之一最近例項之間的一距離。基於該距離判定一對準分數。該對準分數包含該對準驗證位置與該對準目標之間的該等對準框架之一數目。
該等程式可檢測該晶圓且若該對準分數高於一臨限值則報告缺陷。若該對準分數低於一臨限值,則該等程式亦可執行對準設置。
該對準分數可經判定用於該對準框架中之一關照區域。
該對準框架可為自5 μm2
至10 μm2
。
該等程式可使用該處理器判定該晶圓之對準分數之一圖。
本申請案主張2018年5月23日申請且讓與美國申請案第62/675,641號之臨時專利申請案之優先權,該案之內容以引用的方式併入本文中。
儘管將根據某些實施例描述所主張標的物,但包含不提供本文中所闡述之所有益處及特徵之實施例之其他實施例亦在本發明之範疇內。在不脫離本發明之範疇之情況下,可進行各種結構、邏輯、處理步驟及電子改變。據此,僅藉由參考隨附申請專利範圍來界定本發明之範疇。
本文中所揭示之實施例可監控設計為基礎之對準之效能。可針對每一晶圓判定一對準分數圖。即使未偵測到缺陷,亦可判定對準分數。一對準驗證位置可用於提供更準確對準分數。亦可判定一關照區域群組相依對準分數。
為了具有足夠相關位點來量測至一最近對準目標之距離,可在晶圓上方分佈對準驗證位置之一柵格(例如,人工缺陷)。一個可行選擇係每對準區段具有至少一個對準驗證位置。例如,可每一128x128像素2
定位一個對準驗證位置。
可量測各對準驗證位置與下一個最近之「有效」對準目標之間的距離。若距離小,則將報告一高對準分數。若距離大,則將報告一小對準分數。此與一PDA品質度量不同,因為在每一對準框架處量測各對準驗證位置與下一個最近「有效」對準目標之間的距離,而非僅含有所偵測缺陷之對準框架。
一「有效」對準目標可意謂已將對準目標與在設置期間記錄之對準目標進行比較,該對準目標在相同晶圓之一不同區域上或在一不同晶圓上完成。若存在晶圓內變化或晶圓至晶圓變化且對準驗證位置旁邊之對準目標不能與設置對準目標匹配,則對準目標將被報告為無效。在此情況下,將使用下一個最近對準目標等等。若最近「有效」對準目標太遠,則一失敗分數可與人工缺陷有關。
圖1係一方法100之一實施例之一流程圖。可使用一處理器執行方法100之一些或所有步驟。
在101處,每對準框架定位至少一個對準驗證位置。對準驗證位置可為各對準框架中之一隨機位置。因此,無需偵測缺陷來驗證對準準確度。對準框架可為自5 μm2
至10 μm2
(例如,200像素乘200像素)或其他尺寸。在一例項中,每對準框架引入一個對準驗證位置且跨晶圓之所有對準框架監控其對準分數。
對準驗證位置可為一對準框架內之任何座標。對準驗證位置可為各框架中之相同特徵或為每各框架中之一不同位置或特徵。例如,對準驗證位置可為框架之中心、框架內之另一位置或一裝置上之一特徵。
在102處,判定對準驗證位置之各者與一對準目標之一最近例項之間的一距離。可判定(例如)像素或μm之距離。亦可判定對準目標及對準驗證位置是否在相同對準框架中。
在一例項中,此距離藉由對準驗證目標與具一良好對準目標之一對準框架之間的對準框架之一數目量測。在另一例項中,該距離以像素或納米為單位量測。若在相同對準框架內或在另一對準框架中存在一良好對準目標,則可需要分析以像素或納米為單位之量測。
對準目標係對準框架中之一裝置或圖案。對準目標可為影像或裝置之任何特徵。例如,對準目標可為一SRAM之一邊緣、一計量單元或尺寸為幾百奈米且可相對良好解析之一特定邏輯結構。對準目標可為具良好界定邊界之一高對比度區。對準目標可缺少附近之重複特徵,諸如在一0.5μm區域內。在晶圓上界定之對準目標可需要在對應設計檔案中。
在103處,基於距離判定一對準分數。該對準分數可計算(例如)對準驗證位置與對準目標之間有多少對準框架。結果可呈(例如)一距離或一對準分數圖之形式。可進行是否存在一良好對準目標之一判定,其可為一是/否決策。可排除所有不好的對準目標(例如,低對比度、重複等)。
在一例項中,判定一總對準分數。該總對準分數係一晶圓上可以高對準準確度檢測之區域之百分比。在另一例項中,判定具對準目標分數之一晶圓或晶粒圖。在又另一例項中,一晶圓或晶粒圖重疊有設計為基礎之關照區域。針對每一關照區域群組獨立地回傳對準分數。基於結果,某些關照區域可不視作可檢測,因為其等歸因於一低對準分數而被排除。
可在設計為基礎之關照區域圖與基於晶圓之對準目標圖(例如,若對準框架具有一良好對準目標於其中則含有晶圓及資訊之所有對準框架位置之一圖)之間執行重疊。接著,對準分數特定於一關照區域且可告知一使用者具高對準分數之關照區域與特定關照區域之總數目之間的比率係何者。
所有對準驗證位置之對準品質之量測可與規則掃描並行發生以具有一通量有效之解決方案。在掃描完成之後,可使用規則檢測結果報告所有對準結果。
即使無偵測缺陷,亦可監控晶圓上每一區段之對準品質。例如,可執行一評估以判定對準分數是否大於一臨限值。可基於半導體裝置之類型來設置該臨限值。例如,邏輯、記憶體、小關照區域或其他特徵可影響臨限值。
若高程序變化不允許準確對準,則將回傳一低對準分數,告知使用者歸因於低分數而可能缺失缺陷,且歸因於低對準分數,晶圓處理決策可能係不可行。
若對準分數大於一臨限值,則在104處檢測晶圓且報告缺陷。
若對準分數不大於一臨限值,則在105處執行對準設置。接著可哥選地重複方法100。在對準設置期間,可評估可用對準目標且可選擇一新的對準目標。在對準設置期間,對準框架可保持相同。在一實例中,來自一個晶圓之一對準目標可不在一第二晶圓上工作,因為對準目標在該第二晶圓中太模糊。該第二晶圓上之一新隅角或其他特徵代替用作一對準目標。
可針對對準框架中之一關照區域判定對準分數。一半導體裝置之邏輯及記憶體區段可具有不同準確度要求,因此可將關照區域用於此等不同區段。若某些關照區域放置於晶圓上不具有充分對準目標之一位置處,則可通知使用者使用當前配方設置檢測此等關照區域係不可行。在一例項中,可判定對準框架中之一關照區域之一總對準分數及一對準分數兩者。
圖2係一例示性對準驗證檢查之圖。圖2之實例具有四個對準框架,但更多或更少對準框架係可行的。各對準框架之中心中之X係一對準驗證位置150。對準目標151展示於對準框架之兩者中。
下象限不具有任何對準目標151。因此,可無法偵測關照區域152內之缺陷,因為關照區域152小且需要太高之一對準準確度來檢測。小關照區域可係指單一像素關照區域,其可意謂30 nm2
乘30 nm2
。此係可能需要一子像素位置準確度之一個原因。在無子像素位置準確度之情況下,關照區域可容易地放置於目標像素旁邊之像素上。在此情況下,較佳不具有關照區域,因為缺陷不會來自感興趣之區域。若對準目標距離太遠,則關照區域可能會擴大,但此可導致更多滋擾事件,因為彼等小關照區域可能小且在其等附近可具有壓倒性之雜訊圖案。
使用新的對準驗證步驟,將通知使用者此潛在問題且可執行校正動作(例如,進行一對準重新訓練,在設置期間改變對準目標之搜索條件等)。當執行一對準重新訓練時,可再次執行使演現設計影像與光學影像匹配之演現參數。彼等演現參數可經調整至當前檢測之晶圓。因此,演現參數經調整至此特定晶圓。另外,可搜索更多對準目標,因為儲存容量可將在設置期間識別之對準目標之數目限制為最佳對準目標。彼等儲存對準目標在設置晶圓上可能係最佳,但在檢測晶圓上則非。
圖3係使用本文中所揭示之實施例之一例示性輸出。在例示性晶圓圖中,具有一高對準分數之區域以灰色展示且歸因於晶圓內變化,一低對準分數以白色展示。如在例示性晶圓圖中所見,晶圓之下邊緣上之熱點關照區域(CA)群組3可為不可檢測的。
圖4係展示各種群組之對準分數之一例示性圖表。基於關照區域之對準分數展示來自圖3之熱點關照區域群組3定位於不具有一充分數目個對準目標之一區域中。若此關照區域對於監控良率且取決於良好對準係至關重要的,則可需要重新考慮配方設置用於改良或修改。
在另一實施例中,該方法包含檢查對準框架中是否存在針對每一對準框架之一對準目標及該目標針對每一對準框架是否仍「有效」(即,在晶圓內或當晶圓至晶圓變化不使對準目標不可用時)。此可不判定對準驗證位置之各者與一對準目標之一最近例項之間的一距離或基於該距離判定一對準分數。
一系統200之一個實施例展示於圖5中。系統200包含基於光學之子系統201。一般而言,基於光學之子系統201經組態用於藉由將光引導至一樣本202 (或掃描光)且偵測來自樣本202之光來產生基於光學之輸出用於樣本202。在一個實施例中,樣本202包含一晶圓。該晶圓可包含本技術中已知之任何晶圓。在另一實施例中,該樣本包含一倍縮光罩。該倍縮光罩可包含本技術中已知之任何倍縮光罩。
在圖5中所展示之系統200之實施例中,基於光學之子系統201包含經組態以將光引導至樣本202之一照明子系統。該照明子系統包含至少一個光源。例如,如圖5中所展示,該照明子系統包含光源203。在一個實施例中,該照明子系統經組態以以一或多個入射角將光引導至樣本202,該等入射角可包含一或多個傾斜角及/或一或多個法線角。例如,如圖5中所展示,來自光源203之光經引導通過光學元件204然後透鏡205而以一傾斜入射角至樣本202。該傾斜入射角可包含任何合適傾斜入射角,其可取決於(例如)樣本202之特性而變化。
基於光學之子系統201可經組態以在不同時間以不同入射角將光引導至樣本202。例如,基於光學之子系統201可經組態以改變照明子系統之一或多個元件之一或多個特性,使得光可以與圖5中所展示之入射角不同之一入射角經引導至樣本202。在此一個實例中,基於光學之子系統201可經組態以移動光源203、光學元件204及透鏡205,使得光以一不同傾斜入射角或一法線(或接近法線)入射角經引導至樣本202。
在一些例項中,基於光學之子系統201可經組態以同時以一個以上入射角將光引導至樣本202。例如,照明子系統可包含一個以上照明通道,其中該等照明通道之一者可包含如圖5中所展示之光源203、光學元件204及透鏡205且該等照明通道之另一者(未展示)可包含類似元件,其等可不同地或相同地組態,或可包含至少一光源及可行一或多個其他組件,諸如本文中進一步所描述之彼等組件。若此光與另一光同時經引導至樣本,則以不同入射角引導至樣本202之光之一或多個特性(例如,波長、偏振等)可不同,使得由以不同入射角照射樣本202所產生之光可在偵測器處彼此區分。
在另一例項中,照明子系統可僅包含一個光源(例如,圖5中所展示之光源203),且來自光源之光可由照明子系統之一或多個光學元件(未展示)經分成不同光學路徑(例如,基於波長、偏振等)。接著可將不同光學路徑之各者中之光引導至樣本202。多個照明通道可經組態以同時或在不同時間(例如,當使用不同照明通道來循序照明標本時)將光引導至樣本202。在另一例項中,相同照明通道可經組態以在不同時間將光引導至具不同特性之樣本202。例如,在一些例項中,光學元件204可經組態為一光譜濾波器且該光譜濾波器之性質可以各種不同方式(例如,藉由交換該光譜濾波器)改變,使得不同波長之光可在不同時間引導至樣本202。照明子系統可具有本技術中已知之任何其他合適組態用於以不同或相同入射角循序或同時將具有不同或相同特性之光引導至樣本202。
在一個實施例中,光源203可包含一寬頻電漿(BBP)源。依此方式,由光源203產生並引導至樣本202之光可包含寬頻光。然而,光源可包含任何其他合適光源,諸如一雷射。該雷射可包含本技術中已知之任何合適雷射且可經組態以產生本技術中已知之任何合適波長之光。另外,雷射可經組態以產生單色或接近單色之光。依此方式,雷射可為一窄頻雷射。光源203亦可包含一多色光源,其產生多個離散波長或波段之光。
來自光學元件204之光可由透鏡205聚焦至樣本202上。儘管透鏡205在圖5中展示為一單折射光學元件,但應理解,在實踐中,透鏡205可包含多個折射及/或反射光學元件,其等將來自光學元件之光組合聚焦至樣品。圖5中所展示及本文中所描述之照明子系統可包含任何其他合適光學元件(未展示)。此等光學元件之實例包含(但不限於)偏振組件、光譜濾波器、空間濾波器、反射光學元件、變跡器、分光器(諸如分光器213)、孔徑及其類似者,其等可包含本技術中已知之任何此等合適光學元件。另外,基於光學之子系統201可經組態以基於待用於產生基於光學之輸出之照明類型來改變照明子系統之一或多個元件。
基於光學之子系統201亦可包含經組態以致使光在樣本202上方經掃描之一掃描子系統。例如,基於光學之子系統201可包含在基於光學之輸出產生期間樣本202安置於其上之平台206。該掃描子系統可包含任何合適機械及/或機器人總成(其包含平台206),其可經組態以移動樣本202,使得光可在樣本202上方經掃描。另外,或替代地,基於光學之子系統201可經組態使得基於光學之子系統201之一或多個光學元件在樣本202上方執行一些光掃描。可以任何合適方式(諸如以一蛇形路徑或以一螺旋路徑)在樣本202上方掃描光。
基於光學之子系統201進一步包含一或多個偵測通道。該一或多個偵測通道之至少一者包含一偵測器,該偵測器經組態以歸因於由子系統對樣本202之照射而偵測來自樣本202之光且回應於所偵測之光產生輸出。例如,圖5中所展示之基於光學之子系統201包含:兩個偵測通道,一者由收集器207、元件208及偵測器209形成且另一者由收集器210、元件211及偵測器212形成。如圖5中所展示,該兩個偵測通道經組態以以不同收集角度收集且偵測光。在一些例項中,偵測通道兩者經組態以偵測散射光,且該等偵測通道經組態以偵測自樣本202以不同角度散射之光。然而,該等偵測通道之一或多者可經組態以偵測來自樣本202之另一類型之光(例如,反射光)。
如圖5中進一步所展示,偵測通道兩者經展示定位於紙平面內且照明子系統亦經展示定位於紙平面內。因此,在此實施例中,偵測通道兩者定位於入射平面中(例如,居中)。然而,該等偵測通道之一或多者可定位於入射平面外。例如,由收集器210、元件211及偵測器212形成之偵測通道可經組態以收集且偵測自入射平面散射之光。因此,此一偵測通道通常可指稱一「側」通道,且此一側通道可在實質上垂直於入射平面之一平面中居中。
儘管圖5展示包含兩個偵測通道之基於光學之子系統201之一實施例,但基於光學之子系統201可包含不同數目個偵測通道(例如,僅一個偵測通道或兩個或兩個以上偵測通道)。在此一例項中,由收集器210、元件211及偵測器212形成之偵測通道可形成如上文所描述之一個側通道,且基於光學之子系統201可包含形成為定位於入射平面之相對側上的另一側通道之一額外偵測通道(未展示)。因此,基於光學之子系統201可包含偵測通道,該偵測通道包含收集器207、元件208及偵測器209且在入射平面之中心且經組態以收集並偵測法向於或接近法向於樣本202表面之散射角之光。因此,此偵測通道可通常指稱一「頂部」通道,且基於光學之子系統201亦可包含如上文所描述組態之兩個或兩個以上側通道。因而,基於光學之子系統201可包含至少三個通道(即,一個頂部通道及兩個側通道),且該至少三個通道之各者具有其自身收集器,其等之各者經組態以收集不同於其他收集器之各者的散射角度之光。
如上文進一步所描述,包含於基於光學之子系統201中之偵測通道之各者可經組態以偵測散射光。因此,圖5中所展示之基於光學之子系統201可經組態用於樣本202之暗場(DF)輸出產生。然而,基於光學之子系統201亦可或替代地包含經組態用於樣本202之明場(BF)輸出產生之偵測通道。換言之,基於光學之子系統201可包含至少一個偵測通道,其經組態以偵測自樣本202光譜反射之光。因此,本文中所描述之基於光學之子系統201可經組態用於僅DF成像、僅BF成像或DF成像及BF成像兩者。儘管該等收集器之各者在圖5中經展示為單折射光學元件,但應理解該等收集器之各者可包含一或多個折射光學晶粒及/或一或多個反射光學元件。
一或多個偵測通道可包含本技術中已知之任何合適偵測器。例如,該等偵測器可包含光電倍增管(PMT)、電荷耦合裝置(CCD)、時間延遲積分(TDI)相機及本技術中已知之任何其他合適偵測器。該等偵測器亦可包含非成像偵測器或成像偵測器。依此方式,若該等偵測器係非成像偵測器,則該等偵測器之各者可經組態以偵測散射光之某些特性(諸如強度),但可不經組態以偵測此等特性作為成像平面內之位置之一函數。因而,由包含於基於光學之子系統之偵測通道之各者中之偵測器之各者產生之輸出可為信號或資料,但並非影像信號或影像資料。在此等例項中,一處理器(諸如處理器214)可經組態以自偵測器之非成像輸出產生樣本202之影像。然而,在其他例項中,偵測器可經組態為成像偵測器,其等經組態以產生成像信號或影像資料。因此,基於光學之子系統可經組態以以多種方式產生本文中所描述之光學影像或其他基於光學之輸出。
應注意,在本文中提供圖5以大體上繪示一基於光學之子系統201之一組態,其可包含於本文中所描述之系統實施例中或可產生由本文中所描述之系統實施例使用之基於光學之輸出。可改變本文中所描述之基於光學之子系統201組態以最佳化基於光學之子系統201之效能,如通常在設計一商業輸出獲取系統時執行。另外,本文中所描述之系統可使用一現有系統來實施(例如,藉由將本文中所描述之功能添加至一現有系統)。對於一些此等系統,本文中所描述之方法可提供為系統之可選功能(例如,除系統之其他功能外)。替代地,本文中所描述之系統可設計為一全新系統。
處理器214可以任何合適方式耦合至系統200之組件(例如,經由一或多個傳輸媒體,其等可包含有線及/或無線傳輸媒體),使得處理器214可接收輸出。處理器214可經組態以使用該輸出執行多個功能。系統200可自處理器214接收指令或其他資訊。處理器214及/或電子資料儲存單元215可選地可與一晶圓檢測工具、一晶圓計量工具或一晶圓審查工具(未繪示)電子通信以接收額外資訊或發送指令。例如,處理器214及/或電子資料儲存單元215可與一掃描電子顯微鏡(SEM)電子通信。
本文中所描述之處理器214、其他系統或其他子系統可為各種系統之部分,包含一個人電腦系統、影像電腦、大型電腦系統、工作站、網路設備、網際網路設備或其他裝置。子系統或系統亦可包含本技術中已知之任何合適處理器,諸如一並行處理器。此外,子系統或系統可包含具高速處理及軟體之一平台,作為一獨立或一網路工具。
處理器214及電子資料儲存單元215可安置於或以其他方式在系統200或另一裝置之部分中。在一實例中,處理器214及電子資料儲存單元215可為一獨立控制單元之部分或在一集中式品質控制單元中。可使用多個處理器214或電子資料儲存單元215。
處理器214可在實踐中藉由硬體、軟體及韌體之任何組合來實施。同樣地,本文中所描述之其功能可由一個單元執行,或在不同組件當中劃分,該等組件之各者可繼而藉由硬體、軟體及韌體之任何組合實施。用於處理器214實施各種方法及功能之程式碼或指令可儲存於可讀儲存媒體(諸如電子資料儲存單元215中之一記憶體或其他記憶體)中。
若系統200包含一個以上處理器214,則不同子系統可彼此耦合,使得可在子系統之間發送影像、資料、資訊、指令等。例如,一個子系統可藉由任何合適傳輸媒體耦合至額外子系統,該傳輸媒體可包含本技術中已知之任何合適有線及/或無線傳輸媒體。此等子系統之兩者或兩者以上亦可藉由一共用電腦可讀儲存媒體(未展示)有效地耦合。
處理器214可經組態以使用系統200之輸出或其他輸出來執行多個功能。例如,處理器214可經組態以將輸出發送至一電子資料儲存單元215或另一儲存媒體。處理器214可進一步如本文中所描述而組態。
處理器214可根據本文中所描述之實施例之任何者組態。處理器214亦可經組態以使用系統200之輸出或使用來自其他源之影像或資料來執行其他功能或額外步驟。
藉由以下之一或多者來執行系統200之各種步驟、功能及/或操作及本文中所揭示之方法:電子電路、邏輯閘、多工器、可程式化邏輯裝置、ASIC,類比或數位控制器/開關、微控制器或計算系統。實現諸如本文中所描述之彼等方法之方法之程式指令可在載體媒體上傳輸或儲存於載體媒體上。載體媒體可包含一儲存媒體,諸如一唯讀記憶體、一隨機存取記憶體、一磁碟或光碟、一非揮發性記憶體、一固態記憶體、一磁帶及其類似者。一載體媒體可包含一傳輸媒體,諸如一電線、電纜或無線傳輸鏈路。例如,貫穿本發明描述之各個步驟可由一單一處理器214或替代地,多個處理器214執行。此外,系統200之不同子系統可包含一或多個計算或邏輯系統。因此,上文描述不應解釋為對本發明之一限制,而僅僅為圖解說明。
在一例項中,處理器214與系統200通信。處理器214經組態以一晶圓之一影像之每對準框架定位至少一個對準驗證位置。對準驗證位置係對準框架內之一座標。處理器214經組態以判定對準驗證位置之各者與一對準目標之一最近例項之間的一距離。處理器214亦經組態以基於該距離判定一對準分數。該對準分數包含該對準驗證位置與該對準目標之間的該等對準框架之一數目。
一額外實施例係關於一種儲存可在一控制器上執行之程式指令之非暫時性電腦可讀媒體,該等程式指令用於執行用於監控對準之一電腦實施方法,如本文中所揭示。特定言之,如圖5中所展示,電子資料儲存單元215或其他儲存媒體可含有非暫時性電腦可讀媒體,其包含在處理器214上可執行之程式指令。該電腦實施方法可包含本文中所描述之任何方法之任何步驟,包含方法100。
可依各種方式之任一者實施該等程式指令,其包含(尤其)基於程序之技術、基於組件之技術及/或物件導向技術。例如,可使用ActiveX控制項、C++物件、JavaBeans、微軟基礎類別(「MFC」)、串流SIMD擴展(SSE)或如所需之其他技術或方法實施該等程式指令。
可如本文中所描述執行該方法之該等步驟之各者。該等方法亦可包含可由本文中所描述之處理器及/或電腦子系統或系統執行之任何其他步驟。該等步驟可由可根據本文中所描述之實施例之任何者組態之一或多個電腦系統執行。另外,上文所描述之方法可由本文中所描述之系統實施例之任何者執行。
儘管已關於一或多個特定實施例描述本發明,但應理解,在不脫離本發明之範疇之情況下,可做本發明之其他實施例。因此,本發明視作僅受隨附申請專利範圍及其合理解釋限制。
100‧‧‧方法
101‧‧‧步驟
102‧‧‧步驟
103‧‧‧步驟
104‧‧‧步驟
105‧‧‧步驟
150‧‧‧對準驗證位置
151‧‧‧對準目標
152‧‧‧關照區域
200‧‧‧系統
201‧‧‧基於光學之子系統
202‧‧‧樣本
203‧‧‧光源
204‧‧‧光學元件
205‧‧‧透鏡
206‧‧‧平台
207‧‧‧收集器
208‧‧‧元件
209‧‧‧偵測器
210‧‧‧收集器
211‧‧‧元件
212‧‧‧偵測器
213‧‧‧分光器
214‧‧‧處理器
215‧‧‧電子資料儲存單元
為更全面地理解本發明之本質及目的,應結合附圖參考以下[實施方式],其中:
圖1係根據本發明之一方法之一實施例之一流程圖。
圖2係一例示性對準驗證檢查之圖;
圖3係使用本文中所揭示之實施例之一例示性輸出;
圖4係展示各群組之對準分數之一例示性圖表;及
圖5係根據本發明之一系統實施例之一圖。
100‧‧‧方法
101‧‧‧步驟
102‧‧‧步驟
103‧‧‧步驟
104‧‧‧步驟
105‧‧‧步驟
Claims (19)
- 一種設計為基礎之對準之效能監控之系統,其包括:一光源,其將一光束引導於一晶圓處;一平台,其經組態以固持該晶圓;一偵測器,其接收自該晶圓反射之該光束;及一處理器,其與該偵測器電子通信,其中該處理器經組態以:在該晶圓之一影像之每對準框架定位至少一個對準驗證位置,其中該對準驗證位置係該對準框架內之一座標;判定該等對準驗證位置之各者與一對準目標之一最近例項之間的一距離;及基於該距離判定一對準分數,其中該對準分數包含該對準驗證位置與該對準目標之間的該等對準框架之一數目。
- 如請求項1之系統,其中該處理器經組態以檢測該晶圓且若該對準分數高於一臨限值則報告缺陷。
- 如請求項1之系統,其中該處理器經組態以若該對準分數低於一臨限值則執行對準設置。
- 如請求項1之系統,其中該對準分數經判定用於該對準框架中之一關照區域。
- 如請求項1之系統,其中該對準框架係自5μm2至10μm2。
- 如請求項1之系統,其中該處理器經組態以判定該晶圓之對準分數之一圖。
- 一種設計為基礎之對準之效能監控之方法,其包括:使用一處理器在一晶圓之至少一個影像上之每對準框架定位至少一個對準驗證位置,其中該對準驗證位置係該對準框架內之一座標;使用該處理器,判定該等對準驗證位置之各者與一對準目標之一最近例項之間的一距離;及使用該處理器,基於該距離判定一對準分數,其中該對準分數包含該對準驗證位置與該對準目標之間的該等對準框架之一數目。
- 如請求項7之方法,其中該對準目標係該對準框架中之一裝置或圖案。
- 如請求項7之方法,其進一步包括檢測該晶圓且若該對準分數高於一臨限值則報告缺陷。
- 如請求項7之方法,其進一步包括若該對準分數低於一臨限值則執行對準設置。
- 如請求項7之方法,其中該對準分數經判定用於該對準框架中之一關 照區域。
- 如請求項7之方法,其中該對準框架係自5μm2至10μm2。
- 如請求項7之方法,其進一步包括使用該處理器判定該晶圓之對準分數之一圖。
- 一種非暫時性電腦可讀儲存媒體,其包括用於在一或多個計算裝置上執行以下步驟之一或多個程式:在一晶圓之至少一個影像上每對準框架定位至少一個對準驗證位置,其中該對準驗證位置係該對準框架內之一座標;判定該等對準驗證位置之各者與一對準目標之一最近例項之間的一距離;及基於該距離判定一對準分數,其中該對準分數包含該對準驗證位置與該對準目標之間的該等對準框架之一數目。
- 如請求項14之非暫時性電腦可讀儲存媒體,其中該等程式進一步檢測該晶圓且若該對準分數高於一臨限值則報告缺陷。
- 如請求項14之非暫時性電腦可讀儲存媒體,其中若該對準分數低於一臨限值,則該等程式進一步執行對準設置。
- 如請求項14之非暫時性電腦可讀儲存媒體,其中該對準分數經判定 用於該對準框架中之一關照區域。
- 如請求項14之非暫時性電腦可讀儲存媒體,其中該對準框架係自5μm2至10μm2。
- 如請求項14之非暫時性電腦可讀儲存媒體,其中該等程式進一步使用該處理器判定該晶圓之對準分數之一圖。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201862675641P | 2018-05-23 | 2018-05-23 | |
US62/675,641 | 2018-05-23 | ||
US16/400,756 US10698325B2 (en) | 2018-05-23 | 2019-05-01 | Performance monitoring of design-based alignment |
US16/400,756 | 2019-05-01 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202004939A TW202004939A (zh) | 2020-01-16 |
TWI778264B true TWI778264B (zh) | 2022-09-21 |
Family
ID=68614564
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108117284A TWI778264B (zh) | 2018-05-23 | 2019-05-20 | 設計為基礎之對準之效能監控 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10698325B2 (zh) |
KR (1) | KR102438828B1 (zh) |
CN (1) | CN112106180B (zh) |
TW (1) | TWI778264B (zh) |
WO (1) | WO2019226579A1 (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020083612A1 (en) * | 2018-10-23 | 2020-04-30 | Asml Netherlands B.V. | Method and apparatus for adaptive alignment |
JP7278138B2 (ja) * | 2019-04-18 | 2023-05-19 | キヤノン株式会社 | 基板処理装置、物品製造方法、基板処理方法、基板処理システム、管理装置、およびプログラム |
US11120546B2 (en) | 2019-09-24 | 2021-09-14 | Kla Corporation | Unsupervised learning-based reference selection for enhanced defect inspection sensitivity |
US11580650B2 (en) | 2019-10-01 | 2023-02-14 | KLA Corp. | Multi-imaging mode image alignment |
US11328435B2 (en) | 2020-06-08 | 2022-05-10 | KLA Corp. | Image alignment setup for specimens with intra- and inter-specimen variations using unsupervised learning and adaptive database generation methods |
US11710227B2 (en) * | 2020-06-19 | 2023-07-25 | Kla Corporation | Design-to-wafer image correlation by combining information from multiple collection channels |
JP7461240B2 (ja) | 2020-07-22 | 2024-04-03 | 株式会社Screenホールディングス | 位置検出装置、描画システムおよび位置検出方法 |
US11983865B2 (en) | 2021-05-05 | 2024-05-14 | KLA Corp. | Deep generative model-based alignment for semiconductor applications |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200422887A (en) * | 2002-12-19 | 2004-11-01 | Motorola Inc | Method and apparatus for translating detected wafer defect coordinates to reticle coordinates using CAD data |
US20080058977A1 (en) * | 2006-08-07 | 2008-03-06 | Toshifumi Honda | Reviewing apparatus using a sem and method for reviewing defects or detecting defects using the reviewing apparatus |
TW200839225A (en) * | 2007-02-28 | 2008-10-01 | Vistec Semicondcutor Systems Gmbh | Method for acquiring high-resolution images of defects on the upper surface of the wafer edge |
US20150324965A1 (en) * | 2014-05-12 | 2015-11-12 | Kla-Tencor Corporation | Using High Resolution Full Die Image Data for Inspection |
US20150330777A1 (en) * | 2014-05-19 | 2015-11-19 | Carl Zeiss Sms Gmbh | Method for measuring a lithography mask or a mask blank |
TW201611148A (zh) * | 2014-07-29 | 2016-03-16 | 克萊譚克公司 | 用於在一單一檢驗程序中之多個程序步驟之檢驗 |
TW201630092A (zh) * | 2014-10-14 | 2016-08-16 | 克萊譚克公司 | 使用結構性資訊之缺陷偵測 |
TW201730999A (zh) * | 2015-08-12 | 2017-09-01 | 克萊譚克公司 | 於電子束圖像中判定缺陷之位置 |
TW201732275A (zh) * | 2016-02-01 | 2017-09-16 | 克萊譚克公司 | 用於選擇缺陷檢查之配方之方法及系統 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1984945A2 (en) * | 2006-02-10 | 2008-10-29 | Nxp B.V. | A semiconductor process system having an optical instrument comprising an apparatus for aligning an optical device with an object |
US7869969B2 (en) | 2007-04-26 | 2011-01-11 | Hitachi High-Technologies Corporation | Defect review apparatus and method of reviewing defects |
KR101305948B1 (ko) | 2007-12-10 | 2013-09-12 | 삼성전자주식회사 | 기판 정렬 방법 및 이를 수행하기 위한 장치 |
CN101996398B (zh) | 2009-08-12 | 2012-07-04 | 睿励科学仪器(上海)有限公司 | 用于晶圆对准的图像匹配方法及设备 |
CN102034736B (zh) * | 2009-09-27 | 2013-01-16 | 中芯国际集成电路制造(上海)有限公司 | 接触孔的光刻方法 |
US10062543B2 (en) | 2015-06-23 | 2018-08-28 | Kla-Tencor Corp. | Determining multi-patterning step overlay error |
-
2019
- 2019-05-01 US US16/400,756 patent/US10698325B2/en active Active
- 2019-05-20 TW TW108117284A patent/TWI778264B/zh active
- 2019-05-21 KR KR1020207036768A patent/KR102438828B1/ko active IP Right Grant
- 2019-05-21 WO PCT/US2019/033197 patent/WO2019226579A1/en active Application Filing
- 2019-05-21 CN CN201980030218.2A patent/CN112106180B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200422887A (en) * | 2002-12-19 | 2004-11-01 | Motorola Inc | Method and apparatus for translating detected wafer defect coordinates to reticle coordinates using CAD data |
US20080058977A1 (en) * | 2006-08-07 | 2008-03-06 | Toshifumi Honda | Reviewing apparatus using a sem and method for reviewing defects or detecting defects using the reviewing apparatus |
TW200839225A (en) * | 2007-02-28 | 2008-10-01 | Vistec Semicondcutor Systems Gmbh | Method for acquiring high-resolution images of defects on the upper surface of the wafer edge |
US20150324965A1 (en) * | 2014-05-12 | 2015-11-12 | Kla-Tencor Corporation | Using High Resolution Full Die Image Data for Inspection |
US20150330777A1 (en) * | 2014-05-19 | 2015-11-19 | Carl Zeiss Sms Gmbh | Method for measuring a lithography mask or a mask blank |
TW201611148A (zh) * | 2014-07-29 | 2016-03-16 | 克萊譚克公司 | 用於在一單一檢驗程序中之多個程序步驟之檢驗 |
TW201630092A (zh) * | 2014-10-14 | 2016-08-16 | 克萊譚克公司 | 使用結構性資訊之缺陷偵測 |
TW201730999A (zh) * | 2015-08-12 | 2017-09-01 | 克萊譚克公司 | 於電子束圖像中判定缺陷之位置 |
TW201732275A (zh) * | 2016-02-01 | 2017-09-16 | 克萊譚克公司 | 用於選擇缺陷檢查之配方之方法及系統 |
Also Published As
Publication number | Publication date |
---|---|
US20190361363A1 (en) | 2019-11-28 |
KR20210000728A (ko) | 2021-01-05 |
WO2019226579A1 (en) | 2019-11-28 |
KR102438828B1 (ko) | 2022-08-31 |
US10698325B2 (en) | 2020-06-30 |
CN112106180A (zh) | 2020-12-18 |
TW202004939A (zh) | 2020-01-16 |
CN112106180B (zh) | 2021-12-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI778264B (zh) | 設計為基礎之對準之效能監控 | |
KR20170086539A (ko) | 프로세스 윈도우 특성묘사를 위한 가상 검사 시스템 | |
TWI738780B (zh) | 用於大量圖案檢索之檢測及設計間之漂移之自動校正之系統及方法 | |
CN111819596B (zh) | 组合模拟及光学显微术以确定检验模式的方法和系统 | |
US10557802B2 (en) | Capture of repeater defects on a semiconductor wafer | |
KR20160084423A (ko) | 계측 최적화 검사 | |
US11783470B2 (en) | Design-assisted inspection for DRAM and 3D NAND devices | |
US11710227B2 (en) | Design-to-wafer image correlation by combining information from multiple collection channels | |
CN109314067B (zh) | 在逻辑及热点检验中使用z层上下文来改善灵敏度及抑制干扰的系统及方法 | |
TW202137355A (zh) | 基於雜訊特性而叢集次管理區域 | |
US12100132B2 (en) | Laser anneal pattern suppression | |
US20240221141A1 (en) | Pattern segmentation for nuisance suppression | |
JP2024525262A (ja) | 結像条件を推定し改善するための画像コントラストメトリック |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent |