TWI765651B - 壓降減少電路及其操作方法 - Google Patents

壓降減少電路及其操作方法 Download PDF

Info

Publication number
TWI765651B
TWI765651B TW110112932A TW110112932A TWI765651B TW I765651 B TWI765651 B TW I765651B TW 110112932 A TW110112932 A TW 110112932A TW 110112932 A TW110112932 A TW 110112932A TW I765651 B TWI765651 B TW I765651B
Authority
TW
Taiwan
Prior art keywords
voltage
voltage drop
psh
reduction circuit
load
Prior art date
Application number
TW110112932A
Other languages
English (en)
Other versions
TW202218301A (zh
Inventor
森迪爾庫瑪爾 賈亞帕
柏楊
劉超群
吳一品
戴志宏
Original Assignee
新加坡商聯發科技(新加坡)私人有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新加坡商聯發科技(新加坡)私人有限公司 filed Critical 新加坡商聯發科技(新加坡)私人有限公司
Publication of TW202218301A publication Critical patent/TW202218301A/zh
Application granted granted Critical
Publication of TWI765651B publication Critical patent/TWI765651B/zh

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/59Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices including plural semiconductor devices as final control devices for a single load
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/147Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16533Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application
    • G01R19/16538Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application in AC or DC supplies
    • G01R19/16552Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application in AC or DC supplies in I.C. power supplies
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/575Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • G06F1/305Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations in the event of power-supply fluctuations
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0016Control circuits providing compensation of output voltage deviations using feedforward of disturbance parameters
    • H02M1/0022Control circuits providing compensation of output voltage deviations using feedforward of disturbance parameters the disturbance parameters being input voltage fluctuations
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0045Converters combining the concepts of switch-mode regulation and linear regulation, e.g. linear pre-regulator to switching converter, linear and switching converter in parallel, same converter or same transistor operating either in linear or switching mode
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0083Converters characterised by their input or output configuration
    • H02M1/0093Converters characterised by their input or output configuration wherein the output is created by adding a regulated voltage to or subtracting it from an unregulated input
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/1566Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators with means for compensating against rapid load changes, e.g. with auxiliary current source, with dual mode control or with inductance variation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Electromagnetism (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Power Sources (AREA)
  • Electronic Switches (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本發明提供了一種壓降減少電路及其操作方法。壓降減少電路包括電壓檢測器電路、驅動器控制器電路和PSH組。電壓檢測器電路用於檢測由第一負載接收的電源電壓中的電壓下降。驅動器控制器電路用於回應於檢測到電壓下降而驅動PSH組。每個PSH組包括至少一個電源開關,每個電源開關具有用於接收次級電壓的輸入端、用於從驅動器控制器接收驅動信號的閘極端、用於將電源電壓中的電壓下降上拉的輸出端,其中次級電壓高於電源電壓。通過本發明,能夠減少提供給負載的電源電壓中的電壓下降,改善了設備的電源完整性,因此改善了設備的整體性能。

Description

壓降減少電路及其操作方法
本發明涉及一種電子電路,該電子電路用於管理提供給負載的電源。
隨著工藝技術在尺寸上不斷減小,晶粒(die)上的電晶體以較低的電壓和較高的電流密度工作。處理速度和電流電荷的增加意味著電流的變化率(即,di/dt)在某些操作點上可能會顯著增加。例如,電路(即,負載)在喚醒時會汲取大電流,這會導致電源電壓下降。電源電壓的下降(稱為電壓下降(voltage droop))會導致性能損失。
在電路設計中,電源完整性(power integrity)旨在確保從電源到目的地都能滿足所需的電壓和電流。電源完整性可能是電子產品成功或失敗的決定因素。電源完整性的問題之一是向晶粒上的負載(例如,處理器)提供穩定的電壓。可以通過減少提供給負載的電源電壓中的電壓下降來改善電源完整性。
有鑑於此,本發明提供了一種壓降減少電路及其操作方法。
在一個實施例中,提供了一種壓降減少電路,其包括電壓檢測器 電路、驅動器控制器電路和PSH組。電壓檢測器電路用於檢測由第一負載接收的電源電壓中的電壓下降。驅動器控制器電路用於響應於檢測到所述電壓下降而驅動電源開關(PSH)組。每個PSH組包括至少一個電源開關,每個電源開關具有用於接收次級電壓的輸入端、用於從所述驅動器控制器接收驅動信號的閘極端、用於將所述電源電壓中的所述電壓下降上拉的輸出端,其中所述次級電壓高於所述電源電壓。
在一個實施例中,提供了一種壓降減少電路的操作方法,包括:檢測由第一負載接收的電源電壓中的電壓下降;響應於檢測到所述電壓下降,產生驅動信號以接通電源開關(PSH)組;以及通過所述PSH組中的多個電源開關將所述電壓下降上拉,每個電源開關具有用於接收次級電壓的輸入端和用於接收驅動信號之一的閘極端,其中,所述次級電壓高於所述電源電壓。
通過本發明,能夠減少提供給負載的電源電壓中的電壓下降,改善了設備的電源完整性,因此改善了設備的整體性能。
通過結合附圖閱讀以下對具體實施例的描述,其他方面和特徵對於本領域習知技藝者將變得顯而易見。
100:壓降減少電路
110:電壓檢測器
120:驅動器控制器
130:電源開關組
145:電源軌
140:第一負載
150:晶粒
156:虛線框
146:次級電源軌
160:第二負載
180:電源管理積體電路
155:晶粒
190:低壓差穩壓器
165:第二負載
157:虛線框
210:電源電壓小於Vsense
280:電流急劇增加
220:沒有壓降減少的電源電壓
230:具有壓降減少的電源電壓
250:電壓下降的減少量
310:電源開關
410:控制器
430:切片電路
415:獨熱碼生成器
500:切片電路
510:延遲元件
520:驅動元件
650:多工器
600:延遲鏈
700:PSH組
710:隔離電路
720:電平轉換器
730:電源開關
800:方法
810,820,830:步驟
在附圖的圖中,通過示例而非限制的方式示出了本發明,在附圖中,相似的附圖標記指示相似的元件。當結合某實施例描述特定的特徵、結構或特性時,應當認為,結合其他實施例來實現這樣的特徵、結構或特性屬於本領域習知技藝者的知識範圍,不論是否沒有明確指示。
第1A圖示出了根據一個實施例的壓降減少電路。
第1B圖示出了根據另一實施例的壓降減少電路。
第2圖是示出根據一個實施例的壓降減少的示例的示意圖。
第3圖是示出根據一個實施例的PSH組的一部分的示意圖。
第4圖是示出根據一個實施例的驅動器控制器的示意圖。
第5圖是示出根據一個實施例的切片電路的示意圖。
第6圖是示出根據一個實施例的由多工器(multiplexer)的鏈形成的延遲鏈的示意圖。
第7圖是示出根據一個實施例的PSH組的示意圖。
第8圖是示出根據一個實施例的壓降減少電路的方法的流程圖。
在下面的描述中,描寫了許多具體細節。然而,應當理解,可以在沒有這些具體細節的情況下實踐本發明的實施例。在其他情況下,公知的電路、結構和技術在本發明中未詳細示出,以免混淆對本說明書的理解。然而,本領域習知技藝者將理解,可以在沒有這些具體細節的情況下實踐本發明。本領域習知技藝者通過本發明的描述,將能夠無需過度的實驗而實現本發明的功能。
本發明的實施例提供了一種壓降減少電路(droop reduction circuit),以減少第一負載接收的電源電壓中的電壓下降。壓降減少電路接收次級電壓(secondary voltage)以上拉電源電壓的下降。次級電壓高於電源電壓,並且次級電壓還被提供給與壓降減少電路位於相同晶粒上的第二負載。在一個實施例中,第一負載可以是處理器,第二負載可以是存儲單元陣列(memory cell array)。在替代實施例中,第一負載可以是核心邏輯電路,第二負載可以是另一個片上電路(on-die circuit)。
在一個實施例中,為了高效率,壓降減少電路和第一負載可以位於相同的晶粒(die)上。可替代地,壓降減少電路和第一負載可以位於不同的 晶粒上。壓降減少電路和第一負載可以以相同的時脈速率或不同的時脈速率操作。在一個實施例中,壓降減少電路、第一負載和第二負載可以是片上系統(system-on-a-chip,SOC)設備的一部分,該SOC例如是具有嵌入式記憶體的處理設備和/或通信設備。壓降減少電路改善了設備的電源完整性,因此改善了設備的整體性能。
在下面的描述中,術語“連接”、“耦接”及其派生詞,用於指示可以存在或不存在直接物理接觸的兩個或更多個元件之間存在電連接。因此,下文中的術語“連接”和“耦接”分別等效地用於“電連接”和“電耦接”。
第1A圖示出了根據一個實施例的壓降減少電路100。壓降減少電路100包括電壓檢測器110、驅動器控制器120和電源開關(power Switch,PSH)組(bank)130。壓降減少電路100減少電源電壓中的電壓下降,其中該電源電壓具有額定值(nominal value)VDD。例如,VDD=0.75伏(V)。電源電壓從電源軌(suppy power rail)145提供給第一負載140,該第一負載140可以位於與壓降減少電路100相同的晶粒150上,並且以與壓降減少電路100相同的時脈速率工作。可替代地,第一負載140可以置於不同的晶粒上。在第1A圖中,第一負載140的位置由虛線框156表示,以指示第一負載140可以位於晶粒150上或另一晶粒上。第一負載140被設計為在電源電壓VDD下工作。在一些情況下,第一負載140可從電源軌145汲取增加的電流,從而導致電源電壓的電壓下降。例如,當第一負載通電時,由第一負載140汲取的電流量會急劇增加。電壓下降對第一負載140的功率效率和性能具有負面影響。在一些實施例中,第一負載140可以是處理核心(processing core)、中央處理器(central processing unit,CPU)、圖形處理單元(graphic processing unit,GPU)、數位訊號處理器(digital signal processor,DSP)、加速處理單元(accelerated processing unit,APU)、媒體處理器、影像處理器、算術邏輯單元(arithmetic logic unit,ALU)或者其他通用或專用的處理或邏輯電路。
在一個實施例中,電壓檢測器110包括比較器,將電源電壓與參考電壓(Vsense)進行比較。參考電壓Vsense可以被配置為比額定值VDD低預定量或預定百分比。電壓檢測器110在檢測到電源電壓低於Vsense時,產生檢測信號。在接收到檢測信號之後,驅動器控制器120生成一組驅動信號(drive signal),以接通一個或多個PSH組130。每個PSH組130可以通過相應的驅動信號獨立地接通或關斷。
PSH組130包括多組(group/bank)電源開關。每個電源開關的輸入端耦接到次級電源軌146,以接收次級電壓VDDH,其中VDDH大於VDD。例如,VDDH=VDD+△V毫伏(mV),其中△V可以在150mV至200mV的範圍內。因此,在VDD=0.75V的實施例中,VDDH小於1V。每個電源開關的輸出端耦接到用於向第一負載140提供電源電壓的電源軌145。當電源開關接通時,電源開關的輸出端上拉(即,減少)電源電壓中的電壓下降,從而使得提供給第一負載140的電壓穩定。當第一負載140汲取的電流達到穩態(steady-state)時,電源開關以交錯的方式(staggered manner)被關斷,以防止電壓過衝(overshoot)。
在一個實施例中,壓降減少電路100是晶粒150上的積體電路。在一個實施例中,壓降減少電路100位於片上系統(SoC)上。晶粒150還包括第一負載140和第二負載160,其中第一負載140在VDD下操作,第二負載160在VDDH下操作。即,次級電源軌146耦接到第二負載160和壓降減少電路100。第二負載160的示例是存儲單元陣列,諸如由靜態隨機存取記憶體(static random-access memory,SRAM)或其他易失性或非易失性記憶體實現的高速緩衝記憶體。第二負載160除了充當封裝和/或印刷電路板(printed-circuit board, PCB)電容器之外,還用作壓降減少電路100的額外的片上電容器。第二負載160和壓降減少電路100位於同一晶粒上。在一個實施例中,壓降減少電路100、第一負載145和第二負載160都在相同的晶粒150上。晶粒150可以耦接至晶粒外(off-die)電源,晶粒外電源可以例如產生電源電壓和次級電壓的電源管理積體電路(power management integrated circuit,PMIC)180。
晶粒150可以進一步包括時鐘電路、RLC電路以及第1A圖中未示出的其他電路。這些片上電路可以在不同的電壓下工作。壓降減少電路100通過利用提供給片上電路的兩個不同電壓來操作。一個電壓是有可能發生電壓下降的電源電壓,另一個電壓是高於電源電壓的次級電壓。無需針對壓降減少電路100的操作而指定專用的電源軌或電壓。
第1B圖示出了替代實施例,其中晶粒155包括第1A圖的壓降減少電路100。晶粒155還包括低壓差(low dropout,LDO)穩壓器190,用於調節提供給壓降減少電路100和第二負載165的次級電壓(即,VDDH)。在一個實施例中,第二負載165可以是任何片上積體電路。在第二負載165不是存儲單元陣列的實施例中,可以將次級電壓提供給另一晶粒上的存儲單元陣列。類似於第1A圖的實施例,壓降減少電路100和第二負載165都接收次級電壓以進行操作。無需針對壓降減少電路100的操作而指定專用的電源軌或電壓。類似於第1A圖的實施例,第一負載140可以位於與壓降減少電路100相同的晶粒155上,並且可以操作在與壓降減少電路100相同的時脈速率下。可替代地,第一負載140可以位於不同的晶粒上。在第1B圖中,第一負載140的位置由虛線框157表示,以指示第一負載140可以位於晶粒155上或另一晶粒上。
在一個實施例中,第1A圖或第1B圖中的壓降減少電路100可以是電子設備的一部分,該電子設備例如但不限於計算和/或通信設備(例如,智慧手機、平板電腦、筆記型電腦、桌上型電腦、伺服器、物聯網(IoT)設備、 可穿戴設備、資訊娛樂設備、遊戲裝置等)。
第2圖是示出根據一個實施例的壓降減少的示例的示意圖。可以通過第1A圖或第1B圖中的壓降減少電路100來執行壓降減少。當處理器核心被開啟並且處理器核心所汲取的電流急劇增加時(即,如虛線280所示的電流增加),會發生電壓下降。在該示例中,參考電壓Vsense 210被配置為比額定電源電壓0.75V小3%。當壓降減少電路100檢測到電源電壓小於Vsense 210時,其接通PSH組130以上拉電源電壓。隨後,壓降減少電路100可以交錯地(stagger)關斷PSH組130,以防止電壓過衝。在第2圖的示例中,曲線220示出了沒有壓降減少的電源電壓,曲線230示出了具有壓降減少的電源電壓。虛線箭頭250指示電壓下降的減少量。
第3圖是示出根據一個實施例的PSH組130的一部分的示意圖。PSH組130包括多組電源開關310。第3圖的示例示出了PSH_bank[k]和PSH_bank[k+1]作為PSH組130的一部分。每個PSH組包括一個或多個電源開關310,並且不同的PSH組可以包括不同數量的電源開關310。每個電源開關310可以是金屬氧化物半導體場效應電晶體(metal oxide semiconductor field-effect transistor,MOSFET)開關,例如,P溝道MOSFET(P-MOSFET)開關,也稱為PMOS電晶體開關。在一個實施例中,每個電源開關310是薄氧化物電晶體,例如薄氧化物MOSFET開關。薄氧化物器件比厚氧化物器件更具成本效益。在一個實施例中,每個電源開關310是薄氧化物P溝道MOSFET開關,其源極端子(也稱為輸入端)耦接到次級電源軌146以接收次級電壓VDDH。如上所述,VDDH小於1伏。這種低電壓電平(即,小於1伏)提高了薄氧化物器件的可靠性並避免了過衝問題。
每個電源開關310經由其閘極端接收相應的驅動信號(例如,PSH_bank[k]的DRIVE[k])。驅動信號控制電源開關310的接通/關斷。電源開 關310還具有耦接到電源軌145的漏極端子(也稱為輸出端)。當電源軌145上的電源電壓低於Vsense時,電源開關310被接通並且在其輸出端輸出電壓Vout以將電源電壓的電壓下降上拉。在一個實施例中,每個PSH組中的所有電源開關310通過相應的驅動信號被同時地接通或斷開。
在一個實施例中,PSH組130可包括具有不同數量的電源開關的組,以在電壓控制中提供多種細微性(granularity)。至少一個PSH組包括與另一個PSH組不同數量的電源開關。例如,PSH組130可包括八個PSH組,這八個PSH組分別具有4、4、4、4、4、4、2、1個電源開關。為了對電壓下降進行快速回應,驅動器控制器120可以一次並行地接通所有PSH組130。對於較慢的回應,驅動器控制器120可通過將延遲插入到每個PSH組130的回應時間,來交錯開PSH組130的接通或關斷。
第4圖是示出根據一個實施例的驅動器控制器120的示意圖。驅動器控制器120包括控制器410,控制器410耦接到一組切片(slice)電路430(也稱為切片430)。切片430的數量等於PSH組130中的組(bank)的數量。每個切片430獨立地控制對應的PSH組130。
第4圖示出了N個切片的示例,其中N=8。可以理解,驅動器控制器120可以包括任何數量的切片。在一個實施例中,每個切片430產生驅動信號(例如,DRIVE[k])。驅動器控制器120產生N個驅動信號,以接通/關斷對應的N個PSH組130中的電源開關。產生驅動信號時,每個切片430進一步產生delay_out信號以控制延遲時間。延遲時間控制N個驅動信號的交錯。
在一個實施例中,驅動器控制器120具有兩種操作模式:並行模式(parallel mode)和順序模式(sequential mode)。在並行模式下,驅動器控制器120通過並行地啟動所有的切片430來提供快速回應。在順序模式中,驅動器控制器120通過順序地啟動切片430來提供交錯的(staggered)回應,在每兩 個連續的切片430之間具有延遲。每個被啟動的切片430輸出驅動信號以接通或關斷對應的PSH組130。在一個實施例中,驅動信號的值可以由控制器410生成的對應的PSH_en信號來確定。例如,控制器410可以啟用(assert)PSH_en[k],這導致對DRIVE[k]的啟用(assertion)。DRIVE[k]的啟用導致對應的PSH_Bank[k]接通。
控制器410可以根據來自電壓檢測器110的檢測信號,來確定以並行模式或順序模式進行操作。在一個實施例中,檢測信號可以包括用於指示電源電壓的變化和/或變化率的樣本值的時間序列。在並行模式下,控制器410生成fast_response信號以並行地啟動所有切片430。在並行模式中,每個切片430可以旁路掉延遲或將延遲時間設置為最小值,使得每個切片430可以盡可能快地輸出其驅動信號。
控制器410使用獨熱碼生成器(one-hot generator)415,來生成獨熱碼(one-hot code)以控制延遲時間的長度。獨熱碼包括一個位元序列。位元序列可以設置為全零,以便例如在並行模式下運行時旁路掉延遲。在順序模式(sequential mode)下,位元序列可以僅包含一個非零位元(即,僅一個“1”位元),其餘位元為0。在順序模式中,“1”位元所處的位置決定了連續切片430之間的延遲時間(Td)。獨熱碼是可配置的;即,延遲時間是可配置的。
在順序模式下,驅動器控制器120產生慢響應(slow response);也就是說,來自切片430的驅動信號(DRIVE信號)被交錯開。在一個實施例中,切片430形成切片鏈,其中來自前一個切片(Slice[k-1])的delay_out信號被饋送到下一個切片(Slice[k])作為delay_in信號。接收delay_in信號時則開始Slice[k]的延遲時間(Td)。在Td的末尾,Slice[k]將DRIVE[k]輸出到PSH_Bank[k]以及將delay_out輸出到Slice[k+1]。因此,在兩個連續切片之間具有延遲(Td)的情況下,切片430順序地(即,一次一個切片)向其對應的 PSH組130發送出驅動信號。
在一個實施例中,驅動器控制器120包括N個切片(例如,切片430),其中N是正整數。N也是PSH組的數量。回應於電源電壓中的電壓下降,N個切片並行地輸出N個驅動信號,以並行地接通N個PSH組。替代地或附加地,N個切片順序地輸出N個驅動信號,其中在連續的驅動信號之間具有延遲(Td),以交錯地關斷N個PSH組。N個切片可以經由並行連接和串聯連接而彼此連接。經由並行連接耦接到N個切片的輸入(例如,fast_response)可以使得N個切片並行地輸出N個驅動信號。經由串聯連接耦接到N個切片的延遲輸入(例如,delay_in)可以使得N個切片依次輸出N個驅動信號。
第5圖是示出根據一個實施例的切片電路500(也稱為切片500)的示意圖。切片500(例示為Slice[k])可以是第4圖中的切片430中的任何一個。在一個實施例中,每個切片500包括延遲元件510和驅動元件520。每個切片500使用延遲元件510來控制在產生驅動信號時的延遲時間(Td),並使用驅動器元件520產生驅動信號。
當接收到啟用的(asserted)fast_response信號時(即,在並行模式下),延遲元件510產生具有零延遲或最小延遲的觸發信號DT,並且該觸發信號觸發驅動元件520以輸出驅動信號DRIVE[k]。在一個實施例中,DRIVE[k]具有二進位值,其中值“1”可以關斷相應的PSH組,而值“0”可以接通相應的PSH組,反之亦然。DRIVE[k]的值可以取決於PSH_en[k]的值。
當接收到啟用的delay_in信號時(即,在順序模式中),延遲元件510生成觸發信號DT和具有延遲時間(Td)的delay_out,其中Td的值根據獨熱碼確定。觸發信號DT觸發驅動元件520將DRIVE[k]輸出到PSH_Bank[k],並且還將delay_out輸出到下一個切片Slice[k+1]。當Slice[k+1]在其輸入處接收到delay_out(作為delay_in)時,Slice[k+1]會在生成DRIVE[k+1]和delay_out 之前延遲Td。即,在順序模式中時,delay-out、delay-in和獨熱碼才會對切片電路造成影響。
第6圖是示出根據一個實施例的由多工器(multiplexer)650的鏈形成的延遲鏈600的示意圖。延遲鏈600可以是第5圖中的延遲元件510的一部分,其是切片500或430的一部分,其又是第1A圖、第1B圖和第4圖中的驅動器控制器120的一部分。延遲鏈600控制每個切片的延遲時間(Td)。每個多工器650為延遲時間增加單元延遲(cell delay)。延遲鏈600的延遲時間由延遲路徑長度確定,而延遲路徑長度又由one-hot信號控制。在一個實施例中,M個多工器的延遲鏈提供了延遲時間長度,該延遲時間長度由可配置的M-位元獨熱碼(one-hot code)控制,M-位元獨熱碼包含至多一個非零位元,其中M為正整數。
在第6圖的示例中,獨熱碼包含16個位元,每個位元對應於一個多工器650;例如,如圖所示,獨熱碼的最低有效位(the least-significant bit,LSB)對應於最右邊的多工器,獨熱碼的最高有效位(most-significant bit,MSB)對應於所示最左邊的多工器。當獨熱碼中的所有位元均為零時,延遲將被旁路。當延遲沒被旁路時,若獨熱碼的LSB為1時延遲時間最短,獨熱碼的MSB為1時延遲時間最長。“IN”和“TIE_L”值可以被設置為預定值。延遲鏈600的輸出是第5圖中所示的觸發信號DT。
第7圖是示出根據一個實施例的在第1A圖的PSH組130中的PSH組700的示意圖。PSH組700的數量與第4圖中切片430的數量相同。在此示例中,PSH組700包括隔離電路(isolation circuit,ISO)710、電平轉換器(level shifter,LS)720和電源開關730。為了說明簡單,PSH組700被例示為僅包括一個電源開關730。然而,應理解,本文所述的PSH組可包括任何數量的電源開關730以提供用於控制電源電壓的細微性範圍。
由於驅動器控制器120操作在電源電壓(VDD)域並且PSH組130操作在次級電壓(VDDH)域,首先利用始終導通的ISO_clamp信號,由隔離電路(isolation circuit)710將從驅動器控制器120發送到PSH組700的DRIVE信號進行隔離,然後由電平轉換器720轉換到VDDH域。然後,經過電壓轉換的DRIVE信號用於接通或關斷電源開關730。
第8圖是示出根據一個實施例的晶粒上的壓降減少電路的操作方法800的流程圖。方法800可以由第1A圖或第1B圖中的壓降減少電路100執行。方法800開始於步驟810,其中在步驟810中利用壓降減少電路檢測由第一負載接收的電源電壓中的電壓下降。在步驟820,響應於檢測到電壓下降,該電路產生驅動信號以接通PSH組。在步驟830,該電路通過PSH組中的多個電源開關將電壓下降上拉。每個電源開關都有用於接收次級電壓的輸入端以及用於接收驅動信號之一的閘極端。次級電壓高於電源電壓,並且由晶粒上的第二負載接收。
參照第1A圖、第1B圖和第3圖至第7圖的示例性實施例描述了第8圖的流程圖的操作。然而,應當理解,第8圖的流程圖的操作還可以參照除了參照第1A圖、第1B圖和第3圖至第7圖所討論的內容之外的本發明實施例來執行,並且參照第1A圖、第1B圖和第3圖至第7圖討論的實施例可以執行與所述流程圖所不同的操作。儘管第8圖的流程圖示出了由本發明的某些實施例執行的操作的特定順序,但是應當理解,這種順序是示例性的(例如,替代實施例可以以不同的循序執行這些操作、組合某些操作、重複某些操作等)。
儘管已經根據幾個實施例描述了本發明,但是本領域習知技藝者將認識到,本發明不限於所描述的實施例,並且可以在所附申請專利範圍的精神和範圍內進行修改和變形來實施本發明。因此,此說明書應被認為是說明性的而不是限制性的。
100: 壓降減少電路 110: 電壓檢測器 120: 驅動器控制器 130: 電源開關組 145: 電源軌 140: 第一負載 150: 晶粒 156: 虛線框 146: 次級電源軌 160: 第二負載 180: 電源管理積體電路

Claims (19)

  1. 一種壓降減少電路,包括:電壓檢測器電路,用於檢測由第一負載接收的電源電壓中的電壓下降;驅動器控制器電路,用於回應於檢測到所述電壓下降而驅動電源開關(power Switch,PSH)組;以及所述PSH組,每個PSH組包括至少一個電源開關,每個電源開關具有用於接收次級電壓的輸入端、用於從所述驅動器控制器接收驅動信號的閘極端、用於將所述電源電壓中的所述電壓下降上拉的輸出端,其中所述次級電壓高於所述電源電壓。
  2. 如請求項1之壓降減少電路,其中,所述壓降減少電路位於晶粒上,並且所述次級電壓由所述晶粒上的第二負載接收。
  3. 如請求項2之壓降減少電路,其中,所述第一負載包括處理電路,所述第二負載包括存儲單元陣列。
  4. 如請求項1之壓降減少電路,其中,所述次級電壓由低壓差穩壓器提供。
  5. 如請求項1之壓降減少電路,其中,每個PSH組包括一個或多個電源開關,並且至少一個PSH組包括與另一PSH組不同數量的電源開關。
  6. 如請求項1之壓降減少電路,其中,所述驅動器控制器電路輸出驅動信號,以彼此獨立地接通或關斷所述PSH組。
  7. 如請求項1之壓降減少電路,其中,回應於所述電壓下降,所述驅動器控制器電路並行地輸出N個驅動信號以並行地接通N個PSH組,其中N是正整數。
  8. 如請求項1之壓降減少電路,其中,所述驅動器控制器電路順序地輸出N個驅動信號,其中在連續的兩個驅動信號之間具有延遲,以交錯地 關斷N個PSH組。
  9. 如請求項1之壓降減少電路,其中,所述驅動器控制器電路包括經由並行連接和串聯連接而彼此連接的N個切片電路,其中,經由所述並行連接而連接至所述N個切片電路的輸入,使得所述N個切片電路並行地輸出N個驅動信號,並且經由所述串聯連接而連接至所述N個切片電路的延遲輸入,使得所述N個切片電路順序地輸出所述N個驅動信號,其中N是所述PSH組的數量。
  10. 如請求項1之壓降減少電路,其中,所述驅動器控制器電路包括M個多工器的延遲鏈,所述延遲鏈提供由可配置的M-位元獨熱碼所控制的延遲時間長度,所述可配置的M-位元獨熱碼包含至多一個非零位元,其中M是正整數。
  11. 如請求項1之壓降減少電路,其中,所述驅動器控制器電路在所述電源電壓域中操作,所述PSH組中的電源開關在所述次級電壓域中操作。
  12. 一種壓降減少電路的操作方法,包括:檢測由第一負載接收的電源電壓中的電壓下降;回應於檢測到所述電壓下降,產生驅動信號以接通電源開關(power Switch,PSH)組;以及通過所述PSH組中的多個電源開關將所述電壓下降上拉,每個電源開關具有用於接收次級電壓的輸入端和用於接收驅動信號之一的閘極端,其中,所述次級電壓高於所述電源電壓。
  13. 如請求項12之操作方法,其中,所述次級電壓由與所述壓降減少電路相同晶粒上的第二負載接收,所述第一負載包括處理電路,所述第二負載包括存儲單元陣列。
  14. 如請求項13之操作方法,還包括: 由所述晶粒上的低壓差穩壓器將所述次級電壓提供給所述第二負載。
  15. 如請求項12之操作方法,其中,每個PSH組包括一個或多個薄氧化物金屬氧化物半導體場效應電晶體(MOSFET)開關。
  16. 如請求項12之操作方法,還包括:生成所述驅動信號以彼此獨立地接通或關斷所述PSH組。
  17. 如請求項12之操作方法,還包括:回應所述電壓下降,並行地生成N個驅動信號,以並行地接通N個PSH組,其中N為正整數。
  18. 如請求項12之操作方法,還包括:依次生成N個驅動信號,其中兩個連續的驅動信號之間具有延遲,以交錯地關斷N個PSH組。
  19. 如請求項18之操作方法,還包括:通過M個多工器的延遲鏈設置延遲的長度,所述延遲鏈由可配置的M-位元獨熱碼控制,所述可配置的M-位元獨熱碼包含至多一個非零位元,其中M為正整數。
TW110112932A 2020-10-24 2021-04-09 壓降減少電路及其操作方法 TWI765651B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/079,462 US11640834B2 (en) 2020-10-24 2020-10-24 Voltage droop reduction with a secondary power supply
US17/079,462 2020-10-24

Publications (2)

Publication Number Publication Date
TW202218301A TW202218301A (zh) 2022-05-01
TWI765651B true TWI765651B (zh) 2022-05-21

Family

ID=77103909

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110112932A TWI765651B (zh) 2020-10-24 2021-04-09 壓降減少電路及其操作方法

Country Status (4)

Country Link
US (1) US11640834B2 (zh)
EP (1) EP3989035A1 (zh)
CN (1) CN114489203B (zh)
TW (1) TWI765651B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11989071B2 (en) 2022-07-19 2024-05-21 International Business Machines Corporation Dynamic guard band with timing protection and with performance protection
US11953982B2 (en) * 2022-07-19 2024-04-09 International Business Machines Corporation Dynamic guard band with timing protection and with performance protection
US11784635B1 (en) * 2022-08-23 2023-10-10 Nuvoton Technology Corporation Control circuit and operation system

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7937563B2 (en) * 2008-05-27 2011-05-03 Advanced Micro Devices, Inc. Voltage droop mitigation through instruction issue throttling
TWI384742B (zh) * 2009-08-20 2013-02-01 Richtek Technology Corp 根據負載電流自動調整輸出電壓的電壓調節器及其方法
CN102969927A (zh) * 2012-12-10 2013-03-13 成都芯源系统有限公司 降压开关电源及其控制方法
CN203206143U (zh) * 2012-12-10 2013-09-18 成都芯源系统有限公司 降压开关电源
CN104184308A (zh) * 2013-05-21 2014-12-03 瑞萨电子株式会社 半导体集成电路及其动作方法
US20160370837A1 (en) * 2015-06-17 2016-12-22 Samsung Electronics Co., Ltd. First droop event mitigation by clock generation frequency staggering for core power delivery
US10013010B1 (en) * 2017-01-05 2018-07-03 Qualcomm Incorporated Voltage droop mitigation circuit for power supply network
JP6368535B2 (ja) * 2014-05-07 2018-08-01 ローム株式会社 Dc/dcコンバータおよびその制御回路、制御方法、ならびに電子機器

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6894553B2 (en) 2002-07-31 2005-05-17 Fairchild Semiconductor Corporation Capacitively coupled current boost circuitry for integrated voltage regulator
US7225349B2 (en) * 2003-07-25 2007-05-29 Intel Corporation Power supply voltage droop compensated clock modulation for microprocessors
US7471071B2 (en) * 2006-11-28 2008-12-30 Micrel, Inc. Extending the voltage operating range of boost regulators
CN101647181B (zh) * 2006-12-30 2012-08-29 先进模拟科技公司 Dc/dc电压转换器
US8710913B2 (en) * 2012-05-03 2014-04-29 Intel Mobile Communications GmbH Circuit arrangement and method for operating a circuit arrangement
JP5939101B2 (ja) * 2012-09-12 2016-06-22 富士通株式会社 半導体装置
JP5954070B2 (ja) * 2012-09-13 2016-07-20 富士通株式会社 半導体装置
US9766678B2 (en) * 2013-02-04 2017-09-19 Intel Corporation Multiple voltage identification (VID) power architecture, a digital synthesizable low dropout regulator, and apparatus for improving reliability of power gates
US10698432B2 (en) * 2013-03-13 2020-06-30 Intel Corporation Dual loop digital low drop regulator and current sharing control apparatus for distributable voltage regulators
US10268249B2 (en) * 2013-12-18 2019-04-23 Intel Corporation Digital synthesizable low dropout regulator with adaptive gain
US9785222B2 (en) * 2014-12-22 2017-10-10 Qualcomm Incorporated Hybrid parallel regulator and power supply combination for improved efficiency and droop response with direct current driven output stage attached directly to the load
US20160282889A1 (en) * 2015-03-26 2016-09-29 Tarun Mahajan Linear and non-linear control for digitally-controlled low-dropout circuitry
US9851730B2 (en) * 2015-04-10 2017-12-26 Qualcomm Incorporated Voltage droop control
US10248177B2 (en) * 2015-05-22 2019-04-02 Advanced Micro Devices, Inc. Droop detection and regulation for processor tiles
US9946278B2 (en) * 2015-05-22 2018-04-17 Advanced Micro Devices, Inc. Droop detection for low-dropout regulator
WO2016202223A1 (en) * 2015-06-16 2016-12-22 The Hong Kong University Of Science And Technology Three-dimensional power stage and adaptive pipeline control
US9946718B2 (en) 2015-07-27 2018-04-17 Sas Institute Inc. Distributed data set encryption and decryption
US10108212B2 (en) * 2015-09-22 2018-10-23 Intel Corporation Digital low drop-out voltage controller including embedded dual-loop feedback for minimum energy point operation
JP6623696B2 (ja) * 2015-11-09 2019-12-25 株式会社ソシオネクスト 電源装置及び半導体装置
WO2017142712A1 (en) 2016-02-18 2017-08-24 Craig Peterson 3d system including a marker mode
US10684671B2 (en) * 2016-05-27 2020-06-16 Qualcomm Incorporated Adaptively controlling drive strength of multiplexed power from supply power rails in a power multiplexing system to a powered circuit
KR102032327B1 (ko) * 2016-11-22 2019-10-15 에스케이하이닉스 주식회사 디지털 ldo 레귤레이터 및 이를 사용하는 저항 변화 메모리 장치
US10108211B2 (en) * 2017-02-03 2018-10-23 SK Hynix Inc. Digital low drop-out regulator
US10326361B2 (en) * 2017-03-08 2019-06-18 Mediatek Inc. Asynchronous low dropout regulator
US10218273B2 (en) 2017-06-26 2019-02-26 Advanced Micro Devices, Inc. On die voltage regulation with distributed switches
KR102393334B1 (ko) * 2018-01-09 2022-05-03 삼성전자주식회사 레귤레이터 및 레귤레이터의 동작 방법
US10483961B2 (en) * 2018-03-19 2019-11-19 Intel Corporation Charge injector with integrated level shifter for localized mitigation of supply voltage droop
US11531385B2 (en) * 2018-09-17 2022-12-20 Samsung Electronics Co., Ltd. Voltage droop monitoring circuits, system-on chips and methods of operating the system-on chips
US10928886B2 (en) * 2019-02-25 2021-02-23 Intel Corporation Frequency overshoot and voltage droop mitigation apparatus and method
US11442082B2 (en) * 2019-12-23 2022-09-13 Graphcore Limited Droop detection
GB2590660B (en) * 2019-12-23 2022-01-05 Graphcore Ltd Reactive droop limiter
US11774919B2 (en) * 2020-02-05 2023-10-03 Intel Corporation Distributed and scalable all-digital low dropout integrated voltage regulator
CN111478695A (zh) * 2020-05-09 2020-07-31 宋佳军 一种实现可调延时的电路、装置及方法
US11264976B2 (en) * 2020-06-19 2022-03-01 Qualcomm Incorporated Symmetrically-interconnected tunable time delay circuit
US11036253B1 (en) * 2020-09-30 2021-06-15 Microsoft Technology Licensing, Llc Dynamic scaling of system clock signal in response to detection of supply voltage droop
US11157028B1 (en) * 2020-11-17 2021-10-26 Centaur Technology, Inc. Fast precision droop detector
US11249530B1 (en) * 2020-11-25 2022-02-15 Qualcomm Incorporated Adaptive voltage controller

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7937563B2 (en) * 2008-05-27 2011-05-03 Advanced Micro Devices, Inc. Voltage droop mitigation through instruction issue throttling
TWI384742B (zh) * 2009-08-20 2013-02-01 Richtek Technology Corp 根據負載電流自動調整輸出電壓的電壓調節器及其方法
CN102969927A (zh) * 2012-12-10 2013-03-13 成都芯源系统有限公司 降压开关电源及其控制方法
CN203206143U (zh) * 2012-12-10 2013-09-18 成都芯源系统有限公司 降压开关电源
TW201433071A (zh) * 2012-12-10 2014-08-16 Monolithic Power Systems Inc 降壓開關電源及其控制方法
CN104184308A (zh) * 2013-05-21 2014-12-03 瑞萨电子株式会社 半导体集成电路及其动作方法
JP6368535B2 (ja) * 2014-05-07 2018-08-01 ローム株式会社 Dc/dcコンバータおよびその制御回路、制御方法、ならびに電子機器
US20160370837A1 (en) * 2015-06-17 2016-12-22 Samsung Electronics Co., Ltd. First droop event mitigation by clock generation frequency staggering for core power delivery
US10013010B1 (en) * 2017-01-05 2018-07-03 Qualcomm Incorporated Voltage droop mitigation circuit for power supply network

Also Published As

Publication number Publication date
US20220130432A1 (en) 2022-04-28
TW202218301A (zh) 2022-05-01
EP3989035A1 (en) 2022-04-27
CN114489203A (zh) 2022-05-13
US11640834B2 (en) 2023-05-02
CN114489203B (zh) 2024-05-17

Similar Documents

Publication Publication Date Title
TWI765651B (zh) 壓降減少電路及其操作方法
US7495471B2 (en) Adjustable transistor body bias circuitry
US6525587B2 (en) Semiconductor integrated circuit device including a clock synchronous type logical processing circuit
JP4939655B2 (ja) デジタル回路内の電力消費量を低減させる補償技法
US7511535B2 (en) Fine-grained power management of synchronous and asynchronous datapath circuits
US20050201188A1 (en) Method and apparatus for improving performance margin in logic paths
US10262985B2 (en) Circuits and methods for lowering leakage in ultra-low-power MOS integrated circuits
US20110234268A1 (en) Apparatus and Method for Host Power-On Reset Control
CN109062391B (zh) 一种上电时序控制电路及电子设备
US9411350B1 (en) Voltage conversion apparatus and power-on reset circuit and control method thereof
US8754695B2 (en) Methods, integrated circuits, apparatuses and buffers with adjustable drive strength
US9946278B2 (en) Droop detection for low-dropout regulator
KR100753078B1 (ko) 반도체 메모리 소자의 내부전압 발생기
US9083342B2 (en) Circuit and method for power management
JP3287248B2 (ja) 半導体集積回路
US6624663B2 (en) Low threshold voltage silicon-on-insulator clock gates
US20150006926A1 (en) Semiconductor device
US20220216864A1 (en) Charge transfer between gate terminals of sub-threshold current reduction circuit transistors and related apparatuses and methods
US20140321224A1 (en) Semiconductor device
KR101222110B1 (ko) 반도체 장치
KR20080098572A (ko) 반도체 메모리 장치의 내부 전원 전압 발생 회로
US6828830B2 (en) Low power, area-efficient circuit to provide clock synchronization
US10707861B2 (en) Semiconductor apparatus including a power gating circuit
CN113917967B (zh) 一种低功耗修调电路
JP3560428B2 (ja) 出力バッファ回路