TWI756862B - 連續逼近暫存器類比數位轉換器的控制電路 - Google Patents
連續逼近暫存器類比數位轉換器的控制電路 Download PDFInfo
- Publication number
- TWI756862B TWI756862B TW109135127A TW109135127A TWI756862B TW I756862 B TWI756862 B TW I756862B TW 109135127 A TW109135127 A TW 109135127A TW 109135127 A TW109135127 A TW 109135127A TW I756862 B TWI756862 B TW I756862B
- Authority
- TW
- Taiwan
- Prior art keywords
- switch
- control signal
- control circuit
- coupled
- reference voltage
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/46—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
- H03M1/466—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/08—Continuously compensating for, or preventing, undesired influence of physical parameters of noise
- H03M1/0863—Continuously compensating for, or preventing, undesired influence of physical parameters of noise of switching transients, e.g. glitches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/40—Analogue value compared with reference values sequentially only, e.g. successive approximation type recirculation type
- H03M1/403—Analogue value compared with reference values sequentially only, e.g. successive approximation type recirculation type using switched capacitors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/46—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
- H03M1/462—Details of the control circuitry, e.g. of the successive approximation register
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/46—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
- H03M1/466—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors
- H03M1/468—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors in which the input S/H circuit is merged with the feedback DAC array
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本發明揭露了一種連續逼近暫存器類比數位轉換器的控制電路。連續逼近暫存器類比數位轉換器包含一比較器及一切換電容式數位類比轉換器。該切換電容式數位類比轉換器包含一目標電容。該目標電容的一第一端耦接該比較器之一輸入端。該目標電容的一第二端透過一第一開關耦接一第一參考電壓,以及透過一第二開關耦接一第二參考電壓。該控制電路包含第三開關及緩衝電路。第三開關耦接於該第一參考電壓與該目標電容的該第二端之間。緩衝電路耦接於該第一開關及該第三開關,用來基於一控制訊號控制該第一開關及該第三開關。該第一開關及該第三開關導通時該第二開關不導通,該第二開關導通時該第一開關及該第三開關不導通。
Description
本發明是關於連續逼近暫存器(successive approximation register, SAR)類比數位轉換器(analog-to-digital converter, ADC)(以下簡稱SAR ADC),尤其是關於SAR ADC的控制電路。
在以下的說明中,將電容耦接比較器的一端稱為上板,非耦接比較器的一端稱為下板。如此的定義只是為了方便說明起見,不必然與實際電路中的「上」及「下」有關。
圖1係習知SAR ADC的功能方塊圖。SAR ADC用來將類比輸入訊號Vi轉換成數位訊號(即數位碼
D)。SAR ADC主要包含切換電容式(switched-capacitor)數位類比轉換器(digital-to-analog converter, DAC)110、比較器120、連續逼近暫存器130及控制電路140。SAR ADC根據時脈CLK動作。在SAR ADC的某一次操作中,連續逼近暫存器130依據比較器120的比較結果決定數位碼
D的其中一位元的值(1/0),並且控制電路140根據數位碼
D產生控制訊號
G。控制訊號
G控制切換電容式DAC 110內部電容的端電壓(亦即控制電容的下板耦接至參考電壓Vref1或參考電壓Vref2),使電容上的電荷重新分佈,進而改變比較器120之反相輸入端(負端)或非反相輸入端(正端)的電壓,以改變比較器120於下一個比較操作的比較對象。重覆上述的步驟,數位碼
D由最高有效位元(MSB)往最低有效位元(LSB)依序被決定,過程中數位碼
D所代表的值也漸漸往輸入訊號Vi逼近。
圖2顯示切換電容式DAC 110的內部電路。切換電容式DAC 110包含兩個電容陣列,每一電容陣列包含n個電容(C1~Cn或C1'~Cn')及n個開關(SW1~SWn或SW1'~SWn')(n為正整數),意謂著數位碼
D包含n+1個位元(D1~Dn+1,D1為LSB,Dn+1為MSB)且控制訊號
G包含n個子控制訊號G1~Gn及n個子控制訊號#G1~#Gn,子控制訊號G1~Gn(或#G1~#Gn)分別對應於位元D2~Dn+1。開關SWk及開關SWk'分別由子控制訊號Gk及#Gk控制(k為整數且1≦k≦n)。更詳細地說,當開關SWk切換至參考電壓Vref1時,開關SWk'切換至參考電壓Vref2;當開關SWk切換至參考電壓Vref2時,開關SWk'切換至參考電壓Vref1。圖2亦顯示輸入訊號Vi為差動訊號(由訊號Vip及Vin組成),且開關SWip及開關SWin用來取樣輸入訊號Vi。
每個開關SWk(或SWk')包含第一子開關及第二子開關,第一子開關耦接於電容Ck(或Ck')的下板與參考電壓Vref1之間,第二子開關耦接於電容Ck(或Ck')的下板與參考電壓Vref2之間。受子控制訊號Gk(或#Gk)之控制,第一子開關及第二子開關導通或不導通,以將電容Ck(或Ck')的下板耦接到參考電壓Vref1或參考電壓Vref2。
圖3為比較器120的電路圖。比較器120主要包含電晶體121及電晶體126。當比較器120從重置狀態(開關125導通)切換到比較狀態(開關125不導通)時,輸出端Vo-及輸出端Vo+上的訊號會分別透過電晶體121的寄生電容122及電晶體126的寄生電容127回踢(kickback)到比較器120的負端Vi-及正端Vi+。
由圖2及圖3可知,比較器120的負端(或正端)所耦接的等效阻抗與開關SW1~SWn(或SW1'~SWn')的組態(configuration)密切相關,且開關SW1~SWn(或SW1'~SWn')的組態與輸入訊號Vi相關。當比較器120的兩輸入端在等效阻抗上不匹配時,上述的回踢雜訊(kickback noise)就可能會造成比較器120的比較結果發生錯誤,進而影響SAR ADC的效能或是正確性。第一子開關及第二子開關的阻抗不匹配是比較器120的兩輸入端的等效阻抗不匹配的一個主要原因。
鑑於先前技術之不足,本發明之一目的在於提供一種SAR ADC的控制電路。
本發明揭露一種連續逼近暫存器類比數位轉換器的控制電路。連續逼近暫存器類比數位轉換器包含一比較器及一切換電容式數位類比轉換器。該切換電容式數位類比轉換器包含一目標電容。該目標電容的一第一端耦接該比較器之一輸入端。該目標電容的一第二端透過一第一開關耦接一第一參考電壓,以及透過一第二開關耦接一第二參考電壓。該控制電路包含第三開關及緩衝電路。第三開關耦接於該第一參考電壓與該目標電容的該第二端之間。緩衝電路耦接於該第一開關及該第三開關,用來基於一控制訊號控制該第一開關及該第三開關。該第一開關及該第三開關導通時該第二開關不導通,該第二開關導通時該第一開關及該第三開關不導通。
有關本發明的特徵、實作與功效,茲配合圖式作實施例詳細說明如下。
以下說明內容之技術用語係參照本技術領域之習慣用語,如本說明書對部分用語有加以說明或定義,該部分用語之解釋係以本說明書之說明或定義為準。
本發明之揭露內容包含SAR ADC的控制電路。由於本發明之SAR ADC的控制電路所包含之部分元件單獨而言可能為已知元件,因此在不影響該裝置發明之充分揭露及可實施性的前提下,以下說明對於已知元件的細節將予以節略。
請參閱圖2。若電容Ck(以下稱為目標電容)的下板與參考電壓Vref1之間的等效阻抗及與參考電壓Vref2之間的等效阻抗愈匹配,則比較器120的兩輸入端的等效阻抗就愈不相依於開關(SW1~SWn及SW1'~SWn')的組態(即,比較器120的負端所耦接的等效阻抗與比較器120的正端所耦接的等效阻抗愈匹配)。以下提供一些實施例,以提高比較器120兩輸入端的阻抗匹配程度。
圖4為本發明之子控制電路的一實施例的電路圖,子控制電路為SAR ADC的控制電路的一部分。子控制電路400-k用來基於控制訊號(即位元Dk+1的值)產生子控制訊號Gk。子控制電路400-k包含緩衝電路410(或稱為驅動電路,用來驅動開關420及開關430導通)以及開關440。開關SWk包含開關420及開關430。目標電容Ck的第一端(即上板)耦接SAR ADC的比較器,目標電容Ck的第二端(即下板)透過開關420耦接參考電壓Vref1,以及透過開關430耦接參考電壓Vref2。目標電容Ck的下板更透過開關440耦接參考電壓Vref1。緩衝電路410基於控制訊號產生子控制訊號Gk,子控制訊號Gk控制開關420及開關430是否導通。開關420及開關430實質上不同時導通(即,除了切換的瞬間兩者可能同時導通之外,基本上開關420及開關430不同時導通)。除了子控制訊號Gk,緩衝電路410更基於控制訊號產生開關控制訊號SC,開關控制訊號SC用來控制開關440是否導通。當開關420及開關440導通時,開關430不導通,以及當開關430導通時,開關420及開關440不導通。
開關420、開關430及開關440可以由金氧半場效電晶體(Metal Oxide Semiconductor Field Effect Transistor,以下簡稱MOSFET)實作:開關420、開關430及開關440可以是單一個MOSFET,或是由多個MOSFET所構成的傳輸閘極(transmission gate)。在一些實施例中,開關420的導通電阻較小(即長寬比(aspect ratio)較大),但需要較大的驅動力才能導通(意謂著需要較大的緩衝電路來驅動,亦即所對應的緩衝電路具有較大的閘延遲(gate delay)),而開關440的導通電阻較大(即長寬比較小),所需的驅動力較小(意謂著需要較小的緩衝電路來驅動,亦即所對應的緩衝電路具有較小的閘延遲)。換言之,在這樣的設計下,開關440比開關420更早導通。
當目標電容Ck的下板應該接收參考電壓Vref1時,子控制電路400-k以子控制訊號Gk控制開關420導通及控制開關430不導通,並且以開關控制訊號SC控制開關440導通。在開關440比開關420早導通的情形下,目標電容Ck的下板會先透過開關440耦接至參考電壓Vref1,然後(經過一些閘延遲後)開關420才導通。當開關440及開關420皆導通時,目標電容Ck的下板同時透過開關420及開關440耦接至參考電壓Vref1。開關440的快速導通使目標電容Ck的下板更早接收目標電壓(相較於沒有開關440的情況),有助於SAR ADC的切換電容式DAC更快趨於穩定(換言之,SAR ADC可以操作在更高速)。另一方面,在加入開關440後,目標電容Ck下板與參考電壓Vref1之間的等效導通電阻更低(相較於沒有開關440的情況)。也就是說,在開關420的導通電阻大於開關430的導通電阻的情況下(例如,由半導體製程所導致),開關440可以降低目標電容Ck下板與參考電壓Vref1之間的等效阻抗,換言之,可以提高目標電容Ck下板與參考電壓Vref1之間及目標電容Ck下板與參考電壓Vref2之間的阻抗匹配程度。
圖5為本發明之子控制電路的另一實施例的電路圖,子控制電路為SAR ADC的控制電路的一部分。子控制電路500-k用來基於控制訊號(即位元Dk+1的值)產生子控制訊號Gk。子控制訊號Gk包含開關控制訊號Gk_1以及開關控制訊號Gk_2。開關控制訊號Gk_1控制開關420是否導通,開關控制訊號Gk_2控制開關430是否導通。在本實施例中,子控制電路500-k包含兩個緩衝電路:緩衝電路510及緩衝電路515。緩衝電路510基於控制訊號產生開關控制訊號Gk_1及開關控制訊號SC,而緩衝電路515基於控制訊號產生開關控制訊號Gk_2。在一些實施例中,開關420及開關430由不同種類的MOSFET實作,且開關控制訊號Gk_1及開關控制訊號Gk_2的電壓準位相同。舉例來說,開關420以P型MOSFET(以下簡稱PMOS)實作,開關430以N型MOSFET(以下簡稱NMOS)實作。在某些情況下,緩衝電路510及緩衝電路515可以視為一個較大的緩衝電路。
圖6為本發明之子控制電路的另一實施例的電路圖,子控制電路為SAR ADC的控制電路的一部分。在此實施例中,開關420與開關430分別由PMOS與NMOS實作(兩者構成一個反相器,即,開關SWk由反相器實作),而開關440由PMOS實作。參考電壓Vref1為SAR ADC的電源電壓VDD,而參考電壓Vref2為接地準位(電源電壓VDD高於接地準位)。緩衝電路610包含w個串接的緩衝器(buffer)612(612-1、…、612-x、612-x+1、…、612-w,w>x≧1)。緩衝器亦可稱為驅動器(driver),每個緩衝器612可以是一個反相器。緩衝電路610基於控制訊號產生子控制訊號Gk及開關控制訊號SC。更明確地說,控制訊號與開關控制訊號SC之間間隔x個緩衝器612,且控制訊號與子控制訊號Gk之間間隔w個緩衝器612,w及x均為奇數(即開關控制訊號SC與子控制訊號Gk同準位)。由於w>x,所以在控制訊號轉換準位後,開關控制訊號SC會比子控制訊號Gk更早轉換準位,換言之,開關控制訊號SC與子控制訊號Gk之間有一延遲(約為(w-x)個緩衝器612的延遲)。舉例來說,當位元Dk+1的值由0變位1時,開關440將先導通(以快速切換目標電容Ck的下板電壓),然後開關420才導通(使目標電容Ck的下板電壓更趨近電源電壓VDD,即,使目標電容Ck的下板與電源電壓VDD之間的等效阻抗變得更低)。
請注意,當圖6之目標電容是電容Ck'而非電容Ck時(即,當子控制電路耦接於比較器120的正端時),w及x均為偶數。
圖7為本發明之子控制電路的另一實施例的電路圖,子控制電路為SAR ADC的控制電路的一部分。緩衝電路710包含w個串接的緩衝器712(712-1、…、712-y、712-y+1、…、712-w,w>y≧1)。緩衝器亦可稱為驅動器,每個緩衝器712可以是一個反相器。本實施例與圖6之實施例相似,差別在於在本實施例中開關440是以NMOS實作。因此,在本實施例中,開關控制訊號SC與子控制訊號Gk不同準位,也就是說w為奇數且y為偶數。
請注意,當圖7之目標電容是電容Ck'而非電容Ck時(即,當子控制電路耦接於比較器120的正端時),w為偶數且y為奇數。
請參閱圖4及圖5。請注意,在一些實施例中,若只需要達成降低目標電容Ck下板與參考電壓Vref1之間的等效導通電阻的目的,開關440的導通電阻亦可以小於等於開關420的導通電阻。
綜上所述,本發明提出一種SAR ADC的控制電路,該控制電路可以提升SAR ADC的比較器的兩輸入端的阻抗匹配程度,因此可以降低比較器之回踢雜訊對SAR ADC所造成的負面影響(換言之,SAR ADC的結果會更正確)。此外,該控制電路還有助於使SAR ADC的切換電容式DAC更快趨於穩定,進而提升SAR ADC的效能(例如,SAR ADC可以操作在更高速)。
請注意,前揭圖示中,元件之形狀、尺寸以及比例等僅為示意,係供本技術領域具有通常知識者瞭解本發明之用,非用以限制本發明。
雖然本發明之實施例如上所述,然而該些實施例並非用來限定本發明,本技術領域具有通常知識者可依據本發明之明示或隱含之內容對本發明之技術特徵施以變化,凡此種種變化均可能屬於本發明所尋求之專利保護範疇,換言之,本發明之專利保護範圍須視本說明書之申請專利範圍所界定者為準。
110:切換電容式數位類比轉換器
120:比較器
130:連續逼近暫存器
140:控制電路
CLK:時脈
G:控制訊號
D:數位碼
C1~Cn,C1'~Cn':電容
G1~Gn,#G1~#Gn:子控制訊號
Vref1,Vref2:參考電壓
SWip,SWin,SW1~SWn,SW1'~SWn',125,420,430,440:開關
121,126:電晶體
122,127:寄生電容
400-k,500-k:子控制電路
410,510,515,610,710:緩衝電路
Dk+1:位元值(控制訊號)
SC,Gk_1,Gk_2:開關控制訊號
VDD:電源電壓
612,712:緩衝器
圖1為習知SAR ADC的功能方塊圖;
圖2顯示切換電容式DAC的內部電路;
圖3為比較器的電路圖;
圖4為本發明之子控制電路的一實施例的電路圖;
圖5為本發明之子控制電路的另一實施例的電路圖;
圖6為本發明之子控制電路的另一實施例的電路圖;以及
圖7為本發明之子控制電路的另一實施例的電路圖。
400-k:子控制電路
410:緩衝電路
SWk,420,430,440:開關
Vref1,Vref2:參考電壓
Ck:目標電容
Gk:子控制訊號
Dk+1:位元值(控制訊號)
SC:開關控制訊號
Claims (10)
- 一種連續逼近暫存器類比數位轉換器的控制電路,該連續逼近暫存器類比數位轉換器包含一比較器及一切換電容式數位類比轉換器,該切換電容式數位類比轉換器包含一目標電容,該目標電容的一第一端耦接該比較器之一輸入端,該目標電容的一第二端透過一第一開關耦接一第一參考電壓,該目標電容的該第二端透過一第二開關耦接一第二參考電壓,該控制電路包含: 一第三開關,耦接於該第一參考電壓與該目標電容的該第二端之間;以及 一第一緩衝電路,耦接於該第一開關及該第三開關,用來基於一控制訊號控制該第一開關及該第三開關; 其中該第一開關及該第三開關導通時該第二開關不導通,該第二開關導通時該第一開關及該第三開關不導通。
- 如請求項1之控制電路,更包含: 一第二緩衝電路,耦接於該第二開關,用來基於該控制訊號控制該第二開關。
- 如請求項1之控制電路,其中該第一緩衝電路基於該控制訊號產生控制該第一開關之一第一開關控制訊號以及基於該控制訊號產生控制該第三開關之一第二開關控制訊號,該第一緩衝電路包含複數個緩衝器,該控制訊號與該第一開關控制訊號之間間隔N個緩衝器,該控制訊號與該第二開關控制訊號之間間隔M個緩衝器,且N大於M。
- 如請求項3之控制電路,其中該些緩衝器係由反相器實作,該第一開關及該第三開關係同類型之電晶體,且N與M同為奇數或偶數。
- 如請求項3之控制電路,其中該些緩衝器係由反相器實作,該第一開關及該第三開關係不同類型之電晶體,且N與M的其中一者為奇數,另一者為偶數。
- 如請求項1之控制電路,其中該第一開關的導通電阻小於該第三開關的導通電阻。
- 如請求項1之控制電路,其中該第一開關係一P型金氧半場效電晶體,且該第一參考電壓大於該第二參考電壓。
- 如請求項7之控制電路,其中該第三開關係一P型金氧半場效電晶體。
- 如請求項1之控制電路,其中該第一緩衝電路基於該控制訊號產生控制該第一開關之一第一開關控制訊號以及基於該控制訊號產生控制該第三開關之一第二開關控制訊號,該第一開關控制訊號與該第二開關控制訊號之間有一延遲。
- 如請求項1之控制電路,其中該第一開關及該第二開關係構成一反相器。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109135127A TWI756862B (zh) | 2020-10-12 | 2020-10-12 | 連續逼近暫存器類比數位轉換器的控制電路 |
US17/360,083 US11387839B2 (en) | 2020-10-12 | 2021-06-28 | Control circuit for successive approximation register analog-to-digital converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109135127A TWI756862B (zh) | 2020-10-12 | 2020-10-12 | 連續逼近暫存器類比數位轉換器的控制電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI756862B true TWI756862B (zh) | 2022-03-01 |
TW202215789A TW202215789A (zh) | 2022-04-16 |
Family
ID=81078200
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109135127A TWI756862B (zh) | 2020-10-12 | 2020-10-12 | 連續逼近暫存器類比數位轉換器的控制電路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11387839B2 (zh) |
TW (1) | TWI756862B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116938237A (zh) * | 2023-09-19 | 2023-10-24 | 芯迈微半导体(上海)有限公司 | 一种saradc及其回踢噪声影响的降低方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8395538B2 (en) * | 2011-06-20 | 2013-03-12 | Texas Instruments Incorporated | High speed resistor-DAC for SAR DAC |
CN106160745A (zh) * | 2015-03-31 | 2016-11-23 | 智原微电子(苏州)有限公司 | 模拟数字转换装置及其初始化方法 |
TW201914227A (zh) * | 2017-08-24 | 2019-04-01 | 台灣積體電路製造股份有限公司 | 類比數位轉換器 |
US10715167B2 (en) * | 2018-09-13 | 2020-07-14 | Realtek Semiconductor Corporation | Control circuit and control method of successive approximation register analog-to-digital converter |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI638528B (zh) | 2017-08-29 | 2018-10-11 | 瑞昱半導體股份有限公司 | 資料轉換器及其阻抗匹配的控制方法 |
US10516408B2 (en) * | 2018-03-08 | 2019-12-24 | Analog Devices Global Unlimited Company | Analog to digital converter stage |
US10804917B1 (en) * | 2019-11-07 | 2020-10-13 | Ncku Research And Development Foundation | SAR ADC and a reference ripple suppression circuit adaptable thereto |
-
2020
- 2020-10-12 TW TW109135127A patent/TWI756862B/zh active
-
2021
- 2021-06-28 US US17/360,083 patent/US11387839B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8395538B2 (en) * | 2011-06-20 | 2013-03-12 | Texas Instruments Incorporated | High speed resistor-DAC for SAR DAC |
CN106160745A (zh) * | 2015-03-31 | 2016-11-23 | 智原微电子(苏州)有限公司 | 模拟数字转换装置及其初始化方法 |
TW201914227A (zh) * | 2017-08-24 | 2019-04-01 | 台灣積體電路製造股份有限公司 | 類比數位轉換器 |
US10715167B2 (en) * | 2018-09-13 | 2020-07-14 | Realtek Semiconductor Corporation | Control circuit and control method of successive approximation register analog-to-digital converter |
Also Published As
Publication number | Publication date |
---|---|
US11387839B2 (en) | 2022-07-12 |
TW202215789A (zh) | 2022-04-16 |
US20220116050A1 (en) | 2022-04-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7679538B2 (en) | Current-steering type digital-to-analog converter | |
Jeon et al. | A 9.15 mW 0.22 mm 2 10b 204MS/s pipelined SAR ADC in 65nm CMOS | |
US8289198B2 (en) | Low power bit switches and method for high-voltage input SAR ADC | |
US8264268B2 (en) | Offset-voltage calibration circuit | |
US10727856B2 (en) | Successive approximation register analog-to-digital converter and control circuit thereof | |
US20190386670A1 (en) | Reduced noise dynamic comparator for a successive approximation register analog-to-digital converter | |
US10566990B2 (en) | Segmented resistor string type digital to analog converter and control system thereof | |
US8378754B2 (en) | Ring oscillator | |
WO2008026314A1 (fr) | Générateur d'impulsions, dispositif électronique utilisant celui-ci et procédé de génération d'impulsions | |
CN209787154U (zh) | 一种采样频率可调的模数转换器 | |
CN110034762B (zh) | 一种采样频率可调的模数转换器 | |
TW201914226A (zh) | 資料轉換器及其阻抗匹配的控制方法 | |
TWI756862B (zh) | 連續逼近暫存器類比數位轉換器的控制電路 | |
CN111865319A (zh) | 一种基于四输入比较器的超低功耗逐次逼近型模数转换器 | |
TWI674761B (zh) | 連續逼近暫存器類比數位轉換器的控制電路及控制方法 | |
US20100259435A1 (en) | Delay circuit | |
Wang et al. | A 10-bit 50-MS/s SAR ADC with 1 fJ/conversion in 14 nm SOI FinFET CMOS | |
US20240112612A1 (en) | Display driver for reducing redundant power waste and heat and driving method thereof | |
JP7142341B2 (ja) | Ad変換器 | |
Zhuang et al. | A bootstrapped switch with accelerated rising speed and reduced on-resistance | |
CN110932729B (zh) | 连续逼近寄存器模拟数字转换器及其控制电路 | |
TWI713306B (zh) | 用於比較器的電路和用於減少比較器中的反沖雜訊方法 | |
TW201301774A (zh) | 類比數位轉換器及其比較電路單元 | |
Keskin | A low-voltage CMOS switch with a novel clock boosting scheme | |
CN114374389A (zh) | 连续逼近缓存器模拟数字转换器的控制电路 |