TWI755017B - 接點排列、線路板及電子總成 - Google Patents
接點排列、線路板及電子總成 Download PDFInfo
- Publication number
- TWI755017B TWI755017B TW109127288A TW109127288A TWI755017B TW I755017 B TWI755017 B TW I755017B TW 109127288 A TW109127288 A TW 109127288A TW 109127288 A TW109127288 A TW 109127288A TW I755017 B TWI755017 B TW I755017B
- Authority
- TW
- Taiwan
- Prior art keywords
- contacts
- pair
- contact
- around
- ground
- Prior art date
Links
- 239000000758 substrate Substances 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 10
- 230000008054 signal transmission Effects 0.000 description 6
- 101100498818 Arabidopsis thaliana DDR4 gene Proteins 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000002457 bidirectional effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/111—Pads for surface mounting, e.g. lay-out
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01R—ELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
- H01R13/00—Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
- H01R13/646—Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00 specially adapted for high-frequency, e.g. structures providing an impedance match or phase match
- H01R13/6461—Means for preventing cross-talk
- H01R13/6471—Means for preventing cross-talk by special arrangement of ground and signal conductors, e.g. GSGS [Ground-Signal-Ground-Signal]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K7/00—Constructional details common to different types of electric apparatus
- H05K7/02—Arrangements of circuit components or wiring on supporting structure
- H05K7/10—Plug-in assemblages of components, e.g. IC sockets
- H05K7/1015—Plug-in assemblages of components, e.g. IC sockets having exterior leads
- H05K7/1023—Plug-in assemblages of components, e.g. IC sockets having exterior leads co-operating by abutting, e.g. flat pack
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01R—ELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
- H01R12/00—Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
- H01R12/70—Coupling devices
- H01R12/71—Coupling devices for rigid printing circuits or like structures
- H01R12/72—Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures
- H01R12/722—Coupling devices for rigid printing circuits or like structures coupling with the edge of the rigid printed circuits or like structures coupling devices mounted on the edge of the printed circuits
- H01R12/727—Coupling devices presenting arrays of contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01R—ELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
- H01R12/00—Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
- H01R12/70—Coupling devices
- H01R12/7076—Coupling devices for connection between PCB and component, e.g. display
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01R—ELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
- H01R12/00—Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
- H01R12/70—Coupling devices
- H01R12/7082—Coupling device supported only by cooperation with PCB
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Details Of Connecting Devices For Male And Female Coupling (AREA)
Abstract
一種接點排列包括多個接點。這些接點交錯地排列。這些接點其中的多個組成至少一接點組。至少一接點組包括一對第一接點及八第二接點。這對第一接點是一對差分訊號接點。這些第二接點排列在這對第一接點的周圍。這些第二接點其中的二個沿著垂直於這對第一接點的連線的一直線來排列。這些第二接點其中的其他六個的位置分佈及電氣性質相對於直線彼此對稱。
Description
本發明是有關於一種接點排列,且特別是有關於一種接點排列、線路板及電子總成。
墊格陣列(Land Grid Array,以下簡稱LGA)是一種晶片封裝型態,其將多個接墊以格狀陣列的形式排列在晶片封裝元件的底部。目前桌上型電腦的中央處理器(CPU)已廣泛地採用LGA,並經由對應的插座連接器來安裝在電腦的主機板上。對應的插座連接器具有多個彈性端子,各彈性端子的一端銲接至主機板,而各彈性端子的另一端接觸中央處理器的接墊。雖然LGA可提供較高的接點密度,但彈性端子之間的訊號傳遞容易相互干擾。
本發明提供一種接點排列,用以改善訊號傳輸的品質。
本發明提供一種線路板,用以改善訊號傳輸的品質。
本發明提供一種電子總成,用以改善訊號傳輸的品質。
本發明的一實施例的接點排列包括多個接點。這些接點交錯地排列。這些接點其中的多個組成至少一接點組。至少一接點組包括一對第一接點及八第二接點。這對第一接點是一對差分訊號接點。這些第二接點排列在這對第一接點的周圍。這些第二接點其中的二個沿著垂直於這對第一接點的連線的一直線來排列,且這些第二接點其中的其他六個的位置分佈及電氣性質相對於直線彼此對稱。
本發明的另一實施例的線路板具有一表面及位於表面的多個接點。這些接點的位置分佈及電氣性質如同上述實施例的任一接點排列的位置分佈及電氣性質。
本發明的另一實施例的電子總成包括一晶片封裝體、一主機板及安裝在主機板上的一插座電連接器。晶片封裝體具有一表面及位於表面的多個接點。這些接點的位置分佈及電氣性質如同上述實施例的任一接點排列的位置分佈及電氣性質,這些接點分別接觸插座電連接器的多個彈性端子,且這些彈性端子各自銲接至主機板。
基於上述,在本發明的上述實施例中,將多個第二接點排列在一對第一接點的周圍,並設定這些第一接點及這些第二接點的電氣性質,使得作為一對差分訊號接點的這對第一接點能夠參考到相同數量的作為電源接點或接地接點的這些第二接點,因而具有相同的高頻電氣特性,進而改善訊號傳輸的品質。
請參考圖1A及圖1B,在本實施例中,接點排列100包括多個接點100a。這些接點100a交錯地排列(staggered),所謂交錯排列是指第一方向D1上的相鄰兩行的接點100a,在第二方向D2上的投影不會重疊,同樣的,在第二方向D2上的相鄰兩列的接點100a,在第一方向D1上的投影不會重疊。這些接點100a其中的多個組成至少一接點組101。在本實施例中,這些接點100a其中的多個組成多個接點組101。各接點組101包括一第一接點101a及六第二接點101b。這些第二接點101b排列100在第一接點101a的周圍。第一接點101a的右側以一橫槓標示,而第二接點101b的右側以兩橫槓標示。在本實施例中,第一接點101a是電源接點(以P標示),這些第二接點101b是訊號接點(以S標示)。在另一實施例中,第一接點101a也可以是接地接點(以G標示)。當第一接點101a是電源或接地接點,及這些第二接點101b是訊號接點時,第一(電源或接地)接點101a可以做為第二(訊號)接點101b的電性上的回流路徑(return path),具有遮蔽(shielding)效果。
請參考圖1B,就同一接點組101而言,第一接點101a與各第二接點101b等距。換句話說,就同一接點組101而言,第一接點101a的中心點與任一第二接點101b的中心點之間的距離與第一接點101a的中心點與另一第二接點101b的中心點的距離相等。此外,第一接點101a的中心點與任一第二接點101b的中心點之間的距離與任二相鄰的第二接點101b之間的中心點的距離相等。上述第一接點101a與第二接點101b布局成以第一接點101a為中心,第二接點101b等距環繞第一接點101a四周的虛擬的正六邊形。值得一提的是,以同一接點組101而言,當第一接點101a是電源接點,及這些第二接點101b是訊號接點時,每一個第二(訊號)接點101b都可以對應到相同數量(例如:1個)的第一(電源)接點101a,其中所對應的第一(電源)接點101a位於同一接點組101的中心點。而且,因為第一(電源)接點101a與各第二(訊號)接點101b等距,所以每一個第二(訊號)接點101b因為有共用的參考點,從而有幾乎相近的高頻電器特性。另外,因為同一接點組101布局成虛擬的六邊形,所以第一接點101a與各第二接點101b彼此靠近,電性上有較短的回流路徑、較好的雜訊遮蔽,從而受到外界的干擾較小。
請再參考圖1A,在本實施例中,這些接點組101彼此獨立,意即這些接點組101沒有共用第二接點101b的情況。此外,請參考圖2,在本實施例中,這些接點組101共用這些第二接點101b其中的一個。另外,請參考圖3,在本實施例中,這些接點組101共用這些第二接點101b其中的二個。對圖2及圖3的實施例而言,相鄰的二接點組101共用至少一個第二接點101b,如此在接點佈局上,相同線路板的面積可以安排更多的接點組101。此外,每一個接點組101布局為虛擬的正六邊形,當相鄰的二虛擬的正六邊形有部分重疊時,相同的線路板面積可以安排更多的虛擬的正六邊形,即更多的接點組101。
請參考圖4A及圖4B,在本實施例中,就同一接點組101而言,第一接點101a是訊號接點,這些第二接點101b其中的三個101b-1是接地接點且彼此不相鄰。在另一實施例中,這些第二接點101b-1其中的三個也可以是電源接點。在本實施例中,以同一接點組101而言,當第一接點101a是訊號接點且這些第二接點101b-1是接地接點時,每一個第一(訊號)接點101a都可以對應到相同數量(例如:3個)的第二(接地)接點101b-1,而且因為第一(訊號)接點101a與各第二(接地)接點101b-1等距,所以每一個第一(訊號)接點101a有共用的參考點,從而有幾乎相近的高頻電器特性。此外,各接點組101的第一接點101a(即訊號接點)在電性上可參考到作為接地接點或電源接點的三個第二接點101b-1,作為電性上的回流路徑,進而有較佳的雜訊遮蔽效果。
請再參考圖4A,在本實施例中,第一接點101a是訊號接點,且這些第二接點101b其中的其他三個101b-2(101b)也是訊號接點,作為電源接點或接地接點的這些第二接點101b-1與作為訊號接點的這些第二接點101b-2更交替地排列在作為訊號接點的第一接點101a的周圍。此外,任二相鄰的這些接點組101共用這些第二接點101b其中的二個(相鄰的一第二(接地)接點101b-1和一第二接點(訊號)101b-2))。也就是說,以每一個接點組101布局為虛擬的正六邊形而言,當相鄰的二虛擬的正六邊形中的一第二(接地或電源)接點101b-1和一第二接點(訊號)101b-2共用時,共用的第二(訊號)接點101b-2亦可在電性上參考到周圍等距的三個第二(接地或電源)接點101b-1,而作為回流路徑(return path)。對圖4A及圖4B的實施例而言,相鄰的二接點組101共用至少二個第二接點(一個101b-1和一個101b-2),如此在接點佈局上,相同的線路板面積可以安排更多的接點組101。此外,每一個接點組101布局為虛擬的正六邊形,當相鄰的二虛擬的正六邊形有部分重疊時,相同的線路板面積可以安排更多的虛擬的六邊形,即更多的接點組101。
請再參考圖4B,在第一接點101a與這些第二接點101b其中的一個排列在一直線L,且這些第二接點101b的位置分佈及電氣性質(例如訊號S、電源P、接地G等)相對於直線L彼此對稱。
圖1A、圖2及圖3的實施例的接點排列100可應用於單端單向訊號的接點排列,例如DDR4(Double-Data-Rate Fourth Generation Synchronous Dynamic Random Access Memory)的CMD訊號和Ctrl訊號的接點排列,詳細的說明是,第一接點101a是電源或是接地接點,第二接點101b是CMD訊號或Ctrl訊號,這些第二接點101b各自以第一接點101a作為電性上的參考點。圖4A的實施例的接點排列100可應用於單端雙向訊號的接點排列,例如DDR4的Data訊號的接點排列,詳細的說明是,第一接點101a是Data訊號接點,第二接點101b-2是電源或是接地接點,第一接點101a以周圍的多個第二接點101b-2作為電性上的參考點。
請參考圖5A及圖5B,在本實施例中,接點排列100包括多個接點100a交錯地排列,所謂交錯排列是指第一方向D1上的相鄰兩行的接點100a,在第二方向D2上的投影不會重疊,同樣的,在第二方向D2上的相鄰兩列的接點100a,在第一方向D1上的投影不會重疊。這些接點100a其中的多個組成至少一接點組101。在本實施例中,這些接點100a其中的多個組成多個接點組101。各接點組101包括一對第一接點101a(101a-1和101a-2)及八第二接點101b(2個101b-1、4個101b-2和2個101b-3)。這對第一接點101a是一對差分訊號接點。這八第二接點101b排列100在這對第一接點101a的周圍。
請再參考圖5B,在本實施例中,這些第二接點101b其中的二個101b-1沿著垂直於這對第一接點101a的連線C的一直線L來排列,且這些第二接點101b其中的其他六個(4個第二接點101b-2和2個第二接點101b-3)的位置分佈及電氣性質相對於直線L彼此對稱,即直線L可視為對稱軸。進一步說,這對第一接點101a、經過直線L的這兩個第二接點101b-1以及在直線L的上方的這三個第二接點101b(2個第二接點101b-2和1個第二接點101b-3)構成一虛擬的正六邊形,而這對第一接點101a、經過直線L的這兩個第二接點101b-2以及在直線L的下方的這三個第二接點101b(2個第二接點101b-2和1個第二接點101b-3)構成另一虛擬的正六邊形。因此,基於上下對稱的關係,經過直線L的這兩個第二接點101b-1具有相同的電氣性質,例如同樣為接地接點,而在直線L上方的這三個第二接點101b與在直線L下方的這三個第二接點101b分別具有同樣的電氣性質,例如同樣依序是訊號接點101b-2、電源接點101b-3及訊號接點101b-2。而上述因為對稱而具有同樣的電器性質,對於這對第一(差分訊號)接點101a是重要且必須的。
請再參考圖5B,在本實施例中,這對第一接點101a其中的一個101a-1與其周圍的這些第二接點101b(101b-1、101b-2、101-3)和這對第一接點101a其中的另一個101a-2等距。此外,在本實施例中,在這對第一接點101a其中的一個101a-1的周圍的作為電源接點的這些第二接點101b-3的數量相同於在這對第一接點101a其中的另一個101a-2的周圍的作為電源接點的這些第二接點101b-3的數量(例如:1個),且在這對第一接點101a其中的一個101a-1的周圍的作為接地接點的這些第二接點101b-1的數量相同於在這對第一接點101a其中的另一個101a-2的周圍的作為接地接點的這些第二接點101b-1的數量(例如:1個)。上述的電源接點或接地接點,可以作為這對第一接點的在電性上的回流路徑,也可以作為雜訊的遮蔽。
請再參考圖5A,在本實施例中,這些接點組101彼此獨立,意即這些接點組101沒有共用第二接點101b的情況。此外,請參考圖6,在本發明中,至少一接點組101的數量包括多個,且這些接點組101的兩相鄰者共用這些第二接點101b其中的至少一個。在圖6的第一方向D1上的2個相鄰的接點組101,則有3個第二接點101b共用。
圖5A的實施例的接點排列100可應用於具有多個成對的差分訊號的接點排列,例如PCI-E(Peripheral Component Interconnect-Express)、USB 3.0(Universal Serial Bus 3.0)的差分訊號對的接點排列。詳細的說明是,這對第一接點101a是差分訊號接點,第二接點101b-1/101b-3是接地/電源接點。這對第一接點101a是以第二接點101b-1/101b-3作為電性上的參考點,並且各自的第一接點101a會對應相同數目的第二接點101b-1/101b-3,且第二接點101b-1/101b-3在空間佈局上具有對稱性。
請參考圖7,在本實施例中,電子總成50包括一晶片封裝體60、一主機板80及安裝在主機板80上的一插座電連接器70,晶片封裝體60具有一表面60a及位於表面的多個接點61,這些接點61的位置分佈及電氣性質如同上述任一實施例的接點排列100的位置分佈及電氣性質,這些接點61分別接觸插座電連接器70的多個彈性端子71,且這些彈性端子71各自銲接至主機板80。晶片封裝體60具有一晶片封裝基板62,其具有表面60a及位於表面60a的這些接點61。晶片封裝基板62可視為一線路板,而主機板80亦可視為一線路板。此外,主機板80具有多個接點81,用以分別與這些彈性端子71銲接。類似晶片封裝基板62的這些接點61,這些彈性端子71的位置分佈及電氣性質亦對應如同上述任一實施例的接點排列100的位置分佈及電氣性質,而這些接點81的位置分佈及電氣性質亦對應如同上述任一實施例的接點排列100的位置分佈及電氣性質。
綜上所述,在本發明的上述實施例中,將多個第二接點排列在第一接點或一對第一接點的周圍,並設定這些第一接點及這些第二接點的電氣性質,使得作為訊號接點的第一接點或作為一對差分訊號接點的這對第一接點能夠參考到相同數量的作為電源接點或接地接點的這些第二接點,因而具有相同的高頻電氣特性,進而改善訊號傳輸的品質。
50:電子總成
60:晶片封裝體
60a:表面
61:接點
62:晶片封裝基板
70:插座電連接器
71:彈性端子
80:主機板
81:接點
100:接點排列
100a:接點
101:接點組
101a:第一接點
101a-1:第一接點
101a-2第一接點
101b:第二接點
101b-1:第二接點
101b-2:第二接點
101b-3:第二接點
C:連線
D1:第一方向
D2:第二方向
L:直線
圖1A是依照本發明的一實施例的一種接點排列的示意圖。
圖1B是圖1A的接點組的示意圖。
圖2是依照本發明的另一實施例的一種接點排列的示意圖。
圖3是依照本發明的另一實施例的一種接點排列的示意圖。
圖4A是依照本發明的另一實施例的一種接點排列的示意圖。
圖4B是圖4A的接點組的示意圖。
圖5A是依照本發明的另一實施例的一種接點排列的示意圖。
圖5B是圖5A的接點組的示意圖。
圖6是依照本發明的另一實施例的一種接點排列的示意圖。
圖7是依照本發明的另一實施例的一種電子總成的示意圖。
100:接點排列
100a:接點
101:接點組
101a:第一接點
101a-1:第一接點
101a-2:第一接點
101b:第二接點
101b-1:第二接點
101b-2:第二接點
101b-3:第二接點
D1:第一方向
D2:第二方向
Claims (19)
- 一種接點排列,包括:多個接點,交錯地排列,其中該些接點其中的多個組成至少一接點組,該至少一接點組包括:一對第一接點,是一對差分訊號接點;以及八個第二接點,排列在該對第一接點的周圍,其中該些第二接點其中的二個沿著垂直於該對第一接點的連線的一直線來排列,且該些第二接點其中的其他六個的位置分佈及電氣性質相對於該直線彼此對稱,其中該對第一接點是以位在垂直於該對第一接點的連線的該直線上的該些第二接點其中的該二個作為電性上的參考點。
- 如請求項1所述的接點排列,其中該對第一接點其中的一個與其周圍的該些第二接點和該對第一接點其中的另一個等距。
- 如請求項1所述的接點排列,其中在該對第一接點其中的一個的周圍的作為電源接點的該些第二接點的數量相同於在該對第一接點其中的另一個的周圍的作為電源接點的該些第二接點的數量,且在該對第一接點其中的一個的周圍的作為接地接點的該些第二接點的數量相同於在該對第一接點其中的另一個的周圍的作為接地接點的該些第二接點的數量。
- 如請求項1所述的接點排列,其中該至少一接點組的數量包括多個,且該些接點組的兩相鄰者共用該些第二接點其中的至少一個。
- 如請求項1所述的接點排列,其中該至少一接點組的數量包括多個,該些接點組共用該些第二接點其中的三個,且任二相鄰的該些接點組共用該些第二接點其中的三個。
- 如請求項1所述的接點排列,其中該對第一接點其中一個、經過該直線的該兩個第二接點以及在該直線的上方的該三個第二接點構成一虛擬的正六邊形。
- 如請求項6所述的接點排列,其中該對第一接點另一個、經過該直線的該兩個第二接點以及在該直線的下方的該三個第二接點構成另一虛擬的正六邊形。
- 一種線路板,具有一表面及位於該表面的一接點排列,該接點排列包括:多個接點,交錯地排列,其中該些接點其中的多個組成至少一接點組,該至少一接點組包括:一對第一接點,是一對差分訊號接點;以及八個第二接點,排列在該對第一接點的周圍,其中該些第二接點其中的二個沿著垂直於該對第一接點的連線的一直線來排列,且該些第二接點其中的其他六個的位置分佈及電氣性質相對於該直線彼此對稱,其中該對第一接點是以位在垂直於該對第一接點的連線的該直線上的該些第二接點其中 的該二個作為電性上的參考點。
- 如請求項8所述的線路板,其中該對第一接點其中的一個與其周圍的該些第二接點和該對第一接點其中的另一個等距。
- 如請求項8所述的線路板,其中在該對第一接點其中的一個的周圍的作為電源接點的該些第二接點的數量相同於在該對第一接點其中的另一個的周圍的作為電源接點的該些第二接點的數量,且在該對第一接點其中的一個的周圍的作為接地接點的該些第二接點的數量相同於在該對第一接點其中的另一個的周圍的作為接地接點的該些第二接點的數量。
- 如請求項8所述的線路板,其中該至少一接點組的數量包括多個,且該些接點組的兩相鄰者共用該些第二接點其中的至少一個。
- 如請求項8所述的線路板,其中該至少一接點組的數量包括多個,該些接點組共用該些第二接點其中的三個,且任二相鄰的該些接點組共用該些第二接點其中的三個。
- 如請求項8所述的線路板,其中該線路板是晶片封裝基板。
- 如請求項8所述的線路板,其中該線路板是用於安裝彈性端子型插座電連接器的主機板。
- 一種電子總成,包括一晶片封裝體、一主機板及安裝在該主機板上的一插座電連接器,其中該晶片封裝體具有一 表面及位於該表面的一接點排列,該些接點排列包括多個接點,該些接點交錯地排列,該些接點分別接觸該插座電連接器的多個彈性端子,且該些彈性端子各自銲接至該主機板其中該些接點其中的多個組成至少一接點組,該至少一接點組包括:一對第一接點,是一對差分訊號接點;以及八個第二接點,排列在該對第一接點的周圍,其中該些第二接點其中的二個沿著垂直於該對第一接點的連線的一直線來排列,且該些第二接點其中的其他六個的位置分佈及電氣性質相對於該直線彼此對稱,其中該對第一接點是以位在垂直於該對第一接點的連線的該直線上的該些第二接點其中的該二個作為電性上的參考點。
- 如請求項15所述的電子總成,其中該對第一接點其中的一個與其周圍的該些第二接點和該對第一接點其中的另一個等距。
- 如請求項15所述的電子總成,其中在該對第一接點其中的一個的周圍的作為電源接點的該些第二接點的數量相同於在該對第一接點其中的另一個的周圍的作為電源接點的該些第二接點的數量,且在該對第一接點其中的一個的周圍的作為接地接點的該些第二接點的數量相同於在該對第一接點其中的另一個的周圍的作為接地接點的該些第二接點的數量。
- 如請求項15所述的電子總成,其中該至少一接點組的數量包括多個,且該些接點組的兩相鄰者共用該些第二接點其中的至少一個。
- 如請求項15所述的電子總成,其中該至少一接點組的數量包括多個,該些接點組共用該些第二接點其中的三個,且任二相鄰的該些接點組共用該些第二接點其中的三個。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109127288A TWI755017B (zh) | 2020-08-12 | 2020-08-12 | 接點排列、線路板及電子總成 |
US17/027,714 US11362464B2 (en) | 2020-08-12 | 2020-09-22 | Contact arrangement, circuit board, and electronic assembly |
CN202011174722.0A CN112218425B (zh) | 2020-08-12 | 2020-10-28 | 接点排列、线路板及电子总成 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109127288A TWI755017B (zh) | 2020-08-12 | 2020-08-12 | 接點排列、線路板及電子總成 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI755017B true TWI755017B (zh) | 2022-02-11 |
TW202207557A TW202207557A (zh) | 2022-02-16 |
Family
ID=74057362
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109127288A TWI755017B (zh) | 2020-08-12 | 2020-08-12 | 接點排列、線路板及電子總成 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11362464B2 (zh) |
CN (1) | CN112218425B (zh) |
TW (1) | TWI755017B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI842074B (zh) * | 2022-08-31 | 2024-05-11 | 威盛電子股份有限公司 | 線路板、接點排列、及電子總成 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20210344130A1 (en) * | 2021-07-14 | 2021-11-04 | Intel Corporation | Closed loop compressed connector pin |
TWI793874B (zh) * | 2021-11-24 | 2023-02-21 | 威盛電子股份有限公司 | 接點排列及電子總成 |
WO2023206061A1 (en) * | 2022-04-26 | 2023-11-02 | Intel Corporation | Fully symmetric socket pin arrangement |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1026719A2 (en) * | 1999-02-01 | 2000-08-09 | AEG Niederspannungstechnik GmbH & Co. KG | Tripping device for switches and switching contact arrangment |
TWI476992B (zh) * | 2008-10-13 | 2015-03-11 | Tyco Electronics Corp | 具有信號及同軸接點之連接器組件 |
TW201713091A (en) * | 2015-09-25 | 2017-04-01 | Intel Corp | Microelectronic package communication using radio interfaces connected through waveguides |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI278268B (en) | 2006-02-23 | 2007-04-01 | Via Tech Inc | Arrangement of non-signal through vias and wiring board applying the same |
US9504156B1 (en) * | 2006-04-07 | 2016-11-22 | Altera Corporation | Distribution of return paths for improved impedance control and reduced crosstalk |
US8232480B2 (en) * | 2010-02-09 | 2012-07-31 | Altera Corporation | Interconnect pattern for high performance interfaces |
US10971450B2 (en) * | 2019-01-17 | 2021-04-06 | Avago Technologies International Sales Pte. Limited | Hexagonally arranged connection patterns for high-density device packaging |
-
2020
- 2020-08-12 TW TW109127288A patent/TWI755017B/zh active
- 2020-09-22 US US17/027,714 patent/US11362464B2/en active Active
- 2020-10-28 CN CN202011174722.0A patent/CN112218425B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1026719A2 (en) * | 1999-02-01 | 2000-08-09 | AEG Niederspannungstechnik GmbH & Co. KG | Tripping device for switches and switching contact arrangment |
TWI476992B (zh) * | 2008-10-13 | 2015-03-11 | Tyco Electronics Corp | 具有信號及同軸接點之連接器組件 |
TW201713091A (en) * | 2015-09-25 | 2017-04-01 | Intel Corp | Microelectronic package communication using radio interfaces connected through waveguides |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI842074B (zh) * | 2022-08-31 | 2024-05-11 | 威盛電子股份有限公司 | 線路板、接點排列、及電子總成 |
Also Published As
Publication number | Publication date |
---|---|
TW202207557A (zh) | 2022-02-16 |
US20220052489A1 (en) | 2022-02-17 |
CN112218425B (zh) | 2024-06-18 |
US11362464B2 (en) | 2022-06-14 |
CN112218425A (zh) | 2021-01-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI755017B (zh) | 接點排列、線路板及電子總成 | |
USRE39153E1 (en) | Connector with integral transmission line bus | |
US7255573B2 (en) | Data signal interconnection with reduced crosstalk | |
TWI760815B (zh) | 接點排列、線路板及電子總成 | |
US8232480B2 (en) | Interconnect pattern for high performance interfaces | |
TWI558027B (zh) | 電連接器 | |
CN109691241B (zh) | 在竖直电连接件中提供互电容的电路和方法 | |
US11777257B2 (en) | Memory slot and printed circuit board and network system | |
TW201939829A (zh) | 電連接器 | |
US7510402B2 (en) | Electrical connector | |
TWI506756B (zh) | 晶片模組及電路板 | |
KR102295106B1 (ko) | 인쇄회로기판 | |
TWI483489B (zh) | 電連接器及其組合 | |
US8292666B2 (en) | Socket connector with contact terminals arranged radially creating different pitches in different area | |
KR20140036957A (ko) | 커넥터 | |
US20240072463A1 (en) | Circuit board, contact arrangment, and electronic assembly | |
TW201351810A (zh) | 電連接器組合 | |
CN102469687B (zh) | 电路板 | |
KR20160016048A (ko) | 집적 회로 카드 소켓 | |
CN118591077A (zh) | 电子总成 | |
CN103311227A (zh) | 芯片模块及电路板 |