TWI749047B - 去除半導體中的磊晶缺陷的方法和設備 - Google Patents
去除半導體中的磊晶缺陷的方法和設備 Download PDFInfo
- Publication number
- TWI749047B TWI749047B TW106127138A TW106127138A TWI749047B TW I749047 B TWI749047 B TW I749047B TW 106127138 A TW106127138 A TW 106127138A TW 106127138 A TW106127138 A TW 106127138A TW I749047 B TWI749047 B TW I749047B
- Authority
- TW
- Taiwan
- Prior art keywords
- fin
- substrate
- semiconductor material
- item
- patent application
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 84
- 238000000034 method Methods 0.000 title claims abstract description 69
- 230000007547 defect Effects 0.000 title claims abstract description 34
- 239000000758 substrate Substances 0.000 claims abstract description 93
- 239000000463 material Substances 0.000 claims abstract description 84
- 230000002950 deficient Effects 0.000 claims description 60
- 238000005530 etching Methods 0.000 claims description 35
- 238000004519 manufacturing process Methods 0.000 claims description 13
- 238000000137 annealing Methods 0.000 claims description 12
- 238000000227 grinding Methods 0.000 claims description 12
- 239000013078 crystal Substances 0.000 claims description 4
- 238000003486 chemical etching Methods 0.000 claims description 3
- 239000000945 filler Substances 0.000 claims description 3
- 239000010410 layer Substances 0.000 description 45
- 238000003860 storage Methods 0.000 description 17
- 238000007517 polishing process Methods 0.000 description 6
- 238000000151 deposition Methods 0.000 description 5
- 238000001465 metallisation Methods 0.000 description 5
- 230000008021 deposition Effects 0.000 description 4
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 3
- 230000010354 integration Effects 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 2
- KXNLCSXBJCPWGL-UHFFFAOYSA-N [Ga].[As].[In] Chemical compound [Ga].[As].[In] KXNLCSXBJCPWGL-UHFFFAOYSA-N 0.000 description 2
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 230000003139 buffering effect Effects 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 238000006731 degradation reaction Methods 0.000 description 2
- 239000003989 dielectric material Substances 0.000 description 2
- 229910052732 germanium Inorganic materials 0.000 description 2
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 230000035515 penetration Effects 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- YZCKVEUIGOORGS-OUBTZVSYSA-N Deuterium Chemical compound [2H] YZCKVEUIGOORGS-OUBTZVSYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 229910052805 deuterium Inorganic materials 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000011990 functional testing Methods 0.000 description 1
- IWTIUUVUEKAHRM-UHFFFAOYSA-N germanium tin Chemical compound [Ge].[Sn] IWTIUUVUEKAHRM-UHFFFAOYSA-N 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 239000002070 nanowire Substances 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 229920003209 poly(hydridosilsesquioxane) Polymers 0.000 description 1
- 239000011241 protective layer Substances 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/304—Mechanical treatment, e.g. grinding, polishing, cutting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66787—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
- H01L29/66795—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Recrystallisation Techniques (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本發明揭露了去除半導體中的磊晶缺陷的方法和設備。所揭露的範例多層晶粒結構包括具有第一材料之鰭片,其中該鰭片從具有第二材料之第一基板層磊晶成長,並且其中該鰭片之缺陷部分被蝕刻或研磨。所揭露的範例多層晶粒結構還包括第二基板層,其具有該鰭片延伸穿過的開口。
Description
本發明大致上是有關於半導體製造,並且更特別是有關於去除半導體中的磊晶缺陷的方法和設備。
近幾年,諸如微處理器(例如,處理器)的半導體裝置已經變得越來越小且更緊密,而且由於計算需求的增加(例如,數十億的電晶體數量),其中的晶粒電晶體數目明顯增加。為了增加緊密度和/或功能性,一些半導體結構可以結合由磊晶沉積的材料(例如,沉積的和/或成長的半導體層)形成的半導體區域,其可以與用於磊晶沉積的材料的半導體基板之組成不同。接續言之,這種組成差異可能導致由半導體基板和磊晶沉積的材料之間的介面處之不匹配的分子晶格所引起的缺陷。
在特定範例中,由於具有第一材料的鰭片結構從具有第二材料的半導體基板延伸,所以存在由不匹配的分子晶格產生的缺陷區域/部分(例如,材料不匹 配)。在此種範例中,鰭片結構可為從基底半導體結構(例如,沉積原子在基底結構上)磊晶成長,使得第一材料之分子晶格結構與第二材料不匹配。鰭片和/或基板之所得到的缺陷區域可能導致強度和/或功能性的損失並且致能有害的漏電流(例如,電功能性)。
於某些範例中,缺陷區域被簡單地留在半導體裝置內。然而,這些缺陷區域可能表現為在屏蔽期間捕獲的早期組件劣化,從而降低裝置產量或潛在缺陷,這可能導致操作期間的可靠性問題。此外,前面所提的缺陷區域可能導致漏電流和/或需要使用更高的功率來運行功能性裝置。
100‧‧‧晶圓
102‧‧‧晶粒
200、700‧‧‧分層結構
202、204、220、302、702、706、1003‧‧‧基板
203、206、218、904、1002‧‧‧鰭片
210‧‧‧空腔
211、224、704‧‧‧缺陷區域
212‧‧‧側邊
216‧‧‧閘極
222、314‧‧‧線
304‧‧‧露出的表面
310‧‧‧開口
402、502‧‧‧回填
404‧‧‧端部
504‧‧‧層
602‧‧‧表面
708‧‧‧去除的部分
800‧‧‧鰭片結構
802‧‧‧梯形鰭片
804、902‧‧‧基板基底
806‧‧‧傾斜表面
808‧‧‧收斂尖端
900、1000‧‧‧裝置結構
903‧‧‧回填材料層
906‧‧‧裝置
910‧‧‧互連
1004‧‧‧橫向線
1100‧‧‧範例方法
1102、1104、1106、1108、1110、1202、1204、1206‧‧‧方塊
1300‧‧‧處理器平台
1312‧‧‧處理器
1313‧‧‧區域記憶體
1314‧‧‧揮發性記憶體
1316‧‧‧非揮發性記憶體
1318‧‧‧匯流排
1320‧‧‧介面電路
1322‧‧‧輸入裝置
1324‧‧‧輸出裝置
1326‧‧‧網路
1328‧‧‧大量儲存裝置
1332‧‧‧編碼的指令
圖1A示出其中本文揭露之範例可被實施的範例晶圓。
圖1B示出可以從圖1A之晶圓切割的範例晶粒。
圖2A-2D為圖1A之範例晶圓之範例分層結構的詳細橫斷面視圖,其中本文揭露之範例可被實施。
圖2E顯示指示半導體裝置之磊晶成長/沉積不匹配之橫斷面照片。
圖3A-3C為圖2A-2D示出之根據本揭露所教示的範例方法中所顯示的範例分層結構之橫斷面視圖。
圖4和5為可實施在本文所揭露之範例中的範 例回填製程的橫斷面視圖。
圖6 為可實施在本文所揭露之範例中的範例研磨製程的橫斷面視圖。
圖7為根據本揭露的教示示出範例半導體層製程的橫斷面視圖。
圖8描繪使用本文所揭露之範例定義的範例梯形鰭片結構。
圖9描繪使用本文所揭露之範例定義的範例裝置結構。
圖10描繪使用本文所揭露之範例定義的又一範例裝置結構。
圖11為表示用來實施本文所揭露之範例的範例方法的流程圖。
圖12為表示用來實施本文所揭露之範例的另一範例方法的流程圖。
圖13為可被用來執行本文所揭露之範例方法的處理器平台。
圖式未必按比例示出。取而代之的是,為了清楚表示多層和區域,圖中層的厚度可被放大。盡可能地,相同元件編號將在整個圖式和伴隨書面說明指的是相同或相似的部分。如本專利中所使用的,說明任何部分(例如,層、膜、範圍或平台)以任何方式定位在(例如,定位在、位於、設置在或形成在其上等等)其它部分上,是指參考的部分與另一部分接觸,或者參考的部分在 另一部分之上,其中一或多個中間部分位於它們之間。說明任何部分與另一部分接觸意味著兩部分之間沒有中間部分。
本發明揭露了去除半導體磊晶缺陷的方法和設備。例如,在半導體製程中整合不同基板材料的結果,由於材料之不匹配的分子晶格造成的缺陷可以表現出來。特別地,半導體層可被沉積和/或成長在基底半導體基板上。例如,缺陷區域可能存在於其中從第二材料之半導體基板延伸的第一材料之鰭片結構。在此種範例中,鰭片結構可從基底半導體結構磊晶成長,使得第一材料之分子晶格結構與第二材料之分子晶格結構不匹配。這些不匹配的分子結構可能因此定義缺陷區域,這又會導致強度和/或功能性的潛在損失。
於某些已知的範例中,缺陷區域被簡單地留在半導體裝置內(例如,嵌入的留在半導體裝置內)。例如,缺陷區域可嵌入在從晶圓切割之製造的分層晶粒結構內。然而,這些缺陷區域可能表現為立即組件故障或潛在缺陷。進一步,缺陷區域可能導致漏電流並且可能妨礙諸如矽與矽鍺之不同半導體材料的整合。更進一步,缺陷區域可能會導致其各自裝置更高的功率耗損/需求。
本文所揭露之範例去除和/或減少這些由不同半導體材料之整合/應用所導致的缺陷區域,這可能導致 介面原子的分子晶格未對準(例如,由磊晶成長/沉積引起的未對準)。因此,本文所揭露的範例能夠減少潛在的漏電流並且還能夠使用通常難以與矽整合的材料和/或材料系統,諸如矽鍺(SiGe)、鍺、鍺錫、砷化銦鎵(InGaAs)和/或III-V族化合物半導體等等。本文所揭露之範例還能夠降低半導體裝置的功率耗損。
為了去除缺陷區域(例如,從磊晶成長的分子未對準之範圍和/或體積),所揭露之範例利用去除製程以露出基板鰭片之部分,其是從不同材料之基板磊晶地成長,並且選擇性地蝕刻和/或研磨具有缺陷區域之基板的部分。於某些範例中,基板和/或鰭片在該部分被蝕刻之後退火。額外或替代地,於某些範例中,由蝕刻製程定義之開口被回填(例如,以晶格匹配或適用的間隙填料材料回填,諸如可流動的氧化物或其它類似的材料)。本文所揭露之範例還使得能夠形成傾斜的輪廓和/或鰭片形狀,例如梯形和/或傾斜的表面。本文所揭露之範例還使得鰭片結構和/或鰭片形狀中的佈線和/或裝置的整合。
圖1A示出其中本文揭露之範例可被實施的範例晶圓100。所示範例之晶圓100由多個半導體晶粒組成。於此範例中,各個半導體晶粒在從晶圓100分離(例如,切割)之前進行功能性的測試。特別地,測試圖案被提供給各個晶粒,以及每個晶粒被監視以具有指定的回應。於某些範例中,在該測試期間發現的故障晶粒被丟棄。
圖1B示出可以從圖1A之晶圓100切割之範例晶 粒(例如,微處理器晶粒)102。於此範例中,晶粒102係從晶圓100切割並且在以如前面所敘述之功能性測試成功地測試之後從晶圓100分離(例如,切割和/或切片)。例如,所示範例之晶粒102可被用於微處理器或任何其他半導體裝置。
圖2A-2D為圖1A之範例晶圓100之範例分層結構200的詳細橫斷面視圖,其中本文揭露之範例可被實施。圖2A-2D之範例表示可導致磊晶再成長/損傷部分的典型製程,其進而可能導致漏電流,這可能降低相應半導體裝置的效能(例如,計算效能)。回到圖2A,於此範例中為矽之基板(例如,層間介電質)202被顯示為具有延伸至另一基板(例如,溝槽間隙填充)204內之鰭片203。特別地,所示範例之鰭片203表示基板202之鰭片圖案之單個鰭片。
圖2B描繪在鰭片203已經被蝕刻之後的分層結構200。於此範例中,蝕刻製程已定義出在基板204中的空腔210,其中基板204延伸至基板202。根據所示範例,空腔210藉由圖2A中所顯示的選擇性蝕刻鰭片203而形成。此外或替代地,鰭片203經由控制滲透路徑和/或滲透範圍之計時蝕刻製程而被蝕刻。
回到圖2C,其顯示了磊晶再成長製程。特別地,鰭片206磊晶成長在圖2B中所顯示的空腔210中。所示範例之鰭片206係藉由沉積塗佈原子/材料至空腔210中來定義。然而,鰭片206由與基板202不同的材料(例如, 鍺)組成。這個材料不匹配(例如,不同分子結構/配置)之結果,缺陷區域(例如,缺陷部分、缺陷體積、缺陷範圍等等)211出現在或鄰近基板202和鰭片206之間的介面處。缺陷區域211定義其中不同材料之介面分子結構具有晶格不匹配的部分/體積。因此,缺陷區域211可導致組件缺陷(例如,漏電流等等)和/或缺乏互連和/或組件之內部結構完整性。缺陷區域211之效果的程度可以取決於基板202的第一材料和鰭片206的第二材料之間的分子晶格未對準的程度。於此範例中,側邊212係指定為晶圓100之背側。
圖2D進一步示出分層結構200之處理。如可在圖2D所示之視圖看出,閘極(例如,半導體閘極)216已被定義在鰭片206上、在鰭片206上方和/或圍繞鰭片206。此進一步處理(例如,前側處理)之結果,缺陷區域211仍出現在鰭片206和基板202之介面處。如上所解釋,這個缺陷區域211可能損害和/或消極地影響此半導體裝置的操作。
圖2E顯示指示磊晶成長/沉積不匹配之半導體裝置的橫斷面照片。如在所示範例中可以看出,磊晶成長的鰭片218從基板220延伸。此外,在線222之下,顯示了相應於各個鰭片218之缺陷區域224。
圖3A-3C為圖2A-2D示出之根據本揭露所教示的範例方法中所顯示的範例分層結構200之橫斷面視圖。回到圖3A,分層結構200被示出為從圖2A-2D中所示的視 圖反向(例如,倒置)以示出基板202的背側212上的處理。根據所示範例,上述之閘極216已經應用於基板302。
回到圖3B,基板202之一部分被去除,以定義基板206之露出的表面304。特別地,基板202已被蝕刻,以露出鰭片206之缺陷區域211。蝕刻製程可為機械、化學和/或光化學。雖然蝕刻製程描述於此範例中,此外或替代地,研磨製程可被用來露出缺陷區域211。例如,替代地,研磨和/或蝕刻製程可被用來定義鄰近缺陷區域211之基板202中/上的開口(例如,環狀開口)和/或空腔,以使缺陷區域211能夠露出用於蝕刻。
圖3C示出在缺陷區域211已被去除之後的分層結構200,從而定義開口310。於此範例中,開口310露出不包括顯著量的缺陷(例如,不包括缺陷區域211的任何部分)之鰭片206之部分。於某些範例中,分層結構200被進一步處理,使得開口310在進一步分層之後仍出現在空腔(例如,袋)中,和/或結構(例如,互連、組件)被添加到基板204上(在圖3C的視圖中)。
於某些範例中,退火製程可應用於本文所揭露之範例中。於某些範例中在缺陷區域211已被蝕刻(如上結合圖3C所述)之後,應用退火製程。例如,在此範例中,熱(其通常由線314指示)在低溫退火製程中被應用於分層結構200,以及分層結構200在被加熱之後緩慢地冷卻。根據所示範例,退火製程被用來去除蝕刻相關的介面電荷和/或缺陷(例如,與蝕刻製程相關聯的缺陷)。
於某些其它範例中,分層結構200在高溫製程中被退火。此外或替代地,利用氫退火製程。特別地,可以在高溫(例如450℃(攝氏溫度))和/或相對高的壓力(例如12個大氣壓(atm))下施加氘(H2)。雖然退火條件、溫度和壓力如上所述,任何合適的條件和/或退火技術可以使用適合於應用、厚度、期望的組件間隔和/或結構(例如,期望的分層配置)等。
圖4和5為可實施在本文所揭露之範例中的範例回填製程的橫斷面視圖。於某些範例中,鰭片206之露出的部分在蝕刻和/或研磨製程之後被覆蓋和/或被回填。回到圖4之所示範例,分層結構200之開口310以材料填充(例如,回填),以防止空腔和/或袋被形成在鰭片206上方。其結果,回填(例如回填材料)402被沉積在開口310中。於此範例中,回填402之端部404與基板206之露出的表面304相對緊密地對準。然而,在其它範例中,端部404可延伸通過露出的表面304或被凹陷在露出的表面304下方。
回到圖5,至圖4之回填材料的替代示例性應用顯示在圖5。根據所示範例,回填502被應用於分層結構200,以填充開口310並且延伸超出露出的表面304(與圖4的範例相反),從而定義分層結構200的層(例如,阻障層、保護層等等)504。
分別在圖4和5中顯示的回填402和/或回填502可為絕緣介電質(例如,非導電回填料材料)。可替代 地,回填402和/或回填502可包括導電材料和/或介電質。於某些範例中,金屬化可在回填材料之應用後發生(例如,在圖5之視圖中的回填502上方)。
圖6為可實施在本文所揭露之範例中的範例研磨製程的橫斷面視圖。特別地,這個研磨製程可在圖3B之步驟之後實施。此外或替代地,顯示的研磨製程可結合例如上面結合圖4和圖5描述的任何製程來實施。於所示的範例中可看出,研磨製程(例如,機制研磨製程)可被用來去除缺陷區域211和/或缺陷區域211之一部分,從而露出表面602。於某些範例中,進一步的層可被添加和/或金屬化可被定義在表面602上。
圖7為根據本揭露的教示示出範例半導體層製程的橫斷面視圖。於此範例中,分層結構700被顯示為包括基板702、缺陷區域704以及在缺陷區域704上方之應用的/沉積的基板(例如,半導體基板層)706。於此範例中,額外的層和/或金屬化可被設置(例如,沉積)在範例基板706上方(如圖7所示)、在範例基板706之內和/或在範例基板706上。於此範例中,然後藉由蝕刻製程和/或研磨製程去除基板702以及缺陷區域704的至少一部分,如由分層結構700之去除的部分708所指示。圖7之範例製程可被應用於晶粒之部分區段。換言之,藉由研磨和/或蝕刻圖案(例如,由抗蝕劑層定義)可去除基板702的一部分以及缺陷區域704之一部分。
圖8描繪範例梯形鰭片結構800,其使用本文 所揭露之用來去除磊晶缺陷之範例定義。根據所示範例,鰭片結構800包括從基板基底804延伸的梯形鰭片802,基板基底804可以是類似於基板204的基板層,或者可以是諸如回填層504之回填層。於此範例中,每個梯形鰭片802包括傾斜表面806以及在這範例中定義相對平坦表面的收斂尖端808。
圖9描繪使用本文所揭露之範例定義的範例裝置結構900。於此範例中,裝置結構900包括基板基底902、回填材料層903、從基板基底902延伸的鰭片904以及裝置(例如,電晶體、閘極、二極體等等)906。所示範例之鰭片904還包括彼此電性隔離並且沿著向上方向(如圖9所示)從鰭片904之不同部分和/或穿過鰭片904之不同部分延伸的互連(例如,金屬化互連、導線)910。
於某些範例中,鰭片904具有梯形形狀和/或斜面/傾斜表面。然而,在其它範例中,任合適當的幾何和/或形狀可被定義。
圖10描繪使用本文所揭露之範例定義的又一範例裝置結構1000。根據所示範例,裝置結構1000包括基板1003延伸的鰭片1002以及從其延伸的橫向線1004。所示範例之橫向線(例如,奈米線)1004可被用來電性耦合半導體晶圓和/或晶粒之一或多個組件(例如,電晶體、二極體等等)。雖然本文所示之範例結構包括鰭片、梯形組件、裝置結構、支持結構和/或線結構,本文所揭露之範例可被用來定義任何其他合適的半導體結構。
圖11為表示用來實施本文所揭露之範例的範例方法1100的流程圖。於此範例中,鰭片(例如,鰭片206)被處理以去除缺陷部分/區域(例如,缺陷部分211)。於此範例中,鰭片已經從基板磊晶地成長,並且具有不同於基板之材料。
去除基板之一部分(例如,基板202、基板702),以露出鰭片(例如,鰭片206)(方塊1102)。例如,所述部分可經由蝕刻和/或研磨製程去除。於其中基板之部分被蝕刻的範例中,蝕刻製程可為機械、化學和/或光化學。
去除含有缺陷(例如,缺陷區域211、缺陷區域704)之鰭片的部分(方塊1104)。例如,使用僅選擇性蝕刻鰭片之材料和/或更有效地蝕刻鰭片之材料(相對於基板)的蝕刻製程。此外或替代地,於某些範例中,可以使用比基板更快速率蝕刻鰭片之蝕刻溶液。
於某些範例中,退火鰭片(方塊1106)。於此範例中,鰭片以及整個晶粒和/或晶圓結構在超過450℃的溫度下進行高溫退火。於其它範例中,晶粒和/或晶圓結構進行低溫退火。
於某些範例中,藉由去除鰭片的缺陷部分(例如,藉由蝕刻鰭片定義的空腔)而產生的開口被回填(方塊1108)。於某些範例中,非導電介電質材料被應用來回填鰭片。於某些範例中,鰭片被回填成與基板表面(例如,基板表面之背側)相對齊平和/或對準。此外或 替代地,回填材料被研磨和/或蝕刻。
於某些範例中,基板和/或具有缺陷之鰭片的一部分被研磨(方塊1110)以及製程結束。特別地,鰭片之一部分和/或基板可以在此種研磨製程中一起去除。於某些範例中,使用研磨製程代替上述蝕刻和/或選擇性蝕刻製程。
圖12為表示可用來實施本文所揭露之範例的另一範例方法1200的流程圖。於此範例中,晶圓和/或晶粒之分層結構之缺陷部分被去除以防止潛在的漏電流問題。於此範例中,缺陷部分由被應用、分層和/或耦合在一起(例如,藉由定義不同材料之堆疊多層)的不同半導體材料定義。
根據所示範例,第一半導體層(例如,基板706)被置放在第二半導體層(例如,基板702)上,從而定義缺陷區域(例如,缺陷區域704),缺陷區域被定義在第一和第二半導體層之間(方塊1202)。特別地,第一和第二半導體層之晶格不匹配導致了缺陷區域被定義。
於此範例中,缺陷區域由第一半導體層完整地覆蓋。換言之,於此範例中,第一半導體層不被圖案化在第二半導體層上,而是應用作為層(例如,覆蓋層)。於其它範例中,第一半導體層可被應用為圖案(例如,在微影製程期間),從而也在第一和第二半導體層之間的介面處定義缺陷區域之圖案。
接著,添加了金屬化、額外的分層和/或組件 (方塊1204)。特別地,諸如電晶體之組件與相應的互連(例如,金屬互連)可在添加的第一半導體層內和/或上定義/添加。
去除(例如,蝕刻和/或研磨)第二半導體層與缺陷區域(方塊1206)以及製程結束。例如,其上配置有晶粒的晶圓可以耦合到載體/夾具,使得可以去除第二半導體層以及缺陷區域。
如上所述,表示用於實施本文所揭露之範例的範例方法的流程圖顯示於圖11和12。範例方法可由機器可讀取指令實施,機器可讀取指令包含由處理器執行之程式,其中處理器為諸如下面結合圖13討論的範例處理器平台1300中所示的處理器1312。可由半導體製造設備實施之程式可被嵌入在儲存在實體電腦可讀取媒體中的軟體中,其中實體電腦可讀取媒體可為諸如CD-ROM、軟碟、硬碟驅動器、數位多功能光碟(DVD)、藍光光碟或與處理器1312相關聯的記憶體,但是整個程式和/或其部分可以替代地由除了處理器1312之外的裝置執行和/或嵌入在韌體或專用的硬體中。此外,儘管該範例程式係參照在圖11和12中所示的該流程圖來描述,也可以使用許多其他的方法可以替代地使用實現本文所揭露的範例。例如,該等方塊的執行順序可被改變,和/或該等描述方塊中的一些方塊可被改變、刪除、或組合。
如上所述,圖11和12之範例方法可以使用編碼的指令(例如,電腦和/或機器可讀取指令)來實現, 其儲存在一種實體電腦可讀取儲存媒體上,諸如硬碟、快閃記憶體、唯讀記憶體(ROM)、光碟(CD)、數位多功能碟(DVD)、快取、隨機存取記憶體(RAM)和/或在其中資訊被儲存為任何時間長度之任何其他的儲存裝置或儲存碟(例如,用於延長的時間週期、永久地、用於簡短實例、用於暫時緩衝和/或用於該資訊的快取)。如本文所使用的,實體電腦可讀取儲存媒體一詞被明確地定義為包括任何類型的電腦可讀取儲存裝置和/或儲存碟,並且排除傳播的訊號以及排除傳輸媒體。如本文所使用的,「實體電腦可讀取儲存媒體」和「實體機器可讀取儲存媒體」可以互換地使用。另外地或替代地,圖11和12的範例方法可以使用編碼的指令(例如,電腦和/或機器可讀取指令)來實現,其儲存在一種非暫態電腦和/或機器可讀取媒體上,諸如硬碟、快閃記憶體、唯讀記憶體、光碟、數位多功能碟、快取、隨機存取記憶體和/或在其中資訊被儲存為任何時間長度之任何其他的儲存裝置或儲存碟(例如,用於延長的時間週期、永久地、用於簡短實例、用於暫時緩衝和/或用於該資訊的快取)。如本文所使用的,非暫態電腦可讀取媒體一詞被明確地定義為包括任何類型的電腦可讀取儲存裝置和/或儲存碟,並且排除傳播的訊號以及排除傳輸媒體。如本文所使用的,當「至少」一詞被使用為在申請專利範圍之前言部分中的該過渡用詞時,它具開放式的意義,如同「包含有」一詞具開放式的意義一樣。
圖13為能夠執行用以實施本文所揭露之範例之圖11和12的指令之範例處理器平台1300的方塊圖。處理器平台1300可為例如半導體製造裝置、晶圓/晶粒生產控制器、晶圓產生/處理裝置、晶粒/晶圓蝕刻裝置、伺服器、個人電腦、行動裝置(例如,行動電話、智慧型手機、諸如iPadTM的平板電腦)、個人數位助理(PDA)、網際網路設備、機上盒或任何其它類型的計算裝置。
所示範例之處理器平台1300包括處理器1312。所示範例之處理器1312為硬體。例如,處理器1312可由來自任何所需系列或製造商的一或多個積體電路、邏輯電路、微處理器或控制器實施。
所示範例之處理器1312包括區域記憶體1313(例如,快取)。所示範例之處理器1312經由匯流排1318與包括揮發性記憶體1314和非揮發性記憶體1316的主記憶體通訊。揮發性記憶體1314可由同步動態隨機存取記憶體(SDRAM)、動態隨機存取記憶體(DRAM)、RAMBUS動態隨機存取記憶體(RDRAM)和/或任何其它類型之隨機存取記憶體裝置實施。非揮發性記憶體1316可由快閃記憶體和/或任何其他所需類型之記憶體裝置實施。對於主記憶體1314、1316之存取由記憶體控制器控制。
所示範例之處理器平台1300還包括介面電路1320。介面電路1320可由任何類型之介面標準實施,諸如乙太介面、通用串列匯流排(USB)和/或PCI快速介面。
於所示的範例中,一或多個輸入裝置1322被 連接至該介面電路1320。輸入裝置1322允許使用者輸入資料和命令至處理器1312內。輸入裝置可由例如音頻感測器、麥克風、相機(靜止或視頻)、鍵盤、按鈕、滑鼠、觸控螢幕、軌跡板、軌跡球、isopoint和/或語音辨識系統而實施。
一或多個輸出裝置1324也連接至所示範例之介面電路720。輸出裝置1324可由例如顯示裝置(例如,發光二極體(LED)、有機發光二極體(OLED)、液晶顯示器、陰極射線管顯示器(CRT)、觸控螢幕、觸覺輸出裝置、印表機和/或揚聲器實施。所示之範例的介面電路1320因此典型地包括圖形驅動器卡、圖形驅動器晶片或圖形驅動器處理器。
所示之範例的介面電路1320還包括通訊裝置諸如傳輸器、接收器、收發器、數據機和/或網路介面卡,以便於經由一網路1326(例如,乙太網路連接、數位用戶線(DSL)、電話線、同軸電纜、蜂巢式電話系統、等等)與外部機器(例如,任何類型的計算裝置)做資料交換。
所示範例之處理器平台1300還包括用於儲存軟體和/或資料之一或多個大量儲存裝置1328。此種大量儲存裝置1328之範例包括軟碟驅動、硬碟驅動、光碟驅動、藍光光碟驅動、RAID系統以及數位多功能光碟(DVD)驅動。
圖11和12之編碼的指令1332可被儲存在大量 儲存裝置1328中、在揮發性記憶體1314中、在非揮發性記憶體1316中和/或在可去除實體電腦可讀取儲存媒體諸如CD或DVD。
範例1包括一種多層晶粒結構,其包括具有第一材料之鰭片,該鰭片從具有第二材料之第一基板層磊晶成長,並且其中該鰭片之缺陷部分被蝕刻或研磨,以及具有該鰭片延伸穿過的開口之第二基板層。
範例2包括範例1之請求標的,其中該鰭片被退火。
範例3包括範例2或1中任一者之請求標的,其中該開口在該鰭片被選擇性蝕刻之後以間隙材料回填。
範例4包括範例1-3中任一者之請求標的,其中該開口被研磨,以定義出該第二基板層之研磨的表面。
範例5可包括範例4之請求標的,並且更包括在該研磨的表面上方的半導體層。
範例6包括範例1-5中任一者之請求標的,並且更包括導線,其延伸穿過該鰭片或沿著該鰭片之外表面延伸。
範例7包括一種處理器,其包括複數個電晶體、複數個基板層以及鰭片,該鰭片至少延伸穿過該複數個基板層中的至少一者,其中該鰭片是從該複數個基板層中具有不同於該鰭片之材料的基板層磊晶成長,以及其中該鰭片之一部分被蝕刻或研磨,以減少在該鰭片和該基板層之間的介面處的磊晶缺陷。
範例8可包括範例7之請求標的,並且更包括在該鰭片之蝕刻的表面和該基板層之間的間隙填充材料。
範例9包括範例7或8中任一者之請求標的,並且更包括鄰近該鰭片之退火的表面。
範例10包括範例7-9中任一者之請求標的,並且更包括導線,其延伸穿過該鰭片或沿著該鰭片之外表面延伸。
範例11包括一種製造多層晶粒結構的方法,包括去除基板半導體材料之至少一部分,以露出在該基板材料和沉積的半導體材料之間的介面處的缺陷區域,該沉積的半導體材料不同於該基板半導體材料。該範例方法也包括去除該露出的缺陷區域。
範例12包括範例11之請求標的,其中該沉積的半導體材料包括基板層。
範例13包括範例11或12中任一者之請求標的,其中該沉積的半導體材料包括鰭片,該鰭片從該基板半導體材料磊晶成長。
範例14包括範例11-13中任一者之請求標的,並且更包括退火該晶粒結構。
範例15包括範例11-14中任一者之請求標的,並且更包括回填由蝕刻或研磨該露出的缺陷區域而定義的開口。
範例16包括範例11-15中任一者之請求標的,其中該開口以非導電間隙填料材料回填。
範例17包括範例11-16中任一者之請求標的,其中去除該露出的缺陷區域包括蝕刻該露出的缺陷區域。
範例18包括範例17之請求標的,其中蝕刻該露出的缺陷是經由選擇性蝕刻製程或計時化學蝕刻中的至少一者進行。
範例19包括一種方法,包括應用第一半導體材料至不同於該第一半導體材料之第二半導體材料,以定義期間的缺陷區域,以及去除該露出的缺陷區域。
範例20包括範例19之請求標的,並且更包括蝕刻或研磨該第一或第二半導體材料中的至少一者以露出該缺陷區域。
範例21包括範例19或20中任一者之請求標的,其中應用該第一半導體材料包括將該第一半導體材料圖案化到該第二半導體材料上。
範例22包括範例19-21中任一者之請求標的,其中應用該第一半導體材料包括從該第二半導體材料磊晶成長鰭片。
範例23包括範例19-22中任一者之請求標的,並且更包括退火該晶粒結構。
範例24包括範例19-23中任一者之請求標的,並且更包括回填由蝕刻或研磨該缺陷區域定義的開口。
範例25包括範例19-24中任一者之請求標的,其中去除該缺陷區域包括蝕刻該缺陷區域。
範例26包括範例25之請求標的,其中蝕刻該 缺陷區域包括選擇性蝕刻製程或計時化學蝕刻中的至少一者。
從上述可以理解,上述所揭露的方法、設備和製造物件提供有效地去除可能導致效能下降和/或負面影響半導體裝置操作之磊晶成長所導致的缺陷區域。
雖然本文已經揭露了某些範例方法、設備和製造物件,但是本專利的涵蓋範圍不限於此。相反,本專利的涵蓋完全屬於本專利權利要求的範圍內的所有方法、設備和製造物件。儘管本文所揭露的範例已經在與半導體和/或微處理器相關的範例中示出,但是本文所揭露的範例可以一般地應用於任何其它合適的互連(例如,分層互連)應用或蝕刻製程。
902‧‧‧基板基底
903‧‧‧回填材料層
904‧‧‧鰭片
906‧‧‧裝置
910‧‧‧互連
Claims (19)
- 一種多層晶粒結構,包含:鰭片,其具有第一材料,該鰭片從具有第二材料之第一基板層磊晶成長,其中該鰭片之缺陷部分被蝕刻或研磨;以及第二基板層,其具有該鰭片延伸穿過的開口;其中該開口被研磨,以定義出該第二基板層之研磨的表面。
- 如申請專利範圍第1項所述之多層晶粒結構,其中該鰭片被退火。
- 如申請專利範圍第1項所述之多層晶粒結構,其中該開口在該鰭片被選擇性蝕刻之後,以間隙材料回填。
- 如申請專利範圍第1項所述之多層晶粒結構,更包括在該研磨的表面上方的半導體層。
- 如申請專利範圍第1項所述之多層晶粒結構,更包括導線,其延伸穿過該鰭片或沿著該鰭片之外表面延伸。
- 一種處理器,包含:複數個電晶體; 複數個基板層;以及鰭片,其至少延伸穿過該複數個基板層中的至少一者,該鰭片是從該複數個基板層中具有不同於該鰭片之材料的基板層磊晶成長,其中該鰭片之一部分被蝕刻或研磨,以減少在該鰭片和該基板層之間的介面處的磊晶缺陷。
- 如申請專利範圍第6項所述之處理器,更包括間隙填充材料,其在該鰭片之蝕刻的表面和該基板層之間。
- 如申請專利範圍第6項所述之處理器,更包括緊鄰該鰭片之退火的表面。
- 如申請專利範圍第6項所述之處理器,更包括導線,其延伸穿過該鰭片或沿著該鰭片之外表面延伸。
- 一種製造多層晶粒結構的方法,包含:去除基板半導體材料之至少一部分,以露出在該基板材料和沉積的半導體材料之間的介面處的缺陷區域,該沉積的半導體材料不同於該基板半導體材料;以及去除該露出的缺陷區域。
- 如申請專利範圍第10項所述之方法,其中該沉積的半導體材料包括基板層。
- 如申請專利範圍第10項所述之方法,其中該沉積的半導體材料包括鰭片,該鰭片從該基板半導體材料磊晶成長。
- 如申請專利範圍第10項所述之方法,更包括退火該晶粒結構。
- 如申請專利範圍第10項所述之方法,更包括回填由蝕刻或研磨該露出的缺陷區域而定義的開口。
- 如申請專利範圍第10項所述之方法,其中該開口以非導電間隙填料材料回填。
- 如申請專利範圍第10項所述之方法,其中去除該露出的缺陷區域包括蝕刻該露出的缺陷區域。
- 如申請專利範圍第16項所述之方法,其中蝕刻該露出的缺陷是經由選擇性蝕刻製程或計時化學蝕刻中的至少一者進行。
- 如申請專利範圍第10項所述之方法,更包括應用該沉積的半導體材料至該基板半導體材料上。
- 如申請專利範圍第18項所述之方法,其中應用該沉積的半導體材料包括從該基板半導體材料磊晶成長鰭片。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
??PCT/US16/54846 | 2016-09-30 | ||
WOPCT/US16/54846 | 2016-09-30 | ||
PCT/US2016/054846 WO2018063346A1 (en) | 2016-09-30 | 2016-09-30 | Methods and apparatus to remove epitaxial defects in semiconductors |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201814783A TW201814783A (zh) | 2018-04-16 |
TWI749047B true TWI749047B (zh) | 2021-12-11 |
Family
ID=61760058
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106127138A TWI749047B (zh) | 2016-09-30 | 2017-08-10 | 去除半導體中的磊晶缺陷的方法和設備 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10978590B2 (zh) |
TW (1) | TWI749047B (zh) |
WO (1) | WO2018063346A1 (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20120104472A1 (en) * | 2010-10-18 | 2012-05-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin-like field effect transistor (finfet) device and method of manufacturing same |
US20160087062A1 (en) * | 2014-09-19 | 2016-03-24 | Institute of Microelectronics, Chinese Academy of Sciences | Semiconductor devices and methods for manufacturing the same |
US9368604B1 (en) * | 2015-03-16 | 2016-06-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of removing threading dislocation defect from a fin feature of III-V group semiconductor material |
TW201626560A (zh) * | 2014-10-15 | 2016-07-16 | 台灣積體電路製造股份有限公司 | 半導體元件、鰭式場效電晶體之形成方法及半導體元件之製造方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9153645B2 (en) | 2005-05-17 | 2015-10-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication |
US8173551B2 (en) * | 2006-09-07 | 2012-05-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Defect reduction using aspect ratio trapping |
US9523715B2 (en) * | 2012-04-13 | 2016-12-20 | Formfactor, Inc. | Wiring substrate with filled vias to accommodate custom terminals |
US8617996B1 (en) | 2013-01-10 | 2013-12-31 | Globalfoundries Inc. | Fin removal method |
-
2016
- 2016-09-30 US US16/327,728 patent/US10978590B2/en active Active
- 2016-09-30 WO PCT/US2016/054846 patent/WO2018063346A1/en active Application Filing
-
2017
- 2017-08-10 TW TW106127138A patent/TWI749047B/zh active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20120104472A1 (en) * | 2010-10-18 | 2012-05-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin-like field effect transistor (finfet) device and method of manufacturing same |
US20160087062A1 (en) * | 2014-09-19 | 2016-03-24 | Institute of Microelectronics, Chinese Academy of Sciences | Semiconductor devices and methods for manufacturing the same |
TW201626560A (zh) * | 2014-10-15 | 2016-07-16 | 台灣積體電路製造股份有限公司 | 半導體元件、鰭式場效電晶體之形成方法及半導體元件之製造方法 |
US9368604B1 (en) * | 2015-03-16 | 2016-06-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of removing threading dislocation defect from a fin feature of III-V group semiconductor material |
Also Published As
Publication number | Publication date |
---|---|
US20190189795A1 (en) | 2019-06-20 |
TW201814783A (zh) | 2018-04-16 |
US10978590B2 (en) | 2021-04-13 |
WO2018063346A1 (en) | 2018-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI545693B (zh) | 關於形成具有犧牲插件之基板通孔之裝置、系統、及方法 | |
JP6125669B2 (ja) | グラフェン遮蔽体を有する三次元(3d)集積回路(3dic)および関連する製造方法 | |
JP6415692B2 (ja) | マルチゲート高電子移動度トランジスタおよび製造方法 | |
US20180005945A1 (en) | Cavity Generation For Embedded Interconnect Bridges Utilizing Temporary Structures | |
WO2022198369A1 (en) | Three-dimensional memory devices and methods for forming the same | |
KR101842814B1 (ko) | 기판-관통 전극 및 전면 구조를 제조하기 위한 방법, 시스템 및 디바이스 | |
US9343362B2 (en) | Microelectronic devices with through-silicon vias and associated methods of manufacturing | |
CN106537600A (zh) | 具有空隙加速击穿的mos反熔丝 | |
US20130313718A1 (en) | Substrates Comprising Integrated Circuitry, Methods Of Processing A Substrate Comprising Integrated Circuitry, And Methods Of Back-Side Thinning A Substrate Comprising Integrated Circuitry | |
US10923455B2 (en) | Semiconductor apparatus and method for preparing the same | |
US20150206801A1 (en) | Devices, systems, and methods related to planarizing semiconductor devices after forming openings | |
TWI720007B (zh) | 用於具有取代層間介電質(ild)的積體電路結構的方法、設備及系統 | |
TW201735180A (zh) | 藉由背面揭露摻雜半導體結構之子鰭區域的方法與相關裝置 | |
WO2022198359A1 (en) | Three-dimensional memory devices and methods for forming the same | |
TWI749047B (zh) | 去除半導體中的磊晶缺陷的方法和設備 | |
US20230005944A1 (en) | Three-dimensional memory devices and methods for forming the same | |
CN105097662B (zh) | 一种半导体器件及其制造方法、电子装置 | |
US8916445B1 (en) | Semiconductor devices and methods of manufacture | |
CN108346569B (zh) | 半导体器件的制作方法 | |
US9412657B2 (en) | Method for manufacturing semiconductor device | |
US20240055353A1 (en) | Contact structure and method of forming the same | |
US8664114B2 (en) | Image sensor and method for fabricating the same | |
US20140273440A1 (en) | Semiconductor device channels | |
CN105590834A (zh) | 一种半导体器件及其制造方法、电子装置 | |
TW201448116A (zh) | 於一積體電路中形成柵欄導體 |