TWI738502B - 用來在一記憶裝置中藉助於在初始化階段的期間的相關偵測進行自動電源控制的方法以及設備 - Google Patents

用來在一記憶裝置中藉助於在初始化階段的期間的相關偵測進行自動電源控制的方法以及設備 Download PDF

Info

Publication number
TWI738502B
TWI738502B TW109131246A TW109131246A TWI738502B TW I738502 B TWI738502 B TW I738502B TW 109131246 A TW109131246 A TW 109131246A TW 109131246 A TW109131246 A TW 109131246A TW I738502 B TWI738502 B TW I738502B
Authority
TW
Taiwan
Prior art keywords
input
output
power supply
voltage
supply voltage
Prior art date
Application number
TW109131246A
Other languages
English (en)
Other versions
TW202115719A (zh
Inventor
錢昱瑋
蔡秉諺
林峻葦
Original Assignee
慧榮科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 慧榮科技股份有限公司 filed Critical 慧榮科技股份有限公司
Publication of TW202115719A publication Critical patent/TW202115719A/zh
Application granted granted Critical
Publication of TWI738502B publication Critical patent/TWI738502B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0625Power saving in storage systems
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/32Timing circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本發明提供一種用來在一記憶裝置中進行自動電源控制的方法以及設備。該方法包含:在該記憶裝置的初始化階段的期間,對參考時脈請求訊號進行訊號位準偵測以判斷該參考時脈請求訊號在第一預定電壓位準還是第二預定電壓位準,以為該記憶裝置進行自動電源控制,其中該參考時脈請求訊號是透過輸入輸出墊片接收;以及依據選擇性調節電路的輸入訊號帶有的邏輯值,進行選擇性電源控制以依據主要電源電壓產生次要電源電壓,其中該選擇性電源控制因應該輸入訊號帶有的邏輯值使得次要電源電壓不是等於主要電源電壓就是等於主要電源電壓的調節後電壓。

Description

用來在一記憶裝置中藉助於在初始化階段的期間的相關偵測進行自動電源控制的方法以及設備
本發明係關於記憶體控制,尤指一種用來在一記憶裝置(例如保全數位(簡稱SD)快捷(SD Express)記憶卡等)中(例如藉助於在一初始化階段的期間的相關偵測)進行自動電源控制的方法以及設備(apparatus)。
記憶裝置可包含用來儲存資料(例如使用者資料)的快閃記憶體,而這個快閃記憶體的存取的管理可能相當複雜。例如,該記憶裝置可為符合SD標準的記憶卡,並且可被稱為SD記憶卡。基於具備有六位元(bit)SD介面的架構,這個SD記憶卡的最大資料傳輸率可達到每秒104百萬位元組(megabyte, MB)。隨著技術的進步,儲存容量越變越大,目前的資料傳輸率開始不敷使用。相關技術正嘗試解決這個問題,例如,藉由使用不同介面來實施該記憶卡,但也因此衍生其他問題。因此,需要一種新穎的方法以及相關架構,以在沒有副作用或較不會帶來副作用的情況下解決這些問題。
本發明之一目的在於提供一種用來在一記憶裝置(例如SD快捷記憶卡等)中(例如藉助於在一初始化階段的期間的相關偵測)進行自動電源控制的方法以及設備,以解決上述問題。
本發明至少一實施例提供一種用來在一記憶裝置中進行自動電源控制的方法。該記憶裝置可包含一非揮發性記憶體(non-volatile memory, NV memory),而該非揮發性記憶體可包含至少一非揮發性記憶體元件(例如一或多個非揮發性記憶體元件)。該方法可包含:在該記憶裝置的一初始化階段的期間,對一參考時脈請求訊號進行訊號位準偵測,以判斷該參考時脈請求訊號是在一第一預定電壓位準還是一第二預定電壓位準,以供為該記憶裝置進行該自動電源控制,其中該參考時脈請求訊號是透過該記憶裝置中之一傳輸介面電路的一輸入輸出(input output, IO)墊片(pad)自一主裝置(host device)接收。例如,該訊號位準偵測可包含:對該參考時脈請求訊號的一電壓進行一分壓(voltage division)運作以將該電壓轉換為一分壓後電壓(divided voltage);將該分壓後電壓與一預定參考電壓位準進行比較以產生一比較結果,其中該比較結果指出該參考時脈請求訊號是在該第一預定電壓位準還是該第二預定電壓位準;以及將該比較結果鎖存(latch)為一鎖存後結果,並且產生帶有(carry)該鎖存後結果的一鎖存輸出訊號,以供透過邏輯值設定控制該傳輸介面電路的一選擇性調節電路(selective regulation circuit, SRC)。該方法可另包含:依據該選擇性調節電路的一輸入訊號所帶有的一邏輯值,進行選擇性電源控制以依據一個主要(main)電源電壓產生一個次要(secondary)電源電壓,其中該主要電源電壓是從該主裝置取得,以及該選擇性電源控制因應該選擇性調節電路的該輸入訊號所帶有的該邏輯值使得該次要電源電壓不是等於該主要電源電壓就是等於該主要電源電壓的一調節後電壓。
除了以上方法外,本發明亦提供一種記憶裝置,且該記憶裝置可包含一非揮發性記憶體以及一控制器。該非揮發性記憶體係用來儲存資訊,其中該非揮發性記憶體包含至少一非揮發性記憶體元件(例如一或多個非揮發性記憶體元件)。該控制器係耦接至該非揮發性記憶體,且該控制器係用來控制該記憶裝置的運作。另外,該控制器包含一處理電路以用來依據來自一主裝置的複數個主裝置指令控制該控制器,以容許該主裝置透過該控制器存取該非揮發性記憶體,且另包含耦接至該處理電路的一傳輸介面電路以用來為該記憶裝置來與該主裝置進行通訊。例如,該傳輸介面電路可包含一輸入輸出墊片以用來接收來自該主裝置的一參考時脈請求訊號、一選擇性調節電路以用來進行選擇性電源控制、以及耦接至該輸入輸出墊片以及該選擇性調節電路的一訊號位準偵測電路。該訊號位準偵測電路係用來在該記憶裝置的一初始化階段的期間對該參考時脈請求訊號進行訊號位準偵測,以判斷該參考時脈請求訊號是在一第一預定電壓位準還是一第二預定電壓位準,以供為該記憶裝置進行自動電源控制。尤其,該訊號位準偵測電路可包含一分壓器(voltage divider)、耦接至該分壓器的一比較器、以及耦接至該比較器的一鎖存裝置。該分壓器係用來對該參考時脈請求訊號的一電壓進行一分壓運作以將該電壓轉換為一分壓後電壓。該比較器係用來將該分壓後電壓與一預定參考電壓位準進行比較以產生一比較結果,其中該比較結果指出該參考時脈請求訊號是在該第一預定電壓位準還是該第二預定電壓位準。該鎖存裝置係用來將該比較結果鎖存為一鎖存後結果,並且產生帶有該鎖存後結果的一鎖存輸出訊號,以供透過邏輯值設定控制該選擇性調節電路。例如,依據該選擇性調節電路的一輸入訊號所帶有的一邏輯值,該選擇性調節電路進行該選擇性電源控制以依據一個主要電源電壓產生一個次要電源電壓,其中該主要電源電壓是從該主裝置取得,以及該選擇性電源控制因應該選擇性調節電路的該輸入訊號所帶有的該邏輯值使得該次要電源電壓不是等於該主要電源電壓就是等於該主要電源電壓的一調節後電壓。
依據某些實施例,本發明亦提供一種相關的電子裝置。該電子裝置可包含有上述記憶裝置,且可另包含:該主裝置,耦接至該記憶裝置。該主裝置可包含:至少一處理器,用來控制該主裝置的運作;以及一電源供應電路,耦接至該至少一處理器,用來提供電源給該至少一處理器以及該記憶裝置。另外,該記憶裝置可提供儲存空間給該主裝置。
除了以上方法外,本發明亦提供一種記憶裝置的控制器,其中該記憶裝置包含該控制器以及一非揮發性記憶體。該非揮發性記憶體可包含至少一非揮發性記憶體元件(例如一或多個非揮發性記憶元件)。另外,該控制器包含一處理電路以用來依據來自一主裝置的複數個主裝置指令控制該控制器,以容許該主裝置透過該控制器存取該非揮發性記憶體,且另包含耦接至該處理電路的一傳輸介面電路以用來為該記憶裝置來與該主裝置進行通訊。例如,該傳輸介面電路可包含一輸入輸出墊片以用來接收來自該主裝置的一參考時脈請求訊號、一選擇性調節電路以用來進行選擇性電源控制、以及耦接至該輸入輸出墊片以及該選擇性調節電路的一訊號位準偵測電路。該訊號位準偵測電路係用來在該記憶裝置的一初始化階段的期間對該參考時脈請求訊號進行訊號位準偵測,以判斷該參考時脈請求訊號是在一第一預定電壓位準還是一第二預定電壓位準,以供為該記憶裝置進行自動電源控制。尤其,該訊號位準偵測電路可包含一分壓器、耦接至該分壓器的一比較器、以及耦接至該比較器的一鎖存裝置。該分壓器係用來對該參考時脈請求訊號的一電壓進行一分壓運作以將該電壓轉換為一分壓後電壓。該比較器係用來將該分壓後電壓與一預定參考電壓位準進行比較以產生一比較結果,其中該比較結果指出該參考時脈請求訊號是在該第一預定電壓位準還是該第二預定電壓位準。該鎖存裝置係用來將該比較結果鎖存為一鎖存後結果,並且產生帶有該鎖存後結果的一鎖存輸出訊號,以供透過邏輯值設定控制該選擇性調節電路。例如,依據該選擇性調節電路的一輸入訊號所帶有的一邏輯值,該選擇性調節電路進行該選擇性電源控制以依據一個主要電源電壓產生一個次要電源電壓,其中該主要電源電壓是從該主裝置取得,以及該選擇性電源控制因應該選擇性調節電路的該輸入訊號所帶有的該邏輯值使得該次要電源電壓不是等於該主要電源電壓就是等於該主要電源電壓的一調節後電壓。
本發明的方法以及相關設備能確保該記憶裝置能在各種情況下妥善地運作。例如,該方法提供多個控制方案以用於自動電源控制。另外,藉助於在該初始階段的相關偵測,該選擇性調節電路可提供輸出輸出電源之正確的電壓位準給至少一輸入輸出細胞(cell),且該記憶裝置以及該控制器(例如記憶體控制器)不會需要某些非必要的可選的(optional)設計諸如額外的接合墊片(bonding pad)、額外的輸入輸出墊片等。
本發明的實施例提供一種用來在一記憶裝置(例如SD快捷記憶卡等)中(例如藉助於在一初始化階段的期間的相關偵測)進行自動電源控制的方法以及設備。為便於理解,該設備可包含第1圖所示之電子裝置10的至少一部分(例如一部分或全部),但本發明不限於此。
電子裝置10可包含一主裝置50以及一記憶裝置100,其中記憶裝置100可作為上述記憶裝置的例子。主裝置50可包含至少一處理器(例如一或多個處理器),其可統稱為處理器52,且可另包含耦接至處理器52的電源供應電路54。處理器52係用來控制主裝置50的運作,而電源供應電路54係用來提供電源給處理器52以及記憶裝置100,並且輸出一或多個驅動電壓至記憶裝置100。記憶裝置100可提供儲存空間給主裝置50,並且自主裝置50取得該一或多個驅動電壓以作為記憶裝置100的電力來源。主裝置50的例子可包含(但不限於)一多功能行動電話、一可穿戴式裝置、一平板電腦、以及一個人電腦諸如一桌上型電腦以及一膝上型電腦。記憶裝置100的例子可包含(但不限於)一可攜式記憶裝置(例如符合SD/MMC、CF、MS或XD標準的記憶卡)、一固態硬碟(solid state drive, SSD)、以及分別符合UFS及eMMC標準之各種形式的嵌入式(embedded)記憶裝置。依據本實施例,記憶裝置100可包含一控制器諸如一記憶體控制器110,且可另包含一非揮發性記憶體(non-volatile memory, NV memory)120,其中該控制器係用來控制記憶裝置100的運作並且存取非揮發性記憶體120,以及非揮發性記憶體120係用來儲存資訊。非揮發性記憶體120可包含至少一非揮發性記憶體元件(例如一或多個非揮發性記憶體元件),諸如複數個非揮發性記憶體元件122-1、122-2、…、及122-N,其中「N」可代表大於一的正整數。例如,非揮發性記憶體120可為一快閃記憶體,而非揮發性記憶體元件122-1、122-2、…、及122-N可為複數個快閃記憶體晶片(chip)或複數個快閃記憶體裸晶(die),但本發明不限於此。
如第1圖所示,記憶體控制器110可包含一處理電路諸如一微處理器112、一儲存單元諸如一唯讀記憶體(Read Only Memory, ROM)112M、一控制邏輯電路114、一隨機存取記憶體(random access memory, RAM)116、以及一傳輸介面電路118,其中上列元件可透過一匯流排彼此互相耦接。隨機存取記憶體116係以一靜態隨機存取記憶體(Static RAM, SRAM)來實施,但本發明不限於此。隨機存取記憶體116可用來提供內部儲存空間給記憶體控制器110,例如,隨機存取記憶體116可用來提供內部儲存空間給記憶體控制器110,例如,隨機存取記憶體116可被用來當作一緩衝記憶體以供緩衝資料。另外,本實施例的唯讀記憶體112M係用來儲存一程式碼112C,而微處理器112係用來執行程式碼112C以控制對非揮發性記憶體120的存取。請注意,在某些例子中,程式碼112C可被儲存在隨機存取記憶體116或任何形式之記憶體內。此外,於控制邏輯電路114中之一資料保護電路(未顯示)可包戶資料及/或進行錯誤更正,而傳輸介面電路118可符合一特定通訊標準(例如串列高級技術附件(Serial Advanced Technology Attachment,簡稱SATA)標準、通用序列匯流排(Universal Serial Bus,簡稱USB)標準、快捷外設互聯(Peripheral Component Interconnect Express,簡稱PCIe)標準、嵌入式多媒體卡(embedded Multi Media Card,簡稱eMMC)標準、或通用快閃儲存(Universal Flash Storage,簡稱UFS)標準),且可依據該特定通訊標準進行通訊,例如,為記憶裝置100來與主裝置50進行通訊。
尤其,傳輸介面電路118可符合一較新的通訊標準諸如SD 7.0標準等,並且可專注於較高速的通訊,且可相容於多個通訊標準諸如PCIe標準、SD 6.0標準等。傳輸介面電路118可包含多個子電路,且該多個子電路可包含支援對應於一第一通訊協定(例如PCIe通訊協定)的實體層(physical layer, PHY)電路(例如PCIe實體層電路),且可另包含一自動電源控制電路以用來進行自動電源控制。例如,主裝置50可支援對應於該第一通訊協定的通訊,而傳輸介面電路118可透過該實體層電路來與主裝置50進行通訊。又例如,主裝置50可支援對應於一第二通訊協定的通訊而不是該第一通訊協定,而傳輸介面電路118可不使用該實體層電路來與主裝置50進行通訊。另外,該自動電源控制電路可包含一訊號位準偵測電路118D、一選擇性調節電路(selective regulation circuit, SRC)118S(在第1圖中標示為「SRC」以求簡明)、以及至少一輸入輸出(input output,簡稱IO)細胞(cell)(例如一或多個IO細胞)諸如IO細胞118C,其中上述至少一IO細胞可包含分別對應於傳輸介面電路118的複數個IO墊片(pad)的複數個IO細胞{118C},且該複數個IO細胞{118C}的任一者(例如該IO細胞118C)可用來將在該複數個IO墊片之對應的IO墊片上的外部訊號轉換為記憶體控制器110的內部訊號、或將該內部訊號轉換為在該對應的IO墊片上的該外部訊號,但本發明不限於此。記憶體控制器100可在記憶裝置100的初始化階段的期間利用訊號位準偵測電路118D於對應的端子對主裝置50與記憶裝置100之間的某個訊號(例如CLKREQ#)進行訊號位準偵測,以供自動地控制上述至少一IO細胞的至少一IO電源。例如,依據訊號位準偵測,記憶體控制器110可利用選擇性調節電路118S自動地從多個候選電壓位準(例如3.3 V或1.8 V)選擇一對應的電壓位準,並且輸出該對應的電壓位準(例如3.3 V或1.8 V)以作為該IO電源。如此一來,相關技術的問題(例如非必要的可選的(optional)設計諸如額外的接合墊片(bonding pad)、額外的IO墊片等)能得以避免。
在本實施例中,主裝置50可傳送主裝置指令(host command)與對應的邏輯位址至記憶體控制器110來存取記憶裝置100。記憶體控制器110接收主裝置指令與邏輯位址,並將主裝置指令轉譯成記憶體操作指令(可簡稱為操作指令),再以操作指令控制非揮發性記憶體120讀取、寫入/編程非揮發性記憶體120中於某些實體位址的記憶單位(例如資料頁面),其中實體位址對應於邏輯位址。
第2圖為依據本發明一實施例繪示之第1圖所示之設備的某些實施細節。主裝置側(host side)以及裝置側(device side)分別對應於主裝置50以及記憶裝置100。主裝置50可包含符合一或多個通訊標準(例如該特定通訊標準)的傳輸介面電路,以供與記憶裝置100進行通訊,且這個通訊界面電路可包含一組IO墊片諸如第2圖所示之於該主裝置側的主裝置墊片(host pad),且可另包含一組上拉電阻諸如在該主裝置墊片旁邊的上拉電阻。例如,當主裝置50開始對記憶裝置100進行上電(power up),一上拉電壓可預設透過該上拉電阻將於該主裝置墊片的參考時脈請求訊號CLKREQ#上拉。在第2圖所示之裝置側,用於傳輸參考時脈請求訊號CLKREQ#的IO墊片210(在第2圖中標示為「CLKREQ# IO墊片」以求簡明)可作為上述對應的IO墊片的例子。訊號位準偵測電路118D可包含一分壓器(voltage divider)220、一比較器230(在第2圖中標示為「CMP」以求簡明)、一鎖定控制電路240以及一鎖存(latch)裝置250。例如,分壓器220可包含分別具有預定電阻值R1R2 的一組電阻器R1及R2(其電阻值分別以相同的符號的斜體來表示以便於理解),以及鎖存裝置250可用D型鎖存器、RS鎖存器等來實施。另外,選擇性調節電路118S可透過一邏輯單元260諸如至少一邏輯閘(例如一或多個邏輯閘)耦接至訊號位準偵測電路118D,並且可包含一調節器(regulator)/穩壓器諸如一低壓降(low dropout, LDO)穩壓器270以及一開關電路280,其中開關電路280可包含至少一開關(例如一或多個開關)。
為便於理解,當參考時脈請求訊號CLKREQ#被上拉時,參考時脈請求訊號CLKREQ#的電壓V0可在一第一預定電壓位準諸如3.3 伏特(volt,簡稱V)或一第二預定電壓位準諸如1.8 V,取決於主裝置50支援的某個模式,但本發明不限於此。訊號位準偵測電路118D可對參考時脈請求訊號CLKREQ#進行訊號位準偵測,以判斷參考時脈請求訊號CLKREQ#是在該第一預定電壓位準(例如3.3 V)還是該第二預定電壓位準(例如1.8 V),以供為記憶裝置100進行自動電源控制。分壓器220可對參考時脈請求訊號CLKREQ#的電壓V0進行一分壓運作以將電壓V0轉換為一分壓後電壓V1於電阻器R1與R2之間的節點,例如V1 = (R1 / (R1 +R2 )) * V0。如第2圖所示,比較器230可將分壓後電壓V1與一預定參考電壓位準Compare_Voltage進行比較以產生一比較結果,尤其該比較結果可指出電壓V0是否達到(大於或等於)一預定臨界電壓位準Vth,因此可指出參考時脈請求訊號CLKREQ#是在該第一預定電壓位準(例如3.3 V)還是該第二預定電壓位準(例如1.8 V),例如Vth = ((R1 +R2 ) /R1 ) * Compare_Voltage)。假設Vth = 2.55 V且預定參考電壓位準Compare_Voltage是一參考電壓產生器產生的某個參考電壓,電阻器R1及R2預定電阻值R1R2 可被妥善地設計以確保針對參考時脈請求訊號CLKREQ#的訊號位準偵測的正確性。
在鎖定控制電路240的控制下,鎖存裝置220可鎖存比較器230的比較器輸出訊號,諸如帶有(carry)該比較結果的比較器輸出訊號,以將該比較結果鎖存為一鎖存後結果,並且產生帶有該鎖存後結果的鎖存輸出訊號。例如,該比較器輸出訊號的高電壓位準以及低電壓位準可分別代表邏輯值1以及0,以分別指出電壓V0達到預定臨界電壓位準Vth的第一情況(例如參考時脈請求訊號CLKREQ#是在該第一預定電壓位準諸如3.3 V)以及電壓V0未達到預定臨界電壓位準Vth的第二情況(例如參考時脈請求訊號CLKREQ#是在該第二預定電壓位準諸如1.8 V),但本發明不限於此。由於該鎖存輸出訊號所帶有的該鎖存後結果可代表鎖存裝置250鎖存該比較器輸出訊號的時的該比較結果,該鎖存輸出訊號的高電壓位準以及低電壓位準可分別代表邏輯值1以及0,以分別指出該第一情況以及該第二情況。另外,邏輯單元260可旁通(bypass)該鎖存輸出訊號的邏輯值1或0,或容許微處理器112在需要時強制地設定邏輯值1及0的其中一者。尤其,記憶體控制器110(微處理器112)可致能(enable)訊號位準偵測電路118D(在第2圖中標示為「自動開關致能」以便於理解),例如透過帶有一致能狀態的致能訊號(例如其邏輯值1),而邏輯單元260可將該鎖存輸出訊號的邏輯值1或0旁通至選擇性調節電路118S,但本發明不限於此。例如記憶體控制器110(例如微處理器112)可透過帶有該致能狀態的致能訊號(例如其邏輯值1)來致能訊號位準偵測電路118D,並且可利用邏輯單元260基於一或多個規則諸如韌體控制規則(在第2圖中標示為「韌體控制」以便於理解)以邏輯值1或0取代(或強制地設定)該鎖存輸出訊號的邏輯值1或0,尤其是以該鎖存後結果為參考。又例如,記憶體控制器110(例如微處理器112)可除能(disable)訊號位準偵測電路118D,例如透過帶有一除能狀態的致能訊號(例如其邏輯值0),並且可利用邏輯單元260基於該一或多個規則諸如該韌體控制規則來設定邏輯值0或1。
由於邏輯單元260可用來依據一或多個規則提供控制選擇性調節電路118的控制路徑給記憶體控制器110,邏輯單元260的實施方式可取決於各種設計作變化。邏輯單元260之上述至少一邏輯閘的例子可包含(但不限於)或(OR)閘、互斥或(exclusive-OR, XOR)閘、及(AND)閘等。如第2圖所示,選擇性調節電路118S可依據邏輯單元260的輸出來運作,諸如依據該鎖存輸出訊號的邏輯值1或0。尤其,選擇性調節電路118S可選擇性地旁通自主裝置50取得的主要電源電壓PWR1(例如3.3 V)或對主要電源電壓PWR1進行電壓調節,以產生次要電源電壓PWR2(例如3.3 V或1.8 V)以作為上述至少一IO細胞(例如IO細胞118C)的IO電源,其中低壓降穩壓器270可對主要電源電壓PWR1進行電壓調節以產生一調節後電壓(例如1.8 V)以供選擇。例如,當邏輯單元260的輸出帶有邏輯值1(例如這個輸出是在其高電壓位準),開關電路280可選擇主要電源電壓PWR1作為次要電源電壓PWR2。又例如,當邏輯單元260的輸出帶有邏輯值0(例如這個輸出是在其低電壓位準),開關電路280可選擇低壓降穩壓器270所產生的該調節後電壓(例如1.8 V)作為次要電源電壓PWR2。
依據某些實施例,主要電源電壓PWR1可用多個驅動電壓VDD1、VDD2等其中一者來實施,諸如驅動電壓VDD1,但本發明不限於此。
第3圖為依據本發明一實施例之用來在一記憶裝置中進行自動電源控制的方法的工作流程300,其中該方法能被施加在該控制器諸如記憶體控制器110、記憶裝置100、以及設置有記憶裝置100的電子裝置10。
在步驟S10中,在記憶裝置100的初始化階段的期間,記憶體控制器110(例如訊號位準偵測電路118D)可對參考時脈請求訊號CLKREQ#進行訊號位準偵測,以判斷參考時脈請求訊號CLKREQ#是在該第一預定電壓位準(例如3.3 V)還是該第二預定電壓位準(例如1.8 V),以供為記憶裝置100進行自動電源控制。例如,參考時脈請求訊號CLKREQ#可透過傳輸介面電路118的IO墊片260自主裝置50接收,且IO墊片210可被視為記憶裝置100的一端子,諸如傳輸介面電路118的多個端子的其中一者。
在步驟S11中,記憶體控制器110(例如分壓器220)可對參考時脈請求訊號CLKREQ#的電壓V0進行一分壓運作以將電壓V0轉換為分壓後電壓V1於分壓器220之電阻器R1與R2之間的節點。
在步驟S12中,記憶體控制器110(例如比較器230)可將分壓後電壓V1與預定參考電壓位準Compare_Voltage進行比較以產生一比較結果,其中該比較結果可指出電壓V0是否達到(例如大於或等於)預定臨界電壓位準Vth,因此可指出參考時脈請求訊號CLKREQ#是在該第一預定電壓位準(例如3.3 V)還是該第二預定電壓位準(例如1.8 V)。
在步驟S13中,記憶體控制器110(例如鎖存裝置250)可將該比較結果鎖存為該鎖存後結果,例如透過鎖存比較器230的該比較器輸出訊號(其帶有該比較結果),並且產生帶有該鎖存後結果的該鎖存輸出訊號,以供透過邏輯值設定控制傳輸介面電路118的選擇性調節電路118S。
在步驟S20中,基於記憶體控制器110的內部控制,諸如微處理器112的控制,記憶體控制器110(例如邏輯單元260)可進行一選擇性控制運作。
在步驟S21中,依據記憶裝置100中之記憶體控制器110的控制訊號,諸如微處理器112所產生用於輸入至邏輯單元260的控制輸入端子(例如較低的輸入端子)的控制訊號,記憶體控制器110(例如邏輯單元260)可判斷是否將該鎖存輸出訊號的邏輯值1或0旁通至傳輸介面電路118的選擇性調節電路118S。若是,流程進入步驟S22;若否,流程進入步驟S23。
在步驟S22中,記憶體控制器110(例如邏輯單元260)可將該鎖存輸出訊號的邏輯值1或0旁通至選擇性調節電路118S,以供被用來當作選擇性調節電路118S的輸入訊號所帶有的邏輯值。
在步驟S23中,記憶體控制器110(例如邏輯單元260)可用該控制訊號所帶有的新邏輯值(例如微處理器112決定的邏輯值,諸如基於該一或多個規則諸如該些韌體控制規則的邏輯值1或0)取代該鎖存輸出訊號的邏輯值1或0,以供被用來當作選擇性調節電路118S的輸入訊號所帶有的邏輯值,以容許微處理器112強制地設定邏輯值1及0的其中一者給選擇性調節電路118S。
在步驟S30中,依據選擇性調節電路118S的輸入訊號所帶有的邏輯值,記憶體控制器110(例如選擇性調節電路118S)可進行選擇性電源控制以依據主要電源電壓PWR1產生次要電源電壓PWR2,尤其可判斷是否旁通自主裝置50取得的主要電源電壓PWR1(例如3.3 V),以產生次要電源電壓PWR2(例如3.3 V或1.8 V)以作為上述至少一IO細胞(例如IO細胞118C)的IO電源,其中該選擇性電源控制因應選擇性調節電路118S的輸入訊號所帶有的邏輯值使得次要電源電壓PWR2不是等於主要電源電壓PWR1就是等於主要電源電壓PWR1的調節後電壓。
在步驟S31中,依據選擇性調節電路118S的輸入訊號所帶有的邏輯值,記憶體控制器110(例如在選擇性調節電路118S中之開關電路280)可判斷是否選擇主要電源電壓PWR1(例如3.3 V)以作為次要電源電壓PWR2。若是(例如選擇性調節電路118S的輸入訊號帶有邏輯值1,尤其這個輸入訊號是在其高電壓位準),流程進入步驟S32;若否(例如選擇性調節電路118S的輸入訊號帶有邏輯值0,尤其這個輸入訊號是在其低電壓位準),流程進入步驟S33。
在步驟S32中,記憶體控制器110(例如在選擇性調節電路118S中之開關電路280)可選擇主要電源電壓PWR1(例如3.3 V)以作為次要電源電壓PWR2。
在步驟S33中,記憶體控制器110(例如在選擇性調節電路118S中之開關電路280)可選擇低壓降穩壓器270所產生之該調節後電壓(例如1.8 V)以作為次要電源電壓PWR2。
在步驟S34中,記憶體控制器110(例如選擇性調節電路118S)可發送次要電源電壓PWR2給上述至少一IO細胞(例如一或多個IO細胞,諸如IO細胞118C或複數個IO細胞{118C})以作為上述至少一IO細胞(例如IO細胞118C或複數個IO細胞{118C})的IO電源,以使得上述至少一IO細胞(例如IO細胞118C或複數個IO細胞{118C})依據次要電源電壓PWR2運作。
基於工作流程300,第1圖所示之架構(例如,包含有訊號位準偵測電路118D、選擇性調節電路118S、及上述至少一IO細胞諸如IO細胞118C或複數個IO細胞{118C}的自動電源控制電路,尤指於第2圖所示之裝置側內的架構)能輕鬆地進行自動電源控制,不需要具備非必要的可選的設計諸如額外的接合墊片、額外的IO墊片等,且該設備(例如電子裝置10、記憶裝置100、記憶體控制器110等)能妥善地進行於外部電壓範圍中之一組外部訊號與傳輸介面電路118之於內部電壓範圍中之一組對應內部訊號之間的訊號轉換,以容許記憶裝置100正確地運作。因此,相關技術的問題能在沒有副作用或較不會帶來副作用的情況下得到解決。
為便於理解,該方法可用工作流程300來說明,但本發明不限於此。依據某些實施例,一或多個步驟可在工作流程300中被新增、刪除、或修改。
依據某些實施例,工作流程300可為了記憶裝置100多次的開機(boot-up)而被重複執行。例如,於多次執行中的一次執行,步驟S21及S31之各自的判斷結果可分別為「是」及「是」;於多次執行中的另一次執行,步驟S21及S31之各自的判斷結果可分別為「是」及「否」;於多次執行中的另一次執行,步驟S21及S31之各自的判斷結果可分別為「否」及「是」;以及於多次執行中的另一次執行,步驟S21及S31之各自的判斷結果可分別為「否」及「否」。為簡明起見,於這些實施例中類似的細節在此不重複贅述。
依據某些實施例,自動電源控制可依據透過IO墊片210接收到的參考時脈請求訊號CLKREQ#的訊號位準偵測來進行,而不是依據透過傳輸介面電路118的該複數個IO墊片自主裝置50接收到的多個訊號之各自的訊號位準偵測來進行。例如,在步驟S34中,記憶體控制器110(例如選擇性調節電路118S)可發送次要電源電壓PWR2至IO細胞118C以作為IO細胞118C的IO電源,以使得IO細胞118C依據次要電源電壓PWR2運作,其中IO墊片210是位於IO細胞118C中。尤其,在步驟S34中,記憶體控制器110(例如選擇性調節電路118S)可發送次要電源電壓PWR2至複數個IO細胞{118C}以作為複數個IO細胞{118C}的IO電源,以使得複數個IO細胞{118C}依據次要電源電壓PWR2運作,其中IO細胞118C是複數個IO細胞{118C}的其中一者。為簡明起見,於這些實施例中之類似的細節在此不重複贅述。
第4圖繪示IO細胞118C的例子。除了IO墊片210外,IO細胞118C可另包含一組緩衝器BUF1及BUF2,其中緩衝器BUF1是在一接收路徑上,而緩衝器BUF2是在一傳送路徑上。IO細胞118C可透過緩衝器BUF1及BUF2進行訊號轉換,其中緩衝器BUF1可將對應於一外部電壓範圍的一外部訊號(例如在IO墊片210上之參考時脈請求訊號CLKREQ#)轉換為對應於一內部電壓範圍的一內部訊號(例如一邏輯訊號),而緩衝器BUF2可將對應於一內部電壓範圍的該內部訊號轉換為對應於一外部電壓範圍的該外部訊號。例如,該外部電壓範圍可為[0, 3.3](V)或[0, 1.8](V)(在第4圖中標示為「外部:3.3V/1.8V」以求簡明),取決於主裝置50(例如其傳輸介面電路)的設計,以及記憶體控制器110(尤指第2圖所示之於該裝置側的架構)可適應性地切換於該初始化階段之次要電源電壓PWR2的電壓位準以使得IO細胞118C妥善地進行訊號轉換,以容許記憶裝置100正確地運作。此外,該內部電壓範圍可在記憶體控制器110的設計階段被預先決定,尤其,可為[0, 0.9](V)或[0, 0.8](V)(在第4圖中標示為「內部:0.9V/0.8V」以求簡明),取決於記憶體控制器110的硬體架構的設計,但本發明不限於此。例如,當使用28奈米製程來實施記憶體控制器110的硬體架構時,該內部電壓範圍可為[0, 0.9](V)。又例如,當使用16奈米製程來實施記憶體控制器110的硬體架構,該內部電壓範圍可為[0, 0.8](V)。在本實施例中,緩衝器BUF1及BUF2可用位準移位器(level shifter)來實施,但本發明不限於此。
依據某些實施例,記憶體控制器110(例如第2圖所示之於該裝置側的架構)可適應性地切換於該初始階段之次要電源電壓PWR2的電壓位準以使得複數個IO細胞{118C}妥善地進行於該外部電壓範圍中之一組外部訊號與於該內部電壓範圍之傳輸介面電路118之一組對應的訊號之間的訊號轉換,以容許記憶裝置100正確地運作,其中該組外部訊號可在傳輸介面電路之該複數個IO墊片與在該主裝置側之該組IO墊片(例如主裝置墊片)之間傳送,但本發明不限於此。該組外部訊號的例子可包含(但不限於)參考時脈請求訊號CLKREQ#、重設訊號PERST#以及指令訊號CMD。
第5圖為依據本發明一實施例繪示之用來在該記憶裝置中進行自動電源控制的方法的第一控制方案。如第5圖所示,自主裝置50取得的主要電源電壓PWR1可等於3.3 V,而自選擇性調節電路118S取得的次要電源電壓PWR2可等於3.3 V或1.8 V,取決於本發明的設備所進行的自動電源控制。藉由利用訊號位準偵測電路118D,該設備(例如電子裝置10、記憶裝置100、記憶體控制器110等)可自動地判斷當下符合該第一狀況與該第二狀況中的哪一個,因此可自動地判斷參考時脈請求訊號CLKREQ#是在該第一預定電壓位準諸如3.3 V還是在該第二預定電壓位準諸如1.8 V,以正確地產生次要電源電壓PWR2作為用於上述至少一IO細胞(例如IO細胞118C或複數個IO細胞{118C})。
第6圖為依據本發明一實施例繪示之用來在該記憶裝置中進行自動電源控制的方法的第二控制方案。鎖定控制電路140可包含對應於相同類型的一組電晶體M1及M2、具有預定電阻值R 的電阻器R以及具有預定電容值C 的電阻器C(各個元件的數值分別以相同符號的斜體來表示以便於理解)。例如,電晶體M1及M2可用金屬氧化物半導體場效電晶體(Metal Oxide Semiconductor Field Effect Transistor, MOSFET)諸如P型金屬氧化物半導體場效電晶體(PMOSFET),但本發明不限於此。針對用電阻器R與電容器C形成的電阻電容電路(簡稱「RC電路」),該RC電路的時間常數可對應於預定電阻值R 與預訂電容值C 的乘積(R *C )。如第6圖所示,電晶體M1及M2可互相耦接已形成一電流鏡。於記憶裝置100的該初始化階段的期間,自主裝置50取得的主要電源電壓PWR1可從0 V被上拉至3.3 V以啟用(activate)鎖定控制電路240,而流過該電流鏡的電流可通過電阻器R並且對電容器C充電以在鎖定控制電路240被啟用後的一預定時期(其可對應於該RC電路的時間常數)後將鎖定控制電路240的輸出訊號OUTPUT自一低電壓位準上拉至一高電壓位準,其中輸出訊號OUTPUT的高電壓位準可代表一鎖定狀態(在第6圖中標示為「鎖定」以求簡明)。如此一來,鎖定控制電路240可觸發鎖存裝置250鎖存帶有該比較結果的比較器輸出訊號,尤其是鎖存該比較結果以作為該鎖存後結果並且產生帶有該鎖存後結果的鎖存輸出訊號。之後,對應於輸出訊號OUTPUT的回饋(feedback)訊號(在第6圖中標示「回饋」以求簡明)可用來關閉鎖定控制電路240的至少一部分(例如一部分或全部),例如透過輸入訊號INPUT,以節省電源,但本發明不限於此。
第7圖為依據本發明一實施例繪示之針對不同狀況Case_A以及Case_B的某些相關訊號諸如主要電源電壓PWR1、重設訊號PERST#、參考時脈請求訊號CLKREQ#以及次要電源電壓PWR2,其中狀況Case_A以及Case_B可分別對應於該第一狀況(例如參考時脈請求訊號CLKREQ#是在該第一預定電壓位準諸如3.3 V)以及該第二狀況(例如參考時脈請求訊號CLKREQ#是在該第二預定電壓位準諸如1.8 V),但本發明不限於此。例如,記憶裝置100(例如記憶體控制器110)可在一系列的時間點TA 、TB 、TC 、TD 及TE 進行某些運作。時間點TPOR 可代表進行上電重設(power-on reset, POR)的時間。在時間點TA ,於該上電重設準備好後,比較器230可能已被啟動以比較訊號位準,尤其是將分壓後電壓V1與預定參考電壓位準Compare_Voltage作比較以產生該比較結果。在時間點TB ,於比較器230的該比較結果完成後,鎖存裝置250可鎖存帶有該比較結果的比較器輸出訊號,尤其是鎖存該比較結果以作為該鎖存後結果並且產生帶有該鎖存後結果的鎖存輸出訊號。在時間點TC ,為選擇性調節電路118S設定邏輯值1或0的實施可予以變化。例如,在邏輯單元260旁通該鎖存輸出訊號的邏輯值1或0的情況下,該設備(例如訊號位準偵測電路118D)可針對狀況Case_B控制選擇性調節電路118S從輸出主要電源電壓PWR1(例如3.3 V)切換至輸出該調節後電壓(例如1.8 V),或者針對狀況Case_A繼續輸出主要電源電壓PWR1(例如3.3 V)。又例如,在邏輯單元260容許微處理器112強制地設定邏輯值1及0的其中一者的情況下,該設備(例如運行程式碼112C的微處理器112)可讀出該鎖存後結果作為參考以供控制選擇性調節電路118S,以控制選擇性調節電路118S針對狀況Case_B從輸出主要電壓電源PWR1(例如3.3 V)切換至輸出該調節後電壓(例如1.8 V),或者針對狀況Case_A繼續輸出主要電源電壓PWR1(例如3.3 V)。在時間點TD ,由於IO電源位準(例如次要電源電壓PWR2的電壓位準)已準備好,記憶體控制器110可將重設訊號PERST#視為足夠好並且容許它繼續被其內部電路(例如傳輸介面電路118的多個子電路的其中一者)進一步使用。在時間點TE ,由於該內部電路已準備好,記憶體控制器110可確認重設訊號PERST#是被解除斷言的(de-asserted)並且將參考時脈請求訊號CLKREQ#驅動至低位準。為簡明起見,於本實施例中之類似的細節在此不重複贅述。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10:電子系統 50:主裝置 52:處理器 54:電源供應電路 100:記憶裝置 110:記憶體控制器 112:微處理器 112C:程式碼 112M:唯讀記憶體 114:控制邏輯電路 116:隨機存取記憶體 118:傳輸介面電路 118C:IO細胞 118D:訊號位準偵測電路 118S:選擇性調節電路 120:非揮發性記憶體 122-1,122-2,122-N:非揮發性記憶體元件 210:IO墊片 220:分壓器 230:比較器 240:鎖定控制電路 250:鎖存裝置 260:邏輯單元 270:低壓降穩壓器 280:開關電路 CLKREQ#:參考時脈請求訊號 V0:電壓 V1:分壓後電壓 R1,R2:電阻器 Compare_Voltage:預定參考電壓位準 PWR1:主要電源電壓 PWR2:次要電源電壓 300:工作流程 S10,S11,S12,S13,S20,S21,S22,S23,S30,S31,S32,S33,S34:步驟 INPUT:輸入訊號 OUTPUT:輸出訊號 M1,M2:電晶體 R:電阻器 C:電容器 PERST#:重設訊號 Case_A,Case_B:狀況 TPOR ,TA ,TB ,TC ,TD ,TE :時間點
第1圖為依據本發明一實施例之用來在一記憶裝置中進行自動電源控制的設備的示意圖。 第2圖為依據本發明一實施例繪示之第1圖所示之設備的某些實施細節。 第3圖為依據本發明一實施例之用來在一記憶裝置中進行自動電源控制的方法的工作流程。 第4圖繪示一輸入輸出細胞的例子。 第5圖為依據本發明一實施例繪示之用來在一記憶裝置中進行自動電源控制的方法的第一控制方案。 第6圖為依據本發明一實施例繪示之用來在一記憶裝置中進行自動電源控制的方法的第二控制方案。 第7圖為依據本發明一實施例繪示之某些相關訊號。
10:電子系統
50:主裝置
52:處理器
54:電源供應電路
100:記憶裝置
110:記憶體控制器
112:微處理器
112C:程式碼
112M:唯讀記憶體
114:控制邏輯電路
116:隨機存取記憶體
118:傳輸介面電路
118C:IO細胞
118D:訊號位準偵測電路
118S:選擇性調節電路
120:非揮發性記憶體
122-1,122-2,122-N:非揮發性記憶體元件

Claims (20)

  1. 一種用來在一記憶裝置中進行自動電源控制的方法,該記憶裝置包含一非揮發性記憶體(non-volatile memory, NV memory),該非揮發性記憶體包含至少一非揮發性記憶體元件,該方法包含: 在該記憶裝置的一初始化階段的期間,對一參考時脈請求訊號進行訊號位準偵測,以判斷該參考時脈請求訊號是在一第一預定電壓位準還是一第二預定電壓位準,以供為該記憶裝置進行該自動電源控制,其中該參考時脈請求訊號是透過該記憶裝置中之一傳輸介面電路的一輸入輸出(input output, IO)墊片(pad)自一主裝置(host device)接收,以及該訊號位準偵測包含: 對該參考時脈請求訊號的一電壓進行一分壓運作以將該電壓轉換為一分壓後電壓; 將該分壓後電壓與一預定參考電壓位準進行比較以產生一比較結果,其中該比較結果指出該參考時脈請求訊號是在該第一預定電壓位準還是該第二預定電壓位準;以及 將該比較結果鎖存(latch)為一鎖存後結果,並且產生帶有(carry)該鎖存後結果的一鎖存輸出訊號,以供透過邏輯值設定控制該傳輸介面電路的一選擇性調節電路(selective regulation circuit, SRC);以及 依據該選擇性調節電路的一輸入訊號所帶有的一邏輯值,進行選擇性電源控制以依據一個主要(main)電源電壓產生一個次要(secondary)電源電壓,其中該主要電源電壓是從該主裝置取得,以及該選擇性電源控制因應該選擇性調節電路的該輸入訊號所帶有的該邏輯值使得該次要電源電壓不是等於該主要電源電壓就是等於該主要電源電壓的一調節後電壓。
  2. 如申請專利範圍第1項所述之方法,另包含: 依據該記憶裝置中之一控制訊號,判斷是否將該鎖存輸出訊號的一邏輯值旁通(bypass)至該選擇性調節電路;以及 因應判斷為將該鎖存輸出訊號的該邏輯值旁通至該選擇性調節電路,將該鎖存輸出訊號的該邏輯值旁通至該選擇性調節電路,以供被用來當作該選擇性調節電路的該輸入訊號所帶有的該邏輯值。
  3. 如申請專利範圍第1項所述之方法,另包含: 依據該記憶裝置中之一控制訊號,判斷是否將該鎖存輸出訊號的一邏輯值旁通(bypass)至該選擇性調節電路;以及 因應判斷為不將該鎖存輸出訊號的該邏輯值旁通至該選擇性調節電路,將該鎖存輸出訊號的該邏輯值以該控制訊號所帶有的一新邏輯值取代,以供被用來當作該選擇性調節電路的該輸入訊號所帶有的該邏輯值。
  4. 如申請專利範圍第1項所述之方法,其中該選擇性電源控制包含: 依據該選擇性調節電路的該輸入訊號所帶有的該邏輯值,判斷是否選擇該主要電源電壓作為該次要電源電壓;以及 因應判斷為選擇該主要電源電壓作為該次要電源電壓,選擇該主要電源電壓作為該次要電源電壓。
  5. 如申請專利範圍第1項所述之方法,其中該選擇性電源控制包含: 依據該選擇性調節電路的該輸入訊號所帶有的該邏輯值,判斷是否選擇該主要電源電壓作為該次要電源電壓;以及 因應判斷為不選擇該主要電源電壓作為該次要電源電壓,選擇該調節後電壓作為該次要電源電壓。
  6. 如申請專利範圍第1項所述之方法,其中該自動電源控制是依據透過該輸入輸出墊片接收到的該參考時脈請求訊號的該訊號位準偵測來進行,而不是依據透過該傳輸介面電路的複數個輸入輸出墊片自該主裝置接收到的多個訊號之各自的訊號位準偵測來進行。
  7. 如申請專利範圍第6項所述之方法,其中該選擇性電源控制包含: 發送該次要電源電壓至該傳輸介面電路中之一輸入輸出細胞(cell)以作為該輸入輸出細胞的輸出輸出電源,以使得該輸入輸出細胞依據該次要電源電壓運作,其中該輸入輸出墊片是位於該輸入輸出細胞中。
  8. 如申請專利範圍第7項所述之方法,其中該選擇性電源控制包含: 發送該次要電源電壓至該傳輸介面電路中之複數個輸入輸出細胞以作為該複數個輸入輸出細胞的輸出輸出電源,以使得該複數個輸入輸出細胞依據該次要電源電壓運作,其中該輸入輸出細胞是該複數個輸入輸出細胞的其中一個。
  9. 如申請專利範圍第1項所述之方法,其中該選擇性電源控制包含: 發送該次要電源電壓至該傳輸介面電路中之一輸入輸出細胞(cell)以作為該輸入輸出細胞的輸出輸出電源,以使得該輸入輸出細胞依據該次要電源電壓運作,其中該輸入輸出墊片是位於該輸入輸出細胞中。
  10. 如申請專利範圍第9項所述之方法,其中該選擇性電源控制包含: 發送該次要電源電壓至該傳輸介面電路中之複數個輸入輸出細胞以作為該複數個輸入輸出細胞的輸出輸出電源,以使得該複數個輸入輸出細胞依據該次要電源電壓運作,其中該輸入輸出細胞是該複數個輸入輸出細胞的其中一個。
  11. 一種記憶裝置,包含: 一非揮發性記憶體(non-volatile memory, NV memory),用來儲存資訊,其中該非揮發性記憶體包含至少一非揮發性記憶體元件;以及 一控制器,耦接至該非揮發性記憶體,用來控制該記憶裝置的運作,其中該控制器包含: 一處理電路,用來依據來自一主裝置(host device)的複數個主裝置指令(host command)控制該控制器,以容許該主裝置透過該控制器存取該非揮發性記憶體;以及 一傳輸介面電路,耦接至該處理電路,用來為該記憶裝置來與該主裝置進行通訊,其中該傳輸介面電路包含: 一輸入輸出(input output, IO)墊片,用來接收來自該主裝置的一參考時脈請求訊號; 一選擇性調節電路(selective regulation circuit, SRC),用來進行選擇性電源控制;以及 一訊號位準偵測電路,耦接至該輸入輸出墊片以及該選擇性調節電路,用來在該記憶裝置的一初始化階段的期間對該參考時脈請求訊號進行訊號位準偵測,以判斷該參考時脈請求訊號是在一第一預定電壓位準還是一第二預定電壓位準,以供為該記憶裝置進行自動電源控制,以及該訊號位準偵測電路包含: 一分壓器(voltage divider),用來對該參考時脈請求訊號的一電壓進行一分壓運作以將該電壓轉換為一分壓後電壓; 一比較器,耦接至該分壓器,用來將該分壓後電壓與一預定參考電壓位準進行比較以產生一比較結果,其中該比較結果指出該參考時脈請求訊號是在該第一預定電壓位準還是該第二預定電壓位準;以及 一鎖存(latch)裝置,耦接至該比較器,用來將該比較結果鎖存為一鎖存後結果,並且產生帶有(carry)該鎖存後結果的一鎖存輸出訊號,以供透過邏輯值設定控制該選擇性調節電路; 其中依據該選擇性調節電路的一輸入訊號所帶有的一邏輯值,該選擇性調節電路進行該選擇性電源控制以依據一個主要(main)電源電壓產生一個次要(secondary)電源電壓,其中該主要電源電壓是從該主裝置取得,以及該選擇性電源控制因應該選擇性調節電路的該輸入訊號所帶有的該邏輯值使得該次要電源電壓不是等於該主要電源電壓就是等於該主要電源電壓的一調節後電壓。
  12. 如申請專利範圍第11項所述之記憶裝置,其中該傳輸介面電路另包含: 一邏輯單元(unit),耦接於該訊號位準偵測電路與該選擇性調節電路之間,其中依據該記憶裝置中之一控制訊號,該邏輯單元判斷是否將該鎖存輸出訊號的一邏輯值旁通(bypass)至該選擇性調節電路,其中: 若判斷為將該鎖存輸出訊號的該邏輯值旁通至該選擇性調節電路,該邏輯單元將該鎖存輸出訊號的該邏輯值旁通至該選擇性調節電路,以供被用來當作該選擇性調節電路的該輸入訊號所帶有的該邏輯值;否則,該邏輯單元將該鎖存輸出訊號的該邏輯值以該控制訊號所帶有的一新邏輯值取代,以供被用來當作該選擇性調節電路的該輸入訊號所帶有的該邏輯值。
  13. 如申請專利範圍第11項所述之記憶裝置,其中該選擇性調節電路包含: 一調節器(regulator),用來對該主要電源電壓進行電壓調節以產生該調節後電壓;以及 一開關電路,耦接至該訊號位準偵測電路以及該調節器,其中依據該選擇性調節電路的該輸入訊號所帶有的該邏輯值,該開關電路判斷是否選擇該主要電源電壓作為該次要電源電壓,其中: 若判斷為選擇該主要電源電壓作為該次要電源電壓,該開關電路選擇該主要電源電壓作為該次要電源電壓;否則,該開關電路選擇該調節後電壓作為該次要電源電壓。
  14. 如申請專利範圍第11項所述之記憶裝置,其中該自動電源控制是依據透過該輸入輸出墊片接收到的該參考時脈請求訊號的該訊號位準偵測來進行,而不是依據透過該傳輸介面電路的複數個輸入輸出墊片自該主裝置接收到的多個訊號之各自的訊號位準偵測來進行。
  15. 如申請專利範圍第14項所述之記憶裝置,其中該傳輸介面電路包含: 一輸入輸出細胞(cell),其中該選擇性調節電路發送該次要電源電壓至該輸入輸出細胞以作為該輸入輸出細胞的輸出輸出電源,以使得該輸入輸出細胞依據該次要電源電壓運作,其中該輸入輸出墊片是位於該輸入輸出細胞中。
  16. 如申請專利範圍第15項所述之記憶裝置,其中該傳輸介面電路包含: 複數個輸入輸出細胞,其中該選擇性調節電路發送該次要電源電壓至該複數個輸入輸出細胞以作為該複數個輸入輸出細胞的輸出輸出電源,以使得該複數個輸入輸出細胞依據該次要電源電壓運作,其中該輸入輸出細胞是該複數個輸入輸出細胞的其中一個。
  17. 如申請專利範圍第11項所述之記憶裝置,其中該傳輸介面電路包含: 一輸入輸出細胞(cell),其中該選擇性調節電路發送該次要電源電壓至該傳輸介面電路中之一輸入輸出細胞(cell)以作為該輸入輸出細胞的輸出輸出電源,以使得該輸入輸出細胞依據該次要電源電壓運作,其中該輸入輸出墊片是位於該輸入輸出細胞中。
  18. 如申請專利範圍第17項所述之記憶裝置,其中該傳輸介面電路包含: 複數個輸入輸出細胞,其中該選擇性調節電路發送該次要電源電壓至該傳輸介面電路中之複數個輸入輸出細胞以作為該複數個輸入輸出細胞的輸出輸出電源,以使得該複數個輸入輸出細胞依據該次要電源電壓運作,其中該輸入輸出細胞是該複數個輸入輸出細胞的其中一個。
  19. 一種包含如申請專利範圍第11項所述之記憶裝置的電子裝置,該電子裝置另包含: 該主裝置,耦接至該記憶裝置,其中該主裝置包含: 至少一處理器,用來控制該主裝置的運作;以及 一電源供應電路,耦接至該至少一處理器,用來提供電源給該至少一處理器以及該記憶裝置; 其中該記憶裝置提供儲存空間給該主裝置。
  20. 一種記憶裝置的控制器,該記憶裝置包含該控制器以及一非揮發性記憶體(non-volatile memory, NV memory),該非揮發性記憶體包含至少一非揮發性記憶體元件,該控制器包含: 一處理電路,用來依據來自一主裝置(host device)的複數個主裝置指令(host command)控制該控制器,以容許該主裝置透過該控制器存取該非揮發性記憶體;以及 一傳輸介面電路,耦接至該處理電路,用來為該記憶裝置來與該主裝置進行通訊,其中該傳輸介面電路包含: 一輸入輸出(input output, IO)墊片,用來接收來自該主裝置的一參考時脈請求訊號; 一選擇性調節電路(selective regulation circuit, SRC),用來進行選擇性電源控制;以及 一訊號位準偵測電路,耦接至該輸入輸出墊片以及該選擇性調節電路,用來在該記憶裝置的一初始化階段的期間對該參考時脈請求訊號進行訊號位準偵測,以判斷該參考時脈請求訊號是在一第一預定電壓位準還是一第二預定電壓位準,以供為該記憶裝置進行自動電源控制,以及該訊號位準偵測電路包含: 一分壓器,用來對該參考時脈請求訊號的一電壓進行一分壓運作以將該電壓轉換為一分壓後電壓; 一比較器,耦接至該分壓器,用來將該分壓後電壓與一預定參考電壓位準進行比較以產生一比較結果,其中該比較結果指出該參考時脈請求訊號是在該第一預定電壓位準還是該第二預定電壓位準;以及 一鎖存(latch)裝置,耦接至該比較器,用來將該比較結果鎖存為一鎖存後結果,並且產生帶有(carry)該鎖存後結果的一鎖存輸出訊號,以供透過邏輯值設定控制該選擇性調節電路; 其中依據該選擇性調節電路的一輸入訊號所帶有的一邏輯值,該選擇性調節電路進行該選擇性電源控制以依據一個主要(main)電源電壓產生一個次要(secondary)電源電壓,其中該主要電源電壓是從該主裝置取得,以及該選擇性電源控制因應該選擇性調節電路的該輸入訊號所帶有的該邏輯值使得該次要電源電壓不是等於該主要電源電壓就是等於該主要電源電壓的一調節後電壓。
TW109131246A 2019-10-02 2020-09-11 用來在一記憶裝置中藉助於在初始化階段的期間的相關偵測進行自動電源控制的方法以及設備 TWI738502B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962909724P 2019-10-02 2019-10-02
US62/909,724 2019-10-02
US16/833,686 US11158390B2 (en) 2019-10-02 2020-03-30 Method and apparatus for performing automatic power control in a memory device with aid of associated detection during initialization phase
US16/833,686 2020-03-30

Publications (2)

Publication Number Publication Date
TW202115719A TW202115719A (zh) 2021-04-16
TWI738502B true TWI738502B (zh) 2021-09-01

Family

ID=75274235

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109131246A TWI738502B (zh) 2019-10-02 2020-09-11 用來在一記憶裝置中藉助於在初始化階段的期間的相關偵測進行自動電源控制的方法以及設備

Country Status (2)

Country Link
US (1) US11158390B2 (zh)
TW (1) TWI738502B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11656770B2 (en) * 2020-04-14 2023-05-23 Samsung Electronics Co., Ltd. Systems, methods, and apparatus for supporting multiple connectors on storage devices
US11543996B2 (en) * 2020-05-20 2023-01-03 Western Digital Technologies, Inc. Systems and methods for power management in a data storage device
US11908539B2 (en) * 2022-05-31 2024-02-20 Nanya Technology Corporation Voltage regulator for providing word line voltage
TWI828382B (zh) * 2022-10-21 2024-01-01 大陸商星宸科技股份有限公司 電壓偵測裝置與防止系統故障的方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120155168A1 (en) * 2010-12-20 2012-06-21 Samsung Electronics Co., Ltd. Negative voltage generator, decoder, nonvolatile memory device and memory system using negative voltage
US20130042047A1 (en) * 2010-05-27 2013-02-14 Fujitsu Limited Memory system, memory device and memory interface device
US8605519B2 (en) * 2010-12-03 2013-12-10 Hynix Semiconductor Inc. Pump circuit and semiconductor memory device including the same
US9218312B2 (en) * 2010-08-16 2015-12-22 Samsung Electronics Co., Ltd. Memory device and memory system including the same

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200705771A (en) * 2005-06-28 2007-02-01 Sanyo Electric Co Circuit for preventing over-boosting
JP7003003B2 (ja) * 2018-06-21 2022-01-20 ルネサスエレクトロニクス株式会社 電源回路
US11190022B2 (en) * 2019-01-09 2021-11-30 Texas Instruments Incorporated Controller circuit for photovoltaic sub-module
US11081156B2 (en) * 2019-07-05 2021-08-03 Arm Limited Voltage regulation circuitry

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130042047A1 (en) * 2010-05-27 2013-02-14 Fujitsu Limited Memory system, memory device and memory interface device
US9218312B2 (en) * 2010-08-16 2015-12-22 Samsung Electronics Co., Ltd. Memory device and memory system including the same
US8605519B2 (en) * 2010-12-03 2013-12-10 Hynix Semiconductor Inc. Pump circuit and semiconductor memory device including the same
US20120155168A1 (en) * 2010-12-20 2012-06-21 Samsung Electronics Co., Ltd. Negative voltage generator, decoder, nonvolatile memory device and memory system using negative voltage

Also Published As

Publication number Publication date
US11158390B2 (en) 2021-10-26
TW202115719A (zh) 2021-04-16
US20210104283A1 (en) 2021-04-08

Similar Documents

Publication Publication Date Title
TWI738502B (zh) 用來在一記憶裝置中藉助於在初始化階段的期間的相關偵測進行自動電源控制的方法以及設備
KR102657125B1 (ko) 데이터 출력 회로
US9633700B2 (en) Power on reset circuit and semiconductor memory device including the same
CN110491422B (zh) 内部电压发生电路和包括内部电压发生电路的存储器装置
TWI711040B (zh) 用來在記憶裝置中進行電源管理的方法、記憶裝置及其控制器、以及電子裝置
US20150124546A1 (en) Voltage regulator and apparatus for controlling bias current
KR20180058442A (ko) 파워 온 리셋 회로 및 이를 포함하는 반도체 메모리 장치
CN109493889B (zh) 存储器系统
US9531365B1 (en) Signal generator adjusting a duty cycle and semiconductor apparatus using the same
CN112599175B (zh) 在记忆装置中进行自动电源控制的方法及设备
KR20180008173A (ko) 음의 전압 생성 장치를 포함하는 메모리 장치
KR20190130869A (ko) 메모리 장치 및 이를 포함하는 메모리 시스템
US10666232B2 (en) Level shifter and memory system including the same
US9722597B2 (en) Initialization signal generation device and nonvolatile memory apparatus using the same
US9940274B2 (en) Memory system and control method of memory system
US20240126313A1 (en) Regulator circuit module, memory storage device and voltage control method
US20240105252A1 (en) Semiconductor integrated circuit, semiconductor device, and memory system
JP2006216147A (ja) 不揮発性メモリ回路
US11790996B2 (en) Power leakage blocking in low-dropout regulator
US10644678B2 (en) Oscillator and memory system including the same
US10304521B2 (en) Memory control circuit unit, memory storage device and signal receiving method
CN110232937B (zh) 数据输出缓冲器
US20230343399A1 (en) Voltage supply circuits, three-dimensional memory devices, peripheral circuit, and methods for adjusting voltage supply circuit
WO2015094797A1 (en) Low power interface for a data storage device