TWI735696B - 低壓高良率多埠儲存控制 - Google Patents

低壓高良率多埠儲存控制 Download PDF

Info

Publication number
TWI735696B
TWI735696B TW106138265A TW106138265A TWI735696B TW I735696 B TWI735696 B TW I735696B TW 106138265 A TW106138265 A TW 106138265A TW 106138265 A TW106138265 A TW 106138265A TW I735696 B TWI735696 B TW I735696B
Authority
TW
Taiwan
Prior art keywords
port
signal
net
logic
port signal
Prior art date
Application number
TW106138265A
Other languages
English (en)
Other versions
TW201820322A (zh
Inventor
湯尼宗耀 郭
鄭 昌浩
Original Assignee
美商高通公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商高通公司 filed Critical 美商高通公司
Publication of TW201820322A publication Critical patent/TW201820322A/zh
Application granted granted Critical
Publication of TWI735696B publication Critical patent/TWI735696B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/413Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
    • G11C11/417Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
    • G11C11/419Read-write [R-W] circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/413Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
    • G11C11/417Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
    • G11C11/418Address circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1075Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for multiport memories each having random access ports and serial ports, e.g. video RAM
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/16Multiple access memory array, e.g. addressing one storage element via at least two independent addressing line groups
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/22Control and timing of internal memory operations
    • G11C2207/2209Concurrent read and write
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Static Random-Access Memory (AREA)

Abstract

在本案的一個態樣中,提供了一種裝置。在一個態樣中,該裝置是儲存控制器,其包括邏輯電路,被配置為根據第一埠信號和第二埠信號產生用於在記憶體的第一埠和第二埠之間進行選擇的選擇信號。此外,儲存控制器包括被配置為使第一埠信號和第二埠信號連接和斷開的開關。在本案的另一態樣中,該裝置是儲存裝置,其包括記憶體和儲存控制器。儲存控制器包括鎖存器,其被配置為鎖存第一埠選擇信號以產生第一埠信號並且鎖存第二埠選擇信號以產生第二埠信號。儲存控制器亦包括被配置為使第一埠信號和第二埠信號連接和斷開的開關以及被配置為產生選擇信號的邏輯電路。

Description

低壓高良率多埠儲存控制
本專利申請案主張於2016年11月15日提出申請的標題為「LOW VOLTAGE HIGH SIGMA MULTI-PORT MEMORY CONTROL」的美國專利申請案第15/352,197號的權益,其全部內容經由參考引入本文。
本案整體上係關於儲存電路,並且更具體地,係關於儲存控制電路。
實例靜態隨機存取記憶體(SRAM)單元可以包括一對交叉耦合反相器,例如,每一個皆由一對電晶體形成。交叉耦合反相器可用於儲存兩個靜態邏輯狀態(例如,邏輯「1」或邏輯「0」)中的一個邏輯狀態的位元。可形成反相器的每對電晶體皆可以是一個P型金屬氧化物半導體(PMOS)電晶體和一個N型金屬氧化物半導體(NMOS)電晶體。經由使用PMOS電晶體和NMOS電晶體的組合,可以降低靜態功耗,這是因為每個交叉耦合反相器中的一個電晶體在兩個邏輯狀態中總是斷開。
「位元單元」(例如,單埠SRAM單元)可以由六個電晶體形成。例如,位元單元可以具有四個電晶體,例如每兩個用於一對交叉耦合反相器。位元單元亦可以具有兩個額外電晶體。兩個額外電晶體可用作存取電晶體。存取電晶體可在讀和寫操作期間控制對位元單元中的資料的存取。存取電晶體可以連接至字線。該字線可用於使能存取電晶體。
多埠儲存單元可提供額外特徵,其可以使得儲存單元的操作更加靈活。換句話說,與單埠SRAM單元相比,多埠儲存單元可以提供更多的讀和寫能力。例如,多埠記憶體可以包括額外的存取電晶體。每個儲存單元處的額外存取電晶體可以提供針對儲存單元的額外存取埠。
在多埠儲存系統中,針對每個操作週期,可以利用脈衝鎖存器來鎖存儲存埠選擇資訊。多埠記憶體可以使用多個脈衝鎖存器來寄存其相應的埠選擇狀態。通常,由於本端環境和佈局影響,在每個脈衝鎖存器之間可能存在變化。佈局影響和矽變化可對最新的半導體裝置技術中的信號整合度具有顯著的影響。佈局影響和矽變化可在低壓操作中變得更加敏感。脈衝鎖存器之間的變化可引起功能故障,導致被配置用於低壓操作的多埠儲存系統的低產量。因此,使脈衝鎖存器之間的操作變化最小化會是有利的。
以下提供一或多個態樣的簡要總結,以提供這些態樣的基本理解。該總結不是所有預期態樣的廣泛概述,並且既不用於辨識所有態樣的關鍵或重要元件亦不用於圖示任何或所有態樣的範疇。其唯一目的在於以簡化形式呈現一或多個態樣的一些概念,作為稍後呈現的各詳細描述的前序。
在本案的一個態樣中,提供了一種裝置。該裝置可以是儲存控制器。該儲存控制器可以包括邏輯電路,其被配置為根據第一埠信號和第二埠信號產生用於在記憶體的第一埠和第二埠之間進行選擇的選擇信號。因此,儲存控制器可以包括被配置為使第一埠信號與第二埠信號連接和斷開的開關。
在本案的另一態樣中,提供了一種裝置。該裝置可以是儲存控制器。該儲存控制器可包括鎖存器。鎖存器可以被配置為鎖存第一埠選擇信號以產生第一埠信號以及鎖存第二埠選擇信號以產生第二埠信號。儲存控制器可以包括被配置為使第一埠信號與第二埠信號連接和斷開的開關。
在本案的另一態樣中,提供了一種裝置。該裝置可以是儲存裝置。該儲存裝置可以包括記憶體和儲存控制器。儲存控制器可以包括鎖存器。鎖存器被配置為鎖存第一埠選擇信號以產生第一埠信號以及鎖存第二埠選擇信號以產生第二埠信號。儲存控制器亦可以包括開關。開關可以被配置為使第一埠信號與第二埠信號連接和斷開。儲存控制器亦可以包括邏輯電路。邏輯電路可以被配置為根據第一埠信號和第二埠信號產生用於在記憶體的第一埠和第二埠之間進行選擇的選擇信號。
應該理解,本發明所屬領域中具有通常知識者根據以下詳細描述將變得容易理解裝置和方法的其他態樣,經由示例示出和描述了裝置和方法的各個態樣。如將要意識到的,這些態樣可以其他不同的形式來實施,並且這些態樣的多個細節能夠在各個其他態樣中進行修改。因此,附圖和詳細描述本質上被認為是示例性的,而不是限制性的。
以下結合附圖提供的詳細描述用作各種配置的描述,並且不用於僅表示可以實踐本文描述的概念的配置。詳細描述包括用於提供對各種概念的完整理解的具體細節。然而,本發明所屬領域中具有通常知識者將理解,在不具有這些具體細節的情況下亦可以實踐這些概念。在一些情況下,以方塊圖形式示出已知結構和部件,從而避免模糊這些概念。首字母縮略詞和其他描述性術語僅用於方便和清楚而不用於限制本文揭示的任何概念。
本案呈現的各種記憶體可以實施為獨立記憶體或者在獨立記憶體中實施。這種概念亦可以包括在積體電路(IC)或系統中、或者積體電路或系統的一部分(例如,積體電路或部分積體電路中常駐的模組、組件、電路等)、或者積體電路或系統與其他積體電路或系統組合的中間產品(例如,視訊卡、主機板等)中、或者終端產品(例如,行動電話、個人數位助理(PDA)、桌上型電腦、筆記型電腦、掌上電腦、平板電腦、工作站、遊戲控制台、媒體播放機、基於電腦的模擬器、用於筆記型電腦的無線通訊附件等)中。
本文使用的術語「示例性」表示用作實例、例子或說明。本文描述為「示例性」的任何實施例皆不是必須構建為相對於其他實施例是優選或有利的。類似地,裝置的術語「實施例」不要求本發明的所有實施例皆包括所描述的組件、結構、特徵、功能、處理、優點、優勢或操作模式。
術語「連接」、「耦合」或任何它們的變形表示兩個或多個元件之間的任何連接或耦合(直接或間接),並且可以包括「連接」或「耦合」到一起的兩個元件之間的一或多個中間元件的存在。元件之間的耦合或連接可以認為是實體的、邏輯的或者它們的組合。如本文所使用的,作為多個非限制性和非排他性實例,兩個元件可以被認為是經由使用一或多條導線、電纜及/或印刷電連接以及經由使用電磁能量(諸如具有射頻區域、微波區域和光學(可見和不可見)區域中的波動的電磁能量)「連接」或「耦合」到一起。
本文使用諸如「第一」、「第二」等的指定對元件的任何表示不限制這些元件的量或順序。相反,這些指定在本文僅用作方便區分兩個或多個元件或者元件示例的方法。因此,第一和第二元件的表示不表示僅使用兩個元件,或者第一元件必須在第二元件之前。如本文所使用的,多個的表示包括單個,並且單個的表示包括多個。
記憶體可以包括隨機存取記憶體(RAM)、靜態隨機存取記憶體(SRAM)、動態RAM(DRAM)、同步動態RAM(SDRAM)、雙倍資料速率RAM(DDRAM)、唯讀記憶體(ROM)、可程式設計ROM(PROM)、可抹除PROM(EPROM)、電子可抹除PROM(EEPROM)、處理器上的習知暫存器、快閃記憶體或任何其他適當的記憶體。因此,SRAM的所有表示僅用於示出記憶體的示例性概念,這些概念可以擴展到廣泛範疇的應用。
在多埠儲存系統中,可以針對每個操作週期,利用脈衝鎖存器來鎖存儲存埠選擇資訊。多埠記憶體可以使用多個脈衝鎖存器來寄存相應的埠選擇狀態。通常,由於每個脈衝鎖存器的邏輯環境和佈局影響,可以在每個脈衝鎖存器之間具有變化。佈局影響和矽變化可以對最新的半導體裝置技術中的信號整合度具有顯著影響。佈局影響和矽變化甚至在低壓操作下更加敏感。脈衝鎖存器之間的變化可以引起功能故障,導致低LV產量。
在一個實例中,鎖存器狀態可以被回饋回追蹤控制。追蹤控制可以是開關控制器,其被配置為根據第一埠信號和第二埠信號控制可短路第一埠信號和第二埠信號的開關。一旦埠選擇狀態被寄存,就不再需要追蹤控制。實例設計可以不折中效能,同時減少脈衝鎖存器之間的變化並降低區域影響。
在實例設計中,為了減小晶粒上的脈衝鎖存器之間的變化的影響,脈衝鎖存器的鎖存速度可以與不同埠相連結。更具體地,用於兩個或更多個埠的選擇信號可以被配置為使得用於兩個或更多個埠的選擇信號的電壓能夠在各個切換時間處相等或近似相等。例如,開關可用於將埠短路到一起,以確保具有最小變化,例如在埠選擇信號的電壓中,直到埠選擇信號被寄存或儲存在例如記憶體(諸如交叉耦合反相器)中。例如,可以在兩個或更多個埠選擇信號的每一個上的切換之前啟動開關。
在一個實例中,兩個埠選擇信號可以處於非活動狀態。兩個埠選擇信號會需要轉變為活動狀態。由於用於實施記憶體的晶粒兩端的變化,會在兩個埠選擇信號的轉換中存在差異。為了減少兩個埠選擇信號的轉換中的差異,例如邏輯狀態的變化,開關可用於將兩個埠選擇信號短路到一起。將兩個埠選擇信號短路到一起可以説明確保減小例如在兩個埠選擇信號的轉換(例如,從非活動狀態轉換到活動狀態)期間的兩個埠選擇信號之間的變化。例如,在兩個或更多個埠選擇信號中的每一個切換到活動狀態之前可以啟動開關。因此,假設兩個埠選擇信號在相同的電壓位準下均為非活動和活動,則兩個埠選擇信號可以趨於更接近地從非活動狀態切換到活動狀態,因為信號從相同的開始電壓位準轉換。上文描述的方案通常不可以被不共用用於活動狀態的相同電壓位準和用於非活動狀態的電壓位準的兩個信號使用。
圖1是實例讀/寫位址多工選擇電路100。實例讀/寫位址多工選擇電路100包括反相器102、104、106和NOR門108。第一信號(Net A)可以被反相器102反相,以產生時鐘信號(rclk),該時鐘信號可以連接至NOR門108的第一輸入。第二信號(Net B)可以被一對反相器(反相器104、106)緩衝和延遲,以產生延遲信號(b_delay),該延遲信號可以連接至NOR門108的第二輸入。NOR門108可以在NOR門108的輸出處產生讀/寫選擇信號(rw_sel)。因此,NOR門108的輸出處的讀/寫選擇信號(rw_sel)將在Net A為邏輯「1」且Net B為邏輯「0」時為邏輯「1」。NOR門108的輸出處的讀/寫選擇信號(rw_sel)將在Net A和Net B均為邏輯「1」時以及在Net A為邏輯「0」時為邏輯「0」。Net A和Net B可以在每個信號被拉低時開始記憶體存取週期。因此,NOR門108的輸出處的讀/寫選擇信號(rw_sel)將為邏輯「0」,其可以表示讀位址的選擇。相反,讀/寫選擇信號(rw_sel)上的高可以選擇寫位址。圖1的電路和上文論述的信號狀態是實例。其他電路和其他信號狀態可用於實施本文描述的系統和方法。
脈衝鎖存器可以包括讀/寫位址多工選擇電路,諸如圖1所示的讀/寫位址多工選擇電路100。圖1所示的讀/寫位址多工選擇電路100可以用於控制讀和寫位址多工。例如,讀/寫位址多工選擇電路100可以產生讀/寫選擇信號(rw_sel),如前述該信號可在低時選擇讀位址以及在高時選擇寫位址。
例如,當兩個埠(例如,埠A和埠B)在記憶體存取週期的開始處操作時,Net A和Net B可以被拉低,例如拉至邏輯低(「0」)。因此,讀/寫位址多工選擇電路可以初始地選擇讀位址,例如在Net A和Net B被拉低時。
然而,可在脈衝鎖存控制電路(諸如圖1所示的實例讀/寫位址多工選擇電路100,其可以是脈衝鎖存器的一部分)中存在變化。由於在脈衝鎖存控制電路中會存在變化,所以Net A和Net B在相同的時間量中可以不被拉低至例如邏輯「0」。例如,一個信號(例如,Net A)可以比另一個信號(例如,Net B)更快地被拉低至例如邏輯「0」,或者相反地,與Net A拉低至例如邏輯「0」相比,Net B可以更快地拉低至例如邏輯「0」。當Net A為高且Net B為低時(這暫時可發生在Net B比Net A更快拉低時)NOR門108的輸出為邏輯高,例如「1」。因此,若Net B比Net A更快地放電(例如,拉低),則如圖1所示根據Net A和Net B的讀/寫選擇信號(rw_sel)可以閃高(glitch high)。
當埠A和埠B皆被選擇時,由於邏輯環境、負載及/或佈局影響,Net A和Net B可以不同的速率被拉低至例如邏輯「0」。換句話說,包括埠的部分晶粒的局部環境、端部的負載及/或埠電路的佈局會影響Net A和Net B的轉換速率。兩個不同的信號(例如,Net A和Net B)可不同地動作,即使在相同晶粒上,這是因為即使在相同晶粒上,包括埠的晶粒的該部分、埠附近信號的電流流動、及/或這些信號的佈局皆會影響淨(net)信號(例如,Net A和Net B)的功能。當Net A和Net B之間的拉低速率的差異足夠大時,在記憶體中會存在功能性故障。這種故障會引起不正確地僅選擇寫狀態。當邏輯電源電壓為低且記憶體電源電壓為高時,例如在邏輯上具有較低電壓且在記憶體上具有較高電壓的雙電壓系統中,故障問題會惡化。例如,當經由較低的邏輯電源為讀/寫位址多工選擇電路100供電時,可能在邏輯「0」和邏輯「1」之間具有較小的電壓差。因此,故障更可能發生,因為Net A和Net B之間的電壓的較小差異(例如,從邏輯「1」下降到邏輯「0」時)可以解釋為兩個不同的邏輯狀態(例如,邏輯「0」和邏輯「1」)。
此外,當與可用於建立電子電路的其他材料相比時,在使用矽的設計中,信號如何可以快速地從一個邏輯狀態變為另一個邏輯狀態之間的差異(例如Net A和Net B之間從邏輯「1」轉換為邏輯「0」的下拉速率)會惡化。圖1的實例設計可提供三倍標準差(three sigma)的置信水平來用於電路的校正功能。
圖2是示出實例脈衝鎖存器200的示圖。實例脈衝鎖存器200包括多個p溝道金屬氧化物半導體(PMOS)場效應電晶體(亦被稱為PMOS電晶體)202、204、206以及多個n溝道金屬氧化物半導體(NMOS)場效應電晶體(亦被稱為NMOS電晶體)208、210、212、214。實例脈衝鎖存器200包括多個反相器216、218、220、222。反相器216、218形成交叉耦合反相器224的集合。反相器220、222亦形成交叉耦合反相器226的集合。交叉耦合反相器224、226均可以形成儲存單元,例如SRAM儲存單元。例如,交叉耦合反相器224、226均可以形成單個位元SRAM儲存單元。
脈衝鎖存器200可以具有由記憶體電源供電的一部分(例如,儲存部分228)以及由邏輯電源供電的一部分(例如,邏輯部分230)。儲存部分228可以包括PMOS電晶體202、204、NMOS電晶體208、210、212、214以及反相器216、218、220、222。邏輯部分230可以包括PMOS電晶體206和NMOS電晶體212。NMOS電晶體212可以被儲存部分228和邏輯部分230共用。例如,如圖2所示,NMOS電晶體212連接至儲存部分228中的NMOS電晶體208以及邏輯部分230中的PMOS電晶體206。因此,憑藉與NMOS電晶體208和PMOS電晶體206的連接,NMOS電晶體212可以認為是在儲存部分228和邏輯部分230之間共享。
如前述,儲存部分228和邏輯部分230可具有獨立的電源。例如,儲存部分228可以連接至記憶體電源,而邏輯部分230可連接至邏輯電源。記憶體電源和邏輯電源可以不處於相同的電壓。如前述,當邏輯電源電壓的電壓低於記憶體電源的電壓時,Net A和Net B電壓下降的速度差異可例如由於較大的差異而惡化。使用不同的電源電壓(例如,用於儲存部分228的較低電壓)會提供儲存部分228使用的功率量的下降。實際的記憶裝置可以包括較多數量的儲存部分228以儲存大量的資料,例如百萬位元組、千百萬位元組。(然而,應該理解,本文描述的系統和方法亦可以應用於更小或更大的記憶體或者具有更小或更大記憶體的系統)。因此,節省儲存電路中的功率會對結合有記憶體的系統使用的功率具有相對較大的影響。
PMOS電晶體202可以被配置為為埠A提供重置功能,例如使用埠A重置信號。例如,PMOS電晶體202可以被配置為為由交叉耦合反相器224(例如,反相器216、218)形成的SRAM儲存單元提供重置功能。PMOS電晶體202上的低電壓可以導通PMOS電晶體202,並且使得反相器218的輸入被拉至記憶體電源處的電壓,使得Net A為邏輯高,即使Net A先前處於邏輯低。Net A上的邏輯高可以被反相器218反相,以在反相器218的輸出處建立邏輯低。反相器218的輸出處的邏輯低可以被反相器216反相。因此,反相器216的輸出可以在PMOS電晶體202轉換為截止之後保持Net A為高,例如當埠A重置信號從邏輯低轉換為邏輯高時。
類似地,PMOS電晶體204可以被配置為為埠B提供重置功能,例如使用埠B重置信號。例如,PMOS電晶體204可以被配置為為由交叉耦合反相器226(例如,反相器220、222)形成的SRAM儲存單元提供重置功能。PMOS電晶體204上的低電壓會導通PMOS電晶體204,並且使得反相器222的輸入被拉至記憶體電源處的電壓,使得Net B為邏輯高,即使Net B先前處於邏輯低。Net B上的邏輯高可以被反相器222反相,以在反相器222的輸出處建立邏輯低。反相器222的輸出處的邏輯低可以被反相器220反相。因此,在PMOS電晶體204轉換為截止之後,反相器220的輸出可以保持Net B為高,例如當埠B重置信號從邏輯低轉換為邏輯高時。
NMOS電晶體208可以被配置為為埠A提供選擇功能,例如使用埠A選擇信號。例如,NMOS電晶體208可以被配置為為由交叉耦合反相器224(例如,反相器216、218)形成的SRAM儲存單元提供選擇。類似地,NMOS電晶體210可以被配置為為埠B提供選擇功能,例如使用埠B選擇信號。例如,NMOS電晶體210可以被配置為為由交叉耦合反相器226(例如,反相器220、222)形成的SRAM儲存單元提供選擇。
NMOS電晶體212可以被配置為為埠A提供時鐘功能,例如使用時鐘信號CLK。例如,NMOS電晶體212可以被配置為為由交叉耦合反相器224(例如,反相器216、218)形成的SRAM儲存單元提供時鐘。類似地,NMOS電晶體214可以被配置為為埠B提供時鐘功能,例如使用時鐘信號CLK。例如,NMOS電晶體214可以被配置為為由交叉耦合反相器226(例如,反相器220、222)形成的SRAM儲存單元提供時鐘。
如圖2所示,當埠A選擇信號和時鐘信號CLK均為高時,Net A可以被拉至地。在一些實例中,地可以通用於記憶體電壓域和邏輯電壓域。類似地,當埠B選擇信號和時鐘信號CLK均為高時,Net B可以被拉至地。因此,埠A選擇信號和埠B選擇信號可用於分別地選擇相關聯的交叉耦合反相器,例如交叉耦合反相器224(反相器216、218)和交叉耦合反相器226(反相器220、222)。隨後,時鐘信號CLK可以導通一或多個NMOS電晶體212、214,以將所選的網拉低至寫邏輯低值,例如Net A、Net B或者Net A和Net B二者。
邏輯部分230中的PMOS電晶體206可用於將信號從儲存部分228橋接至與PMOS電晶體206耦合的邏輯電路(未圖示)。邏輯電路可以由邏輯電源供電。PMOS電晶體206可用於使可在例如記憶體電源和邏輯電源的不同電源電壓處操作的兩個儲存部分(例如,交叉耦合反相器224、226)相互作用。
NMOS電晶體212可以為PMOS電晶體206提供時鐘。當時鐘為邏輯高時,PMOS電晶體212可導通以產生虛擬地。虛擬地可以使PMOS電晶體206接地。當時鐘CLK為低時,PMOS電晶體206可導通,這會將虛擬地拉至邏輯電源的電壓。當時鐘CLK為高時,PMOS電晶體206會截止。因此,根據PMOS電晶體202和NMOS電晶體208及/或PMOS電晶體204和NMOS電晶體210的狀態,虛擬地可以浮置或者可以拉高。
圖3A是示出脈衝鎖存器波形302、304的實例的示圖300。示圖300圖示第一脈衝鎖存器波形302和第二脈衝鎖存器波形304。在一個實例中,埠A和埠B可以被選擇。因此,在圖3A所示實例中,Net A(波形302)和Net B(波形304)可以改變邏輯狀態,例如從邏輯「1」到邏輯「0」。如前述,Net A和Net B可以不同的速度拉低至例如較低電壓,使得一個可以較長的時間達到特定的電壓位準。Net A和Net B以不同速度下拉可以是由於本端環境、負載和佈局影響。例如,如圖3A所示,第一脈衝鎖存器波形302的電壓可以比第二脈衝鎖存器波形304的電壓更慢地下降。
在所示實例中,Net A(波形302)可用於啟動記憶體讀取。Net B(波形304)可用於啟動記憶體寫入。當針對記憶體發生讀和寫時,例如在單個時鐘週期或者時鐘週期的單個集合期間,Net A(波形302)和Net B(波形304)均可以轉換為低。Net A(波形302)和Net B(波形304)可以同時轉換為低,以準備記憶體用於讀和寫。然而,讀和寫可以順次地發生,例如在單個時鐘週期中一個在另一個之後。讀可以首先完成。因此,Net A(波形302)可以轉換為邏輯低,並且快速地或者幾乎立刻轉換回高,而Net B(波形304)可以轉換為低並且比Net A(波形302)保持得更長。補充地,Net B(波形304)上的實際電壓可以在一段時間內持續降低,隨後在一段時間內保持在較低電壓,這是因為波形304在較長的時間內處於邏輯低。
當Net A的壓降和Net B的壓降之間的差值足夠大時,在記憶體中會存在功能性故障。例如,當Net B的壓降是快於Net A的壓降的壓降時,跟隨壓降的讀/寫位址多工選擇電路100的Net B輸入上的電壓可以解釋為邏輯「0」,而讀/寫位址多工選擇電路的Net A輸入上的電壓仍然可以解釋為邏輯「1」,這是因為從邏輯「1」到邏輯「0」的較慢改變。
因此,可引起記憶體中的功能性故障的Net A的壓降和Net B的壓降之間的差值可取決於圖1的讀/寫位址多工選擇電路100。例如,可引起記憶體中的功能性故障的Net A的壓降和Net B的壓降之間的差值可取決於用於實施圖1的讀/寫位址多工選擇電路100的特定邏輯的二進位邏輯位準的電壓位準。因此,足夠大以引起記憶體中的功能性故障的Net A的壓降和Net B的壓降之間的差值可以改變。
當Net A的壓降和Net B的壓降之間的差值足夠大以引起記憶體中的功能性故障時,會不正確地選擇只寫(write only)狀態。當邏輯電源電壓與記憶體電源電壓相比較低時,例如當記憶體電源電壓高於邏輯電源電壓時,Net A和Net B之間的壓降的差值會惡化。此外,如前述,例如與用於晶片製造的其他材料相比,Net A和Net B之間的壓降的差值在矽中會惡化。
當Net A為高且Net B為低時(這可能暫時發生在Net B(例如,第二脈衝鎖存器波形304)比Net A(例如,第一脈衝鎖存器波形302)更快地例如朝向低電壓拉低時),NOR門108的輸出為邏輯高,例如「1」。因此,如圖3B所示,若Net B比Net A更快地放電,則讀/寫選擇信號(rw_sel)可以閃高。
圖3B是示出脈衝鎖存器波形的實例的另一示圖。更具體地,圖3B提供了簡化定時圖,其圖示在Net B比Net A更快放電的情況下讀/寫選擇信號(rw_sel)會閃高。如圖3B所示,當Net A為高且Net B為低時,這會暫時發生在Net B比Net A更快地朝向例如低電壓下拉時,讀/寫選擇信號(rw_sel)會暫時地閃高,例如在352處邏輯「1」。Net A緩慢轉換為低可延遲rclk的上升。Net B較快轉換為低可使得b_delay較快轉換為低。因此,在時間t1和t2之間,rclk和b_delay可以均為邏輯低。信號rclk和b_delay被輸入至NOR門108。NOR門的邏輯低輸入引起到NOR門108的邏輯高輸出。因此,圖1的NOR門108的輸出可以在352處為高,其沿著時間軸右移以示出經由NOR門108的可能延遲。rw_sel上閃高是不期望的。當Net A和Net B以相同速率或者近似相同的速率轉換為低時,應該不發生閃高。
圖4是示出另一實例脈衝鎖存器400的示圖。圖4的脈衝鎖存器400在一些態樣與圖2的脈衝鎖存器200相似。例如,實例脈衝鎖存器400包括多個PMOS電晶體202、204、206以及多個NMOS電晶體208、210、212、214。實例脈衝鎖存器400亦包括多個反相器216、218、220、222。與脈衝鎖存器200相同,在脈衝鎖存器400中,反相器216、218形成交叉耦合反相器224的集合。反相器220、222亦形成交叉耦合反相器226的集合。交叉耦合反相器224、226均可以形成儲存單元,例如SRAM儲存單元。例如,交叉耦合反相器224、226均可以形成單個位元SRAM儲存單元。
脈衝鎖存器400可以具有由記憶體電源供電的一部分(例如,儲存部分228)以及由邏輯電源供電的一部分(例如,邏輯部分230)。儲存部分228可以包括:PMOS電晶體202、204;NMOS電晶體208、210、212、214;及反相器216、218、220、222。邏輯部分230可以包括PMOS電晶體206和NMOS電晶體212。儘管被示為在儲存部分228內,但NMOS電晶體212可以被儲存部分228和邏輯部分230共享。例如,如圖4所示,NMOS電晶體212連接至儲存部分228中的NMOS電晶體208以及邏輯部分230中的PMOS電晶體206。因此,憑藉與NMOS電晶體208和PMOS電晶體206的連接,NMOS電晶體212可以認為是在儲存部分228和邏輯部分230之間共享。根據PMOS電晶體202、206、NMOS電晶體208的狀態以及反相器216的輸出,NMOS電晶體212可以由邏輯電源及/或記憶體電源供電。
如前述,儲存部分228和邏輯部分230可具有獨立的電源。例如,儲存部分228可以連接至記憶體電源,而邏輯部分230可連接至邏輯電源。記憶體電源和邏輯電源可以不處於相同的電壓。如前述,當邏輯電源電壓的電壓低於記憶體電源的電壓時,Net A和Net B電壓下拉(例如,從邏輯高或邏輯「1」電壓到較低電壓)的速度差異可惡化,例如具有更大差異。使用不同的電源電壓(例如,用於儲存部分228的較低電壓)會提供儲存部分228使用的功率量的下降。實際的記憶裝置可以包括較多數量的儲存部分228以儲存大量的資料,例如百萬位元組、千百萬位元組。(然而,應該理解,本文描述的系統和方法亦可以應用於更小或更大的記憶體或者具有更小或更大記憶體的系統。)因此,節省儲存電路中的功率會對結合有記憶體的系統使用的功率具有相對較大的影響。
PMOS電晶體202可以被配置為為埠A提供重置功能,例如使用埠A重置信號。例如,PMOS電晶體202可以被配置為為由交叉耦合反相器224(例如,反相器216、218)形成的SRAM儲存單元提供重置功能。PMOS電晶體202上的低電壓可以導通PMOS電晶體202,並且使得反相器218的輸入被拉至記憶體電源處的電壓,使得Net A為邏輯高,即使Net A先前處於邏輯低。Net A上的邏輯高可以被反相器218反相,以在反相器218的輸出處建立邏輯低。反相器218的輸出處的邏輯低可以被反相器216反相。因此,反相器216的輸出可以在PMOS電晶體202轉換為截止之後保持Net A為高,例如當埠A重置信號從邏輯低轉換為邏輯高時。
類似地,PMOS電晶體204可以被配置為為埠B提供重置功能,例如使用埠B重置信號。例如,PMOS電晶體204可以被配置為為由交叉耦合反相器226(例如,反相器220、222)形成的SRAM儲存單元提供重置功能。PMOS電晶體204上的低電壓會導通PMOS電晶體204,並且使得反相器222的輸入被拉至記憶體電源處的電壓,使得Net B為邏輯高,即使Net A先前處於邏輯低。Net BA上的邏輯高可以被反相器222反相,以在反相器222的輸出處建立邏輯低。反相器222的輸出處的邏輯低可以被反相器220反相。因此,在PMOS電晶體204轉換為截止之後,反相器220的輸出可以保持Net B為高,例如當埠B重置信號從邏輯低轉換為邏輯高時。
NMOS電晶體208可以被配置為為埠A提供選擇功能,例如使用埠A選擇信號。例如,NMOS電晶體208可以被配置為為由交叉耦合反相器224(例如,反相器216、218)形成的SRAM儲存單元提供選擇。類似地,NMOS電晶體210可以被配置為為埠B提供選擇功能,例如使用埠B選擇信號。例如,NMOS電晶體210可以被配置為為由交叉耦合反相器226(例如,反相器220、222)形成的SRAM儲存單元提供選擇。
NMOS電晶體212可以被配置為為埠A提供時鐘功能,例如使用時鐘信號CLK。例如,NMOS電晶體212可以被配置為為由交叉耦合反相器224(例如,反相器216、218)形成的SRAM儲存單元提供時鐘。類似地,NMOS電晶體214可以被配置為為埠B提供時鐘功能,例如使用時鐘信號CLK。例如,NMOS電晶體214可以被配置為為由交叉耦合反相器226(例如,反相器220、222)形成的SRAM儲存單元提供時鐘。
如圖4所示,當埠A選擇信號和時鐘信號CLK均為高時,Net A可以被拉至地。類似地,當埠B選擇信號和時鐘信號CLK均為高時,Net B可以被拉至地。因此,埠A選擇信號和埠B選擇信號可用於分別地選擇相關聯的交叉耦合反相器,例如交叉耦合反相器224(反相器216、218)和交叉耦合反相器226(反相器220、222)。隨後,時鐘信號CLK可以導通一或多個NMOS電晶體212、214,以將所選的網拉低至寫邏輯低值,例如Net A、Net B或者Net A和Net B二者。
邏輯部分230中的PMOS電晶體206可用於將信號從儲存部分228橋接至與PMOS電晶體206耦合的邏輯電路(未圖示)。邏輯電路可以由邏輯電源供電。PMOS電晶體206可用於使可在例如記憶體電源和邏輯電源的不同電源電壓處操作的兩個儲存部分(例如,交叉耦合反相器224、226)相互作用。
NMOS電晶體212可以為PMOS電晶體206提供時鐘。當時鐘為邏輯高時,PMOS電晶體212可導通以產生虛擬地。虛擬地可以使PMOS電晶體206接地。當時鐘CLK為低時,PMOS電晶體206可導通,這可將虛擬地拉至邏輯電源的電壓。
脈衝鎖存器400亦包括NAND門402。Net A信號和Net B信號是NAND門402的輸入。因此,當Net A信號和Net B信號為邏輯高值時,NAND門402的輸出可以為低。當NAND門402的輸出為低時,PMOS電晶體404可導通,並且Net A和Net B可以短路到一起。隨著Net A信號和Net B信號電壓開始下降,由於用於信號改變的延遲以傳播經由NAND門402,Net A和Net B可以繼續短路到一起。因此,由於Net A和Net B可以被短路到一起,所以Net A信號和Net B信號可以相似的速率下降。Net A信號和Net B信號可以相似的速率下降,而與例如本端環境、負載和佈局影響無關或者更加與例如本端環境、負載和佈局影響無關。因此,如圖4所示,脈衝鎖存器400是一種實例設計,其可以經由使與兩個埠相關聯的網短路到一起而使不同埠之間的差異最小化。此外,鎖存器狀態可以被回饋回追蹤控制,例如NAND門402。一旦埠選擇狀態被交叉耦合反相器寄存(例如,儲存),追蹤控制就不再需要,例如直到下一改變為止,例如針對Net A和Net B信號從邏輯高狀態到邏輯低狀態。追蹤控制可以短路Net A和Net B信號,使得Net A和Net B信號可以相似的速率下降。
圖5是示出脈衝鎖存器波形502、504的實例的示圖500。示圖500圖示第一脈衝鎖存器波形502和第二脈衝鎖存器波形504。在一個實例中,例如,與圖2的實例一樣,選擇埠A和埠B。在圖5的實例中,Net A和Net B近似一起地下拉。例如,如圖5所示,第一脈衝鎖存器波形502的電壓可以與第二脈衝鎖存器波形504的電壓近似相同的速度下降。經由圖4所示的脈衝鎖存器400,第一脈衝鎖存器波形502的電壓可以與第二脈衝鎖存器波形504的電壓近似相同的速度下降。脈衝鎖存器400可以短路Net A和Net B信號,使得Net A信號和Net B信號可以相似的速率下降。
在所示實例中,Net A(波形502)可用於啟動記憶體讀取。Net B(波形504)可用於啟動記憶體寫入。當針對記憶體發生讀和寫時,例如在單個時鐘週期或者時鐘週期的單個集合期間,Net A(波形502)和Net B(波形504)均可以轉換為低。Net A(波形502)和Net B(波形504)可以同時轉換為低,以準備記憶體用於讀和寫。然而,讀和寫可以序列地發生,例如在單個時鐘週期中一個在另一個之後。讀可以首先完成。因此,Net A(波形502)可以轉換為邏輯低,並且快速地或者幾乎立刻地轉換回邏輯高,而Net B(波形504)可以轉換為低並且比Net A(波形502)更長地保持為低。在一個實例中,在Net A轉換為邏輯低值之後,Net B轉換為邏輯低值,或者Net A和Net B轉換為邏輯低值,Net A不再短路至Net B,因為邏輯低值可以消除閃高的起因。因此,由於Net A和Net B不再短路,所以Net A可以在達到邏輯低值之後很快轉換為高。Net B(波形504)上的實際電壓可以在一段時間內持續降低,隨後在一段時間內保持在較低電壓,這是因為波形504在較長的時間內處於邏輯低。
如圖5所示,Net A和Net B現在近似一起地被下拉。因此,由於Net A和Net B現在近似一起地被下拉,所以效能不太可能被佈局影響、負載和矽變化危害。因此,在許多情況下,佈局影響、負載和矽變化將不對Net A和Net B的效能產生影響。
在第一脈衝鎖存器波形502和第二脈衝鎖存器波形504的區域506處,第一脈衝鎖存器波形502的電壓可以與第二脈衝鎖存器波形504的電壓近似相同的速度下降。波形的區域506可以在第一脈衝鎖存器波形502的壓降和第二脈衝鎖存器波形504的壓降的初始期間內。在第一脈衝鎖存器波形502和第二脈衝鎖存器波形504的區域506處,第一脈衝鎖存器波形502的電壓可以與第二脈衝鎖存器波形504的電壓近似相同的速度下降,因為第一埠信號(例如,第一脈衝鎖存器波形502)和第二埠信號(例如,第二脈衝鎖存器波形504)可以短路到一起,例如在波形502、504的區域506附近的第一脈衝鎖存器波形502的壓降和第二脈衝鎖存器波形504的壓降的初始週期內。將第一埠信號和第二埠信號短路到一起可以使得第一埠信號和第二埠信號相互更加緊密地追蹤,例如如圖5所示在波形502、504的區域506附近。
例如,實例儲存控制器可以包括邏輯電路。邏輯電路可以被配置為產生用於在記憶體的第一埠和第二埠之間進行選擇的選擇信號。記憶體的第一和第二埠之間的選擇可以根據第一埠信號(例如,第一脈衝鎖存器波形502)和第二埠信號(例如,第二脈衝鎖存器波形504)。實例儲存控制器可以包括開關,其被配置為連接(例如,短路)和斷開第一埠信號(例如,第一脈衝鎖存器波形502)和第二埠信號(例如,第二脈衝鎖存器波形504)。
圖6是示出實例儲存裝置600的示圖。儲存系統可以包括儲存控制器602。儲存控制器可以包括邏輯電路(例如,讀/寫位址多工選擇電路100),其被配置為產生選擇信號(rw_sel),用於根據第一埠信號和第二埠信號(Net A、Net B)在記憶體的第一埠和第二埠之間進行選擇。儲存控制器亦可以包括開關(例如,脈衝鎖存器400內的PMOS電晶體404),其被配置為連接和斷開第一埠信號和第二埠信號(例如,圖4所示的Net A、Net B)。因此,儲存控制器602可以包括圖1的讀/寫位址多工選擇電路100和脈衝鎖存器400的部分604。脈衝鎖存器400的部分604可以認為是儲存控制器602的一部分。換句話說,脈衝鎖存器400內的一些電路可以認為是儲存控制器602的一部分,而脈衝鎖存器400中的其他電路可以不認為是儲存控制器的一部分。例如,儲存控制器可以包括一或多個NAND門402和PMOS電晶體404中。儲存控制器亦可以包括一或多個PMOS電晶體202、204、206、NMOS電晶體208、210、212、214。圖4中圖示NAND門402、PMOS電晶體404、PMOS電晶體202、204、206、NMOS電晶體208、210、212、214。
脈衝鎖存器400的其他部分606可以認為是示例性儲存裝置600中的記憶體的一部分而不是儲存控制器的一部分。脈衝鎖存器400的其他部分606在儲存控制器602外且與脈衝鎖存器400的部分604(其可以認為是儲存控制器602的一部分)分離。例如,反相器216、218、220、222可以認為是實例儲存裝置600中的記憶體的一部分。圖4中圖示反相器216、218、220、222。返回參照圖4,反相器216、218形成交叉耦合反相器224的集合。反相器220、222亦形成交叉耦合反相器226的集合。因此,交叉耦合反相器224、226均可以形成儲存單元,例如SRAM儲存單元。記憶體(例如,交叉耦合反相器224、226)皆可以被儲存控制器602控制。
在一個實例中,儲存控制器可以進一步包括開關控制器,例如NAND門402。開關控制器可以被配置為根據第一埠信號和第二埠信號控制開關。例如,如圖4所示,NAND門402包括Net A和Net B作為輸入。NAND門402的輸出耦合至PMOS電晶體404。
在一個實例中,儲存控制器602可進一步包括多工器608,其被配置為基於選擇信號多工與第一埠相關聯的第一位址(ADDR1)和與第二埠相關聯的第二位址(ADDR2)。
在一個實例中,儲存控制器602可進一步包括鎖存器612,其被配置為鎖存第一埠選擇信號以產生第一埠信號並且鎖存第二埠選擇信號以產生第二埠信號。
返回參照圖4,在一個實例中,開關包括耦合在第一埠信號和第二埠信號(例如,Net A和Net B)之間的電晶體(例如,PMOS電晶體404)。
在一個實例中,鎖存器可以是脈衝鎖存器400的一部分。例如,鎖存器可以包括重置電路,例如PMOS電晶體202、204。重置電路可以被配置為在記憶體存取週期之前重置第一和第二埠信號中的每一個。例如,重置信號(埠A重置、埠B重置)可以導通PMOS電晶體202、204,這可以將埠信號拉高(Net A、Net B)。儲存控制器可進一步包括埠選擇電路,例如NMOS電晶體208、210。埠選擇信號可以被配置為在記憶體存取週期的開始處設置第一埠信號和第二埠信號中的每一個。例如,每個埠選擇信號皆可以導通NMOS電晶體208、210中的一個。NMOS電晶體212、214可以在時鐘的邏輯高信號處導通,例如可以在記憶體存取週期的開始處。
在一個實例中,例如在記憶體存取週期的開始處,邏輯電路被進一步配置為:當第一埠信號和第二埠信號(Net A、Net B)中的每一個被設置時,將選擇信號(rw_sel)驅動為第一邏輯狀態,以及當第一埠信號和第二埠信號(Net A、Net B)中的任一個被重置時,將選擇信號(rw_sel)驅動為第二邏輯狀態。
一個實例可以是儲存控制器602。儲存控制器602可以包括鎖存器612,其被配置為鎖存第一埠選擇信號以產生第一埠信號並且鎖存第二埠選擇信號以產生第二埠信號。儲存控制器602亦可以包括被配置為使第一埠信號和第二埠信號的開關連接和斷開。
一個實例可以包括開關控制器(例如,NAND門402)。開關控制器可以被配置為根據第一和第二埠信號(Net A、Net B)控制開關(例如,PMOS電晶體404)。
在一個實例中,開關可以是耦合在第一埠信號和第二埠信號(Net A、Net B)之間的電晶體(例如,PMOS電晶體404)。
例如,鎖存器可以包括重置電路,例如,PMOS電晶體202、204。重置電路可以被配置為在記憶體存取週期之前重置第一埠信號和第二埠信號中的每一個。例如,重置信號(埠A重置、埠B重置)可以導通PMOS電晶體202、204,這可以拉高埠信號(Net A、Net B)。儲存控制器602可進一步包括埠選擇電路,例如NMOS電晶體208、210。埠選擇信號可以被配置為在記憶體存取週期的開始處設置第一埠信號和第二埠信號中的每一個。例如,每個埠選擇信號皆可以導通一個NMOS電晶體208、210。NMOS電晶體212、214可以在時鐘上的邏輯高信號處導通,例如其可以在記憶體存取週期的開始處。
一個實例可進一步包括邏輯電路,例如讀/寫位址多工選擇電路100。邏輯電路可以被配置為產生選擇信號(rw_sel),用於根據第一埠信號和第二埠信號(Net A、Net B)在記憶體的第一埠和第二埠之間進行選擇。
一個實例進一步包括多工器608。多工器608可被配置為基於選擇信號多工與第一埠相關聯的第一位址(ADDR1)和與第二埠相關聯的第二位址(ADDR2)。
在一個實例中,邏輯電路(例如,讀/寫位址多工選擇電路100)可以進一步被配置為:當設置第一埠信號和第二埠信號中的每一個時,將選擇信號(rw_sel)驅動至第一邏輯狀態,以及當重置第一埠信號和第二埠信號中的任一個時,將選擇信號驅動至第二邏輯狀態。
另一實例是儲存裝置600。儲存裝置600包括記憶體,諸如脈衝鎖存器400內的交叉耦合反相器224、226。儲存裝置600亦包括儲存控制器602。此外,儲存裝置600亦包括鎖存器612。鎖存器可以被配置為鎖存第一埠選擇信號以產生第一埠信號以及鎖存第二埠選擇信號以產生第二埠信號。儲存裝置600亦包括開關(例如,PMOS電晶體404),其被配置為將第一埠信號和第二埠信號(Net A、Net B)連接和斷開。此外,儲存裝置600包括邏輯電路(例如,讀/寫位址多工選擇電路100)。邏輯電路可以被配置為產生選擇信號(rw_sel),用於根據第一埠信號和第二埠信號(Net A、Net B)在記憶體的第一埠和第二埠之間進行選擇。
應該理解,揭示的處理/流程圖中的方塊的具體順序或層級是示例性方法的說明。基於設計偏好,應理解,可以重新佈置處理/流程圖中的方塊的具體順序或層級。此外,一些方塊可以組合或省略。所附方法請求項以簡單順序呈現了各個方塊的元件,而不用於限於呈現的具體順序或層級。
提供先前的描述以使本發明所屬領域中具有通常知識者能夠實施本文描述的各個態樣。本發明所屬領域中具有通常知識者可以容易地對這些態樣進行各種修改,並且本文限定的一般原理可應用於其他態樣。因此,請求項不限於本文示出的態樣,而認為是與語言請求項相符的全範疇,其中除非另有明確指定,否則以單數提及元件不用於表示「一個和僅一個」,而是表示「一或多個」。除非另有指定,否則術語「一些」表示一或多個。諸如「A、B或C中的至少一個」、「A、B或C中的一或多個」、「A、B和C中的至少一個」、「A、B和C中的一或多個」和「A、B、C或任何它們的組合」的組合包括A、B及/或C的任何組合,並且可以包括多個A、多個B或多個C。具體地,諸如「A、B或C中的至少一個」、「A、B或C中的一或多個」、「A、B和C中的至少一個」、「A、B和C中的一或多個」和「A、B、C或任何它們的組合」的組合可以是僅A、僅B、僅C、A和B、A和C、B和C或者A和B和C,其中任何這些組合可以包含A、B或C中的一個構件或多個構件。本發明所屬領域中具有通常知識者知曉或稍後知曉的與本案描述的各個態樣的元件等效的所有結構和功能結合於此,並且被請求項包含。此外,沒有揭示的目的是致力於公共而不論這種披露是否在請求項中明確引用。術語「模組」、「機制」、「元件」、「裝置」等可以不是詞語「裝置」的替代。沒有請求項元件在施行細則第19條第4項的規定下構建,除非該元件明確使用詞語「用於…的裝置」引用,或者在方法請求項中,該元件使用詞語「用於…的步驟」引用。
100‧‧‧讀/寫位址多工選擇電路102‧‧‧反相器104‧‧‧反相器106‧‧‧反相器108‧‧‧NOR門200‧‧‧脈衝鎖存器202‧‧‧PMOS電晶體204‧‧‧PMOS電晶體206‧‧‧PMOS電晶體208‧‧‧NMOS電晶體210‧‧‧NMOS電晶體212‧‧‧NMOS電晶體214‧‧‧NMOS電晶體216‧‧‧反相器218‧‧‧反相器220‧‧‧反相器222‧‧‧反相器224‧‧‧交叉耦合反相器226‧‧‧交叉耦合反相器228‧‧‧儲存部分230‧‧‧邏輯部分300‧‧‧示圖302‧‧‧第一脈衝鎖存器波形304‧‧‧第二脈衝鎖存器波形350‧‧‧信號352‧‧‧信號400‧‧‧脈衝鎖存器402‧‧‧NAND門404‧‧‧PMOS電晶體500‧‧‧示圖502‧‧‧脈衝鎖存器504‧‧‧脈衝鎖存器506‧‧‧區域600‧‧‧儲存裝置602‧‧‧儲存控制器604‧‧‧部分606‧‧‧部分608‧‧‧多工器612‧‧‧鎖存器
圖1是實例讀/寫位址多工選擇電路。
圖2是示出實例脈衝鎖存器的示圖。
圖3A是示出脈衝鎖存器波形的實例的示圖。
圖3B是示出脈衝鎖存器波形的實例的另一示圖。
圖4是示出實例脈衝鎖存器的另一示圖。
圖5是示出脈衝鎖存器波形的實例的另一示圖。
圖6是示出實例儲存裝置的示圖。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
202‧‧‧PMOS電晶體
204‧‧‧PMOS電晶體
208‧‧‧NMOS電晶體
210‧‧‧NMOS電晶體
212‧‧‧NMOS電晶體
214‧‧‧NMOS電晶體
216‧‧‧反相器
218‧‧‧反相器
220‧‧‧反相器
222‧‧‧反相器
224‧‧‧交叉耦合反相器
226‧‧‧交叉耦合反相器
228‧‧‧儲存部分
230‧‧‧邏輯部分
400‧‧‧脈衝鎖存器
402‧‧‧NAND門

Claims (18)

  1. 一種儲存控制器,包括:一邏輯電路,被配置為根據一第一埠信號和一第二埠信號產生用於在一記憶體的一第一埠和一第二埠之間進行選擇的一選擇信號;一開關,被配置為使該第一埠信號和該第二埠信號連接和斷開;及一開關控制器,被配置為根據該第一埠信號和該第二埠信號控制該開關。
  2. 根據請求項1之儲存控制器,亦包括:一多工器,被配置為基於該選擇信號多工與該第一埠相關聯的一第一位址和與該第二埠相關聯的一第二位址。
  3. 根據請求項1之儲存控制器,其中該開關包括耦合在該第一埠信號和該第二埠信號之間的一電晶體。
  4. 根據請求項1之儲存控制器,亦包括:一鎖存器,被配置為鎖存一第一埠選擇信號以產生該第一埠信號以及鎖存一第二埠選擇信號以產生該第二埠信號。
  5. 根據請求項4之儲存控制器,其中該鎖存器包括一重置電路,該重置電路被配置為在一記憶體存取週期之前重置該第一埠信號和該第二埠信號中的每 一個,該儲存控制器亦包括一埠選擇電路,該埠選擇電路被配置為在該記憶體存取週期的開始處設置該第一埠信號和該第二埠信號中的每一個。
  6. 根據請求項5之儲存控制器,其中該邏輯電路進一步被配置為:當設置該第一埠信號和該第二埠信號中的每一個時,將該選擇信號驅動至一第一邏輯狀態,以及當重置該第一埠信號和該第二埠信號中的任一個時,將該選擇信號驅動至一第二邏輯狀態。
  7. 一種儲存控制器,包括:一鎖存器,被配置為鎖存一第一埠選擇信號以產生一第一埠信號以及鎖存一第二埠選擇信號以產生一第二埠信號;一開關,被配置為使該第一埠信號和該第二埠信號連接和斷開;一開關控制器,該開關控制器被配置為根據該第一埠信號和該第二埠信號控制該開關。
  8. 根據請求項7之儲存控制器,其中該開關包括耦合在該第一埠信號和該第二埠信號之間的一電晶體。
  9. 根據請求項7之儲存控制器,其中該鎖存器包括一重置電路,該重置電路被配置為在一記憶體存取週期之前重置該第一埠信號和該第二埠信號中的每 一個,該儲存控制器亦包括一埠選擇電路,該埠選擇電路被配置為在該儲存區存取週期的開始處設置該第一埠信號和該第二埠信號中的每一個。
  10. 根據請求項7之儲存控制器,亦包括一邏輯電路,該邏輯電路被配置為根據該第一埠信號和該第二埠信號產生用於在一記憶體的一第一埠和一第二埠之間進行選擇的一選擇信號。
  11. 根據請求項10之儲存控制器,亦包括一多工器,該多工器被配置為基於該選擇信號多工與該第一埠相關聯的一第一位址和與該第二埠相關聯的一第二位址。
  12. 根據請求項10之儲存控制器,其中該邏輯電路進一步被配置為:當設置該第一埠信號和該第二埠信號中的每一個時,將該選擇信號驅動至一第一邏輯狀態,以及當重置該第一埠信號和該第二埠信號中的任一個時,將該選擇信號驅動至一第二邏輯狀態。
  13. 一種儲存裝置,包括:一記憶體;及一儲存控制器,包括:一鎖存器,被配置為鎖存一第一埠選擇信號以產生一第一埠信號並且鎖存一第二埠選擇信號以產生一第二埠信號; 一開關,被配置為使該第一埠信號和該第二埠信號連接和斷開;一邏輯電路,被配置為根據該第一埠信號和該第二埠信號產生用於在該記憶體的一第一埠和一第二埠之間進行選擇的一選擇信號;及一開關控制器,該開關控制器被配置為根據該第一埠信號和該第二埠信號控制該開關。
  14. 根據請求項13之儲存裝置,其中該開關包括耦合在該第一埠信號和該第二埠信號之間的一電晶體。
  15. 根據請求項13之儲存裝置,其中該鎖存器包括一重置電路,該重置電路被配置為在一記憶體存取週期之前重置該第一埠信號和該第二埠信號中的每一個,該儲存裝置亦包括一埠選擇電路,該埠選擇電路被配置為在該記憶體存取週期的開始處設置該第一埠信號和該第二埠信號中的每一個。
  16. 根據請求項13之儲存裝置,其中該邏輯電路被配置為根據該第一埠信號和該第二埠信號產生用於在該記憶體的該第一埠和該第二埠之間進行選擇的該選擇信號。
  17. 根據請求項16之儲存裝置,亦包括一多工器,該多工器被配置為基於該選擇信號多工與該第一 埠相關聯的一第一位址和與該第二埠相關聯的一第二位址。
  18. 根據請求項16之儲存裝置,其中該邏輯電路進一步被配置為:當設置該第一埠信號和該第二埠信號中的每一個時,將該選擇信號驅動至一第一邏輯狀態,以及當重置該第一埠信號和該第二埠信號中的任一個時,將該選擇信號驅動至一第二邏輯狀態。
TW106138265A 2016-11-15 2017-11-06 低壓高良率多埠儲存控制 TWI735696B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/352,197 US9653152B1 (en) 2016-11-15 2016-11-15 Low voltage high sigma multi-port memory control
US15/352,197 2016-11-15

Publications (2)

Publication Number Publication Date
TW201820322A TW201820322A (zh) 2018-06-01
TWI735696B true TWI735696B (zh) 2021-08-11

Family

ID=58671147

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106138265A TWI735696B (zh) 2016-11-15 2017-11-06 低壓高良率多埠儲存控制

Country Status (4)

Country Link
US (1) US9653152B1 (zh)
CN (1) CN109937451B (zh)
TW (1) TWI735696B (zh)
WO (1) WO2018093601A1 (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5398211A (en) * 1993-10-14 1995-03-14 Integrated Device Technology, Inc. Structure and method for providing prioritized arbitration in a dual port memory
US7349285B2 (en) * 2005-02-02 2008-03-25 Texas Instruments Incorporated Dual port memory unit using a single port memory core
US8848480B1 (en) * 2013-04-30 2014-09-30 Freescale Semiconductor, Inc. Synchronous multiple port memory with asynchronous ports

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04184788A (ja) * 1990-11-20 1992-07-01 Fujitsu Ltd 半導体記憶装置
US6070256A (en) * 1997-05-29 2000-05-30 Nortel Networks Corporation Method and apparatus for self-testing multi-port RAMs
US6069839A (en) * 1998-03-20 2000-05-30 Cypress Semiconductor Corp. Circuit and method for implementing single-cycle read/write operation(s), and random access memory including the circuit and/or practicing the method
JP2001015352A (ja) 1999-06-30 2001-01-19 Mitsubishi Electric Corp 変圧器
JP4146662B2 (ja) * 2002-04-12 2008-09-10 富士通株式会社 半導体記憶装置
JP4169592B2 (ja) 2002-12-19 2008-10-22 株式会社NSCore Cmis型半導体不揮発記憶回路
US7421559B1 (en) * 2003-12-18 2008-09-02 Cypress Semiconductor Corporation Apparatus and method for a synchronous multi-port memory
US7388408B2 (en) 2006-05-16 2008-06-17 Via Technologies Inc. Phase-frequency detector capable of reducing dead zone
US7533222B2 (en) * 2006-06-29 2009-05-12 Mosys, Inc. Dual-port SRAM memory using single-port memory cell
US7898842B2 (en) * 2008-04-21 2011-03-01 Infineon Technologies Ag Memory for storing a binary state
US7903475B2 (en) 2009-04-01 2011-03-08 Moore Charles H Latch pulse delay control
US9129707B2 (en) * 2013-10-02 2015-09-08 Taiwan Semiconductor Manufacturing Co., Ltd. Dual port SRAM with dummy read recovery
JP6224401B2 (ja) * 2013-10-04 2017-11-01 ルネサスエレクトロニクス株式会社 半導体メモリ
CN104900255B (zh) * 2014-03-03 2018-03-09 台湾积体电路制造股份有限公司 用于双端口sram的升压系统
US20150279451A1 (en) * 2014-03-27 2015-10-01 Qualcomm Incorporated Edge-triggered pulse latch
CN203799667U (zh) 2014-03-31 2014-08-27 西安华芯半导体有限公司 一种低写功耗的两端口静态随机存储器
US9324416B2 (en) * 2014-08-20 2016-04-26 Qualcomm Incorporated Pseudo dual port memory with dual latch flip-flop

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5398211A (en) * 1993-10-14 1995-03-14 Integrated Device Technology, Inc. Structure and method for providing prioritized arbitration in a dual port memory
US7349285B2 (en) * 2005-02-02 2008-03-25 Texas Instruments Incorporated Dual port memory unit using a single port memory core
US8848480B1 (en) * 2013-04-30 2014-09-30 Freescale Semiconductor, Inc. Synchronous multiple port memory with asynchronous ports

Also Published As

Publication number Publication date
TW201820322A (zh) 2018-06-01
CN109937451B (zh) 2020-04-28
US9653152B1 (en) 2017-05-16
WO2018093601A1 (en) 2018-05-24
CN109937451A (zh) 2019-06-25

Similar Documents

Publication Publication Date Title
US10032507B2 (en) SRAM bit-line and write assist apparatus and method for lowering dynamic power and peak current, and a dual input level-shifter
US8559247B2 (en) Dynamic level shifter for interfacing signals referenced to different power supply domains
US7463545B2 (en) System and method for reducing latency in a memory array decoder circuit
US9058858B2 (en) Method and apparatus for dual rail SRAM level shifter with latching
KR102304087B1 (ko) 다중 모드들을 갖는 에스램 워드라인 드라이버 공급 블록
US8824237B2 (en) Pre-decoder for dual power memory
JP2003229758A (ja) 半導体装置
US8750014B2 (en) Tri-state driver circuits having automatic high-impedance enabling
US20120044009A1 (en) Level-Shifting Latch
TWI735696B (zh) 低壓高良率多埠儲存控制
US8174918B2 (en) Passgate for dynamic circuitry
US7636266B2 (en) Semiconductor memory apparatus capable of writing data at high speed
JP5424486B2 (ja) 半導体集積回路
JP2014164777A (ja) Sram
KR100935729B1 (ko) 센스앰프 오버드라이빙 전압 공급 장치
TW202341148A (zh) 具有降低的開關功率的記憶體寫入輔助
US8169840B2 (en) Address latch circuit and semiconductor memory apparatus using the same
KR101337240B1 (ko) 의사 정적 동적 비트 라인 칩 및 방법
TW202011402A (zh) 資料儲存裝置及相關聯系統與方法