TWI724544B - 通訊接收裝置與時脈資料回復方法 - Google Patents

通訊接收裝置與時脈資料回復方法 Download PDF

Info

Publication number
TWI724544B
TWI724544B TW108133086A TW108133086A TWI724544B TW I724544 B TWI724544 B TW I724544B TW 108133086 A TW108133086 A TW 108133086A TW 108133086 A TW108133086 A TW 108133086A TW I724544 B TWI724544 B TW I724544B
Authority
TW
Taiwan
Prior art keywords
digital signal
signal
equalizer
analog
digital
Prior art date
Application number
TW108133086A
Other languages
English (en)
Other versions
TW202112097A (zh
Inventor
康文柱
陳昱竹
高洵偉
Original Assignee
創意電子股份有限公司
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 創意電子股份有限公司, 台灣積體電路製造股份有限公司 filed Critical 創意電子股份有限公司
Priority to TW108133086A priority Critical patent/TWI724544B/zh
Priority to US16/714,803 priority patent/US11005643B2/en
Publication of TW202112097A publication Critical patent/TW202112097A/zh
Application granted granted Critical
Publication of TWI724544B publication Critical patent/TWI724544B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0083Receiver details taking measures against momentary loss of synchronisation, e.g. inhibiting the synchronisation, using idle words or using redundant clocks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0087Preprocessing of received signal for synchronisation, e.g. by code conversion, pulse generation or edge detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03433Arrangements for removing intersymbol interference characterised by equaliser structure
    • H04L2025/03535Variable structures
    • H04L2025/03547Switching between time domain structures
    • H04L2025/03566Switching between time domain structures between different tapped delay line structures

Abstract

通訊接收裝置包含時脈資料回復電路、類比數位轉換器、通道評估電路、第一等化器與選擇器。時脈資料回復電路用以根據第一數位訊號產生時脈訊號。類比數位轉換器耦接時脈資料回復電路,用以根據時脈訊號轉換第一類比訊號,以產生第二數位訊號。通道評估電路用以分析第二數位訊號以輸出切換訊號。第一等化器耦接於類比數位轉換器,用以等化第二數位訊號以產生第三數位訊號。選擇器耦接於第一等化器與時脈資料回復電路之間,用以根據切換訊號輸出第二數位訊號為第一數位訊號,或輸出第三數位訊號為第一數位訊號。

Description

通訊接收裝置與時脈資料回復方法
本揭示內容是關於一種通訊接收裝置,特別是關於一種使用時脈資料回復方法的通訊接收裝置。
隨著資料傳輸速度越來越高,訊號中的符號間干擾(inter symbol interference:ISI)也益趨嚴重,因此時脈資料回復也益趨重要。然而,訊號中的符號間干擾會使時脈資料回復的操作變得困難,亦使得時脈資料回復的操作變得較無效率。
本揭示內容之一實施方式係關於一種通訊接收裝置,其包含時脈資料回復電路、類比數位轉換器、通道評估電路、第一等化器與選擇器。時脈資料回復電路用以根據第一數位訊號產生時脈訊號。類比數位轉換器耦接時脈資料回復電路,用以根據時脈訊號轉換第一類比訊號,以產生第二數位訊號。通道評估電路用以分析第二數位訊號以輸出切 換訊號。第一等化器耦接於類比數位轉換器,用以等化第二數位訊號以產生第三數位訊號。選擇器耦接於第一等化器與時脈資料回復電路之間,用以根據切換訊號輸出第二數位訊號為第一數位訊號,或輸出第三數位訊號為第一數位訊號。
在一些實施例中,第一類比訊號關聯於自通道傳送的第二類比訊號,且通道評估電路更用以分析第二數位訊號以評估通道的特性。
在一些實施例中,通道評估電路用以測量第二數位訊號的振幅以輸出切換訊號。
在一些實施例中,通道評估電路用以測量第二數位訊號的功率以輸出切換訊號。
在一些實施例中,在功率不低於預定閥值時,選擇器用以直接輸出第二數位訊號為第一數位訊號。
在一些實施例中,在功率低於預定閥值時,選擇器用以傳輸第三數位訊號為第一數位訊號。
在一些實施例中,通訊接收裝置更包含放大器、第二等化器以及增益控制電路。放大器用以放大第二類比訊號為第三類比訊號。第二等化器耦接於放大器與類比數位轉換器之間,用以等化第三類比訊號,以產生第一類比訊號。增益控制電路耦接於類比數位轉換器與放大器,用以依據第二數位訊號調整放大器的增益倍率。
在一些實施例中,通訊接收裝置更包含第三等化器,其耦接於選擇器,用以等化第一數位訊號,以產生輸 出訊號,其中第一等化器與第三等化器為前饋等化器。
在一些實施例中,第一等化器等化第二數位訊號的延遲時間低於第三等化器等化第一數位訊號的延遲時間。
本揭示內容之一實施方式係關於一種時脈資料回復方法,其包含下列操作:藉由時脈資料回復電路對第一數位訊號執行時脈資料回復並輸出時脈訊號;藉由數位類比轉換器依據時脈訊號轉換第一類比訊號以產生第二數位訊號;以及依據第二數位訊號直接輸出第二數位訊號或輸出第三數位訊號為第一數位訊號,其中第三數位訊號該第二數位訊號等化而來。
在一些實施例中,依據第二數位訊號的振幅輸出第二數位訊號或輸出第三數位訊號為第一數位訊號。
在一些實施例中,依據該第二數位訊號的功率輸出第二數位訊號或輸出第三數位訊號為第一數位訊號。
在一些實施例中,依據第二數位訊號的功率輸出第二數位訊號或第三數位訊號為第一數位訊號包含:當功率小於預定閥值時,輸出第三數位訊號為第一數位訊號;以及當功率不小於預定閥值時,直接輸出第二數位訊號為第一數位訊號。
在一些實施例中,時脈資料回復方法更包含:藉由通道評估電路計算第二數位訊號的功率;依據功率與預定閥值產生切換訊號;以及藉由選擇器依據切換訊號輸出第 二數位訊號或第三數位訊號為第一數位訊號。
在一些實施例中,時脈資料回復方法更包含藉由等化器等化第一數位訊號,以輸出輸出訊號。
在一些實施例中,第二數位訊號藉由等化器等化為第三數位訊號。等化器等化第二數位訊號的延遲時間低於前饋等化器等化第一數位訊號的延遲時間。
10‧‧‧通訊系統
100‧‧‧通訊發送裝置
150‧‧‧通道
200A、200B、400、500‧‧‧通訊接收裝置
210、410、510‧‧‧放大器
220、250、270、272、274、420、450、520、550‧‧‧等化器
230、430、530‧‧‧類比數位轉換器
240、440、540‧‧‧增益控制電路
280、480、580‧‧‧通道評估電路
290、490、590‧‧‧選擇器
260、460、560‧‧‧時脈資料回復電路
Sa1、Sa2、Sa3、Sd1、Sd2、Sd3、Sd4、Sd5、D1、D1’、CLK、SE、Sout、Sd1’‧‧‧訊號
TH1、TH2、TH3‧‧‧閥值
T、T1、T2、T3‧‧‧延遲時間
300‧‧‧方法
S310、S320、S330、S340、S350、S360、S370‧‧‧操作
藉由閱讀以下對實施例之詳細描述可以更全面地理解本揭示案,參考附圖如下:第1圖為根據本揭示文件之一些實施例所繪示之一種通訊系統的示意圖;第2A圖為根據本揭示文件之一些實施例所繪示於第1圖的通訊系統中的通訊接收裝置的示意圖;第2B圖為根據本揭示文件之另一些實施例所繪示於第1圖的通訊系統中的通訊接收裝置示意圖;第3圖為根據本揭示文件的一些實施例所繪示用於第2A~2B圖的通訊接收裝置的方法流程圖;第4圖為根據本揭示文件之另一些實施例所繪示於第1圖的通訊系統中的通訊接收裝置的示意圖;以及第5圖為根據本揭示文件之其他些實施例所繪示於第1圖的通訊系統中的通訊接收裝置的示意圖。
下文係舉實施例配合所附圖式作詳細說明,但所描述的具體實施例僅僅用以解釋本發明實施例,並不用來限定本發明實施例,而結構操作之描述非用以限制其執行之順序,任何由元件重新組合之結構,所產生具有均等功效的裝置,皆為本發明實施例揭示內容所涵蓋的範圍。
關於本文中所使用之『耦接』或『連接』,均可指二或多個元件相互直接作實體或電性接觸,或是相互間接作實體或電性接觸,亦可指二或多個元件相互操作或動作。
於本文中,用語『電路系統(circuitry)』泛指包含一或多個電路(circuit)所形成的單一系統。用語『電路』泛指由一或多個電晶體與/或一或多個主被動元件按一定方式連接以處理訊號的物件。
參考第1圖。第1圖為根據本揭示文件之一些實施例所繪示之一種通訊系統10的示意圖。如第1圖所示,通訊系統10包含通訊發送裝置100、通道150與通訊接收裝置200。通道150耦接於通訊發送裝置100與通訊接收裝置200之間,但本案並不以此為限。例如,通訊系統10更包含連結器(未繪示)耦接於通道150與通訊發送裝置100之間,以及耦接於通道150與通訊接收裝置200之間。在一些實施例中,通訊系統10可為序列器/解序列器系統(serializer/deserializer,SerDes),但本案並不此為限。
在一些實施例中,通訊發送裝置100用以輸出資 料訊號D1,並透過通道150傳輸至通訊接收裝置200。通訊接收裝置200用以接收經由通道150傳輸的資料訊號D1’。在一些實施例中,資料訊號D1可為類比訊號或數位訊號。
在一些實施例中,當通道150具有損耗時,在從通訊發送裝置100輸出的資料訊號D1相對於通訊接收裝置200接收到的資料訊號D1’具有較高的功率。在一些實施例中,通道150對於資料訊號D1的損耗與資料訊號D1的頻率(frequency domain)有關。一般而言,通道150會對資料訊號D1的高頻成分產生較高的衰減,故經過通道150後,資料訊號D1’的低頻部分的損耗較其高頻部分的損耗低。換言之,資料訊號D1經過通道150傳輸後,會有因高低頻的衰減差所造成高低頻功率不對稱的現象。
在一些應用,資料訊號D1經過通道150而有高低頻功率不同的損耗,導致後續傳輸或訊號處理上會產生訊號延遲。而這些延遲後的訊號將會重疊到其他時點的資料訊號,進而造成符號間干擾(inter-symbol interference,ISI),使資料訊號D1’失真。
基於上述特性,若要降低ISI,通訊接收裝置200可進一步放大至少部分頻率範圍的資料訊號D1’,以讓接收到的資料訊號D1’維持與資料訊號D1相同的功率或頻域上相同功率比例。
在一些實施例中,通訊接收裝置200用以對資料訊號D1’執行時脈資料回復。若資料訊號D1’失真(即資料訊 號D1’受到前述ISI的影響),時脈資料回復的精確度會受到影響。因此,在執行時脈資料回復前以及在執行時脈資料回復個過程中,通訊接收裝置200可用以判斷資料訊號D1’的功率,以確認是否需要調整資料訊號D1’的功率。如此,可以進一步改善時脈資料回復的精確度與通訊系統10的可靠度。
參考第2A圖。第2A圖為根據本揭示文件之一些實施例所繪示的通訊接收裝置200A的示意圖。通訊接收裝置200A為通訊系統10中的通訊接收裝置200的實施例。在一些實施例中,通訊接收裝置200A包含放大器210、等化器220、類比數位轉換器230、增益控制電路240、等化器250、時脈資料回復電路260、等化器270、通道評估電路280與選擇器290。
如第2A圖所示,放大器210耦接等化器220。等化器220耦接類比數位轉換器230。類比數位轉換器230耦接增益控制電路240、等化器270、通道評估電路280、時脈資料回復電路260與選擇器290。增益控制電路240更耦接放大器210與類比數位轉換器230。時脈資料回復電路260更耦接於選擇器290與等化器250間的一節點。
在一些實施例中,放大器210接收類比訊號Sa1,並放大類比訊號Sa1以產生類比訊號Sa2。在一些實施例中,放大器210之增益倍率可由增益控制電路240調整,且放大器210可依據增益倍率放大類比訊號Sa1為類比訊號Sa2。在一些實施例中,放大器210為可變增益放大器 (variable gain amplifier,VGA)。在一些實施例中,增益控制電路240可由自動增益控制器(automatic gain controller,AGC)實施,以依據數位訊號Sd2的功率來自動調整放大器210的增益倍率。
在一些實施例中,等化器220用以接收類比訊號Sa2,並等化類比訊號Sa2以產生類比訊號Sa3。於一些實施例中,等化器220減少類比訊號Sa2低頻部分的功率,以讓類比訊號Sa2的低頻部分之功率相近於類比訊號Sa2的高頻部分之功率。換言之,等化器220可為一個高通濾波器。在一些實施例中,等化器220為連續時間線性等化器(continuous time linear equalizer,CTLE)。
在一些實施例中,時脈資料回復電路260用以接收數位訊號Sd1,並依據數位訊號Sd1產生時脈訊號CLK。時脈資料回復電路260更用以將產生的時脈訊號CLK傳輸至類比數位轉換器230。
在一些實施例中,類比數位轉換器230用以接收類比訊號Sa3與時脈訊號CLK,並依據時脈訊號CLK轉換類比訊號Sa3以產生數位訊號Sd2。
在一些實施例中,通道評估電路280用以判斷數位訊號Sd2的功率是否小於預定閥值TH1。若數位訊號Sd2的功率低於預定閥值TH1,等化器270等化數位訊號Sd2以輸出數位訊號Sd3,並藉由選擇器290將數位訊號Sd3輸出為數位訊號Sd1。反之,若數位訊號Sd2的功率不低於預定閥值 TH1,選擇器290將數位訊號Sd2直接輸出為數位訊號Sd1。於一些實施例中,等化器270所執行的訊號等化操作具有較低的延遲。如此一來,系統的整體延遲可以降低,且在損耗較高時透過等化的操作改善ISI的問題,以確保時脈資料回復電路260的操作精確度。
在另一些實施例中,通道評估電路280用以量測數位訊號Sd2在高頻部分(與/或低頻部分)的振幅。例如,當數位訊號Sd2在高頻部分的振幅低於預定閥值TH1,等化器270等化數位訊號Sd2以輸出數位訊號Sd3,並藉由選擇器290將數位訊號Sd3輸出為數位訊號Sd1。反之,若數位訊號Sd2在高頻部分的振幅不低於預定閥值TH1,選擇器290將數位訊號Sd2直接輸出為數位訊號Sd1。
在一些實施例中,類比訊號Sa3關聯於自通道150傳送的類比訊號Sa1,且評估電路280更用以分析數位訊號Sd2以評估通道150的特性。
在一些實施例中,等化器250用以等化數位訊號Sd1以產生輸出訊號Sout。等化器250用以改善在數位訊號Sd1中ISI的問題。如第2A圖所示,數位訊號Sd1在被回復時脈後,輸入等化器250,以產生輸出訊號Sout。在一些實施例中,等化器250為前饋等化器(Feed Foreard Equalizer,FFE)。
在一些實施例中,類比數位轉換器230產生數位訊號Sd2,並分別傳輸至選擇器290與等化器270。等化器270 等化接收的數位訊號Sd2為第三數位訊號Sd3以傳輸至選擇器290。
在一些實施例中,通道評估電路280用以計算數位訊號Sd2的功率,並依據數位訊號Sd2的功率產生切換訊號SE。通道評估電路280輸出切換訊號SE至選擇器290。選擇器290依據切換訊號SE,選擇連接類比數位轉換器230之輸出或等化器270之輸出至時脈資料回復電路260。換言之,依據選擇器290的操作,數位訊號Sd2直接被輸出為數位訊號Sd1或是第三數位訊號Sd3被輸出為數位訊號Sd1,以進行時脈資料回復。
在另一些實施例中,通道評估電路280用以計算數位訊號Sd2在高頻部分(與/或低頻部分)的振幅,並依據數位訊號Sd2在高頻部分(與/或低頻部分)的振幅產生切換訊號SE。通道評估電路280輸出切換訊號SE至選擇器290。選擇器290依據切換訊號SE,選擇連接類比數位轉換器230之輸出或等化器270之輸出至時脈資料回復電路260。換言之,依據選擇器290的操作,數位訊號Sd2被直接輸出為數位訊號Sd1或是第三數位訊號Sd3被輸出為數位訊號Sd1,以進行時脈資料回復。
在一些實施例中,數位訊號Sd2的功率及/或振幅對應於通道150的特性,例如,包含通道損耗。例如,數位訊號Sd2的功率及/或振幅越小,代表通道損耗較大。
在一些實施例中,通道評估電路280可由執行快 速傅立葉轉換與執行比較操作的一處理電路實施,該處理電路可用以根據數位訊號Sd2執行快速傅立葉轉換,以計算數位訊號Sd2對應的功率頻譜密度來獲取數位訊號Sd2的功率及/或振幅。上述關於通道評估電路280的實施方式用於示例,且本案並不以此為限。
在一些實施例中,等化器270為前饋等化器。等化器270的延遲時間T1低於等化器250的延遲時間T。在一些實施例中,等化器270可由簡單運算的電路實施,例如,等化器270可由二階(second-order)Z-轉換電路實施。在一些實施例中,等化器270之轉移函數可為-2-k1+Z-1-2-k2Z-2,其中,k1與k2為常數。上述關於等化器270的轉移函數用於示例,但本案並不以為限。
在一些實施例中,若數位訊號Sd2的功率足夠大,則選擇器290直接將數位訊號Sd2輸出成數位訊號Sd1以進行時脈資料回復。在一些實施例中,若數位訊號Sd2的功率不夠大,數位訊號Sd2被等化器270等化成數位訊號Sd3,再被選擇器290輸出成數位訊號Sd1以進行時脈資料回復。
在另一些實施例中,若數位訊號Sd2在高頻部分的振幅足夠大,則選擇器290直接將數位訊號Sd2輸出成數位訊號Sd1以進行時脈資料回復。在一些實施例中,若數位訊號Sd2在高頻部分的振幅不夠大,數位訊號Sd2被等化器270等化成數位訊號Sd3,再被選擇器290輸出成數位訊號Sd1以進行時脈資料回復。
在一些實施例中,通道評估電路280更用以比較數位訊號Sd2的功率與預定閥值TH1。當數位訊號Sd2的功率不小於預定閥值TH1時,通道評估電路280傳輸具有第一邏輯值的切換訊號SE給選擇器290。響應於此第一邏輯值,選擇器290選擇將數位訊號Sd2直接輸出成數位訊號Sd1。反之,當數位訊號Sd2的功率小於預定閥值TH1時,通道評估電路280傳輸具有第二邏輯值的切換訊號SE給選擇器290。響應於此第二邏輯值,選擇器290選擇將數位訊號Sd3輸出成數位訊號Sd1。
在一些實施例中,數位訊號Sd2的功率與通訊系統10中的通道150有關。例如,當通道150為長通道,通道150的損耗相對於短通道大,因此,在量測數位訊號Sd2的功率時會得到較小的功率。反之,若通道150為短通道,通道150的損耗相對於長通道小,因此在量測數位訊號Sd2的功率時會得到較大的功率。換言之,預定閥值TH1的設定會與通道150的損耗有關。
在另一些實施例中,數位訊號Sd2在高頻部分及在低頻部分的振幅與通訊系統10中的通道150有關。例如,當通道150為長通道,通道150的損耗相對於短通道大,因此,在量測數位訊號Sd2的振幅時會得到較小的振幅。反之,若通道150為短通道,通道150的損耗相對於長通道小,因此在量測數位訊號Sd2的振幅時會得到較大的振幅。
綜上所述,通訊接收裝置200A具有依據數位訊 號Sd2的功率調整訊號傳輸路徑的功能,以改善時脈回復的精確度與整體系統的延遲時間。更進一步的來說,通訊接收裝置200A具有依據通道150的衰減量來調整時脈回復的路徑的功能。
第2A圖所述的通訊接收裝置200A僅為示意之用途。各種通訊接收裝置200A的設置均在本揭露文件之內容考量的範疇內。例如,通道評估電路280可整合至增益控制電路240,以做為增益控制電路240中的部分元件。又或例如,通道評估電路280可配置於通訊接收裝置200A的其他位置,如下討論之第4圖與第5圖所繪示。
參考第2B圖。第2B圖為根據本揭示文件之另一些實施例所繪示的通訊接收裝置200B的示意圖。通訊接收裝置200B為通訊系統10中的通訊接收裝置200的實施例。為了易於理解,第2B圖中類似元件的參考編號延用第2A圖中的參考編號。在一些實施例中,通訊接收裝置200B包含放大器210、等化器220、類比數位轉換器230、增益控制電路240、等化器250、時脈資料回復電路260、等化器270、通道評估電路280、選擇器290、等化器272與等化器274。
在一些實施例中,放大器210、等化器220、類比數位轉換器230、增益控制電路240、時脈資料回復電路260與等化器250用以執行如第2A圖中所示的相似操作。其相似的操作於此不再贅述。
相較於第2A圖,在通訊接收裝置200B中包含多 個等化器270、272、274,該些等化器個具有有不同的延遲時間。等化器270用以等化數位訊號Sd2為數位訊號Sd3。等化器272用以等化數位訊號Sd2為數位訊號Sd4。等化器274用以等化數位訊號Sd2為數位訊號Sd5。
在一些實施例中,通道評估電路280用以依據多個預定閥值TH1、TH2、TH3來輸出切換訊號SE,該些預定閥值TH1、TH2、TH3區分不同功率的數位訊號Sd2,因此,選擇器290可依據切換訊號SE選擇對應的等化器270、272、274等來傳輸數位訊號Sd2、數位訊號Sd3、數位訊號Sd4或數位訊號Sd5為數位訊號Sd1。
例如,預定閥值TH1大於預定閥值TH2,且預定閥值TH2大於預定閥值TH3。等化器270的增益高於等化器272的增益,且等化器274的增益高於等化器240B的增益。在此設定下,當數位訊號Sd2的功率不小預定閥值TH1時,通道評估電路280傳輸切換訊號SE給選擇器290,使選擇器290選擇將數位訊號Sd2直接輸出成數位訊號Sd1。當數位訊號Sd2的功率小於預定閥值TH1以及不小於預定閥值TH2時,通道評估電路280傳輸切換訊號SE給選擇器290,使選擇器290選擇將數位訊號Sd3輸出成數位訊號Sd1。此外,當數位訊號Sd2的功率小於預定閥值TH2以及不小於預定閥值TH3時,通道評估電路280傳輸切換訊號SE給選擇器290,使選擇器290選擇將數位訊號Sd4輸出成數位訊號Sd1。以及,當數位訊號Sd2的功率小於預定閥值TH3時,通 道評估電路280傳輸切換訊號SE給選擇器290,使選擇器290選擇將數位訊號Sd5輸出成數位訊號Sd1。在此情況下,等化器270的延遲時間T1小於等化器272的延遲時間T2,以及等化器272的延遲時間T2小於等化器274的延遲時間T3。
換句話說,當數位訊號Sd2的功率小於預定閥值時TH1時,功率越小的數位訊號Sd2所經歷的等化過程使得等化後的數位訊號Sd1具有更少的符號間干擾損耗及更長的延遲時間。
相較於通訊接收裝置200A而言,通訊接收裝置200B具有更多的訊號傳輸路徑用以執行時脈資料回復。
因此,具有不同損耗與符號間干擾的資料訊號可藉由通訊接收裝置200依據不同的訊號傳輸路徑來執行時脈資料回復。當資料功率損耗不大時,資料訊號的符號間干擾程度較小,通訊接收裝置200選擇以較少的延遲時間的路徑等化數位訊號Sd2,接著來執行時脈資料回復。當資料功率損耗較大時,資料訊號的符號間干擾程度較大,通訊接收裝置200選擇以較長的延遲時間的路徑等化數位訊號Sd2,接著來執行時脈資料回復。
參考第3圖。第3圖為根據本揭示文件的一些實施例所繪示用於第2A~2B圖的通訊接收裝置200的方法300流程圖。如第3圖所示,方法300包含操作S310、S320、S330、S340、S350、S360與S370。方法300之描述參考第1、2A、2B圖以及使用示於第1、2A、2B圖中的參考編號。
在操作S310中,通訊接收裝置200被致能。在一些實施例中,通訊接收裝置200亦稱為接收器(receiver,RX)。
在操作S320中,通訊接收裝置200接收資料訊號D1’,並判斷是否為有效訊號。若接收的資料訊號D1’為有效訊號,則操作S330被執行。若接收的資料訊號D1’為無效訊號,則操作S310被執行。
在操作S330中,放大器210傳輸類比訊號Sa1以產生類比訊號Sa2,等化器220等化類比訊號Sa2以產生類比訊號Sa3,類比數位轉換器230轉換類比訊號Sa3成數位訊號Sd2,以及通道評估電路280評估數位訊號Sd2對應於通道150的特性,其中,包含計算數位訊號Sd2的功率及/或測量數位訊號Sd2的振幅。
在操作S340中,通道評估電路280依據通道150的特性,例如數位訊號Sd2的功率,與預定閥值TH1、TH2、TH3產生切換訊號SE,並傳輸切換訊號SE至選擇器290。選擇器290依據切換訊號選擇對應的路徑將數位訊號Sd2、數位訊號Sd3、數位訊號Sd4或數位訊號Sd5輸出成數位訊號Sd1。
在操作S350中,時脈資料回復電路260依據數位訊號Sd1執行時脈資料回復以產生時脈訊號CLK,並將時脈訊號CLK傳輸至類比數位轉換器230。
在操作S360中,致能放大器210。使放大器210放大類比訊號Sa1為類比訊號Sa2。在一些實施例中,放大器 210為可變增益放大器。
在操作S370中,執行數位訊號處理。等化器220等化類比訊號Sa2以產生類比訊號Sa3,時脈資料回復電路260依據操作S340中選擇的路徑執行時脈資料回復以產生時脈訊號CLK,類比數位轉換器230轉換類比訊號Sa3成數位訊號Sd2,選擇器290依據操作S340中選擇的路徑將數位訊號Sd2直接輸出成數位訊號Sd1,或輸出數位訊號Sd3為數位訊號Sd1。在一些實施例中,等化器250將等化數位訊號Sd1為輸出訊號Sout。
上述的方法300的敘述包含示例性的操作,但方法300的該些操作不必依所顯示的順序被執行。方法300的該些操作的順序得以被變更,或者該些操作得以在適當的情況下被同時執行、部分同時執行或省略,皆在本揭示之實施例的精神與範疇內。
參考第4圖。第4圖為根據本揭示文件之另一些實施例所繪示的通訊接收裝置400的示意圖。通訊接收裝置400為通訊系統10中的通訊接收裝置200的實施例。在一些實施例中,通訊接收裝置400包含放大器410、等化器420、類比數位轉換器430、增益控制電路440、等化器450、時脈資料回復電路460、等化器470、通道評估電路480與選擇器490。
如第4圖所示,放大器410耦接等化器420。等化器420耦接類比數位轉換器430。類比數位轉換器430耦接 增益控制電路440、等化器470、時脈資料回復電路460與選擇器490。增益控制電路440更耦接放大器410。時脈資料回復電路460更耦接於選擇器490與等化器450間的一節點。通道評估電路480耦接等化器450與選擇器490。
在一些實施例中,放大器410、等化器420、類比數位轉換器430、增益控制電路440、等化器450、時脈資料回復電路460、等化器470與選擇器490具有類似於第2A圖中對應元件的功能,因此於此不在贅述。
相較於第2A圖,在一些實施例中,通道評估電路480用以判斷輸出訊號Sout的功率是否小於預定閥值TH1,並依據判斷結果產生切換訊號SE傳輸至選擇器490。若輸出訊號Sout的功率低於預定閥值TH1,選擇器490依據切換訊號SE將由等化器470等化的數位訊號Sd3輸出為數位訊號Sd1,以進行時脈資料回復。反之,若輸出訊號Sout的功率不低於預定閥值TH1,選擇器490依據切換訊號SE將數位訊號Sd2直接輸出為數位訊號Sd1,以進行時脈資料回復。
在一些實施例中,輸出訊號Sout的功率與通訊系統10中的通道150有關。例如,當通道150為長通道,通道150的損耗相對於短通道大,因此,在量測輸出訊號Sout的功率時會得到較小的功率。反之,若通道150為短通道,通道150的損耗相對於長通道小,因此在量輸出訊號Sout的功率時會得到較大的功率。換言之,預定閥值TH1的設定會與通道150的損耗有關。
綜上所述,通訊接收裝置400具有依據輸出訊號Sout的功率調整訊號傳輸路徑的功能,以改善時脈回復的精確度與整體系統的延遲時間。更進一步的來說,通訊接收裝置400具有依據通道150的衰減量來調整時脈回復的路徑的功能。
參考第5圖。第5圖為根據本揭示文件之其他些實施例所繪示的通訊接收裝置500的示意圖。通訊接收裝置500為通訊系統10中的通訊接收裝置200的實施例。在一些實施例中,通訊接收裝置500包含放大器510、等化器520、類比數位轉換器530、增益控制電路540、等化器550、時脈資料回復電路560、等化器570、通道評估電路580與選擇器590。
如第5圖所示,放大器510耦接等化器520。等化器520耦接類比數位轉換器530。類比數位轉換器530耦接增益控制電路540、等化器570、時脈資料回復電路560與選擇器590。增益控制電路540更耦接放大器510。時脈資料回復電路560更耦接於通道評估電路580與等化器550間的一節點。選擇器590耦接通道評估電路580。
在一些實施例中,放大器510、等化器520、類比數位轉換器530、增益控制電路540、等化器550、時脈資料回復電路560、等化器570與選擇器590具有類似於第2A圖中對應元件的功能,因此於此不在贅述。
相較於第2A圖,在一些實施例中,通道評估電 路580用以測量由選擇器590輸出的數位訊號Sd1’對於通道150的時域響應,並依據時域響應產生切換訊號SE回饋至選擇器590。通道評估電路580用以動態調整通訊接收裝置500的訊號傳輸路徑。選擇器590依據切換訊號SE選擇將由等化器470等化的數位訊號Sd3輸出為數位訊號Sd1’,以進行時脈資料回復,或將數位訊號Sd2直接輸出為數位訊號Sd1’。數位訊號Sd1’通過通道評估電路580成為數位訊號Sd1,以進行時脈資料回復。在一些實施例中,通道評估電路580以自適應(adaptive)電路配置實施。
綜上所述,通訊接收裝置500具有依據數位訊號Sd1’對於通道150的時域響應調整訊號傳輸路徑的功能,以改善時脈回復的精確度與整體系統的延遲時間。
雖然本案之實施例已揭露如上,然其並非用以限定本發明實施例,任何熟習此技藝者,在不脫離本案實施例之精神和範圍內,當可做些許之更動與潤飾,因此本案實施例之保護範圍當以後附之申請專利範圍所界定為準。
200A‧‧‧通訊接收裝置
210‧‧‧放大器
220‧‧‧等化器
230‧‧‧類比數位轉換器
240‧‧‧增益控制電路
250‧‧‧等化器
260‧‧‧時脈資料回復電路
270‧‧‧等化器
280‧‧‧通道評估電路
290‧‧‧選擇器
Sa1、Sa2、Sa3、Sd1、Sd2、Sd3、SE、CLK、Sout‧‧‧訊號
TH1‧‧‧閥值
T、T1‧‧‧延遲時間

Claims (16)

  1. 一種通訊接收裝置,包含:一時脈資料回復電路,用以根據一第一數位訊號產生一時脈訊號;一類比數位轉換器,耦接該時脈資料回復電路,用以根據該時脈訊號轉換一第一類比訊號,以產生一第二數位訊號;一通道評估電路,耦接於該類比數位轉換器,用以分析該第二數位訊號,以輸出一切換訊號;一第一等化器,耦接於該類比數位轉換器,用以等化該第二數位訊號以產生一第三數位訊號;以及一選擇器,耦接於該第一等化器、該類比數位轉換器、該通道評估電路與該時脈資料回復電路之間,用以根據該切換訊號輸出該第二數位訊號為該第一數位訊號,或輸出該第三數位訊號為該第一數位訊號。
  2. 如請求項1所述之通訊接收裝置,其中該第一類比訊號關聯於自一通道傳送的一第二類比訊號,且該通道評估電路更用以分析該第二數位訊號以評估該通道的一特性。
  3. 如請求項1所述之通訊接收裝置,其中該通道評估電路用以測量該第二數位訊號的一振幅,以輸出該切換訊號。
  4. 如請求項1所述之通訊接收裝置,其中該通道評估電路用以測量該第二數位訊號的一功率,以輸出該切換訊號。
  5. 如請求項4所述之通訊接收裝置,其中在該功率不低於一預定閥值時,該選擇器用以直接輸出該第二數位訊號為該第一數位訊號。
  6. 如請求項4所述之通訊接收裝置,其中在該功率低於一預定閥值時,該選擇器用以傳輸該第三數位訊號為該第一數位訊號。
  7. 如請求項1所述之通訊接收裝置,更包含:一放大器,用以放大一第二類比訊號為一第三類比訊號;一第二等化器,耦接於該放大器與該類比數位轉換器之間,用以等化該第二類比訊號,以產生該第一類比訊號;以及一增益控制電路,耦接於該類比數位轉換器與該放大器,用以依據該第二數位訊號調整該放大器的一增益倍率。
  8. 如請求項1所述之通訊接收裝置,更包含:一第三等化器,耦接於該選擇器,用以等化該第一數位訊號,以產生一輸出訊號,其中該第一等化器與該第三等化器 為前饋等化器。
  9. 如請求項8所述之通訊接收裝置,其中該第一等化器等化該第二數位訊號的一延遲時間低於該第三等化器等化該第一數位訊號的一延遲時間。
  10. 一種時脈資料回復方法,包含:藉由一時脈資料回復電路對一第一數位訊號執行一時脈資料回復並輸出一時脈訊號;藉由一數位類比轉換器依據該時脈訊號轉換一第一類比訊號以產生一第二數位訊號;以及依據該第二數位訊號直接輸出該第二數位訊號或輸出一第三數位訊號為該第一數位訊號,其中該第三數位訊號自該第二數位訊號等化而來。
  11. 如請求項10所述之時脈資料回復方法,其中依據該第二數位訊號的一振幅輸出該第二數位訊號或輸出該第三數位訊號為該第一數位訊號。
  12. 如請求項10所述之時脈資料回復方法,其中依據該第二數位訊號的一功率輸出該第二數位訊號或輸出該第三數位訊號為該第一數位訊號。
  13. 如請求項12所述之時脈資料回復方法,其中依據該第二數位訊號的該功率輸出該第二數位訊號或該第三數位訊號為該第一數位訊號包含:當該功率小於一預定閥值時,輸出該第三數位訊號為該第一數位訊號;以及當該功率不小於該預定閥值時,直接輸出該第二數位訊號為該第一數位訊號。
  14. 如請求項13所述之時脈資料回復方法,更包含:藉由一通道評估電路計算該第二數位訊號的該功率;依據該功率與該預定閥值產生一切換訊號;以及藉由一選擇器依據該切換訊號輸出該第二數位訊號或該第三數位訊號為該第一數位訊號。
  15. 如請求項10所述之時脈資料回復方法,更包含:藉由一前饋等化器等化該第一數位訊號,以輸出一輸出訊號。
  16. 如請求項15所述之時脈資料回復方法,其中該第二數位訊號藉由一等化器等化為該第三數位訊號,且該等化器等化該第二數位訊號的一延遲時間低於該前饋等化器等化該第一數位訊號的一延遲時間。
TW108133086A 2019-09-12 2019-09-12 通訊接收裝置與時脈資料回復方法 TWI724544B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108133086A TWI724544B (zh) 2019-09-12 2019-09-12 通訊接收裝置與時脈資料回復方法
US16/714,803 US11005643B2 (en) 2019-09-12 2019-12-16 Communication receiving device and clock data recovery method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108133086A TWI724544B (zh) 2019-09-12 2019-09-12 通訊接收裝置與時脈資料回復方法

Publications (2)

Publication Number Publication Date
TW202112097A TW202112097A (zh) 2021-03-16
TWI724544B true TWI724544B (zh) 2021-04-11

Family

ID=74868810

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108133086A TWI724544B (zh) 2019-09-12 2019-09-12 通訊接收裝置與時脈資料回復方法

Country Status (2)

Country Link
US (1) US11005643B2 (zh)
TW (1) TWI724544B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220152831A (ko) * 2021-05-10 2022-11-17 삼성전자주식회사 웨어러블 장치 및 멀티 dac 경로를 이용한 오디오 출력 제어 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090310665A1 (en) * 2000-07-21 2009-12-17 Broadcom Corporation Methods and Systems for Digitally Processing Optical Data Signals
CN104038226A (zh) * 2014-06-25 2014-09-10 华为技术有限公司 多通道时间交织模数转换器
US20160079994A1 (en) * 2014-02-06 2016-03-17 Sunghyuk Lee Methods and apparatus for reducing timing-skew errors in time-interleaved analog-to-digital converters
TWI605689B (zh) * 2016-07-05 2017-11-11 創意電子股份有限公司 類比至數位轉換裝置
TWI644519B (zh) * 2018-05-18 2018-12-11 創意電子股份有限公司 類比數位轉換器裝置與待測訊號產生方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6165551A (ja) * 1984-09-06 1986-04-04 Nec Corp タイミング位相制御装置
US8761237B2 (en) * 2011-11-03 2014-06-24 Lsi Corporation Low nonlinear distortion variable gain amplifier
US8896357B2 (en) * 2012-05-04 2014-11-25 Finisar Corporation Integrated processor and CDR circuit
US9143367B2 (en) * 2013-07-12 2015-09-22 Avago Technologies General Ip (Singapore) Pte. Ltd. Clock and data recovery architecture with adaptive digital phase skew
US9917707B2 (en) * 2014-09-11 2018-03-13 The Hong Kong University Of Science And Technology Adaptive cascaded equalization circuits with configurable roll-up frequency response for spectrum compensation
US9929803B1 (en) * 2016-09-28 2018-03-27 Altera Corporation Communication link control using communication interface and programmable logic circuitry

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090310665A1 (en) * 2000-07-21 2009-12-17 Broadcom Corporation Methods and Systems for Digitally Processing Optical Data Signals
US20160079994A1 (en) * 2014-02-06 2016-03-17 Sunghyuk Lee Methods and apparatus for reducing timing-skew errors in time-interleaved analog-to-digital converters
CN104038226A (zh) * 2014-06-25 2014-09-10 华为技术有限公司 多通道时间交织模数转换器
TWI605689B (zh) * 2016-07-05 2017-11-11 創意電子股份有限公司 類比至數位轉換裝置
TWI644519B (zh) * 2018-05-18 2018-12-11 創意電子股份有限公司 類比數位轉換器裝置與待測訊號產生方法

Also Published As

Publication number Publication date
TW202112097A (zh) 2021-03-16
US20210083838A1 (en) 2021-03-18
US11005643B2 (en) 2021-05-11

Similar Documents

Publication Publication Date Title
US9705708B1 (en) Integrated circuit with continuously adaptive equalization circuitry
US9294313B2 (en) Receiver with pipelined tap coefficients and shift control
US9584346B2 (en) Decision-feedback equalizer
US11646916B2 (en) Receiver with threshold level finder
US8582635B2 (en) Sparse and reconfigurable floating tap feed forward equalization
JP4947053B2 (ja) 判定負帰還型波形等化器
US9444588B1 (en) On-chip bathtub BER measurement for high-speed serdes diagnostics
US9628302B2 (en) Decision feedback equalizer
US20100027607A1 (en) Apparatus for time-domain pre-emphasis and time-domain equalization and associated methods
JP2014023156A (ja) レシーバ利得適応に基づいてトランスミッタ等化係数を適応させるための方法および装置
US9565037B1 (en) Adaptive serdes receiver
US7590176B2 (en) Partial response transmission system and equalizing circuit thereof
JP2018110363A (ja) 等化装置、等化方法及び信号伝送装置
TWI724544B (zh) 通訊接收裝置與時脈資料回復方法
Yuminaka et al. PAM-4 eye diagram analysis and its monitoring technique for adaptive pre-emphasis for multi-valued data transmissions
CN112491429B (zh) 通讯接收装置与时脉数据回复方法
US9264276B1 (en) Adaptations for partial response summation node embedded FPGA transceiver
WO2019167275A1 (ja) 判定帰還型等化器およびそれを用いた受信機
CN108063738B (zh) 数字均衡器的收敛判决方法
JP4673426B2 (ja) 受信回路
WO2017037836A1 (ja) 信号伝送装置および信号伝送システム
TW202034663A (zh) 決策回授等化器
KR101812742B1 (ko) 데이터 수신 장치 및 그의 등화 알고리즘 제어방법
US10581646B1 (en) Asynchronous data correction filter
KR102513739B1 (ko) Mipi d-phy 고속 송신기의 이퀄라이징 시스템