TWI722920B - 半導體元件及其製備方法 - Google Patents

半導體元件及其製備方法 Download PDF

Info

Publication number
TWI722920B
TWI722920B TW109119357A TW109119357A TWI722920B TW I722920 B TWI722920 B TW I722920B TW 109119357 A TW109119357 A TW 109119357A TW 109119357 A TW109119357 A TW 109119357A TW I722920 B TWI722920 B TW I722920B
Authority
TW
Taiwan
Prior art keywords
layer
passivation layer
capacitor
semiconductor device
pad
Prior art date
Application number
TW109119357A
Other languages
English (en)
Other versions
TW202115857A (zh
Inventor
黃則堯
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Application granted granted Critical
Publication of TWI722920B publication Critical patent/TWI722920B/zh
Publication of TW202115857A publication Critical patent/TW202115857A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3192Multilayer coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0239Material of the redistribution layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0346Plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/0347Manufacturing methods using a lift-off mask
    • H01L2224/0348Permanent masks, i.e. masks left in the finished device, e.g. passivation layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05024Disposition the internal layer being disposed on a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05073Single internal layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05082Two-layer arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05157Cobalt [Co] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05164Palladium [Pd] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05567Disposition the external layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05657Cobalt [Co] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05664Palladium [Pd] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/90Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本揭露提供一種半導體元件及該半導體元件的製備方法。該半導體元件具有一基底、一電容結構、複數個鈍化層以及一墊結構,該電容結構位在該基底上,該複數個鈍化層位在該電容結構上,該墊結構位在該複數個鈍化層中。該墊結構包括一墊下導電層以及一墊上導電層,該墊下導電層包含鎳,該墊上導電層位在該墊下導電層上。該墊上導電層包含鈀、鈷或其組合。

Description

半導體元件及其製備方法
本申請案主張2019年10月3日申請之美國正式申請案第16/591,865號的優先權及益處,該美國正式申請案之內容以全文引用之方式併入本文中。
本揭露係關於一種半導體元件以及該半導體元件的製備方法。特別是有關於一種具有一墊結構的半導體元件,以及具有該墊結構的該半導體元件之製備方法。
半導體元件係使用在不同的電子應用,例如個人電腦、手機、數位相機,或其他電子設備。半導體元件的尺寸係逐漸地變小,以符合計算能力所逐漸增加的需求。然而,在尺寸變小的製程期間,係增加不同的問題,且影響到最終電子特性、品質以及良率。因此,仍然持續著在達到改善品質、良率以及可靠度方面的挑戰。
上文之「先前技術」說明僅係提供背景技術,並未承認上文之「先前技術」說明揭示本揭露之標的,不構成本揭露之先前技術,且上文之「先前技術」之任何說明均不應作為本案之任一部分。
本揭露之一實施例提供一種半導體元件,包括:一基底;一電容結構,位在該基底上;複數個鈍化層,位在該電容結構上;以及一墊結構,位在該複數個鈍化層中。該墊結構包括一墊下導電層以及一墊上導電層,該墊下導電層包含鎳,該墊上導電層位在該墊下導電層上。該墊上導電層包含鈀、鈷或其組合。
在本揭露的一些實施例中,該複數個鈍化層包括一第一鈍化層、一第二鈍化層以及一第三鈍化層,該第一鈍化層位在該電容結構上,該第二鈍化層位在該第一鈍化層上,該第三鈍化層位在該第二鈍化層上,其中該墊下導電層位在該第一鈍化層中,並電性耦接導該電容結構。
在本揭露的一些實施例中,該半導體元件還包括一第四鈍化層以及一接合開口,該第四鈍化層位在該第三鈍化層上,該接合開口位在該第四鈍化層中,其中該第四鈍化層包含聚醯亞胺,而該墊上導電層經由該接合開口而暴露。
在本揭露的一些實施例中,該接合開口的一寬度小於該墊上導電層的一寬度。
在本揭露的一些實施例中,該半導體元件還包括多個間隙子,貼合到該墊結構的兩側。
在本揭露的一些實施例中,該半導體元件還包括複數個位元線,位在該基底噢該電容結構之間,且沿著一第一方向延伸,其中該複數個位元線形成如波形線。
在本揭露的一些實施例中,該半導體元件還包括一絕緣結構,位在該基底中,其中該絕緣結構界定出複數個主動區,該複數個主動區沿著一第二方向延伸,其中該第二方向與該第一方向呈對角線。
在本揭露的一些實施例中,該半導體元件還包括複數個字元線,位在該基底中,且沿著一的三方向延伸,其中該第三方向與該第一方向呈對角線,並與該第二方向垂直。
在本揭露的一些實施例中,該電容結構包括複數個電容底電極、一電容隔離層以及一電容頂電極,該複數個電容底電極位在該基底上,該電容隔離層位在該複數個電容底電極上,該電容頂電極位在該電容隔離層上。
在本揭露的一些實施例中,該半導體元件還包括複數個支撐結構,部分地貼合在該複數個電容底電極的外表面,其中某些支撐結構沿著該第一方向延伸並相互間隔設置,其他的支撐結構則沿著該的三方向延伸並相互間隔設置。
本揭露之另一實施例提供一種半導體元件。該導體元件包括:一基底;一閘極結構,位在該基底上;複數個鈍化層,位在該閘極結構上;以及一墊結構,位在該複數個鈍化層中。該墊結構包括一墊下導電層以及一墊上導電層,該墊下導電層包含鎳,該墊上導電層位在該墊下導電層上。該墊上導電層包含鈀、鈷或其組合。
在本揭露的一些實施例中,該複數個鈍化層包括一第一鈍化層、一第二鈍化層以及一第三鈍化層,該第一鈍化層位在該閘極結構上,該第二鈍化層位在該第一鈍化層上,該第三鈍化層位在該第二鈍化層上,其中該墊下導電層位在該第一鈍化層中,並電性耦接導該閘極結構。
在本揭露的一些實施例中,該閘極結構包括一閘極底層、一閘極中間層以及一閘極頂層,該閘極底層位在該基底上,該閘極中間層位在該閘極底層上,該閘極頂層位在該閘極中間層上。
在本揭露的一些實施例中,該半導體元件還包括一第四鈍化層以及一接合開口,該第四鈍化層位在該第三鈍化層上,該接合開口位在該第四鈍化層中,其中該第四鈍化層包含聚醯亞胺,而該墊上導電層經由該接合開口而暴露。
在本揭露的一些實施例中,該接合開口的一寬度小於該墊上導電層的一寬度。
本揭露之另一實施例提供一種半導體元件的製備方法。該製備方法包括:提供一基底;形成一電容結構在該基底上;形成複數個鈍化層在該電容結構上;形成一墊開口在該複數個鈍化層中;執行一鈍化製程,包括浸漬該墊開口在一前驅物中,其中該前驅物為三甲矽基二甲胺(dimethylaminotrimethylsilane)或四甲基矽烷(tetramethylsilane);以及形成一墊結構在該墊開口中。形成該墊結構在該墊開口中包括:形成包含鎳之一墊下導電層在該墊開口中;以及形成一墊上導電層在該墊下導電層上,其中該墊上導電層包含鈀、鈷或其組合。
在本揭露的一些實施例中,該半導體元件的製備方法還包括:執行一清洗製程,其中該清洗製程包括塗敷一遠距離電漿至該墊開口。
在本揭露的一些實施例中,形成該複數個鈍化層在該電容結構包括:形成一第一鈍化層在該電容結構上;形成一第二鈍化層在該第一鈍化層上;以及形成一第三鈍化層在該第二鈍化層上。
在本揭露的一些實施例中,該半導體元件的製備方法還包括:形成包含聚醯亞胺的一第四鈍化層在該第三鈍化層上;以及形成一接合開口在該第四鈍化層中,且暴露該墊上導電層之一頂表面的一部分。
在本揭露的一些實施例中,該鈍化製程的一製程溫度在約200℃到400℃之間。
由於本揭露之半導體元件的設計,因此可提升該半導體元件的效能以及可靠度。
上文已相當廣泛地概述本揭露之技術特徵及優點,俾使下文之本揭露詳細描述得以獲得較佳瞭解。構成本揭露之申請專利範圍標的之其它技術特徵及優點將描述於下文。本揭露所屬技術領域中具有通常知識者應瞭解,可相當容易地利用下文揭示之概念與特定實施例可作為修改或設計其它結構或製程而實現與本揭露相同之目的。本揭露所屬技術領域中具有通常知識者亦應瞭解,這類等效建構無法脫離後附之申請專利範圍所界定之本揭露的精神和範圍。
101:基底
103:絕緣結構
105:主動區
107:摻雜區
109:第一摻雜區
111:第二摻雜區
113:字元線
115:字元線隔離層
117:字元線電極
119:字元線覆蓋層
121:字元線溝槽
123:第一接觸點
125:第二接觸點
127:位元線接觸點
129:位元線
131:栓塞
201:閘極結構
203:閘極底層
205:閘極中間層
207:閘極頂層
209:閘極間隙子
211:輕度摻雜區
213:重度摻雜區
301:電容結構
303:電容底電極
305:電容隔離層
307:電容頂電極
309:電容溝槽
401:第一隔離膜
403:第二隔離膜
405:第三隔離膜
407:第四隔離膜
409:第五隔離膜
411:支撐結構
413:第六隔離膜
415:第七隔離膜
501:第一通孔
503:第一導線
505:第二通孔
507:第二導線
509:第三導線
601:第一鈍化層
603:第二鈍化層
605:第三鈍化層
607:第四鈍化層
609:接合開口
611:墊結構
613:墊下導電層
615:墊上導電層
617:墊開口
619:間隙子
701:遮罩層
703:間隙子層
705:清洗製程
707:鈍化製程
W:方向
W1:寬度
W2:寬度
X:方向
Y:方向
Z:方向
10:製備方法
S11:步驟
S13:步驟
S15:步驟
S17:步驟
S19:步驟
S21:步驟
S23:步驟
S25:步驟
S27:步驟
S29:步驟
S31:步驟
S33:步驟
參閱實施方式與申請專利範圍合併考量圖式時,可得以更全面了解本申請案之揭示內容,圖式中相同的元件符號係指相同的元件。
圖1為依據本揭露一實施例中半導體元件的剖視示意圖。
圖2為依據本揭露圖1中半導體元件的頂視示意圖。
圖3至圖5為依據本揭露其他實施例中一些半導體元件的剖視示意圖。
圖6為依據本揭露一實施例中一種半導體元件之製備方法的流程示意圖。
圖7及圖8為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
圖9為依據本揭露圖8中半導體元件的頂視示意圖。
圖10為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
圖11至圖14為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
圖15為依據本揭露圖14中半導體元件的頂視示意圖。
圖16及圖17為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
圖18為依據本揭露圖17中半導體元件的頂視示意圖。
圖19及圖20為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
圖21為依據本揭露圖20中半導體元件的頂視示意圖。
圖22及圖23為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
圖24為依據本揭露圖22及圖23中半導體元件的頂視示意圖。
圖25及圖26為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
圖27為依據本揭露圖25及圖26中半導體元件的頂視示意圖。
圖28及圖29為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
圖30至圖35為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
圖36至圖39為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
以下描述了組件和配置的具體範例,以簡化本揭露之實施例。當然,這些實施例僅用以例示,並非意圖限制本揭露之範圍。舉例而言,在敘述中第一部件形成於第二部件之上,可能包含形成第一和第二部件直接接觸的實施例,也可能包含額外的部件形成於第一和第二部件之間,使得第一和第二部件不會直接接觸的實施例。另外,本揭露之實施例可能在許多範例中重複參照標號及/或字母。這些重複的目的是為了簡化和清楚,除非內文中特別說明,其本身並非代表各種實施例及/或所討論的配置之間有特定的關係。
此外,為易於說明,本文中可能使用例如「之下(beneath)」、「下面(below)」、「下部的(lower)」、「上方(above)」、「上部的(upper)」等空間相對關係用語來闡述圖中所示的一個元件或特徵與另一(其他)元件或特徵的關係。所述空間相對關係用語旨在除圖中所繪示的取向外亦囊括元件在使用或操作中的不同取向。所述裝置可具有其他取向(旋轉90度或處於其他取向)且本文中所用的空間相對關係描述語可同樣相應地進行解釋。
理應理解,當形成一個部件在另一個部件之上(on)、與另一個部件相連(connected to)、及/或與另一個部件耦合(coupled to),其可能包含形成這些部件直接接觸的實施例,並且也可能包含形成額外的部件介於這些部件之間,使得這些部件不會直接接觸的實施例。
應當理解,儘管這裡可以使用術語第一,第二,第三等來描述各種元件、部件、區域、層或區段(sections),但是這些元件、部件、區域、層或區段不受這些術語的限制。相反,這些術語僅用於將一個 元件、組件、區域、層或區段與另一個區域、層或區段所區分開。因此,在不脫離本發明進部性構思的教導的情況下,下列所討論的第一元件、組件、區域、層或區段可以被稱為第二元件、組件、區域、層或區段。
除非內容中另有所指,否則當代表定向(orientation)、布局(layout)、位置(location)、形狀(shapes)、尺寸(sizes)、數量(amounts),或其他量測(measures)時,則如在本文中所使用的例如「同樣的(same)」、「相等的(equal)」、「平坦的(planar)」,或是「共面的(coplanar)」等術語(terms)並非必要意指一精確地完全相同的定向、布局、位置、形狀、尺寸、數量,或其他量測,但其意指在可接受的差異內,係包含差不多完全相同的定向、布局、位置、形狀、尺寸、數量,或其他量測,而舉例來說,所述可接受的差異係可因為製造流程(manufacturing processes)而發生。術語「大致地(substantially)」係可被使用在本文中,以表現出此意思。舉例來說,如大致地相同的(substantially the same)、大致地相等的(substantially equal),或是大致地平坦的(substantially planar),係為精確地相同的、相等的,或是平坦的,或者是其係可為在可接受的差異內的相同的、相等的,或是平坦的,而舉例來說,所述可接受的差異係可因為製造流程而發生。
在本揭露中,一半導體元件通常意指可藉由利用半導體特性(semiconductor characteristics)運行的一元件,而一光電元件(electro-optic device)、一發光顯示元件(light-emitting display device)、一半導體線路(semiconductor circuit)以及一電子元件(electronic device),係均包括在半導體元件的範疇中。
應當理解,在本揭露的描述中,上方(above)(或之上(up)) 係對應Z方向箭頭的該方向,而下方(below)(或之下(down))係對應Z方向箭頭的相對方向。
圖1為依據本揭露一實施例中半導體元件的剖視示意圖。圖2為依據本揭露圖1中半導體元件的頂視示意圖。為了清楚起見,本揭露之半導體元件的一些部件並未顯示在圖1中。
請參考圖1及圖2,在所述的實施例中,半導體元件可包括一基底101、一絕緣結構103、複數個第一摻雜區109、複數個第二摻雜區111、複數個字元線113、複數個接觸點、複數個位元線接觸點127、複數個位元線129、複數個栓塞131、一電容結構301、複數個隔離膜、複數個導電部件、複數個鈍化層、一接合開口609以及一墊結構611。
請參考圖1及圖2,在所述的實施例中,絕緣結構103可設置在基底101的一上部中。舉例來說,絕緣結構103可由一隔離材料所製,例如氧化矽、氮化矽、氮氧化矽、氧化氮化矽或氟摻雜矽(fluoride-doped silicate)。絕緣結構103界定出基底101的複數個主動區105。複數個主動區105沿著一方向W延伸。
應當理解,在本揭露中,氮氧化矽係表示一物質,此物質係含有矽、氮以及氧,而其中氧的一比例係大於氮的比例。而氧化氮化矽係表示一物質,此物質係含有矽、氮以及氧,而其中氮的一比例係大於氧的比例。
請參考圖1及圖2,在所述的實施例中,複數個字元線113可設置在基底101的上部中。每一主動區105可貫穿其中二字元線113。複數個字元線113可包括複數個字元線隔離層115、複數個字元線電極117以及複數個字元線蓋層119。
請參考圖1及圖2,在所述的實施例中,複數個字元線隔離層115可朝內設置在基底101的上部中。複數個字元線隔離層115的厚度可介於0.5nm到10nm之間。複數個字元線隔離層115的底部可為平坦的。複數個字元線隔離層115可由一隔離材料所製,該隔離材料具有一介電常數,該介電常數約4.0或更大。(除非另有說明,否則所有在文中所提及的所有介電常數是相對於一真空。)具有約4.0或更大之介電常數的該隔離材料,可為氧化鉿(hafnium oxide)、氧化鋯(zirconium oxide)、氧化鋁(aluminum oxide)、氧化鈦(titanium oxide)、氧化鑭(lanthanum oxide)、鍶酸鈦(strontium titanate)、鋁酸鑭(lanthanum aluminate)、氧化釔(yttrium oxide)、三氧化鍺(gallium(III)trioxide)、釓鎵氧化物(gadolinium gallium oxide)、鋯鈦酸鉛(lead zirconium titanate)、鍶鈦酸鋇(barium strontium titanate)或其混合物。或者是,隔離材料可為氧化矽、氮化矽、氮氧化矽、氧化氮化矽,或其類似物。
請參考圖1及圖2,在所述的實施例中,複數個字元線電極117可分別地對應設置在複數個字元線隔離層115上。複數個字元線電極117可由一導電材料所製,例如多晶矽、矽鍺、金屬、金屬合金、矽化金屬、氮化金屬、碳化金屬或含有多層的其組合。金屬可為鋁、銅、鎢或鈷。矽化金屬可為矽化鎳、矽化鉑、矽化鈦、矽化鉬、矽化鈷、矽化鉭、矽化鎢或其類似物。複數個字元線電極117的厚度可在50nm到500nm之間。
請參考圖1及圖2,在所述的實施例中,複數個字元線蓋層119可分別地對應設置在複數個字元線電極117上。複數個字元線蓋層119的頂表面可與基底101的一頂表面齊平。複數個字元線蓋層119可由含有 一隔離材料的單一層所製,該隔離材料具有一介電常數,該介電常數約為4.0或更大。或者是,在另一實施例中,每一字元線蓋層119可由一堆疊層所製,該堆疊層具有一下蓋層以及一上蓋層,下蓋層設置在相對應的字元線電極117上,上蓋層設置在下蓋層上。下蓋層由一隔離材料所製,該隔離材料具有一介電常數,該介電常數約為4.0或更大。上蓋層的一頂部與基底101的頂部齊平。上蓋層可由一低介電常數材料所製,例如氧化矽、氮化矽、氮氧化矽、氧化氮化矽、氟摻雜矽(fluoride-doped silicate)或其類似物。由低介電常數材料所製的上蓋層可降低在基底101之頂部的電場;因此可減少漏電流。
請參考圖1及圖2,在所述的實施例中,對於每一主動區105,第一摻雜區109可設置在其中二字元線113之間。該等第二摻雜區111可分別地設置在其中二字元線113與絕緣結構103之間。第一摻雜區109及該等第二摻雜區111可摻雜有一摻雜物(dopant),例如磷、砷或銻。
請參考圖1及圖2,在所述的實施例中,複數個隔離膜可包括一第一隔離膜401、一第二隔離膜403、一第三隔離膜405、一第四隔離膜407、複數個支撐結構411、一第六隔離膜413以及一第七隔離膜415。舉例來說,複數個隔離膜可由下列材料所製:氮化矽、氧化矽、氮氧化矽、流動氧化物(flowable oxide)、東燃矽氮烷(Tonen SilaZen)、未經摻雜矽玻璃(undoped silica glass)、硼矽玻璃(borosilica glass)、磷矽玻璃(phosphosilica glass)、硼磷矽玻璃(borophosphosilica glass)、電漿增強四乙氧基矽烷(plasma enhanced tetra ethyl orthosilicate)、矽氟玻璃(fluoride silicate glass)、碳摻雜氧化矽(carbon doped silicon oxide)、乾凝膠(xerogel)、氣凝膠(aerogel)、非晶氟化碳(amorphous fluorinated carbon)、有機矽玻璃(organo silicate glass)、聚對二甲苯(parylene)、雙苯並環丁烯(bis-benzocyclobutenes)、聚醯亞胺(polyimide)、多孔聚合材料(porous polymeric material)或其組合,但並不以此為限。複數個隔離膜可設置在基底101上。第一隔離膜401可設置在基底101上。複數個隔離膜可均由相同材質所製,但並不以此為限。
請參考圖1及圖2,在所述的實施例中,複數個接觸點可設置在第一隔離膜401中。對於每一主動區105,複數個接觸點可包括一第一接觸點123以及二第二接觸點125。第一接觸點123可設置在第一摻雜區109上並電性連接到第一摻雜區109。該二第二接觸點125可分別地對應設置在該等第二摻雜區111上並電性連接到該等第二摻雜區111。第一接觸點123與該二第二接觸點125可由一導電材料所製,例如摻雜多晶矽、金屬、氮化金屬或矽化金屬。
請參考圖1及圖2,在所述的實施例中,第二隔離膜403可設置在第一隔離膜401上。複數個位元線接觸點127可設置在第二隔離膜403中以及設置在複數個主動區105中。對於每一主動區105,位元線接觸點127可設置在第一接觸點123上並電性連接到第一接觸點123。複數個位元線接觸點127可由與第一接觸點123相同的材料所製,但並不以此為限。
請參考圖1及圖2,在所述的實施例中,第三隔離膜405可設置在第二隔離膜403上。複數個位元線129可設置在第三隔離膜405中。對於每一主動區105,位元線129可設置在複數個位元線接觸點127上並電性連接到複數個位元線接觸點127。複數個位元線129可由一導電材料所製,例如鎢、鋁、鎳或鈷。
請參考圖1及圖2,在所述的實施例中,第四隔離膜407可設置在第三隔離膜405上。可設置複數個栓塞131以穿經第四隔離膜407、第三隔離膜405以及第二隔離膜403。對於每一主動區105,其中二栓塞131可分別地對應設置在該二第二接觸點125上並電性連接到該二第二接觸點125。複數個栓塞131可由以下材料所製:摻雜多晶矽,鈦、氮化鈦、鉭、氮化鉭、鎢、銅、鋁或鋁合金。
請參考圖1及圖2,在所述的實施例中,電容結構301可設置在第四隔離膜407上並電性連接到複數個栓塞131。電容結構301可包括複數個電容底電極303、一電容隔離層305以及一電容頂電極307。複數個電容底電極303可朝內設置在第四隔離膜407上。複數個電容底電極303的底部可直接接觸複數個栓塞131的頂表面。複數個電容底電極303可由摻雜多晶矽、金屬或矽化金屬所製。
請參考圖1及圖2,在所述的實施例中,複數個支撐結構411可設置在第四隔離膜407上。複數個支撐結構411可部分的貼合到複數個電容底電極303的外表面。某些支撐結構411可沿著方向W延伸,且可相互間隔設置。其他的支撐結構411可沿著一方向X延伸,且可相互間隔設置。
請參考圖1及圖2,在所述的實施例中,電容隔離層305可設置在複數個電容底電極303與複數個支撐結構411上。電容隔離層305可由一單一層所形成,該單一層含有一隔離材料,該隔離材料具有一介電常數,該介電常數約為4.0或更大。電容隔離層305的一厚度可在1Å到100Å之間。或者是,在另一實施例中,電容隔離層305可由一堆疊層所形成,該堆疊層由氧化矽、氮化矽以及氧化矽所組成。電容頂電極307可設置在 電容隔離層305上。電容頂電極307可由摻雜多晶矽或金屬所製。
請參考圖1及圖2,在所述的實施例中,第六隔離膜413可設置在電容頂電極307上。第七隔離膜415可設置在第六隔離膜413上。複數個導電部件可設置在第六隔離膜413與第七隔離膜415之間。複數個導電部件可包括一第一通孔501以及一第一導線503。第一通孔501可設置在第六隔離膜413中。第一通孔501可設置在電容頂電極307上並電性連接到電容頂電極307。舉例來說,第一通孔501可由金屬、金屬合金、矽酸鹽、矽化物、多晶矽、非晶矽(amorphous silicon)或其他半導體相容導電材料所製。第一導線503可設置在第七隔離膜415中。第一導線503可設置在第一通孔501上並電性連接到第一通孔501。第一導線503可由一導電材料所製,例如摻雜多晶矽、金屬、氮化金屬或矽化金屬。
請參考圖1及圖2,在所述的實施例中,複數個鈍化層可設置在第七隔離膜415上。複數個鈍化層可包括一第一鈍化層601、一第二鈍化層603、一第三鈍化層605以及一第四鈍化層607。第一鈍化層601可設置在第七隔離膜415上,舉例來說,可由氧化矽或磷矽玻璃所製。第二鈍化層603可設置在第一鈍化層601上,舉例來說,可由氮化矽、氮氧化矽或氮化氧化矽所製。第一鈍化層601可當作是在第二鈍化層603與第七隔離膜415之間的一應力緩衝(stress buffer)。為了避免濕氣從上進入,則第二鈍化層603可當作是一高氣相阻障(high vapor barrier)。第三鈍化層605可設置在第二鈍化層603上,舉例來說,可由氧化矽或磷矽玻璃所製。第四鈍化層607可設置在第三鈍化層605上,舉例來說,可由聚酰亞胺(polyimide)或聚酰胺(polyamide)所製。第四鈍化層607可保護位在第四鈍化層607下的各層,避免機械刮傷(mechanical scratch)或背景輻射 (background radiation)。
請參考圖1及圖2,在所述的實施例中,墊結構611可設置在第三鈍化層605、第二鈍化層603以及第一鈍化層601中。墊結構611可設置在第一導線503上並電性連接到第一導線503。或者是,在另一實施例中,墊結構611可設置在一垂直水平線且電性連接到該第一導線503,該垂直水平線高於該第一導線503的一垂直水平線。墊結構611可具有一墊下導電層613以及一墊上導電層615。
請參考圖1及圖2,在所述的實施例中,墊下導電層613可設置在第一鈍化層601中,並位在第一導線503上。墊下導電層613可電性耦接到第一導線503。墊下導電層613的一厚度小於第一鈍化層601的一厚度。墊下導電層613可包含鎳。墊上導電層615可設置在第二鈍化層603及第三鈍化層605中。墊上導電層615可設置在墊下導電層613上,並電性連接到墊下導電層613。墊上導電層615的一頂表面可與第三鈍化層605的一頂表面齊平。墊上導電層615可包含鈀、鈷,或其組合。
請參考圖1及圖2,所述的實施例中,接合開口609可設置在第四鈍化層607中,並位在墊上導電層615上。換言之,墊上導電層615的頂表面可經由接合開口609而暴露。接合開口609的一寬度W1可小於墊上導電層615的一寬度W2。
圖3至圖5為依據本揭露其他實施例中一些半導體元件的剖視示意圖。
請參考圖3,半導體元件還可包括多個間隙子619。該等間隙子619可貼合到墊結構611的兩側。換言之,該等間隙子619可設置在墊結構611與第一鈍化層601、第二鈍化層603以及第三鈍化層605之間。舉 例來說,該等間隙子619可由氧化矽所製。
請參考圖4,在另一實施例中,一半導體元件可包括一基底101、一絕緣結構103、一閘極結構201、複數個閘極間隙子209、複數個輕度摻雜區211、複數個重度摻雜區213、複數個隔離膜、複數個栓塞131、複數個導電部件、複數個鈍化層、一接合開口609以及一墊結構611。
請參考圖4,絕緣層103可設置在基底101中並界定出複數個主動區105(在剖視圖中僅顯示一主動區105)。閘極結構201可設置在基底101上。閘極結構201可包括一閘極底層203、一閘極中間層205以及一閘極頂層207。
請參考圖4,閘極底層203可設置在基底101上,舉例來說,可由氧化矽、氮氧化矽、氧化氮化矽、氮化矽,或其類似物所製。閘極中間層205可設置在閘極底層203上,舉例來說,可由摻雜多晶矽所製。閘極頂層207可設置在閘極中間層205上,並可由矽化金屬所製,例如矽化鎳、矽化鉑、矽化鈦、矽化鉬、矽化鈷、矽化鉭、矽化鎢或其類似物。
請參考圖4,複數個閘極間隙子209可貼合到閘極結構201的各側壁。特別是,複數個閘極間隙子209可貼合到閘極底層203的各側壁以及閘極中間層205的各側壁。舉例來說,複數個閘極間隙子209可由氧化矽、氮化矽或其類似物所製。
請參考圖4,複數個輕度摻雜區211可設置在基底101中,並分別對應鄰近閘極底層203的兩側。部分的輕度摻雜區211可設置在複數個閘極間隙子209下。複數個輕度摻雜區211可摻雜有一摻雜物,例 如磷、砷或銻。或者是,在另一實施例中,摻雜物為硼(boron)。
請參考圖4,複數個重度摻雜區213可設置在基底101中,且分別對應鄰近複數個輕度摻雜區211。複數個重度摻雜區213可摻雜有與複數個輕度摻雜區211相同的摻雜物。複數個重度摻雜區213的一摻雜濃度,可大於複數個輕度摻雜區211的摻雜濃度。
請參考圖4,複數個隔離膜可設置在基底101上。複數個隔離膜可為堆疊膜,由下到上,可包括一第一隔離膜401、一第二隔離膜403、一第三隔離膜405、一第四隔離膜407、一第五隔離膜409以及一第六隔離膜413。第一隔離膜401可覆蓋閘極結構201以及複數個閘極間隙子209。複數個栓塞131可設置在第一隔離膜401中。複數個栓塞131可分別對應設置在複數個重度摻雜區213上,並電性連接到複數個重度摻雜區213。
請參考圖4,複數個導電部件可設置在複數個隔離膜之間。複數個導電部件可包括複數個第一通孔501、複數個導線503、一第二通孔505、複數個第二導線507以及一第三導線509。複數個導線503可設置在第二隔離膜403中。複數個導線503可分別對應設置在複數個栓塞131上,並電性連接到複數個栓塞131。
請參考圖4,複數個第一通孔501可設置在第三隔離膜405中。複數個第一通孔501可分別對應設置在複數個導線503上,並電性連接到複數個導線503。複數個第二導線507可分別對應設置在複數個第一通孔501上以及設置在第四隔離膜407中。複數個第二導線507可電性連接到複數個第一通孔501。第二通孔505可設置在複數個第二導線507上以及設置在第五隔離膜409中。第二通孔505可電性連接到其中一第二導線 507。第三導線509可設置在第二通孔505上及設置在第六隔離膜413中。第三導線509可電性連接到第二通孔505。應當理解,所給予之導電部件的數量以及隔離膜之各層數量僅為圖示說明,其係可取決於一特定應用之要求設定不同數量。
請參考圖4,複數個鈍化層可設置在第六隔離膜413上。複數個鈍化層從下到上可包括一第一鈍化層601、一第二鈍化層603、一第三鈍化層605以及一第四鈍化層607。墊結構611可設置在第一鈍化層601、第二鈍化層603以及第三鈍化層605中。墊結構611可設置在第三導線509上。墊結構611可包括一墊下導電層613以及一墊上導電層615。墊下導電層613可設置在第一鈍化層601中,並位在第三導線509上。墊下導電層613可包含鎳,並可電性連接到第三導線509。墊上導電層615可設置在墊下導電層613上。墊上導電層615可包含鈀、鈷或其組合,並可電性連接到墊下導電層613。墊上導電層615的一頂表面可與第三鈍化層605的一頂表面齊平。
請參考圖4,接合開口609可設置在第四鈍化層607中。墊上導電層615之頂表面的一部分可經由接合開口609而暴露。接合開口609的一寬度W1可小於墊上導電層615的一寬度W2。
請參考圖5,半導體元件可包括多個間隙子619。該等間隙子619可貼合到墊結構611的兩側,類似於如圖3的架構。
圖6為依據本揭露一實施例中一種半導體元件之製備方法10的流程示意圖。圖7及圖8為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。圖9為依據本揭露圖8中半導體元件的頂視示意圖。圖10為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示 意圖。為了清楚起見,本揭露之半導體元件的一些部件並未顯示在圖9中。
請參考圖6及圖7,在步驟S11,在所述的實施例中,可提供一基底101。請參考圖6、圖8以及圖9,在步驟S13,在所述的實施例中,一絕緣層103可形成在基底101中,並可界定出複數個主動區105。複數個主動區105可沿著一方向W延伸。請參考圖6以及圖10,在步驟S15,在所述的實施例中,一摻雜區107可形成在複數個主動區105中。摻雜區107可摻雜有一摻雜物,例如磷、砷或銻。
圖11至圖14為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。圖15為依據本揭露圖14中半導體元件的頂視示意圖。為了清楚起見,本揭露之半導體元件的一些部件並未顯示在圖15中。
請參考圖6及圖11至圖15,在步驟S17,在所述的實施例中,複數個字元線113可形成在基底101中。複數個字元線113可包括複數個字元線隔離層115、複數個字元線電極117以及複數個字元線蓋層119。複數個字元線113可沿著一方向X延伸,並可相互間隔設置。方向W與方向X呈對角線。複數個字元線113可與複數個主動區105交叉。每一主動區105可貫穿其中二字元線113。對於每一主動區105,其中二字元線113可劃分出摻雜區107,以形成一第一摻雜區109以及多個第二摻雜區111。第一摻雜區109可設置在其中二字元線113之間。該等第二摻雜區111可分別設置在每一主動區105的兩端。
請參考圖11至圖14,複數個字元線溝槽121可朝內形成在基底101中。複數個字元線隔離層115可依序地形成在複數個字元線溝槽 121中。複數個字元線電極117可形成在複數個字元線隔離層115上。複數個字元線蓋層119可形成在複數個字元線電極117上。可執行如化學機械研磨的一平坦化製程,以提供一大致平坦表面給接下來的處理步驟。
圖16及圖17為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。圖18為依據本揭露圖17中半導體元件的頂視示意圖。為了清楚起見,本揭露之半導體元件的一些部件並未顯示在圖18中。
請參考圖6以及圖16至圖18,在步驟S19,在所述的實施例中,複數個位元線129可形成在基底101上。請參考圖16,一第一隔離膜401可形成在基底101上。對於每一主動區105,一第一接觸點123以及二第二接觸點125可形成在第一隔離膜401中。第一接觸點123可形成在第一摻雜區109上。該二第二接觸點125可分別對應形成在該等第二摻雜區111上。
請參考圖17及圖18,一第二隔離膜403可形成在第一隔離膜401上。一第三隔離膜405可形成在第二隔離膜403上。複數個位元線接觸點127可形成在第二隔離膜403中。複數個位元線接觸點127可分別對應設置在複數個第一接觸點123上。換言之,每一位元線接觸點127可對應設置在其中一主動區105的中心處。複數個位元線129可行成在第三隔離膜405中。複數個位元線129可沿著一方向Y延伸,方向Y與方向W呈對角線,並與方向X垂直。複數個位元線129可以波形線呈現。複數個位元線129可相互間隔設置。從頂視圖來看,每一位元線129可與其中一主動區交叉。對於每一主動區105,位元線接觸點127可位在對應之位元線129與對應之主動區105的交叉處。複數個位元線129可電性連接到複數個位元 線接觸點127。
圖19及圖20為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。圖21為依據本揭露圖20中半導體元件的頂視示意圖。圖22及圖23為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。圖24為依據本揭露圖22及圖23中半導體元件的頂視示意圖。圖25及圖26為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。圖27為依據本揭露圖25及圖26中半導體元件的頂視示意圖。圖28及圖29為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。為了清楚起見,本揭露之半導體元件的一些部件並未顯示在圖20、圖24、圖27中。
請參考圖19至圖29,在步驟S21,在所述的實施例中,一電容結構301可形成在基底101上。電容結構301可包括複數個電容底電極303、一電容隔離層305以及一電容頂電極307。請參考圖19,一第四隔離膜407可形成在第三隔離膜405上。可形成複數個栓塞131以穿經第四隔離膜407、第三隔離膜405以及第二隔離膜403。對於每一主動區105,複數個栓塞131可分別對應設置在該等第二接觸點125上。
請參考圖20及圖21,一第五隔離膜409可形成在第四隔離膜407上。複數個電容溝槽309可朝內形成在第五隔離膜409中。複數個電容底電極303可分別對應形成在複數個電容溝槽309中。應當理解,在目前階段,第五隔離膜409可圍繞全部複數個電容底電極303的外表面。
請參考圖22至圖24,可執行一微影製程以沉積一遮罩層701在第五隔離膜409上。在顯影之後,遮罩層701可形成在沿著方向W延伸的複數個線中以及沿著方向X延伸的複數個線中。遮罩層701可保護位 在遮罩層701下方之第五隔離膜409的部分。
請參考圖25至圖27,接下來可執行如一非等向性乾蝕刻的一蝕刻製程,以移除大部分的第五隔離膜409,並將第五隔離膜409的餘留部分轉換成複數個支撐結構411。複數個支撐結構411可僅貼合到複數個電容底電極303部分的外表面。某些支撐結構411可沿著方向W延伸,並可相互間隔設置。其他的支撐結構411可沿著方向X延伸,並可相互間隔設置。意即,在複數個支撐結構411之間存在有複數個空間。
請參考圖28,一電容隔離層305可形成在複數個電容底電極303與複數個支撐結構411上。請參考圖29,一電容頂電極307可形成在電容隔離層305上,並可填滿位在複數個支撐結構411之間的複數個空間。可執行如化學機械研磨的一平坦化製程,以提供一大致平坦表面給接下來的處理步驟。電容結構301的一電容值可正比於電容隔離層305接觸複數個電容底電極303與電容頂電極307的一面積。由於複數個支撐結構411的設計,所以電容隔離層305接觸複數個電容底電極303與電容頂電極307的面積可加大;因此,可改善電容結構301的電容值。換言之,可改善半導體元件的效能。
圖30至圖35為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
請參考圖1、圖6以及圖30至圖35,在步驟S23,在所述的實施例中,一第一鈍化層601、一第二鈍化層603以及一第三鈍化層605可形成在基底101上。請參考圖30,一第六隔離膜413可形成在電容頂電極307上。一第七隔離膜415可形成在第六隔離膜413上。一第一通孔501可形成在第六隔離膜413中,且電性連接到電容頂電極307。一第一導線503 可形成在第七隔離膜415中,且電性連接到第一通孔501。在所述的實施例中,第一導線503可為銅。請參考圖31,第一鈍化層601、第二鈍化層603以及第三鈍化層605可依序地形成在第七隔離膜415上。在所述的實施例中,第一鈍化層601可由氧化矽所製,第二鈍化層603可由氮化矽所製,而第三鈍化層605可由氧化矽所製。
請參考圖32,在步驟S25,在所述的實施例中,可形成一墊開口617以便穿經第三鈍化層605、第二鈍化層603以及第一鈍化層601。第一導線503之一頂表面的一部分可經由墊開口617而暴露。接著,可在第三鈍化層605與墊開口617上執行一清洗製程705。清洗製程705包括把氫與氬的一混合物當作一遠距離電漿(remote plasma),在製程溫度介於250℃至350℃之間,一製程壓力介於1Torr至10T之間,以及供應給設備執行清洗製程705的一偏壓能量(bias energy)的存在條件下。偏壓能量可介於0W至200W之間。清洗製程705可移除在第一導線503之頂表面上的氧化物,而不會影響到第一導線503的導電效能,而該氧化物係始源於在空氣中之氧氣的氧化。
請參考圖33,在步驟S27,在所述的實施例中,可在第三鈍化層605與墊開口617上執行一鈍化製程707。鈍化製程707可包括浸漬半導體元件在一前驅物中,其中該前驅物為三甲矽基二甲胺(dimethylaminotrimethylsilane)、四甲基矽烷(tetramethylsilane),或其類似物,係在一製程溫度介於200℃至400℃之間。可使用一紫外線能量以促進鈍化製程707。鈍化製程707可鈍化第三鈍化層605、第二鈍化層603以及第一鈍化層601經由墊開口617的各側壁,其係藉由密封其表面毛孔以降低不合適的側壁生長,其係在接下來的處理步驟期間,可影響半導 體元件的電子效能。因此,可提升半導體元件的效能與可靠度。
請參考圖6及圖34,在步驟S29,在所述的實施例中,墊下導電層613可藉由電鍍或無電電鍍而形成在墊開口617中的第一導線503上。墊下導電層613可包含鎳,並可當作在由銅所製的第一導線503與包含鈀、鈷或其組合的墊上導電層615之間的一阻障(barrier)。請參考圖35,在步驟S31,在所述的實施例中,墊上導電層615可藉由電鍍或無電電鍍而形成在墊開口617中的墊下導電層613上。墊上導電層615可包含鈀、鈷或其組合。墊上導電層615的一頂表面可包含複數個異質成核(heterogeneous nucleation)處,例如形貌特徵(topographical feature)、晶格不連續/方位(lattice discontinuities/orientations)、表面缺陷(surface defects)、紋理(textures),或其他表面特徵。在墊上導電層615之頂表面上的複數個異質成核處,可幫助接下來的接合製程(bonding process)。
請往回參考圖1,在步驟S33,在所述的實施例中,第四鈍化層607可形成在第三鈍化層605上,而一接合開口609可形成在第四鈍化層607中。第四鈍化層607可包含聚酰亞胺或聚酰胺。墊上導電層615之頂表面的一部分可經由接合開口609而暴露。接合開口609的一寬度W1可小於墊上導電層615的一寬度W2。
圖36至圖39為依據本揭露一實施例中製備半導體元件流程之某部分的剖視示意圖。
請參考圖36,一間隙子層703可形成在第三鈍化層605以及墊開口617上,以覆蓋第三鈍化層605的頂表面、墊開口617的側壁以及墊開口617的底部。可執行如一非等向性乾蝕刻製成的一蝕刻製程,以移除設置在第三鈍化層605之頂表面與墊開口617之底部的間隙子層703,並保 形地形成該等間隙子619。該等間隙子619可絕緣第一鈍化層601、第二鈍化層603以及第三鈍化層605的各側壁,以避免不合適的側壁生長。接著,藉由類似於如圖32及圖33所繪示的一程序,係可執行一清洗製程705以及鈍化製程707。
請參考圖3、圖38及圖39,墊下導電層613可形成在第一導線503上,並位在該等間隙子619之間。墊上導電層615可形成在墊下導電層613上,並位在該等間隙子619之間。第四鈍化層607可形成在第三鈍化層605上。接合開口609可設置在第四鈍化層607中。墊上導電層615的頂表面可經由接合開口609而暴露。
本揭露之一實施例提供一種半導體元件,包括:一基底;一電容結構,位在該基底上;複數個鈍化層,位在該電容結構上;以及一墊結構,位在該複數個鈍化層中。該墊結構包括一墊下導電層以及一墊上導電層,該墊下導電層包含鎳,該墊上導電層位在該墊下導電層上。該墊上導電層包含鈀、鈷或其組合。
本揭露之一實施例提供一種半導體元件,包括:一基底;一閘極結構,位在該基底上;複數個鈍化層,位在該閘極結構上;以及一墊結構,位在該複數個鈍化層中。該墊結構包括一墊下導電層以及一墊上導電層,該墊下導電層包含鎳,該墊上導電層位在該墊下導電層上。該墊上導電層包含鈀、鈷或其組合。
本揭露之另一實施例提供一種半導體元件的製備方法。該製備方法包括:提供一基底;形成一電容結構在該基底上;形成複數個鈍化層在該電容結構上;形成一墊開口在該複數個鈍化層中;執行一鈍化製程,包括浸漬該墊開口在一前驅物中,其中該前驅物為三甲矽基二甲胺 (dimethylaminotrimethylsilane)或四甲基矽烷(tetramethylsilane);以及形成一墊結構在該墊開口中。形成該墊結構在該墊開口中包括:形成包含鎳之一墊下導電層在該墊開口中;以及形成一墊上導電層在該墊下導電層上,其中該墊上導電層包含鈀、鈷或其組合。
由於本揭露之半導體元件的設計,因此可提升該版導體元件的效能以及可靠度。
雖然已詳述本揭露及其優點,然而應理解可進行各種變化、取代與替代而不脫離申請專利範圍所定義之本揭露的精神與範圍。例如,可用不同的方法實施上述的許多製程,並且以其他製程或其組合替代上述的許多製程。
再者,本申請案的範圍並不受限於說明書中所述之製程、機械、製造、物質組成物、手段、方法與步驟之特定實施例。該技藝之技術人士可自本揭露的揭示內容理解可根據本揭露而使用與本文所述之對應實施例具有相同功能或是達到實質上相同結果之現存或是未來發展之製程、機械、製造、物質組成物、手段、方法、或步驟。據此,此等製程、機械、製造、物質組成物、手段、方法、或步驟係包含於本申請案之申請專利範圍內。
101:基底
103:絕緣結構
105:主動區
107:摻雜區
109:第一摻雜區
111:第二摻雜區
113:字元線
115:字元線隔離層
117:字元線電極
119:字元線覆蓋層
123:第一接觸點
125:第二接觸點
127:位元線接觸點
129:位元線
131:栓塞
301:電容結構
303:電容底電極
305:電容隔離層
307:電容頂電極
401:第一隔離膜
403:第二隔離膜
405:第三隔離膜
407:第四隔離膜
411:支撐結構
413:第六隔離膜
415:第七隔離膜
501:第一通孔
503:第一導線
601:第一鈍化層
603:第二鈍化層
605:第三鈍化層
607:第四鈍化層
609:接合開口
611:墊結構
613:墊下導電層
615:墊上導電層
W1:寬度
W2:寬度
Z:方向

Claims (9)

  1. 一種半導體元件,包括:一基底;一電容結構,位在該基底上;複數個鈍化層,位在該電容結構上;以及一墊結構,位在該複數個鈍化層中;複數個位元線,位在該基底與該電容結構之間,且沿著一第一方向延伸;一絕緣結構,位在該基底中,其中該絕緣結構界定出複數個主動區,該複數個主動區沿著一第二方向延伸,其中該第二方向與該第一方向呈對角線;其中該墊結構包括一墊下導電層以及一墊上導電層,該墊下導電層包含鎳,該墊上導電層位在該墊下導電層上,該墊上導電層包含鈀、鈷或其組合。
  2. 如請求項1所述之半導體元件,其中該複數個鈍化層包括一第一鈍化層、一第二鈍化層以及一第三鈍化層,該第一鈍化層位在該電容結構上,該第二鈍化層位在該第一鈍化層上,該第三鈍化層位在該第二鈍化層上,其中該墊下導電層位在該第一鈍化層中,並電性耦接到該電容結構。
  3. 如請求項2所述之半導體元件,還包括一第四鈍化層以及一接合開口,該第四鈍化層位在該第三鈍化層上,該接合開口位在該第四鈍化層 中,其中該第四鈍化層包含聚醯亞胺,而該墊上導電層經由該接合開口而暴露。
  4. 如請求項3所述之半導體元件,其中該接合開口的一寬度小於該墊上導電層的一寬度。
  5. 如請求項4所述之半導體元件,還包括多個間隙子,貼合到該墊結構的兩側。
  6. 如請求項5所述之半導體元件,其中該複數個位元線形成如波形線。
  7. 如請求項1所述之半導體元件,還包括複數個字元線,位在該基底中,且沿著一第三方向延伸,其中該第三方向與該第一方向呈對角線,並與該第二方向垂直。
  8. 如請求項7所述之半導體元件,其中該電容結構包括複數個電容底電極、一電容隔離層以及一電容頂電極,該複數個電容底電極位在該基底上,該電容隔離層位在該複數個電容底電極上,該電容頂電極位在該電容隔離層上。
  9. 如請求項8所述之半導體元件,還包括複數個支撐結構,部分地貼合在該複數個電容底電極的外表面,其中某些支撐結構沿著該第一方向延伸並相互間隔設置,其他的支撐結構則沿著該第三方向延伸並相互間隔設 置。
TW109119357A 2019-10-03 2020-06-09 半導體元件及其製備方法 TWI722920B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/591,865 2019-10-03
US16/591,865 US11088141B2 (en) 2019-10-03 2019-10-03 Semiconductor device and method for fabricating the same

Publications (2)

Publication Number Publication Date
TWI722920B true TWI722920B (zh) 2021-03-21
TW202115857A TW202115857A (zh) 2021-04-16

Family

ID=75224318

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109119357A TWI722920B (zh) 2019-10-03 2020-06-09 半導體元件及其製備方法

Country Status (3)

Country Link
US (2) US11088141B2 (zh)
CN (1) CN112614817B (zh)
TW (1) TWI722920B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200631096A (en) * 2005-02-18 2006-09-01 Tokyo Electron Ltd Method and system for treating a dielectric film
TW201730986A (zh) * 2015-10-16 2017-09-01 台灣積體電路製造股份有限公司 接合結構及其形成方法
TW201832332A (zh) * 2017-02-21 2018-09-01 華邦電子股份有限公司 封裝結構
TW201921623A (zh) * 2017-06-29 2019-06-01 日商瑞薩電子股份有限公司 半導體裝置及其製造方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW444252B (en) * 1999-03-19 2001-07-01 Toshiba Corp Semiconductor apparatus and its fabricating method
US7468545B2 (en) * 2005-05-06 2008-12-23 Megica Corporation Post passivation structure for a semiconductor device and packaging process for same
JP4998270B2 (ja) * 2005-12-27 2012-08-15 富士通セミコンダクター株式会社 半導体装置とその製造方法
KR101005028B1 (ko) * 2005-12-27 2010-12-30 후지쯔 세미컨덕터 가부시키가이샤 반도체 장치
US7659632B2 (en) * 2006-11-03 2010-02-09 Taiwan Seminconductor Manufacturing Co., Ltd. Solder bump structure and method of manufacturing same
JP4600417B2 (ja) * 2007-04-17 2010-12-15 ソニー株式会社 半導体装置の製造方法
US8829663B2 (en) 2007-07-02 2014-09-09 Infineon Technologies Ag Stackable semiconductor package with encapsulant and electrically conductive feed-through
US8399912B2 (en) * 2010-02-16 2013-03-19 International Rectifier Corporation III-nitride power device with solderable front metal
US9620580B2 (en) * 2013-10-25 2017-04-11 Mediatek Inc. Semiconductor structure
KR101688080B1 (ko) * 2015-09-09 2016-12-20 앰코 테크놀로지 코리아 주식회사 반도체 패키지
DE102016222913A1 (de) * 2016-11-21 2018-05-24 Robert Bosch Gmbh Gassensor mit einem Halbleitersubstrat mit mindestens einer Isolationsschicht und einer Leiterbahn
KR102420586B1 (ko) * 2017-07-24 2022-07-13 삼성전자주식회사 반도체 장치, 반도체 패키지 및 반도체 패키지의 제조 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200631096A (en) * 2005-02-18 2006-09-01 Tokyo Electron Ltd Method and system for treating a dielectric film
TW201730986A (zh) * 2015-10-16 2017-09-01 台灣積體電路製造股份有限公司 接合結構及其形成方法
TW201832332A (zh) * 2017-02-21 2018-09-01 華邦電子股份有限公司 封裝結構
TW201921623A (zh) * 2017-06-29 2019-06-01 日商瑞薩電子股份有限公司 半導體裝置及其製造方法

Also Published As

Publication number Publication date
US20210288052A1 (en) 2021-09-16
US11552081B2 (en) 2023-01-10
US11088141B2 (en) 2021-08-10
CN112614817B (zh) 2024-08-09
CN112614817A (zh) 2021-04-06
US20210104528A1 (en) 2021-04-08
TW202115857A (zh) 2021-04-16

Similar Documents

Publication Publication Date Title
TWI726738B (zh) 半導體元件及其製備方法
TWI726717B (zh) 半導體元件及其製備方法
US11264323B2 (en) Semiconductor device and method for fabricating the same
TWI726609B (zh) 半導體元件及其製造方法
US11646280B2 (en) Method for fabricating semiconductor device
TWI757046B (zh) 半導體元件及其製備方法
TWI779348B (zh) 半導體元件及其製備方法
TWI732543B (zh) 半導體元件及其製備方法
US11699661B2 (en) Method for fabricating semiconductor device
TWI741668B (zh) 半導體元件及其製備方法
TWI726692B (zh) 半導體裝置及其製造方法
TWI722920B (zh) 半導體元件及其製備方法
TWI793520B (zh) 半導體元件及其製備方法
US11063050B2 (en) Semiconductor device with air gaps and method for fabricating the same
US11424187B2 (en) Semiconductor device with porous insulating layers and method for fabricating the same