TWI721105B - 控制碳的相關電子材料元件的製造方法 - Google Patents

控制碳的相關電子材料元件的製造方法 Download PDF

Info

Publication number
TWI721105B
TWI721105B TW106105200A TW106105200A TWI721105B TW I721105 B TWI721105 B TW I721105B TW 106105200 A TW106105200 A TW 106105200A TW 106105200 A TW106105200 A TW 106105200A TW I721105 B TWI721105 B TW I721105B
Authority
TW
Taiwan
Prior art keywords
substrate
oxide
exposing
nickel
cem
Prior art date
Application number
TW106105200A
Other languages
English (en)
Other versions
TW201742945A (zh
Inventor
金佰利蓋 瑞德
露西安 席芙蘭
Original Assignee
美商瑟夫實驗室股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商瑟夫實驗室股份有限公司 filed Critical 美商瑟夫實驗室股份有限公司
Publication of TW201742945A publication Critical patent/TW201742945A/zh
Application granted granted Critical
Publication of TWI721105B publication Critical patent/TWI721105B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8833Binary metal oxides, e.g. TaOx
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • C23C16/406Oxides of iron group metals
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45527Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45553Atomic layer deposition [ALD] characterized by the use of precursors specially adapted for ALD
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/021Formation of switching materials, e.g. deposition of layers
    • H10N70/023Formation of switching materials, e.g. deposition of layers by chemical vapor deposition, e.g. MOCVD, ALD
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/041Modification of switching materials after formation, e.g. doping
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8836Complex metal oxides, e.g. perovskites, spinels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N99/00Subject matter not provided for in other groups of this subclass
    • H10N99/03Devices using Mott metal-insulator transition, e.g. field-effect transistor-like devices

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Mechanical Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Organic Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Inorganic Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Carbon And Carbon Compounds (AREA)
  • Chemical Vapour Deposition (AREA)

Abstract

本文中揭露之標的可係關於例如用於執行切換功能之相關電子材料的製造。在實施例中,可在腔室中使用呈氣態形式之前驅物以構建包含各種阻抗特徵之相關電子材料膜。

Description

控制碳的相關電子材料元件的製造方法
本文所揭露之標的係關於相關電子元件,且可更特定言之係關於製造表现出所需阻抗特性、諸如可用於開關、記憶體電路及其類似者之相關電子元件的途徑。
舉例而言,可發現廣泛範圍電子元件類型的積體電路元件,諸如電子切換元件。舉例而言,記憶體及/或邏輯裝置可併有可用於電腦、數位攝影機、蜂巢式電話、平板裝置、個人數位助理及其類似者的電子開關。舉例而言,設計者在考慮對任何特定應用之適合性時可能關注之與電子切換元件(諸如可併入記憶體及/或邏輯裝置中)相關的因素可包括實體大小、儲存密度、操作電壓、阻抗範圍及/或功率消耗。設計者可能關注之其他示例性因素可包括製造成本、易製造性、可調能力及/或可靠性。此外,似乎存在對表現出較低功率及/或較高速度之特性的記憶體及/或邏輯裝置之不斷增長的需要。
本說明書通篇提及「一個實施方式」、「一實施方式」、「一個實施例」、「一實施例」、及/或類似者係指結合特定實施方式及/或實施例描述之特定特性、結構及/或特徵包括在所主張的標的之至少一個實施方式及/或實施例中。因此,此等用語例如在本說明書中各處出現不一定意欲指同一實施方式或任何一個所描述之特定實施方式。此外,應理解所描述之特定特性、結構及/或特徵能夠以各種方式組合在一或更多個實施方式中,且因此例如在所意欲之申請專利範圍的範疇內。當然,大體上,此等及其他問題隨情境變化而變化。因此,描述及/或使用之特定情境提供對將得出之推論之有用指導。
如本文中所用,術語「耦合」、「連接」及/或類似術語係以一般意義使用。應理解,此等術語不意欲作為同義詞。更確切而言,「連接」一般用於指示兩個或兩個以上部件例如直接實體(包括電)接觸;而「耦合」一般用於意謂兩個或兩個以上部件可能直接實體(包括電)接觸;然而,「耦合」亦一般用於另外意謂兩個或兩個以上部件不一定直接接觸,而是能夠協作及/或相互作用。術語耦合亦例如在適當的情境中通常理解為意謂間接地連接。
如本文中所用,術語「及」、「或」、「及/或」及/或類似術語包括多種意義,此等意義亦預期至少部分地取決於使用此等術語之特定情境。通常,若「或」與清單相關地使用,諸如A、B或C,則「或」意欲意謂A、B及C(此處以包含的意義使用),以及A、B或C(此處以排他性意義使用)。另外,術語「一或更多個」及/或類似術語係用於描述單數形式的任何特性、結構及/或特徵,及/或亦用於描述複數個特性、結構及/或特徵及/或特性、結構及/或特徵的某一其他組合。同樣地,術語「基於」及/或類似術語應理解為不一定意欲傳達因素之排他性集合,而是允許存在不一定明確描述之額外因素。當然,就上述所有內容而言,描述及/或使用之特定情境提供對將得出之推論之有用指導。應注意,以下描述僅僅提供一或更多個說明性實例且所主張的標的不限於此等一或更多個說明性實例;然而,此外,描述及/或使用之特定情境提供對將得出之推論之有用指導。
舉例而言,本揭露之特定態樣描述用於製備及/或製造相關電子材料(correlated electron materials, CEM)以形成相關電子開關之方法及/或製程,此相關電子開關諸如可用於形成記憶體及/或邏輯裝置中之相關電子隨機存取記憶體(correlated electron random access memory, CERAM)。可用於建構CERAM元件及CEM開關之相關電子材料例如亦可包含各種其他電子電路類型,諸如記憶體控制器、記憶體陳列、濾波器電路、資料轉變器、光學儀器、鎖相迴路電路、微波及毫米波收發器及其類似者,儘管所主張的標的在範疇上不限於此等方面。在此情境中,CEM開關可表現出實質上快速的導電體至絕緣體轉變,此實質上快速的導電體至絕緣體轉變可藉由電子相關而非固態結構相變導致,該等固態結構相變諸如回應於例如在相變記憶體裝置中的結晶態至非晶態變化,或在另一實例中在電阻性RAM元件中之絲極形成。在一個態樣中,相比於例如在相變及電阻性RAM元件中之熔化/凝固或絲極形成,CEM元件中之實質上快速的導電體至絕緣體轉變可回應於量子力學現象。舉例而言,在CEM中之在相對導電狀態與相對絕緣狀態之間及/或在第一阻抗狀態與第二阻抗狀態之間的此等量子力學轉變可在若干態樣中之任何一者中理解。如本文中所用,術語「相對導電狀態」、「相對較低阻抗狀態」及/或「金屬狀態」可為可互換的,及/或可有時稱為「相對導電/較低阻抗狀態」。類似地,術語「相對絕緣狀態」及「相對較高阻抗狀態」可在本文中可互換地使用,及/或可有時稱為相對「絕緣/較高阻抗狀態」。
在一態樣中,相關電子材料之在相對絕緣/較高阻抗狀態與相對導電/較低阻抗狀態之間的量子力學轉變可按照莫特(Mott)轉變來理解,其中相對導電/較低阻抗狀態與絕緣/較高阻抗狀態實質上不相似。根據莫特轉變,若莫特轉變條件發生,則材料可自相對絕緣/較高阻抗狀態切換至相對導電/較低阻抗狀態。莫特標準可由(nc )1/3 a≈0.26定義,其中nc 表示電子濃度,且其中「a」表示波耳(Bohr)半徑。若達到臨限載流子濃度以滿足莫特標準,則認為莫特轉變發生。回應於莫特轉變的發生,CEM元件之狀態自相對較高電阻/較高電容狀態(例如,絕緣/較高阻抗狀態)變為相對較低電阻/較低電容狀態(例如,導電/較低阻抗狀態),該相對較低電阻/較低電容狀態與較高電阻/較高電容狀態實質上不相似。
在另一態樣中,莫特轉變可藉由電子定域化控制。若載流子(諸如電子)例如經定域化,則認為在載流子之間的強庫侖相互作用(coulomb interaction)使CEM之頻帶分割,從而導致相對絕緣(相對較高阻抗)狀態。若電子不再經定域化,則弱庫侖相互作用可起支配作用,其可引起頻帶分割之移除,此可繼而導致與相對較高阻抗狀態實質上不相似之金屬(導電)頻帶(相對較低阻抗狀態)。
此外,在一實施例中,除了電阻變化之外,自相對絕緣/較高阻抗狀態切換為實質上不相似的相對導電/較低阻抗狀態亦可導致電容變化。舉例而言,CEM元件可表現出可變電阻以及可變電容之性質。換言之,CEM元件之阻抗特徵可包括電阻性分量與電容性分量兩者。舉例而言,在金屬狀態下,CEM元件可包含可接近於零之相對較低電場,且因此可表現出實質上較低的電容,該實質上較低的電容可同樣地接近於零。
類似地,在可因較高密度之束縛電子或相關電子導致的相對絕緣/較高阻抗狀態下,外部電場可以能夠穿透CEM,且因此CEM可至少部分地基於儲存在CEM內部之額外電荷而表現出較高電容。因此,舉例而言,至少在特定實施例中,在CEM元件中自相對絕緣/較高阻抗狀態至實質上不相似的相對導電/較低阻抗狀態之轉變可導致電阻與電容兩者之變化。此轉變可導致額外可量測現象,且所主張的標的不限於此方面。
在一實施例中,由CEM形成之元件可回應於在構成元件之大部分CEM中的莫特轉變而表現出阻抗狀態之切換。在一實施例中,CEM可形成「體開關(bulk switch)」。如本文中所用,術語「體開關」係指至少大部分CEM諸如回應於莫特轉變而切換元件之阻抗狀態。舉例而言,在一實施例中,元件之實質上所有CEM均可回應於莫特轉變自相對絕緣/較高阻抗狀態轉變為相對導電/較低阻抗狀態或自相對導電/較低阻抗狀態轉變為相對絕緣/較高阻抗狀態。在一實施例中,CEM可包含一或更多種過渡金屬、或更多種過渡金屬化合物、一或更多種過渡金屬氧化物(transition metal oxide, TMO)、一或更多種包含稀土元素之氧化物、一或更多種週期表之f區元素之一或更多種氧化物、一或更多種稀土過渡金屬氧化物鈣鈦礦、釔及/或鐿,儘管所主張的標的在範疇上不限於此方面。在一實施例中,CEM元件可包含一或更多種選自包含以下項之群組之材料:鋁、鎘、鉻、鈷、銅、金、鐵、錳、汞、鉬、鎳、鈀、錸、釕、銀、錫、鈦、釩及鋅(其可與陰離子鍵結,諸如氧或其他類型之配位體),或其組合,儘管所主張的標的在範疇上不限於此方面。
第1A圖為圖示根據一實施例100的由CEM形成之元件之示例性電流密度對電壓曲線的圖。至少部分地基於例如在「寫入操作」期間施加至CEM元件之端子的電壓,可使CEM元件處於相對較低阻抗狀態或相對較高阻抗狀態。舉例而言,施加電壓V 設定 及電流密度J 設定 可使CEM元件處於相對較低阻抗記憶體狀態。相反地,施加電壓V 重置 及電流密度J 重置 可使CEM元件處於相對較高阻抗記憶體狀態。如第1A圖中所示,參考指示符110說明可區分V 設定 V 重置 的電壓範圍。在使CEM元件處於高阻抗狀態或低阻抗狀態之後,可藉由在CEM元件的端子處施加電壓V 讀取 (例如,在讀取操作期間)及偵測電流或電流密度來偵測CEM元件之特定狀態。
根據一實施例,第1A圖之CEM元件可包括任何過渡金屬氧化物(transition metal oxide; TMO),諸如鈣鈦礦、莫特絕緣體、電荷交換絕緣體及安德森(Anderson)無序絕緣體。在特定實施方式中,CEM元件可由切換材料形成,諸如氧化鎳、氧化鈷、氧化鐵、氧化釔,及鈣鈦礦,諸如摻雜鉻之鈦酸鍶、鈦酸鑭,及錳酸鹽家族,錳酸鹽家族包括錳酸鐠鈣及亞錳酸鐠鑭,此處僅提供幾個實例。特定而言,併有具有未填滿「d」及「f」軌道殼之元素的氧化物可表現出用於CEM元件之足夠的阻抗切換特性。其他實施例可採用其他過渡金屬化合物而不偏離所主張的標的。
在一個態樣中,第1A圖之CEM元件可包含通式AB:Lx (諸如NiO:CO)之材料,該材料為過渡金屬、過渡金屬化合物或過渡金屬氧化物可變阻抗材料;儘管應理解,此等僅為示例性的且不意欲限制所主張的標的。特定實施方式亦可使用其他可變阻抗材料。氧化鎳NiO經揭露為一種特定的TMO。本文中論述之NiO材料可摻雜有外來配位體Lx ,其可構建及/或穩定可變阻抗特性。特定而言,本文中揭露之NiO可變阻抗材料可包括含碳配位體,諸如羰基(CO),其形成NiO:CO。在另一特定實例中,摻雜有外來配位體的NiO可表示為NiO:Lx ,其中Lx 為配位體元素或化合物,且x指示一個單位之NiO的配位體單位的數量。熟習此項技藝者可簡單地藉由平衡原子價來決定用於任何特定配位體及配位體與NiO或任何其他過渡金屬化合物之任何特定組合之x值。特定而言,例如,本文中揭露之NiO可變阻抗材料可包括呈Ca Hb Nd Of (其中a≥1,且b、d及f≥0)形式之含碳分子,諸如:羰基(CO)、氰基(CN- )、乙二胺(C2 H8 N2 )、鄰啡啉(1,10-啡啉)(C12 H8 N2 )、聯吡啶(C10 ,H8 N2 )、乙二胺((C2 H4 (NH2 )2 )、吡啶(C5 H5 N)、乙腈(CH3 CN)及氰基硫化物(cyanosulfanide),諸如硫氰酸根(NCS- )。
根據第1A圖,若施加足夠的偏壓(例如,超過頻帶分割電勢)且滿足前述莫特條件(例如,注入電子電洞為具有比得上切換區域中之電子群體之群體),則CEM元件可回應於莫特轉變而自相對較低阻抗狀態轉變為實質上不類似的阻抗狀態,諸如相對較高阻抗狀態。此可對應於第1A圖之電壓對電流密度曲線之點108。在此點處或適當地靠近此點,電子不再被屏蔽且在靠近金屬離子處變得定域化。此相關性可導致強電子-電子相互作用電勢,其可促使頻帶分割以形成相對較高阻抗材料。若CEM元件包含相對較高阻抗狀態,則電流可藉由電子電洞之傳輸產生。因此,若遍及CEM元件之端子施加臨限電壓,則電子可越過金屬-絕緣體-金屬(metal-insulator-metal; MIM)元件之電勢障壁注入MIM二極體中。若注入電子之臨限電流且跨端子施加臨限電位以使CEM元件處於「設定」狀態,則電子之增加可屏蔽進入的電子且移除電子之定域化,其可促使頻帶分割電勢崩潰,從而導致相對較低阻抗狀態。
根據一實施例,CEM元件中之電流可藉由外部施加之「順應性」條件控制,其可至少部分地基於所施加之外部電流決定,可例如在寫入操作期間受到限制而使CEM元件處於相對較高阻抗狀態。在一些實施例中,此外部施加的順應性電流亦可設定用於後續重置操作的電流密度條件以使CEM元件處於相對較高阻抗狀態。如第1A圖之特定實施方式中所示,可在寫入操作期間在點116施加電流密度J 順應 以使CEM元件處於相對較高阻抗狀態,可決定用於在後續寫入操作期間使CEM元件處於較低阻抗狀態之順應性條件。如第1A圖中所示,可隨後藉由在外部施加J 順應 之點108處在電壓V 重置 下施加電流密度J 重置 J 順應 來使CEM元件處於較低阻抗狀態。
在實施例中,順應性可設定CEM元件中之可由電洞「捕獲」用於莫特轉變之電子數目。換言之,在寫入操作中施加以使CEM元件處於相對較低阻抗記憶體狀態之電流可決定將注入至CEM元件以用於隨後使CEM元件轉變為相對較高阻抗記憶體狀態之電洞的數目。
如上文指出,重置條件可回應於莫特轉變在點108處發生。如上文指出,此莫特轉變可導致CEM元件中之如下條件:其中電子濃度n 大致等於或變得至少比得上電子電洞之濃度p 。此條件可根據如下表達式(1)模型化:
Figure 02_image001
在表達式1中,λ TF 對應於托馬斯-費米(Thomas Fermi)屏蔽長度,且C 為常數。
根據一實施例,第1A圖中所示之電壓對電流密度曲線之區域104中的電流或電流密度可回應於根據跨CEM元件之端子施加的電壓信號之電洞注入而存在。在此,電洞注入可滿足關於在跨CEM元件之端子施加臨限電壓VMI 時在電流IMI 下之低阻抗狀態至高阻抗狀態轉變的莫特轉變標準。此可根據如下表達式(2)模型化:
Figure 02_image003
其中Q (VMI )對應於注入之電荷(電洞或電子)且隨施加電壓而變化。電子及/或電洞之注入使得莫特轉變能夠在頻帶之間且回應於臨限電壓VMI 及臨限電流IMI 發生。藉由經由表達式(2)中之IMI 注入之電洞(根據表達式(1))使電子濃度n 與電荷濃度相等以導致莫特轉變,此臨限電壓VMI 對托馬斯-費米屏蔽長度λ TF 之依賴性可根據如下表達式(3)模型化:
Figure 02_image005
其中ACEM 為CEM元件之橫截面積;且J 重置 (VMI )可表示將在臨限電壓VMI 下施加至CEM元件的穿過CEM元件之電流密度,其可使CEM元件處於相對較高阻抗狀態。
第1B圖描繪根據一實施例150的示例性CEM開關元件之等效電路之示意圖。如前所述,相關電子元件(諸如CEM開關、CERAM陣列或使用一或更多種相關電子材料之其他類型的元件)可包含可表現出可變電阻與可變電容兩者之特徵的可變或複阻抗元件。換言之,舉例而言,若跨元件端子122及130量測,則CEM可變阻抗元件(諸如根據實施例150之元件)之阻抗特徵可至少部分地取決於元件之電阻及電容特徵。在一實施例中,用於可變阻抗元件之等效電路可包含與可變電容器(諸如可變電容器128)並聯之可變電阻,諸如可變電阻126。當然,儘管可變電阻126及可變電容器128在第1A圖中係描繪為包含離散部件,但可變阻抗元件(諸如實施例150之元件)可包含實質上均質的CEM,且所主張的標的不限於此方面。
下表1描繪用於示例性可變阻抗元件(諸如實施例150之元件)之示例性真值表。
Figure 106105200-A0304-0001
表1-相關電子開關真值表
在一實施例中,表1顯示可變阻抗元件(諸如實施例150之元件)之電阻可在低阻抗狀態與實質上不相似的高阻抗狀態之間轉變,至少部分地取決於跨CEM元件施加之電壓而變化。在一實施例中,在低阻抗狀態下表現出的阻抗可大致在比高阻抗狀態下表現出的實質上不相似的阻抗低10.0-100,000.0倍範圍內。在其他實施例中,舉例而言,在低阻抗狀態下表現出的阻抗可大致在比高阻抗狀態下表現出的阻抗低5.0至10.0倍範圍內。然而,應注意,所主張的標的不限於在高阻抗狀態與低阻抗狀態之間的任何特定阻抗比。真值表1顯示可變阻抗元件(諸如實施例150之元件)之電容可在較低電容狀態與較高電容狀態之間轉變,該較低電容狀態在一示例性實施例中可包含大致為零或極小的電容,該較高電容狀態至少部分地隨跨CEM元件施加之電壓變化。
根據一實施例,諸如可藉由例如經由注入足量的電子以滿足莫特轉變標準而自相對較高阻抗狀態轉變來使CEM元件(其可用於形成CEM開關、CERAM記憶體元件或包含一或更多種相關電子材料之多種其他電子元件)處於相對較低阻抗記憶體狀態。在將CEM元件轉變至相對較低阻抗狀態時,若注入足夠的電子且跨CEM元件之端子的電勢克服臨限切換電勢(例如,V 設定 ),則注入之電子可開始屏蔽。如前所述,屏蔽可作用而使雙佔據電子非定域化,以使頻帶頻帶分割電勢崩潰,從而導致相對較低阻抗狀態。
在特定實施例中,CEM元件之阻抗狀態之變化(諸如自低阻抗狀態至實質上不相似的高阻抗狀態)可例如由包含Nix Oy (其中下標「x」及「y」包含整數)之化合物之電子的「逆給予」導致。如該術語在本文中所用,「逆給予」係指藉由晶格結構之相鄰分子,例如包含過渡金屬、過渡金屬化合物、過渡金屬氧化物或其組合,向過渡金屬、過渡金屬氧化物、過渡金屬化合物或其任何組合供應一或更多個電子。逆給予准許過渡金屬、過渡金屬化合物、過渡金屬氧化物或其組合維持電離狀態,電離狀態有利於在施加電壓影響下之電傳導。在某些實施例中,相關電子材料中之逆給予例如可回應於使用含碳摻雜劑(諸如羰基(CO))發生,該含碳摻雜劑例如准許相關電子材料在包含相關電子材料之元件或電路之操作期間表現出如下特性,其中電子被可控且可逆轉地「給予」至過渡金屬或過渡金屬氧化物(諸如鎳)之導帶。在元件操作期間,逆給予可例如在氧化鎳材料(例如,NiO:CO)中逆轉,從而准許氧化鎳材料切換為表現出實質上不相似的阻抗特性,諸如高阻抗特性。因此,在此情境中,逆給予材料係指表現出阻抗切換特性之材料,諸如自第一阻抗狀態切換為實質上不相似的第二阻抗狀態(例如,自相對較低阻抗狀態至相對較高阻抗狀態,或反之亦然),其至少部分地基於施加電壓對控制至材料之導帶的電子給予及從材料之導帶的電子逆給予的影響。
在一些實施例中,經由逆給予,若使過渡金屬(諸如鎳)例如處於2+之氧化態(例如,在諸如NiO:CO之材料中之Ni2+ ),則包含過渡金屬、過渡金屬化合物或過渡金屬氧化物之CEM開關可表現出低阻抗特性。相反地,若使過渡金屬(諸如鎳)例如處於1+或3+之氧化態,則可逆轉電子逆給予。因此,在相關電子材料元件之操作期間,逆給予可導致「歧化」,其可包含實質上根據下文表達式4之實質上同時的氧化及還原反應: 2Ni2+
Figure 02_image007
Ni1+ + Ni3+ (4) 在此情況下,此歧化係指形成如表達式(4)中所示之鎳離子,如Ni1+ +Ni3+ ,其可在CEM元件之操作期間導致例如相對較高阻抗狀態。在一實施例中,含碳配位體(諸如羰基分子(CO))可准許在CEM元件之操作期間共用電子以使得准許表達式4之歧化反應及其逆轉,其實質上根據下文表達式5: Ni1+ + Ni3+
Figure 02_image007
2Ni2+ (5) 如前所述,如表達式(5)中所示之歧化反應之逆轉准許基於鎳之CEM返回至相對較低阻抗狀態。
在實施例中,舉例而言,取決於NiO:CO之分子濃度,例如其可自大致在0.1%至10.0%之原子百分率的範圍內變化,如第1A圖中所示之V 重置 V 設定 可在大致在0.1 V至10.0 V之範圍內變化,其滿足V 設定 ≥>V 重置 之條件。舉例而言,在一個可能的實施例中,例如,V 重置 可在大致在0.1 V至1.0 V範圍內之電壓下發生,且V 設定 可在大致在1.0 V至2.0 V範圍內之電壓下發生。然而,應注意,V 設定 V 重置 之變化可至少部分地基於多種因素發生,諸如逆給予材料(諸如NiO:CO及其他存在於CEM元件中之材料)之原子濃度,以及其他製程變化,且所主張的標的不限於此方面。
在某些實施例中,原子層沉積可用於形成或製造包含氧化鎳材料(諸如NiO:CO)之膜以准許在電路環境中操作CEM元件期間之電子逆給予例如以導致低阻抗狀態。舉例而言,同樣在電路環境中之操作期間,電子逆給予可例如經逆轉以使得導致實質上不相似的阻抗狀態,諸如高阻抗狀態。在特定實施例中,原子層沉積可使用兩種或更多種前驅物以將例如NiO:CO或其他過渡金屬氧化物、過渡金屬或其組合之組分沉積在導電基板上。在一實施例中,可使用分離的前驅物分子AX及BY根據下文表達式(6a)沉積CEM元件之各層: AX( 氣體 ) +BY( 氣體 ) =AB( 固體 ) +XY( 氣體 ) (6a) 其中表達式(6a)之「A」對應於過渡金屬、過渡金屬化合物、過渡金屬氧化物或其任何組合。在實施例中,過渡金屬氧化物可包含鎳,但可包含其他過渡金屬、過渡金屬化合物及/或過渡金屬氧化物,諸如鋁、鎘、鉻、鈷、銅、金、鐵、錳、汞、鉬、鎳鈀、錸、釕、銀、錫、鈦、釩。在特定實施例中,亦可使用包含超過一種過渡金屬氧化物之化合物,諸如鈦酸釔(yttrium titanate, YTiO3 )。
在實施例中,表達式(6a)之「X」可包含配位體,諸如有機配位體,其包含脒基(amidinate, AMD)、二環戊二烯基(Cp)2 、二乙基環戊二烯基(EtCp)2 、雙(2,2,6,6-四甲基庚烷-3,5-二酮基) ((thd)2 )、乙醯基丙酮酸鹽(acac)、雙(甲基環戊二烯基) ((CH3 C5 H4 )2 ))、二甲基乙二肟((dmg)2 )、2-胺基-戊-2-烯-4-酮基((apo)2 )、(dmamb)2 (其中dmamb=1-二甲基胺基-2-甲基-2-丁醇化物)、(dmamp)2 (其中dmamp=1-二甲基胺基-2-甲基-2-丙醇化物)、雙(五甲基環戊二烯基) (C5 (CH3 )5 )2 及羰基(CO)4 。因此,在一些實施例中,基於鎳之前驅物AX可包含例如,脒基鎳(Ni(AMD))、二環戊二烯基鎳(Ni(Cp)2 ),二乙基環戊二烯基鎳(Ni(EtCp)2 )、雙(2,2,6,6-四甲基庚烷-3,5-二酮基)鎳(II) (Ni(thd)2 )、乙醯基丙酮酸鎳(Ni(acac)2 )、雙(甲基環戊二烯基)鎳(Ni(CH3 C5 H4 )2 )、二甲基乙二肟鎳(Ni(dmg)2 )、2-胺基-戊-2-烯-4-酮基鎳(Ni(apo)2 )、Ni(dmamb)2 ,其中dmamb=1-二甲基胺基-2-甲基-2-丁醇化物、Ni(dmamp)2 ,其中dmamp=1-二甲基胺基-2-甲基-2-丙醇化物、雙(五甲基環戊二烯基)鎳(Ni(C5 (CH3 )5 )2 及羰基鎳(Ni(CO)4 ),僅列舉幾個實例;其他過渡或鑭系金屬之有機金屬化合物將自此清單而顯而易見。在表達式(6a)中,前驅物「BY」可包含氧化劑,諸如氧(O2 )、臭氧(O3 )、氧化氮(NO)、一氧化二氮(N2 O)、過氧化氫(H2 O2 ),僅列舉幾個實例。在其他實施例中,電漿可與氧化劑一起使用以形成氧自由基。
然而,在特定實施例中,除前驅物AX及BY之外的摻雜劑前驅物亦可用於形成CEM元件之各層。可與前驅物AX共流之額外摻雜劑前驅物可准許實質上根據下文表達式(6b)形成逆給予化合物。在實施例中,可使用一或更多種摻雜劑前驅物,諸如甲烷(CH4 )、乙烷(C2 H6 )、丙烷(C3 H8 )、丁烷(C4 H10 )、乙炔(C2 H2 )、一氧化碳(CO)及/或二氧化碳(CO2 )及其混合物,如其他前驅物可包含的。因此,表達式(6a)可經修改以實質上根據下文表達式(6b)包括額外摻雜劑配位體: AX( 氣體 ) +(CO或其他包含碳之配位體)+BY( 氣體 ) = AB:CO( 固體 ) +XY( 氣體 ) (6b)
應注意,表達式(6a)及表達式(6b)之前驅物(諸如AX、BY及CO(或其他包含碳之配位體))之濃度(諸如原子濃度)可經調整以導致所製成之CEM元件中最終碳原子濃度在大致0.1%與10.0%之間(諸如以羰基(CO)之形式)。然而,所主張的標的不一定限於上文所識別之前驅物及/或原子濃度。更確切而言,所主張的標的意欲包含在製造CEM元件中所用之原子層沉積、化學氣相沉積、電漿化學氣相沉積、濺射沉積、物理氣相沉積、熱絲化學氣相沉積、雷射增強化學氣相沉積、雷射增強原子層沉積、快速熱化學氣相沉積或其類似者中所用之所有此等前驅物。在表達式(6a)及表達式(6b)中,「BY」可包含氧化劑,諸如氧(O2 )、臭氧(O3 )、氧化氮(NO)、過氧化氫(H2 O2 ),僅列舉幾個實例。在其他實施例中,電漿可與氧化劑(BY)一起使用以形成氧自由基。同樣地,電漿可與摻雜碳之物質一起使用以形成活性碳物質。
在特定實施例中,諸如使用原子層沉積之實施例,可在加熱的腔室中使基板曝露於前驅物,該經加熱的腔室可達到例如大致在20.0℃至1000.0℃範圍中之溫度,或在某些實施例中在大致在20.0℃與500.0℃範圍中之溫度之間。在執行NiO:CO之原子層沉積之一個特定實施例中,可使用大致在20.0℃與400.0℃範圍中之溫度範圍。在曝露於前驅物源之後,可將此等源吹掃出經加熱的腔室,其中吹掃可在大致在0.5秒至180.0秒範圍中之持續時間內發生。然而,應注意,此等僅為可能適當的溫度及曝露時間之實例,且所主張的標的不限於此方面。
在某些實施例中,使用原子層沉積之單個雙前驅物循環(例如,AX及BY,如參考表達式6(a)所描述)或單個三前驅物循環(例如,AX、NH3 或其他包含氮之配位體,及BY,如參考表達式6(b)所描述)可導致厚度大致在0.6 Å至1.5 Å範圍中之CEM元件層。因此,在一實施例中,為使用原子層沉積製程形成厚度為大致500 Å之CEM元件膜,可使用800至900個雙前驅物(表達式6(a))或三前驅物(表達式6(b))循環。應注意,舉例而言,原子層沉積可用於形成具有其他厚度(諸如大致在200 Å與1000 Å範圍中之厚度)之CEM元件,且所主張的標的不限於此方面。
在特定實施例中,回應於原子層沉積之一或更多個雙前驅物循環(例如,AX及BY)或三前驅物循環(AX、CO或其他包含碳之配位體,及BY),CEM元件膜可經歷原位退火,其可准許膜特性之改良或可用於在CEM元件膜中合併含碳摻雜劑(諸如以羰基之形式)。在某些實施例中,可將腔室加熱至大致在20℃至1000℃範圍中之溫度。然而,在其他實施例中,可使用大致在150℃至800℃範圍中之溫度執行退火。原位退火時間之持續時間可大致在1秒至5小時範圍中變化。在特定實施例中,舉例而言,退火時間可在較窄的範圍內變化,諸如大致0.5分鐘至大致180分鐘,且所主張的標的不限於此方面。
第1C圖圖示包含相關電子開關之儲存元件之一個實施方式。CES元件130可充當相關電子隨機存取記憶體(correlated electron random access memory, CeRAM),其包含在兩個相對導電區域133之間提供切換區域132之佈置。導電區域132可包含或具備用於儲存元件之個別的端子電極區域131。
導電區域133可包含經不同程度摻雜之相關電子材料,諸如與區域132相比相對較高的程度,以使得其與區域132相比在施加至元件之操作電壓下相對更具有傳導性。用於導電區域之適當的材料包括摻雜有配位體(諸如羰基(CO))之過渡金屬、過渡金屬氧化物及過渡金屬化合物,例如NiO:CO。
切換區域132包含相關電子材料,其能夠在施加至元件之操作電壓下自導電體狀態切換為絕緣體狀態(且反之亦然)。用於切換區域之適當的相關電子材料包括經摻雜及未經摻雜之過渡金屬、過渡金屬化合物及過渡金屬氧化物,例如NiO:CO,其能夠在元件之操作條件下充當莫特絕緣體、電荷交換絕緣體或安德森無序絕緣體。
在第1C圖中,儲存元件可包含已藉由跨薄膜層選擇相對量之摻雜劑來調整以達成最佳效能(例如作為記憶體儲存元件)的儲存元件。
舉例而言,在摻雜劑為p型摻雜劑(例如,羰基)之情況下,其前提條件為薄膜為電洞傳導的,第一、第二及第三數量之摻雜劑可提供用於導電區域及切換區域之摻雜分佈,其可描述為p+/p/p+或p/p+/p,其中p指示為導電或切換區域中之電洞傳導所提供之摻雜,且+指示在彼等區域中之相對摻雜量。
第2A圖圖示根據一實施例201的用於製造相關電子元件材料之方法之簡化流程圖。舉例而言,諸如第2A圖、第2B圖及第2C圖中所描述之示例性實施例亦可包括除所圖示及所描述的方塊之外的方塊、更少的方塊,或以不同於可能識別之次序發生之方塊,或其任何組合。在一實施例中,舉例而言,方法可包括方塊210、220、230、240及250。第2A圖之方法可符合本文中先前所描述之原子層沉積之概述。第2A圖之方法可自方塊210開始,其可包含例如在經加熱的腔室中使基板曝露於呈氣態之第一前驅物(例如,「AX」),其中第一前驅物包含過渡金屬氧化物、過渡金屬、過渡金屬化合物或其任何組合,及第一配位體(配位體不必包含碳摻雜劑源)。用於鎳前驅物之含碳配位體之實例包括環戊二烯基鎳Ni(Cp)2 、二甲基環戊二烯基鎳及二甲基乙二肟鎳;僅列舉幾個實例。方法可在方塊220繼續,其可包含藉由使用惰性氣體或抽空或其兩者移除過量的前驅物AX及AX之副產物。方法可在方塊230繼續,其可包含使基板曝露於呈氣態之第二前驅物(例如,BY),其中第二前驅物包含氧化劑,諸如氧(O2 )、臭氧(O3 )、氧化氮(NO)、過氧化氫(H2 O2 )、氧化氮(NO)、一氧化二氮(N2 O)、二氧化氮(NO2 ),或來自氧化氮家族(Nx Oy )之來源,或具有NO3 -配位體之前驅物;僅列舉一些實例;以使得形成CEM元件之膜之第一層。在其他實施例中,電漿可與氧化劑(BY)一起使用以形成氧自由基。在曝光時間期間,方法可藉由控制例如至基板之氧化反應物前驅物之質量流來控制反應物前驅物之量。質量流可藉由質量流控制器(mass flow controller,MFC)以精確且高度可重複的方式控制,其不僅僅是因為基板上之反應邊界層可藉由其他參數(諸如相對於基板之氣體流動之壓力及方向及速度)以精確且高度可重複的方式控制。方法可在方塊240繼續,其可包含經由使用惰性氣體或經由抽空或經由抽空製程腔室與使用惰性氣體吹掃腔室之組合來移除過量的前驅物BY及BY之副產物。方法可在方塊250繼續,其可包含在進行中間吹掃及/或抽空步驟之情況下重複使基板曝露於第一及第二前驅物以使得形成膜之額外層直至相關電子材料能夠表現出至少5.0:1.0之第一與第二阻抗狀態比。
200中所示之此概述描述原子層沉積。經併入之配位體摻雜劑(諸如NiO:CO中之CO)之量將成為第1C圖中所示之結構之關鍵特性。方法描述藉由調節氧化劑流動速率或氧化劑物質以控制碳濃度來相對於切換層132控制在第1C圖之實施例130之層133中的羰基之併入。
第2B圖圖示根據一實施例202的用於製造相關電子元件材料之方法之簡化流程圖。第2B圖之方法可符合化學氣相沉積或CVD或CVD之變化形式(諸如電漿增強CVD、熱絲CVD、快速熱CVD及其他)之概述。在第2B圖中,諸如在方塊260,可在壓力及溫度的條件下同時使基板曝露於前驅物AX及BY以促進AB之形成,其對應於CEM。在NiO:CO之示例性情況中,前驅物AX可由Ni(Cp)2或另一含鎳前驅物表示;且BY可為O2 或O3 或另一氧化劑;此處之方法描述隨時間變化改變流動速率及或氧化劑物質以形成諸如第1C圖中所示之結構,其中區域133中之摻雜劑之相對量不同於實施例130之132中之摻雜劑量,諸如較高。方法可藉由控制至少一種至基板之反應物前驅物(例如,氧化反應物前驅物)之質量流來控制反應物前驅物之相對量。質量流可藉由質量流控制器(mass flow controller; MFC)以精確且極為可重複的方式控制,其不僅僅是因為基板上之反應邊界層可藉由其他參數(諸如相對於基板之氣體流動之壓力及方向及速度)以精確且極為可重複的方式控制。可使用額外途徑以導致CEM之形成,諸如施加直接或遠端電漿、使用熱絲以部分地分解前驅物,或使用雷射以增強反應(如CVD之形式之實例)。如可由熟習CVD之技藝者決定,CVD膜製程及/或變化形式可在一定持續時間內且在某些條件下發生直至例如相關電子材料具有適當的厚度且表現出適當的特性,諸如電特性,諸如至少5.0:1.0之第一與第二阻抗狀態比。
第2C圖圖示根據一實施例270的用於製造相關電子元件材料之方法之簡化流程圖。第2C圖之方法可符合物理氣相沉積或PVD或濺射氣相沉積或此等之變化形式及/或相關方法之概述。在第2C圖中,可在腔室中使基板曝露於例如在特定溫度及壓力條件下具有「視線(line of sight)」之前驅物撞擊流,以促進形成包含材料AB:Lx 之CEM。源標靶可為例如來自分離的「標靶」之AB或A及B及或Lx ,其中藉由使用自製程腔室中之基板之「視線」中之標靶經物理或熱或以其他方式移除(濺射)的原子或分子流,該製程腔室之壓力足夠低或較低以使得A或B或AB之原子或分子之平均自由路徑大致或大於標靶至基板之距離。AB(或A或B及/或Lx )之流可組合以在基板上形成AB:Lx ,其歸因於由熟習PVD及濺射沉積技藝者所控制之反應腔室壓力、基板之溫度及其他特性。在PVD或濺射沉積之其他實施例中,舉例而言,周圍環境可為源,諸如氧化劑,例如O2 、O3 、NO、N2 O、H2 O2 或電漿活化O*。流動速率及/或改變氧化劑物質導致對併入膜中之碳之量的控制,例如隨時間變化改變氧化劑物質以形成諸如第1C圖中所示之結構,其中區域133中之摻雜劑之相對量與實施例130之132中之摻雜劑的量不同,諸如較高。PVD膜沉積及其變化形式將如可由熟習PVD技藝者決定而繼續所需時間且在某些條件下直至沉積具有厚度及特性之能夠表現出至少5.0:1.0之第一與第二阻抗狀態比的相關電子材料。
第3圖為根據一實施例200(在400中詳述)或260的二環戊二烯基鎳分子(Ni(C5 H5 )2 之圖,其可縮寫為Ni(Cp)2 ,且其可充當用於製造相關電子材料之前驅物。如第3圖中所示,靠近二環戊二烯基鎳分子之中心的鎳原子已經處於+2之電離狀態以形成N2+ 離子。在第3圖之示例性分子中,額外電子存在於二環戊二烯基((Cp)2 )分子之環戊二烯基(Cp)部分之左上及右下CH- 位元點。第3圖另外說明圖示鍵結至二環戊二烯基分子之五邊形單體之鎳的簡寫記法。如本文中先前所提及,可在用於製造CEM元件之原子層沉積製程中使用Ni(Cp)2 與O3 之混合物作為氣態前驅物。
第4A圖至第4L圖圖示根據一實施例的在用於製造包含CEM之膜之方法中使用的子製程。第4A圖至第4L圖之子製程可對應於使用表達式(6)之前驅物AX及BY之原子層沉積製程以在導電基板上沉積NiO:CO之組分,其係在借助於調節氧化劑物質及/或流動速率控制併入之摻雜劑(諸如CO)之量的情況下進行。
然而,在利用適當材料替換,第4A圖至第4L圖之子製程可用於製造包含CEM之膜,其使用其他過渡金屬、過渡金屬化合物、過渡金屬氧化物或其組合,且所主張的標的不限於此方面。
如第4A圖中所示(實施例400),可使諸如基板450之基板曝露於第一氣態前驅物例如大致在1.0秒至120.0秒範圍中之持續時間,該第一氣態前驅物諸如表達式(6a)之前驅物AX,其可包含氣態二環戊二烯基鎳(Ni(Cp)2 )、氣態脒基鎳(Ni(AMD))及/或氣態2-胺基-戊-2-烯-4-酮基鎳。在符合表達式(6)之一實施例中。如先前所描述,舉例而言,可調節第一氣態前驅物之原子濃度以及曝光時間以使得導致所製造的相關電子材料中之氮之最終原子濃度在大致0.1%與10.0%之間。然而,控制摻雜劑濃度之方法可為或亦為適當的將氧化劑及/或氧化劑流量配對,如第4C圖、第4G圖及第4K圖中所示。
如第4A圖中所示,使基板曝露於氣態二環戊二烯基鎳(Ni(Cp)2 )之混合物例如可導致(Ni(Cp)2 )分子附著在基板450之表面之不同位置上。在實施例中,此Ni(Cp)2 之附著或沉積可在經加熱的腔室中發生,其可達到例如大致在20.0℃至400.0℃範圍中的溫度。然而,應注意,額外溫度範圍,諸如包含低於大致20.0℃及大於大致400.0℃之溫度範圍為可能的,且所主張的標的不限於此方面。
如第4B圖中所示(實施例401),在使導電基板(諸如導電基板450)曝露於氣態前驅物(諸如包含(Ni(Cp)2 )之氣態前驅物之混合物)之後,可使用吹掃氣體(諸如氮氣、氬氣、氦氣或氫氣,其作為實例)吹掃腔室之剩餘氣態Ni(Cp)2 、Cp配位體及其他副產物。在一實施例中,對於包含Ni(Cp)2 之氣態混合物之氣態前驅物之實例,可吹掃腔室大致達5.0秒至180.0秒範圍中之持續時間。在一或更多個實施例中,吹掃持續時間可例如取決於未反應的配位體及/或其他副產物、過渡金屬氧化物或其類似者之親和力(除化學鍵結之外)。因此,對於第4B圖之實例,若未反應的(Cp)2 分子表現出對於鎳之增加親和力,則可使用較長的吹掃持續時間移除剩餘氣態配位體,諸如Cp配位體。在其他實施例中,吹掃持續時間可例如取決於腔室內之氣體流量。舉例而言,腔室內之主要呈層狀之氣體流動可准許以較快速率移除剩餘氣態配位體,而腔室內之主要呈擾流狀的氣體流動可准許以較慢速率移除剩餘配位體。應注意,所主張的標的意欲包含在不考慮腔室內之流動特徵的情況下吹掃剩餘氣態材料,其可增加或減小移除氣態材料之速率。
如第4C圖中所示(實施例402),可將第二氣態前驅物(諸如表達式(6)之前驅物BY)引入至腔室中。如前所述,第二氣態前驅物可包含氧化劑,其可例如促使置換第一配位體(諸如(Cp)2 ),並用氧及在一些情況下摻雜劑配位體(諸如CO(實施例451))替換配位體。因此,舉例而言,如第4C圖中所示,除併入相對較小數量之CO之外,氧原子可與鍵結至基板450的至少一些鎳原子形成鍵結。在一實施例中,前驅物BY可根據下文表達式(7)氧化(Ni(Cp)2 )以形成大量額外氧化劑及/或其組合: Ni(C5 H5 )2 + O2
Figure 02_image009
NiO + 可能的副產物(例如CO、CO2 、C5 H5 、C5 H6 、CH3 、CH4 、C2 H5 、C2 H6 、NH3 ……)       (7) 其中C5 H5 經表達式(7)中之Cp替換。根據第4C圖,圖示大量可能的副產物,包括C2 H5 、CO2 、CH4 及C5 H6 。如亦在第4C圖中所示,舉例而言,羰基(CO)可諸如在402中之位點451保持鍵結至氧化鎳錯合物。在實施例中,在所製造之CEM元件中原子濃度在例如0.1%與10.0%之間的此鎳至羰基鍵(例如,NiO:CO)可准許電子逆給予,其可導致CEM元件之實質上快速的導電體/絕緣體轉變。
如第4D圖中所示(實施例403),可例如自腔室吹掃可能的碳氫化合物副產物,諸如CO、CO2 、C5 H5 、C5 H6 、CH3 、CH4 、C2 H5 、C2 H6 。在特定實施例中,此腔室吹掃可使用大致在0.25 Pa至100.0 kPa範圍中之壓力發生大致在5.0秒至180.0秒範圍中之持續時間。
在特定實施例中,可重複第4A圖至第4D圖中所示描述之子製程直至達成所需相關電子材料厚度,諸如大致在5 nm至50 nm範圍中之厚度。如本文中先前所提及,舉例而言,諸如參考第4A圖至第4D圖所示及描述之原子層沉積途徑例如可導致每一ALD循環厚度大致在0.6 Å至1.5 Å範圍中之CEM元件膜。因此,為建構厚度為500.0 Å(僅係作為一可能的實例)之CEM元件,例如可執行使用AX氣體+BY氣體之大致300至900個雙前驅物循環。可視需要重複第4A圖至第4D圖中概述之步驟組以沉積外部摻雜區域(諸如實施例133,第1C圖中所示)所需之厚度。
第4E圖至第4H圖,其類似於第4A圖至第4D圖,除了條件經調節,其包括但不限於AX、過渡金屬、前驅物(諸如Ni(Cp)2 或其他)與氧化劑(諸如O3 (而非O2 ))之配對。此處之方法描述與步驟4A至4D相比,步驟4E至4H中之AX+BY之相對反應性的能力允許熟習此項技藝者控制摻雜劑(諸如羰基(CO))且提供最適合於第1C圖之實施例132之摻雜劑濃度。步驟4I至4L表示生長外層之方法,諸如實施例133之第1C圖中所示,其可類似或可不類似於步驟4A至4D。
在某些實施例中,循環可偶爾散佈於不同的過渡金屬及/或過渡金屬氧化物之間以獲得所需的特性。舉例而言,在一實施例中,可形成NiO:CO層之雙原子層沉積循環可繼之以三原子層沉積循環以形成例如二氧化鈦羰基錯合物(TiO:CO)。過渡金屬及/或過渡金屬氧化物之其他散佈為可能的,且所主張的標的不限於此方面。
在特定實施例中,在完成一或更多個原子層沉積循環之後,可將基板退火,其可輔助控制顆粒結構。舉例而言,若原子層沉積產生一定數量之柱狀顆粒,則退火可准許邊界柱狀顆粒生長在一起,其可例如減小電阻及/或例如增強CEM元件之相對阻抗狀態之電流容量。退火可導致額外益處,諸如碳分子(諸如羰基)例如在整個CEM元件材料上之較均勻的分佈,且所主張的標的不限於此方面。
第5A圖至第5D圖為圖示根據一實施例的隨時間變化之前驅物流量及溫度曲線之圖,其可在用於製造相關電子元件材料之方法中使用。共同時間標度(T0 →T9 )用於第5A圖至第5D圖。第5A圖圖示根據一實施例501的前驅物(諸如氣態AX)之氣體流量曲線510。如第5B圖中所示,可增加一或更多種前驅物氣體之流動以使得准許一或更多種前驅物氣體進入CEM元件可經歷製造之腔室。因此,根據流量曲線510,在時間T0 ,一或更多種前驅物氣體之流量可包含相對較低值(F ),諸如大致0.0或其他可忽略量之流量。在時間T1 ,可將一或更多種前驅物氣體之流量增至相對較高值(F )。在時間T2 ,其可對應於大致在時間T1 之後1.0秒至120.0秒範圍中之時間,例如可諸如藉由吹掃將前驅物氣體AX氣體自腔室抽空。前驅物氣體AX之流量可返回至相對較低值,諸如大致0.0,直至大致時間T5 ,在該時間,前驅物氣體AX之流量可增至相對較高值(F )。在時間T5 之後,諸如在時間T6 及T9 ,前驅物氣體AX之流量可返回至相對較低值直至在稍後時間增加。
第5B圖圖示根據一實施例502的用於吹掃氣體之氣體流量曲線520。如第5B圖中所示,舉例而言,可增加或減小吹掃氣體流量以使得准許抽空前驅物氣體AX及BY之製造腔室。在時間T0 ,吹掃氣體曲線520指示相對較高的吹掃氣體流量,其可准許在時間T1 之前移除製造腔室內之摻雜氣體。在時間T1 ,吹掃氣體流量可減少至大致0.0,其可准許將前驅物AX氣體引入至製造腔室中。在時間T2 ,可增加吹掃氣體流量大致在0.5秒至180.0秒範圍中之持續時間以使得准許自製造腔室移除過量的前驅物氣體AY及反應副產物。
第5C圖圖示根據一實施例503的前驅物氣體(例如,BY)之氣體流量曲線530或不同的氣體CZ之氣體流量曲線540。如第5C圖中所示,前驅物BY氣體流量可保持在大致0.0之流量,直至大致時間T3 ,此時氣體流量可增至相對較高值。在時間T4 ,其可對應於大致在時間T3 之後0.5秒至180.0秒範圍中之時間,例如可諸如藉由吹掃將前驅物BY氣體自腔室吹掃及/或抽空。前驅物BY氣體流量可返回至0.0,直至大致時間T7 ,此時前驅物CZ氣體流量可增至相對較高值。在時間T8 ,其可對應於大致在時間T8之後0.5秒至180.0秒範圍中之時間,例如可諸如藉由吹掃將前驅物CZ氣體自腔室吹掃及/或抽空。前驅物CZ氣體流量可返回至0.0。前驅物BY及CZ係藉由其與過渡金屬前驅物之相對反應性及併入摻雜劑配位體Lx 之能力來加以區分。
在時間T3 ,吹掃氣體流量可減少至相對較低值,諸如大致0.0立方公尺/秒,其可准許前驅物BY氣體進入製造腔室。舉例而言,在使基板曝露於前驅物BY氣體之後,可再次增加吹掃氣體流量以使得准許自製造腔室移除前驅物BY氣體,其可表示完成CEM元件膜之單個原子層。在移除前驅物BY氣體之後,可將前驅物AX氣體再次引入至製造腔室以便起始CEM元件膜之第二原子層之沉積循環。在特定實施例中,例如可大致在300次至900次之範圍中重複上述製程,亦即將前驅物AX氣體引入至製造腔室中、自製造腔室吹掃剩餘的前驅物AX氣體、引入前驅物BY氣體及吹掃剩餘的前驅物BY氣體。重複上述製程可導致厚度尺寸例如在大致20.0 nm與100.0 nm之間的CEM元件膜,儘管所主張的標的不限於此方面。AX+BY後接AX+CZ後接AX+BY之循環之數量允許形成第1C圖中所示之實施例。過渡金屬前驅物(諸如AX,例如Ni(Cp)2 )亦可變化以使得轉變為若干循環之AX+BY後接若干循環之DV+CZ後接AX+BY,例如DV可由不同的過渡金屬(例如鈦)及/或前驅物上之不同的配位體(諸如乙基或甲基配位體,其例如替換一些或所有的環戊二烯基)構成。
第5D圖為圖示根據一實施例的隨時間變化的溫度曲線之圖式,其在用於製造相關電子元件材料之方法中使用。在第5D圖中,可提升沉積溫度以達到一定溫度,例如大致在20.0℃至900.0℃範圍中之溫度。然而,在特定實施例中,可使用稍微較小之範圍,諸如大致在100.0℃至800.0℃範圍中之溫度範圍。此外,對於特定材料,可使用甚至更小之範圍,諸如自大致100.0℃至大致600.0℃。
第5E圖至第5H圖為圖示根據一實施例的隨時間變化的前驅物流量及溫度曲線之圖式,其可在用於製造相關電子元件材料之方法中使用。共同時間標度(T0 至T7 )用於第5E圖至第5H圖。如實施例505(第5E圖)中所示,可在時間T1 將前驅物AX引入至製造腔室中,其中時間T0 至時間T1 表示可使用增加的吹掃氣體流量對製程腔室進行吹掃及/或抽空之持續時間,諸如由吹掃氣體曲線550(例如,如第5F圖中所示之實施例506)所示,以為材料沉積作準備。曲線540指示在時間T1 發生之前驅物AX之流量之相對增加。亦在時間T1 ,可增加第二反應物前驅物BY之流量,如氣體曲線560(例如,實施例507,如第5G圖中所示)中所示,其中氣體流量可在T1 增加。兩種前驅物(AX+BY或AX+CZ)可實質上同時流動單個CEM膜層之厚度所耗費的時間量,直至時間T2 ,此時BY流量將減少,在時間T3 ,其可大於或等於T2 ,且前驅物CZ將增至相對較高流量,直至時間T4 ,此時CZ之流動速率將減小,且前驅物BY流動速率將增加直至時間T6 。第5H圖(例如,實施例508)中所示之溫度曲線圖示用於沉積之溫度係在時間T0 之前或接近該時間設定。
第6A圖至第6C圖為圖示根據一實施例的隨時間變化的溫度曲線的圖式,其在用於製造CEM元件之沉積及退火製程中使用。如第6A圖中所示(實施例600),沉積可在初始時間跨距期間發生,諸如自T0 至T1m 。舉例而言,自T0 至T1m ,可使用原子層沉積製程在適當的基板上沉積CEM元件膜。在沉積CEM元件膜之後,可接著為退火時間段。在一些實施例中,原子層沉積循環之數量可在例如大致10個循環至多達1000個循環或更多之範圍內變化,且所主張的標的不限於此方面。在完成在適當的基板上沉積CEM膜之後,可執行相對較高溫度退火或在相似的溫度範圍或低於沉積溫度之溫度範圍下的退火。在一些實施例中,且退火製程可使用大致在20.0℃至900.0℃範圍中之溫度,且自時間T1n 至時間T1z 發生。然而,在特定實施例中,可使用較小之範圍,諸如大致在100.0℃至800.0℃範圍中之溫度範圍。此外,對於特定材料,可使用甚至更小之範圍,諸如自大致200.0℃至大致600.0℃。退火時間可自大致1.0秒至大致5.0小時變化,但可縮小至例如大致0.5分鐘至180.0分鐘之持續時間。應注意,所主張的標的不限於用於CEM元件之退火之任何特定的溫度範圍,所主張的標的亦不限於任何特定之退火持續時間。在其他實施例中,沉積方法可包含化學氣相沉積、物理氣相沉積、濺射、電漿增強化學氣相沉積或其他沉積方法或沉積方法之組合(諸如ALD與CVD之組合)以形成CEM膜。
在實施例中,退火可在包含以下各者中之一或更多者之氣態環境中執行:氣態氮(N2 )、氫(H2 )、氧(O2 )、水或蒸汽(H2 O)、氧化氮(NO)、一氧化二氮(N2 O)、二氧化氮(NO2 )、臭氧(O3 )、氬氣(Ar)、氦氣(He)、氨氣(NH3 )、一氧化碳(CO)、甲烷(CH4 )、乙炔(C2 H2 )、乙烷(C2 H6 )、丙烷(C3 H8 )、乙烯(C2 H4 )、丁烷(C4 H10 )或其任何組合。
如第6B圖中所示(實施例601),沉積可在初始時間跨距期間發生,諸如自T0 至T2m ,在此期間可執行在大致10個與大致500個之間的原子層沉積循環。在時間T2n ,退火時間段可起始且可繼續直至時間T2z 。在時間T2z ,第二組原子層沉積循環可發生,可能數量例如在大致10個與大致500個循環之間。如第6B圖中所示,第二組原子層沉積(沉積-2)循環可在稍微高於第一組原子層沉積循環(沉積-1)之溫度下發生。
如第6C圖中所示(實施例602),沉積可在初始時間跨距期間發生,諸如自時間T0 至時間T3m ,在此期間可執行在大致10個與大致500個之間的原子層沉積循環。在時間T3n ,第一退火時間段(退火-1)可起始且可繼續直至時間T3z 。舉例而言,在時間T3j ,可執行第二組原子層沉積循環(沉積-2)直至時間T3k ,此時可增加腔室溫度以使得第二退火時間段(退火-2)可發生,諸如自時間T3l 開始。
如本文中所用,舉例而言,術語「基板」可包括裸矽、絕緣體上矽(silicon-on-insulator, SOI)或藍寶石上矽(silicon-on-sapphire, SOS)技術、經摻雜及/或未經摻雜之半導體、由底座半導體基座支撐的矽磊晶層、互補金屬氧化物半導體(complementary metal oxide semiconductor, CMOS)(諸如CMOS前端與金屬後端),及/或其他半導體結構及/或技術,包括CEM元件。在實施例中,基板可包含第III族氮化物,諸如氮化鋁或氮化鎵;或第III族至第V族材料,諸如砷化鎵、磷化銦或其他;或其他第IV族材料,諸如鍺、石墨烯、金剛石或碳化矽或其組合。基板可亦包含金屬膜(諸如氮化鈦、銅、鋁、鈷、鎳或其他材料);或碳奈米管或碳奈米管簇;或其他導電材料,諸如氧化釕或其他導電氧化物,在其上可沉積CEM。例如可在基板中及/或在基板上形成例如與操作可程式化記憶體陣列相關聯之各種電路系統,諸如驅動器及/或解碼電路系統。此外,當在以下描述中提及「基板」時,可能已使用先前製程步驟來形成底座半導體結構或基座中之區域及/或接合點。
在一實施例中,可以各種積體電路類型中之任何者實施CEM元件。舉例而言,在一實施例中,可在積體電路中實施大量CEM元件以形成可程式化記憶體陣列,例如其可藉由改變一或更多個CEM元件之阻抗狀態而重新配置。在另一實施例中,舉例而言,可程式化CEM元件可以非依電性記憶體陣列之形式使用。當然,所主張的標的在範疇上不限於本文中提供的特定實例。
可形成複數個CEM元件以產生積體電路元件,其可包括例如具有第一相關電子材料之第一相關電子元件及具有第二相關電子材料之第二相關電子元件,其中第一及第二相關電子材料可包含實質上不相似的彼此不同的阻抗特徵。此外,在一實施例中,包含彼此不同的阻抗特徵的第一CEM元件及第二CEM元件可在積體電路之特定層內形成。此外,在一實施例中,在積體電路之特定層內形成第一及第二CEM元件可包括至少部分地藉由選擇性磊晶沉積形成CEM元件。在另一實施例中,舉例而言,在積體電路之特定層內之第一及第二CEM元件可至少部分地藉由諸如用以改變第一及/或第二CEM元件之阻抗特徵之離子植入而形成。
此外,在一實施例中,兩個或兩個以上CEM元件可至少部分地藉由相關電子材料之原子層沉積在積體電路之特定層內形成。在另一實施例中,第一相關電子開關材料之複數個相關電子開關元件中之一或更多者及第二相關電子開關材料之複數個相關電子開關元件中之一或更多者可至少部分地藉由毯覆式沉積及選擇性磊晶沉積之組合形成。另外,在一實施例中,第一及第二存取元件可分別實質上臨近第一及第二CEM元件放置。
在另一實施例中,複數個CEM元件中之一或更多者可在一實施例中個別地放置在積體電路內處於第一金屬化層之導電線與第二金屬化層之導電線之一或更多個交點處。在一實施例中,一或更多個存取元件可放置在第一金屬化層之導電線與第二金屬化層之導電線之各別一或更多個交點處,其中存取元件可與各別CEM元件配套。
在以上描述中,已描述所主張的標的之各種態樣。出於解釋之目的,以實例形式闡述特定內容,諸如數量、系統及/或配置。在其他情況下,省略或簡化熟知的特性以免使所主張的標的模糊不清。儘管已在本文中說明及/或描述某些特性,但熟習此項技術者將想到許多修改、替代、變化及/或等效物。因此,應理解,隨附申請專利範圍意欲覆蓋屬於所主張的標的之所有修改及/或變化。
100‧‧‧實施例104‧‧‧區域108‧‧‧點110‧‧‧參考指示符116‧‧‧點122‧‧‧元件端子126‧‧‧可變電阻128‧‧‧可變電容器130‧‧‧元件端子/實施例131‧‧‧端子電極區域132‧‧‧區域/實施例133‧‧‧區域/實施例150‧‧‧實施例200‧‧‧實施例210‧‧‧方塊220‧‧‧方塊230‧‧‧方塊240‧‧‧方塊250‧‧‧方塊260‧‧‧方塊270‧‧‧實施例400‧‧‧實施例401‧‧‧實施例402‧‧‧實施例403‧‧‧實施例450‧‧‧基板501‧‧‧實施例502‧‧‧實施例503‧‧‧實施例505‧‧‧實施例506‧‧‧實施例507‧‧‧實施例508‧‧‧實施例510‧‧‧氣體流量曲線520‧‧‧氣體流量曲線530‧‧‧氣體流量曲線540‧‧‧氣體流量曲線550‧‧‧吹掃氣體曲線560‧‧‧氣體曲線600‧‧‧實施例601‧‧‧實施例602‧‧‧實施例
所主張的標的在本說明書之結束部分中特別指出且清楚地要求保護。然而,對於組織及/或操作方法,及其目的、特性及/或優點,可藉由在結合隨附圖式解讀之情況下參考以下詳細描述來最佳理解,其中:
第1A圖為圖示根據一實施例的由相關電子材料形成之元件之示例性電流密度對電壓曲線的圖;
第1B圖為根據一實施例的相關電子材料開關之等效電路之示意圖;
第1C圖為圖示分層結構之圖,其中CEM膜係由電極界定且CEM膜之摻雜劑各不相同,例如與外部CEM膜相比中心膜之摻雜程度較低。
第2A圖至第2C圖圖示用於製造相關電子材料膜之方法之簡化流程圖,該等相關電子材料膜包含根據一或更多個實施例控制的碳或其他摻雜劑物質的濃度;
第3圖為二環戊二烯基鎳分子(Ni(C5 H5 )2 之圖,其可縮寫為Ni(Cp)2 ,且其可充當用於製造根據一實施例的相關電子材料之前驅物;
第4A圖至第4L圖圖示用於製造根據一實施例的相關電子材料元件之方法中使用的子製程;
第5A圖至第5D圖為圖示隨時間變化的氣體流量及溫度曲線之圖,其可在用於製造根據一實施例的相關電子材料元件之方法中使用;
第5E圖至第5H圖為圖示隨時間變化的前驅物流量及溫度曲線之圖,其可在用於製造根據一實施例的相關電子元件材料之方法中使用;及
第6A圖至第6C圖為圖示隨時間變化的溫度曲線的圖式,其在用於製造根據一實施例的相關電子材料元件之沉積及退火製程中使用。
在以下詳細描述中參考隨附圖式,隨附圖式構成本文之一部分,其中類似的附圖標記可通篇表示類似的部分以指示對應及/或相似的部件。應理解圖式中所圖示之部件不一定按比例繪製,其係諸如出於簡明性及/或論述清晰之目的。舉例而言,一些部件之尺寸可相對於其他部件放大。另外,應理解可使用其他實施例。此外,在不偏離所主張的標的的情況下可做出結構及/或其他變化。亦應注意,方向及/或基準,例如上、下、頂部、底部等等可用於促進對圖式之論述及/或並不意欲限制所主張的標的之應用。因此,不應認為以下詳細描述限制所主張的標的及/或等效物。
(請換頁單獨記載) 無
100‧‧‧實施例
104‧‧‧區域
108‧‧‧點
110‧‧‧參考指示符
116‧‧‧點

Claims (20)

  1. 一種製造一電子元件之方法,該方法包含以下步驟:在一腔室中使一基板曝露於包含一金屬氧化物之一或更多種氣體,該一或更多種氣體包含一濃度之一含碳配位體以便在一所製成之材料中形成在0.1%與10.0%之間的一碳原子濃度;使該基板曝露於包含一氣態氧化物之一或更多種氣體以形成該所製成之材料的一膜之一第一層;重複該使該基板曝露於包含該金屬氧化物之該一或更多種氣體的之步驟及該使該基板曝露於包含該氣態氧化的之該一或更多種氣體的步驟,其中該重複該使該基板曝露於包含該金屬氧化物之該一或更多種氣體之步驟及該使該基板曝露於包含該氣態氧化物之該一或更多種氣體之步驟之步驟包含以下步驟:變化向該基板施加之該氣態氧化物中之氧化劑之一物質及/或流動速率,以控制併入在該所製成之材料中之一摻雜劑之一量,該使該基板曝露於包含該金屬氧化物之該一或更多種氣體之步驟及該使該基板曝露於包含該氣態氧化物之該一或更多種氣體之步驟重複至少一次以便將該所製成之材料形成為能夠表現出實質上與彼此不相似的一第一阻抗狀態及一第二阻抗狀態。
  2. 如請求項1所述之方法,其中該所製成之材料之該膜之該第一層包含一電子逆給予材料。
  3. 如請求項2所述之方法,其中該電子逆給予材料包含羰基(CO)、氨(NH3)、乙二胺(C2H8N2)、氧化氮(NO)、二氧化氮(NO2)、一NO3配位體、一胺、一醯胺或一烷基醯胺、氰基(CN-)、鄰啡啉(1,10-啡啉)(C12H8N2)、聯吡啶(C10,H8N2)、乙二胺((C2H4(NH2)2)、吡啶(C5H5N)、乙腈(CH3CN)或氰基硫化物,諸如硫氰酸根(NCS-)或其任何組合。
  4. 如請求項1所述之方法,進一步包含以下步驟:吹掃該腔室之該一或更多種氣體達5.0秒與180.0秒之間。
  5. 如請求項1所述之方法,其中該使該基板曝露於包含該金屬氧化物之該一或更多種氣體之步驟係在5.0秒與180.0秒之間的一持續時間內發生。
  6. 如請求項1所述之方法,進一步包含以下步驟:重複該使該基板曝露於包含該金屬氧化物之該一或更多種氣體之步驟及該使該基板曝露於包含該氣態氧化物之該一或更多種氣體之步驟達50與900次之間。
  7. 如請求項6所述之方法,進一步包含以下步驟:重複該使該基板曝露於包含該金屬氧化物之該一 或更多種氣體之步驟及該使該基板曝露於包含該氣態氧化物之該一或更多種氣體之步驟,直至該所製成之材料之該膜之一厚度達到1.5nm與150.0nm之間。
  8. 如請求項1所述之方法,其中包含該金屬氧化物之該一或更多種氣體包含呈一氣態的以下各者:脒基鎳(Ni(AMD))、二環戊二烯基鎳(Ni(Cp)2),二乙基環戊二烯基鎳(Ni(EtCp)2)、雙(2,2,6,6-四甲基庚烷-3,5-二酮基)鎳(II)(Ni(thd)2)、乙醯基丙酮酸鎳(Ni(acac)2)、雙(甲基環戊二烯基)鎳(Ni(CH3C5H4)2、二甲基乙二肟鎳(Ni(dmg)2)、2-胺基-戊-2-烯-4-酮基鎳(Ni(apo)2)、Ni(dmamb)2,其中dmamb=1-二甲基胺基-2-甲基-2-丁醇化物、Ni(dmamp)2,其中dmamp=1-二甲基胺基-2-甲基-2-丙醇化物、雙(戊甲基環戊二烯基)鎳(Ni(C5(CH3)5)2或羰基鎳(Ni(CO)4);其他過渡或鑭系金屬之有機金屬化合物,或上述項目之任何組合。
  9. 如請求項1所述之方法,其中該氣態氧化物包含氧(O2)、臭氧(O3)、氧化氮(NO)、過氧化氫(H2O2)、氧化氮(NO)、一氧化二氮(N2O)、二氧化氮(NO2)中之一或更多者或來自氧化氮家族(NxOy) 之來源或具有NO3-配位體之前驅物;前述分子之電漿活化物質。
  10. 如請求項1所述之方法,其中該使該基板曝露於包含該金屬氧化物之該一或更多種氣體之步驟及該使該基板曝露於包含該氣態氧化物之該一或更多種氣體之步驟係在20.0℃與1000.0℃之間的一溫度下發生。
  11. 如請求項1所述之方法,另外包含以下步驟:在該腔室中將該曝露之基板退火。
  12. 如請求項11所述之方法,進一步包含以下步驟:在起始該退火之步驟之前提高該腔室之一溫度至20.0℃與900.0℃之間。
  13. 如請求項11所述之方法,其中該曝露基板係在包含以下各者中之一或更多者之一環境中退火:氣態氮(N2)、氫(H2)、氧(O2)、水或蒸汽(H2O)、氧化氮(NO)、一氧化二氮(N2O)、二氧化氮(NO2)、臭氧(O3)、氬氣(Ar)、氦氣(He)、氨氣(NH3)、一氧化碳(CO)、甲烷(CH4)、乙炔(C2H2)、乙烷(C2H6)、丙烷(C3H8)、乙烯(C2H4)或丁烷(C4H10)或其任何組合。
  14. 一種設置在一基板上之膜,該膜包含:一材料,其包含呈足以提供電子逆給予的一濃度的一 含碳配位體,該電子逆給予足以允許回應於跨該膜的一厚度尺寸施加的0.1V與10.0V之間的一電壓而在一第一阻抗狀態與一第二阻抗狀態之間切換,該材料包含在0.1%與10.0%之間的一碳原子濃度,該膜之該厚度大致在1.0nm與100.0nm之間且該第一阻抗狀態比該第二阻抗狀態的一比率至少為5.0:1.0。
  15. 如請求項14所述之設置在該基板上之膜,其中將施加的該電壓在0.6V與1.5V之間,且其中該材料包含在10.0nm與50.0nm之間的一厚度。
  16. 如請求項14所述之設置在該基板上之膜,其中該材料包含在10個與1000個之間的原子層。
  17. 如請求項14所述之設置在該基板上之膜,其中該基板之至少50.0%包含一氮化物材料。
  18. 一種切換元件,包含:一電子逆給予材料,其包含0.1%與10.0%之間的一碳原子濃度,該電子逆給予材料經設置在兩個或兩個以上導電電極之間,該電子逆給予材料具有1.0nm與100.0nm之間的一厚度且回應於跨該兩個或兩個以上導電電極之至少兩者施加的在0.1V與10.0V之間的一電壓表現出至少5.0:1.0之一第一阻抗狀態比一第二阻抗狀態的一比率。
  19. 如請求項18所述之切換元件,其中該電子逆給予材料包含在10.0nm與50.0nm之間的一厚度,且其中跨該兩個或兩個以上導電電極之至少兩者施加的該電壓將在0.6V與1.5V之間。
  20. 如請求項18所述之切換元件,其中該電子逆給予材料包含在1.5nm與150.0nm之間的一厚度,且經沉積在氮化鈦、鉑、鈦、銅、鋁、鈷、鎳、鎢、氮化鎢、矽化鈷、氧化釕、鉻、金、鈀、氧化銦錫、鉭、銀或銥或其任何組合之電極材料上。
TW106105200A 2016-02-19 2017-02-17 控制碳的相關電子材料元件的製造方法 TWI721105B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/048,244 US10170700B2 (en) 2016-02-19 2016-02-19 Fabrication of correlated electron material devices method to control carbon
US15/048,244 2016-02-19

Publications (2)

Publication Number Publication Date
TW201742945A TW201742945A (zh) 2017-12-16
TWI721105B true TWI721105B (zh) 2021-03-11

Family

ID=58231648

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106105200A TWI721105B (zh) 2016-02-19 2017-02-17 控制碳的相關電子材料元件的製造方法

Country Status (6)

Country Link
US (2) US10170700B2 (zh)
KR (1) KR20180115748A (zh)
CN (1) CN108886093A (zh)
GB (1) GB2563349A (zh)
TW (1) TWI721105B (zh)
WO (1) WO2017141043A1 (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9558819B1 (en) 2015-08-13 2017-01-31 Arm Ltd. Method, system and device for non-volatile memory device operation
US9755146B2 (en) 2015-09-10 2017-09-05 ARM, Ltd. Asymmetric correlated electron switch operation
US10797238B2 (en) 2016-01-26 2020-10-06 Arm Ltd. Fabricating correlated electron material (CEM) devices
US9747982B1 (en) 2016-02-22 2017-08-29 Arm Ltd. Device and method for generating random numbers
US10276795B2 (en) 2016-08-15 2019-04-30 Arm Ltd. Fabrication of correlated electron material film via exposure to ultraviolet energy
US9978942B2 (en) 2016-09-20 2018-05-22 Arm Ltd. Correlated electron switch structures and applications
US9997242B2 (en) 2016-10-14 2018-06-12 Arm Ltd. Method, system and device for non-volatile memory device state detection
US9899083B1 (en) 2016-11-01 2018-02-20 Arm Ltd. Method, system and device for non-volatile memory device operation with low power high speed and high density
US10734805B2 (en) * 2016-12-16 2020-08-04 Arm Limited Power clamp with correlated electron material device
US10002669B1 (en) 2017-05-10 2018-06-19 Arm Ltd. Method, system and device for correlated electron switch (CES) device operation
US10211398B2 (en) 2017-07-03 2019-02-19 Arm Ltd. Method for the manufacture of a correlated electron material device
US10714175B2 (en) 2017-10-10 2020-07-14 ARM, Ltd. Method, system and device for testing correlated electron switch (CES) devices
US10229731B1 (en) 2017-10-11 2019-03-12 Arm Ltd. Method, system and circuit for staggered boost injection
US11137919B2 (en) 2017-10-30 2021-10-05 Arm Ltd. Initialisation of a storage device
US10224099B1 (en) 2018-02-06 2019-03-05 Arm Ltd. Method, system and device for error correction in reading memory devices
US10971229B2 (en) 2018-04-23 2021-04-06 Arm Limited Method, system and device for integration of volatile and non-volatile memory bitcells
US10741246B2 (en) 2018-04-23 2020-08-11 Arm Limited Method, system and device for integration of volatile and non-volatile memory bitcells
US10607659B2 (en) 2018-04-23 2020-03-31 Arm Limited Method, system and device for integration of bitcells in a volatile memory array and bitcells in a non-volatile memory array
US10580489B2 (en) 2018-04-23 2020-03-03 Arm Ltd. Method, system and device for complementary impedance states in memory bitcells
US11011227B2 (en) 2018-06-15 2021-05-18 Arm Ltd. Method, system and device for non-volatile memory device operation
US10580981B1 (en) * 2018-08-07 2020-03-03 Arm Limited Method for manufacture of a CEM device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101681911A (zh) * 2006-11-08 2010-03-24 思美公司 关联电子存储器
US20140175355A1 (en) * 2012-12-20 2014-06-26 Intermolecular Inc. Carbon Doped Resistive Switching Layers

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7298640B2 (en) 2004-05-03 2007-11-20 Symetrix Corporation 1T1R resistive memory array with chained structure
JP5223084B2 (ja) 2006-09-22 2013-06-26 国立大学法人大阪大学 多層構造の抵抗層を備える不揮発性メモリセルおよびその製造方法、並びにそれを用いた抵抗可変型不揮発性メモリ装置
US7778063B2 (en) 2006-11-08 2010-08-17 Symetrix Corporation Non-volatile resistance switching memories and methods of making same
US7872900B2 (en) * 2006-11-08 2011-01-18 Symetrix Corporation Correlated electron memory
US20080107801A1 (en) 2006-11-08 2008-05-08 Symetrix Corporation Method of making a variable resistance memory
US7639523B2 (en) 2006-11-08 2009-12-29 Symetrix Corporation Stabilized resistive switching memory
WO2009114796A1 (en) 2008-03-13 2009-09-17 Symetrix Corporation Correlated electron material with morphological formations
KR20110084275A (ko) * 2008-10-27 2011-07-21 어플라이드 머티어리얼스, 인코포레이티드 삼원 화합물의 기상 증착 방법
US8883270B2 (en) * 2009-08-14 2014-11-11 Asm America, Inc. Systems and methods for thin-film deposition of metal oxides using excited nitrogen—oxygen species
US8846443B2 (en) 2011-08-05 2014-09-30 Intermolecular, Inc. Atomic layer deposition of metal oxides for memory applications
US8779407B2 (en) 2012-02-07 2014-07-15 Intermolecular, Inc. Multifunctional electrode
US8686386B2 (en) 2012-02-17 2014-04-01 Sandisk 3D Llc Nonvolatile memory device using a varistor as a current limiter element
US8816719B2 (en) 2012-04-26 2014-08-26 Symetrix Corporation Re-programmable antifuse FPGA utilizing resistive CeRAM elements
US9194040B2 (en) 2012-07-25 2015-11-24 Applied Materials, Inc. Methods for producing nickel-containing films
US9246085B1 (en) 2014-07-23 2016-01-26 Intermolecular, Inc. Shaping ReRAM conductive filaments by controlling grain-boundary density
JP6297754B2 (ja) 2014-12-09 2018-03-20 シメトリックス・メモリー・エルエルシー ドープされたバッファ領域を有する遷移金属酸化物抵抗スイッチングデバイス
US9735766B2 (en) 2015-07-31 2017-08-15 Arm Ltd. Correlated electron switch
US10096361B2 (en) 2015-08-13 2018-10-09 Arm Ltd. Method, system and device for non-volatile memory device operation
US9558819B1 (en) 2015-08-13 2017-01-31 Arm Ltd. Method, system and device for non-volatile memory device operation
US9748943B2 (en) 2015-08-13 2017-08-29 Arm Ltd. Programmable current for correlated electron switch
US9851738B2 (en) 2015-08-13 2017-12-26 Arm Ltd. Programmable voltage reference
US9584118B1 (en) 2015-08-26 2017-02-28 Nxp Usa, Inc. Substrate bias circuit and method for biasing a substrate
US10056143B2 (en) 2015-09-08 2018-08-21 Arm Ltd. Correlated electron switch programmable fabric
US9589636B1 (en) 2015-09-22 2017-03-07 Arm Ltd. Method, system and device for complementary non-volatile memory device operation

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101681911A (zh) * 2006-11-08 2010-03-24 思美公司 关联电子存储器
US20140175355A1 (en) * 2012-12-20 2014-06-26 Intermolecular Inc. Carbon Doped Resistive Switching Layers

Also Published As

Publication number Publication date
WO2017141043A1 (en) 2017-08-24
US10170700B2 (en) 2019-01-01
US10580982B2 (en) 2020-03-03
GB201813623D0 (en) 2018-10-03
CN108886093A (zh) 2018-11-23
TW201742945A (zh) 2017-12-16
GB2563349A (en) 2018-12-12
US20170244032A1 (en) 2017-08-24
KR20180115748A (ko) 2018-10-23
US20190109283A1 (en) 2019-04-11

Similar Documents

Publication Publication Date Title
TWI721105B (zh) 控制碳的相關電子材料元件的製造方法
US10038141B2 (en) Fabrication of correlated electron material devices
TWI726985B (zh) 相關電子元件、轉換元件、基板上沉積之膜、構造元件之方法,以及製造相關電子材料之方法
US20170237001A1 (en) Fabrication of correlated electron material devices comprising nitrogen
US10014468B2 (en) Barrier layer for correlated electron material
TWI722259B (zh) 由相關電子材料形成的開關裝置
KR102295434B1 (ko) 감소된 계면층 임피던스를 가진 상관 전자 물질 장치의 제작
TWI733885B (zh) 關聯電子材料切換裝置
TWI772343B (zh) 經由將導電基板轉變為關聯電子區域形成的關聯電子裝置
TWI729160B (zh) 使用從鄰近結構擴散的摻雜物種的相關電子材料裝置
TWI738942B (zh) 相關電子材料元件及其構造方法
TWI794462B (zh) 經由摻雜劑沉積及退火形成相關電子材料(cem)元件
US10403816B2 (en) CEM switching device
TW201946307A (zh) 關聯電子材料元件之製造
TW202213828A (zh) 控制相關電子材料裝置的切換特性的方法