TWI718383B - 積體電路裝置及其操作方法 - Google Patents

積體電路裝置及其操作方法 Download PDF

Info

Publication number
TWI718383B
TWI718383B TW107121316A TW107121316A TWI718383B TW I718383 B TWI718383 B TW I718383B TW 107121316 A TW107121316 A TW 107121316A TW 107121316 A TW107121316 A TW 107121316A TW I718383 B TWI718383 B TW I718383B
Authority
TW
Taiwan
Prior art keywords
charge pump
voltage
clock signal
signal
output
Prior art date
Application number
TW107121316A
Other languages
English (en)
Other versions
TW201926835A (zh
Inventor
艾瑞克 杭特史羅德
約翰A 費爾德
戴爾E 龐特斯
Original Assignee
美商格芯(美國)集成電路科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商格芯(美國)集成電路科技有限公司 filed Critical 美商格芯(美國)集成電路科技有限公司
Publication of TW201926835A publication Critical patent/TW201926835A/zh
Application granted granted Critical
Publication of TWI718383B publication Critical patent/TWI718383B/zh

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/205Substrate bias-voltage generators
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/36Means for starting or stopping converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/073Charge pumps of the Schenkel-type
    • H02M3/076Charge pumps of the Schenkel-type the clock signals being boosted to a value being higher than the input voltage value

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Dc-Dc Converters (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本發明涉及具有內置重試的電荷泵電路。方法產生IC裝置,該IC裝置包括與能帶隙參考發生器及電荷泵電性連接的多工器。該多工器接收由該電荷泵向該能帶隙參考發生器輸出的升壓時脈信號的電壓電平。該多工器向該電荷泵輸出以下信號的其中之一:重試信號(若由該電荷泵輸出的該升壓時脈信號的該電壓電平低於電壓閾值);或泵信號(若由該電荷泵輸出的該升壓時脈信號的該電壓電平不低於該電壓閾值)。該泵信號使該電荷泵向該能帶隙參考發生器輸出該升壓時脈信號。該重試信號使該電荷泵不向該能帶隙參考發生器輸出該升壓時脈信號,而是預充電該電荷泵。

Description

積體電路裝置及其操作方法
本案涉及積體電路,尤其涉及用於包括電荷泵的積體電路中的參考電壓供應。
積體電路電壓監控系統要求在整個專用積體電路(application specific integrated circuit;ASIC)客戶應用視窗上具有恒定的溫度及製程電壓參考,且能帶隙系統可用於在溫度範圍內提供恒定的電壓及電流。不過,能帶隙系統使用比晶片上的任意電壓都高(高於VCS、VDD等)的輸入電壓以進行正常操作。能帶隙系統具有足夠的電源供應或電荷泵來驅動該能帶隙系統,並允許該能帶隙系統在溫度範圍內提供恒定的電壓及電流。
例如,電荷泵通常輸出客戶供應電壓的大約兩倍(2 x VCS、2 x VDD等),並可在超低電壓(500mV)及極端溫度(-55℃、125℃)下啟動並運行。一般來說,電荷泵由振盪器操作以提供升壓電源供應電壓。例如,電荷泵及其相位發生器電路可能要求在啟動之前將升壓供應輸出節點預充電至電壓電平。不過,在低電壓、冷溫度及各種 工藝角(process corner)下,電荷泵可能無法啟動或者可能因在啟動序列期間發生的大電流需求而失效。
鑒於此類問題,本文中的示例積體電路(IC)裝置包括(除其它元件以外)產生時脈信號的振盪器,以及與該振盪器電性連接的相位發生器。該相位發生器將自該振盪器輸出的該時脈信號的波成為方波並輸出方波相位時脈信號。此類裝置還包括與該相位發生器電性連接的電荷泵。該電荷泵增加自該相位發生器輸出的該方波相位時脈信號的電壓,並於正常操作時輸出升壓時脈信號(例如,該電荷泵可為電壓倍增電路)。要注意的是,通過連接該電荷泵的升壓輸出節點與操作電壓源,在增加該方波相位時脈信號的電壓之前在該電荷泵上執行預充電操作。另外,能帶隙參考發生器與該電荷泵電性連接。該能帶隙參考發生器通過使用自該電荷泵輸出的該升壓時脈信號輸出穩定的電壓參考。該能帶隙參考發生器與操作於操作(第一)電壓的電路連接,且該電壓閾值低於該操作電壓。
此外,本文中的IC裝置包括與該能帶隙參考發生器及該電荷泵電性連接的多工器。該多工器具有第一輸入,其接收由該電荷泵向該能帶隙參考發生器輸出的該升壓時脈信號的電壓電平。該多工器具有第一輸出,其向該電荷泵輸出以下信號的其中之一:重試信號(若由該電荷泵輸出的該升壓時脈信號的該電壓電平低於電壓閾值);或泵信號(若由該電荷泵輸出的該升壓時脈信號的該電壓 電平不低於該電壓閾值)。該泵信號使該電荷泵向該能帶隙參考發生器輸出該升壓時脈信號。該重試信號使該電荷泵不向該能帶隙參考發生器輸出該升壓時脈信號,而是通過重新連接該電荷泵的該升壓輸出節點與該第一電壓源來重複該預充電操作。
更具體地說,該多工器包括與該電壓閾值匹配的電阻器,且該電阻器使該多工器輸出該重試信號或該泵信號。此外,該多工器可包括與該電荷泵的該升壓輸出節點連接的延遲元件,其延遲該升壓輸出節點與該操作電壓源的斷開。另外,該能帶隙參考發生器可包括或提供不同的負載,且本文中的積體電路裝置可包括不同長度延遲元件,其獨立連接各該不同負載與該電荷泵,以使各該不同負載在不同時間自該電荷泵接收該升壓時脈信號。
此外,該多工器通過輸出該重試信號可將由該振盪器輸出的該時脈信號的速率從初始時脈速率降低至較慢速率。當該多工器輸出該泵信號時,該時脈信號的速率恢復至該初始時脈速率。
本文中的各種方法利用振盪器產生時脈信號,以及(利用與該振盪器電性連接的相位發生器)將自該振盪器輸出的該時脈信號的波成為方波以輸出方波相位時脈信號。此類方法通過連接電荷泵的升壓輸出節點與操作電壓源(在增加該方波相位時脈信號的電壓之前)在電荷泵上執行預充電操作。在完成該預充電操作以後,這些方法(利用與該相位發生器電性連接的電荷泵)增加自該相位發 生器輸出的該方波相位時脈信號的電壓,以輸出升壓時脈信號,以及(利用與該電荷泵電性連接的能帶隙參考發生器)通過使用自該電荷泵輸出的該升壓時脈信號輸出穩定的電壓參考。該能帶隙參考發生器與操作於操作(第一)電壓的電路連接,且其中,該電壓閾值低於該操作電壓。
另外,此類方法(利用與該能帶隙參考發生器及該電荷泵電性連接的多工器)接收由該電荷泵向該能帶隙參考發生器輸出的該升壓時脈信號的電壓電平。因此,此類方法利用該多工器持續監控由該電荷泵輸出的該電壓電平,以確定何時輸出重試信號或泵信號。由此,這些方法自該多工器向該電荷泵輸出以下信號的其中之一:重試信號(若由該電荷泵輸出的該升壓時脈信號的該電壓電平低於電壓閾值);或泵信號(若由該電荷泵輸出的該升壓時脈信號的該電壓電平不低於該電壓閾值)。例如,該多工器可包括與該電壓閾值匹配的電阻器,且該電阻器使該多工器輸出該重試信號或該泵信號。此外,該多工器包括與該電荷泵的該升壓輸出節點連接的延遲元件,其延遲該升壓輸出節點與該操作電壓源的斷開。
回應該多工器輸出該泵信號,此類方法自該電荷泵向該能帶隙參考發生器輸出該升壓時脈信號。更具體地說,該能帶隙參考發生器可包括或連接不同的負載,且該積體電路裝置包括不同長度延遲元件,其獨立連接各該不同負載與該電荷泵,以使各該不同負載在不同時間自該電荷泵接收該升壓時脈信號。
另外,回應該多工器輸出該重試信號,這些方法避免自該電荷泵向該能帶隙參考發生器輸出該升壓時脈信號。另外,回應該多工器輸出該重試信號,這些方法通過重新連接該電荷泵的升壓輸出節點與第一電壓源來重複在該電荷泵上的該預充電操作。通過這些方法,該多工器通過輸出該重試信號可將由該振盪器輸出的該時脈信號的速率從初始時脈速率降低至較慢速率。當該多工器輸出該泵信號時,該時脈信號的速率恢復至該初始時脈速率。
100:積體電路裝置
102:振盪器
104:相位發生器
106:電荷泵
108:比較器、多工器
110:能帶隙參考發生器
114:開關
116:升壓輸出節點
120、122:電阻器
124:運算放大器
126:反相器
130:電晶體、p型場效應電晶體
132:電晶體、n型場效應電晶體
136、142:電晶體
138:電容器
140:反相器
144:電晶體、PFET
150、152:PFET
156:電晶體、NFET
RETRYP:重複預充電信號、重試預充電信號、重試信號
BG_VDD:升壓時脈信號
RETRYP:或該泵信號
VCS:電壓、泵信號
VDD:電壓
CLOCK:時脈信號
PUMP:泵信號
BEGINP、NBIAS:信號
THRESH:電壓閾值
200、202、204、206、208、210、240、242、244、246、248、250、252、254、300、302、304、306、308、310、312:項目
通過參照附圖自下面的詳細說明將更好地理解本文中的實施例,該些附圖並不一定按比例繪製,且其中:第1至4圖顯示依據本文中的實施例的積體電路裝置的示意圖;以及第5至7圖顯示本文中的實施例的流程圖。
如上所述,在低電壓、冷溫度,以及各種工藝角下,電荷泵可能無法啟動或者可能因在啟動序列期間存在的大電流需求而失效。為解決這些問題,本文中的系統及方法向電荷泵設計添加重試電路,以在較低電壓、不同溫度及工藝角下成功啟動泵。
更具體地說,本文中的電荷泵及控制電路經配置以在升壓供應電壓低於電源供應電壓時預充電升壓輸出節點至該電源供應電壓,並在該升壓輸出節點基本等 於或大於該電源供應電壓時使該電荷泵能夠產生升壓。
該電荷泵及控制電路包括響應時脈信號而在輸出節點上產生升壓的電壓倍增電路。另外,比較電路比較該輸出節點電壓與電源供應及邏輯以於該比較電路確定該輸出節點電壓小於該電源供應時,使場效應電晶體(field effect transistor;FET)能夠充電該輸出節點至該電源供應。否則,當該輸出節點電壓基本等於或大於該電源供應時,該比較電路使該電壓倍增電路能夠產生升壓。
在本文中的其它結構中,本文中的該電荷泵及控制電路包括回應可調時脈信號而在輸出節點上產生升壓的電壓倍增電路。這裡,該比較電路比較該輸出節點電壓與電源供應及邏輯以於該比較電路確定該輸出節點電壓小於該電源供應時,使該FET能夠充電該輸出節點至該電源供應。另外,當該輸出節點電壓基本等於或大於該電源供應時,該比較電路使該電壓倍增電路能夠以1X時脈速率產生升壓。隨後,若該輸出節點電壓低於該電源供應,則該FET被該比較電路重新啟用以充電該輸出節點;且當該輸出節點電壓基本等於或大於該電源供應時,該比較電路重新啟用該電壓倍增電路以產生升壓。
如第1圖中所示,本文中的示例積體電路(IC)裝置100包括(除其它元件以外)產生時脈信號(CLOCK)的振盪器102,以及與振盪器102電性連接的相位發生器104。相位發生器104將自振盪器102輸出的該時脈信號的波成為方波並輸出方波相位時脈信號。此類裝置還包括 與相位發生器104電性連接的電荷泵106(例如,電荷泵106可為電壓倍增電路)。電荷泵106增加自相位發生器104輸出的該方波相位時脈信號的電壓並輸出升壓時脈信號(BG_VDD)。
另外,能帶隙參考發生器110與電荷泵106電性連接。能帶隙參考發生器110通過使用自電荷泵106輸出的該升壓時脈信號輸出穩定的電壓參考信號(例如,電壓能帶隙參考(voltage bandgap reference;VBGR))。能帶隙參考發生器110與操作於操作(第一)電壓(例如,VCS)的電路(負載)連接,且電壓閾值低於該操作電壓(例如,在VSS與VCS之間;其中,BG_VDD是相對VCS較高的電壓,且VCS是相對VSS較高的電壓(其中,VSS可為0V))。
此外,本文中的該IC裝置包括與能帶隙參考發生器110及電荷泵106電性連接的比較器或多工器108。多工器108具有第一輸入,其接收由電荷泵106向能帶隙參考發生器110輸出的該升壓時脈信號BG_VDD的電壓電平。
多工器108具有第一輸出,其向電荷泵106輸出以下信號的其中之一:重複預充電信號(或重試預充電信號RETRYP),若由電荷泵106輸出的該升壓時脈信號BG_VDD的該電壓電平低於電壓閾值;或泵信號,若由電荷泵106輸出的該升壓時脈信號BG_VDD的該電壓電平不低於該電壓閾值。多工器108持續監控由電荷泵106輸出的該電壓電平,以確定何時輸出該重試信號RETRYP或 該泵信號。
該泵信號使電荷泵106向能帶隙參考發生器110輸出該升壓時脈信號BG_VDD。該重試信號RETRYP使電荷泵106不向能帶隙參考發生器110輸出該升壓時脈信號BG_VDD,而是通過連接電荷泵106的升壓輸出節點與該第一電壓源來預充電電荷泵106。
此外,如第2圖中所示,該振盪器可為可變振盪器112。在此類裝置中,通過向振盪器112輸出該重試信號或泵信號,多工器108將自振盪器112輸出的該時脈信號的速率從初始時脈速率降低至較慢速率。當多工器108輸出該泵信號時,經過一些延遲,該時脈信號的速率恢復至該初始時脈速率。在預充電期間減慢該時脈信號允許該電荷泵的各種元件有更多時間被上拉至適當的電壓,並於該多工器輸出該泵信號時增加該電荷泵成功啟動的概率。
第3圖較詳細顯示在增加該方波相位時脈信號的電壓之前在電荷泵106上執行初始預充電操作(回應啟動信號等)。更具體地說,通過使用開關114(其可為各種電晶體、放大器、反相器等的組合)連接電荷泵106的升壓輸出節點116與操作電壓源VCS來執行該預充電操作。要注意的是,開關114可獨立於多工器108,或者可為多工器108的部分;且為簡化本文中的討論,開關114被視為多工器108的部分。
第3圖還顯示將自電荷泵106的升壓輸出 節點116輸出的該升壓時脈信號BG_VDD提供給多工器108,以允許多工器108選擇該泵信號(VCS、PUMP等)或該重試預充電信號(RETRYP)。該泵信號設置開關114以允許該電荷泵向能帶隙參考發生器110輸出該升壓時脈信號。該重試信號設置開關114以防止電荷泵106向能帶隙參考發生器110輸出該升壓時脈信號,相反,該重試信號設置開關114以通過重新連接電荷泵106的升壓輸出節點116與該第一電壓源VCS來重複該預充電操作。
要注意的是,第3圖顯示開關114為延遲開關;不過,項目114中的箭頭表示該延遲是單向的(僅沿一個方向操作)。更具體地說,當執行預充電操作時,開關114連接電荷泵106的升壓輸出節點116與該操作電壓源VCS,而沒有延遲(使預充電盡可能快)。不過,當不存在該預充電信號時,開關114延遲升壓輸出節點116與該操作電壓源VCS的斷開(以較長時間地在升壓輸出節點116上保持該預充電狀態,並由此增加電荷泵106的成功啟動的可能性)。
第3圖還顯示能帶隙參考發生器110可包括、連接或提供不同的負載(負載0、負載1、負載N);且本文中的該積體電路裝置可包括獨立連接各該不同負載(負載0、負載1、負載N)與電荷泵106的不同時長延遲元件(延遲0、延遲1、延遲2等)。因此,該延遲元件(延遲0、延遲1、延遲2等)使各該不同負載(負載0、負載1、負載N)在不同時間自電荷泵106接收該升壓時脈信號 BG_VDD。這避免將所有負載與電荷泵106同時連接,而是錯開該負載與電荷泵106的連接,從而降低電荷泵106上的電壓消耗量,並降低電荷泵106停止操作或失效的可能性。
第4圖顯示上述比較器/多工器108的一個具體實施;不過,本領域的普通技術人員將理解,第4圖僅為一個例子,可結合本文中所述的結構及方法使用具有不同設計的其它多工器,且下面的申請專利範圍意圖包括所有此類替代設計。如第4圖中所示,多工器108包括電阻器120、122,其經尺寸設計以定義用於預充電重試的電壓閾值。電阻器120與操作電壓VCS連接,而電阻器122與低電壓(VSS)連接。如上所述,BG_VDD是相對VCS較高的(升壓)電壓,且VCS是相對VSS較高的電壓(其中,VSS可為0V)。電阻器120、122之間的節點表示電壓閾值(THRESH),其由多工器108使用以確定是否輸出由運算放大器124所確定的重試信號RETRYP或PUMP信號。
因此,輸入運算放大器124的閾值在VCS與VSS之間,由電阻器120、122確定。升壓信號BG_VDD被設為運算放大器124的參考信號,低電壓VSS是運算放大器124的負電壓供應,且操作電壓VCS是運算放大器124的正電壓供應。若由電荷泵106輸出的升壓BG_VDD低於閾值THRESH信號,這將使該運算放大器輸出較高的電壓(VCS),其為重試信號(RETRYP),且概念上為高或“1”信號。相反,若由電荷泵106輸出的升壓BG_VDD不低於 閾值THRESH信號,這將使該運算放大器輸出較低電壓(VSS),其為泵信號(PUMP),且概念上為低或“零”信號。
自運算放大器124輸出的該信號被反相器126反相並提供給電晶體130(p型場效應電晶體(PFET))及132(n型場效應電晶體(NFET))。該反相重試預充電信號為低信號並開啟電晶體130,該電晶體連接電容器138與VCS並對電容器138充電。該反相重試預充電(低)信號還關閉電晶體132,以防止電容器138放電。電容器138的電荷電平被反相器140反相並輸出為BEGINP信號,該信號被能帶隙參考發生器110用作其可開始操作(向ASIC負載供應恒定電壓(VBGR))的指示器。
當電容器138被放電時,有低信號提供給電晶體144(PFET)及156(NFET)。此低信號開啟電晶體144,該電晶體連接升壓輸出節點116的BG_VDD與PFET 150。這關閉電晶體150,從而斷開VCS與升壓輸出節點116。
電晶體130被反相泵信號關閉,該反相泵信號為高信號,但電晶體132被這樣的高信號開啟。這連接電容器138與電晶體136(NFET),電晶體136由NBIAS信號開啟或關閉。NBIAS信號在VCS與VSS之間(潛在地在這些電壓之間的大約一半處)。因此,提供給電晶體136的NBIAS限制當泵信號及電晶體132開啟時電容器138可被放電的量。NBIAS電壓經專門調節以限制電容器138的電壓下拉,從而延遲在運算放大器124輸出泵信號以後電容器138的放電。換句話說,電晶體136處於線性區並充當 電阻器(其與電容器138形成電阻器-電容器(RC)電路)。此RC電路(136、138)提供電容器138放電的單向延遲,而當低信號開啟電晶體130(對電容器138充電)時,對於電容器138充電不存在延遲。
因此,電晶體130、132、136及電容器138形成單向開關114,該開關如上所述,並於執行預充電操作時連接電荷泵106的升壓輸出節點116與操作電壓源VCS,而沒有延遲(以盡可能快地執行預充電);不過,當運算放大器124輸出泵信號時,開關114的RC電路延遲升壓輸出節點116與操作電壓源VCS的斷開(以較長時間地在升壓輸出節點116上保持該預充電狀態,從而增加電荷泵106的成功啟動的可能性)。
換句話說,NBIAS為中點電壓(在VSS與VCS之間),其用於單向延遲。此慢速下拉的目的(NFET 136、132開啟)是當系統首次啟動時,將電荷泵106保持於預充電。能帶隙參考發生器110使用BG_VDD並要求啟動時穩定的電壓參考。該延遲僅在下拉上,以在啟動時提供穩定的電壓VCS。不過,若電荷泵失效,這迫使系統盡可能快地進入預充電。此邏輯迅速地連接BG_VDD與VCS,以進行預充電。另外,此邏輯在啟動時緩慢地斷開BG_VDD與VCS。
當電容器138被完全充電時,這提供高信號以關閉電晶體144,並開啟電晶體156(電晶體152由VCS開啟);且這允許電晶體156、152充當高電壓BG_VDD電 路保護裝置。更具體地說,156及152為堆疊電晶體,其在該技術的可靠性限度內提供高電壓保護。另外,開啟電晶體156時,開啟電晶體150,從而連接VCS與升壓輸出節點116,以預充電BG_VDD至VCS。
電晶體142充當保護電路以防止BG_VDD到達接地。更具體地說,電晶體142為二極體配置電晶體,其預充電BG_VDD至VCS_VTHN(在大約VCS的閾值電壓範圍內),而不是使BG_VDD至VSS。PFET電晶體144為厚氧化物裝置(能夠操作較高電壓)並保護其它較薄的氧化物電晶體免受較高電壓BG_VDD(此外,其可為2X VCS)。
第5圖顯示本文中的一些操作的流程圖。更具體地說,如第5圖中所示,項目200為製程開始,且在項目202中,對晶片上電。在項目204中,當檢測到開始信號(關閉重置)或重試信號RETRYP時,電荷泵進入預充電模式。項目206顯示該預充電操作已完成,且振盪器運行,以及電荷泵試圖產生升壓能帶隙電壓BG_VDD(例如,使供應電壓加倍)。
項目208比較升壓BG_VDD與供應電壓VCS的部分。若升壓BG_VDD不小於供應電壓VCS的該部分,則製程進至項目210,其中,泵正常操作並自電荷泵向能帶隙系統輸出升壓BG_VDD。另一方面,若升壓BG_VDD小於供應電壓VCS的該部分,則製程返回項目204,其中,重複預充電操作並重試該開始序列。
第6圖顯示本文中的其它操作的流程圖。更 具體地說,如第6圖中所示,項目240為製程開始,且在項目242中,對晶片上電。在項目244中,當檢測到開始信號(關閉重置)或重試信號RETRYP時,電荷泵進入預充電模式。項目246顯示該預充電操作已完成,且振盪器運行於目標頻率,以及電荷泵試圖產生升壓BG_VDD(例如,使供應電壓加倍)。
項目248比較升壓BG_VDD與供應電壓VCS的部分。若升壓BG_VDD小於供應電壓VCS的該部分,則製程進至項目250,其中,降低振盪器的頻率,接著返回項目244,其中,重複預充電操作。在項目250中減慢時脈信號允許電荷泵的各種元件有更多時間被上拉至適當的電壓,並於多工器輸出泵信號時增加電荷泵成功啟動的概率。
在項目248中,一旦升壓BG_VDD不小於供應電壓VCS的該部分,製程即進至項目252,其中,將振盪器的頻率設為初始時脈速率(其與項目250中的降低速率相比為較高速率),以將時脈信號的頻率(如果曾經被降低)恢復至初始速率。在項目252中重置時脈速率以後,製程進至項目252至254,其中,泵正常操作且自電荷泵向能帶隙系統輸出升壓BG_VDD。
第7圖也顯示本文中的各種方法的流程圖,在項目300中,該等方法開始於利用振盪器產生時脈信號。在項目302中,這些方法(利用與該振盪器電性連接的相位發生器)將自該振盪器輸出的該時脈信號的波成為方波,以 輸出方波相位時脈信號。在項目304中,這些方法執行預充電操作,其通過連接電荷泵的升壓輸出節點與操作電壓源來充電該電荷泵的該升壓輸出節點。在項目304中的該預充電操作一經執行,這些方法即在項目306中利用該電荷泵增加自該相位發生器輸出的該方波相位時脈信號的電壓,以輸出升壓時脈信號。
在項目308中,這些方法(利用與該能帶隙參考發生器及該電荷泵電性連接的多工器)接收由該電荷泵向該能帶隙參考發生器輸出的該升壓時脈信號的電壓電平。因此,在項目308中,這些方法利用該多工器持續監控由該電荷泵輸出的該電壓電平,以確定何時輸出重試信號或泵信號。
由此,在項目308中,這些方法自該多工器向該電荷泵輸出以下信號的其中之一:重試信號(若由該電荷泵輸出的該升壓時脈信號的該電壓電平低於電壓閾值);或者泵信號(若由該電荷泵輸出的該升壓時脈信號的該電壓電平不低於該電壓閾值)。例如,該多工器可包括與該電壓閾值匹配的電阻器,其中,該電阻器設置該閾值,以使該多工器輸出該重試信號或該泵信號。因此,回應該多工器輸出該重試信號,這些方法通過重新連接該電荷泵的該升壓輸出節點與該操作電壓源來重複該預充電操作(在項目304中)。另外,如項目310中所示,通過這些方法,該多工器通過輸出該重試信號可選擇性地(如虛線所示)將項目300中由該振盪器輸出的該時脈信號的速率從初始時脈 速率降低至較慢速率。當該多工器輸出該泵信號時,該時脈信號的速率恢復至該初始時脈速率。
因此,回應在項目308中該多工器輸出該泵信號,這些方法自該電荷泵向該能帶隙參考發生器輸出該升壓時脈信號。另外,回應在項目308中該多工器輸出該重試信號,這些方法避免自該電荷泵向該能帶隙參考發生器輸出該升壓時脈信號。
在項目312中,這些方法(利用與該電荷泵電性連接的能帶隙參考發生器)利用自該電荷泵輸出的該升壓時脈信號輸出穩定的電壓參考。該能帶隙參考發生器與操作於操作(第一)電壓的電路(負載)連接,以及其中,該電壓閾值低於該操作電壓。另外,該能帶隙參考發生器可包括或連接不同的負載,且該積體電路裝置可包括不同時長延遲元件,獨立連接各該不同負載與該電荷泵。因此,在項目312中,這些方法提供不同的延遲,以使各該不同負載在不同時間自該電荷泵接收該升壓時脈信號。
存在各種類型的電晶體,其在如何被用於電路方面稍有差別。例如,雙極型電晶體具有被標記為基極、集極及射極的端子。在基極端子的小電流(也就是,在基極與射極之間流動)可控制或切換集極與射極端子之間的較大電流。另一個例子是場效應電晶體,其具有被標記為閘極、源極及汲極的端子。閘極的電壓可控制源極與汲極之間的電流。在此類電晶體內,半導體(溝道區)位於導電源區與類似導電的汲極(或導電源極/射極區)之間,且當 該半導體處於導電狀態時,該半導體允許電流在源極與汲極之間或集極與射極之間流動。閘極為導電元件,通過“閘極氧化物”(其為絕緣體)與該半導體電性隔開;且閘極內的電流/電壓變化使溝道區導電,以允許電流在源極與汲極之間流動。類似地,在基極與射極之間流動的電流使半導體導電,以允許電流在集極與射極之間流動。
儘管附圖中僅顯示一個或有限數目的電晶體,但本領域的普通技術人員將理解,可用本文中的實施例同時形成許多不同類型的電晶體,且附圖意圖顯示同時形成多個不同類型的電晶體;不過,出於清晰目的,可簡化附圖以僅顯示有限數目的電晶體,並使讀者更容易地意識到所示的不同特徵。這並非意圖限制此揭示,因為如本領域的普通技術人員所理解的那樣,此揭示適用於附圖中所顯示的包括許多各類型電晶體的結構。
附圖中的流程圖及方塊圖顯示依據各種實施例的裝置及方法的可能實施的架構、功能及操作。在此方面,該流程圖或方塊圖中的各方塊可表示模組、片斷或代碼部分,其包括一個或多個可執行指令以實施指定的邏輯功能。在一些替代實施中,方塊中所示的功能可在附圖中所示的順序之外發生。例如,連續顯示的兩個方塊實際上可基本同時執行,或者有時可以相反循序執行該些方塊,取決於所涉及的功能。還應當注意,該方塊圖和/或流程圖的各方塊以及該方塊圖和/或流程圖中的方塊的組合可通過執行指定功能或動作或者執行專用硬體與電腦指令的組 合的基於專用硬體的系統實施。
本文中所使用的術語僅是出於說明特定實施例的目的,並非意圖限制上述實施例。除非上下文中另外明確指出,否則本文中所使用的單數形式“一個”以及“該”也意圖包括複數形式。而且,本文中所使用的術語“右”、“左”、“直立”、“水準”、“頂部”、“底部”、“上方”、“下方”、“平行”、“垂直”等意圖說明當它們以附圖中取向並顯示時的相對位置(除非另外指出),且術語如“接觸”、“直接接觸”、“毗鄰”、“直接相鄰”、“緊鄰”等意圖表示至少一個元件物理接觸另一個元件(沒有其它元件隔開所述元件)。
本文中的實施例可用於各種電子應用,包括但不限於高級感測器、記憶體/資料儲存、半導體、微處理器以及其它應用。製造者可以原始晶圓形式(也就是,作為具有多個未封裝晶片的單個晶圓)、作為裸晶片,或者以封裝形式分配所得裝置及結構,例如積體電路(IC)晶片。在後一種情況中,該晶片設於單晶片封裝件中(例如塑膠承載件,其具有附著至主機板或其它更高層次承載件的引腳)或者多晶片封裝件中(例如陶瓷承載件,其具有單面或雙面互連或嵌埋互連)。在任何情況下,接著將該晶片與其它晶片、分立電路元件和/或其它信號處理裝置集成,作為(a)中間產品例如主機板的部分,或者作為(b)最終產品的部分。該最終產品可為包括積體電路晶片的任意產品,涉及範圍從玩具及其它低端應用直至具有顯示器、鍵盤或其它輸入裝置以及中央處理器的先進電腦產品。
關於當前實施例的說明用於示例及說明目的,而非意圖詳盡無遺或限於所揭示形式的實施例。許多修改及變更將對於本領域的普通技術人員顯而易見,而不背離本文中的實施例的範圍及精神。該些實施例經選擇及說明以最佳解釋其原理及實際應用,並使本領域的普通技術人員能夠理解具有適合所考慮的特定應用的各種變更的各種實施例。
儘管上面僅結合有限數目的實施例來詳細說明,但很容易理解,本文中的實施例不限於這些揭示。相反,可修改本文中的元件以包含此前未說明但符合本文的精神及範圍的任意數目的變化、更改、替代或均等佈置。此外,儘管已說明各種實施例,但應當理解,本文中的實施方式可僅被某些所述實施例包括。相應地,申請專利範圍將不被視為被上述說明限制。除非特別說明,否則提及單數元件並不意圖意味著“一個且僅一個”,而是“一個或多個”。本案中所述的各種實施例的元件等同的所有結構及功能為本領域的普通技術人員(其已知的或後來逐漸知道的)通過引用明確包含於此並意圖被本案包括。因此,應當理解,在所揭示的特定實施例中可作變更,其落入如所附申請專利範圍所概述的上述範圍內。
100:積體電路裝置
102:振盪器
104:相位發生器
106:電荷泵
108:比較器、多工器
110:能帶隙參考發生器

Claims (20)

  1. 一種積體電路裝置,包括:電荷泵;能帶隙參考發生器,與該電荷泵電性連接;以及多工器,與該能帶隙參考發生器及該電荷泵電性連接,其中,該多工器具有第一輸入,其接收由該電荷泵向該能帶隙參考發生器輸出的升壓時脈信號的電壓電平,其中,該多工器具有第一輸出,其向該電荷泵輸出以下信號的其中之一:重試信號,若由該電荷泵輸出的該電壓電平低於電壓閾值;或者,泵信號,若由該電荷泵輸出的該電壓電平不低於該電壓閾值,以及其中,該泵信號使該電荷泵向該能帶隙參考發生器輸出電壓,且該重試信號使該電荷泵不向該能帶隙參考發生器輸出電壓並通過連接該電荷泵的升壓輸出節點與第一電壓源來預充電該電荷泵。
  2. 如申請專利範圍第1項所述的積體電路裝置,其中,該多工器包括與該電荷泵的該升壓輸出節點連接的延遲元件,該延遲元件延遲該升壓輸出節點與該第一電壓源的斷開。
  3. 如申請專利範圍第1項所述的積體電路裝置,其中,由該電荷泵輸出的該電壓電平包括時脈信號,且該多工器通過輸出該重試信號將該時脈信號的速率從初始時脈 速率降低至較慢速率。
  4. 如申請專利範圍第3項所述的積體電路裝置,其中,當該多工器輸出該泵信號時,該時脈信號的該速率恢復至該初始時脈速率。
  5. 如申請專利範圍第1項所述的積體電路裝置,其中,該能帶隙參考發生器包括不同負載,且該積體電路裝置包括不同長度延遲元件,其獨立連接各該不同負載與該電荷泵,以使各該不同負載在不同時間自該電荷泵接收該升壓時脈信號。
  6. 如申請專利範圍第1項所述的積體電路裝置,其中,該能帶隙參考發生器與操作於操作電壓的電路連接,以及其中,該電壓閾值低於該操作電壓。
  7. 如申請專利範圍第1項所述的積體電路裝置,其中,該電荷泵包括電壓倍增電路。
  8. 一種積體電路裝置,包括:振盪器,產生時脈信號;相位發生器,與該振盪器電性連接,其中,該相位發生器將自該振盪器輸出的該時脈信號的波成為方波並輸出方波相位時脈信號;電荷泵,與該相位發生器電性連接,其中,該電荷泵增加自該相位發生器輸出的該波方相位時脈信號的電壓並輸出升壓時脈信號,以及其中,通過連接該電荷泵的升壓輸出節點與第一電壓源以在增加該方波相位時脈信號的該電壓之前在該電荷泵上執行預充電操作; 以及能帶隙參考發生器,與該電荷泵電性連接,其中,該能帶隙參考發生器通過使用自該電荷泵輸出的該升壓時脈信號輸出穩定的電壓參考;以及多工器,與該能帶隙參考發生器及該電荷泵電性連接,其中,該多工器具有第一輸入,其接收由該電荷泵向該能帶隙參考發生器輸出的該升壓時脈信號的電壓電平,其中,該多工器具有第一輸出,其向該電荷泵輸出以下信號的其中之一:重試信號,若由該電荷泵輸出的該升壓時脈信號的該電壓電平低於電壓閾值;或者,泵信號,若由該電荷泵輸出的該升壓時脈信號的該電壓電平不低於該電壓閾值,其中,該泵信號使該電荷泵向該能帶隙參考發生器輸出該升壓時脈信號,以及其中,該重試信號使該電荷泵不向該能帶隙參考發生器輸出該升壓時脈信號,並通過重新連接該電荷泵的該升壓輸出節點與該第一電壓源來重複該預充電操作。
  9. 如申請專利範圍第8項所述的積體電路裝置,其中,該多工器包括與該電荷泵的該升壓輸出節點連接的延遲元件,其延遲該升壓輸出節點與該第一電壓源的斷開。
  10. 如申請專利範圍第8項所述的積體電路裝置,其中,由該電荷泵輸出的該電壓電平包括時脈信號,且該多工器 通過輸出該重試信號將該時脈信號的速率從初始時脈速率降低至較慢速率。
  11. 如申請專利範圍第10項所述的積體電路裝置,其中,當該多工器輸出該泵信號時,該時脈信號的該速率恢復至該初始時脈速率。
  12. 如申請專利範圍第8項所述的積體電路裝置,其中,該能帶隙參考發生器包括不同負載,且該積體電路裝置包括不同長度延遲元件,其獨立連接各該不同負載與該電荷泵,以使各該不同負載在不同時間自該電荷泵接收該升壓時脈信號。
  13. 如申請專利範圍第8項所述的積體電路裝置,其中,該能帶隙參考發生器與操作於操作電壓的電路連接,以及其中,該電壓閾值低於該操作電壓。
  14. 如申請專利範圍第8項所述的積體電路裝置,其中,該電荷泵包括電壓倍增電路。
  15. 一種操作積體電路裝置之方法,包括:利用振盪器產生時脈信號;通過連接電荷泵的升壓輸出節點與第一電壓源預充電接收該時脈信號的該電荷泵;利用該電荷泵增加該時脈信號的電壓,以產生升壓時脈信號;在多工器中接收由該電荷泵輸出的該升壓時脈信號的電壓電平;自該多工器向該電荷泵輸出以下信號的其中之一: 重試信號,若該升壓時脈信號的該電壓電平低於電壓閾值;或者泵信號,若該升壓時脈信號的該電壓電平不低於該電壓閾值;回應該多工器輸出該泵信號,自該電荷泵向能帶隙參考發生器輸出該升壓時脈信號;回應該多工器輸出該重試信號,避免自該電荷泵向該能帶隙參考發生器輸出該升壓時脈信號;以及通過重新連接該電荷泵的該升壓輸出節點與該第一電壓源以回應該多工器輸出該重試信號而重複該電荷泵的該預充電。
  16. 如申請專利範圍第15項所述的方法,其中,該多工器包括與該電荷泵的該升壓輸出節點連接的延遲元件,其延遲該升壓輸出節點與該第一電壓源的斷開。
  17. 如申請專利範圍第15項所述的方法,其中,由該電荷泵輸出的該電壓電平包括時脈信號,以及其中,輸出該重試信號將該時脈信號的速率從初始時脈速率降低至較慢速率。
  18. 如申請專利範圍第17項所述的方法,其中,輸出該泵信號將該時脈信號的該速率恢復至該初始時脈速率。
  19. 如申請專利範圍第15項所述的方法,其中,該能帶隙參考發生器包括不同負載,且該積體電路裝置包括不同長度延遲元件,其獨立連接各該不同負載與該電荷泵,其中,該方法還包括提供該升壓時脈信號的不同延遲, 以使各該不同負載在不同時間自該電荷泵接收該升壓時脈信號。
  20. 如申請專利範圍第15項所述的方法,其中,該能帶隙參考發生器與操作於操作電壓的電路連接,以及其中,該電壓閾值低於該操作電壓。
TW107121316A 2017-11-27 2018-06-21 積體電路裝置及其操作方法 TWI718383B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/822,318 US10673321B2 (en) 2017-11-27 2017-11-27 Charge pump circuit with built-in-retry
US15/822,318 2017-11-27

Publications (2)

Publication Number Publication Date
TW201926835A TW201926835A (zh) 2019-07-01
TWI718383B true TWI718383B (zh) 2021-02-11

Family

ID=66442183

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107121316A TWI718383B (zh) 2017-11-27 2018-06-21 積體電路裝置及其操作方法

Country Status (4)

Country Link
US (2) US10673321B2 (zh)
CN (1) CN109842293B (zh)
DE (1) DE102018218550A1 (zh)
TW (1) TWI718383B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8816659B2 (en) * 2010-08-06 2014-08-26 Peregrine Semiconductor Corporation Low-noise high efficiency bias generation circuits and method
US10868467B1 (en) * 2019-09-22 2020-12-15 Nanya Technology Corporation Pump circuit, pump device, and operation method of pump circuit
CN110912401B (zh) * 2019-10-30 2021-05-28 芯创智(北京)微电子有限公司 一种电压倍增电路
CN113991999B (zh) * 2021-10-18 2024-02-06 上海华虹宏力半导体制造有限公司 电荷泵升压系统

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010061507A (ko) * 1999-12-28 2001-07-07 박종섭 포지티브 차지 펌프 회로
US6552600B2 (en) * 2001-03-15 2003-04-22 Intel Corporation Initialization of negative charge pump
US20040124907A1 (en) * 2001-02-28 2004-07-01 Dean Allum Power efficient integrated charge pump using clock gating
US8405375B2 (en) * 2011-06-24 2013-03-26 Elite Semiconductor Memory Technology Inc. Intermittently activated bandgap reference circuit
US20140253180A1 (en) * 2013-03-05 2014-09-11 Qualcomm Incorporated Charge pump power savings

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5268871A (en) 1991-10-03 1993-12-07 International Business Machines Corporation Power supply tracking regulator for a memory array
JP3580693B2 (ja) * 1998-03-19 2004-10-27 シャープ株式会社 チャージ・ポンプ回路
US6310789B1 (en) 1999-06-25 2001-10-30 The Procter & Gamble Company Dynamically-controlled, intrinsically regulated charge pump power converter
US6504422B1 (en) 2000-11-21 2003-01-07 Semtech Corporation Charge pump with current limiting circuit
US6943617B2 (en) 2003-12-29 2005-09-13 Silicon Storage Technology, Inc. Low voltage CMOS bandgap reference
US7956673B2 (en) * 2008-08-11 2011-06-07 Micron Technology, Inc. Variable stage charge pump and method for providing boosted output voltage
US7973592B2 (en) 2009-07-21 2011-07-05 Sandisk Corporation Charge pump with current based regulation
CN101741242B (zh) * 2010-01-21 2012-02-15 中国科学院上海微系统与信息技术研究所 电荷泵及其工作方法
CN101814829B (zh) * 2010-04-22 2015-09-16 上海华虹宏力半导体制造有限公司 电荷泵电路的参考电压产生电路及电荷泵电路
US8760131B2 (en) * 2012-01-06 2014-06-24 Micrel, Inc. High bandwidth PSRR power supply regulator
US9312688B1 (en) 2012-09-28 2016-04-12 Maxim Integrated Products, Inc. Power supply protection system
CN102882369B (zh) * 2012-10-26 2015-01-28 嘉兴禾润电子科技有限公司 一种电机驱动器芯片中的电荷泵电路
GB2509170B (en) * 2012-12-21 2019-02-27 Displaylink Uk Ltd Image transformation
EP2849326A1 (en) 2013-09-11 2015-03-18 ST-Ericsson SA Suspend mode in charge pump

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010061507A (ko) * 1999-12-28 2001-07-07 박종섭 포지티브 차지 펌프 회로
US20040124907A1 (en) * 2001-02-28 2004-07-01 Dean Allum Power efficient integrated charge pump using clock gating
US6552600B2 (en) * 2001-03-15 2003-04-22 Intel Corporation Initialization of negative charge pump
US8405375B2 (en) * 2011-06-24 2013-03-26 Elite Semiconductor Memory Technology Inc. Intermittently activated bandgap reference circuit
US20140253180A1 (en) * 2013-03-05 2014-09-11 Qualcomm Incorporated Charge pump power savings

Also Published As

Publication number Publication date
US20200295653A1 (en) 2020-09-17
CN109842293A (zh) 2019-06-04
US10673321B2 (en) 2020-06-02
DE102018218550A1 (de) 2019-05-29
CN109842293B (zh) 2021-04-09
TW201926835A (zh) 2019-07-01
US20190165669A1 (en) 2019-05-30
US10971996B2 (en) 2021-04-06

Similar Documents

Publication Publication Date Title
TWI718383B (zh) 積體電路裝置及其操作方法
US5336939A (en) Stable internal clock generation for an integrated circuit
US6239650B1 (en) Low power substrate bias circuit
TWI430574B (zh) 電源控制電路及方法
US6870408B2 (en) Power-up circuit
US20060028266A1 (en) Voltage generating circuit
JPH064181A (ja) パワーオンリセット信号発生装置
US10630078B2 (en) Energy harvester power indicator and power management circuitry
US8130028B2 (en) CMOS charge pump with improved latch-up immunity
JPH0674980A (ja) 電力消費の極めて低い電圧閾値検出回路
US10473716B2 (en) Leakage current measurement circuit, integrated circuit and system including same
US20170104483A1 (en) Power-on reset circuit
US9729138B1 (en) Circuits and systems having low power power-on-reset and/or brown out detection
KR19980028350A (ko) 반도체 메모리 소자의 전압 발생 장치
US9654096B1 (en) Low variation power-on-reset circuit
US10348292B1 (en) Power-on reset signal generating apparatus and voltage detection circuit thereof
US9407255B2 (en) Circuit
US10044260B2 (en) Charge pump circuit and voltage generating device including the same
US9543827B2 (en) Internal voltage generation circuits
US4816777A (en) Controlled oscillator
KR101033489B1 (ko) 반도체 메모리 장치의 파워 온 리셋 신호 생성 회로
US20240213961A1 (en) Clock adjustment circuit with bias scheme
KR100574500B1 (ko) 반도체 장치의 초기화 신호 발생회로
US20110316592A1 (en) Refresh operation during low power mode configuration
US8194491B2 (en) Power-up circuit

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees