TWI712179B - 積體晶片及其形成方法與操作方法 - Google Patents

積體晶片及其形成方法與操作方法 Download PDF

Info

Publication number
TWI712179B
TWI712179B TW108133569A TW108133569A TWI712179B TW I712179 B TWI712179 B TW I712179B TW 108133569 A TW108133569 A TW 108133569A TW 108133569 A TW108133569 A TW 108133569A TW I712179 B TWI712179 B TW I712179B
Authority
TW
Taiwan
Prior art keywords
transistor
semiconductor substrate
semiconductor
mesa
transfer
Prior art date
Application number
TW108133569A
Other languages
English (en)
Other versions
TW202021143A (zh
Inventor
施俊吉
楊敦年
亞歷山大 卡爾尼斯基
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202021143A publication Critical patent/TW202021143A/zh
Application granted granted Critical
Publication of TWI712179B publication Critical patent/TWI712179B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • H01L27/14629Reflectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • H01L27/14614Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor having a special gate structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14632Wafer-level processed structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76256Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques using silicon etch back techniques, e.g. BESOI, ELTRAN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • H01L27/14605Structural or functional details relating to the position of the pixel elements, e.g. smaller pixel elements in the center of the imager compared to pixel elements at the periphery
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/1461Pixel-elements with integrated switching, control, storage or amplification elements characterised by the photosensitive area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1463Pixel isolation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14641Electronic components shared by two or more pixel-elements, e.g. one amplifier shared by two pixel elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14685Process for coatings or optical elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14687Wafer level processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/778Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • H01L21/76283Lateral isolation by refilling of trenches with dielectric material
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/62Detection or reduction of noise due to excess charges produced by the exposure, e.g. smear, blooming, ghost image, crosstalk or leakage between pixels
    • H04N25/621Detection or reduction of noise due to excess charges produced by the exposure, e.g. smear, blooming, ghost image, crosstalk or leakage between pixels for the control of blooming
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/79Arrangements of circuitry being divided between different or multiple substrates, chips or circuit boards, e.g. stacked image sensors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electromagnetism (AREA)
  • Manufacturing & Machinery (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

本申請案之各種實施例是關於一種絕緣層上半導體(SOI) DoP影像感測器及一種用於形成SOI DoP影像感測器的方法。在一些實施例中,半導體基底包括浮動節點及集極區。光偵測器位於半導體基底中且部分地由集極區界定。轉移電晶體位於半導體基底上方。集極區及浮動節點分別界定轉移電晶體之源極/汲極區。半導體台面位於半導體基底上方且與半導體基底間隔開。讀出電晶體位於半導體台面上且由半導體台面部分地界定。半導體台面位於讀出電晶體與半導體基底之間。通孔自浮動節點延伸至讀出電晶體之閘電極。

Description

積體晶片及其形成方法與操作方法
本發明的實施例是有關於積體晶片及其形成方法與操作方法。
互補金屬氧化物半導體(Complementary metal-oxide semiconductor;CMOS)影像感測器用於諸如相機、平板電腦、智慧型電話等等的各種現代電子裝置中。CMOS影像感測器可為前側照明(front-side illuminated;FSI)或背側照明(back-side illuminated;BSI)的。與FSI CMOS影像感測器相比較,BSI CMOS影像感測器具有較佳靈敏度、較佳角度回應(angular response)以及較高金屬佈線靈活性。
根據本發明的實施例,一種積體晶片,包括半導體基底、光偵測器、轉移電晶體、半導體台面、讀出電晶體以及通孔。半導體基底包括浮動節點及集極區。光偵測器位於所述半導體基底中,其中所述光偵測器部分地由所述集極區界定。轉移電晶體位於所述半導體基底上方,其中所述集極區及所述浮動節點分別界 定所述轉移電晶體之多個源極/汲極區。半導體台面位於所述半導體基底上方且與所述半導體基底間隔開。讀出電晶體位於所述半導體台面上且由所述半導體台面部分地界定,其中所述半導體台面位於所述讀出電晶體與所述半導體基底之間。通孔自所述浮動節點延伸且電耦合至所述讀出電晶體。
根據本發明的實施例,一種用於形成積體晶片的方法,包括:形成在第一半導體基底中相鄰的第一光偵測器及第二光偵測器;形成位於所述第一半導體基底上且由所述第一半導體基底部分地界定的第一轉移電晶體及第二轉移電晶體,其中所述第一轉移電晶體及所述第二轉移電晶體分別位於所述第一光偵測器及所述第二光偵測器處且電耦合至所述第一光偵測器及所述第二光偵測器;沈積介電層,以覆蓋所述第一轉移電晶體及所述第二轉移電晶體;經由所述介電層將第二半導體基底接合至所述第一半導體基底;在所述第二半導體基底中執行第一選擇性蝕刻以形成位於所述第一光偵測器與所述第二光偵測器之間且與所述第一光偵測器及所述第二光偵測器相鄰的半導體台面;以及形成位於所述半導體台面上且由所述半導體台面部分地界定的讀出電晶體,其中所述讀出電晶體電耦合至所述第一轉移電晶體及所述第二轉移電晶體。
根據本發明的實施例,一種操作積體晶片的方法,包括:提供影像感測器,所述影像感測器包括:半導體基底,包括本體區及在所述本體區上方的浮動節點;光偵測器,位於所述半導體基底中;轉移電晶體,上覆於所述光偵測器;半導體台面,位於所述半導體基底上方且與所述半導體基底間隔開;以及重置電晶 體,位於所述半導體台面上且電耦合至所述浮動節點,其中所述半導體台面位於所述重置電晶體與所述半導體基底之間;使用所述轉移電晶體及所述重置電晶體自所述光偵測器及所述浮動節點清除電荷,其中所述本體區在所述清除期間偏壓於約0伏;以及在所述本體區偏壓於負電壓時,將所述光偵測器中累積的電荷轉移至所述浮動節點,其中所述轉移包括在所述重置電晶體處於斷開狀態時將所述轉移電晶體設置為接通狀態。
100、200、600、700、900、1000、1200、1600A至1600R、1700A至1700K:橫截面圖
102:畫素
104:基底
104b:本體區
104c:集極區
104c1:淺集極區
104c2:深集極區
106:完整深度BDTI結構
108:光偵測器
110:轉移電晶體
112:轉移閘電極
114:轉移閘極介電層
116:浮動節點
118:台面
118d:元件台面
118p:讀取台面
120:讀取通孔
122:源極隨耦器電晶體
124:源極隨耦器閘電極
126:閘極介電層
128:層級間襯墊
130:元件間接觸通孔
132、1628:導線
134:內連線接觸通孔
136:導線間通孔
138:內連線結構
140:前側介電層
140ild:層間介電結構
140ild1:第一ILD層
140ild3:第三ILD層
140ild2:第二ILD層
140imd:金屬間介電層
202:背側介電襯裡
204:背側介電層
206:屏蔽件
208:淺單元阱
208':淺阱
210:深單元阱
210':深阱
212:第一層級側壁間隔件
214:台面硬式罩幕結構
214l:下部台面硬式罩幕層
214u:上部台面硬式罩幕層
216:讀取台面介電層
218:蝕刻停止層
220:緩衝層
300A、300B、800A、800B、1100A、1100B、1300A、1300B、1500A、1500B:頂部佈局
302:溝渠
304:列選擇電晶體
306、306':重置電晶體
308:源極/汲極區
310:列選擇閘電極
312:重置閘電極
400:電路圖
402:虛線
500:時序圖
702:讀取區
704:埋入式通道區
1602:屏蔽氧化層
1604:溝渠硬式罩幕
1606:犧牲氧化層
1608:轉移閘極層
1610:台面基底
1612:讀取通孔硬式罩幕
1614:讀取通孔開口
1616:晶種層
1618:第一多晶矽層
1620:接觸通孔硬式罩幕
1622:接觸通孔開口
1624:第二多晶矽層
1626:積體電路晶片
1800:方塊圖
1802、1804、1806、1808、1810、1812、1814、1816、1818:動作
A-A'、B-B'、C-C'、D-D':線
D1、D2:第一距離
DT:深度
Tbs、Tfpl、Tild、Tms、Tspl、Ttgl:厚度
VOUT:輸出電壓
VPSUB:基底電壓
VRSTD:重置汲極電壓
VRSTG:重置閘極電壓
VSELG:閘極電壓
VTXG<1...4>:轉移閘極電壓
Wcv、WT:寬度
當結合附圖閱讀時,自以下詳細描述最佳地理解本發明之態樣。應注意,根據業界中的標準慣例,各種特徵未按比例繪製。實際上,可出於論述清楚起見,任意地增加或減小各種特徵之尺寸。
圖1說明絕緣層上半導體(semiconductor-on-insulator;SOI)元件上光偵測器(device-over-photodetector;DoP)影像感測器之一些實施例的橫截面圖。
圖2說明圖1之SOI DoP影像感測器之一些更詳細實施例的橫截面圖。
圖3A及圖3B說明圖2之SOI DoP影像感測器之一些實施例的各種頂部佈局。
圖4說明圖2之SoI DoP影像感測器之一些實施例的電路圖。
圖5說明圖4之SOI DoP影像感測器之一些實施例的時序圖。
圖6說明其中內連線結構具有不同組態的圖2之SOI DoP影像感測器之一些替代實施例的橫截面圖。
圖7說明其中省略讀取台面的圖2之SOI DoP影像感測器之一些替代實施例的橫截面圖。
圖8A及圖8B說明圖7之SOI DoP影像感測器之一些實施例的頂部佈局。
圖9說明其中讀取區位於源極隨耦器電晶體與各別轉移電晶體之間的圖7之SOI DoP影像感測器之一些替代實施例的橫截面圖。
圖10說明其中省略層級間襯墊及元件間接觸通孔的圖6之SOI DoP影像感測器之一些替代實施例的橫截面圖。
圖11A及圖11B說明圖10之SOI DoP影像感測器之一些實施例的頂部佈局。
圖12說明其中轉移閘電極包圍對應浮動節點的圖2之SOI DoP影像感測器之一些替代實施例的橫截面圖。
圖13A及圖13B說明圖12之SOI DoP影像感測器之一些實施例的頂部佈局。
圖14說明其中省略讀取台面的圖12之SOI DoP影像感測器之一些替代實施例的橫截面圖。
圖15A及圖15B說明圖14之SOI DoP影像感測器之一些實施例的頂部佈局。
圖16A至圖16R說明用於形成SOI DoP影像感測器的方法之一些實施例的一系列橫截面圖。
圖17A至圖17K說明其中省略讀取台面的圖16A至圖16R之方法之一些替代實施例的一系列橫截面圖。
圖18說明圖16A至圖16R以及圖17A至圖17K的方法之一 些實施例的方塊圖。
本發明提供用於實施本發明的不同特徵的許多不同實施例或實例。以下描述組件及配置的具體實例以簡化本發明。當然,這些組件及配置僅為實例且不意欲為限制性的。舉例而言,在以下描述中,第一特徵在第二特徵上方或上的形成可包含第一特徵及第二特徵直接接觸地形成的實施例,且亦可包含額外特徵可在第一特徵與第二特徵之間形成使得第一特徵與第二特徵可不直接接觸的實施例。另外,本發明可在各種實例中重複圖式元件符號及/或字母。此重複是出於簡化及清楚之目的,且自身並不規定所論述之各種實施例及/或組態之間的關係。
此外,為易於描述,可在本文中使用空間相對術語,諸如「在...下方」、「在...之下」、「下部」、「在...上方」、「上部」以及類似者,以描述如圖式中所說明的一個元件或特徵與另一(一些)元件或特徵的關係。除圖式中所描繪的定向以外,空間相對術語意欲涵蓋元件在使用或操作中之不同定向。設備可以其他方式定向(旋轉90度或處於其他定向),且本文中所使用的空間相對描述詞可同樣相應地進行解釋。
塊狀矽元件上光偵測器(DoP)影像感測器可例如包括由完整深度前側深溝渠隔離(frontside deep trench isolation;FDTI)結構或部分深度背側深溝渠隔離(backside deep trench isolation;BDTI)結構分離的多個光偵測器。具有完整深度FDTI結構的塊狀矽DoP影像感測器可例如具有用於轉移電晶體及讀出電晶體之 受限的矽表面區域、受限的縮放(scaling)、高雜訊、來自後段製程(back-end-of-line;BEOL)內連線結構之高寄生電容以及深垂直轉移閘極。因為完整深度FDTI結構佔據了可另外作為矽表面區域的表面區域,用於轉移電晶體及讀出電晶體的矽表面區域可例如是受限的。因為用於轉移電晶體及讀出電晶體的矽表面區域受限,縮放可例如是受限的。由於轉移電晶體及讀出電晶體定位於小的矽表面區域,雜訊及來自BEOL內連線結構之寄生電容可例如為高的。因此,與轉移電晶體及讀出電晶體電耦合的BEOL內連線結構之導電特徵定位於小區域。具有部分深度BDTI結構的塊狀矽DoP影像感測器可例如具有光偵測器之間的低光學隔離、低串音(cross talk)、光偵測器之間的低電隔離、低滿阱容量(full well capacity;FWC)、低抗模糊(anti-blooming)以及深垂直轉移閘極。因為部分深度BDTI結構為部分深度,光學隔離及電隔離可例如為低的。因為低光學隔離,串音可例如為高的。因為低電隔離,FWC可例如為低的,且因此抗模糊可例如為低的。
本申請案之各種實施例是關於一種絕緣層上半導體(SOI)DoP影像感測器及一種用於形成SOI DoP影像感測器的方法。在一些實施例中,SOI DoP影像感測器包括半導體基底、多個光偵測器、多個轉移電晶體、半導體台面(mesa)以及讀出電晶體。多個光偵測器位於半導體基底中。轉移電晶體位於分別在光偵測器處的半導體基底之前側上,且包括單獨的轉移閘極。讀出電晶體位於在多個光偵測器之間的邊界正上方的半導體台面上。半導體台面位於半導體基底上方且與半導體基底間隔開,半導體台面位於在半導體基底之前側上,且位於讀出電晶體與半導 體基底之間。在一些實施例中,讀出電晶體為源極隨耦器電晶體(source-follower transistor),且包括藉由轉移電晶體選擇性地電耦合至光偵測器的閘電極。在一些實施例中,SOI DoP影像感測器更包括完整深度BDTI結構,所述完整深度BDTI結構自半導體基底之背側至半導體基底之前側延伸穿過半導體基底之整個厚度。完整深度BDTI結構位於多個光偵測器之間,且逐個地包圍多個光偵測器中的每一者。
因為完整深度BDTI結構,SOI DoP影像感測器可在光偵測器之間具有高光學隔離及電隔離。高光學隔離可引起光偵測器之間的低串音及高調製轉移函數(modulation transfer function;MTF)。高電隔離可引起高滿阱容量(FWC)且因此高抗模糊。因為光偵測器之間共用的讀出電晶體,雜訊(例如,隨機電報信號(random telegraph signal;RTS)雜訊及/或其他適合之雜訊)可為低的。因為半導體台面獨立於半導體基底,因此讀出電晶體位於與轉移電晶體及光偵測器不同的層級(level)上。因而,設計靈活性改善。舉例而言,為了高的近紅外(near infrared;NIR)靈敏度,可使用反射式淺溝渠隔離(shallow trench isolation;STI)光柵。作為另一實例,讀出電晶體可為接面閘極場效應電晶體(junction gate field-effect transistor;JFET)及/或完全空乏電晶體(full-depletion transistor)。因為讀出電晶體可為JFET,因此雜訊(例如,RTS雜訊及/或一些其他適合之雜訊)可為低的。此外,當讀出電晶體為源極隨耦器電晶體時,增益可為高的。因為讀出電晶體可為完全空乏電晶體,因此洩漏及接面電容可為低的。因此,當讀出電晶體為源極隨耦器電晶體時,轉移電晶體將電荷轉移至 浮動節點處的洩漏可為低的。
參考圖1,提供包括多個畫素102的SOI DoP影像感測器之一些實施例的橫截面圖100,所述多個畫素102位於基底104上。基底104可例如為塊狀單晶矽基底或一些其他適合之半導體基底。多個畫素102由完整深度BDTI結構106分隔開,所述完整深度BDTI結構106自基底104之背側至基底104之前側完全延伸穿過基底104,所述前側與所述背側相對。多個畫素102包括多個單獨的光偵測器108及多個單獨的轉移電晶體110。完整深度BDTI結構106可例如為或包括氧化物及/或一些其他適合之介電質。
多個光偵測器108位於基底104中,且由完整深度BDTI結構106電隔離及光學隔離。此外,光偵測器108由基底104之本體區104b與基底104之單獨的集極(collector)區104c之間的光接面界定。基底104之本體區104b及基底104之集極區104c具有相對的摻雜類型,且光接面可例如為PN接面或其他適合之光接面。光偵測器108可為或包括例如光電二極體或一些其他適合的光偵測器。
多個轉移電晶體110獨立於多個光偵測器108且分別上覆於所述多個光偵測器。此外,多個轉移電晶體包括多個單獨的轉移閘電極112。轉移閘電極112突出至集極區104c中,且藉由轉移閘極介電層114與基底104間隔開並位於基底104上方。轉移閘電極112可為或包括例如摻雜多晶矽及/或一些其他適合之導電材料。轉移閘極介電層114可為或包括例如氧化矽及/或一些其他適合之介電質。多個轉移電晶體110被配置為將多個光偵測器108分別選擇性地電耦合至基底104之多個單獨的浮動節點116。 浮動節點116可例如具有與集極區104c相同的摻雜類型及/或與本體區104b相對的摻雜類型。
因為完整深度BDTI結構106,SOI DoP影像感測器可在光偵測器108之間具有高光學隔離及電隔離。高光學隔離可引起光偵測器108之間的低串音及高MTF。高電隔離可引起高FWC且因此高抗模糊。
多個台面118位於基底104上方且與基底104間隔開,且上覆於完整深度BDTI結構106。台面118可為或包括例如單晶矽及/或一些其他適合之半導體材料。多個台面118包括多個讀取台面118p及元件台面118d。讀取(pickup)台面118p獨立於光偵測器108且分別上覆於所述光偵測器。此外,多個讀取台面118p藉由在其間延伸之多個單獨的讀取通孔120電耦合至基底104之本體區104b。讀取通孔120可例如為或包括摻雜單晶矽及/或一些其他適合之導電材料。此外,讀取通孔120可例如具有與基底104之本體區104b相同的摻雜類型,及/或可為或包括例如與本體區104b相同的材料。元件台面118d支撐且部分地界定源極隨耦器電晶體122。
源極隨耦器電晶體122包括環繞元件台面118d之頂部的源極隨耦器閘電極124。源極隨耦器閘電極124藉由閘極介電層126與元件台面118d間隔開。此外,源極隨耦器閘電極124在基底104上方與多個層級間(inter-level)襯墊128處於一共同高度。多個層級間襯墊128獨立於多個轉移閘電極112且分別上覆於所述多個轉移閘電極。源極隨耦器閘電極124及/或層級間襯墊128可為或包括例如摻雜多晶矽及/或一些其他適合之導電材料。閘極 介電層126可為或包括例如氧化矽及/或一些其他適合之介電質。
多個元件間(inter-device)接觸通孔130位於台面118與基底104之間。多個元件間接觸通孔130分別自多個轉移閘電極112分別延伸至多個層級間襯墊128,且亦分別自多個浮動節點116延伸至源極隨耦器閘電極124。在一些實施例中,元件間接觸通孔130為或包括摻雜多晶矽及/或一些其他適合之導電材料。摻雜類型可例如與浮動節點116、源極隨耦器閘電極124、層級間襯墊128或前述內容之任意組合相同。在一些實施例中,元件間接觸通孔130為或包括與源極隨耦器閘電極124及/或與層級間襯墊128相同的半導體材料。
因為源極隨耦器閘電極124電耦合至多個浮動節點116中的每一者,因此多個畫素102共用源極隨耦器電晶體122。因為此類共用,不存在緊密接近的多個源極隨耦器電晶體,且切換雜訊不在多個源極隨耦器電晶體之間傳送。因此,雜訊(例如,RTS雜訊及/或其他適合之雜訊)可為低的。
多個導線132、多個內連線接觸通孔134以及多個導線間通孔136堆疊在源極隨耦器電晶體122及台面118上方以界定內連線結構138。導線132及/或導線間通孔136可為或包括相同材料,即鋁銅、鋁、銅、一些其他適合之導電材料或前述內容之任意組合。內連線接觸通孔134可為或包括例如鎢、銅、鋁銅、一些其他適合之導電材料或前述內容的任意組合。
前側介電層140包圍導線132、內連線接觸通孔134以及導線間通孔136以及基底104之前側上的台面118及其他結構。前側介電層140可為或包括例如氧化矽、低介電常數(low-k)介 電質、碳化矽、氮化矽、一些其他適合之介電質或前述內容之任意組合。
因為台面118獨立於基底104,因此源極隨耦器電晶體122及其他讀出電晶體(未繪示)位於與轉移電晶體110及光偵測器108不同的元件層級上。因而,完整深度BDTI結構106並不會限制用於源極隨耦器電晶體122及其他讀出電晶體的半導體表面區域。因為半導體表面區域不受限制,因此影像感測器之縮放可改善。此外,雜訊及來自內連線結構之寄生電容可為低的。雜訊及寄生電容可為低的,此是因為轉移電晶體110及讀出電晶體(例如,源極隨耦器電晶體122)分布在較大區域上且因此內連線結構之導電特徵(例如,內連線接觸通孔134)分布在較大區域上。此外,因為半導體表面區域不受限制,因此設計靈活性改善。舉例而言,為了高NIR靈敏度,可使用反射式STI光柵。作為另一實例,源極隨耦器電晶體122可為JFET及/或完全空乏電晶體。因為讀出電晶體可為JFET,因此雜訊(例如,RTS雜訊及/或一些其他適合之雜訊)可為低的,且增益可為高的。因為源極隨耦器電晶體122可為完全耗盡電晶體,因此洩漏及接面電容可為低的。因此,浮動節點116處的洩漏可為低的。
參考圖2,提供圖1之SOI DoP影像感測器之一些更詳細實施例的橫截面圖200,其中完整深度BDTI結構106由背側介電襯裡202及背側介電層204界定。背側介電襯裡202襯於基底104之背側,且可例如為或包括高k介電層及/或一些其他適合之介電質。背側介電層204覆蓋基底104之背側上的背側介電襯裡202,且容納屏蔽件206。背側介電層204可例如為或包括氧化矽 及/或一些其他適合之介電質。
屏蔽件206防止來自於基底104之背側的輻射照射在完整深度BDTI結構106上。此外,屏蔽件206之側壁將來自於基底104之背側的輻射朝向光偵測器108反射,以減小串音且增強SOI DoP影像感測器之量子效率。屏蔽件206包含多個區段,所述多個區段獨立於多個完整深度BDTI結構106且分別在所述多個完整深度BDTI結構的區段之下。屏蔽件206可例如為或包括金屬及/或一些其他適合之反射材料。
多個集極區104c包括多個單獨的淺集極區104c1,且更包括分別在多個淺集極區104c1之下的多個單獨的深集極區104c2。淺集極區104c1及深集極區104c2共用共同摻雜類型但不同摻雜濃度。舉例而言,淺集極區104c1可具有比深集極區104c2更高的摻雜濃度。此外,淺集極區104c1及深集極區104c2具有與基底104之本體區104b相對的摻雜類型。舉例而言,淺集極區104c1及深集極區104c2可為N型且本體區104b可為P型,或反之亦然。
多個淺單元阱208及多個深單元阱210位於基底104中且獨立於多個畫素102。多個淺單元阱208分別上覆於多個集極區104c且分別在多個浮動節點116及多個讀取通孔120之下。多個深單元阱210分別沿畫素102之邊界包圍多個集極區104c。淺單元阱208及深單元阱210共用共同摻雜類型但不同摻雜濃度。舉例而言,淺單元阱208可具有比深單元阱210更高的摻雜濃度。此外,淺單元阱208及深單元阱210具有與基底104之本體區104b及/或讀取通孔120相同的摻雜類型但不同的摻雜濃度。另外,淺單元阱208及深單元阱210具有與浮動節點116及集極區104c相 對的摻雜類型。
多個第一層級側壁間隔件212獨立於多個轉移閘電極112且分別位於多個轉移閘電極112之側壁上。第一層級側壁間隔件212可為或包括例如氧化矽、氮化矽、一些其他適合之介電質或前述內容之任意組合。
多個台面硬式罩幕結構214獨立於多個台面118且分別覆蓋所述多個台面。此外,多個台面硬式罩幕結構214中之元件台面硬式罩幕結構(被繪示但未單獨地標記)位於元件台面118d處且將閘極介電層126定位至元件台面118d之側壁。在一些實施例中(如所說明),台面硬式罩幕結構214各自包括下部硬式罩幕及上部硬式罩幕。應注意,下部硬式罩幕及上部硬式罩幕被繪示但未單獨地標記。在替代實施例中,台面硬式罩幕結構214為單一層及/或材料。台面硬式罩幕結構214可例如為或包括氧化矽、氮化矽、一些其他適合之硬式罩幕材料或前述內容之任意組合。
多個讀取台面介電層216獨立於多個讀取台面118p之側壁且分別襯於所述多個讀取台面之側壁。讀取台面介電層216可為或包括例如氧化矽及/或一些其他適合之介電質。
層間介電(interlayer dielectric;ILD)結構140ild及多個金屬間介電(inter-metal dielectric;IMD)層140imd堆疊於基底104之前側上且藉由多個蝕刻停止層218彼此分離。ILD結構140ild、IMD層140imd以及蝕刻停止層218共同地界定包圍基底104之前側上之結構的前側介電層140(見圖1)。ILD結構140ild及IMD層140imd可為或包括例如氧化矽、低k介電質、一些其他適合之介電質或前述內容之任意組合。蝕刻停止層218可為或 包括例如氮化矽、碳化矽、一些其他適合之蝕刻停止材料或前述內容之任意組合。
緩衝層220分別在ILD結構140ild與層級間襯墊128之間及在ILD結構140ild與源極隨耦器閘電極124之間上覆於層級間襯墊128及源極隨耦器閘電極124。緩衝層220可為或包括例如氧化矽及/或一些其他適合之介電質。
參考圖3A,提供圖2之SOI DoP影像感測器之一些實施例的頂部佈局300A。圖2之橫截面圖200可例如沿著線A-A'截取。SOI DoP影像感測器包括至少四個畫素102,每一者作為圖2之畫素102來說明及描述。畫素102包括單獨的轉移電晶體110及單獨的浮動節點116。當自剖面來看時,轉移電晶體110包括在對應溝渠302(由虛線框以陰影表示)處延伸至對應光偵測器108(見圖2)中的單獨的轉移閘電極112。光偵測器108之浮動節點116及集極區104c(見圖2)分別界定轉移電晶體110之源極/汲極區。
元件間接觸通孔130位於轉移閘電極112及浮動節點116上。當自剖面來看時,轉移閘電極112上的元件間接觸通孔130自轉移閘電極112延伸至內連線結構138(見圖2)。當自剖面來看時,浮動節點116上的元件間接觸通孔130自浮動節點116延伸至源極隨耦器閘電極124(見圖2或圖3B)。
多個台面118包含多個讀取台面118p及元件台面118d。多個讀取台面118p獨立於多個畫素102且分別位於所述畫素處。此外,當在橫截面上來看時,讀取台面118p藉由多個讀取通孔120電耦合至基底104之本體區104b(見圖2)。元件台面118d支撐 源極隨耦器電晶體122(見圖2或圖3B)及其他讀出電晶體(未繪示)。此類其他讀出電晶體可例如包含重置電晶體(reset transistor)306(見圖3B)、列選擇電晶體(row select transistor)304(見圖3B)、一些其他適合之讀出電晶體或前述內容之任意組合。
參考圖3B,提供圖3A之SOI DoP影像感測器之一些更詳細實施例的頂部佈局300B,其中SOI DoP影像感測器更包括讀出電晶體及內連線接觸通孔134。讀出電晶體包括源極隨耦器電晶體122、列選擇電晶體304以及一對重置電晶體306。源極隨耦器電晶體122及列選擇電晶體304位於多個元件台面118d之共同元件台面上,且重置電晶體306位於多個元件台面118d之單獨的元件台面上。
讀出電晶體包括對應閘電極配置於其之間的對應源極/汲極區308。源極隨耦器電晶體122包括源極隨耦器閘電極124,列選擇電晶體304包括列選擇閘電極310,且重置電晶體306包括單獨的重置閘電極312。源極/汲極區308位於元件台面118d中且摻雜類型視電晶體類型而變化。舉例而言,讀出電晶體可為金屬氧化物半導體場效電晶體(metal-oxide-semiconductor field-effect transistors;MOSFET),且因此源極/汲極區308可具有與對應電晶體主體相對的摻雜類型。作為另一實例,讀出電晶體可為JFET,且因此源極/汲極區308即使具有比對應電晶體主體更高的摻雜濃度,亦可具有與對應電晶體主體相同的摻雜類型。電晶體主體可例如對應於元件台面118d之本體區或阱區。在一些實施例中,讀出電晶體中的一或多者為P通道場效應電晶體(field-effect transistor;FET),而讀出電晶體之其餘部分為N通道FET,或反之亦然。在一些實施例中,讀出電晶體為完全空乏型電晶體。換言之,讀出電晶體之空乏區延伸穿過元件台面118d之整個厚度。
因為台面118獨立於基底104,因此讀出電晶體位於與轉移電晶體110及光偵測器108(見圖2)不同的元件層級上。因而,讀出電晶體不受轉移電晶體110及光偵測器108約束。舉例而言,讀出電晶體可為JFET及/或完全空乏電晶體。作為另一實例,讀出電晶體可為P通道MOSFET及/或P通道JFET,而轉移電晶體可為N通道MOSFET。因為讀出電晶體可為JFET,因此雜訊(例如,RTS雜訊及/或一些其他適合之雜訊)可為低的,且增益可為高的。因為讀出電晶體可為完全空乏電晶體,因此洩漏及接面電容可為低的。
參考圖4,提供圖2之SOI DoP影像感測器之一些實施例的電路圖400,其中轉移電晶體110為N通道FET且讀出電晶體為P通道FET。轉移電晶體110及光偵測器108位於基底104(見圖2)上/中,而讀出電晶體位於基底104上方且與基底104間隔開。此由虛線402示意性地繪示。基底104為P型且經基底電壓VPSUB偏壓,而轉移電晶體110經轉移閘極電壓VTXG<1...4>偏壓。基底電壓VPSUB可例如經由讀取通孔120(見圖2及圖3B)施加至基底104之本體區104b(見圖2)。
讀出電晶體包括圖2及圖3B中的源極隨耦器電晶體122、列選擇電晶體304以及重置電晶體306。然而,圖3B之重置電晶體306在圖4內並聯地電耦合且因此被繪示為單個重置電晶體306'。列選擇電晶體304經選擇閘極電壓VSELG偏壓,重置電 晶體306'經重置閘極電壓VRSTG偏壓,且重置電晶體306'之汲極區經重置汲極電壓VRSTD偏壓。
在影像感測器之使用期間,重置電晶體306'藉由將光偵測器108及浮動節點116電耦合至重置汲極電壓VRSTD來清除光偵測器108中及浮動節點116處累積的電荷。轉移電晶體110中的一者隨後將多個光偵測器108中的對應一者中累積的電子轉移至浮動節點116。此外,源極隨耦器電晶體122增強浮動節點116處的經轉移電子,且列選擇電晶體304選擇允許讀出的畫素102。
因為讀出電晶體與轉移電晶體110及光偵測器108間隔開,因此來自讀出電晶體的切換雜訊及其他雜訊不注入至光偵測器108及/或轉移電晶體110中。因為讀出電晶體為P通道FET,而非N通道FET,因此在電子轉移期間,來自讀出元件的切換雜訊及其他雜訊可為低的,且浮動節點處的電壓擺幅(voltage swing)可為高的。對於前者,P通道FET通常具有比N通道FET更少的雜訊。對於後者,重置閘極電壓VRSTG產生「時脈饋通效應(clock feedthrough effect)」(例如,藉由電容耦合),所述時脈饋通效應改變浮動節點116處的電壓且有助於電子轉移。
當重置電晶體306'處於傳導狀態(亦即接通)時,浮動節點116處的電壓約與重置汲極電壓VRSTD相同。然而,當重置電晶體306'處於非導電狀態(亦即斷開)時,浮動節點116處的電壓依據重置閘極電壓VRSTG而向上或向下浮動。當重置閘極電壓VRSTG高於浮動節點116處的電壓時,浮動節點116處的電壓移動更高。當重置閘極電壓VRSTG低於浮動節點116處的電壓時,浮動節點116處的電壓移動更低。若重置電晶體306'為N通道FET, 則重置閘極電壓VRSTG在電荷轉移期間將處於低電壓(例如,大致0伏或一些其他適合之電壓)下。因此,浮動節點116處的電壓將向下浮動,且基底電壓VPSUB與浮動節點116處的電壓之間的電壓差將為小的。此小電壓差將轉而引起光偵測器上的小電場,且因此引起緩慢及潛在不完全的電荷轉移。在另一方面,因為重置電晶體306'為P通道FET,重置閘極電壓VRSTG在電子轉移期間處於高電壓(例如,大致2.5伏或一些其他適合之電壓)下。因此,浮動節點116處的電壓向上浮動,或者維持高壓,且基底電壓VPSUB與浮動節點116處的電壓之間的電壓差為高的。此高壓差轉而引起光偵測器上的大電場,且因此引起快速完全的電子轉移。
歸因於增強的電荷轉移,浮動節點116處的電壓在電子轉移期間經歷大擺幅,且因此列選擇電晶體304處的輸出電壓VOUT在電子轉移期間經歷大擺幅。此外,大擺幅並不依賴於升壓(boosting),所述升壓增加成本、複雜度以及電力消耗。升壓可例如在讀出電晶體為N通道FET時使用。舉例而言,重置閘極電壓VRSTG可經升壓,如此通道阻抗為低的且重置電晶體306'上的電壓降為小的。此引起浮動節點116處的較高初始電壓及因此較大擺幅。作為另一實例,選擇閘極電壓VSELG可經升壓,因此通道阻抗為低的且列選擇電晶體304上的電壓降為小的。此引起列選擇電晶體304處的較高輸出電壓VOUT及因此較大擺幅。
參考圖5,提供在光偵測器108中的任一者之讀出期間的圖4之SOI DoP影像感測器之一些實施例的時序圖500。首先,光偵測器108及浮動節點116藉由將重置電晶體306'及多個轉移電晶體110中的對應一者設置為導通(亦即接通)狀態而經重置。 此外,在轉移電晶體110處於非導通(亦即斷開)狀態時,浮動節點116藉由將重置電晶體306'設置為導通狀態而經重置。隨後,在重置電晶體306'處於非導通狀態時,光偵測器中累積的電荷藉由將對應於光偵測器之轉移電晶體設置為導通狀態而轉移至浮動節點116。所轉移電荷閘控所述源極隨耦器電晶體122,所述源極隨耦器電晶體增強用於讀出的所轉移電荷。此外,列選擇電晶體304經設置為導通狀態以允許讀出。
在一些實施例中,在電荷自光偵測器至浮動節點116之轉移期間,基底電壓VPSUB接地(亦即0伏)。在其他實施例(如所說明)中,基底電壓VPSUB在轉移期間為負的。負偏壓引起基底電壓VPSUB與浮動節點116處的電壓之間的高壓差。此高壓差轉而引起光偵測器上的大電場,且因此引起快速完全的電子轉移。歸因於增強的電荷轉移,浮動節點116處的電壓經歷大擺幅。
雖然圖4及圖5被描述為有關於圖2之SOI DoP影像感測器之實施例,但應瞭解,所述論述同樣適用於SOI DoP影像感測器之其他實施例。舉例而言,關於圖4及圖5的論述適用於圖1中之SOI DoP影像感測器之實施例,或下文論述的SOI DoP影像感測器之多個替代實施例中的任一者或組合。
參考圖6,提供圖2之SOI DoP影像感測器之一些替代實施例的橫截面圖600,其中內連線結構138具有不同配置。舉例而言,源極隨耦器閘電極124處的內連線接觸通孔134被移位至源極隨耦器閘電極124之一側。另外,源極隨耦器閘電極124具有對稱於或實質上對稱於垂直軸線的橫截面剖面,所述垂直軸線等分源極隨耦器閘電極124之寬度。
參考圖7,提供圖2之SOI DoP影像感測器之一些替代實施例的橫截面圖700,其中省略讀取台面118p。替代地,層級間襯墊128替換讀取台面118p。此外,省略台面硬式罩幕結構214及讀取台面介電層216。
元件間接觸通孔130自層級間襯墊128及源極隨耦器閘電極124延伸至基底104,且內連線結構138電耦合至層級間襯墊128及源極隨耦器閘電極124。源極隨耦器閘電極124處的元件間觸點自源極隨耦器閘電極124延伸至浮動節點116,而層級間襯墊128處的多個元件間接觸通孔130自多個層級間襯墊128分別延伸至基底104及多個轉移閘電極112。多個元件間接觸通孔130分別在基底104之多個讀取(pickup)區702處接觸基底104。多個讀取區702分別上覆於多個淺單元阱208,且具有與淺單元阱208相同的摻雜類型但更高的摻雜濃度。
埋入式通道區704埋入在元件台面118d中,使得源極隨耦器電晶體122為埋入式通道FET。與表面通道FET相比較,埋入式通道FET可具有較少雜訊。埋入式通道區704自源極隨耦器電晶體122之源極/汲極區(未繪示)橫向地延伸至源極隨耦器電晶體122之另一源極/汲極區(未繪示)(延伸至所述另一源極/汲極區中及頁面外)。埋入式通道區704可例如具有與源極隨耦器電晶體122之源極/汲極區相同的摻雜類型,及/或可例如具有與元件台面118d之本體區相對的摻雜類型。
參考圖8A及圖8B,提供圖7之SOI DoP影像感測器之一些實施例的頂部佈局800A、頂部佈局800B。圖7之橫截面圖700可例如沿線B-B'截取。除了層級間襯墊128替換讀取台面118p 之外,頂部佈局800A、頂部佈局800B分別如同圖3A及圖3B之頂部佈局300A、頂部佈局300B來說明及描述。
參考圖9,提供圖7之SOI DoP影像感測器之一些替代實施例的橫截面圖900,其中多個讀取區702位於源極隨耦器電晶體122與多個轉移電晶體110的各別者之間。此外,內連線結構138具有不同配置。
參考圖10,提供圖7之SOI DoP影像感測器之一些替代實施例的橫截面圖1000,其中省略層級間襯墊128及元件間接觸通孔130。替代地,內連線結構138將源極隨耦器電晶體122電耦合至轉移電晶體110,且經由內連線接觸通孔134與讀取區702直接電耦接。
另外,省略埋入式通道區704及緩衝層220,且閘極介電層126定位至元件台面118d之頂部表面。此外,多個蝕刻停止層218中的一者襯於源極隨耦器電晶體122之頂部,以將ILD結構140ild分離成上部區段及下部區段。另外,第二層級側壁間隔件1002位於源極隨耦器閘電極124之側壁上。第二層級側壁間隔件1002可例如為或包括氮化矽及/或一些其他適合之介電質。此外,第二層級側壁間隔件1002可例如為與第一層級側壁間隔件212相同的材料。
參考圖11A及圖11B,提供圖10之SOI DoP影像感測器之一些實施例的頂部佈局1100A、頂部佈局1100B。圖10之橫截面圖1000可例如沿線C-C'截取。除了省略讀取台面118p且元件台面118d具有不同佈局之外,頂部佈局1100A、頂部佈局1100B分別如同圖3A及圖3B之頂部佈局300A、頂部佈局300B來說明 及描述。此外,內連線接觸通孔134在讀取區702處與基底104電耦合。
參考圖12,提供圖2之SOI DoP影像感測器之一些替代實施例的橫截面圖1200,其中多個轉移閘電極112包圍多個浮動節點116中之對應者。
參考圖13A及圖13B,提供圖12之SOI DoP影像感測器之一些實施例的頂部佈局1300A、頂部佈局1300B。圖12之橫截面圖1200可例如沿線D-D'截取。除了轉移閘電極112具有包圍浮動節點116的佈局之外,頂部佈局1300A、頂部佈局1300B分別如同圖3A及圖3B之頂部佈局300A、頂部佈局300B來說明及描述。元件間接觸通孔130自源極隨耦器閘電極124至浮動節點116延伸穿過轉移閘電極112中的開口。在一些實施例中,多個轉移閘電極112分別與多個元件台面118d的第一距離D1為約0微米至0.15微米、約0微米至0.7微米、約0.7微米至0.15微米或一些其他適合之值。在一些實施例中,多個讀取通孔120分別與多個轉移閘電極112的第二距離D2為約0.08微米至0.15微米、約0.08微米至0.11微米、約0.11微米至0.15微米或一些其他適合之值。
參考圖14,提供圖12之SOI DoP影像感測器之一些替代實施例的橫截面圖1400,其中省略讀取台面118p。替代地,層級間襯墊128替換讀取台面118p。此外,省略台面硬式罩幕結構214及讀取台面介電層216,且包含圖7處的讀取區702及埋入式通道區704。
參考圖15A及圖15B,提供圖14之SOI DoP影像感測器 之一些實施例的頂部佈局1500A、頂部佈局1500B。圖14之橫截面圖1400可例如沿線E-E'截取。除了層級間襯墊128替換讀取台面118p之外,頂部佈局1500A、頂部佈局1500B分別如同圖13A及圖13B之頂部佈局1300A、頂部佈局1300B來說明及描述。
雖然圖7、圖8A、圖8B、圖9、圖10、圖11A、圖11B、圖14、圖15A以及圖15B之多個SOI DoP影像感測器被說明為包含讀取區702,但在多個SOI DoP影像感測器中的任一者或組合中可省略讀取區702。雖然圖7、圖9以及圖14之多個SOI DoP影像感測器被說明為包含埋入式通道區704,但在多個SOI DoP影像感測器中的任一者或組合中可省略埋入式通道區704。雖然圖2、圖6、圖7、圖9、圖12以及圖14之多個SOI DoP影像感測器被說明為包含緩衝層220,但在多個SOI DoP影像感測器中的任一者或組合中可省略緩衝層220。雖然圖1、圖2、圖3A、圖3B、圖6、圖12、圖13A以及圖13B之多個SOI DoP影像感測器被說明為不含讀取區702及埋入式通道區704,但多個SOI DoP影像感測器中的任一者或組合可包含讀取區702及/或埋入式通道區704。
參考圖16A至圖16R,提供用於形成SOI DoP影像感測器的方法之一些實施例的一系列橫截面圖1600A至橫截面圖1600R。使用圖2、圖3A以及圖3B中的SOI DoP影像感測器之實施例說明所述方法。
如藉由圖16A之橫截面圖1600A所繪示,屏蔽氧化層1602形成於基部基底104上。屏蔽氧化層1602可為或包括例如氧化矽及/或一些其他適合之氧化物,而基部基底104可為或包括例 如單晶矽及/或一些其他適合之半導體。屏蔽氧化層1602可例如藉由熱氧化、氣相沈積或一些其他適合之沈積及/或生長製程形成。
亦由圖16A之橫截面圖1600A所說明,在基部基底104中穿過屏蔽氧化層1602執行一系列選擇性摻雜製程,以形成淺阱208'、深阱210'以及集極區104c。淺阱208'沿著基部基底104之頂部表面,且可例如使頂部表面鈍化。深阱210'在淺阱208'之下且劃分形成的畫素102。淺阱208'及深阱210'具有與基部基底104之本體區104b相同的摻雜類型但不同的摻雜濃度。舉例而言,淺阱208'、深阱210'以及本體區104b可為P型,且淺阱208'及深阱210'可具有大於本體區104b的摻雜濃度。
集極區104c獨立於畫素102。集極區104c包括單獨的淺集極區104c1,且更包括分別在淺集極區104c1之下的單獨的深集極區104c2。淺集極區104c1及深集極區104c2共用共同摻雜類型但不同摻雜濃度。此外,淺集極區104c1及深集極區104c2具有與基部基底104之本體區104b相對之摻雜類型。
在一些實施例中,選擇性摻雜製程由選擇性離子佈植(ion implantation)或一些其他適合之選擇性摻雜製程執行。舉例而言,可執行第一選擇性離子佈植以形成淺阱208',隨後可執行第二選擇性離子佈植以形成淺集極區104c1,隨後可執行第三選擇性離子佈植以形成深集極區104c2,且隨後可執行第四選擇性離子佈植以形成深阱210'。選擇性離子佈植可例如包括藉由微影形成光阻罩幕、利用適當位置上的光阻罩幕在基部基底104中執行離子佈植以及移除光阻罩幕。
如藉由圖16B之橫截面圖1600B所說明,溝渠硬式罩幕 1604形成於屏蔽氧化層1602上。溝渠硬式罩幕1604具有用於形成轉移閘電極之溝渠的佈局。溝渠硬式罩幕1604可例如藉由沈積硬式罩幕層及隨後在溝渠硬式罩幕1604中使硬式罩幕層圖案化而形成。溝渠硬式罩幕1604可為或包括例如氮化矽及/或一些其他適合之硬式罩幕材料。
亦由圖16B之橫截面圖1600B所說明,在屏蔽氧化層1602及基部基底104中執行蝕刻。利用適當位置上的溝渠硬式罩幕1604執行蝕刻,且形成獨立於多個畫素102及分別位於所述多個畫素102處的多個溝渠302。溝渠302可例如具有如例如圖3A及圖3B中所繪示的頂部佈局。在一些實施例中,第一蝕刻形成具有約250奈米(nm)至450奈米、約250奈米至350奈米、約350奈米至450奈米或一些其他適合值之深度DT的溝渠302。此外,在一些實施例中,第一蝕刻形成具有約80奈米至150奈米、約80奈米至105奈米、約105奈米至150奈米或一些其他適合值之寬度WT的溝渠302。
如藉由圖16C之橫截面圖1600C所說明,犧牲氧化層1606形成於溝渠302中的基部基底104之側壁上。犧牲氧化層1606可為或包括例如氧化矽及/或一些其他適合之氧化物。犧牲氧化層1606可例如藉由熱氧化、氣相沈積或一些其他適合之沈積及/或生長製程形成。
如藉由圖16D之橫截面圖1600D所說明,移除屏蔽氧化層1602(見圖16C)、溝渠硬式罩幕1604(見圖16C)以及犧牲氧化層1606(見圖16C)。溝渠硬式罩幕1604之移除可例如包括使用第一蝕刻劑(例如,乾式蝕刻劑)在溝渠硬式罩幕1604中進行 蝕刻且停止在屏蔽氧化層1602及犧牲氧化層1606上。類似地,屏蔽氧化層1602及犧牲氧化層1606之移除可例如包括使用第二蝕刻劑(例如,濕式蝕刻劑)在屏蔽氧化層1602及犧牲氧化層1606中進行蝕刻且停止在基部基底104上。然而,其他移除製程適用於溝渠硬式罩幕1604以及屏蔽氧化層1602及犧牲氧化層1606。
如藉由圖16E之橫截面圖1600E所說明,轉移閘極介電層114形成於基部基底104上。轉移閘極介電層114可為或包括例如氧化矽及/或一些其他適合之介電質。此外,轉移閘極介電層114可例如藉由原位蒸汽生長(in situ steam generation;ISSG)、氣相沈積或一些其他適合之生長及/或沈積製程形成。
亦由圖16E之橫截面圖1600E所說明,轉移閘極層1608形成於轉移閘極介電層114上方。轉移閘極層1608可例如為或包括摻雜多晶矽及/或一些其他適合之導電材料。轉移閘極層1608可例如藉由氣相沈積及/或一些其他適合之沈積製程形成。
如藉由圖16F之橫截面圖1600F所說明,轉移閘極層1608(見圖16E)被薄化至厚度Ttgl。薄化可例如藉由回蝕、化學機械平坦化(chemical mechanical planarization;CMP)或一些其他適合之薄化製程執行。在一些實施例中,厚度Ttgl為約60奈米至150奈米、約60奈米至105奈米、約105奈米至150奈米或一些其他適合之值。
亦由圖16F之橫截面圖1600F所說明,轉移閘極層1608(見圖16E)被圖案化以形成獨立於多個畫素102及分別位於所述多個畫素102處的多個轉移閘電極112。轉移閘電極112可例如具有如圖3A及圖3B中所繪示的頂部佈局。在一些實施例中,用於 使轉移閘極層1608圖案化的製程包括:1)沈積抗反射塗層(antireflective coating;ARC);2)藉由微影/蝕刻製程使ARC及轉移閘極層1608圖案化;以及3)移除ARC。然而,其他製程亦適用。
如藉由圖16G之橫截面圖1600G所說明,第一層級側壁間隔件212形成於轉移閘電極112之側壁上。第一層級側壁間隔件212可為或包括例如氧化矽、氮化矽、一些其他適合之介電質或前述內容之任意組合。在一些實施例中,用於形成第一層級側壁間隔件212之製程包括:1)在轉移閘電極112及轉移閘極介電層114上方沈積氧化層;2)在氧化層上方沈積氮化矽層;以及3)回蝕氧化層及氮化矽層。然而,其他製程亦適用。沈積可例如藉由氣相沈積及/或一些其他適合之沈積製程執行。
亦由圖16G之橫截面圖1600G所說明,多個浮動節點116形成於淺阱208'上。多個浮動節點116獨立於多個畫素102且分別位於所述多個畫素102處。浮動節點116可例如具有如圖3A及圖3B中所繪示的頂部佈局。浮動節點116可例如藉由選擇性離子佈植及/或一些其他適合之選擇性摻雜製程形成。選擇性離子佈植可例如包括藉由微影形成光阻罩幕、利用適當位置上的光阻罩幕執行離子佈植以及移除光阻罩幕。
亦由圖16G之橫截面圖1600G所說明,第一ILD層140ild1形成於轉移閘電極112上方。第一ILD層140ild1可例如為或包括氧化矽及/或一些其他適合之介電質。在一些實施例中,第一ILD層140ild1由平坦或基本上平坦的頂部表面形成。此外,在一些實施例中,轉移閘電極112正上方之第一ILD層140ild1的厚 度Tild為約60奈米至1500奈米、約60奈米至810奈米、約810奈米至1500奈米或一些其他適合之值。在一些實施例中,用於形成第一ILD層140ild1之製程包括:1)沈積第一ILD層140ild1;以及2)在第一ILD層140ild1之頂部表面中執行平面化。
如藉由圖16H之橫截面圖1600H所說明,提供台面基底1610及第二ILD層140ild2。第二ILD層140ild2襯於台面基底1610之下側,且可例如為或包括氧化矽及/或一些其他適合之介電質。台面基底1610可例如為單晶矽及/或一些其他適合之半導體。在一些實施例中,台面基底1610及基部基底104為或包括相同材料。
亦由圖16H之橫截面圖1600H所說明,台面基底1610及基部基底104在第一ILD層140ild1與第二ILD層140ild2之間的接合界面處接合在一起。所述接合可例如藉由熔融接合及/或一些其他適合之接合製程執行。
如藉由圖16I之橫截面圖1600I所說明,台面基底1610被薄化。在一些實施例中,台面基底1610被薄化至約60奈米至150奈米、60奈米至105奈米、105奈米至150奈米或一些其他適合之值的厚度Tms。薄化可例如藉由研磨、CMP或一些其他適合之薄化製程執行。
亦由圖16I之橫截面圖1600I所說明,讀取通孔硬式罩幕1612形成於台面基底1610上。讀取通孔硬式罩幕1612具有用於形成讀取通孔的佈局。讀取通孔硬式罩幕1612可例如藉由沈積硬式罩幕層及隨後在讀取通孔硬式罩幕1612中使硬式罩幕層圖案化而形成。讀取通孔硬式罩幕1612可為或包括例如氮化矽及/或一些其他適合之硬式罩幕材料。
亦由圖16I之橫截面圖1600I所說明,在台面基底1610、第一ILD層140ild1及第二ILD層140ild2以及轉移閘極介電層114中執行蝕刻。蝕刻形成獨立於多個畫素102且分別位於所述多個畫素102處的多個讀取通孔開口1614。
亦由圖16I之橫截面圖1600I所說明,晶種層1616形成於讀取通孔硬式罩幕1612上方且襯於讀取通孔開口1614。晶種層1616可例如為或包括用於隨後形成之讀取通孔的多晶矽及/或一些其他適合之晶種層。此外,晶種層1616可例如藉由蒸氣沈積及/或一些其他適合之沈積製程形成。
如藉由圖16J之橫截面圖1600J所說明,晶種層1616被回蝕以移除晶種層1616之橫向區段。回蝕可例如使用基部基底104及讀取通孔硬式罩幕1612作為蝕刻終止層。
如藉由圖16K之橫截面圖1600K所說明,讀取通孔120形成於讀取通孔開口1614(見圖16J)中。讀取通孔120可例如為或包括摻雜單晶矽及/或一些其他適合之半導體。在一些實施例中,讀取通孔120具有與基部基底104之本體區104b相同的摻雜類型。讀取通孔120可例如藉由選擇性磊晶製程形成,所述選擇性磊晶製程自晶種層1616(未繪示)生長讀取通孔120且因此消耗晶種層1616。然而,其他製程亦適用。
亦由圖16K之橫截面圖1600K所說明,在形成讀取通孔120後移除讀取通孔硬式罩幕1612。讀取通孔120可例如具有如圖3A及圖3B中所繪示的頂部佈局。移除可例如藉由蝕刻及/或一些其他適合之移除製程執行。
亦由圖16K之橫截面圖1600K所說明,台面基底1610 (見圖16J)被圖案化以形成多個台面118。多個台面118包括元件台面118d及多個讀取台面118p,其可例如具有如圖3A及圖3B中所繪示的頂部佈局。多個讀取台面118p獨立於多個讀取通孔120且分別包圍所述多個讀取通孔120。在一些實施例中,用於使台面基底1610圖案化的製程包括:1)在台面基底1610上形成台面硬式罩幕結構214;以及2)利用適當位置上的台面硬式罩幕結構214在台面基底1610中執行蝕刻。然而,用於使台面基底1610圖案化的其他製程亦適用。台面硬式罩幕結構214可為或包括例如氧化矽、氮化矽、一些其他適合之介電質或前述內容之任意組合。在一些實施例中,台面硬式罩幕結構214各自包括下部台面硬式罩幕層214l且更包括上部台面硬式罩幕層214u。下部台面硬式罩幕層214l及上部台面硬式罩幕層214u可分別為氧化矽及氮化矽,但然而,其他材料適用於下部台面硬式罩幕層214l及上部台面硬式罩幕層214u。在一些實施例中,台面硬式罩幕結構214藉由沈積硬式罩幕層及隨後在台面硬式罩幕結構214中使硬式罩幕層圖案化而形成。
如藉由圖16L之橫截面圖1600L所說明,閘極介電層126及讀取台面介電層216分別形成於元件台面118d及讀取台面118p之側壁上。閘極介電層126及讀取台面介電層216可例如同時藉由熱氧化及/或一些其他適合之生長及/或沈積製程形成。
亦由圖16L之橫截面圖1600L所說明,第一多晶矽層1618被形成為覆蓋台面118及台面硬式罩幕結構214。在一些實施例中,第一多晶矽層1618為摻雜的。第一多晶矽層1618可例如藉由氣相沈積及/或一些其他適合之沈積製程形成。在一些實施例 中,第一多晶矽層1618具有約60奈米至150奈米、約60奈米至105奈米、約105奈米至150奈米或一些其他適合值的厚度Tfpl
如藉由圖16M之橫截面圖1600M所說明,接觸通孔硬式罩幕1620形成於第一多晶矽層1618上方。接觸通孔硬式罩幕1620具有用於形成第一層級接觸通孔的佈局。接觸通孔硬式罩幕1620可例如藉由沈積硬式罩幕層及隨後在接觸通孔硬式罩幕1620中使硬式罩幕層圖案化而形成。接觸通孔硬式罩幕1620可為或包括例如氮化矽及/或一些其他適合之硬式罩幕材料。
亦由圖16M之橫截面圖1600M所說明,利用適當位置上之接觸通孔硬式罩幕1620在第一多晶矽層1618、第一ILD層140ild1及第二ILD層140ild2以及轉移閘極介電層114中執行蝕刻。蝕刻形成獨立於轉移閘電極112及浮動節點116且分別位於所述轉移閘電極112及所述浮動節點116處的多個接觸通孔開口1622。在一些實施例中,接觸通孔開口1622之寬度Wcv為約60奈米至120奈米、約60奈米至100奈米、約100奈米至120奈米或一些其他適合之值。
如藉由圖16N之橫截面圖1600N所說明,第二多晶矽層1624形成於接觸通孔開口1622(見圖16M)中,由此界定自第一多晶矽層1618延伸至轉移閘電極112及浮動節點116的多個元件間接觸通孔130。在一些實施例中,第二多晶矽層1624摻雜有與第一多晶矽層1618相同的摻雜類型。用於形成第二多晶矽層1624之製程可例如包括沈積第二多晶矽層1624及回蝕第二多晶矽層1624。然而,其他製程亦適用。沈積可例如藉由氣相沈積及/或一些其他適合之沈積製程執行。
亦由圖16N之橫截面圖1600N所說明,移除接觸通孔硬式罩幕1620。移除可例如在形成第二多晶矽層1624後執行。此外,移除可例如藉由蝕刻及/或一些其他適合之移除製程執行。
如藉由圖16O之橫截面圖1600O所說明,第一多晶矽層1618經圖案化以形成源極隨耦器閘電極124及多個層級間襯墊128。源極隨耦器閘電極124及層級間襯墊128可例如具有如圖3A及圖3B中所繪示的頂部佈局。在一些實施例中,用於使第一多晶矽層1618圖案化的製程包括:1)沈積ARC;2)藉由微影/蝕刻製程使ARC及第一多晶矽層1618圖案化;以及3)移除ARC。然而,其他製程亦適用。
亦由圖16O之橫截面圖1600O所說明,多個緩衝層220分別被形成於層級間襯墊128及源極隨耦器閘電極124上。此外,第三ILD層140ild3形成於緩衝層220上方。緩衝層220及/或第三ILD層140ild3可例如為或包括氧化矽及/或一些其他適合之介電質。在一些實施例中,緩衝層220藉由熱氧化及/或一些其他適合之生長及/或沈積製程形成。在一些實施例中,用於形成第三ILD層140ild3之製程包括:1)沈積第三ILD層140ild3;以及2)在第三ILD層140ild3之頂部表面中執行平面化。
雖然未繪示,但在形成緩衝層220與形成第三ILD層140ild3之間,源極/汲極區308(見圖3B)形成於元件台面118d中。源極/汲極區308可例如藉由以下形成:1)選擇性離子佈植或一些其他適合之選擇性摻雜製程;以及2)退火。
如藉由圖16P之橫截面圖1600P所說明,內連線結構138形成於第三ILD層140ild3上方。內連線結構138包括多個導線 132、多個內連線接觸通孔134以及多個導線間通孔136。多個內連線接觸通孔134分別自多個導線132分別延伸至層級間襯墊128及源極隨耦器閘電極124。導線間通孔136在第三ILD層140ild3上方之不同層級處之導線之間延伸。導線132、內連線接觸通孔134以及導線間通孔136為或包括例如鋁、銅、鋁銅、鎢、一些其他適合之金屬或前述內容之任意組合。
亦由圖16P之橫截面圖1600P所說明,多個蝕刻停止層218及多個IMD層140imd被形成為堆疊在第三ILD層140ild3上方。多個蝕刻停止層218使多個IMD層140imd彼此分離,且進一步使IMD層140imd與第三ILD層140ild3分離。此外,蝕刻停止層218及IMD層140imd在形成內連線結構138時形成。
如藉由圖16Q之橫截面圖1600Q所說明,圖16P之結構被垂直地翻轉且接合至積體電路(integrated circuit;IC)晶片1626。所述接合可例如為或包括混合接合或一些其他適合之接合。IC晶片1626僅部分地繪示但包括沿頂部表面的多個導線1628。IC晶片1626之導線1628與內連線結構138之導線132相配,且提供內連線結構138與IC晶片1626之間的電耦合。
如藉由圖16R之橫截面圖1600R所說明,基部基底104被薄化以減小基部基底104之厚度Tbs。所述薄化可例如藉由CMP或一些其他適合之薄化製程執行。
亦由圖16R之橫截面圖1600R所說明,背側介電襯裡202及背側介電層204被形成為覆蓋基部基底104之背側。此外,背側介電襯裡202及背側介電層204自基部基底104之背側至基部基底104之前側突出至基部基底104中,以界定完整深度BDTI 結構106。完整深度BDTI結構106劃分畫素102,且將淺阱208'及深阱210'(見圖16R)劃分為淺單元阱208及深單元阱210。多個淺單元阱208獨立於多個畫素102且分別位於所述多個畫素102處。類似地,深單元阱210獨立於多個畫素102且分別位於所述多個畫素102處。
在一些實施例中,用於形成背側介電質襯裡202及背側介電層204之製程包括:1)使基部基底104之背側圖案化;2)沈積背側介電襯裡202;以及3)沈積背側介電層204。然而,其他製程亦適用。
亦由圖16R之橫截面圖1600R所說明,在形成背側介電層204時,屏蔽件206形成於背側介電層204中。舉例而言,可沈積背側介電層204之第一區段,可形成屏蔽件206,且背側介電層204之第二區段可沈積於屏蔽件206及第一區段上。
雖然圖16A至圖16R參考方法來描述,但應瞭解,繪示於圖16A至圖16R中之結構並不限於所述方法而是可獨立於所述方法。此外,雖然圖16A至圖16R被描述為一系列動作,但應瞭解,這些動作並非限制性的,而在其他實施例中,可改變動作之次序,且所揭露的方法亦適用於其他結構。在其他實施例中,可全部或部分地省略所說明及/或描述的一些動作。
參考圖17A至圖17K,提供圖16A至圖16R之方法之一些替代實施例的一系列橫截面圖1700A至橫截面圖1700K,其中省略讀取台面118p。使用圖7、圖8A以及圖8B中的SOI DoP影像感測器之實施例說明所述方法。
如藉由圖17A之橫截面圖1700A所說明,屏蔽氧化層 1602形成於基部基底104上。此外,經由屏蔽氧化層1602在基部基底104中執行一系列摻雜製程,以形成淺阱208'、深阱210'以及集極區104c。可例如如關於圖16A所描述而執行屏蔽氧化層1602。此外,除了不選擇性地執行用於形成淺阱208'的摻雜製程之外,可例如如關於圖16A所描述而執行一系列摻雜製程。替代地,用於形成淺阱208'之摻雜製程覆蓋基部基底104之頂部表面。
如藉由圖17B之橫截面圖1700B所說明,轉移閘極介電層114及轉移閘電極112形成於基部基底104上方,且當以橫截面觀察時,突出至基部基底104中。轉移閘極介電層114及轉移閘電極112可例如如關於圖16B至圖16F所描述而形成。此外,轉移閘電極112可例如具有如圖8A及圖8B中所繪示的頂部佈局。
如藉由圖17C之橫截面圖1700C所說明,第一層級側壁間隔件212形成於轉移閘電極112之側壁上。第一層級側壁間隔件212可例如如關於圖16G所描述而形成。
亦由圖17C之橫截面圖1700C所說明,浮動節點116及讀取區702形成於淺阱208'上。在替代實施例中,讀取區702未形成。浮動節點116及讀取區702獨立於畫素102且分別位於所述畫素處。浮動節點116及讀取區702可例如具有如圖8A及圖8B中所繪示的頂部佈局。浮動節點116具有與淺阱208'相對的摻雜類型,而讀取區702具有與淺阱208'相同的摻雜類型。浮動節點116及讀取區702可例如藉由選擇性離子佈植及/或一些其他適合之選擇性摻雜製程形成。
亦由圖17C之橫截面圖1700C所說明,第一ILD層140ild1形成於轉移閘電極112上方。第一ILD層140ild1可例如如關於圖 16G所描述而形成。
如藉由圖17D之橫截面圖1700D所說明,台面基底1610被接合至基部基底104且在所述基部基底上被薄化。接合及薄化可例如如關於圖16H及圖16I所描述而執行。
如藉由圖17E之橫截面圖1700E所說明,埋入式通道區704形成於台面基底1610(見圖17D)中。埋入式通道區704具有與台面基底1610之本體區相對的摻雜類型。舉例而言,埋入式通道區704可為P型,而本體區可為N型,或反之亦然。埋入式通道區704可例如藉由選擇性離子佈植及/或一些其他適合之選擇性摻雜製程形成。選擇性離子佈植可例如包括藉由微影形成光阻罩幕、利用適當位置上的光阻罩幕執行離子佈植以及移除光阻罩幕。
亦由圖17E之橫截面圖1700E所說明,台面基底1610(見圖17D)被圖案化以形成元件台面118d。元件台面118d可例如具有如圖8A及圖8B中所繪示的頂部佈局。圖案化可例如藉由微影/蝕刻製程及/或一些其他適合之圖案化製程執行。
如藉由圖17E之橫截面圖1700E所說明,閘極介電層126形成於元件台面118d上。閘極介電層126可例如藉由熱氧化及/或一些其他適合之生長及/或沈積製程形成。
亦由圖17E之橫截面圖1700E所說明,第一多晶矽層1618被形成為覆蓋元件台面118d。在一些實施例中,第一多晶矽層1618具有約20奈米至130奈米、約20奈米至75奈米、約75奈米至130奈米或一些其他適合值的厚度Tfpl。在一些實施例中,第一多晶矽層1618未摻雜。
如藉由圖17F之橫截面圖1700F所說明,接觸通孔硬式罩幕1620形成於第一多晶矽層1618上方。此外,利用適當位置上之接觸通孔硬式罩幕1620在第一多晶矽層1618、第一ILD層140ild1及第二ILD層140ild2以及轉移閘極介電層114中執行蝕刻,以形成接觸通孔開口1622。接觸通孔硬式罩幕1620可例如如關於圖16M及所描述而形成,且蝕刻可例如如關於圖16M所描述而執行。
如由圖17G之橫截面圖1700G所說明,移除接觸通孔硬式罩幕1620。移除可例如藉由蝕刻製程或某一其他適合的移除製程執行。
亦由圖17G之橫截面圖1700G所說明,第二多晶矽層1624被形成為覆蓋第一多晶矽層1618且填充接觸通孔開口1622。在一些實施例中,第二多晶矽層1624被形成為具有約20奈米至130奈米、約20奈米至75奈米、約75奈米至130奈米或一些其他適合值的厚度Tspl。第二多晶矽層1624界定自多晶矽層1618延伸至轉移閘電極112、浮動節點116及讀取區702的多個元件間接觸通孔130。第二多晶矽層1624可例如為未摻雜的摻雜多晶矽及/或一些其他適合之材料。第二多晶矽層1624可例如藉由氣相沈積及/或一些其他適合之沈積製程形成。
雖然未繪示,但在第二多晶矽層1624形成後,第一多晶矽層1618及第二多晶矽層1624被摻雜且隨後經退火。舉例而言,第一多晶矽層1618及第二多晶矽層1624各自之部分可摻雜有N型摻雜劑,而第一多晶矽層1618及第二多晶矽層1624之其餘部分可摻雜有P型摻雜劑。
如藉由圖17H之橫截面圖1700H所說明,第一多晶矽層1618及第二多晶矽層1624被圖案化以形成源極隨耦器閘電極124及多個層級間襯墊128。源極隨耦器閘電極124及層級間襯墊128可例如具有如圖8A及圖8B中所繪示的頂部佈局。在一些實施例中,用於使第一多晶矽層1618及第二多晶矽層1624圖案化的製程包括:1)沈積ARC;2)藉由微影/蝕刻製程使ARC以及第一多晶矽層1618及第二多晶矽層1624圖案化;以及3)移除ARC。然而,其他製程亦適用。
亦由圖17H之橫截面圖1700H所說明,多個緩衝層220分別形成於層級間襯墊128及源極隨耦器閘電極124上。此外,第三ILD層140ild3形成於緩衝層220上方。緩衝層220及/或第三ILD層140ild3可例如如關於圖16O所描述而形成。雖然未繪示,但在形成緩衝層220與形成第三ILD層140ild3之間,源極/汲極區308(見圖8B)形成於元件台面118d中。源極/汲極區308可例如藉由以下形成:1)選擇性離子佈植或一些其他適合之選擇性摻雜製程;以及2)退火。
如藉由圖17I之橫截面圖1700I所說明,內連線結構138形成第三ILD層140ild3上方,供有多個蝕刻停止層218及多個IMD層140imd。內連線結構138、蝕刻停止層218以及IMD層140imd可例如如關於圖16P所描述而形成。
如藉由圖17J之橫截面圖1700J所說明,圖17I之結構被垂直地翻轉且接合至積體電路(IC)晶片1626。所述接合可例如如關於圖16Q所描述。
如藉由圖17K之橫截面圖1700K所說明,基部基底104 被薄化以減小基部基底104之厚度Tbs。此外,背側介電襯裡202、背側介電層204以及屏蔽件206被形成為覆蓋基部基底104之背側。薄化及形成可例如如關於圖16R所描述而執行。
雖然圖17A至圖17K參考方法來描述,但應瞭解,繪示於圖17A至圖17K中之結構並不限於所述方法而是可獨立於所述方法。此外,雖然圖17A至圖17K被描述為一系列動作,但應瞭解,這些動作並非限制性的,而在其他實施例中,可改變動作之次序,且所揭露的方法亦適用於其他結構。在其他實施例中,可全部或部分地省略所說明及/或描述的一些動作。
參看圖18,提供圖16A至圖16R以及圖17A至圖17K的方法之一些實施例的方塊圖1800。
在1802處,基部基底被摻雜以分別在形成多個畫素處形成多個集極區。參見例如圖16A及圖17A。
在1804處,多個轉移閘電極分別在所述多個畫素處形成於基部基底之前側上,其中多個轉移閘電極突出至多個集極區中。參見例如圖16B至圖16F以及圖17B。
在1806處,台面基底接合至基部基底,使得轉移閘電極位於基部基底與台面基底之間。參見例如圖16G及圖16H以及圖17C及圖17D。
在1808處,台面基底被圖案化以在多個畫素之間的邊界處形成元件台面。參見例如圖16K及圖17E。
在一些實施例中,諸如圖16A至圖16R處所描述之方法之實施例,多個讀取通孔分別在所述多個畫素處被形成為延伸穿過台面基底。參見例如圖16I至圖16K。此外,台面基底被圖案化 以進一步形成包圍讀取通孔的讀取台面。參見例如圖16L。
在1810處,源極隨耦器閘電極被形成為跨越元件台面且藉由第一層級接觸通孔電耦合至轉移閘電極。參見例如圖16L至圖16O以及圖17E至圖17H。
在1812處,內連線結構被形成為覆蓋基部基底之前側上的元件台面。參見例如圖16P及圖17I。
在1814處,IC晶片被接合至基部基底之前側上的內連線結構。參見例如圖16Q及圖17J。
在1816處,基部基底自基部基底之背側薄化。參見例如圖16R及圖17K。
在1818處,完整深度DTI結構形成於基部基底之背側上。參見例如圖16R及圖17K。
雖然圖18的方塊圖1800在本文中說明且描述為一系列動作或事件,但應瞭解,不應以限制性意義來解釋這些動作或事件的所說明次序。舉例而言,除本文中所說明及/或所描述的動作或事件之外,一些動作可與其他動作或事件以不同次序及/或同時出現。此外,並非可需要所有所說明的動作來實施本文中的描述的一或多個態樣或實施例,且本文中所描繪的動作中的一或多者可在一或多個單獨動作及/或階段中進行。
在一些實施例中,提供一種積體影像感測器晶片,包含:半導體基底,包含浮動節點及集極區;光偵測器,位於半導體基底中,其中光偵測器部分地由集極區界定;轉移電晶體,位於半導體基底上方,其中集極區及浮動節點分別界定轉移電晶體之多個源極/汲極區;半導體台面,位於半導體基底上方且與半導體基 底間隔開;讀出電晶體,位於半導體台面上且由半導體台面部分地界定,其中半導體台面位於讀出電晶體與半導體基底之間;以及通孔,自浮動節點延伸且電耦合至讀出電晶體。在一些實施例中,轉移電晶體為N通道FET且讀出電晶體為P通道FET。在一些實施例中,讀出電晶體包含閘電極,且通孔自浮動節點延伸至閘電極。在一些實施例中,積體影像感測器晶片更包含完全延伸穿過半導體基底的溝渠隔離結構,其中半導體台面位於溝渠隔離結構正上方。在一些實施例中,集極區完全地位於半導體基底之頂部表面之下且與半導體基底的頂部表面間隔開,其中轉移電晶體包含閘電極,所述閘電極具有突出至半導體基底中之突出部,且其中集極區環繞突出部之底部。在一些實施例中,通孔包含摻雜多晶矽。在一些實施例中,讀出電晶體包含閘電極,且積體影像感測器晶片更包含:內連線結構,包含堆疊在半導體基底及半導體台面上方的多個導線及多個通孔,其中多個通孔包含通孔及第二通孔,其中多個導線包含導線,且其中通孔及第二通孔自導線分別延伸至浮動節點及閘電極。在一些實施例中,積體影像感測器晶片更包含:第二半導體台面,位於半導體基底上方且與半導體基底間隔開,且在半導體基底上方處於與半導體台面相同的層級處;以及第二通孔,自半導體基底延伸至第二半導體台面,其中第二通孔包含半導體材料。在一些實施例中,積體影像感測器晶片更包含位於半導體台面上且由半導體台面部分地界定的第二讀出電晶體,其中讀出電晶體及第二讀出電晶體共用半導體台面中之共同源極/汲極區。在一些實施例中,讀出電晶體包含閘電極,所述通孔延伸至所述閘電極,其中積體影像感測器晶片更包 含:第二半導體台面,位於半導體基底上方且與半導體基底間隔開,其中半導體台面及第二半導體台面分別在正交方向上橫向地伸長;以及第二讀出電晶體,位於第二半導體台面上且由第二半導體台面部分地界定,其中第二讀出電晶體包含電耦合至浮動節點的源極/汲極區。
在一些實施例中,提供用於形成積體影像感測器晶片的方法,包含:形成在第一半導體基底中相鄰的第一光偵測器及第二光偵測器;形成位於第一半導體基底上且由第一半導體基底部分地界定的第一轉移電晶體及第二轉移電晶體,其中第一轉移電晶體及第二轉移電晶體分別位於第一光偵測器及第二光偵測器處且電耦合至第一光偵測器及第二光偵測器;沈積介電層以覆蓋第一轉移電晶體及第二轉移電晶體;經由介電層將第二半導體基底接合至第一半導體基底;在第二半導體基底中執行第一選擇性蝕刻以形成在相鄰第一光偵測器與第二光偵測器之間的半導體台面;以及形成位於半導體台面上且由半導體台面部分地界定的讀出電晶體,其中讀出電晶體電耦合至第一轉移電晶體及第二轉移電晶體。在一些實施例中,所述方法更包含:在半導體基底及介電層中執行第二選擇性蝕刻以形成開口,開口暴露出在第一光偵測器處的第一半導體基底;以及在開口中磊晶生長半導體層,其中第一選擇性蝕刻還形成包圍半導體層且直接接觸半導體層的第二半導體台面。在一些實施例中,讀出電晶體之形成包含:沈積第一多晶矽層以覆蓋半導體台面;在第一多晶矽層及介電層中執行第二選擇性蝕刻以形成第一開口及第二開口,第一開口及第二開口分別部分地暴露第一轉移電晶體及第二轉移電晶體;沈積第 二多晶矽層以填充第一開口及第二開口,其中第二多晶矽層界定第一開口及第二開口中的一對通孔;以及在第一多晶矽層中執行第三選擇性蝕刻以形成讀出電晶體之閘電極,其中閘電極藉由一對通孔電耦合至第一轉移電晶體及第二轉移電晶體。在一些實施例中,所述方法更包含在沉積第二多晶矽層與執行第三選擇性蝕刻之間回蝕第二多晶矽層。在一些實施例中,第一轉移電晶體及第二轉移電晶體位於第一半導體基底之前側上,其中所述方法更包含:在第一半導體基底之背側中執行第二選擇性蝕刻以形成完全延伸穿過第一半導體基底的溝渠,其中溝渠位於讀出電晶體正上方;以及用介電材料填充溝渠。在一些實施例中,形成第一轉移電晶體包含:在第一半導體基底中執行第二選擇性蝕刻以形成延伸至第一光偵測器中的溝渠;沈積導電層以覆蓋第一半導體基底且填充溝渠;以及在導電層中執行第三選擇性蝕刻以形成溝渠中的垂直轉移閘電極。
在一些實施例中,進一步提供一種用於影像感測器的讀出方法,其中方法包含:提供影像感測器,所述影像感測器包含含有本體區及本體區上方之浮動節點的半導體基底、位於半導體基底中的光偵測器、上覆於光偵測器的轉移電晶體、位於半導體基底上方且與所述半導體基底間隔開的半導體台面以及位於半導體台面上且電耦合至浮動節點的重置電晶體,其中半導體台面位於重置電晶體與半導體基底之間;使用轉移電晶體及重置電晶體自光偵測器及浮動節點清除電荷,其中本體區在清除期間偏壓於約0伏;以及在本體區偏壓於負電壓時,將光偵測器中累積的電荷轉移至浮動節點,其中轉移包含在重置電晶體處於斷開狀態時 將轉移電晶體設置為接通狀態。在一些實施例中,本體區之偏壓在轉移開始時自約0伏轉變為負電壓,且在轉移結束時自負電壓轉變為約0伏。在一些實施例中,清除包含:執行第一清除製程以自光偵測器清除電荷,其中第一清除製程包含將轉移電晶體及重置電晶體設置為接通狀態;以及在第一清除製程後執行第二清除製程以自浮動節點清除電荷,其中第二清除製程包含在轉移電晶體處於斷開狀態時將重置電晶體設置為接通狀態。在一些實施例中,轉移電晶體及重置電晶體分別包含轉移閘電極及重置閘電極,其中藉由具有第一極性之第一閘極-源極電壓偏壓所述轉移閘電極來將轉移電晶體設置為接通狀態,且其中藉由具有與第一極性相對之第二極性的第二閘極-源極電壓偏壓所述重置閘電極來將重置電晶體設置為接通狀態。
前文概述若干實施例的特徵以使得本領域的技術人員可更佳地理解本發明的態樣。本領域的技術人員應理解,其可易於使用本發明作為設計或修改用於實現本文中所引入的實施例的相同目的及/或達成相同優點的其他製程及結構的基礎。本領域的技術人員亦應認識到,這些等效構造並不脫離本發明的精神及範疇,且本領域的技術人員可在不脫離本發明的精神及範疇之情況下在本文中作出各種改變、替代及更改。
100:橫截面圖
102:畫素
104:基底
104b:本體區
104c:集極區
106:完整深度BDTI結構
108:光偵測器
110:轉移電晶體
112:轉移閘電極
114:轉移閘極介電層
116:浮動節點
118:台面
118d:元件台面
118p:讀取台面
120:讀取通孔
122:源極隨耦器電晶體
124:源極隨耦器閘電極
126:閘極介電層
128:層級間襯墊
130:元件間接觸通孔
132:導線
134:內連線接觸通孔
136:導線間通孔
138:內連線結構
140:前側介電層

Claims (13)

  1. 一種積體晶片,包括:半導體基底,包括浮動節點及集極區;光偵測器,位於所述半導體基底中,其中所述光偵測器部分地由所述集極區界定;轉移電晶體,位於所述半導體基底上方,其中所述集極區及所述浮動節點分別界定所述轉移電晶體之多個源極/汲極區;半導體台面,位於所述半導體基底上方且與所述半導體基底間隔開;讀出電晶體,位於所述半導體台面上且由所述半導體台面部分地界定,其中所述半導體台面位於所述讀出電晶體與所述半導體基底之間;以及通孔,自所述浮動節點延伸且電耦合至所述讀出電晶體。
  2. 如申請專利範圍第1項所述的積體晶片,更包括:溝渠隔離結構,完全延伸穿過所述半導體基底,其中半導體台面位於所述溝渠隔離結構正上方。
  3. 如申請專利範圍第1項所述的積體晶片,其中所述集極區完全地位於所述半導體基底的頂部表面之下且與所述半導體基底的所述頂部表面間隔開,其中所述轉移電晶體包括閘電極,所述閘電極具有突出至所述半導體基底中之突出部,且其中所述集極區環繞所述突出部之底部。
  4. 如申請專利範圍第1項所述的積體晶片,更包括:第二半導體台面,位於所述半導體基底上方且與所述半導體基底間隔開,且在所述半導體基底上方與所述半導體台面位於相 同層級處;以及第二通孔,自所述半導體基底延伸至所述第二半導體台面,其中所述第二通孔包括一半導體材料。
  5. 如申請專利範圍第1項所述的積體晶片,更包括:第二讀出電晶體,位於所述半導體台面上且由所述半導體台面部分地界定,其中所述讀出電晶體及所述第二讀出電晶體共用所述半導體台面中之共同源極/汲極區。
  6. 如申請專利範圍第1項所述的積體晶片,其中所述讀出電晶體包括閘電極,所述通孔延伸至所述閘電極,且其中所述積體晶片更包括:第二半導體台面,位於所述半導體基底上方且與所述半導體基底間隔開,其中所述半導體台面及所述第二半導體台面分別在正交方向上橫向地伸長;以及第二讀出電晶體,位於所述第二半導體台面上且由所述第二半導體台面部分地界定,其中所述第二讀出電晶體包括電耦合至所述浮動節點的源極/汲極區。
  7. 一種用於形成積體晶片的方法,包括:形成在第一半導體基底中相鄰的第一光偵測器及第二光偵測器;形成位於所述第一半導體基底上且由所述第一半導體基底部分地界定的第一轉移電晶體及第二轉移電晶體,其中所述第一轉移電晶體及所述第二轉移電晶體分別位於所述第一光偵測器及所述第二光偵測器處且電耦合至所述第一光偵測器及所述第二光偵測器; 沈積介電層,以覆蓋所述第一轉移電晶體及所述第二轉移電晶體;經由所述介電層將第二半導體基底接合至所述第一半導體基底;在所述第二半導體基底中執行第一選擇性蝕刻以形成位於所述第一光偵測器與所述第二光偵測器之間且與所述第一光偵測器及所述第二光偵測器相鄰的半導體台面;以及形成位於所述半導體台面上且由所述半導體台面部分地界定的讀出電晶體,其中所述讀出電晶體電耦合至所述第一轉移電晶體及所述第二轉移電晶體。
  8. 如申請專利範圍第7項所述的方法,更包括:在所述半導體基底及所述介電層中執行第二選擇性蝕刻以形成開口,所述開口暴露出在所述第一光偵測器處的所述第一半導體基底;以及在所述開口中磊晶生長半導體層,其中所述第一選擇性蝕刻還形成包圍所述半導體層且與所述半導體層直接接觸的第二半導體台面。
  9. 如申請專利範圍第7項所述的方法,其中所述讀出電晶體之所述形成包括:沈積第一多晶矽層,以覆蓋所述半導體台面;在所述第一多晶矽層及所述介電層中執行第二選擇性蝕刻以形成第一開口及第二開口,所述第一開口及所述第二開口分別部分地暴露所述第一轉移電晶體及所述第二轉移電晶體;沈積第二多晶矽層,以填充所述第一開口及所述第二開口, 其中所述第二多晶矽層界定所述第一開口及所述第二開口中的一對通孔;以及在所述第一多晶矽層中執行第三選擇性蝕刻以形成所述讀出電晶體之閘電極,其中所述閘電極藉由所述一對通孔電耦合至所述第一轉移電晶體及所述第二轉移電晶體。
  10. 如申請專利範圍第7項所述的方法,其中所述第一轉移電晶體及所述第二轉移電晶體位於所述第一半導體基底之前側上,且其中所述方法更包括:在所述第一半導體基底之背側中執行第二選擇性蝕刻以形成完全延伸穿過所述第一半導體基底的溝渠,其中所述溝渠位於所述讀出電晶體正上方;以及用介電材料填充所述溝渠。
  11. 如申請專利範圍第7項所述的方法,其中形成所述第一轉移電晶體包括:在所述第一半導體基底中執行第二選擇性蝕刻以形成延伸至所述第一光偵測器中的溝渠;沈積導電層,以覆蓋所述第一半導體基底且填充所述溝渠;以及在所述導電層中執行第三選擇性蝕刻以在所述溝渠中形成垂直轉移閘電極。
  12. 一種操作積體晶片的方法,包括:提供影像感測器,所述影像感測器包括:半導體基底,包括本體區及在所述本體區上方的浮動節點;光偵測器,位於所述半導體基底中;轉移電晶體,上覆於所述光偵測器;半導體台面, 位於所述半導體基底上方且與所述半導體基底間隔開;以及重置電晶體,位於所述半導體台面上且電耦合至所述浮動節點,其中所述半導體台面位於所述重置電晶體與所述半導體基底之間;使用所述轉移電晶體及所述重置電晶體自所述光偵測器及所述浮動節點清除電荷,其中所述本體區在所述清除期間偏壓於約0伏;以及在所述本體區偏壓於負電壓時,將所述光偵測器中累積的電荷轉移至所述浮動節點,其中所述轉移包括在所述重置電晶體處於斷開狀態時將所述轉移電晶體設置為接通狀態。
  13. 如申請專利範圍第12項所述的方法,其中所述清除包括:執行第一清除製程以自所述光偵測器清除電荷,其中所述第一清除製程包括將所述轉移電晶體及所述重置電晶體設置為接通狀態;以及在所述第一清除製程後執行第二清除製程以自所述浮動節點清除電荷,其中所述第二清除製程包括在所述轉移電晶體處於斷開狀態時將所述重置電晶體設置為接通狀態。
TW108133569A 2018-11-29 2019-09-18 積體晶片及其形成方法與操作方法 TWI712179B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862772749P 2018-11-29 2018-11-29
US62/772,749 2018-11-29
US16/402,633 2019-05-03
US16/402,633 US11063081B2 (en) 2018-11-29 2019-05-03 Device over photodetector pixel sensor

Publications (2)

Publication Number Publication Date
TW202021143A TW202021143A (zh) 2020-06-01
TWI712179B true TWI712179B (zh) 2020-12-01

Family

ID=70850336

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108133569A TWI712179B (zh) 2018-11-29 2019-09-18 積體晶片及其形成方法與操作方法

Country Status (3)

Country Link
US (2) US11063081B2 (zh)
KR (1) KR102241697B1 (zh)
TW (1) TWI712179B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102019111916B4 (de) * 2018-11-29 2024-04-18 Taiwan Semiconductor Manufacturing Co. Ltd. DoP-PIXELSENSOR
KR102702256B1 (ko) * 2019-04-29 2024-09-05 삼성전자주식회사 이미지 센서
US11437416B2 (en) 2019-09-10 2022-09-06 Taiwan Semiconductor Manufacturing Company, Ltd. Pixel device layout to reduce pixel noise
KR20210044364A (ko) * 2019-10-14 2021-04-23 삼성전자주식회사 이미지 센서
US11302727B2 (en) * 2019-11-20 2022-04-12 Omnivision Technologies, Inc. Pixel, associated image sensor, and method
US11843019B2 (en) 2019-11-20 2023-12-12 Omni Vision Technologies, Inc. Pixel, associated image sensor, and method
US12021106B2 (en) * 2019-12-09 2024-06-25 Sony Semiconductor Solutions Corporation Solid-state image sensor and electronic device
KR20220063996A (ko) 2020-11-11 2022-05-18 삼성전자주식회사 이미지 센서 및 그 제조 방법
US20220199663A1 (en) * 2020-12-18 2022-06-23 Shenzhen GOODIX Technology Co., Ltd. Saddle-gate source follower for imaging pixels
US11621336B2 (en) * 2021-05-20 2023-04-04 Omnivision Technologies, Inc. Pyramid-shaped transistors
KR20220170132A (ko) * 2021-06-22 2022-12-29 삼성전자주식회사 이미지 센서
KR20230153861A (ko) * 2022-04-29 2023-11-07 삼성전자주식회사 이미지 센서

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200939459A (en) * 2008-03-04 2009-09-16 United Microelectronics Corp Complementary metal-oxide-semiconductor (CMOS) image sensor and fabricating method thereof
TW201616645A (zh) * 2014-10-31 2016-05-01 力晶科技股份有限公司 能改善像素動態範圍的cmos影像感應器
US20170047370A1 (en) * 2015-08-11 2017-02-16 Omnivision Technologies, Inc. CMOS Image Sensor With Peninsular Ground Contracts And Method of Manufacturing The Same
US20170358620A1 (en) * 2016-06-13 2017-12-14 Taiwan Semiconductor Manufacturing Co., Ltd. Complementary metal-oxide-semiconductor (cmos) image sensor

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07142603A (ja) 1993-11-17 1995-06-02 Sanyo Electric Co Ltd 半導体記憶装置の製造方法
US6372537B1 (en) * 2000-03-17 2002-04-16 Taiwan Semiconductor Manufacturing Company Pinned photodiode structure in a 3T active pixel sensor
JP2006506813A (ja) * 2002-11-12 2006-02-23 マイクロン テクノロジー インコーポレイテッド Cmosイメージセンサにおける暗電流を減少させる接地ゲート及び分離技術
US7538389B2 (en) * 2005-06-08 2009-05-26 Micron Technology, Inc. Capacitorless DRAM on bulk silicon
JP2012084644A (ja) * 2010-10-08 2012-04-26 Renesas Electronics Corp 裏面照射型固体撮像装置
KR20130085228A (ko) * 2012-01-19 2013-07-29 삼성전자주식회사 이미지 센서, 이의 동작 방법, 및 이를 포함하는 휴대용 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200939459A (en) * 2008-03-04 2009-09-16 United Microelectronics Corp Complementary metal-oxide-semiconductor (CMOS) image sensor and fabricating method thereof
TW201616645A (zh) * 2014-10-31 2016-05-01 力晶科技股份有限公司 能改善像素動態範圍的cmos影像感應器
US20170047370A1 (en) * 2015-08-11 2017-02-16 Omnivision Technologies, Inc. CMOS Image Sensor With Peninsular Ground Contracts And Method of Manufacturing The Same
US20170358620A1 (en) * 2016-06-13 2017-12-14 Taiwan Semiconductor Manufacturing Co., Ltd. Complementary metal-oxide-semiconductor (cmos) image sensor

Also Published As

Publication number Publication date
US20200176500A1 (en) 2020-06-04
US11063081B2 (en) 2021-07-13
KR20200066148A (ko) 2020-06-09
US11901388B2 (en) 2024-02-13
US20210320139A1 (en) 2021-10-14
TW202021143A (zh) 2020-06-01
KR102241697B1 (ko) 2021-04-20

Similar Documents

Publication Publication Date Title
TWI712179B (zh) 積體晶片及其形成方法與操作方法
KR102192867B1 (ko) 핀형 포토다이오드 이미지 센서에 대한 후방 측 깊은 트렌치 격리(bdti) 구조물
US11735609B2 (en) Image sensor with shallow trench edge doping
KR20200035821A (ko) 이미지 센서를 위한 딥 트렌치 격리 (dti) 구조체 상의 픽셀 디바이스
TW202013698A (zh) 影像感測器、積體電路及形成影像感測器的方法
TWI723763B (zh) 圖像感測器及其形成方法
TWI648841B (zh) 半導體裝置之製造方法
CN104051329B (zh) 用于堆叠器件的互连结构和方法
US20210210534A1 (en) Vertical gate field effect transistor
US20240162264A1 (en) Device over photodetector pixel sensor
KR100849825B1 (ko) 이미지센서 및 그 제조방법
JP2008130795A (ja) 半導体装置
US12113079B2 (en) Image sensor with shallow trench edge doping
TWI855807B (zh) 積體晶片及其形成方法
US20240079423A1 (en) Image sensor and method of manufacturing the same
US20230261021A1 (en) Image sensor having a gate dielectric structure for improved device scaling
KR101053743B1 (ko) 이미지 센서의 제조 방법
KR20240014453A (ko) 이미지 센서 성능을 증가시키기 위한 다중 컴포넌트들을갖는 격리 구조물
CN101383369B (zh) 图像传感器及其制造方法
KR20100053061A (ko) 이미지센서의 제조방법
KR20100053063A (ko) 이미지센서의 제조방법